--- /srv/rebuilderd/tmp/rebuilderdmiZOkz/inputs/haskell-zip-stream-utils_0.2.2.0-3_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdmiZOkz/out/haskell-zip-stream-utils_0.2.2.0-3_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-12 23:13:09.000000 debian-binary │ --rw-r--r-- 0 0 0 780 2026-02-12 23:13:09.000000 control.tar.xz │ --rw-r--r-- 0 0 0 9581216 2026-02-12 23:13:09.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 784 2026-02-12 23:13:09.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 9584156 2026-02-12 23:13:09.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/unzip-stream │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,19 +4,19 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x1c095c8 0x1c095c8 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x1c095d8 0x1c095d8 R E 0x1000 │ │ │ │ LOAD 0x1c09840 0x01c12840 0x01c12840 0x13b4c0 0x13f0f4 RW 0x1000 │ │ │ │ DYNAMIC 0x1c09eec 0x01c12eec 0x01c12eec 0x00110 0x00110 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x1c095c0 0x01c115c0 0x01c115c0 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x1c095d0 0x01c115d0 0x01c115d0 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ ARM_EXIDX 0x1ab3e84 0x01abbe84 0x01abbe84 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x1c09840 0x01c12840 0x01c12840 0x007c0 0x007c0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -14,17 +14,17 @@ │ │ │ │ [ 9] .rel.dyn REL 0000a8e4 0028e4 000108 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000a9ec 0029ec 0008a8 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b294 003294 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b2a0 0032a0 000d10 00 AX 0 0 4 │ │ │ │ [13] .text PROGBITS 0000bfb0 003fb0 1aafecc 00 AX 0 0 8 │ │ │ │ [14] .fini PROGBITS 01abbe7c 1ab3e7c 000008 00 AX 0 0 4 │ │ │ │ [15] .ARM.exidx ARM_EXIDX 01abbe84 1ab3e84 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 01abbec0 1ab3ec0 1556fc 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 01c115bc 1c095bc 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 01c115c0 1c095c0 000008 00 A 0 0 4 │ │ │ │ + [16] .rodata PROGBITS 01abbec0 1ab3ec0 15570c 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 01c115cc 1c095cc 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 01c115d0 1c095d0 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 01c12840 1c09840 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 01c12860 1c09860 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 01c12864 1c09864 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 01c12870 1c09870 00067c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 01c12eec 1c09eec 000110 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 01c13000 1c0a000 138494 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 01d4b494 1d42494 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -250,78 +250,78 @@ │ │ │ │ 246: 00000000 0 FUNC GLOBAL DEFAULT UND inflateEnd │ │ │ │ 247: 00000000 0 FUNC GLOBAL DEFAULT UND inflate │ │ │ │ 248: 00000000 0 FUNC GLOBAL DEFAULT UND deflateEnd │ │ │ │ 249: 00000000 0 FUNC GLOBAL DEFAULT UND deflate │ │ │ │ 250: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ 251: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ 252: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ 256: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ 261: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ 262: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ 278: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ 279: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ 280: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ 281: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ 282: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ 283: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ 284: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ 285: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ 286: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ 293: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ 294: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ 297: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ 298: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 303: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ 304: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ 305: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (10) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ 309: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ - 316: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ + 315: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ 317: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (3) │ │ │ │ 318: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (2) │ │ │ │ 319: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (2) │ │ │ │ 320: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ 321: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ 322: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (3) │ │ │ │ 323: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (3) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -26,15 +26,15 @@ │ │ │ │ 01d4b3f0 00005e02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 01d4d52c 00005e15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 01d4b420 00005f02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 01d4d528 00005f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 01d4d3d8 00007615 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 01d4d3b4 00008315 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ 01d4b498 0000c115 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -01d4bde0 00013c15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +01d4be38 00013b15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ 01d4d840 00013e15 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 01d4d848 00013f15 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 01d4c398 00014615 R_ARM_GLOB_DAT 0000b350 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x29ec contains 277 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 01d4d8ac 00000c16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ @@ -53,42 +53,42 @@ │ │ │ │ 01d4d8e0 00014616 R_ARM_JUMP_SLOT 0000b350 free@GLIBC_2.4 │ │ │ │ 01d4d8e4 0000f716 R_ARM_JUMP_SLOT 00000000 inflate │ │ │ │ 01d4d8e8 0000f816 R_ARM_JUMP_SLOT 00000000 deflateEnd │ │ │ │ 01d4d8ec 0000f916 R_ARM_JUMP_SLOT 00000000 deflate │ │ │ │ 01d4d8f0 0000fa16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ 01d4d8f4 0000fb16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ 01d4d8f8 0000fc16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -01d4d8fc 0000fd16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -01d4d900 0000fe16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -01d4d904 0000ff16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +01d4d8fc 0000ff16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +01d4d900 0000fd16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +01d4d904 0000fe16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ 01d4d908 00010016 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ 01d4d90c 00000916 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -01d4d910 00010416 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -01d4d914 00010316 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -01d4d918 00010216 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -01d4d91c 00010116 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -01d4d920 00011316 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +01d4d910 00010316 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +01d4d914 00010416 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +01d4d918 00010116 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +01d4d91c 00010216 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +01d4d920 00011016 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ 01d4d924 00011616 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ 01d4d928 00011a16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ 01d4d92c 00011916 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ 01d4d930 00011816 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ 01d4d934 00011716 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ 01d4d938 00011b16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ 01d4d93c 00000816 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ 01d4d940 00000716 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -01d4d944 00012416 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -01d4d948 00012316 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -01d4d94c 00012016 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -01d4d950 00011f16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +01d4d944 00012316 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +01d4d948 00012216 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +01d4d94c 00012116 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +01d4d950 00012016 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ 01d4d954 00011c16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ 01d4d958 00011d16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -01d4d95c 00012816 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -01d4d960 00012c16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +01d4d95c 00012716 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +01d4d960 00012b16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ 01d4d964 00013516 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -01d4d968 00013b16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +01d4d968 00013c16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ 01d4d96c 00000216 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ 01d4d970 00000a16 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ 01d4d974 00013d16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ 01d4d978 00000316 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ 01d4d97c 00014016 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ 01d4d980 0000c216 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ 01d4d984 0000ce16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ @@ -131,39 +131,39 @@ │ │ │ │ 01d4da18 0000cd16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ 01d4da1c 0000d816 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ 01d4da20 0000da16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ 01d4da24 0000e116 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ 01d4da28 0000cb16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ 01d4da2c 0000cf16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ 01d4da30 0000be16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -01d4da34 00013a16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -01d4da38 00013916 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -01d4da3c 00012d16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +01d4da34 00013916 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +01d4da38 00013716 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +01d4da3c 00012f16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ 01d4da40 00012916 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ 01d4da44 0000bd16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ 01d4da48 0000b416 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ 01d4da4c 0000b616 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ 01d4da50 0000b516 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ 01d4da54 0000b816 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ 01d4da58 0000b716 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ 01d4da5c 0000b916 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ 01d4da60 0000bb16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ 01d4da64 0000bc16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ 01d4da68 0000ba16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -01d4da6c 00013716 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -01d4da70 00013616 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +01d4da6c 00013a16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +01d4da70 00013816 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ 01d4da74 00011e16 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ 01d4da78 00012516 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ 01d4da7c 0000ae16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ 01d4da80 0000af16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ 01d4da84 0000ad16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ 01d4da88 0000ac16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ 01d4da8c 0000ab16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ 01d4da90 0000aa16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -01d4da94 00013816 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +01d4da94 00013616 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ 01d4da98 0000a916 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ 01d4da9c 0000a816 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ 01d4daa0 0000a716 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ 01d4daa4 0000a616 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ 01d4daa8 0000a516 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ 01d4daac 0000a416 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ 01d4dab0 0000a316 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ @@ -204,17 +204,17 @@ │ │ │ │ 01d4db3c 00007e16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ 01d4db40 00007c16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ 01d4db44 00007b16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ 01d4db48 00007916 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ 01d4db4c 00007a16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ 01d4db50 00008416 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ 01d4db54 00008216 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -01d4db58 00010816 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -01d4db5c 00010916 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -01d4db60 00010716 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +01d4db58 00010716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +01d4db5c 00010816 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +01d4db60 00010a16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ 01d4db64 00008016 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ 01d4db68 00007d16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ 01d4db6c 00007816 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ 01d4db70 00007716 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ 01d4db74 0000c016 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ 01d4db78 00007516 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ 01d4db7c 00007416 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: d3c8ef7b4de47f7a2d8dc6c0ad21953caeadc952 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 562263f30b7bae2efa5d6a38abd3dba17b6ad7fe │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -157,27 +157,27 @@ │ │ │ │ inflateInit2_ │ │ │ │ deflateInit2_ │ │ │ │ inflateSetDictionary │ │ │ │ deflateSetDictionary │ │ │ │ inflateEnd │ │ │ │ deflateEnd │ │ │ │ realpath │ │ │ │ -getgrgid_r │ │ │ │ getgrnam_r │ │ │ │ -getpwuid_r │ │ │ │ +getgrgid_r │ │ │ │ getpwnam_r │ │ │ │ +getpwuid_r │ │ │ │ getgroups │ │ │ │ setgroups │ │ │ │ -endgrent │ │ │ │ -setgrent │ │ │ │ endpwent │ │ │ │ -getgrent │ │ │ │ setpwent │ │ │ │ getpwent │ │ │ │ getlogin │ │ │ │ +endgrent │ │ │ │ +setgrent │ │ │ │ +getgrent │ │ │ │ truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ unsetenv │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ @@ -2607,14 +2607,84 @@ │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PrimStorable │ │ │ │ +PrimStorable │ │ │ │ +Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ +./Data/Primitive/Types.hs │ │ │ │ +Data.Primitive.Types │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +undefined │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +Data.Primitive.MutVar │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ 'Present │ │ │ │ LookupRes │ │ │ │ 'BitmapIndexed │ │ │ │ 'Collision │ │ │ │ Data.HashMap.Internal.HashMap │ │ │ │ unordered-containers-0.2.20.1-K9YgI9QXrvEKHYHoV7Rpdt │ │ │ │ Data.HashMap.Internal │ │ │ │ @@ -2729,14 +2799,32 @@ │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Condense │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.DropBlankFields │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepBlankFields │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Drop │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.Keep │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepLeft │ │ │ │ split-0.2.5-2Dg5cD3TiukSkoV1txcUP:Data.List.Split.Internals.KeepRight │ │ │ │ +Hashable2 │ │ │ │ +Hashable1 │ │ │ │ +'C:Hashable │ │ │ │ +Hashable │ │ │ │ +GHashable │ │ │ │ +'HashArgs1 │ │ │ │ +'HashArgs0 │ │ │ │ +HashArgs │ │ │ │ +Data.Hashable.Class │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ +K@~Data.Hashable.LowLevel │ │ │ │ +hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ System.Directory │ │ │ │ directory-1.3.8.5-inplace │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ @@ -3047,102 +3135,190 @@ │ │ │ │ Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ cdMonths │ │ │ │ time-1.12.2-inplace │ │ │ │ Data.Time.Calendar.CalendarDiffDays │ │ │ │ CalendarDiffDays │ │ │ │ stimes: positive multiplier expected │ │ │ │ time-1.12.2-inplace:Data.Time.Calendar.CalendarDiffDays.CalendarDiffDays │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PrimStorable │ │ │ │ -PrimStorable │ │ │ │ -Data.Primitive.Types: implementation mistake in `Prim` instance │ │ │ │ -./Data/Primitive/Types.hs │ │ │ │ -Data.Primitive.Types │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -undefined │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Types.C:Prim │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Posix │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +System.OsPath │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ +System.OsPath.Posix.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ GHC.Types │ │ │ │ ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -Data.Primitive.MutVar │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.MutVar.MutVar │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ -Hashable2 │ │ │ │ -Hashable1 │ │ │ │ -'C:Hashable │ │ │ │ -Hashable │ │ │ │ -GHashable │ │ │ │ -'HashArgs1 │ │ │ │ -'HashArgs0 │ │ │ │ -HashArgs │ │ │ │ -Data.Hashable.Class │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.Hashed │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ -K@~Data.Hashable.LowLevel │ │ │ │ -hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Posix │ │ │ │ +libraries/os-string/System/OsString/Common.hs │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +'Handler │ │ │ │ +MonadMask │ │ │ │ +'ExitCaseException │ │ │ │ +'ExitCaseSuccess │ │ │ │ +'ExitCaseAbort │ │ │ │ +ExitCase │ │ │ │ +MonadCatch │ │ │ │ +MonadThrow │ │ │ │ +ExitCaseAbort │ │ │ │ +ExitCaseException │ │ │ │ +ExitCaseSuccess │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +exceptions-0.10.9-inplace │ │ │ │ +Control.Monad.Catch │ │ │ │ +libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +'C:MonadRWS │ │ │ │ +MonadRWS │ │ │ │ +Control.Monad.RWS.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +MonadWriter │ │ │ │ +Control.Monad.Writer.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -3465,190 +3641,14 @@ │ │ │ │ Not a valid Unicode code point! │ │ │ │ not enough bytes │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Invalid SomeTypeRep │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Kind mismatch │ │ │ │ GHCi.TH.Binary.getSomeTypeRep: Applied non-arrow type │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Class.C:Binary │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -'C:MonadRWS │ │ │ │ -MonadRWS │ │ │ │ -Control.Monad.RWS.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -MonadWriter │ │ │ │ -Control.Monad.Writer.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ Data.IntSet.keysSet: Nil │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:(1353,19)-(1356,30)|lambda │ │ │ │ libraries/containers/containers/src/Data/IntMap/Internal.hs:1307:24-71|lambda │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -189,47 +189,47 @@ │ │ │ │ 0x0000a1f4 325f0064 65666c61 7465496e 6974325f 2_.deflateInit2_ │ │ │ │ 0x0000a204 00696e66 6c617465 53657444 69637469 .inflateSetDicti │ │ │ │ 0x0000a214 6f6e6172 79006465 666c6174 65536574 onary.deflateSet │ │ │ │ 0x0000a224 44696374 696f6e61 72790069 6e666c61 Dictionary.infla │ │ │ │ 0x0000a234 7465456e 6400696e 666c6174 65006465 teEnd.inflate.de │ │ │ │ 0x0000a244 666c6174 65456e64 00646566 6c617465 flateEnd.deflate │ │ │ │ 0x0000a254 006d656d 6d6f7665 006d656d 73657400 .memmove.memset. │ │ │ │ - 0x0000a264 6d656d63 6d700067 65746575 69640072 memcmp.geteuid.r │ │ │ │ - 0x0000a274 65616c70 61746800 7374726c 656e0063 ealpath.strlen.c │ │ │ │ - 0x0000a284 686f776e 00676574 67726769 645f7200 hown.getgrgid_r. │ │ │ │ - 0x0000a294 67657467 726e616d 5f720067 65747077 getgrnam_r.getpw │ │ │ │ - 0x0000a2a4 7569645f 72006765 7470776e 616d5f72 uid_r.getpwnam_r │ │ │ │ + 0x0000a264 6d656d63 6d700072 65616c70 61746800 memcmp.realpath. │ │ │ │ + 0x0000a274 7374726c 656e0067 65746575 69640063 strlen.geteuid.c │ │ │ │ + 0x0000a284 686f776e 00676574 67726e61 6d5f7200 hown.getgrnam_r. │ │ │ │ + 0x0000a294 67657467 72676964 5f720067 65747077 getgrgid_r.getpw │ │ │ │ + 0x0000a2a4 6e616d5f 72006765 74707775 69645f72 nam_r.getpwuid_r │ │ │ │ 0x0000a2b4 00676574 67726f75 70730073 65746772 .getgroups.setgr │ │ │ │ - 0x0000a2c4 6f757073 00676574 65676964 00676574 oups.getegid.get │ │ │ │ - 0x0000a2d4 75696400 67657467 69640073 65746567 uid.getgid.seteg │ │ │ │ - 0x0000a2e4 69640073 65746769 6400656e 64677265 id.setgid.endgre │ │ │ │ - 0x0000a2f4 6e740073 65746575 69640073 65746772 nt.seteuid.setgr │ │ │ │ - 0x0000a304 656e7400 73657475 69640065 6e647077 ent.setuid.endpw │ │ │ │ - 0x0000a314 656e7400 67657467 72656e74 00736574 ent.getgrent.set │ │ │ │ - 0x0000a324 7077656e 74007379 73636f6e 66006765 pwent.sysconf.ge │ │ │ │ - 0x0000a334 74707765 6e740067 65746c6f 67696e00 tpwent.getlogin. │ │ │ │ + 0x0000a2c4 6f757073 00676574 75696400 67657467 oups.getuid.getg │ │ │ │ + 0x0000a2d4 69640073 65746769 64006765 74656769 id.setgid.getegi │ │ │ │ + 0x0000a2e4 64007365 74657569 64007365 74756964 d.seteuid.setuid │ │ │ │ + 0x0000a2f4 00656e64 7077656e 74007365 74707765 .endpwent.setpwe │ │ │ │ + 0x0000a304 6e740073 65746567 69640073 7973636f nt.setegid.sysco │ │ │ │ + 0x0000a314 6e660067 65747077 656e7400 6765746c nf.getpwent.getl │ │ │ │ + 0x0000a324 6f67696e 00656e64 6772656e 74007365 ogin.endgrent.se │ │ │ │ + 0x0000a334 74677265 6e740067 65746772 656e7400 tgrent.getgrent. │ │ │ │ 0x0000a344 6f70656e 64697200 6d6b6469 72006368 opendir.mkdir.ch │ │ │ │ 0x0000a354 64697200 726d6469 72006765 74637764 dir.rmdir.getcwd │ │ │ │ 0x0000a364 00747275 6e636174 65363400 72656e61 .truncate64.rena │ │ │ │ 0x0000a374 6d650073 796d6c69 6e6b006c 696e6b00 me.symlink.link. │ │ │ │ - 0x0000a384 72656164 6c696e6b 00756e6c 696e6b00 readlink.unlink. │ │ │ │ - 0x0000a394 6c63686f 776e0070 61746863 6f6e6600 lchown.pathconf. │ │ │ │ - 0x0000a3a4 61636365 73730063 686d6f64 00756e73 access.chmod.uns │ │ │ │ - 0x0000a3b4 6574656e 7600636c 65617265 6e760073 etenv.clearenv.s │ │ │ │ - 0x0000a3c4 6574656e 76006765 74656e76 00707574 etenv.getenv.put │ │ │ │ - 0x0000a3d4 656e7600 66646f70 656e6469 72006663 env.fdopendir.fc │ │ │ │ - 0x0000a3e4 68646972 00636c6f 73656469 7200636c hdir.closedir.cl │ │ │ │ - 0x0000a3f4 6f736500 74656c6c 64697200 7365656b ose.telldir.seek │ │ │ │ - 0x0000a404 64697200 72657769 6e646469 72007374 dir.rewinddir.st │ │ │ │ + 0x0000a384 6c63686f 776e0072 6561646c 696e6b00 lchown.readlink. │ │ │ │ + 0x0000a394 756e6c69 6e6b0061 63636573 73006368 unlink.access.ch │ │ │ │ + 0x0000a3a4 6d6f6400 70617468 636f6e66 00756e73 mod.pathconf.uns │ │ │ │ + 0x0000a3b4 6574656e 7600636c 65617265 6e760067 etenv.clearenv.g │ │ │ │ + 0x0000a3c4 6574656e 76007365 74656e76 00707574 etenv.setenv.put │ │ │ │ + 0x0000a3d4 656e7600 66646f70 656e6469 7200636c env.fdopendir.cl │ │ │ │ + 0x0000a3e4 6f736564 69720074 656c6c64 69720066 osedir.telldir.f │ │ │ │ + 0x0000a3f4 63686469 72007365 656b6469 7200636c chdir.seekdir.cl │ │ │ │ + 0x0000a404 6f736500 72657769 6e646469 72007374 ose.rewinddir.st │ │ │ │ 0x0000a414 61747800 474c4942 435f322e 32380066 atx.GLIBC_2.28.f │ │ │ │ - 0x0000a424 70617468 636f6e66 00666368 6f776e00 pathconf.fchown. │ │ │ │ - 0x0000a434 6663686d 6f64006f 70656e61 74363400 fchmod.openat64. │ │ │ │ - 0x0000a444 72656164 00777269 74650070 69706500 read.write.pipe. │ │ │ │ - 0x0000a454 64757000 64757032 00726561 64646972 dup.dup2.readdir │ │ │ │ - 0x0000a464 36340065 6e766972 6f6e0074 7a736574 64.environ.tzset │ │ │ │ + 0x0000a424 63686d6f 64006670 61746863 6f6e6600 chmod.fpathconf. │ │ │ │ + 0x0000a434 6663686f 776e006f 70656e61 74363400 fchown.openat64. │ │ │ │ + 0x0000a444 70697065 00647570 00726561 64006475 pipe.dup.read.du │ │ │ │ + 0x0000a454 70320077 72697465 00656e76 69726f6e p2.write.environ │ │ │ │ + 0x0000a464 00726561 64646972 36340074 7a736574 .readdir64.tzset │ │ │ │ 0x0000a474 005f5f73 74617436 345f7469 6d653634 .__stat64_time64 │ │ │ │ 0x0000a484 005f5f66 73746174 36345f74 696d6536 .__fstat64_time6 │ │ │ │ 0x0000a494 34007265 616c6c6f 63005f5f 6572726e 4.realloc.__errn │ │ │ │ 0x0000a4a4 6f5f6c6f 63617469 6f6e0066 7472756e o_location.ftrun │ │ │ │ 0x0000a4b4 63617465 3634006f 70656e36 34006e6c cate64.open64.nl │ │ │ │ 0x0000a4c4 5f6c616e 67696e66 6f006c69 627a2e73 _langinfo.libz.s │ │ │ │ 0x0000a4d4 6f2e3100 6c696267 6d702e73 6f2e3130 o.1.libgmp.so.10 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -581,15 +581,15 @@ │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b c5c8 <__cxa_atexit@plt+0x624> │ │ │ │ ldr r0, [pc, #20] @ c8d0 <__cxa_atexit@plt+0x92c> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1a731fc <__cxa_atexit@plt+0x1a67258> │ │ │ │ bicseq r1, r4, r4, ror #9 │ │ │ │ - biceq r3, r0, r8, lsr #19 │ │ │ │ + strheq r3, [r0, #152] @ 0x98 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ strdeq r5, [fp, r4]! │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d3c4 <__cxa_atexit@plt+0x1420> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -1289,18 +1289,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d33c <__cxa_atexit@plt+0x1398> │ │ │ │ ldrheq r0, [r4, #240] @ 0xf0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ bicseq r4, r4, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - biceq r3, r0, sl, lsr #8 │ │ │ │ + biceq r3, r0, sl, lsr r4 │ │ │ │ bicseq sl, r3, r4, lsr #31 │ │ │ │ - strdeq r3, [r0, #58] @ 0x3a │ │ │ │ - biceq r3, r0, r6, lsr r4 │ │ │ │ + biceq r3, r0, sl, lsl #8 │ │ │ │ + biceq r3, r0, r6, asr #8 │ │ │ │ bicseq sl, r3, ip, lsr #28 │ │ │ │ @ instruction: 0x01d43f90 │ │ │ │ bicseq r3, r4, r4, ror pc │ │ │ │ @ instruction: 0x01d43e90 │ │ │ │ bicseq sl, r3, ip, ror #24 │ │ │ │ bicseq r3, r4, r8, ror #28 │ │ │ │ ldrsheq sl, [r3, #160] @ 0xa0 │ │ │ │ @@ -2514,15 +2514,15 @@ │ │ │ │ b e010 <__cxa_atexit@plt+0x206c> │ │ │ │ ldr r0, [pc, #212] @ e7bc <__cxa_atexit@plt+0x2818> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1a731fc <__cxa_atexit@plt+0x1a67258> │ │ │ │ ldrsheq r0, [r4, #236] @ 0xec │ │ │ │ @ instruction: 0x01d3fc94 │ │ │ │ - biceq r2, r0, r8, lsl r4 │ │ │ │ + biceq r2, r0, r8, lsr #8 │ │ │ │ ldrsbeq r0, [r4, #232] @ 0xe8 │ │ │ │ bicseq r0, r4, ip, asr #29 │ │ │ │ bicseq r0, r4, ip, lsr #28 │ │ │ │ @ instruction: 0x01d40d9c │ │ │ │ bicseq r0, r4, r0, asr sp │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ bicseq r0, r4, r0, lsr #26 │ │ │ │ @@ -2557,16 +2557,16 @@ │ │ │ │ bicseq r0, r4, r0, asr r7 │ │ │ │ ldrsbeq r0, [r4, #108] @ 0x6c │ │ │ │ bicseq r0, r4, ip, asr r6 │ │ │ │ bicseq r0, r4, r0, lsr #12 │ │ │ │ ldrsheq r0, [r4, #92] @ 0x5c │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0xffffe38c │ │ │ │ - @ instruction: 0xffffe390 │ │ │ │ + @ instruction: 0xffffe3cc │ │ │ │ + @ instruction: 0xffffe3d0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xffffdda0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0x01ab3400 │ │ │ │ ldr r1, [pc, #3972] @ f74c <__cxa_atexit@plt+0x37a8> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ @@ -3561,15 +3561,15 @@ │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc f6fc <__cxa_atexit@plt+0x3758> │ │ │ │ b f18c <__cxa_atexit@plt+0x31e8> │ │ │ │ bicseq pc, r3, ip, asr #1 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - biceq r2, r0, r6, lsr #24 │ │ │ │ + biceq r2, r0, r6, lsr ip │ │ │ │ strheq r9, [fp, r8]! │ │ │ │ bicseq r0, r4, ip, ror #4 │ │ │ │ bicseq r0, r4, ip, lsr r2 │ │ │ │ bicseq r0, r4, r0, lsl r1 │ │ │ │ bicseq r0, r4, r0, ror #1 │ │ │ │ bicseq r0, r4, r4, ror r0 │ │ │ │ bicseq r0, r4, r4, asr #32 │ │ │ │ @@ -3614,15 +3614,15 @@ │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0x01d3eb98 │ │ │ │ bicseq lr, r3, r8, ror #22 │ │ │ │ ldrsbeq lr, [r3, #168] @ 0xa8 │ │ │ │ bicseq lr, r3, r6, asr #21 │ │ │ │ - biceq r1, r0, r2, ror r4 │ │ │ │ + biceq r1, r0, r2, lsl #9 │ │ │ │ @ instruction: 0x01ab78a4 │ │ │ │ ldrsheq r7, [r3, #128] @ 0x80 │ │ │ │ bicseq r7, r3, r4, asr #17 │ │ │ │ bicseq lr, r3, r8, asr sl │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ bicseq r7, r3, r4, ror r8 │ │ │ │ bicseq r7, r3, r8, asr #16 │ │ │ │ @@ -5528,15 +5528,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1162c <__cxa_atexit@plt+0x5688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r1, r0, r8, lsl ip │ │ │ │ biceq r1, r0, r8, ror #20 │ │ │ │ ldrheq r9, [r3, #228] @ 0xe4 │ │ │ │ @@ -5966,38 +5966,38 @@ │ │ │ │ ldr r2, [pc, #80] @ 11d24 <__cxa_atexit@plt+0x5d80> │ │ │ │ cmp r5, r2 │ │ │ │ beq 11c00 <__cxa_atexit@plt+0x5c5c> │ │ │ │ sub sl, lr, r1 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [sp] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r7, [pc, #52] @ 11d28 <__cxa_atexit@plt+0x5d84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #40] @ 11d2c <__cxa_atexit@plt+0x5d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 11d1c <__cxa_atexit@plt+0x5d78> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ biceq r2, r8, #175 @ 0xaf │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrheq r9, [r3, #120] @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ biceq r1, r0, r8, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 11db8 <__cxa_atexit@plt+0x5e14> │ │ │ │ @@ -6015,15 +6015,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 11dd0 <__cxa_atexit@plt+0x5e2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 86cbc8 <__cxa_atexit@plt+0x860c24> │ │ │ │ + b 8c98e0 <__cxa_atexit@plt+0x8bd93c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ bicseq r9, r3, r0, lsr #14 │ │ │ │ @@ -6036,15 +6036,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 11e08 <__cxa_atexit@plt+0x5e64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 86cbc8 <__cxa_atexit@plt+0x860c24> │ │ │ │ + b 8c98e0 <__cxa_atexit@plt+0x8bd93c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq r9, r3, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -6078,15 +6078,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #36] @ 11ec4 <__cxa_atexit@plt+0x5f20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 7e1c30 <__cxa_atexit@plt+0x7d5c8c> │ │ │ │ + b 83e948 <__cxa_atexit@plt+0x8329a4> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ bicseq r9, r3, r8, lsr r6 │ │ │ │ bicseq r9, r3, ip, lsr #12 │ │ │ │ @@ -6103,15 +6103,15 @@ │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r5, [pc, #24] @ 11f1c <__cxa_atexit@plt+0x5f78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r9, r3, ip, asr #11 │ │ │ │ biceq r1, r0, ip, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -6157,15 +6157,15 @@ │ │ │ │ bhi 11fe8 <__cxa_atexit@plt+0x6044> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 11ff0 <__cxa_atexit@plt+0x604c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b6360c <__cxa_atexit@plt+0xb57668> │ │ │ │ + b 8e317c <__cxa_atexit@plt+0x8d71d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r9, r3, r0, asr #9 │ │ │ │ @ instruction: 0x01c01298 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -7612,15 +7612,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r9} │ │ │ │ ldr r5, [pc, #48] @ 136c8 <__cxa_atexit@plt+0x7724> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -7638,15 +7638,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 13718 <__cxa_atexit@plt+0x7774> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1371c <__cxa_atexit@plt+0x7778> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 7db790 <__cxa_atexit@plt+0x7cf7ec> │ │ │ │ + b 8384a8 <__cxa_atexit@plt+0x82c504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrsbeq r7, [r3, #220] @ 0xdc │ │ │ │ @ instruction: 0x01bffbe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -7654,15 +7654,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1374c <__cxa_atexit@plt+0x77a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 13750 <__cxa_atexit@plt+0x77ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 7db790 <__cxa_atexit@plt+0x7cf7ec> │ │ │ │ + b 8384a8 <__cxa_atexit@plt+0x82c504> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01d37d9c │ │ │ │ @ instruction: 0x01bffba4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -7733,15 +7733,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 138a4 <__cxa_atexit@plt+0x7900> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r5, [r3] │ │ │ │ ldr r8, [pc, #40] @ 138a8 <__cxa_atexit@plt+0x7904> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9c5c9c <__cxa_atexit@plt+0x9b9cf8> │ │ │ │ + b ae4698 <__cxa_atexit@plt+0xad86f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ bicseq r7, r3, ip, lsl #25 │ │ │ │ @@ -7771,15 +7771,15 @@ │ │ │ │ b fbee88 <__cxa_atexit@plt+0xfb2ee4> │ │ │ │ ldr r3, [pc, #40] @ 13934 <__cxa_atexit@plt+0x7990> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #28] @ 13938 <__cxa_atexit@plt+0x7994> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9c5c9c <__cxa_atexit@plt+0x9b9cf8> │ │ │ │ + b ae4698 <__cxa_atexit@plt+0xad86f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ bicseq r7, r3, r4, ror #23 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ bicseq r7, r3, r8, asr #23 │ │ │ │ @@ -10480,15 +10480,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 163a0 <__cxa_atexit@plt+0xa3fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -10512,15 +10512,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r5, r3, r0, asr #1 │ │ │ │ @ instruction: 0x01bfd230 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -11309,15 +11309,15 @@ │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r9, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b abd3e0 <__cxa_atexit@plt+0xab143c> │ │ │ │ + b bdbddc <__cxa_atexit@plt+0xbcfe38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 17094 <__cxa_atexit@plt+0xb0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -11401,15 +11401,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r8, sl │ │ │ │ - b abd3e0 <__cxa_atexit@plt+0xab143c> │ │ │ │ + b bdbddc <__cxa_atexit@plt+0xbcfe38> │ │ │ │ ldr r7, [pc, #24] @ 171f8 <__cxa_atexit@plt+0xb254> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @@ -11855,15 +11855,15 @@ │ │ │ │ add r2, r2, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r8, r6, #31 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, ip, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r0, r0, r1 │ │ │ │ str r0, [r3, #48] @ 0x30 │ │ │ │ ldr r8, [pc, #100] @ 1796c <__cxa_atexit@plt+0xb9c8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ @@ -12052,15 +12052,15 @@ │ │ │ │ stm r5, {r6, r7} │ │ │ │ ldr r6, [pc, #96] @ 17c50 <__cxa_atexit@plt+0xbcac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #145 @ 0x91 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r5, [pc, #72] @ 17c54 <__cxa_atexit@plt+0xbcb0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r7, r8 │ │ │ │ @@ -12115,15 +12115,15 @@ │ │ │ │ ldr r5, [pc, #80] @ 17d38 <__cxa_atexit@plt+0xbd94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r5, [pc, #72] @ 17d3c <__cxa_atexit@plt+0xbd98> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, r2 │ │ │ │ b 17d10 <__cxa_atexit@plt+0xbd6c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17d20 <__cxa_atexit@plt+0xbd7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -12218,15 +12218,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ sub r8, r7, #7 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ mov fp, ip │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ @@ -12287,15 +12287,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #44] @ 17fcc <__cxa_atexit@plt+0xc028> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov fp, ip │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ bicseq r3, r3, r0, ror #11 │ │ │ │ bicseq r3, r3, r4, lsl #12 │ │ │ │ bicseq r3, r3, r8, ror #11 │ │ │ │ ldrsbeq r3, [r3, #92] @ 0x5c │ │ │ │ @@ -12378,15 +12378,15 @@ │ │ │ │ add r9, r6, #2 │ │ │ │ ldr r6, [pc, #140] @ 18194 <__cxa_atexit@plt+0xc1f0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r2, [pc, #116] @ 18198 <__cxa_atexit@plt+0xc1f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #112] @ 1819c <__cxa_atexit@plt+0xc1f8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr lr, [pc, #108] @ 181a0 <__cxa_atexit@plt+0xc1fc> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #104] @ 181a4 <__cxa_atexit@plt+0xc200> │ │ │ │ @@ -12399,15 +12399,15 @@ │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [pc, #72] @ 181a8 <__cxa_atexit@plt+0xc204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ ldrsbeq r3, [r3, #64] @ 0x40 │ │ │ │ bicseq r3, r3, r0, lsl #9 │ │ │ │ @@ -12594,15 +12594,15 @@ │ │ │ │ ldr r6, [pc, #320] @ 185a4 <__cxa_atexit@plt+0xc600> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r6, [pc, #312] @ 185a8 <__cxa_atexit@plt+0xc604> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 1852c <__cxa_atexit@plt+0xc588> │ │ │ │ @@ -12709,15 +12709,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 18674 <__cxa_atexit@plt+0xc6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #60] @ 18678 <__cxa_atexit@plt+0xc6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r8, r0, #1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r3, [pc, #44] @ 1867c <__cxa_atexit@plt+0xc6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -12835,15 +12835,15 @@ │ │ │ │ ldr r5, [pc, #112] @ 18898 <__cxa_atexit@plt+0xc8f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r5, [pc, #104] @ 1889c <__cxa_atexit@plt+0xc8f8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #56] @ 18880 <__cxa_atexit@plt+0xc8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -12933,15 +12933,15 @@ │ │ │ │ ldr r7, [pc, #120] @ 18a28 <__cxa_atexit@plt+0xca84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ mov fp, r0 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #56] @ 18a08 <__cxa_atexit@plt+0xca64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -13173,15 +13173,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [pc, #496] @ 18f64 <__cxa_atexit@plt+0xcfc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [pc, #428] @ 18f3c <__cxa_atexit@plt+0xcf98> │ │ │ │ cmp r3, r0 │ │ │ │ beq 18ecc <__cxa_atexit@plt+0xcf28> │ │ │ │ ldr r8, [pc, #420] @ 18f40 <__cxa_atexit@plt+0xcf9c> │ │ │ │ cmp r3, r8 │ │ │ │ bne 18e3c <__cxa_atexit@plt+0xce98> │ │ │ │ str lr, [r5, #-12] │ │ │ │ @@ -13218,15 +13218,15 @@ │ │ │ │ ldr r6, [pc, #352] @ 18f84 <__cxa_atexit@plt+0xcfe0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r6, [pc, #344] @ 18f88 <__cxa_atexit@plt+0xcfe4> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r9, r2 │ │ │ │ bcc 18ef8 <__cxa_atexit@plt+0xcf54> │ │ │ │ ldr r8, [pc, #268] @ 18f68 <__cxa_atexit@plt+0xcfc4> │ │ │ │ @@ -13341,15 +13341,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 19054 <__cxa_atexit@plt+0xd0b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #60] @ 19058 <__cxa_atexit@plt+0xd0b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ add r8, r0, #1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r3, [pc, #44] @ 1905c <__cxa_atexit@plt+0xd0b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -13467,15 +13467,15 @@ │ │ │ │ ldr r5, [pc, #112] @ 19278 <__cxa_atexit@plt+0xd2d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r5, [pc, #104] @ 1927c <__cxa_atexit@plt+0xd2d8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, ip │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #56] @ 19260 <__cxa_atexit@plt+0xd2bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -13565,15 +13565,15 @@ │ │ │ │ ldr r7, [pc, #120] @ 19408 <__cxa_atexit@plt+0xd464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, fp │ │ │ │ mov fp, r0 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #56] @ 193e8 <__cxa_atexit@plt+0xd444> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #16 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -13973,15 +13973,15 @@ │ │ │ │ add r3, r7, #2 │ │ │ │ ldr r7, [pc, #92] @ 19a50 <__cxa_atexit@plt+0xdaac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ @@ -14037,15 +14037,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 19b20 <__cxa_atexit@plt+0xdb7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #40] @ 19b24 <__cxa_atexit@plt+0xdb80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldrsheq r1, [r3, #160] @ 0xa0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ bicseq r1, r3, r8, ror #20 │ │ │ │ bicseq r1, r3, r0, lsl #21 │ │ │ │ @@ -14260,15 +14260,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr r3, [pc, #144] @ 19f04 <__cxa_atexit@plt+0xdf60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r1, [pc, #124] @ 19f08 <__cxa_atexit@plt+0xdf64> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #120] @ 19f0c <__cxa_atexit@plt+0xdf68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, #116] @ 19f10 <__cxa_atexit@plt+0xdf6c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr fp, [pc, #112] @ 19f14 <__cxa_atexit@plt+0xdf70> │ │ │ │ @@ -14283,15 +14283,15 @@ │ │ │ │ ldr r6, [pc, #80] @ 19f18 <__cxa_atexit@plt+0xdf74> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #145 @ 0x91 │ │ │ │ add r9, sl, #2 │ │ │ │ add sl, fp, #1 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ bicseq r1, r3, ip, asr r7 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @@ -14477,15 +14477,15 @@ │ │ │ │ str r6, [r5, #8] │ │ │ │ ldr r6, [pc, #100] @ 1a238 <__cxa_atexit@plt+0xe294> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #145 @ 0x91 │ │ │ │ add r9, r3, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r6, r1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -14657,15 +14657,15 @@ │ │ │ │ stm r5, {r6, r7} │ │ │ │ ldr r6, [pc, #80] @ 1a4f4 <__cxa_atexit@plt+0xe550> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #145 @ 0x91 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -14720,15 +14720,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r5, [pc, #80] @ 1a5f4 <__cxa_atexit@plt+0xe650> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, r2 │ │ │ │ b 1a5c4 <__cxa_atexit@plt+0xe620> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a5d4 <__cxa_atexit@plt+0xe630> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -15028,15 +15028,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [pc, #64] @ 1aab0 <__cxa_atexit@plt+0xeb0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #193 @ 0xc1 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ bicseq r0, r3, r8, asr fp │ │ │ │ bicseq r0, r3, ip, lsl fp │ │ │ │ @@ -15101,15 +15101,15 @@ │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [pc, #56] @ 1abd0 <__cxa_atexit@plt+0xec2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ bicseq r0, r3, r0, lsr sl │ │ │ │ ldrsheq r0, [r3, #156] @ 0x9c │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @@ -15748,15 +15748,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #161 @ 0xa1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, r4, #1 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ @@ -15775,15 +15775,15 @@ │ │ │ │ @ instruction: 0x01bf83d8 │ │ │ │ bicseq pc, r2, r0, asr #31 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b ab8c90 <__cxa_atexit@plt+0xaaccec> │ │ │ │ + b bd768c <__cxa_atexit@plt+0xbcb6e8> │ │ │ │ @ instruction: 0x01bf83f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b694 <__cxa_atexit@plt+0xf6f0> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -16491,15 +16491,15 @@ │ │ │ │ str r0, [r5, #-8]! │ │ │ │ ldr r0, [pc, #212] @ 1c220 <__cxa_atexit@plt+0x1027c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, lr, #1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #188] @ 1c224 <__cxa_atexit@plt+0x10280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #184] @ 1c228 <__cxa_atexit@plt+0x10284> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, ip, #23 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ @@ -17626,15 +17626,15 @@ │ │ │ │ bhi 1d31c <__cxa_atexit@plt+0x11378> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1d324 <__cxa_atexit@plt+0x11380> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 837a50 <__cxa_atexit@plt+0x82baac> │ │ │ │ + b 894768 <__cxa_atexit@plt+0x8887c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r2, ip, lsl #3 │ │ │ │ @ instruction: 0x01bf68b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -17672,15 +17672,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16]! │ │ │ │ sub r1, r6, #15 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ stmdb r8, {r0, r3} │ │ │ │ and sl, r2, #31 │ │ │ │ - b 8356fc <__cxa_atexit@plt+0x829758> │ │ │ │ + b 892414 <__cxa_atexit@plt+0x886470> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -17718,28 +17718,28 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [pc, #40] @ 1d4a0 <__cxa_atexit@plt+0x114fc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r8, #-8] │ │ │ │ str r1, [r8, #-4] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ and sl, r2, #31 │ │ │ │ - b 8356fc <__cxa_atexit@plt+0x829758> │ │ │ │ + b 892414 <__cxa_atexit@plt+0x886470> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ ldrsbeq lr, [r2, #8] │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01bf671c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 838198 <__cxa_atexit@plt+0x82c1f4> │ │ │ │ + b 894eb0 <__cxa_atexit@plt+0x888f0c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d538 <__cxa_atexit@plt+0x11594> │ │ │ │ ldr r2, [pc, #100] @ 1d540 <__cxa_atexit@plt+0x1159c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -18383,15 +18383,15 @@ │ │ │ │ str r6, [r5, #8] │ │ │ │ ldr r6, [pc, #56] @ 1df14 <__cxa_atexit@plt+0x11f70> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #193 @ 0xc1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ bicseq sp, r2, r4, lsl r7 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0x01bf5ad0 │ │ │ │ @@ -18695,15 +18695,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #193 @ 0xc1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -18815,15 +18815,15 @@ │ │ │ │ add r9, r5, #2 │ │ │ │ ldr r5, [pc, #64] @ 1e5dc <__cxa_atexit@plt+0x12638> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, r2 │ │ │ │ b 1e5c0 <__cxa_atexit@plt+0x1261c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -18915,15 +18915,15 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [pc, #72] @ 1e774 <__cxa_atexit@plt+0x127d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ sub r8, r6, #7 │ │ │ │ mov r5, r2 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r5, r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -18960,15 +18960,15 @@ │ │ │ │ str r1, [r2, #20] │ │ │ │ ldr r3, [pc, #52] @ 1e814 <__cxa_atexit@plt+0x12870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, sl │ │ │ │ mov r8, r1 │ │ │ │ - b ac2044 <__cxa_atexit@plt+0xab60a0> │ │ │ │ + b be0a40 <__cxa_atexit@plt+0xbd4a9c> │ │ │ │ mov r6, r2 │ │ │ │ b 1e804 <__cxa_atexit@plt+0x12860> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ uxth r9, r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -19036,15 +19036,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 1e950 <__cxa_atexit@plt+0x129ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ sub r9, r6, #14 │ │ │ │ mov r5, ip │ │ │ │ mov r8, sl │ │ │ │ - b ac2044 <__cxa_atexit@plt+0xab60a0> │ │ │ │ + b be0a40 <__cxa_atexit@plt+0xbd4a9c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -19146,15 +19146,15 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ sub r9, sl, #14 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r0 │ │ │ │ mov r8, ip │ │ │ │ - b ac2044 <__cxa_atexit@plt+0xab60a0> │ │ │ │ + b be0a40 <__cxa_atexit@plt+0xbd4a9c> │ │ │ │ ldr r4, [pc, #156] @ 1eb80 <__cxa_atexit@plt+0x12bdc> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #152] @ 1eb84 <__cxa_atexit@plt+0x12be0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #148] @ 1eb88 <__cxa_atexit@plt+0x12be4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, #144] @ 1eb8c <__cxa_atexit@plt+0x12be8> │ │ │ │ @@ -19170,15 +19170,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, lr, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ mov r7, #20 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r7, [r6, #828] @ 0x33c │ │ │ │ @@ -19389,15 +19389,15 @@ │ │ │ │ add r8, r6, #145 @ 0x91 │ │ │ │ add r9, r4, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -19501,15 +19501,15 @@ │ │ │ │ stmib r6, {r0, r8, r9, lr} │ │ │ │ str r2, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ sub r9, r3, #14 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b abd3e0 <__cxa_atexit@plt+0xab143c> │ │ │ │ + b bdbddc <__cxa_atexit@plt+0xbcfe38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1f098 <__cxa_atexit@plt+0x130f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -19691,15 +19691,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 1f370 <__cxa_atexit@plt+0x133cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #24] @ 1f374 <__cxa_atexit@plt+0x133d0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 957fe4 <__cxa_atexit@plt+0x94c040> │ │ │ │ + b a769e0 <__cxa_atexit@plt+0xa6aa3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bicseq ip, r2, r8, asr r1 │ │ │ │ bicseq ip, r2, r4, ror r2 │ │ │ │ bicseq ip, r2, r8, ror #4 │ │ │ │ @ instruction: 0x01bf47dc │ │ │ │ @@ -20261,15 +20261,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str ip, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ - b ac2044 <__cxa_atexit@plt+0xab60a0> │ │ │ │ + b be0a40 <__cxa_atexit@plt+0xbd4a9c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ @@ -20310,15 +20310,15 @@ │ │ │ │ strh r0, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ - b ac2044 <__cxa_atexit@plt+0xab60a0> │ │ │ │ + b be0a40 <__cxa_atexit@plt+0xbd4a9c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ bicseq fp, r2, r4, ror r8 │ │ │ │ @ instruction: 0x01bf3e40 │ │ │ │ @@ -20557,15 +20557,15 @@ │ │ │ │ stmdb r6, {r2, lr} │ │ │ │ add r2, r9, #3 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ add r9, sl, #2 │ │ │ │ add sl, ip, #1 │ │ │ │ mov r5, r1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r9, r2, r0 │ │ │ │ ldr r8, [pc, #72] @ 20144 <__cxa_atexit@plt+0x141a0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ add r2, r7, r0 │ │ │ │ str r8, [r6, #4] │ │ │ │ @@ -20807,15 +20807,15 @@ │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ add r9, r4, #2 │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffed28 │ │ │ │ @ instruction: 0xffffee08 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ @@ -21061,15 +21061,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #116 @ 0x74 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffcf50 │ │ │ │ @ instruction: 0xffffe5b0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @@ -21310,15 +21310,15 @@ │ │ │ │ add r8, r0, #161 @ 0xa1 │ │ │ │ add r9, r3, #2 │ │ │ │ add sl, r4, #1 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffc978 │ │ │ │ @ instruction: 0xffffca38 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ bicseq sl, r2, r8, asr #18 │ │ │ │ @@ -21540,15 +21540,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #161 @ 0xa1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -21784,15 +21784,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #161 @ 0xa1 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [lr, #-11] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -22038,15 +22038,15 @@ │ │ │ │ add r8, r2, #145 @ 0x91 │ │ │ │ add r9, r3, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr fp, [sp, #8] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -22254,15 +22254,15 @@ │ │ │ │ ldr r6, [pc, #100] @ 21bb8 <__cxa_atexit@plt+0x15c14> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #145 @ 0x91 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -22680,15 +22680,15 @@ │ │ │ │ ldr r0, [pc, #92] @ 22258 <__cxa_atexit@plt+0x162b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ add r9, r1, #2 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, ip │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #40] @ 22244 <__cxa_atexit@plt+0x162a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -23006,15 +23006,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [pc, #56] @ 22754 <__cxa_atexit@plt+0x167b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #145 @ 0x91 │ │ │ │ add r9, lr, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #12 │ │ │ │ b 22738 <__cxa_atexit@plt+0x16794> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ bicseq r8, r2, r4, ror lr │ │ │ │ @@ -23201,15 +23201,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #137 @ 0x89 │ │ │ │ add r9, r9, #2 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr fp, [sp] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ @@ -23492,15 +23492,15 @@ │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ ldr r6, [pc, #652] @ 23140 <__cxa_atexit@plt+0x1719c> │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 23034 <__cxa_atexit@plt+0x17090> │ │ │ │ ldr r7, [pc, #552] @ 23100 <__cxa_atexit@plt+0x1715c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ @@ -23546,15 +23546,15 @@ │ │ │ │ add r9, r6, #2 │ │ │ │ ldr r6, [pc, #360] @ 230f0 <__cxa_atexit@plt+0x1714c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #1 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r7, [pc, #300] @ 230d0 <__cxa_atexit@plt+0x1712c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-8]! │ │ │ │ str r3, [r2, #4] │ │ │ │ tst r8, #3 │ │ │ │ beq 23008 <__cxa_atexit@plt+0x17064> │ │ │ │ @@ -23682,15 +23682,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 231e4 <__cxa_atexit@plt+0x17240> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #2 │ │ │ │ ldr r0, [pc, #56] @ 231e8 <__cxa_atexit@plt+0x17244> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ add r8, lr, #1 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r3, [pc, #40] @ 231ec <__cxa_atexit@plt+0x17248> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ @@ -23752,15 +23752,15 @@ │ │ │ │ stm r5, {r6, r7} │ │ │ │ ldr r6, [pc, #84] @ 23314 <__cxa_atexit@plt+0x17370> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #137 @ 0x89 │ │ │ │ add r9, r2, #2 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ ldr r0, [r6, #-11] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -24006,15 +24006,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #161 @ 0xa1 │ │ │ │ add r9, r0, #2 │ │ │ │ add sl, lr, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b ab9db4 <__cxa_atexit@plt+0xaade10> │ │ │ │ + b bd87b0 <__cxa_atexit@plt+0xbcc80c> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffea88 │ │ │ │ @ instruction: 0xffffed50 │ │ │ │ @ instruction: 0xfffff2c0 │ │ │ │ @@ -25275,15 +25275,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 24acc <__cxa_atexit@plt+0x18b28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -27913,15 +27913,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 273d8 <__cxa_atexit@plt+0x1b434> │ │ │ │ ldr r2, [pc, #28] @ 273e8 <__cxa_atexit@plt+0x1b444> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ 273ec <__cxa_atexit@plt+0x1b448> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01bec894 │ │ │ │ @ instruction: 0x01bec86c │ │ │ │ @@ -28182,15 +28182,15 @@ │ │ │ │ ldr r1, [pc, #44] @ 27820 <__cxa_atexit@plt+0x1b87c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bec548 │ │ │ │ bicseq r3, r2, r0, asr #25 │ │ │ │ bicseq r3, r2, r8, asr #26 │ │ │ │ bicseq r3, r2, r0, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -32822,15 +32822,15 @@ │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ - b 86a220 <__cxa_atexit@plt+0x85e27c> │ │ │ │ + b 8c6f38 <__cxa_atexit@plt+0x8baf94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @@ -32856,15 +32856,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r1, [sl, #8] │ │ │ │ str r0, [sl, #12] │ │ │ │ str r2, [sl, #16] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 86a220 <__cxa_atexit@plt+0x85e27c> │ │ │ │ + b 8c6f38 <__cxa_atexit@plt+0x8baf94> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01be7e54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -40617,15 +40617,15 @@ │ │ │ │ bhi 33a58 <__cxa_atexit@plt+0x27ab4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 33a60 <__cxa_atexit@plt+0x27abc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ac271c <__cxa_atexit@plt+0xab6778> │ │ │ │ + b be1118 <__cxa_atexit@plt+0xbd5174> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r7, r1, r0, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -40710,15 +40710,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #64] @ 33c14 <__cxa_atexit@plt+0x27c70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 33c0c <__cxa_atexit@plt+0x27c68> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [pc, #36] @ 33c10 <__cxa_atexit@plt+0x27c6c> │ │ │ │ @@ -40744,15 +40744,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 33c54 <__cxa_atexit@plt+0x27cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40871,15 +40871,15 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r3, [pc, #120] @ 33eb4 <__cxa_atexit@plt+0x27f10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #68] @ 33e9c <__cxa_atexit@plt+0x27ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 33e94 <__cxa_atexit@plt+0x27ef0> │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -42179,15 +42179,15 @@ │ │ │ │ bhi 352c0 <__cxa_atexit@plt+0x2931c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 352c8 <__cxa_atexit@plt+0x29324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ac271c <__cxa_atexit@plt+0xab6778> │ │ │ │ + b be1118 <__cxa_atexit@plt+0xbd5174> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r6, r1, r8, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -44366,15 +44366,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 3751c <__cxa_atexit@plt+0x2b578> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ str fp, [r3, #28] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -44771,15 +44771,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37b40 <__cxa_atexit@plt+0x2bb9c> │ │ │ │ ldr r3, [pc, #28] @ 37b50 <__cxa_atexit@plt+0x2bbac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ 37b54 <__cxa_atexit@plt+0x2bbb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01bdcef4 │ │ │ │ @ instruction: 0x01bdcecc │ │ │ │ @@ -44819,26 +44819,26 @@ │ │ │ │ @ instruction: 0x01bdce44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 37c00 <__cxa_atexit@plt+0x2bc5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b abccf8 <__cxa_atexit@plt+0xab0d54> │ │ │ │ + b bdb6f4 <__cxa_atexit@plt+0xbcf750> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bdce20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 37c2c <__cxa_atexit@plt+0x2bc88> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b ab263c <__cxa_atexit@plt+0xaa6698> │ │ │ │ + b bd1038 <__cxa_atexit@plt+0xbc5094> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01bdcdf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -44891,23 +44891,23 @@ │ │ │ │ bicseq r3, r1, r0, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 37d20 <__cxa_atexit@plt+0x2bd7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b abccf8 <__cxa_atexit@plt+0xab0d54> │ │ │ │ + b bdb6f4 <__cxa_atexit@plt+0xbcf750> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b ab263c <__cxa_atexit@plt+0xaa6698> │ │ │ │ + b bd1038 <__cxa_atexit@plt+0xbc5094> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37d78 <__cxa_atexit@plt+0x2bdd4> │ │ │ │ ldr r2, [pc, #36] @ 37d80 <__cxa_atexit@plt+0x2bddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -44941,15 +44941,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b aadab0 <__cxa_atexit@plt+0xaa1b0c> │ │ │ │ + b bcc4ac <__cxa_atexit@plt+0xbc0508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01bdccb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -45115,15 +45115,15 @@ │ │ │ │ ldr r0, [pc, #72] @ 380d0 <__cxa_atexit@plt+0x2c12c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ str fp, [r3, #28] │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -45337,15 +45337,15 @@ │ │ │ │ add r9, r7, #12 │ │ │ │ ldm r9, {r0, r1, r9} │ │ │ │ str r5, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b aadab0 <__cxa_atexit@plt+0xaa1b0c> │ │ │ │ + b bcc4ac <__cxa_atexit@plt+0xbc0508> │ │ │ │ ldr r7, [r7, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 384a0 <__cxa_atexit@plt+0x2c4fc> │ │ │ │ ldr r2, [pc, #136] @ 384bc <__cxa_atexit@plt+0x2c518> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -45565,15 +45565,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #60] @ 387d0 <__cxa_atexit@plt+0x2c82c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8} │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ mov r6, r3 │ │ │ │ b 387b8 <__cxa_atexit@plt+0x2c814> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 387c8 <__cxa_atexit@plt+0x2c824> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -45611,15 +45611,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - b ac278c <__cxa_atexit@plt+0xab67e8> │ │ │ │ + b be1188 <__cxa_atexit@plt+0xbd51e4> │ │ │ │ @ instruction: 0x01bdc25c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -45642,15 +45642,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #16]! │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r2, [r3, #8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #56] @ 3891c <__cxa_atexit@plt+0x2c978> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ @@ -54621,27 +54621,27 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ 41534 <__cxa_atexit@plt+0x35590> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrheq r9, [r0, #244] @ 0xf4 │ │ │ │ @ instruction: 0x01bd3a78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41558 <__cxa_atexit@plt+0x355b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8263d0 <__cxa_atexit@plt+0x81a42c> │ │ │ │ + b 8830e8 <__cxa_atexit@plt+0x877144> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bd3a48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 141081c <__cxa_atexit@plt+0x1404878> │ │ │ │ @@ -54668,27 +54668,27 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ 415f0 <__cxa_atexit@plt+0x3564c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrsheq r9, [r0, #232] @ 0xe8 │ │ │ │ @ instruction: 0x01bd39bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41614 <__cxa_atexit@plt+0x35670> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8263d0 <__cxa_atexit@plt+0x81a42c> │ │ │ │ + b 8830e8 <__cxa_atexit@plt+0x877144> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bd398c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 141081c <__cxa_atexit@plt+0x1404878> │ │ │ │ @@ -54756,25 +54756,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 41748 <__cxa_atexit@plt+0x357a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01d09d94 │ │ │ │ @ instruction: 0x01bd382c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4176c <__cxa_atexit@plt+0x357c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8263d0 <__cxa_atexit@plt+0x81a42c> │ │ │ │ + b 8830e8 <__cxa_atexit@plt+0x877144> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd3838 │ │ │ │ @@ -54789,27 +54789,27 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #24] @ 417d4 <__cxa_atexit@plt+0x35830> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r9, r0, r4, lsl sp │ │ │ │ @ instruction: 0x01bd37d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 417f8 <__cxa_atexit@plt+0x35854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8263d0 <__cxa_atexit@plt+0x81a42c> │ │ │ │ + b 8830e8 <__cxa_atexit@plt+0x877144> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01bd37a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 141081c <__cxa_atexit@plt+0x1404878> │ │ │ │ @@ -54911,25 +54911,25 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 419b0 <__cxa_atexit@plt+0x35a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 419b4 <__cxa_atexit@plt+0x35a10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ bicseq r9, r0, r8, lsr #22 │ │ │ │ @ instruction: 0x01bd35c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 419d8 <__cxa_atexit@plt+0x35a34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8263d0 <__cxa_atexit@plt+0x81a42c> │ │ │ │ + b 8830e8 <__cxa_atexit@plt+0x877144> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd3594 │ │ │ │ @@ -54938,25 +54938,25 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 41a1c <__cxa_atexit@plt+0x35a78> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 41a20 <__cxa_atexit@plt+0x35a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrheq r9, [r0, #172] @ 0xac │ │ │ │ @ instruction: 0x01bd3554 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41a44 <__cxa_atexit@plt+0x35aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 8263d0 <__cxa_atexit@plt+0x81a42c> │ │ │ │ + b 8830e8 <__cxa_atexit@plt+0x877144> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd3588 │ │ │ │ @@ -57582,15 +57582,15 @@ │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ add r0, r1, #1 │ │ │ │ str r0, [r5, #-16] │ │ │ │ add r2, lr, #2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01bd0e48 │ │ │ │ @ instruction: 0x01bd087c │ │ │ │ @ instruction: 0x01bd0e24 │ │ │ │ bicseq r7, r0, r0, ror #2 │ │ │ │ bicseq r7, r0, ip, ror #3 │ │ │ │ @@ -59003,15 +59003,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 459a0 <__cxa_atexit@plt+0x399fc> │ │ │ │ ldr r2, [pc, #28] @ 459b0 <__cxa_atexit@plt+0x39a0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ 459b4 <__cxa_atexit@plt+0x39a10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01bcf7f0 │ │ │ │ @ instruction: 0x01bcf7b8 │ │ │ │ @@ -59133,15 +59133,15 @@ │ │ │ │ str r3, [r3, #20] │ │ │ │ str r5, [r3, #24] │ │ │ │ str r4, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ mov r4, r7 │ │ │ │ mov r5, sl │ │ │ │ ldr r7, [sp] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 45bb8 <__cxa_atexit@plt+0x39c14> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 45bd0 <__cxa_atexit@plt+0x39c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59337,15 +59337,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 45efc <__cxa_atexit@plt+0x39f58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -59377,15 +59377,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -59421,15 +59421,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 4604c <__cxa_atexit@plt+0x3a0a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -59462,15 +59462,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -59794,15 +59794,15 @@ │ │ │ │ add r0, lr, #2 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [pc, #60] @ 46628 <__cxa_atexit@plt+0x3a684> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -59868,15 +59868,15 @@ │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, r6} │ │ │ │ mov r6, r3 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 46778 <__cxa_atexit@plt+0x3a7d4> │ │ │ │ ldr r2, [pc, #84] @ 46790 <__cxa_atexit@plt+0x3a7ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -59913,15 +59913,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 467e4 <__cxa_atexit@plt+0x3a840> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r4, [r0, #204] @ 0xcc │ │ │ │ bicseq r4, r0, r4, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -59947,15 +59947,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -60154,15 +60154,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 46bc0 <__cxa_atexit@plt+0x3ac1c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -60197,15 +60197,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -60539,15 +60539,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 471c4 <__cxa_atexit@plt+0x3b220> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -60580,15 +60580,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -60672,15 +60672,15 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r3, r5, fp} │ │ │ │ str r3, [r3, #32] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 473c4 <__cxa_atexit@plt+0x3b420> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 473e0 <__cxa_atexit@plt+0x3b43c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-12]! │ │ │ │ @@ -61005,15 +61005,15 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #88] @ 47948 <__cxa_atexit@plt+0x3b9a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 47908 <__cxa_atexit@plt+0x3b964> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ @@ -61105,15 +61105,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r0, r4, r6} │ │ │ │ mov r4, sl │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #112] @ 47af0 <__cxa_atexit@plt+0x3bb4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [sl, #-8] │ │ │ │ mov r4, sl │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 47a9c <__cxa_atexit@plt+0x3baf8> │ │ │ │ @@ -61385,15 +61385,15 @@ │ │ │ │ str r0, [r6, #24] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #88] @ 47f38 <__cxa_atexit@plt+0x3bf94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 47ef8 <__cxa_atexit@plt+0x3bf54> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ @@ -61427,15 +61427,15 @@ │ │ │ │ bhi 47f80 <__cxa_atexit@plt+0x3bfdc> │ │ │ │ ldr r0, [pc, #44] @ 47f98 <__cxa_atexit@plt+0x3bff4> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #20] @ 47f9c <__cxa_atexit@plt+0x3bff8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r0, asr fp │ │ │ │ @@ -61472,15 +61472,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 48058 <__cxa_atexit@plt+0x3c0b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -61515,15 +61515,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -61651,15 +61651,15 @@ │ │ │ │ add r0, lr, #2 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [pc, #60] @ 4832c <__cxa_atexit@plt+0x3c388> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -61725,15 +61725,15 @@ │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, r6} │ │ │ │ mov r6, r3 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4847c <__cxa_atexit@plt+0x3c4d8> │ │ │ │ ldr r2, [pc, #84] @ 48494 <__cxa_atexit@plt+0x3c4f0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -61788,15 +61788,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 48548 <__cxa_atexit@plt+0x3c5a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -61829,15 +61829,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -61991,15 +61991,15 @@ │ │ │ │ add r0, lr, #2 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [pc, #60] @ 4887c <__cxa_atexit@plt+0x3c8d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62065,15 +62065,15 @@ │ │ │ │ ldr r2, [r7, #1] │ │ │ │ str r9, [r6, #4]! │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r1, r6} │ │ │ │ mov r6, r3 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 489cc <__cxa_atexit@plt+0x3ca28> │ │ │ │ ldr r2, [pc, #84] @ 489e4 <__cxa_atexit@plt+0x3ca40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -62110,15 +62110,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 48a38 <__cxa_atexit@plt+0x3ca94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ bicseq r2, r0, r8, lsl #21 │ │ │ │ ldrsbeq r2, [r0, #160] @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -62144,15 +62144,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62478,15 +62478,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 49010 <__cxa_atexit@plt+0x3d06c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62521,15 +62521,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62666,15 +62666,15 @@ │ │ │ │ add r0, lr, #2 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [pc, #60] @ 49308 <__cxa_atexit@plt+0x3d364> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62740,15 +62740,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #12]! │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ str r6, [r5, #8] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 49450 <__cxa_atexit@plt+0x3d4ac> │ │ │ │ ldr r2, [pc, #68] @ 49460 <__cxa_atexit@plt+0x3d4bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ @@ -62843,15 +62843,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 495c4 <__cxa_atexit@plt+0x3d620> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -62884,15 +62884,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b bf93e4 <__cxa_atexit@plt+0xbed440> │ │ │ │ + b 978f54 <__cxa_atexit@plt+0x96cfb0> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -63160,15 +63160,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49a94 <__cxa_atexit@plt+0x3daf0> │ │ │ │ ldr r2, [pc, #40] @ 49aac <__cxa_atexit@plt+0x3db08> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #20] @ 49ab0 <__cxa_atexit@plt+0x3db0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -63395,15 +63395,15 @@ │ │ │ │ ldr r1, [pc, #104] @ 49e90 <__cxa_atexit@plt+0x3deec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #64] @ 49e88 <__cxa_atexit@plt+0x3dee4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 49e80 <__cxa_atexit@plt+0x3dedc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #36] @ 49e84 <__cxa_atexit@plt+0x3dee0> │ │ │ │ @@ -63456,15 +63456,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #72] @ 49f84 <__cxa_atexit@plt+0x3dfe0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 49f7c <__cxa_atexit@plt+0x3dfd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #44] @ 49f80 <__cxa_atexit@plt+0x3dfdc> │ │ │ │ @@ -63593,15 +63593,15 @@ │ │ │ │ ldr r1, [pc, #104] @ 4a1a8 <__cxa_atexit@plt+0x3e204> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #64] @ 4a1a0 <__cxa_atexit@plt+0x3e1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 4a198 <__cxa_atexit@plt+0x3e1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #36] @ 4a19c <__cxa_atexit@plt+0x3e1f8> │ │ │ │ @@ -80792,30 +80792,30 @@ │ │ │ │ bhi 5ae18 <__cxa_atexit@plt+0x4ee74> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5ae20 <__cxa_atexit@plt+0x4ee7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b6360c <__cxa_atexit@plt+0xb57668> │ │ │ │ + b 8e317c <__cxa_atexit@plt+0x8d71d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cf0690 │ │ │ │ @ instruction: 0x01bbb220 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ae54 <__cxa_atexit@plt+0x4eeb0> │ │ │ │ ldr r3, [pc, #28] @ 5ae64 <__cxa_atexit@plt+0x4eec0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b b62d50 <__cxa_atexit@plt+0xb56dac> │ │ │ │ + b 8e28c0 <__cxa_atexit@plt+0x8d691c> │ │ │ │ ldr r7, [pc, #12] @ 5ae68 <__cxa_atexit@plt+0x4eec4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01bbb204 │ │ │ │ @ instruction: 0x01bbb1dc │ │ │ │ @@ -80830,15 +80830,15 @@ │ │ │ │ beq 5aeb0 <__cxa_atexit@plt+0x4ef0c> │ │ │ │ ldr r3, [pc, #36] @ 5aec0 <__cxa_atexit@plt+0x4ef1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #32] @ 5aec4 <__cxa_atexit@plt+0x4ef20> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5] │ │ │ │ str r3, [r5] │ │ │ │ - b b65394 <__cxa_atexit@plt+0xb593f0> │ │ │ │ + b 8e4f04 <__cxa_atexit@plt+0x8d8f60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x01bbb178 │ │ │ │ @ instruction: 0x01bbb180 │ │ │ │ @@ -80846,15 +80846,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 5aef0 <__cxa_atexit@plt+0x4ef4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 5aef4 <__cxa_atexit@plt+0x4ef50> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b b65394 <__cxa_atexit@plt+0xb593f0> │ │ │ │ + b 8e4f04 <__cxa_atexit@plt+0x8d8f60> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01bbb134 │ │ │ │ @ instruction: 0x01bbb13c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -80904,15 +80904,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5aff8 <__cxa_atexit@plt+0x4f054> │ │ │ │ ldr r7, [pc, #84] @ 5b01c <__cxa_atexit@plt+0x4f078> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b62d50 <__cxa_atexit@plt+0xb56dac> │ │ │ │ + b 8e28c0 <__cxa_atexit@plt+0x8d691c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 5b018 <__cxa_atexit@plt+0x4f074> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -80938,15 +80938,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5b060 <__cxa_atexit@plt+0x4f0bc> │ │ │ │ ldr r7, [pc, #36] @ 5b074 <__cxa_atexit@plt+0x4f0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b62d50 <__cxa_atexit@plt+0xb56dac> │ │ │ │ + b 8e28c0 <__cxa_atexit@plt+0x8d691c> │ │ │ │ ldr r7, [pc, #16] @ 5b078 <__cxa_atexit@plt+0x4f0d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0x01bbaff8 │ │ │ │ @@ -82571,15 +82571,15 @@ │ │ │ │ bhi 5c9e4 <__cxa_atexit@plt+0x50a40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 5c9ec <__cxa_atexit@plt+0x50a48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b b65b68 <__cxa_atexit@plt+0xb59bc4> │ │ │ │ + b 8e56d8 <__cxa_atexit@plt+0x8d9734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, lr, r0, asr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ sub r8, r5, #24 │ │ │ │ @@ -82895,15 +82895,15 @@ │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ strdeq lr, [lr, #80] @ 0x50 │ │ │ │ @ instruction: 0x01bb928c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 823ad0 <__cxa_atexit@plt+0x817b2c> │ │ │ │ + b 8807e8 <__cxa_atexit@plt+0x874844> │ │ │ │ @ instruction: 0x01bb928c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5cf24 <__cxa_atexit@plt+0x50f80> │ │ │ │ @@ -122240,15 +122240,15 @@ │ │ │ │ add r2, r9, #2 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b93004 │ │ │ │ biceq r7, ip, r4, lsl pc │ │ │ │ biceq r8, ip, r0, ror r1 │ │ │ │ strexbeq r7, r8, [ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -122902,15 +122902,15 @@ │ │ │ │ add r2, r9, #2 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b925dc │ │ │ │ strheq r7, [ip, #76] @ 0x4c │ │ │ │ biceq r7, ip, r8, lsl r7 │ │ │ │ biceq r7, ip, r0, asr #10 │ │ │ │ @ instruction: 0x01b9258c │ │ │ │ @@ -123396,15 +123396,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 847c8 <__cxa_atexit@plt+0x78824> │ │ │ │ ldr r2, [pc, #28] @ 847d8 <__cxa_atexit@plt+0x78834> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ 847dc <__cxa_atexit@plt+0x78838> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b91e3c │ │ │ │ @ instruction: 0x01b91e14 │ │ │ │ @@ -123479,15 +123479,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 84938 <__cxa_atexit@plt+0x78994> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #52] @ 8493c <__cxa_atexit@plt+0x78998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - b 91afe0 <__cxa_atexit@plt+0x90f03c> │ │ │ │ + b a399dc <__cxa_atexit@plt+0xa2da38> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 84940 <__cxa_atexit@plt+0x7899c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ @@ -123502,15 +123502,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 84970 <__cxa_atexit@plt+0x789cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 84974 <__cxa_atexit@plt+0x789d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 91afe0 <__cxa_atexit@plt+0x90f03c> │ │ │ │ + b a399dc <__cxa_atexit@plt+0xa2da38> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r6, ip, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -126121,15 +126121,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -126471,15 +126471,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -126971,15 +126971,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -127364,15 +127364,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 885d8 <__cxa_atexit@plt+0x7c634> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ biceq r2, ip, r8, lsr pc │ │ │ │ @ instruction: 0x01b8e630 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -127518,15 +127518,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88830 <__cxa_atexit@plt+0x7c88c> │ │ │ │ ldr r3, [pc, #32] @ 88840 <__cxa_atexit@plt+0x7c89c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 88844 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01b8e3ec │ │ │ │ @ instruction: 0x01b8e3c4 │ │ │ │ @@ -127584,15 +127584,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 88938 <__cxa_atexit@plt+0x7c994> │ │ │ │ ldr r3, [pc, #32] @ 88948 <__cxa_atexit@plt+0x7c9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 8894c <__cxa_atexit@plt+0x7c9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0x01b8e2e4 │ │ │ │ @ instruction: 0x01b8e394 │ │ │ │ @@ -127895,15 +127895,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ strdeq r2, [ip, #96] @ 0x60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -128059,15 +128059,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 890c8 <__cxa_atexit@plt+0x7d124> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -128434,15 +128434,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r5, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -128875,15 +128875,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -129150,15 +129150,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 8a1d4 <__cxa_atexit@plt+0x7e230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -129563,15 +129563,15 @@ │ │ │ │ ldr r8, [r3, #-12] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub r1, r2, #3 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ @@ -129596,15 +129596,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ sub r0, r6, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq r0, ip, r0, ror #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ @@ -129718,15 +129718,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 8aac8 <__cxa_atexit@plt+0x7eb24> │ │ │ │ ldr r3, [pc, #72] @ 8aaec <__cxa_atexit@plt+0x7eb48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 26ddc4 <__cxa_atexit@plt+0x261e20> │ │ │ │ @@ -129861,15 +129861,15 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -129892,15 +129892,15 @@ │ │ │ │ sub r2, r6, #11 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ biceq r0, ip, r4, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -129990,15 +129990,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -130089,15 +130089,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r1, [pc, #196] @ 8b128 <__cxa_atexit@plt+0x7f184> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r9, [pc, #192] @ 8b12c <__cxa_atexit@plt+0x7f188> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ str r1, [r6, #4]! │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -130171,15 +130171,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ biceq r0, ip, r4, ror r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -130279,15 +130279,15 @@ │ │ │ │ str r6, [r5, #20] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ str r8, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8b384 <__cxa_atexit@plt+0x7f3e0> │ │ │ │ ldr r5, [pc, #60] @ 8b3a4 <__cxa_atexit@plt+0x7f400> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -130705,15 +130705,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 8ba20 <__cxa_atexit@plt+0x7fa7c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -130876,15 +130876,15 @@ │ │ │ │ @ instruction: 0x01b8b1c8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8bca8 <__cxa_atexit@plt+0x7fd04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b8b1a4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8bcd0 <__cxa_atexit@plt+0x7fd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -130896,15 +130896,15 @@ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8bcf8 <__cxa_atexit@plt+0x7fd54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x01b8b154 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -131969,15 +131969,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 8cde0 <__cxa_atexit@plt+0x80e3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -132053,15 +132053,15 @@ │ │ │ │ cmn r8, #1 │ │ │ │ ble 8cf18 <__cxa_atexit@plt+0x80f74> │ │ │ │ ldr r3, [pc, #104] @ 8cf64 <__cxa_atexit@plt+0x80fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cf44 <__cxa_atexit@plt+0x80fa0> │ │ │ │ ldr r5, [pc, #60] @ 8cf68 <__cxa_atexit@plt+0x80fc4> │ │ │ │ @@ -132089,15 +132089,15 @@ │ │ │ │ cmn r8, #1 │ │ │ │ ble 8cf9c <__cxa_atexit@plt+0x80ff8> │ │ │ │ ldr r3, [pc, #72] @ 8cfd4 <__cxa_atexit@plt+0x81030> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8cfbc <__cxa_atexit@plt+0x81018> │ │ │ │ ldr r5, [pc, #40] @ 8cfd8 <__cxa_atexit@plt+0x81034> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -132182,15 +132182,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -132573,15 +132573,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -133111,15 +133111,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8df94 <__cxa_atexit@plt+0x81ff0> │ │ │ │ ldr r3, [pc, #32] @ 8dfa4 <__cxa_atexit@plt+0x82000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 8dfa8 <__cxa_atexit@plt+0x82004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrheq r9, [r8, r4]! │ │ │ │ @ instruction: 0x01b8908c │ │ │ │ @@ -133172,15 +133172,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8e088 <__cxa_atexit@plt+0x820e4> │ │ │ │ ldr r3, [pc, #32] @ 8e098 <__cxa_atexit@plt+0x820f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 8e09c <__cxa_atexit@plt+0x820f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0x01b88fc0 │ │ │ │ @ instruction: 0x01b88fa8 │ │ │ │ @@ -133198,15 +133198,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8e0f8 <__cxa_atexit@plt+0x82154> │ │ │ │ ldr r3, [pc, #52] @ 8e114 <__cxa_atexit@plt+0x82170> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 8e110 <__cxa_atexit@plt+0x8216c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -134725,15 +134725,15 @@ │ │ │ │ bx r0 │ │ │ │ strdeq fp, [fp, #184] @ 0xb8 │ │ │ │ @ instruction: 0x01b8783c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b87858 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -134783,21 +134783,21 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1a93118 <__cxa_atexit@plt+0x1a87174> │ │ │ │ @ instruction: 0x01b87754 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b8773c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b87758 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -134847,15 +134847,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1a93254 <__cxa_atexit@plt+0x1a872b0> │ │ │ │ @ instruction: 0x01b87654 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b87684 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -134931,15 +134931,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b87504 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b87520 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -134989,15 +134989,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1a931b4 <__cxa_atexit@plt+0x1a87210> │ │ │ │ @ instruction: 0x01b8741c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b8744c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8fd1c <__cxa_atexit@plt+0x83d78> │ │ │ │ @@ -138063,15 +138063,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 92d18 <__cxa_atexit@plt+0x86d74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -138089,15 +138089,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 92d68 <__cxa_atexit@plt+0x86dc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, fp, r8, asr r7 │ │ │ │ biceq r8, fp, r0, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -138372,15 +138372,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 931d4 <__cxa_atexit@plt+0x87230> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, fp, ip, ror #5 │ │ │ │ biceq r8, fp, r4, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -138914,15 +138914,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -139464,15 +139464,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 942d8 <__cxa_atexit@plt+0x88334> │ │ │ │ ldr r2, [pc, #28] @ 942e8 <__cxa_atexit@plt+0x88344> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 942ec <__cxa_atexit@plt+0x88348> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b82f4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -139545,15 +139545,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 9442c <__cxa_atexit@plt+0x88488> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b82e44 │ │ │ │ biceq r7, fp, r0, lsr #1 │ │ │ │ biceq r7, fp, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -139566,15 +139566,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 9447c <__cxa_atexit@plt+0x884d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, fp, r4, asr #32 │ │ │ │ biceq r7, fp, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -139885,15 +139885,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 94978 <__cxa_atexit@plt+0x889d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r6, fp, r8, asr #22 │ │ │ │ @ instruction: 0x01cb6b90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -140427,15 +140427,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -140991,15 +140991,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 95ab4 <__cxa_atexit@plt+0x89b10> │ │ │ │ ldr r2, [pc, #28] @ 95ac4 <__cxa_atexit@plt+0x89b20> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 95ac8 <__cxa_atexit@plt+0x89b24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b8177c │ │ │ │ @ instruction: 0x01b8175c │ │ │ │ @@ -141097,15 +141097,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 95c80 <__cxa_atexit@plt+0x89cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -141123,15 +141123,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 95cd0 <__cxa_atexit@plt+0x89d2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r5, [fp, #112] @ 0x70 │ │ │ │ biceq r5, fp, r8, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -141187,15 +141187,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 95dd0 <__cxa_atexit@plt+0x89e2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r5, [fp, #96] @ 0x60 │ │ │ │ biceq r5, fp, r8, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -141835,15 +141835,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -142215,15 +142215,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 96dd4 <__cxa_atexit@plt+0x8ae30> │ │ │ │ ldr r2, [pc, #28] @ 96de4 <__cxa_atexit@plt+0x8ae40> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 96de8 <__cxa_atexit@plt+0x8ae44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b80464 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -142383,15 +142383,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 97084 <__cxa_atexit@plt+0x8b0e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b80204 │ │ │ │ biceq r4, fp, r8, asr #8 │ │ │ │ biceq r4, fp, ip, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -142404,15 +142404,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 970d4 <__cxa_atexit@plt+0x8b130> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, ip, ror #7 │ │ │ │ biceq r4, fp, r4, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -142468,15 +142468,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 971d4 <__cxa_atexit@plt+0x8b230> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r4, fp, ip, ror #5 │ │ │ │ biceq r4, fp, r4, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -143116,15 +143116,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -143497,15 +143497,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 981dc <__cxa_atexit@plt+0x8c238> │ │ │ │ ldr r2, [pc, #28] @ 981ec <__cxa_atexit@plt+0x8c248> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 981f0 <__cxa_atexit@plt+0x8c24c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b7f06c │ │ │ │ @ instruction: 0x01b7f04c │ │ │ │ @@ -143577,15 +143577,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 9832c <__cxa_atexit@plt+0x8c388> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b7ef6c │ │ │ │ biceq r3, fp, r0, lsr #3 │ │ │ │ biceq r3, fp, r4, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -143598,15 +143598,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 9837c <__cxa_atexit@plt+0x8c3d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, r4, asr #2 │ │ │ │ biceq r3, fp, ip, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -143662,15 +143662,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ 9847c <__cxa_atexit@plt+0x8c4d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r3, fp, r4, asr #32 │ │ │ │ biceq r3, fp, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -144310,15 +144310,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -144691,15 +144691,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 99484 <__cxa_atexit@plt+0x8d4e0> │ │ │ │ ldr r2, [pc, #28] @ 99494 <__cxa_atexit@plt+0x8d4f0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 99498 <__cxa_atexit@plt+0x8d4f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b7ddd4 │ │ │ │ @ instruction: 0x01b7ddb4 │ │ │ │ @@ -144926,15 +144926,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01cb1c94 │ │ │ │ @ instruction: 0x01b7d8d8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 7d31f4 <__cxa_atexit@plt+0x7c7250> │ │ │ │ + b 82ff0c <__cxa_atexit@plt+0x823f68> │ │ │ │ @ instruction: 0x01b7da74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 998b0 <__cxa_atexit@plt+0x8d90c> │ │ │ │ @@ -145048,15 +145048,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 99a38 <__cxa_atexit@plt+0x8da94> │ │ │ │ ldr r7, [pc, #84] @ 99a5c <__cxa_atexit@plt+0x8dab8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b62d50 <__cxa_atexit@plt+0xb56dac> │ │ │ │ + b 8e28c0 <__cxa_atexit@plt+0x8d691c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 99a58 <__cxa_atexit@plt+0x8dab4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -145245,40 +145245,40 @@ │ │ │ │ ldr r3, [pc, #24] @ 99d2c <__cxa_atexit@plt+0x8dd88> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 99d30 <__cxa_atexit@plt+0x8dd8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r1, fp, ip, lsr #15 │ │ │ │ @ instruction: 0x01b7d598 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 99d64 <__cxa_atexit@plt+0x8ddc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 99d68 <__cxa_atexit@plt+0x8ddc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r1, fp, r4, ror r7 │ │ │ │ @ instruction: 0x01b7d554 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 99d90 <__cxa_atexit@plt+0x8ddec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 7e5eb0 <__cxa_atexit@plt+0x7d9f0c> │ │ │ │ + b 842bc8 <__cxa_atexit@plt+0x836c24> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b7d554 │ │ │ │ @@ -145450,37 +145450,37 @@ │ │ │ │ ldr r3, [pc, #24] @ 9a060 <__cxa_atexit@plt+0x8e0bc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 9a064 <__cxa_atexit@plt+0x8e0c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r1, fp, r8, ror r4 │ │ │ │ @ instruction: 0x01b7d264 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 9a094 <__cxa_atexit@plt+0x8e0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 9a098 <__cxa_atexit@plt+0x8e0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b b7c944 <__cxa_atexit@plt+0xb709a0> │ │ │ │ + b 8fc4b4 <__cxa_atexit@plt+0x8f0510> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ biceq r1, fp, r4, asr #8 │ │ │ │ @ instruction: 0x01b7d224 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 7e5eb0 <__cxa_atexit@plt+0x7d9f0c> │ │ │ │ + b 842bc8 <__cxa_atexit@plt+0x836c24> │ │ │ │ @ instruction: 0x01b7d228 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 9a134 <__cxa_atexit@plt+0x8e190> │ │ │ │ @@ -145682,15 +145682,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 9a420 <__cxa_atexit@plt+0x8e47c> │ │ │ │ ldr r7, [pc, #84] @ 9a444 <__cxa_atexit@plt+0x8e4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b b62d50 <__cxa_atexit@plt+0xb56dac> │ │ │ │ + b 8e28c0 <__cxa_atexit@plt+0x8d691c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 9a440 <__cxa_atexit@plt+0x8e49c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -164124,15 +164124,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -164231,15 +164231,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac5d4 <__cxa_atexit@plt+0xa0630> │ │ │ │ ldr r2, [pc, #28] @ ac5e4 <__cxa_atexit@plt+0xa0640> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ ac5e8 <__cxa_atexit@plt+0xa0644> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b6b14c │ │ │ │ @ instruction: 0x01b6b124 │ │ │ │ @@ -164282,15 +164282,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac6a0 <__cxa_atexit@plt+0xa06fc> │ │ │ │ ldr r5, [pc, #28] @ ac6b0 <__cxa_atexit@plt+0xa070c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ ac6b4 <__cxa_atexit@plt+0xa0710> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b6b088 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -164341,15 +164341,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac78c <__cxa_atexit@plt+0xa07e8> │ │ │ │ ldr r2, [pc, #28] @ ac79c <__cxa_atexit@plt+0xa07f8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ ac7a0 <__cxa_atexit@plt+0xa07fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0x01b6af94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -164365,15 +164365,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ac7f8 <__cxa_atexit@plt+0xa0854> │ │ │ │ ldr r5, [pc, #48] @ ac810 <__cxa_atexit@plt+0xa086c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ac80c <__cxa_atexit@plt+0xa0868> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -166203,15 +166203,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ ae4b0 <__cxa_atexit@plt+0xa250c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sp, r9, r0, lsl r0 │ │ │ │ biceq sp, r9, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -166224,15 +166224,15 @@ │ │ │ │ ldr r0, [pc, #36] @ ae504 <__cxa_atexit@plt+0xa2560> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strheq ip, [r9, #248] @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -166363,15 +166363,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae724 <__cxa_atexit@plt+0xa2780> │ │ │ │ ldr r5, [pc, #28] @ ae734 <__cxa_atexit@plt+0xa2790> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ ae738 <__cxa_atexit@plt+0xa2794> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b69094 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -166479,15 +166479,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ae900 <__cxa_atexit@plt+0xa295c> │ │ │ │ ldr r5, [pc, #48] @ ae918 <__cxa_atexit@plt+0xa2974> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ae914 <__cxa_atexit@plt+0xa2970> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -166852,15 +166852,15 @@ │ │ │ │ bhi aeec8 <__cxa_atexit@plt+0xa2f24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ aeed0 <__cxa_atexit@plt+0xa2f2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd438 <__cxa_atexit@plt+0xbc1494> │ │ │ │ + b 94cfa8 <__cxa_atexit@plt+0x941004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq ip, r9, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -166870,15 +166870,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ aef1c <__cxa_atexit@plt+0xa2f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01c9c598 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -166943,15 +166943,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi af034 <__cxa_atexit@plt+0xa3090> │ │ │ │ ldr r5, [pc, #28] @ af044 <__cxa_atexit@plt+0xa30a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r7, [pc, #12] @ af048 <__cxa_atexit@plt+0xa30a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b6879c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167196,15 +167196,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd4a8 <__cxa_atexit@plt+0xbc1504> │ │ │ │ + b 94d018 <__cxa_atexit@plt+0x941074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01c9c094 │ │ │ │ biceq ip, r9, r8, lsr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -167220,15 +167220,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ biceq ip, r9, r0, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -167522,15 +167522,15 @@ │ │ │ │ bhi af940 <__cxa_atexit@plt+0xa399c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ af948 <__cxa_atexit@plt+0xa39a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd438 <__cxa_atexit@plt+0xbc1494> │ │ │ │ + b 94cfa8 <__cxa_atexit@plt+0x941004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, r9, r8, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -167540,15 +167540,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ af994 <__cxa_atexit@plt+0xa39f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq fp, r9, r0, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -167606,15 +167606,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ mov r6, r3 │ │ │ │ b afaa0 <__cxa_atexit@plt+0xa3afc> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ afab0 <__cxa_atexit@plt+0xa3b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -167677,15 +167677,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ mov r6, r3 │ │ │ │ b afbbc <__cxa_atexit@plt+0xa3c18> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ afbcc <__cxa_atexit@plt+0xa3c28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -167774,15 +167774,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi afd3c <__cxa_atexit@plt+0xa3d98> │ │ │ │ ldr r5, [pc, #48] @ afd54 <__cxa_atexit@plt+0xa3db0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ afd50 <__cxa_atexit@plt+0xa3dac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -167879,15 +167879,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ afee0 <__cxa_atexit@plt+0xa3f3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd560 <__cxa_atexit@plt+0xbd15bc> │ │ │ │ + b 95d0d0 <__cxa_atexit@plt+0x95112c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq fp, r9, r0, ror #11 │ │ │ │ biceq fp, r9, r8, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -167900,15 +167900,15 @@ │ │ │ │ ldr r0, [pc, #36] @ aff34 <__cxa_atexit@plt+0xa3f90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq fp, r9, r8, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -168075,15 +168075,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ b01f0 <__cxa_atexit@plt+0xa424c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd4f0 <__cxa_atexit@plt+0xbd154c> │ │ │ │ + b 95d060 <__cxa_atexit@plt+0x9510bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq fp, [r9, #32] │ │ │ │ biceq fp, r9, r8, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -168096,15 +168096,15 @@ │ │ │ │ ldr r0, [pc, #36] @ b0244 <__cxa_atexit@plt+0xa42a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq fp, r9, r8, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -168235,15 +168235,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b0464 <__cxa_atexit@plt+0xa44c0> │ │ │ │ ldr r5, [pc, #28] @ b0474 <__cxa_atexit@plt+0xa44d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r7, [pc, #12] @ b0478 <__cxa_atexit@plt+0xa44d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b6738c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -168410,15 +168410,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ b072c <__cxa_atexit@plt+0xa4788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq sl, r9, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -168716,15 +168716,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ b0bf4 <__cxa_atexit@plt+0xa4c50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd5d0 <__cxa_atexit@plt+0xbd162c> │ │ │ │ + b 95d140 <__cxa_atexit@plt+0x95119c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq sl, r9, ip, asr #17 │ │ │ │ biceq sl, r9, r4, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ @@ -168736,27 +168736,27 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [pc, #28] @ b0c44 <__cxa_atexit@plt+0xa4ca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ biceq sl, r9, r0, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ b0c68 <__cxa_atexit@plt+0xa4cc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -169188,15 +169188,15 @@ │ │ │ │ ldr r0, [pc, #36] @ b1354 <__cxa_atexit@plt+0xa53b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq sl, r9, r8, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -169623,15 +169623,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b1a20 <__cxa_atexit@plt+0xa5a7c> │ │ │ │ ldr r5, [pc, #48] @ b1a38 <__cxa_atexit@plt+0xa5a94> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b1a34 <__cxa_atexit@plt+0xa5a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -169676,15 +169676,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ ldr r5, [pc, #68] @ b1b20 <__cxa_atexit@plt+0xa5b7c> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r3, {r5, r8} │ │ │ │ mov r5, sl │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ mov r6, r3 │ │ │ │ b b1af8 <__cxa_atexit@plt+0xa5b54> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b1b08 <__cxa_atexit@plt+0xa5b64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -169764,15 +169764,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ b1c54 <__cxa_atexit@plt+0xa5cb0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd54b0 <__cxa_atexit@plt+0xbc950c> │ │ │ │ + b 955020 <__cxa_atexit@plt+0x94907c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, r9, ip, ror #16 │ │ │ │ strheq r9, [r9, #132] @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -169785,15 +169785,15 @@ │ │ │ │ ldr r0, [pc, #36] @ b1ca8 <__cxa_atexit@plt+0xa5d04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq r9, r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -169960,15 +169960,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ b1f64 <__cxa_atexit@plt+0xa5fc0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5440 <__cxa_atexit@plt+0xbc949c> │ │ │ │ + b 954fb0 <__cxa_atexit@plt+0x94900c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, r9, ip, asr r5 │ │ │ │ biceq r9, r9, r4, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -169981,15 +169981,15 @@ │ │ │ │ ldr r0, [pc, #36] @ b1fb8 <__cxa_atexit@plt+0xa6014> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ biceq r9, r9, r4, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -170152,15 +170152,15 @@ │ │ │ │ bhi b2258 <__cxa_atexit@plt+0xa62b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ b2260 <__cxa_atexit@plt+0xa62bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bd53d0 <__cxa_atexit@plt+0xbc942c> │ │ │ │ + b 954f40 <__cxa_atexit@plt+0x948f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r9, r9, r0, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -170170,15 +170170,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r3, [pc, #28] @ b22ac <__cxa_atexit@plt+0xa6308> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ biceq r9, r9, r8, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -170305,15 +170305,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b24bc <__cxa_atexit@plt+0xa6518> │ │ │ │ ldr r5, [pc, #28] @ b24cc <__cxa_atexit@plt+0xa6528> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ b24d0 <__cxa_atexit@plt+0xa652c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b6535c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170536,15 +170536,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2864 <__cxa_atexit@plt+0xa68c0> │ │ │ │ ldr r5, [pc, #48] @ b287c <__cxa_atexit@plt+0xa68d8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b2878 <__cxa_atexit@plt+0xa68d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -170605,15 +170605,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b296c <__cxa_atexit@plt+0xa69c8> │ │ │ │ ldr r5, [pc, #28] @ b297c <__cxa_atexit@plt+0xa69d8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe80 <__cxa_atexit@plt+0xbbfedc> │ │ │ │ + b 94b9f0 <__cxa_atexit@plt+0x93fa4c> │ │ │ │ ldr r7, [pc, #12] @ b2980 <__cxa_atexit@plt+0xa69dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b64eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170671,15 +170671,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2a74 <__cxa_atexit@plt+0xa6ad0> │ │ │ │ ldr r5, [pc, #28] @ b2a84 <__cxa_atexit@plt+0xa6ae0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe00 <__cxa_atexit@plt+0xbbfe5c> │ │ │ │ + b 94b970 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r7, [pc, #12] @ b2a88 <__cxa_atexit@plt+0xa6ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b64db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170721,15 +170721,15 @@ │ │ │ │ str r5, [r7, #-16] │ │ │ │ str r8, [r7, #-12] │ │ │ │ ldr r5, [pc, #76] @ b2b78 <__cxa_atexit@plt+0xa6bd4> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r7, {r5, r8} │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ mov r6, r7 │ │ │ │ b b2b4c <__cxa_atexit@plt+0xa6ba8> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ b2b60 <__cxa_atexit@plt+0xa6bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -170748,15 +170748,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2ba8 <__cxa_atexit@plt+0xa6c04> │ │ │ │ ldr r5, [pc, #28] @ b2bb8 <__cxa_atexit@plt+0xa6c14> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbd80 <__cxa_atexit@plt+0xbbfddc> │ │ │ │ + b 94b8f0 <__cxa_atexit@plt+0x93f94c> │ │ │ │ ldr r7, [pc, #12] @ b2bbc <__cxa_atexit@plt+0xa6c18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b64c80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -170821,15 +170821,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2cd8 <__cxa_atexit@plt+0xa6d34> │ │ │ │ ldr r5, [pc, #48] @ b2cf0 <__cxa_atexit@plt+0xa6d4c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe80 <__cxa_atexit@plt+0xbbfedc> │ │ │ │ + b 94b9f0 <__cxa_atexit@plt+0x93fa4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b2cec <__cxa_atexit@plt+0xa6d48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -170849,15 +170849,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2d48 <__cxa_atexit@plt+0xa6da4> │ │ │ │ ldr r5, [pc, #48] @ b2d60 <__cxa_atexit@plt+0xa6dbc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe00 <__cxa_atexit@plt+0xbbfe5c> │ │ │ │ + b 94b970 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b2d5c <__cxa_atexit@plt+0xa6db8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -170877,15 +170877,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b2db8 <__cxa_atexit@plt+0xa6e14> │ │ │ │ ldr r5, [pc, #48] @ b2dd0 <__cxa_atexit@plt+0xa6e2c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbd80 <__cxa_atexit@plt+0xbbfddc> │ │ │ │ + b 94b8f0 <__cxa_atexit@plt+0x93f94c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b2dcc <__cxa_atexit@plt+0xa6e28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -170920,15 +170920,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r9, [r1, #12]! │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b bcbd00 <__cxa_atexit@plt+0xbbfd5c> │ │ │ │ + b 94b870 <__cxa_atexit@plt+0x93f8cc> │ │ │ │ mov r6, r3 │ │ │ │ b b2e68 <__cxa_atexit@plt+0xa6ec4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b2e78 <__cxa_atexit@plt+0xa6ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -171002,15 +171002,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ b2fac <__cxa_atexit@plt+0xa7008> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bc5640 <__cxa_atexit@plt+0xbb969c> │ │ │ │ + b 9451b0 <__cxa_atexit@plt+0x93920c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, r9, r4, lsl r5 │ │ │ │ biceq r8, r9, ip, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -171023,15 +171023,15 @@ │ │ │ │ ldr r0, [pc, #36] @ b3000 <__cxa_atexit@plt+0xa705c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strheq r8, [r9, #76] @ 0x4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -171162,15 +171162,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3220 <__cxa_atexit@plt+0xa727c> │ │ │ │ ldr r5, [pc, #28] @ b3230 <__cxa_atexit@plt+0xa728c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r7, [pc, #12] @ b3234 <__cxa_atexit@plt+0xa7290> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b64618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -171509,15 +171509,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ biceq r7, r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -171540,15 +171540,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b bc56b0 <__cxa_atexit@plt+0xbb970c> │ │ │ │ + b 945220 <__cxa_atexit@plt+0x93927c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ biceq r7, r9, r0, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -171823,15 +171823,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi b3c80 <__cxa_atexit@plt+0xa7cdc> │ │ │ │ ldr r5, [pc, #48] @ b3c98 <__cxa_atexit@plt+0xa7cf4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ b3c94 <__cxa_atexit@plt+0xa7cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -180357,15 +180357,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd4a8 <__cxa_atexit@plt+0xbc1504> │ │ │ │ + b 94d018 <__cxa_atexit@plt+0x941074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq pc, [r8, #32] │ │ │ │ biceq pc, r8, r4, lsl #7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -180611,15 +180611,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bc5c4 <__cxa_atexit@plt+0xb0620> │ │ │ │ ldr r2, [pc, #28] @ bc5d4 <__cxa_atexit@plt+0xb0630> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r7, [pc, #12] @ bc5d8 <__cxa_atexit@plt+0xb0634> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b5b6b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -180976,15 +180976,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b bdd560 <__cxa_atexit@plt+0xbd15bc> │ │ │ │ + b 95d0d0 <__cxa_atexit@plt+0x95112c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -181223,15 +181223,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ bcf60 <__cxa_atexit@plt+0xb0fbc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd5d0 <__cxa_atexit@plt+0xbd162c> │ │ │ │ + b 95d140 <__cxa_atexit@plt+0x95119c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, r8, r0, ror #10 │ │ │ │ biceq lr, r8, r8, lsr #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ @@ -181250,15 +181250,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r5, [r7, #16] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ str r5, [sl, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b be7f10 <__cxa_atexit@plt+0xbdbf6c> │ │ │ │ + b 967a80 <__cxa_atexit@plt+0x95badc> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -181601,15 +181601,15 @@ │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd53c <__cxa_atexit@plt+0xb1598> │ │ │ │ ldr r3, [pc, #28] @ bd54c <__cxa_atexit@plt+0xb15a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ ldr r7, [pc, #12] @ bd550 <__cxa_atexit@plt+0xb15ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b5a748 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -181630,15 +181630,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -182024,15 +182024,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ bdbe4 <__cxa_atexit@plt+0xb1c40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd5d0 <__cxa_atexit@plt+0xbd162c> │ │ │ │ + b 95d140 <__cxa_atexit@plt+0x95119c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sp, [r8, #140] @ 0x8c │ │ │ │ biceq sp, r8, r4, lsr #18 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ @@ -182316,29 +182316,29 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi be068 <__cxa_atexit@plt+0xb20c4> │ │ │ │ ldr r3, [pc, #28] @ be078 <__cxa_atexit@plt+0xb20d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ ldr r7, [pc, #12] @ be07c <__cxa_atexit@plt+0xb20d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b59c20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ be0a0 <__cxa_atexit@plt+0xb20fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184969,15 +184969,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b bc56b0 <__cxa_atexit@plt+0xbb970c> │ │ │ │ + b 945220 <__cxa_atexit@plt+0x93927c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -185191,15 +185191,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c0d54 <__cxa_atexit@plt+0xb4db0> │ │ │ │ ldr r2, [pc, #28] @ c0d64 <__cxa_atexit@plt+0xb4dc0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r7, [pc, #12] @ c0d68 <__cxa_atexit@plt+0xb4dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b5700c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -187542,15 +187542,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ c321c <__cxa_atexit@plt+0xb7278> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, r8, r4, lsr #5 │ │ │ │ biceq r8, r8, ip, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -187601,15 +187601,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c32fc <__cxa_atexit@plt+0xb7358> │ │ │ │ ldr r2, [pc, #28] @ c330c <__cxa_atexit@plt+0xb7368> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ c3310 <__cxa_atexit@plt+0xb736c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b54b60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -187647,15 +187647,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c33b4 <__cxa_atexit@plt+0xb7410> │ │ │ │ ldr r2, [pc, #28] @ c33c4 <__cxa_atexit@plt+0xb7420> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ c33c8 <__cxa_atexit@plt+0xb7424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0x01b54aa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -187817,15 +187817,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ c3668 <__cxa_atexit@plt+0xb76c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bc5640 <__cxa_atexit@plt+0xbb969c> │ │ │ │ + b 9451b0 <__cxa_atexit@plt+0x93920c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r8, r8, asr lr │ │ │ │ biceq r7, r8, r0, lsr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -187876,15 +187876,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3748 <__cxa_atexit@plt+0xb77a4> │ │ │ │ ldr r2, [pc, #28] @ c3758 <__cxa_atexit@plt+0xb77b4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r7, [pc, #12] @ c375c <__cxa_atexit@plt+0xb77b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b54720 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -187971,15 +187971,15 @@ │ │ │ │ bhi c38c4 <__cxa_atexit@plt+0xb7920> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c38cc <__cxa_atexit@plt+0xb7928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bd53d0 <__cxa_atexit@plt+0xbc942c> │ │ │ │ + b 954f40 <__cxa_atexit@plt+0x948f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r8, r4, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -187991,15 +187991,15 @@ │ │ │ │ ldr r0, [pc, #36] @ c3920 <__cxa_atexit@plt+0xb797c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01c87b9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -188134,15 +188134,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ c3b5c <__cxa_atexit@plt+0xb7bb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5440 <__cxa_atexit@plt+0xbc949c> │ │ │ │ + b 954fb0 <__cxa_atexit@plt+0x94900c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r8, r4, ror #18 │ │ │ │ biceq r7, r8, ip, lsr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -188193,15 +188193,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3c3c <__cxa_atexit@plt+0xb7c98> │ │ │ │ ldr r2, [pc, #28] @ c3c4c <__cxa_atexit@plt+0xb7ca8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ c3c50 <__cxa_atexit@plt+0xb7cac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b54238 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188242,15 +188242,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ c3d0c <__cxa_atexit@plt+0xb7d68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd54b0 <__cxa_atexit@plt+0xbc950c> │ │ │ │ + b 955020 <__cxa_atexit@plt+0x94907c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r7, [r8, #116] @ 0x74 │ │ │ │ strdeq r7, [r8, #124] @ 0x7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -188301,15 +188301,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3dec <__cxa_atexit@plt+0xb7e48> │ │ │ │ ldr r2, [pc, #28] @ c3dfc <__cxa_atexit@plt+0xb7e58> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ c3e00 <__cxa_atexit@plt+0xb7e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b5408c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188350,15 +188350,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ c3ebc <__cxa_atexit@plt+0xb7f18> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd4f0 <__cxa_atexit@plt+0xbd154c> │ │ │ │ + b 95d060 <__cxa_atexit@plt+0x9510bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r8, r4, lsl #12 │ │ │ │ biceq r7, r8, ip, asr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -188409,15 +188409,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c3f9c <__cxa_atexit@plt+0xb7ff8> │ │ │ │ ldr r2, [pc, #28] @ c3fac <__cxa_atexit@plt+0xb8008> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r7, [pc, #12] @ c3fb0 <__cxa_atexit@plt+0xb800c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b53ee0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188458,15 +188458,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ c406c <__cxa_atexit@plt+0xb80c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd560 <__cxa_atexit@plt+0xbd15bc> │ │ │ │ + b 95d0d0 <__cxa_atexit@plt+0x95112c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r8, r4, asr r4 │ │ │ │ @ instruction: 0x01c8749c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -188517,15 +188517,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c414c <__cxa_atexit@plt+0xb81a8> │ │ │ │ ldr r2, [pc, #28] @ c415c <__cxa_atexit@plt+0xb81b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r7, [pc, #12] @ c4160 <__cxa_atexit@plt+0xb81bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b53d34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -188612,15 +188612,15 @@ │ │ │ │ bhi c42c8 <__cxa_atexit@plt+0xb8324> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c42d0 <__cxa_atexit@plt+0xb832c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd438 <__cxa_atexit@plt+0xbc1494> │ │ │ │ + b 94cfa8 <__cxa_atexit@plt+0x941004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r8, r0, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -188632,15 +188632,15 @@ │ │ │ │ ldr r0, [pc, #36] @ c4324 <__cxa_atexit@plt+0xb8380> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x01c87198 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -188919,15 +188919,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -189030,15 +189030,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4950 <__cxa_atexit@plt+0xb89ac> │ │ │ │ ldr r2, [pc, #28] @ c4960 <__cxa_atexit@plt+0xb89bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ c4964 <__cxa_atexit@plt+0xb89c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b535d8 │ │ │ │ @ instruction: 0x01b535b0 │ │ │ │ @@ -189194,15 +189194,15 @@ │ │ │ │ bhi c4bf0 <__cxa_atexit@plt+0xb8c4c> │ │ │ │ ldr r2, [pc, #64] @ c4c0c <__cxa_atexit@plt+0xb8c68> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c4c08 <__cxa_atexit@plt+0xb8c64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -189219,15 +189219,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4c44 <__cxa_atexit@plt+0xb8ca0> │ │ │ │ ldr r2, [pc, #28] @ c4c54 <__cxa_atexit@plt+0xb8cb0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r7, [pc, #12] @ c4c58 <__cxa_atexit@plt+0xb8cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeb2c │ │ │ │ @ instruction: 0x01b53224 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -189279,15 +189279,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4d34 <__cxa_atexit@plt+0xb8d90> │ │ │ │ ldr r2, [pc, #28] @ c4d44 <__cxa_atexit@plt+0xb8da0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ c4d48 <__cxa_atexit@plt+0xb8da4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0e0 │ │ │ │ @ instruction: 0x01b53144 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -189298,15 +189298,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4d80 <__cxa_atexit@plt+0xb8ddc> │ │ │ │ ldr r2, [pc, #28] @ c4d90 <__cxa_atexit@plt+0xb8dec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ c4d94 <__cxa_atexit@plt+0xb8df0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ ldrsheq r3, [r5, r4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -189417,15 +189417,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c4f5c <__cxa_atexit@plt+0xb8fb8> │ │ │ │ ldr r5, [pc, #28] @ c4f6c <__cxa_atexit@plt+0xb8fc8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe80 <__cxa_atexit@plt+0xbbfedc> │ │ │ │ + b 94b9f0 <__cxa_atexit@plt+0x93fa4c> │ │ │ │ ldr r7, [pc, #12] @ c4f70 <__cxa_atexit@plt+0xb8fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b52fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189486,15 +189486,15 @@ │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5070 <__cxa_atexit@plt+0xb90cc> │ │ │ │ ldr r3, [pc, #28] @ c5080 <__cxa_atexit@plt+0xb90dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ ldr r7, [pc, #12] @ c5084 <__cxa_atexit@plt+0xb90e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff84f4 │ │ │ │ @ instruction: 0x01b52c14 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -189506,15 +189506,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c50c0 <__cxa_atexit@plt+0xb911c> │ │ │ │ ldr r3, [pc, #28] @ c50d0 <__cxa_atexit@plt+0xb912c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ ldr r7, [pc, #12] @ c50d4 <__cxa_atexit@plt+0xb9130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff8fd0 │ │ │ │ @ instruction: 0x01b52bc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -189525,15 +189525,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c510c <__cxa_atexit@plt+0xb9168> │ │ │ │ ldr r2, [pc, #28] @ c511c <__cxa_atexit@plt+0xb9178> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r7, [pc, #12] @ c5120 <__cxa_atexit@plt+0xb917c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0x01b52d74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -189544,15 +189544,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5158 <__cxa_atexit@plt+0xb91b4> │ │ │ │ ldr r2, [pc, #28] @ c5168 <__cxa_atexit@plt+0xb91c4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r7, [pc, #12] @ c516c <__cxa_atexit@plt+0xb91c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ @ instruction: 0x01b52d24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -189586,15 +189586,15 @@ │ │ │ │ sub r1, r6, #11 │ │ │ │ sub r0, r6, #18 │ │ │ │ sub r3, r6, #26 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ mov r5, ip │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ mov r6, r2 │ │ │ │ b c5210 <__cxa_atexit@plt+0xb926c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c5220 <__cxa_atexit@plt+0xb927c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -189641,15 +189641,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c52dc <__cxa_atexit@plt+0xb9338> │ │ │ │ ldr r5, [pc, #28] @ c52ec <__cxa_atexit@plt+0xb9348> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe00 <__cxa_atexit@plt+0xbbfe5c> │ │ │ │ + b 94b970 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r7, [pc, #12] @ c52f0 <__cxa_atexit@plt+0xb934c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b52c68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189683,15 +189683,15 @@ │ │ │ │ sub r2, r6, #11 │ │ │ │ sub r1, r6, #18 │ │ │ │ sub r0, r6, #26 │ │ │ │ str r9, [r5, #-16] │ │ │ │ stmda r5, {r0, r1, r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ mov r6, r3 │ │ │ │ b c5394 <__cxa_atexit@plt+0xb93f0> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ c53a8 <__cxa_atexit@plt+0xb9404> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -189793,15 +189793,15 @@ │ │ │ │ bhi c553c <__cxa_atexit@plt+0xb9598> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ c5544 <__cxa_atexit@plt+0xb95a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd438 <__cxa_atexit@plt+0xbc1494> │ │ │ │ + b 94cfa8 <__cxa_atexit@plt+0x941004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r5, r8, ip, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -189816,15 +189816,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ biceq r5, r8, r0, lsr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -190023,15 +190023,15 @@ │ │ │ │ bhi c58e4 <__cxa_atexit@plt+0xb9940> │ │ │ │ ldr r2, [pc, #64] @ c5900 <__cxa_atexit@plt+0xb995c> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ c58fc <__cxa_atexit@plt+0xb9958> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190125,15 +190125,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5a6c <__cxa_atexit@plt+0xb9ac8> │ │ │ │ ldr r5, [pc, #28] @ c5a7c <__cxa_atexit@plt+0xb9ad8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbd80 <__cxa_atexit@plt+0xbbfddc> │ │ │ │ + b 94b8f0 <__cxa_atexit@plt+0x93f94c> │ │ │ │ ldr r7, [pc, #12] @ c5a80 <__cxa_atexit@plt+0xb9adc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b524e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190198,15 +190198,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5b9c <__cxa_atexit@plt+0xb9bf8> │ │ │ │ ldr r5, [pc, #48] @ c5bb4 <__cxa_atexit@plt+0xb9c10> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe80 <__cxa_atexit@plt+0xbbfedc> │ │ │ │ + b 94b9f0 <__cxa_atexit@plt+0x93fa4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c5bb0 <__cxa_atexit@plt+0xb9c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -190226,15 +190226,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5c0c <__cxa_atexit@plt+0xb9c68> │ │ │ │ ldr r5, [pc, #48] @ c5c24 <__cxa_atexit@plt+0xb9c80> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe00 <__cxa_atexit@plt+0xbbfe5c> │ │ │ │ + b 94b970 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c5c20 <__cxa_atexit@plt+0xb9c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -190254,15 +190254,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c5c7c <__cxa_atexit@plt+0xb9cd8> │ │ │ │ ldr r5, [pc, #48] @ c5c94 <__cxa_atexit@plt+0xb9cf0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbd80 <__cxa_atexit@plt+0xbbfddc> │ │ │ │ + b 94b8f0 <__cxa_atexit@plt+0x93f94c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ c5c90 <__cxa_atexit@plt+0xb9cec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -190297,15 +190297,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r9, [r1, #12]! │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b bcbd00 <__cxa_atexit@plt+0xbbfd5c> │ │ │ │ + b 94b870 <__cxa_atexit@plt+0x93f8cc> │ │ │ │ mov r6, r3 │ │ │ │ b c5d2c <__cxa_atexit@plt+0xb9d88> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c5d3c <__cxa_atexit@plt+0xb9d98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -190529,15 +190529,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi c60bc <__cxa_atexit@plt+0xba118> │ │ │ │ ldr r2, [pc, #28] @ c60cc <__cxa_atexit@plt+0xba128> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ c60d0 <__cxa_atexit@plt+0xba12c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe8c0 │ │ │ │ @ instruction: 0x01b51e6c │ │ │ │ @ instruction: 0x01b51e50 │ │ │ │ @@ -218225,15 +218225,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e117c <__cxa_atexit@plt+0xd51d8> │ │ │ │ ldr r3, [pc, #28] @ e118c <__cxa_atexit@plt+0xd51e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ ldr r7, [pc, #12] @ e1190 <__cxa_atexit@plt+0xd51ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b37938 │ │ │ │ @ instruction: 0x01b37910 │ │ │ │ @@ -218296,15 +218296,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 15a04e8 <__cxa_atexit@plt+0x1594544> │ │ │ │ ldr r3, [pc, #28] @ e12a8 <__cxa_atexit@plt+0xd5304> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ @ instruction: 0x01b37824 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ biceq sl, r6, r0, lsl #5 │ │ │ │ @@ -218338,15 +218338,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 15a04e8 <__cxa_atexit@plt+0x1594544> │ │ │ │ ldr r3, [pc, #24] @ e134c <__cxa_atexit@plt+0xd53a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0x01b3777c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x01b37750 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -218363,29 +218363,29 @@ │ │ │ │ b 15a04e8 <__cxa_atexit@plt+0x1594544> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r2, [pc, #16] @ e13a4 <__cxa_atexit@plt+0xd5400> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x01b3771c │ │ │ │ @ instruction: 0x01b376f4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e13dc <__cxa_atexit@plt+0xd5438> │ │ │ │ ldr r3, [pc, #76] @ e141c <__cxa_atexit@plt+0xd5478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e140c <__cxa_atexit@plt+0xd5468> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [pc, #36] @ e1420 <__cxa_atexit@plt+0xd547c> │ │ │ │ @@ -218406,15 +218406,15 @@ │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne e1450 <__cxa_atexit@plt+0xd54ac> │ │ │ │ ldr r3, [pc, #76] @ e1490 <__cxa_atexit@plt+0xd54ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc e1480 <__cxa_atexit@plt+0xd54dc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ ldr r2, [pc, #36] @ e1494 <__cxa_atexit@plt+0xd54f0> │ │ │ │ @@ -218436,15 +218436,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e14c8 <__cxa_atexit@plt+0xd5524> │ │ │ │ ldr r3, [pc, #28] @ e14d8 <__cxa_atexit@plt+0xd5534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 823844 <__cxa_atexit@plt+0x8178a0> │ │ │ │ + b 88055c <__cxa_atexit@plt+0x8745b8> │ │ │ │ ldr r7, [pc, #12] @ e14dc <__cxa_atexit@plt+0xd5538> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0x01b375ec │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -218556,15 +218556,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e16a8 <__cxa_atexit@plt+0xd5704> │ │ │ │ ldr r3, [pc, #20] @ e16b0 <__cxa_atexit@plt+0xd570c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 824e74 <__cxa_atexit@plt+0x818ed0> │ │ │ │ + b 881b8c <__cxa_atexit@plt+0x875be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -218669,15 +218669,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e186c <__cxa_atexit@plt+0xd58c8> │ │ │ │ ldr r3, [pc, #28] @ e187c <__cxa_atexit@plt+0xd58d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 8250b8 <__cxa_atexit@plt+0x819114> │ │ │ │ + b 881dd0 <__cxa_atexit@plt+0x875e2c> │ │ │ │ ldr r7, [pc, #12] @ e1880 <__cxa_atexit@plt+0xd58dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b372d8 │ │ │ │ @ instruction: 0x01b372b0 │ │ │ │ @@ -219104,15 +219104,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ e1f40 <__cxa_atexit@plt+0xd5f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 82806c <__cxa_atexit@plt+0x81c0c8> │ │ │ │ + b 884d84 <__cxa_atexit@plt+0x878de0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01b36bd8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ @@ -219124,15 +219124,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ e1f88 <__cxa_atexit@plt+0xd5fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 82806c <__cxa_atexit@plt+0x81c0c8> │ │ │ │ + b 884d84 <__cxa_atexit@plt+0x878de0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01b36b80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ e1fc4 <__cxa_atexit@plt+0xd6020> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #32] @ e1fc8 <__cxa_atexit@plt+0xd6024> │ │ │ │ @@ -219153,15 +219153,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e1ffc <__cxa_atexit@plt+0xd6058> │ │ │ │ ldr r3, [pc, #28] @ e200c <__cxa_atexit@plt+0xd6068> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 8250b8 <__cxa_atexit@plt+0x819114> │ │ │ │ + b 881dd0 <__cxa_atexit@plt+0x875e2c> │ │ │ │ ldr r7, [pc, #12] @ e2010 <__cxa_atexit@plt+0xd606c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ @ instruction: 0x01b36b48 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -228467,15 +228467,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb184 <__cxa_atexit@plt+0xdf1e0> │ │ │ │ ldr r5, [pc, #28] @ eb194 <__cxa_atexit@plt+0xdf1f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ eb198 <__cxa_atexit@plt+0xdf1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2df68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -228534,15 +228534,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb290 <__cxa_atexit@plt+0xdf2ec> │ │ │ │ ldr r5, [pc, #28] @ eb2a0 <__cxa_atexit@plt+0xdf2fc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r7, [pc, #12] @ eb2a4 <__cxa_atexit@plt+0xdf300> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2de60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -228601,15 +228601,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb39c <__cxa_atexit@plt+0xdf3f8> │ │ │ │ ldr r5, [pc, #28] @ eb3ac <__cxa_atexit@plt+0xdf408> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r7, [pc, #12] @ eb3b0 <__cxa_atexit@plt+0xdf40c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2dd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -228668,15 +228668,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb4a8 <__cxa_atexit@plt+0xdf504> │ │ │ │ ldr r5, [pc, #28] @ eb4b8 <__cxa_atexit@plt+0xdf514> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ eb4bc <__cxa_atexit@plt+0xdf518> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2dc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -228735,15 +228735,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb5b4 <__cxa_atexit@plt+0xdf610> │ │ │ │ ldr r5, [pc, #28] @ eb5c4 <__cxa_atexit@plt+0xdf620> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r7, [pc, #12] @ eb5c8 <__cxa_atexit@plt+0xdf624> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2db48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -228802,15 +228802,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb6c0 <__cxa_atexit@plt+0xdf71c> │ │ │ │ ldr r5, [pc, #28] @ eb6d0 <__cxa_atexit@plt+0xdf72c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r7, [pc, #12] @ eb6d4 <__cxa_atexit@plt+0xdf730> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2da40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -228869,15 +228869,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb7cc <__cxa_atexit@plt+0xdf828> │ │ │ │ ldr r5, [pc, #28] @ eb7dc <__cxa_atexit@plt+0xdf838> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bc1518 <__cxa_atexit@plt+0xbb5574> │ │ │ │ + b 941088 <__cxa_atexit@plt+0x9350e4> │ │ │ │ ldr r7, [pc, #12] @ eb7e0 <__cxa_atexit@plt+0xdf83c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2d938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -229227,15 +229227,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ ebd70 <__cxa_atexit@plt+0xdfdcc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq pc, r5, r0, asr r7 @ │ │ │ │ @ instruction: 0x01c5f798 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -229314,15 +229314,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ebecc <__cxa_atexit@plt+0xdff28> │ │ │ │ ldr r5, [pc, #48] @ ebee4 <__cxa_atexit@plt+0xdff40> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ebee0 <__cxa_atexit@plt+0xdff3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -229473,15 +229473,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b ba33ec <__cxa_atexit@plt+0xb97448> │ │ │ │ + b 922f5c <__cxa_atexit@plt+0x916fb8> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -229614,15 +229614,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec37c <__cxa_atexit@plt+0xe03d8> │ │ │ │ ldr r5, [pc, #48] @ ec394 <__cxa_atexit@plt+0xe03f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba336c <__cxa_atexit@plt+0xb973c8> │ │ │ │ + b 922edc <__cxa_atexit@plt+0x916f38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ec390 <__cxa_atexit@plt+0xe03ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -229671,15 +229671,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec454 <__cxa_atexit@plt+0xe04b0> │ │ │ │ ldr r5, [pc, #28] @ ec464 <__cxa_atexit@plt+0xe04c0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba327c <__cxa_atexit@plt+0xb972d8> │ │ │ │ + b 922dec <__cxa_atexit@plt+0x916e48> │ │ │ │ ldr r7, [pc, #12] @ ec468 <__cxa_atexit@plt+0xe04c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b2cd8c │ │ │ │ @ instruction: 0x01b2cd6c │ │ │ │ @@ -229729,15 +229729,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ ec548 <__cxa_atexit@plt+0xe05a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd560 <__cxa_atexit@plt+0xbd15bc> │ │ │ │ + b 95d0d0 <__cxa_atexit@plt+0x95112c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, r5, r8, ror pc │ │ │ │ biceq lr, r5, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -229783,15 +229783,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ ec620 <__cxa_atexit@plt+0xe067c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bd5440 <__cxa_atexit@plt+0xbc949c> │ │ │ │ + b 954fb0 <__cxa_atexit@plt+0x94900c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, r5, r0, lsr #29 │ │ │ │ biceq lr, r5, r8, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -229904,15 +229904,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ ec81c <__cxa_atexit@plt+0xe0878> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b bd5440 <__cxa_atexit@plt+0xbc949c> │ │ │ │ + b 954fb0 <__cxa_atexit@plt+0x94900c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -229982,29 +229982,29 @@ │ │ │ │ bhi ec930 <__cxa_atexit@plt+0xe098c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ec938 <__cxa_atexit@plt+0xe0994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bd53d0 <__cxa_atexit@plt+0xbc942c> │ │ │ │ + b 954f40 <__cxa_atexit@plt+0x948f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, r5, r8, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ec968 <__cxa_atexit@plt+0xe09c4> │ │ │ │ ldr r3, [pc, #28] @ ec978 <__cxa_atexit@plt+0xe09d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #12] @ ec97c <__cxa_atexit@plt+0xe09d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2c888 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -230064,15 +230064,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi eca98 <__cxa_atexit@plt+0xe0af4> │ │ │ │ ldr r7, [pc, #80] @ ecab8 <__cxa_atexit@plt+0xe0b14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ ecab4 <__cxa_atexit@plt+0xe0b10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -230094,15 +230094,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi ecaf0 <__cxa_atexit@plt+0xe0b4c> │ │ │ │ ldr r7, [pc, #36] @ ecb04 <__cxa_atexit@plt+0xe0b60> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #16] @ ecb08 <__cxa_atexit@plt+0xe0b64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x01b2c700 │ │ │ │ @@ -230113,15 +230113,15 @@ │ │ │ │ bhi ecb3c <__cxa_atexit@plt+0xe0b98> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ ecb44 <__cxa_atexit@plt+0xe0ba0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bd53d0 <__cxa_atexit@plt+0xbc942c> │ │ │ │ + b 954f40 <__cxa_atexit@plt+0x948f9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, r5, ip, ror #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -230138,15 +230138,15 @@ │ │ │ │ bhi ecbb8 <__cxa_atexit@plt+0xe0c14> │ │ │ │ ldr r7, [pc, #76] @ ecbd8 <__cxa_atexit@plt+0xe0c34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -230166,15 +230166,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi ecc10 <__cxa_atexit@plt+0xe0c6c> │ │ │ │ ldr r7, [pc, #36] @ ecc24 <__cxa_atexit@plt+0xe0c80> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r7, [pc, #16] @ ecc28 <__cxa_atexit@plt+0xe0c84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0x01b2c5e0 │ │ │ │ @@ -230227,15 +230227,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ecd10 <__cxa_atexit@plt+0xe0d6c> │ │ │ │ ldr r5, [pc, #48] @ ecd28 <__cxa_atexit@plt+0xe0d84> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bd5350 <__cxa_atexit@plt+0xbc93ac> │ │ │ │ + b 954ec0 <__cxa_atexit@plt+0x948f1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ ecd24 <__cxa_atexit@plt+0xe0d80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -230301,15 +230301,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi ece2c <__cxa_atexit@plt+0xe0e88> │ │ │ │ ldr r5, [pc, #28] @ ece3c <__cxa_atexit@plt+0xe0e98> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe80 <__cxa_atexit@plt+0xbbfedc> │ │ │ │ + b 94b9f0 <__cxa_atexit@plt+0x93fa4c> │ │ │ │ ldr r7, [pc, #12] @ ece40 <__cxa_atexit@plt+0xe0e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b2c3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -230377,15 +230377,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ ecf68 <__cxa_atexit@plt+0xe0fc4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bc5640 <__cxa_atexit@plt+0xbb969c> │ │ │ │ + b 9451b0 <__cxa_atexit@plt+0x93920c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq lr, r5, r8, asr r5 │ │ │ │ biceq lr, r5, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -230725,15 +230725,15 @@ │ │ │ │ @ instruction: 0xffff8e00 │ │ │ │ @ instruction: 0x01b2ba20 │ │ │ │ @ instruction: 0x01b2bd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c16810 <__cxa_atexit@plt+0xc0a86c> │ │ │ │ + b 996380 <__cxa_atexit@plt+0x98a3dc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi ed530 <__cxa_atexit@plt+0xe158c> │ │ │ │ @@ -231037,15 +231037,15 @@ │ │ │ │ @ instruction: 0xffff8920 │ │ │ │ @ instruction: 0x01b2b540 │ │ │ │ @ instruction: 0x01b2b8bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c23c34 <__cxa_atexit@plt+0xc17c90> │ │ │ │ + b 9a37a4 <__cxa_atexit@plt+0x997800> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -231355,15 +231355,15 @@ │ │ │ │ @ instruction: 0xffff8428 │ │ │ │ @ instruction: 0x01b2b048 │ │ │ │ @ instruction: 0x01b2b3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c08d14 <__cxa_atexit@plt+0xbfcd70> │ │ │ │ + b 988884 <__cxa_atexit@plt+0x97c8e0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -231597,15 +231597,15 @@ │ │ │ │ @ instruction: 0xffff8060 │ │ │ │ @ instruction: 0x01b2ac80 │ │ │ │ @ instruction: 0x01b2b014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c29ca8 <__cxa_atexit@plt+0xc1dd04> │ │ │ │ + b 9a9818 <__cxa_atexit@plt+0x99d874> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -231903,15 +231903,15 @@ │ │ │ │ @ instruction: 0xffff7b98 │ │ │ │ @ instruction: 0x01b2a7b8 │ │ │ │ @ instruction: 0x01b2ab58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b bf9f60 <__cxa_atexit@plt+0xbedfbc> │ │ │ │ + b 979ad0 <__cxa_atexit@plt+0x96db2c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -232245,15 +232245,15 @@ │ │ │ │ @ instruction: 0xffff7640 │ │ │ │ @ instruction: 0x01b2a260 │ │ │ │ @ instruction: 0x01b2a60c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c4a6fc <__cxa_atexit@plt+0xc3e758> │ │ │ │ + b 9ca26c <__cxa_atexit@plt+0x9be2c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -232599,15 +232599,15 @@ │ │ │ │ @ instruction: 0x01b29ce0 │ │ │ │ @ instruction: 0x01b2a098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b c67a4c <__cxa_atexit@plt+0xc5baa8> │ │ │ │ + b 9e75bc <__cxa_atexit@plt+0x9db618> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b eefec <__cxa_atexit@plt+0xe3048> │ │ │ │ @@ -232957,15 +232957,15 @@ │ │ │ │ @ instruction: 0x01b29748 │ │ │ │ @ instruction: 0x01b29b0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b c37368 <__cxa_atexit@plt+0xc2b3c4> │ │ │ │ + b 9b6ed8 <__cxa_atexit@plt+0x9aaf34> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b ef590 <__cxa_atexit@plt+0xe35ec> │ │ │ │ @@ -233315,15 +233315,15 @@ │ │ │ │ @ instruction: 0x01b291b0 │ │ │ │ @ instruction: 0x01b29580 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b c3f520 <__cxa_atexit@plt+0xc3357c> │ │ │ │ + b 9bf090 <__cxa_atexit@plt+0x9b30ec> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b efb28 <__cxa_atexit@plt+0xe3b84> │ │ │ │ @@ -233637,15 +233637,15 @@ │ │ │ │ @ instruction: 0xffff6080 │ │ │ │ @ instruction: 0x01b28ca0 │ │ │ │ @ instruction: 0x01b2907c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c508dc <__cxa_atexit@plt+0xc44938> │ │ │ │ + b 9d044c <__cxa_atexit@plt+0x9c44a8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -233991,15 +233991,15 @@ │ │ │ │ @ instruction: 0x01b28720 │ │ │ │ @ instruction: 0x01b28b08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b c797b4 <__cxa_atexit@plt+0xc6d810> │ │ │ │ + b 9f9324 <__cxa_atexit@plt+0x9ed380> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b f05ac <__cxa_atexit@plt+0xe4608> │ │ │ │ @@ -234559,15 +234559,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b ba312c <__cxa_atexit@plt+0xb97188> │ │ │ │ + b 922c9c <__cxa_atexit@plt+0x916cf8> │ │ │ │ mov r6, r3 │ │ │ │ b f10c4 <__cxa_atexit@plt+0xe5120> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f10d4 <__cxa_atexit@plt+0xe5130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -234713,15 +234713,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b ba319c <__cxa_atexit@plt+0xb971f8> │ │ │ │ + b 922d0c <__cxa_atexit@plt+0x916d68> │ │ │ │ mov r6, r3 │ │ │ │ b f132c <__cxa_atexit@plt+0xe5388> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f133c <__cxa_atexit@plt+0xe5398> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -234882,15 +234882,15 @@ │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ ldr r2, [pc, #68] @ f15f4 <__cxa_atexit@plt+0xe5650> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, ip │ │ │ │ - b ba320c <__cxa_atexit@plt+0xb97268> │ │ │ │ + b 922d7c <__cxa_atexit@plt+0x916dd8> │ │ │ │ mov r6, r3 │ │ │ │ b f15d0 <__cxa_atexit@plt+0xe562c> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f15e0 <__cxa_atexit@plt+0xe563c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -235040,15 +235040,15 @@ │ │ │ │ str r1, [r2, #16]! │ │ │ │ ldr r1, [pc, #68] @ f1868 <__cxa_atexit@plt+0xe58c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmda r5, {r1, r2, sl} │ │ │ │ stmib r5, {r3, fp} │ │ │ │ mov r5, ip │ │ │ │ ldr fp, [sp] │ │ │ │ - b ba32fc <__cxa_atexit@plt+0xb97358> │ │ │ │ + b 922e6c <__cxa_atexit@plt+0x916ec8> │ │ │ │ mov r6, r3 │ │ │ │ b f1848 <__cxa_atexit@plt+0xe58a4> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f1858 <__cxa_atexit@plt+0xe58b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -235105,15 +235105,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r4, fp │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ ldm sp, {r8, fp} │ │ │ │ - b ba32fc <__cxa_atexit@plt+0xb97358> │ │ │ │ + b 922e6c <__cxa_atexit@plt+0x916ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f195c <__cxa_atexit@plt+0xe59b8> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ @@ -235145,15 +235145,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f19e8 <__cxa_atexit@plt+0xe5a44> │ │ │ │ ldr r5, [pc, #48] @ f1a00 <__cxa_atexit@plt+0xe5a5c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba327c <__cxa_atexit@plt+0xb972d8> │ │ │ │ + b 922dec <__cxa_atexit@plt+0x916e48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f19fc <__cxa_atexit@plt+0xe5a58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -235201,15 +235201,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1abc <__cxa_atexit@plt+0xe5b18> │ │ │ │ ldr r5, [pc, #28] @ f1acc <__cxa_atexit@plt+0xe5b28> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba30ac <__cxa_atexit@plt+0xb97108> │ │ │ │ + b 922c1c <__cxa_atexit@plt+0x916c78> │ │ │ │ ldr r7, [pc, #12] @ f1ad0 <__cxa_atexit@plt+0xe5b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b27998 │ │ │ │ @ instruction: 0x01b27970 │ │ │ │ @@ -235294,15 +235294,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r6, {r1, r9, sl} │ │ │ │ str r0, [r6, #16]! │ │ │ │ str r6, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b ba320c <__cxa_atexit@plt+0xb97268> │ │ │ │ + b 922d7c <__cxa_atexit@plt+0x916dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f1c50 <__cxa_atexit@plt+0xe5cac> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ @@ -235353,15 +235353,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-12] │ │ │ │ str sl, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b ba319c <__cxa_atexit@plt+0xb971f8> │ │ │ │ + b 922d0c <__cxa_atexit@plt+0x916d68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f1d3c <__cxa_atexit@plt+0xe5d98> │ │ │ │ mov r7, #24 │ │ │ │ @@ -235410,15 +235410,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-12] │ │ │ │ str sl, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b ba312c <__cxa_atexit@plt+0xb97188> │ │ │ │ + b 922c9c <__cxa_atexit@plt+0x916cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f1e20 <__cxa_atexit@plt+0xe5e7c> │ │ │ │ mov r7, #24 │ │ │ │ @@ -235449,15 +235449,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f1ea8 <__cxa_atexit@plt+0xe5f04> │ │ │ │ ldr r5, [pc, #48] @ f1ec0 <__cxa_atexit@plt+0xe5f1c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b ba30ac <__cxa_atexit@plt+0xb97108> │ │ │ │ + b 922c1c <__cxa_atexit@plt+0x916c78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f1ebc <__cxa_atexit@plt+0xe5f18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -235556,15 +235556,15 @@ │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b bc56b0 <__cxa_atexit@plt+0xbb970c> │ │ │ │ + b 945220 <__cxa_atexit@plt+0x93927c> │ │ │ │ mov r6, r3 │ │ │ │ b f2058 <__cxa_atexit@plt+0xe60b4> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2068 <__cxa_atexit@plt+0xe60c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -235605,15 +235605,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #-12] │ │ │ │ str sl, [r6, #-8] │ │ │ │ str r1, [r6, #-4] │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, ip │ │ │ │ - b bc56b0 <__cxa_atexit@plt+0xbb970c> │ │ │ │ + b 945220 <__cxa_atexit@plt+0x93927c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ b f212c <__cxa_atexit@plt+0xe6188> │ │ │ │ mov r7, #28 │ │ │ │ @@ -235674,15 +235674,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f222c <__cxa_atexit@plt+0xe6288> │ │ │ │ ldr r5, [pc, #48] @ f2244 <__cxa_atexit@plt+0xe62a0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bc55c0 <__cxa_atexit@plt+0xbb961c> │ │ │ │ + b 945130 <__cxa_atexit@plt+0x93918c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2240 <__cxa_atexit@plt+0xe629c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -235815,15 +235815,15 @@ │ │ │ │ ldr r0, [pc, #64] @ f247c <__cxa_atexit@plt+0xe64d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b bc1598 <__cxa_atexit@plt+0xbb55f4> │ │ │ │ + b 941108 <__cxa_atexit@plt+0x935164> │ │ │ │ mov r6, r2 │ │ │ │ b f2464 <__cxa_atexit@plt+0xe64c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2474 <__cxa_atexit@plt+0xe64d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -235850,15 +235850,15 @@ │ │ │ │ ldr r0, [pc, #64] @ f2508 <__cxa_atexit@plt+0xe6564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r1, sl} │ │ │ │ str r9, [r3, #12] │ │ │ │ sub r3, r6, #7 │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ - b bc1598 <__cxa_atexit@plt+0xbb55f4> │ │ │ │ + b 941108 <__cxa_atexit@plt+0x935164> │ │ │ │ mov r6, r3 │ │ │ │ b f24f0 <__cxa_atexit@plt+0xe654c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2500 <__cxa_atexit@plt+0xe655c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -235879,15 +235879,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2560 <__cxa_atexit@plt+0xe65bc> │ │ │ │ ldr r5, [pc, #48] @ f2578 <__cxa_atexit@plt+0xe65d4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bc1518 <__cxa_atexit@plt+0xbb5574> │ │ │ │ + b 941088 <__cxa_atexit@plt+0x9350e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2574 <__cxa_atexit@plt+0xe65d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -236079,15 +236079,15 @@ │ │ │ │ ldr r0, [pc, #64] @ f289c <__cxa_atexit@plt+0xe68f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b bdd5d0 <__cxa_atexit@plt+0xbd162c> │ │ │ │ + b 95d140 <__cxa_atexit@plt+0x95119c> │ │ │ │ mov r6, r3 │ │ │ │ b f2884 <__cxa_atexit@plt+0xe68e0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2894 <__cxa_atexit@plt+0xe68f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -236127,15 +236127,15 @@ │ │ │ │ ldr r0, [pc, #64] @ f295c <__cxa_atexit@plt+0xe69b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b bdd640 <__cxa_atexit@plt+0xbd169c> │ │ │ │ + b 95d1b0 <__cxa_atexit@plt+0x95120c> │ │ │ │ mov r6, r3 │ │ │ │ b f2944 <__cxa_atexit@plt+0xe69a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2954 <__cxa_atexit@plt+0xe69b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -236213,15 +236213,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r0, [pc, #56] @ f2ab0 <__cxa_atexit@plt+0xe6b0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - b bdd560 <__cxa_atexit@plt+0xbd15bc> │ │ │ │ + b 95d0d0 <__cxa_atexit@plt+0x95112c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -236240,15 +236240,15 @@ │ │ │ │ ldr r0, [pc, #36] @ f2b04 <__cxa_atexit@plt+0xe6b60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strheq r8, [r5, #152] @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -236340,15 +236340,15 @@ │ │ │ │ ldr r0, [pc, #64] @ f2cb0 <__cxa_atexit@plt+0xe6d0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b bdd640 <__cxa_atexit@plt+0xbd169c> │ │ │ │ + b 95d1b0 <__cxa_atexit@plt+0x95120c> │ │ │ │ mov r6, r3 │ │ │ │ b f2c98 <__cxa_atexit@plt+0xe6cf4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2ca8 <__cxa_atexit@plt+0xe6d04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -236375,15 +236375,15 @@ │ │ │ │ ldr r0, [pc, #64] @ f2d3c <__cxa_atexit@plt+0xe6d98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b bdd5d0 <__cxa_atexit@plt+0xbd162c> │ │ │ │ + b 95d140 <__cxa_atexit@plt+0x95119c> │ │ │ │ mov r6, r3 │ │ │ │ b f2d24 <__cxa_atexit@plt+0xe6d80> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2d34 <__cxa_atexit@plt+0xe6d90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -236466,15 +236466,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2e8c <__cxa_atexit@plt+0xe6ee8> │ │ │ │ ldr r5, [pc, #48] @ f2ea4 <__cxa_atexit@plt+0xe6f00> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bdd470 <__cxa_atexit@plt+0xbd14cc> │ │ │ │ + b 95cfe0 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f2ea0 <__cxa_atexit@plt+0xe6efc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -236519,15 +236519,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ ldr r5, [pc, #68] @ f2f8c <__cxa_atexit@plt+0xe6fe8> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r3, {r5, r8} │ │ │ │ mov r5, sl │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ mov r6, r3 │ │ │ │ b f2f64 <__cxa_atexit@plt+0xe6fc0> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f2f74 <__cxa_atexit@plt+0xe6fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -236571,15 +236571,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3024 <__cxa_atexit@plt+0xe7080> │ │ │ │ ldr r5, [pc, #28] @ f3034 <__cxa_atexit@plt+0xe7090> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe00 <__cxa_atexit@plt+0xbbfe5c> │ │ │ │ + b 94b970 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r7, [pc, #12] @ f3038 <__cxa_atexit@plt+0xe7094> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b26480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -236621,15 +236621,15 @@ │ │ │ │ str r5, [r7, #-16] │ │ │ │ str r8, [r7, #-12] │ │ │ │ ldr r5, [pc, #76] @ f3128 <__cxa_atexit@plt+0xe7184> │ │ │ │ add r5, pc, r5 │ │ │ │ stmdb r7, {r5, r8} │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b bdd3f0 <__cxa_atexit@plt+0xbd144c> │ │ │ │ + b 95cf60 <__cxa_atexit@plt+0x950fbc> │ │ │ │ mov r6, r7 │ │ │ │ b f30fc <__cxa_atexit@plt+0xe7158> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ f3110 <__cxa_atexit@plt+0xe716c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -236653,15 +236653,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [pc, #32] @ f3178 <__cxa_atexit@plt+0xe71d4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b bcd4a8 <__cxa_atexit@plt+0xbc1504> │ │ │ │ + b 94d018 <__cxa_atexit@plt+0x941074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, r5, r8, asr #6 │ │ │ │ @ instruction: 0x01c58390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -236785,29 +236785,29 @@ │ │ │ │ bhi f337c <__cxa_atexit@plt+0xe73d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f3384 <__cxa_atexit@plt+0xe73e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd438 <__cxa_atexit@plt+0xbc1494> │ │ │ │ + b 94cfa8 <__cxa_atexit@plt+0x941004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r8, r5, ip, lsr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f33b4 <__cxa_atexit@plt+0xe7410> │ │ │ │ ldr r3, [pc, #28] @ f33c4 <__cxa_atexit@plt+0xe7420> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r7, [pc, #12] @ f33c8 <__cxa_atexit@plt+0xe7424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrsheq r6, [r2, r8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -236864,15 +236864,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi f34d8 <__cxa_atexit@plt+0xe7534> │ │ │ │ ldr r7, [pc, #80] @ f34f8 <__cxa_atexit@plt+0xe7554> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ f34f4 <__cxa_atexit@plt+0xe7550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -236894,15 +236894,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi f3530 <__cxa_atexit@plt+0xe758c> │ │ │ │ ldr r7, [pc, #36] @ f3544 <__cxa_atexit@plt+0xe75a0> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r7, [pc, #16] @ f3548 <__cxa_atexit@plt+0xe75a4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x01b25f7c │ │ │ │ @@ -236913,15 +236913,15 @@ │ │ │ │ bhi f357c <__cxa_atexit@plt+0xe75d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ f3584 <__cxa_atexit@plt+0xe75e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd438 <__cxa_atexit@plt+0xbc1494> │ │ │ │ + b 94cfa8 <__cxa_atexit@plt+0x941004> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ biceq r7, r5, ip, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -236938,15 +236938,15 @@ │ │ │ │ bhi f35f8 <__cxa_atexit@plt+0xe7654> │ │ │ │ ldr r7, [pc, #76] @ f3618 <__cxa_atexit@plt+0xe7674> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -236966,15 +236966,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi f3650 <__cxa_atexit@plt+0xe76ac> │ │ │ │ ldr r7, [pc, #36] @ f3664 <__cxa_atexit@plt+0xe76c0> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r7, [pc, #16] @ f3668 <__cxa_atexit@plt+0xe76c4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0x01b25e5c │ │ │ │ @@ -237027,15 +237027,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3750 <__cxa_atexit@plt+0xe77ac> │ │ │ │ ldr r5, [pc, #48] @ f3768 <__cxa_atexit@plt+0xe77c4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcd3b8 <__cxa_atexit@plt+0xbc1414> │ │ │ │ + b 94cf28 <__cxa_atexit@plt+0x940f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f3764 <__cxa_atexit@plt+0xe77c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -237101,15 +237101,15 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f386c <__cxa_atexit@plt+0xe78c8> │ │ │ │ ldr r5, [pc, #28] @ f387c <__cxa_atexit@plt+0xe78d8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbd80 <__cxa_atexit@plt+0xbbfddc> │ │ │ │ + b 94b8f0 <__cxa_atexit@plt+0x93f94c> │ │ │ │ ldr r7, [pc, #12] @ f3880 <__cxa_atexit@plt+0xe78dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b25c4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -237179,15 +237179,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f39b0 <__cxa_atexit@plt+0xe7a0c> │ │ │ │ ldr r5, [pc, #48] @ f39c8 <__cxa_atexit@plt+0xe7a24> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe80 <__cxa_atexit@plt+0xbbfedc> │ │ │ │ + b 94b9f0 <__cxa_atexit@plt+0x93fa4c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f39c4 <__cxa_atexit@plt+0xe7a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -237207,15 +237207,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3a20 <__cxa_atexit@plt+0xe7a7c> │ │ │ │ ldr r5, [pc, #48] @ f3a38 <__cxa_atexit@plt+0xe7a94> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbe00 <__cxa_atexit@plt+0xbbfe5c> │ │ │ │ + b 94b970 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f3a34 <__cxa_atexit@plt+0xe7a90> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -237235,15 +237235,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3a90 <__cxa_atexit@plt+0xe7aec> │ │ │ │ ldr r5, [pc, #48] @ f3aa8 <__cxa_atexit@plt+0xe7b04> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b bcbd80 <__cxa_atexit@plt+0xbbfddc> │ │ │ │ + b 94b8f0 <__cxa_atexit@plt+0x93f94c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ f3aa4 <__cxa_atexit@plt+0xe7b00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -237278,15 +237278,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r9, [r1, #12]! │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b bcbd00 <__cxa_atexit@plt+0xbbfd5c> │ │ │ │ + b 94b870 <__cxa_atexit@plt+0x93f8cc> │ │ │ │ mov r6, r3 │ │ │ │ b f3b40 <__cxa_atexit@plt+0xe7b9c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ f3b50 <__cxa_atexit@plt+0xe7bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -244121,15 +244121,15 @@ │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0x01b1fb94 │ │ │ │ @ instruction: 0x01b1fbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c29ca8 <__cxa_atexit@plt+0xc1dd04> │ │ │ │ + b 9a9818 <__cxa_atexit@plt+0x99d874> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b fa4a8 <__cxa_atexit@plt+0xee504> │ │ │ │ @@ -244330,15 +244330,15 @@ │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ @ instruction: 0x01b1f850 │ │ │ │ @ instruction: 0x01b1f890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b c16810 <__cxa_atexit@plt+0xc0a86c> │ │ │ │ + b 996380 <__cxa_atexit@plt+0x98a3dc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -247663,15 +247663,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [sl, #3] │ │ │ │ ldr r9, [sl, #7] │ │ │ │ ldr r3, [sl, #11] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fdd9c <__cxa_atexit@plt+0xf1df8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -247682,15 +247682,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fddc0 <__cxa_atexit@plt+0xf1e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ fdde8 <__cxa_atexit@plt+0xf1e44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ @@ -247729,15 +247729,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [sl, #3] │ │ │ │ ldr r9, [sl, #7] │ │ │ │ ldr r3, [sl, #11] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ fdea4 <__cxa_atexit@plt+0xf1f00> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -247748,15 +247748,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ fdec8 <__cxa_atexit@plt+0xf1f24> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 17f4da8 <__cxa_atexit@plt+0x17e8e04> │ │ │ │ @@ -248792,15 +248792,15 @@ │ │ │ │ ldmdb r5, {r8, sl} │ │ │ │ cmp r2, #0 │ │ │ │ beq fef50 <__cxa_atexit@plt+0xf2fac> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ add r0, r7, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr r7, [pc, #120] @ fef98 <__cxa_atexit@plt+0xf2ff4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #116] @ fef9c <__cxa_atexit@plt+0xf2ff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -248837,15 +248837,15 @@ │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r2, #0 │ │ │ │ beq feff0 <__cxa_atexit@plt+0xf304c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr r3, [pc, #56] @ ff00c <__cxa_atexit@plt+0xf3068> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #40] @ ff010 <__cxa_atexit@plt+0xf306c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -249593,15 +249593,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ ffbb0 <__cxa_atexit@plt+0xf3c0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 9ad22c <__cxa_atexit@plt+0x9a1288> │ │ │ │ + b acbc28 <__cxa_atexit@plt+0xabfc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1abbc │ │ │ │ biceq fp, r4, ip, lsr #18 │ │ │ │ @ instruction: 0x01b1aba0 │ │ │ │ @@ -249726,15 +249726,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ ffdc8 <__cxa_atexit@plt+0xf3e24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1aa88 │ │ │ │ @ instruction: 0x01b1a9ec │ │ │ │ biceq fp, r4, r8, lsl r7 │ │ │ │ @@ -249860,15 +249860,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ fffe0 <__cxa_atexit@plt+0xf403c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 9ab34c <__cxa_atexit@plt+0x99f3a8> │ │ │ │ + b ac9d48 <__cxa_atexit@plt+0xabdda4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b1a978 │ │ │ │ @ instruction: 0x01b1a984 │ │ │ │ biceq fp, r4, r0, lsl #10 │ │ │ │ @@ -250678,25 +250678,25 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 100c90 <__cxa_atexit@plt+0xf4cec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 8e84a8 <__cxa_atexit@plt+0x8dc504> │ │ │ │ + b a06ea4 <__cxa_atexit@plt+0x9faf00> │ │ │ │ @ instruction: 0x01b19c40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 100cb8 <__cxa_atexit@plt+0xf4d14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 8e9734 <__cxa_atexit@plt+0x8dd790> │ │ │ │ + b a08130 <__cxa_atexit@plt+0x9fc18c> │ │ │ │ @ instruction: 0x01b19d38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 100d3c <__cxa_atexit@plt+0xf4d98> │ │ │ │ @@ -250766,15 +250766,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 100df0 <__cxa_atexit@plt+0xf4e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 100df4 <__cxa_atexit@plt+0xf4e50> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 8e7978 <__cxa_atexit@plt+0x8db9d4> │ │ │ │ + b a06374 <__cxa_atexit@plt+0x9fa3d0> │ │ │ │ @ instruction: 0x01b19c30 │ │ │ │ @ instruction: 0x01b19c2c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 10137c <__cxa_atexit@plt+0xf53d8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -251795,15 +251795,15 @@ │ │ │ │ ldr r2, [r8, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 101e38 <__cxa_atexit@plt+0xf5e94> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ add r0, r7, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr r7, [pc, #116] @ 101e80 <__cxa_atexit@plt+0xf5edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r9, #3 │ │ │ │ @@ -251841,15 +251841,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 101ee0 <__cxa_atexit@plt+0xf5f3c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr r7, [pc, #68] @ 101f08 <__cxa_atexit@plt+0xf5f64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -254484,15 +254484,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 104808 <__cxa_atexit@plt+0xf8864> │ │ │ │ ldr r2, [pc, #32] @ 104818 <__cxa_atexit@plt+0xf8874> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldr r7, [pc, #12] @ 10481c <__cxa_atexit@plt+0xf8878> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b16604 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -254527,15 +254527,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1048b4 <__cxa_atexit@plt+0xf8910> │ │ │ │ ldr r2, [pc, #32] @ 1048c4 <__cxa_atexit@plt+0xf8920> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldr r7, [pc, #12] @ 1048c8 <__cxa_atexit@plt+0xf8924> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01b1655c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -257036,15 +257036,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 106ffc <__cxa_atexit@plt+0xfb058> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 9ad22c <__cxa_atexit@plt+0x9a1288> │ │ │ │ + b acbc28 <__cxa_atexit@plt+0xabfc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b13f10 │ │ │ │ biceq r4, r4, r0, ror #9 │ │ │ │ @ instruction: 0x01b13ef4 │ │ │ │ @@ -257244,15 +257244,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 107340 <__cxa_atexit@plt+0xfb39c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b a24908 <__cxa_atexit@plt+0xa18964> │ │ │ │ + b b43304 <__cxa_atexit@plt+0xb37360> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b13c88 │ │ │ │ @ instruction: 0x01b13474 │ │ │ │ biceq r4, r4, r0, lsr #3 │ │ │ │ @@ -257402,15 +257402,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #120] @ 107604 <__cxa_atexit@plt+0xfb660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #116] @ 107608 <__cxa_atexit@plt+0xfb664> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldrb r2, [r3, #-2] │ │ │ │ cmp r2, #191 @ 0xbf │ │ │ │ bls 1075bc <__cxa_atexit@plt+0xfb618> │ │ │ │ add r7, r7, r2, lsl #6 │ │ │ │ sub r7, r7, #12416 @ 0x3080 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ @@ -257878,15 +257878,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, #44] @ 107d28 <__cxa_atexit@plt+0xfbd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 9ab34c <__cxa_atexit@plt+0x99f3a8> │ │ │ │ + b ac9d48 <__cxa_atexit@plt+0xabdda4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b133e4 │ │ │ │ @ instruction: 0x01b12c3c │ │ │ │ strheq r3, [r4, #120] @ 0x78 │ │ │ │ @@ -258776,25 +258776,25 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 108b18 <__cxa_atexit@plt+0xfcb74> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b a03340 <__cxa_atexit@plt+0x9f739c> │ │ │ │ + b b21d3c <__cxa_atexit@plt+0xb15d98> │ │ │ │ @ instruction: 0x01b12594 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 108b40 <__cxa_atexit@plt+0xfcb9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b a09880 <__cxa_atexit@plt+0x9fd8dc> │ │ │ │ + b b2827c <__cxa_atexit@plt+0xb1c2d8> │ │ │ │ @ instruction: 0x01b12634 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 108bb8 <__cxa_atexit@plt+0xfcc14> │ │ │ │ @@ -258859,15 +258859,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 108c64 <__cxa_atexit@plt+0xfccc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 108c68 <__cxa_atexit@plt+0xfccc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #129 @ 0x81 │ │ │ │ add r8, r3, #2 │ │ │ │ - b a02998 <__cxa_atexit@plt+0x9f69f4> │ │ │ │ + b b21394 <__cxa_atexit@plt+0xb153f0> │ │ │ │ @ instruction: 0x01b12540 │ │ │ │ biceq r2, r4, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 108c9c <__cxa_atexit@plt+0xfccf8> │ │ │ │ @@ -260235,15 +260235,15 @@ │ │ │ │ ldr r2, [r3, #14] │ │ │ │ cmp r2, #0 │ │ │ │ beq 10a210 <__cxa_atexit@plt+0xfe26c> │ │ │ │ ldr r0, [r3, #2] │ │ │ │ ldr r1, [r3, #10] │ │ │ │ add r0, r0, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ rsb r2, r0, #0 │ │ │ │ adds r3, r9, r2 │ │ │ │ adc r2, fp, r2, asr #31 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ @@ -264123,19 +264123,19 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b fc41e4 <__cxa_atexit@plt+0xfb8240> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 8f6f84 <__cxa_atexit@plt+0x8eafe0> │ │ │ │ + b a15980 <__cxa_atexit@plt+0xa099dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 9fc6cc <__cxa_atexit@plt+0x9f0728> │ │ │ │ + b b1b0c8 <__cxa_atexit@plt+0xb0f124> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10df30 <__cxa_atexit@plt+0x101f8c> │ │ │ │ ldr lr, [pc, #104] @ 10df3c <__cxa_atexit@plt+0x101f98> │ │ │ │ @@ -271723,15 +271723,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 115564 <__cxa_atexit@plt+0x1095c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b becafc <__cxa_atexit@plt+0xbe0b58> │ │ │ │ + b 96c66c <__cxa_atexit@plt+0x9606c8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -271886,23 +271886,23 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ lslseq r6, r0, #6 │ │ │ │ rorseq r6, r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b a85598 <__cxa_atexit@plt+0xa795f4> │ │ │ │ + b ba3f94 <__cxa_atexit@plt+0xb97ff0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 9f8720 <__cxa_atexit@plt+0x9ec77c> │ │ │ │ + b b1711c <__cxa_atexit@plt+0xb0b178> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 92c7e8 <__cxa_atexit@plt+0x920844> │ │ │ │ + b a4b1e4 <__cxa_atexit@plt+0xa3f240> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b da40b8 <__cxa_atexit@plt+0xd98114> │ │ │ │ lslseq r6, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ @@ -272739,19 +272739,19 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b d92400 <__cxa_atexit@plt+0xd8645c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 7b5cf4 <__cxa_atexit@plt+0x7a9d50> │ │ │ │ + b 7e6ca4 <__cxa_atexit@plt+0x7dad00> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 7b5cf4 <__cxa_atexit@plt+0x7a9d50> │ │ │ │ + b 7e6ca4 <__cxa_atexit@plt+0x7dad00> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -275554,55 +275554,55 @@ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 1378d10 <__cxa_atexit@plt+0x136cd6c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b bf94c4 <__cxa_atexit@plt+0xbed520> │ │ │ │ + b 979034 <__cxa_atexit@plt+0x96d090> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c282a0 <__cxa_atexit@plt+0xc1c2fc> │ │ │ │ + b 9a7e10 <__cxa_atexit@plt+0x99be6c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c282a0 <__cxa_atexit@plt+0xc1c2fc> │ │ │ │ + b 9a7e10 <__cxa_atexit@plt+0x99be6c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c7148c <__cxa_atexit@plt+0xc654e8> │ │ │ │ + b 9f0ffc <__cxa_atexit@plt+0x9e5058> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c7148c <__cxa_atexit@plt+0xc654e8> │ │ │ │ + b 9f0ffc <__cxa_atexit@plt+0x9e5058> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c5fefc <__cxa_atexit@plt+0xc53f58> │ │ │ │ + b 9dfa6c <__cxa_atexit@plt+0x9d3ac8> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c5fefc <__cxa_atexit@plt+0xc53f58> │ │ │ │ + b 9dfa6c <__cxa_atexit@plt+0x9d3ac8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 12e8b8c <__cxa_atexit@plt+0x12dcbe8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 12e8b8c <__cxa_atexit@plt+0x12dcbe8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c0c4f8 <__cxa_atexit@plt+0xc00554> │ │ │ │ + b 98c068 <__cxa_atexit@plt+0x9800c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c0c4f8 <__cxa_atexit@plt+0xc00554> │ │ │ │ + b 98c068 <__cxa_atexit@plt+0x9800c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 12e74fc <__cxa_atexit@plt+0x12db558> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -327228,23 +327228,23 @@ │ │ │ │ @ instruction: 0x01ad17b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c72eec <__cxa_atexit@plt+0xc66f48> │ │ │ │ + b 9f2a5c <__cxa_atexit@plt+0x9e6ab8> │ │ │ │ @ instruction: 0x01ad178c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c73350 <__cxa_atexit@plt+0xc673ac> │ │ │ │ + b 9f2ec0 <__cxa_atexit@plt+0x9e6f1c> │ │ │ │ @ instruction: 0x01ad1680 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -327962,15 +327962,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14c420 <__cxa_atexit@plt+0x14047c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c73750 <__cxa_atexit@plt+0xc677ac> │ │ │ │ + b 9f32c0 <__cxa_atexit@plt+0x9e731c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ad0bec │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -327980,15 +327980,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14c468 <__cxa_atexit@plt+0x1404c4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c73024 <__cxa_atexit@plt+0xc67080> │ │ │ │ + b 9f2b94 <__cxa_atexit@plt+0x9e6bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -330633,23 +330633,23 @@ │ │ │ │ @ instruction: 0x01ace3e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c61784 <__cxa_atexit@plt+0xc557e0> │ │ │ │ + b 9e12f4 <__cxa_atexit@plt+0x9d5350> │ │ │ │ @ instruction: 0x01ace3b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c61be8 <__cxa_atexit@plt+0xc55c44> │ │ │ │ + b 9e1758 <__cxa_atexit@plt+0x9d57b4> │ │ │ │ @ instruction: 0x01ace2bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -331367,15 +331367,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14f954 <__cxa_atexit@plt+0x1439b0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c61fe8 <__cxa_atexit@plt+0xc56044> │ │ │ │ + b 9e1b58 <__cxa_atexit@plt+0x9d5bb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01acd818 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -331385,15 +331385,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 14f99c <__cxa_atexit@plt+0x1439f8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c618bc <__cxa_atexit@plt+0xc55918> │ │ │ │ + b 9e142c <__cxa_atexit@plt+0x9d5488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -332856,15 +332856,15 @@ │ │ │ │ bhi 151098 <__cxa_atexit@plt+0x1450f4> │ │ │ │ ldr sl, [pc, #40] @ 1510ac <__cxa_atexit@plt+0x145108> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #32] @ 1510b0 <__cxa_atexit@plt+0x14510c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b c11094 <__cxa_atexit@plt+0xc050f0> │ │ │ │ + b 990c04 <__cxa_atexit@plt+0x984c60> │ │ │ │ ldr r7, [pc, #20] @ 1510b4 <__cxa_atexit@plt+0x145110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq ip, [ip, r0]! │ │ │ │ @ instruction: 0x01bfa6b0 │ │ │ │ @@ -333218,15 +333218,15 @@ │ │ │ │ ldr sl, [pc, #40] @ 151650 <__cxa_atexit@plt+0x1456ac> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r3] │ │ │ │ ldr r5, [pc, #32] @ 151654 <__cxa_atexit@plt+0x1456b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b c11094 <__cxa_atexit@plt+0xc050f0> │ │ │ │ + b 990c04 <__cxa_atexit@plt+0x984c60> │ │ │ │ ldr r7, [pc, #16] @ 151658 <__cxa_atexit@plt+0x1456b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01acbc4c │ │ │ │ @ instruction: 0x01bfa10c │ │ │ │ @ instruction: 0x01acbc3c │ │ │ │ @@ -333265,36 +333265,36 @@ │ │ │ │ ldr sl, [pc, #40] @ 15170c <__cxa_atexit@plt+0x145768> │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r3] │ │ │ │ ldr r5, [pc, #32] @ 151710 <__cxa_atexit@plt+0x14576c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b c11094 <__cxa_atexit@plt+0xc050f0> │ │ │ │ + b 990c04 <__cxa_atexit@plt+0x984c60> │ │ │ │ ldr r7, [pc, #16] @ 151714 <__cxa_atexit@plt+0x145770> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01acbb90 │ │ │ │ @ instruction: 0x01bfa050 │ │ │ │ @ instruction: 0x01acbb80 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c10fc8 <__cxa_atexit@plt+0xc05024> │ │ │ │ + b 990b38 <__cxa_atexit@plt+0x984b94> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c1100c <__cxa_atexit@plt+0xc05068> │ │ │ │ + b 990b7c <__cxa_atexit@plt+0x984bd8> │ │ │ │ @ instruction: 0x01acbac8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -333908,15 +333908,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 152108 <__cxa_atexit@plt+0x146164> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c114b0 <__cxa_atexit@plt+0xc0550c> │ │ │ │ + b 991020 <__cxa_atexit@plt+0x98507c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -333925,15 +333925,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 15214c <__cxa_atexit@plt+0x1461a8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c11094 <__cxa_atexit@plt+0xc050f0> │ │ │ │ + b 990c04 <__cxa_atexit@plt+0x984c60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -337221,23 +337221,23 @@ │ │ │ │ @ instruction: 0x01ac7f00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c1f118 <__cxa_atexit@plt+0xc13174> │ │ │ │ + b 99ec88 <__cxa_atexit@plt+0x992ce4> │ │ │ │ ldrdeq r7, [ip, r4]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b c1f70c <__cxa_atexit@plt+0xc13768> │ │ │ │ + b 99f27c <__cxa_atexit@plt+0x9932d8> │ │ │ │ @ instruction: 0x01ac7dc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -338004,15 +338004,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 156108 <__cxa_atexit@plt+0x14a164> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c1fb58 <__cxa_atexit@plt+0xc13bb4> │ │ │ │ + b 99f6c8 <__cxa_atexit@plt+0x993724> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01ac7270 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -338022,15 +338022,15 @@ │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 156150 <__cxa_atexit@plt+0x14a1ac> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b c1f2b4 <__cxa_atexit@plt+0xc13310> │ │ │ │ + b 99ee24 <__cxa_atexit@plt+0x992e80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -343678,15 +343678,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r7, #2] │ │ │ │ stmib r3, {r5, r8} │ │ │ │ str r0, [r2] │ │ │ │ sub r9, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 7b5b64 <__cxa_atexit@plt+0x7a9bc0> │ │ │ │ + b 7e6b14 <__cxa_atexit@plt+0x7dab70> │ │ │ │ mov r6, r3 │ │ │ │ b 15b9c0 <__cxa_atexit@plt+0x14fa1c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -345611,20 +345611,20 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 15d7e4 <__cxa_atexit@plt+0x151840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 7b5b64 <__cxa_atexit@plt+0x7a9bc0> │ │ │ │ + b 7e6b14 <__cxa_atexit@plt+0x7dab70> │ │ │ │ @ instruction: 0x01bee058 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 7b5118 <__cxa_atexit@plt+0x7a9174> │ │ │ │ + b 7e60c8 <__cxa_atexit@plt+0x7da124> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15d818 <__cxa_atexit@plt+0x151874> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -347918,15 +347918,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15fbf0 <__cxa_atexit@plt+0x153c4c> │ │ │ │ ldr r2, [pc, #36] @ 15fc08 <__cxa_atexit@plt+0x153c64> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 7bb440 <__cxa_atexit@plt+0x7af49c> │ │ │ │ + b 7ec3f0 <__cxa_atexit@plt+0x7e044c> │ │ │ │ ldr r7, [pc, #20] @ 15fc0c <__cxa_atexit@plt+0x153c68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @@ -347965,15 +347965,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15fcac <__cxa_atexit@plt+0x153d08> │ │ │ │ ldr r2, [pc, #36] @ 15fcc4 <__cxa_atexit@plt+0x153d20> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 7bb440 <__cxa_atexit@plt+0x7af49c> │ │ │ │ + b 7ec3f0 <__cxa_atexit@plt+0x7e044c> │ │ │ │ ldr r7, [pc, #20] @ 15fcc8 <__cxa_atexit@plt+0x153d24> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @@ -347994,15 +347994,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 15fd20 <__cxa_atexit@plt+0x153d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 15fd24 <__cxa_atexit@plt+0x153d80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r3, #1 │ │ │ │ - b 7b5b64 <__cxa_atexit@plt+0x7a9bc0> │ │ │ │ + b 7e6b14 <__cxa_atexit@plt+0x7dab70> │ │ │ │ @ instruction: 0x01abda7c │ │ │ │ @ instruction: 0x01bebb20 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -351455,15 +351455,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 163334 <__cxa_atexit@plt+0x157390> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 7bb440 <__cxa_atexit@plt+0x7af49c> │ │ │ │ + b 7ec3f0 <__cxa_atexit@plt+0x7e044c> │ │ │ │ @ instruction: 0x01aba4c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -364361,15 +364361,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16fcdc <__cxa_atexit@plt+0x163d38> │ │ │ │ ldr r2, [pc, #36] @ 16fcf4 <__cxa_atexit@plt+0x163d50> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 75a8c8 <__cxa_atexit@plt+0x74e924> │ │ │ │ + b 78b878 <__cxa_atexit@plt+0x77f8d4> │ │ │ │ ldr r7, [pc, #20] @ 16fcf8 <__cxa_atexit@plt+0x163d54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @@ -364408,15 +364408,15 @@ │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16fd98 <__cxa_atexit@plt+0x163df4> │ │ │ │ ldr r2, [pc, #36] @ 16fdb0 <__cxa_atexit@plt+0x163e0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 75a8c8 <__cxa_atexit@plt+0x74e924> │ │ │ │ + b 78b878 <__cxa_atexit@plt+0x77f8d4> │ │ │ │ ldr r7, [pc, #20] @ 16fdb4 <__cxa_atexit@plt+0x163e10> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @@ -368120,15 +368120,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 173798 <__cxa_atexit@plt+0x1677f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 75a8c8 <__cxa_atexit@plt+0x74e924> │ │ │ │ + b 78b878 <__cxa_atexit@plt+0x77f8d4> │ │ │ │ @ instruction: 0x01aaa36c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -428736,71 +428736,71 @@ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, sl │ │ │ │ mov r8, r9 │ │ │ │ ldr sl, [r5], #4 │ │ │ │ mov r9, r3 │ │ │ │ - b bf97a4 <__cxa_atexit@plt+0xbed800> │ │ │ │ + b 979314 <__cxa_atexit@plt+0x96d370> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, sl │ │ │ │ mov r8, r9 │ │ │ │ ldr sl, [r5], #4 │ │ │ │ mov r9, r3 │ │ │ │ - b bf97a4 <__cxa_atexit@plt+0xbed800> │ │ │ │ + b 979314 <__cxa_atexit@plt+0x96d370> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c27cb0 <__cxa_atexit@plt+0xc1bd0c> │ │ │ │ + b 9a7820 <__cxa_atexit@plt+0x99b87c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c27cb0 <__cxa_atexit@plt+0xc1bd0c> │ │ │ │ + b 9a7820 <__cxa_atexit@plt+0x99b87c> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c3c7cc <__cxa_atexit@plt+0xc30828> │ │ │ │ + b 9bc33c <__cxa_atexit@plt+0x9b0398> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c3c7cc <__cxa_atexit@plt+0xc30828> │ │ │ │ + b 9bc33c <__cxa_atexit@plt+0x9b0398> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c34994 <__cxa_atexit@plt+0xc289f0> │ │ │ │ + b 9b4504 <__cxa_atexit@plt+0x9a8560> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c34994 <__cxa_atexit@plt+0xc289f0> │ │ │ │ + b 9b4504 <__cxa_atexit@plt+0x9a8560> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c4eb98 <__cxa_atexit@plt+0xc42bf4> │ │ │ │ + b 9ce708 <__cxa_atexit@plt+0x9c2764> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c4eb98 <__cxa_atexit@plt+0xc42bf4> │ │ │ │ + b 9ce708 <__cxa_atexit@plt+0x9c2764> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c48b48 <__cxa_atexit@plt+0xc3cba4> │ │ │ │ + b 9c86b8 <__cxa_atexit@plt+0x9bc714> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c48b48 <__cxa_atexit@plt+0xc3cba4> │ │ │ │ + b 9c86b8 <__cxa_atexit@plt+0x9bc714> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c7623c <__cxa_atexit@plt+0xc6a298> │ │ │ │ + b 9f5dac <__cxa_atexit@plt+0x9e9e08> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c7623c <__cxa_atexit@plt+0xc6a298> │ │ │ │ + b 9f5dac <__cxa_atexit@plt+0x9e9e08> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aebcc <__cxa_atexit@plt+0x1a2c28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -429633,19 +429633,19 @@ │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0x01b9c044 │ │ │ │ @ instruction: 0x01a6ef3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c64970 <__cxa_atexit@plt+0xc589cc> │ │ │ │ + b 9e44e0 <__cxa_atexit@plt+0x9d853c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c64970 <__cxa_atexit@plt+0xc589cc> │ │ │ │ + b 9e44e0 <__cxa_atexit@plt+0x9d853c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1af920 <__cxa_atexit@plt+0x1a397c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -430447,19 +430447,19 @@ │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ @ instruction: 0x01b9b38c │ │ │ │ @ instruction: 0x01a6e298 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c0c19c <__cxa_atexit@plt+0xc001f8> │ │ │ │ + b 98bd0c <__cxa_atexit@plt+0x97fd68> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c0c19c <__cxa_atexit@plt+0xc001f8> │ │ │ │ + b 98bd0c <__cxa_atexit@plt+0x97fd68> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b05c4 <__cxa_atexit@plt+0x1a4620> │ │ │ │ ldr r2, [pc, #44] @ 1b05cc <__cxa_atexit@plt+0x1a4628> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -430763,19 +430763,19 @@ │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0x01b9ae9c │ │ │ │ @ instruction: 0x01a6ddbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c18240 <__cxa_atexit@plt+0xc0c29c> │ │ │ │ + b 997db0 <__cxa_atexit@plt+0x98be0c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b c18240 <__cxa_atexit@plt+0xc0c29c> │ │ │ │ + b 997db0 <__cxa_atexit@plt+0x98be0c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 159aa3c <__cxa_atexit@plt+0x158ea98> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -431389,15 +431389,15 @@ │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0x01b9a258 │ │ │ │ @ instruction: 0x01a6d410 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 74ffb4 <__cxa_atexit@plt+0x744010> │ │ │ │ + b 780f64 <__cxa_atexit@plt+0x774fc0> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b d3b4bc <__cxa_atexit@plt+0xd2f518> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -440039,30 +440039,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 1b9b54 <__cxa_atexit@plt+0x1adbb0> │ │ │ │ ldr r3, [pc, #40] @ 1b9b70 <__cxa_atexit@plt+0x1adbcc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b91964 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9b90 <__cxa_atexit@plt+0x1adbec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -440128,30 +440128,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 1b9cb8 <__cxa_atexit@plt+0x1add14> │ │ │ │ ldr r3, [pc, #40] @ 1b9cd4 <__cxa_atexit@plt+0x1add30> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b91800 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9cf4 <__cxa_atexit@plt+0x1add50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -440261,15 +440261,15 @@ │ │ │ │ sub r0, r5, #4 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r5, [pc, #32] @ 1b9ee0 <__cxa_atexit@plt+0x1adf3c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 90004c <__cxa_atexit@plt+0x8f40a8> │ │ │ │ + b a1ea48 <__cxa_atexit@plt+0xa12aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x01a65048 │ │ │ │ @ instruction: 0x01a65030 │ │ │ │ @@ -440298,15 +440298,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 1b9f70 <__cxa_atexit@plt+0x1adfcc> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r8, ip} │ │ │ │ add r8, r0, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 90004c <__cxa_atexit@plt+0x8f40a8> │ │ │ │ + b a1ea48 <__cxa_atexit@plt+0xa12aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0x01a64fc0 │ │ │ │ @ instruction: 0x01a64fa0 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ @@ -440322,15 +440322,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [pc, #20] @ 1b9fc0 <__cxa_atexit@plt+0x1ae01c> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r0, r3, r8} │ │ │ │ add r8, r1, #2 │ │ │ │ - b 90004c <__cxa_atexit@plt+0x8f40a8> │ │ │ │ + b a1ea48 <__cxa_atexit@plt+0xa12aa4> │ │ │ │ @ instruction: 0x01a64f5c │ │ │ │ @ instruction: 0x01a64f4c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -440378,15 +440378,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1ba0b4 <__cxa_atexit@plt+0x1ae110> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 9ad22c <__cxa_atexit@plt+0x9a1288> │ │ │ │ + b acbc28 <__cxa_atexit@plt+0xabfc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strexdeq r4, r8, [r6] │ │ │ │ @ instruction: 0x01b91428 │ │ │ │ @ instruction: 0x01a64f7c │ │ │ │ @@ -440561,15 +440561,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1ba394 <__cxa_atexit@plt+0x1ae3f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b a2699c <__cxa_atexit@plt+0xa1a9f8> │ │ │ │ + b b45398 <__cxa_atexit@plt+0xb393f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a64d00 │ │ │ │ @ instruction: 0x01b91154 │ │ │ │ @ instruction: 0x01b915ac │ │ │ │ @@ -440857,30 +440857,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 1ba81c <__cxa_atexit@plt+0x1ae878> │ │ │ │ ldr r3, [pc, #40] @ 1ba838 <__cxa_atexit@plt+0x1ae894> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b90c9c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ba858 <__cxa_atexit@plt+0x1ae8b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -441017,15 +441017,15 @@ │ │ │ │ bhi 1baa9c <__cxa_atexit@plt+0x1aeaf8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1baaa4 <__cxa_atexit@plt+0x1aeb00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9e12e8 <__cxa_atexit@plt+0x9d5344> │ │ │ │ + b affce4 <__cxa_atexit@plt+0xaf3d40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b90a0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -441114,15 +441114,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1bac2c <__cxa_atexit@plt+0x1aec88> │ │ │ │ ldr r2, [pc, #64] @ 1bac50 <__cxa_atexit@plt+0x1aecac> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r0, r9} │ │ │ │ str r7, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -441150,29 +441150,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1bacb0 <__cxa_atexit@plt+0x1aed0c> │ │ │ │ ldr r3, [pc, #32] @ 1bacc0 <__cxa_atexit@plt+0x1aed1c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1bace8 <__cxa_atexit@plt+0x1aed44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 1bad8c <__cxa_atexit@plt+0x1aede8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -441301,15 +441301,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1baf2c <__cxa_atexit@plt+0x1aef88> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrd r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ strd r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b a4d730 <__cxa_atexit@plt+0xa4178c> │ │ │ │ + b b6c12c <__cxa_atexit@plt+0xb60188> │ │ │ │ ldr r2, [pc, #40] @ 1baf3c <__cxa_atexit@plt+0x1aef98> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 1baf2c <__cxa_atexit@plt+0x1aef88> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -441325,15 +441325,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b a4d730 <__cxa_atexit@plt+0xa4178c> │ │ │ │ + b b6c12c <__cxa_atexit@plt+0xb60188> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 177f774 <__cxa_atexit@plt+0x17737d0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -442913,30 +442913,30 @@ │ │ │ │ stmib r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 1bc83c <__cxa_atexit@plt+0x1b0898> │ │ │ │ ldr r3, [pc, #40] @ 1bc858 <__cxa_atexit@plt+0x1b08b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b8ec7c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bc878 <__cxa_atexit@plt+0x1b08d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -443024,15 +443024,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ ldr r5, [pc, #48] @ 1bca1c <__cxa_atexit@plt+0x1b0a78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -443345,15 +443345,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #60] @ 1bcf40 <__cxa_atexit@plt+0x1b0f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -443383,15 +443383,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 1bcfb0 <__cxa_atexit@plt+0x1b100c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @@ -443450,15 +443450,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #60] @ 1bd0e4 <__cxa_atexit@plt+0x1b1140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -443488,15 +443488,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 1bd154 <__cxa_atexit@plt+0x1b11b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @@ -443566,15 +443566,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #60] @ 1bd2b4 <__cxa_atexit@plt+0x1b1310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -443604,15 +443604,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 1bd324 <__cxa_atexit@plt+0x1b1380> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ @@ -443630,15 +443630,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 1bd38c <__cxa_atexit@plt+0x1b13e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @@ -447168,15 +447168,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c0ab8 <__cxa_atexit@plt+0x1b4b14> │ │ │ │ ldr r2, [pc, #32] @ 1c0ac8 <__cxa_atexit@plt+0x1b4b24> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldr r7, [pc, #12] @ 1c0acc <__cxa_atexit@plt+0x1b4b28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01a5e794 │ │ │ │ @ instruction: 0x01a5e774 │ │ │ │ @@ -447301,15 +447301,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [sl, #3] │ │ │ │ ldr r9, [sl, #7] │ │ │ │ ldr r3, [sl, #11] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1c0cf4 <__cxa_atexit@plt+0x1b4d50> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -447321,15 +447321,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c0d1c <__cxa_atexit@plt+0x1b4d78> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x01a5e548 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r5, [pc, #92] @ 1c0d98 <__cxa_atexit@plt+0x1b4df4> │ │ │ │ @@ -448388,15 +448388,15 @@ │ │ │ │ ldr r1, [pc, #52] @ 1c1de4 <__cxa_atexit@plt+0x1b5e40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r2, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 9ab1d0 <__cxa_atexit@plt+0x99f22c> │ │ │ │ + b ac9bcc <__cxa_atexit@plt+0xabdc28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a5d854 │ │ │ │ @ instruction: 0x01a5d6c4 │ │ │ │ @ instruction: 0x01a5d858 │ │ │ │ @@ -448583,15 +448583,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 1c20e8 <__cxa_atexit@plt+0x1b6144> │ │ │ │ add r0, fp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ rsb r3, r0, #0 │ │ │ │ cmp sl, r3 │ │ │ │ bge 1c20f0 <__cxa_atexit@plt+0x1b614c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ b 1c2114 <__cxa_atexit@plt+0x1b6170> │ │ │ │ cmn sl, #1 │ │ │ │ ble 1c2108 <__cxa_atexit@plt+0x1b6164> │ │ │ │ @@ -448674,15 +448674,15 @@ │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0x01b892dc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 8df2a4 <__cxa_atexit@plt+0x8d3300> │ │ │ │ + b 9fdca0 <__cxa_atexit@plt+0x9f1cfc> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1c2324 <__cxa_atexit@plt+0x1b6380> │ │ │ │ @@ -451194,15 +451194,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r6, #8] │ │ │ │ add r8, r6, #12 │ │ │ │ stm r8, {r0, r3, sl, lr} │ │ │ │ str r6, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r2 │ │ │ │ - b 9e66f4 <__cxa_atexit@plt+0x9da750> │ │ │ │ + b b050f0 <__cxa_atexit@plt+0xaf914c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ @@ -451239,15 +451239,15 @@ │ │ │ │ ldr lr, [pc, #44] @ 1c4a68 <__cxa_atexit@plt+0x1b8ac4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r9, [r3, #8] │ │ │ │ add r8, r3, #12 │ │ │ │ stm r8, {r0, r2, sl, lr} │ │ │ │ str r3, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - b 9e66f4 <__cxa_atexit@plt+0x9da750> │ │ │ │ + b b050f0 <__cxa_atexit@plt+0xaf914c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0x01b86b48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -451348,15 +451348,15 @@ │ │ │ │ @ instruction: 0x01a5ab9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c4c08 <__cxa_atexit@plt+0x1b8c64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01a5ab78 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 1c4c48 <__cxa_atexit@plt+0x1b8ca4> │ │ │ │ add sl, r6, #8 │ │ │ │ @@ -452255,15 +452255,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1c5a4c <__cxa_atexit@plt+0x1b9aa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a59e74 │ │ │ │ @ instruction: 0x01a59a08 │ │ │ │ @ instruction: 0x01b85a94 │ │ │ │ @@ -452683,15 +452683,15 @@ │ │ │ │ ldr r6, [pc, #192] @ 1c618c <__cxa_atexit@plt+0x1ba1e8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [pc, #188] @ 1c6190 <__cxa_atexit@plt+0x1ba1ec> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldrb r1, [r2, #-2] │ │ │ │ cmp r1, #191 @ 0xbf │ │ │ │ bls 1c6108 <__cxa_atexit@plt+0x1ba164> │ │ │ │ add r7, r7, r1, lsl #6 │ │ │ │ ldr r2, [pc, #136] @ 1c6184 <__cxa_atexit@plt+0x1ba1e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -457362,15 +457362,15 @@ │ │ │ │ ldr r2, [r3, #14] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1caa24 <__cxa_atexit@plt+0x1bea80> │ │ │ │ ldr r0, [r3, #2] │ │ │ │ ldr r1, [r3, #10] │ │ │ │ add r0, r0, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ rsb r3, r0, #0 │ │ │ │ adds r0, r8, r3 │ │ │ │ adc r1, sl, r3, asr #31 │ │ │ │ str fp, [r5] │ │ │ │ strd r0, [r9] │ │ │ │ tst r7, #3 │ │ │ │ beq 1caa70 <__cxa_atexit@plt+0x1beacc> │ │ │ │ @@ -457390,15 +457390,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ str r6, [r5, #20] │ │ │ │ subs r0, r8, r0 │ │ │ │ sbc r1, sl, r1 │ │ │ │ strd r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b a4cc58 <__cxa_atexit@plt+0xa40cb4> │ │ │ │ + b b6b654 <__cxa_atexit@plt+0xb5f6b0> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ @@ -458433,15 +458433,15 @@ │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [pc, #32] @ 1cbac8 <__cxa_atexit@plt+0x1bfb24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x01b7f9f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -458565,15 +458565,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 1cbce0 <__cxa_atexit@plt+0x1bfd3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 9ad22c <__cxa_atexit@plt+0x9a1288> │ │ │ │ + b acbc28 <__cxa_atexit@plt+0xabfc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a5425c │ │ │ │ @ instruction: 0x01b7f7fc │ │ │ │ @ instruction: 0x01a54240 │ │ │ │ @@ -459097,15 +459097,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr ip, [sp, #12] │ │ │ │ rsb r3, r0, #0 │ │ │ │ asr r2, r3, #31 │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl, fp} │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -459212,15 +459212,15 @@ │ │ │ │ blt 1cc778 <__cxa_atexit@plt+0x1c07d4> │ │ │ │ cmp sl, ip │ │ │ │ ble 1cc7c8 <__cxa_atexit@plt+0x1c0824> │ │ │ │ add r0, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, ip │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ cmp r0, sl │ │ │ │ bge 1cc804 <__cxa_atexit@plt+0x1c0860> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 1cc898 <__cxa_atexit@plt+0x1c08f4> │ │ │ │ ldr r3, [pc, #580] @ 1cc944 <__cxa_atexit@plt+0x1c09a0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #576] @ 1cc948 <__cxa_atexit@plt+0x1c09a4> │ │ │ │ @@ -459669,15 +459669,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1cce24 <__cxa_atexit@plt+0x1c0e80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a531e4 │ │ │ │ @ instruction: 0x01a52630 │ │ │ │ @ instruction: 0x01b7e6bc │ │ │ │ @@ -460878,15 +460878,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1ce108 <__cxa_atexit@plt+0x1c2164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a52030 │ │ │ │ strexdeq r1, r4, [r5] │ │ │ │ @ instruction: 0x01b7d3d8 │ │ │ │ @@ -461384,15 +461384,15 @@ │ │ │ │ bhi 1ce8d8 <__cxa_atexit@plt+0x1c2934> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1ce8e0 <__cxa_atexit@plt+0x1c293c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a5852c <__cxa_atexit@plt+0xa4c588> │ │ │ │ + b b76f28 <__cxa_atexit@plt+0xb6af84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b7cbcc │ │ │ │ @ instruction: 0x01a51868 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -461400,15 +461400,15 @@ │ │ │ │ bhi 1ce918 <__cxa_atexit@plt+0x1c2974> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1ce920 <__cxa_atexit@plt+0x1c297c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 9fa210 <__cxa_atexit@plt+0x9ee26c> │ │ │ │ + b b18c0c <__cxa_atexit@plt+0xb0cc68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b7cb8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -462206,25 +462206,25 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1cf5b0 <__cxa_atexit@plt+0x1c360c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b a1d248 <__cxa_atexit@plt+0xa112a4> │ │ │ │ + b b3bc44 <__cxa_atexit@plt+0xb2fca0> │ │ │ │ @ instruction: 0x01a50c30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1cf5d8 <__cxa_atexit@plt+0x1c3634> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b a1d248 <__cxa_atexit@plt+0xa112a4> │ │ │ │ + b b3bc44 <__cxa_atexit@plt+0xb2fca0> │ │ │ │ @ instruction: 0x01a50c58 │ │ │ │ @ instruction: 0x01a50ca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1cf63c <__cxa_atexit@plt+0x1c3698> │ │ │ │ @@ -462239,15 +462239,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1cf64c <__cxa_atexit@plt+0x1c36a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b a24908 <__cxa_atexit@plt+0xa18964> │ │ │ │ + b b43304 <__cxa_atexit@plt+0xb37360> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a50c68 │ │ │ │ @ instruction: 0x01a4fe08 │ │ │ │ @ instruction: 0x01b7be94 │ │ │ │ @@ -462617,15 +462617,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1cfc34 <__cxa_atexit@plt+0x1c3c90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b a24908 <__cxa_atexit@plt+0xa18964> │ │ │ │ + b b43304 <__cxa_atexit@plt+0xb37360> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a50704 │ │ │ │ @ instruction: 0x01a50468 │ │ │ │ @ instruction: 0x01b7b8ac │ │ │ │ @@ -464394,15 +464394,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r8, r9 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ mov r6, r3 │ │ │ │ b 1d17f0 <__cxa_atexit@plt+0x1c584c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1d1800 <__cxa_atexit@plt+0x1c585c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -466353,15 +466353,15 @@ │ │ │ │ bhi 1d367c <__cxa_atexit@plt+0x1c76d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1d3684 <__cxa_atexit@plt+0x1c76e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b77e2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -467073,15 +467073,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r1, [pc, #32] @ 1d41c8 <__cxa_atexit@plt+0x1c8224> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01b772f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -467799,15 +467799,15 @@ │ │ │ │ ldr r2, [r3, #14] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1d4d40 <__cxa_atexit@plt+0x1c8d9c> │ │ │ │ ldr r0, [r3, #2] │ │ │ │ ldr r1, [r3, #10] │ │ │ │ add r0, r0, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ rsb r2, r0, #0 │ │ │ │ adds r3, r9, r2 │ │ │ │ adc r2, fp, r2, asr #31 │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ @@ -468290,15 +468290,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1d54d8 <__cxa_atexit@plt+0x1c9534> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a4a468 │ │ │ │ @ instruction: 0x01a49f3c │ │ │ │ @ instruction: 0x01b76008 │ │ │ │ @@ -468342,15 +468342,15 @@ │ │ │ │ beq 1d55e8 <__cxa_atexit@plt+0x1c9644> │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, lr, #8 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ rsb r3, r0, #0 │ │ │ │ asr r2, r3, #31 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r2, r9, fp} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -468399,15 +468399,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, lr │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ cmp sl, r0 │ │ │ │ ble 1d5704 <__cxa_atexit@plt+0x1c9760> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 1d5704 <__cxa_atexit@plt+0x1c9760> │ │ │ │ ldr r7, [pc, #212] @ 1d5760 <__cxa_atexit@plt+0x1c97bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r3, sl, r0 │ │ │ │ @@ -468439,15 +468439,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, fp │ │ │ │ b 1d5544 <__cxa_atexit@plt+0x1c95a0> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr r8, [pc, #72] @ 1d5758 <__cxa_atexit@plt+0x1c97b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9ccf9c <__cxa_atexit@plt+0x9c0ff8> │ │ │ │ + b aeb998 <__cxa_atexit@plt+0xadf9f4> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -468500,15 +468500,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 1d5824 <__cxa_atexit@plt+0x1c9880> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 1d5828 <__cxa_atexit@plt+0x1c9884> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b a34dcc <__cxa_atexit@plt+0xa28e28> │ │ │ │ + b b537c8 <__cxa_atexit@plt+0xb47824> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0x01b75cc4 │ │ │ │ @@ -468520,15 +468520,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1d5858 <__cxa_atexit@plt+0x1c98b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 1d585c <__cxa_atexit@plt+0x1c98b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b a34dcc <__cxa_atexit@plt+0xa28e28> │ │ │ │ + b b537c8 <__cxa_atexit@plt+0xb47824> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01a4ad00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -469147,15 +469147,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 1d6308 <__cxa_atexit@plt+0x1ca364> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #248] @ 1d6324 <__cxa_atexit@plt+0x1ca380> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -469176,15 +469176,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 1d6314 <__cxa_atexit@plt+0x1ca370> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 1d6310 <__cxa_atexit@plt+0x1ca36c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -469193,15 +469193,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #56] @ 1d631c <__cxa_atexit@plt+0x1ca378> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -469263,15 +469263,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d63f4 <__cxa_atexit@plt+0x1ca450> │ │ │ │ ldr r0, [pc, #76] @ 1d6430 <__cxa_atexit@plt+0x1ca48c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -469302,15 +469302,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d6490 <__cxa_atexit@plt+0x1ca4ec> │ │ │ │ ldr r0, [pc, #68] @ 1d64c4 <__cxa_atexit@plt+0x1ca520> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -469339,15 +469339,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d6524 <__cxa_atexit@plt+0x1ca580> │ │ │ │ ldr r0, [pc, #84] @ 1d6568 <__cxa_atexit@plt+0x1ca5c4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -469653,15 +469653,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 1d6af0 <__cxa_atexit@plt+0x1cab4c> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #248] @ 1d6b0c <__cxa_atexit@plt+0x1cab68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -469682,15 +469682,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 1d6afc <__cxa_atexit@plt+0x1cab58> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 1d6af8 <__cxa_atexit@plt+0x1cab54> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -469699,15 +469699,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #56] @ 1d6b04 <__cxa_atexit@plt+0x1cab60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -469769,15 +469769,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d6bdc <__cxa_atexit@plt+0x1cac38> │ │ │ │ ldr r0, [pc, #76] @ 1d6c18 <__cxa_atexit@plt+0x1cac74> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -469808,15 +469808,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d6c78 <__cxa_atexit@plt+0x1cacd4> │ │ │ │ ldr r0, [pc, #68] @ 1d6cac <__cxa_atexit@plt+0x1cad08> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -469845,15 +469845,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d6d0c <__cxa_atexit@plt+0x1cad68> │ │ │ │ ldr r0, [pc, #84] @ 1d6d50 <__cxa_atexit@plt+0x1cadac> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -470158,15 +470158,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 1d72d4 <__cxa_atexit@plt+0x1cb330> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #248] @ 1d72f0 <__cxa_atexit@plt+0x1cb34c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -470187,15 +470187,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 1d72e0 <__cxa_atexit@plt+0x1cb33c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 1d72dc <__cxa_atexit@plt+0x1cb338> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -470204,15 +470204,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #56] @ 1d72e8 <__cxa_atexit@plt+0x1cb344> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -470274,15 +470274,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d73c0 <__cxa_atexit@plt+0x1cb41c> │ │ │ │ ldr r0, [pc, #76] @ 1d73fc <__cxa_atexit@plt+0x1cb458> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -470313,15 +470313,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d745c <__cxa_atexit@plt+0x1cb4b8> │ │ │ │ ldr r0, [pc, #68] @ 1d7490 <__cxa_atexit@plt+0x1cb4ec> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -470350,15 +470350,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1d74f0 <__cxa_atexit@plt+0x1cb54c> │ │ │ │ ldr r0, [pc, #84] @ 1d7534 <__cxa_atexit@plt+0x1cb590> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -470598,15 +470598,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1d78e4 <__cxa_atexit@plt+0x1cb940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r8, #10 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x01b73bf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -470876,15 +470876,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 1d7afc <__cxa_atexit@plt+0x1cbb58> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9b20 <__cxa_atexit@plt+0x9ddb7c> │ │ │ │ + b b0851c <__cxa_atexit@plt+0xafc578> │ │ │ │ @ instruction: 0x01a488a4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d7dbc <__cxa_atexit@plt+0x1cbe18> │ │ │ │ @@ -471000,15 +471000,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 1d7f2c <__cxa_atexit@plt+0x1cbf88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r8, #32 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x01b735ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -471178,15 +471178,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1d81f4 <__cxa_atexit@plt+0x1cc250> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #44] @ 1d8214 <__cxa_atexit@plt+0x1cc270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -471198,15 +471198,15 @@ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x01b7366c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ @ instruction: 0x01a483cc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1d82c4 <__cxa_atexit@plt+0x1cc320> │ │ │ │ @@ -472123,15 +472123,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 1d90bc <__cxa_atexit@plt+0x1cd118> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, sl │ │ │ │ - b a2699c <__cxa_atexit@plt+0xa1a9f8> │ │ │ │ + b b45398 <__cxa_atexit@plt+0xb393f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a475c4 │ │ │ │ @ instruction: 0x01b7242c │ │ │ │ @ instruction: 0x01b72884 │ │ │ │ @@ -473464,15 +473464,15 @@ │ │ │ │ bge 1da5e4 <__cxa_atexit@plt+0x1ce640> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r2, #8 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ cmp sl, r0 │ │ │ │ ble 1da5e4 <__cxa_atexit@plt+0x1ce640> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 1da5e4 <__cxa_atexit@plt+0x1ce640> │ │ │ │ ldr r7, [pc, #100] @ 1da614 <__cxa_atexit@plt+0x1ce670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ sub r3, sl, r0 │ │ │ │ @@ -473487,15 +473487,15 @@ │ │ │ │ str r3, [r6, #20] │ │ │ │ sub r7, r8, #14 │ │ │ │ mov r6, r8 │ │ │ │ bx r1 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r8, [pc, #32] @ 1da610 <__cxa_atexit@plt+0x1ce66c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9ccf9c <__cxa_atexit@plt+0x9c0ff8> │ │ │ │ + b aeb998 <__cxa_atexit@plt+0xadf9f4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -473607,15 +473607,15 @@ │ │ │ │ ldr r7, [pc, #64] @ 1da7fc <__cxa_atexit@plt+0x1ce858> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #56] @ 1da800 <__cxa_atexit@plt+0x1ce85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b a34dcc <__cxa_atexit@plt+0xa28e28> │ │ │ │ + b b537c8 <__cxa_atexit@plt+0xb47824> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1da804 <__cxa_atexit@plt+0x1ce860> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -473631,15 +473631,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1da834 <__cxa_atexit@plt+0x1ce890> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1da838 <__cxa_atexit@plt+0x1ce894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b a34dcc <__cxa_atexit@plt+0xa28e28> │ │ │ │ + b b537c8 <__cxa_atexit@plt+0xb47824> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01b7111c │ │ │ │ @ instruction: 0x01a45e88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -479121,15 +479121,15 @@ │ │ │ │ bhi 1dfdfc <__cxa_atexit@plt+0x1d3e58> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1dfe04 <__cxa_atexit@plt+0x1d3e60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 925f6c <__cxa_atexit@plt+0x919fc8> │ │ │ │ + b a44968 <__cxa_atexit@plt+0xa389c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b6b6ac │ │ │ │ @ instruction: 0x01a3f45c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -479430,15 +479430,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e02d0 <__cxa_atexit@plt+0x1d432c> │ │ │ │ ldr r3, [pc, #48] @ 1e02f0 <__cxa_atexit@plt+0x1d434c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -479447,15 +479447,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1e0314 <__cxa_atexit@plt+0x1d4370> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 1e00a4 <__cxa_atexit@plt+0x1d4100> │ │ │ │ @@ -479578,15 +479578,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1e0538 <__cxa_atexit@plt+0x1d4594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a40610 │ │ │ │ @ instruction: 0x01a3ef1c │ │ │ │ @ instruction: 0x01b6afa8 │ │ │ │ @@ -480396,15 +480396,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 1e1200 <__cxa_atexit@plt+0x1d525c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 8f53ec <__cxa_atexit@plt+0x8e9448> │ │ │ │ + b a13de8 <__cxa_atexit@plt+0xa07e44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01a3f9e0 │ │ │ │ @ instruction: 0x01a3ee9c │ │ │ │ @ instruction: 0x01b6a2e0 │ │ │ │ @@ -480876,15 +480876,15 @@ │ │ │ │ bhi 1e1968 <__cxa_atexit@plt+0x1d59c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1e1970 <__cxa_atexit@plt+0x1d59cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 914c5c <__cxa_atexit@plt+0x908cb8> │ │ │ │ + b a33658 <__cxa_atexit@plt+0xa276b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69b3c │ │ │ │ @ instruction: 0x01a3f288 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -480892,15 +480892,15 @@ │ │ │ │ bhi 1e19a8 <__cxa_atexit@plt+0x1d5a04> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 1e19b0 <__cxa_atexit@plt+0x1d5a0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 91561c <__cxa_atexit@plt+0x909678> │ │ │ │ + b a34018 <__cxa_atexit@plt+0xa28074> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69afc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ @@ -480944,15 +480944,15 @@ │ │ │ │ bhi 1e1a78 <__cxa_atexit@plt+0x1d5ad4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e1a80 <__cxa_atexit@plt+0x1d5adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 925f6c <__cxa_atexit@plt+0x919fc8> │ │ │ │ + b a44968 <__cxa_atexit@plt+0xa389c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b69a30 │ │ │ │ @ instruction: 0x01a3d7e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -481070,25 +481070,25 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1e1c70 <__cxa_atexit@plt+0x1d5ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 8f19f0 <__cxa_atexit@plt+0x8e5a4c> │ │ │ │ + b a103ec <__cxa_atexit@plt+0xa04448> │ │ │ │ strdeq lr, [r3, r8]! │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1e1c98 <__cxa_atexit@plt+0x1d5cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 8f19f0 <__cxa_atexit@plt+0x8e5a4c> │ │ │ │ + b a103ec <__cxa_atexit@plt+0xa04448> │ │ │ │ @ instruction: 0x01a3f020 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -482355,15 +482355,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr sl, [r9, #11] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r7 │ │ │ │ b 1e30a0 <__cxa_atexit@plt+0x1d70fc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -482379,15 +482379,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1e30e4 <__cxa_atexit@plt+0x1d7140> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x01a3dc2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #28] @ 1e3120 <__cxa_atexit@plt+0x1d717c> │ │ │ │ @@ -483260,15 +483260,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #88] @ 1e3eec <__cxa_atexit@plt+0x1d7f48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r7, r0, #1 │ │ │ │ add r5, lr, #20 │ │ │ │ mov r6, sl │ │ │ │ mov r8, r7 │ │ │ │ - b 925f6c <__cxa_atexit@plt+0x919fc8> │ │ │ │ + b a44968 <__cxa_atexit@plt+0xa389c4> │ │ │ │ ldr r0, [pc, #64] @ 1e3ef0 <__cxa_atexit@plt+0x1d7f4c> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ mov r5, lr │ │ │ │ mov r6, sl │ │ │ │ @@ -483287,15 +483287,15 @@ │ │ │ │ @ instruction: 0xffffe20c │ │ │ │ @ instruction: 0x01b67718 │ │ │ │ @ instruction: 0x01a3b36c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 925f6c <__cxa_atexit@plt+0x919fc8> │ │ │ │ + b a44968 <__cxa_atexit@plt+0xa389c4> │ │ │ │ @ instruction: 0x01a3cdb4 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -483404,28 +483404,28 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e40e8 <__cxa_atexit@plt+0x1d8144> │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ sub r5, r5, #8 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01b673d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r5, r5, #4 │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1e4154 <__cxa_atexit@plt+0x1d81b0> │ │ │ │ ldr r2, [pc, #36] @ 1e415c <__cxa_atexit@plt+0x1d81b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -483496,15 +483496,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 1e4258 <__cxa_atexit@plt+0x1d82b4> │ │ │ │ ldr r3, [pc, #44] @ 1e4274 <__cxa_atexit@plt+0x1d82d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0x01b6726c │ │ │ │ @@ -483512,15 +483512,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1e4298 <__cxa_atexit@plt+0x1d82f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5] │ │ │ │ - b a8458c <__cxa_atexit@plt+0xa785e8> │ │ │ │ + b ba2f88 <__cxa_atexit@plt+0xb96fe4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1521df4 <__cxa_atexit@plt+0x1515e50> │ │ │ │ @ instruction: 0x01a3afb4 │ │ │ │ @@ -483577,15 +483577,15 @@ │ │ │ │ ldr r2, [r8, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1e43d0 <__cxa_atexit@plt+0x1d842c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ add r0, r7, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr r7, [pc, #116] @ 1e4418 <__cxa_atexit@plt+0x1d8474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r9, #3 │ │ │ │ @@ -483623,15 +483623,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 1e4478 <__cxa_atexit@plt+0x1d84d4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ ldr r7, [pc, #68] @ 1e44a0 <__cxa_atexit@plt+0x1d84fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -484746,15 +484746,15 @@ │ │ │ │ blt 1e5614 <__cxa_atexit@plt+0x1d9670> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #1 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ cmp r9, r0 │ │ │ │ bls 1e5614 <__cxa_atexit@plt+0x1d9670> │ │ │ │ ldr r3, [pc, #88] @ 1e5648 <__cxa_atexit@plt+0x1d96a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r9, r0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r0, r7 │ │ │ │ @@ -484790,15 +484790,15 @@ │ │ │ │ blt 1e56c4 <__cxa_atexit@plt+0x1d9720> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #1 │ │ │ │ - bl 8de178 <__cxa_atexit@plt+0x8d21d4> │ │ │ │ + bl 9fcb74 <__cxa_atexit@plt+0x9f0bd0> │ │ │ │ cmp r9, r0 │ │ │ │ bls 1e56c4 <__cxa_atexit@plt+0x1d9720> │ │ │ │ ldr r3, [pc, #76] @ 1e56ec <__cxa_atexit@plt+0x1d9748> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r2, r9, r0 │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r0, r7 │ │ │ │ @@ -485185,15 +485185,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 1e5da0 <__cxa_atexit@plt+0x1d9dfc> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #248] @ 1e5dbc <__cxa_atexit@plt+0x1d9e18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -485214,15 +485214,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 1e5dac <__cxa_atexit@plt+0x1d9e08> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 1e5da8 <__cxa_atexit@plt+0x1d9e04> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -485231,15 +485231,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #56] @ 1e5db4 <__cxa_atexit@plt+0x1d9e10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -485301,15 +485301,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e5e8c <__cxa_atexit@plt+0x1d9ee8> │ │ │ │ ldr r0, [pc, #76] @ 1e5ec8 <__cxa_atexit@plt+0x1d9f24> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -485340,15 +485340,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e5f28 <__cxa_atexit@plt+0x1d9f84> │ │ │ │ ldr r0, [pc, #68] @ 1e5f5c <__cxa_atexit@plt+0x1d9fb8> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -485377,15 +485377,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e5fbc <__cxa_atexit@plt+0x1da018> │ │ │ │ ldr r0, [pc, #84] @ 1e6000 <__cxa_atexit@plt+0x1da05c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -485697,15 +485697,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 1e65a0 <__cxa_atexit@plt+0x1da5fc> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #248] @ 1e65bc <__cxa_atexit@plt+0x1da618> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -485726,15 +485726,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 1e65ac <__cxa_atexit@plt+0x1da608> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 1e65a8 <__cxa_atexit@plt+0x1da604> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -485743,15 +485743,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #56] @ 1e65b4 <__cxa_atexit@plt+0x1da610> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -485813,15 +485813,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e668c <__cxa_atexit@plt+0x1da6e8> │ │ │ │ ldr r0, [pc, #76] @ 1e66c8 <__cxa_atexit@plt+0x1da724> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -485852,15 +485852,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e6728 <__cxa_atexit@plt+0x1da784> │ │ │ │ ldr r0, [pc, #68] @ 1e675c <__cxa_atexit@plt+0x1da7b8> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -485889,15 +485889,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e67bc <__cxa_atexit@plt+0x1da818> │ │ │ │ ldr r0, [pc, #84] @ 1e6800 <__cxa_atexit@plt+0x1da85c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -486208,15 +486208,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 1e6d9c <__cxa_atexit@plt+0x1dadf8> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #248] @ 1e6db8 <__cxa_atexit@plt+0x1dae14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -486237,15 +486237,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 1e6da8 <__cxa_atexit@plt+0x1dae04> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 1e6da4 <__cxa_atexit@plt+0x1dae00> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -486254,15 +486254,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #56] @ 1e6db0 <__cxa_atexit@plt+0x1dae0c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -486324,15 +486324,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e6e88 <__cxa_atexit@plt+0x1daee4> │ │ │ │ ldr r0, [pc, #76] @ 1e6ec4 <__cxa_atexit@plt+0x1daf20> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -486363,15 +486363,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e6f24 <__cxa_atexit@plt+0x1daf80> │ │ │ │ ldr r0, [pc, #68] @ 1e6f58 <__cxa_atexit@plt+0x1dafb4> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -486400,15 +486400,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 1e6fb8 <__cxa_atexit@plt+0x1db014> │ │ │ │ ldr r0, [pc, #84] @ 1e6ffc <__cxa_atexit@plt+0x1db058> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -486795,15 +486795,15 @@ │ │ │ │ b 1e73b4 <__cxa_atexit@plt+0x1db410> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01a398a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 8dea50 <__cxa_atexit@plt+0x8d2aac> │ │ │ │ + b 9fd44c <__cxa_atexit@plt+0x9f14a8> │ │ │ │ @ instruction: 0x01a398a4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1e7678 <__cxa_atexit@plt+0x1db6d4> │ │ │ │ @@ -486920,15 +486920,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #32] @ 1e77ec <__cxa_atexit@plt+0x1db848> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 8dea50 <__cxa_atexit@plt+0x8d2aac> │ │ │ │ + b 9fd44c <__cxa_atexit@plt+0x9f14a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01b63cf8 │ │ │ │ @ instruction: 0x01b63cec │ │ │ │ strdeq r8, [r3, r0]! │ │ │ │ @@ -486993,15 +486993,15 @@ │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 8dea50 <__cxa_atexit@plt+0x8d2aac> │ │ │ │ + b 9fd44c <__cxa_atexit@plt+0x9f14a8> │ │ │ │ ldr r7, [pc, #32] @ 1e7924 <__cxa_atexit@plt+0x1db980> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #24] @ 1e7928 <__cxa_atexit@plt+0x1db984> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ @@ -494504,25 +494504,25 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #16] @ 1eee58 <__cxa_atexit@plt+0x1e2eb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r9, [pc, #8] @ 1eee5c <__cxa_atexit@plt+0x1e2eb8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 957fe4 <__cxa_atexit@plt+0x94c040> │ │ │ │ + b a769e0 <__cxa_atexit@plt+0xa6aa3c> │ │ │ │ @ instruction: 0x01b5c8c0 │ │ │ │ @ instruction: 0x01b5c770 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1eee80 <__cxa_atexit@plt+0x1e2edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b a6c524 <__cxa_atexit@plt+0xa60580> │ │ │ │ + b b8af20 <__cxa_atexit@plt+0xb7ef7c> │ │ │ │ @ instruction: 0x01b5c890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1eeee8 <__cxa_atexit@plt+0x1e2f44> │ │ │ │ @@ -499679,15 +499679,15 @@ │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr fp, [r3, #3] │ │ │ │ mul r2, r2, fp │ │ │ │ add r9, sl, #8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r3, [pc, #76] @ 1f3f88 <__cxa_atexit@plt+0x1e7fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 1f3f8c <__cxa_atexit@plt+0x1e7fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r8, {r2, sl} │ │ │ │ sub r2, r6, #1 │ │ │ │ str fp, [r5, #24] │ │ │ │ @@ -500261,15 +500261,15 @@ │ │ │ │ ldr fp, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sl, r7, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ str r9, [r8, #68] @ 0x44 │ │ │ │ sub r3, r6, #55 @ 0x37 │ │ │ │ sub r2, r6, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #148] @ 1f48f4 <__cxa_atexit@plt+0x1e8950> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #144] @ 1f48f8 <__cxa_atexit@plt+0x1e8954> │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -508264,15 +508264,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, r7 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b4f058 │ │ │ │ @ instruction: 0x01b4ef84 │ │ │ │ @ instruction: 0x01a25a34 │ │ │ │ @@ -508288,15 +508288,15 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 1fc5c0 <__cxa_atexit@plt+0x1f061c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 1fc5c4 <__cxa_atexit@plt+0x1f0620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 7cbbd0 <__cxa_atexit@plt+0x7bfc2c> │ │ │ │ + b 7fcb80 <__cxa_atexit@plt+0x7f0bdc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01b4f3c0 │ │ │ │ @ instruction: 0x01b4f3b4 │ │ │ │ @ instruction: 0x01b4f3ac │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -513287,15 +513287,15 @@ │ │ │ │ @ instruction: 0x01a20ce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2013d4 <__cxa_atexit@plt+0x1f5430> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b a6c740 <__cxa_atexit@plt+0xa6079c> │ │ │ │ + b b8b13c <__cxa_atexit@plt+0xb7f198> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b fecab0 <__cxa_atexit@plt+0xfe0b0c> │ │ │ │ @ instruction: 0x01a20cbc │ │ │ │ @@ -513490,22 +513490,22 @@ │ │ │ │ ldr r3, [pc, #24] @ 201700 <__cxa_atexit@plt+0x1f575c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 201704 <__cxa_atexit@plt+0x1f5760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b a6c524 <__cxa_atexit@plt+0xa60580> │ │ │ │ + b b8af20 <__cxa_atexit@plt+0xb7ef7c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01b4a014 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ @ instruction: 0x01a2099c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2017d4 <__cxa_atexit@plt+0x1f5830> │ │ │ │ @@ -514053,15 +514053,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 2020b0 <__cxa_atexit@plt+0x1f610c> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #248] @ 2020cc <__cxa_atexit@plt+0x1f6128> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -514082,15 +514082,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 2020bc <__cxa_atexit@plt+0x1f6118> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 2020b8 <__cxa_atexit@plt+0x1f6114> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -514099,15 +514099,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #56] @ 2020c4 <__cxa_atexit@plt+0x1f6120> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -514169,15 +514169,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 20219c <__cxa_atexit@plt+0x1f61f8> │ │ │ │ ldr r0, [pc, #76] @ 2021d8 <__cxa_atexit@plt+0x1f6234> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -514208,15 +514208,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 202238 <__cxa_atexit@plt+0x1f6294> │ │ │ │ ldr r0, [pc, #68] @ 20226c <__cxa_atexit@plt+0x1f62c8> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -514245,15 +514245,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 2022cc <__cxa_atexit@plt+0x1f6328> │ │ │ │ ldr r0, [pc, #84] @ 202310 <__cxa_atexit@plt+0x1f636c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -515135,15 +515135,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 202380 <__cxa_atexit@plt+0x1f63dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 2030d4 <__cxa_atexit@plt+0x1f7130> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -515219,15 +515219,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 2032e8 <__cxa_atexit@plt+0x1f7344> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #248] @ 203304 <__cxa_atexit@plt+0x1f7360> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -515248,15 +515248,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 2032f4 <__cxa_atexit@plt+0x1f7350> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 2032f0 <__cxa_atexit@plt+0x1f734c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -515265,15 +515265,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 97717c <__cxa_atexit@plt+0x96b1d8> │ │ │ │ + b a95b78 <__cxa_atexit@plt+0xa89bd4> │ │ │ │ ldr r7, [pc, #56] @ 2032fc <__cxa_atexit@plt+0x1f7358> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -515335,15 +515335,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 2033d4 <__cxa_atexit@plt+0x1f7430> │ │ │ │ ldr r0, [pc, #76] @ 203410 <__cxa_atexit@plt+0x1f746c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -515374,15 +515374,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 203470 <__cxa_atexit@plt+0x1f74cc> │ │ │ │ ldr r0, [pc, #68] @ 2034a4 <__cxa_atexit@plt+0x1f7500> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -515411,15 +515411,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 203504 <__cxa_atexit@plt+0x1f7560> │ │ │ │ ldr r0, [pc, #84] @ 203548 <__cxa_atexit@plt+0x1f75a4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -516307,15 +516307,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 2035b8 <__cxa_atexit@plt+0x1f7614> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 204324 <__cxa_atexit@plt+0x1f8380> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -516392,15 +516392,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 20453c <__cxa_atexit@plt+0x1f8598> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #248] @ 204558 <__cxa_atexit@plt+0x1f85b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -516421,15 +516421,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 204548 <__cxa_atexit@plt+0x1f85a4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 204544 <__cxa_atexit@plt+0x1f85a0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -516438,15 +516438,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #56] @ 204550 <__cxa_atexit@plt+0x1f85ac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -516508,15 +516508,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 204628 <__cxa_atexit@plt+0x1f8684> │ │ │ │ ldr r0, [pc, #76] @ 204664 <__cxa_atexit@plt+0x1f86c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -516547,15 +516547,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 2046c4 <__cxa_atexit@plt+0x1f8720> │ │ │ │ ldr r0, [pc, #68] @ 2046f8 <__cxa_atexit@plt+0x1f8754> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -516584,15 +516584,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 204758 <__cxa_atexit@plt+0x1f87b4> │ │ │ │ ldr r0, [pc, #84] @ 20479c <__cxa_atexit@plt+0x1f87f8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -517474,15 +517474,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 20480c <__cxa_atexit@plt+0x1f8868> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 205560 <__cxa_atexit@plt+0x1f95bc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -517559,15 +517559,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 205778 <__cxa_atexit@plt+0x1f97d4> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #248] @ 205794 <__cxa_atexit@plt+0x1f97f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -517588,15 +517588,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 205784 <__cxa_atexit@plt+0x1f97e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 205780 <__cxa_atexit@plt+0x1f97dc> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -517605,15 +517605,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 9674ac <__cxa_atexit@plt+0x95b508> │ │ │ │ + b a85ea8 <__cxa_atexit@plt+0xa79f04> │ │ │ │ ldr r7, [pc, #56] @ 20578c <__cxa_atexit@plt+0x1f97e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -517675,15 +517675,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 205864 <__cxa_atexit@plt+0x1f98c0> │ │ │ │ ldr r0, [pc, #76] @ 2058a0 <__cxa_atexit@plt+0x1f98fc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -517714,15 +517714,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 205900 <__cxa_atexit@plt+0x1f995c> │ │ │ │ ldr r0, [pc, #68] @ 205934 <__cxa_atexit@plt+0x1f9990> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -517751,15 +517751,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 205994 <__cxa_atexit@plt+0x1f99f0> │ │ │ │ ldr r0, [pc, #84] @ 2059d8 <__cxa_atexit@plt+0x1f9a34> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -518647,15 +518647,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 205a48 <__cxa_atexit@plt+0x1f9aa4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 2067b4 <__cxa_atexit@plt+0x1fa810> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -518731,15 +518731,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 2069c8 <__cxa_atexit@plt+0x1faa24> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #248] @ 2069e4 <__cxa_atexit@plt+0x1faa40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -518760,15 +518760,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 2069d4 <__cxa_atexit@plt+0x1faa30> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 2069d0 <__cxa_atexit@plt+0x1faa2c> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -518777,15 +518777,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #56] @ 2069dc <__cxa_atexit@plt+0x1faa38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -518847,15 +518847,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 206ab4 <__cxa_atexit@plt+0x1fab10> │ │ │ │ ldr r0, [pc, #76] @ 206af0 <__cxa_atexit@plt+0x1fab4c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -518886,15 +518886,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 206b50 <__cxa_atexit@plt+0x1fabac> │ │ │ │ ldr r0, [pc, #68] @ 206b84 <__cxa_atexit@plt+0x1fabe0> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -518923,15 +518923,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 206be4 <__cxa_atexit@plt+0x1fac40> │ │ │ │ ldr r0, [pc, #84] @ 206c28 <__cxa_atexit@plt+0x1fac84> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -519813,15 +519813,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 206c98 <__cxa_atexit@plt+0x1facf4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 2079ec <__cxa_atexit@plt+0x1fba48> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -519897,15 +519897,15 @@ │ │ │ │ ldr r8, [pc, #252] @ 207c00 <__cxa_atexit@plt+0x1fbc5c> │ │ │ │ str lr, [r5, #-16]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #12] │ │ │ │ strb r1, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r8 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #248] @ 207c1c <__cxa_atexit@plt+0x1fbc78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r7, r9 │ │ │ │ b 1a945e0 <__cxa_atexit@plt+0x1a8863c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -519926,15 +519926,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 207c0c <__cxa_atexit@plt+0x1fbc68> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #8] │ │ │ │ sub r8, r0, #12416 @ 0x3080 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldrb r8, [lr, #1] │ │ │ │ ldrb r1, [lr, #2] │ │ │ │ ldrb r3, [lr, #3] │ │ │ │ lsl r0, r2, #18 │ │ │ │ add r0, r0, r8, lsl #12 │ │ │ │ ldr lr, [pc, #92] @ 207c08 <__cxa_atexit@plt+0x1fbc64> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -519943,15 +519943,15 @@ │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ strb r2, [r5, #4] │ │ │ │ strb r3, [r5, #16] │ │ │ │ strb r1, [r5, #12] │ │ │ │ strb r8, [r5, #8] │ │ │ │ add r3, r0, r3 │ │ │ │ add r8, r3, r9 │ │ │ │ - b 99567c <__cxa_atexit@plt+0x9896d8> │ │ │ │ + b ab4078 <__cxa_atexit@plt+0xaa80d4> │ │ │ │ ldr r7, [pc, #56] @ 207c14 <__cxa_atexit@plt+0x1fbc70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r8, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -520013,15 +520013,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 207cec <__cxa_atexit@plt+0x1fbd48> │ │ │ │ ldr r0, [pc, #76] @ 207d28 <__cxa_atexit@plt+0x1fbd84> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r9, r3, #3 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ @@ -520052,15 +520052,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 207d88 <__cxa_atexit@plt+0x1fbde4> │ │ │ │ ldr r0, [pc, #68] @ 207dbc <__cxa_atexit@plt+0x1fbe18> │ │ │ │ add r0, pc, r0 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add lr, r3, #2 │ │ │ │ add r3, r8, r3 │ │ │ │ strb r1, [r3, #9] │ │ │ │ strb r2, [r3, #8] │ │ │ │ @@ -520089,15 +520089,15 @@ │ │ │ │ orrs r0, r2, r1 │ │ │ │ beq 207e1c <__cxa_atexit@plt+0x1fbe78> │ │ │ │ ldr r0, [pc, #84] @ 207e60 <__cxa_atexit@plt+0x1fbebc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #4]! │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ - b a86fdc <__cxa_atexit@plt+0xa7b038> │ │ │ │ + b ba59d8 <__cxa_atexit@plt+0xb99a34> │ │ │ │ add r2, r3, #4 │ │ │ │ str r2, [r5, #32] │ │ │ │ ldrb lr, [r5, #4] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ ldrb r0, [r5, #12] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ @@ -520985,15 +520985,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 207ed0 <__cxa_atexit@plt+0x1fbf2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a052ec <__cxa_atexit@plt+0x9f9348> │ │ │ │ + b b23ce8 <__cxa_atexit@plt+0xb17d44> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 208c4c <__cxa_atexit@plt+0x1fcca8> │ │ │ │ ldr r3, [pc, #32] @ 208c5c <__cxa_atexit@plt+0x1fccb8> │ │ │ │ @@ -524598,15 +524598,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -525469,15 +525469,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -531411,15 +531411,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, r6 │ │ │ │ b 212f14 <__cxa_atexit@plt+0x206f70> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ 212f78 <__cxa_atexit@plt+0x206fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -531469,15 +531469,15 @@ │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, r7 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b385c4 │ │ │ │ @ instruction: 0x01b384f0 │ │ │ │ lsreq pc, r4, r5 @ │ │ │ │ @@ -531493,15 +531493,15 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 213054 <__cxa_atexit@plt+0x2070b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 213058 <__cxa_atexit@plt+0x2070b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 7cbbd0 <__cxa_atexit@plt+0x7bfc2c> │ │ │ │ + b 7fcb80 <__cxa_atexit@plt+0x7f0bdc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01b3892c │ │ │ │ @ instruction: 0x01b38920 │ │ │ │ @ instruction: 0x01b38918 │ │ │ │ ldrdeq pc, [r0, r4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -536585,15 +536585,15 @@ │ │ │ │ ldr r1, [r5, #28] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, r7 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b335d4 │ │ │ │ @ instruction: 0x01b33500 │ │ │ │ ldrdeq sl, [r0, r0]! │ │ │ │ @@ -536609,15 +536609,15 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 218044 <__cxa_atexit@plt+0x20c0a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 218048 <__cxa_atexit@plt+0x20c0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 7cbbd0 <__cxa_atexit@plt+0x7bfc2c> │ │ │ │ + b 7fcb80 <__cxa_atexit@plt+0x7f0bdc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0x01b3393c │ │ │ │ @ instruction: 0x01b33930 │ │ │ │ @ instruction: 0x01b33928 │ │ │ │ roreq sl, r8, #12 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -545131,15 +545131,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -548124,15 +548124,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -555689,15 +555689,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, r7 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x01b20b54 │ │ │ │ @ instruction: 0x01b20a80 │ │ │ │ orrseq r7, pc, r0, lsr r5 @ │ │ │ │ @@ -555713,15 +555713,15 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 22aac4 <__cxa_atexit@plt+0x21eb20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 22aac8 <__cxa_atexit@plt+0x21eb24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 7cbbd0 <__cxa_atexit@plt+0x7bfc2c> │ │ │ │ + b 7fcb80 <__cxa_atexit@plt+0x7f0bdc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01b20ebc │ │ │ │ @ instruction: 0x01b20eb0 │ │ │ │ @ instruction: 0x01b20ea8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -560035,15 +560035,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -560293,15 +560293,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -564140,15 +564140,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -567055,15 +567055,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -576731,15 +576731,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -577602,15 +577602,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -584469,15 +584469,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, r6 │ │ │ │ b 246c1c <__cxa_atexit@plt+0x23ac78> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #92] @ 246c80 <__cxa_atexit@plt+0x23acdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -584527,15 +584527,15 @@ │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, r7 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ lsrseq r4, ip @ │ │ │ │ rorseq r4, r8, #15 │ │ │ │ orrseq ip, sp, r0, lsr r4 │ │ │ │ @@ -584551,15 +584551,15 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 246d5c <__cxa_atexit@plt+0x23adb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 246d60 <__cxa_atexit@plt+0x23adbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 7cbbd0 <__cxa_atexit@plt+0x7bfc2c> │ │ │ │ + b 7fcb80 <__cxa_atexit@plt+0x7f0bdc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ lsrseq r4, r4, #24 │ │ │ │ lslseq r4, r8, ip │ │ │ │ lslseq r4, r0, ip │ │ │ │ @ instruction: 0x019dc3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -589877,15 +589877,15 @@ │ │ │ │ lsrpl r1, ip, r4 │ │ │ │ tst r1, #1 │ │ │ │ mov sl, r9 │ │ │ │ beq 24bfd0 <__cxa_atexit@plt+0x24002c> │ │ │ │ sub r4, r2, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 8de048 <__cxa_atexit@plt+0x8d20a4> │ │ │ │ + bl 9fca44 <__cxa_atexit@plt+0x9f0aa0> │ │ │ │ mov sl, r0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 24bfd0 <__cxa_atexit@plt+0x24002c> │ │ │ │ ldr r7, [pc, #204] @ 24c16c <__cxa_atexit@plt+0x2401c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -590856,15 +590856,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #32] @ 24cfe8 <__cxa_atexit@plt+0x241044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ add r2, r2, r0 │ │ │ │ add r8, r2, r3 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrdeq lr, [pc, r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -590951,15 +590951,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #32] @ 24d164 <__cxa_atexit@plt+0x2411c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ add r0, r0, r1 │ │ │ │ add r8, r0, lr │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01afe354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -591042,15 +591042,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 24d2cc <__cxa_atexit@plt+0x241328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ sub r8, r3, #12416 @ 0x3080 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01afe1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -591129,15 +591129,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 24d424 <__cxa_atexit@plt+0x241480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 24d428 <__cxa_atexit@plt+0x241484> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01afe084 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -591892,15 +591892,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #32] @ 24e018 <__cxa_atexit@plt+0x242074> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ add r2, r2, r0 │ │ │ │ add r8, r2, r3 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01afd4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -591987,15 +591987,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #32] @ 24e194 <__cxa_atexit@plt+0x2421f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ add r0, r0, r1 │ │ │ │ add r8, r0, lr │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01afd324 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -592078,15 +592078,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 24e2fc <__cxa_atexit@plt+0x242358> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ sub r8, r3, #12416 @ 0x3080 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01afd1b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -592165,15 +592165,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 24e454 <__cxa_atexit@plt+0x2424b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 24e458 <__cxa_atexit@plt+0x2424b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01afd054 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -592481,15 +592481,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r2, ip, lr} │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r5, [pc, #156] @ 24e9cc <__cxa_atexit@plt+0x242a28> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 90004c <__cxa_atexit@plt+0x8f40a8> │ │ │ │ + b a1ea48 <__cxa_atexit@plt+0xa12aa4> │ │ │ │ ldr r1, [pc, #140] @ 24e9d0 <__cxa_atexit@plt+0x242a2c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r6, #4]! │ │ │ │ ldr lr, [pc, #128] @ 24e9d4 <__cxa_atexit@plt+0x242a30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [pc, #124] @ 24e9d8 <__cxa_atexit@plt+0x242a34> │ │ │ │ @@ -592497,15 +592497,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 8dea50 <__cxa_atexit@plt+0x8d2aac> │ │ │ │ + b 9fd44c <__cxa_atexit@plt+0x9f14a8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -592554,15 +592554,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 24ea70 <__cxa_atexit@plt+0x242acc> │ │ │ │ add r0, pc, r0 │ │ │ │ str lr, [r5, #4] │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r2, r8, ip} │ │ │ │ add r8, r0, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 90004c <__cxa_atexit@plt+0x8f40a8> │ │ │ │ + b a1ea48 <__cxa_atexit@plt+0xa12aa4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ orrseq r3, sp, ip, lsr #9 │ │ │ │ orrseq r4, sp, r4, lsr #19 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ @@ -592578,15 +592578,15 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [pc, #20] @ 24eac0 <__cxa_atexit@plt+0x242b1c> │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r5, #12] │ │ │ │ add lr, r5, #16 │ │ │ │ stm lr, {r0, r3, r8} │ │ │ │ add r8, r1, #2 │ │ │ │ - b 90004c <__cxa_atexit@plt+0x8f40a8> │ │ │ │ + b a1ea48 <__cxa_atexit@plt+0xa12aa4> │ │ │ │ orrseq r3, sp, r8, asr #8 │ │ │ │ orrseq r4, sp, r0, ror #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -592673,15 +592673,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #32] @ 24ec4c <__cxa_atexit@plt+0x242ca8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ add r2, r2, r0 │ │ │ │ add r8, r2, r3 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01afc86c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -592799,15 +592799,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #32] @ 24ee44 <__cxa_atexit@plt+0x242ea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ add r0, r0, r1 │ │ │ │ add r8, r0, lr │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01afc674 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -592921,15 +592921,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 24f028 <__cxa_atexit@plt+0x243084> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ sub r8, r3, #12416 @ 0x3080 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01afc488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -593039,15 +593039,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 24f1fc <__cxa_atexit@plt+0x243258> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 24f200 <__cxa_atexit@plt+0x24325c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01afc2ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -593318,15 +593318,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 24f664 <__cxa_atexit@plt+0x2436c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 9ad22c <__cxa_atexit@plt+0x9a1288> │ │ │ │ + b acbc28 <__cxa_atexit@plt+0xabfc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r3, sp, r0, lsl #29 │ │ │ │ @ instruction: 0x01afbe78 │ │ │ │ orrseq r3, sp, r4, ror #28 │ │ │ │ @@ -593898,15 +593898,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 24ff6c <__cxa_atexit@plt+0x243fc8> │ │ │ │ ldr r2, [pc, #64] @ 24ff90 <__cxa_atexit@plt+0x243fec> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r0, r9} │ │ │ │ str r7, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -593934,29 +593934,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 24fff0 <__cxa_atexit@plt+0x24404c> │ │ │ │ ldr r3, [pc, #32] @ 250000 <__cxa_atexit@plt+0x24405c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 250028 <__cxa_atexit@plt+0x244084> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 2500cc <__cxa_atexit@plt+0x244128> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -594085,15 +594085,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 25026c <__cxa_atexit@plt+0x2442c8> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrd r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ strd r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b a4d730 <__cxa_atexit@plt+0xa4178c> │ │ │ │ + b b6c12c <__cxa_atexit@plt+0xb60188> │ │ │ │ ldr r2, [pc, #40] @ 25027c <__cxa_atexit@plt+0x2442d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 25026c <__cxa_atexit@plt+0x2442c8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -594109,15 +594109,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b a4d730 <__cxa_atexit@plt+0xa4178c> │ │ │ │ + b b6c12c <__cxa_atexit@plt+0xb60188> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 177f774 <__cxa_atexit@plt+0x17737d0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -595827,15 +595827,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ mov r6, r2 │ │ │ │ - b 9e12e8 <__cxa_atexit@plt+0x9d5344> │ │ │ │ + b affce4 <__cxa_atexit@plt+0xaf3d40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 251db4 <__cxa_atexit@plt+0x245e10> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -596036,15 +596036,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r3, [pc, #44] @ 2520ec <__cxa_atexit@plt+0x246148> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 9e12e8 <__cxa_atexit@plt+0x9d5344> │ │ │ │ + b affce4 <__cxa_atexit@plt+0xaf3d40> │ │ │ │ ldr r3, [pc, #32] @ 2520f0 <__cxa_atexit@plt+0x24614c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -596154,15 +596154,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 7cd3a0 <__cxa_atexit@plt+0x7c13fc> │ │ │ │ + b 7fe350 <__cxa_atexit@plt+0x7f23ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -596396,15 +596396,15 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ add r2, r2, r1, lsl #6 │ │ │ │ ldr r1, [pc, #32] @ 252678 <__cxa_atexit@plt+0x2466d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ add r2, r2, r0 │ │ │ │ add r8, r2, r3 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01af8e40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -596522,15 +596522,15 @@ │ │ │ │ str r0, [r5, #-12]! │ │ │ │ add r0, r3, r2, lsl #6 │ │ │ │ ldr r2, [pc, #32] @ 252870 <__cxa_atexit@plt+0x2468cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ add r0, r0, r1 │ │ │ │ add r8, r0, lr │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01af8c48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -596644,15 +596644,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ str r1, [r5, #-12]! │ │ │ │ ldr r2, [pc, #24] @ 252a54 <__cxa_atexit@plt+0x246ab0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ sub r8, r3, #12416 @ 0x3080 │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01af8a5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -596762,15 +596762,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 252c28 <__cxa_atexit@plt+0x246c84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 252c2c <__cxa_atexit@plt+0x246c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b a85324 <__cxa_atexit@plt+0xa79380> │ │ │ │ + b ba3d20 <__cxa_atexit@plt+0xb97d7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0x01af8880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -597041,15 +597041,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 253090 <__cxa_atexit@plt+0x2470ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 9ad22c <__cxa_atexit@plt+0x9a1288> │ │ │ │ + b acbc28 <__cxa_atexit@plt+0xabfc84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r0, sp, ip, ror #10 │ │ │ │ @ instruction: 0x01af844c │ │ │ │ orrseq r0, sp, r0, asr r5 │ │ │ │ @@ -597366,15 +597366,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 25359c <__cxa_atexit@plt+0x2475f8> │ │ │ │ ldr r2, [pc, #64] @ 2535c0 <__cxa_atexit@plt+0x24761c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r0, r9} │ │ │ │ str r7, [r3, #-16] │ │ │ │ str r2, [r3, #-12] │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ @@ -597402,29 +597402,29 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 253620 <__cxa_atexit@plt+0x24767c> │ │ │ │ ldr r3, [pc, #32] @ 253630 <__cxa_atexit@plt+0x24768c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 253658 <__cxa_atexit@plt+0x2476b4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b a4a514 <__cxa_atexit@plt+0xa3e570> │ │ │ │ + b b68f10 <__cxa_atexit@plt+0xb5cf6c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 2536fc <__cxa_atexit@plt+0x247758> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -597553,15 +597553,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 25389c <__cxa_atexit@plt+0x2478f8> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrd r0, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ strd r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b a4d730 <__cxa_atexit@plt+0xa4178c> │ │ │ │ + b b6c12c <__cxa_atexit@plt+0xb60188> │ │ │ │ ldr r2, [pc, #40] @ 2538ac <__cxa_atexit@plt+0x247908> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ beq 25389c <__cxa_atexit@plt+0x2478f8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -597577,15 +597577,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ - b a4d730 <__cxa_atexit@plt+0xa4178c> │ │ │ │ + b b6c12c <__cxa_atexit@plt+0xb60188> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b 177f774 <__cxa_atexit@plt+0x17737d0> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -599155,15 +599155,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ ldr r7, [pc, #64] @ 2551b4 <__cxa_atexit@plt+0x249210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #32] @ 2551ac <__cxa_atexit@plt+0x249208> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ @@ -599198,15 +599198,15 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r3, [pc, #28] @ 255240 <__cxa_atexit@plt+0x24929c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffe0fc │ │ │ │ @ instruction: 0x01af6630 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #392] @ 2553d8 <__cxa_atexit@plt+0x249434> │ │ │ │ @@ -599293,15 +599293,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ mov r6, r2 │ │ │ │ - b 9e12e8 <__cxa_atexit@plt+0x9d5344> │ │ │ │ + b affce4 <__cxa_atexit@plt+0xaf3d40> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 2553dc <__cxa_atexit@plt+0x249438> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ @@ -599426,15 +599426,15 @@ │ │ │ │ str r3, [r2, #4]! │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r3, [pc, #204] @ 25567c <__cxa_atexit@plt+0x2496d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r2 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r6, [pc, #164] @ 25566c <__cxa_atexit@plt+0x2496c8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4] │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 255630 <__cxa_atexit@plt+0x24968c> │ │ │ │ ldr r6, [pc, #160] @ 255680 <__cxa_atexit@plt+0x2496dc> │ │ │ │ @@ -599506,15 +599506,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #60] @ 255744 <__cxa_atexit@plt+0x2497a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -599544,15 +599544,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 2557b4 <__cxa_atexit@plt+0x249810> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xffffdce8 │ │ │ │ @@ -599611,15 +599611,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #60] @ 2558e8 <__cxa_atexit@plt+0x249944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -599649,15 +599649,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 255958 <__cxa_atexit@plt+0x2499b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xffffdb44 │ │ │ │ @@ -599684,15 +599684,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ ldr r3, [pc, #44] @ 2559ec <__cxa_atexit@plt+0x249a48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 9e12e8 <__cxa_atexit@plt+0x9d5344> │ │ │ │ + b affce4 <__cxa_atexit@plt+0xaf3d40> │ │ │ │ ldr r3, [pc, #32] @ 2559f0 <__cxa_atexit@plt+0x249a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -599765,15 +599765,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r7, [pc, #60] @ 255b50 <__cxa_atexit@plt+0x249bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -599803,15 +599803,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 255bc0 <__cxa_atexit@plt+0x249c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xffffd8dc │ │ │ │ @@ -599829,15 +599829,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 9e9f60 <__cxa_atexit@plt+0x9ddfbc> │ │ │ │ + b b0895c <__cxa_atexit@plt+0xafc9b8> │ │ │ │ ldr r3, [pc, #20] @ 255c28 <__cxa_atexit@plt+0x249c84> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ @ instruction: 0xffffd874 │ │ │ │ @@ -599910,15 +599910,15 @@ │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 7cd3a0 <__cxa_atexit@plt+0x7c13fc> │ │ │ │ + b 7fe350 <__cxa_atexit@plt+0x7f23ac> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -610481,15 +610481,15 @@ │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ ldr r7, [pc, #60] @ 2602c0 <__cxa_atexit@plt+0x25431c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -610531,15 +610531,15 @@ │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r9, r7 │ │ │ │ - b 7c5fac <__cxa_atexit@plt+0x7ba008> │ │ │ │ + b 7f6f5c <__cxa_atexit@plt+0x7eafb8> │ │ │ │ ldr r3, [pc, #28] @ 260368 <__cxa_atexit@plt+0x2543c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -610559,15 +610559,15 @@ │ │ │ │ str sl, [r5, #-8]! │ │ │ │ ldr r3, [pc, #28] @ 2603bc <__cxa_atexit@plt+0x254418> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 2603c0 <__cxa_atexit@plt+0x25441c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b 7cbbd0 <__cxa_atexit@plt+0x7bfc2c> │ │ │ │ + b 7fcb80 <__cxa_atexit@plt+0x7f0bdc> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01aeb5c4 │ │ │ │ @ instruction: 0x01aeb5b8 │ │ │ │ @ instruction: 0x01aeb5b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2603e4 <__cxa_atexit@plt+0x254440> │ │ │ │ @@ -612821,15 +612821,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -612855,15 +612855,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae8d70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -612951,15 +612951,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -612988,15 +612988,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae8b6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -613060,15 +613060,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -613097,15 +613097,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae89b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -613298,15 +613298,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -613332,15 +613332,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ strdeq r8, [lr, ip]! │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -613363,15 +613363,15 @@ │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 262f94 <__cxa_atexit@plt+0x256ff0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 262fa4 <__cxa_atexit@plt+0x257000> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -613533,15 +613533,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ ldr r7, [sp, #4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov lr, r6 │ │ │ │ b 26323c <__cxa_atexit@plt+0x257298> │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #60] @ 263280 <__cxa_atexit@plt+0x2572dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -613594,15 +613594,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ stmib r5, {r0, r7} │ │ │ │ mov r5, sl │ │ │ │ mov r7, fp │ │ │ │ mov fp, ip │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 263330 <__cxa_atexit@plt+0x25738c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 26334c <__cxa_atexit@plt+0x2573a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ @@ -613668,15 +613668,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -613702,15 +613702,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae8034 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -613766,15 +613766,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -613800,15 +613800,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae7eac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -613896,15 +613896,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -613933,15 +613933,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae7ca8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614005,15 +614005,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614042,15 +614042,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ strdeq r7, [lr, r4]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614114,15 +614114,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614151,15 +614151,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae7940 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614223,15 +614223,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614260,15 +614260,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae778c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614379,15 +614379,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614416,15 +614416,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae751c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614528,15 +614528,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614565,15 +614565,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae72c8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614637,15 +614637,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614674,15 +614674,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae7114 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614746,15 +614746,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614783,15 +614783,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae6f60 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -614902,15 +614902,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -614939,15 +614939,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ strdeq r6, [lr, r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -615437,15 +615437,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -615471,15 +615471,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae6490 │ │ │ │ @ instruction: 0xffffe1ec │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -615515,15 +615515,15 @@ │ │ │ │ str r0, [r1, #24]! │ │ │ │ ldr r0, [pc, #72] @ 265158 <__cxa_atexit@plt+0x2591b4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r8, r9, ip} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r2 │ │ │ │ b 265134 <__cxa_atexit@plt+0x259190> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 26514c <__cxa_atexit@plt+0x2591a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -615762,15 +615762,15 @@ │ │ │ │ str r4, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ ldr r4, [sp, #4] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, lr │ │ │ │ b 265510 <__cxa_atexit@plt+0x25956c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #60] @ 265554 <__cxa_atexit@plt+0x2595b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -615834,15 +615834,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ stmib r5, {r0, r4} │ │ │ │ mov r4, sl │ │ │ │ mov r5, ip │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 265630 <__cxa_atexit@plt+0x25968c> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [sl, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 26564c <__cxa_atexit@plt+0x2596a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [sl, #-8] │ │ │ │ @@ -615909,15 +615909,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -615943,15 +615943,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae5d30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616007,15 +616007,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -616041,15 +616041,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae5ba8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616105,15 +616105,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -616139,15 +616139,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01ae5a20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -616235,15 +616235,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616272,15 +616272,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae581c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616344,15 +616344,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616381,15 +616381,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae5668 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616453,15 +616453,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616490,15 +616490,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae54b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616562,15 +616562,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616599,15 +616599,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae5300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616671,15 +616671,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616708,15 +616708,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae514c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616803,15 +616803,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616840,15 +616840,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae4f3c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -616959,15 +616959,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -616996,15 +616996,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae4ccc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -617115,15 +617115,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -617152,15 +617152,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae4a5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -617247,15 +617247,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -617284,15 +617284,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae484c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -617356,15 +617356,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -617393,15 +617393,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae4698 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -617529,15 +617529,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -617566,15 +617566,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae43e4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -617725,15 +617725,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -617762,15 +617762,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ ldrdeq r4, [lr, r4]! @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -617857,15 +617857,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -617894,15 +617894,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae3ec4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -618046,15 +618046,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -618083,15 +618083,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ ldrdeq r3, [lr, r0]! │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -618266,15 +618266,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -618303,15 +618303,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae3860 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -618422,15 +618422,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -618459,15 +618459,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ strdeq r3, [lr, r0]! │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -618628,15 +618628,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -618665,15 +618665,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae32b8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -618784,15 +618784,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -618821,15 +618821,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae3048 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -618893,15 +618893,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -618930,15 +618930,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae2e94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619002,15 +619002,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619039,15 +619039,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae2ce0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619111,15 +619111,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619148,15 +619148,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae2b2c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619267,15 +619267,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619304,15 +619304,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae28bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619376,15 +619376,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619413,15 +619413,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae2708 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619485,15 +619485,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619522,15 +619522,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae2554 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619691,15 +619691,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619728,15 +619728,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae221c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619847,15 +619847,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619884,15 +619884,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae1fac │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -619956,15 +619956,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -619993,15 +619993,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ strdeq r1, [lr, r8]! │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -620162,15 +620162,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -620199,15 +620199,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae1ac0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -620318,15 +620318,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -620355,15 +620355,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae1850 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -620427,15 +620427,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -620464,15 +620464,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae169c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -620633,15 +620633,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -620670,15 +620670,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae1364 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -620789,15 +620789,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -620826,15 +620826,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ strdeq r1, [lr, r4]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -620898,15 +620898,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -620935,15 +620935,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae0f40 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -621104,15 +621104,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -621141,15 +621141,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae0c08 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -621310,15 +621310,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -621347,15 +621347,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ ldrdeq r0, [lr, r0]! @ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -621466,15 +621466,15 @@ │ │ │ │ str r9, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -621503,15 +621503,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x01ae0660 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ @@ -623237,15 +623237,15 @@ │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ stm r5, {r0, r6} │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r1, r3, r7} │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ @@ -623271,15 +623271,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01adeab0 │ │ │ │ @ instruction: 0xffff8ae4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -623329,15 +623329,15 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r8, r9} │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov sl, r2 │ │ │ │ b 26cb4c <__cxa_atexit@plt+0x260ba8> │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 26cb6c <__cxa_atexit@plt+0x260bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -623672,15 +623672,15 @@ │ │ │ │ stm lr, {r4, r7, r8, r9} │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r7, [r5, #-16] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, ip │ │ │ │ b 26d0a8 <__cxa_atexit@plt+0x261104> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #84] @ 26d104 <__cxa_atexit@plt+0x261160> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -629635,15 +629635,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -630013,15 +630013,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -630315,15 +630315,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -630769,15 +630769,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -631429,15 +631429,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -632385,15 +632385,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -632994,15 +632994,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -634123,15 +634123,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -635079,15 +635079,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -636137,15 +636137,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -638143,15 +638143,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -639313,15 +639313,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -640161,15 +640161,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -640800,15 +640800,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -641252,15 +641252,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -641823,15 +641823,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -642669,15 +642669,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -643517,15 +643517,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -645443,15 +645443,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -646895,15 +646895,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -649367,15 +649367,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -654380,15 +654380,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -659450,15 +659450,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -662861,15 +662861,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -666470,15 +666470,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -669334,15 +669334,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -673244,15 +673244,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -680312,15 +680312,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -687373,15 +687373,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -694669,15 +694669,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -703920,15 +703920,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -713185,15 +713185,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -720234,15 +720234,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -721199,15 +721199,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -721620,15 +721620,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -722320,15 +722320,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -723280,15 +723280,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -723701,15 +723701,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -725247,15 +725247,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -725769,15 +725769,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -727450,15 +727450,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -727852,15 +727852,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -729054,15 +729054,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -729781,15 +729781,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -730166,15 +730166,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -731410,15 +731410,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -732029,15 +732029,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -733214,15 +733214,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -733867,15 +733867,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -734933,15 +734933,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -735553,15 +735553,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -736819,15 +736819,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -737479,15 +737479,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -738676,15 +738676,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -739314,15 +739314,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -740571,15 +740571,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -741227,15 +741227,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -742476,15 +742476,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -743154,15 +743154,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -744739,15 +744739,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -745449,15 +745449,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -747186,15 +747186,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -747940,15 +747940,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -748682,15 +748682,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -749676,15 +749676,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -750567,15 +750567,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -751845,15 +751845,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753055,15 +753055,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -753760,15 +753760,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755328,15 +755328,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -755923,15 +755923,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -756382,15 +756382,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -756890,15 +756890,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -757409,15 +757409,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -757905,15 +757905,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -760247,15 +760247,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -762012,15 +762012,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763520,15 +763520,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -763990,15 +763990,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -765691,15 +765691,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -766161,15 +766161,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -767949,15 +767949,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -768419,15 +768419,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770127,15 +770127,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -770597,15 +770597,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -772411,15 +772411,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -789839,15 +789839,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -790520,15 +790520,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -791281,15 +791281,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -795594,15 +795594,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 314ef0 <__cxa_atexit@plt+0x308f4c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 314f00 <__cxa_atexit@plt+0x308f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -796080,15 +796080,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3156f4 <__cxa_atexit@plt+0x309750> │ │ │ │ ldr r3, [pc, #120] @ 315708 <__cxa_atexit@plt+0x309764> │ │ │ │ str r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -796177,15 +796177,15 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ stmda r5, {r0, r6} │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 315830 <__cxa_atexit@plt+0x30988c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -796213,15 +796213,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x01a35c7c │ │ │ │ orrseq pc, r0, r0, lsr #26 │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ @@ -796518,15 +796518,15 @@ │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #28 │ │ │ │ b 315a50 <__cxa_atexit@plt+0x309aac> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -796601,15 +796601,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -796692,20 +796692,20 @@ │ │ │ │ str r9, [r6, #4]! │ │ │ │ str lr, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r1, r2, r8} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r5, [pc, #36] @ 316034 <__cxa_atexit@plt+0x30a090> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -796810,15 +796810,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 316214 <__cxa_atexit@plt+0x30a270> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -796847,15 +796847,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0x01a35298 │ │ │ │ orrseq pc, r0, r4, asr #7 │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ @@ -797168,15 +797168,15 @@ │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ b 316440 <__cxa_atexit@plt+0x30a49c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -797275,15 +797275,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ stm r5, {r1, r3} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 316958 <__cxa_atexit@plt+0x30a9b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -797314,15 +797314,15 @@ │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #12 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r7, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0x01a34b50 │ │ │ │ @ instruction: 0x0190ecfc │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ @@ -797648,15 +797648,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 316b10 <__cxa_atexit@plt+0x30ab6c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -797721,15 +797721,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -797782,15 +797782,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -797856,15 +797856,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 317238 <__cxa_atexit@plt+0x30b294> │ │ │ │ ldr r2, [pc, #44] @ 317254 <__cxa_atexit@plt+0x30b2b0> │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 317258 <__cxa_atexit@plt+0x30b2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -797873,15 +797873,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 31727c <__cxa_atexit@plt+0x30b2d8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -798156,15 +798156,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -798217,15 +798217,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -798343,15 +798343,15 @@ │ │ │ │ cmp r8, r9 │ │ │ │ bcs 3179d4 <__cxa_atexit@plt+0x30ba30> │ │ │ │ ldr r2, [pc, #28] @ 3179e0 <__cxa_atexit@plt+0x30ba3c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ b 31746c <__cxa_atexit@plt+0x30b4c8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -798535,15 +798535,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 317cf4 <__cxa_atexit@plt+0x30bd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @@ -799057,15 +799057,15 @@ │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ b 317e34 <__cxa_atexit@plt+0x30be90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ @@ -799102,15 +799102,15 @@ │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ b 3180ec <__cxa_atexit@plt+0x30c148> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -799206,15 +799206,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 318770 <__cxa_atexit@plt+0x30c7cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @@ -799512,15 +799512,15 @@ │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr sl, [r5, #24] │ │ │ │ add r5, r5, #32 │ │ │ │ b 3188b0 <__cxa_atexit@plt+0x30c90c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -799631,15 +799631,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -799771,15 +799771,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 319024 <__cxa_atexit@plt+0x30d080> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -799916,15 +799916,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -800056,15 +800056,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 319498 <__cxa_atexit@plt+0x30d4f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -800232,15 +800232,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -800377,15 +800377,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31999c <__cxa_atexit@plt+0x30d9f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -800553,15 +800553,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -800698,15 +800698,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 319ea0 <__cxa_atexit@plt+0x30defc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -800879,15 +800879,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -800989,15 +800989,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31a32c <__cxa_atexit@plt+0x30e388> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -801303,15 +801303,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31a834 <__cxa_atexit@plt+0x30e890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @@ -801576,15 +801576,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31ac78 <__cxa_atexit@plt+0x30ecd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @@ -801714,15 +801714,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -801826,15 +801826,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31b040 <__cxa_atexit@plt+0x30f09c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -802018,15 +802018,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -802128,15 +802128,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31b4f8 <__cxa_atexit@plt+0x30f554> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -802405,15 +802405,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31b96c <__cxa_atexit@plt+0x30f9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @@ -802638,15 +802638,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31bd10 <__cxa_atexit@plt+0x30fd6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @@ -802792,15 +802792,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -802904,15 +802904,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31c118 <__cxa_atexit@plt+0x310174> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -803093,15 +803093,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -803206,15 +803206,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31c5d0 <__cxa_atexit@plt+0x31062c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -803521,15 +803521,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31cadc <__cxa_atexit@plt+0x310b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @@ -803794,15 +803794,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31cf20 <__cxa_atexit@plt+0x310f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @@ -803932,15 +803932,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -804044,15 +804044,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31d2e8 <__cxa_atexit@plt+0x311344> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -804237,15 +804237,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -804350,15 +804350,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31d7b0 <__cxa_atexit@plt+0x31180c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -804623,15 +804623,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31dc14 <__cxa_atexit@plt+0x311c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @@ -804854,15 +804854,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 31dfb0 <__cxa_atexit@plt+0x31200c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @@ -805008,15 +805008,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -805120,15 +805120,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 31e3b8 <__cxa_atexit@plt+0x312414> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -805230,15 +805230,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strexdeq ip, r4, [r2] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -805552,15 +805552,15 @@ │ │ │ │ str r2, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0x01a2ca94 │ │ │ │ orrseq r6, r0, r4, ror #31 │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ @@ -805840,15 +805840,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stm lr, {r0, r7, r8, ip} │ │ │ │ mov r5, r1 │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -805881,15 +805881,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0x01a2c588 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -805971,15 +805971,15 @@ │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r3, [pc, #156] @ 31f1a8 <__cxa_atexit@plt+0x313204> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #12]! │ │ │ │ mov r3, r7 │ │ │ │ ldr sl, [r7, #-8] │ │ │ │ str r8, [r3, #4]! │ │ │ │ @@ -806558,15 +806558,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 31fa48 <__cxa_atexit@plt+0x313aa4> │ │ │ │ ldr r2, [pc, #64] @ 31fa60 <__cxa_atexit@plt+0x313abc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -806599,15 +806599,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 31fae4 <__cxa_atexit@plt+0x313b40> │ │ │ │ ldr r2, [pc, #52] @ 31faf8 <__cxa_atexit@plt+0x313b54> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -806628,28 +806628,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 31fb48 <__cxa_atexit@plt+0x313ba4> │ │ │ │ ldr r2, [pc, #32] @ 31fb58 <__cxa_atexit@plt+0x313bb4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orrseq r5, r0, ip, asr #30 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 31fb7c <__cxa_atexit@plt+0x313bd8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ orrseq r5, r0, r8, lsr #30 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ @@ -807045,15 +807045,15 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #192] @ 320294 <__cxa_atexit@plt+0x3142f0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #16]! │ │ │ │ mov r2, r3 │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ str r9, [r2, #4]! │ │ │ │ @@ -807517,15 +807517,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 320944 <__cxa_atexit@plt+0x3149a0> │ │ │ │ ldr r2, [pc, #64] @ 32095c <__cxa_atexit@plt+0x3149b8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -807558,15 +807558,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3209e0 <__cxa_atexit@plt+0x314a3c> │ │ │ │ ldr r2, [pc, #52] @ 3209f4 <__cxa_atexit@plt+0x314a50> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -807587,28 +807587,28 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 320a44 <__cxa_atexit@plt+0x314aa0> │ │ │ │ ldr r2, [pc, #32] @ 320a54 <__cxa_atexit@plt+0x314ab0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrsheq r5, [r0, r4] │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 320a78 <__cxa_atexit@plt+0x314ad4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldrsbeq r5, [r0, r0] │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ @@ -807884,15 +807884,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stm lr, {r0, r7, r8, ip} │ │ │ │ mov r5, r1 │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -807925,15 +807925,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0x01a2a598 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -807990,15 +807990,15 @@ │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #8 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -808024,15 +808024,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0x01a2a3ec │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -808502,15 +808502,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 3218a4 <__cxa_atexit@plt+0x315900> │ │ │ │ ldr r2, [pc, #60] @ 3218bc <__cxa_atexit@plt+0x315918> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -808540,15 +808540,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 321934 <__cxa_atexit@plt+0x315990> │ │ │ │ ldr r2, [pc, #48] @ 321948 <__cxa_atexit@plt+0x3159a4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -808568,27 +808568,27 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq 321998 <__cxa_atexit@plt+0x3159f4> │ │ │ │ ldr r2, [pc, #32] @ 3219a8 <__cxa_atexit@plt+0x315a04> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3219c8 <__cxa_atexit@plt+0x315a24> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #84 @ 0x54 │ │ │ │ cmp r7, r9 │ │ │ │ @@ -808830,15 +808830,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str lr, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -808880,15 +808880,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -808913,15 +808913,15 @@ │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0x01a29614 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -809268,15 +809268,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 32249c <__cxa_atexit@plt+0x3164f8> │ │ │ │ ldr r2, [pc, #60] @ 3224b4 <__cxa_atexit@plt+0x316510> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -809306,15 +809306,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 32252c <__cxa_atexit@plt+0x316588> │ │ │ │ ldr r2, [pc, #48] @ 322540 <__cxa_atexit@plt+0x31659c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -809334,27 +809334,27 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq 322590 <__cxa_atexit@plt+0x3165ec> │ │ │ │ ldr r2, [pc, #32] @ 3225a0 <__cxa_atexit@plt+0x3165fc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3225c0 <__cxa_atexit@plt+0x31661c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #80 @ 0x50 │ │ │ │ cmp r7, r9 │ │ │ │ @@ -809623,15 +809623,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -809725,15 +809725,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 322bac <__cxa_atexit@plt+0x316c08> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -809844,15 +809844,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -809945,15 +809945,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -810028,15 +810028,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -810290,15 +810290,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -810528,15 +810528,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -810662,15 +810662,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 323a50 <__cxa_atexit@plt+0x317aac> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -811381,15 +811381,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bge 32458c <__cxa_atexit@plt+0x3185e8> │ │ │ │ ldr r3, [pc, #92] @ 3245e0 <__cxa_atexit@plt+0x31863c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #80] @ 3245e4 <__cxa_atexit@plt+0x318640> │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r9, [pc, #76] @ 3245e8 <__cxa_atexit@plt+0x318644> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r3, #15 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -811398,15 +811398,15 @@ │ │ │ │ str sl, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ @ instruction: 0x01a26f44 │ │ │ │ @@ -812066,15 +812066,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bge 325040 <__cxa_atexit@plt+0x31909c> │ │ │ │ ldr r3, [pc, #92] @ 325094 <__cxa_atexit@plt+0x3190f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #80] @ 325098 <__cxa_atexit@plt+0x3190f4> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r1, [pc, #76] @ 32509c <__cxa_atexit@plt+0x3190f8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -812083,15 +812083,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #15 │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ @ instruction: 0x01a26494 │ │ │ │ @@ -812783,15 +812783,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bge 325b74 <__cxa_atexit@plt+0x319bd0> │ │ │ │ ldr r3, [pc, #92] @ 325bc8 <__cxa_atexit@plt+0x319c24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #80] @ 325bcc <__cxa_atexit@plt+0x319c28> │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldr r9, [pc, #76] @ 325bd0 <__cxa_atexit@plt+0x319c2c> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r3, #15 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ @@ -812800,15 +812800,15 @@ │ │ │ │ str sl, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ @ instruction: 0x01a2595c │ │ │ │ @@ -813468,15 +813468,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bge 326628 <__cxa_atexit@plt+0x31a684> │ │ │ │ ldr r3, [pc, #92] @ 32667c <__cxa_atexit@plt+0x31a6d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #80] @ 326680 <__cxa_atexit@plt+0x31a6dc> │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ ldr r1, [pc, #76] @ 326684 <__cxa_atexit@plt+0x31a6e0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -813485,15 +813485,15 @@ │ │ │ │ str sl, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #15 │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ @ instruction: 0x01a24eac │ │ │ │ @@ -813878,15 +813878,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -813916,15 +813916,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a247ec │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -814260,15 +814260,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 327288 <__cxa_atexit@plt+0x31b2e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -814538,15 +814538,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -814768,15 +814768,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 327a78 <__cxa_atexit@plt+0x31bad4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -815249,15 +815249,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -815729,15 +815729,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -815767,15 +815767,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a22b00 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -816106,15 +816106,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 328f60 <__cxa_atexit@plt+0x31cfbc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -816486,15 +816486,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -816524,15 +816524,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a21f2c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -817028,15 +817028,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -817404,15 +817404,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32a3a8 <__cxa_atexit@plt+0x31e404> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -817674,15 +817674,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -817919,15 +817919,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 32abb4 <__cxa_atexit@plt+0x31ec10> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -818291,15 +818291,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -818822,15 +818822,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -818860,15 +818860,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a1faac │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -819364,15 +819364,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -819718,15 +819718,15 @@ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32c7d0 <__cxa_atexit@plt+0x32082c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -819847,15 +819847,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820022,15 +820022,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -820060,15 +820060,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a1e7ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -820559,15 +820559,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 32d518 <__cxa_atexit@plt+0x321574> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -820590,15 +820590,15 @@ │ │ │ │ beq 32d570 <__cxa_atexit@plt+0x3215cc> │ │ │ │ ldr r2, [pc, #48] @ 32d58c <__cxa_atexit@plt+0x3215e8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 32d590 <__cxa_atexit@plt+0x3215ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -820608,15 +820608,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #16] @ 32d5b8 <__cxa_atexit@plt+0x321614> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -820757,15 +820757,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strdeq sp, [r1, r8]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -821297,15 +821297,15 @@ │ │ │ │ str r2, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x01a1d490 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -821343,15 +821343,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 32e144 <__cxa_atexit@plt+0x3221a0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 32e154 <__cxa_atexit@plt+0x3221b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -821586,15 +821586,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 32e57c <__cxa_atexit@plt+0x3225d8> │ │ │ │ ldr r3, [pc, #120] @ 32e590 <__cxa_atexit@plt+0x3225ec> │ │ │ │ str r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -821723,15 +821723,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x01a1cde0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -821857,15 +821857,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -821878,15 +821878,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32e990 <__cxa_atexit@plt+0x3229ec> │ │ │ │ ldr r2, [pc, #28] @ 32e9a0 <__cxa_atexit@plt+0x3229fc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 32e9a4 <__cxa_atexit@plt+0x322a00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x018f7394 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -822276,15 +822276,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -822664,15 +822664,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823137,15 +823137,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823417,15 +823417,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -823592,15 +823592,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -823630,15 +823630,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a1b024 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -824129,15 +824129,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 330ce0 <__cxa_atexit@plt+0x324d3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -824676,15 +824676,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -824851,15 +824851,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -824889,15 +824889,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a19c78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -825388,15 +825388,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 33208c <__cxa_atexit@plt+0x3260e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -825918,15 +825918,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 3328d4 <__cxa_atexit@plt+0x326930> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -825951,15 +825951,15 @@ │ │ │ │ ldr r1, [sl, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33295c <__cxa_atexit@plt+0x3269b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -825972,15 +825972,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [pc, #16] @ 332988 <__cxa_atexit@plt+0x3269e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 3329bc <__cxa_atexit@plt+0x326a18> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -826351,15 +826351,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -826782,15 +826782,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827245,15 +827245,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827590,15 +827590,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -827765,15 +827765,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -827803,15 +827803,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ strdeq r6, [r1, r0]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -828302,15 +828302,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 334e14 <__cxa_atexit@plt+0x328e70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -828890,15 +828890,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -829065,15 +829065,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -829103,15 +829103,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x01a15aa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -829602,15 +829602,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 336264 <__cxa_atexit@plt+0x32a2c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -830136,15 +830136,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 336abc <__cxa_atexit@plt+0x32ab18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -830182,15 +830182,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r2] │ │ │ │ str r0, [r3] │ │ │ │ beq 336b70 <__cxa_atexit@plt+0x32abcc> │ │ │ │ ldr r3, [pc, #80] @ 336b98 <__cxa_atexit@plt+0x32abf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ @@ -830231,15 +830231,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 336c24 <__cxa_atexit@plt+0x32ac80> │ │ │ │ ldr r2, [pc, #52] @ 336c38 <__cxa_atexit@plt+0x32ac94> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -830260,27 +830260,27 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq 336c88 <__cxa_atexit@plt+0x32ace4> │ │ │ │ ldr r2, [pc, #32] @ 336c98 <__cxa_atexit@plt+0x32acf4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 336cb8 <__cxa_atexit@plt+0x32ad14> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 336cf0 <__cxa_atexit@plt+0x32ad4c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -830540,15 +830540,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 3370f8 <__cxa_atexit@plt+0x32b154> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 337108 <__cxa_atexit@plt+0x32b164> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -830598,15 +830598,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 3371e0 <__cxa_atexit@plt+0x32b23c> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3371f0 <__cxa_atexit@plt+0x32b24c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -830929,15 +830929,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 337778 <__cxa_atexit@plt+0x32b7d4> │ │ │ │ ldr r3, [pc, #120] @ 33778c <__cxa_atexit@plt+0x32b7e8> │ │ │ │ str r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -831045,15 +831045,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -831256,15 +831256,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -831340,15 +831340,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -831414,15 +831414,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 337e90 <__cxa_atexit@plt+0x32beec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -831720,15 +831720,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -832132,15 +832132,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -832578,15 +832578,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -832967,15 +832967,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -833178,15 +833178,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -833262,15 +833262,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -833969,15 +833969,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -834180,15 +834180,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -834283,15 +834283,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -834898,15 +834898,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 33b524 <__cxa_atexit@plt+0x32f580> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -834931,15 +834931,15 @@ │ │ │ │ ldr r1, [sl, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33b5ac <__cxa_atexit@plt+0x32f608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -834952,15 +834952,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [pc, #16] @ 33b5d8 <__cxa_atexit@plt+0x32f634> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 33b60c <__cxa_atexit@plt+0x32f668> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -835334,15 +835334,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -835785,15 +835785,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -836221,15 +836221,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -836611,15 +836611,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -836822,15 +836822,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -836906,15 +836906,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -837654,15 +837654,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -837865,15 +837865,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -837968,15 +837968,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -838587,15 +838587,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 33eec8 <__cxa_atexit@plt+0x332f24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -838633,15 +838633,15 @@ │ │ │ │ str lr, [r5] │ │ │ │ str r1, [r2] │ │ │ │ str r0, [r3] │ │ │ │ beq 33ef7c <__cxa_atexit@plt+0x332fd8> │ │ │ │ ldr r3, [pc, #80] @ 33efa4 <__cxa_atexit@plt+0x333000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ @@ -838682,15 +838682,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 33f030 <__cxa_atexit@plt+0x33308c> │ │ │ │ ldr r2, [pc, #52] @ 33f044 <__cxa_atexit@plt+0x3330a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -838711,27 +838711,27 @@ │ │ │ │ str r2, [r5] │ │ │ │ beq 33f094 <__cxa_atexit@plt+0x3330f0> │ │ │ │ ldr r2, [pc, #32] @ 33f0a4 <__cxa_atexit@plt+0x333100> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 33f0c4 <__cxa_atexit@plt+0x333120> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 33f0fc <__cxa_atexit@plt+0x333158> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -839151,15 +839151,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -839700,15 +839700,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -840209,15 +840209,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -840654,15 +840654,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -840687,15 +840687,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 340f9c <__cxa_atexit@plt+0x334ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -840708,15 +840708,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 340fc8 <__cxa_atexit@plt+0x335024> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -841006,15 +841006,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -841583,15 +841583,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -842126,15 +842126,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -842591,15 +842591,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -842624,15 +842624,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 342de0 <__cxa_atexit@plt+0x336e3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -842645,15 +842645,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 342e0c <__cxa_atexit@plt+0x336e68> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -843121,15 +843121,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 34358c <__cxa_atexit@plt+0x3375e8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 34359c <__cxa_atexit@plt+0x3375f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -843973,15 +843973,15 @@ │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r5, #-12] │ │ │ │ add lr, r6, #8 │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -844011,15 +844011,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ lsreq r7, r4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -844081,15 +844081,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -844119,15 +844119,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ moveq r7, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -844790,15 +844790,15 @@ │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r5, #-12] │ │ │ │ add lr, r6, #8 │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -844828,15 +844828,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r2, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ strdeq r6, [r0, r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -844898,15 +844898,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -844936,15 +844936,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ lsreq r6, ip, r3 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -845495,15 +845495,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -845578,15 +845578,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -846125,15 +846125,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -846185,15 +846185,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 346580 <__cxa_atexit@plt+0x33a5dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -847037,15 +847037,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -847353,15 +847353,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -847484,15 +847484,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -847595,15 +847595,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -847811,15 +847811,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -847922,15 +847922,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -848860,15 +848860,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -849176,15 +849176,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -849328,15 +849328,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -849439,15 +849439,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -849655,15 +849655,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -849766,15 +849766,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -850643,15 +850643,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -850907,15 +850907,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851093,15 +851093,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851223,15 +851223,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851429,15 +851429,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -851559,15 +851559,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -852395,15 +852395,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 34c688 <__cxa_atexit@plt+0x3406e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -852419,15 +852419,15 @@ │ │ │ │ ldr lr, [pc, #24] @ 34c6c4 <__cxa_atexit@plt+0x340720> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 34c6f8 <__cxa_atexit@plt+0x340754> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -853224,15 +853224,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -853832,15 +853832,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -853870,15 +853870,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq sp, pc, r4, lsr #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -853940,15 +853940,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -853978,15 +853978,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0x019fd5f4 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -854639,15 +854639,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -854677,15 +854677,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq ip, pc, r8, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -854747,15 +854747,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -854785,15 +854785,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq ip, pc, r8, asr r9 @ │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -855333,15 +855333,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -855416,15 +855416,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -855984,15 +855984,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -856044,15 +856044,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 34ff8c <__cxa_atexit@plt+0x343fe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -856896,15 +856896,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -857212,15 +857212,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -857343,15 +857343,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -857454,15 +857454,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -857670,15 +857670,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -857781,15 +857781,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -858719,15 +858719,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859035,15 +859035,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859187,15 +859187,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859298,15 +859298,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859514,15 +859514,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -859625,15 +859625,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860502,15 +860502,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860766,15 +860766,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -860952,15 +860952,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861082,15 +861082,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861288,15 +861288,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -861418,15 +861418,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -862254,15 +862254,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 356094 <__cxa_atexit@plt+0x34a0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -862278,15 +862278,15 @@ │ │ │ │ ldr lr, [pc, #24] @ 3560d0 <__cxa_atexit@plt+0x34a12c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 356104 <__cxa_atexit@plt+0x34a160> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -862799,15 +862799,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -863361,15 +863361,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -863399,15 +863399,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq r4, pc, r0, asr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -863469,15 +863469,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -863507,15 +863507,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq r4, pc, r0, lsl r1 @ │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -864191,15 +864191,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -864229,15 +864229,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq r3, pc, r8, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -864299,15 +864299,15 @@ │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add lr, r6, #12 │ │ │ │ str r3, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ @@ -864337,15 +864337,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ orrseq r3, pc, r8, lsl r4 @ │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -864926,15 +864926,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865009,15 +865009,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865634,15 +865634,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -865694,15 +865694,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 359654 <__cxa_atexit@plt+0x34d6b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -866558,15 +866558,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -866874,15 +866874,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -867005,15 +867005,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -867116,15 +867116,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -867332,15 +867332,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -867443,15 +867443,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -868395,15 +868395,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -868711,15 +868711,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -868863,15 +868863,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -868974,15 +868974,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -869190,15 +869190,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -869301,15 +869301,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -870200,15 +870200,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -870463,15 +870463,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -870649,15 +870649,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -870779,15 +870779,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -870985,15 +870985,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871115,15 +871115,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -871991,15 +871991,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 35f8b8 <__cxa_atexit@plt+0x353914> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -872028,15 +872028,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 35f94c <__cxa_atexit@plt+0x3539a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -872052,15 +872052,15 @@ │ │ │ │ ldr lr, [pc, #24] @ 35f988 <__cxa_atexit@plt+0x3539e4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 35f9bc <__cxa_atexit@plt+0x353a18> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -873641,15 +873641,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -874297,15 +874297,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r3, r8, r9} │ │ │ │ ldr r8, [sp] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 361ce4 <__cxa_atexit@plt+0x355d40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #20] │ │ │ │ @@ -874347,15 +874347,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r8, ip, lr} │ │ │ │ ldr r8, [sp] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [pc, #44] @ 361d98 <__cxa_atexit@plt+0x355df4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ @@ -875287,15 +875287,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r3, r8, r9} │ │ │ │ ldr r8, [sp] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #52] @ 362c5c <__cxa_atexit@plt+0x356cb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #20] │ │ │ │ @@ -875337,15 +875337,15 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ add r3, r6, #8 │ │ │ │ stm r3, {r8, ip, lr} │ │ │ │ ldr r8, [sp] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [pc, #44] @ 362d10 <__cxa_atexit@plt+0x356d6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r5, r2 │ │ │ │ b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ @@ -875814,15 +875814,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 363474 <__cxa_atexit@plt+0x3574d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -875860,15 +875860,15 @@ │ │ │ │ ldr r3, [pc, #96] @ 363550 <__cxa_atexit@plt+0x3575ac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -875907,15 +875907,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #56] @ 3635e8 <__cxa_atexit@plt+0x357644> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -875934,30 +875934,30 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #32] @ 36363c <__cxa_atexit@plt+0x357698> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #20] @ 36366c <__cxa_atexit@plt+0x3576c8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 363690 <__cxa_atexit@plt+0x3576ec> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -876180,15 +876180,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 363a18 <__cxa_atexit@plt+0x357a74> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 363a28 <__cxa_atexit@plt+0x357a84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -876252,15 +876252,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -876921,15 +876921,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 3645ac <__cxa_atexit@plt+0x358608> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3645bc <__cxa_atexit@plt+0x358618> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -876977,15 +876977,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -877084,15 +877084,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ orrseq r6, lr, r4, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -877218,15 +877218,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -877247,15 +877247,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r5, #16 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r6, lr, r0, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 364ae4 <__cxa_atexit@plt+0x358b40> │ │ │ │ @@ -877323,15 +877323,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 364bf4 <__cxa_atexit@plt+0x358c50> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 364c04 <__cxa_atexit@plt+0x358c60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -877390,15 +877390,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -877626,15 +877626,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878038,15 +878038,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878483,15 +878483,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -878872,15 +878872,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879083,15 +879083,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879167,15 +879167,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ add r0, r3, #8 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -879874,15 +879874,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880085,15 +880085,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880188,15 +880188,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -880802,15 +880802,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 368264 <__cxa_atexit@plt+0x35c2c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -881031,15 +881031,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3685d4 <__cxa_atexit@plt+0x35c630> │ │ │ │ ldr r2, [pc, #28] @ 3685e4 <__cxa_atexit@plt+0x35c640> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 3685e8 <__cxa_atexit@plt+0x35c644> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq sp, fp, r0, lsr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -882094,15 +882094,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -885022,15 +885022,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -905078,15 +905078,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 37fda0 <__cxa_atexit@plt+0x373dfc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 37fdb0 <__cxa_atexit@plt+0x373e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -905159,15 +905159,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ orrseq fp, ip, r0, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -905491,15 +905491,15 @@ │ │ │ │ str r2, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ orrseq fp, ip, r8, lsl #2 │ │ │ │ orreq r6, sl, r8, ror r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -907452,15 +907452,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -939847,15 +939847,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -942304,15 +942304,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -944650,15 +944650,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -952055,15 +952055,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -955603,15 +955603,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -984011,15 +984011,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -986429,15 +986429,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -988728,15 +988728,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -991001,15 +991001,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1006637,15 +1006637,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1017764,15 +1017764,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm r5, {r0, r3} │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x0195d6bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1017915,15 +1017915,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1017936,15 +1017936,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3ee0f8 <__cxa_atexit@plt+0x3e2154> │ │ │ │ ldr r2, [pc, #28] @ 3ee108 <__cxa_atexit@plt+0x3e2164> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 3ee10c <__cxa_atexit@plt+0x3e2168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r9, r3, ip, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1018157,15 +1018157,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1027544,15 +1027544,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ beq 3f773c <__cxa_atexit@plt+0x3eb798> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mul r2, r7, r2 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #56] @ 3f7758 <__cxa_atexit@plt+0x3eb7b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ @@ -1027580,15 +1027580,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ beq 3f77bc <__cxa_atexit@plt+0x3eb818> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mul r2, r7, r2 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #28] @ 3f77cc <__cxa_atexit@plt+0x3eb828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1027599,15 +1027599,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ mul r2, r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #12] @ 3f7808 <__cxa_atexit@plt+0x3eb864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r3, r5, r0, lsr #25 │ │ │ │ orreq r0, r3, r0, ror #1 │ │ │ │ @@ -1027755,15 +1027755,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 3f7a78 <__cxa_atexit@plt+0x3ebad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r5, #12] │ │ │ │ stmdb r5, {r0, r2, r3, r9, lr} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888478 <__cxa_atexit@plt+0x87c4d4> │ │ │ │ + b 744dac <__cxa_atexit@plt+0x738e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ orrseq r3, r5, ip, asr #21 │ │ │ │ orrseq r3, r5, r4, lsr #31 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ @@ -1027778,15 +1027778,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 3f7ac8 <__cxa_atexit@plt+0x3ebb24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r5, #12] │ │ │ │ stmdb r5, {r0, r2, r3, r9, lr} │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888478 <__cxa_atexit@plt+0x87c4d4> │ │ │ │ + b 744dac <__cxa_atexit@plt+0x738e08> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orrseq r3, r5, r0, ror sl │ │ │ │ orrseq r3, r5, r8, asr #30 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 3f7afc <__cxa_atexit@plt+0x3ebb58> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -1027827,15 +1027827,15 @@ │ │ │ │ sub r1, r1, #1 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r2, lr} │ │ │ │ str ip, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 888558 <__cxa_atexit@plt+0x87c5b4> │ │ │ │ + b 744e8c <__cxa_atexit@plt+0x738ee8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01953eb0 │ │ │ │ orrseq r3, r5, r4, lsl fp │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ @@ -1027858,15 +1027858,15 @@ │ │ │ │ sub r1, r2, #1 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str ip, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 888558 <__cxa_atexit@plt+0x87c5b4> │ │ │ │ + b 744e8c <__cxa_atexit@plt+0x738ee8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orrseq r3, r5, r8, lsr lr │ │ │ │ @ instruction: 0x01953a98 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 3f7c28 <__cxa_atexit@plt+0x3ebc84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1028068,57 +1028068,57 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrd r0, [r3] │ │ │ │ sub r2, r7, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r7, [pc, #12] @ 3f7f5c <__cxa_atexit@plt+0x3ebfb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r3, r5, ip, asr #10 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0], #4 │ │ │ │ sub r2, r7, #1 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r7, [pc, #12] @ 3f7f94 <__cxa_atexit@plt+0x3ebff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r3, r5, r4, lsl r5 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldrh r3, [r0], #2 │ │ │ │ sub r2, r7, #1 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r7, [pc, #12] @ 3f7fcc <__cxa_atexit@plt+0x3ec028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x019534dc │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldrb r3, [r0], #1 │ │ │ │ sub r2, r7, #1 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #12] @ 3f8004 <__cxa_atexit@plt+0x3ec060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r3, r5, r4, lsr #9 │ │ │ │ andeq r0, r0, r7, asr #19 │ │ │ │ @@ -1029407,15 +1029407,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldrd r0, [r7] │ │ │ │ sub r2, r9, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r3, [pc, #36] @ 3f9460 <__cxa_atexit@plt+0x3ed4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1029434,15 +1029434,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #4 │ │ │ │ ldr r3, [r7] │ │ │ │ sub r2, r9, #1 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r3, [pc, #36] @ 3f94cc <__cxa_atexit@plt+0x3ed528> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1029461,15 +1029461,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #2 │ │ │ │ ldrh r3, [r7] │ │ │ │ sub r2, r9, #1 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r3, [pc, #36] @ 3f9538 <__cxa_atexit@plt+0x3ed594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1029488,15 +1029488,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #1 │ │ │ │ ldrb r3, [r7] │ │ │ │ sub r2, r9, #1 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r3, [pc, #36] @ 3f95a4 <__cxa_atexit@plt+0x3ed600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1031266,15 +1031266,15 @@ │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r9, r7, #8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ mul r2, r3, sl │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r2, [pc, #88] @ 3fb1a0 <__cxa_atexit@plt+0x3ef1fc> │ │ │ │ add lr, r6, #12 │ │ │ │ sub r3, r8, #17 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #76] @ 3fb1a4 <__cxa_atexit@plt+0x3ef200> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -1031307,15 +1031307,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mul r2, r7, sl │ │ │ │ add r7, r9, #8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r2, [pc, #52] @ 3fb220 <__cxa_atexit@plt+0x3ef27c> │ │ │ │ add lr, r8, #12 │ │ │ │ sub r3, r6, #17 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #40] @ 3fb224 <__cxa_atexit@plt+0x3ef280> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -1031379,15 +1031379,15 @@ │ │ │ │ ldr r0, [pc, #100] @ 3fb350 <__cxa_atexit@plt+0x3ef3ac> │ │ │ │ str r8, [r6, #24] │ │ │ │ str r9, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r2, ip} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3fb334 <__cxa_atexit@plt+0x3ef390> │ │ │ │ ldr r5, [pc, #60] @ 3fb354 <__cxa_atexit@plt+0x3ef3b0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1031830,15 +1031830,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 3fba38 <__cxa_atexit@plt+0x3efa94> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9, sl} │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 3fba20 <__cxa_atexit@plt+0x3efa7c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3fba30 <__cxa_atexit@plt+0x3efa8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1032123,15 +1032123,15 @@ │ │ │ │ bcc 3fbec4 <__cxa_atexit@plt+0x3eff20> │ │ │ │ ldmib r5, {r3, r7, r9, sl} │ │ │ │ ldrd r0, [r7] │ │ │ │ sub r2, r3, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r3, [pc, #36] @ 3fbed0 <__cxa_atexit@plt+0x3eff2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1032148,15 +1032148,15 @@ │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3fbf28 <__cxa_atexit@plt+0x3eff84> │ │ │ │ ldmib r5, {r2, r7, r9, sl} │ │ │ │ ldr r3, [r7] │ │ │ │ add r0, r7, #4 │ │ │ │ sub r2, r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r3, [pc, #36] @ 3fbf34 <__cxa_atexit@plt+0x3eff90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1032173,15 +1032173,15 @@ │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3fbf8c <__cxa_atexit@plt+0x3effe8> │ │ │ │ ldmib r5, {r2, r7, r9, sl} │ │ │ │ ldrh r3, [r7] │ │ │ │ add r0, r7, #2 │ │ │ │ sub r2, r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r3, [pc, #36] @ 3fbf98 <__cxa_atexit@plt+0x3efff4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1032198,15 +1032198,15 @@ │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3fbff0 <__cxa_atexit@plt+0x3f004c> │ │ │ │ ldmib r5, {r2, r7, r9, sl} │ │ │ │ ldrb r3, [r7] │ │ │ │ add r0, r7, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r3, [pc, #36] @ 3fbffc <__cxa_atexit@plt+0x3f0058> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r8, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #12] │ │ │ │ @@ -1032362,15 +1032362,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 3fc270 <__cxa_atexit@plt+0x3f02cc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3fc280 <__cxa_atexit@plt+0x3f02dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1032794,15 +1032794,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #12 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1033414,15 +1033414,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1033996,15 +1033996,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1034596,15 +1034596,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 3fe56c <__cxa_atexit@plt+0x3f25c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1034630,15 +1034630,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3fe5f8 <__cxa_atexit@plt+0x3f2654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1034652,15 +1034652,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 3fe628 <__cxa_atexit@plt+0x3f2684> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ orreq r9, r2, r8, lsr sl │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -1035197,15 +1035197,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 3feebc <__cxa_atexit@plt+0x3f2f18> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3feecc <__cxa_atexit@plt+0x3f2f28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1035629,15 +1035629,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #12 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1036279,15 +1036279,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1036895,15 +1036895,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1037516,15 +1037516,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 40130c <__cxa_atexit@plt+0x3f5368> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1037550,15 +1037550,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 401398 <__cxa_atexit@plt+0x3f53f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1037572,15 +1037572,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 4013c8 <__cxa_atexit@plt+0x3f5424> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01826c98 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ @@ -1037789,15 +1037789,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -1037825,15 +1037825,15 @@ │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [pc, #36] @ 4017cc <__cxa_atexit@plt+0x3f5828> │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, ip, lr} │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ orrseq r9, r4, r0, ror #26 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1038156,15 +1038156,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 401d0c <__cxa_atexit@plt+0x3f5d68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1038186,15 +1038186,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 401d88 <__cxa_atexit@plt+0x3f5de4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 401d70 <__cxa_atexit@plt+0x3f5dcc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 401d80 <__cxa_atexit@plt+0x3f5ddc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1038736,15 +1038736,15 @@ │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ mla r0, r3, sl, r8 │ │ │ │ mul r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #112] @ 402670 <__cxa_atexit@plt+0x3f66cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r4, [r6, #20] │ │ │ │ str fp, [r6, #16] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #24] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ @@ -1038787,15 +1038787,15 @@ │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #4] │ │ │ │ mla r0, r3, r2, sl │ │ │ │ mul r2, r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [r5, #28] │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #36] @ 4026f0 <__cxa_atexit@plt+0x3f674c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str sl, [r8, #16] │ │ │ │ stmib r8, {r7, r9, fp} │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r7, r6, #11 │ │ │ │ @@ -1038872,15 +1038872,15 @@ │ │ │ │ str r9, [r6, #4] │ │ │ │ add r9, r6, #8 │ │ │ │ str r1, [r6, #20] │ │ │ │ str lr, [r6, #24] │ │ │ │ str sl, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ stm r9, {r0, r2, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 402848 <__cxa_atexit@plt+0x3f68a4> │ │ │ │ ldr r5, [pc, #60] @ 402868 <__cxa_atexit@plt+0x3f68c4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1039293,15 +1039293,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 402ebc <__cxa_atexit@plt+0x3f6f18> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 402ecc <__cxa_atexit@plt+0x3f6f28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1039327,15 +1039327,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 402f44 <__cxa_atexit@plt+0x3f6fa0> │ │ │ │ ldr r1, [pc, #40] @ 402f48 <__cxa_atexit@plt+0x3f6fa4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #16] @ 402f4c <__cxa_atexit@plt+0x3f6fa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orreq r5, r2, ip, asr #5 │ │ │ │ orrseq r8, r4, r0, asr #11 │ │ │ │ @ instruction: 0x018252b0 │ │ │ │ @@ -1039497,15 +1039497,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r2, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40320c <__cxa_atexit@plt+0x3f7268> │ │ │ │ ldr r5, [pc, #60] @ 40322c <__cxa_atexit@plt+0x3f7288> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1039617,15 +1039617,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1039689,23 +1039689,23 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #16 │ │ │ │ str r6, [r2, #12] │ │ │ │ str r3, [r6, #12] │ │ │ │ mov r6, lr │ │ │ │ str r9, [r2, #8] │ │ │ │ stm r1, {r0, r8, ip} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ ldr r5, [pc, #44] @ 40351c <__cxa_atexit@plt+0x3f7578> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r1, #28 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @@ -1039734,20 +1039734,20 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ add lr, r6, #12 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r2, r8, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r5, [pc, #36] @ 4035bc <__cxa_atexit@plt+0x3f7618> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -1039963,15 +1039963,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r3, #19 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 403954 <__cxa_atexit@plt+0x3f79b0> │ │ │ │ ldr r5, [pc, #60] @ 403974 <__cxa_atexit@plt+0x3f79d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1040200,15 +1040200,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ add lr, r6, #8 │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 403d08 <__cxa_atexit@plt+0x3f7d64> │ │ │ │ ldr r5, [pc, #60] @ 403d28 <__cxa_atexit@plt+0x3f7d84> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1040314,15 +1040314,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1040382,15 +1040382,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #12 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1040489,15 +1040489,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #92] @ 4041a4 <__cxa_atexit@plt+0x3f8200> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 404188 <__cxa_atexit@plt+0x3f81e4> │ │ │ │ ldr r5, [pc, #44] @ 4041a8 <__cxa_atexit@plt+0x3f8204> │ │ │ │ @@ -1040525,15 +1040525,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [pc, #76] @ 404224 <__cxa_atexit@plt+0x3f8280> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40420c <__cxa_atexit@plt+0x3f8268> │ │ │ │ ldr r5, [pc, #40] @ 404228 <__cxa_atexit@plt+0x3f8284> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1040868,15 +1040868,15 @@ │ │ │ │ str r2, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ ldr ip, [r5, #-16] │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ stm lr, {r1, r7, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ cmp fp, r2 │ │ │ │ bhi 404774 <__cxa_atexit@plt+0x3f87d0> │ │ │ │ ldr r5, [pc, #60] @ 404794 <__cxa_atexit@plt+0x3f87f0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 26e0ac <__cxa_atexit@plt+0x262108> │ │ │ │ @@ -1041076,15 +1041076,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r3, #19 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 404ab8 <__cxa_atexit@plt+0x3f8b14> │ │ │ │ ldr r5, [pc, #60] @ 404ad8 <__cxa_atexit@plt+0x3f8b34> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1041218,15 +1041218,15 @@ │ │ │ │ stmib r6, {r3, r9} │ │ │ │ str r7, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ sub r6, r1, #11 │ │ │ │ stmda r5, {r0, r6} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 404cf4 <__cxa_atexit@plt+0x3f8d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1041256,15 +1041256,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0x019467b4 │ │ │ │ orreq r2, r2, r8, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -1041597,57 +1041597,57 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldrd r0, [r3] │ │ │ │ sub r2, r7, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r7, [pc, #12] @ 4052c0 <__cxa_atexit@plt+0x3f931c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r6, r4, r8, ror #3 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0], #4 │ │ │ │ sub r2, r7, #1 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r7, [pc, #12] @ 4052f8 <__cxa_atexit@plt+0x3f9354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x019461b0 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldrh r3, [r0], #2 │ │ │ │ sub r2, r7, #1 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r7, [pc, #12] @ 405330 <__cxa_atexit@plt+0x3f938c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r6, r4, r8, ror r1 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ ldrb r3, [r0], #1 │ │ │ │ sub r2, r7, #1 │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r7, [pc, #12] @ 405368 <__cxa_atexit@plt+0x3f93c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orrseq r6, r4, r0, asr #2 │ │ │ │ andeq r0, r0, r7, asr #19 │ │ │ │ @@ -1041845,15 +1041845,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ str sl, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1042257,15 +1042257,15 @@ │ │ │ │ ldr r0, [pc, #112] @ 405d54 <__cxa_atexit@plt+0x3f9db0> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r8, sl, ip} │ │ │ │ ldr r8, [sp] │ │ │ │ add r0, r6, #20 │ │ │ │ mov r6, r3 │ │ │ │ stm r0, {r1, r2, lr} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r3, [pc, #72] @ 405d4c <__cxa_atexit@plt+0x3f9da8> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 405d28 <__cxa_atexit@plt+0x3f9d84> │ │ │ │ b 405d6c <__cxa_atexit@plt+0x3f9dc8> │ │ │ │ @@ -1042321,15 +1042321,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 405e20 <__cxa_atexit@plt+0x3f9e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r6, {r3, r8, sl, ip} │ │ │ │ ldr r8, [sp] │ │ │ │ add r3, r6, #20 │ │ │ │ mov r6, lr │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 405e28 <__cxa_atexit@plt+0x3f9e84> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ @@ -1042479,15 +1042479,15 @@ │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1042515,15 +1042515,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [pc, #36] @ 406114 <__cxa_atexit@plt+0x3fa170> │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r1, sl, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ orrseq r5, r4, r4, lsl r4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ orreq r2, r2, r0, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1042695,15 +1042695,15 @@ │ │ │ │ str ip, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r3, r8} │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 406410 <__cxa_atexit@plt+0x3fa46c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1042741,15 +1042741,15 @@ │ │ │ │ ldmdb r5, {r0, r1, r8} │ │ │ │ add lr, r6, #8 │ │ │ │ str r9, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 4064b4 <__cxa_atexit@plt+0x3fa510> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1042891,15 +1042891,15 @@ │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1042927,15 +1042927,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r0, [pc, #36] @ 406784 <__cxa_atexit@plt+0x3fa7e0> │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r1, sl, ip} │ │ │ │ str lr, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ orrseq r4, r4, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -1043668,15 +1043668,15 @@ │ │ │ │ bcc 407374 <__cxa_atexit@plt+0x3fb3d0> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r1, #2 │ │ │ │ bge 407314 <__cxa_atexit@plt+0x3fb370> │ │ │ │ ldr r3, [pc, #140] @ 40738c <__cxa_atexit@plt+0x3fb3e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -1043691,15 +1043691,15 @@ │ │ │ │ str r5, [r6, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 407390 <__cxa_atexit@plt+0x3fb3ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1043722,15 +1043722,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 4073e0 <__cxa_atexit@plt+0x3fb43c> │ │ │ │ ldr r5, [pc, #104] @ 40743c <__cxa_atexit@plt+0x3fb498> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #88] @ 407440 <__cxa_atexit@plt+0x3fb49c> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #76] @ 407444 <__cxa_atexit@plt+0x3fb4a0> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1043741,15 +1043741,15 @@ │ │ │ │ str ip, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ orrseq r4, r4, r8, ror #1 │ │ │ │ @@ -1044465,15 +1044465,15 @@ │ │ │ │ bcc 407fe8 <__cxa_atexit@plt+0x3fc044> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r1, #2 │ │ │ │ bge 407f88 <__cxa_atexit@plt+0x3fbfe4> │ │ │ │ ldr r3, [pc, #140] @ 408000 <__cxa_atexit@plt+0x3fc05c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -1044488,15 +1044488,15 @@ │ │ │ │ str r5, [r6, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 408004 <__cxa_atexit@plt+0x3fc060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1044519,15 +1044519,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 408054 <__cxa_atexit@plt+0x3fc0b0> │ │ │ │ ldr r5, [pc, #104] @ 4080b0 <__cxa_atexit@plt+0x3fc10c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #88] @ 4080b4 <__cxa_atexit@plt+0x3fc110> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #76] @ 4080b8 <__cxa_atexit@plt+0x3fc114> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1044538,15 +1044538,15 @@ │ │ │ │ str ip, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ orrseq r3, r4, r4, ror r4 │ │ │ │ @@ -1045294,15 +1045294,15 @@ │ │ │ │ bcc 408cdc <__cxa_atexit@plt+0x3fcd38> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r1, #2 │ │ │ │ bge 408c7c <__cxa_atexit@plt+0x3fccd8> │ │ │ │ ldr r3, [pc, #140] @ 408cf4 <__cxa_atexit@plt+0x3fcd50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -1045317,15 +1045317,15 @@ │ │ │ │ str r5, [r6, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 408cf8 <__cxa_atexit@plt+0x3fcd54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1045348,15 +1045348,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 408d48 <__cxa_atexit@plt+0x3fcda4> │ │ │ │ ldr r5, [pc, #104] @ 408da4 <__cxa_atexit@plt+0x3fce00> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #88] @ 408da8 <__cxa_atexit@plt+0x3fce04> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #76] @ 408dac <__cxa_atexit@plt+0x3fce08> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1045367,15 +1045367,15 @@ │ │ │ │ str ip, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ orrseq r2, r4, r0, lsl #15 │ │ │ │ @@ -1046091,15 +1046091,15 @@ │ │ │ │ bcc 409950 <__cxa_atexit@plt+0x3fd9ac> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ cmp r1, #2 │ │ │ │ bge 4098f0 <__cxa_atexit@plt+0x3fd94c> │ │ │ │ ldr r3, [pc, #140] @ 409968 <__cxa_atexit@plt+0x3fd9c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -1046114,15 +1046114,15 @@ │ │ │ │ str r5, [r6, #4] │ │ │ │ ldr r5, [sp] │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 40996c <__cxa_atexit@plt+0x3fd9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1046145,15 +1046145,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 4099bc <__cxa_atexit@plt+0x3fda18> │ │ │ │ ldr r5, [pc, #104] @ 409a18 <__cxa_atexit@plt+0x3fda74> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #88] @ 409a1c <__cxa_atexit@plt+0x3fda78> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #76] @ 409a20 <__cxa_atexit@plt+0x3fda7c> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1046164,15 +1046164,15 @@ │ │ │ │ str ip, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ orrseq r1, r4, ip, lsl #22 │ │ │ │ @@ -1046307,15 +1046307,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1046549,15 +1046549,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1046614,15 +1046614,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40a110 <__cxa_atexit@plt+0x3fe16c> │ │ │ │ ldr r3, [pc, #28] @ 40a120 <__cxa_atexit@plt+0x3fe17c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 40a124 <__cxa_atexit@plt+0x3fe180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq lr, r1, r0, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1046854,15 +1046854,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1047118,15 +1047118,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1047187,15 +1047187,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40aa04 <__cxa_atexit@plt+0x3fea60> │ │ │ │ ldr r3, [pc, #28] @ 40aa14 <__cxa_atexit@plt+0x3fea70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 40aa18 <__cxa_atexit@plt+0x3fea74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strheq lr, [r1, r0] │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1047396,15 +1047396,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1047638,15 +1047638,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1047703,15 +1047703,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40b214 <__cxa_atexit@plt+0x3ff270> │ │ │ │ ldr r3, [pc, #28] @ 40b224 <__cxa_atexit@plt+0x3ff280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 40b228 <__cxa_atexit@plt+0x3ff284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq sp, r1, r4, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1047941,15 +1047941,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1048205,15 +1048205,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1048274,15 +1048274,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40bb00 <__cxa_atexit@plt+0x3ffb5c> │ │ │ │ ldr r3, [pc, #28] @ 40bb10 <__cxa_atexit@plt+0x3ffb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 40bb14 <__cxa_atexit@plt+0x3ffb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0181cfbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1048699,15 +1048699,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 40c1c4 <__cxa_atexit@plt+0x400220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @@ -1049009,15 +1049009,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 40c69c <__cxa_atexit@plt+0x4006f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @@ -1049420,15 +1049420,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 40cd08 <__cxa_atexit@plt+0x400d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @@ -1049732,15 +1049732,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 40d1e8 <__cxa_atexit@plt+0x401244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @@ -1049939,15 +1049939,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1050158,15 +1050158,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1050179,15 +1050179,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40d8c4 <__cxa_atexit@plt+0x401920> │ │ │ │ ldr r2, [pc, #28] @ 40d8d4 <__cxa_atexit@plt+0x401930> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 40d8d8 <__cxa_atexit@plt+0x401934> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq fp, r1, ip, lsr #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -1050431,15 +1050431,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1050666,15 +1050666,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1050687,15 +1050687,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 40e0b4 <__cxa_atexit@plt+0x402110> │ │ │ │ ldr r2, [pc, #28] @ 40e0c4 <__cxa_atexit@plt+0x402120> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 40e0c8 <__cxa_atexit@plt+0x402124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq sl, r1, r0, asr #20 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -1050990,15 +1050990,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1051100,15 +1051100,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 40e74c <__cxa_atexit@plt+0x4027a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1051122,15 +1051122,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 40e780 <__cxa_atexit@plt+0x4027dc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1051311,15 +1051311,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1051421,15 +1051421,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 40ec50 <__cxa_atexit@plt+0x402cac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1051443,15 +1051443,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 40ec84 <__cxa_atexit@plt+0x402ce0> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1082682,15 +1082682,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1083010,15 +1083010,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1086789,15 +1086789,15 @@ │ │ │ │ ldr fp, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ mul r2, r2, r3 │ │ │ │ add sl, fp, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r3, [pc, #68] @ 431518 <__cxa_atexit@plt+0x425574> │ │ │ │ ldr r2, [pc, #68] @ 43151c <__cxa_atexit@plt+0x425578> │ │ │ │ ldr r1, [pc, #68] @ 431520 <__cxa_atexit@plt+0x42557c> │ │ │ │ sub lr, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -1089783,15 +1089783,15 @@ │ │ │ │ ldr fp, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ mul r2, r2, r3 │ │ │ │ add sl, fp, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ - bl 8b1fec <__cxa_atexit@plt+0x8a6048> │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ ldr r3, [pc, #68] @ 4343e0 <__cxa_atexit@plt+0x42843c> │ │ │ │ ldr r2, [pc, #68] @ 4343e4 <__cxa_atexit@plt+0x428440> │ │ │ │ ldr r1, [pc, #68] @ 4343e8 <__cxa_atexit@plt+0x428444> │ │ │ │ sub lr, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -1092665,15 +1092665,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1098222,15 +1098222,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1120141,15 +1120141,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1124949,15 +1124949,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1135702,15 +1135702,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1139308,15 +1139308,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1142950,15 +1142950,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1191025,15 +1191025,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 49718c <__cxa_atexit@plt+0x48b1e8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 49719c <__cxa_atexit@plt+0x48b1f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1191203,15 +1191203,15 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 497464 <__cxa_atexit@plt+0x48b4c0> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1191369,15 +1191369,15 @@ │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [pc, #36] @ 4976ec <__cxa_atexit@plt+0x48b748> │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, ip, lr} │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ orreq r3, fp, r0, asr #28 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1191641,15 +1191641,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 497b40 <__cxa_atexit@plt+0x48bb9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1191681,15 +1191681,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r2, #4]! │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r2, #8] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1191759,15 +1191759,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 497d04 <__cxa_atexit@plt+0x48bd60> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 497d14 <__cxa_atexit@plt+0x48bd70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1191862,15 +1191862,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 497ea0 <__cxa_atexit@plt+0x48befc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 497eb0 <__cxa_atexit@plt+0x48bf0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1192032,15 +1192032,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -1192068,15 +1192068,15 @@ │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [pc, #36] @ 4981d8 <__cxa_atexit@plt+0x48c234> │ │ │ │ str r9, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, ip, lr} │ │ │ │ str sl, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ orreq r3, fp, r4, asr r3 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1192399,15 +1192399,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 498718 <__cxa_atexit@plt+0x48c774> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1192422,15 +1192422,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 498750 <__cxa_atexit@plt+0x48c7ac> │ │ │ │ ldr r2, [pc, #32] @ 498760 <__cxa_atexit@plt+0x48c7bc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 498764 <__cxa_atexit@plt+0x48c7c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrsheq r2, [r9, #-76]! @ 0xffffffb4 │ │ │ │ cmneq r9, ip, asr #9 │ │ │ │ @@ -1192573,15 +1192573,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 4989d4 <__cxa_atexit@plt+0x48ca30> │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r2, lr} │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1192613,15 +1192613,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 498a5c <__cxa_atexit@plt+0x48cab8> │ │ │ │ str fp, [r3, #28] │ │ │ │ ldr fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, r3, #16 │ │ │ │ stmib r3, {r0, r2, sl} │ │ │ │ stm lr, {r1, r9, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldrdeq r2, [fp, r8] │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ ldrheq r2, [r9, #-44]! @ 0xffffffd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1192788,15 +1192788,15 @@ │ │ │ │ str ip, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r3, r8} │ │ │ │ str r9, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 498d44 <__cxa_atexit@plt+0x48cda0> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1192834,15 +1192834,15 @@ │ │ │ │ ldmdb r5, {r0, r1, r8} │ │ │ │ add lr, r6, #8 │ │ │ │ str r9, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 498de8 <__cxa_atexit@plt+0x48ce44> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1207649,15 +1207649,15 @@ │ │ │ │ bcc 4a7568 <__cxa_atexit@plt+0x49b5c4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b2268 <__cxa_atexit@plt+0x8a62c4> │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ ldr r3, [pc, #60] @ 4a7580 <__cxa_atexit@plt+0x49b5dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1207681,15 +1207681,15 @@ │ │ │ │ bcc 4a75dc <__cxa_atexit@plt+0x49b638> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b2268 <__cxa_atexit@plt+0x8a62c4> │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ ldr r3, [pc, #36] @ 4a75e8 <__cxa_atexit@plt+0x49b644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1207902,15 +1207902,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4a7930 <__cxa_atexit@plt+0x49b98c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88cda4 <__cxa_atexit@plt+0x880e00> │ │ │ │ + b 7496d8 <__cxa_atexit@plt+0x73d734> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4a7950 <__cxa_atexit@plt+0x49b9ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1208766,15 +1208766,15 @@ │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ vldr d0, [r3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b221c <__cxa_atexit@plt+0x8a6278> │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ ldr r3, [pc, #60] @ 4a86f4 <__cxa_atexit@plt+0x49c750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1208799,15 +1208799,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ vldr d0, [r7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b221c <__cxa_atexit@plt+0x8a6278> │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ ldr r3, [pc, #36] @ 4a8760 <__cxa_atexit@plt+0x49c7bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1209025,15 +1209025,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4a8abc <__cxa_atexit@plt+0x49cb18> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88c8e8 <__cxa_atexit@plt+0x880944> │ │ │ │ + b 74921c <__cxa_atexit@plt+0x73d278> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4a8adc <__cxa_atexit@plt+0x49cb38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1209889,15 +1209889,15 @@ │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ vldr s0, [r3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b21e8 <__cxa_atexit@plt+0x8a6244> │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ ldr r3, [pc, #60] @ 4a9880 <__cxa_atexit@plt+0x49d8dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1209922,15 +1209922,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ vldr s0, [r7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b21e8 <__cxa_atexit@plt+0x8a6244> │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ ldr r3, [pc, #36] @ 4a98ec <__cxa_atexit@plt+0x49d948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1210143,15 +1210143,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4a9c34 <__cxa_atexit@plt+0x49dc90> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88c418 <__cxa_atexit@plt+0x880474> │ │ │ │ + b 748d4c <__cxa_atexit@plt+0x73cda8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4a9c54 <__cxa_atexit@plt+0x49dcb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1211007,15 +1211007,15 @@ │ │ │ │ ldrd r0, [r3, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r3, [pc, #60] @ 4aa9f8 <__cxa_atexit@plt+0x49ea54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1211040,15 +1211040,15 @@ │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r3, [pc, #36] @ 4aaa64 <__cxa_atexit@plt+0x49eac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1211266,15 +1211266,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4aadc0 <__cxa_atexit@plt+0x49ee1c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88a8bc <__cxa_atexit@plt+0x87e918> │ │ │ │ + b 7471f0 <__cxa_atexit@plt+0x73b24c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4aade0 <__cxa_atexit@plt+0x49ee3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1212129,15 +1212129,15 @@ │ │ │ │ bcc 4abb68 <__cxa_atexit@plt+0x49fbc4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r3, [pc, #60] @ 4abb80 <__cxa_atexit@plt+0x49fbdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1212161,15 +1212161,15 @@ │ │ │ │ bcc 4abbdc <__cxa_atexit@plt+0x49fc38> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r3, [pc, #36] @ 4abbe8 <__cxa_atexit@plt+0x49fc44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1212382,15 +1212382,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4abf30 <__cxa_atexit@plt+0x49ff8c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88a3f4 <__cxa_atexit@plt+0x87e450> │ │ │ │ + b 746d28 <__cxa_atexit@plt+0x73ad84> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4abf50 <__cxa_atexit@plt+0x49ffac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1213245,15 +1213245,15 @@ │ │ │ │ bcc 4accd8 <__cxa_atexit@plt+0x4a0d34> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldrh r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r3, [pc, #60] @ 4accf0 <__cxa_atexit@plt+0x4a0d4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1213277,15 +1213277,15 @@ │ │ │ │ bcc 4acd4c <__cxa_atexit@plt+0x4a0da8> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r3, [pc, #36] @ 4acd58 <__cxa_atexit@plt+0x4a0db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1213500,15 +1213500,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4ad0a8 <__cxa_atexit@plt+0x4a1104> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 889f44 <__cxa_atexit@plt+0x87dfa0> │ │ │ │ + b 746878 <__cxa_atexit@plt+0x73a8d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4ad0c8 <__cxa_atexit@plt+0x4a1124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1214546,15 +1214546,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4ae100 <__cxa_atexit@plt+0x4a215c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 895c2c <__cxa_atexit@plt+0x889c88> │ │ │ │ + b 752560 <__cxa_atexit@plt+0x7465bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4ae120 <__cxa_atexit@plt+0x4a217c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1215425,15 +1215425,15 @@ │ │ │ │ bcc 4aeee8 <__cxa_atexit@plt+0x4a2f44> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b2118 <__cxa_atexit@plt+0x8a6174> │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ ldr r3, [pc, #60] @ 4aef00 <__cxa_atexit@plt+0x4a2f5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1215457,15 +1215457,15 @@ │ │ │ │ bcc 4aef5c <__cxa_atexit@plt+0x4a2fb8> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b2118 <__cxa_atexit@plt+0x8a6174> │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ ldr r3, [pc, #36] @ 4aef68 <__cxa_atexit@plt+0x4a2fc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1215678,15 +1215678,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4af2b0 <__cxa_atexit@plt+0x4a330c> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 8896f4 <__cxa_atexit@plt+0x87d750> │ │ │ │ + b 746028 <__cxa_atexit@plt+0x73a084> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4af2d0 <__cxa_atexit@plt+0x4a332c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1216542,15 +1216542,15 @@ │ │ │ │ ldrd r0, [r3, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r3, [pc, #60] @ 4b0074 <__cxa_atexit@plt+0x4a40d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1216575,15 +1216575,15 @@ │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b20d0 <__cxa_atexit@plt+0x8a612c> │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ ldr r3, [pc, #36] @ 4b00e0 <__cxa_atexit@plt+0x4a413c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1216801,15 +1216801,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b043c <__cxa_atexit@plt+0x4a4498> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88bf44 <__cxa_atexit@plt+0x87ffa0> │ │ │ │ + b 748878 <__cxa_atexit@plt+0x73c8d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b045c <__cxa_atexit@plt+0x4a44b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1217664,15 +1217664,15 @@ │ │ │ │ bcc 4b11e4 <__cxa_atexit@plt+0x4a5240> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r3, [pc, #60] @ 4b11fc <__cxa_atexit@plt+0x4a5258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1217696,15 +1217696,15 @@ │ │ │ │ bcc 4b1258 <__cxa_atexit@plt+0x4a52b4> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b2068 <__cxa_atexit@plt+0x8a60c4> │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ ldr r3, [pc, #36] @ 4b1264 <__cxa_atexit@plt+0x4a52c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1217917,15 +1217917,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b15ac <__cxa_atexit@plt+0x4a5608> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88ba7c <__cxa_atexit@plt+0x87fad8> │ │ │ │ + b 7483b0 <__cxa_atexit@plt+0x73c40c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b15cc <__cxa_atexit@plt+0x4a5628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1218780,15 +1218780,15 @@ │ │ │ │ bcc 4b2354 <__cxa_atexit@plt+0x4a63b0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldrh r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r3, [pc, #60] @ 4b236c <__cxa_atexit@plt+0x4a63c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1218812,15 +1218812,15 @@ │ │ │ │ bcc 4b23c8 <__cxa_atexit@plt+0x4a6424> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b1ff8 <__cxa_atexit@plt+0x8a6054> │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ ldr r3, [pc, #36] @ 4b23d4 <__cxa_atexit@plt+0x4a6430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1219035,15 +1219035,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b2724 <__cxa_atexit@plt+0x4a6780> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88b5cc <__cxa_atexit@plt+0x87f628> │ │ │ │ + b 747f00 <__cxa_atexit@plt+0x73bf5c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b2744 <__cxa_atexit@plt+0x4a67a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1220135,15 +1220135,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b3854 <__cxa_atexit@plt+0x4a78b0> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 895d44 <__cxa_atexit@plt+0x889da0> │ │ │ │ + b 752678 <__cxa_atexit@plt+0x7466d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b3874 <__cxa_atexit@plt+0x4a78d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1221014,15 +1221014,15 @@ │ │ │ │ bcc 4b463c <__cxa_atexit@plt+0x4a8698> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov sl, #0 │ │ │ │ - bl 8b2118 <__cxa_atexit@plt+0x8a6174> │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ ldr r3, [pc, #60] @ 4b4654 <__cxa_atexit@plt+0x4a86b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r9, [r6, #16] │ │ │ │ stmib r6, {r3, r7, sl} │ │ │ │ sub r7, r8, #11 │ │ │ │ mov r6, r8 │ │ │ │ @@ -1221046,15 +1221046,15 @@ │ │ │ │ bcc 4b46b0 <__cxa_atexit@plt+0x4a870c> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, #0 │ │ │ │ - bl 8b2118 <__cxa_atexit@plt+0x8a6174> │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ ldr r3, [pc, #36] @ 4b46bc <__cxa_atexit@plt+0x4a8718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r8, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r8, {r3, sl} │ │ │ │ str r9, [r8, #16] │ │ │ │ @@ -1221267,15 +1221267,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4b4a04 <__cxa_atexit@plt+0x4a8a60> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 88ad7c <__cxa_atexit@plt+0x87edd8> │ │ │ │ + b 7476b0 <__cxa_atexit@plt+0x73b70c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 4b4a24 <__cxa_atexit@plt+0x4a8a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1312020,15 +1312020,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1320177,15 +1320177,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1320552,15 +1320552,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1331500,15 +1331500,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1335428,15 +1335428,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1354831,15 +1354831,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1358361,15 +1358361,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1366109,15 +1366109,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1368487,15 +1368487,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1370969,15 +1370969,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1412035,15 +1412035,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 56eed4 <__cxa_atexit@plt+0x562f30> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 56eee4 <__cxa_atexit@plt+0x562f40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1412091,15 +1412091,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1412198,15 +1412198,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ ldrheq ip, [sp, #-60]! @ 0xffffffc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1412332,15 +1412332,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1412362,15 +1412362,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrsbeq ip, [sp, #-8]! │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 56f410 <__cxa_atexit@plt+0x56346c> │ │ │ │ @@ -1412451,15 +1412451,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1412515,15 +1412515,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r3, #12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 56f654 <__cxa_atexit@plt+0x5636b0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 56f664 <__cxa_atexit@plt+0x5636c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1412624,15 +1412624,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ cmneq sp, r4, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1412775,15 +1412775,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1412810,15 +1412810,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 56fae0 <__cxa_atexit@plt+0x563b3c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1412923,15 +1412923,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ cmneq sp, r8, ror #16 │ │ │ │ cmneq ip, ip, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1413093,15 +1413093,15 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ str r2, [r5, #12]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ ldrheq fp, [sp, #-92]! @ 0xffffffa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1414539,15 +1414539,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r6, r1, #3 │ │ │ │ str r6, [r7] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 57163c <__cxa_atexit@plt+0x565698> │ │ │ │ ldr r5, [pc, #104] @ 571668 <__cxa_atexit@plt+0x5656c4> │ │ │ │ mov r8, r2 │ │ │ │ @@ -1414595,15 +1414595,15 @@ │ │ │ │ stmib r6, {r1, r8} │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5716f4 <__cxa_atexit@plt+0x565750> │ │ │ │ ldr r5, [pc, #60] @ 571714 <__cxa_atexit@plt+0x565770> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1414699,15 +1414699,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 57188c <__cxa_atexit@plt+0x5658e8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 571874 <__cxa_atexit@plt+0x5658d0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 571884 <__cxa_atexit@plt+0x5658e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1414849,15 +1414849,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 571ae4 <__cxa_atexit@plt+0x565b40> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9, sl} │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 571acc <__cxa_atexit@plt+0x565b28> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 571adc <__cxa_atexit@plt+0x565b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1415266,15 +1415266,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1415881,15 +1415881,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1416458,15 +1416458,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 573404 <__cxa_atexit@plt+0x567460> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1416898,15 +1416898,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 573ae4 <__cxa_atexit@plt+0x567b40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1416932,15 +1416932,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 573b70 <__cxa_atexit@plt+0x567bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1416954,15 +1416954,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 573ba0 <__cxa_atexit@plt+0x567bfc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq fp, r8, asr lr │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -1417488,15 +1417488,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 574408 <__cxa_atexit@plt+0x568464> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 574418 <__cxa_atexit@plt+0x568474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1417905,15 +1417905,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1418552,15 +1418552,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1419165,15 +1419165,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 575e50 <__cxa_atexit@plt+0x569eac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1419624,15 +1419624,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 57657c <__cxa_atexit@plt+0x56a5d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1419658,15 +1419658,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 576608 <__cxa_atexit@plt+0x56a664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1419680,15 +1419680,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 576638 <__cxa_atexit@plt+0x56a694> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq fp, r0, asr #7 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -1419833,15 +1419833,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1419870,15 +1419870,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ cmneq sp, r4, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1420007,15 +1420007,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 576b78 <__cxa_atexit@plt+0x56abd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1420029,15 +1420029,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 576bac <__cxa_atexit@plt+0x56ac08> │ │ │ │ ldr r2, [pc, #28] @ 576bbc <__cxa_atexit@plt+0x56ac18> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 576bc0 <__cxa_atexit@plt+0x56ac1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq fp, r8, lsl #6 │ │ │ │ cmneq fp, r8, lsr lr │ │ │ │ @@ -1420231,15 +1420231,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r6, r1, #7 │ │ │ │ str r6, [r3] │ │ │ │ str r0, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 576f30 <__cxa_atexit@plt+0x56af8c> │ │ │ │ ldr r7, [pc, #100] @ 576f58 <__cxa_atexit@plt+0x56afb4> │ │ │ │ @@ -1420290,15 +1420290,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 576ff0 <__cxa_atexit@plt+0x56b04c> │ │ │ │ ldr r5, [pc, #60] @ 577010 <__cxa_atexit@plt+0x56b06c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1420466,15 +1420466,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 577290 <__cxa_atexit@plt+0x56b2ec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5772a0 <__cxa_atexit@plt+0x56b2fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1420628,15 +1420628,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 577530 <__cxa_atexit@plt+0x56b58c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 577518 <__cxa_atexit@plt+0x56b574> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 577528 <__cxa_atexit@plt+0x56b584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1420763,15 +1420763,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ cmp fp, r2 │ │ │ │ bhi 577750 <__cxa_atexit@plt+0x56b7ac> │ │ │ │ ldr r5, [pc, #60] @ 577770 <__cxa_atexit@plt+0x56b7cc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 26e0ac <__cxa_atexit@plt+0x262108> │ │ │ │ @@ -1420849,15 +1420849,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1420916,22 +1420916,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r3] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 5779c0 <__cxa_atexit@plt+0x56ba1c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -1420957,20 +1420957,20 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r2] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r5, [pc, #36] @ 577a58 <__cxa_atexit@plt+0x56bab4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -1421200,15 +1421200,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 577e28 <__cxa_atexit@plt+0x56be84> │ │ │ │ ldr r5, [pc, #60] @ 577e48 <__cxa_atexit@plt+0x56bea4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1421404,15 +1421404,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ sub r6, r3, #15 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 578158 <__cxa_atexit@plt+0x56c1b4> │ │ │ │ ldr r5, [pc, #60] @ 578178 <__cxa_atexit@plt+0x56c1d4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1421552,15 +1421552,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1421605,15 +1421605,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1421705,15 +1421705,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 578620 <__cxa_atexit@plt+0x56c67c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 578604 <__cxa_atexit@plt+0x56c660> │ │ │ │ ldr r5, [pc, #44] @ 578624 <__cxa_atexit@plt+0x56c680> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1421740,15 +1421740,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 5786a0 <__cxa_atexit@plt+0x56c6fc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 578688 <__cxa_atexit@plt+0x56c6e4> │ │ │ │ ldr r5, [pc, #40] @ 5786a4 <__cxa_atexit@plt+0x56c700> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1422095,15 +1422095,15 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 578c24 <__cxa_atexit@plt+0x56cc80> │ │ │ │ ldr r5, [pc, #60] @ 578c44 <__cxa_atexit@plt+0x56cca0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1422297,15 +1422297,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 578f4c <__cxa_atexit@plt+0x56cfa8> │ │ │ │ ldr r5, [pc, #60] @ 578f6c <__cxa_atexit@plt+0x56cfc8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1422391,15 +1422391,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [sl, #3] │ │ │ │ stmib r6, {r7, r9} │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 5790d0 <__cxa_atexit@plt+0x56d12c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1422430,15 +1422430,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrsbeq r2, [sp, #-56]! @ 0xffffffc8 │ │ │ │ cmneq fp, r8, asr #17 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -1422723,15 +1422723,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5795d4 <__cxa_atexit@plt+0x56d630> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5795e4 <__cxa_atexit@plt+0x56d640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1422993,15 +1422993,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ sub r2, lr, #19 │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r1, r3, r9, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r9, [r5], #-12 │ │ │ │ b 579a5c <__cxa_atexit@plt+0x56dab8> │ │ │ │ ldr r7, [pc, #56] @ 579a4c <__cxa_atexit@plt+0x56daa8> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1423073,15 +1423073,15 @@ │ │ │ │ ldr r3, [pc, #88] @ 579b7c <__cxa_atexit@plt+0x56dbd8> │ │ │ │ sub r7, r6, #19 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 579b6c <__cxa_atexit@plt+0x56dbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ mov r6, r3 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r2, [pc, #44] @ 579b84 <__cxa_atexit@plt+0x56dbe0> │ │ │ │ mov r7, r9 │ │ │ │ @@ -1423121,15 +1423121,15 @@ │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r1, [pc, #68] @ 579c2c <__cxa_atexit@plt+0x56dc88> │ │ │ │ add lr, r3, #12 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r9} │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #48] @ 579c34 <__cxa_atexit@plt+0x56dc90> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r3, [pc, #24] @ 579c30 <__cxa_atexit@plt+0x56dc8c> │ │ │ │ mov r2, #24 │ │ │ │ @@ -1423221,15 +1423221,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1423258,15 +1423258,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ ldrsheq r1, [sp, #-100]! @ 0xffffff9c │ │ │ │ cmneq fp, r0, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1423393,15 +1423393,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r9, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 57a078 <__cxa_atexit@plt+0x56e0d4> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1423440,15 +1423440,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #23 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 57a120 <__cxa_atexit@plt+0x56e17c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1423540,15 +1423540,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 57a2b0 <__cxa_atexit@plt+0x56e30c> │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r2, r9, sl, fp, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1423577,15 +1423577,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [pc, #32] @ 57a32c <__cxa_atexit@plt+0x56e388> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, ip, lr} │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldrsheq r1, [sp, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -1424024,15 +1424024,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 57aa28 <__cxa_atexit@plt+0x56ea84> │ │ │ │ ldr r7, [pc, #136] @ 57aa90 <__cxa_atexit@plt+0x56eaec> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 57aa98 <__cxa_atexit@plt+0x56eaf4> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1424043,15 +1424043,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 57aa9c <__cxa_atexit@plt+0x56eaf8> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 57aa94 <__cxa_atexit@plt+0x56eaf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1424073,15 +1424073,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 57aadc <__cxa_atexit@plt+0x56eb38> │ │ │ │ ldr r3, [pc, #96] @ 57ab34 <__cxa_atexit@plt+0x56eb90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 57ab38 <__cxa_atexit@plt+0x56eb94> │ │ │ │ ldr r9, [pc, #84] @ 57ab3c <__cxa_atexit@plt+0x56eb98> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1424091,15 +1424091,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ ldrsheq r0, [sp, #-152]! @ 0xffffff68 │ │ │ │ @@ -1424524,15 +1424524,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 57b1f8 <__cxa_atexit@plt+0x56f254> │ │ │ │ ldr r7, [pc, #136] @ 57b260 <__cxa_atexit@plt+0x56f2bc> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 57b268 <__cxa_atexit@plt+0x56f2c4> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1424543,15 +1424543,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 57b26c <__cxa_atexit@plt+0x56f2c8> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 57b264 <__cxa_atexit@plt+0x56f2c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1424573,15 +1424573,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 57b2ac <__cxa_atexit@plt+0x56f308> │ │ │ │ ldr r3, [pc, #96] @ 57b304 <__cxa_atexit@plt+0x56f360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 57b308 <__cxa_atexit@plt+0x56f364> │ │ │ │ ldr r9, [pc, #84] @ 57b30c <__cxa_atexit@plt+0x56f368> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1424591,15 +1424591,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ cmneq sp, r8, lsr #4 │ │ │ │ @@ -1425053,15 +1425053,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 57ba3c <__cxa_atexit@plt+0x56fa98> │ │ │ │ ldr r7, [pc, #136] @ 57baa4 <__cxa_atexit@plt+0x56fb00> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 57baac <__cxa_atexit@plt+0x56fb08> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1425072,15 +1425072,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 57bab0 <__cxa_atexit@plt+0x56fb0c> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 57baa8 <__cxa_atexit@plt+0x56fb04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1425102,15 +1425102,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 57baf0 <__cxa_atexit@plt+0x56fb4c> │ │ │ │ ldr r3, [pc, #96] @ 57bb48 <__cxa_atexit@plt+0x56fba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 57bb4c <__cxa_atexit@plt+0x56fba8> │ │ │ │ ldr r9, [pc, #84] @ 57bb50 <__cxa_atexit@plt+0x56fbac> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1425120,15 +1425120,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ cmnpeq ip, r4, ror #19 @ p-variant is OBSOLETE │ │ │ │ @@ -1425553,15 +1425553,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 57c20c <__cxa_atexit@plt+0x570268> │ │ │ │ ldr r7, [pc, #136] @ 57c274 <__cxa_atexit@plt+0x5702d0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 57c27c <__cxa_atexit@plt+0x5702d8> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1425572,15 +1425572,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 57c280 <__cxa_atexit@plt+0x5702dc> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 57c278 <__cxa_atexit@plt+0x5702d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1425602,15 +1425602,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 57c2c0 <__cxa_atexit@plt+0x57031c> │ │ │ │ ldr r3, [pc, #96] @ 57c318 <__cxa_atexit@plt+0x570374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 57c31c <__cxa_atexit@plt+0x570378> │ │ │ │ ldr r9, [pc, #84] @ 57c320 <__cxa_atexit@plt+0x57037c> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1425620,15 +1425620,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ cmnpeq ip, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ @@ -1425725,15 +1425725,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1425912,15 +1425912,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 57c7bc <__cxa_atexit@plt+0x570818> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1425975,15 +1425975,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57c894 <__cxa_atexit@plt+0x5708f0> │ │ │ │ ldr r3, [pc, #28] @ 57c8a4 <__cxa_atexit@plt+0x570900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 57c8a8 <__cxa_atexit@plt+0x570904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r6, [fp, #-252]! @ 0xffffff04 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1426174,15 +1426174,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1426385,15 +1426385,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 57cf20 <__cxa_atexit@plt+0x570f7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1426453,15 +1426453,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57d00c <__cxa_atexit@plt+0x571068> │ │ │ │ ldr r3, [pc, #28] @ 57d01c <__cxa_atexit@plt+0x571078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 57d020 <__cxa_atexit@plt+0x57107c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq fp, r8, ror #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1426621,15 +1426621,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1426808,15 +1426808,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 57d5bc <__cxa_atexit@plt+0x571618> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1426871,15 +1426871,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57d694 <__cxa_atexit@plt+0x5716f0> │ │ │ │ ldr r3, [pc, #28] @ 57d6a4 <__cxa_atexit@plt+0x571700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 57d6a8 <__cxa_atexit@plt+0x571704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq fp, r4, ror #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1427070,15 +1427070,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1427281,15 +1427281,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 57dd20 <__cxa_atexit@plt+0x571d7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1427349,15 +1427349,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57de0c <__cxa_atexit@plt+0x571e68> │ │ │ │ ldr r3, [pc, #28] @ 57de1c <__cxa_atexit@plt+0x571e78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 57de20 <__cxa_atexit@plt+0x571e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ smceq 46496 @ 0xb5a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1427655,15 +1427655,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 57e2e4 <__cxa_atexit@plt+0x572340> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 57e2f4 <__cxa_atexit@plt+0x572350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1427817,15 +1427817,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 57e56c <__cxa_atexit@plt+0x5725c8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 57e57c <__cxa_atexit@plt+0x5725d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1428123,15 +1428123,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 57ea34 <__cxa_atexit@plt+0x572a90> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 57ea44 <__cxa_atexit@plt+0x572aa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1428257,15 +1428257,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 57ec4c <__cxa_atexit@plt+0x572ca8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 57ec5c <__cxa_atexit@plt+0x572cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1428416,15 +1428416,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1428618,15 +1428618,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 57f204 <__cxa_atexit@plt+0x573260> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1428639,15 +1428639,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57f234 <__cxa_atexit@plt+0x573290> │ │ │ │ ldr r2, [pc, #28] @ 57f244 <__cxa_atexit@plt+0x5732a0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 57f248 <__cxa_atexit@plt+0x5732a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ smceq 46188 @ 0xb46c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1428844,15 +1428844,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1429063,15 +1429063,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 57f8f8 <__cxa_atexit@plt+0x573954> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1429084,15 +1429084,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 57f928 <__cxa_atexit@plt+0x573984> │ │ │ │ ldr r2, [pc, #28] @ 57f938 <__cxa_atexit@plt+0x573994> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 57f93c <__cxa_atexit@plt+0x573998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq fp, ip, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1429344,15 +1429344,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 57fd60 <__cxa_atexit@plt+0x573dbc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 57fd48 <__cxa_atexit@plt+0x573da4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 57fd58 <__cxa_atexit@plt+0x573db4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1429503,15 +1429503,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1429609,15 +1429609,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 580180 <__cxa_atexit@plt+0x5741dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1429631,15 +1429631,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 5801b4 <__cxa_atexit@plt+0x574210> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1429780,15 +1429780,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1429886,15 +1429886,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5805d4 <__cxa_atexit@plt+0x574630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1429908,15 +1429908,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 580608 <__cxa_atexit@plt+0x574664> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1430129,15 +1430129,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 5809a4 <__cxa_atexit@plt+0x574a00> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 58098c <__cxa_atexit@plt+0x5749e8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 58099c <__cxa_atexit@plt+0x5749f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1430208,15 +1430208,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ str sl, [r2, #-8] │ │ │ │ str r0, [r2, #-4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 580af0 <__cxa_atexit@plt+0x574b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1430248,15 +1430248,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ ldrheq sl, [ip, #-156]! @ 0xffffff64 │ │ │ │ cmneq fp, r0, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1457586,15 +1457586,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1458310,15 +1458310,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1463231,15 +1463231,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1466556,15 +1466556,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1486236,15 +1486236,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1489200,15 +1489200,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1495542,15 +1495542,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1497399,15 +1497399,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1499323,15 +1499323,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1520885,15 +1520885,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1530761,15 +1530761,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1532537,15 +1532537,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1535065,15 +1535065,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 5e7144 <__cxa_atexit@plt+0x5db1a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5e712c <__cxa_atexit@plt+0x5db188> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5e713c <__cxa_atexit@plt+0x5db198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1535140,15 +1535140,15 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 5e7268 <__cxa_atexit@plt+0x5db2c4> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1535260,15 +1535260,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ cmneq r6, ip, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1535383,15 +1535383,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 5e7638 <__cxa_atexit@plt+0x5db694> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1535411,15 +1535411,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r6, ip, lsr #28 │ │ │ │ cmneq r4, r4, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1535477,15 +1535477,15 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 5e779c <__cxa_atexit@plt+0x5db7f8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5e77ac <__cxa_atexit@plt+0x5db808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1535584,15 +1535584,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 5e7960 <__cxa_atexit@plt+0x5db9bc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5e7948 <__cxa_atexit@plt+0x5db9a4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5e7958 <__cxa_atexit@plt+0x5db9b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1535699,15 +1535699,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1535736,15 +1535736,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ cmneq r6, ip, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1535873,15 +1535873,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 5e7de0 <__cxa_atexit@plt+0x5dbe3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1535895,15 +1535895,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5e7e14 <__cxa_atexit@plt+0x5dbe70> │ │ │ │ ldr r2, [pc, #28] @ 5e7e24 <__cxa_atexit@plt+0x5dbe80> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5e7e28 <__cxa_atexit@plt+0x5dbe84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r4, ip, lsl #13 │ │ │ │ cmneq r4, ip, asr #29 │ │ │ │ @@ -1536015,15 +1536015,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1536052,15 +1536052,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ cmneq r6, ip, lsl #9 │ │ │ │ ldrdeq sp, [r4, #-64]! @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1536177,15 +1536177,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ ldr r1, [pc, #76] @ 5e82b4 <__cxa_atexit@plt+0x5dc310> │ │ │ │ str r0, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2, r3, r8, r9} │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 5e82b8 <__cxa_atexit@plt+0x5dc314> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1536222,15 +1536222,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, ip} │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 5e8358 <__cxa_atexit@plt+0x5dc3b4> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1543609,15 +1543609,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r6, r1, #3 │ │ │ │ str r6, [r7] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 5ef6f4 <__cxa_atexit@plt+0x5e3750> │ │ │ │ ldr r5, [pc, #104] @ 5ef720 <__cxa_atexit@plt+0x5e377c> │ │ │ │ mov r8, r2 │ │ │ │ @@ -1543665,15 +1543665,15 @@ │ │ │ │ stmib r6, {r1, r8} │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ sub r6, r3, #3 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5ef7ac <__cxa_atexit@plt+0x5e3808> │ │ │ │ ldr r5, [pc, #60] @ 5ef7cc <__cxa_atexit@plt+0x5e3828> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1543769,15 +1543769,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 5ef944 <__cxa_atexit@plt+0x5e39a0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5ef92c <__cxa_atexit@plt+0x5e3988> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5ef93c <__cxa_atexit@plt+0x5e3998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1543912,15 +1543912,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5efb68 <__cxa_atexit@plt+0x5e3bc4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5efb78 <__cxa_atexit@plt+0x5e3bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1544317,15 +1544317,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1544920,15 +1544920,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1545485,15 +1545485,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5f1410 <__cxa_atexit@plt+0x5e546c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1545925,15 +1545925,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 5f1af0 <__cxa_atexit@plt+0x5e5b4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1545959,15 +1545959,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5f1b7c <__cxa_atexit@plt+0x5e5bd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1545981,15 +1545981,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 5f1bac <__cxa_atexit@plt+0x5e5c08> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ smceq 17364 @ 0x43d4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -1546442,15 +1546442,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5f22f0 <__cxa_atexit@plt+0x5e634c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5f2300 <__cxa_atexit@plt+0x5e635c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1546847,15 +1546847,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1547482,15 +1547482,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1548083,15 +1548083,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5f3ca8 <__cxa_atexit@plt+0x5e7d04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1548542,15 +1548542,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 5f43d4 <__cxa_atexit@plt+0x5e8430> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1548576,15 +1548576,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5f4460 <__cxa_atexit@plt+0x5e84bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1548598,15 +1548598,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 5f4490 <__cxa_atexit@plt+0x5e84ec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01641490 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -1548751,15 +1548751,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1548788,15 +1548788,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ cmneq r5, ip, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1548925,15 +1548925,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 5f49d0 <__cxa_atexit@plt+0x5e8a2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1548947,15 +1548947,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f4a04 <__cxa_atexit@plt+0x5e8a60> │ │ │ │ ldr r2, [pc, #28] @ 5f4a14 <__cxa_atexit@plt+0x5e8a70> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5f4a18 <__cxa_atexit@plt+0x5e8a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r4, r4, asr #7 │ │ │ │ cmneq r4, r8, lsl #30 │ │ │ │ @@ -1549149,15 +1549149,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r6, r1, #7 │ │ │ │ str r6, [r3] │ │ │ │ str r0, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f4d88 <__cxa_atexit@plt+0x5e8de4> │ │ │ │ ldr r7, [pc, #100] @ 5f4db0 <__cxa_atexit@plt+0x5e8e0c> │ │ │ │ @@ -1549208,15 +1549208,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f4e48 <__cxa_atexit@plt+0x5e8ea4> │ │ │ │ ldr r5, [pc, #60] @ 5f4e68 <__cxa_atexit@plt+0x5e8ec4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1549384,15 +1549384,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5f50e8 <__cxa_atexit@plt+0x5e9144> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5f50f8 <__cxa_atexit@plt+0x5e9154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1549546,15 +1549546,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 5f5388 <__cxa_atexit@plt+0x5e93e4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5f5370 <__cxa_atexit@plt+0x5e93cc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5f5380 <__cxa_atexit@plt+0x5e93dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1549681,15 +1549681,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ cmp fp, r2 │ │ │ │ bhi 5f55a8 <__cxa_atexit@plt+0x5e9604> │ │ │ │ ldr r5, [pc, #60] @ 5f55c8 <__cxa_atexit@plt+0x5e9624> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 26e0ac <__cxa_atexit@plt+0x262108> │ │ │ │ @@ -1549767,15 +1549767,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1549834,22 +1549834,22 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r3] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 5f5818 <__cxa_atexit@plt+0x5e9874> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -1549875,20 +1549875,20 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add lr, r6, #8 │ │ │ │ str r6, [r2] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ stm lr, {r0, r8, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r5, [pc, #36] @ 5f58b0 <__cxa_atexit@plt+0x5e990c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -1550098,15 +1550098,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f5c30 <__cxa_atexit@plt+0x5e9c8c> │ │ │ │ ldr r5, [pc, #60] @ 5f5c50 <__cxa_atexit@plt+0x5e9cac> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1550313,15 +1550313,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ sub r6, r3, #15 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r5] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f5f8c <__cxa_atexit@plt+0x5e9fe8> │ │ │ │ ldr r5, [pc, #60] @ 5f5fac <__cxa_atexit@plt+0x5ea008> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1550441,15 +1550441,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, lr │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r1, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1550494,15 +1550494,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1550594,15 +1550594,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 5f6404 <__cxa_atexit@plt+0x5ea460> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f63e8 <__cxa_atexit@plt+0x5ea444> │ │ │ │ ldr r5, [pc, #44] @ 5f6408 <__cxa_atexit@plt+0x5ea464> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1550629,15 +1550629,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 5f6484 <__cxa_atexit@plt+0x5ea4e0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f646c <__cxa_atexit@plt+0x5ea4c8> │ │ │ │ ldr r5, [pc, #40] @ 5f6488 <__cxa_atexit@plt+0x5ea4e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1550953,15 +1550953,15 @@ │ │ │ │ add lr, r6, #8 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ stm lr, {r0, r2, r8, r9} │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f698c <__cxa_atexit@plt+0x5ea9e8> │ │ │ │ ldr r5, [pc, #60] @ 5f69ac <__cxa_atexit@plt+0x5eaa08> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1551134,15 +1551134,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5f6c60 <__cxa_atexit@plt+0x5eacbc> │ │ │ │ ldr r5, [pc, #60] @ 5f6c80 <__cxa_atexit@plt+0x5eacdc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1551228,15 +1551228,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r1, [sl, #3] │ │ │ │ stmib r6, {r7, r9} │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 5f6de4 <__cxa_atexit@plt+0x5eae40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1551267,15 +1551267,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ cmneq r5, r4, asr #13 │ │ │ │ cmneq r3, r8, lsl #22 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -1551527,15 +1551527,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ str r9, [r2, #12] │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 5f7264 <__cxa_atexit@plt+0x5eb2c0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5f7274 <__cxa_atexit@plt+0x5eb2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1551797,15 +1551797,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ sub r2, lr, #19 │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r1, r3, r9, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r9, [r5], #-12 │ │ │ │ b 5f76ec <__cxa_atexit@plt+0x5eb748> │ │ │ │ ldr r7, [pc, #56] @ 5f76dc <__cxa_atexit@plt+0x5eb738> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1551877,15 +1551877,15 @@ │ │ │ │ ldr r3, [pc, #88] @ 5f780c <__cxa_atexit@plt+0x5eb868> │ │ │ │ sub r7, r6, #19 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 5f77fc <__cxa_atexit@plt+0x5eb858> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #32 │ │ │ │ mov r6, r3 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r2, [pc, #44] @ 5f7814 <__cxa_atexit@plt+0x5eb870> │ │ │ │ mov r7, r9 │ │ │ │ @@ -1551925,15 +1551925,15 @@ │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r1, [pc, #68] @ 5f78bc <__cxa_atexit@plt+0x5eb918> │ │ │ │ add lr, r3, #12 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r9} │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #48] @ 5f78c4 <__cxa_atexit@plt+0x5eb920> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r3, [pc, #24] @ 5f78c0 <__cxa_atexit@plt+0x5eb91c> │ │ │ │ mov r2, #24 │ │ │ │ @@ -1552025,15 +1552025,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1552062,15 +1552062,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ cmneq r5, r4, ror #20 │ │ │ │ cmneq r3, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1552197,15 +1552197,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r3} │ │ │ │ str r9, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 5f7d08 <__cxa_atexit@plt+0x5ebd64> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1552244,15 +1552244,15 @@ │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #23 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 5f7db0 <__cxa_atexit@plt+0x5ebe0c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1552344,15 +1552344,15 @@ │ │ │ │ ldr r1, [pc, #64] @ 5f7f40 <__cxa_atexit@plt+0x5ebf9c> │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r2, r9, sl, fp, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1552381,15 +1552381,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [pc, #32] @ 5f7fbc <__cxa_atexit@plt+0x5ec018> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, r2, ip, lr} │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r9, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ cmneq r5, ip, ror #10 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -1552769,15 +1552769,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 5f85cc <__cxa_atexit@plt+0x5ec628> │ │ │ │ ldr r7, [pc, #136] @ 5f8634 <__cxa_atexit@plt+0x5ec690> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 5f863c <__cxa_atexit@plt+0x5ec698> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1552788,15 +1552788,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 5f8640 <__cxa_atexit@plt+0x5ec69c> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 5f8638 <__cxa_atexit@plt+0x5ec694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1552818,15 +1552818,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 5f8680 <__cxa_atexit@plt+0x5ec6dc> │ │ │ │ ldr r3, [pc, #96] @ 5f86d8 <__cxa_atexit@plt+0x5ec734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 5f86dc <__cxa_atexit@plt+0x5ec738> │ │ │ │ ldr r9, [pc, #84] @ 5f86e0 <__cxa_atexit@plt+0x5ec73c> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1552836,15 +1552836,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ cmneq r5, r4, asr lr │ │ │ │ @@ -1553210,15 +1553210,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 5f8cb0 <__cxa_atexit@plt+0x5ecd0c> │ │ │ │ ldr r7, [pc, #136] @ 5f8d18 <__cxa_atexit@plt+0x5ecd74> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 5f8d20 <__cxa_atexit@plt+0x5ecd7c> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1553229,15 +1553229,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 5f8d24 <__cxa_atexit@plt+0x5ecd80> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 5f8d1c <__cxa_atexit@plt+0x5ecd78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1553259,15 +1553259,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 5f8d64 <__cxa_atexit@plt+0x5ecdc0> │ │ │ │ ldr r3, [pc, #96] @ 5f8dbc <__cxa_atexit@plt+0x5ece18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 5f8dc0 <__cxa_atexit@plt+0x5ece1c> │ │ │ │ ldr r9, [pc, #84] @ 5f8dc4 <__cxa_atexit@plt+0x5ece20> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1553277,15 +1553277,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ cmneq r5, r0, ror r7 │ │ │ │ @@ -1553680,15 +1553680,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 5f9408 <__cxa_atexit@plt+0x5ed464> │ │ │ │ ldr r7, [pc, #136] @ 5f9470 <__cxa_atexit@plt+0x5ed4cc> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 5f9478 <__cxa_atexit@plt+0x5ed4d4> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1553699,15 +1553699,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 5f947c <__cxa_atexit@plt+0x5ed4d8> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 5f9474 <__cxa_atexit@plt+0x5ed4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1553729,15 +1553729,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 5f94bc <__cxa_atexit@plt+0x5ed518> │ │ │ │ ldr r3, [pc, #96] @ 5f9514 <__cxa_atexit@plt+0x5ed570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 5f9518 <__cxa_atexit@plt+0x5ed574> │ │ │ │ ldr r9, [pc, #84] @ 5f951c <__cxa_atexit@plt+0x5ed578> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1553747,15 +1553747,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ cmneq r5, r8, lsl r0 │ │ │ │ @@ -1554121,15 +1554121,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bge 5f9aec <__cxa_atexit@plt+0x5edb48> │ │ │ │ ldr r7, [pc, #136] @ 5f9b54 <__cxa_atexit@plt+0x5edbb0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr ip, [pc, #104] @ 5f9b5c <__cxa_atexit@plt+0x5edbb8> │ │ │ │ sub r0, r7, #15 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ @@ -1554140,15 +1554140,15 @@ │ │ │ │ ldr r0, [pc, #80] @ 5f9b60 <__cxa_atexit@plt+0x5edbbc> │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, r9} │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 5f9b58 <__cxa_atexit@plt+0x5edbb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ @@ -1554170,15 +1554170,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 5f9ba0 <__cxa_atexit@plt+0x5edbfc> │ │ │ │ ldr r3, [pc, #96] @ 5f9bf8 <__cxa_atexit@plt+0x5edc54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 5f9bfc <__cxa_atexit@plt+0x5edc58> │ │ │ │ ldr r9, [pc, #84] @ 5f9c00 <__cxa_atexit@plt+0x5edc5c> │ │ │ │ sub r0, r3, #15 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -1554188,15 +1554188,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ cmneq r5, r4, lsr r9 │ │ │ │ @@ -1554293,15 +1554293,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1554480,15 +1554480,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5fa09c <__cxa_atexit@plt+0x5ee0f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1554543,15 +1554543,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fa174 <__cxa_atexit@plt+0x5ee1d0> │ │ │ │ ldr r3, [pc, #28] @ 5fa184 <__cxa_atexit@plt+0x5ee1e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5fa188 <__cxa_atexit@plt+0x5ee1e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r3, r4, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1554742,15 +1554742,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1554953,15 +1554953,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5fa800 <__cxa_atexit@plt+0x5ee85c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1555021,15 +1555021,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fa8ec <__cxa_atexit@plt+0x5ee948> │ │ │ │ ldr r3, [pc, #28] @ 5fa8fc <__cxa_atexit@plt+0x5ee958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5fa900 <__cxa_atexit@plt+0x5ee95c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0163be90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1555189,15 +1555189,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1555376,15 +1555376,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5fae9c <__cxa_atexit@plt+0x5eeef8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1555439,15 +1555439,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5faf74 <__cxa_atexit@plt+0x5eefd0> │ │ │ │ ldr r3, [pc, #28] @ 5faf84 <__cxa_atexit@plt+0x5eefe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5faf88 <__cxa_atexit@plt+0x5eefe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r3, ip, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1555638,15 +1555638,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1555849,15 +1555849,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5fb600 <__cxa_atexit@plt+0x5ef65c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1555917,15 +1555917,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fb6ec <__cxa_atexit@plt+0x5ef748> │ │ │ │ ldr r3, [pc, #28] @ 5fb6fc <__cxa_atexit@plt+0x5ef758> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5fb700 <__cxa_atexit@plt+0x5ef75c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0163b098 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1556223,15 +1556223,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 5fbbc4 <__cxa_atexit@plt+0x5efc20> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5fbbd4 <__cxa_atexit@plt+0x5efc30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1556385,15 +1556385,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 5fbe4c <__cxa_atexit@plt+0x5efea8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5fbe5c <__cxa_atexit@plt+0x5efeb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1556691,15 +1556691,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 5fc314 <__cxa_atexit@plt+0x5f0370> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5fc324 <__cxa_atexit@plt+0x5f0380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1556825,15 +1556825,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 5fc52c <__cxa_atexit@plt+0x5f0588> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 5fc53c <__cxa_atexit@plt+0x5f0598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1556984,15 +1556984,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1557186,15 +1557186,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5fcae4 <__cxa_atexit@plt+0x5f0b40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1557207,15 +1557207,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fcb14 <__cxa_atexit@plt+0x5f0b70> │ │ │ │ ldr r2, [pc, #28] @ 5fcb24 <__cxa_atexit@plt+0x5f0b80> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5fcb28 <__cxa_atexit@plt+0x5f0b84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r3, r4, lsr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1557412,15 +1557412,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1557631,15 +1557631,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 5fd1d8 <__cxa_atexit@plt+0x5f1234> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1557652,15 +1557652,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fd208 <__cxa_atexit@plt+0x5f1264> │ │ │ │ ldr r2, [pc, #28] @ 5fd218 <__cxa_atexit@plt+0x5f1274> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5fd21c <__cxa_atexit@plt+0x5f1278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strheq r9, [r3, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1557889,15 +1557889,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1557995,15 +1557995,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5fd788 <__cxa_atexit@plt+0x5f17e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1558017,15 +1558017,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 5fd7bc <__cxa_atexit@plt+0x5f1818> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1558166,15 +1558166,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1558272,15 +1558272,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 5fdbdc <__cxa_atexit@plt+0x5f1c38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1558294,15 +1558294,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 5fdc10 <__cxa_atexit@plt+0x5f1c6c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1558668,15 +1558668,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ sub r3, r1, #7 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r1, [r0] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1558716,15 +1558716,15 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @@ -1558746,15 +1558746,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r5] │ │ │ │ sub r0, r6, #7 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ cmneq r4, r8, ror #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1558762,15 +1558762,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 5fe360 <__cxa_atexit@plt+0x5f23bc> │ │ │ │ ldr r2, [pc, #28] @ 5fe370 <__cxa_atexit@plt+0x5f23cc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 5fe374 <__cxa_atexit@plt+0x5f23d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r3, r8, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1558876,15 +1558876,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str ip, [r6, #8] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ str sl, [r2, #-8] │ │ │ │ str r0, [r2, #-4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 5fe560 <__cxa_atexit@plt+0x5f25bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1558916,15 +1558916,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ str r0, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ cmneq r4, ip, asr #30 │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1589164,15 +1589164,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1589888,15 +1589888,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1594694,15 +1594694,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1598019,15 +1598019,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1618034,15 +1618034,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1620998,15 +1620998,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1627209,15 +1627209,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1629066,15 +1629066,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1630990,15 +1630990,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1651968,15 +1651968,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1661133,15 +1661133,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1662909,15 +1662909,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1665685,15 +1665685,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 666a34 <__cxa_atexit@plt+0x65aa90> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 666a1c <__cxa_atexit@plt+0x65aa78> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 666a2c <__cxa_atexit@plt+0x65aa88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1665760,15 +1665760,15 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 666b58 <__cxa_atexit@plt+0x65abb4> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1665880,15 +1665880,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ strdeq r4, [lr, #-124]! @ 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1666003,15 +1666003,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 666f28 <__cxa_atexit@plt+0x65af84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1666031,15 +1666031,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq lr, ip, lsr r5 │ │ │ │ ldrheq pc, [ip, #-212] @ 0xffffff2c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1666097,15 +1666097,15 @@ │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r8, [r3, #-4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 66708c <__cxa_atexit@plt+0x65b0e8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 66709c <__cxa_atexit@plt+0x65b0f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1666204,15 +1666204,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 667250 <__cxa_atexit@plt+0x65b2ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 667238 <__cxa_atexit@plt+0x65b294> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 667248 <__cxa_atexit@plt+0x65b2a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1666319,15 +1666319,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1666356,15 +1666356,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ cmneq lr, ip, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1666493,15 +1666493,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r1, [pc, #56] @ 6676d0 <__cxa_atexit@plt+0x65b72c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1666515,15 +1666515,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 667704 <__cxa_atexit@plt+0x65b760> │ │ │ │ ldr r2, [pc, #28] @ 667714 <__cxa_atexit@plt+0x65b770> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 667718 <__cxa_atexit@plt+0x65b774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq sp, ip, lsr #26 │ │ │ │ cmppeq ip, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ @@ -1666635,15 +1666635,15 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str r9, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1666672,15 +1666672,15 @@ │ │ │ │ ldmdb r5, {r2, ip} │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0x016e3b9c │ │ │ │ cmpeq sp, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1666797,15 +1666797,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ ldr r1, [pc, #76] @ 667ba4 <__cxa_atexit@plt+0x65bc00> │ │ │ │ str r0, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2, r3, r8, r9} │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 667ba8 <__cxa_atexit@plt+0x65bc04> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1666842,15 +1666842,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, ip} │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 667c48 <__cxa_atexit@plt+0x65bca4> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1671530,15 +1671530,15 @@ │ │ │ │ beq 66c560 <__cxa_atexit@plt+0x6605bc> │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr r2, [pc, #52] @ 66c584 <__cxa_atexit@plt+0x6605e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 66c588 <__cxa_atexit@plt+0x6605e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1671550,15 +1671550,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 66c5b0 <__cxa_atexit@plt+0x66060c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ cmneq sp, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 66c5e8 <__cxa_atexit@plt+0x660644> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -1677514,15 +1677514,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ ldr r3, [sl, #7] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r9, {r1, r2, lr} │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -1677562,15 +1677562,15 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ cmpeq ip, r0, lsl r9 │ │ │ │ muleq r0, r4, r0 │ │ │ │ cmneq sp, r8, ror #2 │ │ │ │ @@ -1677586,15 +1677586,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r0, [r5, #12] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #16] @ 672408 <__cxa_atexit@plt+0x666464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmpeq ip, ip, lsr #17 │ │ │ │ strdeq r9, [sp, #-0]! │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -1677678,15 +1677678,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ ldr r3, [sl, #7] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r9, {r1, r2, lr} │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -1677726,15 +1677726,15 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ cmpeq ip, r0, ror #13 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r8, [sp, #-232]! @ 0xffffff18 │ │ │ │ @@ -1677750,15 +1677750,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r0, [r5, #12] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #16] @ 672698 <__cxa_atexit@plt+0x6666f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmpeq ip, ip, ror r6 │ │ │ │ cmneq sp, r0, ror #28 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -1677808,15 +1677808,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r3, [pc, #68] @ 6727a8 <__cxa_atexit@plt+0x666804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6727ac <__cxa_atexit@plt+0x666808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1677845,15 +1677845,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r2, r9} │ │ │ │ stmib r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 672818 <__cxa_atexit@plt+0x666874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq sp, r8, lsr #4 │ │ │ │ @ instruction: 0x016d8e94 │ │ │ │ cmneq sp, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 672838 <__cxa_atexit@plt+0x666894> │ │ │ │ @@ -1677900,15 +1677900,15 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ add r3, r0, r2 │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -1677950,15 +1677950,15 @@ │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ stm r5, {r0, sl} │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6729cc <__cxa_atexit@plt+0x666a28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ smceq 55560 @ 0xd908 │ │ │ │ ldrdeq r8, [sp, #-204]! @ 0xffffff34 │ │ │ │ @@ -1677979,15 +1677979,15 @@ │ │ │ │ add r0, r2, r0 │ │ │ │ stmib r5, {r0, sl} │ │ │ │ str r3, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ ldr r3, [pc, #20] @ 672a30 <__cxa_atexit@plt+0x666a8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq sp, r8 │ │ │ │ smceq 55488 @ 0xd8c0 │ │ │ │ cmneq sp, ip, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 672a50 <__cxa_atexit@plt+0x666aac> │ │ │ │ @@ -1678025,15 +1678025,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 672b18 <__cxa_atexit@plt+0x666b74> │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -1678066,15 +1678066,15 @@ │ │ │ │ ldr r1, [pc, #44] @ 672b94 <__cxa_atexit@plt+0x666bf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq sp, ip, lsl #19 │ │ │ │ cmneq sp, r8, lsl #29 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -1678086,15 +1678086,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 672bd4 <__cxa_atexit@plt+0x666c30> │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ cmneq sp, r0, asr #18 │ │ │ │ cmneq sp, ip, lsr #28 │ │ │ │ cmpeq ip, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -1678143,15 +1678143,15 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ stm ip, {r1, sl, lr} │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 672ce4 <__cxa_atexit@plt+0x666d40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1678175,15 +1678175,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 672d3c <__cxa_atexit@plt+0x666d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq ip, r8, asr #32 │ │ │ │ strheq r8, [sp, #-124]! @ 0xffffff84 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1678360,15 +1678360,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r2 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 673090 <__cxa_atexit@plt+0x6670ec> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1678429,15 +1678429,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r6, [pc, #140] @ 6731a8 <__cxa_atexit@plt+0x667204> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 673178 <__cxa_atexit@plt+0x6671d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 673180 <__cxa_atexit@plt+0x6671dc> │ │ │ │ @@ -1678760,15 +1678760,15 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6736b0 <__cxa_atexit@plt+0x66770c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1678819,15 +1678819,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r6, r8} │ │ │ │ ldr r6, [pc, #140] @ 6737c0 <__cxa_atexit@plt+0x66781c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 673790 <__cxa_atexit@plt+0x6677ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 673798 <__cxa_atexit@plt+0x6677f4> │ │ │ │ @@ -1678927,15 +1678927,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #16] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 6738fc <__cxa_atexit@plt+0x667958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq ip, ip, lsl #8 │ │ │ │ strdeq r7, [sp, #-188]! @ 0xffffff44 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -1678991,15 +1678991,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r7, r8} │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 673a6c <__cxa_atexit@plt+0x667ac8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1679058,15 +1679058,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r6, r8} │ │ │ │ ldr r6, [pc, #140] @ 673b7c <__cxa_atexit@plt+0x667bd8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 673b4c <__cxa_atexit@plt+0x667ba8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 673b54 <__cxa_atexit@plt+0x667bb0> │ │ │ │ @@ -1679175,15 +1679175,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r3, [pc, #20] @ 673ce0 <__cxa_atexit@plt+0x667d3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq sp, ip, asr sp │ │ │ │ cmneq sp, r8, asr #19 │ │ │ │ cmneq sp, ip, lsl r8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1679483,15 +1679483,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r3, [pc, #68] @ 6741d4 <__cxa_atexit@plt+0x668230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 6741d8 <__cxa_atexit@plt+0x668234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1679569,15 +1679569,15 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ stm ip, {r1, sl, lr} │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 67432c <__cxa_atexit@plt+0x668388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1680516,15 +1680516,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6751dc <__cxa_atexit@plt+0x669238> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrheq r3, [ip, #-180] @ 0xffffff4c │ │ │ │ strdeq r6, [sp, #-36]! @ 0xffffffdc │ │ │ │ cmneq sp, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1680561,15 +1680561,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 675290 <__cxa_atexit@plt+0x6692ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq ip, r0, ror #22 │ │ │ │ cmneq sp, r0, asr #4 │ │ │ │ cmneq sp, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1680923,15 +1680923,15 @@ │ │ │ │ str r1, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ str r9, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 675854 <__cxa_atexit@plt+0x6698b0> │ │ │ │ ldr r5, [pc, #60] @ 675874 <__cxa_atexit@plt+0x6698d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1681128,15 +1681128,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r6, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r2 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 675bbc <__cxa_atexit@plt+0x669c18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1681190,15 +1681190,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r6, [pc, #140] @ 675ccc <__cxa_atexit@plt+0x669d28> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 675c9c <__cxa_atexit@plt+0x669cf8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 675ca4 <__cxa_atexit@plt+0x669d00> │ │ │ │ @@ -1681325,15 +1681325,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 675e94 <__cxa_atexit@plt+0x669ef0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, r9, sl} │ │ │ │ sub r2, r6, #7 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 675e7c <__cxa_atexit@plt+0x669ed8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 675e8c <__cxa_atexit@plt+0x669ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1681367,15 +1681367,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1681394,15 +1681394,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 675f88 <__cxa_atexit@plt+0x669fe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmpeq ip, r8, asr lr │ │ │ │ smceq 54608 @ 0xd550 │ │ │ │ ldrsbeq r3, [ip, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1681481,15 +1681481,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r3, [pc, #20] @ 6760e8 <__cxa_atexit@plt+0x66a144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq sp, r4, asr r9 │ │ │ │ cmneq sp, r0, asr #11 │ │ │ │ cmneq sp, r4, lsl r4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1681534,15 +1681534,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 6761c0 <__cxa_atexit@plt+0x66a21c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6761d0 <__cxa_atexit@plt+0x66a22c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1681840,15 +1681840,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r2, [pc, #52] @ 6766a0 <__cxa_atexit@plt+0x66a6fc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1681873,15 +1681873,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ add r1, r1, r3 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ stm r5, {r1, sl} │ │ │ │ ldr r3, [pc, #20] @ 676708 <__cxa_atexit@plt+0x66a764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq sp, r4, lsr r3 │ │ │ │ @ instruction: 0x016d4f9c │ │ │ │ strdeq r4, [sp, #-212]! @ 0xffffff2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 676728 <__cxa_atexit@plt+0x66a784> │ │ │ │ @@ -1681918,15 +1681918,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1682440,15 +1682440,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r2, [pc, #52] @ 677000 <__cxa_atexit@plt+0x66b05c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1682473,15 +1682473,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ add r1, r1, r3 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ stm r5, {r1, sl} │ │ │ │ ldr r3, [pc, #20] @ 677068 <__cxa_atexit@plt+0x66b0c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r4, [sp, #-148]! @ 0xffffff6c │ │ │ │ cmneq sp, ip, lsr r6 │ │ │ │ @ instruction: 0x016d4494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 677088 <__cxa_atexit@plt+0x66b0e4> │ │ │ │ @@ -1682518,15 +1682518,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1683006,15 +1683006,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -1683036,15 +1683036,15 @@ │ │ │ │ sub r1, r5, #4 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stm r1, {r0, r2, r3, lr} │ │ │ │ ldr r3, [pc, #20] @ 677934 <__cxa_atexit@plt+0x66b990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq sp, r0, lsl #2 │ │ │ │ cmneq sp, r8, ror #26 │ │ │ │ cmneq sp, r8, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 677954 <__cxa_atexit@plt+0x66b9b0> │ │ │ │ @@ -1683078,15 +1683078,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1683483,15 +1683483,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67807c <__cxa_atexit@plt+0x66c0d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 678084 <__cxa_atexit@plt+0x66c0e0> │ │ │ │ @@ -1683629,15 +1683629,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 678290 <__cxa_atexit@plt+0x66c2ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1683663,15 +1683663,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 67831c <__cxa_atexit@plt+0x66c378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1683685,15 +1683685,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 67834c <__cxa_atexit@plt+0x66c3a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmpeq ip, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -1683792,15 +1683792,15 @@ │ │ │ │ stmib r5, {r6, lr} │ │ │ │ add lr, r5, #16 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 678550 <__cxa_atexit@plt+0x66c5ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 678558 <__cxa_atexit@plt+0x66c5b4> │ │ │ │ @@ -1683926,15 +1683926,15 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stmib r5, {r7, sl} │ │ │ │ str r0, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r1, [pc, #80] @ 678768 <__cxa_atexit@plt+0x66c7c4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r2, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ @@ -1683985,15 +1683985,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 678848 <__cxa_atexit@plt+0x66c8a4> │ │ │ │ str r2, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #88] @ 67884c <__cxa_atexit@plt+0x66c8a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r2, [pc, #80] @ 678854 <__cxa_atexit@plt+0x66c8b0> │ │ │ │ mov r0, #0 │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r2, [r3, #4] │ │ │ │ @@ -1684046,15 +1684046,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 678938 <__cxa_atexit@plt+0x66c994> │ │ │ │ str r0, [r3, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #84] @ 67893c <__cxa_atexit@plt+0x66c998> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r1, [pc, #76] @ 678944 <__cxa_atexit@plt+0x66c9a0> │ │ │ │ mov r0, #0 │ │ │ │ sub r7, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r2, [r3, #16] │ │ │ │ @@ -1684213,15 +1684213,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 678b9c <__cxa_atexit@plt+0x66cbf8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 678bac <__cxa_atexit@plt+0x66cc08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1684519,15 +1684519,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r2, [pc, #52] @ 67907c <__cxa_atexit@plt+0x66d0d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1684552,15 +1684552,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ add r1, r1, r3 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ stm r5, {r1, sl} │ │ │ │ ldr r3, [pc, #20] @ 6790e4 <__cxa_atexit@plt+0x66d140> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq sp, r8, asr r9 │ │ │ │ cmneq sp, r0, asr #11 │ │ │ │ cmneq sp, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 679104 <__cxa_atexit@plt+0x66d160> │ │ │ │ @@ -1684597,15 +1684597,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1685154,15 +1685154,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r2, [pc, #52] @ 679a68 <__cxa_atexit@plt+0x66dac4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @@ -1685187,15 +1685187,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ add r1, r1, r3 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ stm r5, {r1, sl} │ │ │ │ ldr r3, [pc, #20] @ 679ad0 <__cxa_atexit@plt+0x66db2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq sp, ip, ror #30 │ │ │ │ ldrdeq r1, [sp, #-180]! @ 0xffffff4c │ │ │ │ cmneq sp, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 679af0 <__cxa_atexit@plt+0x66db4c> │ │ │ │ @@ -1685232,15 +1685232,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1685754,15 +1685754,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @@ -1685784,15 +1685784,15 @@ │ │ │ │ sub r1, r5, #4 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stm r1, {r0, r2, r3, lr} │ │ │ │ ldr r3, [pc, #20] @ 67a424 <__cxa_atexit@plt+0x66e480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq sp, r0, lsl r6 │ │ │ │ smceq 53544 @ 0xd128 │ │ │ │ ldrdeq r1, [sp, #-8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 67a444 <__cxa_atexit@plt+0x66e4a0> │ │ │ │ @@ -1685826,15 +1685826,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1686252,15 +1686252,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67abc0 <__cxa_atexit@plt+0x66ec1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67abc8 <__cxa_atexit@plt+0x66ec24> │ │ │ │ @@ -1686398,15 +1686398,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 67add4 <__cxa_atexit@plt+0x66ee30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1686432,15 +1686432,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 67ae60 <__cxa_atexit@plt+0x66eebc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1686454,15 +1686454,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [pc, #20] @ 67ae90 <__cxa_atexit@plt+0x66eeec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bic r2, r3, r3, asr #31 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsbeq lr, [fp, #-76] @ 0xffffffb4 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ @@ -1686524,15 +1686524,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 67afbc <__cxa_atexit@plt+0x66f018> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r8, ror #26 │ │ │ │ cmneq sp, r4, lsl r5 │ │ │ │ cmneq sp, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1686694,15 +1686694,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r9, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -1686732,15 +1686732,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ cmneq sp, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1686815,15 +1686815,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r6, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r2 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 67b498 <__cxa_atexit@plt+0x66f4f4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1686877,15 +1686877,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r6, [pc, #140] @ 67b5a8 <__cxa_atexit@plt+0x66f604> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67b578 <__cxa_atexit@plt+0x66f5d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67b580 <__cxa_atexit@plt+0x66f5dc> │ │ │ │ @@ -1687021,15 +1687021,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 67b790 <__cxa_atexit@plt+0x66f7ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1687051,15 +1687051,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 67b80c <__cxa_atexit@plt+0x66f868> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r9, [r3, #8] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 67b7f4 <__cxa_atexit@plt+0x66f850> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 67b804 <__cxa_atexit@plt+0x66f860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1687153,15 +1687153,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 67b990 <__cxa_atexit@plt+0x66f9ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r0, lsl #8 │ │ │ │ msreq SPSR_mon, r0 │ │ │ │ msreq SPSR_mon, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1687198,15 +1687198,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 67ba44 <__cxa_atexit@plt+0x66faa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r0, ror #5 │ │ │ │ msreq (UNDEF: 108), ip │ │ │ │ ldrdeq pc, [ip, #-160]! @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1687243,15 +1687243,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 67baf8 <__cxa_atexit@plt+0x66fb54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrsheq sp, [fp, #-40] @ 0xffffffd8 │ │ │ │ ldrdeq pc, [ip, #-152]! @ 0xffffff68 │ │ │ │ msreq (UNDEF: 108), ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1687668,15 +1687668,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #12 │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ stm lr, {r0, r1, sl, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67c1b8 <__cxa_atexit@plt+0x670214> │ │ │ │ ldr r5, [pc, #60] @ 67c1d8 <__cxa_atexit@plt+0x670234> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1687796,15 +1687796,15 @@ │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67c3e0 <__cxa_atexit@plt+0x67043c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1687855,15 +1687855,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r6, r8} │ │ │ │ ldr r6, [pc, #140] @ 67c4f0 <__cxa_atexit@plt+0x67054c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67c4c0 <__cxa_atexit@plt+0x67051c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67c4c8 <__cxa_atexit@plt+0x670524> │ │ │ │ @@ -1687963,15 +1687963,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #16] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 67c62c <__cxa_atexit@plt+0x670688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrsbeq ip, [fp, #-108] @ 0xffffff94 │ │ │ │ cmneq ip, ip, asr #29 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -1688022,15 +1688022,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 67c720 <__cxa_atexit@plt+0x67077c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 67c730 <__cxa_atexit@plt+0x67078c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1688056,15 +1688056,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 67c7a8 <__cxa_atexit@plt+0x670804> │ │ │ │ ldr r1, [pc, #40] @ 67c7ac <__cxa_atexit@plt+0x670808> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #16] @ 67c7b0 <__cxa_atexit@plt+0x67080c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x015bcd94 │ │ │ │ cmneq ip, ip, asr sp │ │ │ │ cmpeq fp, r8, ror sp │ │ │ │ @@ -1688119,15 +1688119,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, lsr ip │ │ │ │ smceq 52940 @ 0xcecc │ │ │ │ smceq 53020 @ 0xcf1c │ │ │ │ cmpeq fp, r0, ror sp │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -1688208,15 +1688208,15 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67ca28 <__cxa_atexit@plt+0x670a84> │ │ │ │ ldr r5, [pc, #60] @ 67ca48 <__cxa_atexit@plt+0x670aa4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1688275,15 +1688275,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, asr #19 │ │ │ │ cmneq ip, ip, lsl #20 │ │ │ │ cmneq ip, ip, lsl #30 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1688312,15 +1688312,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1688384,22 +1688384,22 @@ │ │ │ │ add r2, r6, #12 │ │ │ │ str r9, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r1, r8, ip} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #40] @ 67ccf0 <__cxa_atexit@plt+0x670d4c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @@ -1688429,20 +1688429,20 @@ │ │ │ │ add r3, r6, #12 │ │ │ │ str r9, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ str r0, [r6, #24] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ stm r3, {r2, r8, ip} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r5, [pc, #36] @ 67cd98 <__cxa_atexit@plt+0x670df4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -1688551,15 +1688551,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, r3, r1 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrdeq lr, [ip, #-92]! @ 0xffffffa4 │ │ │ │ ldrdeq lr, [ip, #-168]! @ 0xffffff58 │ │ │ │ cmneq ip, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1688650,15 +1688650,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r3, #19 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67d110 <__cxa_atexit@plt+0x67116c> │ │ │ │ ldr r5, [pc, #60] @ 67d130 <__cxa_atexit@plt+0x67118c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1688752,15 +1688752,15 @@ │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ cmneq ip, ip, asr #5 │ │ │ │ cmneq ip, r8, asr #15 │ │ │ │ ldrdeq lr, [ip, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -1688792,15 +1688792,15 @@ │ │ │ │ add r3, ip, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ str sl, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 67d334 <__cxa_atexit@plt+0x671390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ cmneq ip, r0, lsr #7 │ │ │ │ cmneq ip, r8, lsl #14 │ │ │ │ @@ -1688889,15 +1688889,15 @@ │ │ │ │ str r8, [r6, #24] │ │ │ │ str r2, [r6, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r6, {r0, r1, sl} │ │ │ │ str ip, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67d4cc <__cxa_atexit@plt+0x671528> │ │ │ │ ldr r5, [pc, #60] @ 67d4ec <__cxa_atexit@plt+0x671548> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1688970,15 +1688970,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, r3, r1 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ cmneq ip, r0, asr pc │ │ │ │ cmneq ip, ip, asr #8 │ │ │ │ strheq lr, [ip, #-12]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1689014,15 +1689014,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r8, r9, sl} │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1689047,15 +1689047,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq sp, [ip, #-212]! @ 0xffffff2c │ │ │ │ strdeq sp, [ip, #-220]! @ 0xffffff24 │ │ │ │ strdeq lr, [ip, #-44]! @ 0xffffffd4 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1689084,15 +1689084,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1689192,15 +1689192,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #88] @ 67d99c <__cxa_atexit@plt+0x6719f8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67d980 <__cxa_atexit@plt+0x6719dc> │ │ │ │ ldr r5, [pc, #44] @ 67d9a0 <__cxa_atexit@plt+0x6719fc> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1689227,15 +1689227,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [pc, #76] @ 67da1c <__cxa_atexit@plt+0x671a78> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67da04 <__cxa_atexit@plt+0x671a60> │ │ │ │ ldr r5, [pc, #40] @ 67da20 <__cxa_atexit@plt+0x671a7c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1689379,15 +1689379,15 @@ │ │ │ │ str lr, [r5, #16] │ │ │ │ add lr, r5, #32 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ add r3, r2, r0 │ │ │ │ str r2, [r5, #28] │ │ │ │ str r8, [r5, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strdeq sp, [ip, #-136]! @ 0xffffff78 │ │ │ │ cmneq ip, r0, ror #27 │ │ │ │ cmneq ip, ip, ror #17 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ @@ -1689406,15 +1689406,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r9, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 67dcbc <__cxa_atexit@plt+0x671d18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq ip, r0, lsl #17 │ │ │ │ cmneq ip, r0, ror #26 │ │ │ │ cmneq ip, r0, asr #16 │ │ │ │ andeq r0, r0, r6, lsl #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 67dd18 <__cxa_atexit@plt+0x671d74> │ │ │ │ @@ -1689432,15 +1689432,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 67dd24 <__cxa_atexit@plt+0x671d80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq ip, r0, lsl #19 │ │ │ │ strdeq sp, [ip, #-204]! @ 0xffffff34 │ │ │ │ ldrdeq sp, [ip, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r0, r6, lsl #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 67dd84 <__cxa_atexit@plt+0x671de0> │ │ │ │ @@ -1689459,15 +1689459,15 @@ │ │ │ │ ldr r2, [pc, #36] @ 67dd90 <__cxa_atexit@plt+0x671dec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r9, r0 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq ip, r8, lsr #15 │ │ │ │ @ instruction: 0x016cdc9c │ │ │ │ cmneq ip, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 67ddb0 <__cxa_atexit@plt+0x671e0c> │ │ │ │ @@ -1689591,15 +1689591,15 @@ │ │ │ │ stm lr, {r2, r8, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67dfc4 <__cxa_atexit@plt+0x672020> │ │ │ │ ldr r5, [pc, #60] @ 67dfe4 <__cxa_atexit@plt+0x672040> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1689677,15 +1689677,15 @@ │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ cmneq ip, r8, asr r4 │ │ │ │ cmneq ip, r4, asr r9 │ │ │ │ cmneq ip, r0, ror #8 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -1689708,15 +1689708,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 67e174 <__cxa_atexit@plt+0x6721d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrdeq sp, [ip, #-132]! @ 0xffffff7c │ │ │ │ cmneq ip, r4, lsr #10 │ │ │ │ cmneq ip, r8, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -1689802,15 +1689802,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str sl, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ str r2, [r5] │ │ │ │ sub r2, r3, #19 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 67e310 <__cxa_atexit@plt+0x67236c> │ │ │ │ ldr r5, [pc, #60] @ 67e330 <__cxa_atexit@plt+0x67238c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1689857,15 +1689857,15 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -1689882,15 +1689882,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ add r1, r0, r1 │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #12] @ 67e424 <__cxa_atexit@plt+0x672480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ strdeq sp, [ip, #-92]! @ 0xffffffa4 │ │ │ │ ldrdeq sp, [ip, #-0]! │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1689918,15 +1689918,15 @@ │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 67e4e4 <__cxa_atexit@plt+0x672540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1689956,15 +1689956,15 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ cmneq ip, r8, asr #31 │ │ │ │ cmpeq fp, r4, lsl #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -1690139,15 +1690139,15 @@ │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ ldr r2, [pc, #52] @ 67e848 <__cxa_atexit@plt+0x6728a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @@ -1690172,15 +1690172,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r2, r9} │ │ │ │ stmib r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 67e8b4 <__cxa_atexit@plt+0x672910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888398 <__cxa_atexit@plt+0x87c3f4> │ │ │ │ + b 744ccc <__cxa_atexit@plt+0x738d28> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq ip, ip, lsl #3 │ │ │ │ strdeq ip, [ip, #-216]! @ 0xffffff28 │ │ │ │ cmneq ip, r8, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 67e8d4 <__cxa_atexit@plt+0x672930> │ │ │ │ @@ -1690209,15 +1690209,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r3 │ │ │ │ b 67e94c <__cxa_atexit@plt+0x6729a8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 67e95c <__cxa_atexit@plt+0x6729b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1690310,15 +1690310,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 67eae4 <__cxa_atexit@plt+0x672b40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r0, asr #4 │ │ │ │ cmneq ip, ip, ror #19 │ │ │ │ cmneq ip, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1690616,15 +1690616,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ str r9, [r6, #20] │ │ │ │ str r1, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ stm r2, {r0, r3, sl} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r9, [r5], #-12 │ │ │ │ b 67eff8 <__cxa_atexit@plt+0x673054> │ │ │ │ ldr r7, [pc, #56] @ 67efe8 <__cxa_atexit@plt+0x673044> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1690696,15 +1690696,15 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ stm r3, {r0, r1, r9} │ │ │ │ sub r0, r6, #23 │ │ │ │ str lr, [r5, #28] │ │ │ │ str r0, [r5, #32] │ │ │ │ mov r5, r2 │ │ │ │ ldm sp, {r7, fp} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #40] @ 67f108 <__cxa_atexit@plt+0x673164> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r2, [pc, #40] @ 67f120 <__cxa_atexit@plt+0x67317c> │ │ │ │ @@ -1690748,15 +1690748,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #12 │ │ │ │ ldr ip, [r5, #-16] │ │ │ │ str r1, [r3, #8] │ │ │ │ stm lr, {r0, r9, ip} │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #48] @ 67f1e0 <__cxa_atexit@plt+0x67323c> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r3, [pc, #24] @ 67f1dc <__cxa_atexit@plt+0x673238> │ │ │ │ mov r2, #28 │ │ │ │ @@ -1690818,15 +1690818,15 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmpeq fp, r8, ror #20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq ip, r0, ror #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1690902,15 +1690902,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1690940,15 +1690940,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, sl} │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ smceq 52232 @ 0xcc08 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ cmpeq fp, r0, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1691001,15 +1691001,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 67f5b0 <__cxa_atexit@plt+0x67360c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r4, lsl r7 │ │ │ │ cmneq ip, r0, lsr #30 │ │ │ │ cmneq ip, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1691158,15 +1691158,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r8} │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 67f84c <__cxa_atexit@plt+0x6738a8> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1691208,15 +1691208,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, sl} │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 67f900 <__cxa_atexit@plt+0x67395c> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1691274,15 +1691274,15 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmpeq fp, r8, ror #5 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq ip, r0, asr #22 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1691361,15 +1691361,15 @@ │ │ │ │ str r9, [r6, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, fp} │ │ │ │ ldr fp, [sp] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1691399,15 +1691399,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, sl} │ │ │ │ str r9, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ cmneq ip, ip, asr #18 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -1691452,15 +1691452,15 @@ │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r8, [r5, #28] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x016cb89c │ │ │ │ @ instruction: 0x016cbd94 │ │ │ │ cmneq ip, r0, lsr #17 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -1691500,15 +1691500,15 @@ │ │ │ │ add r1, r1, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #64] @ 67fd98 <__cxa_atexit@plt+0x673df4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #44] @ 67fd9c <__cxa_atexit@plt+0x673df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1691568,15 +1691568,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 67ff48 <__cxa_atexit@plt+0x673fa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ sub r3, r3, #1 │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ble 67ff18 <__cxa_atexit@plt+0x673f74> │ │ │ │ ldr lr, [pc, #152] @ 67ff2c <__cxa_atexit@plt+0x673f88> │ │ │ │ ldr r9, [pc, #152] @ 67ff30 <__cxa_atexit@plt+0x673f8c> │ │ │ │ @@ -1691591,15 +1691591,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ sub r2, r5, #4 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #108] @ 67ff38 <__cxa_atexit@plt+0x673f94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr sl, [pc, #116] @ 67ff50 <__cxa_atexit@plt+0x673fac> │ │ │ │ add r0, r2, r0, lsr #1 │ │ │ │ ldr r2, [pc, #112] @ 67ff54 <__cxa_atexit@plt+0x673fb0> │ │ │ │ add sl, pc, sl │ │ │ │ add r1, r0, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ @@ -1691608,15 +1691608,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 67ff5c <__cxa_atexit@plt+0x673fb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ add lr, r5, #12 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #44] @ 67ff4c <__cxa_atexit@plt+0x673fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ cmneq ip, r4, asr fp │ │ │ │ @@ -1691648,15 +1691648,15 @@ │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 67ffc4 <__cxa_atexit@plt+0x674020> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strdeq fp, [ip, #-100]! @ 0xffffff9c │ │ │ │ cmneq ip, ip, asr sl │ │ │ │ cmneq ip, r8, lsr r5 │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1691681,15 +1691681,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 68005c <__cxa_atexit@plt+0x6740b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 680060 <__cxa_atexit@plt+0x6740bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 680050 <__cxa_atexit@plt+0x6740ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x016cb49c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1691711,15 +1691711,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r9, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6800c0 <__cxa_atexit@plt+0x67411c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ smceq 52044 @ 0xcb4c │ │ │ │ cmneq ip, ip, asr r9 │ │ │ │ cmneq ip, ip, lsr r4 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 68011c <__cxa_atexit@plt+0x674178> │ │ │ │ @@ -1691737,15 +1691737,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 680128 <__cxa_atexit@plt+0x674184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ smceq 52060 @ 0xcb5c │ │ │ │ strdeq fp, [ip, #-136]! @ 0xffffff78 │ │ │ │ ldrdeq fp, [ip, #-52]! @ 0xffffffcc │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 680184 <__cxa_atexit@plt+0x6741e0> │ │ │ │ @@ -1691763,15 +1691763,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 680190 <__cxa_atexit@plt+0x6741ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq ip, r8, lsr #10 │ │ │ │ cmneq ip, ip, lsl #17 │ │ │ │ cmneq ip, ip, ror #6 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -1691794,15 +1691794,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 680224 <__cxa_atexit@plt+0x674280> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 680214 <__cxa_atexit@plt+0x674270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldrdeq fp, [ip, #-40]! @ 0xffffffd8 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -1691860,15 +1691860,15 @@ │ │ │ │ stm r5, {r3, lr} │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r3, [pc, #88] @ 680358 <__cxa_atexit@plt+0x6743b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #76] @ 68035c <__cxa_atexit@plt+0x6743b8> │ │ │ │ ldr r9, [pc, #76] @ 680360 <__cxa_atexit@plt+0x6743bc> │ │ │ │ add r0, r0, r2, lsr #1 │ │ │ │ add r1, r0, r1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [pc, #64] @ 680364 <__cxa_atexit@plt+0x6743c0> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1691877,15 +1691877,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ ldr r3, [pc, #36] @ 680368 <__cxa_atexit@plt+0x6743c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ cmneq ip, ip, lsl r7 │ │ │ │ cmneq ip, ip, lsl #7 │ │ │ │ cmneq ip, r8, ror #3 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ cmneq ip, ip, ror #3 │ │ │ │ cmneq ip, r8, asr #13 │ │ │ │ @@ -1691912,15 +1691912,15 @@ │ │ │ │ bcc 680444 <__cxa_atexit@plt+0x6744a0> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #2 │ │ │ │ bge 6803e4 <__cxa_atexit@plt+0x674440> │ │ │ │ ldr r3, [pc, #140] @ 68045c <__cxa_atexit@plt+0x6744b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -1691935,15 +1691935,15 @@ │ │ │ │ stmib r6, {r5, sl} │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r6, #12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 680460 <__cxa_atexit@plt+0x6744bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1691965,15 +1691965,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 6804ac <__cxa_atexit@plt+0x674508> │ │ │ │ ldr r5, [pc, #100] @ 680504 <__cxa_atexit@plt+0x674560> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 680508 <__cxa_atexit@plt+0x674564> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #72] @ 68050c <__cxa_atexit@plt+0x674568> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1691983,15 +1691983,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #16 │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ cmneq ip, ip, lsl r0 │ │ │ │ @@ -1692035,15 +1692035,15 @@ │ │ │ │ add lr, r5, #28 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r3, r3, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ smceq 51964 @ 0xcafc │ │ │ │ cmneq ip, r4, ror #8 │ │ │ │ smceq 51952 @ 0xcaf0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -1692073,15 +1692073,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [pc, #52] @ 680680 <__cxa_atexit@plt+0x6746dc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 680670 <__cxa_atexit@plt+0x6746cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq ip, ip, lsl pc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -1692137,15 +1692137,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 68082c <__cxa_atexit@plt+0x674888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ sub r3, r3, #1 │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ble 6807fc <__cxa_atexit@plt+0x674858> │ │ │ │ ldr lr, [pc, #152] @ 680810 <__cxa_atexit@plt+0x67486c> │ │ │ │ ldr r9, [pc, #152] @ 680814 <__cxa_atexit@plt+0x674870> │ │ │ │ @@ -1692160,15 +1692160,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ sub r2, r5, #4 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #108] @ 68081c <__cxa_atexit@plt+0x674878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr sl, [pc, #116] @ 680834 <__cxa_atexit@plt+0x674890> │ │ │ │ add r0, r2, r0, lsr #1 │ │ │ │ ldr r2, [pc, #112] @ 680838 <__cxa_atexit@plt+0x674894> │ │ │ │ add sl, pc, sl │ │ │ │ add r1, r0, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ @@ -1692177,15 +1692177,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 680840 <__cxa_atexit@plt+0x67489c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ add lr, r5, #12 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #44] @ 680830 <__cxa_atexit@plt+0x67488c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ smceq 52000 @ 0xcb20 │ │ │ │ @@ -1692217,15 +1692217,15 @@ │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 6808a8 <__cxa_atexit@plt+0x674904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq ip, r0, lsl lr │ │ │ │ smceq 51992 @ 0xcb18 │ │ │ │ cmneq ip, r4, asr ip │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1692250,15 +1692250,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 680940 <__cxa_atexit@plt+0x67499c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 680944 <__cxa_atexit@plt+0x6749a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 680934 <__cxa_atexit@plt+0x674990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strheq sl, [ip, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1692281,15 +1692281,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r9, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6809a8 <__cxa_atexit@plt+0x674a04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x016cab94 │ │ │ │ smceq 51972 @ 0xcb04 │ │ │ │ cmneq ip, r4, asr fp │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 680a04 <__cxa_atexit@plt+0x674a60> │ │ │ │ @@ -1692307,15 +1692307,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 680a10 <__cxa_atexit@plt+0x674a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0x016cac94 │ │ │ │ cmneq ip, r0, lsl r0 │ │ │ │ cmneq ip, ip, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #68] @ 680a68 <__cxa_atexit@plt+0x674ac4> │ │ │ │ @@ -1692332,15 +1692332,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 680a74 <__cxa_atexit@plt+0x674ad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq ip, r0, asr #24 │ │ │ │ cmneq ip, r8, lsr #31 │ │ │ │ cmneq ip, r8, lsl #21 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -1692363,15 +1692363,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 680b08 <__cxa_atexit@plt+0x674b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 680af8 <__cxa_atexit@plt+0x674b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strdeq sl, [ip, #-148]! @ 0xffffff6c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -1692429,15 +1692429,15 @@ │ │ │ │ stm r5, {r3, lr} │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r3, [pc, #88] @ 680c3c <__cxa_atexit@plt+0x674c98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #76] @ 680c40 <__cxa_atexit@plt+0x674c9c> │ │ │ │ ldr r9, [pc, #76] @ 680c44 <__cxa_atexit@plt+0x674ca0> │ │ │ │ add r0, r0, r2, lsr #1 │ │ │ │ add r1, r0, r1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [pc, #64] @ 680c48 <__cxa_atexit@plt+0x674ca4> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1692446,15 +1692446,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ ldr r3, [pc, #36] @ 680c4c <__cxa_atexit@plt+0x674ca8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ cmneq ip, r8, lsr lr │ │ │ │ cmneq ip, r8, lsr #21 │ │ │ │ cmneq ip, r4, lsl #18 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ cmneq ip, r8, lsl #18 │ │ │ │ cmneq ip, r4, ror #27 │ │ │ │ @@ -1692481,15 +1692481,15 @@ │ │ │ │ bcc 680d28 <__cxa_atexit@plt+0x674d84> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #2 │ │ │ │ bge 680cc8 <__cxa_atexit@plt+0x674d24> │ │ │ │ ldr r3, [pc, #140] @ 680d40 <__cxa_atexit@plt+0x674d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -1692504,15 +1692504,15 @@ │ │ │ │ stmib r6, {r5, r9} │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r6, #12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 680d44 <__cxa_atexit@plt+0x674da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1692534,15 +1692534,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 680d90 <__cxa_atexit@plt+0x674dec> │ │ │ │ ldr r5, [pc, #104] @ 680dec <__cxa_atexit@plt+0x674e48> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #88] @ 680df0 <__cxa_atexit@plt+0x674e4c> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #76] @ 680df4 <__cxa_atexit@plt+0x674e50> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1692553,15 +1692553,15 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ cmneq ip, r8, lsr r7 │ │ │ │ @@ -1692621,15 +1692621,15 @@ │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r8, [r5, #28] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ cmneq ip, r8, asr r6 │ │ │ │ cmneq ip, r0, asr fp │ │ │ │ cmneq ip, ip, asr r6 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -1692669,15 +1692669,15 @@ │ │ │ │ add r1, r1, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #64] @ 680fdc <__cxa_atexit@plt+0x675038> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #44] @ 680fe0 <__cxa_atexit@plt+0x67503c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1692737,15 +1692737,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 68118c <__cxa_atexit@plt+0x6751e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ sub r3, r3, #1 │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ble 68115c <__cxa_atexit@plt+0x6751b8> │ │ │ │ ldr lr, [pc, #152] @ 681170 <__cxa_atexit@plt+0x6751cc> │ │ │ │ ldr r9, [pc, #152] @ 681174 <__cxa_atexit@plt+0x6751d0> │ │ │ │ @@ -1692760,15 +1692760,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ sub r2, r5, #4 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #108] @ 68117c <__cxa_atexit@plt+0x6751d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr sl, [pc, #116] @ 681194 <__cxa_atexit@plt+0x6751f0> │ │ │ │ add r0, r2, r0, lsr #1 │ │ │ │ ldr r2, [pc, #112] @ 681198 <__cxa_atexit@plt+0x6751f4> │ │ │ │ add sl, pc, sl │ │ │ │ add r1, r0, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ @@ -1692777,15 +1692777,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 6811a0 <__cxa_atexit@plt+0x6751fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ add lr, r5, #12 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #44] @ 681190 <__cxa_atexit@plt+0x6751ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ cmneq ip, r0, lsl r9 │ │ │ │ @@ -1692817,15 +1692817,15 @@ │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 681208 <__cxa_atexit@plt+0x675264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ strheq sl, [ip, #-64]! @ 0xffffffc0 │ │ │ │ cmneq ip, r8, lsl r8 │ │ │ │ strdeq sl, [ip, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1692850,15 +1692850,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 6812a0 <__cxa_atexit@plt+0x6752fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 6812a4 <__cxa_atexit@plt+0x675300> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 681294 <__cxa_atexit@plt+0x6752f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ cmneq ip, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1692880,15 +1692880,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r9, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 681304 <__cxa_atexit@plt+0x675360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq ip, r8, lsr r2 │ │ │ │ cmneq ip, r8, lsl r7 │ │ │ │ strdeq sl, [ip, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 681360 <__cxa_atexit@plt+0x6753bc> │ │ │ │ @@ -1692906,15 +1692906,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 68136c <__cxa_atexit@plt+0x6753c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq ip, r8, lsr r3 │ │ │ │ strheq sl, [ip, #-100]! @ 0xffffff9c │ │ │ │ @ instruction: 0x016ca190 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 6813c8 <__cxa_atexit@plt+0x675424> │ │ │ │ @@ -1692932,15 +1692932,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 6813d4 <__cxa_atexit@plt+0x675430> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq ip, r4, ror #5 │ │ │ │ cmneq ip, r8, asr #12 │ │ │ │ cmneq ip, r8, lsr #2 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -1692963,15 +1692963,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 681468 <__cxa_atexit@plt+0x6754c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 681458 <__cxa_atexit@plt+0x6754b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x016ca094 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -1693029,15 +1693029,15 @@ │ │ │ │ stm r5, {r3, lr} │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r3, [pc, #88] @ 68159c <__cxa_atexit@plt+0x6755f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #76] @ 6815a0 <__cxa_atexit@plt+0x6755fc> │ │ │ │ ldr r9, [pc, #76] @ 6815a4 <__cxa_atexit@plt+0x675600> │ │ │ │ add r0, r0, r2, lsr #1 │ │ │ │ add r1, r0, r1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [pc, #64] @ 6815a8 <__cxa_atexit@plt+0x675604> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1693046,15 +1693046,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ ldr r3, [pc, #36] @ 6815ac <__cxa_atexit@plt+0x675608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ ldrdeq sl, [ip, #-72]! @ 0xffffffb8 │ │ │ │ cmneq ip, r8, asr #2 │ │ │ │ cmneq ip, r4, lsr #31 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ cmneq ip, r8, lsr #31 │ │ │ │ cmneq ip, r4, lsl #9 │ │ │ │ @@ -1693081,15 +1693081,15 @@ │ │ │ │ bcc 681688 <__cxa_atexit@plt+0x6756e4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #2 │ │ │ │ bge 681628 <__cxa_atexit@plt+0x675684> │ │ │ │ ldr r3, [pc, #140] @ 6816a0 <__cxa_atexit@plt+0x6756fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -1693104,15 +1693104,15 @@ │ │ │ │ stmib r6, {r5, sl} │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r6, #12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 6816a4 <__cxa_atexit@plt+0x675700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1693134,15 +1693134,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 6816f0 <__cxa_atexit@plt+0x67574c> │ │ │ │ ldr r5, [pc, #100] @ 681748 <__cxa_atexit@plt+0x6757a4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #84] @ 68174c <__cxa_atexit@plt+0x6757a8> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #72] @ 681750 <__cxa_atexit@plt+0x6757ac> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1693152,15 +1693152,15 @@ │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #16 │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ ldrdeq r9, [ip, #-216]! @ 0xffffff28 │ │ │ │ @@ -1693204,15 +1693204,15 @@ │ │ │ │ add lr, r5, #28 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ add r3, r3, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r8, [r5, #24] │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ cmneq ip, r8, lsr sp │ │ │ │ cmneq ip, r0, lsr #4 │ │ │ │ cmneq ip, ip, lsr #26 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ @@ -1693242,15 +1693242,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [pc, #52] @ 6818c4 <__cxa_atexit@plt+0x675920> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ add r0, r5, #12 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 6818b4 <__cxa_atexit@plt+0x675910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrdeq r9, [ip, #-200]! @ 0xffffff38 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -1693306,15 +1693306,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 681a70 <__cxa_atexit@plt+0x675acc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ sub r3, r3, #1 │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ ble 681a40 <__cxa_atexit@plt+0x675a9c> │ │ │ │ ldr lr, [pc, #152] @ 681a54 <__cxa_atexit@plt+0x675ab0> │ │ │ │ ldr r9, [pc, #152] @ 681a58 <__cxa_atexit@plt+0x675ab4> │ │ │ │ @@ -1693329,15 +1693329,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ sub r2, r5, #4 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #108] @ 681a60 <__cxa_atexit@plt+0x675abc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr sl, [pc, #116] @ 681a78 <__cxa_atexit@plt+0x675ad4> │ │ │ │ add r0, r2, r0, lsr #1 │ │ │ │ ldr r2, [pc, #112] @ 681a7c <__cxa_atexit@plt+0x675ad8> │ │ │ │ add sl, pc, sl │ │ │ │ add r1, r0, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ @@ -1693346,15 +1693346,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 681a84 <__cxa_atexit@plt+0x675ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #4] │ │ │ │ add lr, r5, #12 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r0, [r5, #24] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #44] @ 681a74 <__cxa_atexit@plt+0x675ad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ cmneq ip, ip, lsr #32 │ │ │ │ @@ -1693386,15 +1693386,15 @@ │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 681aec <__cxa_atexit@plt+0x675b48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq ip, ip, asr #23 │ │ │ │ cmneq ip, r4, lsr pc │ │ │ │ cmneq ip, r0, lsl sl │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1693419,15 +1693419,15 @@ │ │ │ │ ldr r2, [pc, #56] @ 681b84 <__cxa_atexit@plt+0x675be0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r0, r2, r3} │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 681b88 <__cxa_atexit@plt+0x675be4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 681b78 <__cxa_atexit@plt+0x675bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ smceq 51604 @ 0xc994 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1693450,15 +1693450,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r9, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 681bec <__cxa_atexit@plt+0x675c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq ip, r0, asr r9 │ │ │ │ cmneq ip, r0, lsr lr │ │ │ │ cmneq ip, r0, lsl r9 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 681c48 <__cxa_atexit@plt+0x675ca4> │ │ │ │ @@ -1693476,15 +1693476,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 681c54 <__cxa_atexit@plt+0x675cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq ip, r0, asr sl │ │ │ │ cmneq ip, ip, asr #27 │ │ │ │ cmneq ip, r8, lsr #17 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #68] @ 681cac <__cxa_atexit@plt+0x675d08> │ │ │ │ @@ -1693501,15 +1693501,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 681cb8 <__cxa_atexit@plt+0x675d14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strdeq r9, [ip, #-156]! @ 0xffffff64 │ │ │ │ cmneq ip, r4, ror #26 │ │ │ │ cmneq ip, r4, asr #16 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ @@ -1693532,15 +1693532,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, lr} │ │ │ │ ldr r3, [pc, #44] @ 681d4c <__cxa_atexit@plt+0x675da8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r7, [pc, #12] @ 681d3c <__cxa_atexit@plt+0x675d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strheq r9, [ip, #-112]! @ 0xffffff90 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @@ -1693598,15 +1693598,15 @@ │ │ │ │ stm r5, {r3, lr} │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ ldr r3, [pc, #88] @ 681e80 <__cxa_atexit@plt+0x675edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #76] @ 681e84 <__cxa_atexit@plt+0x675ee0> │ │ │ │ ldr r9, [pc, #76] @ 681e88 <__cxa_atexit@plt+0x675ee4> │ │ │ │ add r0, r0, r2, lsr #1 │ │ │ │ add r1, r0, r1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [pc, #64] @ 681e8c <__cxa_atexit@plt+0x675ee8> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1693615,15 +1693615,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #4 │ │ │ │ stm r2, {r1, r9, lr} │ │ │ │ ldr r3, [pc, #36] @ 681e90 <__cxa_atexit@plt+0x675eec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ strdeq r9, [ip, #-180]! @ 0xffffff4c │ │ │ │ cmneq ip, r4, ror #16 │ │ │ │ cmneq ip, r0, asr #13 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ cmneq ip, r4, asr #13 │ │ │ │ cmneq ip, r0, lsr #23 │ │ │ │ @@ -1693650,15 +1693650,15 @@ │ │ │ │ bcc 681f6c <__cxa_atexit@plt+0x675fc8> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #2 │ │ │ │ bge 681f0c <__cxa_atexit@plt+0x675f68> │ │ │ │ ldr r3, [pc, #140] @ 681f84 <__cxa_atexit@plt+0x675fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ sub lr, r2, #19 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -1693673,15 +1693673,15 @@ │ │ │ │ stmib r6, {r5, r9} │ │ │ │ ldr r5, [sp] │ │ │ │ str r5, [r6, #12] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #36] @ 681f88 <__cxa_atexit@plt+0x675fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ @@ -1693703,15 +1693703,15 @@ │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ cmp r1, #2 │ │ │ │ bge 681fd4 <__cxa_atexit@plt+0x676030> │ │ │ │ ldr r5, [pc, #104] @ 682030 <__cxa_atexit@plt+0x67608c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr lr, [pc, #88] @ 682034 <__cxa_atexit@plt+0x676090> │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr sl, [pc, #76] @ 682038 <__cxa_atexit@plt+0x676094> │ │ │ │ sub r0, r3, #19 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -1693722,15 +1693722,15 @@ │ │ │ │ str ip, [r6, #12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str sl, [r5] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ strdeq r9, [ip, #-68]! @ 0xffffffbc │ │ │ │ @@ -1693807,15 +1693807,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, asr r3 │ │ │ │ @ instruction: 0x016c939c │ │ │ │ @ instruction: 0x016c989c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1693844,15 +1693844,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1694028,15 +1694028,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 6824f8 <__cxa_atexit@plt+0x676554> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r2, r9} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r8, [ip, #-248]! @ 0xffffff08 │ │ │ │ cmneq ip, r0, lsr #32 │ │ │ │ cmneq ip, r0, lsr #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1694063,15 +1694063,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1694128,15 +1694128,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 682678 <__cxa_atexit@plt+0x6766d4> │ │ │ │ ldr r3, [pc, #28] @ 682688 <__cxa_atexit@plt+0x6766e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 68268c <__cxa_atexit@plt+0x6766e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq fp, ip, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694310,15 +1694310,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ smceq 51384 @ 0xc8b8 │ │ │ │ cmneq ip, r0, asr #23 │ │ │ │ cmneq ip, r0, asr #1 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1694347,15 +1694347,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1694553,15 +1694553,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 682d2c <__cxa_atexit@plt+0x676d88> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r2, r9} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, lsr #15 │ │ │ │ cmneq ip, ip, ror #15 │ │ │ │ cmneq ip, ip, ror #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1694588,15 +1694588,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1694657,15 +1694657,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 682ebc <__cxa_atexit@plt+0x676f18> │ │ │ │ ldr r3, [pc, #28] @ 682ecc <__cxa_atexit@plt+0x676f28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 682ed0 <__cxa_atexit@plt+0x676f2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq fp, ip, lsl #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1694808,15 +1694808,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strheq r8, [ip, #-48]! @ 0xffffffd0 │ │ │ │ strdeq r8, [ip, #-56]! @ 0xffffffc8 │ │ │ │ strdeq r8, [ip, #-136]! @ 0xffffff78 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1694845,15 +1694845,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1695029,15 +1695029,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 68349c <__cxa_atexit@plt+0x6774f8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r2, r9} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, lsr r0 │ │ │ │ smceq 51212 @ 0xc80c │ │ │ │ smceq 51292 @ 0xc85c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1695064,15 +1695064,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1695129,15 +1695129,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68361c <__cxa_atexit@plt+0x677678> │ │ │ │ ldr r3, [pc, #28] @ 68362c <__cxa_atexit@plt+0x677688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 683630 <__cxa_atexit@plt+0x67768c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrheq r6, [fp, #-112] @ 0xffffff90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695309,15 +1695309,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r7, [ip, #-188]! @ 0xffffff44 │ │ │ │ cmneq ip, r4, lsr #24 │ │ │ │ cmneq ip, r4, lsr #2 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1695346,15 +1695346,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1695552,15 +1695552,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 683cc8 <__cxa_atexit@plt+0x677d24> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r2, r9} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r8, lsl #16 │ │ │ │ cmneq ip, r0, asr r8 │ │ │ │ cmneq ip, r0, asr sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1695587,15 +1695587,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1695656,15 +1695656,15 @@ │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 683e58 <__cxa_atexit@plt+0x677eb4> │ │ │ │ ldr r3, [pc, #28] @ 683e68 <__cxa_atexit@plt+0x677ec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 683e6c <__cxa_atexit@plt+0x677ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq fp, r8, ror pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1695812,15 +1695812,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [pc, #68] @ 6840f8 <__cxa_atexit@plt+0x678154> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r0, r1, r3, r9, lr} │ │ │ │ str r2, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ str r3, [r5, #32] │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1695850,15 +1695850,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 684178 <__cxa_atexit@plt+0x6781d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrdeq r7, [ip, #-128]! @ 0xffffff80 │ │ │ │ ldrdeq r7, [ip, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x016c7390 │ │ │ │ @@ -1695895,15 +1695895,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r3, [pc, #56] @ 68423c <__cxa_atexit@plt+0x678298> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ stm r2, {r0, r1, r3, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @@ -1695944,15 +1695944,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #48] @ 684300 <__cxa_atexit@plt+0x67835c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @@ -1695977,15 +1695977,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 68437c <__cxa_atexit@plt+0x6783d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @@ -1696038,15 +1696038,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #44] @ 684474 <__cxa_atexit@plt+0x6784d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @@ -1696073,15 +1696073,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 6844f4 <__cxa_atexit@plt+0x678550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ cmneq ip, r4, asr r5 │ │ │ │ qdsubeq r7, ip, ip │ │ │ │ cmneq ip, r4, lsl r0 │ │ │ │ @@ -1696115,15 +1696115,15 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r3, [pc, #36] @ 684598 <__cxa_atexit@plt+0x6785f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r2, r5, #8 │ │ │ │ stm r2, {r0, r1, r3, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x016c6f98 │ │ │ │ cmneq ip, r4, lsl #9 │ │ │ │ @ instruction: 0x016c6f94 │ │ │ │ andeq r0, r0, r7, asr #18 │ │ │ │ @@ -1696157,15 +1696157,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [pc, #36] @ 684640 <__cxa_atexit@plt+0x67869c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ strdeq r6, [ip, #-224]! @ 0xffffff20 │ │ │ │ ldrdeq r7, [ip, #-60]! @ 0xffffffc4 │ │ │ │ cmneq ip, ip, ror #29 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -1696185,15 +1696185,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 6846bc <__cxa_atexit@plt+0x678718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @@ -1696312,15 +1696312,15 @@ │ │ │ │ str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ str ip, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, lr │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1696352,15 +1696352,15 @@ │ │ │ │ ldr r1, [pc, #48] @ 684950 <__cxa_atexit@plt+0x6789ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrdeq r6, [ip, #-188]! @ 0xffffff44 │ │ │ │ strdeq r6, [ip, #-176]! @ 0xffffff50 │ │ │ │ ldrdeq r7, [ip, #-0]! │ │ │ │ @@ -1696396,15 +1696396,15 @@ │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #48] @ 684a10 <__cxa_atexit@plt+0x678a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @@ -1696429,15 +1696429,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 684a8c <__cxa_atexit@plt+0x678ae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @@ -1696514,15 +1696514,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [pc, #36] @ 684bd4 <__cxa_atexit@plt+0x678c30> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq ip, ip, asr r9 │ │ │ │ cmneq ip, r8, asr #28 │ │ │ │ cmneq ip, r8, asr r9 │ │ │ │ andeq r0, r0, r6, asr #8 │ │ │ │ @@ -1696554,15 +1696554,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [pc, #36] @ 684c74 <__cxa_atexit@plt+0x678cd0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ strheq r6, [ip, #-140]! @ 0xffffff74 │ │ │ │ cmneq ip, r8, lsr #27 │ │ │ │ strheq r6, [ip, #-136]! @ 0xffffff78 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -1696582,15 +1696582,15 @@ │ │ │ │ str ip, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #24] @ 684cf0 <__cxa_atexit@plt+0x678d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @@ -1696731,15 +1696731,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, lsr #11 │ │ │ │ cmneq ip, ip, ror #11 │ │ │ │ cmneq ip, ip, ror #21 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1696768,15 +1696768,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1696954,15 +1696954,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 6852b0 <__cxa_atexit@plt+0x67930c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r2, r9} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r0, lsr #4 │ │ │ │ cmneq ip, r8, ror #4 │ │ │ │ cmneq ip, r8, ror #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1696989,15 +1696989,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1697010,15 +1697010,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 685380 <__cxa_atexit@plt+0x6793dc> │ │ │ │ ldr r2, [pc, #28] @ 685390 <__cxa_atexit@plt+0x6793ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 685394 <__cxa_atexit@plt+0x6793f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq fp, r4, lsl #21 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -1697199,15 +1697199,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, asr lr │ │ │ │ @ instruction: 0x016c5e9c │ │ │ │ @ instruction: 0x016c639c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1697236,15 +1697236,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1697441,15 +1697441,15 @@ │ │ │ │ ldr r9, [pc, #40] @ 685a4c <__cxa_atexit@plt+0x679aa8> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r2, r9} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, lsl #21 │ │ │ │ cmneq ip, ip, asr #21 │ │ │ │ cmneq ip, ip, asr #31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1697476,15 +1697476,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1697497,15 +1697497,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 685b1c <__cxa_atexit@plt+0x679b78> │ │ │ │ ldr r2, [pc, #28] @ 685b2c <__cxa_atexit@plt+0x679b88> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 685b30 <__cxa_atexit@plt+0x679b8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq fp, ip, ror #5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -1697732,15 +1697732,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r0, lsl #12 │ │ │ │ cmneq ip, r8, asr #12 │ │ │ │ cmneq ip, r8, asr #22 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1697769,15 +1697769,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1697879,15 +1697879,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 686138 <__cxa_atexit@plt+0x67a194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1697901,15 +1697901,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 68616c <__cxa_atexit@plt+0x67a1c8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1698031,15 +1698031,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, r4, asr r1 │ │ │ │ @ instruction: 0x016c519c │ │ │ │ @ instruction: 0x016c569c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -1698068,15 +1698068,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, sl │ │ │ │ str r9, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1698178,15 +1698178,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6865e4 <__cxa_atexit@plt+0x67a640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1698200,15 +1698200,15 @@ │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [pc, #20] @ 686618 <__cxa_atexit@plt+0x67a674> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1698769,15 +1698769,15 @@ │ │ │ │ sub r0, r5, #20 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r8, [r6, #8] │ │ │ │ stm r0, {r1, r6, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 686f30 <__cxa_atexit@plt+0x67af8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1698809,15 +1698809,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 686fb0 <__cxa_atexit@plt+0x67b00c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ cmneq ip, r4, asr r5 │ │ │ │ cmpeq fp, ip, lsl #31 │ │ │ │ @@ -1698838,15 +1698838,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 687024 <__cxa_atexit@plt+0x67b080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ cmneq ip, r0, ror #9 │ │ │ │ cmpeq fp, r8, lsl #29 │ │ │ │ @@ -1699301,15 +1699301,15 @@ │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ cmpeq fp, r4, ror #26 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strheq r3, [ip, #-220]! @ 0xffffff24 │ │ │ │ @@ -1699325,15 +1699325,15 @@ │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r0, [r5, #12] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #16] @ 6877b4 <__cxa_atexit@plt+0x67b810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmpeq fp, r0, lsl #26 │ │ │ │ cmneq ip, r4, asr #26 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -1699521,15 +1699521,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ add r3, r0, r2 │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ @@ -1699567,15 +1699567,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r3, r1, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 687b8c <__cxa_atexit@plt+0x67bbe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ cmneq ip, r8, lsr #29 │ │ │ │ smceq 50076 @ 0xc39c │ │ │ │ @@ -1699591,15 +1699591,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r3, [pc, #16] @ 687bdc <__cxa_atexit@plt+0x67bc38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq ip, r8, lsr lr │ │ │ │ cmneq ip, ip, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -1700867,15 +1700867,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #324] @ 6890fc <__cxa_atexit@plt+0x67d158> │ │ │ │ mov r8, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r2, r3 │ │ │ │ mov r8, r1 │ │ │ │ lslgt r8, r2, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r9, [r3, #32]! │ │ │ │ bmi 689020 <__cxa_atexit@plt+0x67d07c> │ │ │ │ @@ -1700990,15 +1700990,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #36] @ 6891c8 <__cxa_atexit@plt+0x67d224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r2, [ip, #-64]! @ 0xffffffc0 │ │ │ │ cmneq ip, ip, ror #16 │ │ │ │ cmneq ip, r4, asr #6 │ │ │ │ @@ -1701031,15 +1701031,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 689260 <__cxa_atexit@plt+0x67d2bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq ip, r8, asr #8 │ │ │ │ cmneq ip, r4, asr #15 │ │ │ │ cmneq ip, r0, lsr #5 │ │ │ │ cmpeq fp, r4, ror #8 │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1701118,15 +1701118,15 @@ │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ lslgt r8, r2, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r9, [r3, #32]! │ │ │ │ bmi 68940c <__cxa_atexit@plt+0x67d468> │ │ │ │ @@ -1701232,15 +1701232,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 689584 <__cxa_atexit@plt+0x67d5e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq ip, r0, lsr #2 │ │ │ │ @ instruction: 0x016c249c │ │ │ │ smceq 49656 @ 0xc1f8 │ │ │ │ cmpeq fp, r0, asr #2 │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1701344,15 +1701344,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 68974c <__cxa_atexit@plt+0x67d7a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r4, asr pc │ │ │ │ cmneq ip, r4, lsl #27 │ │ │ │ cmneq ip, r8, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1701389,15 +1701389,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 689800 <__cxa_atexit@plt+0x67d85c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r0, lsr lr │ │ │ │ ldrdeq r1, [ip, #-192]! @ 0xffffff40 │ │ │ │ cmneq ip, r4, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1701586,15 +1701586,15 @@ │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #40] @ 689b30 <__cxa_atexit@plt+0x67db8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -1701630,15 +1701630,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 689bcc <__cxa_atexit@plt+0x67dc28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1701733,15 +1701733,15 @@ │ │ │ │ ldmdb r6, {r0, r2} │ │ │ │ ldr r1, [pc, #88] @ 689d90 <__cxa_atexit@plt+0x67ddec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #48] @ 689d84 <__cxa_atexit@plt+0x67dde0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -1702038,15 +1702038,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 68a224 <__cxa_atexit@plt+0x67e280> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, ip, ror r4 │ │ │ │ cmneq ip, ip, lsr #5 │ │ │ │ strdeq r1, [ip, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1702083,15 +1702083,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 68a2d8 <__cxa_atexit@plt+0x67e334> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq fp, r8, asr r3 │ │ │ │ strdeq r1, [ip, #-24]! @ 0xffffffe8 │ │ │ │ cmneq ip, ip, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1702267,15 +1702267,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #368] @ 68a708 <__cxa_atexit@plt+0x67e764> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r1 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 68a600 <__cxa_atexit@plt+0x67e65c> │ │ │ │ @@ -1702400,15 +1702400,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 68a7d0 <__cxa_atexit@plt+0x67e82c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ smultteq ip, r4, lr │ │ │ │ cmneq ip, r0, ror #4 │ │ │ │ cmneq ip, ip, lsr sp │ │ │ │ @@ -1702441,15 +1702441,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 68a868 <__cxa_atexit@plt+0x67e8c4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq ip, r0, asr #28 │ │ │ │ strheq r1, [ip, #-28]! @ 0xffffffe4 │ │ │ │ @ instruction: 0x016c0c98 │ │ │ │ cmppeq sl, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1702543,15 +1702543,15 @@ │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #360] @ 68ab50 <__cxa_atexit@plt+0x67ebac> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 68aa50 <__cxa_atexit@plt+0x67eaac> │ │ │ │ @@ -1702663,15 +1702663,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 68abe0 <__cxa_atexit@plt+0x67ec3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ smulbteq ip, r4, sl │ │ │ │ cmneq ip, r0, asr #28 │ │ │ │ cmneq ip, ip, lsl r9 │ │ │ │ cmppeq sl, r4, ror #21 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1703430,15 +1703430,15 @@ │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #40] @ 68b800 <__cxa_atexit@plt+0x67f85c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -1703474,15 +1703474,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 68b89c <__cxa_atexit@plt+0x67f8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1703577,15 +1703577,15 @@ │ │ │ │ ldmdb r6, {r0, r2} │ │ │ │ ldr r1, [pc, #88] @ 68ba60 <__cxa_atexit@plt+0x67fabc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #48] @ 68ba54 <__cxa_atexit@plt+0x67fab0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -1703756,15 +1703756,15 @@ │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #40] @ 68bd18 <__cxa_atexit@plt+0x67fd74> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -1703800,15 +1703800,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 68bdb4 <__cxa_atexit@plt+0x67fe10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1703903,15 +1703903,15 @@ │ │ │ │ ldmdb r6, {r0, r2} │ │ │ │ ldr r1, [pc, #88] @ 68bf78 <__cxa_atexit@plt+0x67ffd4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #48] @ 68bf6c <__cxa_atexit@plt+0x67ffc8> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -1704018,15 +1704018,15 @@ │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #40] @ 68c130 <__cxa_atexit@plt+0x68018c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -1704062,15 +1704062,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 68c1cc <__cxa_atexit@plt+0x680228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1704165,15 +1704165,15 @@ │ │ │ │ ldmdb r6, {r0, r2} │ │ │ │ ldr r1, [pc, #88] @ 68c390 <__cxa_atexit@plt+0x6803ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #48] @ 68c384 <__cxa_atexit@plt+0x6803e0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -1704507,15 +1704507,15 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str lr, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stmib r5, {r0, sl} │ │ │ │ str r1, [r5, #12] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 68c8e0 <__cxa_atexit@plt+0x68093c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1704553,15 +1704553,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #64] @ 68c994 <__cxa_atexit@plt+0x6809f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #36] @ 68c988 <__cxa_atexit@plt+0x6809e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 68c984 <__cxa_atexit@plt+0x6809e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1704601,15 +1704601,15 @@ │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #60] @ 68ca4c <__cxa_atexit@plt+0x680aa8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68ca40 <__cxa_atexit@plt+0x680a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1704646,15 +1704646,15 @@ │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #140] @ 68cb54 <__cxa_atexit@plt+0x680bb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #112] @ 68cb48 <__cxa_atexit@plt+0x680ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -1704670,15 +1704670,15 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r2, [pc, #68] @ 68cb60 <__cxa_atexit@plt+0x680bbc> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 68cb44 <__cxa_atexit@plt+0x680ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ cmneq fp, r8, lsr #19 │ │ │ │ cmneq fp, r8, lsr #21 │ │ │ │ @@ -1704715,15 +1704715,15 @@ │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68cc00 <__cxa_atexit@plt+0x680c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68cc04 <__cxa_atexit@plt+0x680c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ cmneq fp, r0, lsr lr │ │ │ │ @@ -1704796,15 +1704796,15 @@ │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str lr, [r5, #16] │ │ │ │ add lr, r5, #20 │ │ │ │ stmib r5, {r0, sl} │ │ │ │ str r1, [r5, #12] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 68cd64 <__cxa_atexit@plt+0x680dc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -1704842,15 +1704842,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #64] @ 68ce18 <__cxa_atexit@plt+0x680e74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #36] @ 68ce0c <__cxa_atexit@plt+0x680e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 68ce08 <__cxa_atexit@plt+0x680e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1704890,15 +1704890,15 @@ │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #60] @ 68ced0 <__cxa_atexit@plt+0x680f2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68cec4 <__cxa_atexit@plt+0x680f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1704935,15 +1704935,15 @@ │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #140] @ 68cfd8 <__cxa_atexit@plt+0x681034> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #112] @ 68cfcc <__cxa_atexit@plt+0x681028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -1704959,15 +1704959,15 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r2, [pc, #68] @ 68cfe4 <__cxa_atexit@plt+0x681040> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 68cfc8 <__cxa_atexit@plt+0x681024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq fp, r4, asr #11 │ │ │ │ cmneq fp, r4, lsl #11 │ │ │ │ @@ -1705004,15 +1705004,15 @@ │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68d084 <__cxa_atexit@plt+0x6810e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68d088 <__cxa_atexit@plt+0x6810e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ cmneq fp, ip, lsr #19 │ │ │ │ @@ -1705229,29 +1705229,29 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #116] @ 68d454 <__cxa_atexit@plt+0x6814b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r0, #1 │ │ │ │ blt 68d424 <__cxa_atexit@plt+0x681480> │ │ │ │ ldr r3, [pc, #92] @ 68d458 <__cxa_atexit@plt+0x6814b4> │ │ │ │ ldr r2, [pc, #92] @ 68d45c <__cxa_atexit@plt+0x6814b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #80] @ 68d460 <__cxa_atexit@plt+0x6814bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68d448 <__cxa_atexit@plt+0x6814a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1705287,15 +1705287,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r2, r3 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68d4f0 <__cxa_atexit@plt+0x68154c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68d4f4 <__cxa_atexit@plt+0x681550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq fp, r4, asr #10 │ │ │ │ @@ -1705340,15 +1705340,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #112] @ 68d610 <__cxa_atexit@plt+0x68166c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #80] @ 68d600 <__cxa_atexit@plt+0x68165c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, r2 │ │ │ │ @@ -1705362,15 +1705362,15 @@ │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [pc, #48] @ 68d61c <__cxa_atexit@plt+0x681678> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldrdeq sp, [fp, #-240]! @ 0xffffff10 │ │ │ │ @ instruction: 0x016bdf9c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ cmneq fp, r8, ror #8 │ │ │ │ cmneq fp, r8, asr #30 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ cmneq fp, r0, lsl pc │ │ │ │ @@ -1705480,29 +1705480,29 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #116] @ 68d840 <__cxa_atexit@plt+0x68189c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r0, #1 │ │ │ │ blt 68d810 <__cxa_atexit@plt+0x68186c> │ │ │ │ ldr r3, [pc, #92] @ 68d844 <__cxa_atexit@plt+0x6818a0> │ │ │ │ ldr r2, [pc, #92] @ 68d848 <__cxa_atexit@plt+0x6818a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #80] @ 68d84c <__cxa_atexit@plt+0x6818a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68d834 <__cxa_atexit@plt+0x681890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1705538,15 +1705538,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r2, r3 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68d8dc <__cxa_atexit@plt+0x681938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68d8e0 <__cxa_atexit@plt+0x68193c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq fp, r8, asr r1 │ │ │ │ @@ -1705591,15 +1705591,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #124] @ 68da08 <__cxa_atexit@plt+0x681a64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, r2 │ │ │ │ bge 68d9d8 <__cxa_atexit@plt+0x681a34> │ │ │ │ ldr lr, [pc, #72] @ 68d9f0 <__cxa_atexit@plt+0x681a4c> │ │ │ │ ldr r1, [pc, #72] @ 68d9f4 <__cxa_atexit@plt+0x681a50> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -1705608,15 +1705608,15 @@ │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [pc, #52] @ 68d9f8 <__cxa_atexit@plt+0x681a54> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 68d9ec <__cxa_atexit@plt+0x681a48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq fp, r0, lsr #23 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @@ -1705731,29 +1705731,29 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #116] @ 68dc2c <__cxa_atexit@plt+0x681c88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r0, #1 │ │ │ │ blt 68dbfc <__cxa_atexit@plt+0x681c58> │ │ │ │ ldr r3, [pc, #92] @ 68dc30 <__cxa_atexit@plt+0x681c8c> │ │ │ │ ldr r2, [pc, #92] @ 68dc34 <__cxa_atexit@plt+0x681c90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #80] @ 68dc38 <__cxa_atexit@plt+0x681c94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68dc20 <__cxa_atexit@plt+0x681c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1705789,15 +1705789,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r2, r3 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68dcc8 <__cxa_atexit@plt+0x681d24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68dccc <__cxa_atexit@plt+0x681d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq fp, ip, ror #26 │ │ │ │ @@ -1705842,15 +1705842,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #124] @ 68ddf4 <__cxa_atexit@plt+0x681e50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, r2 │ │ │ │ bge 68ddc4 <__cxa_atexit@plt+0x681e20> │ │ │ │ ldr lr, [pc, #72] @ 68dddc <__cxa_atexit@plt+0x681e38> │ │ │ │ ldr r1, [pc, #72] @ 68dde0 <__cxa_atexit@plt+0x681e3c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -1705859,15 +1705859,15 @@ │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [pc, #52] @ 68dde4 <__cxa_atexit@plt+0x681e40> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 68ddd8 <__cxa_atexit@plt+0x681e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ cmneq fp, r4, lsl r7 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @@ -1705982,29 +1705982,29 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #116] @ 68e018 <__cxa_atexit@plt+0x682074> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r0, #1 │ │ │ │ blt 68dfe8 <__cxa_atexit@plt+0x682044> │ │ │ │ ldr r3, [pc, #92] @ 68e01c <__cxa_atexit@plt+0x682078> │ │ │ │ ldr r2, [pc, #92] @ 68e020 <__cxa_atexit@plt+0x68207c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #80] @ 68e024 <__cxa_atexit@plt+0x682080> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68e00c <__cxa_atexit@plt+0x682068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1706040,15 +1706040,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r2, r3 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68e0b4 <__cxa_atexit@plt+0x682110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68e0b8 <__cxa_atexit@plt+0x682114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq fp, r0, lsl #19 │ │ │ │ @@ -1706093,15 +1706093,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #112] @ 68e1d4 <__cxa_atexit@plt+0x682230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #80] @ 68e1c4 <__cxa_atexit@plt+0x682220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, r2 │ │ │ │ @@ -1706115,15 +1706115,15 @@ │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [pc, #48] @ 68e1e0 <__cxa_atexit@plt+0x68223c> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmneq fp, ip, ror #6 │ │ │ │ smceq 48456 @ 0xbd48 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ cmneq fp, r4, lsr #17 │ │ │ │ cmneq fp, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ cmneq fp, ip, asr #6 │ │ │ │ @@ -1706233,29 +1706233,29 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #116] @ 68e404 <__cxa_atexit@plt+0x682460> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r0, #1 │ │ │ │ blt 68e3d4 <__cxa_atexit@plt+0x682430> │ │ │ │ ldr r3, [pc, #92] @ 68e408 <__cxa_atexit@plt+0x682464> │ │ │ │ ldr r2, [pc, #92] @ 68e40c <__cxa_atexit@plt+0x682468> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4]! │ │ │ │ ldr r2, [pc, #80] @ 68e410 <__cxa_atexit@plt+0x68246c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 68e3f8 <__cxa_atexit@plt+0x682454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -1706291,15 +1706291,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r2, r3 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #36] @ 68e4a0 <__cxa_atexit@plt+0x6824fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 68e4a4 <__cxa_atexit@plt+0x682500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0x016bd594 │ │ │ │ @@ -1706337,15 +1706337,15 @@ │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 68e5a0 <__cxa_atexit@plt+0x6825fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, r2 │ │ │ │ bge 68e580 <__cxa_atexit@plt+0x6825dc> │ │ │ │ ldr lr, [pc, #84] @ 68e5a4 <__cxa_atexit@plt+0x682600> │ │ │ │ ldr r1, [pc, #84] @ 68e5a8 <__cxa_atexit@plt+0x682604> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ @@ -1706354,15 +1706354,15 @@ │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [pc, #64] @ 68e5ac <__cxa_atexit@plt+0x682608> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 68e594 <__cxa_atexit@plt+0x6825f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ cmneq fp, r0, asr r1 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @@ -1706479,15 +1706479,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #164] @ 68e804 <__cxa_atexit@plt+0x682860> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, #1 │ │ │ │ blt 68e7b8 <__cxa_atexit@plt+0x682814> │ │ │ │ ldr lr, [pc, #128] @ 68e808 <__cxa_atexit@plt+0x682864> │ │ │ │ ldr r9, [pc, #128] @ 68e80c <__cxa_atexit@plt+0x682868> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ @@ -1706496,15 +1706496,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 68e810 <__cxa_atexit@plt+0x68286c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 68e7dc <__cxa_atexit@plt+0x682838> │ │ │ │ @@ -1706546,15 +1706546,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 68e89c <__cxa_atexit@plt+0x6828f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq fp, r0, lsr #3 │ │ │ │ @@ -1706600,15 +1706600,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ add r0, r0, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r3, [pc, #116] @ 68e9c4 <__cxa_atexit@plt+0x682a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bge 68e9a8 <__cxa_atexit@plt+0x682a04> │ │ │ │ ldr lr, [pc, #80] @ 68e9c8 <__cxa_atexit@plt+0x682a24> │ │ │ │ @@ -1706620,15 +1706620,15 @@ │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r3, [pc, #60] @ 68e9d0 <__cxa_atexit@plt+0x682a2c> │ │ │ │ add r1, r1, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r0, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ cmneq fp, r0, asr #1 │ │ │ │ @@ -1706836,15 +1706836,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #160] @ 68ed94 <__cxa_atexit@plt+0x682df0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #4] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r2, #1 │ │ │ │ blt 68ed48 <__cxa_atexit@plt+0x682da4> │ │ │ │ ldr r3, [pc, #124] @ 68ed98 <__cxa_atexit@plt+0x682df4> │ │ │ │ ldr r2, [pc, #124] @ 68ed9c <__cxa_atexit@plt+0x682df8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -1706852,15 +1706852,15 @@ │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #100] @ 68eda0 <__cxa_atexit@plt+0x682dfc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, sl │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ b 68ed6c <__cxa_atexit@plt+0x682dc8> │ │ │ │ @@ -1706904,15 +1706904,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 68ee30 <__cxa_atexit@plt+0x682e8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq fp, r8, lsl #24 │ │ │ │ ldrdeq ip, [fp, #-104]! @ 0xffffff98 │ │ │ │ @@ -1706955,15 +1706955,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, r0, r1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r3, [pc, #124] @ 68ef58 <__cxa_atexit@plt+0x682fb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -1706977,15 +1706977,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ add r0, r0, r2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ ldr r3, [pc, #48] @ 68ef64 <__cxa_atexit@plt+0x682fc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ cmneq fp, r4, lsr fp │ │ │ │ @@ -1707657,15 +1707657,15 @@ │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [r5, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r2, [pc, #80] @ 68fa20 <__cxa_atexit@plt+0x683a7c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68fa00 <__cxa_atexit@plt+0x683a5c> │ │ │ │ ldr r5, [pc, #48] @ 68fa24 <__cxa_atexit@plt+0x683a80> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -1707697,15 +1707697,15 @@ │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [r5, #8] │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r2, [pc, #68] @ 68fab4 <__cxa_atexit@plt+0x683b10> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68fa98 <__cxa_atexit@plt+0x683af4> │ │ │ │ ldr r5, [pc, #44] @ 68fab8 <__cxa_atexit@plt+0x683b14> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 26e0ac <__cxa_atexit@plt+0x262108> │ │ │ │ @@ -1707876,15 +1707876,15 @@ │ │ │ │ ldr r0, [pc, #128] @ 68fdb0 <__cxa_atexit@plt+0x683e0c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 68fd90 <__cxa_atexit@plt+0x683dec> │ │ │ │ ldr r7, [pc, #80] @ 68fdb8 <__cxa_atexit@plt+0x683e14> │ │ │ │ @@ -1707923,15 +1707923,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #80] @ 68fe4c <__cxa_atexit@plt+0x683ea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 68fe2c <__cxa_atexit@plt+0x683e88> │ │ │ │ ldr r5, [pc, #56] @ 68fe50 <__cxa_atexit@plt+0x683eac> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1708008,15 +1708008,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 68ffa0 <__cxa_atexit@plt+0x683ffc> │ │ │ │ ldr r7, [pc, #84] @ 68ffcc <__cxa_atexit@plt+0x684028> │ │ │ │ @@ -1708059,15 +1708059,15 @@ │ │ │ │ add r2, r1, r8 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [pc, #80] @ 690068 <__cxa_atexit@plt+0x6840c4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 690048 <__cxa_atexit@plt+0x6840a4> │ │ │ │ ldr r5, [pc, #52] @ 69006c <__cxa_atexit@plt+0x6840c8> │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -1708201,15 +1708201,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 690284 <__cxa_atexit@plt+0x6842e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 690288 <__cxa_atexit@plt+0x6842e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1708227,15 +1708227,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 6902c8 <__cxa_atexit@plt+0x684324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmneq fp, r4, asr r7 │ │ │ │ cmneq fp, ip, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1708258,15 +1708258,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 69036c <__cxa_atexit@plt+0x6843c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1708287,15 +1708287,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 6903b8 <__cxa_atexit@plt+0x684414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ smceq 47968 @ 0xbb60 │ │ │ │ cmneq fp, ip, lsr r1 │ │ │ │ cmpeq sl, ip, lsr r8 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -1708373,15 +1708373,15 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, r2, r8 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r2, [pc, #88] @ 690558 <__cxa_atexit@plt+0x6845b4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 690534 <__cxa_atexit@plt+0x684590> │ │ │ │ ldr r5, [pc, #52] @ 69055c <__cxa_atexit@plt+0x6845b8> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1708415,15 +1708415,15 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, r2, r8 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r2, [pc, #76] @ 6905f4 <__cxa_atexit@plt+0x684650> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6905d4 <__cxa_atexit@plt+0x684630> │ │ │ │ ldr r5, [pc, #48] @ 6905f8 <__cxa_atexit@plt+0x684654> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1708512,15 +1708512,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 690780 <__cxa_atexit@plt+0x6847dc> │ │ │ │ ldr r7, [pc, #84] @ 6907ac <__cxa_atexit@plt+0x684808> │ │ │ │ @@ -1708562,15 +1708562,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r5, {r0, r3} │ │ │ │ ldr r3, [pc, #84] @ 69084c <__cxa_atexit@plt+0x6848a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 690828 <__cxa_atexit@plt+0x684884> │ │ │ │ ldr r5, [pc, #60] @ 690850 <__cxa_atexit@plt+0x6848ac> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -1708659,15 +1708659,15 @@ │ │ │ │ add r2, r2, r3 │ │ │ │ sub r3, r5, #20 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6909cc <__cxa_atexit@plt+0x684a28> │ │ │ │ ldr r7, [pc, #88] @ 6909fc <__cxa_atexit@plt+0x684a58> │ │ │ │ @@ -1708714,15 +1708714,15 @@ │ │ │ │ add r2, r0, r8 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [pc, #84] @ 690aa8 <__cxa_atexit@plt+0x684b04> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 690a84 <__cxa_atexit@plt+0x684ae0> │ │ │ │ ldr r5, [pc, #56] @ 690aac <__cxa_atexit@plt+0x684b08> │ │ │ │ mov r9, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ @@ -1708780,15 +1708780,15 @@ │ │ │ │ add r3, r3, r7 │ │ │ │ mov r7, sl │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r3, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ @@ -1708820,15 +1708820,15 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #28] @ 690c1c <__cxa_atexit@plt+0x684c78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ cmneq fp, ip, lsl #28 │ │ │ │ cmneq fp, r8, ror #17 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ @@ -1708844,15 +1708844,15 @@ │ │ │ │ add r1, r1, r3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #16] @ 690c70 <__cxa_atexit@plt+0x684ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ strheq sl, [fp, #-216]! @ 0xffffff28 │ │ │ │ cmneq fp, r8, lsl #17 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 690c94 <__cxa_atexit@plt+0x684cf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -1708885,15 +1708885,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 690d3c <__cxa_atexit@plt+0x684d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1708914,15 +1708914,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stm r5, {r0, r3} │ │ │ │ ldr r3, [pc, #16] @ 690d88 <__cxa_atexit@plt+0x684de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x016bac98 │ │ │ │ smceq 47728 @ 0xba70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 690dac <__cxa_atexit@plt+0x684e08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -1708958,15 +1708958,15 @@ │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 690e60 <__cxa_atexit@plt+0x684ebc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1708991,15 +1708991,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 690ebc <__cxa_atexit@plt+0x684f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ smceq 47796 @ 0xbab4 │ │ │ │ cmneq fp, ip, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 690ee0 <__cxa_atexit@plt+0x684f3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -1709629,15 +1709629,15 @@ │ │ │ │ sub sl, r5, #28 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ stm sl, {r0, r1, r2, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 6918f4 <__cxa_atexit@plt+0x685950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1709671,15 +1709671,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r3, [pc, #40] @ 691974 <__cxa_atexit@plt+0x6859d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 691968 <__cxa_atexit@plt+0x6859c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ smceq 47536 @ 0xb9b0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -1709752,15 +1709752,15 @@ │ │ │ │ str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 691ae0 <__cxa_atexit@plt+0x685b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1709795,15 +1709795,15 @@ │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r3, [pc, #40] @ 691b64 <__cxa_atexit@plt+0x685bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 691b58 <__cxa_atexit@plt+0x685bb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq fp, r0, lsl #19 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @@ -1710285,15 +1710285,15 @@ │ │ │ │ ldr r1, [pc, #44] @ 692300 <__cxa_atexit@plt+0x68635c> │ │ │ │ ldr r0, [pc, #44] @ 692304 <__cxa_atexit@plt+0x686360> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #20] @ 692308 <__cxa_atexit@plt+0x686364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq sl, r8, lsl #7 │ │ │ │ cmneq fp, r8, lsl #4 │ │ │ │ @@ -1710453,15 +1710453,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 692594 <__cxa_atexit@plt+0x6865f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq sl, ip, ror #1 │ │ │ │ cmneq fp, r4, ror #30 │ │ │ │ cmpeq sl, ip, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -1710501,15 +1710501,15 @@ │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ str r3, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 692658 <__cxa_atexit@plt+0x6866b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ qdsubeq r9, r0, fp │ │ │ │ cmneq fp, r8, asr #7 │ │ │ │ cmneq fp, r4, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1710842,15 +1710842,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 692bb4 <__cxa_atexit@plt+0x686c10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, ip, ror sl │ │ │ │ cmneq fp, ip, lsl r9 │ │ │ │ cmneq fp, r0, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1710880,15 +1710880,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 692c4c <__cxa_atexit@plt+0x686ca8> │ │ │ │ ldr r1, [pc, #44] @ 692c50 <__cxa_atexit@plt+0x686cac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r3, r8, r9, sl} │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #20] @ 692c54 <__cxa_atexit@plt+0x686cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq sl, ip, lsr sl │ │ │ │ strheq r8, [fp, #-140]! @ 0xffffff74 │ │ │ │ @@ -1711050,15 +1711050,15 @@ │ │ │ │ stm lr, {r6, r8, fp} │ │ │ │ ldr r6, [pc, #272] @ 692fdc <__cxa_atexit@plt+0x687038> │ │ │ │ mov r8, r3 │ │ │ │ mov fp, r1 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r6, r3 │ │ │ │ mov sl, r8 │ │ │ │ lslgt sl, r6, #1 │ │ │ │ cmp sl, #0 │ │ │ │ bpl 692e10 <__cxa_atexit@plt+0x686e6c> │ │ │ │ add r3, r5, #32 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -1711164,15 +1711164,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #36] @ 6930c0 <__cxa_atexit@plt+0x68711c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r8, [fp, #-88]! @ 0xffffffa8 │ │ │ │ smceq 47252 @ 0xb894 │ │ │ │ cmneq fp, ip, asr #8 │ │ │ │ @@ -1711205,15 +1711205,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 693158 <__cxa_atexit@plt+0x6871b4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq fp, r0, asr r5 │ │ │ │ cmneq fp, ip, asr #17 │ │ │ │ cmneq fp, r8, lsr #7 │ │ │ │ cmpeq sl, ip, ror #10 │ │ │ │ andeq r7, r0, sp, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1711319,15 +1711319,15 @@ │ │ │ │ str r6, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmda r5, {r0, r2, ip, lr} │ │ │ │ ldr r6, [pc, #264] @ 693410 <__cxa_atexit@plt+0x68746c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r1, r0 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r1, #1 │ │ │ │ cmp r8, #0 │ │ │ │ bpl 693280 <__cxa_atexit@plt+0x6872dc> │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1711415,15 +1711415,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6934a0 <__cxa_atexit@plt+0x6874fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq fp, r4, lsl #4 │ │ │ │ cmneq fp, r0, lsl #11 │ │ │ │ qdsubeq r8, ip, fp │ │ │ │ cmpeq sl, r4, lsr #4 │ │ │ │ andeq r7, r0, sp, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1711675,15 +1711675,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6938b8 <__cxa_atexit@plt+0x687914> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r8, ror #27 │ │ │ │ cmneq fp, r8, lsl ip │ │ │ │ cmneq fp, ip, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1711720,15 +1711720,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69396c <__cxa_atexit@plt+0x6879c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r4, asr #25 │ │ │ │ cmneq fp, r4, ror #22 │ │ │ │ cmneq fp, r8, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1711904,15 +1711904,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #368] @ 693d9c <__cxa_atexit@plt+0x687df8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r1 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 693c94 <__cxa_atexit@plt+0x687cf0> │ │ │ │ @@ -1712037,15 +1712037,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 693e64 <__cxa_atexit@plt+0x687ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ cmneq fp, r0, asr r8 │ │ │ │ cmneq fp, ip, asr #23 │ │ │ │ cmneq fp, r8, lsr #13 │ │ │ │ @@ -1712078,15 +1712078,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 693efc <__cxa_atexit@plt+0x687f58> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq fp, ip, lsr #15 │ │ │ │ cmneq fp, r8, lsr #22 │ │ │ │ cmneq fp, r4, lsl #12 │ │ │ │ cmpeq sl, r8, asr #15 │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1712180,15 +1712180,15 @@ │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #360] @ 6941e4 <__cxa_atexit@plt+0x688240> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 6940e4 <__cxa_atexit@plt+0x688140> │ │ │ │ @@ -1712300,15 +1712300,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 694274 <__cxa_atexit@plt+0x6882d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq fp, r0, lsr r4 │ │ │ │ cmneq fp, ip, lsr #15 │ │ │ │ cmneq fp, r8, lsl #5 │ │ │ │ cmpeq sl, r0, asr r4 │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1713074,15 +1713074,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 694e94 <__cxa_atexit@plt+0x688ef0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, ip, lsl #16 │ │ │ │ cmneq fp, ip, lsr r6 │ │ │ │ cmneq fp, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1713119,15 +1713119,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 694f48 <__cxa_atexit@plt+0x688fa4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r8, ror #13 │ │ │ │ cmneq fp, r8, lsl #11 │ │ │ │ cmneq fp, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1713303,15 +1713303,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #368] @ 695378 <__cxa_atexit@plt+0x6893d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r1 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 695270 <__cxa_atexit@plt+0x6892cc> │ │ │ │ @@ -1713436,15 +1713436,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 695440 <__cxa_atexit@plt+0x68949c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ smceq 46628 @ 0xb624 │ │ │ │ strdeq r6, [fp, #-80]! @ 0xffffffb0 │ │ │ │ cmneq fp, ip, asr #1 │ │ │ │ @@ -1713477,15 +1713477,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 6954d8 <__cxa_atexit@plt+0x689534> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrdeq r6, [fp, #-16]! │ │ │ │ cmneq fp, ip, asr #10 │ │ │ │ cmneq fp, r8, lsr #32 │ │ │ │ cmpeq sl, ip, ror #3 │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1713579,15 +1713579,15 @@ │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #360] @ 6957c0 <__cxa_atexit@plt+0x68981c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 6956c0 <__cxa_atexit@plt+0x68971c> │ │ │ │ @@ -1713699,15 +1713699,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 695850 <__cxa_atexit@plt+0x6898ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq fp, r4, asr lr │ │ │ │ ldrdeq r6, [fp, #-16]! │ │ │ │ cmneq fp, ip, lsr #25 │ │ │ │ cmpeq sl, r4, ror lr │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1714905,15 +1714905,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 696b30 <__cxa_atexit@plt+0x68ab8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r0, ror fp │ │ │ │ cmneq fp, r0, lsr #19 │ │ │ │ cmneq fp, r4, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1715119,15 +1715119,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #124] @ 696ee8 <__cxa_atexit@plt+0x68af44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 696eb8 <__cxa_atexit@plt+0x68af14> │ │ │ │ ldr lr, [pc, #96] @ 696eec <__cxa_atexit@plt+0x68af48> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1716361,15 +1716361,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6981f0 <__cxa_atexit@plt+0x68c24c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrheq r2, [sl, #-64] @ 0xffffffc0 │ │ │ │ cmneq fp, r0, ror #5 │ │ │ │ cmneq fp, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1716576,15 +1716576,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 69858c <__cxa_atexit@plt+0x68c5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r1, [pc, #84] @ 698594 <__cxa_atexit@plt+0x68c5f0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1716627,15 +1716627,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ sub r1, r5, #16 │ │ │ │ stmda r5, {r3, lr} │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ ldr r3, [pc, #84] @ 698650 <__cxa_atexit@plt+0x68c6ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [pc, #76] @ 698658 <__cxa_atexit@plt+0x68c6b4> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r0, r1, r7} │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1716694,15 +1716694,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #108] @ 698774 <__cxa_atexit@plt+0x68c7d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r3, [pc, #100] @ 69877c <__cxa_atexit@plt+0x68c7d8> │ │ │ │ mov r0, #0 │ │ │ │ sub r7, lr, #11 │ │ │ │ mov r6, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r1, #32] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ @@ -1716880,15 +1716880,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 698a0c <__cxa_atexit@plt+0x68ca68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r4, lsr #24 │ │ │ │ cmneq fp, r4, asr #21 │ │ │ │ cmneq fp, r8, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1716919,15 +1716919,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 698aa8 <__cxa_atexit@plt+0x68cb04> │ │ │ │ ldr r1, [pc, #44] @ 698aac <__cxa_atexit@plt+0x68cb08> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r3, r8, r9, sl} │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #20] @ 698ab0 <__cxa_atexit@plt+0x68cb0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq sl, r0, ror #23 │ │ │ │ cmneq fp, r0, ror #20 │ │ │ │ @@ -1717089,15 +1717089,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ ldr r6, [pc, #308] @ 698e60 <__cxa_atexit@plt+0x68cebc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r6, r3 │ │ │ │ mov sl, r8 │ │ │ │ lslgt sl, r6, #1 │ │ │ │ cmp sl, #0 │ │ │ │ bpl 698c24 <__cxa_atexit@plt+0x68cc80> │ │ │ │ add r3, r5, #28 │ │ │ │ cmp ip, r3 │ │ │ │ @@ -1717211,15 +1717211,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 698f3c <__cxa_atexit@plt+0x68cf98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ smceq 45688 @ 0xb278 │ │ │ │ strdeq r2, [fp, #-164]! @ 0xffffff5c │ │ │ │ ldrdeq r2, [fp, #-80]! @ 0xffffffb0 │ │ │ │ @@ -1717252,15 +1717252,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 698fd4 <__cxa_atexit@plt+0x68d030> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrdeq r2, [fp, #-100]! @ 0xffffff9c │ │ │ │ cmneq fp, r0, asr sl │ │ │ │ cmneq fp, ip, lsr #10 │ │ │ │ ldrsheq r1, [sl, #-96] @ 0xffffffa0 │ │ │ │ andeq sp, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1717371,15 +1717371,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r0, ip} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r6 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ cmp r8, #0 │ │ │ │ bpl 6990d4 <__cxa_atexit@plt+0x68d130> │ │ │ │ cmp fp, r3 │ │ │ │ bhi 699240 <__cxa_atexit@plt+0x68d29c> │ │ │ │ @@ -1717474,15 +1717474,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 69934c <__cxa_atexit@plt+0x68d3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq fp, r8, asr r3 │ │ │ │ ldrdeq r2, [fp, #-100]! @ 0xffffff9c │ │ │ │ strheq r2, [fp, #-16]! │ │ │ │ cmpeq sl, r8, ror r3 │ │ │ │ andeq sp, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1718147,15 +1718147,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 699dd8 <__cxa_atexit@plt+0x68de34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r8, asr #17 │ │ │ │ strdeq r1, [fp, #-104]! @ 0xffffff98 │ │ │ │ cmneq fp, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1718192,15 +1718192,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 699e8c <__cxa_atexit@plt+0x68dee8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq sl, r8, lsr r6 │ │ │ │ cmneq fp, r4, asr #12 │ │ │ │ cmneq fp, r8, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1719172,15 +1719172,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 69ae40 <__cxa_atexit@plt+0x68ee9c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69ae20 <__cxa_atexit@plt+0x68ee7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1720642,15 +1720642,15 @@ │ │ │ │ stm lr, {r2, r6, r8} │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r6, [pc, #192] @ 69c570 <__cxa_atexit@plt+0x6905cc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r8, [r5] │ │ │ │ cmp r8, #0 │ │ │ │ bpl 69c48c <__cxa_atexit@plt+0x6904e8> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 69c538 <__cxa_atexit@plt+0x690594> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1720824,15 +1720824,15 @@ │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r9, lr} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r2, [r5, #24] │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 69c7e4 <__cxa_atexit@plt+0x690840> │ │ │ │ ldr r7, [pc, #88] @ 69c808 <__cxa_atexit@plt+0x690864> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1720872,15 +1720872,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #16] @ 69c860 <__cxa_atexit@plt+0x6908bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq r9, r8, asr ip │ │ │ │ @ instruction: 0x016aec98 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ @@ -1721072,15 +1721072,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69cb8c <__cxa_atexit@plt+0x690be8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, r4, lsl fp │ │ │ │ cmneq sl, r4, asr #18 │ │ │ │ cmneq sl, r8, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1721117,15 +1721117,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69cc40 <__cxa_atexit@plt+0x690c9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, r4, lsl #17 │ │ │ │ @ instruction: 0x016ae890 │ │ │ │ ldrdeq lr, [sl, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1721664,15 +1721664,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69d4cc <__cxa_atexit@plt+0x691528> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrsbeq sp, [r9, #-20] @ 0xffffffec │ │ │ │ cmneq sl, r4 │ │ │ │ cmneq sl, r8, asr #32 │ │ │ │ ldrsbeq sp, [r9, #-160] @ 0xffffff60 │ │ │ │ @@ -1721858,15 +1721858,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69d7d4 <__cxa_atexit@plt+0x691830> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, ip, asr #29 │ │ │ │ strdeq sp, [sl, #-204]! @ 0xffffff34 │ │ │ │ cmneq sl, r0, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1722072,15 +1722072,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, lr} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #124] @ 69db8c <__cxa_atexit@plt+0x691be8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 69db5c <__cxa_atexit@plt+0x691bb8> │ │ │ │ ldr lr, [pc, #96] @ 69db90 <__cxa_atexit@plt+0x691bec> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1722821,15 +1722821,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1722968,15 +1722968,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69e92c <__cxa_atexit@plt+0x692988> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, r4, ror sp │ │ │ │ cmneq sl, r4, lsr #23 │ │ │ │ cmneq sl, r8, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1723013,15 +1723013,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 69e9e0 <__cxa_atexit@plt+0x692a3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, r0, asr ip │ │ │ │ strdeq ip, [sl, #-160]! @ 0xffffff60 │ │ │ │ cmneq sl, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1723119,15 +1723119,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1726160,15 +1726160,15 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6a1b3c <__cxa_atexit@plt+0x695b98> │ │ │ │ ldr r7, [pc, #80] @ 6a1b68 <__cxa_atexit@plt+0x695bc4> │ │ │ │ @@ -1726211,15 +1726211,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #76] @ 6a1c04 <__cxa_atexit@plt+0x695c60> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a1be4 <__cxa_atexit@plt+0x695c40> │ │ │ │ ldr r5, [pc, #48] @ 6a1c08 <__cxa_atexit@plt+0x695c64> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1726301,15 +1726301,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 6a1d34 <__cxa_atexit@plt+0x695d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq r9, r8, ror #14 │ │ │ │ cmneq sl, r4, asr #15 │ │ │ │ cmpeq r9, r8, asr #14 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -1726323,15 +1726323,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 6a1d88 <__cxa_atexit@plt+0x695de4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 6a1d8c <__cxa_atexit@plt+0x695de8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq r9, r8, lsl r7 │ │ │ │ cmneq sl, ip, ror #14 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -1727351,15 +1727351,15 @@ │ │ │ │ ldr r0, [r9, #3] │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, r9 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6a2e08 <__cxa_atexit@plt+0x696e64> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1727423,15 +1727423,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6a2f30 <__cxa_atexit@plt+0x696f8c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a2f00 <__cxa_atexit@plt+0x696f5c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a2f08 <__cxa_atexit@plt+0x696f64> │ │ │ │ @@ -1727544,15 +1727544,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #20 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #96] @ 6a30f0 <__cxa_atexit@plt+0x69714c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6a30e0 <__cxa_atexit@plt+0x69713c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1727590,15 +1727590,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6a31b0 <__cxa_atexit@plt+0x69720c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6a31a0 <__cxa_atexit@plt+0x6971fc> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ @@ -1727633,15 +1727633,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6a3208 <__cxa_atexit@plt+0x697264> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq sl, r4, lsr #16 │ │ │ │ cmneq sl, ip, lsl #9 │ │ │ │ strdeq r8, [sl, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1727665,15 +1727665,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6a32d8 <__cxa_atexit@plt+0x697334> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6a32c8 <__cxa_atexit@plt+0x697324> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1727784,15 +1727784,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a34b0 <__cxa_atexit@plt+0x69750c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1727847,15 +1727847,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r6, [pc, #140] @ 6a35d0 <__cxa_atexit@plt+0x69762c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a35a0 <__cxa_atexit@plt+0x6975fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a35a8 <__cxa_atexit@plt+0x697604> │ │ │ │ @@ -1727984,15 +1727984,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r2, r2, r8 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r2, [pc, #160] @ 6a380c <__cxa_atexit@plt+0x697868> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #144] @ 6a3810 <__cxa_atexit@plt+0x69786c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -1728044,15 +1728044,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6a3874 <__cxa_atexit@plt+0x6978d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strheq r8, [sl, #-24]! @ 0xffffffe8 │ │ │ │ cmneq sl, r0, lsr #28 │ │ │ │ cmneq sl, r8, lsl #25 │ │ │ │ cmpeq r9, r0, lsr #29 │ │ │ │ andeq sl, r0, fp, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1728119,15 +1728119,15 @@ │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a39ec <__cxa_atexit@plt+0x697a48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1728182,15 +1728182,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r6, [pc, #140] @ 6a3b0c <__cxa_atexit@plt+0x697b68> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a3adc <__cxa_atexit@plt+0x697b38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a3ae4 <__cxa_atexit@plt+0x697b40> │ │ │ │ @@ -1728313,15 +1728313,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, r1, r0 │ │ │ │ stmda r5, {r0, r9} │ │ │ │ ldr r3, [pc, #104] @ 6a3cfc <__cxa_atexit@plt+0x697d58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6a3cec <__cxa_atexit@plt+0x697d48> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -1728356,15 +1728356,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6a3d54 <__cxa_atexit@plt+0x697db0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ ldrdeq r7, [sl, #-200]! @ 0xffffff38 │ │ │ │ cmneq sl, r0, asr #18 │ │ │ │ cmneq sl, r8, lsr #15 │ │ │ │ andeq r2, r0, r9, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1728403,15 +1728403,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6a3e48 <__cxa_atexit@plt+0x697ea4> │ │ │ │ ldr r7, [pc, #80] @ 6a3e74 <__cxa_atexit@plt+0x697ed0> │ │ │ │ @@ -1728454,15 +1728454,15 @@ │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #76] @ 6a3f10 <__cxa_atexit@plt+0x697f6c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a3ef0 <__cxa_atexit@plt+0x697f4c> │ │ │ │ ldr r5, [pc, #48] @ 6a3f14 <__cxa_atexit@plt+0x697f70> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1728544,15 +1728544,15 @@ │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 6a4040 <__cxa_atexit@plt+0x69809c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq r9, ip, asr r4 │ │ │ │ strheq r7, [sl, #-72]! @ 0xffffffb8 │ │ │ │ cmpeq r9, ip, lsr r4 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -1728566,15 +1728566,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 6a4094 <__cxa_atexit@plt+0x6980f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 6a4098 <__cxa_atexit@plt+0x6980f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq r9, ip, lsl #8 │ │ │ │ cmneq sl, r0, ror #8 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -1728674,15 +1728674,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a42a8 <__cxa_atexit@plt+0x698304> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -1728743,15 +1728743,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6a43d0 <__cxa_atexit@plt+0x69842c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a43a0 <__cxa_atexit@plt+0x6983fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a43a8 <__cxa_atexit@plt+0x698404> │ │ │ │ @@ -1728863,15 +1728863,15 @@ │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #100] @ 6a458c <__cxa_atexit@plt+0x6985e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6a457c <__cxa_atexit@plt+0x6985d8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1728909,15 +1728909,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6a464c <__cxa_atexit@plt+0x6986a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6a463c <__cxa_atexit@plt+0x698698> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -1728965,15 +1728965,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #36] @ 6a46e8 <__cxa_atexit@plt+0x698744> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ cmneq sl, ip, ror #6 │ │ │ │ cmneq sl, r0, ror #31 │ │ │ │ @@ -1729002,15 +1729002,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #100] @ 6a47bc <__cxa_atexit@plt+0x698818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6a47ac <__cxa_atexit@plt+0x698808> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1729092,15 +1729092,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6a4930 <__cxa_atexit@plt+0x69898c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -1729161,15 +1729161,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6a4a58 <__cxa_atexit@plt+0x698ab4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6a4a28 <__cxa_atexit@plt+0x698a84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a4a30 <__cxa_atexit@plt+0x698a8c> │ │ │ │ @@ -1729282,15 +1729282,15 @@ │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #100] @ 6a4c18 <__cxa_atexit@plt+0x698c74> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6a4c08 <__cxa_atexit@plt+0x698c64> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1729328,15 +1729328,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6a4cd8 <__cxa_atexit@plt+0x698d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6a4cc8 <__cxa_atexit@plt+0x698d24> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -1729387,15 +1729387,15 @@ │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r3, [pc, #44] @ 6a4d7c <__cxa_atexit@plt+0x698dd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6a4d80 <__cxa_atexit@plt+0x698ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ cmneq sl, r8, ror #25 │ │ │ │ cmneq sl, ip, asr r9 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1729428,15 +1729428,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #100] @ 6a4e64 <__cxa_atexit@plt+0x698ec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6a4e54 <__cxa_atexit@plt+0x698eb0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1729474,15 +1729474,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6a4ed4 <__cxa_atexit@plt+0x698f30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, ip, asr r7 │ │ │ │ strdeq r6, [sl, #-92]! @ 0xffffffa4 │ │ │ │ cmneq sl, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1729529,15 +1729529,15 @@ │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ stmib r5, {r8, lr} │ │ │ │ mov r8, r9 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6a4fc8 <__cxa_atexit@plt+0x699024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1729561,15 +1729561,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 6a5024 <__cxa_atexit@plt+0x699080> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmpeq r9, r0, ror r6 │ │ │ │ ldrdeq r6, [sl, #-68]! @ 0xffffffbc │ │ │ │ cmpeq r9, r8, asr r7 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -1729621,15 +1729621,15 @@ │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r6, [pc, #92] @ 6a515c <__cxa_atexit@plt+0x6991b8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [pc, #52] @ 6a5148 <__cxa_atexit@plt+0x6991a4> │ │ │ │ add r2, r6, #24 │ │ │ │ sub r7, r8, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ mov r6, r8 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ @@ -1729706,15 +1729706,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r6, [r5, #-8] │ │ │ │ ldr r6, [pc, #116] @ 6a52c4 <__cxa_atexit@plt+0x699320> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r2, [pc, #96] @ 6a52c8 <__cxa_atexit@plt+0x699324> │ │ │ │ mul r7, r6, r8 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #-12] │ │ │ │ @@ -1729759,15 +1729759,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #28] @ 6a5348 <__cxa_atexit@plt+0x6993a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmpeq r9, r0, ror r1 │ │ │ │ strheq r6, [sl, #-28]! @ 0xffffffe4 │ │ │ │ cmpeq r9, r4, lsr #8 │ │ │ │ @@ -1729780,15 +1729780,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #16] @ 6a5390 <__cxa_atexit@plt+0x6993ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq r9, ip, lsl r1 │ │ │ │ cmneq sl, r8, ror #2 │ │ │ │ cmpeq r9, r4, lsr r3 │ │ │ │ andeq sl, r1, lr, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ @@ -1729825,15 +1729825,15 @@ │ │ │ │ add r0, r0, #1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #92] @ 6a5490 <__cxa_atexit@plt+0x6994ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #60] @ 6a5480 <__cxa_atexit@plt+0x6994dc> │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ @@ -1729871,15 +1729871,15 @@ │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #96] @ 6a554c <__cxa_atexit@plt+0x6995a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr ip, [r5, #60]! @ 0x3c │ │ │ │ ldr r7, [r5, #-56] @ 0xffffffc8 │ │ │ │ ldr r2, [r5, #-48] @ 0xffffffd0 │ │ │ │ ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #48] @ 6a553c <__cxa_atexit@plt+0x699598> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #16] │ │ │ │ @@ -1729980,15 +1729980,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r3, r1, r3 │ │ │ │ stmda r5, {r0, r3, r6} │ │ │ │ ldr r6, [pc, #332] @ 6a57e8 <__cxa_atexit@plt+0x699844> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r1, r0 │ │ │ │ mov r8, sl │ │ │ │ lslgt r8, r1, #1 │ │ │ │ cmp r8, #0 │ │ │ │ bpl 6a55c8 <__cxa_atexit@plt+0x699624> │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1730137,15 +1730137,15 @@ │ │ │ │ add r1, r5, #12 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #72] @ 6a596c <__cxa_atexit@plt+0x6999c8> │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ @@ -1730201,15 +1730201,15 @@ │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #104] @ 6a5a74 <__cxa_atexit@plt+0x699ad0> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #64] @ 6a5a64 <__cxa_atexit@plt+0x699ac0> │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ stmib r6, {r2, r9} │ │ │ │ @@ -1730248,15 +1730248,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #96] @ 6a5b30 <__cxa_atexit@plt+0x699b8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr ip, [r5, #56]! @ 0x38 │ │ │ │ ldr r7, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r1, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r0, [pc, #48] @ 6a5b20 <__cxa_atexit@plt+0x699b7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #16] │ │ │ │ @@ -1730374,15 +1730374,15 @@ │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #332] @ 6a5e0c <__cxa_atexit@plt+0x699e68> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ cmp r6, r3 │ │ │ │ mov r8, sl │ │ │ │ lslgt r8, r6, #1 │ │ │ │ cmp r8, #0 │ │ │ │ bpl 6a5bac <__cxa_atexit@plt+0x699c08> │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1730550,15 +1730550,15 @@ │ │ │ │ add r2, r5, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ mov r5, r9 │ │ │ │ stm r2, {r0, r1, r3, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #76] @ 6a5fe4 <__cxa_atexit@plt+0x69a040> │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ stmib r6, {r2, fp} │ │ │ │ @@ -1730598,15 +1730598,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6a6064 <__cxa_atexit@plt+0x69a0c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, ip, lsr r6 │ │ │ │ cmneq sl, ip, ror #8 │ │ │ │ strheq r5, [sl, #-64]! @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1730643,15 +1730643,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6a6118 <__cxa_atexit@plt+0x69a174> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r9, r8, lsl r5 │ │ │ │ strheq r5, [sl, #-56]! @ 0xffffffc8 │ │ │ │ strdeq r5, [sl, #-60]! @ 0xffffffc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1730749,15 +1730749,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1731059,15 +1731059,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6a67b8 <__cxa_atexit@plt+0x69a814> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1731098,15 +1731098,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6a683c <__cxa_atexit@plt+0x69a898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6a6840 <__cxa_atexit@plt+0x69a89c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq r5, [sl, #-28]! @ 0xffffffe4 │ │ │ │ @@ -1731261,15 +1731261,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6a6ae0 <__cxa_atexit@plt+0x69ab3c> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1731300,15 +1731300,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6a6b64 <__cxa_atexit@plt+0x69abc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6a6b68 <__cxa_atexit@plt+0x69abc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrdeq r4, [sl, #-228]! @ 0xffffff1c │ │ │ │ @@ -1733884,15 +1733884,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6a93dc <__cxa_atexit@plt+0x69d438> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1733923,15 +1733923,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6a9460 <__cxa_atexit@plt+0x69d4bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6a9464 <__cxa_atexit@plt+0x69d4c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrdeq r2, [sl, #-88]! @ 0xffffffa8 │ │ │ │ @@ -1734211,15 +1734211,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6a98f0 <__cxa_atexit@plt+0x69d94c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6a98e4 <__cxa_atexit@plt+0x69d940> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1734697,15 +1734697,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6aa0a0 <__cxa_atexit@plt+0x69e0fc> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1734747,15 +1734747,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6aa154 <__cxa_atexit@plt+0x69e1b0> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6aa148 <__cxa_atexit@plt+0x69e1a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1734782,15 +1734782,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6aa1cc <__cxa_atexit@plt+0x69e228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6aa1d0 <__cxa_atexit@plt+0x69e22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ smceq 41344 @ 0xa180 │ │ │ │ @@ -1735087,15 +1735087,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6aa6a0 <__cxa_atexit@plt+0x69e6fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6aa694 <__cxa_atexit@plt+0x69e6f0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1735345,15 +1735345,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6aaa90 <__cxa_atexit@plt+0x69eaec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmppeq r8, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ cmneq sl, r0, asr #20 │ │ │ │ smulbbeq sl, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1735390,15 +1735390,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6aab44 <__cxa_atexit@plt+0x69eba0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmppeq r8, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ smulbbeq sl, ip, r9 │ │ │ │ ldrdeq r0, [sl, #-144]! @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1735496,15 +1735496,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1735806,15 +1735806,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6ab1e4 <__cxa_atexit@plt+0x69f240> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1735845,15 +1735845,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6ab268 <__cxa_atexit@plt+0x69f2c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6ab26c <__cxa_atexit@plt+0x69f2c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrdeq r0, [sl, #-112]! @ 0xffffff90 │ │ │ │ @@ -1736008,15 +1736008,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6ab50c <__cxa_atexit@plt+0x69f568> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1736047,15 +1736047,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6ab590 <__cxa_atexit@plt+0x69f5ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6ab594 <__cxa_atexit@plt+0x69f5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ smultbeq sl, r8, r4 │ │ │ │ @@ -1738450,15 +1738450,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6adb34 <__cxa_atexit@plt+0x6a1b90> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1738489,15 +1738489,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6adbb8 <__cxa_atexit@plt+0x6a1c14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6adbbc <__cxa_atexit@plt+0x6a1c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r9, r0, lsl #29 │ │ │ │ @@ -1738777,15 +1738777,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6ae048 <__cxa_atexit@plt+0x6a20a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6ae03c <__cxa_atexit@plt+0x6a2098> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1739475,15 +1739475,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6aeb48 <__cxa_atexit@plt+0x6a2ba4> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1739525,15 +1739525,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6aebfc <__cxa_atexit@plt+0x6a2c58> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6aebf0 <__cxa_atexit@plt+0x6a2c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1739560,15 +1739560,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6aec74 <__cxa_atexit@plt+0x6a2cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6aec78 <__cxa_atexit@plt+0x6a2cd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r9, r8, asr #27 │ │ │ │ @@ -1739865,15 +1739865,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6af148 <__cxa_atexit@plt+0x6a31a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6af13c <__cxa_atexit@plt+0x6a3198> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1740182,15 +1740182,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5, #12] │ │ │ │ str r8, [r5, #20] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6af668 <__cxa_atexit@plt+0x6a36c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1740249,15 +1740249,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 6af798 <__cxa_atexit@plt+0x6a37f4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6af768 <__cxa_atexit@plt+0x6a37c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6af770 <__cxa_atexit@plt+0x6a37cc> │ │ │ │ @@ -1740371,15 +1740371,15 @@ │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [pc, #100] @ 6af95c <__cxa_atexit@plt+0x6a39b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6af94c <__cxa_atexit@plt+0x6a39a8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1740417,15 +1740417,15 @@ │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6afa1c <__cxa_atexit@plt+0x6a3a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6afa0c <__cxa_atexit@plt+0x6a3a68> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ @@ -1740473,15 +1740473,15 @@ │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #116] @ 6afafc <__cxa_atexit@plt+0x6a3b58> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6afaec <__cxa_atexit@plt+0x6a3b48> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1740521,15 +1740521,15 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6afbbc <__cxa_atexit@plt+0x6a3c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6afbac <__cxa_atexit@plt+0x6a3c08> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-60] @ 0xffffffc4 │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ @@ -1740579,15 +1740579,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #44] @ 6afc5c <__cxa_atexit@plt+0x6a3cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6afc60 <__cxa_atexit@plt+0x6a3cbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ cmneq r9, r4, lsl #28 │ │ │ │ smceq 39848 @ 0x9ba8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1740618,15 +1740618,15 @@ │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6afd34 <__cxa_atexit@plt+0x6a3d90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6afd24 <__cxa_atexit@plt+0x6a3d80> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1740765,15 +1740765,15 @@ │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r6, [r5, #12] │ │ │ │ str r8, [r5, #20] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6aff84 <__cxa_atexit@plt+0x6a3fe0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1740835,15 +1740835,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r6, [pc, #140] @ 6b00c0 <__cxa_atexit@plt+0x6a411c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b0090 <__cxa_atexit@plt+0x6a40ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b0098 <__cxa_atexit@plt+0x6a40f4> │ │ │ │ @@ -1740958,15 +1740958,15 @@ │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [pc, #100] @ 6b0288 <__cxa_atexit@plt+0x6a42e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6b0278 <__cxa_atexit@plt+0x6a42d4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1741004,15 +1741004,15 @@ │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b0348 <__cxa_atexit@plt+0x6a43a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b0338 <__cxa_atexit@plt+0x6a4394> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-68] @ 0xffffffbc │ │ │ │ ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ @@ -1741061,15 +1741061,15 @@ │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #104] @ 6b0420 <__cxa_atexit@plt+0x6a447c> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b0410 <__cxa_atexit@plt+0x6a446c> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1741106,15 +1741106,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b04e0 <__cxa_atexit@plt+0x6a453c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b04d0 <__cxa_atexit@plt+0x6a452c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-80] @ 0xffffffb0 │ │ │ │ ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ @@ -1741164,15 +1741164,15 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 6b05bc <__cxa_atexit@plt+0x6a4618> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b05ac <__cxa_atexit@plt+0x6a4608> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1741209,15 +1741209,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b067c <__cxa_atexit@plt+0x6a46d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b066c <__cxa_atexit@plt+0x6a46c8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-84] @ 0xffffffac │ │ │ │ ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ @@ -1741269,15 +1741269,15 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ 6b0728 <__cxa_atexit@plt+0x6a4784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 6b072c <__cxa_atexit@plt+0x6a4788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ cmneq r9, r0, asr #6 │ │ │ │ cmneq r9, r0, lsl #31 │ │ │ │ @@ -1741310,15 +1741310,15 @@ │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ add r1, r3, r1 │ │ │ │ stmda r5, {r0, r2} │ │ │ │ stmib r5, {r1, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b0810 <__cxa_atexit@plt+0x6a486c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #72] @ 6b0800 <__cxa_atexit@plt+0x6a485c> │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #88]! @ 0x58 │ │ │ │ str r0, [r6, #12] │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1741527,15 +1741527,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r6, [pc, #140] @ 6b0b90 <__cxa_atexit@plt+0x6a4bec> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b0b60 <__cxa_atexit@plt+0x6a4bbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b0b68 <__cxa_atexit@plt+0x6a4bc4> │ │ │ │ @@ -1741645,15 +1741645,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [pc, #76] @ 6b0d30 <__cxa_atexit@plt+0x6a4d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6b0d24 <__cxa_atexit@plt+0x6a4d80> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1741686,15 +1741686,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b0ddc <__cxa_atexit@plt+0x6a4e38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b0dd0 <__cxa_atexit@plt+0x6a4e2c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1741766,15 +1741766,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #216] @ 6b0fa0 <__cxa_atexit@plt+0x6a4ffc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r3, [pc, #180] @ 6b0f8c <__cxa_atexit@plt+0x6a4fe8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6b0f40 <__cxa_atexit@plt+0x6a4f9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1741794,15 +1741794,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #116] @ 6b0fac <__cxa_atexit@plt+0x6a5008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b0f90 <__cxa_atexit@plt+0x6a4fec> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1741846,15 +1741846,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b1060 <__cxa_atexit@plt+0x6a50bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b1054 <__cxa_atexit@plt+0x6a50b0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-88] @ 0xffffffa8 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1741906,15 +1741906,15 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ 6b111c <__cxa_atexit@plt+0x6a5178> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 6b1120 <__cxa_atexit@plt+0x6a517c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ cmneq r9, ip, asr r9 │ │ │ │ cmneq r9, ip, lsl #11 │ │ │ │ @@ -1741950,15 +1741950,15 @@ │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ add r1, r3, r1 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #92] @ 6b1204 <__cxa_atexit@plt+0x6a5260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [pc, #60] @ 6b11f4 <__cxa_atexit@plt+0x6a5250> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r5, #112]! @ 0x70 │ │ │ │ ldr r2, [r5, #-68] @ 0xffffffbc │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1741996,15 +1741996,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b12b8 <__cxa_atexit@plt+0x6a5314> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b12ac <__cxa_atexit@plt+0x6a5308> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-88] @ 0xffffffa8 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1742069,15 +1742069,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 6b13e0 <__cxa_atexit@plt+0x6a543c> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b13d0 <__cxa_atexit@plt+0x6a542c> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #108]! @ 0x6c │ │ │ │ ldr r2, [r5, #-68] @ 0xffffffbc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1742116,15 +1742116,15 @@ │ │ │ │ str r2, [r5, #20] │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b14a8 <__cxa_atexit@plt+0x6a5504> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b1498 <__cxa_atexit@plt+0x6a54f4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1742180,15 +1742180,15 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ 6b1564 <__cxa_atexit@plt+0x6a55c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 6b1568 <__cxa_atexit@plt+0x6a55c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff348 │ │ │ │ cmneq r9, r4, lsl r5 │ │ │ │ cmneq r9, r4, asr #2 │ │ │ │ @@ -1742236,15 +1742236,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ ldr r7, [pc, #132] @ 6b169c <__cxa_atexit@plt+0x6a56f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #92] @ 6b168c <__cxa_atexit@plt+0x6a56e8> │ │ │ │ mov r6, #0 │ │ │ │ add r3, r3, #12 │ │ │ │ sub r7, lr, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ ldr fp, [sp] │ │ │ │ @@ -1742289,15 +1742289,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b175c <__cxa_atexit@plt+0x6a57b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b174c <__cxa_atexit@plt+0x6a57a8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-96] @ 0xffffffa0 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1742338,15 +1742338,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ add r2, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b1810 <__cxa_atexit@plt+0x6a586c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b1804 <__cxa_atexit@plt+0x6a5860> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-96] @ 0xffffffa0 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1742645,15 +1742645,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #140] @ 6b1d08 <__cxa_atexit@plt+0x6a5d64> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b1cd8 <__cxa_atexit@plt+0x6a5d34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b1ce0 <__cxa_atexit@plt+0x6a5d3c> │ │ │ │ @@ -1742763,15 +1742763,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #76] @ 6b1ea8 <__cxa_atexit@plt+0x6a5f04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6b1e9c <__cxa_atexit@plt+0x6a5ef8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1742804,15 +1742804,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b1f54 <__cxa_atexit@plt+0x6a5fb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b1f48 <__cxa_atexit@plt+0x6a5fa4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1742847,15 +1742847,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b2000 <__cxa_atexit@plt+0x6a605c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b1ff4 <__cxa_atexit@plt+0x6a6050> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1742928,15 +1742928,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #216] @ 6b21c8 <__cxa_atexit@plt+0x6a6224> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r3, [pc, #180] @ 6b21b4 <__cxa_atexit@plt+0x6a6210> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6b2168 <__cxa_atexit@plt+0x6a61c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1742956,15 +1742956,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #116] @ 6b21d4 <__cxa_atexit@plt+0x6a6230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b21b8 <__cxa_atexit@plt+0x6a6214> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1743008,15 +1743008,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b2288 <__cxa_atexit@plt+0x6a62e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b227c <__cxa_atexit@plt+0x6a62d8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743071,15 +1743071,15 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [pc, #44] @ 6b2354 <__cxa_atexit@plt+0x6a63b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ strdeq r9, [r9, #-16]! │ │ │ │ cmneq r9, r8, ror #6 │ │ │ │ @@ -1743103,15 +1743103,15 @@ │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b2408 <__cxa_atexit@plt+0x6a6464> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b23fc <__cxa_atexit@plt+0x6a6458> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743149,15 +1743149,15 @@ │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b24c0 <__cxa_atexit@plt+0x6a651c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b24b4 <__cxa_atexit@plt+0x6a6510> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743195,15 +1743195,15 @@ │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b2578 <__cxa_atexit@plt+0x6a65d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b256c <__cxa_atexit@plt+0x6a65c8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743305,15 +1743305,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b272c <__cxa_atexit@plt+0x6a6788> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b2720 <__cxa_atexit@plt+0x6a677c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743394,15 +1743394,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 6b2894 <__cxa_atexit@plt+0x6a68f0> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b2884 <__cxa_atexit@plt+0x6a68e0> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #132]! @ 0x84 │ │ │ │ ldr r2, [r5, #-84] @ 0xffffffac │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1743441,15 +1743441,15 @@ │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b295c <__cxa_atexit@plt+0x6a69b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b294c <__cxa_atexit@plt+0x6a69a8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743509,15 +1743509,15 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [pc, #44] @ 6b2a2c <__cxa_atexit@plt+0x6a6a88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffef9c │ │ │ │ cmneq r9, r8, lsl fp │ │ │ │ @ instruction: 0x01698c90 │ │ │ │ @@ -1743548,15 +1743548,15 @@ │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b2b08 <__cxa_atexit@plt+0x6a6b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #68] @ 6b2afc <__cxa_atexit@plt+0x6a6b58> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1743597,15 +1743597,15 @@ │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b2bc0 <__cxa_atexit@plt+0x6a6c1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b2bb4 <__cxa_atexit@plt+0x6a6c10> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743643,15 +1743643,15 @@ │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b2c78 <__cxa_atexit@plt+0x6a6cd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b2c6c <__cxa_atexit@plt+0x6a6cc8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1743689,15 +1743689,15 @@ │ │ │ │ str r7, [r5, #32] │ │ │ │ ldr r8, [r5, #96] @ 0x60 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b2d30 <__cxa_atexit@plt+0x6a6d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b2d24 <__cxa_atexit@plt+0x6a6d80> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1744034,15 +1744034,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldr r6, [pc, #140] @ 6b32bc <__cxa_atexit@plt+0x6a7318> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b328c <__cxa_atexit@plt+0x6a72e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b3294 <__cxa_atexit@plt+0x6a72f0> │ │ │ │ @@ -1744152,15 +1744152,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #76] @ 6b345c <__cxa_atexit@plt+0x6a74b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6b3450 <__cxa_atexit@plt+0x6a74ac> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1744193,15 +1744193,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b3508 <__cxa_atexit@plt+0x6a7564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b34fc <__cxa_atexit@plt+0x6a7558> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1744236,15 +1744236,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b35b4 <__cxa_atexit@plt+0x6a7610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b35a8 <__cxa_atexit@plt+0x6a7604> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1744330,15 +1744330,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6b3744 <__cxa_atexit@plt+0x6a77a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b3730 <__cxa_atexit@plt+0x6a778c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1744405,15 +1744405,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #216] @ 6b38dc <__cxa_atexit@plt+0x6a7938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r3, [pc, #180] @ 6b38c8 <__cxa_atexit@plt+0x6a7924> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6b387c <__cxa_atexit@plt+0x6a78d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1744433,15 +1744433,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #116] @ 6b38e8 <__cxa_atexit@plt+0x6a7944> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b38cc <__cxa_atexit@plt+0x6a7928> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1744485,15 +1744485,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b399c <__cxa_atexit@plt+0x6a79f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b3990 <__cxa_atexit@plt+0x6a79ec> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1744550,15 +1744550,15 @@ │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #44] @ 6b3a6c <__cxa_atexit@plt+0x6a7ac8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ cmneq r9, ip, lsl r0 │ │ │ │ strheq r7, [r9, #-172]! @ 0xffffff54 │ │ │ │ @@ -1744581,15 +1744581,15 @@ │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ ldr r8, [r5, #136] @ 0x88 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b3b20 <__cxa_atexit@plt+0x6a7b7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b3b14 <__cxa_atexit@plt+0x6a7b70> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1744627,15 +1744627,15 @@ │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b3bd8 <__cxa_atexit@plt+0x6a7c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b3bcc <__cxa_atexit@plt+0x6a7c28> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1744673,15 +1744673,15 @@ │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #112] @ 0x70 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b3c90 <__cxa_atexit@plt+0x6a7cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b3c84 <__cxa_atexit@plt+0x6a7ce0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1744775,15 +1744775,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b3e24 <__cxa_atexit@plt+0x6a7e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b3e18 <__cxa_atexit@plt+0x6a7e74> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1744872,15 +1744872,15 @@ │ │ │ │ ldr r3, [pc, #120] @ 6b3fb8 <__cxa_atexit@plt+0x6a8014> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b3fa8 <__cxa_atexit@plt+0x6a8004> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1744921,15 +1744921,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b406c <__cxa_atexit@plt+0x6a80c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b4060 <__cxa_atexit@plt+0x6a80bc> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1744973,15 +1744973,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #112] @ 0x70 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #100] @ 6b4148 <__cxa_atexit@plt+0x6a81a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b413c <__cxa_atexit@plt+0x6a8198> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1745021,15 +1745021,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #112] @ 0x70 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b41fc <__cxa_atexit@plt+0x6a8258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b41f0 <__cxa_atexit@plt+0x6a824c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #152]! @ 0x98 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1745124,15 +1745124,15 @@ │ │ │ │ ldr r3, [pc, #108] @ 6b439c <__cxa_atexit@plt+0x6a83f8> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #44] @ 0x2c │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b438c <__cxa_atexit@plt+0x6a83e8> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #156]! @ 0x9c │ │ │ │ ldr r2, [r5, #-100] @ 0xffffff9c │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1745171,15 +1745171,15 @@ │ │ │ │ str r2, [r5, #28] │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b4464 <__cxa_atexit@plt+0x6a84c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b4454 <__cxa_atexit@plt+0x6a84b0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-156] @ 0xffffff64 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1745240,15 +1745240,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #44] @ 6b4534 <__cxa_atexit@plt+0x6a8590> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffe9ac │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ cmneq r9, r4, asr r5 │ │ │ │ strdeq r6, [r9, #-244]! @ 0xffffff0c │ │ │ │ @@ -1745278,15 +1745278,15 @@ │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ ldr r8, [r5, #136] @ 0x88 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b4610 <__cxa_atexit@plt+0x6a866c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #68] @ 6b4604 <__cxa_atexit@plt+0x6a8660> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1745327,15 +1745327,15 @@ │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ ldr r8, [r5, #136] @ 0x88 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b46c8 <__cxa_atexit@plt+0x6a8724> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b46bc <__cxa_atexit@plt+0x6a8718> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-156] @ 0xffffff64 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1745373,15 +1745373,15 @@ │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b4780 <__cxa_atexit@plt+0x6a87dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b4774 <__cxa_atexit@plt+0x6a87d0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-156] @ 0xffffff64 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1745419,15 +1745419,15 @@ │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #112] @ 0x70 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6b4838 <__cxa_atexit@plt+0x6a8894> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #64] @ 6b482c <__cxa_atexit@plt+0x6a8888> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-156] @ 0xffffff64 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1745612,15 +1745612,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ str r6, [r5, #12] │ │ │ │ str r8, [r5, #20] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b4b40 <__cxa_atexit@plt+0x6a8b9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1745679,15 +1745679,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 6b4c70 <__cxa_atexit@plt+0x6a8ccc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b4c40 <__cxa_atexit@plt+0x6a8c9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b4c48 <__cxa_atexit@plt+0x6a8ca4> │ │ │ │ @@ -1745802,15 +1745802,15 @@ │ │ │ │ ldr r8, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r1, [r5, #76] @ 0x4c │ │ │ │ ldr r0, [pc, #100] @ 6b4e38 <__cxa_atexit@plt+0x6a8e94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6b4e28 <__cxa_atexit@plt+0x6a8e84> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1745848,15 +1745848,15 @@ │ │ │ │ ldr r3, [r5, #60] @ 0x3c │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b4ef8 <__cxa_atexit@plt+0x6a8f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b4ee8 <__cxa_atexit@plt+0x6a8f44> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ @@ -1745908,15 +1745908,15 @@ │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 6b4fdc <__cxa_atexit@plt+0x6a9038> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b4fcc <__cxa_atexit@plt+0x6a9028> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1745953,15 +1745953,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b509c <__cxa_atexit@plt+0x6a90f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b508c <__cxa_atexit@plt+0x6a90e8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-68] @ 0xffffffbc │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ @@ -1746013,15 +1746013,15 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ 6b5148 <__cxa_atexit@plt+0x6a91a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 6b514c <__cxa_atexit@plt+0x6a91a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ cmneq r9, r0, lsr #18 │ │ │ │ cmneq r9, r0, ror #10 │ │ │ │ @@ -1746055,15 +1746055,15 @@ │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #4 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b5234 <__cxa_atexit@plt+0x6a9290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b5224 <__cxa_atexit@plt+0x6a9280> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1746224,15 +1746224,15 @@ │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ str r6, [r5, #12] │ │ │ │ str r8, [r5, #20] │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r3 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b54d0 <__cxa_atexit@plt+0x6a952c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1746294,15 +1746294,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r6, [pc, #140] @ 6b560c <__cxa_atexit@plt+0x6a9668> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b55dc <__cxa_atexit@plt+0x6a9638> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b55e4 <__cxa_atexit@plt+0x6a9640> │ │ │ │ @@ -1746418,15 +1746418,15 @@ │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ ldr r1, [r5, #92] @ 0x5c │ │ │ │ ldr r0, [pc, #100] @ 6b57d8 <__cxa_atexit@plt+0x6a9834> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6b57c8 <__cxa_atexit@plt+0x6a9824> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1746464,15 +1746464,15 @@ │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ ldr r8, [r5, #72] @ 0x48 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b5898 <__cxa_atexit@plt+0x6a98f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b5888 <__cxa_atexit@plt+0x6a98e4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-68] @ 0xffffffbc │ │ │ │ ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ @@ -1746525,15 +1746525,15 @@ │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ ldr r0, [pc, #100] @ 6b5980 <__cxa_atexit@plt+0x6a99dc> │ │ │ │ add r1, r1, r9 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b5970 <__cxa_atexit@plt+0x6a99cc> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #84]! @ 0x54 │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1746570,15 +1746570,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b5a40 <__cxa_atexit@plt+0x6a9a9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b5a30 <__cxa_atexit@plt+0x6a9a8c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #92]! @ 0x5c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-88] @ 0xffffffa8 │ │ │ │ ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ @@ -1746631,15 +1746631,15 @@ │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #104] @ 6b5b28 <__cxa_atexit@plt+0x6a9b84> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6b5b18 <__cxa_atexit@plt+0x6a9b74> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #92]! @ 0x5c │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1746676,15 +1746676,15 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r8, [r5, #72] @ 0x48 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b5be8 <__cxa_atexit@plt+0x6a9c44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b5bd8 <__cxa_atexit@plt+0x6a9c34> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-92] @ 0xffffffa4 │ │ │ │ ldr r1, [r5, #-52] @ 0xffffffcc │ │ │ │ @@ -1746739,15 +1746739,15 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ 6b5ca0 <__cxa_atexit@plt+0x6a9cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 6b5ca4 <__cxa_atexit@plt+0x6a9d00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ ldrdeq r5, [r9, #-212]! @ 0xffffff2c │ │ │ │ cmneq r9, r8, lsl #20 │ │ │ │ @@ -1746781,15 +1746781,15 @@ │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ add r1, r3, r1 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r3, [pc, #92] @ 6b5d80 <__cxa_atexit@plt+0x6a9ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [pc, #60] @ 6b5d70 <__cxa_atexit@plt+0x6a9dcc> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r5, #96]! @ 0x60 │ │ │ │ ldr r2, [r5, #-52] @ 0xffffffcc │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1747031,15 +1747031,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r6, [pc, #140] @ 6b6190 <__cxa_atexit@plt+0x6aa1ec> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b6160 <__cxa_atexit@plt+0x6aa1bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b6168 <__cxa_atexit@plt+0x6aa1c4> │ │ │ │ @@ -1747149,15 +1747149,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #64] @ 0x40 │ │ │ │ ldr r3, [pc, #76] @ 6b6330 <__cxa_atexit@plt+0x6aa38c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6b6324 <__cxa_atexit@plt+0x6aa380> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1747190,15 +1747190,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b63dc <__cxa_atexit@plt+0x6aa438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b63d0 <__cxa_atexit@plt+0x6aa42c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1747271,15 +1747271,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #216] @ 6b65a4 <__cxa_atexit@plt+0x6aa600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r3, [pc, #180] @ 6b6590 <__cxa_atexit@plt+0x6aa5ec> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6b6544 <__cxa_atexit@plt+0x6aa5a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1747299,15 +1747299,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #116] @ 6b65b0 <__cxa_atexit@plt+0x6aa60c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b6594 <__cxa_atexit@plt+0x6aa5f0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1747351,15 +1747351,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b6664 <__cxa_atexit@plt+0x6aa6c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b6658 <__cxa_atexit@plt+0x6aa6b4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-88] @ 0xffffffa8 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1747415,15 +1747415,15 @@ │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [pc, #44] @ 6b6734 <__cxa_atexit@plt+0x6aa790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ cmneq r9, ip, lsl #28 │ │ │ │ cmneq r9, r4, lsl #31 │ │ │ │ @@ -1747462,15 +1747462,15 @@ │ │ │ │ ldr r2, [pc, #108] @ 6b6824 <__cxa_atexit@plt+0x6aa880> │ │ │ │ add r1, r3, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r5] │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [pc, #60] @ 6b6814 <__cxa_atexit@plt+0x6aa870> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r1, [r5, #120]! @ 0x78 │ │ │ │ ldr r2, [r5, #-68] @ 0xffffffbc │ │ │ │ stmib r6, {r0, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1747508,15 +1747508,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b68d8 <__cxa_atexit@plt+0x6aa934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b68cc <__cxa_atexit@plt+0x6aa928> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-88] @ 0xffffffa8 │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1747585,15 +1747585,15 @@ │ │ │ │ ldr r3, [pc, #120] @ 6b6a1c <__cxa_atexit@plt+0x6aaa78> │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b6a0c <__cxa_atexit@plt+0x6aaa68> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1747635,15 +1747635,15 @@ │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b6ae4 <__cxa_atexit@plt+0x6aab40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b6ad4 <__cxa_atexit@plt+0x6aab30> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-116] @ 0xffffff8c │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1747702,15 +1747702,15 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [pc, #44] @ 6b6bb0 <__cxa_atexit@plt+0x6aac0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ @ instruction: 0x01694990 │ │ │ │ cmneq r9, r8, lsl #22 │ │ │ │ @@ -1747757,15 +1747757,15 @@ │ │ │ │ add r3, r3, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm r5, {r1, r2, r7} │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #100] @ 6b6cd8 <__cxa_atexit@plt+0x6aad34> │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #120]! @ 0x78 │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r6, [r5, #-68] @ 0xffffffbc │ │ │ │ str r7, [r3, #12] │ │ │ │ @@ -1747812,15 +1747812,15 @@ │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b6da8 <__cxa_atexit@plt+0x6aae04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b6d98 <__cxa_atexit@plt+0x6aadf4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #104]! @ 0x68 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-100] @ 0xffffff9c │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1747861,15 +1747861,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ add r2, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b6e5c <__cxa_atexit@plt+0x6aaeb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b6e50 <__cxa_atexit@plt+0x6aaeac> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #104]! @ 0x68 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-100] @ 0xffffff9c │ │ │ │ ldr r1, [r5, #-68] @ 0xffffffbc │ │ │ │ @@ -1748217,15 +1748217,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #140] @ 6b7418 <__cxa_atexit@plt+0x6ab474> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #76 @ 0x4c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b73e8 <__cxa_atexit@plt+0x6ab444> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b73f0 <__cxa_atexit@plt+0x6ab44c> │ │ │ │ @@ -1748335,15 +1748335,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #76] @ 6b75b8 <__cxa_atexit@plt+0x6ab614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6b75ac <__cxa_atexit@plt+0x6ab608> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1748376,15 +1748376,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b7664 <__cxa_atexit@plt+0x6ab6c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b7658 <__cxa_atexit@plt+0x6ab6b4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #96]! @ 0x60 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1748419,15 +1748419,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b7710 <__cxa_atexit@plt+0x6ab76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b7704 <__cxa_atexit@plt+0x6ab760> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #100]! @ 0x64 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1748502,15 +1748502,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #216] @ 6b78e0 <__cxa_atexit@plt+0x6ab93c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r3, [pc, #180] @ 6b78cc <__cxa_atexit@plt+0x6ab928> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6b7880 <__cxa_atexit@plt+0x6ab8dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1748530,15 +1748530,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #116] @ 6b78ec <__cxa_atexit@plt+0x6ab948> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b78d0 <__cxa_atexit@plt+0x6ab92c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #140]! @ 0x8c │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1748582,15 +1748582,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b79a0 <__cxa_atexit@plt+0x6ab9fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b7994 <__cxa_atexit@plt+0x6ab9f0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #140]! @ 0x8c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1748647,15 +1748647,15 @@ │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #44] @ 6b7a70 <__cxa_atexit@plt+0x6abacc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ cmneq r9, r8, lsl r0 │ │ │ │ strheq r3, [r9, #-168]! @ 0xffffff58 │ │ │ │ @@ -1748724,15 +1748724,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b7bd8 <__cxa_atexit@plt+0x6abc34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b7bcc <__cxa_atexit@plt+0x6abc28> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #140]! @ 0x8c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-108] @ 0xffffff94 │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1748845,15 +1748845,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #88] @ 6b7dbc <__cxa_atexit@plt+0x6abe18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #56] @ 6b7dac <__cxa_atexit@plt+0x6abe08> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ ldr r2, [r5, #-84] @ 0xffffffac │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1748891,15 +1748891,15 @@ │ │ │ │ str r2, [r5, #24] │ │ │ │ ldr r8, [r5, #104] @ 0x68 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b7e84 <__cxa_atexit@plt+0x6abee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b7e74 <__cxa_atexit@plt+0x6abed0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #136]! @ 0x88 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-132] @ 0xffffff7c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1748958,15 +1748958,15 @@ │ │ │ │ str ip, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r3, [pc, #44] @ 6b7f50 <__cxa_atexit@plt+0x6abfac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff0dc │ │ │ │ strdeq r3, [r9, #-80]! @ 0xffffffb0 │ │ │ │ cmneq r9, r8, ror #14 │ │ │ │ @@ -1749073,15 +1749073,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #100] @ 6b8158 <__cxa_atexit@plt+0x6ac1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b814c <__cxa_atexit@plt+0x6ac1a8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1749121,15 +1749121,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b820c <__cxa_atexit@plt+0x6ac268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b8200 <__cxa_atexit@plt+0x6ac25c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-116] @ 0xffffff8c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1749166,15 +1749166,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #80] @ 0x50 │ │ │ │ add r2, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b82c0 <__cxa_atexit@plt+0x6ac31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b82b4 <__cxa_atexit@plt+0x6ac310> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-116] @ 0xffffff8c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1749211,15 +1749211,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ add r2, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b8374 <__cxa_atexit@plt+0x6ac3d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b8368 <__cxa_atexit@plt+0x6ac3c4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #128]! @ 0x80 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-116] @ 0xffffff8c │ │ │ │ ldr r1, [r5, #-84] @ 0xffffffac │ │ │ │ @@ -1749640,15 +1749640,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldr r6, [pc, #140] @ 6b8a54 <__cxa_atexit@plt+0x6acab0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6b8a24 <__cxa_atexit@plt+0x6aca80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b8a2c <__cxa_atexit@plt+0x6aca88> │ │ │ │ @@ -1749758,15 +1749758,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r8, [r5, #88] @ 0x58 │ │ │ │ ldr r3, [pc, #76] @ 6b8bf4 <__cxa_atexit@plt+0x6acc50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6b8be8 <__cxa_atexit@plt+0x6acc44> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1749799,15 +1749799,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #60] @ 0x3c │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b8ca0 <__cxa_atexit@plt+0x6accfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b8c94 <__cxa_atexit@plt+0x6accf0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1749842,15 +1749842,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #68] @ 0x44 │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #84] @ 6b8d4c <__cxa_atexit@plt+0x6acda8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #56] @ 6b8d40 <__cxa_atexit@plt+0x6acd9c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1749945,15 +1749945,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6b8f00 <__cxa_atexit@plt+0x6acf5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b8eec <__cxa_atexit@plt+0x6acf48> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1750020,15 +1750020,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #128] @ 0x80 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #216] @ 6b9098 <__cxa_atexit@plt+0x6ad0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r3, [pc, #180] @ 6b9084 <__cxa_atexit@plt+0x6ad0e0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 6b9038 <__cxa_atexit@plt+0x6ad094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1750048,15 +1750048,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #116] @ 6b90a4 <__cxa_atexit@plt+0x6ad100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b9088 <__cxa_atexit@plt+0x6ad0e4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1750100,15 +1750100,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #128] @ 0x80 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b9158 <__cxa_atexit@plt+0x6ad1b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b914c <__cxa_atexit@plt+0x6ad1a8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1750169,15 +1750169,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 6b9238 <__cxa_atexit@plt+0x6ad294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ cmneq r9, r4, lsr r3 │ │ │ │ cmneq r9, r4, lsl #16 │ │ │ │ @@ -1750254,15 +1750254,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b93c0 <__cxa_atexit@plt+0x6ad41c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b93b4 <__cxa_atexit@plt+0x6ad410> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1750386,15 +1750386,15 @@ │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r8, [r5, #128] @ 0x80 │ │ │ │ ldr r3, [pc, #116] @ 6b95e8 <__cxa_atexit@plt+0x6ad644> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr fp, [sp] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #80] @ 6b95d8 <__cxa_atexit@plt+0x6ad634> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #164]! @ 0xa4 │ │ │ │ str fp, [r6, #16] │ │ │ │ ldr r3, [r5, #-100] @ 0xffffff9c │ │ │ │ ldr fp, [sp] │ │ │ │ @@ -1750437,15 +1750437,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b969c <__cxa_atexit@plt+0x6ad6f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b9690 <__cxa_atexit@plt+0x6ad6ec> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1750489,15 +1750489,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #100] @ 6b9778 <__cxa_atexit@plt+0x6ad7d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b976c <__cxa_atexit@plt+0x6ad7c8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1750537,15 +1750537,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b982c <__cxa_atexit@plt+0x6ad888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b9820 <__cxa_atexit@plt+0x6ad87c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-124] @ 0xffffff84 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1750669,15 +1750669,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #100] @ 6b9a48 <__cxa_atexit@plt+0x6adaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6b9a38 <__cxa_atexit@plt+0x6ada94> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1750718,15 +1750718,15 @@ │ │ │ │ str r2, [r5, #28] │ │ │ │ ldr r8, [r5, #124] @ 0x7c │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6b9b10 <__cxa_atexit@plt+0x6adb6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6b9b00 <__cxa_atexit@plt+0x6adb5c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #160]! @ 0xa0 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-156] @ 0xffffff64 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1750784,15 +1750784,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [pc, #44] @ 6b9bd4 <__cxa_atexit@plt+0x6adc30> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffe958 │ │ │ │ muleq r0, r4, r0 │ │ │ │ cmneq r9, r4, lsr #29 │ │ │ │ cmneq r9, r4, asr r9 │ │ │ │ @@ -1750904,15 +1750904,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #100] @ 6b9df4 <__cxa_atexit@plt+0x6ade50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6b9de8 <__cxa_atexit@plt+0x6ade44> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #140]! @ 0x8c │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1750952,15 +1750952,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #116] @ 0x74 │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b9ea8 <__cxa_atexit@plt+0x6adf04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b9e9c <__cxa_atexit@plt+0x6adef8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #140]! @ 0x8c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-136] @ 0xffffff78 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1750997,15 +1750997,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #92] @ 0x5c │ │ │ │ add r2, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6b9f5c <__cxa_atexit@plt+0x6adfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6b9f50 <__cxa_atexit@plt+0x6adfac> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #144]! @ 0x90 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-136] @ 0xffffff78 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1751042,15 +1751042,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #100] @ 0x64 │ │ │ │ add r2, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6ba010 <__cxa_atexit@plt+0x6ae06c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6ba004 <__cxa_atexit@plt+0x6ae060> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #148]! @ 0x94 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-136] @ 0xffffff78 │ │ │ │ ldr r1, [r5, #-100] @ 0xffffff9c │ │ │ │ @@ -1751156,15 +1751156,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6ba19c <__cxa_atexit@plt+0x6ae1f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r8, r4, lsl #10 │ │ │ │ cmneq r9, r4, lsr r3 │ │ │ │ smceq 37176 @ 0x9138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1751201,15 +1751201,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6ba250 <__cxa_atexit@plt+0x6ae2ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r8, r0, ror #7 │ │ │ │ cmneq r9, r0, lsl #5 │ │ │ │ cmneq r9, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1751307,15 +1751307,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1751621,15 +1751621,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6ba900 <__cxa_atexit@plt+0x6ae95c> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1751660,15 +1751660,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6ba984 <__cxa_atexit@plt+0x6ae9e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6ba988 <__cxa_atexit@plt+0x6ae9e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strheq r1, [r9, #-4]! │ │ │ │ @@ -1751956,15 +1751956,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6bae3c <__cxa_atexit@plt+0x6aee98> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1751995,15 +1751995,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6baec0 <__cxa_atexit@plt+0x6aef1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6baec4 <__cxa_atexit@plt+0x6aef20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ smceq 37048 @ 0x90b8 │ │ │ │ @@ -1752408,15 +1752408,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6bb54c <__cxa_atexit@plt+0x6af5a8> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1752447,15 +1752447,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6bb5d0 <__cxa_atexit@plt+0x6af62c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6bb5d4 <__cxa_atexit@plt+0x6af630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r9, r8, ror #8 │ │ │ │ @@ -1752743,15 +1752743,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6bba88 <__cxa_atexit@plt+0x6afae4> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1752782,15 +1752782,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6bbb0c <__cxa_atexit@plt+0x6afb68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6bbb10 <__cxa_atexit@plt+0x6afb6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ msreq (UNDEF: 120), ip │ │ │ │ @@ -1755234,15 +1755234,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6be154 <__cxa_atexit@plt+0x6b21b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r7, ip, asr #10 │ │ │ │ smceq 36156 @ 0x8d3c │ │ │ │ cmneq r8, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1755279,15 +1755279,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6be208 <__cxa_atexit@plt+0x6b2264> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r7, r8, lsr #8 │ │ │ │ cmneq r8, r8, asr #5 │ │ │ │ cmneq r8, ip, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1755385,15 +1755385,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1755727,15 +1755727,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6be938 <__cxa_atexit@plt+0x6b2994> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1755777,15 +1755777,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6be9ec <__cxa_atexit@plt+0x6b2a48> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6be9e0 <__cxa_atexit@plt+0x6b2a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1755812,15 +1755812,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6bea64 <__cxa_atexit@plt+0x6b2ac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6bea68 <__cxa_atexit@plt+0x6b2ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ ldrdeq ip, [r8, #-248]! @ 0xffffff08 │ │ │ │ @@ -1756125,15 +1756125,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6bef60 <__cxa_atexit@plt+0x6b2fbc> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1756164,15 +1756164,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6befe4 <__cxa_atexit@plt+0x6b3040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6befe8 <__cxa_atexit@plt+0x6b3044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r8, r4, asr sl │ │ │ │ @@ -1756610,15 +1756610,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6bf704 <__cxa_atexit@plt+0x6b3760> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1756660,15 +1756660,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6bf7b8 <__cxa_atexit@plt+0x6b3814> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6bf7ac <__cxa_atexit@plt+0x6b3808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1756695,15 +1756695,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6bf830 <__cxa_atexit@plt+0x6b388c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6bf834 <__cxa_atexit@plt+0x6b3890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r8, ip, lsl #4 │ │ │ │ @@ -1757008,15 +1757008,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6bfd2c <__cxa_atexit@plt+0x6b3d88> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1757047,15 +1757047,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6bfdb0 <__cxa_atexit@plt+0x6b3e0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6bfdb4 <__cxa_atexit@plt+0x6b3e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r8, r8, lsl #25 │ │ │ │ @@ -1759749,15 +1759749,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6c2800 <__cxa_atexit@plt+0x6b685c> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1759788,15 +1759788,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6c2884 <__cxa_atexit@plt+0x6b68e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6c2888 <__cxa_atexit@plt+0x6b68e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strheq r9, [r8, #-20]! @ 0xffffffec │ │ │ │ @@ -1760086,15 +1760086,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6c2d44 <__cxa_atexit@plt+0x6b6da0> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1760125,15 +1760125,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6c2dc8 <__cxa_atexit@plt+0x6b6e24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6c2dcc <__cxa_atexit@plt+0x6b6e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ smceq 35008 @ 0x88c0 │ │ │ │ @@ -1760872,15 +1760872,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6c399c <__cxa_atexit@plt+0x6b79f8> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1760922,15 +1760922,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6c3a50 <__cxa_atexit@plt+0x6b7aac> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6c3a44 <__cxa_atexit@plt+0x6b7aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1760957,15 +1760957,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6c3ac8 <__cxa_atexit@plt+0x6b7b24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6c3acc <__cxa_atexit@plt+0x6b7b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ smceq 34804 @ 0x87f4 │ │ │ │ @@ -1761269,15 +1761269,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6c3fc0 <__cxa_atexit@plt+0x6b801c> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1761308,15 +1761308,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6c4044 <__cxa_atexit@plt+0x6b80a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6c4048 <__cxa_atexit@plt+0x6b80a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq r7, [r8, #-148]! @ 0xffffff6c │ │ │ │ @@ -1761793,15 +1761793,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6c4830 <__cxa_atexit@plt+0x6b888c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1761860,15 +1761860,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6c4944 <__cxa_atexit@plt+0x6b89a0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c4914 <__cxa_atexit@plt+0x6b8970> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c491c <__cxa_atexit@plt+0x6b8978> │ │ │ │ @@ -1761980,15 +1761980,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #100] @ 6c4b00 <__cxa_atexit@plt+0x6b8b5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6c4af0 <__cxa_atexit@plt+0x6b8b4c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1762025,15 +1762025,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6c4bbc <__cxa_atexit@plt+0x6b8c18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6c4bac <__cxa_atexit@plt+0x6b8c08> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1762083,15 +1762083,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r2, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #204] @ 6c4d08 <__cxa_atexit@plt+0x6b8d64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r3, #1 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ bcc 6c4cd4 <__cxa_atexit@plt+0x6b8d30> │ │ │ │ @@ -1762106,15 +1762106,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #124] @ 6c4d14 <__cxa_atexit@plt+0x6b8d70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #76] @ 6c4cf4 <__cxa_atexit@plt+0x6b8d50> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1762164,15 +1762164,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6c4de4 <__cxa_atexit@plt+0x6b8e40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6c4dd4 <__cxa_atexit@plt+0x6b8e30> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1762222,15 +1762222,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6c4ee4 <__cxa_atexit@plt+0x6b8f40> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1762289,15 +1762289,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6c4ff8 <__cxa_atexit@plt+0x6b9054> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c4fc8 <__cxa_atexit@plt+0x6b9024> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c4fd0 <__cxa_atexit@plt+0x6b902c> │ │ │ │ @@ -1762410,15 +1762410,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #100] @ 6c51b8 <__cxa_atexit@plt+0x6b9214> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6c51a8 <__cxa_atexit@plt+0x6b9204> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1762455,15 +1762455,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6c5274 <__cxa_atexit@plt+0x6b92d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6c5264 <__cxa_atexit@plt+0x6b92c0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1762529,15 +1762529,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str r2, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #216] @ 6c540c <__cxa_atexit@plt+0x6b9468> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -1762555,15 +1762555,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #124] @ 6c5418 <__cxa_atexit@plt+0x6b9474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #76] @ 6c53f8 <__cxa_atexit@plt+0x6b9454> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1762617,15 +1762617,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6c54f8 <__cxa_atexit@plt+0x6b9554> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6c54e8 <__cxa_atexit@plt+0x6b9544> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1762675,15 +1762675,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6c55f8 <__cxa_atexit@plt+0x6b9654> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1762742,15 +1762742,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6c570c <__cxa_atexit@plt+0x6b9768> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c56dc <__cxa_atexit@plt+0x6b9738> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c56e4 <__cxa_atexit@plt+0x6b9740> │ │ │ │ @@ -1762859,15 +1762859,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #76] @ 6c58a8 <__cxa_atexit@plt+0x6b9904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6c589c <__cxa_atexit@plt+0x6b98f8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1762896,15 +1762896,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r0, r1, r7, lr} │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6c5904 <__cxa_atexit@plt+0x6b9960> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0x01685d9c │ │ │ │ cmneq r8, r8, lsl r1 │ │ │ │ strdeq r5, [r8, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -1762928,15 +1762928,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #112] @ 6c59d8 <__cxa_atexit@plt+0x6b9a34> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #72] @ 6c59c8 <__cxa_atexit@plt+0x6b9a24> │ │ │ │ mov lr, #1 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1762975,15 +1762975,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6c5a94 <__cxa_atexit@plt+0x6b9af0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6c5a84 <__cxa_atexit@plt+0x6b9ae0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1763042,15 +1763042,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #200] @ 6c5c00 <__cxa_atexit@plt+0x6b9c5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #160] @ 6c5be8 <__cxa_atexit@plt+0x6b9c44> │ │ │ │ ldr r9, [pc, #160] @ 6c5bec <__cxa_atexit@plt+0x6b9c48> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -1763061,15 +1763061,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #112] @ 6c5bf4 <__cxa_atexit@plt+0x6b9c50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #76] @ 6c5be0 <__cxa_atexit@plt+0x6b9c3c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1763121,15 +1763121,15 @@ │ │ │ │ ldm r8, {r1, r3, r8} │ │ │ │ add r0, r3, r0 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ stm r5, {r0, lr} │ │ │ │ ldr r3, [pc, #104] @ 6c5cdc <__cxa_atexit@plt+0x6b9d38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6c5ccc <__cxa_atexit@plt+0x6b9d28> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1763180,15 +1763180,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6c5dd0 <__cxa_atexit@plt+0x6b9e2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -1763249,15 +1763249,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6c5ef8 <__cxa_atexit@plt+0x6b9f54> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c5ec8 <__cxa_atexit@plt+0x6b9f24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c5ed0 <__cxa_atexit@plt+0x6b9f2c> │ │ │ │ @@ -1763369,15 +1763369,15 @@ │ │ │ │ ldr r8, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #100] @ 6c60b4 <__cxa_atexit@plt+0x6ba110> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6c60a4 <__cxa_atexit@plt+0x6ba100> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1763415,15 +1763415,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6c6174 <__cxa_atexit@plt+0x6ba1d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6c6164 <__cxa_atexit@plt+0x6ba1c0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -1763473,15 +1763473,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #204] @ 6c62c0 <__cxa_atexit@plt+0x6ba31c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r3, #1 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r5, #4] │ │ │ │ bcc 6c6290 <__cxa_atexit@plt+0x6ba2ec> │ │ │ │ @@ -1763498,15 +1763498,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #116] @ 6c62cc <__cxa_atexit@plt+0x6ba328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6c62ac <__cxa_atexit@plt+0x6ba308> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1763555,15 +1763555,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #100] @ 6c63a0 <__cxa_atexit@plt+0x6ba3fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6c6390 <__cxa_atexit@plt+0x6ba3ec> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1763613,15 +1763613,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 6c6494 <__cxa_atexit@plt+0x6ba4f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -1763682,15 +1763682,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6c65bc <__cxa_atexit@plt+0x6ba618> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6c658c <__cxa_atexit@plt+0x6ba5e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6c6594 <__cxa_atexit@plt+0x6ba5f0> │ │ │ │ @@ -1763803,15 +1763803,15 @@ │ │ │ │ ldr r8, [r5, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #100] @ 6c677c <__cxa_atexit@plt+0x6ba7d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6c676c <__cxa_atexit@plt+0x6ba7c8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1763849,15 +1763849,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6c683c <__cxa_atexit@plt+0x6ba898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6c682c <__cxa_atexit@plt+0x6ba888> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -1763923,15 +1763923,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #216] @ 6c69d4 <__cxa_atexit@plt+0x6baa30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r3, #1 │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -1763951,15 +1763951,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #116] @ 6c69e0 <__cxa_atexit@plt+0x6baa3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6c69c0 <__cxa_atexit@plt+0x6baa1c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1764012,15 +1764012,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #100] @ 6c6ac4 <__cxa_atexit@plt+0x6bab20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6c6ab4 <__cxa_atexit@plt+0x6bab10> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1764058,15 +1764058,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6c6b34 <__cxa_atexit@plt+0x6bab90> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r7, ip, ror #22 │ │ │ │ @ instruction: 0x0168499c │ │ │ │ cmneq r8, r0, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1764103,15 +1764103,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6c6be8 <__cxa_atexit@plt+0x6bac44> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r7, r8, asr #20 │ │ │ │ cmneq r8, r8, ror #17 │ │ │ │ cmneq r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1764209,15 +1764209,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1764567,15 +1764567,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6c7348 <__cxa_atexit@plt+0x6bb3a4> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1764606,15 +1764606,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6c73cc <__cxa_atexit@plt+0x6bb428> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6c73d0 <__cxa_atexit@plt+0x6bb42c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r8, ip, ror #12 │ │ │ │ @@ -1764769,15 +1764769,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6c7670 <__cxa_atexit@plt+0x6bb6cc> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1764808,15 +1764808,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6c76f4 <__cxa_atexit@plt+0x6bb750> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6c76f8 <__cxa_atexit@plt+0x6bb754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r8, r4, asr #6 │ │ │ │ @@ -1767018,15 +1767018,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6c9974 <__cxa_atexit@plt+0x6bd9d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r7, ip, lsr #26 │ │ │ │ cmneq r8, ip, asr fp │ │ │ │ cmneq r8, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1767063,15 +1767063,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6c9a28 <__cxa_atexit@plt+0x6bda84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r7, r8, lsl #24 │ │ │ │ cmneq r8, r8, lsr #21 │ │ │ │ cmneq r8, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1767169,15 +1767169,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1767560,15 +1767560,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6ca20c <__cxa_atexit@plt+0x6be268> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1767599,15 +1767599,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6ca290 <__cxa_atexit@plt+0x6be2ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6ca294 <__cxa_atexit@plt+0x6be2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r8, r8, lsr #15 │ │ │ │ @@ -1767762,15 +1767762,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6ca534 <__cxa_atexit@plt+0x6be590> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1767801,15 +1767801,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6ca5b8 <__cxa_atexit@plt+0x6be614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6ca5bc <__cxa_atexit@plt+0x6be618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r8, r0, lsl #9 │ │ │ │ @@ -1770010,15 +1770010,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6cc834 <__cxa_atexit@plt+0x6c0890> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r6, ip, ror #28 │ │ │ │ @ instruction: 0x0167ec9c │ │ │ │ cmneq r7, r0, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1770055,15 +1770055,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6cc8e8 <__cxa_atexit@plt+0x6c0944> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r6, r8, asr #26 │ │ │ │ cmneq r7, r8, ror #23 │ │ │ │ cmneq r7, ip, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1770161,15 +1770161,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1770600,15 +1770600,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6cd19c <__cxa_atexit@plt+0x6c11f8> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1770650,15 +1770650,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6cd250 <__cxa_atexit@plt+0x6c12ac> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6cd244 <__cxa_atexit@plt+0x6c12a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1770685,15 +1770685,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6cd2c8 <__cxa_atexit@plt+0x6c1324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6cd2cc <__cxa_atexit@plt+0x6c1328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ smceq 32372 @ 0x7e74 │ │ │ │ @@ -1770893,15 +1770893,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6cd630 <__cxa_atexit@plt+0x6c168c> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1770943,15 +1770943,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6cd6e4 <__cxa_atexit@plt+0x6c1740> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6cd6d8 <__cxa_atexit@plt+0x6c1734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1770978,15 +1770978,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6cd75c <__cxa_atexit@plt+0x6c17b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6cd760 <__cxa_atexit@plt+0x6c17bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r7, r0, ror #5 │ │ │ │ @@ -1773217,15 +1773217,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6cfab0 <__cxa_atexit@plt+0x6c3b0c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1773284,15 +1773284,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6cfbc4 <__cxa_atexit@plt+0x6c3c20> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6cfb94 <__cxa_atexit@plt+0x6c3bf0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6cfb9c <__cxa_atexit@plt+0x6c3bf8> │ │ │ │ @@ -1773404,15 +1773404,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #100] @ 6cfd80 <__cxa_atexit@plt+0x6c3ddc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6cfd70 <__cxa_atexit@plt+0x6c3dcc> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1773449,15 +1773449,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6cfe3c <__cxa_atexit@plt+0x6c3e98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6cfe2c <__cxa_atexit@plt+0x6c3e88> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1773506,15 +1773506,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stm r5, {r3, lr} │ │ │ │ stmdb r5, {r0, r2, r9} │ │ │ │ ldr r3, [pc, #88] @ 6cff10 <__cxa_atexit@plt+0x6c3f6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 6cfef4 <__cxa_atexit@plt+0x6c3f50> │ │ │ │ ldr r0, [pc, #60] @ 6cff14 <__cxa_atexit@plt+0x6c3f70> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1773556,15 +1773556,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6cffe4 <__cxa_atexit@plt+0x6c4040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6cffd4 <__cxa_atexit@plt+0x6c4030> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1773712,15 +1773712,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6d026c <__cxa_atexit@plt+0x6c42c8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1773779,15 +1773779,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6d0380 <__cxa_atexit@plt+0x6c43dc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d0350 <__cxa_atexit@plt+0x6c43ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d0358 <__cxa_atexit@plt+0x6c43b4> │ │ │ │ @@ -1773898,15 +1773898,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #56] @ 6d050c <__cxa_atexit@plt+0x6c4568> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ str r2, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mvn r2, #0 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ @@ -1773932,15 +1773932,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [pc, #176] @ 6d0608 <__cxa_atexit@plt+0x6c4664> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ add r1, r5, #12 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6d05dc <__cxa_atexit@plt+0x6c4638> │ │ │ │ ldr r9, [pc, #140] @ 6d060c <__cxa_atexit@plt+0x6c4668> │ │ │ │ sub lr, r3, #23 │ │ │ │ sub r2, r3, #39 @ 0x27 │ │ │ │ @@ -1773996,15 +1773996,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r9, lr} │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6d0674 <__cxa_atexit@plt+0x6c46d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8882b8 <__cxa_atexit@plt+0x87c314> │ │ │ │ + b 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r7, r8, asr #29 │ │ │ │ cmneq r7, r8, lsr #7 │ │ │ │ cmneq r7, r8, lsl #29 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 6d06d0 <__cxa_atexit@plt+0x6c472c> │ │ │ │ @@ -1774022,15 +1774022,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6d06dc <__cxa_atexit@plt+0x6c4738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ cmneq r7, r4, asr #6 │ │ │ │ cmneq r7, r0, lsr #28 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [pc, #72] @ 6d0738 <__cxa_atexit@plt+0x6c4794> │ │ │ │ @@ -1774048,15 +1774048,15 @@ │ │ │ │ str r3, [r5, #-16] │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ str sl, [r5, #-12] │ │ │ │ stm r5, {r1, lr} │ │ │ │ ldr r3, [pc, #20] @ 6d0744 <__cxa_atexit@plt+0x6c47a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ smceq 31476 @ 0x7af4 │ │ │ │ ldrdeq fp, [r7, #-40]! @ 0xffffffd8 │ │ │ │ strheq sl, [r7, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r0, r7, lsr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ @@ -1774151,15 +1774151,15 @@ │ │ │ │ str ip, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r0, [r3, #-8] │ │ │ │ str sl, [r3, #-4] │ │ │ │ str r2, [r3] │ │ │ │ str lr, [r3, #4] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ cmneq r7, r8, asr r1 │ │ │ │ cmneq r7, r8, asr #24 │ │ │ │ cmneq r7, r4, asr #27 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ cmneq r7, r0, lsl #3 │ │ │ │ smceq 31424 @ 0x7ac0 │ │ │ │ @@ -1774185,15 +1774185,15 @@ │ │ │ │ add r0, r3, r0 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r3, [pc, #64] @ 6d0994 <__cxa_atexit@plt+0x6c49f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov lr, #0 │ │ │ │ str r2, [r5, #28] │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ sub r0, r1, r0 │ │ │ │ sub r2, r0, #1 │ │ │ │ str lr, [r5, #20] │ │ │ │ @@ -1774220,15 +1774220,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #64] @ 6d0a20 <__cxa_atexit@plt+0x6c4a7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [r5, #12]! │ │ │ │ mov r8, fp │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r3, r3, r1 │ │ │ │ str r1, [r5, #24] │ │ │ │ @@ -1774270,15 +1774270,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6d0b1c <__cxa_atexit@plt+0x6c4b78> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -1774340,15 +1774340,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6d0c44 <__cxa_atexit@plt+0x6c4ca0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d0c14 <__cxa_atexit@plt+0x6c4c70> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d0c1c <__cxa_atexit@plt+0x6c4c78> │ │ │ │ @@ -1774447,15 +1774447,15 @@ │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r3, r7} │ │ │ │ ldr r3, [pc, #16] @ 6d0d7c <__cxa_atexit@plt+0x6c4dd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmpeq r6, r4, lsl #18 │ │ │ │ smceq 31356 @ 0x7a7c │ │ │ │ cmpeq r6, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1774540,15 +1774540,15 @@ │ │ │ │ ldr r3, [r5, #32] │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #156] @ 6d0f7c <__cxa_atexit@plt+0x6c4fd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r9, [pc, #120] @ 6d0f68 <__cxa_atexit@plt+0x6c4fc4> │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ sub lr, r3, #23 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #52]! @ 0x34 │ │ │ │ ldr r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr sl, [r5, #-40] @ 0xffffffd8 │ │ │ │ @@ -1774621,15 +1774621,15 @@ │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ sub r3, r5, #16 │ │ │ │ stm r3, {r0, r1, r9} │ │ │ │ stmda r5, {r2, lr} │ │ │ │ ldr r3, [pc, #20] @ 6d1038 <__cxa_atexit@plt+0x6c5094> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmneq r7, ip, ror #19 │ │ │ │ cmneq r7, r0, ror #12 │ │ │ │ cmneq r7, r4, asr #9 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r1, r0, ip, ror #9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1774678,15 +1774678,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6d1184 <__cxa_atexit@plt+0x6c51e0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1774745,15 +1774745,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6d1298 <__cxa_atexit@plt+0x6c52f4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6d1268 <__cxa_atexit@plt+0x6c52c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d1270 <__cxa_atexit@plt+0x6c52cc> │ │ │ │ @@ -1774871,15 +1774871,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #160] @ 6d14ac <__cxa_atexit@plt+0x6c5508> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r9, [pc, #124] @ 6d1498 <__cxa_atexit@plt+0x6c54f4> │ │ │ │ sub r1, r3, #39 @ 0x27 │ │ │ │ sub lr, r3, #23 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r8, [pc, #112] @ 6d149c <__cxa_atexit@plt+0x6c54f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #40]! @ 0x28 │ │ │ │ @@ -1774958,15 +1774958,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str lr, [r5, #4] │ │ │ │ ldr r0, [pc, #28] @ 6d157c <__cxa_atexit@plt+0x6c55d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq sl, [r7, #-72]! @ 0xffffffb8 │ │ │ │ cmneq r7, r8, lsr #31 │ │ │ │ cmneq r7, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmneq r7, r0, ror #9 │ │ │ │ ldrdeq r9, [r7, #-240]! @ 0xffffff10 │ │ │ │ @@ -1775005,15 +1775005,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6d1640 <__cxa_atexit@plt+0x6c569c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmpeq r6, r0, rrx │ │ │ │ @ instruction: 0x01679e90 │ │ │ │ ldrdeq r9, [r7, #-228]! @ 0xffffff1c │ │ │ │ cmpeq r6, ip, asr r9 │ │ │ │ @@ -1775099,15 +1775099,15 @@ │ │ │ │ ldr r1, [pc, #152] @ 6d1824 <__cxa_atexit@plt+0x6c5880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r5, #-56] @ 0xffffffc8 │ │ │ │ str r3, [r5, #-40] @ 0xffffffd8 │ │ │ │ mov r5, sl │ │ │ │ mov r7, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -1775160,15 +1775160,15 @@ │ │ │ │ ldr r0, [pc, #120] @ 6d18f8 <__cxa_atexit@plt+0x6c5954> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 6d18cc <__cxa_atexit@plt+0x6c5928> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [pc, #68] @ 6d18fc <__cxa_atexit@plt+0x6c5958> │ │ │ │ @@ -1775248,15 +1775248,15 @@ │ │ │ │ add r0, r0, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #272] @ 6d1b00 <__cxa_atexit@plt+0x6c5b5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 6d1aa8 <__cxa_atexit@plt+0x6c5b04> │ │ │ │ ldr r8, [pc, #220] @ 6d1af0 <__cxa_atexit@plt+0x6c5b4c> │ │ │ │ sub sl, r2, #39 @ 0x27 │ │ │ │ @@ -1775506,15 +1775506,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6d1e14 <__cxa_atexit@plt+0x6c5e70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmpeq r6, ip, lsl #17 │ │ │ │ strheq r9, [r7, #-108]! @ 0xffffff94 │ │ │ │ cmneq r7, r0, lsl #14 │ │ │ │ cmpeq r6, r8, lsl #3 │ │ │ │ @@ -1775610,15 +1775610,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 6d2000 <__cxa_atexit@plt+0x6c605c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 6d1fd4 <__cxa_atexit@plt+0x6c6030> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [pc, #68] @ 6d2004 <__cxa_atexit@plt+0x6c6060> │ │ │ │ @@ -1775698,15 +1775698,15 @@ │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #276] @ 6d220c <__cxa_atexit@plt+0x6c6268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ bcc 6d21b4 <__cxa_atexit@plt+0x6c6210> │ │ │ │ ldr r8, [pc, #224] @ 6d21fc <__cxa_atexit@plt+0x6c6258> │ │ │ │ sub r0, r2, #23 │ │ │ │ @@ -1776198,15 +1776198,15 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [pc, #88] @ 6d2914 <__cxa_atexit@plt+0x6c6970> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r1, r9} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d2904 <__cxa_atexit@plt+0x6c6960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -1776240,15 +1776240,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d2994 <__cxa_atexit@plt+0x6c69f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d2998 <__cxa_atexit@plt+0x6c69f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01678b94 │ │ │ │ @@ -1776292,15 +1776292,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #44] @ 6d2a6c <__cxa_atexit@plt+0x6c6ac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 6d2a5c <__cxa_atexit@plt+0x6c6ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq r7, r0, lsr fp │ │ │ │ strdeq r8, [r7, #-160]! @ 0xffffff60 │ │ │ │ @@ -1776338,15 +1776338,15 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [pc, #88] @ 6d2b44 <__cxa_atexit@plt+0x6c6ba0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ stm sl, {r0, r1, r9} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d2b34 <__cxa_atexit@plt+0x6c6b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -1776380,15 +1776380,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d2bc4 <__cxa_atexit@plt+0x6c6c20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d2bc8 <__cxa_atexit@plt+0x6c6c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r4, ror #18 │ │ │ │ @@ -1776432,15 +1776432,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #44] @ 6d2c9c <__cxa_atexit@plt+0x6c6cf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 6d2c8c <__cxa_atexit@plt+0x6c6ce8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ cmneq r7, r0, ror #16 │ │ │ │ cmneq r7, r0, ror #18 │ │ │ │ @@ -1776478,15 +1776478,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r5, #36 @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d2d68 <__cxa_atexit@plt+0x6c6dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1776521,15 +1776521,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d2df8 <__cxa_atexit@plt+0x6c6e54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d2dfc <__cxa_atexit@plt+0x6c6e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r0, lsr r7 │ │ │ │ @@ -1776577,15 +1776577,15 @@ │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r2, r2, r3 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #56] @ 6d2eec <__cxa_atexit@plt+0x6c6f48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d2ee0 <__cxa_atexit@plt+0x6c6f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1776628,15 +1776628,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r5, #-48] @ 0xffffffd0 │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d2fc0 <__cxa_atexit@plt+0x6c701c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1776672,15 +1776672,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d3054 <__cxa_atexit@plt+0x6c70b0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d3058 <__cxa_atexit@plt+0x6c70b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldrdeq r8, [r7, #-68]! @ 0xffffffbc │ │ │ │ @@ -1776732,15 +1776732,15 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #56] @ 6d3158 <__cxa_atexit@plt+0x6c71b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d314c <__cxa_atexit@plt+0x6c71a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1777084,15 +1777084,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #100] @ 6d3700 <__cxa_atexit@plt+0x6c775c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6d36f0 <__cxa_atexit@plt+0x6c774c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1777129,15 +1777129,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6d37bc <__cxa_atexit@plt+0x6c7818> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6d37ac <__cxa_atexit@plt+0x6c7808> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1777201,15 +1777201,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6d38d8 <__cxa_atexit@plt+0x6c7934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6d38c8 <__cxa_atexit@plt+0x6c7924> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1777285,15 +1777285,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ stm sl, {r0, r1, r9} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d39fc <__cxa_atexit@plt+0x6c7a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1777326,15 +1777326,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d3a8c <__cxa_atexit@plt+0x6c7ae8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d3a90 <__cxa_atexit@plt+0x6c7aec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01677a9c │ │ │ │ @@ -1777386,15 +1777386,15 @@ │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #56] @ 6d3b90 <__cxa_atexit@plt+0x6c7bec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d3b84 <__cxa_atexit@plt+0x6c7be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -1777581,15 +1777581,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #100] @ 6d3ec4 <__cxa_atexit@plt+0x6c7f20> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6d3eb4 <__cxa_atexit@plt+0x6c7f10> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1777626,15 +1777626,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6d3f80 <__cxa_atexit@plt+0x6c7fdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6d3f70 <__cxa_atexit@plt+0x6c7fcc> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1777698,15 +1777698,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6d409c <__cxa_atexit@plt+0x6c80f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6d408c <__cxa_atexit@plt+0x6c80e8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1777899,15 +1777899,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d4394 <__cxa_atexit@plt+0x6c83f0> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1777937,15 +1777937,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d4414 <__cxa_atexit@plt+0x6c8470> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d4418 <__cxa_atexit@plt+0x6c8474> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, ip, lsl r6 │ │ │ │ strdeq r7, [r7, #-4]! │ │ │ │ @@ -1777968,15 +1777968,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r0, [pc, #32] @ 6d4488 <__cxa_atexit@plt+0x6c84e4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r5, r5, #24 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x0167709c │ │ │ │ cmneq r7, r4, lsl #11 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1778007,15 +1778007,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #44] @ 6d4538 <__cxa_atexit@plt+0x6c8594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, r3 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @@ -1778147,15 +1778147,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d4774 <__cxa_atexit@plt+0x6c87d0> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1778185,15 +1778185,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d47f4 <__cxa_atexit@plt+0x6c8850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d47f8 <__cxa_atexit@plt+0x6c8854> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, ip, lsr r2 │ │ │ │ cmneq r7, r4, lsl sp │ │ │ │ @@ -1778216,15 +1778216,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r0, [pc, #32] @ 6d4868 <__cxa_atexit@plt+0x6c88c4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strheq r6, [r7, #-204]! @ 0xffffff34 │ │ │ │ cmneq r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1778255,15 +1778255,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r2, [pc, #36] @ 6d4904 <__cxa_atexit@plt+0x6c8960> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ cmneq r7, r0, lsr #24 │ │ │ │ cmneq r7, ip, lsl #2 │ │ │ │ cmpeq r6, r4, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -1778398,15 +1778398,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1778442,15 +1778442,15 @@ │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ mov r7, r8 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq r7, r0, asr r9 │ │ │ │ cmneq r7, ip, asr #28 │ │ │ │ @@ -1778507,15 +1778507,15 @@ │ │ │ │ sub r9, r5, #36 @ 0x24 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d4d14 <__cxa_atexit@plt+0x6c8d70> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1778545,15 +1778545,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d4d94 <__cxa_atexit@plt+0x6c8df0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d4d98 <__cxa_atexit@plt+0x6c8df4> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01676c9c │ │ │ │ smceq 30324 @ 0x7674 │ │ │ │ @@ -1778601,15 +1778601,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @@ -1778747,15 +1778747,15 @@ │ │ │ │ add r3, r0, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5, #24] │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2, r3, lr} │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d50d4 <__cxa_atexit@plt+0x6c9130> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1778789,15 +1778789,15 @@ │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r0, r3} │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 6d5164 <__cxa_atexit@plt+0x6c91c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d5168 <__cxa_atexit@plt+0x6c91c4> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrdeq r6, [r7, #-140]! @ 0xffffff74 │ │ │ │ cmneq r7, r4, lsr #7 │ │ │ │ @@ -1778819,15 +1778819,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ add r2, r2, r3 │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #24] @ 6d51d4 <__cxa_atexit@plt+0x6c9230> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r7, r8, asr r8 │ │ │ │ cmneq r7, ip, lsr #6 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1778857,15 +1778857,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #24] @ 6d526c <__cxa_atexit@plt+0x6c92c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ cmneq r7, r0, asr #15 │ │ │ │ @ instruction: 0x01676294 │ │ │ │ @ instruction: 0x0156529c │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -1779322,15 +1779322,15 @@ │ │ │ │ str r7, [r5, #-16] │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ mov r5, r2 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1779383,15 +1779383,15 @@ │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r7, #19] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ cmneq r7, r0, lsr #21 │ │ │ │ @ instruction: 0x01675f9c │ │ │ │ @@ -1779505,15 +1779505,15 @@ │ │ │ │ ldr r8, [r6, #-16] │ │ │ │ ldr lr, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stm r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r6, #-8] │ │ │ │ mov r5, r2 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -1779606,15 +1779606,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #28] @ 6d5e20 <__cxa_atexit@plt+0x6c9e7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r7, r0, lsl #14 │ │ │ │ cmneq r7, ip, ror #23 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1779664,15 +1779664,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r2, [pc, #36] @ 6d5f08 <__cxa_atexit@plt+0x6c9f64> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ cmneq r7, ip, lsl r6 │ │ │ │ cmneq r7, r8, lsl #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1779705,15 +1779705,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r5, #36 @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d5fd4 <__cxa_atexit@plt+0x6ca030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1779748,15 +1779748,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d6064 <__cxa_atexit@plt+0x6ca0c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d6068 <__cxa_atexit@plt+0x6ca0c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r4, asr #9 │ │ │ │ @@ -1779790,15 +1779790,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #64] @ 6d6128 <__cxa_atexit@plt+0x6ca184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #36] @ 6d611c <__cxa_atexit@plt+0x6ca178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 6d6118 <__cxa_atexit@plt+0x6ca174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -1779841,15 +1779841,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ sub r1, r5, #36 @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d61f4 <__cxa_atexit@plt+0x6ca250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -1779884,15 +1779884,15 @@ │ │ │ │ ldr r0, [pc, #52] @ 6d6284 <__cxa_atexit@plt+0x6ca2e0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d6288 <__cxa_atexit@plt+0x6ca2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r4, lsr #5 │ │ │ │ @@ -1779931,15 +1779931,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r2, r2, r3 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #44] @ 6d6348 <__cxa_atexit@plt+0x6ca3a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #12] @ 6d6338 <__cxa_atexit@plt+0x6ca394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq r7, r4, asr r2 │ │ │ │ cmneq r7, r4, lsl r2 │ │ │ │ @@ -1780050,15 +1780050,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #28] @ 6d6510 <__cxa_atexit@plt+0x6ca56c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r7, r0, lsl r0 │ │ │ │ strdeq r5, [r7, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r0, r7, asr #18 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1780089,15 +1780089,15 @@ │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [pc, #36] @ 6d65ac <__cxa_atexit@plt+0x6ca608> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ smceq 29944 @ 0x74f8 │ │ │ │ cmneq r7, r4, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1780238,15 +1780238,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #28] @ 6d6800 <__cxa_atexit@plt+0x6ca85c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r7, r0, lsr #26 │ │ │ │ cmneq r7, ip, lsl #4 │ │ │ │ andeq r0, r0, r7, asr #18 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1780277,15 +1780277,15 @@ │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [pc, #36] @ 6d689c <__cxa_atexit@plt+0x6ca8f8> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ cmneq r7, r8, lsl #25 │ │ │ │ smceq 29972 @ 0x7514 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1780365,15 +1780365,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d6a1c <__cxa_atexit@plt+0x6caa78> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1780403,15 +1780403,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d6a9c <__cxa_atexit@plt+0x6caaf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d6aa0 <__cxa_atexit@plt+0x6caafc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0x01674f94 │ │ │ │ cmneq r7, ip, ror #20 │ │ │ │ @@ -1780445,15 +1780445,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r0, [pc, #48] @ 6d6b4c <__cxa_atexit@plt+0x6caba8> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1780488,15 +1780488,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r2, [pc, #36] @ 6d6be8 <__cxa_atexit@plt+0x6cac44> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ cmneq r7, ip, lsr r9 │ │ │ │ cmneq r7, r8, lsr #28 │ │ │ │ cmpeq r6, r4, asr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -1780526,15 +1780526,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d6ca0 <__cxa_atexit@plt+0x6cacfc> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1780564,15 +1780564,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d6d20 <__cxa_atexit@plt+0x6cad7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d6d24 <__cxa_atexit@plt+0x6cad80> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r0, lsl sp │ │ │ │ cmneq r7, r8, ror #15 │ │ │ │ @@ -1780595,15 +1780595,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r0, [pc, #32] @ 6d6d94 <__cxa_atexit@plt+0x6cadf0> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01674790 │ │ │ │ smceq 29896 @ 0x74c8 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1780636,15 +1780636,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ add r2, r2, r3 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #28] @ 6d6e3c <__cxa_atexit@plt+0x6cae98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ cmneq r7, r8, ror #23 │ │ │ │ cmneq r7, r8, asr #13 │ │ │ │ ldrsheq r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ @@ -1780737,15 +1780737,15 @@ │ │ │ │ str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r1, [pc, #96] @ 6d7008 <__cxa_atexit@plt+0x6cb064> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r0, r1, r2, lr} │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 6d6ff4 <__cxa_atexit@plt+0x6cb050> │ │ │ │ ldr r0, [pc, #36] @ 6d6ff8 <__cxa_atexit@plt+0x6cb054> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1780778,15 +1780778,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #40] @ 6d7080 <__cxa_atexit@plt+0x6cb0dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d7084 <__cxa_atexit@plt+0x6cb0e0> │ │ │ │ ldr r0, [pc, #28] @ 6d7088 <__cxa_atexit@plt+0x6cb0e4> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -1780822,15 +1780822,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #48] @ 6d7130 <__cxa_atexit@plt+0x6cb18c> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r5, r5, #28 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1780890,15 +1780890,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ add r2, r2, r3 │ │ │ │ sub r3, r5, #4 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #28] @ 6d7234 <__cxa_atexit@plt+0x6cb290> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ strdeq r4, [r7, #-112]! @ 0xffffff90 │ │ │ │ ldrdeq r4, [r7, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1780944,15 +1780944,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d7328 <__cxa_atexit@plt+0x6cb384> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1780982,15 +1780982,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d73a8 <__cxa_atexit@plt+0x6cb404> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d73ac <__cxa_atexit@plt+0x6cb408> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r8, lsl #13 │ │ │ │ cmneq r7, r0, ror #2 │ │ │ │ @@ -1781024,15 +1781024,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r0, [pc, #48] @ 6d7458 <__cxa_atexit@plt+0x6cb4b4> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1781067,15 +1781067,15 @@ │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r2, [pc, #36] @ 6d74f4 <__cxa_atexit@plt+0x6cb550> │ │ │ │ add r0, r0, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ cmneq r7, r0, lsr r0 │ │ │ │ cmneq r7, ip, lsl r5 │ │ │ │ cmpeq r6, r8, asr #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -1781105,15 +1781105,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6d75ac <__cxa_atexit@plt+0x6cb608> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1781143,15 +1781143,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #32] @ 6d762c <__cxa_atexit@plt+0x6cb688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6d7630 <__cxa_atexit@plt+0x6cb68c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r7, r4, lsl #8 │ │ │ │ ldrdeq r3, [r7, #-236]! @ 0xffffff14 │ │ │ │ @@ -1781174,15 +1781174,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r0, [pc, #32] @ 6d76a0 <__cxa_atexit@plt+0x6cb6fc> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r7, r4, lsl #29 │ │ │ │ cmneq r7, ip, ror #6 │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1781215,15 +1781215,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ add r2, r2, r3 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #28] @ 6d7748 <__cxa_atexit@plt+0x6cb7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldrdeq r4, [r7, #-44]! @ 0xffffffd4 │ │ │ │ strheq r3, [r7, #-220]! @ 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1781287,15 +1781287,15 @@ │ │ │ │ str r1, [r5, #-40]! @ 0xffffffd8 │ │ │ │ ldr r1, [pc, #96] @ 6d78a0 <__cxa_atexit@plt+0x6cb8fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r0, r1, r2, lr} │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 6d788c <__cxa_atexit@plt+0x6cb8e8> │ │ │ │ ldr r0, [pc, #36] @ 6d7890 <__cxa_atexit@plt+0x6cb8ec> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1781328,15 +1781328,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #40] @ 6d7918 <__cxa_atexit@plt+0x6cb974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d791c <__cxa_atexit@plt+0x6cb978> │ │ │ │ ldr r0, [pc, #28] @ 6d7920 <__cxa_atexit@plt+0x6cb97c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -1781372,15 +1781372,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #48] @ 6d79c8 <__cxa_atexit@plt+0x6cba24> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ add r5, r5, #28 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @@ -1781440,15 +1781440,15 @@ │ │ │ │ ldm r8, {r0, r2, r8} │ │ │ │ add r2, r2, r3 │ │ │ │ sub r3, r5, #4 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #28] @ 6d7acc <__cxa_atexit@plt+0x6cbb28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ cmneq r7, r8, asr pc │ │ │ │ cmneq r7, r8, lsr sl │ │ │ │ cmpeq r6, r0, ror #16 │ │ │ │ @@ -1781523,15 +1781523,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d7c3c <__cxa_atexit@plt+0x6cbc98> │ │ │ │ ldr r0, [pc, #32] @ 6d7c40 <__cxa_atexit@plt+0x6cbc9c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1781564,15 +1781564,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #40] @ 6d7cc8 <__cxa_atexit@plt+0x6cbd24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d7ccc <__cxa_atexit@plt+0x6cbd28> │ │ │ │ ldr r0, [pc, #28] @ 6d7cd0 <__cxa_atexit@plt+0x6cbd2c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -1781616,15 +1781616,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ 6d7ddc <__cxa_atexit@plt+0x6cbe38> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r6, [pc, #76] @ 6d7dcc <__cxa_atexit@plt+0x6cbe28> │ │ │ │ mov r7, #0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r3, #20] │ │ │ │ str r6, [r3, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ @@ -1781664,15 +1781664,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #84] @ 6d7e84 <__cxa_atexit@plt+0x6cbee0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #44] @ 6d7e74 <__cxa_atexit@plt+0x6cbed0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1781728,15 +1781728,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6d7f88 <__cxa_atexit@plt+0x6cbfe4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #48] @ 6d7f78 <__cxa_atexit@plt+0x6cbfd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1781782,15 +1781782,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d8048 <__cxa_atexit@plt+0x6cc0a4> │ │ │ │ ldr r0, [pc, #32] @ 6d804c <__cxa_atexit@plt+0x6cc0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1781823,15 +1781823,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #40] @ 6d80d4 <__cxa_atexit@plt+0x6cc130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d80d8 <__cxa_atexit@plt+0x6cc134> │ │ │ │ ldr r0, [pc, #28] @ 6d80dc <__cxa_atexit@plt+0x6cc138> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -1781863,15 +1781863,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #96] @ 6d81a4 <__cxa_atexit@plt+0x6cc200> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #56] @ 6d8194 <__cxa_atexit@plt+0x6cc1f0> │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1781906,15 +1781906,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #84] @ 6d824c <__cxa_atexit@plt+0x6cc2a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #44] @ 6d823c <__cxa_atexit@plt+0x6cc298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1781970,15 +1781970,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6d8350 <__cxa_atexit@plt+0x6cc3ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #48] @ 6d8340 <__cxa_atexit@plt+0x6cc39c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1782039,15 +1782039,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d844c <__cxa_atexit@plt+0x6cc4a8> │ │ │ │ ldr r0, [pc, #32] @ 6d8450 <__cxa_atexit@plt+0x6cc4ac> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1782080,15 +1782080,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #40] @ 6d84d8 <__cxa_atexit@plt+0x6cc534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d84dc <__cxa_atexit@plt+0x6cc538> │ │ │ │ ldr r0, [pc, #28] @ 6d84e0 <__cxa_atexit@plt+0x6cc53c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -1782132,15 +1782132,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ 6d85ec <__cxa_atexit@plt+0x6cc648> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r6, [pc, #76] @ 6d85dc <__cxa_atexit@plt+0x6cc638> │ │ │ │ mov r7, #0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r3, #20] │ │ │ │ str r6, [r3, #16] │ │ │ │ sub r7, r2, #3 │ │ │ │ @@ -1782180,15 +1782180,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #84] @ 6d8694 <__cxa_atexit@plt+0x6cc6f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #44] @ 6d8684 <__cxa_atexit@plt+0x6cc6e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1782244,15 +1782244,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6d8798 <__cxa_atexit@plt+0x6cc7f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #48] @ 6d8788 <__cxa_atexit@plt+0x6cc7e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1782298,15 +1782298,15 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ mov r7, sl │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d8858 <__cxa_atexit@plt+0x6cc8b4> │ │ │ │ ldr r0, [pc, #32] @ 6d885c <__cxa_atexit@plt+0x6cc8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1782339,15 +1782339,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r3, [pc, #40] @ 6d88e4 <__cxa_atexit@plt+0x6cc940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #28] @ 6d88e8 <__cxa_atexit@plt+0x6cc944> │ │ │ │ ldr r0, [pc, #28] @ 6d88ec <__cxa_atexit@plt+0x6cc948> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @@ -1782379,15 +1782379,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #96] @ 6d89b4 <__cxa_atexit@plt+0x6cca10> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #56] @ 6d89a4 <__cxa_atexit@plt+0x6cca00> │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1782422,15 +1782422,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #84] @ 6d8a5c <__cxa_atexit@plt+0x6ccab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #44] @ 6d8a4c <__cxa_atexit@plt+0x6ccaa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1782486,15 +1782486,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6d8b60 <__cxa_atexit@plt+0x6ccbbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [pc, #48] @ 6d8b50 <__cxa_atexit@plt+0x6ccbac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1782801,15 +1782801,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6d9030 <__cxa_atexit@plt+0x6cd08c> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1782840,15 +1782840,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6d90b4 <__cxa_atexit@plt+0x6cd110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d90b8 <__cxa_atexit@plt+0x6cd114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r7, r4, lsl #19 │ │ │ │ @@ -1783265,15 +1783265,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6d9768 <__cxa_atexit@plt+0x6cd7c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6d975c <__cxa_atexit@plt+0x6cd7b8> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1783772,15 +1783772,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6d9f6c <__cxa_atexit@plt+0x6cdfc8> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1783822,15 +1783822,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6da020 <__cxa_atexit@plt+0x6ce07c> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6da014 <__cxa_atexit@plt+0x6ce070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1783857,15 +1783857,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6da098 <__cxa_atexit@plt+0x6ce0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6da09c <__cxa_atexit@plt+0x6ce0f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r7, r4, lsr #19 │ │ │ │ @@ -1784318,15 +1784318,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6da7dc <__cxa_atexit@plt+0x6ce838> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6da7d0 <__cxa_atexit@plt+0x6ce82c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1784819,15 +1784819,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6dafb8 <__cxa_atexit@plt+0x6cf014> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1784858,15 +1784858,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6db03c <__cxa_atexit@plt+0x6cf098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6db040 <__cxa_atexit@plt+0x6cf09c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq r0, [r7, #-156]! @ 0xffffff64 │ │ │ │ @@ -1785046,15 +1785046,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6db344 <__cxa_atexit@plt+0x6cf3a0> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1785085,15 +1785085,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6db3c8 <__cxa_atexit@plt+0x6cf424> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6db3cc <__cxa_atexit@plt+0x6cf428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ smceq 28768 @ 0x7060 │ │ │ │ @@ -1785337,15 +1785337,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6db7c8 <__cxa_atexit@plt+0x6cf824> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6db7bc <__cxa_atexit@plt+0x6cf818> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1785846,15 +1785846,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6dbfc4 <__cxa_atexit@plt+0x6d0020> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1785885,15 +1785885,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6dc048 <__cxa_atexit@plt+0x6d00a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6dc04c <__cxa_atexit@plt+0x6d00a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq pc, [r6, #-144]! @ 0xffffff70 │ │ │ │ @@ -1786326,15 +1786326,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6dc73c <__cxa_atexit@plt+0x6d0798> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6dc730 <__cxa_atexit@plt+0x6d078c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1786909,15 +1786909,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6dd070 <__cxa_atexit@plt+0x6d10cc> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1786959,15 +1786959,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6dd124 <__cxa_atexit@plt+0x6d1180> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6dd118 <__cxa_atexit@plt+0x6d1174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1786994,15 +1786994,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6dd19c <__cxa_atexit@plt+0x6d11f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6dd1a0 <__cxa_atexit@plt+0x6d11fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r6, r0, lsr #17 │ │ │ │ @@ -1787471,15 +1787471,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6dd920 <__cxa_atexit@plt+0x6d197c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6dd914 <__cxa_atexit@plt+0x6d1970> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1788048,15 +1788048,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6de22c <__cxa_atexit@plt+0x6d2288> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1788087,15 +1788087,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6de2b0 <__cxa_atexit@plt+0x6d230c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6de2b4 <__cxa_atexit@plt+0x6d2310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r6, r8, lsl #15 │ │ │ │ @@ -1788275,15 +1788275,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6de5b8 <__cxa_atexit@plt+0x6d2614> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1788314,15 +1788314,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6de63c <__cxa_atexit@plt+0x6d2698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6de640 <__cxa_atexit@plt+0x6d269c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq sp, [r6, #-60]! @ 0xffffffc4 │ │ │ │ @@ -1788572,15 +1788572,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6dea54 <__cxa_atexit@plt+0x6d2ab0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6dea48 <__cxa_atexit@plt+0x6d2aa4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1789089,15 +1789089,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6df270 <__cxa_atexit@plt+0x6d32cc> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1789128,15 +1789128,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6df2f4 <__cxa_atexit@plt+0x6d3350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6df2f8 <__cxa_atexit@plt+0x6d3354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r6, r4, asr #14 │ │ │ │ @@ -1789553,15 +1789553,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6df9a8 <__cxa_atexit@plt+0x6d3a04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6df99c <__cxa_atexit@plt+0x6d39f8> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1790149,15 +1790149,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6e0310 <__cxa_atexit@plt+0x6d436c> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1790199,15 +1790199,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6e03c4 <__cxa_atexit@plt+0x6d4420> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e03b8 <__cxa_atexit@plt+0x6d4414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1790234,15 +1790234,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6e043c <__cxa_atexit@plt+0x6d4498> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e0440 <__cxa_atexit@plt+0x6d449c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r6, r0, lsl #12 │ │ │ │ @@ -1790695,15 +1790695,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6e0b80 <__cxa_atexit@plt+0x6d4bdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e0b74 <__cxa_atexit@plt+0x6d4bd0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1791256,15 +1791256,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6e144c <__cxa_atexit@plt+0x6d54a8> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1791295,15 +1791295,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6e14d0 <__cxa_atexit@plt+0x6d552c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e14d4 <__cxa_atexit@plt+0x6d5530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r6, r8, ror #10 │ │ │ │ @@ -1791483,15 +1791483,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6e17d8 <__cxa_atexit@plt+0x6d5834> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1791522,15 +1791522,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6e185c <__cxa_atexit@plt+0x6d58b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e1860 <__cxa_atexit@plt+0x6d58bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrdeq sl, [r6, #-28]! @ 0xffffffe4 │ │ │ │ @@ -1791774,15 +1791774,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6e1c5c <__cxa_atexit@plt+0x6d5cb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e1c50 <__cxa_atexit@plt+0x6d5cac> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1792376,15 +1792376,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6e25cc <__cxa_atexit@plt+0x6d6628> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1792415,15 +1792415,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6e2650 <__cxa_atexit@plt+0x6d66ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e2654 <__cxa_atexit@plt+0x6d66b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r6, r8, ror #7 │ │ │ │ @@ -1792856,15 +1792856,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6e2d44 <__cxa_atexit@plt+0x6d6da0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e2d38 <__cxa_atexit@plt+0x6d6d94> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1793525,15 +1793525,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 6e37d0 <__cxa_atexit@plt+0x6d782c> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -1793575,15 +1793575,15 @@ │ │ │ │ ldr r2, [pc, #72] @ 6e3884 <__cxa_atexit@plt+0x6d78e0> │ │ │ │ add r1, r1, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ str r1, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 6e3878 <__cxa_atexit@plt+0x6d78d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1793610,15 +1793610,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 6e38fc <__cxa_atexit@plt+0x6d7958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e3900 <__cxa_atexit@plt+0x6d795c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r6, r0, asr #2 │ │ │ │ @@ -1794087,15 +1794087,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6e4080 <__cxa_atexit@plt+0x6d80dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e4074 <__cxa_atexit@plt+0x6d80d0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1794721,15 +1794721,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6e4a70 <__cxa_atexit@plt+0x6d8acc> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1794760,15 +1794760,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6e4af4 <__cxa_atexit@plt+0x6d8b50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e4af8 <__cxa_atexit@plt+0x6d8b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r6, r4, asr #30 │ │ │ │ @@ -1794948,15 +1794948,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r5, lr │ │ │ │ stm r0, {r1, r3, sl} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6e4dfc <__cxa_atexit@plt+0x6d8e58> │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ @@ -1794987,15 +1794987,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r1, r3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [pc, #36] @ 6e4e80 <__cxa_atexit@plt+0x6d8edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e4e84 <__cxa_atexit@plt+0x6d8ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strheq r6, [r6, #-184]! @ 0xffffff48 │ │ │ │ @@ -1795245,15 +1795245,15 @@ │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #64] @ 6e5298 <__cxa_atexit@plt+0x6d92f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #24 │ │ │ │ stm r5, {r0, r1, r2, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #24] @ 6e528c <__cxa_atexit@plt+0x6d92e8> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -1795564,15 +1795564,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r9, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6e57d4 <__cxa_atexit@plt+0x6d9830> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1795630,15 +1795630,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 6e58ec <__cxa_atexit@plt+0x6d9948> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e58bc <__cxa_atexit@plt+0x6d9918> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e58c4 <__cxa_atexit@plt+0x6d9920> │ │ │ │ @@ -1795753,15 +1795753,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #100] @ 6e5ab4 <__cxa_atexit@plt+0x6d9b10> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6e5aa4 <__cxa_atexit@plt+0x6d9b00> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1795798,15 +1795798,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e5b70 <__cxa_atexit@plt+0x6d9bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e5b60 <__cxa_atexit@plt+0x6d9bbc> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ @@ -1795845,15 +1795845,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6e5bd8 <__cxa_atexit@plt+0x6d9c34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r6, r4, ror #28 │ │ │ │ cmneq r6, r8, asr #21 │ │ │ │ cmneq r6, r4, lsr #18 │ │ │ │ andeq r0, r0, fp, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ @@ -1795891,15 +1795891,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ sub r3, r5, #8 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #112] @ 6e5cec <__cxa_atexit@plt+0x6d9d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r2, [pc, #80] @ 6e5cdc <__cxa_atexit@plt+0x6d9d38> │ │ │ │ mov r6, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ sub r7, r8, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #48]! @ 0x30 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -1795952,15 +1795952,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r9, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6e5de4 <__cxa_atexit@plt+0x6d9e40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1796018,15 +1796018,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 6e5efc <__cxa_atexit@plt+0x6d9f58> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e5ecc <__cxa_atexit@plt+0x6d9f28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e5ed4 <__cxa_atexit@plt+0x6d9f30> │ │ │ │ @@ -1796148,15 +1796148,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #108] @ 6e60e8 <__cxa_atexit@plt+0x6da144> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #72] @ 6e60d8 <__cxa_atexit@plt+0x6da134> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1796195,15 +1796195,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e61a4 <__cxa_atexit@plt+0x6da200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e6194 <__cxa_atexit@plt+0x6da1f0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ @@ -1796242,15 +1796242,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6e620c <__cxa_atexit@plt+0x6da268> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r6, r0, lsr r8 │ │ │ │ @ instruction: 0x01665494 │ │ │ │ strdeq r5, [r6, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r0, fp, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ @@ -1796287,15 +1796287,15 @@ │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #120] @ 6e6318 <__cxa_atexit@plt+0x6da374> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #76] @ 6e6308 <__cxa_atexit@plt+0x6da364> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ @@ -1796364,15 +1796364,15 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r9, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6e6454 <__cxa_atexit@plt+0x6da4b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1796430,15 +1796430,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r6, [pc, #140] @ 6e656c <__cxa_atexit@plt+0x6da5c8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e653c <__cxa_atexit@plt+0x6da598> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e6544 <__cxa_atexit@plt+0x6da5a0> │ │ │ │ @@ -1796553,15 +1796553,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #100] @ 6e6734 <__cxa_atexit@plt+0x6da790> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6e6724 <__cxa_atexit@plt+0x6da780> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1796598,15 +1796598,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e67f0 <__cxa_atexit@plt+0x6da84c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e67e0 <__cxa_atexit@plt+0x6da83c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ @@ -1796658,15 +1796658,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #44] @ 6e6898 <__cxa_atexit@plt+0x6da8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e689c <__cxa_atexit@plt+0x6da8f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ ldrdeq r5, [r6, #-16]! │ │ │ │ cmneq r6, r4, asr #28 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1796694,15 +1796694,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6e696c <__cxa_atexit@plt+0x6da9c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e695c <__cxa_atexit@plt+0x6da9b8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1796788,15 +1796788,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r6, r7} │ │ │ │ ldr r6, [pc, #136] @ 6e6b04 <__cxa_atexit@plt+0x6dab60> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e6ad4 <__cxa_atexit@plt+0x6dab30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e6adc <__cxa_atexit@plt+0x6dab38> │ │ │ │ @@ -1796910,15 +1796910,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #100] @ 6e6cc8 <__cxa_atexit@plt+0x6dad24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6e6cb8 <__cxa_atexit@plt+0x6dad14> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1796956,15 +1796956,15 @@ │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e6d88 <__cxa_atexit@plt+0x6dade4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e6d78 <__cxa_atexit@plt+0x6dadd4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -1797010,15 +1797010,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6e6e0c <__cxa_atexit@plt+0x6dae68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r6, r4, lsr #24 │ │ │ │ cmneq r6, r8, lsl #17 │ │ │ │ strdeq r4, [r6, #-96]! @ 0xffffffa0 │ │ │ │ andeq r2, r0, sl, ror #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -1797043,15 +1797043,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #100] @ 6e6ee0 <__cxa_atexit@plt+0x6daf3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e6ed0 <__cxa_atexit@plt+0x6daf2c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1797142,15 +1797142,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r9, lr} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #12] @ 6e7024 <__cxa_atexit@plt+0x6db080> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ cmpeq r5, r0, lsr #22 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @@ -1797177,15 +1797177,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [pc, #20] @ 6e70a4 <__cxa_atexit@plt+0x6db100> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrsheq r3, [r5, #-84] @ 0xffffffac │ │ │ │ cmneq r6, r4, asr r4 │ │ │ │ ldrsheq r3, [r5, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1797308,15 +1797308,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #100] @ 6e7304 <__cxa_atexit@plt+0x6db360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6e72f8 <__cxa_atexit@plt+0x6db354> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1797356,15 +1797356,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6e73b8 <__cxa_atexit@plt+0x6db414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6e73ac <__cxa_atexit@plt+0x6db408> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1797412,15 +1797412,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #44] @ 6e7460 <__cxa_atexit@plt+0x6db4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e7464 <__cxa_atexit@plt+0x6db4c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ cmneq r6, r8, lsl #12 │ │ │ │ smceq 25644 @ 0x642c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1797452,15 +1797452,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #88] @ 6e7538 <__cxa_atexit@plt+0x6db594> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #56] @ 6e7528 <__cxa_atexit@plt+0x6db584> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1797495,15 +1797495,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 6e7650 <__cxa_atexit@plt+0x6db6ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r3, [pc, #200] @ 6e7654 <__cxa_atexit@plt+0x6db6b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 6e7624 <__cxa_atexit@plt+0x6db680> │ │ │ │ @@ -1797519,15 +1797519,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r3, [pc, #116] @ 6e7660 <__cxa_atexit@plt+0x6db6bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e7640 <__cxa_atexit@plt+0x6db69c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1797581,15 +1797581,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e774c <__cxa_atexit@plt+0x6db7a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e773c <__cxa_atexit@plt+0x6db798> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1797640,15 +1797640,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #44] @ 6e77f0 <__cxa_atexit@plt+0x6db84c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e77f4 <__cxa_atexit@plt+0x6db850> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ smceq 25636 @ 0x6424 │ │ │ │ cmneq r6, r8, ror #29 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1797678,15 +1797678,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #100] @ 6e78cc <__cxa_atexit@plt+0x6db928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e78bc <__cxa_atexit@plt+0x6db918> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1797792,15 +1797792,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [pc, #24] @ 6e7a44 <__cxa_atexit@plt+0x6dbaa0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmpeq r5, r8, asr ip │ │ │ │ strheq r3, [r6, #-168]! @ 0xffffff58 │ │ │ │ ldrsbeq r4, [r5, #-4] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1797822,15 +1797822,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [pc, #20] @ 6e7ab8 <__cxa_atexit@plt+0x6dbb14> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmpeq r5, r0, ror #23 │ │ │ │ cmneq r6, r0, asr #20 │ │ │ │ cmpeq r5, r4, ror #11 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1797953,15 +1797953,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #100] @ 6e7d18 <__cxa_atexit@plt+0x6dbd74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #64] @ 6e7d0c <__cxa_atexit@plt+0x6dbd68> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ @@ -1798001,15 +1798001,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #88] @ 6e7dcc <__cxa_atexit@plt+0x6dbe28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6e7dc0 <__cxa_atexit@plt+0x6dbe1c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1798056,15 +1798056,15 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [pc, #44] @ 6e7e70 <__cxa_atexit@plt+0x6dbecc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e7e74 <__cxa_atexit@plt+0x6dbed0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ strdeq r3, [r6, #-176]! @ 0xffffff50 │ │ │ │ cmneq r6, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1798096,15 +1798096,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #88] @ 6e7f48 <__cxa_atexit@plt+0x6dbfa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #56] @ 6e7f38 <__cxa_atexit@plt+0x6dbf94> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1798139,15 +1798139,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 6e8060 <__cxa_atexit@plt+0x6dc0bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r3, [pc, #200] @ 6e8064 <__cxa_atexit@plt+0x6dc0c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #40] @ 0x28 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 6e8034 <__cxa_atexit@plt+0x6dc090> │ │ │ │ @@ -1798163,15 +1798163,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ ldr r3, [pc, #116] @ 6e8070 <__cxa_atexit@plt+0x6dc0cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e8050 <__cxa_atexit@plt+0x6dc0ac> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1798225,15 +1798225,15 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e815c <__cxa_atexit@plt+0x6dc1b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e814c <__cxa_atexit@plt+0x6dc1a8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1798284,15 +1798284,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #44] @ 6e8200 <__cxa_atexit@plt+0x6dc25c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e8204 <__cxa_atexit@plt+0x6dc260> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ cmneq r6, r4, ror #16 │ │ │ │ ldrdeq r3, [r6, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1798322,15 +1798322,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #100] @ 6e82dc <__cxa_atexit@plt+0x6dc338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e82cc <__cxa_atexit@plt+0x6dc328> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1798437,15 +1798437,15 @@ │ │ │ │ ldr r1, [r7, #7] │ │ │ │ str sl, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r9, lr} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #12] @ 6e8460 <__cxa_atexit@plt+0x6dc4bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ cmpeq r5, ip, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @@ -1798472,15 +1798472,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [pc, #20] @ 6e84e0 <__cxa_atexit@plt+0x6dc53c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrheq r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ cmneq r6, r8, lsl r0 │ │ │ │ ldrheq r2, [r5, #-188] @ 0xffffff44 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1798667,15 +1798667,15 @@ │ │ │ │ ldr r3, [pc, #124] @ 6e8848 <__cxa_atexit@plt+0x6dc8a4> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #68] @ 6e883c <__cxa_atexit@plt+0x6dc898> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ @@ -1798717,15 +1798717,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6e88fc <__cxa_atexit@plt+0x6dc958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6e88f0 <__cxa_atexit@plt+0x6dc94c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1798775,15 +1798775,15 @@ │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #48] @ 6e89b0 <__cxa_atexit@plt+0x6dca0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #40] @ 6e89b4 <__cxa_atexit@plt+0x6dca10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov fp, r9 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ cmneq r6, r0, asr #1 │ │ │ │ strdeq r2, [r6, #-200]! @ 0xffffff38 │ │ │ │ @@ -1798819,15 +1798819,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r0, r3, r0 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ stm r5, {r0, lr} │ │ │ │ ldr r3, [pc, #92] @ 6e8a98 <__cxa_atexit@plt+0x6dcaf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6e8a88 <__cxa_atexit@plt+0x6dcae4> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1798863,15 +1798863,15 @@ │ │ │ │ ldr r1, [pc, #220] @ 6e8bb8 <__cxa_atexit@plt+0x6dcc14> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r3, [pc, #208] @ 6e8bbc <__cxa_atexit@plt+0x6dcc18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ stm r5, {r2, r3} │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -1798888,15 +1798888,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #124] @ 6e8bc8 <__cxa_atexit@plt+0x6dcc24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e8ba8 <__cxa_atexit@plt+0x6dcc04> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1798951,15 +1798951,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e8cb4 <__cxa_atexit@plt+0x6dcd10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e8ca4 <__cxa_atexit@plt+0x6dcd00> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1799013,15 +1799013,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #44] @ 6e8d64 <__cxa_atexit@plt+0x6dcdc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e8d68 <__cxa_atexit@plt+0x6dcdc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff604 │ │ │ │ cmneq r6, ip, lsl #26 │ │ │ │ cmneq r6, r0, lsl #19 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1799052,15 +1799052,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #100] @ 6e8e44 <__cxa_atexit@plt+0x6dcea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e8e34 <__cxa_atexit@plt+0x6dce90> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1799199,15 +1799199,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [pc, #20] @ 6e903c <__cxa_atexit@plt+0x6dd098> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmpeq r5, ip, asr #12 │ │ │ │ strheq r2, [r6, #-76]! @ 0xffffffb4 │ │ │ │ cmpeq r5, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1799392,15 +1799392,15 @@ │ │ │ │ ldr r3, [pc, #124] @ 6e939c <__cxa_atexit@plt+0x6dd3f8> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr lr, [pc, #68] @ 6e9390 <__cxa_atexit@plt+0x6dd3ec> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ @@ -1799442,15 +1799442,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r3, r2 │ │ │ │ stmdb r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #88] @ 6e9450 <__cxa_atexit@plt+0x6dd4ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #60] @ 6e9444 <__cxa_atexit@plt+0x6dd4a0> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -1799499,15 +1799499,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #44] @ 6e94fc <__cxa_atexit@plt+0x6dd558> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e9500 <__cxa_atexit@plt+0x6dd55c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ cmneq r6, ip, ror #10 │ │ │ │ cmneq r6, r0, ror #3 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1799542,15 +1799542,15 @@ │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r0, r3, r0 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ stm r5, {r0, lr} │ │ │ │ ldr r3, [pc, #92] @ 6e95e4 <__cxa_atexit@plt+0x6dd640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #60] @ 6e95d4 <__cxa_atexit@plt+0x6dd630> │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ stmib r6, {r1, r2, r7, lr} │ │ │ │ sub r7, r3, #11 │ │ │ │ @@ -1799586,15 +1799586,15 @@ │ │ │ │ ldr r1, [pc, #220] @ 6e9704 <__cxa_atexit@plt+0x6dd760> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ stmda r5, {r3, lr} │ │ │ │ ldr r3, [pc, #208] @ 6e9708 <__cxa_atexit@plt+0x6dd764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -1799611,15 +1799611,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #124] @ 6e9714 <__cxa_atexit@plt+0x6dd770> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e96f4 <__cxa_atexit@plt+0x6dd750> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1799675,15 +1799675,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e9804 <__cxa_atexit@plt+0x6dd860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e97f4 <__cxa_atexit@plt+0x6dd850> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ ldr r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ @@ -1799736,15 +1799736,15 @@ │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [pc, #44] @ 6e98b0 <__cxa_atexit@plt+0x6dd90c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6e98b4 <__cxa_atexit@plt+0x6dd910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ strheq r2, [r6, #-24]! @ 0xffffffe8 │ │ │ │ cmneq r6, ip, lsr #28 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1799775,15 +1799775,15 @@ │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #100] @ 6e9990 <__cxa_atexit@plt+0x6dd9ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6e9980 <__cxa_atexit@plt+0x6dd9dc> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1799850,15 +1799850,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6e9ad4 <__cxa_atexit@plt+0x6ddb30> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1799917,15 +1799917,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6e9be8 <__cxa_atexit@plt+0x6ddc44> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6e9bb8 <__cxa_atexit@plt+0x6ddc14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e9bc0 <__cxa_atexit@plt+0x6ddc1c> │ │ │ │ @@ -1800034,15 +1800034,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #76] @ 6e9d84 <__cxa_atexit@plt+0x6ddde0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6e9d78 <__cxa_atexit@plt+0x6dddd4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1800071,15 +1800071,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r0, r1, r7, lr} │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6e9de0 <__cxa_atexit@plt+0x6dde3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r6, r0, asr #17 │ │ │ │ cmneq r6, ip, lsr ip │ │ │ │ cmneq r6, ip, lsl r7 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ @@ -1800102,15 +1800102,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #112] @ 6e9eb0 <__cxa_atexit@plt+0x6ddf0c> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #72] @ 6e9ea0 <__cxa_atexit@plt+0x6ddefc> │ │ │ │ mov lr, #1 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1800149,15 +1800149,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6e9f6c <__cxa_atexit@plt+0x6ddfc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6e9f5c <__cxa_atexit@plt+0x6ddfb8> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1800208,15 +1800208,15 @@ │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r3, [pc, #44] @ 6ea010 <__cxa_atexit@plt+0x6de06c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6ea014 <__cxa_atexit@plt+0x6de070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ cmneq r6, r4, asr sl │ │ │ │ cmneq r6, r8, asr #13 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1800245,15 +1800245,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6ea0e8 <__cxa_atexit@plt+0x6de144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6ea0d8 <__cxa_atexit@plt+0x6de134> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1800303,15 +1800303,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6ea1e8 <__cxa_atexit@plt+0x6de244> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1800370,15 +1800370,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6ea2fc <__cxa_atexit@plt+0x6de358> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ea2cc <__cxa_atexit@plt+0x6de328> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ea2d4 <__cxa_atexit@plt+0x6de330> │ │ │ │ @@ -1800487,15 +1800487,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmda r5, {r0, r3, r7} │ │ │ │ ldr r3, [pc, #76] @ 6ea498 <__cxa_atexit@plt+0x6de4f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6ea48c <__cxa_atexit@plt+0x6de4e8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1800524,15 +1800524,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ stmdb r5, {r0, r1, r7, lr} │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6ea4f4 <__cxa_atexit@plt+0x6de550> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r6, ip, lsr #3 │ │ │ │ cmneq r6, r8, lsr #10 │ │ │ │ cmneq r6, r8 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #1 │ │ │ │ @@ -1800555,15 +1800555,15 @@ │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #112] @ 6ea5c4 <__cxa_atexit@plt+0x6de620> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #4] │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #72] @ 6ea5b4 <__cxa_atexit@plt+0x6de610> │ │ │ │ mov lr, #1 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1800602,15 +1800602,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6ea680 <__cxa_atexit@plt+0x6de6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #72] @ 6ea670 <__cxa_atexit@plt+0x6de6cc> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -1800656,15 +1800656,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6ea704 <__cxa_atexit@plt+0x6de760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r6, ip, lsr #6 │ │ │ │ @ instruction: 0x01660f90 │ │ │ │ strdeq r0, [r6, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r0, r9, ror #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -1800689,15 +1800689,15 @@ │ │ │ │ add r1, r3, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r3, [pc, #100] @ 6ea7d8 <__cxa_atexit@plt+0x6de834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #68] @ 6ea7c8 <__cxa_atexit@plt+0x6de824> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r6, #4] │ │ │ │ @@ -1800765,15 +1800765,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6ea918 <__cxa_atexit@plt+0x6de974> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -1800835,15 +1800835,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6eaa40 <__cxa_atexit@plt+0x6dea9c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6eaa10 <__cxa_atexit@plt+0x6dea6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6eaa18 <__cxa_atexit@plt+0x6dea74> │ │ │ │ @@ -1800959,15 +1800959,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 6eac0c <__cxa_atexit@plt+0x6dec68> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6eabfc <__cxa_atexit@plt+0x6dec58> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1801006,15 +1801006,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ stmda r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6eacd4 <__cxa_atexit@plt+0x6ded30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr lr, [pc, #60] @ 6eacc4 <__cxa_atexit@plt+0x6ded20> │ │ │ │ sub r2, r2, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1801056,15 +1801056,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6ead44 <__cxa_atexit@plt+0x6deda0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r6, r0, lsl #26 │ │ │ │ cmneq r6, r0, ror #18 │ │ │ │ strheq r0, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r0, fp, ror #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -1801103,15 +1801103,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ add r3, r3, r0 │ │ │ │ stm r9, {r1, r2, r3, lr} │ │ │ │ ldr r3, [pc, #120] @ 6eae64 <__cxa_atexit@plt+0x6deec0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr r1, [pc, #84] @ 6eae54 <__cxa_atexit@plt+0x6deeb0> │ │ │ │ add r8, r2, #24 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ sub r6, r6, lr │ │ │ │ @@ -1801167,15 +1801167,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6eaf60 <__cxa_atexit@plt+0x6defbc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -1801237,15 +1801237,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6eb088 <__cxa_atexit@plt+0x6df0e4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6eb058 <__cxa_atexit@plt+0x6df0b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6eb060 <__cxa_atexit@plt+0x6df0bc> │ │ │ │ @@ -1801369,15 +1801369,15 @@ │ │ │ │ ldr r3, [pc, #120] @ 6eb27c <__cxa_atexit@plt+0x6df2d8> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #72] @ 6eb26c <__cxa_atexit@plt+0x6df2c8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -1801418,15 +1801418,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ stmda r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6eb344 <__cxa_atexit@plt+0x6df3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr lr, [pc, #60] @ 6eb334 <__cxa_atexit@plt+0x6df390> │ │ │ │ sub r2, r2, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1801468,15 +1801468,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, lr} │ │ │ │ str r1, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6eb3b4 <__cxa_atexit@plt+0x6df410> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x01660690 │ │ │ │ strdeq r0, [r6, #-32]! @ 0xffffffe0 │ │ │ │ cmneq r6, r8, asr #2 │ │ │ │ andeq r0, r0, fp, ror #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 6eb3dc <__cxa_atexit@plt+0x6df438> │ │ │ │ @@ -1801511,15 +1801511,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ add r3, r3, r2 │ │ │ │ stm r9, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6eb4b8 <__cxa_atexit@plt+0x6df514> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ ldr lr, [pc, #72] @ 6eb4a8 <__cxa_atexit@plt+0x6df504> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str lr, [r6, #4] │ │ │ │ sub r2, r2, r1 │ │ │ │ @@ -1801589,15 +1801589,15 @@ │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 6eb5f8 <__cxa_atexit@plt+0x6df654> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ @@ -1801659,15 +1801659,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6eb720 <__cxa_atexit@plt+0x6df77c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6eb6f0 <__cxa_atexit@plt+0x6df74c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6eb6f8 <__cxa_atexit@plt+0x6df754> │ │ │ │ @@ -1801783,15 +1801783,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 6eb8ec <__cxa_atexit@plt+0x6df948> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6eb8dc <__cxa_atexit@plt+0x6df938> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1801830,15 +1801830,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ stmda r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6eb9b4 <__cxa_atexit@plt+0x6dfa10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr lr, [pc, #60] @ 6eb9a4 <__cxa_atexit@plt+0x6dfa00> │ │ │ │ sub r2, r2, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1801893,15 +1801893,15 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #44] @ 6eba64 <__cxa_atexit@plt+0x6dfac0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6eba68 <__cxa_atexit@plt+0x6dfac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ cmneq r6, ip │ │ │ │ msreq SPSR_sc, r0, lsl #25 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -1801925,15 +1801925,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ stmda r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ebb30 <__cxa_atexit@plt+0x6dfb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr lr, [pc, #60] @ 6ebb20 <__cxa_atexit@plt+0x6dfb7c> │ │ │ │ sub r2, r2, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1802021,15 +1802021,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r6, r7} │ │ │ │ ldr r6, [pc, #136] @ 6ebcc8 <__cxa_atexit@plt+0x6dfd24> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ebc98 <__cxa_atexit@plt+0x6dfcf4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ebca0 <__cxa_atexit@plt+0x6dfcfc> │ │ │ │ @@ -1802145,15 +1802145,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 6ebe94 <__cxa_atexit@plt+0x6dfef0> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #64] @ 6ebe84 <__cxa_atexit@plt+0x6dfee0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1802192,15 +1802192,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ stmda r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ebf5c <__cxa_atexit@plt+0x6dffb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr lr, [pc, #60] @ 6ebf4c <__cxa_atexit@plt+0x6dffa8> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1802249,15 +1802249,15 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ ldr r3, [pc, #20] @ 6ebfe8 <__cxa_atexit@plt+0x6e0044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ msreq (UNDEF: 101), r0 │ │ │ │ strheq pc, [r5, #-100]! @ 0xffffff9c @ │ │ │ │ msreq SPSR_sc, r4, lsl r5 │ │ │ │ andeq r2, r0, sl, ror #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1802277,15 +1802277,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r3, r3, r2 │ │ │ │ stmda r5, {r0, r1, r3, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ec0b0 <__cxa_atexit@plt+0x6e010c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr lr, [pc, #60] @ 6ec0a0 <__cxa_atexit@plt+0x6e00fc> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1802378,15 +1802378,15 @@ │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {sl, lr} │ │ │ │ str r8, [r5, #20] │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #12] @ 6ec1f4 <__cxa_atexit@plt+0x6e0250> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrheq pc, [r4, #-152] @ 0xffffff68 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @@ -1802413,15 +1802413,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #20] @ 6ec274 <__cxa_atexit@plt+0x6e02d0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmpeq r4, r4, lsr #8 │ │ │ │ msreq (UNDEF: 101), r4 │ │ │ │ cmpeq r4, r8, lsr #28 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1802542,15 +1802542,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6ec4d0 <__cxa_atexit@plt+0x6e052c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #52] @ 6ec4c4 <__cxa_atexit@plt+0x6e0520> │ │ │ │ @@ -1802591,15 +1802591,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6ec588 <__cxa_atexit@plt+0x6e05e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #48] @ 6ec57c <__cxa_atexit@plt+0x6e05d8> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1802650,15 +1802650,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #36] @ 6ec63c <__cxa_atexit@plt+0x6e0698> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ msreq SPSR_sc, r0, lsr r4 │ │ │ │ msreq SPSR_sc, r0, lsr #1 │ │ │ │ @@ -1802685,15 +1802685,15 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ec710 <__cxa_atexit@plt+0x6e076c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #60] @ 6ec700 <__cxa_atexit@plt+0x6e075c> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1802735,15 +1802735,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #208] @ 6ec83c <__cxa_atexit@plt+0x6e0898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #12] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r5, #36] @ 0x24 │ │ │ │ bcc 6ec80c <__cxa_atexit@plt+0x6e0868> │ │ │ │ @@ -1802761,15 +1802761,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #116] @ 6ec848 <__cxa_atexit@plt+0x6e08a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr lr, [pc, #64] @ 6ec828 <__cxa_atexit@plt+0x6e0884> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -1802822,15 +1802822,15 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ec934 <__cxa_atexit@plt+0x6e0990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #60] @ 6ec924 <__cxa_atexit@plt+0x6e0980> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1802885,15 +1802885,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #36] @ 6ec9e8 <__cxa_atexit@plt+0x6e0a44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ msreq SPSR_sc, r4, lsl #1 │ │ │ │ strdeq lr, [r5, #-196]! @ 0xffffff3c │ │ │ │ @@ -1802917,15 +1802917,15 @@ │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ecab0 <__cxa_atexit@plt+0x6e0b0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #60] @ 6ecaa0 <__cxa_atexit@plt+0x6e0afc> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1803033,15 +1803033,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #24] @ 6ecc28 <__cxa_atexit@plt+0x6e0c84> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmpeq r4, r4, ror sl │ │ │ │ ldrdeq lr, [r5, #-132]! @ 0xffffff7c │ │ │ │ ldrsheq lr, [r4, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1803063,15 +1803063,15 @@ │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #20] @ 6ecc9c <__cxa_atexit@plt+0x6e0cf8> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrsheq sp, [r4, #-156] @ 0xffffff64 │ │ │ │ cmneq r5, ip, asr r8 │ │ │ │ cmpeq r4, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1803192,15 +1803192,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #104] @ 6ecef8 <__cxa_atexit@plt+0x6e0f54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #52] @ 6eceec <__cxa_atexit@plt+0x6e0f48> │ │ │ │ @@ -1803241,15 +1803241,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #92] @ 6ecfb0 <__cxa_atexit@plt+0x6e100c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #48] @ 6ecfa4 <__cxa_atexit@plt+0x6e1000> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1803300,15 +1803300,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #36] @ 6ed064 <__cxa_atexit@plt+0x6e10c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, r8, lsl #20 │ │ │ │ smceq 24168 @ 0x5e68 │ │ │ │ @@ -1803335,15 +1803335,15 @@ │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ed138 <__cxa_atexit@plt+0x6e1194> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #60] @ 6ed128 <__cxa_atexit@plt+0x6e1184> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1803385,15 +1803385,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm sl, {r0, r1, r2, r9} │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #208] @ 6ed264 <__cxa_atexit@plt+0x6e12c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #12] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ bcc 6ed234 <__cxa_atexit@plt+0x6e1290> │ │ │ │ @@ -1803411,15 +1803411,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, lr} │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #116] @ 6ed270 <__cxa_atexit@plt+0x6e12cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr lr, [pc, #64] @ 6ed250 <__cxa_atexit@plt+0x6e12ac> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-36] @ 0xffffffdc │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -1803472,15 +1803472,15 @@ │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ed35c <__cxa_atexit@plt+0x6e13b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #60] @ 6ed34c <__cxa_atexit@plt+0x6e13a8> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1803535,15 +1803535,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r3, [pc, #36] @ 6ed410 <__cxa_atexit@plt+0x6e146c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, ip, asr r6 │ │ │ │ cmneq r5, ip, asr #5 │ │ │ │ @@ -1803567,15 +1803567,15 @@ │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ed4d8 <__cxa_atexit@plt+0x6e1534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [r5, #-40] @ 0xffffffd8 │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr lr, [pc, #60] @ 6ed4c8 <__cxa_atexit@plt+0x6e1524> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1804008,15 +1804008,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6edbcc <__cxa_atexit@plt+0x6e1c28> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1804075,15 +1804075,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6edce0 <__cxa_atexit@plt+0x6e1d3c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6edcb0 <__cxa_atexit@plt+0x6e1d0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6edcb8 <__cxa_atexit@plt+0x6e1d14> │ │ │ │ @@ -1804193,15 +1804193,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r3, r2 │ │ │ │ stm r9, {r0, r1, r3, lr} │ │ │ │ stmda r5, {r2, r7} │ │ │ │ ldr r3, [pc, #76] @ 6ede80 <__cxa_atexit@plt+0x6e1edc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6ede74 <__cxa_atexit@plt+0x6e1ed0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1804230,15 +1804230,15 @@ │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r3, r7, lr} │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6ededc <__cxa_atexit@plt+0x6e1f38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r5, r4, asr fp │ │ │ │ strheq sp, [r5, #-124]! @ 0xffffff84 │ │ │ │ cmneq r5, r0, lsr #12 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -1804263,15 +1804263,15 @@ │ │ │ │ ldr r3, [pc, #124] @ 6edfb8 <__cxa_atexit@plt+0x6e2014> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #24] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #76] @ 6edfa8 <__cxa_atexit@plt+0x6e2004> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -1804312,15 +1804312,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ee07c <__cxa_atexit@plt+0x6e20d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr lr, [pc, #60] @ 6ee06c <__cxa_atexit@plt+0x6e20c8> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1804375,15 +1804375,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #-12] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r3, [pc, #36] @ 6ee130 <__cxa_atexit@plt+0x6e218c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, ip, lsr r9 │ │ │ │ cmneq r5, ip, lsr #11 │ │ │ │ @@ -1804406,15 +1804406,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ee1f4 <__cxa_atexit@plt+0x6e2250> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr lr, [pc, #60] @ 6ee1e4 <__cxa_atexit@plt+0x6e2240> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1804466,15 +1804466,15 @@ │ │ │ │ ldr r0, [sl, #3] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, sl │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 6ee2f4 <__cxa_atexit@plt+0x6e2350> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -1804533,15 +1804533,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r6, [pc, #140] @ 6ee408 <__cxa_atexit@plt+0x6e2464> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6ee3d8 <__cxa_atexit@plt+0x6e2434> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ee3e0 <__cxa_atexit@plt+0x6e243c> │ │ │ │ @@ -1804651,15 +1804651,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r3, r2 │ │ │ │ stm r9, {r0, r1, r3, lr} │ │ │ │ stmda r5, {r2, r7} │ │ │ │ ldr r3, [pc, #76] @ 6ee5a8 <__cxa_atexit@plt+0x6e2604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r1, [pc, #48] @ 6ee59c <__cxa_atexit@plt+0x6e25f8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r2, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -1804688,15 +1804688,15 @@ │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r1, r3, r7, lr} │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6ee604 <__cxa_atexit@plt+0x6e2660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r5, ip, lsr #8 │ │ │ │ @ instruction: 0x0165d094 │ │ │ │ strdeq ip, [r5, #-232]! @ 0xffffff18 │ │ │ │ andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -1804721,15 +1804721,15 @@ │ │ │ │ ldr r3, [pc, #124] @ 6ee6e0 <__cxa_atexit@plt+0x6e273c> │ │ │ │ add r0, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r2, [r5, #24] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ str r0, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr lr, [pc, #76] @ 6ee6d0 <__cxa_atexit@plt+0x6e272c> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -1804770,15 +1804770,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ee7a4 <__cxa_atexit@plt+0x6e2800> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr lr, [pc, #60] @ 6ee794 <__cxa_atexit@plt+0x6e27f0> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1804827,15 +1804827,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmda r5, {r1, r3, r7, lr} │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ 6ee830 <__cxa_atexit@plt+0x6e288c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r5, r8, lsl #4 │ │ │ │ cmneq r5, r8, ror #28 │ │ │ │ cmneq r5, ip, asr #25 │ │ │ │ andeq r0, r0, r9, ror #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1804854,15 +1804854,15 @@ │ │ │ │ ldm r8, {r0, r3, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ add r2, r3, r2 │ │ │ │ stmda r5, {r0, r1, r2, lr} │ │ │ │ ldr r3, [pc, #108] @ 6ee8f4 <__cxa_atexit@plt+0x6e2950> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr lr, [pc, #60] @ 6ee8e4 <__cxa_atexit@plt+0x6e2940> │ │ │ │ sub r1, r1, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -1805285,15 +1805285,15 @@ │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #40] @ 6eef7c <__cxa_atexit@plt+0x6e2fd8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -1805329,15 +1805329,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6ef018 <__cxa_atexit@plt+0x6e3074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1805430,15 +1805430,15 @@ │ │ │ │ ldmdb r6, {r0, r2} │ │ │ │ ldr r1, [pc, #88] @ 6ef1d4 <__cxa_atexit@plt+0x6e3230> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #48] @ 6ef1c8 <__cxa_atexit@plt+0x6e3224> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -1805470,15 +1805470,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6ef244 <__cxa_atexit@plt+0x6e32a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r4, ip, ror #7 │ │ │ │ cmneq r5, ip, lsl #5 │ │ │ │ ldrdeq ip, [r5, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1805509,15 +1805509,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 6ef2e0 <__cxa_atexit@plt+0x6e333c> │ │ │ │ ldr r1, [pc, #44] @ 6ef2e4 <__cxa_atexit@plt+0x6e3340> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r3, r8, r9} │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r7, [pc, #20] @ 6ef2e8 <__cxa_atexit@plt+0x6e3344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmpeq r4, r8, lsr #7 │ │ │ │ cmneq r5, r8, lsr #4 │ │ │ │ @@ -1805685,15 +1805685,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r1, lr} │ │ │ │ ldr r6, [pc, #308] @ 6ef6b0 <__cxa_atexit@plt+0x6e370c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r6, r3 │ │ │ │ mov sl, r8 │ │ │ │ lslgt sl, r6, #1 │ │ │ │ cmp sl, #0 │ │ │ │ bpl 6ef474 <__cxa_atexit@plt+0x6e34d0> │ │ │ │ add r3, r5, #28 │ │ │ │ cmp ip, r3 │ │ │ │ @@ -1805808,15 +1805808,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6ef790 <__cxa_atexit@plt+0x6e37ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ cmneq r5, r4, lsr #30 │ │ │ │ cmneq r5, r0, lsr #5 │ │ │ │ smceq 23516 @ 0x5bdc │ │ │ │ @@ -1805849,15 +1805849,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 6ef828 <__cxa_atexit@plt+0x6e3884> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r5, r0, lsl #29 │ │ │ │ strdeq ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldrdeq fp, [r5, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x0154ae9c │ │ │ │ andeq r7, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1805968,15 +1805968,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r0, ip} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ str sl, [r5, #24] │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r6 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ cmp r8, #0 │ │ │ │ bpl 6ef928 <__cxa_atexit@plt+0x6e3984> │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6efa94 <__cxa_atexit@plt+0x6e3af0> │ │ │ │ @@ -1806071,15 +1806071,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6efba0 <__cxa_atexit@plt+0x6e3bfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r5, r4, lsl #22 │ │ │ │ cmneq r5, r0, lsl #29 │ │ │ │ cmneq r5, ip, asr r9 │ │ │ │ cmpeq r4, r4, lsr #22 │ │ │ │ andeq r7, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1806241,15 +1806241,15 @@ │ │ │ │ bic r1, r3, r3, asr #31 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, r9 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 6efe6c <__cxa_atexit@plt+0x6e3ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1806271,15 +1806271,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 6efebc <__cxa_atexit@plt+0x6e3f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrsbeq sl, [r4, #-112] @ 0xffffff90 │ │ │ │ cmneq r5, ip, lsr r6 │ │ │ │ cmpeq r4, r0, ror #3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -1806381,15 +1806381,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #144] @ 6f00f4 <__cxa_atexit@plt+0x6e4150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #132] @ 6f00f8 <__cxa_atexit@plt+0x6e4154> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -1806444,15 +1806444,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [pc, #88] @ 6f01b8 <__cxa_atexit@plt+0x6e4214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 6f019c <__cxa_atexit@plt+0x6e41f8> │ │ │ │ ldr r0, [pc, #60] @ 6f01bc <__cxa_atexit@plt+0x6e4218> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1806497,15 +1806497,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6f0250 <__cxa_atexit@plt+0x6e42ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r4, r0, asr r4 │ │ │ │ cmneq r5, r0, lsl #5 │ │ │ │ cmneq r5, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1806542,15 +1806542,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6f0304 <__cxa_atexit@plt+0x6e4360> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r4, ip, lsr #6 │ │ │ │ cmneq r5, ip, asr #3 │ │ │ │ cmneq r5, r0, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1806603,15 +1806603,15 @@ │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #40] @ 6f0414 <__cxa_atexit@plt+0x6e4470> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ @@ -1806647,15 +1806647,15 @@ │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #20] @ 6f04b0 <__cxa_atexit@plt+0x6e450c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -1806746,15 +1806746,15 @@ │ │ │ │ ldmdb r6, {r0, r2} │ │ │ │ ldr r1, [pc, #88] @ 6f0664 <__cxa_atexit@plt+0x6e46c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r2, lr} │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 888248 <__cxa_atexit@plt+0x87c2a4> │ │ │ │ + b 744b7c <__cxa_atexit@plt+0x738bd8> │ │ │ │ ldr r7, [pc, #48] @ 6f0658 <__cxa_atexit@plt+0x6e46b4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ @@ -1806925,15 +1806925,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #144] @ 6f0974 <__cxa_atexit@plt+0x6e49d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr lr, [pc, #132] @ 6f0978 <__cxa_atexit@plt+0x6e49d4> │ │ │ │ mov r7, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ @@ -1806988,15 +1806988,15 @@ │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #88] @ 6f0a38 <__cxa_atexit@plt+0x6e4a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 6f0a1c <__cxa_atexit@plt+0x6e4a78> │ │ │ │ ldr r0, [pc, #60] @ 6f0a3c <__cxa_atexit@plt+0x6e4a98> │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -1807175,15 +1807175,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #368] @ 6f0e38 <__cxa_atexit@plt+0x6e4e94> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r1 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 6f0d30 <__cxa_atexit@plt+0x6e4d8c> │ │ │ │ @@ -1807308,15 +1807308,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, fp} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 6f0f00 <__cxa_atexit@plt+0x6e4f5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldm sp, {r8, fp} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strheq sl, [r5, #-116]! @ 0xffffff8c │ │ │ │ cmneq r5, r0, lsr fp │ │ │ │ cmneq r5, ip, lsl #12 │ │ │ │ @@ -1807349,15 +1807349,15 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, r6} │ │ │ │ str r3, [r5] │ │ │ │ ldr r6, [pc, #24] @ 6f0f98 <__cxa_atexit@plt+0x6e4ff4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r6, fp} │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r5, r0, lsl r7 │ │ │ │ cmneq r5, ip, lsl #21 │ │ │ │ cmneq r5, r8, ror #10 │ │ │ │ cmpeq r4, ip, lsr #14 │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1807451,15 +1807451,15 @@ │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ str sl, [r5, #-4] │ │ │ │ ldr r6, [pc, #360] @ 6f1280 <__cxa_atexit@plt+0x6e52dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r9 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ cmp r0, r3 │ │ │ │ mov r8, r2 │ │ │ │ lslgt r8, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r8, #0 │ │ │ │ ldr r0, [r3, #32]! │ │ │ │ bmi 6f1180 <__cxa_atexit@plt+0x6e51dc> │ │ │ │ @@ -1807571,15 +1807571,15 @@ │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r2, sl} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6f1310 <__cxa_atexit@plt+0x6e536c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - b 888328 <__cxa_atexit@plt+0x87c384> │ │ │ │ + b 744c5c <__cxa_atexit@plt+0x738cb8> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x0165a394 │ │ │ │ cmneq r5, r0, lsl r7 │ │ │ │ cmneq r5, ip, ror #3 │ │ │ │ ldrheq r9, [r4, #-52] @ 0xffffffcc │ │ │ │ andeq r3, r1, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1808238,15 +1808238,15 @@ │ │ │ │ sub r0, r5, #20 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r8, [r6, #8] │ │ │ │ stm r0, {r1, r6, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 6f1da4 <__cxa_atexit@plt+0x6e5e00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -1808278,15 +1808278,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 6f1e24 <__cxa_atexit@plt+0x6e5e80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ cmneq r5, r0, ror #13 │ │ │ │ cmpeq r4, r8, lsr #30 │ │ │ │ @@ -1808307,15 +1808307,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #28] @ 6f1e98 <__cxa_atexit@plt+0x6e5ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ cmneq r5, ip, ror #12 │ │ │ │ cmpeq r4, r4, lsr #28 │ │ │ │ @@ -1808384,15 +1808384,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 6f1fc8 <__cxa_atexit@plt+0x6e6024> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6f1fd8 <__cxa_atexit@plt+0x6e6034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1808562,15 +1808562,15 @@ │ │ │ │ stmib r2, {r0, r8} │ │ │ │ ldr r0, [pc, #52] @ 6f22a0 <__cxa_atexit@plt+0x6e62fc> │ │ │ │ sub r2, r6, #3 │ │ │ │ mov r8, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1808593,15 +1808593,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6f2310 <__cxa_atexit@plt+0x6e636c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r4, r0, lsr #6 │ │ │ │ cmneq r5, r0, asr #3 │ │ │ │ cmneq r5, r4, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1808758,15 +1808758,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0x01658f94 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1808845,15 +1808845,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r6, [pc, #140] @ 6f2768 <__cxa_atexit@plt+0x6e67c4> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f2738 <__cxa_atexit@plt+0x6e6794> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f2740 <__cxa_atexit@plt+0x6e679c> │ │ │ │ @@ -1808989,15 +1808989,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 6f2950 <__cxa_atexit@plt+0x6e69ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1809029,15 +1809029,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r2, #4]! │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r2, #8] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1809107,15 +1809107,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r9, [r3, #-4] │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ mov r6, r3 │ │ │ │ b 6f2b14 <__cxa_atexit@plt+0x6e6b70> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6f2b24 <__cxa_atexit@plt+0x6e6b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1809210,15 +1809210,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r2, {r1, sl} │ │ │ │ sub r2, r6, #3 │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r6, r2 │ │ │ │ b 6f2cb0 <__cxa_atexit@plt+0x6e6d0c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 6f2cc0 <__cxa_atexit@plt+0x6e6d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -1809243,15 +1809243,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6f2d38 <__cxa_atexit@plt+0x6e6d94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r4, ip, lsl #15 │ │ │ │ @ instruction: 0x01658798 │ │ │ │ ldrdeq r8, [r5, #-124]! @ 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1809408,15 +1809408,15 @@ │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r9, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ mov r6, r2 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -1809446,15 +1809446,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r9, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldrdeq r8, [r5, #-68]! @ 0xffffffbc │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -1809529,15 +1809529,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r6, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ mov r8, r2 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ cmp fp, r0 │ │ │ │ bhi 6f3200 <__cxa_atexit@plt+0x6e725c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1809591,15 +1809591,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r6, [pc, #140] @ 6f3310 <__cxa_atexit@plt+0x6e736c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r9 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f32e0 <__cxa_atexit@plt+0x6e733c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f32e8 <__cxa_atexit@plt+0x6e7344> │ │ │ │ @@ -1809735,15 +1809735,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 6f34f8 <__cxa_atexit@plt+0x6e7554> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -1809758,15 +1809758,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 6f3530 <__cxa_atexit@plt+0x6e758c> │ │ │ │ ldr r2, [pc, #32] @ 6f3540 <__cxa_atexit@plt+0x6e759c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 88161c <__cxa_atexit@plt+0x875678> │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r7, [pc, #12] @ 6f3544 <__cxa_atexit@plt+0x6e75a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmpeq r4, r8, lsr #17 │ │ │ │ cmpeq r4, r4, lsl #17 │ │ │ │ @@ -1809835,15 +1809835,15 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmpeq r4, r4, ror #28 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ strheq r7, [r5, #-236]! @ 0xffffff14 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1809913,15 +1809913,15 @@ │ │ │ │ str lr, [r6, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r2} │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -1809953,15 +1809953,15 @@ │ │ │ │ ldr ip, [r5, #-8] │ │ │ │ ldr r0, [pc, #36] @ 6f384c <__cxa_atexit@plt+0x6e78a8> │ │ │ │ stm lr, {r1, r9, fp, ip} │ │ │ │ ldr fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r3, {r0, sl} │ │ │ │ str r2, [r3, #12] │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ cmneq r5, r8, ror #25 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ cmpeq r4, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1810014,15 +1810014,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 6f3944 <__cxa_atexit@plt+0x6e79a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 8880f8 <__cxa_atexit@plt+0x87c154> │ │ │ │ + b 744a2c <__cxa_atexit@plt+0x738a88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq r4, r0, lsl #23 │ │ │ │ cmneq r5, ip, lsl #23 │ │ │ │ ldrdeq r7, [r5, #-176]! @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1810158,15 +1810158,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r8} │ │ │ │ str ip, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ mov r6, lr │ │ │ │ mov r8, sl │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 6f3bac <__cxa_atexit@plt+0x6e7c08> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ @@ -1810208,15 +1810208,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, sl} │ │ │ │ str r0, [r6, #12] │ │ │ │ str ip, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r2, [r6, #28] │ │ │ │ mov r6, r3 │ │ │ │ - b 88169c <__cxa_atexit@plt+0x8756f8> │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r7, [pc, #32] @ 6f3c60 <__cxa_atexit@plt+0x6e7cbc> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -1885992,123329 +1885992,110775 @@ │ │ │ │ bx r0 │ │ │ │ teqeq r9, r6, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73dcc4 <__cxa_atexit@plt+0x731d20> │ │ │ │ - ldr r3, [pc, #120] @ 73dcec <__cxa_atexit@plt+0x731d48> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 73dca0 <__cxa_atexit@plt+0x731cfc> │ │ │ │ + ldr r3, [pc, #60] @ 73dcb0 <__cxa_atexit@plt+0x731d0c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 73dcb4 <__cxa_atexit@plt+0x731d10> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 73dcd4 <__cxa_atexit@plt+0x731d30> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [pc, #84] @ 73dcf4 <__cxa_atexit@plt+0x731d50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73dc90 <__cxa_atexit@plt+0x731cec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 73dcf0 <__cxa_atexit@plt+0x731d4c> │ │ │ │ + ldr r7, [pc, #12] @ 73dcb4 <__cxa_atexit@plt+0x731d10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaltbeq pc, pc, r8, r1 @ │ │ │ │ - cmneq r0, ip, lsr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + smlalbteq pc, pc, ip, r1 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73dd3c <__cxa_atexit@plt+0x731d98> │ │ │ │ - ldr r2, [pc, #44] @ 73dd48 <__cxa_atexit@plt+0x731da4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq sp, [r0, #-224]! @ 0xffffff20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73dde8 <__cxa_atexit@plt+0x731e44> │ │ │ │ - ldr r3, [pc, #164] @ 73de10 <__cxa_atexit@plt+0x731e6c> │ │ │ │ + bhi 73dd20 <__cxa_atexit@plt+0x731d7c> │ │ │ │ + ldr r3, [pc, #60] @ 73dd30 <__cxa_atexit@plt+0x731d8c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 73ddc8 <__cxa_atexit@plt+0x731e24> │ │ │ │ - ldr r3, [pc, #148] @ 73de14 <__cxa_atexit@plt+0x731e70> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 73ddd8 <__cxa_atexit@plt+0x731e34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73ddf8 <__cxa_atexit@plt+0x731e54> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r1, [pc, #104] @ 73de1c <__cxa_atexit@plt+0x731e78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73dd10 <__cxa_atexit@plt+0x731d6c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 73de18 <__cxa_atexit@plt+0x731e74> │ │ │ │ + ldr r7, [pc, #12] @ 73dd34 <__cxa_atexit@plt+0x731d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - smlalbbeq pc, pc, r8, r0 @ │ │ │ │ - cmneq r0, ip, lsl lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmppeq pc, r0, asr r1 @ p-variant is OBSOLETE @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 73de94 <__cxa_atexit@plt+0x731ef0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 73de7c <__cxa_atexit@plt+0x731ed8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73de84 <__cxa_atexit@plt+0x731ee0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 73de98 <__cxa_atexit@plt+0x731ef4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73dda0 <__cxa_atexit@plt+0x731dfc> │ │ │ │ + ldr r3, [pc, #60] @ 73ddb0 <__cxa_atexit@plt+0x731e0c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73dd90 <__cxa_atexit@plt+0x731dec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, r8, ror #26 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 73ddb4 <__cxa_atexit@plt+0x731e10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq pc, [pc, #-4] @ 73ddb8 <__cxa_atexit@plt+0x731e14> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73dedc <__cxa_atexit@plt+0x731f38> │ │ │ │ - ldr r2, [pc, #40] @ 73dee8 <__cxa_atexit@plt+0x731f44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r0, lsl sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73df90 <__cxa_atexit@plt+0x731fec> │ │ │ │ - ldr r3, [pc, #172] @ 73dfb8 <__cxa_atexit@plt+0x732014> │ │ │ │ + bhi 73de20 <__cxa_atexit@plt+0x731e7c> │ │ │ │ + ldr r3, [pc, #60] @ 73de30 <__cxa_atexit@plt+0x731e8c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 73df70 <__cxa_atexit@plt+0x731fcc> │ │ │ │ - ldr r3, [pc, #156] @ 73dfbc <__cxa_atexit@plt+0x732018> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 73df80 <__cxa_atexit@plt+0x731fdc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73dfa0 <__cxa_atexit@plt+0x731ffc> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r1, [r9, #7] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #108] @ 73dfc4 <__cxa_atexit@plt+0x732020> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73de10 <__cxa_atexit@plt+0x731e6c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 73dfc0 <__cxa_atexit@plt+0x73201c> │ │ │ │ + ldr r7, [pc, #12] @ 73de34 <__cxa_atexit@plt+0x731e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - smlaltteq lr, pc, r4, lr @ │ │ │ │ - smceq 3532 @ 0xdcc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + qdaddeq pc, r8, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 73e040 <__cxa_atexit@plt+0x73209c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 73e028 <__cxa_atexit@plt+0x732084> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73e030 <__cxa_atexit@plt+0x73208c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r0, [pc, #48] @ 73e044 <__cxa_atexit@plt+0x7320a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - stmib r6, {r0, r1, r7} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq r0, r0, asr #23 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73dea0 <__cxa_atexit@plt+0x731efc> │ │ │ │ + ldr r3, [pc, #60] @ 73deb0 <__cxa_atexit@plt+0x731f0c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73de90 <__cxa_atexit@plt+0x731eec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 73deb4 <__cxa_atexit@plt+0x731f10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq lr, [pc, #-252] @ 73ddc0 <__cxa_atexit@plt+0x731e1c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73e094 <__cxa_atexit@plt+0x7320f0> │ │ │ │ - ldr lr, [pc, #52] @ 73e0a0 <__cxa_atexit@plt+0x7320fc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73e114 <__cxa_atexit@plt+0x732170> │ │ │ │ - ldr r3, [pc, #120] @ 73e13c <__cxa_atexit@plt+0x732198> │ │ │ │ + bhi 73df18 <__cxa_atexit@plt+0x731f74> │ │ │ │ + ldr r3, [pc, #52] @ 73df28 <__cxa_atexit@plt+0x731f84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 73e104 <__cxa_atexit@plt+0x732160> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 73e124 <__cxa_atexit@plt+0x732180> │ │ │ │ - ldr r7, [pc, #92] @ 73e144 <__cxa_atexit@plt+0x7321a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 73df08 <__cxa_atexit@plt+0x731f64> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 73e140 <__cxa_atexit@plt+0x73219c> │ │ │ │ + ldr r7, [pc, #12] @ 73df2c <__cxa_atexit@plt+0x731f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r8, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73df90 <__cxa_atexit@plt+0x731fec> │ │ │ │ + ldr r3, [pc, #60] @ 73dfa0 <__cxa_atexit@plt+0x731ffc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73df80 <__cxa_atexit@plt+0x731fdc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq pc, r4, ror #26 │ │ │ │ - strdeq sp, [r0, #-160]! @ 0xffffff60 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 73dfa4 <__cxa_atexit@plt+0x732000> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq lr, [pc, #-228] @ 73dec8 <__cxa_atexit@plt+0x731f24> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73e180 <__cxa_atexit@plt+0x7321dc> │ │ │ │ - ldr r2, [pc, #32] @ 73e18c <__cxa_atexit@plt+0x7321e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, ip, ror #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73e22c <__cxa_atexit@plt+0x732288> │ │ │ │ - ldr r3, [pc, #164] @ 73e254 <__cxa_atexit@plt+0x7322b0> │ │ │ │ + bhi 73e008 <__cxa_atexit@plt+0x732064> │ │ │ │ + ldr r3, [pc, #52] @ 73e018 <__cxa_atexit@plt+0x732074> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 73e20c <__cxa_atexit@plt+0x732268> │ │ │ │ - ldr r3, [pc, #148] @ 73e258 <__cxa_atexit@plt+0x7322b4> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73dff8 <__cxa_atexit@plt+0x732054> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 73e01c <__cxa_atexit@plt+0x732078> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq lr, pc, r0, lr @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e0bc <__cxa_atexit@plt+0x732118> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 73e0d8 <__cxa_atexit@plt+0x732134> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73e0dc <__cxa_atexit@plt+0x732138> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73e0c8 <__cxa_atexit@plt+0x732124> │ │ │ │ + ldr r3, [pc, #72] @ 73e0e0 <__cxa_atexit@plt+0x73213c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 73e21c <__cxa_atexit@plt+0x732278> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e0ac <__cxa_atexit@plt+0x732108> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 73e0e4 <__cxa_atexit@plt+0x732140> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, lsr #8 │ │ │ │ + smceq 3392 @ 0xd40 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + smlalbteq lr, pc, r0, sp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e190 <__cxa_atexit@plt+0x7321ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73e23c <__cxa_atexit@plt+0x732298> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r1, [pc, #104] @ 73e260 <__cxa_atexit@plt+0x7322bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73e198 <__cxa_atexit@plt+0x7321f4> │ │ │ │ + ldr r1, [pc, #160] @ 73e1bc <__cxa_atexit@plt+0x732218> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #156] @ 73e1c0 <__cxa_atexit@plt+0x73221c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #136] @ 73e1c4 <__cxa_atexit@plt+0x732220> │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r2, #8] │ │ │ │ + bhi 73e1ac <__cxa_atexit@plt+0x732208> │ │ │ │ + ldr r3, [pc, #100] @ 73e1c8 <__cxa_atexit@plt+0x732224> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e180 <__cxa_atexit@plt+0x7321dc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + b 73e1a0 <__cxa_atexit@plt+0x7321fc> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 73e25c <__cxa_atexit@plt+0x7322b8> │ │ │ │ + ldr r7, [pc, #24] @ 73e1cc <__cxa_atexit@plt+0x732228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq pc, r0, asr ip @ │ │ │ │ - cmneq r0, r4, ror #19 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + smceq 3376 @ 0xd30 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrdeq lr, [pc, #-200] @ 73e10c <__cxa_atexit@plt+0x732168> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 73e2d8 <__cxa_atexit@plt+0x732334> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [pc, #12] @ 73e1ec <__cxa_atexit@plt+0x732248> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 73e2c0 <__cxa_atexit@plt+0x73231c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73e2c8 <__cxa_atexit@plt+0x732324> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + cmneq r0, r4, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 73e2dc <__cxa_atexit@plt+0x732338> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73e254 <__cxa_atexit@plt+0x7322b0> │ │ │ │ + ldr r3, [pc, #64] @ 73e26c <__cxa_atexit@plt+0x7322c8> │ │ │ │ + ldr r2, [pc, #64] @ 73e270 <__cxa_atexit@plt+0x7322cc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 73e274 <__cxa_atexit@plt+0x7322d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, r0, lsr r9 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + cmpeq pc, r8, asr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73e320 <__cxa_atexit@plt+0x73237c> │ │ │ │ - ldr r2, [pc, #40] @ 73e32c <__cxa_atexit@plt+0x732388> │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 73e2d0 <__cxa_atexit@plt+0x73232c> │ │ │ │ + ldr r7, [pc, #64] @ 73e2e8 <__cxa_atexit@plt+0x732344> │ │ │ │ + ldr r2, [pc, #64] @ 73e2ec <__cxa_atexit@plt+0x732348> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 73e2f0 <__cxa_atexit@plt+0x73234c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + smlalbteq lr, pc, ip, fp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73e350 <__cxa_atexit@plt+0x7323ac> │ │ │ │ + ldr lr, [pc, #76] @ 73e368 <__cxa_atexit@plt+0x7323c4> │ │ │ │ + ldr r2, [pc, #76] @ 73e36c <__cxa_atexit@plt+0x7323c8> │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r1, [pc, #64] @ 73e370 <__cxa_atexit@plt+0x7323cc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r7, #4] │ │ │ │ + add lr, r7, #12 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #28] @ 73e374 <__cxa_atexit@plt+0x7323d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrdeq sp, [r0, #-136]! @ 0xffffff78 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + cmneq r0, r4, lsr #17 │ │ │ │ + cmneq r0, r4, lsr #8 │ │ │ │ + cmpeq pc, r0, asr fp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e3e0 <__cxa_atexit@plt+0x73243c> │ │ │ │ + ldr r7, [pc, #104] @ 73e404 <__cxa_atexit@plt+0x732460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73e360 <__cxa_atexit@plt+0x7323bc> │ │ │ │ - ldr r3, [pc, #32] @ 73e370 <__cxa_atexit@plt+0x7323cc> │ │ │ │ + bhi 73e3f4 <__cxa_atexit@plt+0x732450> │ │ │ │ + ldr r3, [pc, #84] @ 73e408 <__cxa_atexit@plt+0x732464> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e3d0 <__cxa_atexit@plt+0x73242c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 73e410 <__cxa_atexit@plt+0x73246c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 73e40c <__cxa_atexit@plt+0x732468> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0x014fea90 │ │ │ │ + smlalbteq lr, pc, r4, sl @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 98c6d8 <__cxa_atexit@plt+0x980734> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e48c <__cxa_atexit@plt+0x7324e8> │ │ │ │ + ldr r2, [pc, #92] @ 73e4a8 <__cxa_atexit@plt+0x732504> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73e498 <__cxa_atexit@plt+0x7324f4> │ │ │ │ + ldr r3, [pc, #68] @ 73e4ac <__cxa_atexit@plt+0x732508> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e47c <__cxa_atexit@plt+0x7324d8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 73e374 <__cxa_atexit@plt+0x7323d0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 73e4b0 <__cxa_atexit@plt+0x73250c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq pc, r0, lsr #22 │ │ │ │ + @ instruction: 0x0160d09c │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + strdeq lr, [pc, #-144] @ 73e428 <__cxa_atexit@plt+0x732484> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73e3b4 <__cxa_atexit@plt+0x732410> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 73e3c0 <__cxa_atexit@plt+0x73241c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73e534 <__cxa_atexit@plt+0x732590> │ │ │ │ + ldr r5, [pc, #144] @ 73e564 <__cxa_atexit@plt+0x7325c0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e540 <__cxa_atexit@plt+0x73259c> │ │ │ │ + ldr r7, [pc, #120] @ 73e568 <__cxa_atexit@plt+0x7325c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73e554 <__cxa_atexit@plt+0x7325b0> │ │ │ │ + ldr r3, [pc, #100] @ 73e56c <__cxa_atexit@plt+0x7325c8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e524 <__cxa_atexit@plt+0x732580> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 73e574 <__cxa_atexit@plt+0x7325d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 73e570 <__cxa_atexit@plt+0x7325cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, asr #31 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + cmpeq pc, r0, lsr r9 @ │ │ │ │ + cmpeq pc, r4, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73e5d8 <__cxa_atexit@plt+0x732634> │ │ │ │ + ldr r3, [pc, #80] @ 73e5f0 <__cxa_atexit@plt+0x73264c> │ │ │ │ + ldr r2, [pc, #80] @ 73e5f4 <__cxa_atexit@plt+0x732650> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 73e5f8 <__cxa_atexit@plt+0x732654> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #28] @ 73e5fc <__cxa_atexit@plt+0x732658> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, ip, lsr r8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 73e430 <__cxa_atexit@plt+0x73248c> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0x0160d19c │ │ │ │ + ldrdeq lr, [pc, #-128] @ 73e584 <__cxa_atexit@plt+0x7325e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73e40c <__cxa_atexit@plt+0x732468> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + bhi 73e658 <__cxa_atexit@plt+0x7326b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73e664 <__cxa_atexit@plt+0x7326c0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ 73e674 <__cxa_atexit@plt+0x7326d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ 73e678 <__cxa_atexit@plt+0x7326d4> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0160ce90 │ │ │ │ + @ instruction: 0x0160ce9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e6f0 <__cxa_atexit@plt+0x73274c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 73e414 <__cxa_atexit@plt+0x732470> │ │ │ │ - add sl, r1, #1 │ │ │ │ + ldr r1, [pc, #104] @ 73e70c <__cxa_atexit@plt+0x732768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73e710 <__cxa_atexit@plt+0x73276c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 73e430 <__cxa_atexit@plt+0x73248c> │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73e6fc <__cxa_atexit@plt+0x732758> │ │ │ │ + ldr r3, [pc, #72] @ 73e714 <__cxa_atexit@plt+0x732770> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e6e0 <__cxa_atexit@plt+0x73273c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0160d09c │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r7, [pc, #20] @ 73e718 <__cxa_atexit@plt+0x732774> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq ip, [r0, #-212]! @ 0xffffff2c │ │ │ │ + cmneq r0, ip, lsr lr │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + smlalbbeq lr, pc, ip, r7 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 73e4f4 <__cxa_atexit@plt+0x732550> │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 73e4d8 <__cxa_atexit@plt+0x732534> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - ldr r3, [pc, #208] @ 73e520 <__cxa_atexit@plt+0x73257c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73e784 <__cxa_atexit@plt+0x7327e0> │ │ │ │ + ldr r7, [pc, #104] @ 73e7a8 <__cxa_atexit@plt+0x732804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73e798 <__cxa_atexit@plt+0x7327f4> │ │ │ │ + ldr r3, [pc, #84] @ 73e7ac <__cxa_atexit@plt+0x732808> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - beq 73e4e8 <__cxa_atexit@plt+0x732544> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73e50c <__cxa_atexit@plt+0x732568> │ │ │ │ - ldr lr, [pc, #168] @ 73e528 <__cxa_atexit@plt+0x732584> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - sub r0, r3, #19 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr ip, [r2, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr lr, [pc, #132] @ 73e52c <__cxa_atexit@plt+0x732588> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ 73e530 <__cxa_atexit@plt+0x73258c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r5, r9, sl} │ │ │ │ - add r5, r6, #24 │ │ │ │ - stm r5, {r0, r1, r7, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e774 <__cxa_atexit@plt+0x7327d0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 73e524 <__cxa_atexit@plt+0x732580> │ │ │ │ + ldr r7, [pc, #40] @ 73e7b4 <__cxa_atexit@plt+0x732810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - smlalbbeq lr, pc, ip, r9 @ │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - ldrdeq sp, [r0, #-12]! │ │ │ │ - cmneq r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldr r7, [pc, #16] @ 73e7b0 <__cxa_atexit@plt+0x73280c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + smlaltteq lr, pc, ip, r6 @ │ │ │ │ + cmpeq pc, r8, lsr #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73e5ac <__cxa_atexit@plt+0x732608> │ │ │ │ - ldr r2, [pc, #96] @ 73e5b8 <__cxa_atexit@plt+0x732614> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #68] @ 73e5bc <__cxa_atexit@plt+0x732618> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r7} │ │ │ │ - ldr sl, [pc, #56] @ 73e5c0 <__cxa_atexit@plt+0x73261c> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + bcc 73e820 <__cxa_atexit@plt+0x73287c> │ │ │ │ + ldr lr, [pc, #80] @ 73e82c <__cxa_atexit@plt+0x732888> │ │ │ │ + ldr r9, [pc, #80] @ 73e830 <__cxa_atexit@plt+0x73288c> │ │ │ │ + ldr r8, [pc, #80] @ 73e834 <__cxa_atexit@plt+0x732890> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - cmneq r0, ip │ │ │ │ - strheq ip, [r0, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + cmneq r0, r4, asr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 73e608 <__cxa_atexit@plt+0x732664> │ │ │ │ - ldr r7, [pc, #52] @ 73e61c <__cxa_atexit@plt+0x732678> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 73e8a0 <__cxa_atexit@plt+0x7328fc> │ │ │ │ + ldr r7, [pc, #104] @ 73e8c4 <__cxa_atexit@plt+0x732920> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 73e5fc <__cxa_atexit@plt+0x732658> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73e62c <__cxa_atexit@plt+0x732688> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73e8b4 <__cxa_atexit@plt+0x732910> │ │ │ │ + ldr r3, [pc, #84] @ 73e8c8 <__cxa_atexit@plt+0x732924> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e890 <__cxa_atexit@plt+0x7328ec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 73e620 <__cxa_atexit@plt+0x73267c> │ │ │ │ + ldr r7, [pc, #40] @ 73e8d0 <__cxa_atexit@plt+0x73292c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - hvceq 65164 @ 0xfe8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #16] @ 73e8cc <__cxa_atexit@plt+0x732928> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + ldrdeq lr, [pc, #-80] @ 73e884 <__cxa_atexit@plt+0x7328e0> │ │ │ │ + cmpeq pc, r0, lsl r6 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr lr, [pc, #428] @ 73e7ec <__cxa_atexit@plt+0x732848> │ │ │ │ - ldr ip, [pc, #428] @ 73e7f0 <__cxa_atexit@plt+0x73284c> │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r9, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 73e6b0 <__cxa_atexit@plt+0x73270c> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 73e718 <__cxa_atexit@plt+0x732774> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 73e72c <__cxa_atexit@plt+0x732788> │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73e7b4 <__cxa_atexit@plt+0x732810> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 73e718 <__cxa_atexit@plt+0x732774> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #336] @ 73e7f8 <__cxa_atexit@plt+0x732854> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - b 73e6dc <__cxa_atexit@plt+0x732738> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73e7a8 <__cxa_atexit@plt+0x732804> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 73e718 <__cxa_atexit@plt+0x732774> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + b 999228 <__cxa_atexit@plt+0x98d284> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 73e790 <__cxa_atexit@plt+0x7327ec> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 73e958 <__cxa_atexit@plt+0x7329b4> │ │ │ │ + ldr r7, [pc, #104] @ 73e97c <__cxa_atexit@plt+0x7329d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73e96c <__cxa_atexit@plt+0x7329c8> │ │ │ │ + ldr r3, [pc, #84] @ 73e980 <__cxa_atexit@plt+0x7329dc> │ │ │ │ tst r8, #3 │ │ │ │ - str ip, [r5] │ │ │ │ - bne 73e650 <__cxa_atexit@plt+0x7326ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e948 <__cxa_atexit@plt+0x7329a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 73e74c <__cxa_atexit@plt+0x7327a8> │ │ │ │ - ldr r8, [r8, #1] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - b 73e430 <__cxa_atexit@plt+0x73248c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73e7dc <__cxa_atexit@plt+0x732838> │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r8, [r8, #5] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #148] @ 73e804 <__cxa_atexit@plt+0x732860> │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ 73e808 <__cxa_atexit@plt+0x732864> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - stmib r3, {r1, r7, r8, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #100] @ 73e7fc <__cxa_atexit@plt+0x732858> │ │ │ │ + ldr r7, [pc, #40] @ 73e988 <__cxa_atexit@plt+0x7329e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 73e7f4 <__cxa_atexit@plt+0x732850> │ │ │ │ + ldr r7, [pc, #16] @ 73e984 <__cxa_atexit@plt+0x7329e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b 73e7bc <__cxa_atexit@plt+0x732818> │ │ │ │ - ldr r7, [pc, #68] @ 73e800 <__cxa_atexit@plt+0x73285c> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + cmpeq pc, r8, lsl r5 @ │ │ │ │ + cmpeq pc, r4, asr r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73ea0c <__cxa_atexit@plt+0x732a68> │ │ │ │ + ldr r5, [pc, #144] @ 73ea3c <__cxa_atexit@plt+0x732a98> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73ea18 <__cxa_atexit@plt+0x732a74> │ │ │ │ + ldr r7, [pc, #120] @ 73ea40 <__cxa_atexit@plt+0x732a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73ea2c <__cxa_atexit@plt+0x732a88> │ │ │ │ + ldr r3, [pc, #100] @ 73ea44 <__cxa_atexit@plt+0x732aa0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73e9fc <__cxa_atexit@plt+0x732a58> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - smlaltteq lr, pc, ip, r6 @ │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - strdeq lr, [pc, #-100] @ 73e7a0 <__cxa_atexit@plt+0x7327fc> │ │ │ │ - ldrdeq lr, [pc, #-108] @ 73e79c <__cxa_atexit@plt+0x7327f8> │ │ │ │ - cmneq r0, r0, lsl lr │ │ │ │ - cmneq r0, r0, asr #27 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 73e878 <__cxa_atexit@plt+0x7328d4> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73e854 <__cxa_atexit@plt+0x7328b0> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 73e85c <__cxa_atexit@plt+0x7328b8> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 73e878 <__cxa_atexit@plt+0x7328d4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, asr ip │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73e908 <__cxa_atexit@plt+0x732964> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 73e8e8 <__cxa_atexit@plt+0x732944> │ │ │ │ - ldr r1, [pc, #168] @ 73e948 <__cxa_atexit@plt+0x7329a4> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 73e928 <__cxa_atexit@plt+0x732984> │ │ │ │ - ldr r1, [pc, #120] @ 73e94c <__cxa_atexit@plt+0x7329a8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 73e8fc <__cxa_atexit@plt+0x732958> │ │ │ │ - mov r5, r2 │ │ │ │ - b 73e62c <__cxa_atexit@plt+0x732688> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 73ea4c <__cxa_atexit@plt+0x732aa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 73e954 <__cxa_atexit@plt+0x7329b0> │ │ │ │ + ldr r7, [pc, #20] @ 73ea48 <__cxa_atexit@plt+0x732aa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 73e950 <__cxa_atexit@plt+0x7329ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + cmneq r0, ip, ror #21 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + cmpeq pc, r8, asr r4 @ │ │ │ │ + @ instruction: 0x014fe498 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73eab0 <__cxa_atexit@plt+0x732b0c> │ │ │ │ + ldr r3, [pc, #80] @ 73eac8 <__cxa_atexit@plt+0x732b24> │ │ │ │ + ldr r2, [pc, #80] @ 73eacc <__cxa_atexit@plt+0x732b28> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 73ead0 <__cxa_atexit@plt+0x732b2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - cmpeq pc, ip, asr r5 @ │ │ │ │ - smlalbbeq lr, pc, r0, r5 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 73e9c4 <__cxa_atexit@plt+0x732a20> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73e9a0 <__cxa_atexit@plt+0x7329fc> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + ldr r7, [pc, #28] @ 73ead4 <__cxa_atexit@plt+0x732b30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmneq r0, r4, asr #25 │ │ │ │ + cmpeq pc, r4, lsl #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73eb4c <__cxa_atexit@plt+0x732ba8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 73e9a8 <__cxa_atexit@plt+0x732a04> │ │ │ │ - add sl, r1, #1 │ │ │ │ + ldr r1, [pc, #104] @ 73eb68 <__cxa_atexit@plt+0x732bc4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73eb6c <__cxa_atexit@plt+0x732bc8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 73e9c4 <__cxa_atexit@plt+0x732a20> │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73eb58 <__cxa_atexit@plt+0x732bb4> │ │ │ │ + ldr r3, [pc, #72] @ 73eb70 <__cxa_atexit@plt+0x732bcc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73eb3c <__cxa_atexit@plt+0x732b98> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, lsl #22 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r7, [pc, #20] @ 73eb74 <__cxa_atexit@plt+0x732bd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0160c998 │ │ │ │ + cmneq r0, r0, ror #19 │ │ │ │ + @ instruction: 0xfffff4f8 │ │ │ │ + cmpeq pc, r0, lsr r3 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73ea54 <__cxa_atexit@plt+0x732ab0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 73ea34 <__cxa_atexit@plt+0x732a90> │ │ │ │ - ldr r1, [pc, #168] @ 73ea94 <__cxa_atexit@plt+0x732af0> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 73ea74 <__cxa_atexit@plt+0x732ad0> │ │ │ │ - ldr r1, [pc, #120] @ 73ea98 <__cxa_atexit@plt+0x732af4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 73ea48 <__cxa_atexit@plt+0x732aa4> │ │ │ │ - mov r5, r2 │ │ │ │ - b 73e62c <__cxa_atexit@plt+0x732688> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73ebdc <__cxa_atexit@plt+0x732c38> │ │ │ │ + ldr r3, [pc, #64] @ 73ebf4 <__cxa_atexit@plt+0x732c50> │ │ │ │ + ldr r2, [pc, #64] @ 73ebf8 <__cxa_atexit@plt+0x732c54> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 73ebfc <__cxa_atexit@plt+0x732c58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + ldrdeq lr, [pc, #-44] @ 73ebd8 <__cxa_atexit@plt+0x732c34> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73ec68 <__cxa_atexit@plt+0x732cc4> │ │ │ │ + ldr r7, [pc, #104] @ 73ec8c <__cxa_atexit@plt+0x732ce8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73ec7c <__cxa_atexit@plt+0x732cd8> │ │ │ │ + ldr r3, [pc, #84] @ 73ec90 <__cxa_atexit@plt+0x732cec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73ec58 <__cxa_atexit@plt+0x732cb4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 73eaa0 <__cxa_atexit@plt+0x732afc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 73ec98 <__cxa_atexit@plt+0x732cf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 73ea9c <__cxa_atexit@plt+0x732af8> │ │ │ │ + ldr r7, [pc, #16] @ 73ec94 <__cxa_atexit@plt+0x732cf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffff36c │ │ │ │ + cmpeq pc, r8, lsl #4 │ │ │ │ + cmpeq pc, r4, asr r2 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - cmpeq pc, r0, lsl r4 @ │ │ │ │ - cmpeq pc, r8, lsr r4 @ │ │ │ │ + b 9a89f8 <__cxa_atexit@plt+0x99ca54> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 73eb34 <__cxa_atexit@plt+0x732b90> │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #128] @ 73eb4c <__cxa_atexit@plt+0x732ba8> │ │ │ │ - ldr r8, [pc, #128] @ 73eb50 <__cxa_atexit@plt+0x732bac> │ │ │ │ - mov r3, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - ldr lr, [pc, #92] @ 73eb54 <__cxa_atexit@plt+0x732bb0> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r2, r6, #23 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 73eb18 <__cxa_atexit@plt+0x732b74> │ │ │ │ - ldr r0, [pc, #72] @ 73eb5c <__cxa_atexit@plt+0x732bb8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 73eb20 <__cxa_atexit@plt+0x732b7c> │ │ │ │ - ldr r0, [pc, #56] @ 73eb58 <__cxa_atexit@plt+0x732bb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r0, [r1, #32] │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ - str lr, [r1, #40] @ 0x28 │ │ │ │ - bx r3 │ │ │ │ - ldr r7, [pc, #36] @ 73eb60 <__cxa_atexit@plt+0x732bbc> │ │ │ │ + bcc 73ed08 <__cxa_atexit@plt+0x732d64> │ │ │ │ + ldr r7, [pc, #64] @ 73ed20 <__cxa_atexit@plt+0x732d7c> │ │ │ │ + ldr r2, [pc, #64] @ 73ed24 <__cxa_atexit@plt+0x732d80> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 73ed28 <__cxa_atexit@plt+0x732d84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - teqpeq r8, sp, ror #18 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq pc, ip, asr r3 @ │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + strheq lr, [pc, #-16] @ 73ed20 <__cxa_atexit@plt+0x732d7c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 73ebd4 <__cxa_atexit@plt+0x732c30> │ │ │ │ - ldr r3, [pc, #124] @ 73ebfc <__cxa_atexit@plt+0x732c58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bhi 73edac <__cxa_atexit@plt+0x732e08> │ │ │ │ + ldr r5, [pc, #144] @ 73eddc <__cxa_atexit@plt+0x732e38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73ebdc <__cxa_atexit@plt+0x732c38> │ │ │ │ - ldr r7, [pc, #100] @ 73ec00 <__cxa_atexit@plt+0x732c5c> │ │ │ │ - ldr r2, [pc, #100] @ 73ec04 <__cxa_atexit@plt+0x732c60> │ │ │ │ - tst r8, #3 │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73edb8 <__cxa_atexit@plt+0x732e14> │ │ │ │ + ldr r7, [pc, #120] @ 73ede0 <__cxa_atexit@plt+0x732e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - beq 73ebc4 <__cxa_atexit@plt+0x732c20> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 73e62c <__cxa_atexit@plt+0x732688> │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73edcc <__cxa_atexit@plt+0x732e28> │ │ │ │ + ldr r3, [pc, #100] @ 73ede4 <__cxa_atexit@plt+0x732e40> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73ed9c <__cxa_atexit@plt+0x732df8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 73ec08 <__cxa_atexit@plt+0x732c64> │ │ │ │ - ldr r5, [pc, #36] @ 73ec0c <__cxa_atexit@plt+0x732c68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r7, [pc, #44] @ 73edec <__cxa_atexit@plt+0x732e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, lsl r9 │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - cmneq r0, r0, lsl r9 │ │ │ │ - smlaltbeq lr, pc, ip, r2 @ │ │ │ │ - cmneq r0, ip, asr #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 73ec7c <__cxa_atexit@plt+0x732cd8> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [pc, #76] @ 73ec84 <__cxa_atexit@plt+0x732ce0> │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 73ec6c <__cxa_atexit@plt+0x732cc8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - mov r9, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 188b31c <__cxa_atexit@plt+0x187f378> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r3, [r5] │ │ │ │ - b 188b31c <__cxa_atexit@plt+0x187f378> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73ecf4 <__cxa_atexit@plt+0x732d50> │ │ │ │ - ldr r2, [pc, #52] @ 73ed08 <__cxa_atexit@plt+0x732d64> │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73ed58 <__cxa_atexit@plt+0x732db4> │ │ │ │ - ldr r2, [pc, #52] @ 73ed6c <__cxa_atexit@plt+0x732dc8> │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 73ede8 <__cxa_atexit@plt+0x732e44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ + cmneq r0, ip, asr #14 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffff228 │ │ │ │ + strheq lr, [pc, #-8] @ 73ede8 <__cxa_atexit@plt+0x732e44> │ │ │ │ + cmpeq pc, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 73edb4 <__cxa_atexit@plt+0x732e10> │ │ │ │ - ldr r2, [pc, #44] @ 73edc4 <__cxa_atexit@plt+0x732e20> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bcc 73ee50 <__cxa_atexit@plt+0x732eac> │ │ │ │ + ldr r3, [pc, #80] @ 73ee68 <__cxa_atexit@plt+0x732ec4> │ │ │ │ + ldr r2, [pc, #80] @ 73ee6c <__cxa_atexit@plt+0x732ec8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 73ee70 <__cxa_atexit@plt+0x732ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 73ee74 <__cxa_atexit@plt+0x732ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmneq r0, r4, lsr #18 │ │ │ │ + hvceq 65024 @ 0xfe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73ee48 <__cxa_atexit@plt+0x732ea4> │ │ │ │ - ldr r0, [pc, #140] @ 73ee78 <__cxa_atexit@plt+0x732ed4> │ │ │ │ - sub sl, r3, #6 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r1, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73eeec <__cxa_atexit@plt+0x732f48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 73ef08 <__cxa_atexit@plt+0x732f64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73ef0c <__cxa_atexit@plt+0x732f68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr lr, [r2, #12] │ │ │ │ - ldr r2, [pc, #116] @ 73ee7c <__cxa_atexit@plt+0x732ed8> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - bcc 73ee60 <__cxa_atexit@plt+0x732ebc> │ │ │ │ - ldr r2, [pc, #92] @ 73ee80 <__cxa_atexit@plt+0x732edc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73eef8 <__cxa_atexit@plt+0x732f54> │ │ │ │ + ldr r3, [pc, #72] @ 73ef10 <__cxa_atexit@plt+0x732f6c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73eedc <__cxa_atexit@plt+0x732f38> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r0, #-116]! @ 0xffffff8c │ │ │ │ - smceq 3192 @ 0xc78 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73eee0 <__cxa_atexit@plt+0x732f3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73eeec <__cxa_atexit@plt+0x732f48> │ │ │ │ - ldr r2, [pc, #72] @ 73eefc <__cxa_atexit@plt+0x732f58> │ │ │ │ - ldr r1, [pc, #72] @ 73ef00 <__cxa_atexit@plt+0x732f5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 73ef14 <__cxa_atexit@plt+0x732f70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - ldrdeq ip, [r0, #-92]! @ 0xffffffa4 │ │ │ │ + strdeq ip, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + cmneq r0, r0, asr #12 │ │ │ │ + @ instruction: 0xfffff158 │ │ │ │ + @ instruction: 0x014fdf90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73ef70 <__cxa_atexit@plt+0x732fcc> │ │ │ │ - ldr lr, [pc, #84] @ 73ef80 <__cxa_atexit@plt+0x732fdc> │ │ │ │ - ldr r1, [pc, #84] @ 73ef84 <__cxa_atexit@plt+0x732fe0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #60] @ 73ef88 <__cxa_atexit@plt+0x732fe4> │ │ │ │ - add r1, r1, #1 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73ef7c <__cxa_atexit@plt+0x732fd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73ef88 <__cxa_atexit@plt+0x732fe4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 73ef98 <__cxa_atexit@plt+0x732ff4> │ │ │ │ + sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ + ldr r0, [pc, #60] @ 73ef9c <__cxa_atexit@plt+0x732ff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - strheq ip, [r0, #-108]! @ 0xffffff94 │ │ │ │ - cmneq r0, r4, lsr r6 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73f020 <__cxa_atexit@plt+0x73307c> │ │ │ │ - ldr r7, [pc, #128] @ 73f040 <__cxa_atexit@plt+0x73309c> │ │ │ │ - ldr r2, [pc, #128] @ 73f044 <__cxa_atexit@plt+0x7330a0> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - mov r3, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r1, r2, r8, r9} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - ldr lr, [pc, #96] @ 73f048 <__cxa_atexit@plt+0x7330a4> │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r2, r6, #23 │ │ │ │ + cmneq r0, r4, ror #11 │ │ │ │ + cmneq r0, r8, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73f00c <__cxa_atexit@plt+0x733068> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73f018 <__cxa_atexit@plt+0x733074> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 73f028 <__cxa_atexit@plt+0x733084> │ │ │ │ + ldr sl, [pc, #76] @ 73f02c <__cxa_atexit@plt+0x733088> │ │ │ │ + sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - cmp sl, #10 │ │ │ │ - ble 73f004 <__cxa_atexit@plt+0x733060> │ │ │ │ - ldr r1, [pc, #80] @ 73f050 <__cxa_atexit@plt+0x7330ac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 73f00c <__cxa_atexit@plt+0x733068> │ │ │ │ - ldr r1, [pc, #64] @ 73f04c <__cxa_atexit@plt+0x7330a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - str r2, [r0, #36] @ 0x24 │ │ │ │ - str lr, [r0, #40] @ 0x28 │ │ │ │ - bx r3 │ │ │ │ - ldr r7, [pc, #44] @ 73f054 <__cxa_atexit@plt+0x7330b0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - teqpeq r8, r1, lsl #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - hvceq 64992 @ 0xfde0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + cmneq r0, ip, asr #10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 73f0c4 <__cxa_atexit@plt+0x733120> │ │ │ │ - ldr r7, [pc, #92] @ 73f0d8 <__cxa_atexit@plt+0x733134> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 73f098 <__cxa_atexit@plt+0x7330f4> │ │ │ │ + ldr r7, [pc, #104] @ 73f0bc <__cxa_atexit@plt+0x733118> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ - beq 73f0ac <__cxa_atexit@plt+0x733108> │ │ │ │ - ldr r7, [pc, #76] @ 73f0dc <__cxa_atexit@plt+0x733138> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f0ac <__cxa_atexit@plt+0x733108> │ │ │ │ + ldr r3, [pc, #84] @ 73f0c0 <__cxa_atexit@plt+0x73311c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 73f0b8 <__cxa_atexit@plt+0x733114> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73f124 <__cxa_atexit@plt+0x733180> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f088 <__cxa_atexit@plt+0x7330e4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 73f0e0 <__cxa_atexit@plt+0x73313c> │ │ │ │ + ldr r7, [pc, #40] @ 73f0c8 <__cxa_atexit@plt+0x733124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq sp, [pc, #-208] @ 73f018 <__cxa_atexit@plt+0x733074> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 73f118 <__cxa_atexit@plt+0x733174> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 73f110 <__cxa_atexit@plt+0x73316c> │ │ │ │ - b 73f124 <__cxa_atexit@plt+0x733180> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ 73f1fc <__cxa_atexit@plt+0x733258> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 73f1b0 <__cxa_atexit@plt+0x73320c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73f1d8 <__cxa_atexit@plt+0x733234> │ │ │ │ - ldr r8, [pc, #160] @ 73f200 <__cxa_atexit@plt+0x73325c> │ │ │ │ - ldr lr, [pc, #160] @ 73f204 <__cxa_atexit@plt+0x733260> │ │ │ │ - mov r0, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r0, #16] │ │ │ │ - str r7, [r0, #20] │ │ │ │ - str r1, [r0, #8] │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - ldr lr, [pc, #120] @ 73f208 <__cxa_atexit@plt+0x733264> │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - sub r2, r3, #23 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 73f1b8 <__cxa_atexit@plt+0x733214> │ │ │ │ - ldr r0, [pc, #100] @ 73f210 <__cxa_atexit@plt+0x73326c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 73f1c0 <__cxa_atexit@plt+0x73321c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 73f20c <__cxa_atexit@plt+0x733268> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [pc, #52] @ 73f214 <__cxa_atexit@plt+0x733270> │ │ │ │ + ldr r7, [pc, #16] @ 73f0c4 <__cxa_atexit@plt+0x733120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r2, r7, r9} │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - teqpeq r8, r5 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - strheq sp, [pc, #-196] @ 73f158 <__cxa_atexit@plt+0x7331b4> │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffef3c │ │ │ │ + ldrdeq sp, [pc, #-216] @ 73eff4 <__cxa_atexit@plt+0x733050> │ │ │ │ + cmpeq pc, ip, lsr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 73f2b0 <__cxa_atexit@plt+0x73330c> │ │ │ │ - ldr r8, [pc, #140] @ 73f2d0 <__cxa_atexit@plt+0x73332c> │ │ │ │ - ldr lr, [pc, #140] @ 73f2d4 <__cxa_atexit@plt+0x733330> │ │ │ │ - mov r3, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 73f124 <__cxa_atexit@plt+0x733180> │ │ │ │ + ldr r2, [pc, #64] @ 73f130 <__cxa_atexit@plt+0x73318c> │ │ │ │ + ldr lr, [pc, #64] @ 73f134 <__cxa_atexit@plt+0x733190> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - ldr lr, [pc, #100] @ 73f2d8 <__cxa_atexit@plt+0x733334> │ │ │ │ - add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ - sub r1, r6, #23 │ │ │ │ add lr, pc, lr │ │ │ │ - cmp r9, #10 │ │ │ │ - ble 73f294 <__cxa_atexit@plt+0x7332f0> │ │ │ │ - ldr r0, [pc, #80] @ 73f2e0 <__cxa_atexit@plt+0x73333c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 73f29c <__cxa_atexit@plt+0x7332f8> │ │ │ │ - ldr r0, [pc, #64] @ 73f2dc <__cxa_atexit@plt+0x733338> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r0, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str lr, [r2, #40] @ 0x28 │ │ │ │ - bx r3 │ │ │ │ - ldr r3, [pc, #44] @ 73f2e4 <__cxa_atexit@plt+0x733340> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r7, r9} │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - teqpeq r8, r1 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - ldrdeq sp, [pc, #-188] @ 73f230 <__cxa_atexit@plt+0x73328c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73f3d8 <__cxa_atexit@plt+0x733434> │ │ │ │ - ldr r7, [pc, #268] @ 73f414 <__cxa_atexit@plt+0x733470> │ │ │ │ - mov r2, r5 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f1a0 <__cxa_atexit@plt+0x7331fc> │ │ │ │ + ldr r7, [pc, #104] @ 73f1c4 <__cxa_atexit@plt+0x733220> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f1b4 <__cxa_atexit@plt+0x733210> │ │ │ │ + ldr r3, [pc, #84] @ 73f1c8 <__cxa_atexit@plt+0x733224> │ │ │ │ tst r8, #3 │ │ │ │ - str r9, [r2, #-8]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f190 <__cxa_atexit@plt+0x7331ec> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 73f1d0 <__cxa_atexit@plt+0x73322c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq 73f3b8 <__cxa_atexit@plt+0x733414> │ │ │ │ - ldr r7, [pc, #240] @ 73f418 <__cxa_atexit@plt+0x733474> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 73f1cc <__cxa_atexit@plt+0x733228> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 73f3c8 <__cxa_atexit@plt+0x733424> │ │ │ │ - ldr r7, [pc, #220] @ 73f41c <__cxa_atexit@plt+0x733478> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #216] @ 73f420 <__cxa_atexit@plt+0x73347c> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 73f3e8 <__cxa_atexit@plt+0x733444> │ │ │ │ - ldr r7, [pc, #192] @ 73f42c <__cxa_atexit@plt+0x733488> │ │ │ │ - ldr r5, [pc, #192] @ 73f430 <__cxa_atexit@plt+0x73348c> │ │ │ │ - ldr r1, [pc, #192] @ 73f434 <__cxa_atexit@plt+0x733490> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffee34 │ │ │ │ + ldrdeq sp, [pc, #-192] @ 73f114 <__cxa_atexit@plt+0x733170> │ │ │ │ + cmpeq pc, r8, lsr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9c9dc8 <__cxa_atexit@plt+0x9bde24> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f258 <__cxa_atexit@plt+0x7332b4> │ │ │ │ + ldr r7, [pc, #104] @ 73f27c <__cxa_atexit@plt+0x7332d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #188] @ 73f438 <__cxa_atexit@plt+0x733494> │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r5, [r6, #36] @ 0x24 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - add lr, r6, #12 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - b 1a9eabc <__cxa_atexit@plt+0x1a92b18> │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f26c <__cxa_atexit@plt+0x7332c8> │ │ │ │ + ldr r3, [pc, #84] @ 73f280 <__cxa_atexit@plt+0x7332dc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f248 <__cxa_atexit@plt+0x7332a4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 73f288 <__cxa_atexit@plt+0x7332e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 73f284 <__cxa_atexit@plt+0x7332e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffffed7c │ │ │ │ + cmpeq pc, r8, lsl ip @ │ │ │ │ + cmpeq pc, ip, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73f30c <__cxa_atexit@plt+0x733368> │ │ │ │ + ldr r5, [pc, #144] @ 73f33c <__cxa_atexit@plt+0x733398> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f318 <__cxa_atexit@plt+0x733374> │ │ │ │ + ldr r7, [pc, #120] @ 73f340 <__cxa_atexit@plt+0x73339c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f32c <__cxa_atexit@plt+0x733388> │ │ │ │ + ldr r3, [pc, #100] @ 73f344 <__cxa_atexit@plt+0x7333a0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f2fc <__cxa_atexit@plt+0x733358> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 73f428 <__cxa_atexit@plt+0x733484> │ │ │ │ + ldr r7, [pc, #44] @ 73f34c <__cxa_atexit@plt+0x7333a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 73f424 <__cxa_atexit@plt+0x733480> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #20] @ 73f348 <__cxa_atexit@plt+0x7333a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - smceq 3096 @ 0xc18 │ │ │ │ - @ instruction: 0x0160c19c │ │ │ │ - @ instruction: 0x014fda98 │ │ │ │ - smlalbteq sp, pc, r4, sl @ │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - ldrsheq pc, [r8, -r1]! @ │ │ │ │ - @ instruction: 0xfffff9f4 │ │ │ │ - @ instruction: 0xfffff900 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #224] @ 73f52c <__cxa_atexit@plt+0x733588> │ │ │ │ - mov lr, r7 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - beq 73f4ec <__cxa_atexit@plt+0x733548> │ │ │ │ - ldr r1, [pc, #192] @ 73f530 <__cxa_atexit@plt+0x73358c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r1, [pc, #184] @ 73f534 <__cxa_atexit@plt+0x733590> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ + cmneq r0, ip, ror #3 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffecc8 │ │ │ │ + cmpeq pc, r8, asr fp @ │ │ │ │ + strheq sp, [pc, #-176] @ 73f2a4 <__cxa_atexit@plt+0x733300> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r1 │ │ │ │ - str r0, [r2] │ │ │ │ - bcc 73f4f8 <__cxa_atexit@plt+0x733554> │ │ │ │ - ldr r2, [pc, #152] @ 73f53c <__cxa_atexit@plt+0x733598> │ │ │ │ - ldr r8, [pc, #152] @ 73f540 <__cxa_atexit@plt+0x73359c> │ │ │ │ - ldr r9, [pc, #152] @ 73f544 <__cxa_atexit@plt+0x7335a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, #148] @ 73f548 <__cxa_atexit@plt+0x7335a4> │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r2, r1, #23 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add sl, r6, #8 │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73f3b0 <__cxa_atexit@plt+0x73340c> │ │ │ │ + ldr r3, [pc, #80] @ 73f3c8 <__cxa_atexit@plt+0x733424> │ │ │ │ + ldr r2, [pc, #80] @ 73f3cc <__cxa_atexit@plt+0x733428> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm sl, {r0, r3, lr} │ │ │ │ - b 1a9eabc <__cxa_atexit@plt+0x1a92b18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #56] @ 73f538 <__cxa_atexit@plt+0x733594> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str lr, [r2, #-12]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r6, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r6, [r2, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r3 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - smceq 3080 @ 0xc08 │ │ │ │ - cmneq r0, ip, lsr r0 │ │ │ │ - smlalbbeq sp, pc, ip, r9 @ │ │ │ │ - @ instruction: 0xfffff6bc │ │ │ │ - teqeq r8, r9 @ │ │ │ │ - @ instruction: 0xfffff8bc │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #176] @ 73f610 <__cxa_atexit@plt+0x73366c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r6, [r2, #8] │ │ │ │ - ldr lr, [r5, #4]! │ │ │ │ - ldr r6, [pc, #148] @ 73f614 <__cxa_atexit@plt+0x733670> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r0, [r2] │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 73f5e0 <__cxa_atexit@plt+0x73363c> │ │ │ │ - ldr r1, [pc, #124] @ 73f618 <__cxa_atexit@plt+0x733674> │ │ │ │ - ldr r8, [pc, #124] @ 73f61c <__cxa_atexit@plt+0x733678> │ │ │ │ - ldr r9, [pc, #124] @ 73f620 <__cxa_atexit@plt+0x73367c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, #120] @ 73f624 <__cxa_atexit@plt+0x733680> │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add sl, r3, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r1, r6, #23 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 73f3d0 <__cxa_atexit@plt+0x73342c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm sl, {r0, r2, lr} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - b 1a9eabc <__cxa_atexit@plt+0x1a92b18> │ │ │ │ - ldr r3, [pc, #64] @ 73f628 <__cxa_atexit@plt+0x733684> │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - str lr, [r2, #-12]! │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 73f3d4 <__cxa_atexit@plt+0x733430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r5, [r2, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, asr pc │ │ │ │ - cmneq r0, r8, ror #30 │ │ │ │ - @ instruction: 0xfffff5c4 │ │ │ │ - teqeq r8, r1, asr #29 │ │ │ │ - @ instruction: 0xfffff7c4 │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - smlaltbeq sp, pc, r4, r8 @ │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmneq r0, r4, asr #7 │ │ │ │ + cmpeq pc, ip, lsl fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73f408 <__cxa_atexit@plt+0x733464> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 73f410 <__cxa_atexit@plt+0x73346c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r2, r5, #12 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 73f6fc <__cxa_atexit@plt+0x733758> │ │ │ │ - ldr r1, [pc, #232] @ 73f734 <__cxa_atexit@plt+0x733790> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - stmdb r5, {r1, r7, r8} │ │ │ │ - beq 73f6e0 <__cxa_atexit@plt+0x73373c> │ │ │ │ - ldr r1, [pc, #208] @ 73f738 <__cxa_atexit@plt+0x733794> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq 73f6f0 <__cxa_atexit@plt+0x73374c> │ │ │ │ + bhi 73f478 <__cxa_atexit@plt+0x7334d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 73f704 <__cxa_atexit@plt+0x733760> │ │ │ │ - ldr r1, [pc, #176] @ 73f740 <__cxa_atexit@plt+0x73379c> │ │ │ │ - ldr lr, [pc, #176] @ 73f744 <__cxa_atexit@plt+0x7337a0> │ │ │ │ - ldr r9, [pc, #176] @ 73f748 <__cxa_atexit@plt+0x7337a4> │ │ │ │ - ldr sl, [pc, #176] @ 73f74c <__cxa_atexit@plt+0x7337a8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r2, #23 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73f484 <__cxa_atexit@plt+0x7334e0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 73f494 <__cxa_atexit@plt+0x7334f0> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ 73f498 <__cxa_atexit@plt+0x7334f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #48] @ 73f73c <__cxa_atexit@plt+0x733798> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - smlalbbeq sp, pc, r0, r7 @ │ │ │ │ - @ instruction: 0xfffff4cc │ │ │ │ - teqeq r8, r9, asr #27 │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0xfffff600 │ │ │ │ + cmneq r0, r8, ror #1 │ │ │ │ + cmneq r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #176] @ 73f814 <__cxa_atexit@plt+0x733870> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r2, #3 │ │ │ │ - stm r5, {r6, r7} │ │ │ │ - beq 73f7d8 <__cxa_atexit@plt+0x733834> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 73f7e8 <__cxa_atexit@plt+0x733844> │ │ │ │ - ldr r1, [pc, #144] @ 73f81c <__cxa_atexit@plt+0x733878> │ │ │ │ - ldr lr, [pc, #144] @ 73f820 <__cxa_atexit@plt+0x73387c> │ │ │ │ - ldr r8, [pc, #144] @ 73f824 <__cxa_atexit@plt+0x733880> │ │ │ │ - ldr r9, [pc, #144] @ 73f828 <__cxa_atexit@plt+0x733884> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - stm r1, {r2, r3, r8} │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f510 <__cxa_atexit@plt+0x73356c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 73f52c <__cxa_atexit@plt+0x733588> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73f530 <__cxa_atexit@plt+0x73358c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73f51c <__cxa_atexit@plt+0x733578> │ │ │ │ + ldr r3, [pc, #72] @ 73f534 <__cxa_atexit@plt+0x733590> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f500 <__cxa_atexit@plt+0x73355c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 73f818 <__cxa_atexit@plt+0x733874> │ │ │ │ + ldr r7, [pc, #20] @ 73f538 <__cxa_atexit@plt+0x733594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - smlaltbeq sp, pc, r8, r6 @ │ │ │ │ - @ instruction: 0xfffff3cc │ │ │ │ - teqeq r8, r9 @ │ │ │ │ - @ instruction: 0xfffff5c8 │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldrdeq fp, [r0, #-244]! @ 0xffffff0c │ │ │ │ + cmneq r0, ip, lsl r0 │ │ │ │ + @ instruction: 0xffffeb34 │ │ │ │ + cmpeq pc, ip, ror #18 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 73f8a0 <__cxa_atexit@plt+0x7338fc> │ │ │ │ - ldr r1, [pc, #120] @ 73f8cc <__cxa_atexit@plt+0x733928> │ │ │ │ - ldr lr, [pc, #120] @ 73f8d0 <__cxa_atexit@plt+0x73392c> │ │ │ │ - ldr r8, [pc, #120] @ 73f8d4 <__cxa_atexit@plt+0x733930> │ │ │ │ - ldr r9, [pc, #120] @ 73f8d8 <__cxa_atexit@plt+0x733934> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f5cc <__cxa_atexit@plt+0x733628> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 73f5d4 <__cxa_atexit@plt+0x733630> │ │ │ │ + ldr r7, [pc, #144] @ 73f604 <__cxa_atexit@plt+0x733660> │ │ │ │ + ldr r1, [pc, #144] @ 73f608 <__cxa_atexit@plt+0x733664> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #23 │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r1, r9, sl} │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 73f8dc <__cxa_atexit@plt+0x733938> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 73f5f0 <__cxa_atexit@plt+0x73364c> │ │ │ │ + ldr r3, [pc, #108] @ 73f60c <__cxa_atexit@plt+0x733668> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f5bc <__cxa_atexit@plt+0x733618> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 73f5dc <__cxa_atexit@plt+0x733638> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #48] @ 73f614 <__cxa_atexit@plt+0x733670> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff304 │ │ │ │ - teqeq r8, r1 @ │ │ │ │ - @ instruction: 0xfffff508 │ │ │ │ - @ instruction: 0xfffff438 │ │ │ │ - smlaltteq sp, pc, r8, r5 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #24] @ 73f610 <__cxa_atexit@plt+0x73366c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffea08 │ │ │ │ + @ instruction: 0x014fd890 │ │ │ │ + strdeq sp, [pc, #-132] @ 73f598 <__cxa_atexit@plt+0x7335f4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73f920 <__cxa_atexit@plt+0x73397c> │ │ │ │ - ldr r1, [pc, #48] @ 73f938 <__cxa_atexit@plt+0x733994> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - mov r9, sl │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #20] @ 73f93c <__cxa_atexit@plt+0x733998> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 73f680 <__cxa_atexit@plt+0x7336dc> │ │ │ │ + ldr r9, [pc, #80] @ 73f68c <__cxa_atexit@plt+0x7336e8> │ │ │ │ + ldr r8, [pc, #80] @ 73f690 <__cxa_atexit@plt+0x7336ec> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 73f694 <__cxa_atexit@plt+0x7336f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + mov r8, r7 │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - hvceq 64860 @ 0xfd5c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + cmneq r0, r4, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 73f99c <__cxa_atexit@plt+0x7339f8> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r3, [r1] │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 73f9ac <__cxa_atexit@plt+0x733a08> │ │ │ │ - ldr r1, [pc, #76] @ 73f9d0 <__cxa_atexit@plt+0x733a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r8, r9} │ │ │ │ - mov r9, sl │ │ │ │ - sub r8, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f700 <__cxa_atexit@plt+0x73375c> │ │ │ │ + ldr r7, [pc, #108] @ 73f728 <__cxa_atexit@plt+0x733784> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f714 <__cxa_atexit@plt+0x733770> │ │ │ │ + ldr r3, [pc, #88] @ 73f72c <__cxa_atexit@plt+0x733788> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f6f0 <__cxa_atexit@plt+0x73374c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 73f734 <__cxa_atexit@plt+0x733790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 73f9cc <__cxa_atexit@plt+0x733a28> │ │ │ │ + ldr r7, [pc, #20] @ 73f730 <__cxa_atexit@plt+0x73378c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - smlaltteq sp, pc, ip, r4 @ │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe8d4 │ │ │ │ + cmpeq pc, ip, ror #14 │ │ │ │ + ldrdeq sp, [pc, #-116] @ 73f6c8 <__cxa_atexit@plt+0x733724> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 9e5cf8 <__cxa_atexit@plt+0x9d9d54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 73f2f4 <__cxa_atexit@plt+0x733350> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 73f548 <__cxa_atexit@plt+0x7335a4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73f7f4 <__cxa_atexit@plt+0x733850> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ 73f828 <__cxa_atexit@plt+0x733884> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 73fa24 <__cxa_atexit@plt+0x733a80> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 73f064 <__cxa_atexit@plt+0x7330c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 73f800 <__cxa_atexit@plt+0x73385c> │ │ │ │ + ldr r7, [pc, #128] @ 73f82c <__cxa_atexit@plt+0x733888> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73f814 <__cxa_atexit@plt+0x733870> │ │ │ │ + ldr r3, [pc, #104] @ 73f830 <__cxa_atexit@plt+0x73388c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f7e4 <__cxa_atexit@plt+0x733840> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 73f838 <__cxa_atexit@plt+0x733894> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 73f834 <__cxa_atexit@plt+0x733890> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsl #26 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffe7e0 │ │ │ │ + cmpeq pc, ip, ror #12 │ │ │ │ + ldrdeq sp, [pc, #-100] @ 73f7dc <__cxa_atexit@plt+0x733838> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 73fabc <__cxa_atexit@plt+0x733b18> │ │ │ │ - ldr sl, [pc, #120] @ 73fad4 <__cxa_atexit@plt+0x733b30> │ │ │ │ - ldr ip, [pc, #120] @ 73fad8 <__cxa_atexit@plt+0x733b34> │ │ │ │ - ldr r1, [pc, #120] @ 73fadc <__cxa_atexit@plt+0x733b38> │ │ │ │ - sub lr, r6, #22 │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r3, r6, #46 @ 0x2e │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - str lr, [r7, #44] @ 0x2c │ │ │ │ - add lr, r7, #8 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r7, #36] @ 0x24 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ - str r3, [r7, #52] @ 0x34 │ │ │ │ - str ip, [r7, #4] │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r9, [r7, #24] │ │ │ │ + bcc 73f8a0 <__cxa_atexit@plt+0x7338fc> │ │ │ │ + ldr r3, [pc, #84] @ 73f8b8 <__cxa_atexit@plt+0x733914> │ │ │ │ + ldr r2, [pc, #84] @ 73f8bc <__cxa_atexit@plt+0x733918> │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 73fae0 <__cxa_atexit@plt+0x733b3c> │ │ │ │ - str r8, [r7, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 73f8c0 <__cxa_atexit@plt+0x73391c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 73fae4 <__cxa_atexit@plt+0x733b40> │ │ │ │ + ldr r7, [pc, #28] @ 73f8c4 <__cxa_atexit@plt+0x733920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmneq r0, ip, lsl #26 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - smlaltteq sp, pc, r4, r3 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 73fb54 <__cxa_atexit@plt+0x733bb0> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73fb30 <__cxa_atexit@plt+0x733b8c> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + ldrdeq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + cmpeq pc, r8, lsr r6 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73f93c <__cxa_atexit@plt+0x733998> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 73fb38 <__cxa_atexit@plt+0x733b94> │ │ │ │ - add sl, r1, #1 │ │ │ │ + ldr r1, [pc, #104] @ 73f958 <__cxa_atexit@plt+0x7339b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73f95c <__cxa_atexit@plt+0x7339b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 73fb54 <__cxa_atexit@plt+0x733bb0> │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73f948 <__cxa_atexit@plt+0x7339a4> │ │ │ │ + ldr r3, [pc, #72] @ 73f960 <__cxa_atexit@plt+0x7339bc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73f92c <__cxa_atexit@plt+0x733988> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smceq 2968 @ 0xb98 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ + ldr r7, [pc, #20] @ 73f964 <__cxa_atexit@plt+0x7339c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, lsr #23 │ │ │ │ + strdeq fp, [r0, #-176]! @ 0xffffff50 │ │ │ │ + @ instruction: 0xffffe708 │ │ │ │ + cmpeq pc, r0, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 73fc18 <__cxa_atexit@plt+0x733c74> │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 73fbfc <__cxa_atexit@plt+0x733c58> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - ldr r3, [pc, #208] @ 73fc44 <__cxa_atexit@plt+0x733ca0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - beq 73fc0c <__cxa_atexit@plt+0x733c68> │ │ │ │ + bhi 73f9cc <__cxa_atexit@plt+0x733a28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 73fc30 <__cxa_atexit@plt+0x733c8c> │ │ │ │ - ldr lr, [pc, #168] @ 73fc4c <__cxa_atexit@plt+0x733ca8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - sub r0, r3, #19 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr ip, [r2, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr lr, [pc, #132] @ 73fc50 <__cxa_atexit@plt+0x733cac> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73f9d8 <__cxa_atexit@plt+0x733a34> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 73f9e8 <__cxa_atexit@plt+0x733a44> │ │ │ │ + sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #128] @ 73fc54 <__cxa_atexit@plt+0x733cb0> │ │ │ │ + ldr r0, [pc, #60] @ 73f9ec <__cxa_atexit@plt+0x733a48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r5, r9, sl} │ │ │ │ - add r5, r6, #24 │ │ │ │ - stm r5, {r0, r1, r7, lr} │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0160bb94 │ │ │ │ + cmneq r0, r8, lsr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73fa5c <__cxa_atexit@plt+0x733ab8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73fa68 <__cxa_atexit@plt+0x733ac4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 73fa78 <__cxa_atexit@plt+0x733ad4> │ │ │ │ + ldr sl, [pc, #76] @ 73fa7c <__cxa_atexit@plt+0x733ad8> │ │ │ │ + sub r0, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + strdeq fp, [r0, #-172]! @ 0xffffff54 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73fae8 <__cxa_atexit@plt+0x733b44> │ │ │ │ + ldr r7, [pc, #108] @ 73fb10 <__cxa_atexit@plt+0x733b6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73fafc <__cxa_atexit@plt+0x733b58> │ │ │ │ + ldr r3, [pc, #88] @ 73fb14 <__cxa_atexit@plt+0x733b70> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73fad8 <__cxa_atexit@plt+0x733b34> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 73fc48 <__cxa_atexit@plt+0x733ca4> │ │ │ │ + ldr r7, [pc, #44] @ 73fb1c <__cxa_atexit@plt+0x733b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - smlalbbeq sp, pc, ip, r2 @ │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - strheq fp, [r0, #-152]! @ 0xffffff68 │ │ │ │ - cmneq r0, r8, ror #18 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldr r7, [pc, #20] @ 73fb18 <__cxa_atexit@plt+0x733b74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe4ec │ │ │ │ + smlalbbeq sp, pc, r4, r3 @ │ │ │ │ + strdeq sp, [pc, #-52] @ 73faf0 <__cxa_atexit@plt+0x733b4c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73fcd0 <__cxa_atexit@plt+0x733d2c> │ │ │ │ - ldr r2, [pc, #96] @ 73fcdc <__cxa_atexit@plt+0x733d38> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + bcc 73fb78 <__cxa_atexit@plt+0x733bd4> │ │ │ │ + ldr r2, [pc, #64] @ 73fb84 <__cxa_atexit@plt+0x733be0> │ │ │ │ + ldr lr, [pc, #64] @ 73fb88 <__cxa_atexit@plt+0x733be4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #68] @ 73fce0 <__cxa_atexit@plt+0x733d3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r1, r7} │ │ │ │ - ldr sl, [pc, #56] @ 73fce4 <__cxa_atexit@plt+0x733d40> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stm r2, {r0, r1, sl} │ │ │ │ - add r0, r3, #28 │ │ │ │ - stm r0, {r8, r9, lr} │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - bx ip │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - cmneq r0, r8, ror #17 │ │ │ │ - @ instruction: 0x0160b890 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 73fd2c <__cxa_atexit@plt+0x733d88> │ │ │ │ - ldr r7, [pc, #52] @ 73fd40 <__cxa_atexit@plt+0x733d9c> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 73fbf4 <__cxa_atexit@plt+0x733c50> │ │ │ │ + ldr r7, [pc, #108] @ 73fc1c <__cxa_atexit@plt+0x733c78> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 73fd20 <__cxa_atexit@plt+0x733d7c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73fd50 <__cxa_atexit@plt+0x733dac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73fc08 <__cxa_atexit@plt+0x733c64> │ │ │ │ + ldr r3, [pc, #88] @ 73fc20 <__cxa_atexit@plt+0x733c7c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73fbe4 <__cxa_atexit@plt+0x733c40> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 73fd44 <__cxa_atexit@plt+0x733da0> │ │ │ │ + ldr r7, [pc, #44] @ 73fc28 <__cxa_atexit@plt+0x733c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - hvceq 64796 @ 0xfd1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #20] @ 73fc24 <__cxa_atexit@plt+0x733c80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffe3e0 │ │ │ │ + hvceq 64808 @ 0xfd28 │ │ │ │ + smlaltteq sp, pc, ip, r2 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r5 │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr lr, [pc, #428] @ 73ff10 <__cxa_atexit@plt+0x733f6c> │ │ │ │ - ldr ip, [pc, #428] @ 73ff14 <__cxa_atexit@plt+0x733f70> │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r9, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 73fdd4 <__cxa_atexit@plt+0x733e30> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 73fe3c <__cxa_atexit@plt+0x733e98> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 73fe50 <__cxa_atexit@plt+0x733eac> │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73fed8 <__cxa_atexit@plt+0x733f34> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 73fe3c <__cxa_atexit@plt+0x733e98> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #336] @ 73ff1c <__cxa_atexit@plt+0x733f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - b 73fe00 <__cxa_atexit@plt+0x733e5c> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73fecc <__cxa_atexit@plt+0x733f28> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 73fe3c <__cxa_atexit@plt+0x733e98> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + b 9d5c38 <__cxa_atexit@plt+0x9c9c94> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 73feb4 <__cxa_atexit@plt+0x733f10> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - tst r8, #3 │ │ │ │ - str ip, [r5] │ │ │ │ - bne 73fd74 <__cxa_atexit@plt+0x733dd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ + bhi 73fcb0 <__cxa_atexit@plt+0x733d0c> │ │ │ │ + ldr r7, [pc, #112] @ 73fcdc <__cxa_atexit@plt+0x733d38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73fcc8 <__cxa_atexit@plt+0x733d24> │ │ │ │ + ldr r3, [pc, #92] @ 73fce0 <__cxa_atexit@plt+0x733d3c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73fca0 <__cxa_atexit@plt+0x733cfc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 73fe70 <__cxa_atexit@plt+0x733ecc> │ │ │ │ - ldr r8, [r8, #1] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - b 73fb54 <__cxa_atexit@plt+0x733bb0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73ff00 <__cxa_atexit@plt+0x733f5c> │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r8, [r8, #5] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #148] @ 73ff28 <__cxa_atexit@plt+0x733f84> │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ 73ff2c <__cxa_atexit@plt+0x733f88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - stmib r3, {r1, r7, r8, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #100] @ 73ff20 <__cxa_atexit@plt+0x733f7c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #44] @ 73fce8 <__cxa_atexit@plt+0x733d44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 73ff18 <__cxa_atexit@plt+0x733f74> │ │ │ │ + ldr r7, [pc, #20] @ 73fce4 <__cxa_atexit@plt+0x733d40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 73fee0 <__cxa_atexit@plt+0x733f3c> │ │ │ │ - ldr r7, [pc, #68] @ 73ff24 <__cxa_atexit@plt+0x733f80> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffe324 │ │ │ │ + strheq sp, [pc, #-24] @ 73fcd4 <__cxa_atexit@plt+0x733d30> │ │ │ │ + cmpeq pc, r8, lsr #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 73fd70 <__cxa_atexit@plt+0x733dcc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ 73fda4 <__cxa_atexit@plt+0x733e00> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73fd7c <__cxa_atexit@plt+0x733dd8> │ │ │ │ + ldr r7, [pc, #124] @ 73fda8 <__cxa_atexit@plt+0x733e04> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73fd90 <__cxa_atexit@plt+0x733dec> │ │ │ │ + ldr r3, [pc, #104] @ 73fdac <__cxa_atexit@plt+0x733e08> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73fd60 <__cxa_atexit@plt+0x733dbc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 73fdb4 <__cxa_atexit@plt+0x733e10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r3, #24 │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 73fdb0 <__cxa_atexit@plt+0x733e0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsl #15 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffe264 │ │ │ │ + strdeq sp, [pc, #-0] @ 73fdb8 <__cxa_atexit@plt+0x733e14> │ │ │ │ + cmpeq pc, r4, ror #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73fe1c <__cxa_atexit@plt+0x733e78> │ │ │ │ + ldr r3, [pc, #84] @ 73fe34 <__cxa_atexit@plt+0x733e90> │ │ │ │ + ldr r2, [pc, #84] @ 73fe38 <__cxa_atexit@plt+0x733e94> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 73fe3c <__cxa_atexit@plt+0x733e98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 73fe40 <__cxa_atexit@plt+0x733e9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - smlaltteq ip, pc, ip, pc @ │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - strdeq ip, [pc, #-244] @ 73fe34 <__cxa_atexit@plt+0x733e90> │ │ │ │ - ldrdeq ip, [pc, #-252] @ 73fe30 <__cxa_atexit@plt+0x733e8c> │ │ │ │ - cmneq r0, ip, ror #13 │ │ │ │ - @ instruction: 0x0160b69c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 73ff9c <__cxa_atexit@plt+0x733ff8> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + cmneq r0, ip, asr r9 │ │ │ │ + smlalbteq sp, pc, r8, r0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73ff78 <__cxa_atexit@plt+0x733fd4> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + bhi 73fe74 <__cxa_atexit@plt+0x733ed0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 73fe7c <__cxa_atexit@plt+0x733ed8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73fef4 <__cxa_atexit@plt+0x733f50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 73ff80 <__cxa_atexit@plt+0x733fdc> │ │ │ │ - add sl, r1, #1 │ │ │ │ + ldr r1, [pc, #104] @ 73ff10 <__cxa_atexit@plt+0x733f6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 73ff14 <__cxa_atexit@plt+0x733f70> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 73ff9c <__cxa_atexit@plt+0x733ff8> │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 73ff00 <__cxa_atexit@plt+0x733f5c> │ │ │ │ + ldr r3, [pc, #72] @ 73ff18 <__cxa_atexit@plt+0x733f74> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 73fee4 <__cxa_atexit@plt+0x733f40> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsr r5 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [pc, #20] @ 73ff1c <__cxa_atexit@plt+0x733f78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq fp, [r0, #-80]! @ 0xffffffb0 │ │ │ │ + cmneq r0, r8, lsr r6 │ │ │ │ + @ instruction: 0xffffe150 │ │ │ │ + smlalbbeq ip, pc, r8, pc @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 74002c <__cxa_atexit@plt+0x734088> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 74000c <__cxa_atexit@plt+0x734068> │ │ │ │ - ldr r1, [pc, #168] @ 74006c <__cxa_atexit@plt+0x7340c8> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 74004c <__cxa_atexit@plt+0x7340a8> │ │ │ │ - ldr r1, [pc, #120] @ 740070 <__cxa_atexit@plt+0x7340cc> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 740020 <__cxa_atexit@plt+0x73407c> │ │ │ │ + bhi 73ff88 <__cxa_atexit@plt+0x733fe4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 73ff94 <__cxa_atexit@plt+0x733ff0> │ │ │ │ + add lr, r7, #3 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #68] @ 73ffa4 <__cxa_atexit@plt+0x734000> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #64] @ 73ffa8 <__cxa_atexit@plt+0x734004> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ - b 73fd50 <__cxa_atexit@plt+0x733dac> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, lr │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 740078 <__cxa_atexit@plt+0x7340d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 740074 <__cxa_atexit@plt+0x7340d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - cmpeq pc, ip, asr lr @ │ │ │ │ - smlalbbeq ip, pc, r0, lr @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7400e8 <__cxa_atexit@plt+0x734144> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0x0160b898 │ │ │ │ + cmneq r0, r0, lsl #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7400c4 <__cxa_atexit@plt+0x734120> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 7400cc <__cxa_atexit@plt+0x734128> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + bhi 740018 <__cxa_atexit@plt+0x734074> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 740024 <__cxa_atexit@plt+0x734080> │ │ │ │ + add sl, r7, #2 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr lr, [pc, #72] @ 740034 <__cxa_atexit@plt+0x734090> │ │ │ │ + ldr ip, [pc, #72] @ 740038 <__cxa_atexit@plt+0x734094> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 7400e8 <__cxa_atexit@plt+0x734144> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, ror #7 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + cmneq r0, r0, asr #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7400cc <__cxa_atexit@plt+0x734128> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 740178 <__cxa_atexit@plt+0x7341d4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 740158 <__cxa_atexit@plt+0x7341b4> │ │ │ │ - ldr r1, [pc, #168] @ 7401b8 <__cxa_atexit@plt+0x734214> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ + bcc 7400d4 <__cxa_atexit@plt+0x734130> │ │ │ │ + ldr r7, [pc, #144] @ 740104 <__cxa_atexit@plt+0x734160> │ │ │ │ + ldr r1, [pc, #144] @ 740108 <__cxa_atexit@plt+0x734164> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r9, sl} │ │ │ │ str r8, [r3, #8] │ │ │ │ - bhi 740198 <__cxa_atexit@plt+0x7341f4> │ │ │ │ - ldr r1, [pc, #120] @ 7401bc <__cxa_atexit@plt+0x734218> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 74016c <__cxa_atexit@plt+0x7341c8> │ │ │ │ - mov r5, r2 │ │ │ │ - b 73fd50 <__cxa_atexit@plt+0x733dac> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + bhi 7400f0 <__cxa_atexit@plt+0x73414c> │ │ │ │ + ldr r3, [pc, #108] @ 74010c <__cxa_atexit@plt+0x734168> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7400bc <__cxa_atexit@plt+0x734118> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7401c4 <__cxa_atexit@plt+0x734220> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7400dc <__cxa_atexit@plt+0x734138> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 740114 <__cxa_atexit@plt+0x734170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 7401c0 <__cxa_atexit@plt+0x73421c> │ │ │ │ + ldr r7, [pc, #24] @ 740110 <__cxa_atexit@plt+0x73416c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc04 │ │ │ │ - cmpeq pc, r0, lsl sp @ │ │ │ │ - cmpeq pc, r8, lsr sp @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0xffffdf08 │ │ │ │ + @ instruction: 0x014fcd90 │ │ │ │ + cmpeq pc, ip, lsl #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 740178 <__cxa_atexit@plt+0x7341d4> │ │ │ │ + ldr r2, [pc, #72] @ 740184 <__cxa_atexit@plt+0x7341e0> │ │ │ │ + ldr lr, [pc, #72] @ 740188 <__cxa_atexit@plt+0x7341e4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74021c <__cxa_atexit@plt+0x734278> │ │ │ │ - ldr r7, [pc, #80] @ 74023c <__cxa_atexit@plt+0x734298> │ │ │ │ - ldr r2, [pc, #80] @ 740240 <__cxa_atexit@plt+0x73429c> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 7401f4 <__cxa_atexit@plt+0x734250> │ │ │ │ + ldr r7, [pc, #108] @ 74021c <__cxa_atexit@plt+0x734278> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 740210 <__cxa_atexit@plt+0x73426c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 73fd50 <__cxa_atexit@plt+0x733dac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740208 <__cxa_atexit@plt+0x734264> │ │ │ │ + ldr r3, [pc, #88] @ 740220 <__cxa_atexit@plt+0x73427c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7401e4 <__cxa_atexit@plt+0x734240> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 740244 <__cxa_atexit@plt+0x7342a0> │ │ │ │ - ldr r5, [pc, #32] @ 740248 <__cxa_atexit@plt+0x7342a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 740228 <__cxa_atexit@plt+0x734284> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - cmneq r0, r0, asr #5 │ │ │ │ - @ instruction: 0x014fcc90 │ │ │ │ - cmneq r0, ip, lsl #5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7402a8 <__cxa_atexit@plt+0x734304> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - ldr r1, [pc, #80] @ 7402c0 <__cxa_atexit@plt+0x73431c> │ │ │ │ - ldr r8, [pc, #80] @ 7402c4 <__cxa_atexit@plt+0x734320> │ │ │ │ - ldr lr, [pc, #80] @ 7402c8 <__cxa_atexit@plt+0x734324> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r9, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r9, #24] │ │ │ │ - str r2, [r9, #28] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ - ldr r7, [pc, #28] @ 7402cc <__cxa_atexit@plt+0x734328> │ │ │ │ + ldr r7, [pc, #20] @ 740224 <__cxa_atexit@plt+0x734280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq pc, r0, lsl ip @ │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffdde0 │ │ │ │ + hvceq 64712 @ 0xfcc8 │ │ │ │ + strdeq ip, [pc, #-200] @ 740168 <__cxa_atexit@plt+0x7341c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 9b66b0 <__cxa_atexit@plt+0x9aa70c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 740048 <__cxa_atexit@plt+0x7340a4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 740340 <__cxa_atexit@plt+0x73439c> │ │ │ │ - ldr r3, [pc, #124] @ 740368 <__cxa_atexit@plt+0x7343c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bhi 7402e8 <__cxa_atexit@plt+0x734344> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 740348 <__cxa_atexit@plt+0x7343a4> │ │ │ │ - ldr r7, [pc, #100] @ 74036c <__cxa_atexit@plt+0x7343c8> │ │ │ │ - ldr r2, [pc, #100] @ 740370 <__cxa_atexit@plt+0x7343cc> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ 74031c <__cxa_atexit@plt+0x734378> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7402f4 <__cxa_atexit@plt+0x734350> │ │ │ │ + ldr r7, [pc, #128] @ 740320 <__cxa_atexit@plt+0x73437c> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - beq 740330 <__cxa_atexit@plt+0x73438c> │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740308 <__cxa_atexit@plt+0x734364> │ │ │ │ + ldr r3, [pc, #104] @ 740324 <__cxa_atexit@plt+0x734380> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7402d8 <__cxa_atexit@plt+0x734334> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 73fd50 <__cxa_atexit@plt+0x733dac> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 74032c <__cxa_atexit@plt+0x734388> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 740328 <__cxa_atexit@plt+0x734384> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsl r2 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffdcec │ │ │ │ + hvceq 64696 @ 0xfcb8 │ │ │ │ + strdeq ip, [pc, #-184] @ 74027c <__cxa_atexit@plt+0x7342d8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 740394 <__cxa_atexit@plt+0x7343f0> │ │ │ │ + ldr r3, [pc, #84] @ 7403ac <__cxa_atexit@plt+0x734408> │ │ │ │ + ldr r2, [pc, #84] @ 7403b0 <__cxa_atexit@plt+0x73440c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 7403b4 <__cxa_atexit@plt+0x734410> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7403b8 <__cxa_atexit@plt+0x734414> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + cmneq r0, r4, ror #7 │ │ │ │ + cmpeq pc, ip, asr fp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740430 <__cxa_atexit@plt+0x73448c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 74044c <__cxa_atexit@plt+0x7344a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 740450 <__cxa_atexit@plt+0x7344ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 74043c <__cxa_atexit@plt+0x734498> │ │ │ │ + ldr r3, [pc, #72] @ 740454 <__cxa_atexit@plt+0x7344b0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740420 <__cxa_atexit@plt+0x73447c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 740374 <__cxa_atexit@plt+0x7343d0> │ │ │ │ - ldr r5, [pc, #36] @ 740378 <__cxa_atexit@plt+0x7343d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r7, [pc, #20] @ 740458 <__cxa_atexit@plt+0x7344b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq fp, [r0, #-4]! │ │ │ │ + strdeq fp, [r0, #-12]! │ │ │ │ + @ instruction: 0xffffdc14 │ │ │ │ + cmpeq pc, ip, asr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7404c4 <__cxa_atexit@plt+0x734520> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7404d0 <__cxa_atexit@plt+0x73452c> │ │ │ │ + add lr, r7, #3 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #68] @ 7404e0 <__cxa_atexit@plt+0x73453c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #64] @ 7404e4 <__cxa_atexit@plt+0x734540> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsr #3 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - cmneq r0, r4, lsr #3 │ │ │ │ - cmpeq pc, r4, ror #22 │ │ │ │ - cmneq r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7403ac <__cxa_atexit@plt+0x734408> │ │ │ │ - ldr r8, [pc, #28] @ 7403b4 <__cxa_atexit@plt+0x734410> │ │ │ │ - ldr r2, [pc, #28] @ 7403b8 <__cxa_atexit@plt+0x734414> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbeq lr, [r8, -pc]! │ │ │ │ - strdeq fp, [r0, #-8]! │ │ │ │ + cmneq r0, ip, asr r3 │ │ │ │ + cmneq r0, r4, asr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74041c <__cxa_atexit@plt+0x734478> │ │ │ │ - ldr r1, [pc, #72] @ 740424 <__cxa_atexit@plt+0x734480> │ │ │ │ + bhi 740554 <__cxa_atexit@plt+0x7345b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 740560 <__cxa_atexit@plt+0x7345bc> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - str sl, [r5, #-4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 74040c <__cxa_atexit@plt+0x734468> │ │ │ │ - mov r7, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b 1364480 <__cxa_atexit@plt+0x13584dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr lr, [pc, #76] @ 740570 <__cxa_atexit@plt+0x7345cc> │ │ │ │ + ldr ip, [pc, #76] @ 740574 <__cxa_atexit@plt+0x7345d0> │ │ │ │ + sub r0, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 1364480 <__cxa_atexit@plt+0x13584dc> │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7404ac <__cxa_atexit@plt+0x734508> │ │ │ │ - ldr r2, [pc, #88] @ 7404cc <__cxa_atexit@plt+0x734528> │ │ │ │ - ldr r1, [pc, #88] @ 7404d0 <__cxa_atexit@plt+0x73452c> │ │ │ │ - ldr lr, [pc, #88] @ 7404d4 <__cxa_atexit@plt+0x734530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, r3, #20 │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - stm r2, {r1, r8, r9} │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r9, r3 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ - ldr r7, [pc, #36] @ 7404d8 <__cxa_atexit@plt+0x734534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - cmpeq pc, ip, lsl #20 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + cmneq r0, r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 740584 <__cxa_atexit@plt+0x7345e0> │ │ │ │ - ldr r6, [pc, #188] @ 7405bc <__cxa_atexit@plt+0x734618> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 740574 <__cxa_atexit@plt+0x7345d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #32 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 740598 <__cxa_atexit@plt+0x7345f4> │ │ │ │ - ldr r3, [pc, #148] @ 7405c8 <__cxa_atexit@plt+0x734624> │ │ │ │ - ldr r9, [pc, #148] @ 7405cc <__cxa_atexit@plt+0x734628> │ │ │ │ - ldr lr, [pc, #148] @ 7405d0 <__cxa_atexit@plt+0x73462c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7405e0 <__cxa_atexit@plt+0x73463c> │ │ │ │ + ldr r7, [pc, #108] @ 740608 <__cxa_atexit@plt+0x734664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7405f4 <__cxa_atexit@plt+0x734650> │ │ │ │ + ldr r3, [pc, #88] @ 74060c <__cxa_atexit@plt+0x734668> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #24] │ │ │ │ - str sl, [r1, #28] │ │ │ │ - str r1, [r5] │ │ │ │ - str r9, [r1, #20] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7405d0 <__cxa_atexit@plt+0x73462c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7405c4 <__cxa_atexit@plt+0x734620> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 740614 <__cxa_atexit@plt+0x734670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7405c0 <__cxa_atexit@plt+0x73461c> │ │ │ │ + ldr r7, [pc, #20] @ 740610 <__cxa_atexit@plt+0x73466c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffd9f4 │ │ │ │ + smlalbbeq ip, pc, ip, r8 @ │ │ │ │ cmpeq pc, r4, lsl r9 @ │ │ │ │ - cmpeq pc, r8, lsr r9 @ │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 74063c <__cxa_atexit@plt+0x734698> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 74065c <__cxa_atexit@plt+0x7346b8> │ │ │ │ - ldr r8, [pc, #88] @ 740660 <__cxa_atexit@plt+0x7346bc> │ │ │ │ - ldr lr, [pc, #88] @ 740664 <__cxa_atexit@plt+0x7346c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bcc 740670 <__cxa_atexit@plt+0x7346cc> │ │ │ │ + ldr r2, [pc, #64] @ 74067c <__cxa_atexit@plt+0x7346d8> │ │ │ │ + ldr lr, [pc, #64] @ 740680 <__cxa_atexit@plt+0x7346dc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #5 │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r9, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r9, #24] │ │ │ │ - str r2, [r9, #28] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ - ldr r7, [pc, #36] @ 740668 <__cxa_atexit@plt+0x7346c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str sl, [r5, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7406ec <__cxa_atexit@plt+0x734748> │ │ │ │ + ldr r7, [pc, #108] @ 740714 <__cxa_atexit@plt+0x734770> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740700 <__cxa_atexit@plt+0x73475c> │ │ │ │ + ldr r3, [pc, #88] @ 740718 <__cxa_atexit@plt+0x734774> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7406dc <__cxa_atexit@plt+0x734738> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - hvceq 64652 @ 0xfc8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74069c <__cxa_atexit@plt+0x7346f8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7406a4 <__cxa_atexit@plt+0x734700> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 740720 <__cxa_atexit@plt+0x73477c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 18730ec <__cxa_atexit@plt+0x1867148> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsl #28 │ │ │ │ + ldr r7, [pc, #20] @ 74071c <__cxa_atexit@plt+0x734778> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffd8e8 │ │ │ │ + smlalbbeq ip, pc, r0, r7 @ │ │ │ │ + cmpeq pc, ip, lsl #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9ae064 <__cxa_atexit@plt+0x9a20c0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 740740 <__cxa_atexit@plt+0x73479c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 74074c <__cxa_atexit@plt+0x7347a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r6, [r7, #7] │ │ │ │ - ldr lr, [pc, #156] @ 740780 <__cxa_atexit@plt+0x7347dc> │ │ │ │ - mov r1, r9 │ │ │ │ - str r8, [r3] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r6, [r1, #8] │ │ │ │ - add r6, r1, #40 @ 0x28 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 74075c <__cxa_atexit@plt+0x7347b8> │ │ │ │ - ldr r5, [pc, #128] @ 740788 <__cxa_atexit@plt+0x7347e4> │ │ │ │ - ldr r0, [pc, #128] @ 74078c <__cxa_atexit@plt+0x7347e8> │ │ │ │ - ldr lr, [pc, #128] @ 740790 <__cxa_atexit@plt+0x7347ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9, #16]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r5, r9, #20 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r0, r1, r2} │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r9, [r3] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7407a8 <__cxa_atexit@plt+0x734804> │ │ │ │ + ldr r7, [pc, #112] @ 7407d4 <__cxa_atexit@plt+0x734830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7407c0 <__cxa_atexit@plt+0x73481c> │ │ │ │ + ldr r3, [pc, #92] @ 7407d8 <__cxa_atexit@plt+0x734834> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740798 <__cxa_atexit@plt+0x7347f4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 740784 <__cxa_atexit@plt+0x7347e0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #44] @ 7407e0 <__cxa_atexit@plt+0x73483c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmpeq pc, ip, asr r7 @ │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7407d8 <__cxa_atexit@plt+0x734834> │ │ │ │ - ldr r1, [pc, #52] @ 7407f0 <__cxa_atexit@plt+0x73484c> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r9} │ │ │ │ - mov r9, sl │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #20] @ 7407f4 <__cxa_atexit@plt+0x734850> │ │ │ │ + ldr r7, [pc, #20] @ 7407dc <__cxa_atexit@plt+0x734838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - smlaltteq ip, pc, r8, r6 @ │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74087c <__cxa_atexit@plt+0x7348d8> │ │ │ │ - ldr r2, [pc, #152] @ 7408b0 <__cxa_atexit@plt+0x73490c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 74086c <__cxa_atexit@plt+0x7348c8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 74088c <__cxa_atexit@plt+0x7348e8> │ │ │ │ - ldr r7, [pc, #116] @ 7408bc <__cxa_atexit@plt+0x734918> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffd82c │ │ │ │ + smlalbteq ip, pc, r0, r6 @ │ │ │ │ + cmpeq pc, r8, asr #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 740868 <__cxa_atexit@plt+0x7348c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #144] @ 74089c <__cxa_atexit@plt+0x7348f8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740874 <__cxa_atexit@plt+0x7348d0> │ │ │ │ + ldr r7, [pc, #124] @ 7408a0 <__cxa_atexit@plt+0x7348fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740888 <__cxa_atexit@plt+0x7348e4> │ │ │ │ + ldr r3, [pc, #104] @ 7408a4 <__cxa_atexit@plt+0x734900> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740858 <__cxa_atexit@plt+0x7348b4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7408b8 <__cxa_atexit@plt+0x734914> │ │ │ │ + ldr r7, [pc, #48] @ 7408ac <__cxa_atexit@plt+0x734908> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7408b4 <__cxa_atexit@plt+0x734910> │ │ │ │ + ldr r7, [pc, #24] @ 7408a8 <__cxa_atexit@plt+0x734904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq pc, ip, lsr #12 │ │ │ │ - cmpeq pc, ip, asr #12 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r7 │ │ │ │ + cmneq r0, ip, lsl #25 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffd76c │ │ │ │ + strdeq ip, [pc, #-88] @ 740858 <__cxa_atexit@plt+0x7348b4> │ │ │ │ + smlalbbeq ip, pc, r4, r6 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 740910 <__cxa_atexit@plt+0x73496c> │ │ │ │ - ldr r2, [pc, #64] @ 740930 <__cxa_atexit@plt+0x73498c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r8, [r7, #12] │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 740914 <__cxa_atexit@plt+0x734970> │ │ │ │ + ldr r3, [pc, #84] @ 74092c <__cxa_atexit@plt+0x734988> │ │ │ │ + ldr r2, [pc, #84] @ 740930 <__cxa_atexit@plt+0x73498c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 740934 <__cxa_atexit@plt+0x734990> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r9} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #28] @ 740934 <__cxa_atexit@plt+0x734990> │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 740938 <__cxa_atexit@plt+0x734994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - strheq ip, [pc, #-80] @ 7408ec <__cxa_atexit@plt+0x734948> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + cmneq r0, r4, ror #28 │ │ │ │ + smlaltteq ip, pc, r8, r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 740968 <__cxa_atexit@plt+0x7349c4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 740970 <__cxa_atexit@plt+0x7349cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 740994 <__cxa_atexit@plt+0x7349f0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7409a0 <__cxa_atexit@plt+0x7349fc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #60] @ 7409b0 <__cxa_atexit@plt+0x734a0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r0, r8} │ │ │ │ + ldr r0, [pc, #52] @ 7409b4 <__cxa_atexit@plt+0x734a10> │ │ │ │ + sub r2, r6, #2 │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 18730ec <__cxa_atexit@plt+0x1867148> │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sl, [r0, #-188]! @ 0xffffff44 │ │ │ │ + cmneq r0, r0, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740a2c <__cxa_atexit@plt+0x734a88> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 740a48 <__cxa_atexit@plt+0x734aa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 740a4c <__cxa_atexit@plt+0x734aa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 740a38 <__cxa_atexit@plt+0x734a94> │ │ │ │ + ldr r3, [pc, #72] @ 740a50 <__cxa_atexit@plt+0x734aac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740a1c <__cxa_atexit@plt+0x734a78> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, asr #22 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 740a54 <__cxa_atexit@plt+0x734ab0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq sl, [r0, #-168]! @ 0xffffff58 │ │ │ │ + cmneq r0, r0, lsl #22 │ │ │ │ + @ instruction: 0xffffd618 │ │ │ │ + cmpeq pc, r0, asr r4 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 740a34 <__cxa_atexit@plt+0x734a90> │ │ │ │ - ldr r2, [pc, #236] @ 740a80 <__cxa_atexit@plt+0x734adc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 740a28 <__cxa_atexit@plt+0x734a84> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 740a44 <__cxa_atexit@plt+0x734aa0> │ │ │ │ - ldr r2, [pc, #192] @ 740a84 <__cxa_atexit@plt+0x734ae0> │ │ │ │ - mov r1, r6 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #4]! │ │ │ │ - add r2, r1, #40 @ 0x28 │ │ │ │ - cmp r0, r2 │ │ │ │ - str r8, [r1, #8] │ │ │ │ - bcc 740a58 <__cxa_atexit@plt+0x734ab4> │ │ │ │ - ldr r3, [pc, #168] @ 740a90 <__cxa_atexit@plt+0x734aec> │ │ │ │ - ldr r8, [pc, #168] @ 740a94 <__cxa_atexit@plt+0x734af0> │ │ │ │ - ldr lr, [pc, #168] @ 740a98 <__cxa_atexit@plt+0x734af4> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740ac0 <__cxa_atexit@plt+0x734b1c> │ │ │ │ + ldr r7, [pc, #104] @ 740ae4 <__cxa_atexit@plt+0x734b40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740ad4 <__cxa_atexit@plt+0x734b30> │ │ │ │ + ldr r3, [pc, #84] @ 740ae8 <__cxa_atexit@plt+0x734b44> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r3, [r6, #16]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r5] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str lr, [r6, #12]! │ │ │ │ - mov r9, r6 │ │ │ │ - sub r8, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740ab0 <__cxa_atexit@plt+0x734b0c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 740a8c <__cxa_atexit@plt+0x734ae8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 740af0 <__cxa_atexit@plt+0x734b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #40] @ 740a88 <__cxa_atexit@plt+0x734ae4> │ │ │ │ + ldr r7, [pc, #16] @ 740aec <__cxa_atexit@plt+0x734b48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - cmpeq pc, ip, asr r4 @ │ │ │ │ - @ instruction: 0x014fc498 │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffd514 │ │ │ │ + strheq ip, [pc, #-48] @ 740ac4 <__cxa_atexit@plt+0x734b20> │ │ │ │ + cmpeq pc, r0, asr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 740b24 <__cxa_atexit@plt+0x734b80> │ │ │ │ - ldr r6, [pc, #140] @ 740b4c <__cxa_atexit@plt+0x734ba8> │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r6, [r2, #4]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r6, r2, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - bcc 740b30 <__cxa_atexit@plt+0x734b8c> │ │ │ │ - ldr r1, [pc, #104] @ 740b54 <__cxa_atexit@plt+0x734bb0> │ │ │ │ - ldr r8, [pc, #104] @ 740b58 <__cxa_atexit@plt+0x734bb4> │ │ │ │ - ldr lr, [pc, #104] @ 740b5c <__cxa_atexit@plt+0x734bb8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r1, [r9, #16]! │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 740b5c <__cxa_atexit@plt+0x734bb8> │ │ │ │ + ldr lr, [pc, #80] @ 740b68 <__cxa_atexit@plt+0x734bc4> │ │ │ │ + ldr r9, [pc, #80] @ 740b6c <__cxa_atexit@plt+0x734bc8> │ │ │ │ + ldr r8, [pc, #80] @ 740b70 <__cxa_atexit@plt+0x734bcc> │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r9, #20] │ │ │ │ - str r9, [r5] │ │ │ │ - str r2, [r9, #24] │ │ │ │ - str r3, [r9, #28] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - sub r8, r6, #5 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ - mov r3, #12 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 740b50 <__cxa_atexit@plt+0x734bac> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + cmneq r0, r8, lsl #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740bdc <__cxa_atexit@plt+0x734c38> │ │ │ │ + ldr r7, [pc, #104] @ 740c00 <__cxa_atexit@plt+0x734c5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740bf0 <__cxa_atexit@plt+0x734c4c> │ │ │ │ + ldr r3, [pc, #84] @ 740c04 <__cxa_atexit@plt+0x734c60> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740bcc <__cxa_atexit@plt+0x734c28> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 740c0c <__cxa_atexit@plt+0x734c68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r2, r3, sl} │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - smlalbbeq ip, pc, r8, r3 @ │ │ │ │ - @ instruction: 0xfffff7e0 │ │ │ │ - @ instruction: 0xfffff8c4 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ 740c08 <__cxa_atexit@plt+0x734c64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffd3f8 │ │ │ │ + @ instruction: 0x014fc294 │ │ │ │ + cmpeq pc, r8, lsr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 987460 <__cxa_atexit@plt+0x97b4bc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 740bec <__cxa_atexit@plt+0x734c48> │ │ │ │ - ldr r1, [pc, #148] @ 740c18 <__cxa_atexit@plt+0x734c74> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - tst sl, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 740bdc <__cxa_atexit@plt+0x734c38> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 740bf8 <__cxa_atexit@plt+0x734c54> │ │ │ │ - ldr r7, [pc, #108] @ 740c20 <__cxa_atexit@plt+0x734c7c> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - str r8, [r6, #12] │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740c94 <__cxa_atexit@plt+0x734cf0> │ │ │ │ + ldr r7, [pc, #104] @ 740cb8 <__cxa_atexit@plt+0x734d14> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r8, r1, #7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, sl │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r2 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740ca8 <__cxa_atexit@plt+0x734d04> │ │ │ │ + ldr r3, [pc, #84] @ 740cbc <__cxa_atexit@plt+0x734d18> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740c84 <__cxa_atexit@plt+0x734ce0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 740c1c <__cxa_atexit@plt+0x734c78> │ │ │ │ + ldr r7, [pc, #40] @ 740cc4 <__cxa_atexit@plt+0x734d20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - smlalbteq ip, pc, r4, r2 @ │ │ │ │ - @ instruction: 0xfffffaf4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 740c70 <__cxa_atexit@plt+0x734ccc> │ │ │ │ - ldr r2, [pc, #64] @ 740c90 <__cxa_atexit@plt+0x734cec> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r9} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r3 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #28] @ 740c94 <__cxa_atexit@plt+0x734cf0> │ │ │ │ + ldr r7, [pc, #16] @ 740cc0 <__cxa_atexit@plt+0x734d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - cmpeq pc, r0, asr r2 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffd340 │ │ │ │ + ldrdeq ip, [pc, #-28] @ 740cac <__cxa_atexit@plt+0x734d08> │ │ │ │ + cmpeq pc, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 740ccc <__cxa_atexit@plt+0x734d28> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 740980 <__cxa_atexit@plt+0x7349dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + bhi 740d48 <__cxa_atexit@plt+0x734da4> │ │ │ │ + ldr r5, [pc, #144] @ 740d78 <__cxa_atexit@plt+0x734dd4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740d54 <__cxa_atexit@plt+0x734db0> │ │ │ │ + ldr r7, [pc, #120] @ 740d7c <__cxa_atexit@plt+0x734dd8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 740d68 <__cxa_atexit@plt+0x734dc4> │ │ │ │ + ldr r3, [pc, #100] @ 740d80 <__cxa_atexit@plt+0x734ddc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740d38 <__cxa_atexit@plt+0x734d94> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 740d6c <__cxa_atexit@plt+0x734dc8> │ │ │ │ - ldr sl, [pc, #120] @ 740d84 <__cxa_atexit@plt+0x734de0> │ │ │ │ - ldr ip, [pc, #120] @ 740d88 <__cxa_atexit@plt+0x734de4> │ │ │ │ - ldr r1, [pc, #120] @ 740d8c <__cxa_atexit@plt+0x734de8> │ │ │ │ - sub lr, r6, #22 │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r7, r6, #46 @ 0x2e │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #35 @ 0x23 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - add lr, r3, #8 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str ip, [r3, #4] │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 740d90 <__cxa_atexit@plt+0x734dec> │ │ │ │ - str r8, [r3, #32] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 740d88 <__cxa_atexit@plt+0x734de4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 740d94 <__cxa_atexit@plt+0x734df0> │ │ │ │ + ldr r7, [pc, #20] @ 740d84 <__cxa_atexit@plt+0x734de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffecac │ │ │ │ - @ instruction: 0xffffec30 │ │ │ │ - cmneq r0, ip, asr sl │ │ │ │ - @ instruction: 0xffffec98 │ │ │ │ - cmpeq pc, r4, lsr r1 @ │ │ │ │ + strheq sl, [r0, #-112]! @ 0xffffff90 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffd28c │ │ │ │ + cmpeq pc, ip, lsl r1 @ │ │ │ │ + strheq ip, [pc, #-16] @ 740d80 <__cxa_atexit@plt+0x734ddc> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 740e14 <__cxa_atexit@plt+0x734e70> │ │ │ │ - ldr r3, [pc, #108] @ 740e2c <__cxa_atexit@plt+0x734e88> │ │ │ │ - ldr lr, [pc, #108] @ 740e30 <__cxa_atexit@plt+0x734e8c> │ │ │ │ - ldr r9, [pc, #108] @ 740e34 <__cxa_atexit@plt+0x734e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ + bcc 740dec <__cxa_atexit@plt+0x734e48> │ │ │ │ + ldr r3, [pc, #80] @ 740e04 <__cxa_atexit@plt+0x734e60> │ │ │ │ + ldr r2, [pc, #80] @ 740e08 <__cxa_atexit@plt+0x734e64> │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #96] @ 740e38 <__cxa_atexit@plt+0x734e94> │ │ │ │ - mov r1, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str r9, [r1, #8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 740e0c <__cxa_atexit@plt+0x734e68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 740e3c <__cxa_atexit@plt+0x734e98> │ │ │ │ + ldr r7, [pc, #28] @ 740e10 <__cxa_atexit@plt+0x734e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - cmneq r0, r0, lsl #28 │ │ │ │ - strheq ip, [pc, #-8] @ 740e3c <__cxa_atexit@plt+0x734e98> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmneq r0, r8, lsl #19 │ │ │ │ + cmpeq pc, ip, lsl r1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 740e44 <__cxa_atexit@plt+0x734ea0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 740e4c <__cxa_atexit@plt+0x734ea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r2, r5, #32 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 740f08 <__cxa_atexit@plt+0x734f64> │ │ │ │ - ldr r1, [pc, #176] @ 740f10 <__cxa_atexit@plt+0x734f6c> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - beq 740ee8 <__cxa_atexit@plt+0x734f44> │ │ │ │ - ldr lr, [pc, #136] @ 740f14 <__cxa_atexit@plt+0x734f70> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ - str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r7, #16] │ │ │ │ - str r0, [r7, #4] │ │ │ │ - beq 740ef8 <__cxa_atexit@plt+0x734f54> │ │ │ │ - ldr lr, [pc, #100] @ 740f18 <__cxa_atexit@plt+0x734f74> │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - ldr r7, [pc, #92] @ 740f1c <__cxa_atexit@plt+0x734f78> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + bhi 740eb4 <__cxa_atexit@plt+0x734f10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 740ec0 <__cxa_atexit@plt+0x734f1c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 740ed0 <__cxa_atexit@plt+0x734f2c> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ 740ed4 <__cxa_atexit@plt+0x734f30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - smceq 2656 @ 0xa60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #92] @ 740f94 <__cxa_atexit@plt+0x734ff0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + cmneq r0, ip, lsr #13 │ │ │ │ + cmneq r0, r0, asr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq 740f88 <__cxa_atexit@plt+0x734fe4> │ │ │ │ - ldr lr, [pc, #60] @ 740f98 <__cxa_atexit@plt+0x734ff4> │ │ │ │ - ldr r1, [pc, #60] @ 740f9c <__cxa_atexit@plt+0x734ff8> │ │ │ │ - add lr, pc, lr │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 740f4c <__cxa_atexit@plt+0x734fa8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 740f68 <__cxa_atexit@plt+0x734fc4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq sl, [r0, #-80]! @ 0xffffffb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 740fd8 <__cxa_atexit@plt+0x735034> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 740fdc <__cxa_atexit@plt+0x735038> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, r4, ror #10 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 741008 <__cxa_atexit@plt+0x735064> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #12] @ 74101c <__cxa_atexit@plt+0x735078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - smceq 2640 @ 0xa50 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 741078 <__cxa_atexit@plt+0x7350d4> │ │ │ │ - ldr r3, [pc, #64] @ 741080 <__cxa_atexit@plt+0x7350dc> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + ldr r0, [pc, #100] @ 740f6c <__cxa_atexit@plt+0x734fc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 740f58 <__cxa_atexit@plt+0x734fb4> │ │ │ │ + ldr r3, [pc, #72] @ 740f70 <__cxa_atexit@plt+0x734fcc> │ │ │ │ tst r8, #3 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - beq 74106c <__cxa_atexit@plt+0x7350c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74108c <__cxa_atexit@plt+0x7350e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 740f3c <__cxa_atexit@plt+0x734f98> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r2, #20]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7410f0 <__cxa_atexit@plt+0x73514c> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 741154 <__cxa_atexit@plt+0x7351b0> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 741198 <__cxa_atexit@plt+0x7351f4> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 741208 <__cxa_atexit@plt+0x735264> │ │ │ │ - ldr r2, [pc, #488] @ 7412b8 <__cxa_atexit@plt+0x735314> │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 741260 <__cxa_atexit@plt+0x7352bc> │ │ │ │ - b 7412c8 <__cxa_atexit@plt+0x735324> │ │ │ │ - ldr r0, [pc, #428] @ 7412a4 <__cxa_atexit@plt+0x735300> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #8]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq 7411fc <__cxa_atexit@plt+0x735258> │ │ │ │ - cmp r0, #2 │ │ │ │ - ldreq r3, [r7, #6] │ │ │ │ - cmpeq r1, r3 │ │ │ │ - bne 74124c <__cxa_atexit@plt+0x7352a8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 74124c <__cxa_atexit@plt+0x7352a8> │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, #0 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 74166c <__cxa_atexit@plt+0x7356c8> │ │ │ │ - ldr r3, [pc, #316] @ 741298 <__cxa_atexit@plt+0x7352f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 74118c <__cxa_atexit@plt+0x7351e8> │ │ │ │ - ldr r2, [pc, #300] @ 74129c <__cxa_atexit@plt+0x7352f8> │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #292] @ 7412a0 <__cxa_atexit@plt+0x7352fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #276] @ 7412b4 <__cxa_atexit@plt+0x735310> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - beq 7411fc <__cxa_atexit@plt+0x735258> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74124c <__cxa_atexit@plt+0x7352a8> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 74124c <__cxa_atexit@plt+0x7352a8> │ │ │ │ - str r2, [r5, #4]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 741438 <__cxa_atexit@plt+0x735494> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #152] @ 7412a8 <__cxa_atexit@plt+0x735304> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r0, [r3, #5] │ │ │ │ - ldr r3, [r3, #9] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r5, #12 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - beq 741260 <__cxa_atexit@plt+0x7352bc> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - ldreq r1, [r7, #9] │ │ │ │ - cmpeq r3, r1 │ │ │ │ - beq 741268 <__cxa_atexit@plt+0x7352c4> │ │ │ │ - ldr r7, [pc, #104] @ 7412bc <__cxa_atexit@plt+0x735318> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 7412ac <__cxa_atexit@plt+0x735308> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 7412b0 <__cxa_atexit@plt+0x73530c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsl r6 │ │ │ │ - cmneq r0, ip, ror #6 │ │ │ │ - cmneq r0, r4, lsl #8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - cmneq r0, r4, lsr #5 │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - cmneq r0, ip, lsr #6 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 741328 <__cxa_atexit@plt+0x735384> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74133c <__cxa_atexit@plt+0x735398> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 741328 <__cxa_atexit@plt+0x735384> │ │ │ │ - ldr r2, [pc, #72] @ 74134c <__cxa_atexit@plt+0x7353a8> │ │ │ │ - ldr r1, [pc, #72] @ 741350 <__cxa_atexit@plt+0x7353ac> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r7, [pc, #36] @ 741354 <__cxa_atexit@plt+0x7353b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r0, r4, asr #11 │ │ │ │ - cmneq r0, r0, asr r2 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7413a0 <__cxa_atexit@plt+0x7353fc> │ │ │ │ - ldr r2, [pc, #48] @ 7413ac <__cxa_atexit@plt+0x735408> │ │ │ │ - ldr r1, [pc, #48] @ 7413b0 <__cxa_atexit@plt+0x73540c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r0, ip, asr #10 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7b1848 <__cxa_atexit@plt+0x7a58a4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 741420 <__cxa_atexit@plt+0x73547c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 741420 <__cxa_atexit@plt+0x73547c> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 741438 <__cxa_atexit@plt+0x735494> │ │ │ │ - ldr r7, [pc, #12] @ 741434 <__cxa_atexit@plt+0x735490> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, asr r1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 741460 <__cxa_atexit@plt+0x7354bc> │ │ │ │ - ldr r7, [pc, #164] @ 7414f8 <__cxa_atexit@plt+0x735554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #20] @ 740f74 <__cxa_atexit@plt+0x734fd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5] │ │ │ │ - add r3, r7, #2 │ │ │ │ - lsl r2, r3, #2 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [pc, #112] @ 7414f0 <__cxa_atexit@plt+0x73554c> │ │ │ │ - ldr r8, [r2, r1] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - ldr r9, [r0, r3, lsl #2] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + @ instruction: 0x0160a598 │ │ │ │ + cmneq r0, r0, ror #11 │ │ │ │ + @ instruction: 0xffffd0f8 │ │ │ │ + cmpeq pc, r0, lsr pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741028 <__cxa_atexit@plt+0x735084> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 741030 <__cxa_atexit@plt+0x73508c> │ │ │ │ + ldr lr, [pc, #168] @ 741054 <__cxa_atexit@plt+0x7350b0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r0, [pc, #164] @ 741058 <__cxa_atexit@plt+0x7350b4> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - sub r2, r3, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7414e4 <__cxa_atexit@plt+0x735540> │ │ │ │ - ldr r3, [pc, #72] @ 7414f4 <__cxa_atexit@plt+0x735550> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #140] @ 74105c <__cxa_atexit@plt+0x7350b8> │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + bhi 741044 <__cxa_atexit@plt+0x7350a0> │ │ │ │ + ldr r3, [pc, #100] @ 741060 <__cxa_atexit@plt+0x7350bc> │ │ │ │ tst r8, #3 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - beq 7414d8 <__cxa_atexit@plt+0x735534> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74108c <__cxa_atexit@plt+0x7350e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffbd4 │ │ │ │ - cmneq r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 741528 <__cxa_atexit@plt+0x735584> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 741438 <__cxa_atexit@plt+0x735494> │ │ │ │ - ldr r7, [pc, #12] @ 74153c <__cxa_atexit@plt+0x735598> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - qdsubeq sl, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7415a0 <__cxa_atexit@plt+0x7355fc> │ │ │ │ - ldr r3, [r7, #9] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7415a0 <__cxa_atexit@plt+0x7355fc> │ │ │ │ - ldr r3, [pc, #64] @ 7415b4 <__cxa_atexit@plt+0x735610> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #20] │ │ │ │ - ldr r3, [pc, #32] @ 7415b8 <__cxa_atexit@plt+0x735614> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #20] @ 7415bc <__cxa_atexit@plt+0x735618> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01609f9c │ │ │ │ - ldrdeq r9, [r0, #-248]! @ 0xffffff08 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7415e4 <__cxa_atexit@plt+0x735640> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #12] @ 7415f8 <__cxa_atexit@plt+0x735654> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01609f94 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 741654 <__cxa_atexit@plt+0x7356b0> │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 741654 <__cxa_atexit@plt+0x7356b0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 741654 <__cxa_atexit@plt+0x7356b0> │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74166c <__cxa_atexit@plt+0x7356c8> │ │ │ │ - ldr r7, [pc, #12] @ 741668 <__cxa_atexit@plt+0x7356c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r4, lsr #30 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 741694 <__cxa_atexit@plt+0x7356f0> │ │ │ │ - ldr r7, [pc, #164] @ 74172c <__cxa_atexit@plt+0x735788> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741018 <__cxa_atexit@plt+0x735074> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r3, r7, #2 │ │ │ │ - lsl r2, r3, #2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr lr, [pc, #112] @ 741724 <__cxa_atexit@plt+0x735780> │ │ │ │ - ldr r8, [r2, r0] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - ldr r9, [r1, r3, lsl #2] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - sub r2, r3, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 741718 <__cxa_atexit@plt+0x735774> │ │ │ │ - ldr r3, [pc, #72] @ 741728 <__cxa_atexit@plt+0x735784> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #10] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - stm lr, {r0, r7, r9} │ │ │ │ - beq 74170c <__cxa_atexit@plt+0x735768> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74108c <__cxa_atexit@plt+0x7350e8> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 741038 <__cxa_atexit@plt+0x735094> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - cmneq r0, r8, asr lr │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74175c <__cxa_atexit@plt+0x7357b8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 74166c <__cxa_atexit@plt+0x7356c8> │ │ │ │ - ldr r7, [pc, #12] @ 741770 <__cxa_atexit@plt+0x7357cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #24] @ 741064 <__cxa_atexit@plt+0x7350c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsl lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + cmneq r0, r0, ror #9 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xffffcfac │ │ │ │ + cmpeq pc, r0, asr #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7417a8 <__cxa_atexit@plt+0x735804> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7417ac <__cxa_atexit@plt+0x735808> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r4, asr sp │ │ │ │ - cmneq r0, ip, ror #27 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 741848 <__cxa_atexit@plt+0x7358a4> │ │ │ │ - ldr lr, [pc, #156] @ 741874 <__cxa_atexit@plt+0x7358d0> │ │ │ │ - ldr r0, [pc, #156] @ 741878 <__cxa_atexit@plt+0x7358d4> │ │ │ │ - mov r1, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r1], #-28 @ 0xffffffe4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r2, r6, #22 │ │ │ │ - stmib r7, {r0, r9} │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r7, r6, #10 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 741860 <__cxa_atexit@plt+0x7358bc> │ │ │ │ - ldr lr, [pc, #100] @ 74187c <__cxa_atexit@plt+0x7358d8> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r7} │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst sl, #3 │ │ │ │ - beq 74183c <__cxa_atexit@plt+0x735898> │ │ │ │ - mov r7, sl │ │ │ │ - b 74108c <__cxa_atexit@plt+0x7350e8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 741880 <__cxa_atexit@plt+0x7358dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7410d0 <__cxa_atexit@plt+0x73512c> │ │ │ │ + ldr r9, [pc, #80] @ 7410dc <__cxa_atexit@plt+0x735138> │ │ │ │ + ldr r8, [pc, #80] @ 7410e0 <__cxa_atexit@plt+0x73513c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 7410e4 <__cxa_atexit@plt+0x735140> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + mov r8, r7 │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - @ instruction: 0xfffff660 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - cmpeq pc, r8, lsr #14 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0x0160a494 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7418b4 <__cxa_atexit@plt+0x735910> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7418bc <__cxa_atexit@plt+0x735918> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq r9, [r0, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7418f8 <__cxa_atexit@plt+0x735954> │ │ │ │ - ldr r3, [pc, #40] @ 741910 <__cxa_atexit@plt+0x73596c> │ │ │ │ + bcc 741150 <__cxa_atexit@plt+0x7351ac> │ │ │ │ + ldr r3, [pc, #68] @ 741168 <__cxa_atexit@plt+0x7351c4> │ │ │ │ + ldr r2, [pc, #68] @ 74116c <__cxa_atexit@plt+0x7351c8> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ str r9, [r7, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - b 7417bc <__cxa_atexit@plt+0x735818> │ │ │ │ - ldr r7, [pc, #20] @ 741914 <__cxa_atexit@plt+0x735970> │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 741170 <__cxa_atexit@plt+0x7351cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - hvceq 64364 @ 0xfb6c │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + strheq fp, [pc, #-220] @ 74109c <__cxa_atexit@plt+0x7350f8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 741948 <__cxa_atexit@plt+0x7359a4> │ │ │ │ + bhi 7411b0 <__cxa_atexit@plt+0x73520c> │ │ │ │ + ldr r2, [pc, #40] @ 7411b8 <__cxa_atexit@plt+0x735214> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 741950 <__cxa_atexit@plt+0x7359ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 7411bc <__cxa_atexit@plt+0x735218> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, ror #22 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq sl, [r0, #-44]! @ 0xffffffd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7419ac <__cxa_atexit@plt+0x735a08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7419b4 <__cxa_atexit@plt+0x735a10> │ │ │ │ - ldr r2, [pc, #72] @ 7419d0 <__cxa_atexit@plt+0x735a2c> │ │ │ │ - ldr r1, [pc, #72] @ 7419d4 <__cxa_atexit@plt+0x735a30> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - str r9, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74123c <__cxa_atexit@plt+0x735298> │ │ │ │ + ldr r7, [pc, #108] @ 741264 <__cxa_atexit@plt+0x7352c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741250 <__cxa_atexit@plt+0x7352ac> │ │ │ │ + ldr r3, [pc, #88] @ 741268 <__cxa_atexit@plt+0x7352c4> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74122c <__cxa_atexit@plt+0x735288> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 741270 <__cxa_atexit@plt+0x7352cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7417bc <__cxa_atexit@plt+0x735818> │ │ │ │ - mov r6, r7 │ │ │ │ - b 7419bc <__cxa_atexit@plt+0x735a18> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7419cc <__cxa_atexit@plt+0x735a28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74126c <__cxa_atexit@plt+0x7352c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalbteq fp, pc, r0, r5 @ │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffcd98 │ │ │ │ + cmpeq pc, r0, lsr ip @ │ │ │ │ + ldrdeq fp, [pc, #-196] @ 7411b4 <__cxa_atexit@plt+0x735210> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 741a0c <__cxa_atexit@plt+0x735a68> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 741a10 <__cxa_atexit@plt+0x735a6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01609b90 │ │ │ │ - cmneq r0, r8, ror #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7412b0 <__cxa_atexit@plt+0x73530c> │ │ │ │ + ldr r3, [pc, #36] @ 7412bc <__cxa_atexit@plt+0x735318> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + mov sl, r7 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + b 975c7c <__cxa_atexit@plt+0x969cd8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - mov r1, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 741a90 <__cxa_atexit@plt+0x735aec> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - bhi 741aa8 <__cxa_atexit@plt+0x735b04> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 741ab0 <__cxa_atexit@plt+0x735b0c> │ │ │ │ - ldr r7, [pc, #96] @ 741acc <__cxa_atexit@plt+0x735b28> │ │ │ │ - ldr r0, [pc, #96] @ 741ad0 <__cxa_atexit@plt+0x735b2c> │ │ │ │ - str r3, [r2] │ │ │ │ + bcc 741320 <__cxa_atexit@plt+0x73537c> │ │ │ │ + ldr r7, [pc, #68] @ 741338 <__cxa_atexit@plt+0x735394> │ │ │ │ + ldr r2, [pc, #68] @ 74133c <__cxa_atexit@plt+0x735398> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - b 7417bc <__cxa_atexit@plt+0x735818> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 741ab8 <__cxa_atexit@plt+0x735b14> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 741ac8 <__cxa_atexit@plt+0x735b24> │ │ │ │ + ldr r7, [pc, #24] @ 741340 <__cxa_atexit@plt+0x73539c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalbteq fp, pc, r4, r4 @ │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffc80 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + smlaltteq fp, pc, ip, fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7413cc <__cxa_atexit@plt+0x735428> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ 741400 <__cxa_atexit@plt+0x73545c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 741b2c <__cxa_atexit@plt+0x735b88> │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 741b40 <__cxa_atexit@plt+0x735b9c> │ │ │ │ - ldr r7, [pc, #64] @ 741b5c <__cxa_atexit@plt+0x735bb8> │ │ │ │ + bhi 7413d8 <__cxa_atexit@plt+0x735434> │ │ │ │ + ldr r7, [pc, #128] @ 741404 <__cxa_atexit@plt+0x735460> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r9, r3 │ │ │ │ - b 7417bc <__cxa_atexit@plt+0x735818> │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7413ec <__cxa_atexit@plt+0x735448> │ │ │ │ + ldr r3, [pc, #104] @ 741408 <__cxa_atexit@plt+0x735464> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7413bc <__cxa_atexit@plt+0x735418> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 741410 <__cxa_atexit@plt+0x73546c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 741b58 <__cxa_atexit@plt+0x735bb4> │ │ │ │ + ldr r7, [pc, #24] @ 74140c <__cxa_atexit@plt+0x735468> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsr r4 @ │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ + cmneq r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xffffcc08 │ │ │ │ + @ instruction: 0x014fba94 │ │ │ │ + cmpeq pc, r8, lsr fp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 741bc0 <__cxa_atexit@plt+0x735c1c> │ │ │ │ - ldr r3, [pc, #80] @ 741bd8 <__cxa_atexit@plt+0x735c34> │ │ │ │ - ldr r2, [pc, #80] @ 741bdc <__cxa_atexit@plt+0x735c38> │ │ │ │ - ldr lr, [pc, #80] @ 741be0 <__cxa_atexit@plt+0x735c3c> │ │ │ │ - sub r1, r6, #30 │ │ │ │ + bcc 741478 <__cxa_atexit@plt+0x7354d4> │ │ │ │ + ldr r3, [pc, #84] @ 741490 <__cxa_atexit@plt+0x7354ec> │ │ │ │ + ldr r2, [pc, #84] @ 741494 <__cxa_atexit@plt+0x7354f0> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 741498 <__cxa_atexit@plt+0x7354f4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 741be4 <__cxa_atexit@plt+0x735c40> │ │ │ │ + ldr r7, [pc, #28] @ 74149c <__cxa_atexit@plt+0x7354f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - ldrdeq r9, [r0, #-184]! @ 0xffffff48 │ │ │ │ - strheq fp, [pc, #-60] @ 741bb0 <__cxa_atexit@plt+0x735c0c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + cmneq r0, r0, lsl #6 │ │ │ │ + @ instruction: 0x014fba9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741514 <__cxa_atexit@plt+0x735570> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 741530 <__cxa_atexit@plt+0x73558c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 741534 <__cxa_atexit@plt+0x735590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 741520 <__cxa_atexit@plt+0x73557c> │ │ │ │ + ldr r3, [pc, #72] @ 741538 <__cxa_atexit@plt+0x735594> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741504 <__cxa_atexit@plt+0x735560> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74153c <__cxa_atexit@plt+0x735598> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r9, [r0, #-240]! @ 0xffffff10 │ │ │ │ + cmneq r0, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffcb30 │ │ │ │ + cmpeq pc, r8, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 741c1c <__cxa_atexit@plt+0x735c78> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 7417bc <__cxa_atexit@plt+0x735818> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7415a4 <__cxa_atexit@plt+0x735600> │ │ │ │ + ldr r3, [pc, #64] @ 7415bc <__cxa_atexit@plt+0x735618> │ │ │ │ + ldr r2, [pc, #64] @ 7415c0 <__cxa_atexit@plt+0x73561c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7415c4 <__cxa_atexit@plt+0x735620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + hvceq 64404 @ 0xfb94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741630 <__cxa_atexit@plt+0x73568c> │ │ │ │ + ldr r7, [pc, #104] @ 741654 <__cxa_atexit@plt+0x7356b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741644 <__cxa_atexit@plt+0x7356a0> │ │ │ │ + ldr r3, [pc, #84] @ 741658 <__cxa_atexit@plt+0x7356b4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741620 <__cxa_atexit@plt+0x73567c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 741660 <__cxa_atexit@plt+0x7356bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74165c <__cxa_atexit@plt+0x7356b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffc9a4 │ │ │ │ + cmpeq pc, r0, asr #16 │ │ │ │ + smlaltteq fp, pc, ip, r8 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9c4fb8 <__cxa_atexit@plt+0x9b9014> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 741c94 <__cxa_atexit@plt+0x735cf0> │ │ │ │ - ldr r7, [pc, #80] @ 741cac <__cxa_atexit@plt+0x735d08> │ │ │ │ - ldr r2, [pc, #80] @ 741cb0 <__cxa_atexit@plt+0x735d0c> │ │ │ │ - ldr lr, [pc, #80] @ 741cb4 <__cxa_atexit@plt+0x735d10> │ │ │ │ + bcc 7416d0 <__cxa_atexit@plt+0x73572c> │ │ │ │ + ldr r7, [pc, #64] @ 7416e8 <__cxa_atexit@plt+0x735744> │ │ │ │ + ldr r2, [pc, #64] @ 7416ec <__cxa_atexit@plt+0x735748> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r7, r8, r9} │ │ │ │ - add r7, r3, #16 │ │ │ │ - stm r7, {r2, r8, r9, lr} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - str r1, [r3, #32] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 741cb8 <__cxa_atexit@plt+0x735d14> │ │ │ │ + ldr r7, [pc, #24] @ 7416f0 <__cxa_atexit@plt+0x73574c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - cmneq r0, r4, lsl #22 │ │ │ │ - smlaltteq fp, pc, r8, r2 @ │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmpeq pc, r8, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 741774 <__cxa_atexit@plt+0x7357d0> │ │ │ │ + ldr r5, [pc, #144] @ 7417a4 <__cxa_atexit@plt+0x735800> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741780 <__cxa_atexit@plt+0x7357dc> │ │ │ │ + ldr r7, [pc, #120] @ 7417a8 <__cxa_atexit@plt+0x735804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741794 <__cxa_atexit@plt+0x7357f0> │ │ │ │ + ldr r3, [pc, #100] @ 7417ac <__cxa_atexit@plt+0x735808> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741764 <__cxa_atexit@plt+0x7357c0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 7417b4 <__cxa_atexit@plt+0x735810> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7417b0 <__cxa_atexit@plt+0x73580c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsl #27 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xffffc860 │ │ │ │ + strdeq fp, [pc, #-96] @ 741758 <__cxa_atexit@plt+0x7357b4> │ │ │ │ + @ instruction: 0x014fb79c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 741d1c <__cxa_atexit@plt+0x735d78> │ │ │ │ - ldr r3, [pc, #80] @ 741d34 <__cxa_atexit@plt+0x735d90> │ │ │ │ - ldr r9, [pc, #80] @ 741d38 <__cxa_atexit@plt+0x735d94> │ │ │ │ - ldr lr, [pc, #80] @ 741d3c <__cxa_atexit@plt+0x735d98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #21 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 741818 <__cxa_atexit@plt+0x735874> │ │ │ │ + ldr r3, [pc, #80] @ 741830 <__cxa_atexit@plt+0x73588c> │ │ │ │ + ldr r2, [pc, #80] @ 741834 <__cxa_atexit@plt+0x735890> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 741838 <__cxa_atexit@plt+0x735894> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 741d40 <__cxa_atexit@plt+0x735d9c> │ │ │ │ + ldr r7, [pc, #28] @ 74183c <__cxa_atexit@plt+0x735898> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - strdeq r9, [r0, #-224]! @ 0xffffff20 │ │ │ │ - cmpeq pc, r4, ror #4 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmneq r0, ip, asr pc │ │ │ │ + cmpeq pc, r8, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7418b4 <__cxa_atexit@plt+0x735910> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 7418d0 <__cxa_atexit@plt+0x73592c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 7418d4 <__cxa_atexit@plt+0x735930> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 7418c0 <__cxa_atexit@plt+0x73591c> │ │ │ │ + ldr r3, [pc, #72] @ 7418d8 <__cxa_atexit@plt+0x735934> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7418a4 <__cxa_atexit@plt+0x735900> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7418dc <__cxa_atexit@plt+0x735938> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsr ip │ │ │ │ + smceq 2504 @ 0x9c8 │ │ │ │ + @ instruction: 0xffffc790 │ │ │ │ + smlalbteq fp, pc, r8, r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 741944 <__cxa_atexit@plt+0x7359a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 741950 <__cxa_atexit@plt+0x7359ac> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 741960 <__cxa_atexit@plt+0x7359bc> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #60] @ 741964 <__cxa_atexit@plt+0x7359c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, lsl ip │ │ │ │ + cmneq r0, r0, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7419d4 <__cxa_atexit@plt+0x735a30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7419e0 <__cxa_atexit@plt+0x735a3c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 7419f0 <__cxa_atexit@plt+0x735a4c> │ │ │ │ + ldr sl, [pc, #76] @ 7419f4 <__cxa_atexit@plt+0x735a50> │ │ │ │ + sub r0, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + cmneq r0, r4, lsl #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 741d70 <__cxa_atexit@plt+0x735dcc> │ │ │ │ - ldr r5, [pc, #28] @ 741d80 <__cxa_atexit@plt+0x735ddc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741a60 <__cxa_atexit@plt+0x735abc> │ │ │ │ + ldr r7, [pc, #104] @ 741a84 <__cxa_atexit@plt+0x735ae0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741a74 <__cxa_atexit@plt+0x735ad0> │ │ │ │ + ldr r3, [pc, #84] @ 741a88 <__cxa_atexit@plt+0x735ae4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741a50 <__cxa_atexit@plt+0x735aac> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 741a90 <__cxa_atexit@plt+0x735aec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ - ldr r7, [pc, #12] @ 741d84 <__cxa_atexit@plt+0x735de0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 741a8c <__cxa_atexit@plt+0x735ae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq pc, r8, lsl r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffc574 │ │ │ │ + cmpeq pc, r0, lsl r4 @ │ │ │ │ + smlalbteq fp, pc, r4, r4 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 741dec <__cxa_atexit@plt+0x735e48> │ │ │ │ - ldr r3, [pc, #80] @ 741e04 <__cxa_atexit@plt+0x735e60> │ │ │ │ - ldr r9, [pc, #80] @ 741e08 <__cxa_atexit@plt+0x735e64> │ │ │ │ - ldr lr, [pc, #80] @ 741e0c <__cxa_atexit@plt+0x735e68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #21 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 741aec <__cxa_atexit@plt+0x735b48> │ │ │ │ + ldr r2, [pc, #64] @ 741af8 <__cxa_atexit@plt+0x735b54> │ │ │ │ + ldr lr, [pc, #64] @ 741afc <__cxa_atexit@plt+0x735b58> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 741e10 <__cxa_atexit@plt+0x735e6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - cmneq r0, r0, lsr #28 │ │ │ │ - @ instruction: 0x014fb194 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 741e40 <__cxa_atexit@plt+0x735e9c> │ │ │ │ - ldr r5, [pc, #28] @ 741e50 <__cxa_atexit@plt+0x735eac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741b68 <__cxa_atexit@plt+0x735bc4> │ │ │ │ + ldr r7, [pc, #104] @ 741b8c <__cxa_atexit@plt+0x735be8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741b7c <__cxa_atexit@plt+0x735bd8> │ │ │ │ + ldr r3, [pc, #84] @ 741b90 <__cxa_atexit@plt+0x735bec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741b58 <__cxa_atexit@plt+0x735bb4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 741b98 <__cxa_atexit@plt+0x735bf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8b283c <__cxa_atexit@plt+0x8a6898> │ │ │ │ - ldr r7, [pc, #12] @ 741e54 <__cxa_atexit@plt+0x735eb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 741b94 <__cxa_atexit@plt+0x735bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq pc, ip, asr #2 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffc46c │ │ │ │ + cmpeq pc, r8, lsl #6 │ │ │ │ + smlalbteq fp, pc, r0, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 741ebc <__cxa_atexit@plt+0x735f18> │ │ │ │ - ldr r3, [pc, #80] @ 741ed4 <__cxa_atexit@plt+0x735f30> │ │ │ │ - ldr r9, [pc, #80] @ 741ed8 <__cxa_atexit@plt+0x735f34> │ │ │ │ - ldr lr, [pc, #80] @ 741edc <__cxa_atexit@plt+0x735f38> │ │ │ │ + mov r8, r7 │ │ │ │ + b 9cffa8 <__cxa_atexit@plt+0x9c4004> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741c20 <__cxa_atexit@plt+0x735c7c> │ │ │ │ + ldr r7, [pc, #104] @ 741c44 <__cxa_atexit@plt+0x735ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741c34 <__cxa_atexit@plt+0x735c90> │ │ │ │ + ldr r3, [pc, #84] @ 741c48 <__cxa_atexit@plt+0x735ca4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r1, r6, #21 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741c10 <__cxa_atexit@plt+0x735c6c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 741ee0 <__cxa_atexit@plt+0x735f3c> │ │ │ │ + ldr r7, [pc, #40] @ 741c50 <__cxa_atexit@plt+0x735cac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - cmneq r0, r0, asr sp │ │ │ │ - smlalbteq fp, pc, r4, r0 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 741f14 <__cxa_atexit@plt+0x735f70> │ │ │ │ - ldr r2, [pc, #32] @ 741f24 <__cxa_atexit@plt+0x735f80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ - ldr r7, [pc, #12] @ 741f28 <__cxa_atexit@plt+0x735f84> │ │ │ │ + ldr r7, [pc, #16] @ 741c4c <__cxa_atexit@plt+0x735ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - hvceq 64268 @ 0xfb0c │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + @ instruction: 0xffffc3b4 │ │ │ │ + cmpeq pc, r0, asr r2 @ │ │ │ │ + cmpeq pc, r4, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 741f4c <__cxa_atexit@plt+0x735fa8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r6, #4] │ │ │ │ - add r6, r7, #36 @ 0x24 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 741fbc <__cxa_atexit@plt+0x736018> │ │ │ │ - ldr r3, [pc, #80] @ 741fd4 <__cxa_atexit@plt+0x736030> │ │ │ │ - ldr r2, [pc, #80] @ 741fd8 <__cxa_atexit@plt+0x736034> │ │ │ │ - ldr lr, [pc, #80] @ 741fdc <__cxa_atexit@plt+0x736038> │ │ │ │ - sub r1, r6, #30 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 741cd4 <__cxa_atexit@plt+0x735d30> │ │ │ │ + ldr r5, [pc, #144] @ 741d04 <__cxa_atexit@plt+0x735d60> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741ce0 <__cxa_atexit@plt+0x735d3c> │ │ │ │ + ldr r7, [pc, #120] @ 741d08 <__cxa_atexit@plt+0x735d64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 741cf4 <__cxa_atexit@plt+0x735d50> │ │ │ │ + ldr r3, [pc, #100] @ 741d0c <__cxa_atexit@plt+0x735d68> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741cc4 <__cxa_atexit@plt+0x735d20> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 741fe0 <__cxa_atexit@plt+0x73603c> │ │ │ │ + ldr r7, [pc, #44] @ 741d14 <__cxa_atexit@plt+0x735d70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa8c │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - ldrdeq r9, [r0, #-124]! @ 0xffffff84 │ │ │ │ - smlalbteq sl, pc, r0, pc @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 742014 <__cxa_atexit@plt+0x736070> │ │ │ │ - ldr r2, [pc, #32] @ 742024 <__cxa_atexit@plt+0x736080> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b283c <__cxa_atexit@plt+0x8a6898> │ │ │ │ - ldr r7, [pc, #12] @ 742028 <__cxa_atexit@plt+0x736084> │ │ │ │ + ldr r7, [pc, #20] @ 741d10 <__cxa_atexit@plt+0x735d6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalbbeq sl, pc, r0, pc @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 74204c <__cxa_atexit@plt+0x7360a8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 8b283c <__cxa_atexit@plt+0x8a6898> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ + cmneq r0, r4, lsr #16 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffc300 │ │ │ │ + @ instruction: 0x014fb190 │ │ │ │ + cmpeq pc, r8, asr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r6, #4] │ │ │ │ - add r6, r7, #36 @ 0x24 │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7420bc <__cxa_atexit@plt+0x736118> │ │ │ │ - ldr r3, [pc, #80] @ 7420d4 <__cxa_atexit@plt+0x736130> │ │ │ │ - ldr r2, [pc, #80] @ 7420d8 <__cxa_atexit@plt+0x736134> │ │ │ │ - ldr lr, [pc, #80] @ 7420dc <__cxa_atexit@plt+0x736138> │ │ │ │ - sub r1, r6, #30 │ │ │ │ + bcc 741d78 <__cxa_atexit@plt+0x735dd4> │ │ │ │ + ldr r3, [pc, #80] @ 741d90 <__cxa_atexit@plt+0x735dec> │ │ │ │ + ldr r2, [pc, #80] @ 741d94 <__cxa_atexit@plt+0x735df0> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 741d98 <__cxa_atexit@plt+0x735df4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7420e0 <__cxa_atexit@plt+0x73613c> │ │ │ │ + ldr r7, [pc, #28] @ 741d9c <__cxa_atexit@plt+0x735df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff98c │ │ │ │ - @ instruction: 0xfffffa48 │ │ │ │ - ldrdeq r9, [r0, #-108]! @ 0xffffff94 │ │ │ │ - smlalbteq sl, pc, r0, lr @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + strdeq r9, [r0, #-156]! @ 0xffffff64 │ │ │ │ + strheq fp, [pc, #-20] @ 741d90 <__cxa_atexit@plt+0x735dec> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 742138 <__cxa_atexit@plt+0x736194> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 742140 <__cxa_atexit@plt+0x73619c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 742144 <__cxa_atexit@plt+0x7361a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + bhi 741dd0 <__cxa_atexit@plt+0x735e2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 741dd8 <__cxa_atexit@plt+0x735e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsl #7 │ │ │ │ - cmneq r0, r8, lsl r4 │ │ │ │ + ldrdeq r9, [r0, #-104]! @ 0xffffff98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7421f4 <__cxa_atexit@plt+0x736250> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [pc, #160] @ 742214 <__cxa_atexit@plt+0x736270> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - beq 7421e4 <__cxa_atexit@plt+0x736240> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 7421fc <__cxa_atexit@plt+0x736258> │ │ │ │ - ldr sl, [pc, #112] @ 742218 <__cxa_atexit@plt+0x736274> │ │ │ │ - ldr lr, [pc, #112] @ 74221c <__cxa_atexit@plt+0x736278> │ │ │ │ - add sl, pc, sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 741e40 <__cxa_atexit@plt+0x735e9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 741e4c <__cxa_atexit@plt+0x735ea8> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ 741e5c <__cxa_atexit@plt+0x735eb8> │ │ │ │ + sub r1, r6, #7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stmdb r5, {r6, ip} │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ + ldr r0, [pc, #60] @ 741e60 <__cxa_atexit@plt+0x735ebc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ + str sl, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsr #14 │ │ │ │ + cmneq r0, r4, asr #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741ed8 <__cxa_atexit@plt+0x735f34> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 741ef4 <__cxa_atexit@plt+0x735f50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 741ef8 <__cxa_atexit@plt+0x735f54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 741ee4 <__cxa_atexit@plt+0x735f40> │ │ │ │ + ldr r3, [pc, #72] @ 741efc <__cxa_atexit@plt+0x735f58> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741ec8 <__cxa_atexit@plt+0x735f24> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, lr │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 741f00 <__cxa_atexit@plt+0x735f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74227c <__cxa_atexit@plt+0x7362d8> │ │ │ │ - ldr lr, [pc, #68] @ 742288 <__cxa_atexit@plt+0x7362e4> │ │ │ │ - ldr r8, [pc, #68] @ 74228c <__cxa_atexit@plt+0x7362e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - cmneq r0, r8, ror #5 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + cmneq r0, ip, lsl #12 │ │ │ │ + cmneq r0, r4, asr r6 │ │ │ │ + @ instruction: 0xffffc16c │ │ │ │ + smlaltbeq sl, pc, r4, pc @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r7 │ │ │ │ - mov ip, r5 │ │ │ │ - mov r1, r4 │ │ │ │ - sub r7, r5, #28 │ │ │ │ - str fp, [sp, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 741f94 <__cxa_atexit@plt+0x735ff0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 741f9c <__cxa_atexit@plt+0x735ff8> │ │ │ │ + ldr r7, [pc, #144] @ 741fcc <__cxa_atexit@plt+0x736028> │ │ │ │ + ldr r1, [pc, #144] @ 741fd0 <__cxa_atexit@plt+0x73602c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bhi 742668 <__cxa_atexit@plt+0x7366c4> │ │ │ │ - mov r5, ip │ │ │ │ - mov fp, #0 │ │ │ │ - ldr r7, [r5], #-4 │ │ │ │ - str r5, [sp] │ │ │ │ - mov r5, ip │ │ │ │ - str r1, [sp, #8] │ │ │ │ - b 742334 <__cxa_atexit@plt+0x736390> │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r6, lr │ │ │ │ - add r1, r0, fp │ │ │ │ - ldr r0, [pc, #1148] @ 742774 <__cxa_atexit@plt+0x7367d0> │ │ │ │ - sub r4, r1, #8 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - mov r3, ip │ │ │ │ - ldr r9, [r4] │ │ │ │ - ldr r8, [r3, fp]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - sub fp, fp, #28 │ │ │ │ - add r4, r4, fp │ │ │ │ - cmp r3, r4 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - mov r3, r7 │ │ │ │ - bhi 742664 <__cxa_atexit@plt+0x7366c0> │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 7423e4 <__cxa_atexit@plt+0x736440> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 74253c <__cxa_atexit@plt+0x736598> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 742484 <__cxa_atexit@plt+0x7364e0> │ │ │ │ - mov r4, ip │ │ │ │ - add lr, r6, #8 │ │ │ │ - str r8, [r4, fp]! │ │ │ │ - ldr r2, [r1, #804] @ 0x324 │ │ │ │ - str r9, [r4, #-12] │ │ │ │ - str sl, [r4, #-8] │ │ │ │ - cmp r2, lr │ │ │ │ - str r7, [r4, #-4] │ │ │ │ - bcc 7426b4 <__cxa_atexit@plt+0x736710> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r2, ip, fp │ │ │ │ - mov r8, #0 │ │ │ │ - sub r7, lr, #3 │ │ │ │ - str r8, [r4, #-8] │ │ │ │ - str r7, [r4, #-4] │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - ldr r0, [pc, #964] @ 74276c <__cxa_atexit@plt+0x7367c8> │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r3, [r2, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - blt 74263c <__cxa_atexit@plt+0x736698> │ │ │ │ - mov r0, #1 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str r0, [r4, #-8] │ │ │ │ - ldr r0, [pc, #928] @ 742770 <__cxa_atexit@plt+0x7367cc> │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r4, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bne 7422e4 <__cxa_atexit@plt+0x736340> │ │ │ │ - b 74264c <__cxa_atexit@plt+0x7366a8> │ │ │ │ - mov lr, ip │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r8, [lr, fp]! │ │ │ │ - ldr r1, [r1, #804] @ 0x324 │ │ │ │ - str r9, [lr, #-12] │ │ │ │ - str sl, [lr, #-8] │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [lr, #-4] │ │ │ │ - bcc 74268c <__cxa_atexit@plt+0x7366e8> │ │ │ │ - ldr r4, [r7, #2] │ │ │ │ - add r2, ip, fp │ │ │ │ - mov r8, #0 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r8, [lr, #-8] │ │ │ │ - str r7, [lr, #-4] │ │ │ │ - str r4, [r2, #-16] │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - ldr r0, [pc, #804] @ 742754 <__cxa_atexit@plt+0x7367b0> │ │ │ │ - cmp r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r2, #-20] @ 0xffffffec │ │ │ │ - stmib r6, {r0, sl} │ │ │ │ - blt 742578 <__cxa_atexit@plt+0x7365d4> │ │ │ │ - mov r0, #1 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str r0, [lr, #-8] │ │ │ │ - ldr r0, [pc, #768] @ 742758 <__cxa_atexit@plt+0x7367b4> │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [lr, #-4] │ │ │ │ - beq 742624 <__cxa_atexit@plt+0x736680> │ │ │ │ - ldr r6, [pc, #744] @ 74275c <__cxa_atexit@plt+0x7367b8> │ │ │ │ - sub r4, r5, #12 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 742304 <__cxa_atexit@plt+0x736360> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 742588 <__cxa_atexit@plt+0x7365e4> │ │ │ │ - mov r4, r1 │ │ │ │ - mov r1, ip │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r1, fp]! │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r1, #-12] │ │ │ │ - str sl, [r1, #-8] │ │ │ │ - cmp r5, r2 │ │ │ │ - str r7, [r1, #-4] │ │ │ │ - bcc 7426f8 <__cxa_atexit@plt+0x736754> │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [pc, #640] @ 742744 <__cxa_atexit@plt+0x7367a0> │ │ │ │ - umull r0, r5, sl, r7 │ │ │ │ - rev r7, r7 │ │ │ │ - add r7, r7, sl │ │ │ │ - eor r0, r5, r0 │ │ │ │ - add r0, r7, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r5, [pc, #616] @ 742748 <__cxa_atexit@plt+0x7367a4> │ │ │ │ - mul r0, r0, r8 │ │ │ │ - ldr r8, [pc, #672] @ 742788 <__cxa_atexit@plt+0x7367e4> │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mul r0, r0, r5 │ │ │ │ - ldr r5, [pc, #660] @ 74278c <__cxa_atexit@plt+0x7367e8> │ │ │ │ - eor r7, r0, r0, lsr #16 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r6, #12] │ │ │ │ - ldr r0, [pc, #648] @ 742790 <__cxa_atexit@plt+0x7367ec> │ │ │ │ - sub r5, r2, #11 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r5, [r1, #-4] │ │ │ │ - add r5, ip, fp │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - str r0, [r6, #4] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r7, [r1, #-8] │ │ │ │ - sub r8, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - mov r2, ip │ │ │ │ - add r3, r6, #8 │ │ │ │ - str sl, [r2, fp]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r4, [r1, #804] @ 0x324 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - cmp r4, r3 │ │ │ │ - bcc 7426dc <__cxa_atexit@plt+0x736738> │ │ │ │ - ldr r7, [pc, #488] @ 74274c <__cxa_atexit@plt+0x7367a8> │ │ │ │ - add r5, ip, fp │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 74262c <__cxa_atexit@plt+0x736688> │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 742630 <__cxa_atexit@plt+0x73668c> │ │ │ │ - mov r2, ip │ │ │ │ - add r8, r6, #8 │ │ │ │ - str r9, [r2, fp]! │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r4, [r1, #804] @ 0x324 │ │ │ │ - str sl, [r5, #-8]! │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - cmp r4, r8 │ │ │ │ - bcc 74271c <__cxa_atexit@plt+0x736778> │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - mov r4, r1 │ │ │ │ - str lr, [ip, fp] │ │ │ │ - umull r0, r1, r7, sl │ │ │ │ - rev r7, r7 │ │ │ │ - add r7, r7, sl │ │ │ │ - eor r1, r1, r0 │ │ │ │ - add r1, r7, r1 │ │ │ │ - ldr r0, [pc, #364] @ 742744 <__cxa_atexit@plt+0x7367a0> │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - ldr r7, [pc, #416] @ 742780 <__cxa_atexit@plt+0x7367dc> │ │ │ │ - mul r1, r1, r0 │ │ │ │ - ldr r0, [pc, #352] @ 742748 <__cxa_atexit@plt+0x7367a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - mul r1, r1, r0 │ │ │ │ - eor r7, r1, r1, lsr #16 │ │ │ │ - ldr r1, [pc, #388] @ 742784 <__cxa_atexit@plt+0x7367e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r1, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ + stmdb r2, {r3, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 741fb8 <__cxa_atexit@plt+0x736014> │ │ │ │ + ldr r3, [pc, #108] @ 741fd4 <__cxa_atexit@plt+0x736030> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 741f84 <__cxa_atexit@plt+0x735fe0> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - sub r5, r2, #24 │ │ │ │ - mov r4, r1 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 741fa4 <__cxa_atexit@plt+0x736000> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 741fdc <__cxa_atexit@plt+0x736038> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 742658 <__cxa_atexit@plt+0x7366b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - sub r5, r2, #24 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - add ip, ip, fp │ │ │ │ - ldr r7, [pc, #240] @ 742760 <__cxa_atexit@plt+0x7367bc> │ │ │ │ - ldr r0, [r1, #-8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r8, [ip, #-12]! │ │ │ │ + ldr r7, [pc, #24] @ 741fd8 <__cxa_atexit@plt+0x736034> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r5, ip │ │ │ │ - stmib ip, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #208] @ 742764 <__cxa_atexit@plt+0x7367c0> │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - mov r5, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r5, ip, fp │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [pc, #188] @ 742778 <__cxa_atexit@plt+0x7367d4> │ │ │ │ - add r5, ip, fp │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - mov r6, lr │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r6, [pc, #108] @ 742750 <__cxa_atexit@plt+0x7367ac> │ │ │ │ - mov r4, #8 │ │ │ │ - str r4, [r1, #828] @ 0x33c │ │ │ │ - mov r4, r1 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #-4] │ │ │ │ - b 7426a8 <__cxa_atexit@plt+0x736704> │ │ │ │ - ldr r6, [pc, #124] @ 74277c <__cxa_atexit@plt+0x7367d8> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r5, ip, fp │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-16]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r6, [pc, #68] @ 742768 <__cxa_atexit@plt+0x7367c4> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r1, #828] @ 0x33c │ │ │ │ - add r5, ip, fp │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - strheq r8, [r0, #-252]! @ 0xffffff04 │ │ │ │ - andeq r0, r0, r0, lsr #16 │ │ │ │ - strdeq r9, [r0, #-0]! │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl sl │ │ │ │ - cmpeq pc, r8, lsr #18 │ │ │ │ - andeq r0, r0, r8, ror #13 │ │ │ │ - muleq r0, r8, r5 │ │ │ │ - smceq 2328 @ 0x918 │ │ │ │ - andeq r0, r0, r0, asr #16 │ │ │ │ - andeq r0, r0, r4, asr #18 │ │ │ │ - andeq r0, r0, r8, ror r4 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq r0, ip, asr #30 │ │ │ │ - cmneq r0, r4, lsr #30 │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - ldrdeq r9, [r0, #-56]! @ 0xffffffc8 │ │ │ │ - cmneq r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 74282c <__cxa_atexit@plt+0x736888> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r9, [pc, #128] @ 742844 <__cxa_atexit@plt+0x7368a0> │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - umull r1, r8, r2, r0 │ │ │ │ - rev r0, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r1, r8, r1 │ │ │ │ - add r0, r0, r1 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r1, [pc, #100] @ 742848 <__cxa_atexit@plt+0x7368a4> │ │ │ │ - mul r0, r0, r9 │ │ │ │ - ldr r9, [pc, #96] @ 74284c <__cxa_atexit@plt+0x7368a8> │ │ │ │ - ldr r8, [pc, #96] @ 742850 <__cxa_atexit@plt+0x7368ac> │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #84] @ 742854 <__cxa_atexit@plt+0x7368b0> │ │ │ │ - mul r0, r0, r1 │ │ │ │ - sub r1, r6, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r3, [pc, #36] @ 742858 <__cxa_atexit@plt+0x7368b4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r9, [r0, #-12]! │ │ │ │ - cmneq r0, ip, lsl sp │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffc040 │ │ │ │ + smlalbteq sl, pc, r8, lr @ │ │ │ │ + smlalbbeq sl, pc, ip, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7428b4 <__cxa_atexit@plt+0x736910> │ │ │ │ - ldr lr, [pc, #64] @ 7428c0 <__cxa_atexit@plt+0x73691c> │ │ │ │ - ldr r8, [pc, #64] @ 7428c4 <__cxa_atexit@plt+0x736920> │ │ │ │ + bcc 742048 <__cxa_atexit@plt+0x7360a4> │ │ │ │ + ldr r9, [pc, #80] @ 742054 <__cxa_atexit@plt+0x7360b0> │ │ │ │ + ldr r8, [pc, #80] @ 742058 <__cxa_atexit@plt+0x7360b4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + ldr lr, [pc, #76] @ 74205c <__cxa_atexit@plt+0x7360b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + mov r8, r7 │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 159c59c <__cxa_atexit@plt+0x15905f8> │ │ │ │ - mov r3, #16 │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff8b0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7428f0 <__cxa_atexit@plt+0x73694c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 7428f4 <__cxa_atexit@plt+0x736950> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1524410 <__cxa_atexit@plt+0x151846c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 742914 <__cxa_atexit@plt+0x736970> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7429a4 <__cxa_atexit@plt+0x736a00> │ │ │ │ - ldr sl, [pc, #260] @ 742a34 <__cxa_atexit@plt+0x736a90> │ │ │ │ - ldr r8, [pc, #248] @ 742a2c <__cxa_atexit@plt+0x736a88> │ │ │ │ - ldr r9, [pc, #248] @ 742a30 <__cxa_atexit@plt+0x736a8c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7429d8 <__cxa_atexit@plt+0x736a34> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5] │ │ │ │ - umull r0, r3, r1, r2 │ │ │ │ - rev r1, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ands r1, r7, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - mul r0, r0, r9 │ │ │ │ - eor r2, r0, r0, lsr #16 │ │ │ │ - beq 7429f8 <__cxa_atexit@plt+0x736a54> │ │ │ │ - cmp r1, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 74293c <__cxa_atexit@plt+0x736998> │ │ │ │ - ldr r3, [pc, #156] @ 742a38 <__cxa_atexit@plt+0x736a94> │ │ │ │ - str r7, [r5, #4] │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + cmneq r0, ip, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7420c8 <__cxa_atexit@plt+0x736124> │ │ │ │ + ldr r7, [pc, #108] @ 7420f0 <__cxa_atexit@plt+0x73614c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7420dc <__cxa_atexit@plt+0x736138> │ │ │ │ + ldr r3, [pc, #88] @ 7420f4 <__cxa_atexit@plt+0x736150> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 742a10 <__cxa_atexit@plt+0x736a6c> │ │ │ │ - ldr r7, [pc, #128] @ 742a3c <__cxa_atexit@plt+0x736a98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #96] @ 742a40 <__cxa_atexit@plt+0x736a9c> │ │ │ │ - ldr r1, [r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #68] @ 742a44 <__cxa_atexit@plt+0x736aa0> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7420b8 <__cxa_atexit@plt+0x736114> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 742a48 <__cxa_atexit@plt+0x736aa4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r0, r8, ror #22 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 742abc <__cxa_atexit@plt+0x736b18> │ │ │ │ - umull r1, r0, r7, r2 │ │ │ │ - rev r7, r7 │ │ │ │ - add r2, r7, r2 │ │ │ │ - eor r0, r0, r1 │ │ │ │ - add r0, r2, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r2, [pc, #60] @ 742ac0 <__cxa_atexit@plt+0x736b1c> │ │ │ │ - mul r7, r0, lr │ │ │ │ - ldr r1, [pc, #56] @ 742ac4 <__cxa_atexit@plt+0x736b20> │ │ │ │ - eor r7, r7, r7, lsr #13 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mul r7, r7, r2 │ │ │ │ - eor r2, r7, r7, lsr #16 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 742ab4 <__cxa_atexit@plt+0x736b10> │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 742914 <__cxa_atexit@plt+0x736970> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 742914 <__cxa_atexit@plt+0x736970> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 742b1c <__cxa_atexit@plt+0x736b78> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 742b34 <__cxa_atexit@plt+0x736b90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [pc, #44] @ 7420fc <__cxa_atexit@plt+0x736158> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 742b38 <__cxa_atexit@plt+0x736b94> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r4, lsl sl │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldr r7, [pc, #20] @ 7420f8 <__cxa_atexit@plt+0x736154> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffbf0c │ │ │ │ + smlaltbeq sl, pc, r4, sp @ │ │ │ │ + cmpeq pc, ip, ror #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 742bec <__cxa_atexit@plt+0x736c48> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - ldr r2, [pc, #132] @ 742c04 <__cxa_atexit@plt+0x736c60> │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - blt 742bd8 <__cxa_atexit@plt+0x736c34> │ │ │ │ - ldr r0, [pc, #112] @ 742c08 <__cxa_atexit@plt+0x736c64> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 9f7900 <__cxa_atexit@plt+0x9eb95c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 741f10 <__cxa_atexit@plt+0x735f6c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - mov r2, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - beq 742be0 <__cxa_atexit@plt+0x736c3c> │ │ │ │ - ldr r3, [pc, #72] @ 742c0c <__cxa_atexit@plt+0x736c68> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7421bc <__cxa_atexit@plt+0x736218> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ 7421f0 <__cxa_atexit@plt+0x73624c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7421c8 <__cxa_atexit@plt+0x736224> │ │ │ │ + ldr r7, [pc, #128] @ 7421f4 <__cxa_atexit@plt+0x736250> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7421dc <__cxa_atexit@plt+0x736238> │ │ │ │ + ldr r3, [pc, #104] @ 7421f8 <__cxa_atexit@plt+0x736254> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7421ac <__cxa_atexit@plt+0x736208> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 742c10 <__cxa_atexit@plt+0x736c6c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r0, lsr #19 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 742c3c <__cxa_atexit@plt+0x736c98> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 742cb0 <__cxa_atexit@plt+0x736d0c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #88] @ 742cc0 <__cxa_atexit@plt+0x736d1c> │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 742cb8 <__cxa_atexit@plt+0x736d14> │ │ │ │ - ldr r3, [pc, #40] @ 742cc4 <__cxa_atexit@plt+0x736d20> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 742d54 <__cxa_atexit@plt+0x736db0> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r8, [pc, #116] @ 742d6c <__cxa_atexit@plt+0x736dc8> │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - umull r1, r3, r2, r0 │ │ │ │ - rev r0, r0 │ │ │ │ - add r0, r0, r2 │ │ │ │ - eor r1, r3, r1 │ │ │ │ - add r0, r0, r1 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r1, [pc, #88] @ 742d70 <__cxa_atexit@plt+0x736dcc> │ │ │ │ - mul r0, r0, r8 │ │ │ │ - sub r2, r6, #3 │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - mul r0, r0, r1 │ │ │ │ - ldr r1, [pc, #72] @ 742d74 <__cxa_atexit@plt+0x736dd0> │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r2, [pc, #60] @ 742d78 <__cxa_atexit@plt+0x736dd4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r9, #4] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - ldr r3, [pc, #32] @ 742d7c <__cxa_atexit@plt+0x736dd8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - strdeq r8, [r0, #-116]! @ 0xffffff8c │ │ │ │ - strdeq r8, [r0, #-120]! @ 0xffffff88 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 742e30 <__cxa_atexit@plt+0x736e8c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - ldr r2, [pc, #132] @ 742e48 <__cxa_atexit@plt+0x736ea4> │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - blt 742e1c <__cxa_atexit@plt+0x736e78> │ │ │ │ - ldr r0, [pc, #112] @ 742e4c <__cxa_atexit@plt+0x736ea8> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - mov r2, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - beq 742e24 <__cxa_atexit@plt+0x736e80> │ │ │ │ - ldr r3, [pc, #72] @ 742e50 <__cxa_atexit@plt+0x736eac> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [pc, #48] @ 742200 <__cxa_atexit@plt+0x73625c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #24] @ 7421fc <__cxa_atexit@plt+0x736258> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 742e54 <__cxa_atexit@plt+0x736eb0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, ip, asr r7 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 742e80 <__cxa_atexit@plt+0x736edc> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 742ef4 <__cxa_atexit@plt+0x736f50> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #88] @ 742f04 <__cxa_atexit@plt+0x736f60> │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 742efc <__cxa_atexit@plt+0x736f58> │ │ │ │ - ldr r3, [pc, #40] @ 742f08 <__cxa_atexit@plt+0x736f64> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ + cmneq r0, ip, lsr r3 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffbe18 │ │ │ │ + smlaltbeq sl, pc, r4, ip @ │ │ │ │ + cmpeq pc, ip, ror #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 742268 <__cxa_atexit@plt+0x7362c4> │ │ │ │ + ldr r3, [pc, #84] @ 742280 <__cxa_atexit@plt+0x7362dc> │ │ │ │ + ldr r2, [pc, #84] @ 742284 <__cxa_atexit@plt+0x7362e0> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 742288 <__cxa_atexit@plt+0x7362e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 74228c <__cxa_atexit@plt+0x7362e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 742f48 <__cxa_atexit@plt+0x736fa4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 742f60 <__cxa_atexit@plt+0x736fbc> │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + cmneq r0, r0, lsl r5 │ │ │ │ + ldrdeq sl, [pc, #-192] @ 7421d4 <__cxa_atexit@plt+0x736230> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7422c0 <__cxa_atexit@plt+0x73631c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7422c8 <__cxa_atexit@plt+0x736324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 742f64 <__cxa_atexit@plt+0x736fc0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r8, ror #11 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 743018 <__cxa_atexit@plt+0x737074> │ │ │ │ - ldr lr, [pc, #184] @ 743040 <__cxa_atexit@plt+0x73709c> │ │ │ │ - ldr r0, [pc, #184] @ 743044 <__cxa_atexit@plt+0x7370a0> │ │ │ │ - add lr, pc, lr │ │ │ │ + cmneq r0, r8, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742340 <__cxa_atexit@plt+0x73639c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 74235c <__cxa_atexit@plt+0x7363b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 742360 <__cxa_atexit@plt+0x7363bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 74300c <__cxa_atexit@plt+0x737068> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 743024 <__cxa_atexit@plt+0x737080> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #108] @ 743038 <__cxa_atexit@plt+0x737094> │ │ │ │ - umull r2, r0, r7, r1 │ │ │ │ - rev r1, r1 │ │ │ │ - add r1, r1, r7 │ │ │ │ - eor r0, r0, r2 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r2, [pc, #84] @ 74303c <__cxa_atexit@plt+0x737098> │ │ │ │ - mul r7, r0, lr │ │ │ │ - eor r7, r7, r7, lsr #13 │ │ │ │ - mul r7, r7, r2 │ │ │ │ - ldr r2, [pc, #80] @ 743048 <__cxa_atexit@plt+0x7370a4> │ │ │ │ - eor r7, r7, r7, lsr #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 74234c <__cxa_atexit@plt+0x7363a8> │ │ │ │ + ldr r3, [pc, #72] @ 742364 <__cxa_atexit@plt+0x7363c0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742330 <__cxa_atexit@plt+0x73638c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 742368 <__cxa_atexit@plt+0x7363c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsr #3 │ │ │ │ + cmneq r0, ip, ror #3 │ │ │ │ + @ instruction: 0xffffbd04 │ │ │ │ + cmpeq pc, ip, lsr fp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7423d4 <__cxa_atexit@plt+0x736430> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7423e0 <__cxa_atexit@plt+0x73643c> │ │ │ │ + add lr, r7, #3 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r9, [pc, #68] @ 7423f0 <__cxa_atexit@plt+0x73644c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #64] @ 7423f4 <__cxa_atexit@plt+0x736450> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r0, r3, #8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + str r9, [r3, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq r0, r8, lsl #10 │ │ │ │ - cmneq r0, r8, lsr #10 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7430b8 <__cxa_atexit@plt+0x737114> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr lr, [pc, #72] @ 7430c4 <__cxa_atexit@plt+0x737120> │ │ │ │ - umull r1, r0, r7, r2 │ │ │ │ - rev r2, r2 │ │ │ │ - add r2, r2, r7 │ │ │ │ - eor r0, r0, r1 │ │ │ │ - add r0, r2, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r2, [pc, #48] @ 7430c8 <__cxa_atexit@plt+0x737124> │ │ │ │ - mul r7, r0, lr │ │ │ │ - eor r7, r7, r7, lsr #13 │ │ │ │ - mul r7, r7, r2 │ │ │ │ - ldr r2, [pc, #36] @ 7430cc <__cxa_atexit@plt+0x737128> │ │ │ │ - eor r7, r7, r7, lsr #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx ip │ │ │ │ - mov r3, #8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - smceq 2120 @ 0x848 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, asr #8 │ │ │ │ + cmneq r0, r4, lsr r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74311c <__cxa_atexit@plt+0x737178> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 743124 <__cxa_atexit@plt+0x737180> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 743128 <__cxa_atexit@plt+0x737184> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + bhi 742464 <__cxa_atexit@plt+0x7364c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 742470 <__cxa_atexit@plt+0x7364cc> │ │ │ │ + add sl, r7, #2 │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldm sl, {r1, r8, sl} │ │ │ │ + ldr lr, [pc, #72] @ 742480 <__cxa_atexit@plt+0x7364dc> │ │ │ │ + ldr ip, [pc, #72] @ 742484 <__cxa_atexit@plt+0x7364e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsr #7 │ │ │ │ - cmneq r0, r4, lsr r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7431d8 <__cxa_atexit@plt+0x737234> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r7, [pc, #160] @ 7431f8 <__cxa_atexit@plt+0x737254> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + strdeq r9, [r0, #-4]! │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - beq 7431c8 <__cxa_atexit@plt+0x737224> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742518 <__cxa_atexit@plt+0x736574> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 7431e0 <__cxa_atexit@plt+0x73723c> │ │ │ │ - ldr sl, [pc, #112] @ 7431fc <__cxa_atexit@plt+0x737258> │ │ │ │ - ldr lr, [pc, #112] @ 743200 <__cxa_atexit@plt+0x73725c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - stmdb r5, {r6, ip} │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 742520 <__cxa_atexit@plt+0x73657c> │ │ │ │ + ldr r7, [pc, #144] @ 742550 <__cxa_atexit@plt+0x7365ac> │ │ │ │ + ldr r1, [pc, #144] @ 742554 <__cxa_atexit@plt+0x7365b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r3, r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 74253c <__cxa_atexit@plt+0x736598> │ │ │ │ + ldr r3, [pc, #108] @ 742558 <__cxa_atexit@plt+0x7365b4> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742508 <__cxa_atexit@plt+0x736564> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 742528 <__cxa_atexit@plt+0x736584> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 742560 <__cxa_atexit@plt+0x7365bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 74255c <__cxa_atexit@plt+0x7365b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq r0, r0, lsr #7 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0xffffbabc │ │ │ │ + cmpeq pc, r4, asr #18 │ │ │ │ + cmpeq pc, r4, lsl sl @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 743260 <__cxa_atexit@plt+0x7372bc> │ │ │ │ - ldr lr, [pc, #68] @ 74326c <__cxa_atexit@plt+0x7372c8> │ │ │ │ - ldr r8, [pc, #68] @ 743270 <__cxa_atexit@plt+0x7372cc> │ │ │ │ + bcc 7425c4 <__cxa_atexit@plt+0x736620> │ │ │ │ + ldr r2, [pc, #72] @ 7425d0 <__cxa_atexit@plt+0x73662c> │ │ │ │ + ldr lr, [pc, #72] @ 7425d4 <__cxa_atexit@plt+0x736630> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #10 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - mov r3, #20 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - cmneq r0, r4, lsl #6 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742640 <__cxa_atexit@plt+0x73669c> │ │ │ │ + ldr r7, [pc, #108] @ 742668 <__cxa_atexit@plt+0x7366c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7432b8 <__cxa_atexit@plt+0x737314> │ │ │ │ - ldr r3, [pc, #52] @ 7432c8 <__cxa_atexit@plt+0x737324> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + bhi 742654 <__cxa_atexit@plt+0x7366b0> │ │ │ │ + ldr r3, [pc, #88] @ 74266c <__cxa_atexit@plt+0x7366c8> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7432b0 <__cxa_atexit@plt+0x73730c> │ │ │ │ - b 7432d8 <__cxa_atexit@plt+0x737334> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742630 <__cxa_atexit@plt+0x73668c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7432cc <__cxa_atexit@plt+0x737328> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 742674 <__cxa_atexit@plt+0x7366d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 742670 <__cxa_atexit@plt+0x7366cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - smlaltteq r9, pc, r4, ip @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffb994 │ │ │ │ + cmpeq pc, ip, lsr #16 │ │ │ │ + cmpeq pc, r0, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7433c0 <__cxa_atexit@plt+0x73741c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 74343c <__cxa_atexit@plt+0x737498> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 74344c <__cxa_atexit@plt+0x7374a8> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 7434e4 <__cxa_atexit@plt+0x737540> │ │ │ │ - ldr lr, [r3, #1] │ │ │ │ - ldr r0, [r3, #5] │ │ │ │ - ldr r2, [pc, #612] @ 743584 <__cxa_atexit@plt+0x7375e0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - beq 7434d8 <__cxa_atexit@plt+0x737534> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 743550 <__cxa_atexit@plt+0x7375ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [pc, #528] @ 743564 <__cxa_atexit@plt+0x7375c0> │ │ │ │ - umull r8, r9, r1, r0 │ │ │ │ - rev r0, r0 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r1, r9, r8 │ │ │ │ - add r0, r0, r1 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r8, [pc, #544] @ 743590 <__cxa_atexit@plt+0x7375ec> │ │ │ │ - mul r0, r0, sl │ │ │ │ - ldr r9, [pc, #540] @ 743594 <__cxa_atexit@plt+0x7375f0> │ │ │ │ - ldr r1, [pc, #492] @ 743568 <__cxa_atexit@plt+0x7375c4> │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #528] @ 743598 <__cxa_atexit@plt+0x7375f4> │ │ │ │ - mul r0, r0, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - sub r1, r2, #11 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r6, #8 │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r8, r2, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - ldr r0, [pc, #404] @ 74356c <__cxa_atexit@plt+0x7375c8> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - beq 7434d8 <__cxa_atexit@plt+0x737534> │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - blt 743534 <__cxa_atexit@plt+0x737590> │ │ │ │ - ldr r1, [pc, #360] @ 743570 <__cxa_atexit@plt+0x7375cc> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 9be868 <__cxa_atexit@plt+0x9b28c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 742494 <__cxa_atexit@plt+0x7364f0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - beq 7434d8 <__cxa_atexit@plt+0x737534> │ │ │ │ - ldr r3, [pc, #316] @ 743574 <__cxa_atexit@plt+0x7375d0> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 742734 <__cxa_atexit@plt+0x736790> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [pc, #148] @ 742768 <__cxa_atexit@plt+0x7367c4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742740 <__cxa_atexit@plt+0x73679c> │ │ │ │ + ldr r7, [pc, #128] @ 74276c <__cxa_atexit@plt+0x7367c8> │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742754 <__cxa_atexit@plt+0x7367b0> │ │ │ │ + ldr r3, [pc, #104] @ 742770 <__cxa_atexit@plt+0x7367cc> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 7434c4 <__cxa_atexit@plt+0x737520> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742724 <__cxa_atexit@plt+0x736780> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - ldr r0, [pc, #276] @ 743578 <__cxa_atexit@plt+0x7375d4> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - beq 7434d8 <__cxa_atexit@plt+0x737534> │ │ │ │ - mov r3, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - blt 743534 <__cxa_atexit@plt+0x737590> │ │ │ │ - ldr r1, [pc, #232] @ 74357c <__cxa_atexit@plt+0x7375d8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - beq 7434d8 <__cxa_atexit@plt+0x737534> │ │ │ │ - ldr r3, [pc, #188] @ 743580 <__cxa_atexit@plt+0x7375dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 74353c <__cxa_atexit@plt+0x737598> │ │ │ │ - ldr r9, [pc, #140] @ 743588 <__cxa_atexit@plt+0x7375e4> │ │ │ │ - ldr lr, [pc, #140] @ 74358c <__cxa_atexit@plt+0x7375e8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r3, #9] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r0, [r3, #5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #48] @ 742778 <__cxa_atexit@plt+0x7367d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - muleq r0, r8, r6 │ │ │ │ - andeq r0, r0, r8, ror #13 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - andeq r0, r0, r8, lsl r5 │ │ │ │ - andeq r0, r0, ip, lsr #10 │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - cmneq r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - cmneq r0, r4, asr r5 │ │ │ │ - @ instruction: 0x01608194 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 743630 <__cxa_atexit@plt+0x73768c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r9, [pc, #116] @ 74363c <__cxa_atexit@plt+0x737698> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - umull r1, r8, r2, r0 │ │ │ │ - rev r0, r0 │ │ │ │ - add r0, r2, r0 │ │ │ │ - eor r1, r8, r1 │ │ │ │ - add r0, r0, r1 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r8, [pc, #92] @ 743644 <__cxa_atexit@plt+0x7376a0> │ │ │ │ - mul r0, r0, r9 │ │ │ │ - ldr r9, [pc, #88] @ 743648 <__cxa_atexit@plt+0x7376a4> │ │ │ │ - ldr r1, [pc, #76] @ 743640 <__cxa_atexit@plt+0x73769c> │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mul r0, r0, r1 │ │ │ │ - ldr r1, [pc, #72] @ 74364c <__cxa_atexit@plt+0x7376a8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r7, [pc, #24] @ 742774 <__cxa_atexit@plt+0x7367d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, asr #27 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffb8a0 │ │ │ │ + cmpeq pc, ip, lsr #14 │ │ │ │ + cmpeq pc, r0, lsl #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7427e0 <__cxa_atexit@plt+0x73683c> │ │ │ │ + ldr r3, [pc, #84] @ 7427f8 <__cxa_atexit@plt+0x736854> │ │ │ │ + ldr r2, [pc, #84] @ 7427fc <__cxa_atexit@plt+0x736858> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + ldr r1, [pc, #72] @ 742800 <__cxa_atexit@plt+0x73685c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r2, r6, #11 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r3, #8 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - stm r1, {r0, r9, lr} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r8, [r0, #-44]! @ 0xffffffd4 │ │ │ │ - cmneq r0, r8, lsl pc │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7436a8 <__cxa_atexit@plt+0x737704> │ │ │ │ - ldr lr, [pc, #64] @ 7436b4 <__cxa_atexit@plt+0x737710> │ │ │ │ - ldr r8, [pc, #64] @ 7436b8 <__cxa_atexit@plt+0x737714> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - mov r9, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 159c59c <__cxa_atexit@plt+0x15905f8> │ │ │ │ - mov r3, #16 │ │ │ │ + stmdb r7, {r2, r8, r9} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 742804 <__cxa_atexit@plt+0x736860> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffaa0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7436e4 <__cxa_atexit@plt+0x737740> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 7436e8 <__cxa_atexit@plt+0x737744> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1524410 <__cxa_atexit@plt+0x151846c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r0, r0, lsl r5 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 743708 <__cxa_atexit@plt+0x737764> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 743798 <__cxa_atexit@plt+0x7377f4> │ │ │ │ - ldr sl, [pc, #260] @ 743828 <__cxa_atexit@plt+0x737884> │ │ │ │ - ldr r8, [pc, #248] @ 743820 <__cxa_atexit@plt+0x73787c> │ │ │ │ - ldr r9, [pc, #248] @ 743824 <__cxa_atexit@plt+0x737880> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 7437cc <__cxa_atexit@plt+0x737828> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5] │ │ │ │ - umull r0, r3, r1, r2 │ │ │ │ - rev r1, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ands r1, r7, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - mul r0, r0, r9 │ │ │ │ - eor r2, r0, r0, lsr #16 │ │ │ │ - beq 7437ec <__cxa_atexit@plt+0x737848> │ │ │ │ - cmp r1, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 743730 <__cxa_atexit@plt+0x73778c> │ │ │ │ - ldr r3, [pc, #156] @ 74382c <__cxa_atexit@plt+0x737888> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 743804 <__cxa_atexit@plt+0x737860> │ │ │ │ - ldr r7, [pc, #128] @ 743830 <__cxa_atexit@plt+0x73788c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #96] @ 743834 <__cxa_atexit@plt+0x737890> │ │ │ │ - ldr r1, [r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #68] @ 743838 <__cxa_atexit@plt+0x737894> │ │ │ │ - ldr r0, [r7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0x01608f98 │ │ │ │ + cmpeq pc, r4, ror #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742870 <__cxa_atexit@plt+0x7368cc> │ │ │ │ + ldr r3, [pc, #68] @ 742880 <__cxa_atexit@plt+0x7368dc> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ + beq 742860 <__cxa_atexit@plt+0x7368bc> │ │ │ │ + ldr r7, [pc, #48] @ 742884 <__cxa_atexit@plt+0x7368e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 74383c <__cxa_atexit@plt+0x737898> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - smceq 2004 @ 0x7d4 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 7438b0 <__cxa_atexit@plt+0x73790c> │ │ │ │ - umull r1, r0, r7, r2 │ │ │ │ - rev r7, r7 │ │ │ │ - add r2, r7, r2 │ │ │ │ - eor r0, r0, r1 │ │ │ │ - add r0, r2, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r2, [pc, #60] @ 7438b4 <__cxa_atexit@plt+0x737910> │ │ │ │ - mul r7, r0, lr │ │ │ │ - ldr r1, [pc, #56] @ 7438b8 <__cxa_atexit@plt+0x737914> │ │ │ │ - eor r7, r7, r7, lsr #13 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mul r7, r7, r2 │ │ │ │ - eor r2, r7, r7, lsr #16 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7438a8 <__cxa_atexit@plt+0x737904> │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 743708 <__cxa_atexit@plt+0x737764> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 742888 <__cxa_atexit@plt+0x7368e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strdeq sl, [pc, #-96] @ 742830 <__cxa_atexit@plt+0x73688c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 743708 <__cxa_atexit@plt+0x737764> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r3, [pc, #12] @ 7428a8 <__cxa_atexit@plt+0x736904> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 743910 <__cxa_atexit@plt+0x73796c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 743928 <__cxa_atexit@plt+0x737984> │ │ │ │ + bcc 7428f8 <__cxa_atexit@plt+0x736954> │ │ │ │ + ldr r2, [pc, #52] @ 742904 <__cxa_atexit@plt+0x736960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [pc, #48] @ 742908 <__cxa_atexit@plt+0x736964> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 74392c <__cxa_atexit@plt+0x737988> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r0, lsr #24 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - blt 7439a4 <__cxa_atexit@plt+0x737a00> │ │ │ │ - ldr r1, [pc, #88] @ 7439b8 <__cxa_atexit@plt+0x737a14> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + cmneq r0, ip, ror #24 │ │ │ │ + strdeq r9, [r0, #-40]! @ 0xffffffd8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - mov r2, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - beq 7439ac <__cxa_atexit@plt+0x737a08> │ │ │ │ - ldr r3, [pc, #44] @ 7439bc <__cxa_atexit@plt+0x737a18> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742980 <__cxa_atexit@plt+0x7369dc> │ │ │ │ + ldr r7, [pc, #96] @ 7429a4 <__cxa_atexit@plt+0x736a00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742994 <__cxa_atexit@plt+0x7369f0> │ │ │ │ + ldr r3, [pc, #76] @ 7429a8 <__cxa_atexit@plt+0x736a04> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742970 <__cxa_atexit@plt+0x7369cc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ 7429b0 <__cxa_atexit@plt+0x736a0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r6, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7439e8 <__cxa_atexit@plt+0x737a44> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 743a5c <__cxa_atexit@plt+0x737ab8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 743a6c <__cxa_atexit@plt+0x737ac8> │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 743a64 <__cxa_atexit@plt+0x737ac0> │ │ │ │ - ldr r3, [pc, #40] @ 743a70 <__cxa_atexit@plt+0x737acc> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 7429ac <__cxa_atexit@plt+0x736a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - blt 743ae8 <__cxa_atexit@plt+0x737b44> │ │ │ │ - ldr r1, [pc, #88] @ 743afc <__cxa_atexit@plt+0x737b58> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + cmneq r0, r4, lsr #23 │ │ │ │ + @ instruction: 0xffffb5d4 │ │ │ │ + smlaltteq sl, pc, ip, r4 @ │ │ │ │ + cmpeq pc, r4, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - mov r2, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - beq 743af0 <__cxa_atexit@plt+0x737b4c> │ │ │ │ - ldr r3, [pc, #44] @ 743b00 <__cxa_atexit@plt+0x737b5c> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742a1c <__cxa_atexit@plt+0x736a78> │ │ │ │ + ldr r7, [pc, #104] @ 742a40 <__cxa_atexit@plt+0x736a9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742a30 <__cxa_atexit@plt+0x736a8c> │ │ │ │ + ldr r3, [pc, #84] @ 742a44 <__cxa_atexit@plt+0x736aa0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742a0c <__cxa_atexit@plt+0x736a68> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r6, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 743b2c <__cxa_atexit@plt+0x737b88> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 743ba0 <__cxa_atexit@plt+0x737bfc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 743bb0 <__cxa_atexit@plt+0x737c0c> │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 743ba8 <__cxa_atexit@plt+0x737c04> │ │ │ │ - ldr r3, [pc, #40] @ 743bb4 <__cxa_atexit@plt+0x737c10> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 7422a8 <__cxa_atexit@plt+0x736304> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 743c20 <__cxa_atexit@plt+0x737c7c> │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi 743c30 <__cxa_atexit@plt+0x737c8c> │ │ │ │ - ldr r7, [pc, #104] @ 743c50 <__cxa_atexit@plt+0x737cac> │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r7, [pc, #40] @ 742a4c <__cxa_atexit@plt+0x736aa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #92] @ 743c54 <__cxa_atexit@plt+0x737cb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 743c14 <__cxa_atexit@plt+0x737c70> │ │ │ │ - mov r7, sl │ │ │ │ - b 7432d8 <__cxa_atexit@plt+0x737334> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 743c60 <__cxa_atexit@plt+0x737cbc> │ │ │ │ + ldr r7, [pc, #16] @ 742a48 <__cxa_atexit@plt+0x736aa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 743c58 <__cxa_atexit@plt+0x737cb4> │ │ │ │ - ldr r5, [pc, #32] @ 743c5c <__cxa_atexit@plt+0x737cb8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffb4c8 │ │ │ │ + cmpeq pc, ip, asr #8 │ │ │ │ + cmpeq pc, ip, ror #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 742ab4 <__cxa_atexit@plt+0x736b10> │ │ │ │ + ldr r3, [pc, #80] @ 742acc <__cxa_atexit@plt+0x736b28> │ │ │ │ + ldr r2, [pc, #80] @ 742ad0 <__cxa_atexit@plt+0x736b2c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 742ad4 <__cxa_atexit@plt+0x736b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 742ad8 <__cxa_atexit@plt+0x736b34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6e8 │ │ │ │ - strdeq r7, [r0, #-248]! @ 0xffffff08 │ │ │ │ - cmpeq pc, ip, ror #6 │ │ │ │ - strheq r7, [r0, #-240]! @ 0xffffff10 │ │ │ │ - smlalbbeq r9, pc, r0, r3 @ │ │ │ │ + @ instruction: 0xffffba34 │ │ │ │ + @ instruction: 0xffffb9a0 │ │ │ │ + cmneq r0, r0, asr #25 │ │ │ │ + strdeq sl, [pc, #-52] @ 742aac <__cxa_atexit@plt+0x736b08> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 743cd8 <__cxa_atexit@plt+0x737d34> │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi 743ce8 <__cxa_atexit@plt+0x737d44> │ │ │ │ - ldr r7, [pc, #104] @ 743d08 <__cxa_atexit@plt+0x737d64> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #92] @ 743d0c <__cxa_atexit@plt+0x737d68> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742b44 <__cxa_atexit@plt+0x736ba0> │ │ │ │ + ldr r7, [pc, #96] @ 742b68 <__cxa_atexit@plt+0x736bc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 743ccc <__cxa_atexit@plt+0x737d28> │ │ │ │ - mov r7, sl │ │ │ │ - b 7432d8 <__cxa_atexit@plt+0x737334> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742b58 <__cxa_atexit@plt+0x736bb4> │ │ │ │ + ldr r3, [pc, #76] @ 742b6c <__cxa_atexit@plt+0x736bc8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742b34 <__cxa_atexit@plt+0x736b90> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 743d18 <__cxa_atexit@plt+0x737d74> │ │ │ │ + ldr r7, [pc, #40] @ 742b74 <__cxa_atexit@plt+0x736bd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 743d10 <__cxa_atexit@plt+0x737d6c> │ │ │ │ - ldr r5, [pc, #32] @ 743d14 <__cxa_atexit@plt+0x737d70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r7, [pc, #16] @ 742b70 <__cxa_atexit@plt+0x736bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff630 │ │ │ │ - cmneq r0, r0, asr #30 │ │ │ │ - strheq r9, [pc, #-36] @ 743cf4 <__cxa_atexit@plt+0x737d50> │ │ │ │ - strdeq r7, [r0, #-232]! @ 0xffffff18 │ │ │ │ - smlalbteq r9, pc, r8, r2 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + cmneq r0, r0, ror #19 │ │ │ │ + @ instruction: 0xffffb410 │ │ │ │ + cmpeq pc, r8, lsr #6 │ │ │ │ + cmpeq pc, r0, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 743d80 <__cxa_atexit@plt+0x737ddc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi 743d8c <__cxa_atexit@plt+0x737de8> │ │ │ │ - ldr r7, [pc, #76] @ 743da4 <__cxa_atexit@plt+0x737e00> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 742bf8 <__cxa_atexit@plt+0x736c54> │ │ │ │ + ldr r5, [pc, #144] @ 742c28 <__cxa_atexit@plt+0x736c84> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r5, r7} │ │ │ │ + sub r5, r3, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742c04 <__cxa_atexit@plt+0x736c60> │ │ │ │ + ldr r7, [pc, #120] @ 742c2c <__cxa_atexit@plt+0x736c88> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - str r8, [r5, #12] │ │ │ │ - beq 743d74 <__cxa_atexit@plt+0x737dd0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7432d8 <__cxa_atexit@plt+0x737334> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 742c18 <__cxa_atexit@plt+0x736c74> │ │ │ │ + ldr r3, [pc, #100] @ 742c30 <__cxa_atexit@plt+0x736c8c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742be8 <__cxa_atexit@plt+0x736c44> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 743da8 <__cxa_atexit@plt+0x737e04> │ │ │ │ + ldr r7, [pc, #44] @ 742c38 <__cxa_atexit@plt+0x736c94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff578 │ │ │ │ - cmpeq pc, ip, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 743dfc <__cxa_atexit@plt+0x737e58> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #72] @ 743e18 <__cxa_atexit@plt+0x737e74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 743e04 <__cxa_atexit@plt+0x737e60> │ │ │ │ - ldr r3, [pc, #56] @ 743e20 <__cxa_atexit@plt+0x737e7c> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r8, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 8b283c <__cxa_atexit@plt+0x8a6898> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 743e1c <__cxa_atexit@plt+0x737e78> │ │ │ │ + ldr r7, [pc, #20] @ 742c34 <__cxa_atexit@plt+0x736c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, asr #13 │ │ │ │ - smlalbbeq r9, pc, ip, r1 @ │ │ │ │ - @ instruction: 0xffffe240 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r0, r0, lsl #18 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xffffb2ec │ │ │ │ + cmpeq pc, r4, ror #4 │ │ │ │ + smlalbbeq sl, pc, r4, r3 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 743e9c <__cxa_atexit@plt+0x737ef8> │ │ │ │ - ldr r3, [pc, #104] @ 743eb4 <__cxa_atexit@plt+0x737f10> │ │ │ │ - ldr lr, [pc, #104] @ 743eb8 <__cxa_atexit@plt+0x737f14> │ │ │ │ - ldr r1, [pc, #104] @ 743ebc <__cxa_atexit@plt+0x737f18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #28]! │ │ │ │ + bcc 742c9c <__cxa_atexit@plt+0x736cf8> │ │ │ │ + ldr r3, [pc, #80] @ 742cb4 <__cxa_atexit@plt+0x736d10> │ │ │ │ + ldr r2, [pc, #80] @ 742cb8 <__cxa_atexit@plt+0x736d14> │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr sl, [pc, #92] @ 743ec0 <__cxa_atexit@plt+0x737f1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r3, r6, #51 @ 0x33 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - sub ip, r7, #24 │ │ │ │ - stm ip, {r1, r8, r9, lr} │ │ │ │ - add lr, r7, #8 │ │ │ │ - stmdb r7, {r8, r9} │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r1, [pc, #68] @ 742cbc <__cxa_atexit@plt+0x736d18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r7, {r2, r8} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 743ec4 <__cxa_atexit@plt+0x737f20> │ │ │ │ + ldr r7, [pc, #28] @ 742cc0 <__cxa_atexit@plt+0x736d1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - cmneq r0, r4, lsl #27 │ │ │ │ - cmpeq pc, r4, lsl #2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 743f3c <__cxa_atexit@plt+0x737f98> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + cmneq r0, r4, asr pc │ │ │ │ + strdeq sl, [pc, #-32] @ 742ca8 <__cxa_atexit@plt+0x736d04> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 743f18 <__cxa_atexit@plt+0x737f74> │ │ │ │ + bhi 742d14 <__cxa_atexit@plt+0x736d70> │ │ │ │ + ldr r2, [pc, #40] @ 742d1c <__cxa_atexit@plt+0x736d78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 743f20 <__cxa_atexit@plt+0x737f7c> │ │ │ │ - add r9, r7, #12 │ │ │ │ + ldr r1, [pc, #36] @ 742d20 <__cxa_atexit@plt+0x736d7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - add sl, r7, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 743f3c <__cxa_atexit@plt+0x737f98> │ │ │ │ + b 1a6bf3c <__cxa_atexit@plt+0x1a5ff98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsr #11 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x01608798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 743fd4 <__cxa_atexit@plt+0x738030> │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 743fb0 <__cxa_atexit@plt+0x73800c> │ │ │ │ - ldr lr, [pc, #164] @ 744008 <__cxa_atexit@plt+0x738064> │ │ │ │ - add r2, r8, sl, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r7, r9, sl} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 743fec <__cxa_atexit@plt+0x738048> │ │ │ │ - ldr r1, [pc, #116] @ 74400c <__cxa_atexit@plt+0x738068> │ │ │ │ - tst r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 743fc4 <__cxa_atexit@plt+0x738020> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 742d40 <__cxa_atexit@plt+0x736d9c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + smlalbbeq sl, pc, ip, r2 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 742d94 <__cxa_atexit@plt+0x736df0> │ │ │ │ + ldr r3, [pc, #64] @ 742dac <__cxa_atexit@plt+0x736e08> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [pc, #52] @ 742db0 <__cxa_atexit@plt+0x736e0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 742db4 <__cxa_atexit@plt+0x736e10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 744010 <__cxa_atexit@plt+0x73806c> │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq r0, ip, asr lr │ │ │ │ + cmpeq pc, r4, lsr #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 742df0 <__cxa_atexit@plt+0x736e4c> │ │ │ │ + ldr r3, [pc, #40] @ 742e08 <__cxa_atexit@plt+0x736e64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 742e0c <__cxa_atexit@plt+0x736e68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - strheq r8, [pc, #-248] @ 743f20 <__cxa_atexit@plt+0x737f7c> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 744088 <__cxa_atexit@plt+0x7380e4> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744064 <__cxa_atexit@plt+0x7380c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 74406c <__cxa_atexit@plt+0x7380c8> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - add sl, r7, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ + strdeq r8, [r0, #-220]! @ 0xffffff24 │ │ │ │ + smlalbteq sl, pc, ip, r1 @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742e40 <__cxa_atexit@plt+0x736e9c> │ │ │ │ + ldr r3, [pc, #24] @ 742e4c <__cxa_atexit@plt+0x736ea8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 744088 <__cxa_atexit@plt+0x7380e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, asr r4 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 742e6c <__cxa_atexit@plt+0x736ec8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, lsr r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 744120 <__cxa_atexit@plt+0x73817c> │ │ │ │ - ldr r1, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 7440fc <__cxa_atexit@plt+0x738158> │ │ │ │ - ldr lr, [pc, #164] @ 744154 <__cxa_atexit@plt+0x7381b0> │ │ │ │ - add r2, r8, sl, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r7, r9, sl} │ │ │ │ - sub r7, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742ef4 <__cxa_atexit@plt+0x736f50> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 742efc <__cxa_atexit@plt+0x736f58> │ │ │ │ + ldr r7, [pc, #128] @ 742f28 <__cxa_atexit@plt+0x736f84> │ │ │ │ + ldr r1, [pc, #128] @ 742f2c <__cxa_atexit@plt+0x736f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 744138 <__cxa_atexit@plt+0x738194> │ │ │ │ - ldr r1, [pc, #116] @ 744158 <__cxa_atexit@plt+0x7381b4> │ │ │ │ - tst r2, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 744110 <__cxa_atexit@plt+0x73816c> │ │ │ │ + bhi 742f18 <__cxa_atexit@plt+0x736f74> │ │ │ │ + ldr r3, [pc, #96] @ 742f30 <__cxa_atexit@plt+0x736f8c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742ee4 <__cxa_atexit@plt+0x736f40> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ mov r6, r3 │ │ │ │ + b 742f04 <__cxa_atexit@plt+0x736f60> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 742f38 <__cxa_atexit@plt+0x736f94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #20] @ 742f34 <__cxa_atexit@plt+0x736f90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq r0, r8, lsr r6 │ │ │ │ + @ instruction: 0xffffb150 │ │ │ │ + hvceq 63984 @ 0xf9f0 │ │ │ │ + strheq sl, [pc, #-12] @ 742f34 <__cxa_atexit@plt+0x736f90> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 742fb0 <__cxa_atexit@plt+0x73700c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 742fcc <__cxa_atexit@plt+0x737028> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 742fd0 <__cxa_atexit@plt+0x73702c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 742fbc <__cxa_atexit@plt+0x737018> │ │ │ │ + ldr r3, [pc, #72] @ 742fd4 <__cxa_atexit@plt+0x737030> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 742fa0 <__cxa_atexit@plt+0x736ffc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 74415c <__cxa_atexit@plt+0x7381b8> │ │ │ │ + ldr r7, [pc, #20] @ 742fd8 <__cxa_atexit@plt+0x737034> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq pc, ip, ror #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r0, r4, lsr r5 │ │ │ │ + smceq 2140 @ 0x85c │ │ │ │ + @ instruction: 0xffffafa4 │ │ │ │ + smlalbteq r9, pc, r4, lr @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74300c <__cxa_atexit@plt+0x737068> │ │ │ │ + ldr r2, [pc, #32] @ 74301c <__cxa_atexit@plt+0x737078> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 1a6bf3c <__cxa_atexit@plt+0x1a5ff98> │ │ │ │ + ldr r7, [pc, #12] @ 743020 <__cxa_atexit@plt+0x73707c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strheq r9, [pc, #-252] @ 742f2c <__cxa_atexit@plt+0x736f88> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7430a8 <__cxa_atexit@plt+0x737104> │ │ │ │ + ldr r7, [pc, #128] @ 7430c8 <__cxa_atexit@plt+0x737124> │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr r0, [pc, #100] @ 7430cc <__cxa_atexit@plt+0x737128> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7441a4 <__cxa_atexit@plt+0x738200> │ │ │ │ - ldr r7, [pc, #52] @ 7441b8 <__cxa_atexit@plt+0x738214> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r2] │ │ │ │ + bhi 7430b4 <__cxa_atexit@plt+0x737110> │ │ │ │ + ldr r7, [pc, #76] @ 7430d0 <__cxa_atexit@plt+0x73712c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 744198 <__cxa_atexit@plt+0x7381f4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ + str r7, [r5] │ │ │ │ + beq 74309c <__cxa_atexit@plt+0x7370f8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7441bc <__cxa_atexit@plt+0x738218> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldr r7, [pc, #24] @ 7430d4 <__cxa_atexit@plt+0x737130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + smceq 2124 @ 0x84c │ │ │ │ + @ instruction: 0xffffaf9c │ │ │ │ + ldrdeq r9, [pc, #-208] @ 74300c <__cxa_atexit@plt+0x737068> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 743108 <__cxa_atexit@plt+0x737164> │ │ │ │ + ldr r2, [pc, #32] @ 743118 <__cxa_atexit@plt+0x737174> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a6bf3c <__cxa_atexit@plt+0x1a5ff98> │ │ │ │ + ldr r7, [pc, #12] @ 74311c <__cxa_atexit@plt+0x737178> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, r0, lsl #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlalbteq r9, pc, r4, lr @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [pc, #572] @ 744410 <__cxa_atexit@plt+0x73846c> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - mov sl, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 744294 <__cxa_atexit@plt+0x7382f0> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 744364 <__cxa_atexit@plt+0x7383c0> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r1, [r0, #-2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 744324 <__cxa_atexit@plt+0x738380> │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 744388 <__cxa_atexit@plt+0x7383e4> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r2, [pc, #504] @ 744420 <__cxa_atexit@plt+0x73847c> │ │ │ │ - mov r7, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - add ip, r7, #32 │ │ │ │ - cmp r0, ip │ │ │ │ - bcc 7443d0 <__cxa_atexit@plt+0x73842c> │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 744354 <__cxa_atexit@plt+0x7383b0> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #460] @ 744424 <__cxa_atexit@plt+0x738480> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #12]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - str sl, [r9, #24] │ │ │ │ - bhi 7443f0 <__cxa_atexit@plt+0x73844c> │ │ │ │ - mov r2, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, ip │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #72] @ 743180 <__cxa_atexit@plt+0x7371dc> │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + bhi 743170 <__cxa_atexit@plt+0x7371cc> │ │ │ │ + ldr r3, [pc, #56] @ 743184 <__cxa_atexit@plt+0x7371e0> │ │ │ │ tst r8, #3 │ │ │ │ - bne 7441e0 <__cxa_atexit@plt+0x73823c> │ │ │ │ - b 744378 <__cxa_atexit@plt+0x7383d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 744388 <__cxa_atexit@plt+0x7383e4> │ │ │ │ - ldr ip, [r8, #2] │ │ │ │ - ldr r0, [pc, #356] @ 744414 <__cxa_atexit@plt+0x738470> │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r7, #4]! │ │ │ │ - ldr r0, [ip, #4] │ │ │ │ - add r3, r7, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 744398 <__cxa_atexit@plt+0x7383f4> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 744354 <__cxa_atexit@plt+0x7383b0> │ │ │ │ - ldr r8, [ip, #8] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #312] @ 744418 <__cxa_atexit@plt+0x738474> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743160 <__cxa_atexit@plt+0x7371bc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 743188 <__cxa_atexit@plt+0x7371e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, lsr #7 │ │ │ │ + @ instruction: 0xffffade4 │ │ │ │ + cmpeq pc, r0, lsl sp @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #12]! │ │ │ │ - str ip, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r7, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str sl, [r9, #24] │ │ │ │ - bhi 7443b8 <__cxa_atexit@plt+0x738414> │ │ │ │ - stm r5, {r2, r9} │ │ │ │ - mov lr, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + bhi 7431ec <__cxa_atexit@plt+0x737248> │ │ │ │ + ldr r7, [pc, #96] @ 743210 <__cxa_atexit@plt+0x73726c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743200 <__cxa_atexit@plt+0x73725c> │ │ │ │ + ldr r3, [pc, #76] @ 743214 <__cxa_atexit@plt+0x737270> │ │ │ │ tst r8, #3 │ │ │ │ - bne 7441e0 <__cxa_atexit@plt+0x73823c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7431dc <__cxa_atexit@plt+0x737238> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r1, #4 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 744408 <__cxa_atexit@plt+0x738464> │ │ │ │ - ldr r0, [pc, #240] @ 74442c <__cxa_atexit@plt+0x738488> │ │ │ │ - sub r7, r6, #6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r0, [r9, #4] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #40] @ 74321c <__cxa_atexit@plt+0x737278> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, lr, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 743218 <__cxa_atexit@plt+0x737274> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, lr, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + cmneq r0, r8, lsr r3 │ │ │ │ + @ instruction: 0xffffad68 │ │ │ │ + smlalbbeq r9, pc, r0, ip @ │ │ │ │ + smlaltteq r9, pc, r0, sp @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 743250 <__cxa_atexit@plt+0x7372ac> │ │ │ │ + ldr r2, [pc, #32] @ 743260 <__cxa_atexit@plt+0x7372bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a6bf3c <__cxa_atexit@plt+0x1a5ff98> │ │ │ │ + ldr r7, [pc, #12] @ 743264 <__cxa_atexit@plt+0x7372c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlalbbeq r9, pc, r4, sp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #72] @ 7432c8 <__cxa_atexit@plt+0x737324> │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + bhi 7432b8 <__cxa_atexit@plt+0x737314> │ │ │ │ + ldr r3, [pc, #56] @ 7432cc <__cxa_atexit@plt+0x737328> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7432a8 <__cxa_atexit@plt+0x737304> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #0 │ │ │ │ - stmda r5, {r0, r6} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str ip, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 74441c <__cxa_atexit@plt+0x738478> │ │ │ │ + ldr r7, [pc, #16] @ 7432d0 <__cxa_atexit@plt+0x73732c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #0 │ │ │ │ + cmneq r0, r4, ror #4 │ │ │ │ + @ instruction: 0xffffad8c │ │ │ │ + ldrdeq r9, [pc, #-176] @ 743228 <__cxa_atexit@plt+0x737284> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743334 <__cxa_atexit@plt+0x737390> │ │ │ │ + ldr r7, [pc, #96] @ 743358 <__cxa_atexit@plt+0x7373b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743348 <__cxa_atexit@plt+0x7373a4> │ │ │ │ + ldr r3, [pc, #76] @ 74335c <__cxa_atexit@plt+0x7373b8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743324 <__cxa_atexit@plt+0x737380> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 743364 <__cxa_atexit@plt+0x7373c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmda r5, {r2, r6} │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r6, ip │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 744428 <__cxa_atexit@plt+0x738484> │ │ │ │ + ldr r7, [pc, #16] @ 743360 <__cxa_atexit@plt+0x7373bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - b 74438c <__cxa_atexit@plt+0x7383e8> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - @ instruction: 0xfffffbf0 │ │ │ │ - smlaltteq r8, pc, ip, fp @ │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - strheq r8, [pc, #-180] @ 74437c <__cxa_atexit@plt+0x7383d8> │ │ │ │ - cmneq r0, r4, asr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + strdeq r8, [r0, #-16]! │ │ │ │ + @ instruction: 0xffffad10 │ │ │ │ + cmpeq pc, r0, asr #22 │ │ │ │ + smlaltbeq r9, pc, r0, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7444dc <__cxa_atexit@plt+0x738538> │ │ │ │ - ldr r2, [pc, #148] @ 7444e8 <__cxa_atexit@plt+0x738544> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ + bhi 7433dc <__cxa_atexit@plt+0x737438> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 7433f8 <__cxa_atexit@plt+0x737454> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 7433fc <__cxa_atexit@plt+0x737458> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 7433e8 <__cxa_atexit@plt+0x737444> │ │ │ │ + ldr r3, [pc, #72] @ 743400 <__cxa_atexit@plt+0x73745c> │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - beq 7444c0 <__cxa_atexit@plt+0x73851c> │ │ │ │ - ldr r3, [pc, #108] @ 7444ec <__cxa_atexit@plt+0x738548> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r1, #-4] │ │ │ │ - str r3, [r1, #-20] @ 0xffffffec │ │ │ │ - str r0, [r1, #-16] │ │ │ │ - beq 7444d0 <__cxa_atexit@plt+0x73852c> │ │ │ │ - ldr lr, [pc, #76] @ 7444f0 <__cxa_atexit@plt+0x73854c> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #-20] @ 0xffffffec │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7433cc <__cxa_atexit@plt+0x737428> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 743404 <__cxa_atexit@plt+0x737460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [pc, #76] @ 744558 <__cxa_atexit@plt+0x7385b4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - beq 74454c <__cxa_atexit@plt+0x7385a8> │ │ │ │ - ldr r2, [pc, #44] @ 74455c <__cxa_atexit@plt+0x7385b8> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + cmneq r0, r8, lsl #2 │ │ │ │ + cmneq r0, r0, asr r1 │ │ │ │ + @ instruction: 0xffffab78 │ │ │ │ + @ instruction: 0x014f9a98 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 743438 <__cxa_atexit@plt+0x737494> │ │ │ │ + ldr r2, [pc, #32] @ 743448 <__cxa_atexit@plt+0x7374a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 1a6bf3c <__cxa_atexit@plt+0x1a5ff98> │ │ │ │ + ldr r7, [pc, #12] @ 74344c <__cxa_atexit@plt+0x7374a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlaltbeq r9, pc, r4, fp @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 74458c <__cxa_atexit@plt+0x7385e8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7434d4 <__cxa_atexit@plt+0x737530> │ │ │ │ + ldr r7, [pc, #128] @ 7434f4 <__cxa_atexit@plt+0x737550> │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr r0, [pc, #100] @ 7434f8 <__cxa_atexit@plt+0x737554> │ │ │ │ + cmp fp, r5 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r2] │ │ │ │ + bhi 7434e0 <__cxa_atexit@plt+0x73753c> │ │ │ │ + ldr r7, [pc, #76] @ 7434fc <__cxa_atexit@plt+0x737558> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 7434c8 <__cxa_atexit@plt+0x737524> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldr r7, [pc, #24] @ 743500 <__cxa_atexit@plt+0x73755c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + qdsubeq r8, r0, r0 │ │ │ │ + @ instruction: 0xffffab70 │ │ │ │ + smlaltbeq r9, pc, r4, r9 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743578 <__cxa_atexit@plt+0x7375d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ 743594 <__cxa_atexit@plt+0x7375f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ 743598 <__cxa_atexit@plt+0x7375f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 743584 <__cxa_atexit@plt+0x7375e0> │ │ │ │ + ldr r3, [pc, #72] @ 74359c <__cxa_atexit@plt+0x7375f8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7445b8 <__cxa_atexit@plt+0x738614> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743568 <__cxa_atexit@plt+0x7375c4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - smlaltteq r8, pc, ip, r9 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7435a0 <__cxa_atexit@plt+0x7375fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, ror #30 │ │ │ │ + strheq r7, [r0, #-244]! @ 0xffffff0c │ │ │ │ + @ instruction: 0xffffa9dc │ │ │ │ + strdeq r9, [pc, #-140] @ 74351c <__cxa_atexit@plt+0x737578> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 744664 <__cxa_atexit@plt+0x7386c0> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74362c <__cxa_atexit@plt+0x737688> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 74466c <__cxa_atexit@plt+0x7386c8> │ │ │ │ - ldr r2, [pc, #180] @ 7446ac <__cxa_atexit@plt+0x738708> │ │ │ │ - ldr r1, [pc, #180] @ 7446b0 <__cxa_atexit@plt+0x73870c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - cmp fp, r3 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bhi 744684 <__cxa_atexit@plt+0x7386e0> │ │ │ │ - ldr r2, [pc, #128] @ 7446b4 <__cxa_atexit@plt+0x738710> │ │ │ │ - ldr r1, [pc, #128] @ 7446b8 <__cxa_atexit@plt+0x738714> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 743634 <__cxa_atexit@plt+0x737690> │ │ │ │ + ldr r7, [pc, #136] @ 743664 <__cxa_atexit@plt+0x7376c0> │ │ │ │ + ldr r1, [pc, #136] @ 743668 <__cxa_atexit@plt+0x7376c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 744658 <__cxa_atexit@plt+0x7386b4> │ │ │ │ - mov r5, r3 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + bhi 743650 <__cxa_atexit@plt+0x7376ac> │ │ │ │ + ldr r3, [pc, #100] @ 74366c <__cxa_atexit@plt+0x7376c8> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74361c <__cxa_atexit@plt+0x737678> │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ - b 744674 <__cxa_atexit@plt+0x7386d0> │ │ │ │ - mov r7, #12 │ │ │ │ + b 74363c <__cxa_atexit@plt+0x737698> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ 7446c4 <__cxa_atexit@plt+0x738720> │ │ │ │ + ldr r7, [pc, #48] @ 743674 <__cxa_atexit@plt+0x7376d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 7446bc <__cxa_atexit@plt+0x738718> │ │ │ │ - ldr r5, [pc, #48] @ 7446c0 <__cxa_atexit@plt+0x73871c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r7, [pc, #24] @ 743670 <__cxa_atexit@plt+0x7376cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - smceq 1768 @ 0x6e8 │ │ │ │ - cmpeq pc, r0, lsr #18 │ │ │ │ - cmneq r0, ip, lsl lr │ │ │ │ - cmpeq pc, r8, asr #18 │ │ │ │ - smlaltteq r8, pc, r8, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 744750 <__cxa_atexit@plt+0x7387ac> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + cmneq r0, r4, lsl #30 │ │ │ │ + @ instruction: 0xffffaa18 │ │ │ │ + cmpeq pc, r4, lsr r8 @ │ │ │ │ + smlaltbeq r9, pc, r0, r9 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7436d8 <__cxa_atexit@plt+0x737734> │ │ │ │ + ldr r7, [pc, #96] @ 7436fc <__cxa_atexit@plt+0x737758> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 744734 <__cxa_atexit@plt+0x738790> │ │ │ │ - ldr r3, [pc, #88] @ 744754 <__cxa_atexit@plt+0x7387b0> │ │ │ │ - ldr r2, [pc, #88] @ 744758 <__cxa_atexit@plt+0x7387b4> │ │ │ │ + bhi 7436ec <__cxa_atexit@plt+0x737748> │ │ │ │ + ldr r3, [pc, #76] @ 743700 <__cxa_atexit@plt+0x73775c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 744724 <__cxa_atexit@plt+0x738780> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7436c8 <__cxa_atexit@plt+0x737724> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 743708 <__cxa_atexit@plt+0x737764> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 743704 <__cxa_atexit@plt+0x737760> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, asr #28 │ │ │ │ + @ instruction: 0xffffa87c │ │ │ │ + @ instruction: 0x014f9794 │ │ │ │ + cmpeq pc, r8, lsl #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74376c <__cxa_atexit@plt+0x7377c8> │ │ │ │ + ldr r7, [pc, #96] @ 743790 <__cxa_atexit@plt+0x7377ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743780 <__cxa_atexit@plt+0x7377dc> │ │ │ │ + ldr r3, [pc, #76] @ 743794 <__cxa_atexit@plt+0x7377f0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74375c <__cxa_atexit@plt+0x7377b8> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 74475c <__cxa_atexit@plt+0x7387b8> │ │ │ │ - ldr r3, [pc, #32] @ 744760 <__cxa_atexit@plt+0x7387bc> │ │ │ │ + ldr r7, [pc, #40] @ 74379c <__cxa_atexit@plt+0x7377f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 743798 <__cxa_atexit@plt+0x7377f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - strheq r6, [r0, #-208]! @ 0xffffff30 │ │ │ │ - hvceq 63620 @ 0xf884 │ │ │ │ - smceq 1748 @ 0x6d4 │ │ │ │ - cmpeq pc, ip, asr #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7447bc <__cxa_atexit@plt+0x738818> │ │ │ │ - ldr r2, [pc, #92] @ 7447fc <__cxa_atexit@plt+0x738858> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq 7447f0 <__cxa_atexit@plt+0x73884c> │ │ │ │ - b 744810 <__cxa_atexit@plt+0x73886c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7447e0 <__cxa_atexit@plt+0x73883c> │ │ │ │ - ldr r7, [pc, #32] @ 7447f8 <__cxa_atexit@plt+0x738854> │ │ │ │ + strheq r7, [r0, #-216]! @ 0xffffff28 │ │ │ │ + @ instruction: 0xffffa7e8 │ │ │ │ + cmpeq pc, r0, lsl #14 │ │ │ │ + hvceq 63880 @ 0xf988 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743800 <__cxa_atexit@plt+0x73785c> │ │ │ │ + ldr r7, [pc, #96] @ 743824 <__cxa_atexit@plt+0x737880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743814 <__cxa_atexit@plt+0x737870> │ │ │ │ + ldr r3, [pc, #76] @ 743828 <__cxa_atexit@plt+0x737884> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7437f0 <__cxa_atexit@plt+0x73784c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 744800 <__cxa_atexit@plt+0x73885c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #40] @ 743830 <__cxa_atexit@plt+0x73788c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 74382c <__cxa_atexit@plt+0x737888> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsl #30 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - strdeq r6, [r0, #-224]! @ 0xffffff20 │ │ │ │ - smlaltbeq r8, pc, ip, r7 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldrh r1, [r2, #-2] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 744870 <__cxa_atexit@plt+0x7388cc> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 7448b0 <__cxa_atexit@plt+0x73890c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7448d0 <__cxa_atexit@plt+0x73892c> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [pc, #172] @ 7448f8 <__cxa_atexit@plt+0x738954> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7448e4 <__cxa_atexit@plt+0x738940> │ │ │ │ - b 74490c <__cxa_atexit@plt+0x738968> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7448d0 <__cxa_atexit@plt+0x73892c> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr lr, [pc, #104] @ 7448f4 <__cxa_atexit@plt+0x738950> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7448e4 <__cxa_atexit@plt+0x738940> │ │ │ │ - b 744b54 <__cxa_atexit@plt+0x738bb0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7448d0 <__cxa_atexit@plt+0x73892c> │ │ │ │ - ldr r3, [pc, #44] @ 7448ec <__cxa_atexit@plt+0x738948> │ │ │ │ - ldr r8, [pc, #44] @ 7448f0 <__cxa_atexit@plt+0x73894c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r7, [pc, #36] @ 7448fc <__cxa_atexit@plt+0x738958> │ │ │ │ + cmneq r0, r4, lsr #26 │ │ │ │ + @ instruction: 0xffffa844 │ │ │ │ + hvceq 63844 @ 0xf964 │ │ │ │ + smlaltteq r9, pc, r8, r7 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743894 <__cxa_atexit@plt+0x7378f0> │ │ │ │ + ldr r7, [pc, #96] @ 7438b8 <__cxa_atexit@plt+0x737914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7438a8 <__cxa_atexit@plt+0x737904> │ │ │ │ + ldr r3, [pc, #76] @ 7438bc <__cxa_atexit@plt+0x737918> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743884 <__cxa_atexit@plt+0x7378e0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #40] @ 7438c4 <__cxa_atexit@plt+0x737920> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r4 │ │ │ │ - teqeq r8, r8, lsl #24 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmneq r0, r8, lsl #28 │ │ │ │ - strheq r8, [pc, #-96] @ 7448a8 <__cxa_atexit@plt+0x738904> │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7449b8 <__cxa_atexit@plt+0x738a14> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 74495c <__cxa_atexit@plt+0x7389b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7449cc <__cxa_atexit@plt+0x738a28> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 744974 <__cxa_atexit@plt+0x7389d0> │ │ │ │ - ldr r7, [pc, #148] @ 7449e4 <__cxa_atexit@plt+0x738a40> │ │ │ │ + ldr r7, [pc, #16] @ 7438c0 <__cxa_atexit@plt+0x73791c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01607c90 │ │ │ │ + @ instruction: 0xffffa7b0 │ │ │ │ + smlaltteq r9, pc, r0, r5 @ │ │ │ │ + cmpeq pc, r8, asr r7 @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #12] @ 7438e8 <__cxa_atexit@plt+0x737944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #136] @ 7449ec <__cxa_atexit@plt+0x738a48> │ │ │ │ - ldr r8, [pc, #136] @ 7449f0 <__cxa_atexit@plt+0x738a4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #28]! │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - bne 7449b8 <__cxa_atexit@plt+0x738a14> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - cmp r1, r0 │ │ │ │ - blt 744948 <__cxa_atexit@plt+0x7389a4> │ │ │ │ - bne 7449b8 <__cxa_atexit@plt+0x738a14> │ │ │ │ - ldr r1, [pc, #64] @ 7449dc <__cxa_atexit@plt+0x738a38> │ │ │ │ - ldr r0, [pc, #64] @ 7449e0 <__cxa_atexit@plt+0x738a3c> │ │ │ │ - sub r8, r3, #3 │ │ │ │ + cmneq r0, r0, asr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 74393c <__cxa_atexit@plt+0x737998> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 743948 <__cxa_atexit@plt+0x7379a4> │ │ │ │ + ldr r1, [pc, #60] @ 743958 <__cxa_atexit@plt+0x7379b4> │ │ │ │ + ldr r0, [pc, #60] @ 74395c <__cxa_atexit@plt+0x7379b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r7, [pc, #40] @ 7449e8 <__cxa_atexit@plt+0x738a44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r0, ip, lsr #30 │ │ │ │ - cmneq r0, ip, lsl #27 │ │ │ │ - cmneq r0, r0, lsr #26 │ │ │ │ - andeq r0, r0, r4, lsr #7 │ │ │ │ - teqeq r8, r8, lsl fp │ │ │ │ - strheq r8, [pc, #-92] @ 7449a0 <__cxa_atexit@plt+0x7389fc> │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 744a40 <__cxa_atexit@plt+0x738a9c> │ │ │ │ - ldr r2, [pc, #48] @ 744a4c <__cxa_atexit@plt+0x738aa8> │ │ │ │ - ldr r1, [pc, #48] @ 744a50 <__cxa_atexit@plt+0x738aac> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r0, ip, lsr #29 │ │ │ │ - cmpeq pc, ip, asr r5 @ │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 744a7c <__cxa_atexit@plt+0x738ad8> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7b12ac <__cxa_atexit@plt+0x7a5308> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq pc, r0, lsr r5 @ │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 744ad4 <__cxa_atexit@plt+0x738b30> │ │ │ │ - ldr r3, [pc, #68] @ 744ae4 <__cxa_atexit@plt+0x738b40> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 744adc <__cxa_atexit@plt+0x738b38> │ │ │ │ - ldr r7, [pc, #48] @ 744ae8 <__cxa_atexit@plt+0x738b44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 744adc <__cxa_atexit@plt+0x738b38> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - smlalbteq r8, pc, r4, r4 @ │ │ │ │ - andeq r0, r0, r7, asr #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #40] @ 744b2c <__cxa_atexit@plt+0x738b88> │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + smceq 1972 @ 0x7b4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7439e4 <__cxa_atexit@plt+0x737a40> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7439ec <__cxa_atexit@plt+0x737a48> │ │ │ │ + ldr r7, [pc, #128] @ 743a18 <__cxa_atexit@plt+0x737a74> │ │ │ │ + ldr r1, [pc, #128] @ 743a1c <__cxa_atexit@plt+0x737a78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 744b24 <__cxa_atexit@plt+0x738b80> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - smlalbbeq r8, pc, r0, r4 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - cmpeq pc, r8, ror #8 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 744b88 <__cxa_atexit@plt+0x738be4> │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 744b98 <__cxa_atexit@plt+0x738bf4> │ │ │ │ - ldr r3, [pc, #112] @ 744be8 <__cxa_atexit@plt+0x738c44> │ │ │ │ - ldr r8, [pc, #112] @ 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #32]! │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r3, [r7, #9] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcs 744bac <__cxa_atexit@plt+0x738c08> │ │ │ │ - ldr r7, [pc, #84] @ 744bf4 <__cxa_atexit@plt+0x738c50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bne 744bd4 <__cxa_atexit@plt+0x738c30> │ │ │ │ - ldr r3, [pc, #56] @ 744bf0 <__cxa_atexit@plt+0x738c4c> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #28] @ 744bf8 <__cxa_atexit@plt+0x738c54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - teqeq r8, r4, lsl #18 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, ip, lsr fp │ │ │ │ - cmneq r0, r4, lsl #22 │ │ │ │ - strheq r8, [pc, #-52] @ 744bd0 <__cxa_atexit@plt+0x738c2c> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 744c30 <__cxa_atexit@plt+0x738c8c> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 744c38 <__cxa_atexit@plt+0x738c94> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi 743a08 <__cxa_atexit@plt+0x737a64> │ │ │ │ + ldr r3, [pc, #96] @ 743a20 <__cxa_atexit@plt+0x737a7c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7439d4 <__cxa_atexit@plt+0x737a30> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - hvceq 63540 @ 0xf834 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 744c90 <__cxa_atexit@plt+0x738cec> │ │ │ │ - ldr r3, [pc, #68] @ 744ca0 <__cxa_atexit@plt+0x738cfc> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 744c98 <__cxa_atexit@plt+0x738cf4> │ │ │ │ - ldr r7, [pc, #48] @ 744ca4 <__cxa_atexit@plt+0x738d00> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7439f4 <__cxa_atexit@plt+0x737a50> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 743a28 <__cxa_atexit@plt+0x737a84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 744c98 <__cxa_atexit@plt+0x738cf4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq pc, r8, lsl #6 │ │ │ │ - andeq r0, r0, r7, asr #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #40] @ 744ce8 <__cxa_atexit@plt+0x738d44> │ │ │ │ + ldr r7, [pc, #20] @ 743a24 <__cxa_atexit@plt+0x737a80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 744ce0 <__cxa_atexit@plt+0x738d3c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - smlalbteq r8, pc, r4, r2 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 744784 <__cxa_atexit@plt+0x7387e0> │ │ │ │ - smlaltbeq r8, pc, ip, r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 744d28 <__cxa_atexit@plt+0x738d84> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - cmpeq pc, ip, asr #4 │ │ │ │ - smlalbbeq r8, pc, r4, r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 744d50 <__cxa_atexit@plt+0x738dac> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - cmpeq pc, r4, lsr #4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq r0, r8, asr #22 │ │ │ │ + @ instruction: 0xffffa660 │ │ │ │ + smlalbbeq r9, pc, r0, r4 @ │ │ │ │ + strdeq r9, [pc, #-92] @ 7439d4 <__cxa_atexit@plt+0x737a30> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744d84 <__cxa_atexit@plt+0x738de0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 744d8c <__cxa_atexit@plt+0x738de8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r4, lsr #14 │ │ │ │ - cmpeq pc, ip, lsr #4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 744dcc <__cxa_atexit@plt+0x738e28> │ │ │ │ - ldr r3, [pc, #40] @ 744de4 <__cxa_atexit@plt+0x738e40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r7, [pc, #20] @ 744de8 <__cxa_atexit@plt+0x738e44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #12] @ 743a4c <__cxa_atexit@plt+0x737aa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - strdeq r8, [pc, #-20] @ 744ddc <__cxa_atexit@plt+0x738e38> │ │ │ │ + cmneq r0, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744e1c <__cxa_atexit@plt+0x738e78> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 744e24 <__cxa_atexit@plt+0x738e80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 743aa0 <__cxa_atexit@plt+0x737afc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 743aac <__cxa_atexit@plt+0x737b08> │ │ │ │ + ldr r1, [pc, #60] @ 743abc <__cxa_atexit@plt+0x737b18> │ │ │ │ + ldr r0, [pc, #60] @ 743ac0 <__cxa_atexit@plt+0x737b1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsl #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744e58 <__cxa_atexit@plt+0x738eb4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 744e60 <__cxa_atexit@plt+0x738ebc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, asr r6 │ │ │ │ - cmpeq pc, r8, asr r1 @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmneq r0, r0, lsl sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 744eb4 <__cxa_atexit@plt+0x738f10> │ │ │ │ - ldr r3, [pc, #60] @ 744ecc <__cxa_atexit@plt+0x738f28> │ │ │ │ - ldr r2, [pc, #60] @ 744ed0 <__cxa_atexit@plt+0x738f2c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743b48 <__cxa_atexit@plt+0x737ba4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 743b50 <__cxa_atexit@plt+0x737bac> │ │ │ │ + ldr r7, [pc, #128] @ 743b7c <__cxa_atexit@plt+0x737bd8> │ │ │ │ + ldr r1, [pc, #128] @ 743b80 <__cxa_atexit@plt+0x737bdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r2, {r1, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + bhi 743b6c <__cxa_atexit@plt+0x737bc8> │ │ │ │ + ldr r3, [pc, #96] @ 743b84 <__cxa_atexit@plt+0x737be0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r7, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r2, [r8, #12]! │ │ │ │ - mov r9, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r7, [pc, #24] @ 744ed4 <__cxa_atexit@plt+0x738f30> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743b38 <__cxa_atexit@plt+0x737b94> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 743b58 <__cxa_atexit@plt+0x737bb4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 743b8c <__cxa_atexit@plt+0x737be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmpeq pc, r4, lsl r1 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744f08 <__cxa_atexit@plt+0x738f64> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 744f10 <__cxa_atexit@plt+0x738f6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744f44 <__cxa_atexit@plt+0x738fa0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 744f4c <__cxa_atexit@plt+0x738fa8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 743b88 <__cxa_atexit@plt+0x737be4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, ror #10 │ │ │ │ - cmpeq pc, ip, rrx │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + cmneq r0, r4, ror #19 │ │ │ │ + @ instruction: 0xffffa4fc │ │ │ │ + cmpeq pc, ip, lsl r3 @ │ │ │ │ + @ instruction: 0x014f949c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 744fc0 <__cxa_atexit@plt+0x73901c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 744fc8 <__cxa_atexit@plt+0x739024> │ │ │ │ - ldr r2, [pc, #92] @ 744fe4 <__cxa_atexit@plt+0x739040> │ │ │ │ - ldr r1, [pc, #92] @ 744fe8 <__cxa_atexit@plt+0x739044> │ │ │ │ - ldr lr, [pc, #92] @ 744fec <__cxa_atexit@plt+0x739048> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r7, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - mov r6, r7 │ │ │ │ - b 744fd0 <__cxa_atexit@plt+0x73902c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 744fe0 <__cxa_atexit@plt+0x73903c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743bc0 <__cxa_atexit@plt+0x737c1c> │ │ │ │ + ldr r5, [pc, #32] @ 743bd0 <__cxa_atexit@plt+0x737c2c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ + ldr r7, [pc, #12] @ 743bd4 <__cxa_atexit@plt+0x737c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq pc, ip, lsr r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 745024 <__cxa_atexit@plt+0x739080> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 745028 <__cxa_atexit@plt+0x739084> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - smceq 1624 @ 0x658 │ │ │ │ - ldrdeq r6, [r0, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74505c <__cxa_atexit@plt+0x7390b8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 745064 <__cxa_atexit@plt+0x7390c0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743c58 <__cxa_atexit@plt+0x737cb4> │ │ │ │ + ldr r7, [pc, #112] @ 743c7c <__cxa_atexit@plt+0x737cd8> │ │ │ │ + ldr r2, [pc, #112] @ 743c80 <__cxa_atexit@plt+0x737cdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + bhi 743c6c <__cxa_atexit@plt+0x737cc8> │ │ │ │ + ldr r3, [pc, #80] @ 743c84 <__cxa_atexit@plt+0x737ce0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743c48 <__cxa_atexit@plt+0x737ca4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, asr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 745098 <__cxa_atexit@plt+0x7390f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7450a0 <__cxa_atexit@plt+0x7390fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #44] @ 743c8c <__cxa_atexit@plt+0x737ce8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsl r4 │ │ │ │ - cmpeq pc, r8, lsl pc @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 745114 <__cxa_atexit@plt+0x739170> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74511c <__cxa_atexit@plt+0x739178> │ │ │ │ - ldr r2, [pc, #92] @ 745138 <__cxa_atexit@plt+0x739194> │ │ │ │ - ldr r1, [pc, #92] @ 74513c <__cxa_atexit@plt+0x739198> │ │ │ │ - ldr lr, [pc, #92] @ 745140 <__cxa_atexit@plt+0x73919c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r7, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - stmdb r5, {r0, r2, sl} │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - mov r6, r7 │ │ │ │ - b 745124 <__cxa_atexit@plt+0x739180> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 745134 <__cxa_atexit@plt+0x739190> │ │ │ │ + ldr r7, [pc, #20] @ 743c88 <__cxa_atexit@plt+0x737ce4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r7, [pc, #-232] @ 745054 <__cxa_atexit@plt+0x7390b0> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmneq r0, r8, asr sl │ │ │ │ + @ instruction: 0xffffa2fc │ │ │ │ + cmpeq pc, r4, lsl r2 @ │ │ │ │ + smlaltbeq r9, pc, r4, r3 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7451a0 <__cxa_atexit@plt+0x7391fc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7451a8 <__cxa_atexit@plt+0x739204> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, lsl #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7451dc <__cxa_atexit@plt+0x739238> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7451e4 <__cxa_atexit@plt+0x739240> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, ip, asr #5 │ │ │ │ - ldrdeq r7, [pc, #-212] @ 74511c <__cxa_atexit@plt+0x739178> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74525c <__cxa_atexit@plt+0x7392b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 745264 <__cxa_atexit@plt+0x7392c0> │ │ │ │ - ldr r2, [pc, #96] @ 745280 <__cxa_atexit@plt+0x7392dc> │ │ │ │ - ldr r1, [pc, #96] @ 745284 <__cxa_atexit@plt+0x7392e0> │ │ │ │ - ldr r0, [pc, #96] @ 745288 <__cxa_atexit@plt+0x7392e4> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - ldr sl, [r5] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r0, [r8, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - mov r6, r7 │ │ │ │ - b 74526c <__cxa_atexit@plt+0x7392c8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 74527c <__cxa_atexit@plt+0x7392d8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743cd0 <__cxa_atexit@plt+0x737d2c> │ │ │ │ + ldr r5, [pc, #32] @ 743ce0 <__cxa_atexit@plt+0x737d3c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ + ldr r7, [pc, #12] @ 743ce4 <__cxa_atexit@plt+0x737d40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - hvceq 63448 @ 0xf7d8 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq pc, r4, lsr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7452c0 <__cxa_atexit@plt+0x73931c> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7452c4 <__cxa_atexit@plt+0x739320> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743d78 <__cxa_atexit@plt+0x737dd4> │ │ │ │ + ldr r2, [pc, #120] @ 743d94 <__cxa_atexit@plt+0x737df0> │ │ │ │ + ldr r1, [pc, #120] @ 743d98 <__cxa_atexit@plt+0x737df4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + bhi 743d84 <__cxa_atexit@plt+0x737de0> │ │ │ │ + ldr r3, [pc, #72] @ 743d9c <__cxa_atexit@plt+0x737df8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743d68 <__cxa_atexit@plt+0x737dc4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsr r2 │ │ │ │ - ldrdeq r6, [r0, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7452f8 <__cxa_atexit@plt+0x739354> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 745300 <__cxa_atexit@plt+0x73935c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r0, #-16]! │ │ │ │ + ldr r7, [pc, #20] @ 743da0 <__cxa_atexit@plt+0x737dfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq r0, r4, asr #15 │ │ │ │ + @ instruction: 0xffffa1dc │ │ │ │ + strdeq r9, [pc, #-12] @ 743d9c <__cxa_atexit@plt+0x737df8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 743dc4 <__cxa_atexit@plt+0x737e20> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a981d4 <__cxa_atexit@plt+0x1a8c230> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 745334 <__cxa_atexit@plt+0x739390> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74533c <__cxa_atexit@plt+0x739398> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - smceq 1556 @ 0x614 │ │ │ │ - hvceq 63436 @ 0xf7cc │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7453b0 <__cxa_atexit@plt+0x73940c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7453b8 <__cxa_atexit@plt+0x739414> │ │ │ │ - ldr r2, [pc, #92] @ 7453d4 <__cxa_atexit@plt+0x739430> │ │ │ │ - ldr r1, [pc, #92] @ 7453d8 <__cxa_atexit@plt+0x739434> │ │ │ │ - ldr lr, [pc, #92] @ 7453dc <__cxa_atexit@plt+0x739438> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743e6c <__cxa_atexit@plt+0x737ec8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 743e74 <__cxa_atexit@plt+0x737ed0> │ │ │ │ + ldr r7, [pc, #144] @ 743ea0 <__cxa_atexit@plt+0x737efc> │ │ │ │ + ldr r1, [pc, #144] @ 743ea4 <__cxa_atexit@plt+0x737f00> │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r7, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - stmdb r5, {r0, r2, sl} │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - mov r6, r7 │ │ │ │ - b 7453c0 <__cxa_atexit@plt+0x73941c> │ │ │ │ - mov r7, #24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r3, #16] │ │ │ │ + bhi 743e90 <__cxa_atexit@plt+0x737eec> │ │ │ │ + ldr r3, [pc, #104] @ 743ea8 <__cxa_atexit@plt+0x737f04> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743e5c <__cxa_atexit@plt+0x737eb8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 743e7c <__cxa_atexit@plt+0x737ed8> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7453d0 <__cxa_atexit@plt+0x73942c> │ │ │ │ + ldr r7, [pc, #44] @ 743eb0 <__cxa_atexit@plt+0x737f0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, lsr #24 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mvn r7, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 743eac <__cxa_atexit@plt+0x737f08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffa078 │ │ │ │ + smlaltteq r8, pc, ip, pc @ │ │ │ │ + smlalbbeq r9, pc, r8, r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74543c <__cxa_atexit@plt+0x739498> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 745444 <__cxa_atexit@plt+0x7394a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 743f14 <__cxa_atexit@plt+0x737f70> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 743f04 <__cxa_atexit@plt+0x737f60> │ │ │ │ + ldr r3, [pc, #56] @ 743f18 <__cxa_atexit@plt+0x737f74> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743ef4 <__cxa_atexit@plt+0x737f50> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 745478 <__cxa_atexit@plt+0x7394d4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 745480 <__cxa_atexit@plt+0x7394dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ 743f1c <__cxa_atexit@plt+0x737f78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsr r0 │ │ │ │ - cmpeq pc, r8, lsr fp @ │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7454f4 <__cxa_atexit@plt+0x739550> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7454fc <__cxa_atexit@plt+0x739558> │ │ │ │ - ldr r2, [pc, #92] @ 745518 <__cxa_atexit@plt+0x739574> │ │ │ │ - ldr r1, [pc, #92] @ 74551c <__cxa_atexit@plt+0x739578> │ │ │ │ - ldr lr, [pc, #92] @ 745520 <__cxa_atexit@plt+0x73957c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r7, #20] │ │ │ │ - mov r8, r7 │ │ │ │ + cmneq r0, ip, lsl r6 │ │ │ │ + @ instruction: 0xffffa140 │ │ │ │ + smlalbbeq r8, pc, r4, pc @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 743fa0 <__cxa_atexit@plt+0x737ffc> │ │ │ │ + ldr r2, [pc, #120] @ 743fbc <__cxa_atexit@plt+0x738018> │ │ │ │ + ldr r1, [pc, #120] @ 743fc0 <__cxa_atexit@plt+0x73801c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r7, #8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - str lr, [r8, #12]! │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + bhi 743fac <__cxa_atexit@plt+0x738008> │ │ │ │ + ldr r3, [pc, #72] @ 743fc4 <__cxa_atexit@plt+0x738020> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 743f90 <__cxa_atexit@plt+0x737fec> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - mov r6, r7 │ │ │ │ - b 745504 <__cxa_atexit@plt+0x739560> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 745514 <__cxa_atexit@plt+0x739570> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 743fc8 <__cxa_atexit@plt+0x738024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [pc, #-160] @ 74547c <__cxa_atexit@plt+0x7394d8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0160759c │ │ │ │ + @ instruction: 0xffff9fb4 │ │ │ │ + ldrdeq r8, [pc, #-228] @ 743eec <__cxa_atexit@plt+0x737f48> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 743fec <__cxa_atexit@plt+0x738048> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a981d4 <__cxa_atexit@plt+0x1a8c230> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 745558 <__cxa_atexit@plt+0x7395b4> │ │ │ │ - mvn r7, r7 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 74555c <__cxa_atexit@plt+0x7395b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsr #31 │ │ │ │ - cmneq r0, ip, lsr r0 │ │ │ │ - hvceq 63404 @ 0xf7ac │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r0, r6 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7455f4 <__cxa_atexit@plt+0x739650> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r1, r2, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - bhi 74560c <__cxa_atexit@plt+0x739668> │ │ │ │ + bhi 744094 <__cxa_atexit@plt+0x7380f0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #24 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 745614 <__cxa_atexit@plt+0x739670> │ │ │ │ - ldr r7, [pc, #116] @ 745630 <__cxa_atexit@plt+0x73968c> │ │ │ │ - ldr r5, [pc, #116] @ 745634 <__cxa_atexit@plt+0x739690> │ │ │ │ - ldr lr, [pc, #116] @ 745638 <__cxa_atexit@plt+0x739694> │ │ │ │ + bcc 74409c <__cxa_atexit@plt+0x7380f8> │ │ │ │ + ldr r7, [pc, #144] @ 7440c8 <__cxa_atexit@plt+0x738124> │ │ │ │ + ldr r1, [pc, #144] @ 7440cc <__cxa_atexit@plt+0x738128> │ │ │ │ + str r8, [r3, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r0, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r0, #20] │ │ │ │ - mov r8, r0 │ │ │ │ - str r9, [r0, #8] │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r0 │ │ │ │ - sub r2, r2, #16 │ │ │ │ - stm r2, {r3, r7, sl} │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, r0 │ │ │ │ - b 74561c <__cxa_atexit@plt+0x739678> │ │ │ │ - mov r7, #24 │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r3, #16] │ │ │ │ + bhi 7440b8 <__cxa_atexit@plt+0x738114> │ │ │ │ + ldr r3, [pc, #104] @ 7440d0 <__cxa_atexit@plt+0x73812c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744084 <__cxa_atexit@plt+0x7380e0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7440a4 <__cxa_atexit@plt+0x738100> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 74562c <__cxa_atexit@plt+0x739688> │ │ │ │ + ldr r7, [pc, #44] @ 7440d8 <__cxa_atexit@plt+0x738134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalbteq r7, pc, r0, r9 @ │ │ │ │ - @ instruction: 0xfffffb84 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - strheq r7, [pc, #-144] @ 7455b4 <__cxa_atexit@plt+0x739610> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7456d0 <__cxa_atexit@plt+0x73972c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r1, r2, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - bhi 7456e8 <__cxa_atexit@plt+0x739744> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7456f0 <__cxa_atexit@plt+0x73974c> │ │ │ │ - ldr r7, [pc, #116] @ 74570c <__cxa_atexit@plt+0x739768> │ │ │ │ - ldr r5, [pc, #116] @ 745710 <__cxa_atexit@plt+0x73976c> │ │ │ │ - ldr lr, [pc, #116] @ 745714 <__cxa_atexit@plt+0x739770> │ │ │ │ + ldr r7, [pc, #20] @ 7440d4 <__cxa_atexit@plt+0x738130> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r0, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r0, #20] │ │ │ │ - mov r8, r0 │ │ │ │ - str r9, [r0, #8] │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r0 │ │ │ │ - sub r2, r2, #16 │ │ │ │ - stm r2, {r3, r7, sl} │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r6, r0 │ │ │ │ - b 7456f8 <__cxa_atexit@plt+0x739754> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 745708 <__cxa_atexit@plt+0x739764> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffff9e50 │ │ │ │ + smlalbteq r8, pc, r4, sp @ │ │ │ │ + cmpeq pc, r4, ror #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 74413c <__cxa_atexit@plt+0x738198> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74412c <__cxa_atexit@plt+0x738188> │ │ │ │ + ldr r3, [pc, #56] @ 744140 <__cxa_atexit@plt+0x73819c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74411c <__cxa_atexit@plt+0x738178> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 744144 <__cxa_atexit@plt+0x7381a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [pc, #-132] @ 74568c <__cxa_atexit@plt+0x7396e8> │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ - strheq r7, [pc, #-140] @ 745694 <__cxa_atexit@plt+0x7396f0> │ │ │ │ + strdeq r7, [r0, #-52]! @ 0xffffffcc │ │ │ │ + @ instruction: 0xffff9f18 │ │ │ │ + cmpeq pc, ip, asr sp @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r1, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7457ac <__cxa_atexit@plt+0x739808> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - bhi 7457c4 <__cxa_atexit@plt+0x739820> │ │ │ │ + bhi 7441e0 <__cxa_atexit@plt+0x73823c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 7457cc <__cxa_atexit@plt+0x739828> │ │ │ │ - ldr r7, [pc, #116] @ 7457e8 <__cxa_atexit@plt+0x739844> │ │ │ │ - ldr r0, [pc, #116] @ 7457ec <__cxa_atexit@plt+0x739848> │ │ │ │ - ldr lr, [pc, #116] @ 7457f0 <__cxa_atexit@plt+0x73984c> │ │ │ │ + bcc 7441e8 <__cxa_atexit@plt+0x738244> │ │ │ │ + ldr r7, [pc, #128] @ 744214 <__cxa_atexit@plt+0x738270> │ │ │ │ + ldr r1, [pc, #128] @ 744218 <__cxa_atexit@plt+0x738274> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #20] │ │ │ │ - mov r8, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r8, #12]! │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744204 <__cxa_atexit@plt+0x738260> │ │ │ │ + ldr r3, [pc, #96] @ 74421c <__cxa_atexit@plt+0x738278> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7441d0 <__cxa_atexit@plt+0x73822c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7441f0 <__cxa_atexit@plt+0x73824c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 744224 <__cxa_atexit@plt+0x738280> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 744220 <__cxa_atexit@plt+0x73827c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 7457d4 <__cxa_atexit@plt+0x739830> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7457e4 <__cxa_atexit@plt+0x739840> │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + cmneq r0, ip, asr #6 │ │ │ │ + @ instruction: 0xffff9e64 │ │ │ │ + smlalbbeq r8, pc, r4, ip @ │ │ │ │ + cmpeq pc, ip, lsl lr @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 744254 <__cxa_atexit@plt+0x7382b0> │ │ │ │ + ldr r5, [pc, #28] @ 744264 <__cxa_atexit@plt+0x7382c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a97fc4 <__cxa_atexit@plt+0x1a8c020> │ │ │ │ + ldr r7, [pc, #12] @ 744268 <__cxa_atexit@plt+0x7382c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, lsl #16 │ │ │ │ - @ instruction: 0xfffff878 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - @ instruction: 0xfffff790 │ │ │ │ - cmpeq pc, r0, lsl #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r1, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smlalbteq r8, pc, r0, sp @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 744288 <__cxa_atexit@plt+0x7382e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 745888 <__cxa_atexit@plt+0x7398e4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - bhi 7458a0 <__cxa_atexit@plt+0x7398fc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7458a8 <__cxa_atexit@plt+0x739904> │ │ │ │ - ldr r7, [pc, #116] @ 7458c4 <__cxa_atexit@plt+0x739920> │ │ │ │ - ldr r0, [pc, #116] @ 7458c8 <__cxa_atexit@plt+0x739924> │ │ │ │ - ldr lr, [pc, #116] @ 7458cc <__cxa_atexit@plt+0x739928> │ │ │ │ + bhi 7442f8 <__cxa_atexit@plt+0x738354> │ │ │ │ + ldr r7, [pc, #108] @ 74431c <__cxa_atexit@plt+0x738378> │ │ │ │ + ldr r2, [pc, #108] @ 744320 <__cxa_atexit@plt+0x73837c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #20] │ │ │ │ - mov r8, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74430c <__cxa_atexit@plt+0x738368> │ │ │ │ + ldr r3, [pc, #80] @ 744324 <__cxa_atexit@plt+0x738380> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7442e8 <__cxa_atexit@plt+0x738344> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 74432c <__cxa_atexit@plt+0x738388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 7458b0 <__cxa_atexit@plt+0x73990c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7458c0 <__cxa_atexit@plt+0x73991c> │ │ │ │ + ldr r7, [pc, #20] @ 744328 <__cxa_atexit@plt+0x738384> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, asr #14 │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0xfffffbb4 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - cmpeq pc, r4, lsl #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmpeq pc, ip, ror #26 │ │ │ │ + cmneq r0, ip, lsr #4 │ │ │ │ + @ instruction: 0xffff9d4c │ │ │ │ + hvceq 63676 @ 0xf8bc │ │ │ │ + cmpeq pc, ip, lsl sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r1, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 745964 <__cxa_atexit@plt+0x7399c0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - bhi 74597c <__cxa_atexit@plt+0x7399d8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 745984 <__cxa_atexit@plt+0x7399e0> │ │ │ │ - ldr r7, [pc, #116] @ 7459a0 <__cxa_atexit@plt+0x7399fc> │ │ │ │ - ldr r0, [pc, #116] @ 7459a4 <__cxa_atexit@plt+0x739a00> │ │ │ │ - ldr lr, [pc, #116] @ 7459a8 <__cxa_atexit@plt+0x739a04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ + bhi 7443b0 <__cxa_atexit@plt+0x73840c> │ │ │ │ + ldr lr, [pc, #124] @ 7443cc <__cxa_atexit@plt+0x738428> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #116] @ 7443d0 <__cxa_atexit@plt+0x73842c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r1, #20] │ │ │ │ - mov r8, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r8, #12]! │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - str r3, [r2] │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #108] @ 7443d4 <__cxa_atexit@plt+0x738430> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + bhi 7443bc <__cxa_atexit@plt+0x738418> │ │ │ │ + ldr r3, [pc, #76] @ 7443d8 <__cxa_atexit@plt+0x738434> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7443a0 <__cxa_atexit@plt+0x7383fc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 74598c <__cxa_atexit@plt+0x7399e8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 74599c <__cxa_atexit@plt+0x7399f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7443dc <__cxa_atexit@plt+0x738438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, asr #12 │ │ │ │ - @ instruction: 0xfffff6c0 │ │ │ │ - @ instruction: 0xfffff5a4 │ │ │ │ - @ instruction: 0xfffff5d8 │ │ │ │ - cmpeq pc, r8, lsr r6 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq r0, r8, lsr r1 │ │ │ │ + cmneq r0, r4, lsl #6 │ │ │ │ + @ instruction: 0xffff9ba4 │ │ │ │ + smlalbteq r8, pc, r4, sl @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r1, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 74443c <__cxa_atexit@plt+0x738498> │ │ │ │ + ldr r2, [pc, #56] @ 744450 <__cxa_atexit@plt+0x7384ac> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r2, r4, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + b 744430 <__cxa_atexit@plt+0x73848c> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 745a44 <__cxa_atexit@plt+0x739aa0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r2, r6, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - bhi 745a5c <__cxa_atexit@plt+0x739ab8> │ │ │ │ + bhi 7444e0 <__cxa_atexit@plt+0x73853c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 745a64 <__cxa_atexit@plt+0x739ac0> │ │ │ │ - ldr r7, [pc, #120] @ 745a80 <__cxa_atexit@plt+0x739adc> │ │ │ │ - ldr r0, [pc, #120] @ 745a84 <__cxa_atexit@plt+0x739ae0> │ │ │ │ - ldr lr, [pc, #120] @ 745a88 <__cxa_atexit@plt+0x739ae4> │ │ │ │ + bcc 7444e8 <__cxa_atexit@plt+0x738544> │ │ │ │ + ldr r7, [pc, #136] @ 744514 <__cxa_atexit@plt+0x738570> │ │ │ │ + ldr r1, [pc, #136] @ 744518 <__cxa_atexit@plt+0x738574> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r1, #20] │ │ │ │ - mov r8, r1 │ │ │ │ - str sl, [r2] │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str lr, [r8, #12]! │ │ │ │ + stmib r3, {r7, r8, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub r7, r2, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744504 <__cxa_atexit@plt+0x738560> │ │ │ │ + ldr r3, [pc, #104] @ 74451c <__cxa_atexit@plt+0x738578> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7444d0 <__cxa_atexit@plt+0x73852c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7444f0 <__cxa_atexit@plt+0x73854c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 744524 <__cxa_atexit@plt+0x738580> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r9, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 744520 <__cxa_atexit@plt+0x73857c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 745a6c <__cxa_atexit@plt+0x739ac8> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 745a7c <__cxa_atexit@plt+0x739ad8> │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xffff9a04 │ │ │ │ + hvceq 63640 @ 0xf898 │ │ │ │ + cmpeq pc, r8, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #80] @ 744588 <__cxa_atexit@plt+0x7385e4> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7], #-4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744578 <__cxa_atexit@plt+0x7385d4> │ │ │ │ + ldr r3, [pc, #56] @ 74458c <__cxa_atexit@plt+0x7385e8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744568 <__cxa_atexit@plt+0x7385c4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 744590 <__cxa_atexit@plt+0x7385ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - hvceq 63320 @ 0xf758 │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ - @ instruction: 0xfffff760 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - cmpeq pc, r0, asr #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + cmneq r0, r8, lsr #31 │ │ │ │ + @ instruction: 0xffff9acc │ │ │ │ + cmpeq pc, r0, lsl r9 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 745afc <__cxa_atexit@plt+0x739b58> │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 745b10 <__cxa_atexit@plt+0x739b6c> │ │ │ │ - ldr r7, [pc, #84] @ 745b2c <__cxa_atexit@plt+0x739b88> │ │ │ │ - ldr r2, [pc, #84] @ 745b30 <__cxa_atexit@plt+0x739b8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bhi 744614 <__cxa_atexit@plt+0x738670> │ │ │ │ + ldr r2, [pc, #124] @ 744630 <__cxa_atexit@plt+0x73868c> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 744634 <__cxa_atexit@plt+0x738690> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r2, [r8, #12]! │ │ │ │ - mov r9, r3 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [pc, #108] @ 744638 <__cxa_atexit@plt+0x738694> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + bhi 744620 <__cxa_atexit@plt+0x73867c> │ │ │ │ + ldr r3, [pc, #76] @ 74463c <__cxa_atexit@plt+0x738698> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744604 <__cxa_atexit@plt+0x738660> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 745b28 <__cxa_atexit@plt+0x739b84> │ │ │ │ + ldr r7, [pc, #24] @ 744640 <__cxa_atexit@plt+0x73869c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r7, [pc, #-72] @ 745ae8 <__cxa_atexit@plt+0x739b44> │ │ │ │ - @ instruction: 0xfffff314 │ │ │ │ - @ instruction: 0xfffff348 │ │ │ │ + cmpeq pc, r4, ror #20 │ │ │ │ + ldrdeq r6, [r0, #-232]! @ 0xffffff18 │ │ │ │ + cmneq r0, ip, lsl pc │ │ │ │ + @ instruction: 0xffff9a30 │ │ │ │ + cmpeq pc, r8, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 745b84 <__cxa_atexit@plt+0x739be0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #72] @ 745ba0 <__cxa_atexit@plt+0x739bfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 745b8c <__cxa_atexit@plt+0x739be8> │ │ │ │ - ldr r3, [pc, #56] @ 745ba8 <__cxa_atexit@plt+0x739c04> │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - mov r8, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + bhi 7446ac <__cxa_atexit@plt+0x738708> │ │ │ │ + ldr r1, [pc, #84] @ 7446b4 <__cxa_atexit@plt+0x738710> │ │ │ │ + ldr lr, [pc, #84] @ 7446b8 <__cxa_atexit@plt+0x738714> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #68] @ 7446bc <__cxa_atexit@plt+0x738718> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r0, r1, r7} │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + beq 74469c <__cxa_atexit@plt+0x7386f8> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 745ba4 <__cxa_atexit@plt+0x739c00> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xffff9844 │ │ │ │ + cmneq r0, r8, lsl lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 744740 <__cxa_atexit@plt+0x73879c> │ │ │ │ + ldr r7, [pc, #124] @ 744764 <__cxa_atexit@plt+0x7387c0> │ │ │ │ + ldr r1, [pc, #124] @ 744768 <__cxa_atexit@plt+0x7387c4> │ │ │ │ + mov r2, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5], #-8 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 744750 <__cxa_atexit@plt+0x7387ac> │ │ │ │ + ldr r7, [pc, #88] @ 74476c <__cxa_atexit@plt+0x7387c8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 744734 <__cxa_atexit@plt+0x738790> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + mov r5, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 744770 <__cxa_atexit@plt+0x7387cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, asr #18 │ │ │ │ - cmpeq pc, r0, lsl #8 │ │ │ │ - @ instruction: 0xffffc3b8 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff9894 │ │ │ │ + cmpeq pc, r0, lsr r7 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 744790 <__cxa_atexit@plt+0x7387ec> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a344 <__cxa_atexit@plt+0x158e3a0> │ │ │ │ + cmneq r0, ip, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #136 @ 0x88 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 745ca4 <__cxa_atexit@plt+0x739d00> │ │ │ │ - ldr r2, [pc, #232] @ 745cbc <__cxa_atexit@plt+0x739d18> │ │ │ │ - ldr r3, [pc, #232] @ 745cc0 <__cxa_atexit@plt+0x739d1c> │ │ │ │ - ldr sl, [pc, #232] @ 745cc4 <__cxa_atexit@plt+0x739d20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, #228] @ 745cc8 <__cxa_atexit@plt+0x739d24> │ │ │ │ - ldr r0, [pc, #228] @ 745ccc <__cxa_atexit@plt+0x739d28> │ │ │ │ - str r2, [r7, #88]! @ 0x58 │ │ │ │ - sub r2, r6, #130 @ 0x82 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ - sub r2, r6, #94 @ 0x5e │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - sub r2, r6, #82 @ 0x52 │ │ │ │ - str r2, [r7, #32] │ │ │ │ - sub r2, r6, #70 @ 0x46 │ │ │ │ - sub r1, r6, #118 @ 0x76 │ │ │ │ - sub lr, r6, #106 @ 0x6a │ │ │ │ - str r2, [r7, #28] │ │ │ │ - sub r2, r6, #58 @ 0x3a │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r1, [r7, #44] @ 0x2c │ │ │ │ - str r2, [r7, #24] │ │ │ │ - ldr r2, [pc, #168] @ 745cd0 <__cxa_atexit@plt+0x739d2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r7, #48 @ 0x30 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, pc, sl │ │ │ │ + bcc 7447d0 <__cxa_atexit@plt+0x73882c> │ │ │ │ + ldr r3, [pc, #44] @ 7447e8 <__cxa_atexit@plt+0x738844> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r7, #16] │ │ │ │ - ldr r2, [pc, #140] @ 745cd4 <__cxa_atexit@plt+0x739d30> │ │ │ │ - ldr r1, [pc, #140] @ 745cd8 <__cxa_atexit@plt+0x739d34> │ │ │ │ - stm lr, {r0, r8, r9, ip} │ │ │ │ - sub lr, r7, #32 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r7, #84 @ 0x54 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r7, #72 @ 0x48 │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #-20] @ 0xffffffec │ │ │ │ - str r9, [r7, #-16] │ │ │ │ - stmdb r7, {r3, r8, r9} │ │ │ │ - str r9, [r7, #-52] @ 0xffffffcc │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - ldr r3, [pc, #80] @ 745cdc <__cxa_atexit@plt+0x739d38> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + str r8, [r7, #12] │ │ │ │ + b 744460 <__cxa_atexit@plt+0x7384bc> │ │ │ │ + ldr r7, [pc, #20] @ 7447ec <__cxa_atexit@plt+0x738848> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmpeq pc, ip, asr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 744828 <__cxa_atexit@plt+0x738884> │ │ │ │ + ldr r3, [pc, #40] @ 744840 <__cxa_atexit@plt+0x73889c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r8, [r7, #-56] @ 0xffffffc8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-60] @ 0xffffffc4 │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #31 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 745ce0 <__cxa_atexit@plt+0x739d3c> │ │ │ │ + ldr r7, [pc, #20] @ 744844 <__cxa_atexit@plt+0x7388a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #136 @ 0x88 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - cmneq r0, r4, asr #22 │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff914 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - cmpeq pc, r4, asr r3 @ │ │ │ │ - smlaltteq r7, pc, r0, r2 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r2, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 745d44 <__cxa_atexit@plt+0x739da0> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - str sl, [r5] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 745d5c <__cxa_atexit@plt+0x739db8> │ │ │ │ - ldr r7, [pc, #76] @ 745d7c <__cxa_atexit@plt+0x739dd8> │ │ │ │ - mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - str r8, [r2, #8] │ │ │ │ - mov r8, r2 │ │ │ │ - b 7445d0 <__cxa_atexit@plt+0x73862c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + cmneq r0, r4, asr #7 │ │ │ │ + smlaltbeq r8, pc, r8, r9 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 744880 <__cxa_atexit@plt+0x7388dc> │ │ │ │ + ldr r3, [pc, #40] @ 744898 <__cxa_atexit@plt+0x7388f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 745d78 <__cxa_atexit@plt+0x739dd4> │ │ │ │ + ldr r7, [pc, #20] @ 74489c <__cxa_atexit@plt+0x7388f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, ror #4 │ │ │ │ - @ instruction: 0xfffff024 │ │ │ │ - hvceq 63276 @ 0xf72c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 745bb8 <__cxa_atexit@plt+0x739c14> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 745de4 <__cxa_atexit@plt+0x739e40> │ │ │ │ - ldr r2, [pc, #68] @ 745e00 <__cxa_atexit@plt+0x739e5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 745df0 <__cxa_atexit@plt+0x739e4c> │ │ │ │ - ldr r5, [pc, #48] @ 745e08 <__cxa_atexit@plt+0x739e64> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + cmneq r0, r8, ror #6 │ │ │ │ + cmpeq pc, r4, asr r9 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7448d8 <__cxa_atexit@plt+0x738934> │ │ │ │ + ldr r3, [pc, #40] @ 7448f0 <__cxa_atexit@plt+0x73894c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 745e04 <__cxa_atexit@plt+0x739e60> │ │ │ │ + ldr r7, [pc, #20] @ 7448f4 <__cxa_atexit@plt+0x738950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r0, #-108]! @ 0xffffff94 │ │ │ │ - @ instruction: 0x014f7198 │ │ │ │ - @ instruction: 0xffffbfb4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + cmneq r0, ip, lsl #6 │ │ │ │ + cmpeq pc, r0, lsl #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 745e88 <__cxa_atexit@plt+0x739ee4> │ │ │ │ - ldr r3, [pc, #108] @ 745ea0 <__cxa_atexit@plt+0x739efc> │ │ │ │ - ldr lr, [pc, #108] @ 745ea4 <__cxa_atexit@plt+0x739f00> │ │ │ │ - ldr r9, [pc, #108] @ 745ea8 <__cxa_atexit@plt+0x739f04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #20]! │ │ │ │ + bcc 744930 <__cxa_atexit@plt+0x73898c> │ │ │ │ + ldr r3, [pc, #40] @ 744948 <__cxa_atexit@plt+0x7389a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #96] @ 745eac <__cxa_atexit@plt+0x739f08> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r6, #37 @ 0x25 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #31 │ │ │ │ - str r9, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - str lr, [r7, #-8] │ │ │ │ - str r8, [r7, #-4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 745eb0 <__cxa_atexit@plt+0x739f0c> │ │ │ │ + ldr r7, [pc, #20] @ 74494c <__cxa_atexit@plt+0x7389a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmneq r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x014f7190 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r0, r8, lsr lr │ │ │ │ + smlaltbeq r8, pc, ip, r8 @ │ │ │ │ + teqeq r8, r1, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 745f60 <__cxa_atexit@plt+0x739fbc> │ │ │ │ - ldr r2, [pc, #148] @ 745f6c <__cxa_atexit@plt+0x739fc8> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + teqeq r8, sl @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + teqeq r8, pc, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + teqeq r8, r3, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7449f4 <__cxa_atexit@plt+0x738a50> │ │ │ │ + ldr r3, [pc, #52] @ 744a04 <__cxa_atexit@plt+0x738a60> │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - beq 745f44 <__cxa_atexit@plt+0x739fa0> │ │ │ │ - ldr r3, [pc, #108] @ 745f70 <__cxa_atexit@plt+0x739fcc> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r8, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r1, #-4] │ │ │ │ - str r3, [r1, #-20] @ 0xffffffec │ │ │ │ - str r0, [r1, #-16] │ │ │ │ - beq 745f54 <__cxa_atexit@plt+0x739fb0> │ │ │ │ - ldr lr, [pc, #76] @ 745f74 <__cxa_atexit@plt+0x739fd0> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r0, [r9, #7] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #-20] @ 0xffffffec │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7449e4 <__cxa_atexit@plt+0x738a40> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 744a08 <__cxa_atexit@plt+0x738a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [pc, #76] @ 745fdc <__cxa_atexit@plt+0x73a038> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - beq 745fd0 <__cxa_atexit@plt+0x73a02c> │ │ │ │ - ldr r2, [pc, #44] @ 745fe0 <__cxa_atexit@plt+0x73a03c> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strdeq r8, [pc, #-112] @ 7449a0 <__cxa_atexit@plt+0x7389fc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 746010 <__cxa_atexit@plt+0x73a06c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744a64 <__cxa_atexit@plt+0x738ac0> │ │ │ │ + ldr r3, [pc, #52] @ 744a74 <__cxa_atexit@plt+0x738ad0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74603c <__cxa_atexit@plt+0x73a098> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #12] @ 746050 <__cxa_atexit@plt+0x73a0ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744a54 <__cxa_atexit@plt+0x738ab0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsr r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7460a8 <__cxa_atexit@plt+0x73a104> │ │ │ │ - ldr r7, [pc, #80] @ 7460c8 <__cxa_atexit@plt+0x73a124> │ │ │ │ - ldr r2, [pc, #80] @ 7460cc <__cxa_atexit@plt+0x73a128> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #12] @ 744a78 <__cxa_atexit@plt+0x738ad4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 74609c <__cxa_atexit@plt+0x73a0f8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq r8, pc, r4, r7 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744ad4 <__cxa_atexit@plt+0x738b30> │ │ │ │ + ldr r3, [pc, #52] @ 744ae4 <__cxa_atexit@plt+0x738b40> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744ac4 <__cxa_atexit@plt+0x738b20> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7460d0 <__cxa_atexit@plt+0x73a12c> │ │ │ │ - ldr r5, [pc, #32] @ 7460d4 <__cxa_atexit@plt+0x73a130> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r7, [pc, #12] @ 744ae8 <__cxa_atexit@plt+0x738b44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe144 │ │ │ │ - cmneq r0, r4, lsr r4 │ │ │ │ - cmpeq pc, r0, lsl #30 │ │ │ │ - cmneq r0, r0, lsl #8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r8, lsl r7 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #32 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 746198 <__cxa_atexit@plt+0x73a1f4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7461a0 <__cxa_atexit@plt+0x73a1fc> │ │ │ │ - ldr r3, [pc, #208] @ 7461dc <__cxa_atexit@plt+0x73a238> │ │ │ │ - ldr r2, [pc, #208] @ 7461e0 <__cxa_atexit@plt+0x73a23c> │ │ │ │ - ldr lr, [pc, #208] @ 7461e4 <__cxa_atexit@plt+0x73a240> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r3, [r7, #16]! │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r2, [r7, #-12] │ │ │ │ - str r9, [r7, #-8] │ │ │ │ - str r8, [r7, #-4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - str lr, [r3, #-16]! │ │ │ │ - sub r0, r6, #18 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r0, [r5] │ │ │ │ - bhi 7461b8 <__cxa_atexit@plt+0x73a214> │ │ │ │ - ldr r3, [pc, #136] @ 7461e8 <__cxa_atexit@plt+0x73a244> │ │ │ │ - ldr r2, [pc, #136] @ 7461ec <__cxa_atexit@plt+0x73a248> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 744b44 <__cxa_atexit@plt+0x738ba0> │ │ │ │ + ldr r3, [pc, #52] @ 744b54 <__cxa_atexit@plt+0x738bb0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 746188 <__cxa_atexit@plt+0x73a1e4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744b34 <__cxa_atexit@plt+0x738b90> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - b 7461a8 <__cxa_atexit@plt+0x73a204> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ 7461f8 <__cxa_atexit@plt+0x73a254> │ │ │ │ + ldr r7, [pc, #12] @ 744b58 <__cxa_atexit@plt+0x738bb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7461f0 <__cxa_atexit@plt+0x73a24c> │ │ │ │ - ldr r5, [pc, #48] @ 7461f4 <__cxa_atexit@plt+0x73a250> │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlaltbeq r8, pc, ip, r6 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744bb4 <__cxa_atexit@plt+0x738c10> │ │ │ │ + ldr r3, [pc, #52] @ 744bc4 <__cxa_atexit@plt+0x738c20> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744ba4 <__cxa_atexit@plt+0x738c00> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 744bc8 <__cxa_atexit@plt+0x738c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffe05c │ │ │ │ - cmneq r0, ip, asr #6 │ │ │ │ - smlaltteq r6, pc, ip, sp @ │ │ │ │ - cmneq r0, ip, ror #5 │ │ │ │ - smlalbbeq r6, pc, r4, lr @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r0, asr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 746214 <__cxa_atexit@plt+0x73a270> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74624c <__cxa_atexit@plt+0x73a2a8> │ │ │ │ - ldr r2, [pc, #124] @ 7462ac <__cxa_atexit@plt+0x73a308> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 74628c <__cxa_atexit@plt+0x73a2e8> │ │ │ │ - b 7462b8 <__cxa_atexit@plt+0x73a314> │ │ │ │ - ldr r2, [pc, #76] @ 7462a0 <__cxa_atexit@plt+0x73a2fc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 746294 <__cxa_atexit@plt+0x73a2f0> │ │ │ │ - ldr r3, [pc, #52] @ 7462a4 <__cxa_atexit@plt+0x73a300> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #44] @ 7462a8 <__cxa_atexit@plt+0x73a304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744c24 <__cxa_atexit@plt+0x738c80> │ │ │ │ + ldr r3, [pc, #52] @ 744c34 <__cxa_atexit@plt+0x738c90> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744c14 <__cxa_atexit@plt+0x738c70> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 744c38 <__cxa_atexit@plt+0x738c94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - cmneq r0, ip, lsl #6 │ │ │ │ - cmneq r0, r4, ror #4 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r8, [pc, #-84] @ 744bec <__cxa_atexit@plt+0x738c48> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 746344 <__cxa_atexit@plt+0x73a3a0> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 746330 <__cxa_atexit@plt+0x73a38c> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #172] @ 746398 <__cxa_atexit@plt+0x73a3f4> │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 746370 <__cxa_atexit@plt+0x73a3cc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 746330 <__cxa_atexit@plt+0x73a38c> │ │ │ │ - ldr r2, [pc, #140] @ 74639c <__cxa_atexit@plt+0x73a3f8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 746384 <__cxa_atexit@plt+0x73a3e0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 746408 <__cxa_atexit@plt+0x73a464> │ │ │ │ - ldr r7, [pc, #88] @ 746390 <__cxa_atexit@plt+0x73a3ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744c94 <__cxa_atexit@plt+0x738cf0> │ │ │ │ + ldr r3, [pc, #52] @ 744ca4 <__cxa_atexit@plt+0x738d00> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744c84 <__cxa_atexit@plt+0x738ce0> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r1, [r3, #5] │ │ │ │ - ldr r3, [r3, #9] │ │ │ │ - ldr r0, [pc, #60] @ 746394 <__cxa_atexit@plt+0x73a3f0> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 74637c <__cxa_atexit@plt+0x73a3d8> │ │ │ │ - b 7465b0 <__cxa_atexit@plt+0x73a60c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 744ca8 <__cxa_atexit@plt+0x738d04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r8, ror #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #27] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744d04 <__cxa_atexit@plt+0x738d60> │ │ │ │ + ldr r3, [pc, #52] @ 744d14 <__cxa_atexit@plt+0x738d70> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744cf4 <__cxa_atexit@plt+0x738d50> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ 744d18 <__cxa_atexit@plt+0x738d74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, asr #4 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strdeq r8, [pc, #-76] @ 744cd4 <__cxa_atexit@plt+0x738d30> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7463dc <__cxa_atexit@plt+0x73a438> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 7463f8 <__cxa_atexit@plt+0x73a454> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 7463f0 <__cxa_atexit@plt+0x73a44c> │ │ │ │ - b 746408 <__cxa_atexit@plt+0x73a464> │ │ │ │ - ldr r7, [pc, #24] @ 7463fc <__cxa_atexit@plt+0x73a458> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744d74 <__cxa_atexit@plt+0x738dd0> │ │ │ │ + ldr r3, [pc, #52] @ 744d84 <__cxa_atexit@plt+0x738de0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744d64 <__cxa_atexit@plt+0x738dc0> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ 744d88 <__cxa_atexit@plt+0x738de4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0160519c │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x014f8490 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 746478 <__cxa_atexit@plt+0x73a4d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74648c <__cxa_atexit@plt+0x73a4e8> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 746478 <__cxa_atexit@plt+0x73a4d4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 746478 <__cxa_atexit@plt+0x73a4d4> │ │ │ │ - ldr r1, [pc, #64] @ 74649c <__cxa_atexit@plt+0x73a4f8> │ │ │ │ - ldr r0, [pc, #64] @ 7464a0 <__cxa_atexit@plt+0x73a4fc> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r7, [pc, #36] @ 7464a4 <__cxa_atexit@plt+0x73a500> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #35] @ 0x23 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744de4 <__cxa_atexit@plt+0x738e40> │ │ │ │ + ldr r3, [pc, #52] @ 744df4 <__cxa_atexit@plt+0x738e50> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744dd4 <__cxa_atexit@plt+0x738e30> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, ip, ror #8 │ │ │ │ - cmneq r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7464f0 <__cxa_atexit@plt+0x73a54c> │ │ │ │ - ldr r2, [pc, #48] @ 7464fc <__cxa_atexit@plt+0x73a558> │ │ │ │ - ldr r1, [pc, #48] @ 746500 <__cxa_atexit@plt+0x73a55c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r5, [r0, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ + ldr r7, [pc, #12] @ 744df8 <__cxa_atexit@plt+0x738e54> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r4, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 746528 <__cxa_atexit@plt+0x73a584> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r7, [r7, #39] @ 0x27 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744e54 <__cxa_atexit@plt+0x738eb0> │ │ │ │ + ldr r3, [pc, #52] @ 744e64 <__cxa_atexit@plt+0x738ec0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7b1848 <__cxa_atexit@plt+0x7a58a4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744e44 <__cxa_atexit@plt+0x738ea0> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 744e68 <__cxa_atexit@plt+0x738ec4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strheq r8, [pc, #-56] @ 744e38 <__cxa_atexit@plt+0x738e94> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 746568 <__cxa_atexit@plt+0x73a5c4> │ │ │ │ - ldr r3, [pc, #60] @ 746584 <__cxa_atexit@plt+0x73a5e0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r7, [r7, #43] @ 0x2b │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 744ec4 <__cxa_atexit@plt+0x738f20> │ │ │ │ + ldr r3, [pc, #52] @ 744ed4 <__cxa_atexit@plt+0x738f30> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74657c <__cxa_atexit@plt+0x73a5d8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 746214 <__cxa_atexit@plt+0x73a270> │ │ │ │ - ldr r7, [pc, #24] @ 746588 <__cxa_atexit@plt+0x73a5e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744eb4 <__cxa_atexit@plt+0x738f10> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #12] @ 744ed8 <__cxa_atexit@plt+0x738f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 746214 <__cxa_atexit@plt+0x73a270> │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, ip, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 746630 <__cxa_atexit@plt+0x73a68c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #128] @ 746650 <__cxa_atexit@plt+0x73a6ac> │ │ │ │ + ldr r7, [r7, #47] @ 0x2f │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 744f10 <__cxa_atexit@plt+0x738f6c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 744fc8 <__cxa_atexit@plt+0x739024> │ │ │ │ + ldr r1, [pc, #196] @ 744ff0 <__cxa_atexit@plt+0x73904c> │ │ │ │ + ldr r7, [r2] │ │ │ │ + stmdb r2, {r9, sl} │ │ │ │ + add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 746644 <__cxa_atexit@plt+0x73a6a0> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 746630 <__cxa_atexit@plt+0x73a68c> │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 746630 <__cxa_atexit@plt+0x73a68c> │ │ │ │ - ldr r2, [pc, #72] @ 746658 <__cxa_atexit@plt+0x73a6b4> │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r8, [r2] │ │ │ │ + beq 744fac <__cxa_atexit@plt+0x739008> │ │ │ │ + ldr lr, [pc, #168] @ 744ff4 <__cxa_atexit@plt+0x739050> │ │ │ │ + lsl r1, sl, #1 │ │ │ │ + ldr sl, [pc, #164] @ 744ff8 <__cxa_atexit@plt+0x739054> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #148] @ 744ffc <__cxa_atexit@plt+0x739058> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r2, #44 @ 0x2c │ │ │ │ + str r9, [r2, #-36] @ 0xffffffdc │ │ │ │ + sub r9, r2, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r2, #-40] @ 0xffffffd8 │ │ │ │ + stm r9, {r0, r1, sl} │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + bhi 744fe0 <__cxa_atexit@plt+0x73903c> │ │ │ │ + ldr r3, [pc, #104] @ 745000 <__cxa_atexit@plt+0x73905c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 744fb8 <__cxa_atexit@plt+0x739014> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #28] @ 746654 <__cxa_atexit@plt+0x73a6b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 745008 <__cxa_atexit@plt+0x739064> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r0, r8, asr #30 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ + ldr r7, [pc, #28] @ 745004 <__cxa_atexit@plt+0x739060> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + cmneq r0, r4, lsl r7 │ │ │ │ + cmneq r0, r8, lsl #21 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq pc, ip, lsr #4 │ │ │ │ + cmpeq pc, r8, asr #4 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7466ac <__cxa_atexit@plt+0x73a708> │ │ │ │ - ldr r3, [r7, #9] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 7466ac <__cxa_atexit@plt+0x73a708> │ │ │ │ - ldr r3, [pc, #48] @ 7466c0 <__cxa_atexit@plt+0x73a71c> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ + ldr lr, [pc, #140] @ 7450a8 <__cxa_atexit@plt+0x739104> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #120] @ 7450ac <__cxa_atexit@plt+0x739108> │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #108] @ 7450b0 <__cxa_atexit@plt+0x73910c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 745098 <__cxa_atexit@plt+0x7390f4> │ │ │ │ + ldr r3, [pc, #64] @ 7450b4 <__cxa_atexit@plt+0x739110> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #16] @ 7466c4 <__cxa_atexit@plt+0x73a720> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745088 <__cxa_atexit@plt+0x7390e4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, ip, asr #29 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7466f8 <__cxa_atexit@plt+0x73a754> │ │ │ │ - ldr r3, [pc, #44] @ 746710 <__cxa_atexit@plt+0x73a76c> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #12] @ 74670c <__cxa_atexit@plt+0x73a768> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #24] @ 7450b8 <__cxa_atexit@plt+0x739114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsl #29 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq r0, r0, lsr r6 │ │ │ │ + cmneq r0, ip, lsr #19 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + hvceq 63508 @ 0xf814 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 746750 <__cxa_atexit@plt+0x73a7ac> │ │ │ │ - ldr r3, [pc, #60] @ 74676c <__cxa_atexit@plt+0x73a7c8> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 746764 <__cxa_atexit@plt+0x73a7c0> │ │ │ │ + ldr r3, [pc, #124] @ 745148 <__cxa_atexit@plt+0x7391a4> │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 746214 <__cxa_atexit@plt+0x73a270> │ │ │ │ - ldr r7, [pc, #24] @ 746770 <__cxa_atexit@plt+0x73a7cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + orr r1, r0, r1, lsl #1 │ │ │ │ + ldr r0, [pc, #96] @ 74514c <__cxa_atexit@plt+0x7391a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 745138 <__cxa_atexit@plt+0x739194> │ │ │ │ + ldr r3, [pc, #60] @ 745150 <__cxa_atexit@plt+0x7391ac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745128 <__cxa_atexit@plt+0x739184> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r0, r8, lsr #28 │ │ │ │ - andeq r0, r0, r8, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 746214 <__cxa_atexit@plt+0x73a270> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7467c4 <__cxa_atexit@plt+0x73a820> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7467c8 <__cxa_atexit@plt+0x73a824> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 745154 <__cxa_atexit@plt+0x7391b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r0, #-216]! @ 0xffffff28 │ │ │ │ - cmneq r0, r0, lsr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + cmneq r0, r0, lsr #18 │ │ │ │ + cmneq r0, r0, lsl #11 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + ldrdeq r8, [pc, #-4] @ 745158 <__cxa_atexit@plt+0x7391b4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 746804 <__cxa_atexit@plt+0x73a860> │ │ │ │ + bhi 745188 <__cxa_atexit@plt+0x7391e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 74680c <__cxa_atexit@plt+0x73a868> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r4, lsr #25 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 746878 <__cxa_atexit@plt+0x73a8d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 746884 <__cxa_atexit@plt+0x73a8e0> │ │ │ │ - ldr r2, [pc, #84] @ 746894 <__cxa_atexit@plt+0x73a8f0> │ │ │ │ - ldr r1, [pc, #84] @ 746898 <__cxa_atexit@plt+0x73a8f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ + ldr r2, [pc, #20] @ 745190 <__cxa_atexit@plt+0x7391ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + b 13012d8 <__cxa_atexit@plt+0x12f5334> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq r0, r0, asr ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7468d4 <__cxa_atexit@plt+0x73a930> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7468dc <__cxa_atexit@plt+0x73a938> │ │ │ │ + cmneq r0, ip, lsl r3 │ │ │ │ + andeq r0, r4, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 745220 <__cxa_atexit@plt+0x73927c> │ │ │ │ + ldr r7, [pc, #140] @ 745244 <__cxa_atexit@plt+0x7392a0> │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 745248 <__cxa_atexit@plt+0x7392a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r3, #20 │ │ │ │ + lsl r2, sl, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r4, [r0, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74696c <__cxa_atexit@plt+0x73a9c8> │ │ │ │ - ldr r2, [pc, #140] @ 74698c <__cxa_atexit@plt+0x73a9e8> │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [pc, #120] @ 74524c <__cxa_atexit@plt+0x7392a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + bhi 745234 <__cxa_atexit@plt+0x739290> │ │ │ │ + ldr r3, [pc, #84] @ 745250 <__cxa_atexit@plt+0x7392ac> │ │ │ │ tst r8, #3 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 74695c <__cxa_atexit@plt+0x73a9b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #20 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 746974 <__cxa_atexit@plt+0x73a9d0> │ │ │ │ - ldr r2, [pc, #88] @ 746990 <__cxa_atexit@plt+0x73a9ec> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r8, r6 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - mov r6, lr │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745210 <__cxa_atexit@plt+0x73926c> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 745258 <__cxa_atexit@plt+0x7392b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r0, #20 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7469e0 <__cxa_atexit@plt+0x73aa3c> │ │ │ │ - ldr r3, [pc, #52] @ 7469ec <__cxa_atexit@plt+0x73aa48> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldmib r5, {r1, r7} │ │ │ │ - add r5, r5, #16 │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 746ae4 <__cxa_atexit@plt+0x73ab40> │ │ │ │ - ldr lr, [pc, #248] @ 746b0c <__cxa_atexit@plt+0x73ab68> │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r7, [r2, #20] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r8, [r2, #16] │ │ │ │ - ldr r0, [pc, #228] @ 746b10 <__cxa_atexit@plt+0x73ab6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - beq 746adc <__cxa_atexit@plt+0x73ab38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 746af4 <__cxa_atexit@plt+0x73ab50> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [pc, #148] @ 746b04 <__cxa_atexit@plt+0x73ab60> │ │ │ │ - umull lr, r9, r1, r0 │ │ │ │ - rev r0, r0 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r1, r9, lr │ │ │ │ - add r1, r0, r1 │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - ldr r9, [pc, #136] @ 746b14 <__cxa_atexit@plt+0x73ab70> │ │ │ │ - mul r1, r1, sl │ │ │ │ - ldr lr, [pc, #132] @ 746b18 <__cxa_atexit@plt+0x73ab74> │ │ │ │ - ldr r0, [pc, #112] @ 746b08 <__cxa_atexit@plt+0x73ab64> │ │ │ │ - eor r1, r1, r1, lsr #13 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #120] @ 746b1c <__cxa_atexit@plt+0x73ab78> │ │ │ │ - mul r1, r1, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - eor r1, r1, r1, lsr #16 │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - sub r8, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - sub r0, r2, #11 │ │ │ │ - str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #24] @ 745254 <__cxa_atexit@plt+0x7392b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmneq r0, r4, ror #20 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - cmneq r0, r8, lsr lr │ │ │ │ - smceq 1192 @ 0x4a8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmneq r0, ip, lsr r3 │ │ │ │ + cmneq r0, ip, lsl r8 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + ldrdeq r7, [pc, #-244] @ 745168 <__cxa_atexit@plt+0x7391c4> │ │ │ │ + strdeq r7, [pc, #-244] @ 74516c <__cxa_atexit@plt+0x7391c8> │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 746bb4 <__cxa_atexit@plt+0x73ac10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [pc, #116] @ 746bc0 <__cxa_atexit@plt+0x73ac1c> │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - umull r0, r8, r2, r1 │ │ │ │ - rev r1, r1 │ │ │ │ - add r1, r2, r1 │ │ │ │ - eor r0, r8, r0 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r1, [pc, #88] @ 746bc4 <__cxa_atexit@plt+0x73ac20> │ │ │ │ - mul r0, r0, r9 │ │ │ │ - ldr r9, [pc, #84] @ 746bc8 <__cxa_atexit@plt+0x73ac24> │ │ │ │ - ldr r8, [pc, #84] @ 746bcc <__cxa_atexit@plt+0x73ac28> │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #72] @ 746bd0 <__cxa_atexit@plt+0x73ac2c> │ │ │ │ - mul r0, r0, r1 │ │ │ │ - sub r1, r6, #11 │ │ │ │ + ldr lr, [pc, #124] @ 7452e8 <__cxa_atexit@plt+0x739344> │ │ │ │ + ldr r2, [pc, #124] @ 7452ec <__cxa_atexit@plt+0x739348> │ │ │ │ + mov r3, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r0, r8, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r0, r4, asr sp │ │ │ │ - @ instruction: 0x01604994 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + orr r0, r3, r0, lsl #1 │ │ │ │ + ldr r3, [pc, #96] @ 7452f0 <__cxa_atexit@plt+0x73934c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3, lr} │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7452d8 <__cxa_atexit@plt+0x739334> │ │ │ │ + ldr r3, [pc, #64] @ 7452f4 <__cxa_atexit@plt+0x739350> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7452c8 <__cxa_atexit@plt+0x739324> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7452f8 <__cxa_atexit@plt+0x739354> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + smceq 1656 @ 0x678 │ │ │ │ + smceq 1576 @ 0x628 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + cmpeq pc, r0, lsr pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 746c2c <__cxa_atexit@plt+0x73ac88> │ │ │ │ - ldr lr, [pc, #64] @ 746c38 <__cxa_atexit@plt+0x73ac94> │ │ │ │ - ldr r8, [pc, #64] @ 746c3c <__cxa_atexit@plt+0x73ac98> │ │ │ │ + bcc 74533c <__cxa_atexit@plt+0x739398> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr r2, [pc, #36] @ 745348 <__cxa_atexit@plt+0x7393a4> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 159c59c <__cxa_atexit@plt+0x15905f8> │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffcd0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 746c68 <__cxa_atexit@plt+0x73acc4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 746c6c <__cxa_atexit@plt+0x73acc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1524410 <__cxa_atexit@plt+0x151846c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r0, ip, lsl #31 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 746c88 <__cxa_atexit@plt+0x73ace4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 746d18 <__cxa_atexit@plt+0x73ad74> │ │ │ │ - ldr sl, [pc, #260] @ 746da8 <__cxa_atexit@plt+0x73ae04> │ │ │ │ - ldr r8, [pc, #248] @ 746da0 <__cxa_atexit@plt+0x73adfc> │ │ │ │ - ldr r9, [pc, #248] @ 746da4 <__cxa_atexit@plt+0x73ae00> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 746d4c <__cxa_atexit@plt+0x73ada8> │ │ │ │ - ldr r1, [r2, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str sl, [r5] │ │ │ │ - umull r0, r3, r1, r2 │ │ │ │ - rev r1, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - eor r0, r3, r0 │ │ │ │ - add r0, r1, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ands r1, r7, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - eor r0, r0, r0, lsr #13 │ │ │ │ - mul r0, r0, r9 │ │ │ │ - eor r2, r0, r0, lsr #16 │ │ │ │ - beq 746d6c <__cxa_atexit@plt+0x73adc8> │ │ │ │ - cmp r1, #2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 746cb0 <__cxa_atexit@plt+0x73ad0c> │ │ │ │ - ldr r3, [pc, #156] @ 746dac <__cxa_atexit@plt+0x73ae08> │ │ │ │ - str r7, [r5, #4] │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andeq r0, r3, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7453c0 <__cxa_atexit@plt+0x73941c> │ │ │ │ + ldr r7, [pc, #116] @ 7453e4 <__cxa_atexit@plt+0x739440> │ │ │ │ + ldr r1, [pc, #116] @ 7453e8 <__cxa_atexit@plt+0x739444> │ │ │ │ + lsl r2, sl, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + stmdb r3, {r1, r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7453d4 <__cxa_atexit@plt+0x739430> │ │ │ │ + ldr r3, [pc, #80] @ 7453ec <__cxa_atexit@plt+0x739448> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 746d84 <__cxa_atexit@plt+0x73ade0> │ │ │ │ - ldr r7, [pc, #128] @ 746db0 <__cxa_atexit@plt+0x73ae0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7453b0 <__cxa_atexit@plt+0x73940c> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #96] @ 746db4 <__cxa_atexit@plt+0x73ae10> │ │ │ │ - ldr r1, [r2] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r2 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #68] @ 746db8 <__cxa_atexit@plt+0x73ae14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + ldr r7, [pc, #44] @ 7453f4 <__cxa_atexit@plt+0x739450> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #48] @ 746dbc <__cxa_atexit@plt+0x73ae18> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r4, [r0, #-116]! @ 0xffffff8c │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r7, [pc, #20] @ 7453f0 <__cxa_atexit@plt+0x73944c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smceq 1636 @ 0x664 │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + cmpeq pc, r0, lsr lr @ │ │ │ │ + cmpeq pc, r8, asr lr @ │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 746e30 <__cxa_atexit@plt+0x73ae8c> │ │ │ │ - umull r1, r0, r7, r2 │ │ │ │ - rev r7, r7 │ │ │ │ - add r2, r7, r2 │ │ │ │ - eor r0, r0, r1 │ │ │ │ - add r0, r2, r0 │ │ │ │ - eor r0, r0, r0, lsr #16 │ │ │ │ - ldr r2, [pc, #60] @ 746e34 <__cxa_atexit@plt+0x73ae90> │ │ │ │ - mul r7, r0, lr │ │ │ │ - ldr r1, [pc, #56] @ 746e38 <__cxa_atexit@plt+0x73ae94> │ │ │ │ - eor r7, r7, r7, lsr #13 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [pc, #104] @ 745480 <__cxa_atexit@plt+0x7394dc> │ │ │ │ + orr r2, r0, r2, lsl #1 │ │ │ │ + ldr r0, [pc, #100] @ 745484 <__cxa_atexit@plt+0x7394e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - mul r7, r7, r2 │ │ │ │ - eor r2, r7, r7, lsr #16 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 746e28 <__cxa_atexit@plt+0x73ae84> │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 746c88 <__cxa_atexit@plt+0x73ace4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 745470 <__cxa_atexit@plt+0x7394cc> │ │ │ │ + ldr r3, [pc, #60] @ 745488 <__cxa_atexit@plt+0x7394e4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745460 <__cxa_atexit@plt+0x7394bc> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ - adcsgt sl, r2, #848 @ 0x350 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 746c88 <__cxa_atexit@plt+0x73ace4> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r7, [pc, #20] @ 74548c <__cxa_atexit@plt+0x7394e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + cmneq r0, ip, asr #11 │ │ │ │ + @ instruction: 0xfffff940 │ │ │ │ + @ instruction: 0x014f7d94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 746e90 <__cxa_atexit@plt+0x73aeec> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 746ea8 <__cxa_atexit@plt+0x73af04> │ │ │ │ + bcc 7454d0 <__cxa_atexit@plt+0x73952c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 7454dc <__cxa_atexit@plt+0x739538> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 746eac <__cxa_atexit@plt+0x73af08> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmneq r0, r0, lsr #13 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmneq r0, r8, lsr #14 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 745500 <__cxa_atexit@plt+0x73955c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 746f2c <__cxa_atexit@plt+0x73af88> │ │ │ │ - ldr r1, [pc, #140] @ 746f5c <__cxa_atexit@plt+0x73afb8> │ │ │ │ - ldr r3, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7455c4 <__cxa_atexit@plt+0x739620> │ │ │ │ + ldr r1, [pc, #208] @ 7455ec <__cxa_atexit@plt+0x739648> │ │ │ │ + ldr r7, [r2] │ │ │ │ + stmdb r2, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r8, [r2] │ │ │ │ + beq 7455a8 <__cxa_atexit@plt+0x739604> │ │ │ │ + ldr lr, [pc, #180] @ 7455f0 <__cxa_atexit@plt+0x73964c> │ │ │ │ + lsl r1, sl, #1 │ │ │ │ + ldr sl, [pc, #176] @ 7455f4 <__cxa_atexit@plt+0x739650> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [pc, #160] @ 7455f8 <__cxa_atexit@plt+0x739654> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [pc, #156] @ 7455fc <__cxa_atexit@plt+0x739658> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + sub r7, r2, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 746f3c <__cxa_atexit@plt+0x73af98> │ │ │ │ - ldr r5, [pc, #108] @ 746f60 <__cxa_atexit@plt+0x73afbc> │ │ │ │ - ldr r1, [pc, #108] @ 746f64 <__cxa_atexit@plt+0x73afc0> │ │ │ │ - tst r3, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r7] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r2] │ │ │ │ - beq 746f1c <__cxa_atexit@plt+0x73af78> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r0, [r2, #-40] @ 0xffffffd8 │ │ │ │ + str r9, [r2, #-36] @ 0xffffffdc │ │ │ │ + str ip, [r2, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r2, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + bhi 7455dc <__cxa_atexit@plt+0x739638> │ │ │ │ + ldr r3, [pc, #108] @ 745600 <__cxa_atexit@plt+0x73965c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7455b4 <__cxa_atexit@plt+0x739610> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 746f70 <__cxa_atexit@plt+0x73afcc> │ │ │ │ + ldr r7, [pc, #60] @ 745608 <__cxa_atexit@plt+0x739664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r2, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 746f68 <__cxa_atexit@plt+0x73afc4> │ │ │ │ - ldr r2, [pc, #36] @ 746f6c <__cxa_atexit@plt+0x73afc8> │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #32] @ 745604 <__cxa_atexit@plt+0x739660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r2, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffd2c8 │ │ │ │ - strheq r4, [r0, #-88]! @ 0xffffffa8 │ │ │ │ - cmpeq pc, r8, rrx │ │ │ │ - cmneq r0, r8, ror #10 │ │ │ │ - cmpeq pc, r4, lsl r1 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + cmneq r0, r4, lsr #2 │ │ │ │ + @ instruction: 0x01606498 │ │ │ │ + cmneq r0, r8, lsl #31 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + cmpeq pc, r0, lsr #24 │ │ │ │ + cmpeq pc, r8, asr ip @ │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ + ldr lr, [pc, #148] @ 7456b0 <__cxa_atexit@plt+0x73970c> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #128] @ 7456b4 <__cxa_atexit@plt+0x739710> │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [pc, #116] @ 7456b8 <__cxa_atexit@plt+0x739714> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ str r7, [r5] │ │ │ │ - bne 746fb4 <__cxa_atexit@plt+0x73b010> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 746fc8 <__cxa_atexit@plt+0x73b024> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 746fc0 <__cxa_atexit@plt+0x73b01c> │ │ │ │ - b 746fd4 <__cxa_atexit@plt+0x73b030> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + ldr r3, [pc, #88] @ 7456bc <__cxa_atexit@plt+0x739718> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + bhi 7456a0 <__cxa_atexit@plt+0x7396fc> │ │ │ │ + ldr r3, [pc, #68] @ 7456c0 <__cxa_atexit@plt+0x73971c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745690 <__cxa_atexit@plt+0x7396ec> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - mov sl, fp │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr ip, [r3, #8] │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r0, [pc, #580] @ 747244 <__cxa_atexit@plt+0x73b2a0> │ │ │ │ - ldr lr, [pc, #580] @ 747248 <__cxa_atexit@plt+0x73b2a4> │ │ │ │ - ldr r9, [pc, #580] @ 74724c <__cxa_atexit@plt+0x73b2a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7470e8 <__cxa_atexit@plt+0x73b144> │ │ │ │ - cmp r1, #4 │ │ │ │ - beq 74705c <__cxa_atexit@plt+0x73b0b8> │ │ │ │ - ands r1, r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 747190 <__cxa_atexit@plt+0x73b1ec> │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne 7471a0 <__cxa_atexit@plt+0x73b1fc> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - bne 747010 <__cxa_atexit@plt+0x73b06c> │ │ │ │ - b 7471b4 <__cxa_atexit@plt+0x73b210> │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #28 │ │ │ │ - cmp r8, r1 │ │ │ │ - bcc 74722c <__cxa_atexit@plt+0x73b288> │ │ │ │ - mov fp, sl │ │ │ │ - ldr sl, [r2, #1] │ │ │ │ - ldr r8, [r2, #5] │ │ │ │ - mov r2, lr │ │ │ │ - ldr lr, [pc, #472] @ 74725c <__cxa_atexit@plt+0x73b2b8> │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #4] │ │ │ │ - mov lr, r2 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7471d8 <__cxa_atexit@plt+0x73b234> │ │ │ │ - mov sl, fp │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne 747200 <__cxa_atexit@plt+0x73b25c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov ip, r6 │ │ │ │ - mov r6, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - bne 747010 <__cxa_atexit@plt+0x73b06c> │ │ │ │ - b 747218 <__cxa_atexit@plt+0x73b274> │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - add r1, r6, #28 │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r1 │ │ │ │ - str sl, [sp, #4] │ │ │ │ - cmp lr, r1 │ │ │ │ - bcc 747224 <__cxa_atexit@plt+0x73b280> │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - str r2, [sp] │ │ │ │ - ldr sl, [pc, #312] @ 747250 <__cxa_atexit@plt+0x73b2ac> │ │ │ │ - ldr lr, [sp, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r5, #4] │ │ │ │ - ldr r2, [pc, #300] @ 747254 <__cxa_atexit@plt+0x73b2b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str ip, [r6, #8] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - beq 7471c4 <__cxa_atexit@plt+0x73b220> │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3] │ │ │ │ - bne 7471e8 <__cxa_atexit@plt+0x73b244> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - ldr lr, [pc, #228] @ 747258 <__cxa_atexit@plt+0x73b2b4> │ │ │ │ - mov ip, r6 │ │ │ │ - mov r6, fp │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - bne 747010 <__cxa_atexit@plt+0x73b06c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r6, fp │ │ │ │ - b 7471b8 <__cxa_atexit@plt+0x73b214> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r7, [pc, #28] @ 7456c4 <__cxa_atexit@plt+0x739720> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strheq r6, [r0, #-52]! @ 0xffffffcc │ │ │ │ + cmneq r0, r8, lsr #32 │ │ │ │ + smceq 1516 @ 0x5ec │ │ │ │ + @ instruction: 0xfffff630 │ │ │ │ + cmpeq pc, ip, asr fp @ │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #132] @ 74575c <__cxa_atexit@plt+0x7397b8> │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + orr r1, r0, r1, lsl #1 │ │ │ │ + ldr r0, [pc, #104] @ 745760 <__cxa_atexit@plt+0x7397bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + ldr r3, [pc, #84] @ 745764 <__cxa_atexit@plt+0x7397c0> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + bhi 74574c <__cxa_atexit@plt+0x7397a8> │ │ │ │ + ldr r3, [pc, #64] @ 745768 <__cxa_atexit@plt+0x7397c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74573c <__cxa_atexit@plt+0x739798> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r7, [pc, #24] @ 74576c <__cxa_atexit@plt+0x7397c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, fp │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + cmneq r0, r4, lsl r3 │ │ │ │ + smceq 1524 @ 0x5f4 │ │ │ │ + ldrdeq r5, [r0, #-208]! @ 0xffffff30 │ │ │ │ + @ instruction: 0xfffff584 │ │ │ │ + strheq r7, [pc, #-160] @ 7456d4 <__cxa_atexit@plt+0x739730> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7457a0 <__cxa_atexit@plt+0x7397fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7457a8 <__cxa_atexit@plt+0x739804> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 13012d8 <__cxa_atexit@plt+0x12f5334> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + cmneq r0, r4, lsl #26 │ │ │ │ + andeq r0, r4, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 745848 <__cxa_atexit@plt+0x7398a4> │ │ │ │ + ldr lr, [pc, #156] @ 74586c <__cxa_atexit@plt+0x7398c8> │ │ │ │ + str sl, [r3, #-4] │ │ │ │ + ldr r1, [pc, #152] @ 745870 <__cxa_atexit@plt+0x7398cc> │ │ │ │ + lsl r2, sl, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #140] @ 745874 <__cxa_atexit@plt+0x7398d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #136] @ 745878 <__cxa_atexit@plt+0x7398d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r3, #-36] @ 0xffffffdc │ │ │ │ + sub r7, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + bhi 74585c <__cxa_atexit@plt+0x7398b8> │ │ │ │ + ldr r3, [pc, #88] @ 74587c <__cxa_atexit@plt+0x7398d8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745838 <__cxa_atexit@plt+0x739894> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r6, #3 │ │ │ │ - mov r6, fp │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r7, [pc, #52] @ 745884 <__cxa_atexit@plt+0x7398e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r6, #3 │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r1 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r7, [pc, #28] @ 745880 <__cxa_atexit@plt+0x7398dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r6, r1 │ │ │ │ - b 7471b8 <__cxa_atexit@plt+0x73b214> │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ - mov r1, fp │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffff9e8 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0xfffff6ec │ │ │ │ - @ instruction: 0xfffff878 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmneq r0, r8, lsr #26 │ │ │ │ + cmneq r0, r8, lsl #4 │ │ │ │ + strdeq r5, [r0, #-200]! @ 0xffffff38 │ │ │ │ + @ instruction: 0xfffff418 │ │ │ │ + @ instruction: 0x014f799c │ │ │ │ + ldrdeq r7, [pc, #-152] @ 7457f4 <__cxa_atexit@plt+0x739850> │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 7472a0 <__cxa_atexit@plt+0x73b2fc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 7472b4 <__cxa_atexit@plt+0x73b310> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 7472ac <__cxa_atexit@plt+0x73b308> │ │ │ │ - b 746fd4 <__cxa_atexit@plt+0x73b030> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #132] @ 74591c <__cxa_atexit@plt+0x739978> │ │ │ │ + ldr r2, [pc, #132] @ 745920 <__cxa_atexit@plt+0x73997c> │ │ │ │ + mov r3, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + orr r0, r3, r0, lsl #1 │ │ │ │ + ldr r3, [pc, #104] @ 745924 <__cxa_atexit@plt+0x739980> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3, lr} │ │ │ │ + ldr r3, [pc, #88] @ 745928 <__cxa_atexit@plt+0x739984> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + bhi 74590c <__cxa_atexit@plt+0x739968> │ │ │ │ + ldr r3, [pc, #68] @ 74592c <__cxa_atexit@plt+0x739988> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7458fc <__cxa_atexit@plt+0x739958> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 7472f8 <__cxa_atexit@plt+0x73b354> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 74730c <__cxa_atexit@plt+0x73b368> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 747304 <__cxa_atexit@plt+0x73b360> │ │ │ │ - b 746fd4 <__cxa_atexit@plt+0x73b030> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 745930 <__cxa_atexit@plt+0x73998c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmneq r0, ip, asr #2 │ │ │ │ + cmneq r0, ip, asr #24 │ │ │ │ + cmneq r0, r0, lsl ip │ │ │ │ + @ instruction: 0xfffff354 │ │ │ │ + smlaltteq r7, pc, ip, r8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 747350 <__cxa_atexit@plt+0x73b3ac> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 747364 <__cxa_atexit@plt+0x73b3c0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 745974 <__cxa_atexit@plt+0x7399d0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 745980 <__cxa_atexit@plt+0x7399dc> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 74735c <__cxa_atexit@plt+0x73b3b8> │ │ │ │ - b 746fd4 <__cxa_atexit@plt+0x73b030> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 747398 <__cxa_atexit@plt+0x73b3f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7473a0 <__cxa_atexit@plt+0x73b3fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8b28bc <__cxa_atexit@plt+0x8a6918> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsl r1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 747444 <__cxa_atexit@plt+0x73b4a0> │ │ │ │ - ldr r7, [pc, #192] @ 74748c <__cxa_atexit@plt+0x73b4e8> │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 745a00 <__cxa_atexit@plt+0x739a5c> │ │ │ │ + ldr r7, [pc, #124] @ 745a24 <__cxa_atexit@plt+0x739a80> │ │ │ │ + ldr r1, [pc, #124] @ 745a28 <__cxa_atexit@plt+0x739a84> │ │ │ │ + lsl r2, sl, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 74745c <__cxa_atexit@plt+0x73b4b8> │ │ │ │ - ldr r1, [pc, #168] @ 747490 <__cxa_atexit@plt+0x73b4ec> │ │ │ │ - ldr r8, [r5] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #112] @ 745a2c <__cxa_atexit@plt+0x739a88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r1, r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 747470 <__cxa_atexit@plt+0x73b4cc> │ │ │ │ - ldr r5, [pc, #136] @ 747494 <__cxa_atexit@plt+0x73b4f0> │ │ │ │ - ldr r3, [pc, #136] @ 747498 <__cxa_atexit@plt+0x73b4f4> │ │ │ │ + str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + bhi 745a14 <__cxa_atexit@plt+0x739a70> │ │ │ │ + ldr r3, [pc, #84] @ 745a30 <__cxa_atexit@plt+0x739a8c> │ │ │ │ tst r8, #3 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r5, [r7] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r2] │ │ │ │ - beq 747434 <__cxa_atexit@plt+0x73b490> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7459f0 <__cxa_atexit@plt+0x739a4c> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 7474a8 <__cxa_atexit@plt+0x73b504> │ │ │ │ + ldr r7, [pc, #48] @ 745a38 <__cxa_atexit@plt+0x739a94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7474a4 <__cxa_atexit@plt+0x73b500> │ │ │ │ + ldr r7, [pc, #24] @ 745a34 <__cxa_atexit@plt+0x739a90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 74749c <__cxa_atexit@plt+0x73b4f8> │ │ │ │ - ldr r3, [pc, #36] @ 7474a0 <__cxa_atexit@plt+0x73b4fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmneq r0, ip, lsr r0 │ │ │ │ + cmneq r0, ip, lsr #22 │ │ │ │ + @ instruction: 0xfffff1f0 │ │ │ │ + smlaltteq r7, pc, r0, r7 @ │ │ │ │ + cmpeq pc, r4, lsr #16 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [pc, #112] @ 745acc <__cxa_atexit@plt+0x739b28> │ │ │ │ + orr r2, r0, r2, lsl #1 │ │ │ │ + ldr r0, [pc, #108] @ 745ad0 <__cxa_atexit@plt+0x739b2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + ldr r3, [pc, #84] @ 745ad4 <__cxa_atexit@plt+0x739b30> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + bhi 745abc <__cxa_atexit@plt+0x739b18> │ │ │ │ + ldr r3, [pc, #64] @ 745ad8 <__cxa_atexit@plt+0x739b34> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745aac <__cxa_atexit@plt+0x739b08> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xfffffb88 │ │ │ │ - @ instruction: 0xffffcdb0 │ │ │ │ - cmneq r0, r0, lsr #1 │ │ │ │ - cmpeq pc, r8, lsr fp @ │ │ │ │ - cmneq r0, r8, lsr r0 │ │ │ │ - smlaltteq r5, pc, r0, fp @ │ │ │ │ - strdeq r5, [pc, #-188] @ 7473f4 <__cxa_atexit@plt+0x73b450> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7474e0 <__cxa_atexit@plt+0x73b53c> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - str sl, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 7473b0 <__cxa_atexit@plt+0x73b40c> │ │ │ │ + ldr r7, [pc, #24] @ 745adc <__cxa_atexit@plt+0x739b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq r0, r8, lsl #31 │ │ │ │ + cmneq r0, r0, ror #20 │ │ │ │ + @ instruction: 0xfffff134 │ │ │ │ + cmpeq pc, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 747570 <__cxa_atexit@plt+0x73b5cc> │ │ │ │ - ldr r7, [pc, #104] @ 747588 <__cxa_atexit@plt+0x73b5e4> │ │ │ │ - ldr lr, [pc, #104] @ 74758c <__cxa_atexit@plt+0x73b5e8> │ │ │ │ - ldr r1, [pc, #104] @ 747590 <__cxa_atexit@plt+0x73b5ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #28]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr sl, [pc, #92] @ 747594 <__cxa_atexit@plt+0x73b5f0> │ │ │ │ - sub r7, r6, #51 @ 0x33 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub ip, r3, #24 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r2, r6, #38 @ 0x26 │ │ │ │ - stm ip, {r1, r8, r9, lr} │ │ │ │ - add lr, r3, #8 │ │ │ │ - stmdb r3, {r8, r9} │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 745b20 <__cxa_atexit@plt+0x739b7c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 745b2c <__cxa_atexit@plt+0x739b88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 747598 <__cxa_atexit@plt+0x73b5f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrdeq r6, [r0, #-8]! │ │ │ │ + smlalbbeq r7, pc, r8, r7 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 745b88 <__cxa_atexit@plt+0x739be4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 745b80 <__cxa_atexit@plt+0x739bdc> │ │ │ │ + ldr r3, [pc, #44] @ 745b90 <__cxa_atexit@plt+0x739bec> │ │ │ │ + ldr r2, [pc, #44] @ 745b94 <__cxa_atexit@plt+0x739bf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 16184c4 <__cxa_atexit@plt+0x160c520> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffc888 │ │ │ │ - @ instruction: 0xffffc7e8 │ │ │ │ - @ instruction: 0xffffc72c │ │ │ │ - strheq r4, [r0, #-96]! @ 0xffffffa0 │ │ │ │ - cmpeq pc, r0, lsr sl @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r4, asr #14 │ │ │ │ + cmneq r0, r4, asr #18 │ │ │ │ + cmpeq pc, ip, lsr #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7475e4 <__cxa_atexit@plt+0x73b640> │ │ │ │ - ldr r2, [pc, #68] @ 747600 <__cxa_atexit@plt+0x73b65c> │ │ │ │ + bhi 745c04 <__cxa_atexit@plt+0x739c60> │ │ │ │ + ldr r7, [pc, #104] @ 745c28 <__cxa_atexit@plt+0x739c84> │ │ │ │ + ldr r2, [pc, #104] @ 745c2c <__cxa_atexit@plt+0x739c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7475f0 <__cxa_atexit@plt+0x73b64c> │ │ │ │ - ldr r5, [pc, #48] @ 747608 <__cxa_atexit@plt+0x73b664> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 8b283c <__cxa_atexit@plt+0x8a6898> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 745c18 <__cxa_atexit@plt+0x739c74> │ │ │ │ + ldr r3, [pc, #80] @ 745c30 <__cxa_atexit@plt+0x739c8c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745bf4 <__cxa_atexit@plt+0x739c50> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 745c38 <__cxa_atexit@plt+0x739c94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 747604 <__cxa_atexit@plt+0x73b660> │ │ │ │ + ldr r7, [pc, #20] @ 745c34 <__cxa_atexit@plt+0x739c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r0, #-236]! @ 0xffffff14 │ │ │ │ - @ instruction: 0x014f599c │ │ │ │ - @ instruction: 0xffffa884 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmpeq pc, ip, lsl #14 │ │ │ │ + cmneq r0, r0, lsr #18 │ │ │ │ + @ instruction: 0xffffef7c │ │ │ │ + ldrdeq r7, [pc, #-88] @ 745be4 <__cxa_atexit@plt+0x739c40> │ │ │ │ + smlalbteq r7, pc, ip, r6 @ │ │ │ │ + ldrdeq r7, [pc, #-108] @ 745bd8 <__cxa_atexit@plt+0x739c34> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 747688 <__cxa_atexit@plt+0x73b6e4> │ │ │ │ - ldr r3, [pc, #108] @ 7476a0 <__cxa_atexit@plt+0x73b6fc> │ │ │ │ - ldr lr, [pc, #108] @ 7476a4 <__cxa_atexit@plt+0x73b700> │ │ │ │ - ldr r9, [pc, #108] @ 7476a8 <__cxa_atexit@plt+0x73b704> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 745c94 <__cxa_atexit@plt+0x739cf0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 745c8c <__cxa_atexit@plt+0x739ce8> │ │ │ │ + ldr r3, [pc, #44] @ 745c9c <__cxa_atexit@plt+0x739cf8> │ │ │ │ + ldr r2, [pc, #44] @ 745ca0 <__cxa_atexit@plt+0x739cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #20]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #96] @ 7476ac <__cxa_atexit@plt+0x73b708> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r6, #37 @ 0x25 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - sub r2, r6, #31 │ │ │ │ - str r9, [r7, #-16] │ │ │ │ - str r8, [r7, #-12] │ │ │ │ - str lr, [r7, #-8] │ │ │ │ - str r8, [r7, #-4] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str r3, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 16184c4 <__cxa_atexit@plt+0x160c520> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7476b0 <__cxa_atexit@plt+0x73b70c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - cmneq r0, r4, lsr #11 │ │ │ │ - strheq r5, [pc, #-156] @ 74761c <__cxa_atexit@plt+0x73b678> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0x014f7698 │ │ │ │ + cmneq r0, r8, lsr r8 │ │ │ │ + smlalbbeq r7, pc, r0, r6 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 745d18 <__cxa_atexit@plt+0x739d74> │ │ │ │ + ldr r7, [pc, #112] @ 745d3c <__cxa_atexit@plt+0x739d98> │ │ │ │ + ldr r2, [pc, #112] @ 745d40 <__cxa_atexit@plt+0x739d9c> │ │ │ │ + ldr r1, [pc, #112] @ 745d44 <__cxa_atexit@plt+0x739da0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r2, r7} │ │ │ │ + sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 747718 <__cxa_atexit@plt+0x73b774> │ │ │ │ - ldr r3, [pc, #84] @ 747728 <__cxa_atexit@plt+0x73b784> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 745d2c <__cxa_atexit@plt+0x739d88> │ │ │ │ + ldr r3, [pc, #84] @ 745d48 <__cxa_atexit@plt+0x739da4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - beq 747708 <__cxa_atexit@plt+0x73b764> │ │ │ │ - ldr r2, [pc, #68] @ 74772c <__cxa_atexit@plt+0x73b788> │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 745d08 <__cxa_atexit@plt+0x739d64> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 747730 <__cxa_atexit@plt+0x73b78c> │ │ │ │ + ldr r7, [pc, #48] @ 745d50 <__cxa_atexit@plt+0x739dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq pc, r4, lsr r9 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #24] @ 745d4c <__cxa_atexit@plt+0x739da8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq pc, r8, asr r6 @ │ │ │ │ + cmneq r0, ip, lsl #16 │ │ │ │ + @ instruction: 0xffffed88 │ │ │ │ + strheq r7, [pc, #-76] @ 745d08 <__cxa_atexit@plt+0x739d64> │ │ │ │ + cmpeq pc, r8, lsl r6 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 74775c <__cxa_atexit@plt+0x73b7b8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + lsl r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 745da4 <__cxa_atexit@plt+0x739e00> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 745db4 <__cxa_atexit@plt+0x739e10> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + beq 745d9c <__cxa_atexit@plt+0x739df8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 745db8 <__cxa_atexit@plt+0x739e14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x014f7598 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7477dc <__cxa_atexit@plt+0x73b838> │ │ │ │ - ldr r3, [pc, #84] @ 7477ec <__cxa_atexit@plt+0x73b848> │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - beq 7477cc <__cxa_atexit@plt+0x73b828> │ │ │ │ - ldr r2, [pc, #68] @ 7477f0 <__cxa_atexit@plt+0x73b84c> │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 745e28 <__cxa_atexit@plt+0x739e84> │ │ │ │ + ldr r2, [pc, #88] @ 745e40 <__cxa_atexit@plt+0x739e9c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r8, [r5] │ │ │ │ + beq 745e1c <__cxa_atexit@plt+0x739e78> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7477f4 <__cxa_atexit@plt+0x73b850> │ │ │ │ + ldr r7, [pc, #20] @ 745e44 <__cxa_atexit@plt+0x739ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - hvceq 62852 @ 0xf584 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 747820 <__cxa_atexit@plt+0x73b87c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r0, lsl r5 @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7478a0 <__cxa_atexit@plt+0x73b8fc> │ │ │ │ - ldr r3, [pc, #84] @ 7478b0 <__cxa_atexit@plt+0x73b90c> │ │ │ │ + bhi 745ebc <__cxa_atexit@plt+0x739f18> │ │ │ │ + ldr r3, [pc, #68] @ 745ecc <__cxa_atexit@plt+0x739f28> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ - beq 747890 <__cxa_atexit@plt+0x73b8ec> │ │ │ │ - ldr r2, [pc, #68] @ 7478b4 <__cxa_atexit@plt+0x73b910> │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + beq 745eac <__cxa_atexit@plt+0x739f08> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7478b8 <__cxa_atexit@plt+0x73b914> │ │ │ │ + ldr r7, [pc, #12] @ 745ed0 <__cxa_atexit@plt+0x739f2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r5, [pc, #-116] @ 74784c <__cxa_atexit@plt+0x73b8a8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7478e4 <__cxa_atexit@plt+0x73b940> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlalbbeq r7, pc, r4, r4 @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov sl, r9 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74796c <__cxa_atexit@plt+0x73b9c8> │ │ │ │ - ldr r2, [pc, #84] @ 747980 <__cxa_atexit@plt+0x73b9dc> │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9} │ │ │ │ - beq 74795c <__cxa_atexit@plt+0x73b9b8> │ │ │ │ - ldr r2, [pc, #68] @ 747984 <__cxa_atexit@plt+0x73b9e0> │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r8, [sl, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 745f38 <__cxa_atexit@plt+0x739f94> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 745f50 <__cxa_atexit@plt+0x739fac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 747988 <__cxa_atexit@plt+0x73b9e4> │ │ │ │ + ldr r7, [pc, #20] @ 745f54 <__cxa_atexit@plt+0x739fb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - ldrdeq r5, [pc, #-108] @ 747924 <__cxa_atexit@plt+0x73b980> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - mov sl, r9 │ │ │ │ + cmneq r0, r4, lsr ip │ │ │ │ + cmpeq pc, r8, lsl #8 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 745f98 <__cxa_atexit@plt+0x739ff4> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 745fb0 <__cxa_atexit@plt+0x73a00c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 745fb4 <__cxa_atexit@plt+0x73a010> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r5, [r0, #-180]! @ 0xffffff4c │ │ │ │ + smlaltbeq r7, pc, ip, r3 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 745ff8 <__cxa_atexit@plt+0x73a054> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 746008 <__cxa_atexit@plt+0x73a064> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 745ff0 <__cxa_atexit@plt+0x73a04c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 74600c <__cxa_atexit@plt+0x73a068> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq pc, r4, asr r3 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74607c <__cxa_atexit@plt+0x73a0d8> │ │ │ │ + ldr r2, [pc, #88] @ 746094 <__cxa_atexit@plt+0x73a0f0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 746070 <__cxa_atexit@plt+0x73a0cc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746098 <__cxa_atexit@plt+0x73a0f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlalbteq r7, pc, ip, r2 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ - mov r9, r8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7479f8 <__cxa_atexit@plt+0x73ba54> │ │ │ │ - ldr r2, [pc, #84] @ 747a0c <__cxa_atexit@plt+0x73ba68> │ │ │ │ + bhi 746114 <__cxa_atexit@plt+0x73a170> │ │ │ │ + ldr r3, [pc, #68] @ 746124 <__cxa_atexit@plt+0x73a180> │ │ │ │ tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9} │ │ │ │ - beq 7479e8 <__cxa_atexit@plt+0x73ba44> │ │ │ │ - ldr r2, [pc, #68] @ 747a10 <__cxa_atexit@plt+0x73ba6c> │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r8, [sl, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 746104 <__cxa_atexit@plt+0x73a160> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 747a14 <__cxa_atexit@plt+0x73ba70> │ │ │ │ + ldr r7, [pc, #12] @ 746128 <__cxa_atexit@plt+0x73a184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmpeq pc, r8, asr r6 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, lsr r2 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 747a78 <__cxa_atexit@plt+0x73bad4> │ │ │ │ - ldr r3, [pc, #80] @ 747a90 <__cxa_atexit@plt+0x73baec> │ │ │ │ - ldr r9, [pc, #80] @ 747a94 <__cxa_atexit@plt+0x73baf0> │ │ │ │ - ldr lr, [pc, #80] @ 747a98 <__cxa_atexit@plt+0x73baf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 746190 <__cxa_atexit@plt+0x73a1ec> │ │ │ │ + ldr r2, [pc, #48] @ 7461a8 <__cxa_atexit@plt+0x73a204> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 747a9c <__cxa_atexit@plt+0x73baf8> │ │ │ │ + ldr r7, [pc, #20] @ 7461ac <__cxa_atexit@plt+0x73a208> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - cmneq r0, ip, lsr #3 │ │ │ │ - ldrdeq r5, [pc, #-92] @ 747a48 <__cxa_atexit@plt+0x73baa4> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + cmneq r0, r0, ror #19 │ │ │ │ + smlalbteq r7, pc, r0, r1 @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7461f0 <__cxa_atexit@plt+0x73a24c> │ │ │ │ + ldr r2, [pc, #48] @ 746208 <__cxa_atexit@plt+0x73a264> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74620c <__cxa_atexit@plt+0x73a268> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsl #19 │ │ │ │ + cmpeq pc, r4, ror #2 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74624c <__cxa_atexit@plt+0x73a2a8> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 74625c <__cxa_atexit@plt+0x73a2b8> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 746244 <__cxa_atexit@plt+0x73a2a0> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 746260 <__cxa_atexit@plt+0x73a2bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq pc, r0, lsl r1 @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7462d0 <__cxa_atexit@plt+0x73a32c> │ │ │ │ + ldr r2, [pc, #88] @ 7462e8 <__cxa_atexit@plt+0x73a344> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7462c4 <__cxa_atexit@plt+0x73a320> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7462ec <__cxa_atexit@plt+0x73a348> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlalbbeq r7, pc, r8, r0 @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 747ae4 <__cxa_atexit@plt+0x73bb40> │ │ │ │ - ldr r7, [pc, #52] @ 747af4 <__cxa_atexit@plt+0x73bb50> │ │ │ │ + bhi 746360 <__cxa_atexit@plt+0x73a3bc> │ │ │ │ + ldr r3, [pc, #64] @ 746370 <__cxa_atexit@plt+0x73a3cc> │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 747ad8 <__cxa_atexit@plt+0x73bb34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 746350 <__cxa_atexit@plt+0x73a3ac> │ │ │ │ + ldrb r7, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r7, [r9, r8] │ │ │ │ mov r7, sl │ │ │ │ - b 747b04 <__cxa_atexit@plt+0x73bb60> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 747af8 <__cxa_atexit@plt+0x73bb54> │ │ │ │ + ldr r7, [pc, #12] @ 746374 <__cxa_atexit@plt+0x73a3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - hvceq 62808 @ 0xf558 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + mrseq r7, SPSR │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #372] @ 747c80 <__cxa_atexit@plt+0x73bcdc> │ │ │ │ - ldr r2, [pc, #372] @ 747c84 <__cxa_atexit@plt+0x73bce0> │ │ │ │ - ldr lr, [pc, #372] @ 747c88 <__cxa_atexit@plt+0x73bce4> │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 747b78 <__cxa_atexit@plt+0x73bbd4> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 747c2c <__cxa_atexit@plt+0x73bc88> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 747bcc <__cxa_atexit@plt+0x73bc28> │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 747c2c <__cxa_atexit@plt+0x73bc88> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - b 747ba0 <__cxa_atexit@plt+0x73bbfc> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 747c2c <__cxa_atexit@plt+0x73bc88> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 747c6c <__cxa_atexit@plt+0x73bcc8> │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + strb r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7463d8 <__cxa_atexit@plt+0x73a434> │ │ │ │ + ldrb r3, [r9, r8] │ │ │ │ + ldr r2, [pc, #44] @ 7463f0 <__cxa_atexit@plt+0x73a44c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7463f4 <__cxa_atexit@plt+0x73a450> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsl r2 │ │ │ │ + smlalbbeq r6, pc, r8, pc @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746438 <__cxa_atexit@plt+0x73a494> │ │ │ │ + ldrb r3, [r9, r8] │ │ │ │ + ldr r2, [pc, #44] @ 746450 <__cxa_atexit@plt+0x73a4ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746454 <__cxa_atexit@plt+0x73a4b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strheq r5, [r0, #-16]! │ │ │ │ + cmpeq pc, ip, lsr #30 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7464ac <__cxa_atexit@plt+0x73a508> │ │ │ │ + ldr r3, [pc, #68] @ 7464bc <__cxa_atexit@plt+0x73a518> │ │ │ │ tst sl, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - bne 747b24 <__cxa_atexit@plt+0x73bb80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74649c <__cxa_atexit@plt+0x73a4f8> │ │ │ │ + ldrb r7, [sl, #3] │ │ │ │ + add r3, r8, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 747c40 <__cxa_atexit@plt+0x73bc9c> │ │ │ │ - ldr r7, [sl, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - cmp r2, #1 │ │ │ │ - stmda r5, {r2, r3, r7} │ │ │ │ - blt 747c2c <__cxa_atexit@plt+0x73bc88> │ │ │ │ - ldr r2, [pc, #164] @ 747c98 <__cxa_atexit@plt+0x73bcf4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 747c60 <__cxa_atexit@plt+0x73bcbc> │ │ │ │ - ldr r3, [pc, #136] @ 747c9c <__cxa_atexit@plt+0x73bcf8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #88] @ 747c8c <__cxa_atexit@plt+0x73bce8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [pc, #12] @ 7464c0 <__cxa_atexit@plt+0x73a51c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlalbteq r6, pc, r0, lr @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r3, r3, r2 │ │ │ │ + strb r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 747c90 <__cxa_atexit@plt+0x73bcec> │ │ │ │ - ldr r8, [sl, #1] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [sl, #5] │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74652c <__cxa_atexit@plt+0x73a588> │ │ │ │ + ldr r2, [pc, #52] @ 746544 <__cxa_atexit@plt+0x73a5a0> │ │ │ │ + add r3, r8, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746548 <__cxa_atexit@plt+0x73a5a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, asr #1 │ │ │ │ + cmpeq pc, r0, asr #28 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746590 <__cxa_atexit@plt+0x73a5ec> │ │ │ │ + ldr r2, [pc, #52] @ 7465a8 <__cxa_atexit@plt+0x73a604> │ │ │ │ + add r3, r8, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7465ac <__cxa_atexit@plt+0x73a608> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + qdsubeq r5, ip, r0 │ │ │ │ + smlaltteq r6, pc, r0, sp @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7465ec <__cxa_atexit@plt+0x73a648> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 7465fc <__cxa_atexit@plt+0x73a658> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + beq 7465e4 <__cxa_atexit@plt+0x73a640> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 747c94 <__cxa_atexit@plt+0x73bcf0> │ │ │ │ + ldr r7, [pc, #12] @ 746600 <__cxa_atexit@plt+0x73a65c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - cmneq r0, r8, ror #16 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - smlaltteq r5, pc, ip, r3 @ │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 747cc8 <__cxa_atexit@plt+0x73bd24> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + smlalbbeq r6, pc, ip, sp @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 746670 <__cxa_atexit@plt+0x73a6cc> │ │ │ │ + ldr r2, [pc, #88] @ 746688 <__cxa_atexit@plt+0x73a6e4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 747cec <__cxa_atexit@plt+0x73bd48> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 747d54 <__cxa_atexit@plt+0x73bdb0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #80] @ 747d70 <__cxa_atexit@plt+0x73bdcc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 747d68 <__cxa_atexit@plt+0x73bdc4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #48] @ 747d74 <__cxa_atexit@plt+0x73bdd0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #28] @ 747d78 <__cxa_atexit@plt+0x73bdd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 746664 <__cxa_atexit@plt+0x73a6c0> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq r0, r0, asr #14 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + ldr r7, [pc, #20] @ 74668c <__cxa_atexit@plt+0x73a6e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r4, lsl #26 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 747de8 <__cxa_atexit@plt+0x73be44> │ │ │ │ - add r9, r5, #12 │ │ │ │ - mov r2, #0 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #104] @ 747e18 <__cxa_atexit@plt+0x73be74> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 747e08 <__cxa_atexit@plt+0x73be64> │ │ │ │ - ldr r7, [pc, #76] @ 747e1c <__cxa_atexit@plt+0x73be78> │ │ │ │ + bhi 746704 <__cxa_atexit@plt+0x73a760> │ │ │ │ + ldr r3, [pc, #68] @ 746714 <__cxa_atexit@plt+0x73a770> │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 747dfc <__cxa_atexit@plt+0x73be58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 7466f4 <__cxa_atexit@plt+0x73a750> │ │ │ │ + add r7, r8, r9, lsl #1 │ │ │ │ + ldrh r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r3, [r7] │ │ │ │ mov r7, sl │ │ │ │ - b 747b04 <__cxa_atexit@plt+0x73bb60> │ │ │ │ - ldr r7, [pc, #52] @ 747e24 <__cxa_atexit@plt+0x73be80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 747e20 <__cxa_atexit@plt+0x73be7c> │ │ │ │ + ldr r7, [pc, #12] @ 746718 <__cxa_atexit@plt+0x73a774> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - cmpeq pc, r4, asr r2 @ │ │ │ │ - cmneq r0, ip, lsr #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + hvceq 63176 @ 0xf6c8 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 747eac <__cxa_atexit@plt+0x73bf08> │ │ │ │ - add r9, r5, #12 │ │ │ │ - mov r2, #0 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #104] @ 747edc <__cxa_atexit@plt+0x73bf38> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #1 │ │ │ │ + strh r1, [r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746784 <__cxa_atexit@plt+0x73a7e0> │ │ │ │ + ldr r2, [pc, #52] @ 74679c <__cxa_atexit@plt+0x73a7f8> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7467a0 <__cxa_atexit@plt+0x73a7fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsl lr │ │ │ │ + strdeq r6, [pc, #-184] @ 7466f0 <__cxa_atexit@plt+0x73a74c> │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7467e8 <__cxa_atexit@plt+0x73a844> │ │ │ │ + ldr r2, [pc, #52] @ 746800 <__cxa_atexit@plt+0x73a85c> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746804 <__cxa_atexit@plt+0x73a860> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, lsr #27 │ │ │ │ + @ instruction: 0x014f6b98 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 746848 <__cxa_atexit@plt+0x73a8a4> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 746858 <__cxa_atexit@plt+0x73a8b4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 747ecc <__cxa_atexit@plt+0x73bf28> │ │ │ │ - ldr r7, [pc, #76] @ 747ee0 <__cxa_atexit@plt+0x73bf3c> │ │ │ │ - tst sl, #3 │ │ │ │ + beq 746840 <__cxa_atexit@plt+0x73a89c> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 74685c <__cxa_atexit@plt+0x73a8b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 747ec0 <__cxa_atexit@plt+0x73bf1c> │ │ │ │ - mov r7, sl │ │ │ │ - b 747b04 <__cxa_atexit@plt+0x73bb60> │ │ │ │ - ldr r7, [pc, #52] @ 747ee8 <__cxa_atexit@plt+0x73bf44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq pc, r0, asr #22 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7468cc <__cxa_atexit@plt+0x73a928> │ │ │ │ + ldr r2, [pc, #88] @ 7468e4 <__cxa_atexit@plt+0x73a940> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7468c0 <__cxa_atexit@plt+0x73a91c> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 747ee4 <__cxa_atexit@plt+0x73bf40> │ │ │ │ + ldr r7, [pc, #20] @ 7468e8 <__cxa_atexit@plt+0x73a944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - @ instruction: 0x014f5190 │ │ │ │ - cmneq r0, r8, ror #11 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strheq r6, [pc, #-168] @ 746848 <__cxa_atexit@plt+0x73a8a4> │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 747f30 <__cxa_atexit@plt+0x73bf8c> │ │ │ │ - ldr r7, [pc, #52] @ 747f40 <__cxa_atexit@plt+0x73bf9c> │ │ │ │ + bhi 746964 <__cxa_atexit@plt+0x73a9c0> │ │ │ │ + ldr r3, [pc, #68] @ 746974 <__cxa_atexit@plt+0x73a9d0> │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 747f24 <__cxa_atexit@plt+0x73bf80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 746954 <__cxa_atexit@plt+0x73a9b0> │ │ │ │ + add r7, r8, r9, lsl #1 │ │ │ │ + ldrh r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ mov r7, sl │ │ │ │ - b 747f50 <__cxa_atexit@plt+0x73bfac> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 747f44 <__cxa_atexit@plt+0x73bfa0> │ │ │ │ + ldr r7, [pc, #12] @ 746978 <__cxa_atexit@plt+0x73a9d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, r0, lsr r1 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, r8, lsr #20 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #372] @ 7480cc <__cxa_atexit@plt+0x73c128> │ │ │ │ - ldr r2, [pc, #372] @ 7480d0 <__cxa_atexit@plt+0x73c12c> │ │ │ │ - ldr lr, [pc, #372] @ 7480d4 <__cxa_atexit@plt+0x73c130> │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, #0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #1 │ │ │ │ + strh r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7469e4 <__cxa_atexit@plt+0x73aa40> │ │ │ │ + ldr r2, [pc, #52] @ 7469fc <__cxa_atexit@plt+0x73aa58> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746a00 <__cxa_atexit@plt+0x73aa5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strheq r4, [r0, #-176]! @ 0xffffff50 │ │ │ │ + smlaltbeq r6, pc, r8, r9 @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746a48 <__cxa_atexit@plt+0x73aaa4> │ │ │ │ + ldr r2, [pc, #52] @ 746a60 <__cxa_atexit@plt+0x73aabc> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746a64 <__cxa_atexit@plt+0x73aac0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, asr #22 │ │ │ │ + cmpeq pc, r8, asr #18 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 746aa4 <__cxa_atexit@plt+0x73ab00> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 746ab4 <__cxa_atexit@plt+0x73ab10> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 747fc4 <__cxa_atexit@plt+0x73c020> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 748078 <__cxa_atexit@plt+0x73c0d4> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 748018 <__cxa_atexit@plt+0x73c074> │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 748078 <__cxa_atexit@plt+0x73c0d4> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - b 747fec <__cxa_atexit@plt+0x73c048> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 748078 <__cxa_atexit@plt+0x73c0d4> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 7480b8 <__cxa_atexit@plt+0x73c114> │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - bne 747f70 <__cxa_atexit@plt+0x73bfcc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r5] │ │ │ │ + beq 746a9c <__cxa_atexit@plt+0x73aaf8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 74808c <__cxa_atexit@plt+0x73c0e8> │ │ │ │ - ldr r7, [sl, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - cmp r2, #1 │ │ │ │ - stmda r5, {r2, r3, r7} │ │ │ │ - blt 748078 <__cxa_atexit@plt+0x73c0d4> │ │ │ │ - ldr r2, [pc, #164] @ 7480e4 <__cxa_atexit@plt+0x73c140> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 746ab8 <__cxa_atexit@plt+0x73ab14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strdeq r6, [pc, #-132] @ 746a3c <__cxa_atexit@plt+0x73aa98> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 746b28 <__cxa_atexit@plt+0x73ab84> │ │ │ │ + ldr r2, [pc, #88] @ 746b40 <__cxa_atexit@plt+0x73ab9c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 7480ac <__cxa_atexit@plt+0x73c108> │ │ │ │ - ldr r3, [pc, #136] @ 7480e8 <__cxa_atexit@plt+0x73c144> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #88] @ 7480d8 <__cxa_atexit@plt+0x73c134> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 746b1c <__cxa_atexit@plt+0x73ab78> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 7480dc <__cxa_atexit@plt+0x73c138> │ │ │ │ - ldr r8, [sl, #1] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [sl, #5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7480e0 <__cxa_atexit@plt+0x73c13c> │ │ │ │ + ldr r7, [pc, #20] @ 746b44 <__cxa_atexit@plt+0x73aba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #12 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - cmneq r0, ip, lsl r4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - smlaltbeq r4, pc, r4, pc @ │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 748114 <__cxa_atexit@plt+0x73c170> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, ip, ror #16 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #12] @ 748138 <__cxa_atexit@plt+0x73c194> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 746bbc <__cxa_atexit@plt+0x73ac18> │ │ │ │ + ldr r3, [pc, #68] @ 746bcc <__cxa_atexit@plt+0x73ac28> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 746bac <__cxa_atexit@plt+0x73ac08> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 746bd0 <__cxa_atexit@plt+0x73ac2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaltteq r6, pc, r0, r7 @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 7481a0 <__cxa_atexit@plt+0x73c1fc> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #80] @ 7481bc <__cxa_atexit@plt+0x73c218> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746c38 <__cxa_atexit@plt+0x73ac94> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 746c50 <__cxa_atexit@plt+0x73acac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746c54 <__cxa_atexit@plt+0x73acb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [r0, #-136]! @ 0xffffff78 │ │ │ │ + cmpeq pc, r4, ror #14 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746c98 <__cxa_atexit@plt+0x73acf4> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 746cb0 <__cxa_atexit@plt+0x73ad0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746cb4 <__cxa_atexit@plt+0x73ad10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01604898 │ │ │ │ + cmpeq pc, r8, lsl #14 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 746cf8 <__cxa_atexit@plt+0x73ad54> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 746d08 <__cxa_atexit@plt+0x73ad64> │ │ │ │ tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 7481b4 <__cxa_atexit@plt+0x73c210> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #48] @ 7481c0 <__cxa_atexit@plt+0x73c21c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ + beq 746cf0 <__cxa_atexit@plt+0x73ad4c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 746d0c <__cxa_atexit@plt+0x73ad68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + strheq r6, [pc, #-96] @ 746cb4 <__cxa_atexit@plt+0x73ad10> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 746d7c <__cxa_atexit@plt+0x73add8> │ │ │ │ + ldr r2, [pc, #88] @ 746d94 <__cxa_atexit@plt+0x73adf0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #28] @ 7481c4 <__cxa_atexit@plt+0x73c220> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 746d70 <__cxa_atexit@plt+0x73adcc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - strdeq r3, [r0, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + ldr r7, [pc, #20] @ 746d98 <__cxa_atexit@plt+0x73adf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r8, lsr #12 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 748234 <__cxa_atexit@plt+0x73c290> │ │ │ │ - add r9, r5, #12 │ │ │ │ - mov r2, #0 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #104] @ 748264 <__cxa_atexit@plt+0x73c2c0> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 748254 <__cxa_atexit@plt+0x73c2b0> │ │ │ │ - ldr r7, [pc, #76] @ 748268 <__cxa_atexit@plt+0x73c2c4> │ │ │ │ + bhi 746e14 <__cxa_atexit@plt+0x73ae70> │ │ │ │ + ldr r3, [pc, #68] @ 746e24 <__cxa_atexit@plt+0x73ae80> │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 748248 <__cxa_atexit@plt+0x73c2a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 746e04 <__cxa_atexit@plt+0x73ae60> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ mov r7, sl │ │ │ │ - b 747f50 <__cxa_atexit@plt+0x73bfac> │ │ │ │ - ldr r7, [pc, #52] @ 748270 <__cxa_atexit@plt+0x73c2cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 74826c <__cxa_atexit@plt+0x73c2c8> │ │ │ │ + ldr r7, [pc, #12] @ 746e28 <__cxa_atexit@plt+0x73ae84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - cmpeq pc, ip, lsl #28 │ │ │ │ - cmneq r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x014f6598 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 7482f8 <__cxa_atexit@plt+0x73c354> │ │ │ │ - add r9, r5, #12 │ │ │ │ - mov r2, #0 │ │ │ │ - ldm r9, {r3, r8, r9} │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #104] @ 748328 <__cxa_atexit@plt+0x73c384> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746e90 <__cxa_atexit@plt+0x73aeec> │ │ │ │ + ldr r2, [pc, #48] @ 746ea8 <__cxa_atexit@plt+0x73af04> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746eac <__cxa_atexit@plt+0x73af08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsr #13 │ │ │ │ + cmpeq pc, ip, lsl r5 @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 746ef0 <__cxa_atexit@plt+0x73af4c> │ │ │ │ + ldr r2, [pc, #48] @ 746f08 <__cxa_atexit@plt+0x73af64> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 746f0c <__cxa_atexit@plt+0x73af68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, asr #12 │ │ │ │ + smlalbteq r6, pc, r0, r4 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 746f50 <__cxa_atexit@plt+0x73afac> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 746f60 <__cxa_atexit@plt+0x73afbc> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 748318 <__cxa_atexit@plt+0x73c374> │ │ │ │ - ldr r7, [pc, #76] @ 74832c <__cxa_atexit@plt+0x73c388> │ │ │ │ - tst sl, #3 │ │ │ │ + beq 746f48 <__cxa_atexit@plt+0x73afa4> │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + stm sp, {r8, r9} │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 746f64 <__cxa_atexit@plt+0x73afc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 74830c <__cxa_atexit@plt+0x73c368> │ │ │ │ - mov r7, sl │ │ │ │ - b 747f50 <__cxa_atexit@plt+0x73bfac> │ │ │ │ - ldr r7, [pc, #52] @ 748334 <__cxa_atexit@plt+0x73c390> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmpeq pc, r8, ror #8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 746fd8 <__cxa_atexit@plt+0x73b034> │ │ │ │ + ldr r2, [pc, #92] @ 746ff0 <__cxa_atexit@plt+0x73b04c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 746fcc <__cxa_atexit@plt+0x73b028> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r2, sl │ │ │ │ + stm sp, {r0, r1} │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 748330 <__cxa_atexit@plt+0x73c38c> │ │ │ │ + ldr r7, [pc, #20] @ 746ff4 <__cxa_atexit@plt+0x73b050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffc68 │ │ │ │ - cmpeq pc, r8, asr #26 │ │ │ │ - @ instruction: 0x0160319c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #28 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrdeq r6, [pc, #-60] @ 746fc0 <__cxa_atexit@plt+0x73b01c> │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + stm sp, {r8, r9} │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 748388 <__cxa_atexit@plt+0x73c3e4> │ │ │ │ - ldr r7, [pc, #52] @ 748398 <__cxa_atexit@plt+0x73c3f4> │ │ │ │ + bhi 747070 <__cxa_atexit@plt+0x73b0cc> │ │ │ │ + ldr r3, [pc, #68] @ 747080 <__cxa_atexit@plt+0x73b0dc> │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 74837c <__cxa_atexit@plt+0x73c3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 747060 <__cxa_atexit@plt+0x73b0bc> │ │ │ │ + ldrd r0, [sl, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ mov r7, sl │ │ │ │ - b 747f50 <__cxa_atexit@plt+0x73bfac> │ │ │ │ + str r0, [r8, r9, lsl #3]! │ │ │ │ + str r1, [r8, #4] │ │ │ │ + bx r2 │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74839c <__cxa_atexit@plt+0x73c3f8> │ │ │ │ + ldr r7, [pc, #12] @ 747084 <__cxa_atexit@plt+0x73b0e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - ldrdeq r4, [pc, #-200] @ 7482dc <__cxa_atexit@plt+0x73c338> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7483f0 <__cxa_atexit@plt+0x73c44c> │ │ │ │ - ldr r7, [pc, #52] @ 748400 <__cxa_atexit@plt+0x73c45c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 7483e4 <__cxa_atexit@plt+0x73c440> │ │ │ │ - mov r7, sl │ │ │ │ - b 747b04 <__cxa_atexit@plt+0x73bb60> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, asr #6 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, r2, lsl #3]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7470f0 <__cxa_atexit@plt+0x73b14c> │ │ │ │ + ldr r3, [r8, r9, lsl #3]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [pc, #40] @ 747108 <__cxa_atexit@plt+0x73b164> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 748404 <__cxa_atexit@plt+0x73c460> │ │ │ │ + ldr r7, [pc, #20] @ 74710c <__cxa_atexit@plt+0x73b168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff730 │ │ │ │ - cmpeq pc, ip, ror #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq r0, ip, lsr r4 │ │ │ │ + smlalbteq r6, pc, ip, r2 @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 748468 <__cxa_atexit@plt+0x73c4c4> │ │ │ │ - ldr r3, [pc, #80] @ 748480 <__cxa_atexit@plt+0x73c4dc> │ │ │ │ - ldr r9, [pc, #80] @ 748484 <__cxa_atexit@plt+0x73c4e0> │ │ │ │ - ldr lr, [pc, #80] @ 748488 <__cxa_atexit@plt+0x73c4e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 747154 <__cxa_atexit@plt+0x73b1b0> │ │ │ │ + ldr r3, [r8, r9, lsl #3]! │ │ │ │ ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [pc, #40] @ 74716c <__cxa_atexit@plt+0x73b1c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 74848c <__cxa_atexit@plt+0x73c4e8> │ │ │ │ + ldr r7, [pc, #20] @ 747170 <__cxa_atexit@plt+0x73b1cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - strheq r3, [r0, #-124]! @ 0xffffff84 │ │ │ │ - strdeq r4, [pc, #-184] @ 7483dc <__cxa_atexit@plt+0x73c438> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldrdeq r4, [r0, #-56]! @ 0xffffffc8 │ │ │ │ + cmpeq pc, ip, ror #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7471c0 <__cxa_atexit@plt+0x73b21c> │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [pc, #68] @ 7471d0 <__cxa_atexit@plt+0x73b22c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + beq 7471b8 <__cxa_atexit@plt+0x73b214> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + stm sp, {r0, r9} │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7471d4 <__cxa_atexit@plt+0x73b230> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmpeq pc, r8, lsl #4 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 747248 <__cxa_atexit@plt+0x73b2a4> │ │ │ │ + ldr r2, [pc, #92] @ 747260 <__cxa_atexit@plt+0x73b2bc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 74723c <__cxa_atexit@plt+0x73b298> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r2, sl │ │ │ │ + stm sp, {r0, r1} │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747264 <__cxa_atexit@plt+0x73b2c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + hvceq 63004 @ 0xf61c │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2, r3} │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + stm sp, {r0, r9} │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7484f4 <__cxa_atexit@plt+0x73c550> │ │ │ │ - ldr r3, [pc, #84] @ 748504 <__cxa_atexit@plt+0x73c560> │ │ │ │ + bhi 7472e4 <__cxa_atexit@plt+0x73b340> │ │ │ │ + ldr r3, [pc, #68] @ 7472f4 <__cxa_atexit@plt+0x73b350> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ - beq 7484e4 <__cxa_atexit@plt+0x73c540> │ │ │ │ - ldr r2, [pc, #68] @ 748508 <__cxa_atexit@plt+0x73c564> │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + beq 7472d4 <__cxa_atexit@plt+0x73b330> │ │ │ │ + add r7, r8, r9, lsl #3 │ │ │ │ + ldrd r0, [sl, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + strd r0, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r2 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 74850c <__cxa_atexit@plt+0x73c568> │ │ │ │ + ldr r7, [pc, #12] @ 7472f8 <__cxa_atexit@plt+0x73b354> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff40c │ │ │ │ - @ instruction: 0xfffff420 │ │ │ │ - cmpeq pc, r0, ror #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 748544 <__cxa_atexit@plt+0x73c5a0> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74854c <__cxa_atexit@plt+0x73c5a8> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaltteq r6, pc, r8, r0 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #3 │ │ │ │ + strd r8, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747368 <__cxa_atexit@plt+0x73b3c4> │ │ │ │ + ldr r2, [pc, #56] @ 747380 <__cxa_atexit@plt+0x73b3dc> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldrd r0, [r3, #8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r3 │ │ │ │ + ldr r7, [pc, #20] @ 747384 <__cxa_atexit@plt+0x73b3e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r2, [r0, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74859c <__cxa_atexit@plt+0x73c5f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 7485a4 <__cxa_atexit@plt+0x73c600> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 7485a8 <__cxa_atexit@plt+0x73c604> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1051e94 <__cxa_atexit@plt+0x1045ef0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r0, lsr #30 │ │ │ │ - strheq r2, [r0, #-244]! @ 0xffffff0c │ │ │ │ + ldrdeq r4, [r0, #-16]! │ │ │ │ + cmpeq pc, r4, rrx │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7485dc <__cxa_atexit@plt+0x73c638> │ │ │ │ - ldr r8, [pc, #28] @ 7485e4 <__cxa_atexit@plt+0x73c640> │ │ │ │ - ldr r2, [pc, #28] @ 7485e8 <__cxa_atexit@plt+0x73c644> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7473d0 <__cxa_atexit@plt+0x73b42c> │ │ │ │ + ldr r2, [pc, #56] @ 7473e8 <__cxa_atexit@plt+0x73b444> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrd r0, [r3, #8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r3 │ │ │ │ + ldr r7, [pc, #20] @ 7473ec <__cxa_atexit@plt+0x73b448> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, asr pc │ │ │ │ - cmneq r0, r8, asr #29 │ │ │ │ + cmneq r0, r8, ror #2 │ │ │ │ + mrseq r6, SPSR │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74742c <__cxa_atexit@plt+0x73b488> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 74743c <__cxa_atexit@plt+0x73b498> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 747424 <__cxa_atexit@plt+0x73b480> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 747440 <__cxa_atexit@plt+0x73b49c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + smlaltbeq r5, pc, ip, pc @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74861c <__cxa_atexit@plt+0x73c678> │ │ │ │ - ldr r8, [pc, #28] @ 748624 <__cxa_atexit@plt+0x73c680> │ │ │ │ - ldr r2, [pc, #28] @ 748628 <__cxa_atexit@plt+0x73c684> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 7474b0 <__cxa_atexit@plt+0x73b50c> │ │ │ │ + ldr r2, [pc, #88] @ 7474c8 <__cxa_atexit@plt+0x73b524> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7474a4 <__cxa_atexit@plt+0x73b500> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r2, lsr #30 │ │ │ │ - cmneq r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74865c <__cxa_atexit@plt+0x73c6b8> │ │ │ │ - ldr r8, [pc, #28] @ 748664 <__cxa_atexit@plt+0x73c6c0> │ │ │ │ - ldr r2, [pc, #28] @ 748668 <__cxa_atexit@plt+0x73c6c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r7, [pc, #20] @ 7474cc <__cxa_atexit@plt+0x73b528> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, pc, ror #29 │ │ │ │ - cmneq r0, r8, asr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 748740 <__cxa_atexit@plt+0x73c79c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #60 @ 0x3c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 748748 <__cxa_atexit@plt+0x73c7a4> │ │ │ │ - ldr r1, [pc, #188] @ 74875c <__cxa_atexit@plt+0x73c7b8> │ │ │ │ - ldr r9, [pc, #188] @ 748760 <__cxa_atexit@plt+0x73c7bc> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #184] @ 748764 <__cxa_atexit@plt+0x73c7c0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr ip, [pc, #148] @ 748768 <__cxa_atexit@plt+0x73c7c4> │ │ │ │ - mov lr, r3 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #132] @ 74876c <__cxa_atexit@plt+0x73c7c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [pc, #128] @ 748770 <__cxa_atexit@plt+0x73c7cc> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #120] @ 748774 <__cxa_atexit@plt+0x73c7d0> │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [lr, #32]! │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #100] @ 748778 <__cxa_atexit@plt+0x73c7d4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #84] @ 74877c <__cxa_atexit@plt+0x73c7d8> │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #8]! │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 748750 <__cxa_atexit@plt+0x73c7ac> │ │ │ │ - mov r5, #60 @ 0x3c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r4, lsr #30 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - cmneq r0, r4, ror #27 │ │ │ │ - cmneq r0, r4, lsr #10 │ │ │ │ - cmneq r0, r0, lsr #10 │ │ │ │ - cmneq r0, r8, lsl r5 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - strdeq r3, [r0, #-76]! @ 0xffffffb4 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 747544 <__cxa_atexit@plt+0x73b5a0> │ │ │ │ + ldr r3, [pc, #68] @ 747554 <__cxa_atexit@plt+0x73b5b0> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 747534 <__cxa_atexit@plt+0x73b590> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 747558 <__cxa_atexit@plt+0x73b5b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x014f5e98 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74879c <__cxa_atexit@plt+0x73c7f8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmneq r0, r4, asr sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7487ec <__cxa_atexit@plt+0x73c848> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 7487f4 <__cxa_atexit@plt+0x73c850> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 7487f8 <__cxa_atexit@plt+0x73c854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1051e94 <__cxa_atexit@plt+0x1045ef0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r0, #-192]! @ 0xffffff40 │ │ │ │ - cmneq r0, r4, ror #26 │ │ │ │ + andeq r0, r3, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74882c <__cxa_atexit@plt+0x73c888> │ │ │ │ - ldr r8, [pc, #28] @ 748834 <__cxa_atexit@plt+0x73c890> │ │ │ │ - ldr r2, [pc, #28] @ 748838 <__cxa_atexit@plt+0x73c894> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7475c0 <__cxa_atexit@plt+0x73b61c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 7475d8 <__cxa_atexit@plt+0x73b634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r2, lsr #26 │ │ │ │ - smceq 712 @ 0x2c8 │ │ │ │ - cmpeq pc, r4, lsr r8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 748904 <__cxa_atexit@plt+0x73c960> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74890c <__cxa_atexit@plt+0x73c968> │ │ │ │ - ldr r1, [pc, #172] @ 748920 <__cxa_atexit@plt+0x73c97c> │ │ │ │ - ldr r9, [pc, #172] @ 748924 <__cxa_atexit@plt+0x73c980> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 748928 <__cxa_atexit@plt+0x73c984> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74892c <__cxa_atexit@plt+0x73c988> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 748930 <__cxa_atexit@plt+0x73c98c> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 748934 <__cxa_atexit@plt+0x73c990> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 748938 <__cxa_atexit@plt+0x73c994> │ │ │ │ + ldr r7, [pc, #20] @ 7475dc <__cxa_atexit@plt+0x73b638> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + smceq 1012 @ 0x3f4 │ │ │ │ + cmpeq pc, ip, lsl lr @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747620 <__cxa_atexit@plt+0x73b67c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 747638 <__cxa_atexit@plt+0x73b694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74893c <__cxa_atexit@plt+0x73c998> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 748940 <__cxa_atexit@plt+0x73c99c> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 748914 <__cxa_atexit@plt+0x73c970> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, r0, lsl ip │ │ │ │ - smlalbbeq r4, pc, r8, r6 @ │ │ │ │ - cmneq r0, ip, asr r3 │ │ │ │ - cmneq r0, r4, asr #6 │ │ │ │ - cmneq r0, r0, asr r3 │ │ │ │ - cmneq r0, r8, lsr r3 │ │ │ │ - cmpeq pc, r0, lsr r6 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 748960 <__cxa_atexit@plt+0x73c9bc> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - @ instruction: 0x01602b90 │ │ │ │ - cmpeq pc, ip, lsl #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7489e0 <__cxa_atexit@plt+0x73ca3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7489e8 <__cxa_atexit@plt+0x73ca44> │ │ │ │ - ldr lr, [pc, #96] @ 7489fc <__cxa_atexit@plt+0x73ca58> │ │ │ │ - ldr r1, [pc, #96] @ 748a00 <__cxa_atexit@plt+0x73ca5c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [pc, #68] @ 748a04 <__cxa_atexit@plt+0x73ca60> │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 7489f0 <__cxa_atexit@plt+0x73ca4c> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #20] @ 74763c <__cxa_atexit@plt+0x73b698> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - strdeq r2, [r0, #-164]! @ 0xffffff5c │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - cmpeq pc, r8, ror #12 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - mov sl, r6 │ │ │ │ + cmneq r0, r4, lsl pc │ │ │ │ + smlalbteq r5, pc, r0, sp @ │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 748aa8 <__cxa_atexit@plt+0x73cb04> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 748ab0 <__cxa_atexit@plt+0x73cb0c> │ │ │ │ - ldr lr, [pc, #132] @ 748ac4 <__cxa_atexit@plt+0x73cb20> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 748ac8 <__cxa_atexit@plt+0x73cb24> │ │ │ │ - add ip, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldm ip, {r0, r2, r9, ip} │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r1, [sl, #40] @ 0x28 │ │ │ │ - str r8, [sl, #44] @ 0x2c │ │ │ │ - str r0, [sl, #48] @ 0x30 │ │ │ │ - str r2, [sl, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #76] @ 748acc <__cxa_atexit@plt+0x73cb28> │ │ │ │ - str r1, [sl, #28] │ │ │ │ - ldr r2, [pc, #72] @ 748ad0 <__cxa_atexit@plt+0x73cb2c> │ │ │ │ - str r9, [sl, #8] │ │ │ │ - mov r9, sl │ │ │ │ + bhi 747680 <__cxa_atexit@plt+0x73b6dc> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 747690 <__cxa_atexit@plt+0x73b6ec> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str ip, [sl, #16] │ │ │ │ - str r3, [r9, #32]! │ │ │ │ - str r2, [sl, #20]! │ │ │ │ - b 123c3cc <__cxa_atexit@plt+0x1230428> │ │ │ │ - mov r6, sl │ │ │ │ - b 748ab8 <__cxa_atexit@plt+0x73cb14> │ │ │ │ - mov r5, #56 @ 0x38 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 747678 <__cxa_atexit@plt+0x73b6d4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - cmneq r0, r8, asr #20 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0x014f4598 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 747694 <__cxa_atexit@plt+0x73b6f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq pc, r8, ror #26 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 748b18 <__cxa_atexit@plt+0x73cb74> │ │ │ │ - ldr r2, [pc, #48] @ 748b28 <__cxa_atexit@plt+0x73cb84> │ │ │ │ - ldr r1, [r5] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ + bhi 747704 <__cxa_atexit@plt+0x73b760> │ │ │ │ + ldr r2, [pc, #88] @ 74771c <__cxa_atexit@plt+0x73b778> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7476f8 <__cxa_atexit@plt+0x73b754> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 748b2c <__cxa_atexit@plt+0x73cb88> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747720 <__cxa_atexit@plt+0x73b77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq pc, r4, ror #10 │ │ │ │ - cmpeq pc, r0, asr #10 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 748ba8 <__cxa_atexit@plt+0x73cc04> │ │ │ │ - ldr r2, [pc, #92] @ 748bb4 <__cxa_atexit@plt+0x73cc10> │ │ │ │ - ldr lr, [pc, #92] @ 748bb8 <__cxa_atexit@plt+0x73cc14> │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #88] @ 748bbc <__cxa_atexit@plt+0x73cc18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldmib r5, {r2, sl} │ │ │ │ - stm lr, {r0, r2, r8, r9, sl} │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - cmneq r0, r8, asr #19 │ │ │ │ - strheq r4, [pc, #-76] @ 748b7c <__cxa_atexit@plt+0x73cbd8> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlaltteq r5, pc, r0, ip @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76ea4c <__cxa_atexit@plt+0x762aa8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 748c7c <__cxa_atexit@plt+0x73ccd8> │ │ │ │ - ldr r0, [pc, #188] @ 748ca0 <__cxa_atexit@plt+0x73ccfc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r3, #-4]! │ │ │ │ - str r0, [r1, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 748c60 <__cxa_atexit@plt+0x73ccbc> │ │ │ │ - ldr ip, [pc, #148] @ 748ca4 <__cxa_atexit@plt+0x73cd00> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add ip, pc, ip │ │ │ │ - tst sl, #3 │ │ │ │ - str ip, [r2] │ │ │ │ - str r0, [r1] │ │ │ │ - str lr, [r3] │ │ │ │ - beq 748c6c <__cxa_atexit@plt+0x73ccc8> │ │ │ │ - mov r7, r5 │ │ │ │ - str r0, [r7], #-20 @ 0xffffffec │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 748c8c <__cxa_atexit@plt+0x73cce8> │ │ │ │ - ldr r0, [pc, #108] @ 748cb0 <__cxa_atexit@plt+0x73cd0c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - sub r1, r5, #20 │ │ │ │ - mov r5, r7 │ │ │ │ + bhi 74779c <__cxa_atexit@plt+0x73b7f8> │ │ │ │ + ldr r3, [pc, #68] @ 7477ac <__cxa_atexit@plt+0x73b808> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74778c <__cxa_atexit@plt+0x73b7e8> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r1, {r0, r9, sl, lr} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 748cac <__cxa_atexit@plt+0x73cd08> │ │ │ │ + ldr r7, [pc, #12] @ 7477b0 <__cxa_atexit@plt+0x73b80c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, r0, asr ip @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747818 <__cxa_atexit@plt+0x73b874> │ │ │ │ + ldr r2, [pc, #48] @ 747830 <__cxa_atexit@plt+0x73b88c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747834 <__cxa_atexit@plt+0x73b890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsr #26 │ │ │ │ + ldrdeq r5, [pc, #-180] @ 747788 <__cxa_atexit@plt+0x73b7e4> │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747878 <__cxa_atexit@plt+0x73b8d4> │ │ │ │ + ldr r2, [pc, #48] @ 747890 <__cxa_atexit@plt+0x73b8ec> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 748ca8 <__cxa_atexit@plt+0x73cd04> │ │ │ │ + ldr r7, [pc, #20] @ 747894 <__cxa_atexit@plt+0x73b8f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - smlaltteq r4, pc, ip, r3 @ │ │ │ │ - cmpeq pc, r8, lsl #8 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - smlalbteq r4, pc, ip, r3 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r2, #8]! │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #116] @ 748d4c <__cxa_atexit@plt+0x73cda8> │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r2] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 748d28 <__cxa_atexit@plt+0x73cd84> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bhi 748d38 <__cxa_atexit@plt+0x73cd94> │ │ │ │ - ldr r7, [pc, #68] @ 748d54 <__cxa_atexit@plt+0x73cdb0> │ │ │ │ - stmib r5, {r1, r8} │ │ │ │ + cmneq r0, r0, asr #25 │ │ │ │ + hvceq 62904 @ 0xf5b8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7478d4 <__cxa_atexit@plt+0x73b930> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 7478e4 <__cxa_atexit@plt+0x73b940> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7478cc <__cxa_atexit@plt+0x73b928> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7478e8 <__cxa_atexit@plt+0x73b944> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq pc, r4, lsr #22 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 747958 <__cxa_atexit@plt+0x73b9b4> │ │ │ │ + ldr r2, [pc, #88] @ 747970 <__cxa_atexit@plt+0x73b9cc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 74794c <__cxa_atexit@plt+0x73b9a8> │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 748d50 <__cxa_atexit@plt+0x73cdac> │ │ │ │ + ldr r7, [pc, #20] @ 747974 <__cxa_atexit@plt+0x73b9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq pc, r0, asr #6 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmpeq pc, r8, lsr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x014f5a9c │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrb r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76e920 <__cxa_atexit@plt+0x76297c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 748dac <__cxa_atexit@plt+0x73ce08> │ │ │ │ - ldr r3, [pc, #56] @ 748dc0 <__cxa_atexit@plt+0x73ce1c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ + bhi 7479e8 <__cxa_atexit@plt+0x73ba44> │ │ │ │ + ldr r3, [pc, #64] @ 7479f8 <__cxa_atexit@plt+0x73ba54> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 7479d8 <__cxa_atexit@plt+0x73ba34> │ │ │ │ + ldrb r7, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r7, [r9, r8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #16] @ 748dc4 <__cxa_atexit@plt+0x73ce20> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7479fc <__cxa_atexit@plt+0x73ba58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - smlalbteq r4, pc, ip, r2 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 748dfc <__cxa_atexit@plt+0x73ce58> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 748e04 <__cxa_atexit@plt+0x73ce60> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq pc, r4, lsl sl @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + strb r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747a60 <__cxa_atexit@plt+0x73babc> │ │ │ │ + ldrb r3, [r9, r8] │ │ │ │ + ldr r2, [pc, #44] @ 747a78 <__cxa_atexit@plt+0x73bad4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747a7c <__cxa_atexit@plt+0x73bad8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r0, #-108]! @ 0xffffff94 │ │ │ │ - hvceq 62504 @ 0xf428 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 748ee4 <__cxa_atexit@plt+0x73cf40> │ │ │ │ - add sl, r7, #8 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr lr, [pc, #200] @ 748f00 <__cxa_atexit@plt+0x73cf5c> │ │ │ │ - str r9, [r3, #-16]! │ │ │ │ - ldr r0, [pc, #196] @ 748f04 <__cxa_atexit@plt+0x73cf60> │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r1, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str lr, [r7, #-8]! │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - beq 748ec4 <__cxa_atexit@plt+0x73cf20> │ │ │ │ - ldr lr, [pc, #156] @ 748f08 <__cxa_atexit@plt+0x73cf64> │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - ldr r7, [r1, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst sl, #3 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 748ed4 <__cxa_atexit@plt+0x73cf30> │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + cmneq r0, r8, lsl r1 │ │ │ │ + @ instruction: 0x014f599c │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747ac0 <__cxa_atexit@plt+0x73bb1c> │ │ │ │ + ldrb r3, [r9, r8] │ │ │ │ + ldr r2, [pc, #44] @ 747ad8 <__cxa_atexit@plt+0x73bb34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747adc <__cxa_atexit@plt+0x73bb38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strheq r4, [r0, #-8]! │ │ │ │ + cmpeq pc, r0, asr #18 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - bhi 748eec <__cxa_atexit@plt+0x73cf48> │ │ │ │ - ldr r3, [pc, #108] @ 748f10 <__cxa_atexit@plt+0x73cf6c> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - sub lr, r5, #32 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ + bhi 747b34 <__cxa_atexit@plt+0x73bb90> │ │ │ │ + ldr r3, [pc, #68] @ 747b44 <__cxa_atexit@plt+0x73bba0> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r1 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 747b24 <__cxa_atexit@plt+0x73bb80> │ │ │ │ + ldrb r7, [sl, #3] │ │ │ │ + add r3, r8, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 747b48 <__cxa_atexit@plt+0x73bba4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 748f0c <__cxa_atexit@plt+0x73cf68> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrdeq r5, [pc, #-132] @ 747acc <__cxa_atexit@plt+0x73bb28> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r3, r3, r2 │ │ │ │ + strb r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747bb4 <__cxa_atexit@plt+0x73bc10> │ │ │ │ + ldr r2, [pc, #52] @ 747bcc <__cxa_atexit@plt+0x73bc28> │ │ │ │ + add r3, r8, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747bd0 <__cxa_atexit@plt+0x73bc2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmneq r0, r0, asr r6 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - smlalbbeq r4, pc, ip, r1 @ │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - cmpeq pc, ip, ror #2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #124] @ 748fac <__cxa_atexit@plt+0x73d008> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ + cmneq r0, r8, asr #31 │ │ │ │ + cmpeq pc, r4, asr r8 @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747c18 <__cxa_atexit@plt+0x73bc74> │ │ │ │ + ldr r2, [pc, #52] @ 747c30 <__cxa_atexit@plt+0x73bc8c> │ │ │ │ + add r3, r8, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strb r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747c34 <__cxa_atexit@plt+0x73bc90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, ror #30 │ │ │ │ + strdeq r5, [pc, #-116] @ 747bc8 <__cxa_atexit@plt+0x73bc24> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 747c74 <__cxa_atexit@plt+0x73bcd0> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 747c84 <__cxa_atexit@plt+0x73bce0> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 748f88 <__cxa_atexit@plt+0x73cfe4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ - stm r2, {r1, r3} │ │ │ │ - sub r3, r2, #16 │ │ │ │ + beq 747c6c <__cxa_atexit@plt+0x73bcc8> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 747c88 <__cxa_atexit@plt+0x73bce4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + smlaltbeq r5, pc, r0, r7 @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 748f98 <__cxa_atexit@plt+0x73cff4> │ │ │ │ - ldr r7, [pc, #68] @ 748fb4 <__cxa_atexit@plt+0x73d010> │ │ │ │ - stmib r5, {r1, r8} │ │ │ │ + bhi 747cf8 <__cxa_atexit@plt+0x73bd54> │ │ │ │ + ldr r2, [pc, #88] @ 747d10 <__cxa_atexit@plt+0x73bd6c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 747cec <__cxa_atexit@plt+0x73bd48> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747d14 <__cxa_atexit@plt+0x73bd70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r8, lsl r7 @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 747d8c <__cxa_atexit@plt+0x73bde8> │ │ │ │ + ldr r3, [pc, #68] @ 747d9c <__cxa_atexit@plt+0x73bdf8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 747d7c <__cxa_atexit@plt+0x73bdd8> │ │ │ │ + add r7, r8, r9, lsl #1 │ │ │ │ + ldrh r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r3, [r7] │ │ │ │ mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 748fb0 <__cxa_atexit@plt+0x73d00c> │ │ │ │ + ldr r7, [pc, #12] @ 747da0 <__cxa_atexit@plt+0x73bdfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - smlaltteq r4, pc, r0, r0 @ │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - smlalbteq r4, pc, r8, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - ldmdb r2, {r3, r8} │ │ │ │ - str r3, [r2, #4] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - bhi 749014 <__cxa_atexit@plt+0x73d070> │ │ │ │ - ldr r2, [pc, #52] @ 749028 <__cxa_atexit@plt+0x73d084> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #16] @ 74902c <__cxa_atexit@plt+0x73d088> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlalbbeq r5, pc, ip, r6 @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #1 │ │ │ │ + strh r1, [r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747e0c <__cxa_atexit@plt+0x73be68> │ │ │ │ + ldr r2, [pc, #52] @ 747e24 <__cxa_atexit@plt+0x73be80> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747e28 <__cxa_atexit@plt+0x73be84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - cmpeq pc, r4, rrx │ │ │ │ - cmpeq pc, ip, asr #32 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmneq r0, ip, ror #26 │ │ │ │ + cmpeq pc, ip, lsl #12 │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 749064 <__cxa_atexit@plt+0x73d0c0> │ │ │ │ - ldr r2, [pc, #32] @ 749074 <__cxa_atexit@plt+0x73d0d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 749078 <__cxa_atexit@plt+0x73d0d4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 747e70 <__cxa_atexit@plt+0x73becc> │ │ │ │ + ldr r2, [pc, #52] @ 747e88 <__cxa_atexit@plt+0x73bee4> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747e8c <__cxa_atexit@plt+0x73bee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq pc, r8, lsr #32 │ │ │ │ - cmpeq pc, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7490f4 <__cxa_atexit@plt+0x73d150> │ │ │ │ - ldr r9, [pc, #92] @ 749100 <__cxa_atexit@plt+0x73d15c> │ │ │ │ - ldr r8, [pc, #92] @ 749104 <__cxa_atexit@plt+0x73d160> │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr lr, [pc, #88] @ 749108 <__cxa_atexit@plt+0x73d164> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r2, ip} │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ - smceq 584 @ 0x248 │ │ │ │ - hvceq 62456 @ 0xf3f8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, lsl #26 │ │ │ │ + smlaltbeq r5, pc, ip, r5 @ │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 749144 <__cxa_atexit@plt+0x73d1a0> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 748bd0 <__cxa_atexit@plt+0x73cc2c> │ │ │ │ + bhi 747ed0 <__cxa_atexit@plt+0x73bf2c> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 747ee0 <__cxa_atexit@plt+0x73bf3c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 747ec8 <__cxa_atexit@plt+0x73bf24> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 747ee4 <__cxa_atexit@plt+0x73bf40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsr pc @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7491b0 <__cxa_atexit@plt+0x73d20c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - bhi 7491bc <__cxa_atexit@plt+0x73d218> │ │ │ │ - ldr r2, [pc, #68] @ 7491d8 <__cxa_atexit@plt+0x73d234> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq pc, r4, asr r5 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 747f54 <__cxa_atexit@plt+0x73bfb0> │ │ │ │ + ldr r2, [pc, #88] @ 747f6c <__cxa_atexit@plt+0x73bfc8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 747f48 <__cxa_atexit@plt+0x73bfa4> │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 747f70 <__cxa_atexit@plt+0x73bfcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlalbteq r5, pc, ip, r4 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldrh r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e92c <__cxa_atexit@plt+0x762988> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 747fec <__cxa_atexit@plt+0x73c048> │ │ │ │ + ldr r3, [pc, #68] @ 747ffc <__cxa_atexit@plt+0x73c058> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 747fdc <__cxa_atexit@plt+0x73c038> │ │ │ │ + add r7, r8, r9, lsl #1 │ │ │ │ + ldrh r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7491d4 <__cxa_atexit@plt+0x73d230> │ │ │ │ + ldr r7, [pc, #12] @ 748000 <__cxa_atexit@plt+0x73c05c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - smlalbteq r3, pc, ip, lr @ │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, lsr r4 @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #1 │ │ │ │ + strh r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 74923c <__cxa_atexit@plt+0x73d298> │ │ │ │ - ldr r3, [pc, #80] @ 749254 <__cxa_atexit@plt+0x73d2b0> │ │ │ │ - ldr r2, [pc, #80] @ 749258 <__cxa_atexit@plt+0x73d2b4> │ │ │ │ - ldr lr, [pc, #80] @ 74925c <__cxa_atexit@plt+0x73d2b8> │ │ │ │ - sub r1, r6, #30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 74806c <__cxa_atexit@plt+0x73c0c8> │ │ │ │ + ldr r2, [pc, #52] @ 748084 <__cxa_atexit@plt+0x73c0e0> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 749260 <__cxa_atexit@plt+0x73d2bc> │ │ │ │ + ldr r7, [pc, #20] @ 748088 <__cxa_atexit@plt+0x73c0e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmneq r0, r4, lsl #20 │ │ │ │ - cmpeq pc, r4, asr lr @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + cmneq r0, ip, lsl #22 │ │ │ │ + strheq r5, [pc, #-60] @ 748054 <__cxa_atexit@plt+0x73c0b0> │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7492a8 <__cxa_atexit@plt+0x73d304> │ │ │ │ - ldr r7, [pc, #52] @ 7492b8 <__cxa_atexit@plt+0x73d314> │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7480d0 <__cxa_atexit@plt+0x73c12c> │ │ │ │ + ldr r2, [pc, #52] @ 7480e8 <__cxa_atexit@plt+0x73c144> │ │ │ │ + add r3, r8, r9, lsl #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r3, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + strh r3, [r7, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7480ec <__cxa_atexit@plt+0x73c148> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 74929c <__cxa_atexit@plt+0x73d2f8> │ │ │ │ - mov r7, sl │ │ │ │ - b 747b04 <__cxa_atexit@plt+0x73bb60> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, lsr #21 │ │ │ │ + cmpeq pc, ip, asr r3 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74812c <__cxa_atexit@plt+0x73c188> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 74813c <__cxa_atexit@plt+0x73c198> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 748124 <__cxa_atexit@plt+0x73c180> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7492bc <__cxa_atexit@plt+0x73d318> │ │ │ │ + ldr r7, [pc, #12] @ 748140 <__cxa_atexit@plt+0x73c19c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe878 │ │ │ │ - strheq r3, [pc, #-212] @ 7491f0 <__cxa_atexit@plt+0x73d24c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq pc, r8, lsl #6 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 749370 <__cxa_atexit@plt+0x73d3cc> │ │ │ │ - ldr r2, [pc, #160] @ 749380 <__cxa_atexit@plt+0x73d3dc> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 749354 <__cxa_atexit@plt+0x73d3b0> │ │ │ │ - ldr r2, [sl, #7] │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr r0, [pc, #128] @ 749384 <__cxa_atexit@plt+0x73d3e0> │ │ │ │ + bhi 7481b0 <__cxa_atexit@plt+0x73c20c> │ │ │ │ + ldr r2, [pc, #88] @ 7481c8 <__cxa_atexit@plt+0x73c224> │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-16]! │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq 749364 <__cxa_atexit@plt+0x73d3c0> │ │ │ │ - ldr lr, [pc, #96] @ 749388 <__cxa_atexit@plt+0x73d3e4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [pc, #88] @ 74938c <__cxa_atexit@plt+0x73d3e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7481a4 <__cxa_atexit@plt+0x73c200> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7481cc <__cxa_atexit@plt+0x73c228> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlalbbeq r5, pc, r0, r2 @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 748244 <__cxa_atexit@plt+0x73c2a0> │ │ │ │ + ldr r3, [pc, #68] @ 748254 <__cxa_atexit@plt+0x73c2b0> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 748234 <__cxa_atexit@plt+0x73c290> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 749390 <__cxa_atexit@plt+0x73d3ec> │ │ │ │ + ldr r7, [pc, #12] @ 748258 <__cxa_atexit@plt+0x73c2b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - strdeq r2, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - cmpeq pc, r8, asr sp @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strdeq r5, [pc, #-20] @ 74824c <__cxa_atexit@plt+0x73c2a8> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #92] @ 749408 <__cxa_atexit@plt+0x73d464> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7482c0 <__cxa_atexit@plt+0x73c31c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 7482d8 <__cxa_atexit@plt+0x73c334> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7482dc <__cxa_atexit@plt+0x73c338> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, ror #7 │ │ │ │ + hvceq 62744 @ 0xf518 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748320 <__cxa_atexit@plt+0x73c37c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 748338 <__cxa_atexit@plt+0x73c394> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74833c <__cxa_atexit@plt+0x73c398> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, lsl #7 │ │ │ │ + cmpeq pc, ip, lsl r1 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 748380 <__cxa_atexit@plt+0x73c3dc> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 748390 <__cxa_atexit@plt+0x73c3ec> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq 7493fc <__cxa_atexit@plt+0x73d458> │ │ │ │ - ldr lr, [pc, #60] @ 74940c <__cxa_atexit@plt+0x73d468> │ │ │ │ - ldr r1, [pc, #60] @ 749410 <__cxa_atexit@plt+0x73d46c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 748378 <__cxa_atexit@plt+0x73c3d4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 74944c <__cxa_atexit@plt+0x73d4a8> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 749450 <__cxa_atexit@plt+0x73d4ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r2, [r0, #-0]! │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 749484 <__cxa_atexit@plt+0x73d4e0> │ │ │ │ - ldr r3, [pc, #44] @ 74949c <__cxa_atexit@plt+0x73d4f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #12] @ 749498 <__cxa_atexit@plt+0x73d4f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #12] @ 748394 <__cxa_atexit@plt+0x73c3f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r0, #-4]! │ │ │ │ - cmneq r0, r4, asr #1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smlalbteq r5, pc, r4, r0 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 749550 <__cxa_atexit@plt+0x73d5ac> │ │ │ │ - ldr r2, [pc, #160] @ 749560 <__cxa_atexit@plt+0x73d5bc> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 749534 <__cxa_atexit@plt+0x73d590> │ │ │ │ - ldr r2, [sl, #7] │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr r0, [pc, #128] @ 749564 <__cxa_atexit@plt+0x73d5c0> │ │ │ │ + bhi 748404 <__cxa_atexit@plt+0x73c460> │ │ │ │ + ldr r2, [pc, #88] @ 74841c <__cxa_atexit@plt+0x73c478> │ │ │ │ ldr r7, [r5] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-16]! │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq 749544 <__cxa_atexit@plt+0x73d5a0> │ │ │ │ - ldr lr, [pc, #96] @ 749568 <__cxa_atexit@plt+0x73d5c4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [pc, #88] @ 74956c <__cxa_atexit@plt+0x73d5c8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7483f8 <__cxa_atexit@plt+0x73c454> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 748420 <__cxa_atexit@plt+0x73c47c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, ip, lsr r0 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76e99c <__cxa_atexit@plt+0x7629f8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74849c <__cxa_atexit@plt+0x73c4f8> │ │ │ │ + ldr r3, [pc, #68] @ 7484ac <__cxa_atexit@plt+0x73c508> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74848c <__cxa_atexit@plt+0x73c4e8> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 749570 <__cxa_atexit@plt+0x73d5cc> │ │ │ │ + ldr r7, [pc, #12] @ 7484b0 <__cxa_atexit@plt+0x73c50c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmneq r0, ip, lsl r0 │ │ │ │ - hvceq 62396 @ 0xf3bc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaltbeq r4, pc, ip, pc @ │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #92] @ 7495e8 <__cxa_atexit@plt+0x73d644> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748518 <__cxa_atexit@plt+0x73c574> │ │ │ │ + ldr r2, [pc, #48] @ 748530 <__cxa_atexit@plt+0x73c58c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 748534 <__cxa_atexit@plt+0x73c590> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01603198 │ │ │ │ + cmpeq pc, r0, lsr pc @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748578 <__cxa_atexit@plt+0x73c5d4> │ │ │ │ + ldr r2, [pc, #48] @ 748590 <__cxa_atexit@plt+0x73c5ec> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 748594 <__cxa_atexit@plt+0x73c5f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, lsr r1 │ │ │ │ + ldrdeq r4, [pc, #-228] @ 7484b8 <__cxa_atexit@plt+0x73c514> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7485d8 <__cxa_atexit@plt+0x73c634> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 7485e8 <__cxa_atexit@plt+0x73c644> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + beq 7485d0 <__cxa_atexit@plt+0x73c62c> │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + stm sp, {r8, r9} │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7485ec <__cxa_atexit@plt+0x73c648> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + hvceq 62700 @ 0xf4ec │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 748660 <__cxa_atexit@plt+0x73c6bc> │ │ │ │ + ldr r2, [pc, #92] @ 748678 <__cxa_atexit@plt+0x73c6d4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq 7495dc <__cxa_atexit@plt+0x73d638> │ │ │ │ - ldr lr, [pc, #60] @ 7495ec <__cxa_atexit@plt+0x73d648> │ │ │ │ - ldr r1, [pc, #60] @ 7495f0 <__cxa_atexit@plt+0x73d64c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 748654 <__cxa_atexit@plt+0x73c6b0> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r2, sl │ │ │ │ + stm sp, {r0, r1} │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74867c <__cxa_atexit@plt+0x73c6d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smceq 508 @ 0x1fc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 74962c <__cxa_atexit@plt+0x73d688> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmda r5, {r0, r2, r3} │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 749630 <__cxa_atexit@plt+0x73d68c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, r0, lsl pc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq r4, [pc, #-208] @ 7485b4 <__cxa_atexit@plt+0x73c610> │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 749674 <__cxa_atexit@plt+0x73d6d0> │ │ │ │ - ldr r3, [pc, #60] @ 74968c <__cxa_atexit@plt+0x73d6e8> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #56] @ 749690 <__cxa_atexit@plt+0x73d6ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #12] @ 749688 <__cxa_atexit@plt+0x73d6e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + stm sp, {r8, r9} │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, ror #28 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r1, [r0, #-232]! @ 0xffffff18 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7496c8 <__cxa_atexit@plt+0x73d724> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7496cc <__cxa_atexit@plt+0x73d728> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7486f8 <__cxa_atexit@plt+0x73c754> │ │ │ │ + ldr r3, [pc, #68] @ 748708 <__cxa_atexit@plt+0x73c764> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 7486e8 <__cxa_atexit@plt+0x73c744> │ │ │ │ + ldrd r0, [sl, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + str r0, [r8, r9, lsl #3]! │ │ │ │ + str r1, [r8, #4] │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r0, #-228]! @ 0xffffff1c │ │ │ │ - cmneq r0, ip, lsr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 749704 <__cxa_atexit@plt+0x73d760> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 7494ac <__cxa_atexit@plt+0x73d508> │ │ │ │ + ldr r7, [pc, #12] @ 74870c <__cxa_atexit@plt+0x73c768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 749748 <__cxa_atexit@plt+0x73d7a4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r7 │ │ │ │ - b 7492cc <__cxa_atexit@plt+0x73d328> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, r0, ror #26 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r3, r2, lsl #3]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r3, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7497b8 <__cxa_atexit@plt+0x73d814> │ │ │ │ - ldr r3, [pc, #80] @ 7497d0 <__cxa_atexit@plt+0x73d82c> │ │ │ │ - ldr r2, [pc, #80] @ 7497d4 <__cxa_atexit@plt+0x73d830> │ │ │ │ - ldr lr, [pc, #80] @ 7497d8 <__cxa_atexit@plt+0x73d834> │ │ │ │ - sub r1, r6, #30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 748778 <__cxa_atexit@plt+0x73c7d4> │ │ │ │ + ldr r3, [r8, r9, lsl #3]! │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #18 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [pc, #40] @ 748790 <__cxa_atexit@plt+0x73c7ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7497dc <__cxa_atexit@plt+0x73d838> │ │ │ │ + ldr r7, [pc, #20] @ 748794 <__cxa_atexit@plt+0x73c7f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq r0, r0, ror #31 │ │ │ │ - cmpeq pc, r4, lsl r9 @ │ │ │ │ - cmpeq pc, r4, asr r9 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 749820 <__cxa_atexit@plt+0x73d87c> │ │ │ │ - ldr r3, [pc, #32] @ 749830 <__cxa_atexit@plt+0x73d88c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 749834 <__cxa_atexit@plt+0x73d890> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r1, r0, r0, asr #25 │ │ │ │ - cmpeq pc, r4, lsl r9 @ │ │ │ │ - strdeq r3, [pc, #-140] @ 7497b4 <__cxa_atexit@plt+0x73d810> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 74c83c <__cxa_atexit@plt+0x740898> │ │ │ │ - ldrdeq r3, [pc, #-140] @ 7497d4 <__cxa_atexit@plt+0x73d830> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r0, r0, lsl lr │ │ │ │ + smlaltteq r4, pc, r0, ip @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7498bc <__cxa_atexit@plt+0x73d918> │ │ │ │ - ldr r3, [pc, #80] @ 7498d4 <__cxa_atexit@plt+0x73d930> │ │ │ │ - ldr r2, [pc, #80] @ 7498d8 <__cxa_atexit@plt+0x73d934> │ │ │ │ - ldr lr, [pc, #80] @ 7498dc <__cxa_atexit@plt+0x73d938> │ │ │ │ - sub r1, r6, #31 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + bcc 7487dc <__cxa_atexit@plt+0x73c838> │ │ │ │ + ldr r3, [r8, r9, lsl #3]! │ │ │ │ ldr r0, [r5] │ │ │ │ - str r1, [r7, #36] @ 0x24 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - add r3, r7, #16 │ │ │ │ - str r1, [r7, #32] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [pc, #40] @ 7487f4 <__cxa_atexit@plt+0x73c850> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ sub r7, r6, #7 │ │ │ │ - stm r3, {r2, r8, r9, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7498e0 <__cxa_atexit@plt+0x73d93c> │ │ │ │ + ldr r7, [pc, #20] @ 7487f8 <__cxa_atexit@plt+0x73c854> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmneq r0, r4, lsl #7 │ │ │ │ - cmpeq pc, ip, ror #16 │ │ │ │ - cmpeq pc, r4, asr r8 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmneq r0, ip, lsr #27 │ │ │ │ + smlalbbeq r4, pc, r0, ip @ │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 749968 <__cxa_atexit@plt+0x73d9c4> │ │ │ │ - ldr r2, [pc, #136] @ 749990 <__cxa_atexit@plt+0x73d9ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 749974 <__cxa_atexit@plt+0x73d9d0> │ │ │ │ - ldr r7, [pc, #108] @ 749998 <__cxa_atexit@plt+0x73d9f4> │ │ │ │ - ldr r2, [pc, #108] @ 74999c <__cxa_atexit@plt+0x73d9f8> │ │ │ │ - ldr r1, [pc, #108] @ 7499a0 <__cxa_atexit@plt+0x73d9fc> │ │ │ │ - sub r0, r3, #31 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r0, r3, #19 │ │ │ │ - stmib r6, {r7, r8, r9} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 748848 <__cxa_atexit@plt+0x73c8a4> │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [pc, #68] @ 748858 <__cxa_atexit@plt+0x73c8b4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + beq 748840 <__cxa_atexit@plt+0x73c89c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + stm sp, {r0, r9} │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 749994 <__cxa_atexit@plt+0x73d9f0> │ │ │ │ + ldr r7, [pc, #12] @ 74885c <__cxa_atexit@plt+0x73c8b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01601b90 │ │ │ │ - strheq r3, [pc, #-112] @ 74992c <__cxa_atexit@plt+0x73d988> │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - ldrdeq r2, [r0, #-44]! @ 0xffffffd4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmpeq pc, ip, lsl ip @ │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7499d8 <__cxa_atexit@plt+0x73da34> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7499e0 <__cxa_atexit@plt+0x73da3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 7488d0 <__cxa_atexit@plt+0x73c92c> │ │ │ │ + ldr r2, [pc, #92] @ 7488e8 <__cxa_atexit@plt+0x73c944> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7488c4 <__cxa_atexit@plt+0x73c920> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r2, sl │ │ │ │ + stm sp, {r0, r1} │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7488ec <__cxa_atexit@plt+0x73c948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsr #22 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x014f4b90 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2, r3} │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + stm sp, {r0, r9} │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76ea04 <__cxa_atexit@plt+0x762a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 749a14 <__cxa_atexit@plt+0x73da70> │ │ │ │ - ldr r8, [pc, #28] @ 749a1c <__cxa_atexit@plt+0x73da78> │ │ │ │ - ldr r2, [pc, #28] @ 749a20 <__cxa_atexit@plt+0x73da7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74896c <__cxa_atexit@plt+0x73c9c8> │ │ │ │ + ldr r3, [pc, #68] @ 74897c <__cxa_atexit@plt+0x73c9d8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74895c <__cxa_atexit@plt+0x73c9b8> │ │ │ │ + add r7, r8, r9, lsl #3 │ │ │ │ + ldrd r0, [sl, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + strd r0, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsr fp │ │ │ │ - @ instruction: 0x01601a90 │ │ │ │ - cmpeq pc, ip, asr #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 749aec <__cxa_atexit@plt+0x73db48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 749af4 <__cxa_atexit@plt+0x73db50> │ │ │ │ - ldr r1, [pc, #172] @ 749b08 <__cxa_atexit@plt+0x73db64> │ │ │ │ - ldr r9, [pc, #172] @ 749b0c <__cxa_atexit@plt+0x73db68> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 749b10 <__cxa_atexit@plt+0x73db6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 749b14 <__cxa_atexit@plt+0x73db70> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 749b18 <__cxa_atexit@plt+0x73db74> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 749b1c <__cxa_atexit@plt+0x73db78> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 749b20 <__cxa_atexit@plt+0x73db7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 749b24 <__cxa_atexit@plt+0x73db80> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 749b28 <__cxa_atexit@plt+0x73db84> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 749afc <__cxa_atexit@plt+0x73db58> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #12] @ 748980 <__cxa_atexit@plt+0x73c9dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, r8, lsr #20 │ │ │ │ - smlaltbeq r3, pc, r0, r4 @ │ │ │ │ - smceq 532 @ 0x214 │ │ │ │ - cmneq r0, ip, asr r1 │ │ │ │ - cmneq r0, r8, ror #2 │ │ │ │ - cmneq r0, r0, asr r1 │ │ │ │ - cmpeq pc, r8, asr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strdeq r4, [pc, #-172] @ 7488dc <__cxa_atexit@plt+0x73c938> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 749b48 <__cxa_atexit@plt+0x73dba4> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmneq r0, r8, lsr #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 749b80 <__cxa_atexit@plt+0x73dbdc> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 749b88 <__cxa_atexit@plt+0x73dbe4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #3 │ │ │ │ + strd r8, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7489f0 <__cxa_atexit@plt+0x73ca4c> │ │ │ │ + ldr r2, [pc, #56] @ 748a08 <__cxa_atexit@plt+0x73ca64> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldrd r0, [r3, #8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r3 │ │ │ │ + ldr r7, [pc, #20] @ 748a0c <__cxa_atexit@plt+0x73ca68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smceq 408 @ 0x198 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 749bc0 <__cxa_atexit@plt+0x73dc1c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 749bc8 <__cxa_atexit@plt+0x73dc24> │ │ │ │ + cmneq r0, r4, lsr #23 │ │ │ │ + hvceq 62632 @ 0xf4a8 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748a58 <__cxa_atexit@plt+0x73cab4> │ │ │ │ + ldr r2, [pc, #56] @ 748a70 <__cxa_atexit@plt+0x73cacc> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldrd r0, [r3, #8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r3 │ │ │ │ + ldr r7, [pc, #20] @ 748a74 <__cxa_atexit@plt+0x73cad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, lsr r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 749c24 <__cxa_atexit@plt+0x73dc80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 749c30 <__cxa_atexit@plt+0x73dc8c> │ │ │ │ - ldr r1, [pc, #68] @ 749c40 <__cxa_atexit@plt+0x73dc9c> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - ldr r1, [pc, #44] @ 749c44 <__cxa_atexit@plt+0x73dca0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 7aa24c <__cxa_atexit@plt+0x79e2a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01601898 │ │ │ │ - strheq r1, [r0, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 749ccc <__cxa_atexit@plt+0x73dd28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 749cd8 <__cxa_atexit@plt+0x73dd34> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 749ce8 <__cxa_atexit@plt+0x73dd44> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 749cec <__cxa_atexit@plt+0x73dd48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ 749cf0 <__cxa_atexit@plt+0x73dd4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ 749cf4 <__cxa_atexit@plt+0x73dd50> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + cmneq r0, ip, lsr fp │ │ │ │ + cmpeq pc, r4, lsl sl @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 748ab8 <__cxa_atexit@plt+0x73cb14> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 748ac8 <__cxa_atexit@plt+0x73cb24> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 748ab0 <__cxa_atexit@plt+0x73cb0c> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr s0, [r3] │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsl r8 │ │ │ │ - @ instruction: 0x01601898 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #12] @ 748acc <__cxa_atexit@plt+0x73cb28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strheq r4, [pc, #-156] @ 748a38 <__cxa_atexit@plt+0x73ca94> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 749d2c <__cxa_atexit@plt+0x73dd88> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 749d34 <__cxa_atexit@plt+0x73dd90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi 748b40 <__cxa_atexit@plt+0x73cb9c> │ │ │ │ + ldr r2, [pc, #92] @ 748b58 <__cxa_atexit@plt+0x73cbb4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 748b34 <__cxa_atexit@plt+0x73cb90> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr s0, [r3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 748b5c <__cxa_atexit@plt+0x73cbb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, asr #15 │ │ │ │ - smlalbteq r3, pc, ip, r3 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 749d90 <__cxa_atexit@plt+0x73ddec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 749d9c <__cxa_atexit@plt+0x73ddf8> │ │ │ │ - ldr r1, [pc, #64] @ 749dac <__cxa_atexit@plt+0x73de08> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 749db0 <__cxa_atexit@plt+0x73de0c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 11375ec <__cxa_atexit@plt+0x112b648> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmpeq pc, r0, lsr r9 @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr s0, [r3] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 748bd8 <__cxa_atexit@plt+0x73cc34> │ │ │ │ + ldr r3, [pc, #68] @ 748be8 <__cxa_atexit@plt+0x73cc44> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 748bc8 <__cxa_atexit@plt+0x73cc24> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, lsr #14 │ │ │ │ - ldrdeq r1, [r0, #-216]! @ 0xffffff28 │ │ │ │ - cmpeq pc, r0, asr r3 @ │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 749e3c <__cxa_atexit@plt+0x73de98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 749e48 <__cxa_atexit@plt+0x73dea4> │ │ │ │ - ldr lr, [pc, #112] @ 749e58 <__cxa_atexit@plt+0x73deb4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 749e5c <__cxa_atexit@plt+0x73deb8> │ │ │ │ - sub r2, r6, #19 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ 749e60 <__cxa_atexit@plt+0x73debc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 748bec <__cxa_atexit@plt+0x73cc48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaltbeq r4, pc, r0, r8 @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748c54 <__cxa_atexit@plt+0x73ccb0> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 748c6c <__cxa_atexit@plt+0x73ccc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ 749e64 <__cxa_atexit@plt+0x73dec0> │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 748c70 <__cxa_atexit@plt+0x73cccc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmneq r0, r0, lsr #13 │ │ │ │ - cmneq r0, r0, lsr #14 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ + cmneq r0, r4, lsl pc │ │ │ │ + cmpeq pc, r4, lsr #16 │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 749e98 <__cxa_atexit@plt+0x73def4> │ │ │ │ - ldr r8, [pc, #28] @ 749ea0 <__cxa_atexit@plt+0x73defc> │ │ │ │ - ldr r2, [pc, #28] @ 749ea4 <__cxa_atexit@plt+0x73df00> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748cb4 <__cxa_atexit@plt+0x73cd10> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 748ccc <__cxa_atexit@plt+0x73cd28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, lr @ │ │ │ │ - cmneq r0, ip, lsl #12 │ │ │ │ - smlalbteq r3, pc, r8, r1 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 749f70 <__cxa_atexit@plt+0x73dfcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 749f78 <__cxa_atexit@plt+0x73dfd4> │ │ │ │ - ldr r1, [pc, #172] @ 749f8c <__cxa_atexit@plt+0x73dfe8> │ │ │ │ - ldr r9, [pc, #172] @ 749f90 <__cxa_atexit@plt+0x73dfec> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 749f94 <__cxa_atexit@plt+0x73dff0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 749f98 <__cxa_atexit@plt+0x73dff4> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 749f9c <__cxa_atexit@plt+0x73dff8> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 749fa0 <__cxa_atexit@plt+0x73dffc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 749fa4 <__cxa_atexit@plt+0x73e000> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 749fa8 <__cxa_atexit@plt+0x73e004> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 749fac <__cxa_atexit@plt+0x73e008> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 749f80 <__cxa_atexit@plt+0x73dfdc> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 748cd0 <__cxa_atexit@plt+0x73cd2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, r4, lsr #11 │ │ │ │ - cmpeq pc, ip, lsl r0 @ │ │ │ │ - strdeq r1, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrdeq r1, [r0, #-200]! @ 0xffffff38 │ │ │ │ - cmneq r0, r4, ror #25 │ │ │ │ - cmneq r0, ip, asr #25 │ │ │ │ - smlalbteq r2, pc, r4, pc @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 749fcc <__cxa_atexit@plt+0x73e028> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmneq r0, r4, lsr #10 │ │ │ │ - cmpeq pc, r0, asr #2 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ + strheq r2, [r0, #-228]! @ 0xffffff1c │ │ │ │ + smlalbteq r4, pc, r8, r7 @ │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74a048 <__cxa_atexit@plt+0x73e0a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74a050 <__cxa_atexit@plt+0x73e0ac> │ │ │ │ - ldr r2, [pc, #92] @ 74a064 <__cxa_atexit@plt+0x73e0c0> │ │ │ │ - ldr r1, [pc, #92] @ 74a068 <__cxa_atexit@plt+0x73e0c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 74a06c <__cxa_atexit@plt+0x73e0c8> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ + bhi 748d1c <__cxa_atexit@plt+0x73cd78> │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 748d2c <__cxa_atexit@plt+0x73cd88> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74a058 <__cxa_atexit@plt+0x73e0b4> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r0, [r5] │ │ │ │ + beq 748d14 <__cxa_atexit@plt+0x73cd70> │ │ │ │ + add r0, r7, #3 │ │ │ │ + vldr s0, [r0] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - cmneq r0, r8, lsl #9 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - smlaltbeq r3, pc, r0, r0 @ │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74a0fc <__cxa_atexit@plt+0x73e158> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74a104 <__cxa_atexit@plt+0x73e160> │ │ │ │ - ldr lr, [pc, #112] @ 74a118 <__cxa_atexit@plt+0x73e174> │ │ │ │ - ldr r1, [pc, #112] @ 74a11c <__cxa_atexit@plt+0x73e178> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 74a120 <__cxa_atexit@plt+0x73e17c> │ │ │ │ - mov r9, sl │ │ │ │ - str r3, [sl, #32] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #24]! │ │ │ │ - str r8, [sl, #36] @ 0x24 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74a10c <__cxa_atexit@plt+0x73e168> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - cmneq r0, r8, ror #7 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74a158 <__cxa_atexit@plt+0x73e1b4> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74a160 <__cxa_atexit@plt+0x73e1bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [pc, #12] @ 748d30 <__cxa_atexit@plt+0x73cd8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsr #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + cmpeq pc, r8, ror #14 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74a198 <__cxa_atexit@plt+0x73e1f4> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74a1a0 <__cxa_atexit@plt+0x73e1fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 748da4 <__cxa_atexit@plt+0x73ce00> │ │ │ │ + ldr r2, [pc, #92] @ 748dbc <__cxa_atexit@plt+0x73ce18> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 748d98 <__cxa_atexit@plt+0x73cdf4> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr s0, [r3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, ror #6 │ │ │ │ - ldrdeq r2, [pc, #-236] @ 74a0c0 <__cxa_atexit@plt+0x73e11c> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74a240 <__cxa_atexit@plt+0x73e29c> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - add sl, r7, #8 │ │ │ │ - mov r2, r5 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr lr, [pc, #136] @ 74a25c <__cxa_atexit@plt+0x73e2b8> │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr ip, [pc, #128] @ 74a260 <__cxa_atexit@plt+0x73e2bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - tst sl, #3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmib r2, {r0, ip} │ │ │ │ - str r7, [r2, #12] │ │ │ │ - str lr, [r2, #-12] │ │ │ │ - stmdb r2, {r8, r9} │ │ │ │ - beq 74a230 <__cxa_atexit@plt+0x73e28c> │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74a248 <__cxa_atexit@plt+0x73e2a4> │ │ │ │ - ldr r3, [pc, #88] @ 74a268 <__cxa_atexit@plt+0x73e2c4> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - sub lr, r5, #32 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r9, sl} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74a264 <__cxa_atexit@plt+0x73e2c0> │ │ │ │ + ldr r7, [pc, #20] @ 748dc0 <__cxa_atexit@plt+0x73ce1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strheq r1, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - cmpeq pc, r0, lsr lr @ │ │ │ │ - @ instruction: 0xffffe910 │ │ │ │ - cmpeq pc, r4, lsl lr @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrdeq r4, [pc, #-108] @ 748d5c <__cxa_atexit@plt+0x73cdb8> │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r0, r7, #3 │ │ │ │ + vldr s0, [r0] │ │ │ │ + ldmib r5, {r1, r2, r3} │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76eb1c <__cxa_atexit@plt+0x762b78> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74a2b8 <__cxa_atexit@plt+0x73e314> │ │ │ │ - ldr r3, [pc, #56] @ 74a2cc <__cxa_atexit@plt+0x73e328> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ + bhi 748e3c <__cxa_atexit@plt+0x73ce98> │ │ │ │ + ldr r3, [pc, #68] @ 748e4c <__cxa_atexit@plt+0x73cea8> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r9, sl} │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 748e2c <__cxa_atexit@plt+0x73ce88> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #16] @ 74a2d0 <__cxa_atexit@plt+0x73e32c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 748e50 <__cxa_atexit@plt+0x73ceac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe89c │ │ │ │ - smlalbteq r2, pc, r0, sp @ │ │ │ │ - smlaltbeq r2, pc, ip, sp @ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 74a36c <__cxa_atexit@plt+0x73e3c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74a378 <__cxa_atexit@plt+0x73e3d4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 74a388 <__cxa_atexit@plt+0x73e3e4> │ │ │ │ - add sl, r7, #16 │ │ │ │ - sub r0, r6, #31 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - ldr r8, [r7, #28] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 74a38c <__cxa_atexit@plt+0x73e3e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #80] @ 74a390 <__cxa_atexit@plt+0x73e3ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #68] @ 74a394 <__cxa_atexit@plt+0x73e3f0> │ │ │ │ - mov r5, lr │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, asr #12 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, r3, #16 │ │ │ │ - str ip, [r3, #12] │ │ │ │ - stm r1, {r2, r9, sl} │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsl #3 │ │ │ │ - cmneq r0, r0, lsl #4 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74a3cc <__cxa_atexit@plt+0x73e428> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74a3d4 <__cxa_atexit@plt+0x73e430> │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748eb8 <__cxa_atexit@plt+0x73cf14> │ │ │ │ + ldr r2, [pc, #48] @ 748ed0 <__cxa_atexit@plt+0x73cf2c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, ip, lsr #2 │ │ │ │ - cmpeq pc, ip, lsr #26 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74a430 <__cxa_atexit@plt+0x73e48c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74a43c <__cxa_atexit@plt+0x73e498> │ │ │ │ - ldr r1, [pc, #64] @ 74a44c <__cxa_atexit@plt+0x73e4a8> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 74a450 <__cxa_atexit@plt+0x73e4ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 11375ec <__cxa_atexit@plt+0x112b648> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 748ed4 <__cxa_atexit@plt+0x73cf30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, lsl #1 │ │ │ │ - cmneq r0, r8, lsr r7 │ │ │ │ - strheq r2, [pc, #-192] @ 74a39c <__cxa_atexit@plt+0x73e3f8> │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 74a4dc <__cxa_atexit@plt+0x73e538> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74a4e8 <__cxa_atexit@plt+0x73e544> │ │ │ │ - ldr lr, [pc, #112] @ 74a4f8 <__cxa_atexit@plt+0x73e554> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 74a4fc <__cxa_atexit@plt+0x73e558> │ │ │ │ - sub r2, r6, #19 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ 74a500 <__cxa_atexit@plt+0x73e55c> │ │ │ │ + strheq r2, [r0, #-196]! @ 0xffffff3c │ │ │ │ + ldrdeq r4, [pc, #-80] @ 748e8c <__cxa_atexit@plt+0x73cee8> │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 748f18 <__cxa_atexit@plt+0x73cf74> │ │ │ │ + ldr r2, [pc, #48] @ 748f30 <__cxa_atexit@plt+0x73cf8c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ 74a504 <__cxa_atexit@plt+0x73e560> │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 748f34 <__cxa_atexit@plt+0x73cf90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmneq r0, r0 │ │ │ │ - cmneq r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ + cmneq r0, r4, asr ip │ │ │ │ + hvceq 62548 @ 0xf454 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 748f78 <__cxa_atexit@plt+0x73cfd4> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 748f88 <__cxa_atexit@plt+0x73cfe4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 748f70 <__cxa_atexit@plt+0x73cfcc> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 748f8c <__cxa_atexit@plt+0x73cfe8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmpeq pc, ip, lsl r5 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74a538 <__cxa_atexit@plt+0x73e594> │ │ │ │ - ldr r8, [pc, #28] @ 74a540 <__cxa_atexit@plt+0x73e59c> │ │ │ │ - ldr r2, [pc, #28] @ 74a544 <__cxa_atexit@plt+0x73e5a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 749000 <__cxa_atexit@plt+0x73d05c> │ │ │ │ + ldr r2, [pc, #92] @ 749018 <__cxa_atexit@plt+0x73d074> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 748ff4 <__cxa_atexit@plt+0x73d050> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, ip, lsr #32 │ │ │ │ - cmneq r0, ip, ror #30 │ │ │ │ - cmpeq pc, r8, lsr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74a610 <__cxa_atexit@plt+0x73e66c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74a618 <__cxa_atexit@plt+0x73e674> │ │ │ │ - ldr r1, [pc, #172] @ 74a62c <__cxa_atexit@plt+0x73e688> │ │ │ │ - ldr r9, [pc, #172] @ 74a630 <__cxa_atexit@plt+0x73e68c> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74a634 <__cxa_atexit@plt+0x73e690> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74a638 <__cxa_atexit@plt+0x73e694> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74a63c <__cxa_atexit@plt+0x73e698> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74a640 <__cxa_atexit@plt+0x73e69c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74a644 <__cxa_atexit@plt+0x73e6a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74a648 <__cxa_atexit@plt+0x73e6a4> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74a64c <__cxa_atexit@plt+0x73e6a8> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74a620 <__cxa_atexit@plt+0x73e67c> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 74901c <__cxa_atexit@plt+0x73d078> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, r4, lsl #30 │ │ │ │ - hvceq 62108 @ 0xf29c │ │ │ │ - cmneq r0, r0, asr r6 │ │ │ │ - cmneq r0, r8, lsr r6 │ │ │ │ - cmneq r0, r4, asr #12 │ │ │ │ - cmneq r0, ip, lsr #12 │ │ │ │ - cmpeq pc, r4, lsr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x014f4490 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74a66c <__cxa_atexit@plt+0x73e6c8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - smulbbeq r0, r4, lr │ │ │ │ - smlaltbeq r2, pc, r0, sl @ │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74a6e8 <__cxa_atexit@plt+0x73e744> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74a6f0 <__cxa_atexit@plt+0x73e74c> │ │ │ │ - ldr r2, [pc, #92] @ 74a704 <__cxa_atexit@plt+0x73e760> │ │ │ │ - ldr r1, [pc, #92] @ 74a708 <__cxa_atexit@plt+0x73e764> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 74a70c <__cxa_atexit@plt+0x73e768> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74a6f8 <__cxa_atexit@plt+0x73e754> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - smultteq r0, r8, sp │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - cmpeq pc, r0, lsl sl @ │ │ │ │ - andeq r0, r1, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74a7a8 <__cxa_atexit@plt+0x73e804> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74a7b0 <__cxa_atexit@plt+0x73e80c> │ │ │ │ - ldr lr, [pc, #124] @ 74a7c4 <__cxa_atexit@plt+0x73e820> │ │ │ │ - ldr r1, [pc, #124] @ 74a7c8 <__cxa_atexit@plt+0x73e824> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr ip, [r7, #24] │ │ │ │ - ldr r9, [r7, #28] │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 74a7cc <__cxa_atexit@plt+0x73e828> │ │ │ │ - str r9, [sl, #24] │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #32]! │ │ │ │ - str r1, [sl, #8] │ │ │ │ - add r1, sl, #12 │ │ │ │ - str r3, [sl, #40] @ 0x28 │ │ │ │ - str r8, [sl, #44] @ 0x2c │ │ │ │ - str r2, [sl, #48] @ 0x30 │ │ │ │ - stm r1, {r0, r8, ip} │ │ │ │ - str r3, [sl, #28] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74a7b8 <__cxa_atexit@plt+0x73e814> │ │ │ │ - mov r5, #52 @ 0x34 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74909c <__cxa_atexit@plt+0x73d0f8> │ │ │ │ + ldr r3, [pc, #72] @ 7490ac <__cxa_atexit@plt+0x73d108> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74908c <__cxa_atexit@plt+0x73d0e8> │ │ │ │ + add r7, sl, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + add r7, r8, r9, lsl #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r7] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - cmneq r0, r8, asr #26 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74a804 <__cxa_atexit@plt+0x73e860> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74a80c <__cxa_atexit@plt+0x73e868> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7490b0 <__cxa_atexit@plt+0x73d10c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0, #-196]! @ 0xffffff3c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74a844 <__cxa_atexit@plt+0x73e8a0> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74a84c <__cxa_atexit@plt+0x73e8a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + strdeq r4, [pc, #-60] @ 74907c <__cxa_atexit@plt+0x73d0d8> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + vldr d0, [r3] │ │ │ │ + add r3, r2, r1, lsl #3 │ │ │ │ + vstr d0, [r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749120 <__cxa_atexit@plt+0x73d17c> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #44] @ 749138 <__cxa_atexit@plt+0x73d194> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74913c <__cxa_atexit@plt+0x73d198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0, #-196]! @ 0xffffff3c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74a8a8 <__cxa_atexit@plt+0x73e904> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74a8b4 <__cxa_atexit@plt+0x73e910> │ │ │ │ - ldr r1, [pc, #68] @ 74a8c4 <__cxa_atexit@plt+0x73e920> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - ldr r1, [pc, #44] @ 74a8c8 <__cxa_atexit@plt+0x73e924> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 7aa24c <__cxa_atexit@plt+0x79e2a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + cmneq r0, r8, asr #20 │ │ │ │ + hvceq 62520 @ 0xf438 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749184 <__cxa_atexit@plt+0x73d1e0> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #44] @ 74919c <__cxa_atexit@plt+0x73d1f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #20] @ 7491a0 <__cxa_atexit@plt+0x73d1fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, lsl ip │ │ │ │ - cmneq r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74a950 <__cxa_atexit@plt+0x73e9ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74a95c <__cxa_atexit@plt+0x73e9b8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 74a96c <__cxa_atexit@plt+0x73e9c8> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 74a970 <__cxa_atexit@plt+0x73e9cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ 74a974 <__cxa_atexit@plt+0x73e9d0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ 74a978 <__cxa_atexit@plt+0x73e9d4> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ + cmneq r0, r4, ror #19 │ │ │ │ + cmpeq pc, r8, lsl r3 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7491ec <__cxa_atexit@plt+0x73d248> │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 7491fc <__cxa_atexit@plt+0x73d258> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r5] │ │ │ │ + beq 7491e4 <__cxa_atexit@plt+0x73d240> │ │ │ │ + add r0, r7, #3 │ │ │ │ + vldr d0, [r0] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01600b90 │ │ │ │ - cmneq r0, r4, lsl ip │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ + ldr r7, [pc, #12] @ 749200 <__cxa_atexit@plt+0x73d25c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strheq r4, [pc, #-40] @ 7491e0 <__cxa_atexit@plt+0x73d23c> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74a9ac <__cxa_atexit@plt+0x73ea08> │ │ │ │ - ldr r8, [pc, #28] @ 74a9b4 <__cxa_atexit@plt+0x73ea10> │ │ │ │ - ldr r2, [pc, #28] @ 74a9b8 <__cxa_atexit@plt+0x73ea14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r8, sp @ │ │ │ │ - strdeq r0, [r0, #-168]! @ 0xffffff58 │ │ │ │ - strheq r2, [pc, #-100] @ 74a960 <__cxa_atexit@plt+0x73e9bc> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74aa84 <__cxa_atexit@plt+0x73eae0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74aa8c <__cxa_atexit@plt+0x73eae8> │ │ │ │ - ldr r1, [pc, #172] @ 74aaa0 <__cxa_atexit@plt+0x73eafc> │ │ │ │ - ldr r9, [pc, #172] @ 74aaa4 <__cxa_atexit@plt+0x73eb00> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74aaa8 <__cxa_atexit@plt+0x73eb04> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74aaac <__cxa_atexit@plt+0x73eb08> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74aab0 <__cxa_atexit@plt+0x73eb0c> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74aab4 <__cxa_atexit@plt+0x73eb10> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74aab8 <__cxa_atexit@plt+0x73eb14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74aabc <__cxa_atexit@plt+0x73eb18> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74aac0 <__cxa_atexit@plt+0x73eb1c> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ + bhi 749274 <__cxa_atexit@plt+0x73d2d0> │ │ │ │ + ldr r2, [pc, #92] @ 74928c <__cxa_atexit@plt+0x73d2e8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74aa94 <__cxa_atexit@plt+0x73eaf0> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 749268 <__cxa_atexit@plt+0x73d2c4> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x01600a90 │ │ │ │ - cmpeq pc, r8, lsl #10 │ │ │ │ - ldrdeq r1, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - cmneq r0, r4, asr #3 │ │ │ │ - ldrdeq r1, [r0, #-16]! │ │ │ │ - strheq r1, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - strheq r2, [pc, #-64] @ 74aa88 <__cxa_atexit@plt+0x73eae4> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74aae0 <__cxa_atexit@plt+0x73eb3c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmneq r0, r0, lsl sl │ │ │ │ - smlalbbeq r2, pc, ip, r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74ab64 <__cxa_atexit@plt+0x73ebc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74ab6c <__cxa_atexit@plt+0x73ebc8> │ │ │ │ - ldr lr, [pc, #100] @ 74ab80 <__cxa_atexit@plt+0x73ebdc> │ │ │ │ - ldr r1, [pc, #100] @ 74ab84 <__cxa_atexit@plt+0x73ebe0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [pc, #72] @ 74ab88 <__cxa_atexit@plt+0x73ebe4> │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #24]! │ │ │ │ - str r3, [sl, #32] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74ab74 <__cxa_atexit@plt+0x73ebd0> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - smceq 148 @ 0x94 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74abc0 <__cxa_atexit@plt+0x73ec1c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74abc8 <__cxa_atexit@plt+0x73ec24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [pc, #20] @ 749290 <__cxa_atexit@plt+0x73d2ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, lsr r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74ac00 <__cxa_atexit@plt+0x73ec5c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74ac08 <__cxa_atexit@plt+0x73ec64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0, #-136]! @ 0xffffff78 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74ac64 <__cxa_atexit@plt+0x73ecc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74ac70 <__cxa_atexit@plt+0x73eccc> │ │ │ │ - ldr r1, [pc, #68] @ 74ac80 <__cxa_atexit@plt+0x73ecdc> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - ldr r1, [pc, #44] @ 74ac84 <__cxa_atexit@plt+0x73ece0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 7aa24c <__cxa_atexit@plt+0x79e2a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmpeq pc, ip, lsr #4 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r0, r7, #3 │ │ │ │ + vldr d0, [r0] │ │ │ │ + ldmib r5, {r1, r2, r3} │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl 76eb50 <__cxa_atexit@plt+0x762bac> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, asr r8 │ │ │ │ - smceq 204 @ 0xcc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74ad0c <__cxa_atexit@plt+0x73ed68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74ad18 <__cxa_atexit@plt+0x73ed74> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 74ad28 <__cxa_atexit@plt+0x73ed84> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 74ad2c <__cxa_atexit@plt+0x73ed88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #72] @ 74ad30 <__cxa_atexit@plt+0x73ed8c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #60] @ 74ad34 <__cxa_atexit@plt+0x73ed90> │ │ │ │ - add r5, r3, #8 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r3, {r0, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 749310 <__cxa_atexit@plt+0x73d36c> │ │ │ │ + ldr r3, [pc, #72] @ 749320 <__cxa_atexit@plt+0x73d37c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 749300 <__cxa_atexit@plt+0x73d35c> │ │ │ │ + add r7, sl, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + add r7, r8, r9, lsl #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0, #-116]! @ 0xffffff8c │ │ │ │ - cmneq r0, r8, asr r8 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74ad6c <__cxa_atexit@plt+0x73edc8> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74ad74 <__cxa_atexit@plt+0x73edd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [pc, #12] @ 749324 <__cxa_atexit@plt+0x73d380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smulbbeq r0, ip, r7 │ │ │ │ - smlalbbeq r2, pc, ip, r3 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74add0 <__cxa_atexit@plt+0x73ee2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74addc <__cxa_atexit@plt+0x73ee38> │ │ │ │ - ldr r1, [pc, #64] @ 74adec <__cxa_atexit@plt+0x73ee48> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 74adf0 <__cxa_atexit@plt+0x73ee4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 11375ec <__cxa_atexit@plt+0x112b648> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x014f4198 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + vldr d0, [r3] │ │ │ │ + add r3, r2, r1, lsl #3 │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - smultteq r0, r8, r6 │ │ │ │ - @ instruction: 0x01600d98 │ │ │ │ - cmpeq pc, r0, lsl r3 @ │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 74ae7c <__cxa_atexit@plt+0x73eed8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74ae88 <__cxa_atexit@plt+0x73eee4> │ │ │ │ - ldr lr, [pc, #112] @ 74ae98 <__cxa_atexit@plt+0x73eef4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ 74ae9c <__cxa_atexit@plt+0x73eef8> │ │ │ │ - sub r2, r6, #19 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #76] @ 74aea0 <__cxa_atexit@plt+0x73eefc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #64] @ 74aea4 <__cxa_atexit@plt+0x73ef00> │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749394 <__cxa_atexit@plt+0x73d3f0> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ + vldr d0, [r3, #8] │ │ │ │ + ldr r3, [pc, #44] @ 7493ac <__cxa_atexit@plt+0x73d408> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 7493b0 <__cxa_atexit@plt+0x73d40c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmneq r0, r0, ror #12 │ │ │ │ - smultteq r0, r0, r6 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ + ldrdeq r2, [r0, #-116]! @ 0xffffff8c │ │ │ │ + cmpeq pc, r4, lsl r1 @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74aed8 <__cxa_atexit@plt+0x73ef34> │ │ │ │ - ldr r8, [pc, #28] @ 74aee0 <__cxa_atexit@plt+0x73ef3c> │ │ │ │ - ldr r2, [pc, #28] @ 74aee4 <__cxa_atexit@plt+0x73ef40> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7493f8 <__cxa_atexit@plt+0x73d454> │ │ │ │ + add r3, r8, r9, lsl #3 │ │ │ │ + vldr d0, [r3, #8] │ │ │ │ + ldr r3, [pc, #44] @ 749410 <__cxa_atexit@plt+0x73d46c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r7, #8] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r6 @ │ │ │ │ - smulbteq r0, ip, r5 │ │ │ │ - smlalbbeq r2, pc, r8, r1 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r7, [pc, #20] @ 749414 <__cxa_atexit@plt+0x73d470> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + smceq 624 @ 0x270 │ │ │ │ + strheq r4, [pc, #-4] @ 749418 <__cxa_atexit@plt+0x73d474> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74afb0 <__cxa_atexit@plt+0x73f00c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74afb8 <__cxa_atexit@plt+0x73f014> │ │ │ │ - ldr r1, [pc, #172] @ 74afcc <__cxa_atexit@plt+0x73f028> │ │ │ │ - ldr r9, [pc, #172] @ 74afd0 <__cxa_atexit@plt+0x73f02c> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74afd4 <__cxa_atexit@plt+0x73f030> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74afd8 <__cxa_atexit@plt+0x73f034> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74afdc <__cxa_atexit@plt+0x73f038> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74afe0 <__cxa_atexit@plt+0x73f03c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74afe4 <__cxa_atexit@plt+0x73f040> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74afe8 <__cxa_atexit@plt+0x73f044> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74afec <__cxa_atexit@plt+0x73f048> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74afc0 <__cxa_atexit@plt+0x73f01c> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi 749454 <__cxa_atexit@plt+0x73d4b0> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 749464 <__cxa_atexit@plt+0x73d4c0> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 74944c <__cxa_atexit@plt+0x73d4a8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 749468 <__cxa_atexit@plt+0x73d4c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r0, r4, ror #10 │ │ │ │ - ldrdeq r1, [pc, #-252] @ 74aee4 <__cxa_atexit@plt+0x73ef40> │ │ │ │ - strheq r0, [r0, #-192]! @ 0xffffff40 │ │ │ │ - @ instruction: 0x01600c98 │ │ │ │ - smultbeq r0, r4, ip │ │ │ │ - smulbbeq r0, ip, ip │ │ │ │ - smlalbbeq r1, pc, r4, pc @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74b00c <__cxa_atexit@plt+0x73f068> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - smultteq r0, r4, r4 │ │ │ │ - mrseq r2, (UNDEF: 95) │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74b088 <__cxa_atexit@plt+0x73f0e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74b090 <__cxa_atexit@plt+0x73f0ec> │ │ │ │ - ldr r2, [pc, #92] @ 74b0a4 <__cxa_atexit@plt+0x73f100> │ │ │ │ - ldr r1, [pc, #92] @ 74b0a8 <__cxa_atexit@plt+0x73f104> │ │ │ │ + cmpeq pc, r0, rrx │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7494d8 <__cxa_atexit@plt+0x73d534> │ │ │ │ + ldr r2, [pc, #88] @ 7494f0 <__cxa_atexit@plt+0x73d54c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 74b0ac <__cxa_atexit@plt+0x73f108> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74b098 <__cxa_atexit@plt+0x73f0f4> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7494cc <__cxa_atexit@plt+0x73d528> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - cmneq r0, r8, asr #8 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - cmpeq pc, r0, rrx │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74b13c <__cxa_atexit@plt+0x73f198> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74b144 <__cxa_atexit@plt+0x73f1a0> │ │ │ │ - ldr lr, [pc, #112] @ 74b158 <__cxa_atexit@plt+0x73f1b4> │ │ │ │ - ldr r1, [pc, #112] @ 74b15c <__cxa_atexit@plt+0x73f1b8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 74b160 <__cxa_atexit@plt+0x73f1bc> │ │ │ │ - mov r9, sl │ │ │ │ - str r3, [sl, #32] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #24]! │ │ │ │ - str r8, [sl, #36] @ 0x24 │ │ │ │ - str r2, [sl, #40] @ 0x28 │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 74b14c <__cxa_atexit@plt+0x73f1a8> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - smultbeq r0, r8, r3 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - strheq r1, [pc, #-248] @ 74b074 <__cxa_atexit@plt+0x73f0d0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74b1d8 <__cxa_atexit@plt+0x73f234> │ │ │ │ - ldr lr, [pc, #88] @ 74b1e4 <__cxa_atexit@plt+0x73f240> │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #-16] │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq 74b1cc <__cxa_atexit@plt+0x73f228> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74b1f4 <__cxa_atexit@plt+0x73f250> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7494f4 <__cxa_atexit@plt+0x73d550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, r8, lsr pc @ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 74b2a4 <__cxa_atexit@plt+0x73f300> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 74b2f8 <__cxa_atexit@plt+0x73f354> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 74b340 <__cxa_atexit@plt+0x73f39c> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 74b398 <__cxa_atexit@plt+0x73f3f4> │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - mov lr, fp │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 74b418 <__cxa_atexit@plt+0x73f474> │ │ │ │ - ldr r9, [pc, #536] @ 74b468 <__cxa_atexit@plt+0x73f4c4> │ │ │ │ - sub r1, r2, #31 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr fp, [r7, #5] │ │ │ │ - ldr r1, [pc, #508] @ 74b46c <__cxa_atexit@plt+0x73f4c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #12]! │ │ │ │ - ldr r1, [pc, #500] @ 74b470 <__cxa_atexit@plt+0x73f4cc> │ │ │ │ - str fp, [r6, #24] │ │ │ │ - str r6, [r3, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, lr │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 74b41c <__cxa_atexit@plt+0x73f478> │ │ │ │ - ldr r0, [pc, #404] @ 74b450 <__cxa_atexit@plt+0x73f4ac> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr lr, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - ldr r0, [pc, #388] @ 74b454 <__cxa_atexit@plt+0x73f4b0> │ │ │ │ - add r3, r3, #16 │ │ │ │ - sub r9, r2, #31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - stm r3, {r0, r6, r9} │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, sl, ip} │ │ │ │ - ldr r3, [pc, #356] @ 74b458 <__cxa_atexit@plt+0x73f4b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 74b388 <__cxa_atexit@plt+0x73f3e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 74b410 <__cxa_atexit@plt+0x73f46c> │ │ │ │ - ldr lr, [pc, #308] @ 74b444 <__cxa_atexit@plt+0x73f4a0> │ │ │ │ - ldr r9, [pc, #308] @ 74b448 <__cxa_atexit@plt+0x73f4a4> │ │ │ │ - ldr r1, [pc, #308] @ 74b44c <__cxa_atexit@plt+0x73f4a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r2, #15 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #12]! │ │ │ │ - str r6, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - b 74b38c <__cxa_atexit@plt+0x73f3e8> │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 74b430 <__cxa_atexit@plt+0x73f48c> │ │ │ │ - ldr lr, [pc, #264] @ 74b45c <__cxa_atexit@plt+0x73f4b8> │ │ │ │ - ldr r9, [pc, #264] @ 74b460 <__cxa_atexit@plt+0x73f4bc> │ │ │ │ - sub r1, r2, #27 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - str lr, [r6, #12]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r6, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - stm lr, {r8, sl, ip} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r3, [pc, #220] @ 74b464 <__cxa_atexit@plt+0x73f4c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - str r8, [r6, #-4] │ │ │ │ - mov r6, r2 │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - add r2, r6, #44 @ 0x2c │ │ │ │ - cmp r1, r2 │ │ │ │ - str fp, [sp] │ │ │ │ - bcc 74b438 <__cxa_atexit@plt+0x73f494> │ │ │ │ - ldr r9, [pc, #196] @ 74b474 <__cxa_atexit@plt+0x73f4d0> │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr fp, [r7, #9] │ │ │ │ - str r9, [r6, #12]! │ │ │ │ - ldr r9, [pc, #176] @ 74b478 <__cxa_atexit@plt+0x73f4d4> │ │ │ │ - ldr lr, [pc, #176] @ 74b47c <__cxa_atexit@plt+0x73f4d8> │ │ │ │ - sub r0, r2, #39 @ 0x27 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str fp, [r6, #32] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r6, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldmib r3, {r0, r3} │ │ │ │ - add lr, r6, #16 │ │ │ │ - str r9, [r6, #-8] │ │ │ │ - str r8, [r6, #-4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - mov r6, r2 │ │ │ │ - stm lr, {r0, r3, ip} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r6, #20 │ │ │ │ - b 74b420 <__cxa_atexit@plt+0x73f47c> │ │ │ │ - mov fp, lr │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #32 │ │ │ │ - b 74b420 <__cxa_atexit@plt+0x73f47c> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - b 74b420 <__cxa_atexit@plt+0x73f47c> │ │ │ │ - @ instruction: 0xffffe694 │ │ │ │ - @ instruction: 0xffffe710 │ │ │ │ - cmneq r0, r0, lsl r2 │ │ │ │ - @ instruction: 0xffffedb4 │ │ │ │ - cmneq r0, ip, asr r2 │ │ │ │ - @ instruction: 0xffffe860 │ │ │ │ - @ instruction: 0xfffff790 │ │ │ │ - ldrdeq r0, [r0, #-20]! @ 0xffffffec │ │ │ │ - @ instruction: 0xfffff450 │ │ │ │ - smultteq r0, r0, r2 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0xfffff910 │ │ │ │ - @ instruction: 0xfffff360 │ │ │ │ - @ instruction: 0xffffed5c │ │ │ │ - cmneq r0, r0, ror #2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrdeq r3, [pc, #-248] @ 749404 <__cxa_atexit@plt+0x73d460> │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74b4b0 <__cxa_atexit@plt+0x73f50c> │ │ │ │ - ldr r3, [pc, #32] @ 74b4c0 <__cxa_atexit@plt+0x73f51c> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74956c <__cxa_atexit@plt+0x73d5c8> │ │ │ │ + ldr r3, [pc, #68] @ 74957c <__cxa_atexit@plt+0x73d5d8> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 74b4c4 <__cxa_atexit@plt+0x73f520> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74955c <__cxa_atexit@plt+0x73d5b8> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - smlalbbeq r1, pc, r4, ip @ │ │ │ │ - hvceq 61888 @ 0xf1c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 74b5b0 <__cxa_atexit@plt+0x73f60c> │ │ │ │ - ldr r3, [pc, #272] @ 74b5fc <__cxa_atexit@plt+0x73f658> │ │ │ │ - ldr r2, [pc, #272] @ 74b600 <__cxa_atexit@plt+0x73f65c> │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov sl, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r0, #4]! │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r2, [sl, #-8]! │ │ │ │ - add r2, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r8, [r0, #8] │ │ │ │ - str r9, [r0, #12] │ │ │ │ - bcc 74b5c0 <__cxa_atexit@plt+0x73f61c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [pc, #212] @ 74b604 <__cxa_atexit@plt+0x73f660> │ │ │ │ - ldr fp, [pc, #212] @ 74b608 <__cxa_atexit@plt+0x73f664> │ │ │ │ - sub ip, r2, #30 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - add fp, pc, fp │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - stm lr, {r8, r9, fp} │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r9, [r6, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #176] @ 74b60c <__cxa_atexit@plt+0x73f668> │ │ │ │ - sub ip, r2, #18 │ │ │ │ - sub lr, r2, #7 │ │ │ │ - add r2, r6, #80 @ 0x50 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - cmp r1, r2 │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - bcc 74b5e0 <__cxa_atexit@plt+0x73f63c> │ │ │ │ - ldr sl, [pc, #148] @ 74b614 <__cxa_atexit@plt+0x73f670> │ │ │ │ - ldr r1, [r5, #16]! │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - add r7, r6, #64 @ 0x40 │ │ │ │ - stm r7, {r3, r8, r9} │ │ │ │ - str sl, [r6, #56] @ 0x38 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ - str lr, [r6, #80] @ 0x50 │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #72] @ 74b610 <__cxa_atexit@plt+0x73f66c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 749580 <__cxa_atexit@plt+0x73d5dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffe3f8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xffffdbe0 │ │ │ │ - @ instruction: 0xffffdc1c │ │ │ │ - strheq r0, [r0, #-100]! @ 0xffffff9c │ │ │ │ - smlalbteq r1, pc, ip, sl @ │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - cmpeq pc, r8, lsl #22 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74b678 <__cxa_atexit@plt+0x73f6d4> │ │ │ │ - ldr lr, [pc, #68] @ 74b684 <__cxa_atexit@plt+0x73f6e0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - sub r9, r5, #20 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffb14 │ │ │ │ - strheq r1, [pc, #-160] @ 74b5f0 <__cxa_atexit@plt+0x73f64c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74b70c <__cxa_atexit@plt+0x73f768> │ │ │ │ - ldr r2, [pc, #136] @ 74b734 <__cxa_atexit@plt+0x73f790> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, asr #30 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7495e8 <__cxa_atexit@plt+0x73d644> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 749600 <__cxa_atexit@plt+0x73d65c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 74b718 <__cxa_atexit@plt+0x73f774> │ │ │ │ - ldr r7, [pc, #108] @ 74b73c <__cxa_atexit@plt+0x73f798> │ │ │ │ - ldr r2, [pc, #108] @ 74b740 <__cxa_atexit@plt+0x73f79c> │ │ │ │ - ldr r1, [pc, #108] @ 74b744 <__cxa_atexit@plt+0x73f7a0> │ │ │ │ - sub r0, r3, #31 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - sub r0, r3, #19 │ │ │ │ - stmib r6, {r7, r8, r9} │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 74b738 <__cxa_atexit@plt+0x73f794> │ │ │ │ + ldr r7, [pc, #20] @ 749604 <__cxa_atexit@plt+0x73d660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, ip, ror #27 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, ip, lsl #20 │ │ │ │ - @ instruction: 0xffffe110 │ │ │ │ - @ instruction: 0xffffe140 │ │ │ │ - cmneq r0, r8, lsr r5 │ │ │ │ + cmneq r0, r0 │ │ │ │ + ldrdeq r3, [pc, #-224] @ 74952c <__cxa_atexit@plt+0x73d588> │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74b778 <__cxa_atexit@plt+0x73f7d4> │ │ │ │ - ldr r8, [pc, #28] @ 74b780 <__cxa_atexit@plt+0x73f7dc> │ │ │ │ - ldr r2, [pc, #28] @ 74b784 <__cxa_atexit@plt+0x73f7e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749648 <__cxa_atexit@plt+0x73d6a4> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 749660 <__cxa_atexit@plt+0x73d6bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r8, r0, lsl #28 │ │ │ │ - cmppeq pc, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74b7e0 <__cxa_atexit@plt+0x73f83c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74b7ec <__cxa_atexit@plt+0x73f848> │ │ │ │ - ldr r1, [pc, #68] @ 74b7fc <__cxa_atexit@plt+0x73f858> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - ldr r1, [pc, #44] @ 74b800 <__cxa_atexit@plt+0x73f85c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 7aa3d0 <__cxa_atexit@plt+0x79e42c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 749664 <__cxa_atexit@plt+0x73d6c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbeq pc, [pc, #-204] @ 74b738 <__cxa_atexit@plt+0x73f794> @ │ │ │ │ - cmneq r0, r0, lsl #2 │ │ │ │ - ldrdeq r1, [pc, #-132] @ 74b788 <__cxa_atexit@plt+0x73f7e4> │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74b838 <__cxa_atexit@plt+0x73f894> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74b840 <__cxa_atexit@plt+0x73f89c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 19d2888 <__cxa_atexit@plt+0x19c68e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmneq r0, r0, lsr #31 │ │ │ │ + hvceq 62436 @ 0xf3e4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7496a8 <__cxa_atexit@plt+0x73d704> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 7496b8 <__cxa_atexit@plt+0x73d714> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7496a0 <__cxa_atexit@plt+0x73d6fc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, r0, ror ip @ p-variant is OBSOLETE @ │ │ │ │ - @ instruction: 0x014f1894 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74b8d0 <__cxa_atexit@plt+0x73f92c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74b8dc <__cxa_atexit@plt+0x73f938> │ │ │ │ - ldr r9, [pc, #116] @ 74b8ec <__cxa_atexit@plt+0x73f948> │ │ │ │ - ldr lr, [pc, #116] @ 74b8f0 <__cxa_atexit@plt+0x73f94c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 74b8f4 <__cxa_atexit@plt+0x73f950> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 74b8f8 <__cxa_atexit@plt+0x73f954> │ │ │ │ - sub r5, r6, #9 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 74b8fc <__cxa_atexit@plt+0x73f958> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - stm r9, {r0, r1, r3, lr} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 7496bc <__cxa_atexit@plt+0x73d718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmppeq pc, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - cmneq r0, r8, ror #6 │ │ │ │ - cmneq r0, r4, ror #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74b91c <__cxa_atexit@plt+0x73f978> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldrsbeq pc, [pc, #-180] @ 74b870 <__cxa_atexit@plt+0x73f8cc> @ │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq pc, ip, lsl lr @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74b950 <__cxa_atexit@plt+0x73f9ac> │ │ │ │ - ldr r8, [pc, #28] @ 74b958 <__cxa_atexit@plt+0x73f9b4> │ │ │ │ - ldr r2, [pc, #28] @ 74b95c <__cxa_atexit@plt+0x73f9b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r8, lr, lsr #24 │ │ │ │ - cmppeq pc, r4, asr fp @ p-variant is OBSOLETE @ │ │ │ │ - cmpeq pc, r0, lsl r7 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74ba28 <__cxa_atexit@plt+0x73fa84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74ba30 <__cxa_atexit@plt+0x73fa8c> │ │ │ │ - ldr r1, [pc, #172] @ 74ba44 <__cxa_atexit@plt+0x73faa0> │ │ │ │ - ldr r9, [pc, #172] @ 74ba48 <__cxa_atexit@plt+0x73faa4> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74ba4c <__cxa_atexit@plt+0x73faa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74ba50 <__cxa_atexit@plt+0x73faac> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74ba54 <__cxa_atexit@plt+0x73fab0> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74ba58 <__cxa_atexit@plt+0x73fab4> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74ba5c <__cxa_atexit@plt+0x73fab8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74ba60 <__cxa_atexit@plt+0x73fabc> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74ba64 <__cxa_atexit@plt+0x73fac0> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ + bhi 74972c <__cxa_atexit@plt+0x73d788> │ │ │ │ + ldr r2, [pc, #88] @ 749744 <__cxa_atexit@plt+0x73d7a0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74ba38 <__cxa_atexit@plt+0x73fa94> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 749720 <__cxa_atexit@plt+0x73d77c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmppeq pc, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r4, ror #10 │ │ │ │ - cmneq r0, r8, lsr r2 │ │ │ │ - cmneq r0, r0, lsr #4 │ │ │ │ - cmneq r0, ip, lsr #4 │ │ │ │ - cmneq r0, r4, lsl r2 │ │ │ │ - cmpeq pc, ip, lsl #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74ba84 <__cxa_atexit@plt+0x73fae0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74baa4 <__cxa_atexit@plt+0x73fb00> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmppeq pc, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, ip, lsr r6 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74bb18 <__cxa_atexit@plt+0x73fb74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74bb24 <__cxa_atexit@plt+0x73fb80> │ │ │ │ - ldr r2, [pc, #88] @ 74bb34 <__cxa_atexit@plt+0x73fb90> │ │ │ │ - ldr r1, [pc, #88] @ 74bb38 <__cxa_atexit@plt+0x73fb94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 74bb3c <__cxa_atexit@plt+0x73fb98> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [sl, #12] │ │ │ │ - str r1, [r9, #16]! │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 749748 <__cxa_atexit@plt+0x73d7a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - ldrheq pc, [pc, #-148] @ 74baac <__cxa_atexit@plt+0x73fb08> @ │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - cmpeq pc, r0, asr r5 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 74bbd0 <__cxa_atexit@plt+0x73fc2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74bbdc <__cxa_atexit@plt+0x73fc38> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 74bc00 <__cxa_atexit@plt+0x73fc5c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [r7, #24] │ │ │ │ - ldr ip, [pc, #108] @ 74bc04 <__cxa_atexit@plt+0x73fc60> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str ip, [r2, #4] │ │ │ │ - sub r2, r5, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - bhi 74bbec <__cxa_atexit@plt+0x73fc48> │ │ │ │ - ldr r3, [pc, #80] @ 74bc0c <__cxa_atexit@plt+0x73fc68> │ │ │ │ - sub lr, r5, #28 │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x014f3d94 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eb9c <__cxa_atexit@plt+0x762bf8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7497c4 <__cxa_atexit@plt+0x73d820> │ │ │ │ + ldr r3, [pc, #68] @ 7497d4 <__cxa_atexit@plt+0x73d830> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - mov r8, sl │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 7497b4 <__cxa_atexit@plt+0x73d810> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74bc08 <__cxa_atexit@plt+0x73fc64> │ │ │ │ + ldr r7, [pc, #12] @ 7497d8 <__cxa_atexit@plt+0x73d834> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, r8, lsl r9 @ p-variant is OBSOLETE @ │ │ │ │ - cmneq r0, r8, asr #32 │ │ │ │ - @ instruction: 0x014f149c │ │ │ │ - @ instruction: 0xffffd4c0 │ │ │ │ - smlalbteq r1, pc, r8, r4 @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74bc44 <__cxa_atexit@plt+0x73fca0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74bc4c <__cxa_atexit@plt+0x73fca8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 19d2888 <__cxa_atexit@plt+0x19c68e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, r4, lsl #26 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ - smlalbbeq r1, pc, r8, r4 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74bcdc <__cxa_atexit@plt+0x73fd38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74bce8 <__cxa_atexit@plt+0x73fd44> │ │ │ │ - ldr r9, [pc, #116] @ 74bcf8 <__cxa_atexit@plt+0x73fd54> │ │ │ │ - ldr lr, [pc, #116] @ 74bcfc <__cxa_atexit@plt+0x73fd58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 74bd00 <__cxa_atexit@plt+0x73fd5c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 74bd04 <__cxa_atexit@plt+0x73fd60> │ │ │ │ - sub r5, r6, #9 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 74bd08 <__cxa_atexit@plt+0x73fd64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - stm r9, {r0, r1, r3, lr} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749840 <__cxa_atexit@plt+0x73d89c> │ │ │ │ + ldr r2, [pc, #48] @ 749858 <__cxa_atexit@plt+0x73d8b4> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r7, [pc, #20] @ 74985c <__cxa_atexit@plt+0x73d8b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsheq pc, [pc, #-124] @ 74bc8c <__cxa_atexit@plt+0x73fce8> @ │ │ │ │ - cmppeq pc, ip, asr pc @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r8, asr pc @ p-variant is OBSOLETE @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74bd28 <__cxa_atexit@plt+0x73fd84> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - cmppeq pc, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ + cmneq r0, ip, lsr #27 │ │ │ │ + smlalbbeq r3, pc, r8, ip @ │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74bd5c <__cxa_atexit@plt+0x73fdb8> │ │ │ │ - ldr r8, [pc, #28] @ 74bd64 <__cxa_atexit@plt+0x73fdc0> │ │ │ │ - ldr r2, [pc, #28] @ 74bd68 <__cxa_atexit@plt+0x73fdc4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7498a0 <__cxa_atexit@plt+0x73d8fc> │ │ │ │ + ldr r2, [pc, #48] @ 7498b8 <__cxa_atexit@plt+0x73d914> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r0, lsr r8 │ │ │ │ - cmppeq pc, r8, asr #14 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r4, lsl #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74be34 <__cxa_atexit@plt+0x73fe90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74be3c <__cxa_atexit@plt+0x73fe98> │ │ │ │ - ldr r1, [pc, #172] @ 74be50 <__cxa_atexit@plt+0x73feac> │ │ │ │ - ldr r9, [pc, #172] @ 74be54 <__cxa_atexit@plt+0x73feb0> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74be58 <__cxa_atexit@plt+0x73feb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74be5c <__cxa_atexit@plt+0x73feb8> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74be60 <__cxa_atexit@plt+0x73febc> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74be64 <__cxa_atexit@plt+0x73fec0> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74be68 <__cxa_atexit@plt+0x73fec4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74be6c <__cxa_atexit@plt+0x73fec8> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74be70 <__cxa_atexit@plt+0x73fecc> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74be44 <__cxa_atexit@plt+0x73fea0> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 7498bc <__cxa_atexit@plt+0x73d918> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmppeq pc, r0, ror #13 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r8, asr r1 @ │ │ │ │ - cmppeq pc, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r4, lsl lr @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r0, lsr #28 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - mrseq r1, (UNDEF: 95) │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74be90 <__cxa_atexit@plt+0x73feec> │ │ │ │ - mov r8, r7 │ │ │ │ + cmneq r0, ip, asr #26 │ │ │ │ + cmpeq pc, ip, lsr #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7498fc <__cxa_atexit@plt+0x73d958> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 74990c <__cxa_atexit@plt+0x73d968> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74beb0 <__cxa_atexit@plt+0x73ff0c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmppeq pc, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r0, lsr r2 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74bf24 <__cxa_atexit@plt+0x73ff80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74bf30 <__cxa_atexit@plt+0x73ff8c> │ │ │ │ - ldr r2, [pc, #88] @ 74bf40 <__cxa_atexit@plt+0x73ff9c> │ │ │ │ - ldr r1, [pc, #88] @ 74bf44 <__cxa_atexit@plt+0x73ffa0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 74bf48 <__cxa_atexit@plt+0x73ffa4> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [sl, #12] │ │ │ │ - str r1, [r9, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + beq 7498f4 <__cxa_atexit@plt+0x73d950> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - cmppeq pc, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74bfa4 <__cxa_atexit@plt+0x740000> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74bfb0 <__cxa_atexit@plt+0x74000c> │ │ │ │ - ldr r1, [pc, #68] @ 74bfc0 <__cxa_atexit@plt+0x74001c> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - ldr r1, [pc, #44] @ 74bfc4 <__cxa_atexit@plt+0x740020> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 7aa3d0 <__cxa_atexit@plt+0x79e42c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 749910 <__cxa_atexit@plt+0x73d96c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, r8, lsl r5 @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, ip, lsr r9 @ p-variant is OBSOLETE @ │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrdeq r3, [pc, #-184] @ 749860 <__cxa_atexit@plt+0x73d8bc> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74bff8 <__cxa_atexit@plt+0x740054> │ │ │ │ - ldr r8, [pc, #28] @ 74c000 <__cxa_atexit@plt+0x74005c> │ │ │ │ - ldr r2, [pc, #28] @ 74c004 <__cxa_atexit@plt+0x740060> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 749980 <__cxa_atexit@plt+0x73d9dc> │ │ │ │ + ldr r2, [pc, #88] @ 749998 <__cxa_atexit@plt+0x73d9f4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 749974 <__cxa_atexit@plt+0x73d9d0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r8, r9 @ │ │ │ │ - cmppeq pc, ip, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r8, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74c0d0 <__cxa_atexit@plt+0x74012c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74c0d8 <__cxa_atexit@plt+0x740134> │ │ │ │ - ldr r1, [pc, #172] @ 74c0ec <__cxa_atexit@plt+0x740148> │ │ │ │ - ldr r9, [pc, #172] @ 74c0f0 <__cxa_atexit@plt+0x74014c> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74c0f4 <__cxa_atexit@plt+0x740150> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74c0f8 <__cxa_atexit@plt+0x740154> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74c0fc <__cxa_atexit@plt+0x740158> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74c100 <__cxa_atexit@plt+0x74015c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74c104 <__cxa_atexit@plt+0x740160> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74c108 <__cxa_atexit@plt+0x740164> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74c10c <__cxa_atexit@plt+0x740168> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74c0e0 <__cxa_atexit@plt+0x74013c> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 74999c <__cxa_atexit@plt+0x73d9f8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmppeq pc, r4, asr #8 @ p-variant is OBSOLETE │ │ │ │ - strheq r0, [pc, #-236] @ 74c014 <__cxa_atexit@plt+0x740070> │ │ │ │ - @ instruction: 0x015ffb90 │ │ │ │ - cmppeq pc, r8, ror fp @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r4, lsl #23 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r4, ror #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r0, asr fp @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c12c <__cxa_atexit@plt+0x740188> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 749a14 <__cxa_atexit@plt+0x73da70> │ │ │ │ + ldr r3, [pc, #68] @ 749a24 <__cxa_atexit@plt+0x73da80> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c14c <__cxa_atexit@plt+0x7401a8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmppeq pc, r4, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74c1a8 <__cxa_atexit@plt+0x740204> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74c1b4 <__cxa_atexit@plt+0x740210> │ │ │ │ - ldr r1, [pc, #68] @ 74c1c4 <__cxa_atexit@plt+0x740220> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ - ldr r1, [pc, #44] @ 74c1c8 <__cxa_atexit@plt+0x740224> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 7aa3d0 <__cxa_atexit@plt+0x79e42c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 749a04 <__cxa_atexit@plt+0x73da60> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, r4, lsl r3 @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r8, lsr r7 @ p-variant is OBSOLETE @ │ │ │ │ - cmpeq pc, ip, lsl #30 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74c200 <__cxa_atexit@plt+0x74025c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 74c208 <__cxa_atexit@plt+0x740264> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 19d2888 <__cxa_atexit@plt+0x19c68e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 749a28 <__cxa_atexit@plt+0x73da84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - smlalbteq r0, pc, ip, lr @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74c298 <__cxa_atexit@plt+0x7402f4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74c2a4 <__cxa_atexit@plt+0x740300> │ │ │ │ - ldr r9, [pc, #116] @ 74c2b4 <__cxa_atexit@plt+0x740310> │ │ │ │ - ldr lr, [pc, #116] @ 74c2b8 <__cxa_atexit@plt+0x740314> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 74c2bc <__cxa_atexit@plt+0x740318> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #72] @ 74c2c0 <__cxa_atexit@plt+0x74031c> │ │ │ │ - sub r5, r6, #9 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 74c2c4 <__cxa_atexit@plt+0x740320> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r3, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - stm r9, {r0, r1, r3, lr} │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlalbteq r3, pc, r4, sl @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749a90 <__cxa_atexit@plt+0x73daec> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 749aa8 <__cxa_atexit@plt+0x73db04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 749aac <__cxa_atexit@plt+0x73db08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmppeq pc, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r0, lsr #19 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x015ff99c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c2e4 <__cxa_atexit@plt+0x740340> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - cmppeq pc, ip, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + cmneq r0, r0, asr #24 │ │ │ │ + cmpeq pc, r8, asr #20 │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74c318 <__cxa_atexit@plt+0x740374> │ │ │ │ - ldr r8, [pc, #28] @ 74c320 <__cxa_atexit@plt+0x74037c> │ │ │ │ - ldr r2, [pc, #28] @ 74c324 <__cxa_atexit@plt+0x740380> │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749af0 <__cxa_atexit@plt+0x73db4c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 749b08 <__cxa_atexit@plt+0x73db64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r8, lr, ror r2 │ │ │ │ - cmppeq pc, ip, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r8, asr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74c3f0 <__cxa_atexit@plt+0x74044c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 74c3f8 <__cxa_atexit@plt+0x740454> │ │ │ │ - ldr r1, [pc, #172] @ 74c40c <__cxa_atexit@plt+0x740468> │ │ │ │ - ldr r9, [pc, #172] @ 74c410 <__cxa_atexit@plt+0x74046c> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #168] @ 74c414 <__cxa_atexit@plt+0x740470> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #2 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr sl, [pc, #140] @ 74c418 <__cxa_atexit@plt+0x740474> │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #20]! │ │ │ │ - ldr r9, [pc, #132] @ 74c41c <__cxa_atexit@plt+0x740478> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #15 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr ip, [pc, #116] @ 74c420 <__cxa_atexit@plt+0x74047c> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #112] @ 74c424 <__cxa_atexit@plt+0x740480> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #108] @ 74c428 <__cxa_atexit@plt+0x740484> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 74c42c <__cxa_atexit@plt+0x740488> │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r3, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - mov r6, r3 │ │ │ │ - b 74c400 <__cxa_atexit@plt+0x74045c> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #20] @ 749b0c <__cxa_atexit@plt+0x73db68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmppeq pc, r4, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x014f0b9c │ │ │ │ - cmppeq pc, r0, ror r8 @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r8, asr r8 @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r4, asr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c44c <__cxa_atexit@plt+0x7404a8> │ │ │ │ - mov r8, r7 │ │ │ │ + cmneq r0, r0, ror #23 │ │ │ │ + smlaltteq r3, pc, ip, r9 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 749b50 <__cxa_atexit@plt+0x73dbac> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 749b60 <__cxa_atexit@plt+0x73dbbc> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c46c <__cxa_atexit@plt+0x7404c8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmppeq pc, r4, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - hvceq 61636 @ 0xf0c4 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ + beq 749b48 <__cxa_atexit@plt+0x73dba4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 749b64 <__cxa_atexit@plt+0x73dbc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x014f3994 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74c4e0 <__cxa_atexit@plt+0x74053c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74c4ec <__cxa_atexit@plt+0x740548> │ │ │ │ - ldr r2, [pc, #88] @ 74c4fc <__cxa_atexit@plt+0x740558> │ │ │ │ - ldr r1, [pc, #88] @ 74c500 <__cxa_atexit@plt+0x74055c> │ │ │ │ + bhi 749bd4 <__cxa_atexit@plt+0x73dc30> │ │ │ │ + ldr r2, [pc, #88] @ 749bec <__cxa_atexit@plt+0x73dc48> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r5, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 74c504 <__cxa_atexit@plt+0x740560> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [sl, #12] │ │ │ │ - str r1, [r9, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r8, [sl, #24] │ │ │ │ - str r8, [sl, #8] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 749bc8 <__cxa_atexit@plt+0x73dc24> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - cmpeq pc, ip, ror #31 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - smlaltteq r0, pc, r8, fp @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74c570 <__cxa_atexit@plt+0x7405cc> │ │ │ │ - ldr lr, [pc, #76] @ 74c57c <__cxa_atexit@plt+0x7405d8> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - sub lr, r3, #20 │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq 74c564 <__cxa_atexit@plt+0x7405c0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 74c58c <__cxa_atexit@plt+0x7405e8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 749bf0 <__cxa_atexit@plt+0x73dc4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - hvceq 61620 @ 0xf0b4 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r2, [r3, #16]! │ │ │ │ - and r6, r7, #3 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 74c5fc <__cxa_atexit@plt+0x740658> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 74c64c <__cxa_atexit@plt+0x7406a8> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 74c6e4 <__cxa_atexit@plt+0x740740> │ │ │ │ - cmp r6, #4 │ │ │ │ - bne 74c728 <__cxa_atexit@plt+0x740784> │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74c788 <__cxa_atexit@plt+0x7407e4> │ │ │ │ - ldr r3, [pc, #472] @ 74c7bc <__cxa_atexit@plt+0x740818> │ │ │ │ - ldr lr, [pc, #472] @ 74c7c0 <__cxa_atexit@plt+0x74081c> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - b 74c624 <__cxa_atexit@plt+0x740680> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74c788 <__cxa_atexit@plt+0x7407e4> │ │ │ │ - ldr r3, [pc, #408] @ 74c7ac <__cxa_atexit@plt+0x740808> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr lr, [pc, #400] @ 74c7b0 <__cxa_atexit@plt+0x74080c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #24 │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r0, [sl, #32] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74c794 <__cxa_atexit@plt+0x7407f0> │ │ │ │ - ldr r2, [pc, #352] @ 74c7c4 <__cxa_atexit@plt+0x740820> │ │ │ │ - ldr r1, [pc, #352] @ 74c7c8 <__cxa_atexit@plt+0x740824> │ │ │ │ - sub r0, r6, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, #340] @ 74c7cc <__cxa_atexit@plt+0x740828> │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r1, [sl, #20]! │ │ │ │ - ldr ip, [pc, #328] @ 74c7d0 <__cxa_atexit@plt+0x74082c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r0, r6, #15 │ │ │ │ - sub r2, r6, #37 @ 0x25 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r5, [pc, #312] @ 74c7d4 <__cxa_atexit@plt+0x740830> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #308] @ 74c7d8 <__cxa_atexit@plt+0x740834> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #304] @ 74c7dc <__cxa_atexit@plt+0x740838> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [sl, #-12] │ │ │ │ - str r9, [sl, #-8] │ │ │ │ - str lr, [sl, #-16] │ │ │ │ - ldr r1, [pc, #284] @ 74c7e0 <__cxa_atexit@plt+0x74083c> │ │ │ │ - str r5, [sl, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #-4] │ │ │ │ - str sl, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - str ip, [sl, #20] │ │ │ │ - str r0, [sl, #24] │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - add r6, sl, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74c7a0 <__cxa_atexit@plt+0x7407fc> │ │ │ │ - ldr r3, [pc, #236] @ 74c7e4 <__cxa_atexit@plt+0x740840> │ │ │ │ - ldr r1, [pc, #236] @ 74c7e8 <__cxa_atexit@plt+0x740844> │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #20]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - str r8, [sl, #28] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - add r6, sl, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74c794 <__cxa_atexit@plt+0x7407f0> │ │ │ │ - ldr r3, [pc, #120] @ 74c7b4 <__cxa_atexit@plt+0x740810> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr lr, [r7, #5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr ip, [pc, #92] @ 74c7b8 <__cxa_atexit@plt+0x740814> │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #24 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r9, #28]! │ │ │ │ - str r8, [sl, #36] @ 0x24 │ │ │ │ - str r0, [sl, #40] @ 0x28 │ │ │ │ - str r3, [sl, #8] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - str r8, [sl, #16] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff16c │ │ │ │ - @ instruction: 0xfffff48c │ │ │ │ - @ instruction: 0xfffff404 │ │ │ │ - @ instruction: 0xfffff758 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0xfffff0dc │ │ │ │ - smlaltbeq r0, pc, ip, r8 @ │ │ │ │ - cmppeq pc, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r8, ror #10 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r4, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, ip, asr r5 @ p-variant is OBSOLETE @ │ │ │ │ - cmpeq pc, r4, asr r8 @ │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - @ instruction: 0xfffff904 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c808 <__cxa_atexit@plt+0x740864> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, ip, lsl #18 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74c828 <__cxa_atexit@plt+0x740884> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmpeq pc, r8, asr #25 │ │ │ │ - cmpeq pc, r8, lsl #18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74c908 <__cxa_atexit@plt+0x740964> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 74c910 <__cxa_atexit@plt+0x74096c> │ │ │ │ - ldr r7, [pc, #256] @ 74c960 <__cxa_atexit@plt+0x7409bc> │ │ │ │ - ldr r3, [pc, #256] @ 74c964 <__cxa_atexit@plt+0x7409c0> │ │ │ │ - mov r1, r6 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 749c6c <__cxa_atexit@plt+0x73dcc8> │ │ │ │ + ldr r3, [pc, #68] @ 749c7c <__cxa_atexit@plt+0x73dcd8> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - add r3, r1, #48 @ 0x30 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r8, r9, sl} │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - bcc 74c92c <__cxa_atexit@plt+0x740988> │ │ │ │ - str r2, [sp] │ │ │ │ - ldr r7, [pc, #208] @ 74c968 <__cxa_atexit@plt+0x7409c4> │ │ │ │ - ldr r2, [pc, #208] @ 74c96c <__cxa_atexit@plt+0x7409c8> │ │ │ │ - ldr ip, [pc, #208] @ 74c970 <__cxa_atexit@plt+0x7409cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r3, #30 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add r7, r6, #32 │ │ │ │ - str lr, [r6, #52] @ 0x34 │ │ │ │ - sub lr, r3, #18 │ │ │ │ - stm r7, {r2, r8, r9, ip, lr} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r3, r6, #76 @ 0x4c │ │ │ │ - cmp r0, r3 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - bcc 74c94c <__cxa_atexit@plt+0x7409a8> │ │ │ │ - ldr r2, [pc, #156] @ 74c97c <__cxa_atexit@plt+0x7409d8> │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 749c5c <__cxa_atexit@plt+0x73dcb8> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ - str sl, [r6, #60] @ 0x3c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - str r1, [r6, #72] @ 0x48 │ │ │ │ - sub r7, r3, #19 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 74c918 <__cxa_atexit@plt+0x740974> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #88] @ 74c978 <__cxa_atexit@plt+0x7409d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 74c974 <__cxa_atexit@plt+0x7409d0> │ │ │ │ + ldr r7, [pc, #12] @ 749c80 <__cxa_atexit@plt+0x73dcdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - @ instruction: 0xffffee24 │ │ │ │ - @ instruction: 0xffffc878 │ │ │ │ - @ instruction: 0xffffc8bc │ │ │ │ - cmppeq pc, r0, ror r3 @ p-variant is OBSOLETE @ │ │ │ │ - cmpeq pc, r0, ror #14 │ │ │ │ - cmpeq pc, r4, lsr r8 @ │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - hvceq 61556 @ 0xf074 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74c9d8 <__cxa_atexit@plt+0x740a34> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #56] @ 74c9e4 <__cxa_atexit@plt+0x740a40> │ │ │ │ - ldr r8, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + hvceq 62348 @ 0xf38c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - @ instruction: 0x014f079c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 74ca68 <__cxa_atexit@plt+0x740ac4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 74ca60 <__cxa_atexit@plt+0x740abc> │ │ │ │ - ldr r2, [pc, #84] @ 74ca70 <__cxa_atexit@plt+0x740acc> │ │ │ │ - ldr lr, [pc, #84] @ 74ca74 <__cxa_atexit@plt+0x740ad0> │ │ │ │ - ldr r1, [pc, #84] @ 74ca78 <__cxa_atexit@plt+0x740ad4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #68] @ 74ca7c <__cxa_atexit@plt+0x740ad8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r5, [pc, #48] @ 74ca80 <__cxa_atexit@plt+0x740adc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, lr │ │ │ │ - b 1484f84 <__cxa_atexit@plt+0x1478fe0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - hvceq 61564 @ 0xf07c │ │ │ │ - cmpeq pc, r0, asr r7 @ │ │ │ │ - cmpeq pc, r4, lsl #21 │ │ │ │ - ldrheq lr, [pc, #-244] @ 74c990 <__cxa_atexit@plt+0x7409ec> │ │ │ │ - cmpeq pc, r8, ror #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74cb10 <__cxa_atexit@plt+0x740b6c> │ │ │ │ - ldr r1, [pc, #116] @ 74cb1c <__cxa_atexit@plt+0x740b78> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r2, {r1, r3, r9} │ │ │ │ - beq 74caf8 <__cxa_atexit@plt+0x740b54> │ │ │ │ - ldr r1, [pc, #96] @ 74cb20 <__cxa_atexit@plt+0x740b7c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - beq 74cb04 <__cxa_atexit@plt+0x740b60> │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r1, [pc, #64] @ 74cb24 <__cxa_atexit@plt+0x740b80> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - mov r7, r9 │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749ce8 <__cxa_atexit@plt+0x73dd44> │ │ │ │ + ldr r2, [pc, #48] @ 749d00 <__cxa_atexit@plt+0x73dd5c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 749d04 <__cxa_atexit@plt+0x73dd60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq pc, ip, asr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 74cb78 <__cxa_atexit@plt+0x740bd4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 74cb70 <__cxa_atexit@plt+0x740bcc> │ │ │ │ - ldr r2, [pc, #36] @ 74cb7c <__cxa_atexit@plt+0x740bd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq lr, [pc, #-156] @ 74cae8 <__cxa_atexit@plt+0x740b44> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 74cba8 <__cxa_atexit@plt+0x740c04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - cmpeq pc, r4, lsr #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + cmneq r0, ip, ror #19 │ │ │ │ + cmpeq pc, r0, lsl #16 │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74cbf0 <__cxa_atexit@plt+0x740c4c> │ │ │ │ - ldr r7, [pc, #52] @ 74cc00 <__cxa_atexit@plt+0x740c5c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq 74cbe4 <__cxa_atexit@plt+0x740c40> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74cc10 <__cxa_atexit@plt+0x740c6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749d48 <__cxa_atexit@plt+0x73dda4> │ │ │ │ + ldr r2, [pc, #48] @ 749d60 <__cxa_atexit@plt+0x73ddbc> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74cc04 <__cxa_atexit@plt+0x740c60> │ │ │ │ + ldr r7, [pc, #20] @ 749d64 <__cxa_atexit@plt+0x73ddc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smlaltteq r0, pc, r0, r5 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - and r1, r3, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 74cc74 <__cxa_atexit@plt+0x740cd0> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 74ccd8 <__cxa_atexit@plt+0x740d34> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 74cd1c <__cxa_atexit@plt+0x740d78> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 74cd7c <__cxa_atexit@plt+0x740dd8> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #452] @ 74ce20 <__cxa_atexit@plt+0x740e7c> │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ + cmneq r0, ip, lsl #19 │ │ │ │ + smlaltbeq r3, pc, r4, r7 @ │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 749da4 <__cxa_atexit@plt+0x73de00> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 749db4 <__cxa_atexit@plt+0x73de10> │ │ │ │ tst r7, #3 │ │ │ │ - beq 74cde0 <__cxa_atexit@plt+0x740e3c> │ │ │ │ - b 74ce30 <__cxa_atexit@plt+0x740e8c> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r0, [pc, #396] @ 74ce10 <__cxa_atexit@plt+0x740e6c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 74cdd4 <__cxa_atexit@plt+0x740e30> │ │ │ │ - cmp r0, #2 │ │ │ │ - ldreq r3, [r7, #6] │ │ │ │ - cmpeq r1, r3 │ │ │ │ - bne 74cdc0 <__cxa_atexit@plt+0x740e1c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 74cdc0 <__cxa_atexit@plt+0x740e1c> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74d1b0 <__cxa_atexit@plt+0x74120c> │ │ │ │ - ldr r3, [pc, #292] @ 74ce04 <__cxa_atexit@plt+0x740e60> │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 74cd10 <__cxa_atexit@plt+0x740d6c> │ │ │ │ - ldr r2, [pc, #276] @ 74ce08 <__cxa_atexit@plt+0x740e64> │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #268] @ 74ce0c <__cxa_atexit@plt+0x740e68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 749d9c <__cxa_atexit@plt+0x73ddf8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #248] @ 74ce1c <__cxa_atexit@plt+0x740e78> │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [pc, #12] @ 749db8 <__cxa_atexit@plt+0x73de14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq pc, r0, asr r7 @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 749e28 <__cxa_atexit@plt+0x73de84> │ │ │ │ + ldr r2, [pc, #88] @ 749e40 <__cxa_atexit@plt+0x73de9c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 74cde0 <__cxa_atexit@plt+0x740e3c> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 74cdc0 <__cxa_atexit@plt+0x740e1c> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 74cdc0 <__cxa_atexit@plt+0x740e1c> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74cfd4 <__cxa_atexit@plt+0x741030> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r1, [r3, #9] │ │ │ │ - ldr r0, [pc, #136] @ 74ce14 <__cxa_atexit@plt+0x740e70> │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 74cdd4 <__cxa_atexit@plt+0x740e30> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - ldreq r3, [r7, #9] │ │ │ │ - cmpeq r1, r3 │ │ │ │ - beq 74cde8 <__cxa_atexit@plt+0x740e44> │ │ │ │ - ldr r7, [pc, #92] @ 74ce24 <__cxa_atexit@plt+0x740e80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 749e1c <__cxa_atexit@plt+0x73de78> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 749e44 <__cxa_atexit@plt+0x73dea0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 74ce18 <__cxa_atexit@plt+0x740e74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq pc, r8, ror #15 │ │ │ │ - cmpeq pc, r0, lsl #17 │ │ │ │ - @ instruction: 0x000004b8 │ │ │ │ - andeq r0, r0, r4, asr #6 │ │ │ │ - cmpeq pc, r4, asr #14 │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - ldrheq lr, [pc, #-120] @ 74cdb4 <__cxa_atexit@plt+0x740e10> │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlalbteq r3, pc, r8, r6 @ │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 74ce90 <__cxa_atexit@plt+0x740eec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74cea4 <__cxa_atexit@plt+0x740f00> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 74ce90 <__cxa_atexit@plt+0x740eec> │ │ │ │ - ldr r2, [pc, #72] @ 74ceb4 <__cxa_atexit@plt+0x740f10> │ │ │ │ - ldr r1, [pc, #72] @ 74ceb8 <__cxa_atexit@plt+0x740f14> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r7, [pc, #36] @ 74cebc <__cxa_atexit@plt+0x740f18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq pc, ip, asr sl @ │ │ │ │ - cmpeq pc, r8, ror #13 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 749ebc <__cxa_atexit@plt+0x73df18> │ │ │ │ + ldr r3, [pc, #68] @ 749ecc <__cxa_atexit@plt+0x73df28> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 749eac <__cxa_atexit@plt+0x73df08> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 749ed0 <__cxa_atexit@plt+0x73df2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, lsr r6 @ │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74cf08 <__cxa_atexit@plt+0x740f64> │ │ │ │ - ldr r2, [pc, #48] @ 74cf14 <__cxa_atexit@plt+0x740f70> │ │ │ │ - ldr r1, [pc, #48] @ 74cf18 <__cxa_atexit@plt+0x740f74> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749f38 <__cxa_atexit@plt+0x73df94> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 749f50 <__cxa_atexit@plt+0x73dfac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 749f54 <__cxa_atexit@plt+0x73dfb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, r4, ror #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + strheq r1, [r0, #-204]! @ 0xffffff34 │ │ │ │ + smlalbteq r3, pc, r0, r5 @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74cf5c <__cxa_atexit@plt+0x740fb8> │ │ │ │ - ldr r2, [pc, #40] @ 74cf68 <__cxa_atexit@plt+0x740fc4> │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 7b1848 <__cxa_atexit@plt+0x7a58a4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 749f98 <__cxa_atexit@plt+0x73dff4> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 749fb0 <__cxa_atexit@plt+0x73e00c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 749fb4 <__cxa_atexit@plt+0x73e010> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74cfbc <__cxa_atexit@plt+0x741018> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 74cfbc <__cxa_atexit@plt+0x741018> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74cfd4 <__cxa_atexit@plt+0x741030> │ │ │ │ - ldr r7, [pc, #12] @ 74cfd0 <__cxa_atexit@plt+0x74102c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [pc, #-92] @ 74cf7c <__cxa_atexit@plt+0x740fd8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 74cffc <__cxa_atexit@plt+0x741058> │ │ │ │ - ldr r7, [pc, #156] @ 74d08c <__cxa_atexit@plt+0x7410e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + cmneq r0, ip, asr ip │ │ │ │ + cmpeq pc, r4, ror #10 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 749ff8 <__cxa_atexit@plt+0x73e054> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 74a008 <__cxa_atexit@plt+0x73e064> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 749ff0 <__cxa_atexit@plt+0x73e04c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - lsl r3, r7, #2 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [pc, #100] @ 74d080 <__cxa_atexit@plt+0x7410dc> │ │ │ │ - ldr r9, [r3, r2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr sl, [r1, r7, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - sub r7, r3, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74d06c <__cxa_atexit@plt+0x7410c8> │ │ │ │ - ldr r7, [pc, #60] @ 74d084 <__cxa_atexit@plt+0x7410e0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq 74d060 <__cxa_atexit@plt+0x7410bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74cc10 <__cxa_atexit@plt+0x740c6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74d088 <__cxa_atexit@plt+0x7410e4> │ │ │ │ + ldr r7, [pc, #12] @ 74a00c <__cxa_atexit@plt+0x73e068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - cmpeq pc, r0, ror #2 │ │ │ │ - ldrsheq lr, [pc, #-64] @ 74d054 <__cxa_atexit@plt+0x7410b0> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74d0bc <__cxa_atexit@plt+0x741118> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 74cfd4 <__cxa_atexit@plt+0x741030> │ │ │ │ - ldr r7, [pc, #12] @ 74d0d0 <__cxa_atexit@plt+0x74112c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq pc, ip, lsl #10 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74a07c <__cxa_atexit@plt+0x73e0d8> │ │ │ │ + ldr r2, [pc, #88] @ 74a094 <__cxa_atexit@plt+0x73e0f0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 74a070 <__cxa_atexit@plt+0x73e0cc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [pc, #-76] @ 74d08c <__cxa_atexit@plt+0x7410e8> │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74d124 <__cxa_atexit@plt+0x741180> │ │ │ │ - ldr r3, [r7, #9] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 74d124 <__cxa_atexit@plt+0x741180> │ │ │ │ - ldr r3, [pc, #48] @ 74d138 <__cxa_atexit@plt+0x741194> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #16] @ 74d13c <__cxa_atexit@plt+0x741198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, lsr #8 │ │ │ │ - cmpeq pc, r4, asr r4 @ │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r7, [pc, #20] @ 74a098 <__cxa_atexit@plt+0x73e0f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlalbbeq r3, pc, r4, r4 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74d198 <__cxa_atexit@plt+0x7411f4> │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 74d198 <__cxa_atexit@plt+0x7411f4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 74d198 <__cxa_atexit@plt+0x7411f4> │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74d1b0 <__cxa_atexit@plt+0x74120c> │ │ │ │ - ldr r7, [pc, #12] @ 74d1ac <__cxa_atexit@plt+0x741208> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r0, ror #7 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 74d1d8 <__cxa_atexit@plt+0x741234> │ │ │ │ - ldr r7, [pc, #156] @ 74d268 <__cxa_atexit@plt+0x7412c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, r7, #2 │ │ │ │ - lsl r3, r7, #2 │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [pc, #100] @ 74d25c <__cxa_atexit@plt+0x7412b8> │ │ │ │ - ldr r9, [r3, r1] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr sl, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - sub r7, r3, #24 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74d248 <__cxa_atexit@plt+0x7412a4> │ │ │ │ - ldr r7, [pc, #60] @ 74d260 <__cxa_atexit@plt+0x7412bc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq 74d23c <__cxa_atexit@plt+0x741298> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74cc10 <__cxa_atexit@plt+0x740c6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74a114 <__cxa_atexit@plt+0x73e170> │ │ │ │ + ldr r3, [pc, #68] @ 74a124 <__cxa_atexit@plt+0x73e180> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74a104 <__cxa_atexit@plt+0x73e160> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74d264 <__cxa_atexit@plt+0x7412c0> │ │ │ │ + ldr r7, [pc, #12] @ 74a128 <__cxa_atexit@plt+0x73e184> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - smlalbbeq pc, lr, r4, pc @ │ │ │ │ - cmpeq pc, r4, lsl r3 @ │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strdeq r3, [pc, #-52] @ 74a0fc <__cxa_atexit@plt+0x73e158> │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74d298 <__cxa_atexit@plt+0x7412f4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 74d1b0 <__cxa_atexit@plt+0x74120c> │ │ │ │ - ldr r7, [pc, #12] @ 74d2ac <__cxa_atexit@plt+0x741308> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, ror #5 │ │ │ │ + andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 74d2e4 <__cxa_atexit@plt+0x741340> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74a190 <__cxa_atexit@plt+0x73e1ec> │ │ │ │ + ldr r2, [pc, #48] @ 74a1a8 <__cxa_atexit@plt+0x73e204> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 74d2e8 <__cxa_atexit@plt+0x741344> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsl r2 @ │ │ │ │ - ldrheq lr, [pc, #-32] @ 74d2d0 <__cxa_atexit@plt+0x74132c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r7, [pc, #20] @ 74a1ac <__cxa_atexit@plt+0x73e208> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, ror #20 │ │ │ │ + hvceq 62264 @ 0xf338 │ │ │ │ + andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74d330 <__cxa_atexit@plt+0x74138c> │ │ │ │ - ldr r7, [pc, #52] @ 74d340 <__cxa_atexit@plt+0x74139c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq 74d324 <__cxa_atexit@plt+0x741380> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74cc10 <__cxa_atexit@plt+0x740c6c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74a1f0 <__cxa_atexit@plt+0x73e24c> │ │ │ │ + ldr r2, [pc, #48] @ 74a208 <__cxa_atexit@plt+0x73e264> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74d344 <__cxa_atexit@plt+0x7413a0> │ │ │ │ + ldr r7, [pc, #20] @ 74a20c <__cxa_atexit@plt+0x73e268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - smlaltbeq pc, lr, r0, lr @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmneq r0, r8, lsl #20 │ │ │ │ + cmpeq pc, ip, lsl r3 @ │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74d39c <__cxa_atexit@plt+0x7413f8> │ │ │ │ - ldr r7, [pc, #80] @ 74d3bc <__cxa_atexit@plt+0x741418> │ │ │ │ - ldr r2, [pc, #80] @ 74d3c0 <__cxa_atexit@plt+0x74141c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 74d390 <__cxa_atexit@plt+0x7413ec> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 74a24c <__cxa_atexit@plt+0x73e2a8> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 74a25c <__cxa_atexit@plt+0x73e2b8> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 74a244 <__cxa_atexit@plt+0x73e2a0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 74d3c4 <__cxa_atexit@plt+0x741420> │ │ │ │ - ldr r5, [pc, #32] @ 74d3c8 <__cxa_atexit@plt+0x741424> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 74a260 <__cxa_atexit@plt+0x73e2bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff6e50 │ │ │ │ - cmpeq pc, r0, asr #2 │ │ │ │ - cmppeq lr, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, ip, lsl #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + smlalbteq r3, pc, r8, r2 @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74d440 <__cxa_atexit@plt+0x74149c> │ │ │ │ - ldr r2, [pc, #92] @ 74d448 <__cxa_atexit@plt+0x7414a4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7, r9} │ │ │ │ - beq 74d420 <__cxa_atexit@plt+0x74147c> │ │ │ │ - ldr r2, [pc, #72] @ 74d44c <__cxa_atexit@plt+0x7414a8> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 74a2d0 <__cxa_atexit@plt+0x73e32c> │ │ │ │ + ldr r2, [pc, #88] @ 74a2e8 <__cxa_atexit@plt+0x73e344> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - beq 74d430 <__cxa_atexit@plt+0x74148c> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r5] │ │ │ │ + beq 74a2c4 <__cxa_atexit@plt+0x73e320> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74a2ec <__cxa_atexit@plt+0x73e348> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq pc, r0, asr #4 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 74d494 <__cxa_atexit@plt+0x7414f0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74a364 <__cxa_atexit@plt+0x73e3c0> │ │ │ │ + ldr r3, [pc, #68] @ 74a374 <__cxa_atexit@plt+0x73e3d0> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq 74d48c <__cxa_atexit@plt+0x7414e8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74a354 <__cxa_atexit@plt+0x73e3b0> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 74a378 <__cxa_atexit@plt+0x73e3d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strheq r3, [pc, #-20] @ 74a36c <__cxa_atexit@plt+0x73e3c8> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #24 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 74d550 <__cxa_atexit@plt+0x7415ac> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 74d558 <__cxa_atexit@plt+0x7415b4> │ │ │ │ - ldr r3, [pc, #176] @ 74d598 <__cxa_atexit@plt+0x7415f4> │ │ │ │ - ldr r2, [pc, #176] @ 74d59c <__cxa_atexit@plt+0x7415f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - str sl, [r7, #8] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r3, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74d570 <__cxa_atexit@plt+0x7415cc> │ │ │ │ - ldr r3, [pc, #136] @ 74d5a0 <__cxa_atexit@plt+0x7415fc> │ │ │ │ - ldr r2, [pc, #136] @ 74d5a4 <__cxa_atexit@plt+0x741600> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bcc 74a3e0 <__cxa_atexit@plt+0x73e43c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 74a3f8 <__cxa_atexit@plt+0x73e454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - beq 74d540 <__cxa_atexit@plt+0x74159c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 7441c8 <__cxa_atexit@plt+0x738224> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - b 74d560 <__cxa_atexit@plt+0x7415bc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #72] @ 74d5b0 <__cxa_atexit@plt+0x74160c> │ │ │ │ + ldr r7, [pc, #20] @ 74a3fc <__cxa_atexit@plt+0x73e458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 74d5a8 <__cxa_atexit@plt+0x741604> │ │ │ │ - ldr r5, [pc, #48] @ 74d5ac <__cxa_atexit@plt+0x741608> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + cmneq r0, r8, lsl r8 │ │ │ │ + cmpeq pc, r8, lsr r1 @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74a440 <__cxa_atexit@plt+0x73e49c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 74a458 <__cxa_atexit@plt+0x73e4b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74a45c <__cxa_atexit@plt+0x73e4b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r2, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xffff6ca4 │ │ │ │ - @ instruction: 0x015fdf94 │ │ │ │ - cmppeq lr, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ - cmpeq pc, r4, lsr pc @ │ │ │ │ - hvceq 61384 @ 0xefc8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 74d5cc <__cxa_atexit@plt+0x741628> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74d604 <__cxa_atexit@plt+0x741660> │ │ │ │ - ldr r2, [pc, #124] @ 74d664 <__cxa_atexit@plt+0x7416c0> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + strheq r1, [r0, #-120]! @ 0xffffff88 │ │ │ │ + ldrdeq r3, [pc, #-12] @ 74a458 <__cxa_atexit@plt+0x73e4b4> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74a4a0 <__cxa_atexit@plt+0x73e4fc> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 74a4b0 <__cxa_atexit@plt+0x73e50c> │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 74d644 <__cxa_atexit@plt+0x7416a0> │ │ │ │ - b 74d670 <__cxa_atexit@plt+0x7416cc> │ │ │ │ - ldr r2, [pc, #76] @ 74d658 <__cxa_atexit@plt+0x7416b4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 74d64c <__cxa_atexit@plt+0x7416a8> │ │ │ │ - ldr r3, [pc, #52] @ 74d65c <__cxa_atexit@plt+0x7416b8> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #44] @ 74d660 <__cxa_atexit@plt+0x7416bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 74a498 <__cxa_atexit@plt+0x73e4f4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 74a4b4 <__cxa_atexit@plt+0x73e510> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r5 │ │ │ │ - cmpeq pc, r4, asr pc @ │ │ │ │ - cmpeq pc, ip, lsr #29 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 74d6fc <__cxa_atexit@plt+0x741758> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 74d6e8 <__cxa_atexit@plt+0x741744> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #164] @ 74d748 <__cxa_atexit@plt+0x7417a4> │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 74d720 <__cxa_atexit@plt+0x74177c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 74d6e8 <__cxa_atexit@plt+0x741744> │ │ │ │ - ldr r2, [pc, #132] @ 74d74c <__cxa_atexit@plt+0x7417a8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smlalbbeq r3, pc, r4, r0 @ │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74a524 <__cxa_atexit@plt+0x73e580> │ │ │ │ + ldr r2, [pc, #88] @ 74a53c <__cxa_atexit@plt+0x73e598> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 74d734 <__cxa_atexit@plt+0x741790> │ │ │ │ - mov r7, r3 │ │ │ │ - b 74d7b8 <__cxa_atexit@plt+0x741814> │ │ │ │ - ldr r7, [pc, #80] @ 74d740 <__cxa_atexit@plt+0x74179c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #9] │ │ │ │ - ldr r1, [pc, #56] @ 74d744 <__cxa_atexit@plt+0x7417a0> │ │ │ │ tst r7, #3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - beq 74d72c <__cxa_atexit@plt+0x741788> │ │ │ │ - b 74d998 <__cxa_atexit@plt+0x7419f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 74a518 <__cxa_atexit@plt+0x73e574> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 74a540 <__cxa_atexit@plt+0x73e59c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015fde90 │ │ │ │ - andeq r0, r0, r0, lsl #5 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + strdeq r2, [pc, #-252] @ 74a44c <__cxa_atexit@plt+0x73e4a8> │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74d78c <__cxa_atexit@plt+0x7417e8> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 74d7a8 <__cxa_atexit@plt+0x741804> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 74d7a0 <__cxa_atexit@plt+0x7417fc> │ │ │ │ - b 74d7b8 <__cxa_atexit@plt+0x741814> │ │ │ │ - ldr r7, [pc, #24] @ 74d7ac <__cxa_atexit@plt+0x741808> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74a5bc <__cxa_atexit@plt+0x73e618> │ │ │ │ + ldr r3, [pc, #68] @ 74a5cc <__cxa_atexit@plt+0x73e628> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 74a5ac <__cxa_atexit@plt+0x73e608> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, ip, ror #27 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 74d828 <__cxa_atexit@plt+0x741884> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74d83c <__cxa_atexit@plt+0x741898> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 74d828 <__cxa_atexit@plt+0x741884> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 74d828 <__cxa_atexit@plt+0x741884> │ │ │ │ - ldr r1, [pc, #64] @ 74d84c <__cxa_atexit@plt+0x7418a8> │ │ │ │ - ldr r0, [pc, #64] @ 74d850 <__cxa_atexit@plt+0x7418ac> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r6, {r0, r2} │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r7, [pc, #36] @ 74d854 <__cxa_atexit@plt+0x7418b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq lr, [pc, #-12] @ 74d84c <__cxa_atexit@plt+0x7418a8> │ │ │ │ - cmpeq pc, r0, asr sp @ │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + ldr r7, [pc, #12] @ 74a5d0 <__cxa_atexit@plt+0x73e62c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq pc, ip, ror #30 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74d8a0 <__cxa_atexit@plt+0x7418fc> │ │ │ │ - ldr r2, [pc, #48] @ 74d8ac <__cxa_atexit@plt+0x741908> │ │ │ │ - ldr r1, [pc, #48] @ 74d8b0 <__cxa_atexit@plt+0x74190c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74a638 <__cxa_atexit@plt+0x73e694> │ │ │ │ + ldr r2, [pc, #48] @ 74a650 <__cxa_atexit@plt+0x73e6ac> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74a654 <__cxa_atexit@plt+0x73e6b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, ip, asr #32 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, asr #11 │ │ │ │ + strdeq r2, [pc, #-224] @ 74a57c <__cxa_atexit@plt+0x73e5d8> │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74d900 <__cxa_atexit@plt+0x74195c> │ │ │ │ - ldr r2, [pc, #52] @ 74d90c <__cxa_atexit@plt+0x741968> │ │ │ │ - ldr r1, [pc, #52] @ 74d910 <__cxa_atexit@plt+0x74196c> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7b1848 <__cxa_atexit@plt+0x7a58a4> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74a698 <__cxa_atexit@plt+0x73e6f4> │ │ │ │ + ldr r2, [pc, #48] @ 74a6b0 <__cxa_atexit@plt+0x73e70c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74a6b4 <__cxa_atexit@plt+0x73e710> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74d950 <__cxa_atexit@plt+0x7419ac> │ │ │ │ - ldr r3, [pc, #60] @ 74d96c <__cxa_atexit@plt+0x7419c8> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74d964 <__cxa_atexit@plt+0x7419c0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74d5cc <__cxa_atexit@plt+0x741628> │ │ │ │ - ldr r7, [pc, #24] @ 74d970 <__cxa_atexit@plt+0x7419cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq r0, r4, ror #10 │ │ │ │ + @ instruction: 0x014f2e94 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74a6fc <__cxa_atexit@plt+0x73e758> │ │ │ │ + ldr r7, [pc, #52] @ 74a70c <__cxa_atexit@plt+0x73e768> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 74a6f0 <__cxa_atexit@plt+0x73e74c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 74a71c <__cxa_atexit@plt+0x73e778> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq pc, r8, lsr #24 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 74d5cc <__cxa_atexit@plt+0x741628> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r7, [pc, #12] @ 74a710 <__cxa_atexit@plt+0x73e76c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r8, lsr lr @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74da14 <__cxa_atexit@plt+0x741a70> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #124] @ 74da34 <__cxa_atexit@plt+0x741a90> │ │ │ │ + ldr r2, [pc, #168] @ 74a7cc <__cxa_atexit@plt+0x73e828> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 74a7a4 <__cxa_atexit@plt+0x73e800> │ │ │ │ + ldr r2, [pc, #140] @ 74a7d0 <__cxa_atexit@plt+0x73e82c> │ │ │ │ + ldr r1, [pc, #140] @ 74a7d4 <__cxa_atexit@plt+0x73e830> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 74da28 <__cxa_atexit@plt+0x741a84> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 74da14 <__cxa_atexit@plt+0x741a70> │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 74da14 <__cxa_atexit@plt+0x741a70> │ │ │ │ - ldr r1, [pc, #68] @ 74da3c <__cxa_atexit@plt+0x741a98> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #28] @ 74da38 <__cxa_atexit@plt+0x741a94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #108] @ 74a7d8 <__cxa_atexit@plt+0x73e834> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74a7bc <__cxa_atexit@plt+0x73e818> │ │ │ │ + ldr r3, [pc, #76] @ 74a7dc <__cxa_atexit@plt+0x73e838> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74a7ac <__cxa_atexit@plt+0x73e808> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq pc, r4, ror #22 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74da8c <__cxa_atexit@plt+0x741ae8> │ │ │ │ - ldr r3, [r7, #9] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 74da8c <__cxa_atexit@plt+0x741ae8> │ │ │ │ - ldr r2, [pc, #44] @ 74daa0 <__cxa_atexit@plt+0x741afc> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #16] @ 74daa4 <__cxa_atexit@plt+0x741b00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq pc, ip, ror #21 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 74dae4 <__cxa_atexit@plt+0x741b40> │ │ │ │ - ldr r3, [pc, #60] @ 74db00 <__cxa_atexit@plt+0x741b5c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74daf8 <__cxa_atexit@plt+0x741b54> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, fp │ │ │ │ - b 74d5cc <__cxa_atexit@plt+0x741628> │ │ │ │ - ldr r7, [pc, #24] @ 74db04 <__cxa_atexit@plt+0x741b60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 74a7e0 <__cxa_atexit@plt+0x73e83c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x015fda94 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 74d5cc <__cxa_atexit@plt+0x741628> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + cmneq r0, r4, lsr #5 │ │ │ │ + cmneq r0, r0, lsl #30 │ │ │ │ + @ instruction: 0xffffa6dc │ │ │ │ + cmpeq pc, r0, asr sl @ │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 74db58 <__cxa_atexit@plt+0x741bb4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ + ldr r3, [pc, #132] @ 74a878 <__cxa_atexit@plt+0x73e8d4> │ │ │ │ + ldr r2, [pc, #132] @ 74a87c <__cxa_atexit@plt+0x73e8d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 74db5c <__cxa_atexit@plt+0x741bb8> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #100] @ 74a880 <__cxa_atexit@plt+0x73e8dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r4, asr #20 │ │ │ │ - @ instruction: 0x015fd99c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74dbdc <__cxa_atexit@plt+0x741c38> │ │ │ │ - ldr r3, [pc, #108] @ 74dbec <__cxa_atexit@plt+0x741c48> │ │ │ │ + bhi 74a868 <__cxa_atexit@plt+0x73e8c4> │ │ │ │ + ldr r3, [pc, #64] @ 74a884 <__cxa_atexit@plt+0x73e8e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 74dbb8 <__cxa_atexit@plt+0x741c14> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #4 │ │ │ │ - cmpne r7, #2 │ │ │ │ - bne 74dbc8 <__cxa_atexit@plt+0x741c24> │ │ │ │ - ldr r7, [pc, #72] @ 74dbf4 <__cxa_atexit@plt+0x741c50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + beq 74a858 <__cxa_atexit@plt+0x73e8b4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 74dbf0 <__cxa_atexit@plt+0x741c4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74dbf8 <__cxa_atexit@plt+0x741c54> │ │ │ │ + ldr r7, [pc, #24] @ 74a888 <__cxa_atexit@plt+0x73e8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrheq sp, [pc, #-144] @ 74db68 <__cxa_atexit@plt+0x741bc4> │ │ │ │ - cmpeq pc, r4, lsr r9 @ │ │ │ │ - cmppeq lr, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strdeq r1, [r0, #-20]! @ 0xffffffec │ │ │ │ + cmneq r0, r0, asr lr │ │ │ │ + @ instruction: 0xffffa628 │ │ │ │ + smlaltbeq r2, pc, r4, r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 74dc30 <__cxa_atexit@plt+0x741c8c> │ │ │ │ - ldr r7, [pc, #36] @ 74dc48 <__cxa_atexit@plt+0x741ca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74dc44 <__cxa_atexit@plt+0x741ca0> │ │ │ │ + ldr r7, [pc, #12] @ 74a8a8 <__cxa_atexit@plt+0x73e904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, asr #18 │ │ │ │ - ldrheq sp, [pc, #-140] @ 74dbc4 <__cxa_atexit@plt+0x741c20> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq r0, r0, lsl #24 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74a8f0 <__cxa_atexit@plt+0x73e94c> │ │ │ │ + ldr r7, [pc, #52] @ 74a900 <__cxa_atexit@plt+0x73e95c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 74a8e4 <__cxa_atexit@plt+0x73e940> │ │ │ │ + mov r7, r9 │ │ │ │ + b 74a910 <__cxa_atexit@plt+0x73e96c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 74a904 <__cxa_atexit@plt+0x73e960> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r8, asr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #160] @ 74a9b8 <__cxa_atexit@plt+0x73ea14> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 74a990 <__cxa_atexit@plt+0x73e9ec> │ │ │ │ + ldr r2, [pc, #132] @ 74a9bc <__cxa_atexit@plt+0x73ea18> │ │ │ │ + ldr r1, [pc, #132] @ 74a9c0 <__cxa_atexit@plt+0x73ea1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #108] @ 74a9c4 <__cxa_atexit@plt+0x73ea20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74dcac <__cxa_atexit@plt+0x741d08> │ │ │ │ - ldr r3, [pc, #80] @ 74dcbc <__cxa_atexit@plt+0x741d18> │ │ │ │ + bhi 74a9a8 <__cxa_atexit@plt+0x73ea04> │ │ │ │ + ldr r3, [pc, #76] @ 74a9c8 <__cxa_atexit@plt+0x73ea24> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 74dc9c <__cxa_atexit@plt+0x741cf8> │ │ │ │ - ldr r2, [pc, #64] @ 74dcc0 <__cxa_atexit@plt+0x741d1c> │ │ │ │ - cmp r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ 74dcc4 <__cxa_atexit@plt+0x741d20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ + beq 74a998 <__cxa_atexit@plt+0x73e9f4> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74dcc8 <__cxa_atexit@plt+0x741d24> │ │ │ │ + ldr r7, [pc, #28] @ 74a9cc <__cxa_atexit@plt+0x73ea28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmpeq pc, ip, asr r8 @ │ │ │ │ - ldrsheq sp, [pc, #-132] @ 74dc48 <__cxa_atexit@plt+0x741ca4> │ │ │ │ - cmppeq lr, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + strheq r1, [r0, #-0]! │ │ │ │ + strheq r0, [r0, #-176]! @ 0xffffff50 │ │ │ │ + @ instruction: 0xffffa480 │ │ │ │ + cmpeq pc, r0, ror #16 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 74dd00 <__cxa_atexit@plt+0x741d5c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ + ldr r3, [pc, #124] @ 74aa5c <__cxa_atexit@plt+0x73eab8> │ │ │ │ + ldr r2, [pc, #124] @ 74aa60 <__cxa_atexit@plt+0x73eabc> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 74dd04 <__cxa_atexit@plt+0x741d60> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #96] @ 74aa64 <__cxa_atexit@plt+0x73eac0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq sp, [pc, #-124] @ 74dc8c <__cxa_atexit@plt+0x741ce8> │ │ │ │ - @ instruction: 0x015fd894 │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74de4c <__cxa_atexit@plt+0x741ea8> │ │ │ │ - ldr r2, [pc, #316] @ 74de64 <__cxa_atexit@plt+0x741ec0> │ │ │ │ - ldr ip, [pc, #316] @ 74de68 <__cxa_atexit@plt+0x741ec4> │ │ │ │ - ldr sl, [pc, #316] @ 74de6c <__cxa_atexit@plt+0x741ec8> │ │ │ │ - ldr lr, [pc, #316] @ 74de70 <__cxa_atexit@plt+0x741ecc> │ │ │ │ - mov r7, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - b 74dd58 <__cxa_atexit@plt+0x741db4> │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 74de50 <__cxa_atexit@plt+0x741eac> │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 74ddc4 <__cxa_atexit@plt+0x741e20> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 74de08 <__cxa_atexit@plt+0x741e64> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 74de14 <__cxa_atexit@plt+0x741e70> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r8, #1] │ │ │ │ - str r9, [r3, #-16]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - blt 74de08 <__cxa_atexit@plt+0x741e64> │ │ │ │ - ldr r8, [r0, #8] │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + bhi 74aa4c <__cxa_atexit@plt+0x73eaa8> │ │ │ │ + ldr r3, [pc, #64] @ 74aa68 <__cxa_atexit@plt+0x73eac4> │ │ │ │ tst r8, #3 │ │ │ │ - beq 74de30 <__cxa_atexit@plt+0x741e8c> │ │ │ │ - ldr r9, [r3] │ │ │ │ - str lr, [r3] │ │ │ │ - b 74dd48 <__cxa_atexit@plt+0x741da4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74aa3c <__cxa_atexit@plt+0x73ea98> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 74aa6c <__cxa_atexit@plt+0x73eac8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmneq r0, r8 │ │ │ │ + cmneq r0, r4, lsl #22 │ │ │ │ + @ instruction: 0xffffa3d4 │ │ │ │ + strheq r2, [pc, #-124] @ 74a9f8 <__cxa_atexit@plt+0x73ea54> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r0, [r8, #2] │ │ │ │ - str r9, [r3, #-16]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - cmp r1, #1 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - blt 74de08 <__cxa_atexit@plt+0x741e64> │ │ │ │ - ldr r8, [r0, #8] │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74aae0 <__cxa_atexit@plt+0x73eb3c> │ │ │ │ + ldr r2, [pc, #92] @ 74aafc <__cxa_atexit@plt+0x73eb58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74aaec <__cxa_atexit@plt+0x73eb48> │ │ │ │ + ldr r3, [pc, #68] @ 74ab00 <__cxa_atexit@plt+0x73eb5c> │ │ │ │ tst r8, #3 │ │ │ │ - beq 74de30 <__cxa_atexit@plt+0x741e8c> │ │ │ │ - ldr r9, [r3] │ │ │ │ - str ip, [r3] │ │ │ │ - b 74dd48 <__cxa_atexit@plt+0x741da4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74aad0 <__cxa_atexit@plt+0x73eb2c> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 74de40 <__cxa_atexit@plt+0x741e9c> │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r7, r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ab04 <__cxa_atexit@plt+0x73eb60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + strdeq r0, [r0, #-152]! @ 0xffffff68 │ │ │ │ + @ instruction: 0xffffa420 │ │ │ │ + cmpeq pc, r4, lsr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ab68 <__cxa_atexit@plt+0x73ebc4> │ │ │ │ + ldr r2, [pc, #92] @ 74ab84 <__cxa_atexit@plt+0x73ebe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ab74 <__cxa_atexit@plt+0x73ebd0> │ │ │ │ + ldr r3, [pc, #68] @ 74ab88 <__cxa_atexit@plt+0x73ebe4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ab58 <__cxa_atexit@plt+0x73ebb4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - sub r5, r5, #20 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r9, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [pc, #28] @ 74de74 <__cxa_atexit@plt+0x741ed0> │ │ │ │ + ldr r7, [pc, #16] @ 74ab8c <__cxa_atexit@plt+0x73ebe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - strheq pc, [lr, #-60] @ 0xffffffc4 @ │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 74de98 <__cxa_atexit@plt+0x741ef4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ + smceq 144 @ 0x90 │ │ │ │ + @ instruction: 0xffffa328 │ │ │ │ + @ instruction: 0x014f2698 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bge 74df00 <__cxa_atexit@plt+0x741f5c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #68] @ 74df18 <__cxa_atexit@plt+0x741f74> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74abf0 <__cxa_atexit@plt+0x73ec4c> │ │ │ │ + ldr r2, [pc, #92] @ 74ac0c <__cxa_atexit@plt+0x73ec68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74abfc <__cxa_atexit@plt+0x73ec58> │ │ │ │ + ldr r3, [pc, #68] @ 74ac10 <__cxa_atexit@plt+0x73ec6c> │ │ │ │ tst r8, #3 │ │ │ │ - beq 74df08 <__cxa_atexit@plt+0x741f64> │ │ │ │ - ldr r7, [pc, #40] @ 74df1c <__cxa_atexit@plt+0x741f78> │ │ │ │ - ldr r9, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74abe0 <__cxa_atexit@plt+0x73ec3c> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ac14 <__cxa_atexit@plt+0x73ec70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ + smultteq r0, r8, r8 │ │ │ │ + @ instruction: 0xffffa230 │ │ │ │ + cmpeq pc, ip, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ac78 <__cxa_atexit@plt+0x73ecd4> │ │ │ │ + ldr r2, [pc, #92] @ 74ac94 <__cxa_atexit@plt+0x73ecf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ac84 <__cxa_atexit@plt+0x73ece0> │ │ │ │ + ldr r3, [pc, #68] @ 74ac98 <__cxa_atexit@plt+0x73ecf4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ac68 <__cxa_atexit@plt+0x73ecc4> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 74df40 <__cxa_atexit@plt+0x741f9c> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ac9c <__cxa_atexit@plt+0x73ecf8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, ror #16 │ │ │ │ + @ instruction: 0xffffa138 │ │ │ │ + smlalbbeq r2, pc, r0, r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bge 74dfa8 <__cxa_atexit@plt+0x742004> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #68] @ 74dfc0 <__cxa_atexit@plt+0x74201c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ad00 <__cxa_atexit@plt+0x73ed5c> │ │ │ │ + ldr r2, [pc, #92] @ 74ad1c <__cxa_atexit@plt+0x73ed78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ad0c <__cxa_atexit@plt+0x73ed68> │ │ │ │ + ldr r3, [pc, #68] @ 74ad20 <__cxa_atexit@plt+0x73ed7c> │ │ │ │ tst r8, #3 │ │ │ │ - beq 74dfb0 <__cxa_atexit@plt+0x74200c> │ │ │ │ - ldr r7, [pc, #40] @ 74dfc4 <__cxa_atexit@plt+0x742020> │ │ │ │ - ldr r9, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74acf0 <__cxa_atexit@plt+0x73ed4c> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ad24 <__cxa_atexit@plt+0x73ed80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ + ldrdeq r0, [r0, #-120]! @ 0xffffff88 │ │ │ │ + @ instruction: 0xffffa040 │ │ │ │ + strdeq r2, [pc, #-68] @ 74ace8 <__cxa_atexit@plt+0x73ed44> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ad88 <__cxa_atexit@plt+0x73ede4> │ │ │ │ + ldr r2, [pc, #92] @ 74ada4 <__cxa_atexit@plt+0x73ee00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ad94 <__cxa_atexit@plt+0x73edf0> │ │ │ │ + ldr r3, [pc, #68] @ 74ada8 <__cxa_atexit@plt+0x73ee04> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ad78 <__cxa_atexit@plt+0x73edd4> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r9, #0 │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74adac <__cxa_atexit@plt+0x73ee08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, asr r7 │ │ │ │ + @ instruction: 0xffff9f48 │ │ │ │ + cmpeq pc, r8, ror #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74e02c <__cxa_atexit@plt+0x742088> │ │ │ │ - ldr r7, [pc, #64] @ 74e040 <__cxa_atexit@plt+0x74209c> │ │ │ │ + bhi 74ae10 <__cxa_atexit@plt+0x73ee6c> │ │ │ │ + ldr r2, [pc, #92] @ 74ae2c <__cxa_atexit@plt+0x73ee88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ae1c <__cxa_atexit@plt+0x73ee78> │ │ │ │ + ldr r3, [pc, #68] @ 74ae30 <__cxa_atexit@plt+0x73ee8c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 74e020 <__cxa_atexit@plt+0x74207c> │ │ │ │ - ldr r7, [pc, #48] @ 74e044 <__cxa_atexit@plt+0x7420a0> │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ae00 <__cxa_atexit@plt+0x73ee5c> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74e048 <__cxa_atexit@plt+0x7420a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ae34 <__cxa_atexit@plt+0x73ee90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - smlaltteq pc, lr, r8, r1 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 74e06c <__cxa_atexit@plt+0x7420c8> │ │ │ │ - mov r8, r7 │ │ │ │ - mov r9, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 74dd14 <__cxa_atexit@plt+0x741d70> │ │ │ │ + smulbteq r0, r8, r6 │ │ │ │ + @ instruction: 0xffff9e50 │ │ │ │ + ldrdeq r2, [pc, #-60] @ 74ae00 <__cxa_atexit@plt+0x73ee5c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74e0a4 <__cxa_atexit@plt+0x742100> │ │ │ │ - ldr r2, [pc, #40] @ 74e0bc <__cxa_atexit@plt+0x742118> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ae98 <__cxa_atexit@plt+0x73eef4> │ │ │ │ + ldr r2, [pc, #92] @ 74aeb4 <__cxa_atexit@plt+0x73ef10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 74e0c0 <__cxa_atexit@plt+0x74211c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0x015fd490 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74e150 <__cxa_atexit@plt+0x7421ac> │ │ │ │ - ldr r3, [pc, #148] @ 74e178 <__cxa_atexit@plt+0x7421d4> │ │ │ │ + bhi 74aea4 <__cxa_atexit@plt+0x73ef00> │ │ │ │ + ldr r3, [pc, #68] @ 74aeb8 <__cxa_atexit@plt+0x73ef14> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 74e12c <__cxa_atexit@plt+0x742188> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74e13c <__cxa_atexit@plt+0x742198> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74e160 <__cxa_atexit@plt+0x7421bc> │ │ │ │ - ldr r7, [pc, #116] @ 74e184 <__cxa_atexit@plt+0x7421e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 74ae88 <__cxa_atexit@plt+0x73eee4> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 74e180 <__cxa_atexit@plt+0x7421dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 74e17c <__cxa_atexit@plt+0x7421d8> │ │ │ │ + ldr r7, [pc, #16] @ 74aebc <__cxa_atexit@plt+0x73ef18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmneq r0, r0, asr #12 │ │ │ │ + @ instruction: 0xffff9d58 │ │ │ │ + cmpeq pc, r0, asr r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74af20 <__cxa_atexit@plt+0x73ef7c> │ │ │ │ + ldr r2, [pc, #92] @ 74af3c <__cxa_atexit@plt+0x73ef98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74af2c <__cxa_atexit@plt+0x73ef88> │ │ │ │ + ldr r3, [pc, #68] @ 74af40 <__cxa_atexit@plt+0x73ef9c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74af10 <__cxa_atexit@plt+0x73ef6c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - smlalbteq pc, lr, ip, r0 @ │ │ │ │ - cmpeq pc, r8, lsl #7 │ │ │ │ - ldrheq sp, [pc, #-56] @ 74e154 <__cxa_atexit@plt+0x7421b0> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74e1cc <__cxa_atexit@plt+0x742228> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74e1e0 <__cxa_atexit@plt+0x74223c> │ │ │ │ - ldr r2, [pc, #64] @ 74e1f4 <__cxa_atexit@plt+0x742250> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 74e1f0 <__cxa_atexit@plt+0x74224c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq sp, [pc, #-40] @ 74e1d0 <__cxa_atexit@plt+0x74222c> │ │ │ │ - cmpeq pc, r4, lsl r3 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #16] @ 74af44 <__cxa_atexit@plt+0x73efa0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + @ instruction: 0xffff9c60 │ │ │ │ + smlalbteq r2, pc, r4, r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 74e260 <__cxa_atexit@plt+0x7422bc> │ │ │ │ - ldr r7, [pc, #88] @ 74e274 <__cxa_atexit@plt+0x7422d0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 74e248 <__cxa_atexit@plt+0x7422a4> │ │ │ │ - ldr r7, [pc, #72] @ 74e278 <__cxa_atexit@plt+0x7422d4> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - beq 74e254 <__cxa_atexit@plt+0x7422b0> │ │ │ │ - mov r7, sl │ │ │ │ - b 74e2c0 <__cxa_atexit@plt+0x74231c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74afa8 <__cxa_atexit@plt+0x73f004> │ │ │ │ + ldr r2, [pc, #92] @ 74afc4 <__cxa_atexit@plt+0x73f020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74afb4 <__cxa_atexit@plt+0x73f010> │ │ │ │ + ldr r3, [pc, #68] @ 74afc8 <__cxa_atexit@plt+0x73f024> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74af98 <__cxa_atexit@plt+0x73eff4> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74e27c <__cxa_atexit@plt+0x7422d8> │ │ │ │ + ldr r7, [pc, #16] @ 74afcc <__cxa_atexit@plt+0x73f028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq lr, [lr, #-252] @ 0xffffff04 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 74e2b4 <__cxa_atexit@plt+0x742310> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 74e2ac <__cxa_atexit@plt+0x742308> │ │ │ │ - b 74e2c0 <__cxa_atexit@plt+0x74231c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #16 │ │ │ │ - mov lr, fp │ │ │ │ - cmp r7, ip │ │ │ │ - bcc 74e3a4 <__cxa_atexit@plt+0x742400> │ │ │ │ - mov fp, r5 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [fp, #4]! │ │ │ │ - mov r3, #2 │ │ │ │ - ldr r1, [fp, #4] │ │ │ │ - str r1, [r8, #16]! │ │ │ │ - mov r9, r8 │ │ │ │ - str r3, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ - ldr r3, [pc, #228] @ 74e3e8 <__cxa_atexit@plt+0x742444> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #224] @ 74e3ec <__cxa_atexit@plt+0x742448> │ │ │ │ + cmneq r0, r0, lsr r5 │ │ │ │ + @ instruction: 0xffff9b68 │ │ │ │ + cmpeq pc, r8, lsr r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b030 <__cxa_atexit@plt+0x73f08c> │ │ │ │ + ldr r2, [pc, #92] @ 74b04c <__cxa_atexit@plt+0x73f0a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #-12]! │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74e3bc <__cxa_atexit@plt+0x742418> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, sl, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74e324 <__cxa_atexit@plt+0x742380> │ │ │ │ - ldr r3, [pc, #180] @ 74e3f0 <__cxa_atexit@plt+0x74244c> │ │ │ │ - ldr r2, [pc, #180] @ 74e3f4 <__cxa_atexit@plt+0x742450> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b03c <__cxa_atexit@plt+0x73f098> │ │ │ │ + ldr r3, [pc, #68] @ 74b050 <__cxa_atexit@plt+0x73f0ac> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - str r2, [r9] │ │ │ │ - beq 74e390 <__cxa_atexit@plt+0x7423ec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74e3d0 <__cxa_atexit@plt+0x74242c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #132] @ 74e3f8 <__cxa_atexit@plt+0x742454> │ │ │ │ - mov fp, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b020 <__cxa_atexit@plt+0x73f07c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, sl │ │ │ │ - mov fp, lr │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 74e31c <__cxa_atexit@plt+0x742378> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, lr │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r4, lsr #18 │ │ │ │ - cmpeq pc, r8, lsr #6 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq pc, r4, ror #17 │ │ │ │ - cmpeq pc, r4, ror #16 │ │ │ │ + ldr r7, [pc, #16] @ 74b054 <__cxa_atexit@plt+0x73f0b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smultbeq r0, r8, r4 │ │ │ │ + @ instruction: 0xffff9a70 │ │ │ │ + smlaltbeq r2, pc, ip, r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74e440 <__cxa_atexit@plt+0x74249c> │ │ │ │ - ldr r2, [pc, #44] @ 74e44c <__cxa_atexit@plt+0x7424a8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b0b8 <__cxa_atexit@plt+0x73f114> │ │ │ │ + ldr r2, [pc, #92] @ 74b0d4 <__cxa_atexit@plt+0x73f130> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq sp, [pc, #-124] @ 74e3d8 <__cxa_atexit@plt+0x742434> │ │ │ │ - ldrdeq lr, [lr, #-216] @ 0xffffff28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 74e4b0 <__cxa_atexit@plt+0x74250c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 74e4a8 <__cxa_atexit@plt+0x742504> │ │ │ │ - ldr r3, [pc, #52] @ 74e4b8 <__cxa_atexit@plt+0x742514> │ │ │ │ - ldr r8, [pc, #52] @ 74e4bc <__cxa_atexit@plt+0x742518> │ │ │ │ - ldr r2, [pc, #52] @ 74e4c0 <__cxa_atexit@plt+0x74251c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b0c4 <__cxa_atexit@plt+0x73f120> │ │ │ │ + ldr r3, [pc, #68] @ 74b0d8 <__cxa_atexit@plt+0x73f134> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b0a8 <__cxa_atexit@plt+0x73f104> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r8, r9, lsl #2 │ │ │ │ - cmpeq pc, r0, lsr #32 │ │ │ │ - cmpeq lr, r4, ror #26 │ │ │ │ + ldr r7, [pc, #16] @ 74b0dc <__cxa_atexit@plt+0x73f138> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsr #8 │ │ │ │ + @ instruction: 0xffff9978 │ │ │ │ + cmpeq pc, r0, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74e598 <__cxa_atexit@plt+0x7425f4> │ │ │ │ - ldr r1, [pc, #184] @ 74e5a4 <__cxa_atexit@plt+0x742600> │ │ │ │ - mov sl, fp │ │ │ │ - sub lr, r6, #51 @ 0x33 │ │ │ │ - mov r9, #71 @ 0x47 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr ip, [pc, #168] @ 74e5a8 <__cxa_atexit@plt+0x742604> │ │ │ │ - sub r0, r6, #43 @ 0x2b │ │ │ │ - add r1, r1, #1 │ │ │ │ - orr r9, r9, #1280 @ 0x500 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #152] @ 74e5ac <__cxa_atexit@plt+0x742608> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #144] @ 74e5b0 <__cxa_atexit@plt+0x74260c> │ │ │ │ - add fp, r2, #249 @ 0xf9 │ │ │ │ - add r2, r2, #33 @ 0x21 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - ldr r2, [pc, #116] @ 74e5b4 <__cxa_atexit@plt+0x742610> │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74b234 <__cxa_atexit@plt+0x73f290> │ │ │ │ + ldr r3, [pc, #332] @ 74b250 <__cxa_atexit@plt+0x73f2ac> │ │ │ │ + ldr r2, [pc, #332] @ 74b254 <__cxa_atexit@plt+0x73f2b0> │ │ │ │ + ldr r1, [pc, #332] @ 74b258 <__cxa_atexit@plt+0x73f2b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74b25c <__cxa_atexit@plt+0x73f2b8> │ │ │ │ + ldr sl, [pc, #328] @ 74b260 <__cxa_atexit@plt+0x73f2bc> │ │ │ │ + ldr r9, [pc, #328] @ 74b264 <__cxa_atexit@plt+0x73f2c0> │ │ │ │ + ldr r7, [pc, #328] @ 74b268 <__cxa_atexit@plt+0x73f2c4> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74b26c <__cxa_atexit@plt+0x73f2c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - ldr r0, [pc, #96] @ 74e5b8 <__cxa_atexit@plt+0x742614> │ │ │ │ - sub r8, r6, #10 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #80] @ 74e5bc <__cxa_atexit@plt+0x742618> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #72] @ 74e5c0 <__cxa_atexit@plt+0x74261c> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #64] @ 74e5c4 <__cxa_atexit@plt+0x742620> │ │ │ │ - str fp, [r3, #32] │ │ │ │ - mov fp, sl │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74b270 <__cxa_atexit@plt+0x73f2cc> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74b274 <__cxa_atexit@plt+0x73f2d0> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74b278 <__cxa_atexit@plt+0x73f2d4> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74b27c <__cxa_atexit@plt+0x73f2d8> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74b280 <__cxa_atexit@plt+0x73f2dc> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r8, lsr r7 @ │ │ │ │ - cmpeq pc, r4, asr #4 │ │ │ │ - cmpeq pc, r0, asr r0 @ │ │ │ │ - ldrsheq ip, [pc, #-248] @ 74e4c0 <__cxa_atexit@plt+0x74251c> │ │ │ │ - @ instruction: 0x014ee99c │ │ │ │ - ldrsbeq sp, [pc, #-100] @ 74e55c <__cxa_atexit@plt+0x7425b8> │ │ │ │ - smlalbteq lr, lr, r8, r9 @ │ │ │ │ - smlaltbeq lr, lr, r8, r9 @ │ │ │ │ - smlalbbeq lr, lr, r0, r9 @ │ │ │ │ - smlalbteq lr, lr, r8, ip @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74e600 <__cxa_atexit@plt+0x74265c> │ │ │ │ - ldr r5, [pc, #36] @ 74e610 <__cxa_atexit@plt+0x74266c> │ │ │ │ - ldr r8, [pc, #36] @ 74e614 <__cxa_atexit@plt+0x742670> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 74b284 <__cxa_atexit@plt+0x73f2e0> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + strheq r0, [r0, #-168]! @ 0xffffff58 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + cmpeq pc, r4, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b2e8 <__cxa_atexit@plt+0x73f344> │ │ │ │ + ldr r2, [pc, #92] @ 74b304 <__cxa_atexit@plt+0x73f360> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b2f4 <__cxa_atexit@plt+0x73f350> │ │ │ │ + ldr r3, [pc, #68] @ 74b308 <__cxa_atexit@plt+0x73f364> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b2d8 <__cxa_atexit@plt+0x73f334> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r7, [pc, #16] @ 74e618 <__cxa_atexit@plt+0x742674> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74b30c <__cxa_atexit@plt+0x73f368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - teqpeq r7, r5 @ @ p-variant is OBSOLETE │ │ │ │ - smlaltbeq lr, lr, r0, ip @ │ │ │ │ - hvceq 61128 @ 0xeec8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 74e640 <__cxa_atexit@plt+0x74269c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - cmpeq lr, r0, asr ip │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 74e6a8 <__cxa_atexit@plt+0x742704> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74e684 <__cxa_atexit@plt+0x7426e0> │ │ │ │ + strdeq r0, [r0, #-16]! │ │ │ │ + @ instruction: 0xffff9c18 │ │ │ │ + cmpeq pc, ip, lsl pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b370 <__cxa_atexit@plt+0x73f3cc> │ │ │ │ + ldr r2, [pc, #92] @ 74b38c <__cxa_atexit@plt+0x73f3e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 74e68c <__cxa_atexit@plt+0x7426e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b37c <__cxa_atexit@plt+0x73f3d8> │ │ │ │ + ldr r3, [pc, #68] @ 74b390 <__cxa_atexit@plt+0x73f3ec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b360 <__cxa_atexit@plt+0x73f3bc> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsr #28 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #16] @ 74b394 <__cxa_atexit@plt+0x73f3f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, ror #2 │ │ │ │ + @ instruction: 0xffff9b20 │ │ │ │ + @ instruction: 0x014f1e90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - sub r5, r3, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bhi 74e710 <__cxa_atexit@plt+0x74276c> │ │ │ │ - ldr r3, [r2] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 74e6fc <__cxa_atexit@plt+0x742758> │ │ │ │ - add r7, sl, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #68] @ 74e724 <__cxa_atexit@plt+0x742780> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, #0 │ │ │ │ + bhi 74b3f8 <__cxa_atexit@plt+0x73f454> │ │ │ │ + ldr r2, [pc, #92] @ 74b414 <__cxa_atexit@plt+0x73f470> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b404 <__cxa_atexit@plt+0x73f460> │ │ │ │ + ldr r3, [pc, #68] @ 74b418 <__cxa_atexit@plt+0x73f474> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74e708 <__cxa_atexit@plt+0x742764> │ │ │ │ - b 74e734 <__cxa_atexit@plt+0x742790> │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b3e8 <__cxa_atexit@plt+0x73f444> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 74e728 <__cxa_atexit@plt+0x742784> │ │ │ │ + ldr r7, [pc, #16] @ 74b41c <__cxa_atexit@plt+0x73f478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x014eeb94 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r2, [ip, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74e858 <__cxa_atexit@plt+0x7428b4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #268] @ 74e86c <__cxa_atexit@plt+0x7428c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [r0] │ │ │ │ - ldr r0, [pc, #260] @ 74e870 <__cxa_atexit@plt+0x7428cc> │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldr r1, [pc, #216] @ 74e874 <__cxa_atexit@plt+0x7428d0> │ │ │ │ - add r0, r8, r9, lsl #2 │ │ │ │ - add sl, r3, #20 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp lr, #0 │ │ │ │ - stm sl, {r1, r2, r3} │ │ │ │ - add sl, r0, #8 │ │ │ │ - bne 74e828 <__cxa_atexit@plt+0x742884> │ │ │ │ - mov r1, #0 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r2, [sl] │ │ │ │ - strex r2, r3, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74e7c0 <__cxa_atexit@plt+0x74281c> │ │ │ │ - ldr r3, [pc, #160] @ 74e878 <__cxa_atexit@plt+0x7428d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r3, [r8] │ │ │ │ - add r3, r9, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bge 74e840 <__cxa_atexit@plt+0x74289c> │ │ │ │ - add r7, r4, r3, lsl #2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #104] @ 74e87c <__cxa_atexit@plt+0x7428d8> │ │ │ │ - tst r7, #3 │ │ │ │ + smultteq r0, r0, r0 │ │ │ │ + @ instruction: 0xffff9a28 │ │ │ │ + cmpeq pc, r4, lsl #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b480 <__cxa_atexit@plt+0x73f4dc> │ │ │ │ + ldr r2, [pc, #92] @ 74b49c <__cxa_atexit@plt+0x73f4f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b48c <__cxa_atexit@plt+0x73f4e8> │ │ │ │ + ldr r3, [pc, #68] @ 74b4a0 <__cxa_atexit@plt+0x73f4fc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - bne 74e740 <__cxa_atexit@plt+0x74279c> │ │ │ │ - b 74e848 <__cxa_atexit@plt+0x7428a4> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - b 74e7b4 <__cxa_atexit@plt+0x742810> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - b 74e84c <__cxa_atexit@plt+0x7428a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, ip │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b470 <__cxa_atexit@plt+0x73f4cc> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, ip │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [ip, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq ip, [pc, #-228] @ 74e790 <__cxa_atexit@plt+0x7427ec> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - cmpeq pc, ip, lsr r4 @ │ │ │ │ - cmpeq pc, r0, asr r4 @ │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74e8b8 <__cxa_atexit@plt+0x742914> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 74e8c0 <__cxa_atexit@plt+0x74291c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq ip, [pc, #-176] @ 74e818 <__cxa_atexit@plt+0x742874> │ │ │ │ - strdeq lr, [lr, #-144] @ 0xffffff70 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74e90c <__cxa_atexit@plt+0x742968> │ │ │ │ - ldr r7, [pc, #52] @ 74e91c <__cxa_atexit@plt+0x742978> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74e900 <__cxa_atexit@plt+0x74295c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74e930 <__cxa_atexit@plt+0x74298c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74e920 <__cxa_atexit@plt+0x74297c> │ │ │ │ + ldr r7, [pc, #16] @ 74b4a4 <__cxa_atexit@plt+0x73f500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlaltbeq lr, lr, r0, r9 @ │ │ │ │ - @ instruction: 0x014ee994 │ │ │ │ + qdsubeq r0, r8, r0 │ │ │ │ + @ instruction: 0xffff9930 │ │ │ │ + hvceq 61912 @ 0xf1d8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 74e974 <__cxa_atexit@plt+0x7429d0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74e9a4 <__cxa_atexit@plt+0x742a00> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 74e9b8 <__cxa_atexit@plt+0x742a14> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 74e9e0 <__cxa_atexit@plt+0x742a3c> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #236] @ 74ea5c <__cxa_atexit@plt+0x742ab8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 74e984 <__cxa_atexit@plt+0x7429e0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #200] @ 74ea4c <__cxa_atexit@plt+0x742aa8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #176] @ 74ea50 <__cxa_atexit@plt+0x742aac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #156] @ 74ea48 <__cxa_atexit@plt+0x742aa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #140] @ 74ea54 <__cxa_atexit@plt+0x742ab0> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #124] @ 74ea58 <__cxa_atexit@plt+0x742ab4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74ea38 <__cxa_atexit@plt+0x742a94> │ │ │ │ - ldr lr, [pc, #104] @ 74ea60 <__cxa_atexit@plt+0x742abc> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #80] @ 74ea64 <__cxa_atexit@plt+0x742ac0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r6, r7} │ │ │ │ - str r0, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, ip, lsl #5 │ │ │ │ - andeq r0, r0, r4, ror #6 │ │ │ │ - @ instruction: 0x015fd29c │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - cmpeq pc, r0, ror #4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - cmpeq pc, r0, asr #3 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 74ea9c <__cxa_atexit@plt+0x742af8> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, #0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b508 <__cxa_atexit@plt+0x73f564> │ │ │ │ + ldr r2, [pc, #92] @ 74b524 <__cxa_atexit@plt+0x73f580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b514 <__cxa_atexit@plt+0x73f570> │ │ │ │ + ldr r3, [pc, #68] @ 74b528 <__cxa_atexit@plt+0x73f584> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - b 74e6a8 <__cxa_atexit@plt+0x742704> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74eae8 <__cxa_atexit@plt+0x742b44> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 74eaf4 <__cxa_atexit@plt+0x742b50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 74eaf8 <__cxa_atexit@plt+0x742b54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b4f8 <__cxa_atexit@plt+0x73f554> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, ip, asr r1 @ │ │ │ │ - cmpeq pc, r0, lsl #2 │ │ │ │ - strheq lr, [lr, #-124] @ 0xffffff84 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [pc, #348] @ 74ec74 <__cxa_atexit@plt+0x742cd0> │ │ │ │ - mov r0, r5 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r0, #8]! │ │ │ │ - str r1, [sp, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r0] │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov lr, r4 │ │ │ │ - cmp r1, r3 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 74ec3c <__cxa_atexit@plt+0x742c98> │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r0, ip, #8 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 74ec24 <__cxa_atexit@plt+0x742c80> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 74ec78 <__cxa_atexit@plt+0x742cd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 74ec7c <__cxa_atexit@plt+0x742cd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74ebfc <__cxa_atexit@plt+0x742c58> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74ebbc <__cxa_atexit@plt+0x742c18> │ │ │ │ - ldr r2, [pc, #172] @ 74ec80 <__cxa_atexit@plt+0x742cdc> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 74eb74 <__cxa_atexit@plt+0x742bd0> │ │ │ │ - b 74ec40 <__cxa_atexit@plt+0x742c9c> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 74ebb8 <__cxa_atexit@plt+0x742c14> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 74ec84 <__cxa_atexit@plt+0x742ce0> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ + ldr r7, [pc, #16] @ 74b52c <__cxa_atexit@plt+0x73f588> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - @ instruction: 0x015fca90 │ │ │ │ - cmpeq pc, ip, asr #32 │ │ │ │ - cmpeq lr, r0, ror #12 │ │ │ │ + ldrsbeq pc, [pc, #-240] @ 74b43c <__cxa_atexit@plt+0x73f498> @ │ │ │ │ + @ instruction: 0xffff9838 │ │ │ │ + smlaltteq r1, pc, ip, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74eccc <__cxa_atexit@plt+0x742d28> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 74ecd8 <__cxa_atexit@plt+0x742d34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 74ecdc <__cxa_atexit@plt+0x742d38> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b590 <__cxa_atexit@plt+0x73f5ec> │ │ │ │ + ldr r2, [pc, #92] @ 74b5ac <__cxa_atexit@plt+0x73f608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b59c <__cxa_atexit@plt+0x73f5f8> │ │ │ │ + ldr r3, [pc, #68] @ 74b5b0 <__cxa_atexit@plt+0x73f60c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b580 <__cxa_atexit@plt+0x73f5dc> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, r8, ror pc @ │ │ │ │ - cmpeq pc, r8, lsl pc @ │ │ │ │ - ldrdeq lr, [lr, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #348] @ 74ee54 <__cxa_atexit@plt+0x742eb0> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r1] │ │ │ │ - mov r0, #0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r4, r3 │ │ │ │ - str ip, [r5, #16] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 74ee1c <__cxa_atexit@plt+0x742e78> │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, ip, #8 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 74ee04 <__cxa_atexit@plt+0x742e60> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 74ee58 <__cxa_atexit@plt+0x742eb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 74ee5c <__cxa_atexit@plt+0x742eb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74eddc <__cxa_atexit@plt+0x742e38> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74ed9c <__cxa_atexit@plt+0x742df8> │ │ │ │ - ldr r2, [pc, #172] @ 74ee60 <__cxa_atexit@plt+0x742ebc> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 74ed54 <__cxa_atexit@plt+0x742db0> │ │ │ │ - b 74ee20 <__cxa_atexit@plt+0x742e7c> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 74ed98 <__cxa_atexit@plt+0x742df4> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 74ee64 <__cxa_atexit@plt+0x742ec0> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ + ldr r7, [pc, #16] @ 74b5b4 <__cxa_atexit@plt+0x73f610> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - ldrheq ip, [pc, #-128] @ 74ede4 <__cxa_atexit@plt+0x742e40> │ │ │ │ - cmpeq pc, ip, ror #28 │ │ │ │ - @ instruction: 0x014ee494 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74eeb0 <__cxa_atexit@plt+0x742f0c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 74eebc <__cxa_atexit@plt+0x742f18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 74eec0 <__cxa_atexit@plt+0x742f1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015fcd94 │ │ │ │ - cmpeq pc, ip, lsr #26 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 74ef70 <__cxa_atexit@plt+0x742fcc> │ │ │ │ - smlaltteq lr, lr, ip, r3 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74ef30 <__cxa_atexit@plt+0x742f8c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 74ef4c <__cxa_atexit@plt+0x742fa8> │ │ │ │ + cmppeq pc, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9740 │ │ │ │ + cmpeq pc, r0, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b618 <__cxa_atexit@plt+0x73f674> │ │ │ │ + ldr r2, [pc, #92] @ 74b634 <__cxa_atexit@plt+0x73f690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74ef38 <__cxa_atexit@plt+0x742f94> │ │ │ │ - ldr r7, [pc, #68] @ 74ef50 <__cxa_atexit@plt+0x742fac> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74ef24 <__cxa_atexit@plt+0x742f80> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74e930 <__cxa_atexit@plt+0x74298c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74b624 <__cxa_atexit@plt+0x73f680> │ │ │ │ + ldr r3, [pc, #68] @ 74b638 <__cxa_atexit@plt+0x73f694> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b608 <__cxa_atexit@plt+0x73f664> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74ef54 <__cxa_atexit@plt+0x742fb0> │ │ │ │ + ldr r7, [pc, #16] @ 74b63c <__cxa_atexit@plt+0x73f698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsr #11 │ │ │ │ - @ instruction: 0xfffffa1c │ │ │ │ - hvceq 60976 @ 0xee30 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 74f08c <__cxa_atexit@plt+0x7430e8> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 74f078 <__cxa_atexit@plt+0x7430d4> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 74f0b8 <__cxa_atexit@plt+0x743114> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 74f0bc <__cxa_atexit@plt+0x743118> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74f04c <__cxa_atexit@plt+0x7430a8> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74f010 <__cxa_atexit@plt+0x74306c> │ │ │ │ - ldr r2, [pc, #152] @ 74f0c0 <__cxa_atexit@plt+0x74311c> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmppeq pc, r0, asr #29 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9648 │ │ │ │ + ldrdeq r1, [pc, #-180] @ 74b590 <__cxa_atexit@plt+0x73f5ec> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b6a0 <__cxa_atexit@plt+0x73f6fc> │ │ │ │ + ldr r2, [pc, #92] @ 74b6bc <__cxa_atexit@plt+0x73f718> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 74efc4 <__cxa_atexit@plt+0x743020> │ │ │ │ - b 74f08c <__cxa_atexit@plt+0x7430e8> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 74f00c <__cxa_atexit@plt+0x743068> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 74f0c4 <__cxa_atexit@plt+0x743120> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, ip, lsr r6 @ │ │ │ │ - ldrsheq ip, [pc, #-184] @ 74f010 <__cxa_atexit@plt+0x74306c> │ │ │ │ - cmpeq lr, r8, lsl r2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 74f174 <__cxa_atexit@plt+0x7431d0> │ │ │ │ - smlaltteq lr, lr, r8, r1 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74f134 <__cxa_atexit@plt+0x743190> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 74f150 <__cxa_atexit@plt+0x7431ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74f13c <__cxa_atexit@plt+0x743198> │ │ │ │ - ldr r7, [pc, #68] @ 74f154 <__cxa_atexit@plt+0x7431b0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74f128 <__cxa_atexit@plt+0x743184> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74e930 <__cxa_atexit@plt+0x74298c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74b6ac <__cxa_atexit@plt+0x73f708> │ │ │ │ + ldr r3, [pc, #68] @ 74b6c0 <__cxa_atexit@plt+0x73f71c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b690 <__cxa_atexit@plt+0x73f6ec> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74f158 <__cxa_atexit@plt+0x7431b4> │ │ │ │ + ldr r7, [pc, #16] @ 74b6c4 <__cxa_atexit@plt+0x73f720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, lsr #7 │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - cmpeq lr, ip, ror #2 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - cmpeq lr, r0, asr r1 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 74f290 <__cxa_atexit@plt+0x7432ec> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 74f27c <__cxa_atexit@plt+0x7432d8> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 74f2bc <__cxa_atexit@plt+0x743318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 74f2c0 <__cxa_atexit@plt+0x74331c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74f250 <__cxa_atexit@plt+0x7432ac> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74f214 <__cxa_atexit@plt+0x743270> │ │ │ │ - ldr r2, [pc, #152] @ 74f2c4 <__cxa_atexit@plt+0x743320> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmppeq pc, r8, lsr lr @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0xffff9550 │ │ │ │ + cmpeq pc, r8, asr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b728 <__cxa_atexit@plt+0x73f784> │ │ │ │ + ldr r2, [pc, #92] @ 74b744 <__cxa_atexit@plt+0x73f7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 74f1c8 <__cxa_atexit@plt+0x743224> │ │ │ │ - b 74f290 <__cxa_atexit@plt+0x7432ec> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 74f210 <__cxa_atexit@plt+0x74326c> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 74f2c8 <__cxa_atexit@plt+0x743324> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, r8, lsr r4 @ │ │ │ │ - ldrsheq ip, [pc, #-148] @ 74f238 <__cxa_atexit@plt+0x743294> │ │ │ │ - cmpeq lr, r8, lsr #32 │ │ │ │ - smlaltteq sp, lr, r0, pc @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74f314 <__cxa_atexit@plt+0x743370> │ │ │ │ - ldr r7, [pc, #52] @ 74f324 <__cxa_atexit@plt+0x743380> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74f308 <__cxa_atexit@plt+0x743364> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74e930 <__cxa_atexit@plt+0x74298c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74b734 <__cxa_atexit@plt+0x73f790> │ │ │ │ + ldr r3, [pc, #68] @ 74b748 <__cxa_atexit@plt+0x73f7a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b718 <__cxa_atexit@plt+0x73f774> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74f328 <__cxa_atexit@plt+0x743384> │ │ │ │ + ldr r7, [pc, #16] @ 74b74c <__cxa_atexit@plt+0x73f7a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff638 │ │ │ │ - @ instruction: 0x014edf98 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 74f38c <__cxa_atexit@plt+0x7433e8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74f368 <__cxa_atexit@plt+0x7433c4> │ │ │ │ + ldrheq pc, [pc, #-208] @ 74b67c <__cxa_atexit@plt+0x73f6d8> @ │ │ │ │ + @ instruction: 0xffff9458 │ │ │ │ + strheq r1, [pc, #-172] @ 74b6a8 <__cxa_atexit@plt+0x73f704> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b7b0 <__cxa_atexit@plt+0x73f80c> │ │ │ │ + ldr r2, [pc, #92] @ 74b7cc <__cxa_atexit@plt+0x73f828> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 74f370 <__cxa_atexit@plt+0x7433cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b7bc <__cxa_atexit@plt+0x73f818> │ │ │ │ + ldr r3, [pc, #68] @ 74b7d0 <__cxa_atexit@plt+0x73f82c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b7a0 <__cxa_atexit@plt+0x73f7fc> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, asr #2 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #16] @ 74b7d4 <__cxa_atexit@plt+0x73f830> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmppeq pc, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9360 │ │ │ │ + cmpeq pc, r0, lsr sl @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - sub r5, r3, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bhi 74f3f4 <__cxa_atexit@plt+0x743450> │ │ │ │ - ldr r3, [r2] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 74f3e0 <__cxa_atexit@plt+0x74343c> │ │ │ │ - add r7, sl, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #68] @ 74f408 <__cxa_atexit@plt+0x743464> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, #0 │ │ │ │ + bhi 74b838 <__cxa_atexit@plt+0x73f894> │ │ │ │ + ldr r2, [pc, #92] @ 74b854 <__cxa_atexit@plt+0x73f8b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b844 <__cxa_atexit@plt+0x73f8a0> │ │ │ │ + ldr r3, [pc, #68] @ 74b858 <__cxa_atexit@plt+0x73f8b4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74f3ec <__cxa_atexit@plt+0x743448> │ │ │ │ - b 74f418 <__cxa_atexit@plt+0x743474> │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b828 <__cxa_atexit@plt+0x73f884> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 74f40c <__cxa_atexit@plt+0x743468> │ │ │ │ + ldr r7, [pc, #16] @ 74b85c <__cxa_atexit@plt+0x73f8b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - smlaltteq sp, lr, r0, lr │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r2, [ip, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74f538 <__cxa_atexit@plt+0x743594> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #264] @ 74f54c <__cxa_atexit@plt+0x7435a8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [r0] │ │ │ │ - ldr r0, [pc, #256] @ 74f550 <__cxa_atexit@plt+0x7435ac> │ │ │ │ - ldr fp, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldr r1, [pc, #216] @ 74f554 <__cxa_atexit@plt+0x7435b0> │ │ │ │ - add r0, r8, r9, lsl #2 │ │ │ │ - add sl, r3, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp lr, #0 │ │ │ │ - stm sl, {r1, r2, r3} │ │ │ │ - add sl, r0, #8 │ │ │ │ - bne 74f508 <__cxa_atexit@plt+0x743564> │ │ │ │ - mov r1, #0 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r2, [sl] │ │ │ │ - strex r2, r3, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74f4a0 <__cxa_atexit@plt+0x7434fc> │ │ │ │ - ldr r3, [pc, #160] @ 74f558 <__cxa_atexit@plt+0x7435b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r3, [r8] │ │ │ │ - add r3, r9, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - bge 74f520 <__cxa_atexit@plt+0x74357c> │ │ │ │ - add r7, r4, r3, lsl #2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #104] @ 74f55c <__cxa_atexit@plt+0x7435b8> │ │ │ │ - tst r7, #3 │ │ │ │ + cmppeq pc, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9268 │ │ │ │ + smlaltbeq r1, pc, r4, r9 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74b8c0 <__cxa_atexit@plt+0x73f91c> │ │ │ │ + ldr r2, [pc, #92] @ 74b8dc <__cxa_atexit@plt+0x73f938> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74b8cc <__cxa_atexit@plt+0x73f928> │ │ │ │ + ldr r3, [pc, #68] @ 74b8e0 <__cxa_atexit@plt+0x73f93c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r6 │ │ │ │ - bne 74f424 <__cxa_atexit@plt+0x743480> │ │ │ │ - b 74f528 <__cxa_atexit@plt+0x743584> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - b 74f494 <__cxa_atexit@plt+0x7434f0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - b 74f52c <__cxa_atexit@plt+0x743588> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, ip │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74b8b0 <__cxa_atexit@plt+0x73f90c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [ip, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq ip, [pc, #-16] @ 74f544 <__cxa_atexit@plt+0x7435a0> │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - cmpeq pc, ip, asr r7 @ │ │ │ │ - cmpeq pc, r0, ror r7 @ │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74f594 <__cxa_atexit@plt+0x7435f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 74f59c <__cxa_atexit@plt+0x7435f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsl pc @ │ │ │ │ - cmpeq lr, r4, asr #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 74f5e8 <__cxa_atexit@plt+0x743644> │ │ │ │ - ldr r7, [pc, #52] @ 74f5f8 <__cxa_atexit@plt+0x743654> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74f5dc <__cxa_atexit@plt+0x743638> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74f60c <__cxa_atexit@plt+0x743668> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 74f5fc <__cxa_atexit@plt+0x743658> │ │ │ │ + ldr r7, [pc, #16] @ 74b8e4 <__cxa_atexit@plt+0x73f940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq sp, [lr, #-196] @ 0xffffff3c │ │ │ │ - smlaltteq sp, lr, r8, ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 74f650 <__cxa_atexit@plt+0x7436ac> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 74f680 <__cxa_atexit@plt+0x7436dc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 74f694 <__cxa_atexit@plt+0x7436f0> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 74f6bc <__cxa_atexit@plt+0x743718> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #232] @ 74f734 <__cxa_atexit@plt+0x743790> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 74f660 <__cxa_atexit@plt+0x7436bc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #196] @ 74f724 <__cxa_atexit@plt+0x743780> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #172] @ 74f728 <__cxa_atexit@plt+0x743784> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #152] @ 74f720 <__cxa_atexit@plt+0x74377c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #136] @ 74f72c <__cxa_atexit@plt+0x743788> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + cmppeq pc, r8, lsl ip @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0xffff9170 │ │ │ │ + cmpeq pc, r8, lsl r9 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74ba3c <__cxa_atexit@plt+0x73fa98> │ │ │ │ + ldr r3, [pc, #332] @ 74ba58 <__cxa_atexit@plt+0x73fab4> │ │ │ │ + ldr r2, [pc, #332] @ 74ba5c <__cxa_atexit@plt+0x73fab8> │ │ │ │ + ldr r1, [pc, #332] @ 74ba60 <__cxa_atexit@plt+0x73fabc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74ba64 <__cxa_atexit@plt+0x73fac0> │ │ │ │ + ldr sl, [pc, #328] @ 74ba68 <__cxa_atexit@plt+0x73fac4> │ │ │ │ + ldr r9, [pc, #328] @ 74ba6c <__cxa_atexit@plt+0x73fac8> │ │ │ │ + ldr r7, [pc, #328] @ 74ba70 <__cxa_atexit@plt+0x73facc> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74ba74 <__cxa_atexit@plt+0x73fad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #120] @ 74f730 <__cxa_atexit@plt+0x74378c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74f710 <__cxa_atexit@plt+0x74376c> │ │ │ │ - ldr lr, [pc, #100] @ 74f738 <__cxa_atexit@plt+0x743794> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #76] @ 74f73c <__cxa_atexit@plt+0x743798> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - stm lr, {r1, r6, r7} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq ip, [pc, #-80] @ 74f6d8 <__cxa_atexit@plt+0x743734> │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - cmpeq pc, r0, asr #11 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - cmpeq pc, r4, lsl #11 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmpeq pc, r4, ror #9 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 74f774 <__cxa_atexit@plt+0x7437d0> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - b 74f38c <__cxa_atexit@plt+0x7433e8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74ba78 <__cxa_atexit@plt+0x73fad4> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74ba7c <__cxa_atexit@plt+0x73fad8> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74ba80 <__cxa_atexit@plt+0x73fadc> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74ba84 <__cxa_atexit@plt+0x73fae0> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74ba88 <__cxa_atexit@plt+0x73fae4> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74f7c0 <__cxa_atexit@plt+0x74381c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 74f7cc <__cxa_atexit@plt+0x743828> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 74f7d0 <__cxa_atexit@plt+0x74382c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, r4, lsl #9 │ │ │ │ - cmpeq pc, r8, lsr #8 │ │ │ │ - cmpeq lr, r4, lsl fp │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [pc, #348] @ 74f94c <__cxa_atexit@plt+0x7439a8> │ │ │ │ - mov r0, r5 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r0, #8]! │ │ │ │ - str r1, [sp, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r0] │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov lr, r4 │ │ │ │ - cmp r1, r3 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 74f914 <__cxa_atexit@plt+0x743970> │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r0, ip, #8 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 74f8fc <__cxa_atexit@plt+0x743958> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 74f950 <__cxa_atexit@plt+0x7439ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 74f954 <__cxa_atexit@plt+0x7439b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74f8d4 <__cxa_atexit@plt+0x743930> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74f894 <__cxa_atexit@plt+0x7438f0> │ │ │ │ - ldr r2, [pc, #172] @ 74f958 <__cxa_atexit@plt+0x7439b4> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 74f84c <__cxa_atexit@plt+0x7438a8> │ │ │ │ - b 74f918 <__cxa_atexit@plt+0x743974> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 74f890 <__cxa_atexit@plt+0x7438ec> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 74f95c <__cxa_atexit@plt+0x7439b8> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ + ldr r7, [pc, #72] @ 74ba8c <__cxa_atexit@plt+0x73fae8> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - ldrheq fp, [pc, #-216] @ 74f884 <__cxa_atexit@plt+0x7438e0> │ │ │ │ - cmpeq pc, r4, ror r3 @ │ │ │ │ - strheq sp, [lr, #-152] @ 0xffffff68 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + strheq r0, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + cmpeq pc, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74f9a4 <__cxa_atexit@plt+0x743a00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 74f9b0 <__cxa_atexit@plt+0x743a0c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 74f9b4 <__cxa_atexit@plt+0x743a10> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74baf0 <__cxa_atexit@plt+0x73fb4c> │ │ │ │ + ldr r2, [pc, #92] @ 74bb0c <__cxa_atexit@plt+0x73fb68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74bafc <__cxa_atexit@plt+0x73fb58> │ │ │ │ + ldr r3, [pc, #68] @ 74bb10 <__cxa_atexit@plt+0x73fb6c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bae0 <__cxa_atexit@plt+0x73fb3c> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, r0, lsr #5 │ │ │ │ - cmpeq pc, r0, asr #4 │ │ │ │ - cmpeq lr, r0, lsr r9 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #348] @ 74fb2c <__cxa_atexit@plt+0x743b88> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r1] │ │ │ │ - mov r0, #0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r4, r3 │ │ │ │ - str ip, [r5, #16] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 74faf4 <__cxa_atexit@plt+0x743b50> │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, ip, #8 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 74fadc <__cxa_atexit@plt+0x743b38> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 74fb30 <__cxa_atexit@plt+0x743b8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 74fb34 <__cxa_atexit@plt+0x743b90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74fab4 <__cxa_atexit@plt+0x743b10> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74fa74 <__cxa_atexit@plt+0x743ad0> │ │ │ │ - ldr r2, [pc, #172] @ 74fb38 <__cxa_atexit@plt+0x743b94> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 74fa2c <__cxa_atexit@plt+0x743a88> │ │ │ │ - b 74faf8 <__cxa_atexit@plt+0x743b54> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 74fa70 <__cxa_atexit@plt+0x743acc> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 74fb3c <__cxa_atexit@plt+0x743b98> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ + ldr r7, [pc, #16] @ 74bb14 <__cxa_atexit@plt+0x73fb70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - ldrsbeq fp, [pc, #-184] @ 74fa84 <__cxa_atexit@plt+0x743ae0> │ │ │ │ - @ instruction: 0x015fc194 │ │ │ │ - smlaltteq sp, lr, ip, r7 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74fb88 <__cxa_atexit@plt+0x743be4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 74fb94 <__cxa_atexit@plt+0x743bf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 74fb98 <__cxa_atexit@plt+0x743bf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq ip, [pc, #-12] @ 74fb90 <__cxa_atexit@plt+0x743bec> │ │ │ │ - cmpeq pc, r4, asr r0 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 74fc48 <__cxa_atexit@plt+0x743ca4> │ │ │ │ - cmpeq lr, r4, asr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74fc08 <__cxa_atexit@plt+0x743c64> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 74fc24 <__cxa_atexit@plt+0x743c80> │ │ │ │ + cmppeq pc, r8, ror #19 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9410 │ │ │ │ + cmpeq pc, r4, lsl r7 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bb78 <__cxa_atexit@plt+0x73fbd4> │ │ │ │ + ldr r2, [pc, #92] @ 74bb94 <__cxa_atexit@plt+0x73fbf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74fc10 <__cxa_atexit@plt+0x743c6c> │ │ │ │ - ldr r7, [pc, #68] @ 74fc28 <__cxa_atexit@plt+0x743c84> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74fbfc <__cxa_atexit@plt+0x743c58> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74f60c <__cxa_atexit@plt+0x743668> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74bb84 <__cxa_atexit@plt+0x73fbe0> │ │ │ │ + ldr r3, [pc, #68] @ 74bb98 <__cxa_atexit@plt+0x73fbf4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bb68 <__cxa_atexit@plt+0x73fbc4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74fc2c <__cxa_atexit@plt+0x743c88> │ │ │ │ + ldr r7, [pc, #16] @ 74bb9c <__cxa_atexit@plt+0x73fbf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, asr #17 │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - smlalbteq sp, lr, r8, r6 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 74fd64 <__cxa_atexit@plt+0x743dc0> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 74fd50 <__cxa_atexit@plt+0x743dac> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 74fd90 <__cxa_atexit@plt+0x743dec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 74fd94 <__cxa_atexit@plt+0x743df0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74fd24 <__cxa_atexit@plt+0x743d80> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74fce8 <__cxa_atexit@plt+0x743d44> │ │ │ │ - ldr r2, [pc, #152] @ 74fd98 <__cxa_atexit@plt+0x743df4> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmppeq pc, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9318 │ │ │ │ + smlalbbeq r1, pc, r8, r6 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bc00 <__cxa_atexit@plt+0x73fc5c> │ │ │ │ + ldr r2, [pc, #92] @ 74bc1c <__cxa_atexit@plt+0x73fc78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 74fc9c <__cxa_atexit@plt+0x743cf8> │ │ │ │ - b 74fd64 <__cxa_atexit@plt+0x743dc0> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 74fce4 <__cxa_atexit@plt+0x743d40> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 74fd9c <__cxa_atexit@plt+0x743df8> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, r4, ror #18 │ │ │ │ - cmpeq pc, r0, lsr #30 │ │ │ │ - hvceq 60752 @ 0xed50 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 74fe4c <__cxa_atexit@plt+0x743ea8> │ │ │ │ - cmpeq lr, r0, asr #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74fe0c <__cxa_atexit@plt+0x743e68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 74fe28 <__cxa_atexit@plt+0x743e84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74fe14 <__cxa_atexit@plt+0x743e70> │ │ │ │ - ldr r7, [pc, #68] @ 74fe2c <__cxa_atexit@plt+0x743e88> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74fe00 <__cxa_atexit@plt+0x743e5c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74f60c <__cxa_atexit@plt+0x743668> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74bc0c <__cxa_atexit@plt+0x73fc68> │ │ │ │ + ldr r3, [pc, #68] @ 74bc20 <__cxa_atexit@plt+0x73fc7c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bbf0 <__cxa_atexit@plt+0x73fc4c> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74fe30 <__cxa_atexit@plt+0x743e8c> │ │ │ │ + ldr r7, [pc, #16] @ 74bc24 <__cxa_atexit@plt+0x73fc80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, asr #13 │ │ │ │ - @ instruction: 0xfffff81c │ │ │ │ - smlalbteq sp, lr, r4, r4 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - smlaltbeq sp, lr, r8, r4 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 74ff68 <__cxa_atexit@plt+0x743fc4> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 74ff54 <__cxa_atexit@plt+0x743fb0> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 74ff94 <__cxa_atexit@plt+0x743ff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 74ff98 <__cxa_atexit@plt+0x743ff4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74ff28 <__cxa_atexit@plt+0x743f84> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 74feec <__cxa_atexit@plt+0x743f48> │ │ │ │ - ldr r2, [pc, #152] @ 74ff9c <__cxa_atexit@plt+0x743ff8> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldrsbeq pc, [pc, #-136] @ 74bb9c <__cxa_atexit@plt+0x73fbf8> @ │ │ │ │ + @ instruction: 0xffff9220 │ │ │ │ + strdeq r1, [pc, #-92] @ 74bbd0 <__cxa_atexit@plt+0x73fc2c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bc88 <__cxa_atexit@plt+0x73fce4> │ │ │ │ + ldr r2, [pc, #92] @ 74bca4 <__cxa_atexit@plt+0x73fd00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 74fea0 <__cxa_atexit@plt+0x743efc> │ │ │ │ - b 74ff68 <__cxa_atexit@plt+0x743fc4> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 74fee8 <__cxa_atexit@plt+0x743f44> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 74ffa0 <__cxa_atexit@plt+0x743ffc> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, r0, ror #14 │ │ │ │ - cmpeq pc, ip, lsl sp @ │ │ │ │ - smlalbbeq sp, lr, r0, r3 │ │ │ │ - cmpeq lr, r8, lsr r3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 74ffec <__cxa_atexit@plt+0x744048> │ │ │ │ - ldr r7, [pc, #52] @ 74fffc <__cxa_atexit@plt+0x744058> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 74ffe0 <__cxa_atexit@plt+0x74403c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 74f60c <__cxa_atexit@plt+0x743668> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74bc94 <__cxa_atexit@plt+0x73fcf0> │ │ │ │ + ldr r3, [pc, #68] @ 74bca8 <__cxa_atexit@plt+0x73fd04> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bc78 <__cxa_atexit@plt+0x73fcd4> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 750000 <__cxa_atexit@plt+0x74405c> │ │ │ │ + ldr r7, [pc, #16] @ 74bcac <__cxa_atexit@plt+0x73fd08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff63c │ │ │ │ - strdeq sp, [lr, #-32] @ 0xffffffe0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 750024 <__cxa_atexit@plt+0x744080> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmppeq pc, r0, asr r8 @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0xffff9128 │ │ │ │ + hvceq 61776 @ 0xf150 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - sub r5, r3, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bhi 75008c <__cxa_atexit@plt+0x7440e8> │ │ │ │ - ldr r3, [r2] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - bge 750078 <__cxa_atexit@plt+0x7440d4> │ │ │ │ - add r7, sl, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #68] @ 7500a0 <__cxa_atexit@plt+0x7440fc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, #0 │ │ │ │ + bhi 74bd10 <__cxa_atexit@plt+0x73fd6c> │ │ │ │ + ldr r2, [pc, #92] @ 74bd2c <__cxa_atexit@plt+0x73fd88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74bd1c <__cxa_atexit@plt+0x73fd78> │ │ │ │ + ldr r3, [pc, #68] @ 74bd30 <__cxa_atexit@plt+0x73fd8c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 750084 <__cxa_atexit@plt+0x7440e0> │ │ │ │ - b 7500b0 <__cxa_atexit@plt+0x74410c> │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bd00 <__cxa_atexit@plt+0x73fd5c> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7500a4 <__cxa_atexit@plt+0x744100> │ │ │ │ + ldr r7, [pc, #16] @ 74bd34 <__cxa_atexit@plt+0x73fd90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - hvceq 60712 @ 0xed28 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - mov lr, r4 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r0, [lr, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7501c4 <__cxa_atexit@plt+0x744220> │ │ │ │ - ldr r0, [pc, #260] @ 7501dc <__cxa_atexit@plt+0x744238> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r2, [r0] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r1, [ip, #3] │ │ │ │ - ldr r7, [pc, #228] @ 7501e0 <__cxa_atexit@plt+0x74423c> │ │ │ │ - add r0, sl, fp, lsl #2 │ │ │ │ - add r9, r0, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - bne 750188 <__cxa_atexit@plt+0x7441e4> │ │ │ │ - mov r1, #0 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r9] │ │ │ │ - strex r2, r3, [r9] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 750124 <__cxa_atexit@plt+0x744180> │ │ │ │ - ldr r0, [pc, #168] @ 7501e4 <__cxa_atexit@plt+0x744240> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [sp, #12] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r0, [sl] │ │ │ │ - add r0, fp, #1 │ │ │ │ - cmp r0, r4 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r4, [r5, #20] │ │ │ │ - bge 7501a8 <__cxa_atexit@plt+0x744204> │ │ │ │ - add r7, r2, r0, lsl #2 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #112] @ 7501e8 <__cxa_atexit@plt+0x744244> │ │ │ │ - tst ip, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - bne 7500c0 <__cxa_atexit@plt+0x74411c> │ │ │ │ - b 7501b0 <__cxa_atexit@plt+0x74420c> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #4] │ │ │ │ - mov r7, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - mov lr, r7 │ │ │ │ - b 750118 <__cxa_atexit@plt+0x744174> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - b 7501b4 <__cxa_atexit@plt+0x744210> │ │ │ │ - ldr r0, [ip] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - bx r0 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, ip, asr r5 @ │ │ │ │ - ldrsbeq fp, [pc, #-172] @ 75013c <__cxa_atexit@plt+0x744198> │ │ │ │ - cmpeq pc, ip, ror #21 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + cmppeq pc, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff9030 │ │ │ │ + smlaltteq r1, pc, r4, r4 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bd98 <__cxa_atexit@plt+0x73fdf4> │ │ │ │ + ldr r2, [pc, #92] @ 74bdb4 <__cxa_atexit@plt+0x73fe10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 750230 <__cxa_atexit@plt+0x74428c> │ │ │ │ - ldr r7, [pc, #52] @ 750240 <__cxa_atexit@plt+0x74429c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 750224 <__cxa_atexit@plt+0x744280> │ │ │ │ - mov r7, r9 │ │ │ │ - b 750254 <__cxa_atexit@plt+0x7442b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74bda4 <__cxa_atexit@plt+0x73fe00> │ │ │ │ + ldr r3, [pc, #68] @ 74bdb8 <__cxa_atexit@plt+0x73fe14> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bd88 <__cxa_atexit@plt+0x73fde4> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 750244 <__cxa_atexit@plt+0x7442a0> │ │ │ │ + ldr r7, [pc, #16] @ 74bdbc <__cxa_atexit@plt+0x73fe18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq sp, [lr, #-12] │ │ │ │ - smlalbteq sp, lr, r8, r0 │ │ │ │ + cmppeq pc, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff8f38 │ │ │ │ + cmpeq pc, r8, asr r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 750298 <__cxa_atexit@plt+0x7442f4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7502c8 <__cxa_atexit@plt+0x744324> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7502dc <__cxa_atexit@plt+0x744338> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 750304 <__cxa_atexit@plt+0x744360> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [pc, #212] @ 750368 <__cxa_atexit@plt+0x7443c4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7502a8 <__cxa_atexit@plt+0x744304> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #176] @ 750358 <__cxa_atexit@plt+0x7443b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #152] @ 75035c <__cxa_atexit@plt+0x7443b8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #132] @ 750354 <__cxa_atexit@plt+0x7443b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #116] @ 750360 <__cxa_atexit@plt+0x7443bc> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #100] @ 750364 <__cxa_atexit@plt+0x7443c0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 750344 <__cxa_atexit@plt+0x7443a0> │ │ │ │ - ldr lr, [pc, #80] @ 75036c <__cxa_atexit@plt+0x7443c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r8, ror #18 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - cmpeq pc, r8, ror r9 @ │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq pc, ip, lsr r9 @ │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - ldrheq fp, [pc, #-136] @ 7502ec <__cxa_atexit@plt+0x744348> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7503a4 <__cxa_atexit@plt+0x744400> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r2, #0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74be20 <__cxa_atexit@plt+0x73fe7c> │ │ │ │ + ldr r2, [pc, #92] @ 74be3c <__cxa_atexit@plt+0x73fe98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74be2c <__cxa_atexit@plt+0x73fe88> │ │ │ │ + ldr r3, [pc, #68] @ 74be40 <__cxa_atexit@plt+0x73fe9c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - b 750024 <__cxa_atexit@plt+0x744080> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7503f0 <__cxa_atexit@plt+0x74444c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 7503fc <__cxa_atexit@plt+0x744458> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 750400 <__cxa_atexit@plt+0x74445c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74be10 <__cxa_atexit@plt+0x73fe6c> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, r4, asr r8 @ │ │ │ │ - ldrsheq fp, [pc, #-120] @ 750390 <__cxa_atexit@plt+0x7443ec> │ │ │ │ - cmpeq lr, ip, lsl #30 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [pc, #348] @ 75057c <__cxa_atexit@plt+0x7445d8> │ │ │ │ - mov r0, r5 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r0, #8]! │ │ │ │ - str r1, [sp, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r0] │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov lr, r4 │ │ │ │ - cmp r1, r3 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 750544 <__cxa_atexit@plt+0x7445a0> │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r0, ip, #8 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 75052c <__cxa_atexit@plt+0x744588> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 750580 <__cxa_atexit@plt+0x7445dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 750584 <__cxa_atexit@plt+0x7445e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 750504 <__cxa_atexit@plt+0x744560> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7504c4 <__cxa_atexit@plt+0x744520> │ │ │ │ - ldr r2, [pc, #172] @ 750588 <__cxa_atexit@plt+0x7445e4> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 75047c <__cxa_atexit@plt+0x7444d8> │ │ │ │ - b 750548 <__cxa_atexit@plt+0x7445a4> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 7504c0 <__cxa_atexit@plt+0x74451c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 75058c <__cxa_atexit@plt+0x7445e8> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ + ldr r7, [pc, #16] @ 74be44 <__cxa_atexit@plt+0x73fea0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, ip, lsr r3 │ │ │ │ - cmpeq pc, r8, lsl #3 │ │ │ │ - cmpeq pc, r4, asr #14 │ │ │ │ - smlalbteq ip, lr, r4, sp │ │ │ │ + ldrheq pc, [pc, #-104] @ 74bddc <__cxa_atexit@plt+0x73fe38> @ │ │ │ │ + @ instruction: 0xffff8e40 │ │ │ │ + smlalbteq r1, pc, ip, r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7505d4 <__cxa_atexit@plt+0x744630> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7505e0 <__cxa_atexit@plt+0x74463c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7505e4 <__cxa_atexit@plt+0x744640> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bea8 <__cxa_atexit@plt+0x73ff04> │ │ │ │ + ldr r2, [pc, #92] @ 74bec4 <__cxa_atexit@plt+0x73ff20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74beb4 <__cxa_atexit@plt+0x73ff10> │ │ │ │ + ldr r3, [pc, #68] @ 74bec8 <__cxa_atexit@plt+0x73ff24> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74be98 <__cxa_atexit@plt+0x73fef4> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, r0, ror r6 @ │ │ │ │ - cmpeq pc, r0, lsl r6 @ │ │ │ │ - cmpeq lr, r8, lsr #26 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r0, [pc, #348] @ 75075c <__cxa_atexit@plt+0x7447b8> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r1, [sp, #24] │ │ │ │ - mov r1, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r1] │ │ │ │ - mov r0, #0 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r4, r3 │ │ │ │ - str ip, [r5, #16] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 750724 <__cxa_atexit@plt+0x744780> │ │ │ │ - str r1, [sp, #16] │ │ │ │ - add r1, ip, #8 │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 75070c <__cxa_atexit@plt+0x744768> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 750760 <__cxa_atexit@plt+0x7447bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 750764 <__cxa_atexit@plt+0x7447c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7506e4 <__cxa_atexit@plt+0x744740> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7506a4 <__cxa_atexit@plt+0x744700> │ │ │ │ - ldr r2, [pc, #172] @ 750768 <__cxa_atexit@plt+0x7447c4> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 75065c <__cxa_atexit@plt+0x7446b8> │ │ │ │ - b 750728 <__cxa_atexit@plt+0x744784> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 7506a0 <__cxa_atexit@plt+0x7446fc> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 75076c <__cxa_atexit@plt+0x7447c8> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ + ldr r7, [pc, #16] @ 74becc <__cxa_atexit@plt+0x73ff28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - cmpeq pc, r8, lsr #31 │ │ │ │ - cmpeq pc, r4, ror #10 │ │ │ │ - smlaltteq ip, lr, ip, fp │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7507b8 <__cxa_atexit@plt+0x744814> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 7507c4 <__cxa_atexit@plt+0x744820> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 7507c8 <__cxa_atexit@plt+0x744824> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq pc, ip, lsl #9 │ │ │ │ - cmpeq pc, r4, lsr #8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 750878 <__cxa_atexit@plt+0x7448d4> │ │ │ │ - cmpeq lr, ip, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 750838 <__cxa_atexit@plt+0x744894> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 750854 <__cxa_atexit@plt+0x7448b0> │ │ │ │ + cmppeq pc, r0, lsr r6 @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0xffff8d48 │ │ │ │ + cmpeq pc, r0, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bf30 <__cxa_atexit@plt+0x73ff8c> │ │ │ │ + ldr r2, [pc, #92] @ 74bf4c <__cxa_atexit@plt+0x73ffa8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 750840 <__cxa_atexit@plt+0x74489c> │ │ │ │ - ldr r7, [pc, #68] @ 750858 <__cxa_atexit@plt+0x7448b4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 75082c <__cxa_atexit@plt+0x744888> │ │ │ │ - mov r7, r9 │ │ │ │ - b 750254 <__cxa_atexit@plt+0x7442b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74bf3c <__cxa_atexit@plt+0x73ff98> │ │ │ │ + ldr r3, [pc, #68] @ 74bf50 <__cxa_atexit@plt+0x73ffac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bf20 <__cxa_atexit@plt+0x73ff7c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75085c <__cxa_atexit@plt+0x7448b8> │ │ │ │ + ldr r7, [pc, #16] @ 74bf54 <__cxa_atexit@plt+0x73ffb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015fac9c │ │ │ │ - @ instruction: 0xfffffa38 │ │ │ │ - smlalbteq ip, lr, r8, sl │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - smlaltbeq ip, lr, r4, sl │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 750994 <__cxa_atexit@plt+0x7449f0> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 750980 <__cxa_atexit@plt+0x7449dc> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 7509c0 <__cxa_atexit@plt+0x744a1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 7509c4 <__cxa_atexit@plt+0x744a20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 750954 <__cxa_atexit@plt+0x7449b0> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 750918 <__cxa_atexit@plt+0x744974> │ │ │ │ - ldr r2, [pc, #152] @ 7509c8 <__cxa_atexit@plt+0x744a24> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmppeq pc, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff8c50 │ │ │ │ + strheq r1, [pc, #-36] @ 74bf38 <__cxa_atexit@plt+0x73ff94> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74bfb8 <__cxa_atexit@plt+0x740014> │ │ │ │ + ldr r2, [pc, #92] @ 74bfd4 <__cxa_atexit@plt+0x740030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 7508cc <__cxa_atexit@plt+0x744928> │ │ │ │ - b 750994 <__cxa_atexit@plt+0x7449f0> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 750914 <__cxa_atexit@plt+0x744970> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 7509cc <__cxa_atexit@plt+0x744a28> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, r4, lsr sp @ │ │ │ │ - ldrsheq fp, [pc, #-32] @ 7509b0 <__cxa_atexit@plt+0x744a0c> │ │ │ │ - hvceq 60572 @ 0xec9c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 750a7c <__cxa_atexit@plt+0x744ad8> │ │ │ │ - cmpeq lr, r8, lsr r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 750a3c <__cxa_atexit@plt+0x744a98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 750a58 <__cxa_atexit@plt+0x744ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #28 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 750a44 <__cxa_atexit@plt+0x744aa0> │ │ │ │ - ldr r7, [pc, #68] @ 750a5c <__cxa_atexit@plt+0x744ab8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 750a30 <__cxa_atexit@plt+0x744a8c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 750254 <__cxa_atexit@plt+0x7442b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74bfc4 <__cxa_atexit@plt+0x740020> │ │ │ │ + ldr r3, [pc, #68] @ 74bfd8 <__cxa_atexit@plt+0x740034> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74bfa8 <__cxa_atexit@plt+0x740004> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 750a60 <__cxa_atexit@plt+0x744abc> │ │ │ │ + ldr r7, [pc, #16] @ 74bfdc <__cxa_atexit@plt+0x740038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015faa98 │ │ │ │ - @ instruction: 0xfffff834 │ │ │ │ - smlalbteq ip, lr, r4, r8 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - smlaltbeq ip, lr, r0, r8 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 750b98 <__cxa_atexit@plt+0x744bf4> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 750b84 <__cxa_atexit@plt+0x744be0> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 750bc4 <__cxa_atexit@plt+0x744c20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 750bc8 <__cxa_atexit@plt+0x744c24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r3, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 750b58 <__cxa_atexit@plt+0x744bb4> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 750b1c <__cxa_atexit@plt+0x744b78> │ │ │ │ - ldr r2, [pc, #152] @ 750bcc <__cxa_atexit@plt+0x744c28> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmppeq pc, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff8b58 │ │ │ │ + cmpeq pc, r8, lsr #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c040 <__cxa_atexit@plt+0x74009c> │ │ │ │ + ldr r2, [pc, #92] @ 74c05c <__cxa_atexit@plt+0x7400b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 750ad0 <__cxa_atexit@plt+0x744b2c> │ │ │ │ - b 750b98 <__cxa_atexit@plt+0x744bf4> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 750b18 <__cxa_atexit@plt+0x744b74> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 750bd0 <__cxa_atexit@plt+0x744c2c> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq pc, r0, lsr fp @ │ │ │ │ - cmpeq pc, ip, ror #1 │ │ │ │ - smlalbbeq ip, lr, r0, r7 │ │ │ │ - cmpeq lr, r8, lsr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 750c1c <__cxa_atexit@plt+0x744c78> │ │ │ │ - ldr r7, [pc, #52] @ 750c2c <__cxa_atexit@plt+0x744c88> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 750c10 <__cxa_atexit@plt+0x744c6c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 750254 <__cxa_atexit@plt+0x7442b0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74c04c <__cxa_atexit@plt+0x7400a8> │ │ │ │ + ldr r3, [pc, #68] @ 74c060 <__cxa_atexit@plt+0x7400bc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c030 <__cxa_atexit@plt+0x74008c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 750c30 <__cxa_atexit@plt+0x744c8c> │ │ │ │ + ldr r7, [pc, #16] @ 74c064 <__cxa_atexit@plt+0x7400c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff654 │ │ │ │ - strdeq ip, [lr, #-96] @ 0xffffffa0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + @ instruction: 0x015ff498 │ │ │ │ + @ instruction: 0xffff8a60 │ │ │ │ + @ instruction: 0x014f119c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c0c8 <__cxa_atexit@plt+0x740124> │ │ │ │ + ldr r2, [pc, #92] @ 74c0e4 <__cxa_atexit@plt+0x740140> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 750c64 <__cxa_atexit@plt+0x744cc0> │ │ │ │ - ldr r7, [pc, #32] @ 750c74 <__cxa_atexit@plt+0x744cd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 74c0d4 <__cxa_atexit@plt+0x740130> │ │ │ │ + ldr r3, [pc, #68] @ 74c0e8 <__cxa_atexit@plt+0x740144> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c0b8 <__cxa_atexit@plt+0x740114> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 750c78 <__cxa_atexit@plt+0x744cd4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c0ec <__cxa_atexit@plt+0x740148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlaltteq ip, lr, r4, r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 750cb0 <__cxa_atexit@plt+0x744d0c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + cmppeq pc, r0, lsl r4 @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0xffff8968 │ │ │ │ + cmpeq pc, r0, lsl r1 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74c244 <__cxa_atexit@plt+0x7402a0> │ │ │ │ + ldr r3, [pc, #332] @ 74c260 <__cxa_atexit@plt+0x7402bc> │ │ │ │ + ldr r2, [pc, #332] @ 74c264 <__cxa_atexit@plt+0x7402c0> │ │ │ │ + ldr r1, [pc, #332] @ 74c268 <__cxa_atexit@plt+0x7402c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74c26c <__cxa_atexit@plt+0x7402c8> │ │ │ │ + ldr sl, [pc, #328] @ 74c270 <__cxa_atexit@plt+0x7402cc> │ │ │ │ + ldr r9, [pc, #328] @ 74c274 <__cxa_atexit@plt+0x7402d0> │ │ │ │ + ldr r7, [pc, #328] @ 74c278 <__cxa_atexit@plt+0x7402d4> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74c27c <__cxa_atexit@plt+0x7402d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 750ca8 <__cxa_atexit@plt+0x744d04> │ │ │ │ - b 750cbc <__cxa_atexit@plt+0x744d18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 750d60 <__cxa_atexit@plt+0x744dbc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 750df0 <__cxa_atexit@plt+0x744e4c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 750d88 <__cxa_atexit@plt+0x744de4> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 750dfc <__cxa_atexit@plt+0x744e58> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 750df0 <__cxa_atexit@plt+0x744e4c> │ │ │ │ - ldr r1, [pc, #308] @ 750e48 <__cxa_atexit@plt+0x744ea4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 750e14 <__cxa_atexit@plt+0x744e70> │ │ │ │ - ldr lr, [pc, #276] @ 750e4c <__cxa_atexit@plt+0x744ea8> │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 750df0 <__cxa_atexit@plt+0x744e4c> │ │ │ │ - ldr r1, [pc, #180] @ 750e38 <__cxa_atexit@plt+0x744e94> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 750dac <__cxa_atexit@plt+0x744e08> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 750df0 <__cxa_atexit@plt+0x744e4c> │ │ │ │ - ldr r1, [pc, #148] @ 750e40 <__cxa_atexit@plt+0x744e9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74c280 <__cxa_atexit@plt+0x7402dc> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74c284 <__cxa_atexit@plt+0x7402e0> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74c288 <__cxa_atexit@plt+0x7402e4> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74c28c <__cxa_atexit@plt+0x7402e8> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74c290 <__cxa_atexit@plt+0x7402ec> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 74c294 <__cxa_atexit@plt+0x7402f0> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + cmppeq pc, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strdeq r1, [pc, #-44] @ 74c270 <__cxa_atexit@plt+0x7402cc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r7, #1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r3, #24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c2f8 <__cxa_atexit@plt+0x740354> │ │ │ │ + ldr r2, [pc, #92] @ 74c314 <__cxa_atexit@plt+0x740370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 750e20 <__cxa_atexit@plt+0x744e7c> │ │ │ │ - ldr r7, [pc, #104] @ 750e44 <__cxa_atexit@plt+0x744ea0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + bhi 74c304 <__cxa_atexit@plt+0x740360> │ │ │ │ + ldr r3, [pc, #68] @ 74c318 <__cxa_atexit@plt+0x740374> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c2e8 <__cxa_atexit@plt+0x740344> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 750e3c <__cxa_atexit@plt+0x744e98> │ │ │ │ + ldr r7, [pc, #16] @ 74c31c <__cxa_atexit@plt+0x740378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - cmpeq lr, r4, lsr #10 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r8, r5, #12 │ │ │ │ - ldr r2, [pc, #32] @ 750e84 <__cxa_atexit@plt+0x744ee0> │ │ │ │ - ldm r8, {r1, r3, r8} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + cmppeq pc, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff8c08 │ │ │ │ + cmpeq pc, ip, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 750f04 <__cxa_atexit@plt+0x744f60> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #88] @ 750f18 <__cxa_atexit@plt+0x744f74> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c380 <__cxa_atexit@plt+0x7403dc> │ │ │ │ + ldr r2, [pc, #92] @ 74c39c <__cxa_atexit@plt+0x7403f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74c38c <__cxa_atexit@plt+0x7403e8> │ │ │ │ + ldr r3, [pc, #68] @ 74c3a0 <__cxa_atexit@plt+0x7403fc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - beq 750f10 <__cxa_atexit@plt+0x744f6c> │ │ │ │ - ldr r2, [pc, #60] @ 750f1c <__cxa_atexit@plt+0x744f78> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c370 <__cxa_atexit@plt+0x7403cc> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 750f94 <__cxa_atexit@plt+0x744ff0> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #88] @ 750fb0 <__cxa_atexit@plt+0x74500c> │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi 750fa0 <__cxa_atexit@plt+0x744ffc> │ │ │ │ - ldr r7, [pc, #52] @ 750fb8 <__cxa_atexit@plt+0x745014> │ │ │ │ + ldr r7, [pc, #16] @ 74c3a4 <__cxa_atexit@plt+0x740400> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bx r0 │ │ │ │ + cmppeq pc, r8, asr r1 @ p-variant is OBSOLETE @ │ │ │ │ + @ instruction: 0xffff8b10 │ │ │ │ + smlalbbeq r0, pc, r0, lr @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c408 <__cxa_atexit@plt+0x740464> │ │ │ │ + ldr r2, [pc, #92] @ 74c424 <__cxa_atexit@plt+0x740480> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74c414 <__cxa_atexit@plt+0x740470> │ │ │ │ + ldr r3, [pc, #68] @ 74c428 <__cxa_atexit@plt+0x740484> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c3f8 <__cxa_atexit@plt+0x740454> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 750fb4 <__cxa_atexit@plt+0x745010> │ │ │ │ + ldr r7, [pc, #16] @ 74c42c <__cxa_atexit@plt+0x740488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - smlaltbeq ip, lr, r8, r3 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 751030 <__cxa_atexit@plt+0x74508c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #88] @ 75104c <__cxa_atexit@plt+0x7450a8> │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + ldrsbeq pc, [pc, #-0] @ 74c42c <__cxa_atexit@plt+0x740488> @ │ │ │ │ + @ instruction: 0xffff8a18 │ │ │ │ + strdeq r0, [pc, #-212] @ 74c360 <__cxa_atexit@plt+0x7403bc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c490 <__cxa_atexit@plt+0x7404ec> │ │ │ │ + ldr r2, [pc, #92] @ 74c4ac <__cxa_atexit@plt+0x740508> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi 75103c <__cxa_atexit@plt+0x745098> │ │ │ │ - ldr r7, [pc, #52] @ 751054 <__cxa_atexit@plt+0x7450b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 74c49c <__cxa_atexit@plt+0x7404f8> │ │ │ │ + ldr r3, [pc, #68] @ 74c4b0 <__cxa_atexit@plt+0x74050c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c480 <__cxa_atexit@plt+0x7404dc> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 751050 <__cxa_atexit@plt+0x7450ac> │ │ │ │ + ldr r7, [pc, #16] @ 74c4b4 <__cxa_atexit@plt+0x740510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - cmpeq lr, ip, lsl #6 │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + cmppeq pc, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffff8920 │ │ │ │ + cmpeq pc, r8, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c518 <__cxa_atexit@plt+0x740574> │ │ │ │ + ldr r2, [pc, #92] @ 74c534 <__cxa_atexit@plt+0x740590> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 751088 <__cxa_atexit@plt+0x7450e4> │ │ │ │ - ldr r7, [pc, #32] @ 751098 <__cxa_atexit@plt+0x7450f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 74c524 <__cxa_atexit@plt+0x740580> │ │ │ │ + ldr r3, [pc, #68] @ 74c538 <__cxa_atexit@plt+0x740594> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c508 <__cxa_atexit@plt+0x740564> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 75109c <__cxa_atexit@plt+0x7450f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c53c <__cxa_atexit@plt+0x740598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - smlalbteq ip, lr, r0, r2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + cmpeq pc, r0, asr #31 │ │ │ │ + @ instruction: 0xffff8828 │ │ │ │ + ldrdeq r0, [pc, #-204] @ 74c478 <__cxa_atexit@plt+0x7404d4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c5a0 <__cxa_atexit@plt+0x7405fc> │ │ │ │ + ldr r2, [pc, #92] @ 74c5bc <__cxa_atexit@plt+0x740618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7510d0 <__cxa_atexit@plt+0x74512c> │ │ │ │ - ldr r7, [pc, #32] @ 7510e0 <__cxa_atexit@plt+0x74513c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 74c5ac <__cxa_atexit@plt+0x740608> │ │ │ │ + ldr r3, [pc, #68] @ 74c5c0 <__cxa_atexit@plt+0x74061c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c590 <__cxa_atexit@plt+0x7405ec> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 7510e4 <__cxa_atexit@plt+0x745140> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c5c4 <__cxa_atexit@plt+0x740620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalbbeq ip, lr, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 75111c <__cxa_atexit@plt+0x745178> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 751114 <__cxa_atexit@plt+0x745170> │ │ │ │ - b 751128 <__cxa_atexit@plt+0x745184> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7511c8 <__cxa_atexit@plt+0x745224> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751258 <__cxa_atexit@plt+0x7452b4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7511f0 <__cxa_atexit@plt+0x74524c> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 751264 <__cxa_atexit@plt+0x7452c0> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 751258 <__cxa_atexit@plt+0x7452b4> │ │ │ │ - ldr r1, [pc, #304] @ 7512b0 <__cxa_atexit@plt+0x74530c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 75127c <__cxa_atexit@plt+0x7452d8> │ │ │ │ - ldr lr, [pc, #272] @ 7512b4 <__cxa_atexit@plt+0x745310> │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 751258 <__cxa_atexit@plt+0x7452b4> │ │ │ │ - ldr r1, [pc, #180] @ 7512a0 <__cxa_atexit@plt+0x7452fc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 751214 <__cxa_atexit@plt+0x745270> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 751258 <__cxa_atexit@plt+0x7452b4> │ │ │ │ - ldr r1, [pc, #148] @ 7512a8 <__cxa_atexit@plt+0x745304> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + cmpeq pc, r8, lsr pc @ │ │ │ │ + @ instruction: 0xffff8730 │ │ │ │ + cmpeq pc, r0, asr ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r7, #1 │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r3, #24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c628 <__cxa_atexit@plt+0x740684> │ │ │ │ + ldr r2, [pc, #92] @ 74c644 <__cxa_atexit@plt+0x7406a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 751288 <__cxa_atexit@plt+0x7452e4> │ │ │ │ - ldr r7, [pc, #104] @ 7512ac <__cxa_atexit@plt+0x745308> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + bhi 74c634 <__cxa_atexit@plt+0x740690> │ │ │ │ + ldr r3, [pc, #68] @ 74c648 <__cxa_atexit@plt+0x7406a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c618 <__cxa_atexit@plt+0x740674> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7512a4 <__cxa_atexit@plt+0x745300> │ │ │ │ + ldr r7, [pc, #16] @ 74c64c <__cxa_atexit@plt+0x7406a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - smlalbteq ip, lr, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r8, r5, #12 │ │ │ │ - ldr r2, [pc, #28] @ 7512e8 <__cxa_atexit@plt+0x745344> │ │ │ │ - ldm r8, {r1, r3, r8} │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldrheq lr, [pc, #-224] @ 74c56c <__cxa_atexit@plt+0x7405c8> │ │ │ │ + @ instruction: 0xffff8638 │ │ │ │ + smlalbteq r0, pc, r4, fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 751364 <__cxa_atexit@plt+0x7453c0> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #84] @ 751378 <__cxa_atexit@plt+0x7453d4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c6b0 <__cxa_atexit@plt+0x74070c> │ │ │ │ + ldr r2, [pc, #92] @ 74c6cc <__cxa_atexit@plt+0x740728> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74c6bc <__cxa_atexit@plt+0x740718> │ │ │ │ + ldr r3, [pc, #68] @ 74c6d0 <__cxa_atexit@plt+0x74072c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - beq 751370 <__cxa_atexit@plt+0x7453cc> │ │ │ │ - ldr r2, [pc, #56] @ 75137c <__cxa_atexit@plt+0x7453d8> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c6a0 <__cxa_atexit@plt+0x7406fc> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 7513f4 <__cxa_atexit@plt+0x745450> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #88] @ 751410 <__cxa_atexit@plt+0x74546c> │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi 751400 <__cxa_atexit@plt+0x74545c> │ │ │ │ - ldr r7, [pc, #52] @ 751418 <__cxa_atexit@plt+0x745474> │ │ │ │ + ldr r7, [pc, #16] @ 74c6d4 <__cxa_atexit@plt+0x740730> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, lsr #28 │ │ │ │ + @ instruction: 0xffff8540 │ │ │ │ + cmpeq pc, r8, lsr fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c738 <__cxa_atexit@plt+0x740794> │ │ │ │ + ldr r2, [pc, #92] @ 74c754 <__cxa_atexit@plt+0x7407b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74c744 <__cxa_atexit@plt+0x7407a0> │ │ │ │ + ldr r3, [pc, #68] @ 74c758 <__cxa_atexit@plt+0x7407b4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c728 <__cxa_atexit@plt+0x740784> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 751414 <__cxa_atexit@plt+0x745470> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c75c <__cxa_atexit@plt+0x7407b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - cmpeq lr, r0, asr pc │ │ │ │ - @ instruction: 0xfffffd08 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 751490 <__cxa_atexit@plt+0x7454ec> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #88] @ 7514ac <__cxa_atexit@plt+0x745508> │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + cmpeq pc, r0, lsr #27 │ │ │ │ + @ instruction: 0xffff8448 │ │ │ │ + smlaltbeq r0, pc, ip, sl @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c7c0 <__cxa_atexit@plt+0x74081c> │ │ │ │ + ldr r2, [pc, #92] @ 74c7dc <__cxa_atexit@plt+0x740838> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi 75149c <__cxa_atexit@plt+0x7454f8> │ │ │ │ - ldr r7, [pc, #52] @ 7514b4 <__cxa_atexit@plt+0x745510> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 74c7cc <__cxa_atexit@plt+0x740828> │ │ │ │ + ldr r3, [pc, #68] @ 74c7e0 <__cxa_atexit@plt+0x74083c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c7b0 <__cxa_atexit@plt+0x74080c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7514b0 <__cxa_atexit@plt+0x74550c> │ │ │ │ + ldr r7, [pc, #16] @ 74c7e4 <__cxa_atexit@plt+0x740840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - strheq fp, [lr, #-228] @ 0xffffff1c │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + cmpeq pc, r8, lsl sp @ │ │ │ │ + @ instruction: 0xffff8350 │ │ │ │ + cmpeq pc, r0, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c848 <__cxa_atexit@plt+0x7408a4> │ │ │ │ + ldr r2, [pc, #92] @ 74c864 <__cxa_atexit@plt+0x7408c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7514e8 <__cxa_atexit@plt+0x745544> │ │ │ │ - ldr r7, [pc, #32] @ 7514f8 <__cxa_atexit@plt+0x745554> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ + bhi 74c854 <__cxa_atexit@plt+0x7408b0> │ │ │ │ + ldr r3, [pc, #68] @ 74c868 <__cxa_atexit@plt+0x7408c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c838 <__cxa_atexit@plt+0x740894> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 7514fc <__cxa_atexit@plt+0x745558> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c86c <__cxa_atexit@plt+0x7408c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - cmpeq lr, r8, ror #28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + @ instruction: 0x015fec90 │ │ │ │ + @ instruction: 0xffff8258 │ │ │ │ + @ instruction: 0x014f0994 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74c8d0 <__cxa_atexit@plt+0x74092c> │ │ │ │ + ldr r2, [pc, #92] @ 74c8ec <__cxa_atexit@plt+0x740948> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7515d4 <__cxa_atexit@plt+0x745630> │ │ │ │ - ldr r3, [pc, #196] @ 7515e4 <__cxa_atexit@plt+0x745640> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 74c8dc <__cxa_atexit@plt+0x740938> │ │ │ │ + ldr r3, [pc, #68] @ 74c8f0 <__cxa_atexit@plt+0x74094c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq 751554 <__cxa_atexit@plt+0x7455b0> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 751564 <__cxa_atexit@plt+0x7455c0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75158c <__cxa_atexit@plt+0x7455e8> │ │ │ │ - ldr r2, [pc, #156] @ 7515e8 <__cxa_atexit@plt+0x745644> │ │ │ │ - ldr r3, [r9, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 7515a0 <__cxa_atexit@plt+0x7455fc> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74c8c0 <__cxa_atexit@plt+0x74091c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 751594 <__cxa_atexit@plt+0x7455f0> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7515b4 <__cxa_atexit@plt+0x745610> │ │ │ │ - ldr r2, [pc, #108] @ 7515f4 <__cxa_atexit@plt+0x745650> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 75159c <__cxa_atexit@plt+0x7455f8> │ │ │ │ - mov r7, r5 │ │ │ │ - b 7515a8 <__cxa_atexit@plt+0x745604> │ │ │ │ - ldr r2, [pc, #84] @ 7515f0 <__cxa_atexit@plt+0x74564c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r9, #1] │ │ │ │ - str r2, [r7] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r2, [pc, #48] @ 7515ec <__cxa_atexit@plt+0x745648> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r1, [r9, #5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-16]! │ │ │ │ - ldr r3, [r9, #1] │ │ │ │ - str r1, [r7, #4] │ │ │ │ - b 7515a4 <__cxa_atexit@plt+0x745600> │ │ │ │ - ldr r7, [pc, #28] @ 7515f8 <__cxa_atexit@plt+0x745654> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74c8f4 <__cxa_atexit@plt+0x740950> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - muleq r0, r4, r3 │ │ │ │ - andeq r0, r0, r0, lsl #6 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - smlalbbeq fp, lr, r4, sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 751648 <__cxa_atexit@plt+0x7456a4> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 751658 <__cxa_atexit@plt+0x7456b4> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 751660 <__cxa_atexit@plt+0x7456bc> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 751678 <__cxa_atexit@plt+0x7456d4> │ │ │ │ - ldr r2, [pc, #96] @ 7516a4 <__cxa_atexit@plt+0x745700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751668 <__cxa_atexit@plt+0x7456c4> │ │ │ │ - ldr r2, [pc, #72] @ 751698 <__cxa_atexit@plt+0x7456f4> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ + cmpeq pc, r8, lsl #24 │ │ │ │ + @ instruction: 0xffff8160 │ │ │ │ + cmpeq pc, r8, lsl #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74ca4c <__cxa_atexit@plt+0x740aa8> │ │ │ │ + ldr r3, [pc, #332] @ 74ca68 <__cxa_atexit@plt+0x740ac4> │ │ │ │ + ldr r2, [pc, #332] @ 74ca6c <__cxa_atexit@plt+0x740ac8> │ │ │ │ + ldr r1, [pc, #332] @ 74ca70 <__cxa_atexit@plt+0x740acc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74ca74 <__cxa_atexit@plt+0x740ad0> │ │ │ │ + ldr sl, [pc, #328] @ 74ca78 <__cxa_atexit@plt+0x740ad4> │ │ │ │ + ldr r9, [pc, #328] @ 74ca7c <__cxa_atexit@plt+0x740ad8> │ │ │ │ + ldr r7, [pc, #328] @ 74ca80 <__cxa_atexit@plt+0x740adc> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74ca84 <__cxa_atexit@plt+0x740ae0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 75166c <__cxa_atexit@plt+0x7456c8> │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r2, [pc, #56] @ 7516a0 <__cxa_atexit@plt+0x7456fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74ca88 <__cxa_atexit@plt+0x740ae4> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74ca8c <__cxa_atexit@plt+0x740ae8> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74ca90 <__cxa_atexit@plt+0x740aec> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74ca94 <__cxa_atexit@plt+0x740af0> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74ca98 <__cxa_atexit@plt+0x740af4> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r1, [pc, #20] @ 75169c <__cxa_atexit@plt+0x7456f8> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 74ca9c <__cxa_atexit@plt+0x740af8> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + cmppeq pc, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strdeq r0, [pc, #-168] @ 74c9fc <__cxa_atexit@plt+0x740a58> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str sl, [r3, #-4]! │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - sub r2, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 751724 <__cxa_atexit@plt+0x745780> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #92] @ 75173c <__cxa_atexit@plt+0x745798> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - beq 751730 <__cxa_atexit@plt+0x74578c> │ │ │ │ - ldr r2, [pc, #52] @ 751740 <__cxa_atexit@plt+0x74579c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cb00 <__cxa_atexit@plt+0x740b5c> │ │ │ │ + ldr r2, [pc, #92] @ 74cb1c <__cxa_atexit@plt+0x740b78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74cb0c <__cxa_atexit@plt+0x740b68> │ │ │ │ + ldr r3, [pc, #68] @ 74cb20 <__cxa_atexit@plt+0x740b7c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74caf0 <__cxa_atexit@plt+0x740b4c> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ 74cb24 <__cxa_atexit@plt+0x740b80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 75176c <__cxa_atexit@plt+0x7457c8> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldrsbeq lr, [pc, #-152] @ 74ca8c <__cxa_atexit@plt+0x740ae8> │ │ │ │ + @ instruction: 0xffff8400 │ │ │ │ + cmpeq pc, r4, lsl #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str sl, [r5] │ │ │ │ - sub r3, r7, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 7517e4 <__cxa_atexit@plt+0x745840> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #92] @ 7517fc <__cxa_atexit@plt+0x745858> │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5] │ │ │ │ - beq 7517f0 <__cxa_atexit@plt+0x74584c> │ │ │ │ - ldr r3, [pc, #48] @ 751800 <__cxa_atexit@plt+0x74585c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cb88 <__cxa_atexit@plt+0x740be4> │ │ │ │ + ldr r2, [pc, #92] @ 74cba4 <__cxa_atexit@plt+0x740c00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74cb94 <__cxa_atexit@plt+0x740bf0> │ │ │ │ + ldr r3, [pc, #68] @ 74cba8 <__cxa_atexit@plt+0x740c04> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cb78 <__cxa_atexit@plt+0x740bd4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + ldr r7, [pc, #16] @ 74cbac <__cxa_atexit@plt+0x740c08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, asr r9 @ │ │ │ │ + @ instruction: 0xffff8308 │ │ │ │ + hvceq 61544 @ 0xf068 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 75185c <__cxa_atexit@plt+0x7458b8> │ │ │ │ - add r1, r1, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #44] @ 751864 <__cxa_atexit@plt+0x7458c0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cc10 <__cxa_atexit@plt+0x740c6c> │ │ │ │ + ldr r2, [pc, #92] @ 74cc2c <__cxa_atexit@plt+0x740c88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74cc1c <__cxa_atexit@plt+0x740c78> │ │ │ │ + ldr r3, [pc, #68] @ 74cc30 <__cxa_atexit@plt+0x740c8c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cc00 <__cxa_atexit@plt+0x740c5c> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 75150c <__cxa_atexit@plt+0x745568> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 7518b4 <__cxa_atexit@plt+0x745910> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #32] @ 7518bc <__cxa_atexit@plt+0x745918> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - b 75150c <__cxa_atexit@plt+0x745568> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #16] @ 74cc34 <__cxa_atexit@plt+0x740c90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ + cmpeq pc, r8, asr #17 │ │ │ │ + @ instruction: 0xffff8210 │ │ │ │ + smlaltteq r0, pc, ip, r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - sub r2, r0, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 751938 <__cxa_atexit@plt+0x745994> │ │ │ │ - add r1, r1, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #44] @ 751940 <__cxa_atexit@plt+0x74599c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cc98 <__cxa_atexit@plt+0x740cf4> │ │ │ │ + ldr r2, [pc, #92] @ 74ccb4 <__cxa_atexit@plt+0x740d10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74cca4 <__cxa_atexit@plt+0x740d00> │ │ │ │ + ldr r3, [pc, #68] @ 74ccb8 <__cxa_atexit@plt+0x740d14> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cc88 <__cxa_atexit@plt+0x740ce4> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov sl, r7 │ │ │ │ - b 75150c <__cxa_atexit@plt+0x745568> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 751990 <__cxa_atexit@plt+0x7459ec> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #32] @ 751998 <__cxa_atexit@plt+0x7459f4> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - b 75150c <__cxa_atexit@plt+0x745568> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [pc, #16] @ 74ccbc <__cxa_atexit@plt+0x740d18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r7 │ │ │ │ - b 75150c <__cxa_atexit@plt+0x745568> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + cmpeq pc, r0, asr #16 │ │ │ │ + @ instruction: 0xffff8118 │ │ │ │ + cmpeq pc, r0, ror #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cd20 <__cxa_atexit@plt+0x740d7c> │ │ │ │ + ldr r2, [pc, #92] @ 74cd3c <__cxa_atexit@plt+0x740d98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 751a7c <__cxa_atexit@plt+0x745ad8> │ │ │ │ - ldr r3, [pc, #180] @ 751a8c <__cxa_atexit@plt+0x745ae8> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 74cd2c <__cxa_atexit@plt+0x740d88> │ │ │ │ + ldr r3, [pc, #68] @ 74cd40 <__cxa_atexit@plt+0x740d9c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq 751a24 <__cxa_atexit@plt+0x745a80> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 751a34 <__cxa_atexit@plt+0x745a90> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751a40 <__cxa_atexit@plt+0x745a9c> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 751a48 <__cxa_atexit@plt+0x745aa4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751a58 <__cxa_atexit@plt+0x745ab4> │ │ │ │ - ldr r2, [pc, #120] @ 751a98 <__cxa_atexit@plt+0x745af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751a50 <__cxa_atexit@plt+0x745aac> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cd10 <__cxa_atexit@plt+0x740d6c> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 751a90 <__cxa_atexit@plt+0x745aec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751a64 <__cxa_atexit@plt+0x745ac0> │ │ │ │ - mov r7, r5 │ │ │ │ - b 751a70 <__cxa_atexit@plt+0x745acc> │ │ │ │ - ldr r2, [pc, #76] @ 751a9c <__cxa_atexit@plt+0x745af8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #1 │ │ │ │ - b 751a64 <__cxa_atexit@plt+0x745ac0> │ │ │ │ - ldr r2, [pc, #52] @ 751a94 <__cxa_atexit@plt+0x745af0> │ │ │ │ - mov r3, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r9, r3] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #28] @ 751aa0 <__cxa_atexit@plt+0x745afc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74cd44 <__cxa_atexit@plt+0x740da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - muleq r0, ip, r3 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - smlaltteq fp, lr, r4, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 751af0 <__cxa_atexit@plt+0x745b4c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 751b00 <__cxa_atexit@plt+0x745b5c> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 751b08 <__cxa_atexit@plt+0x745b64> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 751b18 <__cxa_atexit@plt+0x745b74> │ │ │ │ - ldr r2, [pc, #80] @ 751b3c <__cxa_atexit@plt+0x745b98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751b10 <__cxa_atexit@plt+0x745b6c> │ │ │ │ - ldr r2, [pc, #56] @ 751b30 <__cxa_atexit@plt+0x745b8c> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751b24 <__cxa_atexit@plt+0x745b80> │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r2, [pc, #40] @ 751b38 <__cxa_atexit@plt+0x745b94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - b 751b24 <__cxa_atexit@plt+0x745b80> │ │ │ │ - ldr r2, [pc, #20] @ 751b34 <__cxa_atexit@plt+0x745b90> │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, ip, lsl r3 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldrheq lr, [pc, #-120] @ 74cccc <__cxa_atexit@plt+0x740d28> │ │ │ │ + @ instruction: 0xffff8020 │ │ │ │ + ldrdeq r0, [pc, #-68] @ 74cd08 <__cxa_atexit@plt+0x740d64> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - sub r2, r1, #1 │ │ │ │ - cmp r1, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 751bb8 <__cxa_atexit@plt+0x745c14> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r1, [pc, #88] @ 751bd0 <__cxa_atexit@plt+0x745c2c> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - beq 751bc4 <__cxa_atexit@plt+0x745c20> │ │ │ │ - ldr r2, [pc, #48] @ 751bd4 <__cxa_atexit@plt+0x745c30> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cda8 <__cxa_atexit@plt+0x740e04> │ │ │ │ + ldr r2, [pc, #92] @ 74cdc4 <__cxa_atexit@plt+0x740e20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74cdb4 <__cxa_atexit@plt+0x740e10> │ │ │ │ + ldr r3, [pc, #68] @ 74cdc8 <__cxa_atexit@plt+0x740e24> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cd98 <__cxa_atexit@plt+0x740df4> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #16] @ 74cdcc <__cxa_atexit@plt+0x740e28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 751bfc <__cxa_atexit@plt+0x745c58> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + cmpeq pc, r0, lsr r7 @ │ │ │ │ + @ instruction: 0xffff7f28 │ │ │ │ + cmpeq pc, r8, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - sub r3, r7, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 751c70 <__cxa_atexit@plt+0x745ccc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #88] @ 751c88 <__cxa_atexit@plt+0x745ce4> │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq 751c7c <__cxa_atexit@plt+0x745cd8> │ │ │ │ - ldr r3, [pc, #44] @ 751c8c <__cxa_atexit@plt+0x745ce8> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ce30 <__cxa_atexit@plt+0x740e8c> │ │ │ │ + ldr r2, [pc, #92] @ 74ce4c <__cxa_atexit@plt+0x740ea8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ce3c <__cxa_atexit@plt+0x740e98> │ │ │ │ + ldr r3, [pc, #68] @ 74ce50 <__cxa_atexit@plt+0x740eac> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ce20 <__cxa_atexit@plt+0x740e7c> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 751cb4 <__cxa_atexit@plt+0x745d10> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5] │ │ │ │ - cmn r7, #1 │ │ │ │ - beq 751d4c <__cxa_atexit@plt+0x745da8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #228] @ 751dc0 <__cxa_atexit@plt+0x745e1c> │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r7, [pc, #16] @ 74ce54 <__cxa_atexit@plt+0x740eb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, lsr #13 │ │ │ │ + @ instruction: 0xffff7e30 │ │ │ │ + strheq r0, [pc, #-60] @ 74ce20 <__cxa_atexit@plt+0x740e7c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ceb8 <__cxa_atexit@plt+0x740f14> │ │ │ │ + ldr r2, [pc, #92] @ 74ced4 <__cxa_atexit@plt+0x740f30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 751db0 <__cxa_atexit@plt+0x745e0c> │ │ │ │ - ldr r3, [pc, #196] @ 751dc4 <__cxa_atexit@plt+0x745e20> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 74cec4 <__cxa_atexit@plt+0x740f20> │ │ │ │ + ldr r3, [pc, #68] @ 74ced8 <__cxa_atexit@plt+0x740f34> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq 751d58 <__cxa_atexit@plt+0x745db4> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 751d68 <__cxa_atexit@plt+0x745dc4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751d74 <__cxa_atexit@plt+0x745dd0> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 751d7c <__cxa_atexit@plt+0x745dd8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751d8c <__cxa_atexit@plt+0x745de8> │ │ │ │ - ldr r2, [pc, #136] @ 751dd0 <__cxa_atexit@plt+0x745e2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751d84 <__cxa_atexit@plt+0x745de0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cea8 <__cxa_atexit@plt+0x740f04> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ 751dc8 <__cxa_atexit@plt+0x745e24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751d98 <__cxa_atexit@plt+0x745df4> │ │ │ │ - mov r7, r5 │ │ │ │ - b 751da4 <__cxa_atexit@plt+0x745e00> │ │ │ │ - ldr r2, [pc, #80] @ 751dd4 <__cxa_atexit@plt+0x745e30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #1 │ │ │ │ - b 751d98 <__cxa_atexit@plt+0x745df4> │ │ │ │ - ldr r2, [pc, #56] @ 751dcc <__cxa_atexit@plt+0x745e28> │ │ │ │ - mov r3, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, r9] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #32] @ 751dd8 <__cxa_atexit@plt+0x745e34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74cedc <__cxa_atexit@plt+0x740f38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - strheq fp, [lr, #-80] @ 0xffffffb0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 751cb4 <__cxa_atexit@plt+0x745d10> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 751e38 <__cxa_atexit@plt+0x745e94> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr sl, [r5] │ │ │ │ - cmn r7, #1 │ │ │ │ - beq 751ed0 <__cxa_atexit@plt+0x745f2c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #228] @ 751f44 <__cxa_atexit@plt+0x745fa0> │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + cmpeq pc, r0, lsr #12 │ │ │ │ + @ instruction: 0xffff7d38 │ │ │ │ + cmpeq pc, r0, lsr r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cf40 <__cxa_atexit@plt+0x740f9c> │ │ │ │ + ldr r2, [pc, #92] @ 74cf5c <__cxa_atexit@plt+0x740fb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 751f34 <__cxa_atexit@plt+0x745f90> │ │ │ │ - ldr r3, [pc, #196] @ 751f48 <__cxa_atexit@plt+0x745fa4> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 74cf4c <__cxa_atexit@plt+0x740fa8> │ │ │ │ + ldr r3, [pc, #68] @ 74cf60 <__cxa_atexit@plt+0x740fbc> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - stmib r7, {r8, sl} │ │ │ │ - beq 751edc <__cxa_atexit@plt+0x745f38> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 751eec <__cxa_atexit@plt+0x745f48> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751ef8 <__cxa_atexit@plt+0x745f54> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 751f00 <__cxa_atexit@plt+0x745f5c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 751f10 <__cxa_atexit@plt+0x745f6c> │ │ │ │ - ldr r2, [pc, #136] @ 751f54 <__cxa_atexit@plt+0x745fb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751f08 <__cxa_atexit@plt+0x745f64> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cf30 <__cxa_atexit@plt+0x740f8c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #88] @ 751f4c <__cxa_atexit@plt+0x745fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 751f1c <__cxa_atexit@plt+0x745f78> │ │ │ │ - mov r7, r5 │ │ │ │ - b 751f28 <__cxa_atexit@plt+0x745f84> │ │ │ │ - ldr r2, [pc, #80] @ 751f58 <__cxa_atexit@plt+0x745fb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #1 │ │ │ │ - b 751f1c <__cxa_atexit@plt+0x745f78> │ │ │ │ - ldr r2, [pc, #56] @ 751f50 <__cxa_atexit@plt+0x745fac> │ │ │ │ - mov r3, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, r9] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #32] @ 751f5c <__cxa_atexit@plt+0x745fb8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74cf64 <__cxa_atexit@plt+0x740fc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffc3c │ │ │ │ - cmpeq lr, ip, lsr #8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 751e38 <__cxa_atexit@plt+0x745e94> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + @ instruction: 0x015fe598 │ │ │ │ + @ instruction: 0xffff7c40 │ │ │ │ + smlaltbeq r0, pc, r4, r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74cfc8 <__cxa_atexit@plt+0x741024> │ │ │ │ + ldr r2, [pc, #92] @ 74cfe4 <__cxa_atexit@plt+0x741040> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 752044 <__cxa_atexit@plt+0x7460a0> │ │ │ │ - ldr r3, [pc, #192] @ 752060 <__cxa_atexit@plt+0x7460bc> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 74cfd4 <__cxa_atexit@plt+0x741030> │ │ │ │ + ldr r3, [pc, #68] @ 74cfe8 <__cxa_atexit@plt+0x741044> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - ands r3, sl, #3 │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 751fec <__cxa_atexit@plt+0x746048> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 751ffc <__cxa_atexit@plt+0x746058> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 752008 <__cxa_atexit@plt+0x746064> │ │ │ │ - bic r3, sl, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 752010 <__cxa_atexit@plt+0x74606c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 752020 <__cxa_atexit@plt+0x74607c> │ │ │ │ - ldr r2, [pc, #132] @ 75206c <__cxa_atexit@plt+0x7460c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 752018 <__cxa_atexit@plt+0x746074> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74cfb8 <__cxa_atexit@plt+0x741014> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 752064 <__cxa_atexit@plt+0x7460c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 75202c <__cxa_atexit@plt+0x746088> │ │ │ │ - mov r7, r5 │ │ │ │ - b 752038 <__cxa_atexit@plt+0x746094> │ │ │ │ - ldr r2, [pc, #88] @ 752070 <__cxa_atexit@plt+0x7460cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, #1 │ │ │ │ - b 75202c <__cxa_atexit@plt+0x746088> │ │ │ │ - ldr r2, [pc, #64] @ 752068 <__cxa_atexit@plt+0x7460c4> │ │ │ │ - mov r3, #5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, sl] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #40] @ 752074 <__cxa_atexit@plt+0x7460d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74cfec <__cxa_atexit@plt+0x741048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - cmpeq lr, r4, lsl r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7520f0 <__cxa_atexit@plt+0x74614c> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7520cc <__cxa_atexit@plt+0x746128> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + cmpeq pc, r0, lsl r5 @ │ │ │ │ + @ instruction: 0xffff7b48 │ │ │ │ + cmpeq pc, r8, lsl r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d050 <__cxa_atexit@plt+0x7410ac> │ │ │ │ + ldr r2, [pc, #92] @ 74d06c <__cxa_atexit@plt+0x7410c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 7520d4 <__cxa_atexit@plt+0x746130> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7520f0 <__cxa_atexit@plt+0x74614c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r8, ror #7 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7521a0 <__cxa_atexit@plt+0x7461fc> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r7, sl │ │ │ │ - bge 752188 <__cxa_atexit@plt+0x7461e4> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #184] @ 7521cc <__cxa_atexit@plt+0x746228> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 752194 <__cxa_atexit@plt+0x7461f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7521b8 <__cxa_atexit@plt+0x746214> │ │ │ │ - ldr lr, [pc, #144] @ 7521d4 <__cxa_atexit@plt+0x746230> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov sl, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r1 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d05c <__cxa_atexit@plt+0x7410b8> │ │ │ │ + ldr r3, [pc, #68] @ 74d070 <__cxa_atexit@plt+0x7410cc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d040 <__cxa_atexit@plt+0x74109c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7521d0 <__cxa_atexit@plt+0x74622c> │ │ │ │ + ldr r7, [pc, #16] @ 74d074 <__cxa_atexit@plt+0x7410d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - smlalbteq fp, lr, r4, r1 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 752238 <__cxa_atexit@plt+0x746294> │ │ │ │ - ldr lr, [pc, #72] @ 752244 <__cxa_atexit@plt+0x7462a0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - str r7, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r3, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str r0, [sl, #24] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r8, lsl #9 │ │ │ │ + @ instruction: 0xffff7a50 │ │ │ │ + smlalbbeq r0, pc, ip, r1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75228c <__cxa_atexit@plt+0x7462e8> │ │ │ │ - ldr r7, [pc, #52] @ 7522a0 <__cxa_atexit@plt+0x7462fc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 752280 <__cxa_atexit@plt+0x7462dc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7522b0 <__cxa_atexit@plt+0x74630c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74d0d8 <__cxa_atexit@plt+0x741134> │ │ │ │ + ldr r2, [pc, #92] @ 74d0f4 <__cxa_atexit@plt+0x741150> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d0e4 <__cxa_atexit@plt+0x741140> │ │ │ │ + ldr r3, [pc, #68] @ 74d0f8 <__cxa_atexit@plt+0x741154> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d0c8 <__cxa_atexit@plt+0x741124> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7522a4 <__cxa_atexit@plt+0x746300> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d0fc <__cxa_atexit@plt+0x741158> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq fp, [lr, #-12] │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ + cmpeq pc, r0, lsl #8 │ │ │ │ + @ instruction: 0xffff7958 │ │ │ │ + mrseq r0, (UNDEF: 95) │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74d254 <__cxa_atexit@plt+0x7412b0> │ │ │ │ + ldr r3, [pc, #332] @ 74d270 <__cxa_atexit@plt+0x7412cc> │ │ │ │ + ldr r2, [pc, #332] @ 74d274 <__cxa_atexit@plt+0x7412d0> │ │ │ │ + ldr r1, [pc, #332] @ 74d278 <__cxa_atexit@plt+0x7412d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74d27c <__cxa_atexit@plt+0x7412d8> │ │ │ │ + ldr sl, [pc, #328] @ 74d280 <__cxa_atexit@plt+0x7412dc> │ │ │ │ + ldr r9, [pc, #328] @ 74d284 <__cxa_atexit@plt+0x7412e0> │ │ │ │ + ldr r7, [pc, #328] @ 74d288 <__cxa_atexit@plt+0x7412e4> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74d28c <__cxa_atexit@plt+0x7412e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74d290 <__cxa_atexit@plt+0x7412ec> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74d294 <__cxa_atexit@plt+0x7412f0> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74d298 <__cxa_atexit@plt+0x7412f4> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr sl, [r7, #4] │ │ │ │ - ldr r7, [pc, #444] @ 75248c <__cxa_atexit@plt+0x7464e8> │ │ │ │ - mov ip, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - and r6, r9, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 752350 <__cxa_atexit@plt+0x7463ac> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 7523d0 <__cxa_atexit@plt+0x74642c> │ │ │ │ - bic r6, r9, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 7523d8 <__cxa_atexit@plt+0x746434> │ │ │ │ - ldr r0, [r9, #1] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str ip, [r6] │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc 752468 <__cxa_atexit@plt+0x7464c4> │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 752418 <__cxa_atexit@plt+0x746474> │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #352] @ 752498 <__cxa_atexit@plt+0x7464f4> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #4]! │ │ │ │ - mov r4, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 752398 <__cxa_atexit@plt+0x7463f4> │ │ │ │ - ldr lr, [r9, #2] │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldr r1, [lr, #4] │ │ │ │ - cmp r0, r6 │ │ │ │ - str ip, [r2] │ │ │ │ - bcc 752444 <__cxa_atexit@plt+0x7464a0> │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 7523d0 <__cxa_atexit@plt+0x74642c> │ │ │ │ - ldr r9, [lr, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #264] @ 752490 <__cxa_atexit@plt+0x7464ec> │ │ │ │ - cmp fp, r5 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74d29c <__cxa_atexit@plt+0x7412f8> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74d2a0 <__cxa_atexit@plt+0x7412fc> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - bhi 75242c <__cxa_atexit@plt+0x746488> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov sl, r3 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ mov r3, r6 │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne 7522d4 <__cxa_atexit@plt+0x746330> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 752420 <__cxa_atexit@plt+0x74647c> │ │ │ │ - cmp r6, #4 │ │ │ │ - bne 7523fc <__cxa_atexit@plt+0x746458> │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 7520f0 <__cxa_atexit@plt+0x74614c> │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - ldr r9, [r9, #5] │ │ │ │ - mov r7, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r4, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #72] @ 74d2a4 <__cxa_atexit@plt+0x741300> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0x015fea98 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strdeq r0, [pc, #-36] @ 74d288 <__cxa_atexit@plt+0x7412e4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d308 <__cxa_atexit@plt+0x741364> │ │ │ │ + ldr r2, [pc, #92] @ 74d324 <__cxa_atexit@plt+0x741380> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d314 <__cxa_atexit@plt+0x741370> │ │ │ │ + ldr r3, [pc, #68] @ 74d328 <__cxa_atexit@plt+0x741384> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d2f8 <__cxa_atexit@plt+0x741354> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #104] @ 75249c <__cxa_atexit@plt+0x7464f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d32c <__cxa_atexit@plt+0x741388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 752494 <__cxa_atexit@plt+0x7464f0> │ │ │ │ + ldrsbeq lr, [pc, #-16] @ 74d31c <__cxa_atexit@plt+0x741378> │ │ │ │ + @ instruction: 0xffff7bf8 │ │ │ │ + strdeq pc, [lr, #-236] @ 0xffffff14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d390 <__cxa_atexit@plt+0x7413ec> │ │ │ │ + ldr r2, [pc, #92] @ 74d3ac <__cxa_atexit@plt+0x741408> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d39c <__cxa_atexit@plt+0x7413f8> │ │ │ │ + ldr r3, [pc, #68] @ 74d3b0 <__cxa_atexit@plt+0x74140c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d380 <__cxa_atexit@plt+0x7413dc> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d3b4 <__cxa_atexit@plt+0x741410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7524a0 <__cxa_atexit@plt+0x7464fc> │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - ldr r0, [r2, #-8] │ │ │ │ + cmpeq pc, r8, asr #2 │ │ │ │ + @ instruction: 0xffff7b00 │ │ │ │ + hvceq 61408 @ 0xefe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d418 <__cxa_atexit@plt+0x741474> │ │ │ │ + ldr r2, [pc, #92] @ 74d434 <__cxa_atexit@plt+0x741490> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d424 <__cxa_atexit@plt+0x741480> │ │ │ │ + ldr r3, [pc, #68] @ 74d438 <__cxa_atexit@plt+0x741494> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d408 <__cxa_atexit@plt+0x741464> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d43c <__cxa_atexit@plt+0x741498> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r4, r2 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r2, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - cmpeq lr, r8, lsr #30 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - cmpeq lr, ip, lsr pc │ │ │ │ - cmpeq lr, r4, lsl #30 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75251c <__cxa_atexit@plt+0x746578> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7524f8 <__cxa_atexit@plt+0x746554> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + cmpeq pc, r0, asr #1 │ │ │ │ + @ instruction: 0xffff7a08 │ │ │ │ + smlaltteq pc, lr, r4, sp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d4a0 <__cxa_atexit@plt+0x7414fc> │ │ │ │ + ldr r2, [pc, #92] @ 74d4bc <__cxa_atexit@plt+0x741518> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 752500 <__cxa_atexit@plt+0x74655c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 75251c <__cxa_atexit@plt+0x746578> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d4ac <__cxa_atexit@plt+0x741508> │ │ │ │ + ldr r3, [pc, #68] @ 74d4c0 <__cxa_atexit@plt+0x74151c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d490 <__cxa_atexit@plt+0x7414ec> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [pc, #-252] @ 75240c <__cxa_atexit@plt+0x746468> │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7525b4 <__cxa_atexit@plt+0x746610> │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - cmp r1, sl │ │ │ │ - bge 752598 <__cxa_atexit@plt+0x7465f4> │ │ │ │ - ldr lr, [pc, #176] @ 7525f4 <__cxa_atexit@plt+0x746650> │ │ │ │ - add r7, r9, r1, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - bhi 7525d4 <__cxa_atexit@plt+0x746630> │ │ │ │ - ldr r1, [pc, #120] @ 7525f8 <__cxa_atexit@plt+0x746654> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 7525a8 <__cxa_atexit@plt+0x746604> │ │ │ │ - mov r5, r2 │ │ │ │ - b 7522b0 <__cxa_atexit@plt+0x74630c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #16] @ 74d4c4 <__cxa_atexit@plt+0x741520> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, lsr r0 @ │ │ │ │ + @ instruction: 0xffff7910 │ │ │ │ + cmppeq lr, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d528 <__cxa_atexit@plt+0x741584> │ │ │ │ + ldr r2, [pc, #92] @ 74d544 <__cxa_atexit@plt+0x7415a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d534 <__cxa_atexit@plt+0x741590> │ │ │ │ + ldr r3, [pc, #68] @ 74d548 <__cxa_atexit@plt+0x7415a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d518 <__cxa_atexit@plt+0x741574> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 752600 <__cxa_atexit@plt+0x74665c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d54c <__cxa_atexit@plt+0x7415a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 7525fc <__cxa_atexit@plt+0x746658> │ │ │ │ + ldrheq sp, [pc, #-240] @ 74d45c <__cxa_atexit@plt+0x7414b8> │ │ │ │ + @ instruction: 0xffff7818 │ │ │ │ + smlalbteq pc, lr, ip, ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d5b0 <__cxa_atexit@plt+0x74160c> │ │ │ │ + ldr r2, [pc, #92] @ 74d5cc <__cxa_atexit@plt+0x741628> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d5bc <__cxa_atexit@plt+0x741618> │ │ │ │ + ldr r3, [pc, #68] @ 74d5d0 <__cxa_atexit@plt+0x74162c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d5a0 <__cxa_atexit@plt+0x7415fc> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d5d4 <__cxa_atexit@plt+0x741630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0x014ead94 │ │ │ │ - strheq sl, [lr, #-216] @ 0xffffff28 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75267c <__cxa_atexit@plt+0x7466d8> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 752658 <__cxa_atexit@plt+0x7466b4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + cmpeq pc, r8, lsr #30 │ │ │ │ + @ instruction: 0xffff7720 │ │ │ │ + cmppeq lr, r0, asr #24 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d638 <__cxa_atexit@plt+0x741694> │ │ │ │ + ldr r2, [pc, #92] @ 74d654 <__cxa_atexit@plt+0x7416b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 752660 <__cxa_atexit@plt+0x7466bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 75267c <__cxa_atexit@plt+0x7466d8> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d644 <__cxa_atexit@plt+0x7416a0> │ │ │ │ + ldr r3, [pc, #68] @ 74d658 <__cxa_atexit@plt+0x7416b4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d628 <__cxa_atexit@plt+0x741684> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, asr lr @ │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 752714 <__cxa_atexit@plt+0x746770> │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - cmp r1, sl │ │ │ │ - bge 7526f8 <__cxa_atexit@plt+0x746754> │ │ │ │ - ldr lr, [pc, #176] @ 752754 <__cxa_atexit@plt+0x7467b0> │ │ │ │ - add r7, r9, r1, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - bhi 752734 <__cxa_atexit@plt+0x746790> │ │ │ │ - ldr r1, [pc, #120] @ 752758 <__cxa_atexit@plt+0x7467b4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 752708 <__cxa_atexit@plt+0x746764> │ │ │ │ - mov r5, r2 │ │ │ │ - b 7522b0 <__cxa_atexit@plt+0x74630c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #16] @ 74d65c <__cxa_atexit@plt+0x7416b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsr #29 │ │ │ │ + @ instruction: 0xffff7628 │ │ │ │ + strheq pc, [lr, #-180] @ 0xffffff4c @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d6c0 <__cxa_atexit@plt+0x74171c> │ │ │ │ + ldr r2, [pc, #92] @ 74d6dc <__cxa_atexit@plt+0x741738> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d6cc <__cxa_atexit@plt+0x741728> │ │ │ │ + ldr r3, [pc, #68] @ 74d6e0 <__cxa_atexit@plt+0x74173c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d6b0 <__cxa_atexit@plt+0x74170c> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 752760 <__cxa_atexit@plt+0x7467bc> │ │ │ │ + ldr r7, [pc, #16] @ 74d6e4 <__cxa_atexit@plt+0x741740> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75275c <__cxa_atexit@plt+0x7467b8> │ │ │ │ + cmpeq pc, r8, lsl lr @ │ │ │ │ + @ instruction: 0xffff7530 │ │ │ │ + cmppeq lr, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d748 <__cxa_atexit@plt+0x7417a4> │ │ │ │ + ldr r2, [pc, #92] @ 74d764 <__cxa_atexit@plt+0x7417c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d754 <__cxa_atexit@plt+0x7417b0> │ │ │ │ + ldr r3, [pc, #68] @ 74d768 <__cxa_atexit@plt+0x7417c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d738 <__cxa_atexit@plt+0x741794> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d76c <__cxa_atexit@plt+0x7417c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - cmpeq lr, r4, lsr ip │ │ │ │ - cmpeq lr, ip, asr ip │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0x015fdd90 │ │ │ │ + @ instruction: 0xffff7438 │ │ │ │ + @ instruction: 0x014efa9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7527a8 <__cxa_atexit@plt+0x746804> │ │ │ │ - ldr r7, [pc, #64] @ 7527c8 <__cxa_atexit@plt+0x746824> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 75279c <__cxa_atexit@plt+0x7467f8> │ │ │ │ - mov r7, sl │ │ │ │ - b 7522b0 <__cxa_atexit@plt+0x74630c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi 74d7d0 <__cxa_atexit@plt+0x74182c> │ │ │ │ + ldr r2, [pc, #92] @ 74d7ec <__cxa_atexit@plt+0x741848> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d7dc <__cxa_atexit@plt+0x741838> │ │ │ │ + ldr r3, [pc, #68] @ 74d7f0 <__cxa_atexit@plt+0x74184c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d7c0 <__cxa_atexit@plt+0x74181c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7527cc <__cxa_atexit@plt+0x746828> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d7f4 <__cxa_atexit@plt+0x741850> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - strheq sl, [lr, #-184] @ 0xffffff48 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75283c <__cxa_atexit@plt+0x746898> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 752818 <__cxa_atexit@plt+0x746874> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + cmpeq pc, r8, lsl #26 │ │ │ │ + @ instruction: 0xffff7340 │ │ │ │ + cmppeq lr, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d858 <__cxa_atexit@plt+0x7418b4> │ │ │ │ + ldr r2, [pc, #92] @ 74d874 <__cxa_atexit@plt+0x7418d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 752820 <__cxa_atexit@plt+0x74687c> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d864 <__cxa_atexit@plt+0x7418c0> │ │ │ │ + ldr r3, [pc, #68] @ 74d878 <__cxa_atexit@plt+0x7418d4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d848 <__cxa_atexit@plt+0x7418a4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 75283c <__cxa_atexit@plt+0x746898> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d87c <__cxa_atexit@plt+0x7418d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsl #25 │ │ │ │ + @ instruction: 0xffff7248 │ │ │ │ + smlalbbeq pc, lr, r4, r9 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74d8e0 <__cxa_atexit@plt+0x74193c> │ │ │ │ + ldr r2, [pc, #92] @ 74d8fc <__cxa_atexit@plt+0x741958> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74d8ec <__cxa_atexit@plt+0x741948> │ │ │ │ + ldr r3, [pc, #68] @ 74d900 <__cxa_atexit@plt+0x74195c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74d8d0 <__cxa_atexit@plt+0x74192c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015f8c90 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r7, [pc, #16] @ 74d904 <__cxa_atexit@plt+0x741960> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sp, [pc, #-184] @ 74d84c <__cxa_atexit@plt+0x7418a8> │ │ │ │ + @ instruction: 0xffff7150 │ │ │ │ + strdeq pc, [lr, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7528ec <__cxa_atexit@plt+0x746948> │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 7528d0 <__cxa_atexit@plt+0x74692c> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 752918 <__cxa_atexit@plt+0x746974> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74da5c <__cxa_atexit@plt+0x741ab8> │ │ │ │ + ldr r3, [pc, #332] @ 74da78 <__cxa_atexit@plt+0x741ad4> │ │ │ │ + ldr r2, [pc, #332] @ 74da7c <__cxa_atexit@plt+0x741ad8> │ │ │ │ + ldr r1, [pc, #332] @ 74da80 <__cxa_atexit@plt+0x741adc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74da84 <__cxa_atexit@plt+0x741ae0> │ │ │ │ + ldr sl, [pc, #328] @ 74da88 <__cxa_atexit@plt+0x741ae4> │ │ │ │ + ldr r9, [pc, #328] @ 74da8c <__cxa_atexit@plt+0x741ae8> │ │ │ │ + ldr r7, [pc, #328] @ 74da90 <__cxa_atexit@plt+0x741aec> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74da94 <__cxa_atexit@plt+0x741af0> │ │ │ │ add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 7528e0 <__cxa_atexit@plt+0x74693c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 752904 <__cxa_atexit@plt+0x746960> │ │ │ │ - ldr r1, [pc, #148] @ 752920 <__cxa_atexit@plt+0x74697c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r1, [pc, #124] @ 752924 <__cxa_atexit@plt+0x746980> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - str r7, [r6, #28] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74da98 <__cxa_atexit@plt+0x741af4> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74da9c <__cxa_atexit@plt+0x741af8> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74daa0 <__cxa_atexit@plt+0x741afc> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74daa4 <__cxa_atexit@plt+0x741b00> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74daa8 <__cxa_atexit@plt+0x741b04> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #72] @ 74daac <__cxa_atexit@plt+0x741b08> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + @ instruction: 0x015fe290 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + strdeq pc, [lr, #-160] @ 0xffffff60 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74db10 <__cxa_atexit@plt+0x741b6c> │ │ │ │ + ldr r2, [pc, #92] @ 74db2c <__cxa_atexit@plt+0x741b88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74db1c <__cxa_atexit@plt+0x741b78> │ │ │ │ + ldr r3, [pc, #68] @ 74db30 <__cxa_atexit@plt+0x741b8c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74db00 <__cxa_atexit@plt+0x741b5c> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 75291c <__cxa_atexit@plt+0x746978> │ │ │ │ + ldr r7, [pc, #16] @ 74db34 <__cxa_atexit@plt+0x741b90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - smlalbbeq sl, lr, ip, sl │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - ldrsbeq r8, [pc, #-200] @ 752864 <__cxa_atexit@plt+0x7468c0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75298c <__cxa_atexit@plt+0x7469e8> │ │ │ │ - ldr r2, [pc, #76] @ 752998 <__cxa_atexit@plt+0x7469f4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - ldr r8, [pc, #48] @ 75299c <__cxa_atexit@plt+0x7469f8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmpeq pc, r8, lsl ip @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r8, asr #19 │ │ │ │ + @ instruction: 0xffff73f0 │ │ │ │ + strdeq pc, [lr, #-100] @ 0xffffff9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7529e4 <__cxa_atexit@plt+0x746a40> │ │ │ │ - ldr r7, [pc, #52] @ 7529f8 <__cxa_atexit@plt+0x746a54> │ │ │ │ + bhi 74db98 <__cxa_atexit@plt+0x741bf4> │ │ │ │ + ldr r2, [pc, #92] @ 74dbb4 <__cxa_atexit@plt+0x741c10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74dba4 <__cxa_atexit@plt+0x741c00> │ │ │ │ + ldr r3, [pc, #68] @ 74dbb8 <__cxa_atexit@plt+0x741c14> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 7529d8 <__cxa_atexit@plt+0x746a34> │ │ │ │ - mov r7, r8 │ │ │ │ - b 752a08 <__cxa_atexit@plt+0x746a64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74db88 <__cxa_atexit@plt+0x741be4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7529fc <__cxa_atexit@plt+0x746a58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74dbbc <__cxa_atexit@plt+0x741c18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x014ea998 │ │ │ │ + cmpeq pc, r0, asr #18 │ │ │ │ + @ instruction: 0xffff72f8 │ │ │ │ + cmppeq lr, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr lr, [pc, #408] @ 752bb4 <__cxa_atexit@plt+0x746c10> │ │ │ │ - ldr ip, [pc, #408] @ 752bb8 <__cxa_atexit@plt+0x746c14> │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r9, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 752a8c <__cxa_atexit@plt+0x746ae8> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 752af4 <__cxa_atexit@plt+0x746b50> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 752b08 <__cxa_atexit@plt+0x746b64> │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 752b7c <__cxa_atexit@plt+0x746bd8> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 752af4 <__cxa_atexit@plt+0x746b50> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #316] @ 752bc0 <__cxa_atexit@plt+0x746c1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - b 752ab8 <__cxa_atexit@plt+0x746b14> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 752b70 <__cxa_atexit@plt+0x746bcc> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 752af4 <__cxa_atexit@plt+0x746b50> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 752b58 <__cxa_atexit@plt+0x746bb4> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 74dc20 <__cxa_atexit@plt+0x741c7c> │ │ │ │ + ldr r2, [pc, #92] @ 74dc3c <__cxa_atexit@plt+0x741c98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74dc2c <__cxa_atexit@plt+0x741c88> │ │ │ │ + ldr r3, [pc, #68] @ 74dc40 <__cxa_atexit@plt+0x741c9c> │ │ │ │ tst r8, #3 │ │ │ │ - str ip, [r5] │ │ │ │ - bne 752a2c <__cxa_atexit@plt+0x746a88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74dc10 <__cxa_atexit@plt+0x741c6c> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 752b28 <__cxa_atexit@plt+0x746b84> │ │ │ │ - ldr r8, [r8, #1] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - b 75283c <__cxa_atexit@plt+0x746898> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 752ba4 <__cxa_atexit@plt+0x746c00> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r8, #1] │ │ │ │ - ldr r1, [pc, #132] @ 752bcc <__cxa_atexit@plt+0x746c28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 752bc4 <__cxa_atexit@plt+0x746c20> │ │ │ │ + ldr r7, [pc, #16] @ 74dc44 <__cxa_atexit@plt+0x741ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 752bbc <__cxa_atexit@plt+0x746c18> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 752b84 <__cxa_atexit@plt+0x746be0> │ │ │ │ - ldr r7, [pc, #68] @ 752bc8 <__cxa_atexit@plt+0x746c24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - cmpeq lr, ip, lsl r8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq lr, r4, lsr #16 │ │ │ │ - cmpeq lr, ip, lsl #16 │ │ │ │ - cmpeq pc, ip, lsr sl @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 752c3c <__cxa_atexit@plt+0x746c98> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 752c18 <__cxa_atexit@plt+0x746c74> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + ldrheq sp, [pc, #-136] @ 74dbbc <__cxa_atexit@plt+0x741c18> │ │ │ │ + @ instruction: 0xffff7200 │ │ │ │ + ldrdeq pc, [lr, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74dca8 <__cxa_atexit@plt+0x741d04> │ │ │ │ + ldr r2, [pc, #92] @ 74dcc4 <__cxa_atexit@plt+0x741d20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 752c20 <__cxa_atexit@plt+0x746c7c> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 752c3c <__cxa_atexit@plt+0x746c98> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74dcb4 <__cxa_atexit@plt+0x741d10> │ │ │ │ + ldr r3, [pc, #68] @ 74dcc8 <__cxa_atexit@plt+0x741d24> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74dc98 <__cxa_atexit@plt+0x741cf4> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015f8890 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 752ccc <__cxa_atexit@plt+0x746d28> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 752cac <__cxa_atexit@plt+0x746d08> │ │ │ │ - ldr r1, [pc, #168] @ 752d0c <__cxa_atexit@plt+0x746d68> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 752cec <__cxa_atexit@plt+0x746d48> │ │ │ │ - ldr r1, [pc, #120] @ 752d10 <__cxa_atexit@plt+0x746d6c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 752cc0 <__cxa_atexit@plt+0x746d1c> │ │ │ │ - mov r5, r2 │ │ │ │ - b 752a08 <__cxa_atexit@plt+0x746a64> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ 74dccc <__cxa_atexit@plt+0x741d28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + cmpeq pc, r0, lsr r8 @ │ │ │ │ + @ instruction: 0xffff7108 │ │ │ │ + cmppeq lr, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74dd30 <__cxa_atexit@plt+0x741d8c> │ │ │ │ + ldr r2, [pc, #92] @ 74dd4c <__cxa_atexit@plt+0x741da8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74dd3c <__cxa_atexit@plt+0x741d98> │ │ │ │ + ldr r3, [pc, #68] @ 74dd50 <__cxa_atexit@plt+0x741dac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74dd20 <__cxa_atexit@plt+0x741d7c> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 752d18 <__cxa_atexit@plt+0x746d74> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74dd54 <__cxa_atexit@plt+0x741db0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 752d14 <__cxa_atexit@plt+0x746d70> │ │ │ │ + cmpeq pc, r8, lsr #15 │ │ │ │ + @ instruction: 0xffff7010 │ │ │ │ + smlalbteq pc, lr, r4, r4 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ddb8 <__cxa_atexit@plt+0x741e14> │ │ │ │ + ldr r2, [pc, #92] @ 74ddd4 <__cxa_atexit@plt+0x741e30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ddc4 <__cxa_atexit@plt+0x741e20> │ │ │ │ + ldr r3, [pc, #68] @ 74ddd8 <__cxa_atexit@plt+0x741e34> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74dda8 <__cxa_atexit@plt+0x741e04> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74dddc <__cxa_atexit@plt+0x741e38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0x014ea690 │ │ │ │ - strheq sl, [lr, #-100] @ 0xffffff9c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 752d88 <__cxa_atexit@plt+0x746de4> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 752d64 <__cxa_atexit@plt+0x746dc0> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + cmpeq pc, r0, lsr #14 │ │ │ │ + @ instruction: 0xffff6f18 │ │ │ │ + cmppeq lr, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74de40 <__cxa_atexit@plt+0x741e9c> │ │ │ │ + ldr r2, [pc, #92] @ 74de5c <__cxa_atexit@plt+0x741eb8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 752d6c <__cxa_atexit@plt+0x746dc8> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 752d88 <__cxa_atexit@plt+0x746de4> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74de4c <__cxa_atexit@plt+0x741ea8> │ │ │ │ + ldr r3, [pc, #68] @ 74de60 <__cxa_atexit@plt+0x741ebc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74de30 <__cxa_atexit@plt+0x741e8c> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, asr #14 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 752e18 <__cxa_atexit@plt+0x746e74> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 752df8 <__cxa_atexit@plt+0x746e54> │ │ │ │ - ldr r1, [pc, #168] @ 752e58 <__cxa_atexit@plt+0x746eb4> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 752e38 <__cxa_atexit@plt+0x746e94> │ │ │ │ - ldr r1, [pc, #120] @ 752e5c <__cxa_atexit@plt+0x746eb8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 752e0c <__cxa_atexit@plt+0x746e68> │ │ │ │ - mov r5, r2 │ │ │ │ - b 752a08 <__cxa_atexit@plt+0x746a64> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ 74de64 <__cxa_atexit@plt+0x741ec0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0x015fd698 │ │ │ │ + @ instruction: 0xffff6e20 │ │ │ │ + smlaltbeq pc, lr, ip, r3 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74dec8 <__cxa_atexit@plt+0x741f24> │ │ │ │ + ldr r2, [pc, #92] @ 74dee4 <__cxa_atexit@plt+0x741f40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ded4 <__cxa_atexit@plt+0x741f30> │ │ │ │ + ldr r3, [pc, #68] @ 74dee8 <__cxa_atexit@plt+0x741f44> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74deb8 <__cxa_atexit@plt+0x741f14> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 752e64 <__cxa_atexit@plt+0x746ec0> │ │ │ │ + ldr r7, [pc, #16] @ 74deec <__cxa_atexit@plt+0x741f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 752e60 <__cxa_atexit@plt+0x746ebc> │ │ │ │ + cmpeq pc, r0, lsl r6 @ │ │ │ │ + @ instruction: 0xffff6d28 │ │ │ │ + cmppeq lr, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74df50 <__cxa_atexit@plt+0x741fac> │ │ │ │ + ldr r2, [pc, #92] @ 74df6c <__cxa_atexit@plt+0x741fc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74df5c <__cxa_atexit@plt+0x741fb8> │ │ │ │ + ldr r3, [pc, #68] @ 74df70 <__cxa_atexit@plt+0x741fcc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74df40 <__cxa_atexit@plt+0x741f9c> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74df74 <__cxa_atexit@plt+0x741fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - cmpeq lr, r4, asr #10 │ │ │ │ - cmpeq lr, ip, ror #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r8, lsl #11 │ │ │ │ + @ instruction: 0xffff6c30 │ │ │ │ + @ instruction: 0x014ef294 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 752ebc <__cxa_atexit@plt+0x746f18> │ │ │ │ - ldr r7, [pc, #80] @ 752edc <__cxa_atexit@plt+0x746f38> │ │ │ │ - ldr r2, [pc, #80] @ 752ee0 <__cxa_atexit@plt+0x746f3c> │ │ │ │ + bhi 74dfd8 <__cxa_atexit@plt+0x742034> │ │ │ │ + ldr r2, [pc, #92] @ 74dff4 <__cxa_atexit@plt+0x742050> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74dfe4 <__cxa_atexit@plt+0x742040> │ │ │ │ + ldr r3, [pc, #68] @ 74dff8 <__cxa_atexit@plt+0x742054> │ │ │ │ tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74dfc8 <__cxa_atexit@plt+0x742024> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74dffc <__cxa_atexit@plt+0x742058> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsl #10 │ │ │ │ + @ instruction: 0xffff6b38 │ │ │ │ + cmppeq lr, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e060 <__cxa_atexit@plt+0x7420bc> │ │ │ │ + ldr r2, [pc, #92] @ 74e07c <__cxa_atexit@plt+0x7420d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 752eb0 <__cxa_atexit@plt+0x746f0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 752a08 <__cxa_atexit@plt+0x746a64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e06c <__cxa_atexit@plt+0x7420c8> │ │ │ │ + ldr r3, [pc, #68] @ 74e080 <__cxa_atexit@plt+0x7420dc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e050 <__cxa_atexit@plt+0x7420ac> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 752ee4 <__cxa_atexit@plt+0x746f40> │ │ │ │ - ldr r5, [pc, #32] @ 752ee8 <__cxa_atexit@plt+0x746f44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - cmpeq pc, r0, lsr #12 │ │ │ │ - smlalbteq sl, lr, r4, r4 │ │ │ │ - cmpeq pc, ip, ror #11 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 752f58 <__cxa_atexit@plt+0x746fb4> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 752f34 <__cxa_atexit@plt+0x746f90> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + ldr r7, [pc, #16] @ 74e084 <__cxa_atexit@plt+0x7420e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, ror r4 @ │ │ │ │ + @ instruction: 0xffff6a40 │ │ │ │ + hvceq 61212 @ 0xef1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e0e8 <__cxa_atexit@plt+0x742144> │ │ │ │ + ldr r2, [pc, #92] @ 74e104 <__cxa_atexit@plt+0x742160> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 752f3c <__cxa_atexit@plt+0x746f98> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 752f58 <__cxa_atexit@plt+0x746fb4> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e0f4 <__cxa_atexit@plt+0x742150> │ │ │ │ + ldr r3, [pc, #68] @ 74e108 <__cxa_atexit@plt+0x742164> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e0d8 <__cxa_atexit@plt+0x742134> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, ror r5 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r7, [pc, #16] @ 74e10c <__cxa_atexit@plt+0x742168> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sp, [pc, #-48] @ 74e0dc <__cxa_atexit@plt+0x742138> │ │ │ │ + @ instruction: 0xffff6948 │ │ │ │ + strdeq pc, [lr, #-0] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753008 <__cxa_atexit@plt+0x747064> │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 752fec <__cxa_atexit@plt+0x747048> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 753034 <__cxa_atexit@plt+0x747090> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74e264 <__cxa_atexit@plt+0x7422c0> │ │ │ │ + ldr r3, [pc, #332] @ 74e280 <__cxa_atexit@plt+0x7422dc> │ │ │ │ + ldr r2, [pc, #332] @ 74e284 <__cxa_atexit@plt+0x7422e0> │ │ │ │ + ldr r1, [pc, #332] @ 74e288 <__cxa_atexit@plt+0x7422e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74e28c <__cxa_atexit@plt+0x7422e8> │ │ │ │ + ldr sl, [pc, #328] @ 74e290 <__cxa_atexit@plt+0x7422ec> │ │ │ │ + ldr r9, [pc, #328] @ 74e294 <__cxa_atexit@plt+0x7422f0> │ │ │ │ + ldr r7, [pc, #328] @ 74e298 <__cxa_atexit@plt+0x7422f4> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74e29c <__cxa_atexit@plt+0x7422f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 752ffc <__cxa_atexit@plt+0x747058> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 753020 <__cxa_atexit@plt+0x74707c> │ │ │ │ - ldr r1, [pc, #148] @ 75303c <__cxa_atexit@plt+0x747098> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r1, [pc, #124] @ 753040 <__cxa_atexit@plt+0x74709c> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - str r7, [r6, #28] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74e2a0 <__cxa_atexit@plt+0x7422fc> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74e2a4 <__cxa_atexit@plt+0x742300> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74e2a8 <__cxa_atexit@plt+0x742304> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74e2ac <__cxa_atexit@plt+0x742308> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74e2b0 <__cxa_atexit@plt+0x74230c> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #72] @ 74e2b4 <__cxa_atexit@plt+0x742310> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + cmpeq pc, r8, lsl #21 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlaltteq pc, lr, ip, r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e318 <__cxa_atexit@plt+0x742374> │ │ │ │ + ldr r2, [pc, #92] @ 74e334 <__cxa_atexit@plt+0x742390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e324 <__cxa_atexit@plt+0x742380> │ │ │ │ + ldr r3, [pc, #68] @ 74e338 <__cxa_atexit@plt+0x742394> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e308 <__cxa_atexit@plt+0x742364> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 753038 <__cxa_atexit@plt+0x747094> │ │ │ │ + ldr r7, [pc, #16] @ 74e33c <__cxa_atexit@plt+0x742398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - smlalbbeq sl, lr, r4, r3 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - ldrheq r8, [pc, #-92] @ 752fec <__cxa_atexit@plt+0x747048> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7530a8 <__cxa_atexit@plt+0x747104> │ │ │ │ - ldr r2, [pc, #76] @ 7530b4 <__cxa_atexit@plt+0x747110> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - ldr r8, [pc, #48] @ 7530b8 <__cxa_atexit@plt+0x747114> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - ldrsheq r8, [pc, #-76] @ 753074 <__cxa_atexit@plt+0x7470d0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r0, asr #3 │ │ │ │ + @ instruction: 0xffff6be8 │ │ │ │ + smlaltteq lr, lr, ip, lr @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 753100 <__cxa_atexit@plt+0x74715c> │ │ │ │ - ldr r7, [pc, #52] @ 753114 <__cxa_atexit@plt+0x747170> │ │ │ │ + bhi 74e3a0 <__cxa_atexit@plt+0x7423fc> │ │ │ │ + ldr r2, [pc, #92] @ 74e3bc <__cxa_atexit@plt+0x742418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e3ac <__cxa_atexit@plt+0x742408> │ │ │ │ + ldr r3, [pc, #68] @ 74e3c0 <__cxa_atexit@plt+0x74241c> │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 7530f4 <__cxa_atexit@plt+0x747150> │ │ │ │ - mov r7, r8 │ │ │ │ - b 753124 <__cxa_atexit@plt+0x747180> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e390 <__cxa_atexit@plt+0x7423ec> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 753118 <__cxa_atexit@plt+0x747174> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74e3c4 <__cxa_atexit@plt+0x742420> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x014ea290 │ │ │ │ + cmpeq pc, r8, lsr r1 @ │ │ │ │ + @ instruction: 0xffff6af0 │ │ │ │ + cmpeq lr, r0, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr lr, [pc, #408] @ 7532d0 <__cxa_atexit@plt+0x74732c> │ │ │ │ - ldr ip, [pc, #408] @ 7532d4 <__cxa_atexit@plt+0x747330> │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r9, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7531a8 <__cxa_atexit@plt+0x747204> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 753210 <__cxa_atexit@plt+0x74726c> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 753224 <__cxa_atexit@plt+0x747280> │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 753298 <__cxa_atexit@plt+0x7472f4> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 753210 <__cxa_atexit@plt+0x74726c> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #316] @ 7532dc <__cxa_atexit@plt+0x747338> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - b 7531d4 <__cxa_atexit@plt+0x747230> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75328c <__cxa_atexit@plt+0x7472e8> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 753210 <__cxa_atexit@plt+0x74726c> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 753274 <__cxa_atexit@plt+0x7472d0> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r3, r6 │ │ │ │ + bhi 74e428 <__cxa_atexit@plt+0x742484> │ │ │ │ + ldr r2, [pc, #92] @ 74e444 <__cxa_atexit@plt+0x7424a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e434 <__cxa_atexit@plt+0x742490> │ │ │ │ + ldr r3, [pc, #68] @ 74e448 <__cxa_atexit@plt+0x7424a4> │ │ │ │ tst r8, #3 │ │ │ │ - str ip, [r5] │ │ │ │ - bne 753148 <__cxa_atexit@plt+0x7471a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e418 <__cxa_atexit@plt+0x742474> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 753244 <__cxa_atexit@plt+0x7472a0> │ │ │ │ - ldr r8, [r8, #1] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - b 752f58 <__cxa_atexit@plt+0x746fb4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7532c0 <__cxa_atexit@plt+0x74731c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - ldr r1, [pc, #132] @ 7532e8 <__cxa_atexit@plt+0x747344> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 7532e0 <__cxa_atexit@plt+0x74733c> │ │ │ │ + ldr r7, [pc, #16] @ 74e44c <__cxa_atexit@plt+0x7424a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7532d8 <__cxa_atexit@plt+0x747334> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7532a0 <__cxa_atexit@plt+0x7472fc> │ │ │ │ - ldr r7, [pc, #68] @ 7532e4 <__cxa_atexit@plt+0x747340> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - cmpeq lr, r4, lsl r1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq lr, ip, lsl r1 │ │ │ │ - cmpeq lr, r4, lsl #2 │ │ │ │ - cmpeq pc, r0, lsr #6 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 753358 <__cxa_atexit@plt+0x7473b4> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753334 <__cxa_atexit@plt+0x747390> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + ldrheq sp, [pc, #-0] @ 74e44c <__cxa_atexit@plt+0x7424a8> │ │ │ │ + @ instruction: 0xffff69f8 │ │ │ │ + ldrdeq lr, [lr, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e4b0 <__cxa_atexit@plt+0x74250c> │ │ │ │ + ldr r2, [pc, #92] @ 74e4cc <__cxa_atexit@plt+0x742528> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 75333c <__cxa_atexit@plt+0x747398> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 753358 <__cxa_atexit@plt+0x7473b4> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e4bc <__cxa_atexit@plt+0x742518> │ │ │ │ + ldr r3, [pc, #68] @ 74e4d0 <__cxa_atexit@plt+0x74252c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e4a0 <__cxa_atexit@plt+0x7424fc> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, ror r1 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7533e8 <__cxa_atexit@plt+0x747444> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 7533c8 <__cxa_atexit@plt+0x747424> │ │ │ │ - ldr r1, [pc, #168] @ 753428 <__cxa_atexit@plt+0x747484> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 753408 <__cxa_atexit@plt+0x747464> │ │ │ │ - ldr r1, [pc, #120] @ 75342c <__cxa_atexit@plt+0x747488> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 7533dc <__cxa_atexit@plt+0x747438> │ │ │ │ - mov r5, r2 │ │ │ │ - b 753124 <__cxa_atexit@plt+0x747180> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ 74e4d4 <__cxa_atexit@plt+0x742530> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + cmpeq pc, r8, lsr #32 │ │ │ │ + @ instruction: 0xffff6900 │ │ │ │ + cmpeq lr, r8, asr #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e538 <__cxa_atexit@plt+0x742594> │ │ │ │ + ldr r2, [pc, #92] @ 74e554 <__cxa_atexit@plt+0x7425b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e544 <__cxa_atexit@plt+0x7425a0> │ │ │ │ + ldr r3, [pc, #68] @ 74e558 <__cxa_atexit@plt+0x7425b4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e528 <__cxa_atexit@plt+0x742584> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 753434 <__cxa_atexit@plt+0x747490> │ │ │ │ + ldr r7, [pc, #16] @ 74e55c <__cxa_atexit@plt+0x7425b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 753430 <__cxa_atexit@plt+0x74748c> │ │ │ │ + cmpeq pc, r0, lsr #31 │ │ │ │ + @ instruction: 0xffff6808 │ │ │ │ + strheq lr, [lr, #-204] @ 0xffffff34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e5c0 <__cxa_atexit@plt+0x74261c> │ │ │ │ + ldr r2, [pc, #92] @ 74e5dc <__cxa_atexit@plt+0x742638> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e5cc <__cxa_atexit@plt+0x742628> │ │ │ │ + ldr r3, [pc, #68] @ 74e5e0 <__cxa_atexit@plt+0x74263c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e5b0 <__cxa_atexit@plt+0x74260c> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74e5e4 <__cxa_atexit@plt+0x742640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - smlalbbeq r9, lr, r8, pc @ │ │ │ │ - smlaltbeq r9, lr, ip, pc @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7534a4 <__cxa_atexit@plt+0x747500> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753480 <__cxa_atexit@plt+0x7474dc> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + cmpeq pc, r8, lsl pc @ │ │ │ │ + @ instruction: 0xffff6710 │ │ │ │ + cmpeq lr, r0, lsr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e648 <__cxa_atexit@plt+0x7426a4> │ │ │ │ + ldr r2, [pc, #92] @ 74e664 <__cxa_atexit@plt+0x7426c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 753488 <__cxa_atexit@plt+0x7474e4> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 7534a4 <__cxa_atexit@plt+0x747500> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e654 <__cxa_atexit@plt+0x7426b0> │ │ │ │ + ldr r3, [pc, #68] @ 74e668 <__cxa_atexit@plt+0x7426c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e638 <__cxa_atexit@plt+0x742694> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsr #32 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 753534 <__cxa_atexit@plt+0x747590> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 753514 <__cxa_atexit@plt+0x747570> │ │ │ │ - ldr r1, [pc, #168] @ 753574 <__cxa_atexit@plt+0x7475d0> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 753554 <__cxa_atexit@plt+0x7475b0> │ │ │ │ - ldr r1, [pc, #120] @ 753578 <__cxa_atexit@plt+0x7475d4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 753528 <__cxa_atexit@plt+0x747584> │ │ │ │ - mov r5, r2 │ │ │ │ - b 753124 <__cxa_atexit@plt+0x747180> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #16] @ 74e66c <__cxa_atexit@plt+0x7426c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0x015fce90 │ │ │ │ + @ instruction: 0xffff6618 │ │ │ │ + smlaltbeq lr, lr, r4, fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e6d0 <__cxa_atexit@plt+0x74272c> │ │ │ │ + ldr r2, [pc, #92] @ 74e6ec <__cxa_atexit@plt+0x742748> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e6dc <__cxa_atexit@plt+0x742738> │ │ │ │ + ldr r3, [pc, #68] @ 74e6f0 <__cxa_atexit@plt+0x74274c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e6c0 <__cxa_atexit@plt+0x74271c> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 753580 <__cxa_atexit@plt+0x7475dc> │ │ │ │ + ldr r7, [pc, #16] @ 74e6f4 <__cxa_atexit@plt+0x742750> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75357c <__cxa_atexit@plt+0x7475d8> │ │ │ │ + cmpeq pc, r8, lsl #28 │ │ │ │ + @ instruction: 0xffff6520 │ │ │ │ + cmpeq lr, r8, lsl fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e758 <__cxa_atexit@plt+0x7427b4> │ │ │ │ + ldr r2, [pc, #92] @ 74e774 <__cxa_atexit@plt+0x7427d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e764 <__cxa_atexit@plt+0x7427c0> │ │ │ │ + ldr r3, [pc, #68] @ 74e778 <__cxa_atexit@plt+0x7427d4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e748 <__cxa_atexit@plt+0x7427a4> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74e77c <__cxa_atexit@plt+0x7427d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - cmpeq lr, ip, lsr lr │ │ │ │ - cmpeq lr, r4, ror #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r0, lsl #27 │ │ │ │ + @ instruction: 0xffff6428 │ │ │ │ + smlalbbeq lr, lr, ip, sl @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7535d8 <__cxa_atexit@plt+0x747634> │ │ │ │ - ldr r7, [pc, #80] @ 7535f8 <__cxa_atexit@plt+0x747654> │ │ │ │ - ldr r2, [pc, #80] @ 7535fc <__cxa_atexit@plt+0x747658> │ │ │ │ + bhi 74e7e0 <__cxa_atexit@plt+0x74283c> │ │ │ │ + ldr r2, [pc, #92] @ 74e7fc <__cxa_atexit@plt+0x742858> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e7ec <__cxa_atexit@plt+0x742848> │ │ │ │ + ldr r3, [pc, #68] @ 74e800 <__cxa_atexit@plt+0x74285c> │ │ │ │ tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e7d0 <__cxa_atexit@plt+0x74282c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74e804 <__cxa_atexit@plt+0x742860> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq ip, [pc, #-200] @ 74e73c <__cxa_atexit@plt+0x742798> │ │ │ │ + @ instruction: 0xffff6330 │ │ │ │ + cmpeq lr, r0, lsl #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e868 <__cxa_atexit@plt+0x7428c4> │ │ │ │ + ldr r2, [pc, #92] @ 74e884 <__cxa_atexit@plt+0x7428e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 7535cc <__cxa_atexit@plt+0x747628> │ │ │ │ - mov r7, r8 │ │ │ │ - b 753124 <__cxa_atexit@plt+0x747180> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e874 <__cxa_atexit@plt+0x7428d0> │ │ │ │ + ldr r3, [pc, #68] @ 74e888 <__cxa_atexit@plt+0x7428e4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e858 <__cxa_atexit@plt+0x7428b4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 753600 <__cxa_atexit@plt+0x74765c> │ │ │ │ - ldr r5, [pc, #32] @ 753604 <__cxa_atexit@plt+0x747660> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - cmpeq pc, r4, lsl #30 │ │ │ │ - strheq r9, [lr, #-220] @ 0xffffff24 │ │ │ │ - ldrsbeq r7, [pc, #-224] @ 75352c <__cxa_atexit@plt+0x747588> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753680 <__cxa_atexit@plt+0x7476dc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - str r8, [r3] │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 75368c <__cxa_atexit@plt+0x7476e8> │ │ │ │ - ldr r5, [pc, #108] @ 7536b4 <__cxa_atexit@plt+0x747710> │ │ │ │ - ldr r0, [pc, #108] @ 7536b8 <__cxa_atexit@plt+0x747714> │ │ │ │ - ldr lr, [pc, #108] @ 7536bc <__cxa_atexit@plt+0x747718> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9, #4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r5, r9, #20 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r0, r1, r2} │ │ │ │ - str r8, [r9, #8] │ │ │ │ - str r9, [r3] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - sub r8, r6, #5 │ │ │ │ - mov r5, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + ldr r7, [pc, #16] @ 74e88c <__cxa_atexit@plt+0x7428e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, ror ip @ │ │ │ │ + @ instruction: 0xffff6238 │ │ │ │ + hvceq 61076 @ 0xee94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74e8f0 <__cxa_atexit@plt+0x74294c> │ │ │ │ + ldr r2, [pc, #92] @ 74e90c <__cxa_atexit@plt+0x742968> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74e8fc <__cxa_atexit@plt+0x742958> │ │ │ │ + ldr r3, [pc, #68] @ 74e910 <__cxa_atexit@plt+0x74296c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74e8e0 <__cxa_atexit@plt+0x74293c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7536b0 <__cxa_atexit@plt+0x74770c> │ │ │ │ + ldr r7, [pc, #16] @ 74e914 <__cxa_atexit@plt+0x742970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, lsr #16 │ │ │ │ - @ instruction: 0xfffecc84 │ │ │ │ - @ instruction: 0xfffecd6c │ │ │ │ - @ instruction: 0xfffecd20 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + cmpeq pc, r8, ror #23 │ │ │ │ + @ instruction: 0xffff6140 │ │ │ │ + smlaltteq lr, lr, r8, r8 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74ea6c <__cxa_atexit@plt+0x742ac8> │ │ │ │ + ldr r3, [pc, #332] @ 74ea88 <__cxa_atexit@plt+0x742ae4> │ │ │ │ + ldr r2, [pc, #332] @ 74ea8c <__cxa_atexit@plt+0x742ae8> │ │ │ │ + ldr r1, [pc, #332] @ 74ea90 <__cxa_atexit@plt+0x742aec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74ea94 <__cxa_atexit@plt+0x742af0> │ │ │ │ + ldr sl, [pc, #328] @ 74ea98 <__cxa_atexit@plt+0x742af4> │ │ │ │ + ldr r9, [pc, #328] @ 74ea9c <__cxa_atexit@plt+0x742af8> │ │ │ │ + ldr r7, [pc, #328] @ 74eaa0 <__cxa_atexit@plt+0x742afc> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74eaa4 <__cxa_atexit@plt+0x742b00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74eaa8 <__cxa_atexit@plt+0x742b04> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74eaac <__cxa_atexit@plt+0x742b08> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74eab0 <__cxa_atexit@plt+0x742b0c> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74eab4 <__cxa_atexit@plt+0x742b10> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74eab8 <__cxa_atexit@plt+0x742b14> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 753704 <__cxa_atexit@plt+0x747760> │ │ │ │ - ldr r1, [pc, #52] @ 75371c <__cxa_atexit@plt+0x747778> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r8, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov sl, r2 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #20] @ 753720 <__cxa_atexit@plt+0x74777c> │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 74eabc <__cxa_atexit@plt+0x742b18> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + cmpeq pc, r0, lsl #5 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlaltteq lr, lr, r8, sl @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74eb20 <__cxa_atexit@plt+0x742b7c> │ │ │ │ + ldr r2, [pc, #92] @ 74eb3c <__cxa_atexit@plt+0x742b98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74eb2c <__cxa_atexit@plt+0x742b88> │ │ │ │ + ldr r3, [pc, #68] @ 74eb40 <__cxa_atexit@plt+0x742b9c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74eb10 <__cxa_atexit@plt+0x742b6c> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74eb44 <__cxa_atexit@plt+0x742ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x014e9c9c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75379c <__cxa_atexit@plt+0x7477f8> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753778 <__cxa_atexit@plt+0x7477d4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldrheq ip, [pc, #-152] @ 74eaac <__cxa_atexit@plt+0x742b08> │ │ │ │ + @ instruction: 0xffff63e0 │ │ │ │ + smlaltteq lr, lr, r4, r6 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74eba8 <__cxa_atexit@plt+0x742c04> │ │ │ │ + ldr r2, [pc, #92] @ 74ebc4 <__cxa_atexit@plt+0x742c20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 753780 <__cxa_atexit@plt+0x7477dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 75379c <__cxa_atexit@plt+0x7477f8> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ebb4 <__cxa_atexit@plt+0x742c10> │ │ │ │ + ldr r3, [pc, #68] @ 74ebc8 <__cxa_atexit@plt+0x742c24> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74eb98 <__cxa_atexit@plt+0x742bf4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, lsr sp @ │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75383c <__cxa_atexit@plt+0x747898> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r7, sl │ │ │ │ - bge 753824 <__cxa_atexit@plt+0x747880> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #168] @ 753868 <__cxa_atexit@plt+0x7478c4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 753830 <__cxa_atexit@plt+0x74788c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 753854 <__cxa_atexit@plt+0x7478b0> │ │ │ │ - ldr lr, [pc, #128] @ 753870 <__cxa_atexit@plt+0x7478cc> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldm r5!, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #16] @ 74ebcc <__cxa_atexit@plt+0x742c28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsr r9 @ │ │ │ │ + @ instruction: 0xffff62e8 │ │ │ │ + cmpeq lr, r8, asr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ec30 <__cxa_atexit@plt+0x742c8c> │ │ │ │ + ldr r2, [pc, #92] @ 74ec4c <__cxa_atexit@plt+0x742ca8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ec3c <__cxa_atexit@plt+0x742c98> │ │ │ │ + ldr r3, [pc, #68] @ 74ec50 <__cxa_atexit@plt+0x742cac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ec20 <__cxa_atexit@plt+0x742c7c> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 75386c <__cxa_atexit@plt+0x7478c8> │ │ │ │ + ldr r7, [pc, #16] @ 74ec54 <__cxa_atexit@plt+0x742cb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - hvceq 59836 @ 0xe9bc │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7538d0 <__cxa_atexit@plt+0x74792c> │ │ │ │ - ldr lr, [pc, #68] @ 7538dc <__cxa_atexit@plt+0x747938> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r5, r5, #24 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r8, lsr #17 │ │ │ │ + @ instruction: 0xffff61f0 │ │ │ │ + smlalbteq lr, lr, ip, r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 753924 <__cxa_atexit@plt+0x747980> │ │ │ │ - ldr r7, [pc, #52] @ 753938 <__cxa_atexit@plt+0x747994> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 753918 <__cxa_atexit@plt+0x747974> │ │ │ │ - mov r7, r9 │ │ │ │ - b 753948 <__cxa_atexit@plt+0x7479a4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 74ecb8 <__cxa_atexit@plt+0x742d14> │ │ │ │ + ldr r2, [pc, #92] @ 74ecd4 <__cxa_atexit@plt+0x742d30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ecc4 <__cxa_atexit@plt+0x742d20> │ │ │ │ + ldr r3, [pc, #68] @ 74ecd8 <__cxa_atexit@plt+0x742d34> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74eca8 <__cxa_atexit@plt+0x742d04> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75393c <__cxa_atexit@plt+0x747998> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x014e9a98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r7, [pc, #448] @ 753b28 <__cxa_atexit@plt+0x747b84> │ │ │ │ - mov lr, #0 │ │ │ │ + ldr r7, [pc, #16] @ 74ecdc <__cxa_atexit@plt+0x742d38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - and r0, r9, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7539ec <__cxa_atexit@plt+0x747a48> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 753a68 <__cxa_atexit@plt+0x747ac4> │ │ │ │ - bic r0, r9, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 753a70 <__cxa_atexit@plt+0x747acc> │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - mov r1, r4 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r9, r6 │ │ │ │ - str lr, [r4] │ │ │ │ - bcc 753b00 <__cxa_atexit@plt+0x747b5c> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 753ab0 <__cxa_atexit@plt+0x747b0c> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #356] @ 753b34 <__cxa_atexit@plt+0x747b90> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #4]! │ │ │ │ - mov r4, r1 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - b 753a34 <__cxa_atexit@plt+0x747a90> │ │ │ │ - ldr sl, [r9, #2] │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ - cmp r2, r6 │ │ │ │ - str lr, [r1] │ │ │ │ - bcc 753adc <__cxa_atexit@plt+0x747b38> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 753a68 <__cxa_atexit@plt+0x747ac4> │ │ │ │ - ldr r9, [sl, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #264] @ 753b2c <__cxa_atexit@plt+0x747b88> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r8, sl, ip} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - bhi 753ac4 <__cxa_atexit@plt+0x747b20> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov ip, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne 75396c <__cxa_atexit@plt+0x7479c8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 753ab8 <__cxa_atexit@plt+0x747b14> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 753a94 <__cxa_atexit@plt+0x747af0> │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 75379c <__cxa_atexit@plt+0x7477f8> │ │ │ │ - ldr r2, [r9, #5] │ │ │ │ - mov r7, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, ip │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ + cmpeq pc, r0, lsr #16 │ │ │ │ + @ instruction: 0xffff60f8 │ │ │ │ + cmpeq lr, r0, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ed40 <__cxa_atexit@plt+0x742d9c> │ │ │ │ + ldr r2, [pc, #92] @ 74ed5c <__cxa_atexit@plt+0x742db8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ed4c <__cxa_atexit@plt+0x742da8> │ │ │ │ + ldr r3, [pc, #68] @ 74ed60 <__cxa_atexit@plt+0x742dbc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ed30 <__cxa_atexit@plt+0x742d8c> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #108] @ 753b38 <__cxa_atexit@plt+0x747b94> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ed64 <__cxa_atexit@plt+0x742dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 753b30 <__cxa_atexit@plt+0x747b8c> │ │ │ │ - str r0, [r5] │ │ │ │ + @ instruction: 0x015fc798 │ │ │ │ + @ instruction: 0xffff6000 │ │ │ │ + strheq lr, [lr, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74edc8 <__cxa_atexit@plt+0x742e24> │ │ │ │ + ldr r2, [pc, #92] @ 74ede4 <__cxa_atexit@plt+0x742e40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74edd4 <__cxa_atexit@plt+0x742e30> │ │ │ │ + ldr r3, [pc, #68] @ 74ede8 <__cxa_atexit@plt+0x742e44> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74edb8 <__cxa_atexit@plt+0x742e14> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74edec <__cxa_atexit@plt+0x742e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 753b3c <__cxa_atexit@plt+0x747b98> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r1, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + cmpeq pc, r0, lsl r7 @ │ │ │ │ + @ instruction: 0xffff5f08 │ │ │ │ + cmpeq lr, r8, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ee50 <__cxa_atexit@plt+0x742eac> │ │ │ │ + ldr r2, [pc, #92] @ 74ee6c <__cxa_atexit@plt+0x742ec8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ee5c <__cxa_atexit@plt+0x742eb8> │ │ │ │ + ldr r3, [pc, #68] @ 74ee70 <__cxa_atexit@plt+0x742ecc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ee40 <__cxa_atexit@plt+0x742e9c> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ee74 <__cxa_atexit@plt+0x742ed0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r4, r1 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r1, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - smlaltteq r9, lr, r4, r8 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - strdeq r9, [lr, #-136] @ 0xffffff78 │ │ │ │ - strheq r9, [lr, #-140] @ 0xffffff74 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 753bb8 <__cxa_atexit@plt+0x747c14> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753b94 <__cxa_atexit@plt+0x747bf0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + cmpeq pc, r8, lsl #13 │ │ │ │ + @ instruction: 0xffff5e10 │ │ │ │ + @ instruction: 0x014ee39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74eed8 <__cxa_atexit@plt+0x742f34> │ │ │ │ + ldr r2, [pc, #92] @ 74eef4 <__cxa_atexit@plt+0x742f50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 753b9c <__cxa_atexit@plt+0x747bf8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 753bb8 <__cxa_atexit@plt+0x747c14> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74eee4 <__cxa_atexit@plt+0x742f40> │ │ │ │ + ldr r3, [pc, #68] @ 74eef8 <__cxa_atexit@plt+0x742f54> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74eec8 <__cxa_atexit@plt+0x742f24> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, lsr #18 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 753c50 <__cxa_atexit@plt+0x747cac> │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - cmp r1, sl │ │ │ │ - bge 753c34 <__cxa_atexit@plt+0x747c90> │ │ │ │ - ldr lr, [pc, #176] @ 753c90 <__cxa_atexit@plt+0x747cec> │ │ │ │ - add r7, r9, r1, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - bhi 753c70 <__cxa_atexit@plt+0x747ccc> │ │ │ │ - ldr r1, [pc, #120] @ 753c94 <__cxa_atexit@plt+0x747cf0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 753c44 <__cxa_atexit@plt+0x747ca0> │ │ │ │ - mov r5, r2 │ │ │ │ - b 753948 <__cxa_atexit@plt+0x7479a4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #16] @ 74eefc <__cxa_atexit@plt+0x742f58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsl #12 │ │ │ │ + @ instruction: 0xffff5d18 │ │ │ │ + cmpeq lr, r0, lsl r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ef60 <__cxa_atexit@plt+0x742fbc> │ │ │ │ + ldr r2, [pc, #92] @ 74ef7c <__cxa_atexit@plt+0x742fd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74ef6c <__cxa_atexit@plt+0x742fc8> │ │ │ │ + ldr r3, [pc, #68] @ 74ef80 <__cxa_atexit@plt+0x742fdc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ef50 <__cxa_atexit@plt+0x742fac> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 753c9c <__cxa_atexit@plt+0x747cf8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74ef84 <__cxa_atexit@plt+0x742fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 753c98 <__cxa_atexit@plt+0x747cf4> │ │ │ │ + cmpeq pc, r8, ror r5 @ │ │ │ │ + @ instruction: 0xffff5c20 │ │ │ │ + smlalbbeq lr, lr, r4, r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74efe8 <__cxa_atexit@plt+0x743044> │ │ │ │ + ldr r2, [pc, #92] @ 74f004 <__cxa_atexit@plt+0x743060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74eff4 <__cxa_atexit@plt+0x743050> │ │ │ │ + ldr r3, [pc, #68] @ 74f008 <__cxa_atexit@plt+0x743064> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74efd8 <__cxa_atexit@plt+0x743034> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f00c <__cxa_atexit@plt+0x743068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - cmpeq lr, ip, asr #14 │ │ │ │ - hvceq 59760 @ 0xe970 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 753d18 <__cxa_atexit@plt+0x747d74> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753cf4 <__cxa_atexit@plt+0x747d50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldrsheq ip, [pc, #-64] @ 74efcc <__cxa_atexit@plt+0x743028> │ │ │ │ + @ instruction: 0xffff5b28 │ │ │ │ + strdeq lr, [lr, #-24] @ 0xffffffe8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f070 <__cxa_atexit@plt+0x7430cc> │ │ │ │ + ldr r2, [pc, #92] @ 74f08c <__cxa_atexit@plt+0x7430e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 753cfc <__cxa_atexit@plt+0x747d58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f07c <__cxa_atexit@plt+0x7430d8> │ │ │ │ + ldr r3, [pc, #68] @ 74f090 <__cxa_atexit@plt+0x7430ec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f060 <__cxa_atexit@plt+0x7430bc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 753d18 <__cxa_atexit@plt+0x747d74> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f094 <__cxa_atexit@plt+0x7430f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, ror #8 │ │ │ │ + @ instruction: 0xffff5a30 │ │ │ │ + cmpeq lr, ip, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f0f8 <__cxa_atexit@plt+0x743154> │ │ │ │ + ldr r2, [pc, #92] @ 74f114 <__cxa_atexit@plt+0x743170> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f104 <__cxa_atexit@plt+0x743160> │ │ │ │ + ldr r3, [pc, #68] @ 74f118 <__cxa_atexit@plt+0x743174> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f0e8 <__cxa_atexit@plt+0x743144> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, asr #15 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f11c <__cxa_atexit@plt+0x743178> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, ror #7 │ │ │ │ + @ instruction: 0xffff5938 │ │ │ │ + smlaltteq lr, lr, r0, r0 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74f274 <__cxa_atexit@plt+0x7432d0> │ │ │ │ + ldr r3, [pc, #332] @ 74f290 <__cxa_atexit@plt+0x7432ec> │ │ │ │ + ldr r2, [pc, #332] @ 74f294 <__cxa_atexit@plt+0x7432f0> │ │ │ │ + ldr r1, [pc, #332] @ 74f298 <__cxa_atexit@plt+0x7432f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74f29c <__cxa_atexit@plt+0x7432f8> │ │ │ │ + ldr sl, [pc, #328] @ 74f2a0 <__cxa_atexit@plt+0x7432fc> │ │ │ │ + ldr r9, [pc, #328] @ 74f2a4 <__cxa_atexit@plt+0x743300> │ │ │ │ + ldr r7, [pc, #328] @ 74f2a8 <__cxa_atexit@plt+0x743304> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74f2ac <__cxa_atexit@plt+0x743308> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74f2b0 <__cxa_atexit@plt+0x74330c> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74f2b4 <__cxa_atexit@plt+0x743310> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74f2b8 <__cxa_atexit@plt+0x743314> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74f2bc <__cxa_atexit@plt+0x743318> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74f2c0 <__cxa_atexit@plt+0x74331c> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 753db0 <__cxa_atexit@plt+0x747e0c> │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ - cmp r1, sl │ │ │ │ - bge 753d94 <__cxa_atexit@plt+0x747df0> │ │ │ │ - ldr lr, [pc, #176] @ 753df0 <__cxa_atexit@plt+0x747e4c> │ │ │ │ - add r7, r9, r1, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - bhi 753dd0 <__cxa_atexit@plt+0x747e2c> │ │ │ │ - ldr r1, [pc, #120] @ 753df4 <__cxa_atexit@plt+0x747e50> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 753da4 <__cxa_atexit@plt+0x747e00> │ │ │ │ - mov r5, r2 │ │ │ │ - b 753948 <__cxa_atexit@plt+0x7479a4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 74f2c4 <__cxa_atexit@plt+0x743320> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + cmpeq pc, r8, ror sl @ │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlaltteq lr, lr, r4, r2 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f328 <__cxa_atexit@plt+0x743384> │ │ │ │ + ldr r2, [pc, #92] @ 74f344 <__cxa_atexit@plt+0x7433a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f334 <__cxa_atexit@plt+0x743390> │ │ │ │ + ldr r3, [pc, #68] @ 74f348 <__cxa_atexit@plt+0x7433a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f318 <__cxa_atexit@plt+0x743374> │ │ │ │ + ldr r7, [r8, #47] @ 0x2f │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 753dfc <__cxa_atexit@plt+0x747e58> │ │ │ │ + ldr r7, [pc, #16] @ 74f34c <__cxa_atexit@plt+0x7433a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 753df8 <__cxa_atexit@plt+0x747e54> │ │ │ │ + ldrheq ip, [pc, #-16] @ 74f33c <__cxa_atexit@plt+0x743398> │ │ │ │ + @ instruction: 0xffff5bd8 │ │ │ │ + ldrdeq sp, [lr, #-236] @ 0xffffff14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f3b0 <__cxa_atexit@plt+0x74340c> │ │ │ │ + ldr r2, [pc, #92] @ 74f3cc <__cxa_atexit@plt+0x743428> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f3bc <__cxa_atexit@plt+0x743418> │ │ │ │ + ldr r3, [pc, #68] @ 74f3d0 <__cxa_atexit@plt+0x74342c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f3a0 <__cxa_atexit@plt+0x7433fc> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f3d4 <__cxa_atexit@plt+0x743430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - smlaltteq r9, lr, ip, r5 │ │ │ │ - cmpeq lr, r4, lsl r6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, r8, lsr #2 │ │ │ │ + @ instruction: 0xffff5ae0 │ │ │ │ + cmpeq lr, r0, asr lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 753e44 <__cxa_atexit@plt+0x747ea0> │ │ │ │ - ldr r7, [pc, #64] @ 753e64 <__cxa_atexit@plt+0x747ec0> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 753e38 <__cxa_atexit@plt+0x747e94> │ │ │ │ - mov r7, sl │ │ │ │ - b 753948 <__cxa_atexit@plt+0x7479a4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi 74f438 <__cxa_atexit@plt+0x743494> │ │ │ │ + ldr r2, [pc, #92] @ 74f454 <__cxa_atexit@plt+0x7434b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f444 <__cxa_atexit@plt+0x7434a0> │ │ │ │ + ldr r3, [pc, #68] @ 74f458 <__cxa_atexit@plt+0x7434b4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f428 <__cxa_atexit@plt+0x743484> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 753e68 <__cxa_atexit@plt+0x747ec4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r3, r9 │ │ │ │ - mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f45c <__cxa_atexit@plt+0x7434b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - hvceq 59728 @ 0xe950 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 753ee0 <__cxa_atexit@plt+0x747f3c> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753ebc <__cxa_atexit@plt+0x747f18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 753ec4 <__cxa_atexit@plt+0x747f20> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + cmpeq pc, r0, lsr #1 │ │ │ │ + @ instruction: 0xffff59e8 │ │ │ │ + smlalbteq sp, lr, r4, sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f4c0 <__cxa_atexit@plt+0x74351c> │ │ │ │ + ldr r2, [pc, #92] @ 74f4dc <__cxa_atexit@plt+0x743538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - add sl, r7, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 753ee0 <__cxa_atexit@plt+0x747f3c> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f4cc <__cxa_atexit@plt+0x743528> │ │ │ │ + ldr r3, [pc, #68] @ 74f4e0 <__cxa_atexit@plt+0x74353c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f4b0 <__cxa_atexit@plt+0x74350c> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, lsl #12 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f4e4 <__cxa_atexit@plt+0x743540> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, lsl r0 @ │ │ │ │ + @ instruction: 0xffff58f0 │ │ │ │ + cmpeq lr, r8, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 753f88 <__cxa_atexit@plt+0x747fe4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 753f68 <__cxa_atexit@plt+0x747fc4> │ │ │ │ - add r2, r8, sl, lsl #2 │ │ │ │ - mov ip, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr lr, [r2, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #156] @ 753fb8 <__cxa_atexit@plt+0x748014> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r7, r9, sl} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f548 <__cxa_atexit@plt+0x7435a4> │ │ │ │ + ldr r2, [pc, #92] @ 74f564 <__cxa_atexit@plt+0x7435c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 753fa0 <__cxa_atexit@plt+0x747ffc> │ │ │ │ - ldr r8, [pc, #124] @ 753fbc <__cxa_atexit@plt+0x748018> │ │ │ │ - ldr r0, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst lr, #3 │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - beq 753f78 <__cxa_atexit@plt+0x747fd4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, lr │ │ │ │ - b 754440 <__cxa_atexit@plt+0x74849c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ + bhi 74f554 <__cxa_atexit@plt+0x7435b0> │ │ │ │ + ldr r3, [pc, #68] @ 74f568 <__cxa_atexit@plt+0x7435c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f538 <__cxa_atexit@plt+0x743594> │ │ │ │ + ldr r7, [r8, #31] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [lr] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, lr │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f56c <__cxa_atexit@plt+0x7435c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 753ff8 <__cxa_atexit@plt+0x748054> │ │ │ │ + @ instruction: 0x015fbf90 │ │ │ │ + @ instruction: 0xffff57f8 │ │ │ │ + smlaltbeq sp, lr, ip, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f5d0 <__cxa_atexit@plt+0x74362c> │ │ │ │ + ldr r2, [pc, #92] @ 74f5ec <__cxa_atexit@plt+0x743648> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 754000 <__cxa_atexit@plt+0x74805c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f5dc <__cxa_atexit@plt+0x743638> │ │ │ │ + ldr r3, [pc, #68] @ 74f5f0 <__cxa_atexit@plt+0x74364c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f5c0 <__cxa_atexit@plt+0x74361c> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [pc, #-64] @ 753fc8 <__cxa_atexit@plt+0x748024> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 754078 <__cxa_atexit@plt+0x7480d4> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 754054 <__cxa_atexit@plt+0x7480b0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 75405c <__cxa_atexit@plt+0x7480b8> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r7, [pc, #16] @ 74f5f4 <__cxa_atexit@plt+0x743650> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, lsl #30 │ │ │ │ + @ instruction: 0xffff5700 │ │ │ │ + cmpeq lr, r0, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f658 <__cxa_atexit@plt+0x7436b4> │ │ │ │ + ldr r2, [pc, #92] @ 74f674 <__cxa_atexit@plt+0x7436d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - add sl, r7, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 754078 <__cxa_atexit@plt+0x7480d4> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f664 <__cxa_atexit@plt+0x7436c0> │ │ │ │ + ldr r3, [pc, #68] @ 74f678 <__cxa_atexit@plt+0x7436d4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f648 <__cxa_atexit@plt+0x7436a4> │ │ │ │ + ldr r7, [r8, #23] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, ror #8 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f67c <__cxa_atexit@plt+0x7436d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsl #29 │ │ │ │ + @ instruction: 0xffff5608 │ │ │ │ + @ instruction: 0x014edb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 754120 <__cxa_atexit@plt+0x74817c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 754100 <__cxa_atexit@plt+0x74815c> │ │ │ │ - add r2, r8, sl, lsl #2 │ │ │ │ - mov ip, #0 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - ldr lr, [r2, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #156] @ 754150 <__cxa_atexit@plt+0x7481ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r0, r7, r9, sl} │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f6e0 <__cxa_atexit@plt+0x74373c> │ │ │ │ + ldr r2, [pc, #92] @ 74f6fc <__cxa_atexit@plt+0x743758> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 754138 <__cxa_atexit@plt+0x748194> │ │ │ │ - ldr r8, [pc, #124] @ 754154 <__cxa_atexit@plt+0x7481b0> │ │ │ │ - ldr r0, [r1, #2] │ │ │ │ - ldr r2, [r1, #6] │ │ │ │ - add r8, pc, r8 │ │ │ │ - tst lr, #3 │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r0, r1, r3} │ │ │ │ - beq 754110 <__cxa_atexit@plt+0x74816c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, lr │ │ │ │ - b 754440 <__cxa_atexit@plt+0x74849c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ + bhi 74f6ec <__cxa_atexit@plt+0x743748> │ │ │ │ + ldr r3, [pc, #68] @ 74f700 <__cxa_atexit@plt+0x74375c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f6d0 <__cxa_atexit@plt+0x74372c> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [lr] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, lr │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f704 <__cxa_atexit@plt+0x743760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r1 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - andeq r0, r0, ip, asr r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75426c <__cxa_atexit@plt+0x7482c8> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7541a8 <__cxa_atexit@plt+0x748204> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 7541b0 <__cxa_atexit@plt+0x74820c> │ │ │ │ - add r9, r7, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldrsheq fp, [pc, #-216] @ 74f62c <__cxa_atexit@plt+0x743688> │ │ │ │ + @ instruction: 0xffff5510 │ │ │ │ + cmpeq lr, r8, lsl #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f768 <__cxa_atexit@plt+0x7437c4> │ │ │ │ + ldr r2, [pc, #92] @ 74f784 <__cxa_atexit@plt+0x7437e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - add sl, r7, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 75426c <__cxa_atexit@plt+0x7482c8> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f774 <__cxa_atexit@plt+0x7437d0> │ │ │ │ + ldr r3, [pc, #68] @ 74f788 <__cxa_atexit@plt+0x7437e4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f758 <__cxa_atexit@plt+0x7437b4> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsl r3 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r7, [pc, #16] @ 74f78c <__cxa_atexit@plt+0x7437e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, ror sp @ │ │ │ │ + @ instruction: 0xffff5418 │ │ │ │ + hvceq 60844 @ 0xedac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 754230 <__cxa_atexit@plt+0x74828c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 754238 <__cxa_atexit@plt+0x748294> │ │ │ │ - ldr r2, [pc, #100] @ 75424c <__cxa_atexit@plt+0x7482a8> │ │ │ │ + bhi 74f7f0 <__cxa_atexit@plt+0x74384c> │ │ │ │ + ldr r2, [pc, #92] @ 74f80c <__cxa_atexit@plt+0x743868> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr r7, [r7, #32] │ │ │ │ - ldr r0, [pc, #64] @ 754250 <__cxa_atexit@plt+0x7482ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r7, [r9, #24] │ │ │ │ - mov r7, lr │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 754240 <__cxa_atexit@plt+0x74829c> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f7fc <__cxa_atexit@plt+0x743858> │ │ │ │ + ldr r3, [pc, #68] @ 74f810 <__cxa_atexit@plt+0x74386c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f7e0 <__cxa_atexit@plt+0x74383c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [pc, #-32] @ 754234 <__cxa_atexit@plt+0x748290> │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75432c <__cxa_atexit@plt+0x748388> │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 754314 <__cxa_atexit@plt+0x748370> │ │ │ │ - add r1, r8, sl, lsl #2 │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr lr, [pc, #192] @ 754354 <__cxa_atexit@plt+0x7483b0> │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - tst r1, #3 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r7, r8, r9, sl} │ │ │ │ - beq 75431c <__cxa_atexit@plt+0x748378> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r0, [sp] │ │ │ │ - add r0, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r0 │ │ │ │ - bcc 75433c <__cxa_atexit@plt+0x748398> │ │ │ │ - ldr r2, [pc, #132] @ 754358 <__cxa_atexit@plt+0x7483b4> │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr lr, [r5], #4 │ │ │ │ - str r7, [r6, #16] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str ip, [r6, #24] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ + ldr r7, [pc, #16] @ 74f814 <__cxa_atexit@plt+0x743870> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, ror #25 │ │ │ │ + @ instruction: 0xffff5320 │ │ │ │ + strdeq sp, [lr, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74f878 <__cxa_atexit@plt+0x7438d4> │ │ │ │ + ldr r2, [pc, #92] @ 74f894 <__cxa_atexit@plt+0x7438f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f884 <__cxa_atexit@plt+0x7438e0> │ │ │ │ + ldr r3, [pc, #68] @ 74f898 <__cxa_atexit@plt+0x7438f4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f868 <__cxa_atexit@plt+0x7438c4> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r1] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f89c <__cxa_atexit@plt+0x7438f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - andeq r0, r0, r7, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7543c8 <__cxa_atexit@plt+0x748424> │ │ │ │ - ldr r3, [pc, #84] @ 7543d4 <__cxa_atexit@plt+0x748430> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - add r5, r5, #32 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str lr, [r9, #20] │ │ │ │ - str sl, [r9, #24] │ │ │ │ - str ip, [r9, #28] │ │ │ │ - str r3, [r9, #32] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + cmpeq pc, r0, ror #24 │ │ │ │ + @ instruction: 0xffff5228 │ │ │ │ + cmpeq lr, r4, ror #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 754428 <__cxa_atexit@plt+0x748484> │ │ │ │ - ldr r2, [pc, #56] @ 754434 <__cxa_atexit@plt+0x748490> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 74f900 <__cxa_atexit@plt+0x74395c> │ │ │ │ + ldr r2, [pc, #92] @ 74f91c <__cxa_atexit@plt+0x743978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74f90c <__cxa_atexit@plt+0x743968> │ │ │ │ + ldr r3, [pc, #68] @ 74f920 <__cxa_atexit@plt+0x74397c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r0, r1, r7, r9} │ │ │ │ - beq 75441c <__cxa_atexit@plt+0x748478> │ │ │ │ - mov r7, r8 │ │ │ │ - b 754440 <__cxa_atexit@plt+0x74849c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74f8f0 <__cxa_atexit@plt+0x74394c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ 74f924 <__cxa_atexit@plt+0x743980> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq fp, [pc, #-184] @ 74f86c <__cxa_atexit@plt+0x7438c8> │ │ │ │ + @ instruction: 0xffff5130 │ │ │ │ + ldrdeq sp, [lr, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #196 @ 0xc4 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 74fa7c <__cxa_atexit@plt+0x743ad8> │ │ │ │ + ldr r3, [pc, #332] @ 74fa98 <__cxa_atexit@plt+0x743af4> │ │ │ │ + ldr r2, [pc, #332] @ 74fa9c <__cxa_atexit@plt+0x743af8> │ │ │ │ + ldr r1, [pc, #332] @ 74faa0 <__cxa_atexit@plt+0x743afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #328] @ 74faa4 <__cxa_atexit@plt+0x743b00> │ │ │ │ + ldr sl, [pc, #328] @ 74faa8 <__cxa_atexit@plt+0x743b04> │ │ │ │ + ldr r9, [pc, #328] @ 74faac <__cxa_atexit@plt+0x743b08> │ │ │ │ + ldr r7, [pc, #328] @ 74fab0 <__cxa_atexit@plt+0x743b0c> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [pc, #324] @ 74fab4 <__cxa_atexit@plt+0x743b10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #140] @ 0x8c │ │ │ │ + str r8, [r6, #128] @ 0x80 │ │ │ │ + str r3, [r6, #144] @ 0x90 │ │ │ │ + mov r3, r6 │ │ │ │ + str r8, [r6, #116] @ 0x74 │ │ │ │ + str r8, [r6, #104] @ 0x68 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + str r8, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r8, [pc, #248] @ 74fab8 <__cxa_atexit@plt+0x743b14> │ │ │ │ + str r3, [r6, #188] @ 0xbc │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + ldr ip, [pc, #232] @ 74fabc <__cxa_atexit@plt+0x743b18> │ │ │ │ + str r3, [r6, #184] @ 0xb8 │ │ │ │ + mov r3, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + ldr r0, [pc, #216] @ 74fac0 <__cxa_atexit@plt+0x743b1c> │ │ │ │ + str r3, [r6, #180] @ 0xb4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #200] @ 74fac4 <__cxa_atexit@plt+0x743b20> │ │ │ │ + str r3, [r6, #176] @ 0xb0 │ │ │ │ + mov r3, r6 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r3, #60]! @ 0x3c │ │ │ │ + ldr r1, [pc, #184] @ 74fac8 <__cxa_atexit@plt+0x743b24> │ │ │ │ + str r3, [r6, #172] @ 0xac │ │ │ │ mov r3, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r6, #16]! │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ - sub r6, r6, #12 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr lr, [pc, #732] @ 754744 <__cxa_atexit@plt+0x7487a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, r9, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 754538 <__cxa_atexit@plt+0x748594> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 754644 <__cxa_atexit@plt+0x7486a0> │ │ │ │ - bic r0, r9, #3 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 7545f4 <__cxa_atexit@plt+0x748650> │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r8, r6 │ │ │ │ - bcc 7546a0 <__cxa_atexit@plt+0x7486fc> │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - ldr r0, [pc, #676] @ 754750 <__cxa_atexit@plt+0x7487ac> │ │ │ │ - mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - add r0, r1, #32 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr ip, [r2, #4] │ │ │ │ - cmp r8, r0 │ │ │ │ - bcc 7546f4 <__cxa_atexit@plt+0x748750> │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 754638 <__cxa_atexit@plt+0x748694> │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #620] @ 754754 <__cxa_atexit@plt+0x7487b0> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - bhi 75471c <__cxa_atexit@plt+0x748778> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - mov r3, r0 │ │ │ │ - tst r9, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bne 754468 <__cxa_atexit@plt+0x7484c4> │ │ │ │ - b 754690 <__cxa_atexit@plt+0x7486ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 7546a0 <__cxa_atexit@plt+0x7486fc> │ │ │ │ - mov r8, lr │ │ │ │ - ldr lr, [r9, #2] │ │ │ │ - ldr r2, [pc, #496] @ 754748 <__cxa_atexit@plt+0x7487a4> │ │ │ │ - mov r1, r3 │ │ │ │ + str r7, [r3, #72]! @ 0x48 │ │ │ │ + str r3, [r6, #168] @ 0xa8 │ │ │ │ + mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r1, #4]! │ │ │ │ - add r2, r1, #32 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - ldr ip, [lr, #4] │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7546b0 <__cxa_atexit@plt+0x74870c> │ │ │ │ - cmp ip, #1 │ │ │ │ - blt 754638 <__cxa_atexit@plt+0x748694> │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r9, [lr, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #440] @ 75474c <__cxa_atexit@plt+0x7487a8> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12]! │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r6, [r3, #24] │ │ │ │ - bhi 7546dc <__cxa_atexit@plt+0x748738> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov lr, r8 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - mov r3, r2 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bne 754468 <__cxa_atexit@plt+0x7484c4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ + str ip, [r3, #96]! @ 0x60 │ │ │ │ + str r3, [r6, #160] @ 0xa0 │ │ │ │ + mov r3, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #108]! @ 0x6c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r0, #120]! @ 0x78 │ │ │ │ + str r0, [r6, #152] @ 0x98 │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r0, #132]! @ 0x84 │ │ │ │ + str r0, [r6, #148] @ 0x94 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #84]! @ 0x54 │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + str r3, [r6, #156] @ 0x9c │ │ │ │ + str r6, [r6, #192] @ 0xc0 │ │ │ │ + sub r7, lr, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 754654 <__cxa_atexit@plt+0x7486b0> │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r8, r6 │ │ │ │ - bcc 754734 <__cxa_atexit@plt+0x748790> │ │ │ │ - ldr r7, [pc, #324] @ 75475c <__cxa_atexit@plt+0x7487b8> │ │ │ │ - ldr r8, [r9, #1] │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - b 75426c <__cxa_atexit@plt+0x7482c8> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r8, r6 │ │ │ │ - bcc 75473c <__cxa_atexit@plt+0x748798> │ │ │ │ - ldr r7, [pc, #240] @ 754758 <__cxa_atexit@plt+0x7487b4> │ │ │ │ - ldr r8, [r9, #1] │ │ │ │ - ldr r0, [r9, #5] │ │ │ │ + ldr r7, [pc, #72] @ 74facc <__cxa_atexit@plt+0x743b28> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r0, #196 @ 0xc4 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str ip, [r5, #8] │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ + cmpeq pc, r0, ror r2 @ │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + smlaltteq sp, lr, r0, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74fb3c <__cxa_atexit@plt+0x743b98> │ │ │ │ + ldr r7, [pc, #108] @ 74fb60 <__cxa_atexit@plt+0x743bbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #104] @ 74fb64 <__cxa_atexit@plt+0x743bc0> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74fb50 <__cxa_atexit@plt+0x743bac> │ │ │ │ + ldr r3, [pc, #80] @ 74fb68 <__cxa_atexit@plt+0x743bc4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74fb2c <__cxa_atexit@plt+0x743b88> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 74fb70 <__cxa_atexit@plt+0x743bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74fb6c <__cxa_atexit@plt+0x743bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - stmib r5, {r2, ip} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r1 │ │ │ │ - mov r7, #12 │ │ │ │ - b 7546a4 <__cxa_atexit@plt+0x748700> │ │ │ │ - mov r7, #20 │ │ │ │ - b 7546a4 <__cxa_atexit@plt+0x748700> │ │ │ │ - @ instruction: 0xffffffd4 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - @ instruction: 0xfffff8e0 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldrsheq ip, [pc, #-12] @ 74fb5c <__cxa_atexit@plt+0x743bb8> │ │ │ │ + cmpeq pc, r8, ror #19 │ │ │ │ + @ instruction: 0xffff4fd4 │ │ │ │ + @ instruction: 0x014ed69c │ │ │ │ + cmpeq lr, r4, lsr #20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7547dc <__cxa_atexit@plt+0x748838> │ │ │ │ - ldr r1, [pc, #132] @ 75480c <__cxa_atexit@plt+0x748868> │ │ │ │ mov r3, r5 │ │ │ │ - str r8, [r2, #12] │ │ │ │ - ldr r7, [r3], #-16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, r9} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7547f4 <__cxa_atexit@plt+0x748850> │ │ │ │ - ldr r1, [pc, #100] @ 754810 <__cxa_atexit@plt+0x74886c> │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - ldr r2, [r6, #-4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - beq 7547d0 <__cxa_atexit@plt+0x74882c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 754440 <__cxa_atexit@plt+0x74849c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74fbe0 <__cxa_atexit@plt+0x743c3c> │ │ │ │ + ldr r7, [pc, #108] @ 74fc04 <__cxa_atexit@plt+0x743c60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #104] @ 74fc08 <__cxa_atexit@plt+0x743c64> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74fbf4 <__cxa_atexit@plt+0x743c50> │ │ │ │ + ldr r3, [pc, #80] @ 74fc0c <__cxa_atexit@plt+0x743c68> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74fbd0 <__cxa_atexit@plt+0x743c2c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 754814 <__cxa_atexit@plt+0x748870> │ │ │ │ + ldr r7, [pc, #44] @ 74fc14 <__cxa_atexit@plt+0x743c70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74fc10 <__cxa_atexit@plt+0x743c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - strdeq r8, [lr, #-176] @ 0xffffff50 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 754884 <__cxa_atexit@plt+0x7488e0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 754860 <__cxa_atexit@plt+0x7488bc> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 754868 <__cxa_atexit@plt+0x7488c4> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 754884 <__cxa_atexit@plt+0x7488e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, asr #24 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq pc, r8, asr r0 @ │ │ │ │ + cmpeq pc, r4, asr #18 │ │ │ │ + @ instruction: 0xffff4e50 │ │ │ │ + strdeq sp, [lr, #-80] @ 0xffffffb0 │ │ │ │ + smlalbbeq sp, lr, r4, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 754928 <__cxa_atexit@plt+0x748984> │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 75490c <__cxa_atexit@plt+0x748968> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - ldr r6, [pc, #172] @ 754954 <__cxa_atexit@plt+0x7489b0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r6, r8, r9, sl} │ │ │ │ - beq 754918 <__cxa_atexit@plt+0x748974> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 754944 <__cxa_atexit@plt+0x7489a0> │ │ │ │ - ldr r0, [pc, #132] @ 75495c <__cxa_atexit@plt+0x7489b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - mov r6, r3 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmpeq lr, ip, asr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 74fc94 <__cxa_atexit@plt+0x743cf0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 74fc8c <__cxa_atexit@plt+0x743ce8> │ │ │ │ + ldr r8, [pc, #40] @ 74fc9c <__cxa_atexit@plt+0x743cf8> │ │ │ │ + ldr r3, [pc, #40] @ 74fca0 <__cxa_atexit@plt+0x743cfc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 754958 <__cxa_atexit@plt+0x7489b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, lsl #18 │ │ │ │ + cmpeq pc, r8, lsr r8 @ │ │ │ │ + strdeq sp, [lr, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74fd10 <__cxa_atexit@plt+0x743d6c> │ │ │ │ + ldr r7, [pc, #104] @ 74fd34 <__cxa_atexit@plt+0x743d90> │ │ │ │ + ldr r2, [pc, #104] @ 74fd38 <__cxa_atexit@plt+0x743d94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74fd24 <__cxa_atexit@plt+0x743d80> │ │ │ │ + ldr r3, [pc, #80] @ 74fd3c <__cxa_atexit@plt+0x743d98> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74fd00 <__cxa_atexit@plt+0x743d5c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 74fd44 <__cxa_atexit@plt+0x743da0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - smlaltbeq r8, lr, r8, sl │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7549b8 <__cxa_atexit@plt+0x748a14> │ │ │ │ - ldr r3, [pc, #64] @ 7549c4 <__cxa_atexit@plt+0x748a20> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [pc, #20] @ 74fd40 <__cxa_atexit@plt+0x743d9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sp, [lr, #-132] @ 0xffffff7c │ │ │ │ + cmpeq pc, r4, lsl r8 @ │ │ │ │ + @ instruction: 0xffff4d90 │ │ │ │ + smlalbteq sp, lr, r4, r4 │ │ │ │ + @ instruction: 0x014ed894 │ │ │ │ + cmpeq lr, r0, asr r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74fdb4 <__cxa_atexit@plt+0x743e10> │ │ │ │ + ldr r7, [pc, #104] @ 74fdd8 <__cxa_atexit@plt+0x743e34> │ │ │ │ + ldr r2, [pc, #104] @ 74fddc <__cxa_atexit@plt+0x743e38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74fdc8 <__cxa_atexit@plt+0x743e24> │ │ │ │ + ldr r3, [pc, #80] @ 74fde0 <__cxa_atexit@plt+0x743e3c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74fda4 <__cxa_atexit@plt+0x743e00> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 74fde8 <__cxa_atexit@plt+0x743e44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 74fde4 <__cxa_atexit@plt+0x743e40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsr r8 │ │ │ │ + cmpeq pc, r0, ror r7 @ │ │ │ │ + @ instruction: 0xffff4dcc │ │ │ │ + cmpeq lr, r8, lsr #8 │ │ │ │ + strdeq sp, [lr, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 754a0c <__cxa_atexit@plt+0x748a68> │ │ │ │ - ldr r7, [pc, #52] @ 754a20 <__cxa_atexit@plt+0x748a7c> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 74fe60 <__cxa_atexit@plt+0x743ebc> │ │ │ │ + ldr r7, [pc, #116] @ 74fe84 <__cxa_atexit@plt+0x743ee0> │ │ │ │ + ldr r2, [pc, #116] @ 74fe88 <__cxa_atexit@plt+0x743ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 754a00 <__cxa_atexit@plt+0x748a5c> │ │ │ │ - mov r7, sl │ │ │ │ - b 754a30 <__cxa_atexit@plt+0x748a8c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #108] @ 74fe8c <__cxa_atexit@plt+0x743ee8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r2, r7} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74fe74 <__cxa_atexit@plt+0x743ed0> │ │ │ │ + ldr r3, [pc, #84] @ 74fe90 <__cxa_atexit@plt+0x743eec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74fe50 <__cxa_atexit@plt+0x743eac> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 754a24 <__cxa_atexit@plt+0x748a80> │ │ │ │ + ldr r7, [pc, #48] @ 74fe98 <__cxa_atexit@plt+0x743ef4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalbteq r8, lr, r8, r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #24] @ 74fe94 <__cxa_atexit@plt+0x743ef0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrsbeq fp, [pc, #-216] @ 74fdb8 <__cxa_atexit@plt+0x743e14> │ │ │ │ + cmpeq pc, r4, asr #13 │ │ │ │ + @ instruction: 0xffff4bd0 │ │ │ │ + hvceq 60720 @ 0xed30 │ │ │ │ + cmpeq lr, r4, asr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r7, #-4] │ │ │ │ - ldr lr, [pc, #400] @ 754be0 <__cxa_atexit@plt+0x748c3c> │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 754ad0 <__cxa_atexit@plt+0x748b2c> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 754b48 <__cxa_atexit@plt+0x748ba4> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 754b58 <__cxa_atexit@plt+0x748bb4> │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - sub r1, r7, #1 │ │ │ │ - bcc 754bc0 <__cxa_atexit@plt+0x748c1c> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 754b48 <__cxa_atexit@plt+0x748ba4> │ │ │ │ - add r2, r0, r1, lsl #2 │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #308] @ 754bec <__cxa_atexit@plt+0x748c48> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 754b18 <__cxa_atexit@plt+0x748b74> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - sub r9, r1, #1 │ │ │ │ - bcc 754bb0 <__cxa_atexit@plt+0x748c0c> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 754b48 <__cxa_atexit@plt+0x748ba4> │ │ │ │ - add r1, r0, r9, lsl #2 │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #220] @ 754be4 <__cxa_atexit@plt+0x748c40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #12 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 754b94 <__cxa_atexit@plt+0x748bf0> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - tst sl, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - bne 754a54 <__cxa_atexit@plt+0x748ab0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 754b7c <__cxa_atexit@plt+0x748bd8> │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, ip │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 754884 <__cxa_atexit@plt+0x7488e0> │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr sl, [sl, #5] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [pc, #84] @ 754bf0 <__cxa_atexit@plt+0x748c4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r3 │ │ │ │ + bcc 74fed0 <__cxa_atexit@plt+0x743f2c> │ │ │ │ + ldr r2, [pc, #28] @ 74fedc <__cxa_atexit@plt+0x743f38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 754be8 <__cxa_atexit@plt+0x748c44> │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 754bcc <__cxa_atexit@plt+0x748c28> │ │ │ │ - ldr r7, [pc, #44] @ 754bf4 <__cxa_atexit@plt+0x748c50> │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str ip, [r5, #-4]! │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - cmpeq lr, r0, lsr r8 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - cmpeq lr, r0, asr #16 │ │ │ │ - cmpeq lr, ip, lsl r8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 754c64 <__cxa_atexit@plt+0x748cc0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 754c40 <__cxa_atexit@plt+0x748c9c> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 754c48 <__cxa_atexit@plt+0x748ca4> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 754c64 <__cxa_atexit@plt+0x748cc0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r8, ror #16 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r4, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 754cf8 <__cxa_atexit@plt+0x748d54> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 754cdc <__cxa_atexit@plt+0x748d38> │ │ │ │ - ldr r1, [pc, #172] @ 754d38 <__cxa_atexit@plt+0x748d94> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 754d18 <__cxa_atexit@plt+0x748d74> │ │ │ │ - ldr r1, [pc, #120] @ 754d3c <__cxa_atexit@plt+0x748d98> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 754cec <__cxa_atexit@plt+0x748d48> │ │ │ │ - mov r5, r2 │ │ │ │ - b 754a30 <__cxa_atexit@plt+0x748a8c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74ff50 <__cxa_atexit@plt+0x743fac> │ │ │ │ + ldr r7, [pc, #112] @ 74ff74 <__cxa_atexit@plt+0x743fd0> │ │ │ │ + ldr r2, [pc, #112] @ 74ff78 <__cxa_atexit@plt+0x743fd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + bhi 74ff64 <__cxa_atexit@plt+0x743fc0> │ │ │ │ + ldr r3, [pc, #80] @ 74ff7c <__cxa_atexit@plt+0x743fd8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 74ff40 <__cxa_atexit@plt+0x743f9c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 754d44 <__cxa_atexit@plt+0x748da0> │ │ │ │ + ldr r7, [pc, #44] @ 74ff84 <__cxa_atexit@plt+0x743fe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 754d40 <__cxa_atexit@plt+0x748d9c> │ │ │ │ + ldr r7, [pc, #20] @ 74ff80 <__cxa_atexit@plt+0x743fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffd60 │ │ │ │ - strheq r8, [lr, #-108] @ 0xffffff94 │ │ │ │ - smlaltteq r8, lr, r0, r6 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 754db4 <__cxa_atexit@plt+0x748e10> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 754d90 <__cxa_atexit@plt+0x748dec> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 754d98 <__cxa_atexit@plt+0x748df4> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 754db4 <__cxa_atexit@plt+0x748e10> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsl r7 @ │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrsbeq fp, [pc, #-92] @ 74ff24 <__cxa_atexit@plt+0x743f80> │ │ │ │ + @ instruction: 0xffff4b50 │ │ │ │ + smlalbbeq sp, lr, r4, r2 │ │ │ │ + cmpeq lr, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 754e48 <__cxa_atexit@plt+0x748ea4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 754e2c <__cxa_atexit@plt+0x748e88> │ │ │ │ - ldr r1, [pc, #172] @ 754e88 <__cxa_atexit@plt+0x748ee4> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 754e68 <__cxa_atexit@plt+0x748ec4> │ │ │ │ - ldr r1, [pc, #120] @ 754e8c <__cxa_atexit@plt+0x748ee8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 754e3c <__cxa_atexit@plt+0x748e98> │ │ │ │ - mov r5, r2 │ │ │ │ - b 754a30 <__cxa_atexit@plt+0x748a8c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 74ffbc <__cxa_atexit@plt+0x744018> │ │ │ │ + ldr r2, [pc, #28] @ 74ffc8 <__cxa_atexit@plt+0x744024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 754e94 <__cxa_atexit@plt+0x748ef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 754e90 <__cxa_atexit@plt+0x748eec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - cmpeq lr, ip, ror #10 │ │ │ │ - @ instruction: 0x014e8594 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r8, ror r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 754edc <__cxa_atexit@plt+0x748f38> │ │ │ │ - ldr r7, [pc, #52] @ 754ef0 <__cxa_atexit@plt+0x748f4c> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 750040 <__cxa_atexit@plt+0x74409c> │ │ │ │ + ldr r7, [pc, #116] @ 750064 <__cxa_atexit@plt+0x7440c0> │ │ │ │ + ldr r2, [pc, #116] @ 750068 <__cxa_atexit@plt+0x7440c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 754ed0 <__cxa_atexit@plt+0x748f2c> │ │ │ │ - mov r7, sl │ │ │ │ - b 754a30 <__cxa_atexit@plt+0x748a8c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #108] @ 75006c <__cxa_atexit@plt+0x7440c8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r2, r7} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750054 <__cxa_atexit@plt+0x7440b0> │ │ │ │ + ldr r3, [pc, #84] @ 750070 <__cxa_atexit@plt+0x7440cc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750030 <__cxa_atexit@plt+0x74408c> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 754ef4 <__cxa_atexit@plt+0x748f50> │ │ │ │ + ldr r7, [pc, #48] @ 750078 <__cxa_atexit@plt+0x7440d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - strdeq r8, [lr, #-72] @ 0xffffffb8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 754f64 <__cxa_atexit@plt+0x748fc0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 754f40 <__cxa_atexit@plt+0x748f9c> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 754f48 <__cxa_atexit@plt+0x748fa4> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 754f64 <__cxa_atexit@plt+0x748fc0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 750074 <__cxa_atexit@plt+0x7440d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, ror #10 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrsheq fp, [pc, #-184] @ 74ffb8 <__cxa_atexit@plt+0x744014> │ │ │ │ + cmpeq pc, r4, ror #9 │ │ │ │ + @ instruction: 0xffff4ad0 │ │ │ │ + @ instruction: 0x014ed198 │ │ │ │ + hvceq 60764 @ 0xed5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7500b0 <__cxa_atexit@plt+0x74410c> │ │ │ │ + ldr r2, [pc, #28] @ 7500bc <__cxa_atexit@plt+0x744118> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r4, lsl #9 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 755000 <__cxa_atexit@plt+0x74905c> │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 754fe4 <__cxa_atexit@plt+0x749040> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - ldr r6, [pc, #164] @ 75502c <__cxa_atexit@plt+0x749088> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 750178 <__cxa_atexit@plt+0x7441d4> │ │ │ │ + ldr r2, [pc, #184] @ 75019c <__cxa_atexit@plt+0x7441f8> │ │ │ │ + mov r7, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + beq 750158 <__cxa_atexit@plt+0x7441b4> │ │ │ │ + ldr r7, [pc, #160] @ 7501a0 <__cxa_atexit@plt+0x7441fc> │ │ │ │ + ldr r2, [pc, #160] @ 7501a4 <__cxa_atexit@plt+0x744200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #148] @ 7501a8 <__cxa_atexit@plt+0x744204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #28 │ │ │ │ + str r1, [r3, #-8] │ │ │ │ mov r1, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r6, r8, r9, sl} │ │ │ │ - beq 754ff0 <__cxa_atexit@plt+0x74904c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 75501c <__cxa_atexit@plt+0x749078> │ │ │ │ - ldr r1, [pc, #124] @ 755034 <__cxa_atexit@plt+0x749090> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + bhi 75018c <__cxa_atexit@plt+0x7441e8> │ │ │ │ + ldr r3, [pc, #104] @ 7501ac <__cxa_atexit@plt+0x744208> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750168 <__cxa_atexit@plt+0x7441c4> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 755030 <__cxa_atexit@plt+0x74908c> │ │ │ │ + ldr r7, [pc, #52] @ 7501b4 <__cxa_atexit@plt+0x744210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - smlaltteq r8, lr, r4, r3 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + ldr r7, [pc, #28] @ 7501b0 <__cxa_atexit@plt+0x74420c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + cmpeq pc, r8, ror #17 │ │ │ │ + ldrsheq fp, [pc, #-52] @ 75017c <__cxa_atexit@plt+0x7441d8> │ │ │ │ + @ instruction: 0xffff4cb8 │ │ │ │ + hvceq 60684 @ 0xed0c │ │ │ │ + cmpeq lr, r8, asr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75508c <__cxa_atexit@plt+0x7490e8> │ │ │ │ - ldr r3, [pc, #60] @ 755098 <__cxa_atexit@plt+0x7490f4> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #124] @ 750244 <__cxa_atexit@plt+0x7442a0> │ │ │ │ + ldr r2, [pc, #124] @ 750248 <__cxa_atexit@plt+0x7442a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [pc, #104] @ 75024c <__cxa_atexit@plt+0x7442a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750234 <__cxa_atexit@plt+0x744290> │ │ │ │ + ldr r3, [pc, #64] @ 750250 <__cxa_atexit@plt+0x7442ac> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750224 <__cxa_atexit@plt+0x744280> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 750254 <__cxa_atexit@plt+0x7442b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmpeq pc, r8, lsr r3 @ │ │ │ │ + cmpeq pc, ip, lsl #16 │ │ │ │ + @ instruction: 0xffff4bec │ │ │ │ + ldrdeq ip, [lr, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7550e0 <__cxa_atexit@plt+0x74913c> │ │ │ │ - ldr r7, [pc, #52] @ 7550f4 <__cxa_atexit@plt+0x749150> │ │ │ │ - tst sl, #3 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7502ac <__cxa_atexit@plt+0x744308> │ │ │ │ + ldr r7, [pc, #52] @ 7502bc <__cxa_atexit@plt+0x744318> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 7550d4 <__cxa_atexit@plt+0x749130> │ │ │ │ - mov r7, sl │ │ │ │ - b 755104 <__cxa_atexit@plt+0x749160> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 7502a0 <__cxa_atexit@plt+0x7442fc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7502cc <__cxa_atexit@plt+0x744328> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7550f8 <__cxa_atexit@plt+0x749154> │ │ │ │ + ldr r7, [pc, #12] @ 7502c0 <__cxa_atexit@plt+0x74431c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, r8, lsl #6 │ │ │ │ + cmpeq lr, ip, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #8]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r7, #-4] │ │ │ │ - ldr lr, [pc, #396] @ 7552b0 <__cxa_atexit@plt+0x74930c> │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7551a4 <__cxa_atexit@plt+0x749200> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 75521c <__cxa_atexit@plt+0x749278> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 75522c <__cxa_atexit@plt+0x749288> │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - cmp r2, r6 │ │ │ │ - sub r1, r7, #1 │ │ │ │ - bcc 755290 <__cxa_atexit@plt+0x7492ec> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 75521c <__cxa_atexit@plt+0x749278> │ │ │ │ - add r2, r0, r1, lsl #2 │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #304] @ 7552bc <__cxa_atexit@plt+0x749318> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 7551ec <__cxa_atexit@plt+0x749248> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - sub r9, r1, #1 │ │ │ │ - bcc 755280 <__cxa_atexit@plt+0x7492dc> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 75521c <__cxa_atexit@plt+0x749278> │ │ │ │ - add r1, r0, r9, lsl #2 │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #216] @ 7552b4 <__cxa_atexit@plt+0x749310> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #12 │ │ │ │ - str ip, [r3, #8] │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 755264 <__cxa_atexit@plt+0x7492c0> │ │ │ │ + ldr r2, [pc, #168] @ 75037c <__cxa_atexit@plt+0x7443d8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - tst sl, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str ip, [r5, #4] │ │ │ │ - bne 755128 <__cxa_atexit@plt+0x749184> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + beq 750354 <__cxa_atexit@plt+0x7443b0> │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [pc, #136] @ 750380 <__cxa_atexit@plt+0x7443dc> │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #132] @ 750384 <__cxa_atexit@plt+0x7443e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r2, [pc, #112] @ 750388 <__cxa_atexit@plt+0x7443e4> │ │ │ │ + add r7, r7, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75036c <__cxa_atexit@plt+0x7443c8> │ │ │ │ + ldr r3, [pc, #76] @ 75038c <__cxa_atexit@plt+0x7443e8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75035c <__cxa_atexit@plt+0x7443b8> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 755250 <__cxa_atexit@plt+0x7492ac> │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, ip │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 754f64 <__cxa_atexit@plt+0x748fc0> │ │ │ │ - ldr r9, [sl, #5] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, ip │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #84] @ 7552c0 <__cxa_atexit@plt+0x74931c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 750390 <__cxa_atexit@plt+0x7443ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7552b8 <__cxa_atexit@plt+0x749314> │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 75529c <__cxa_atexit@plt+0x7492f8> │ │ │ │ - ldr r7, [pc, #44] @ 7552c4 <__cxa_atexit@plt+0x749320> │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str ip, [r5, #-4]! │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + cmpeq pc, ip, ror #13 │ │ │ │ + cmpeq pc, ip, ror #3 │ │ │ │ + @ instruction: 0xffff4abc │ │ │ │ + @ instruction: 0x014ece9c │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [pc, #128] @ 750428 <__cxa_atexit@plt+0x744484> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [pc, #116] @ 75042c <__cxa_atexit@plt+0x744488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r3, [pc, #96] @ 750430 <__cxa_atexit@plt+0x74448c> │ │ │ │ + add r7, r7, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750418 <__cxa_atexit@plt+0x744474> │ │ │ │ + ldr r3, [pc, #64] @ 750434 <__cxa_atexit@plt+0x744490> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750408 <__cxa_atexit@plt+0x744464> │ │ │ │ + ldr r7, [r8, #39] @ 0x27 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - hvceq 59412 @ 0xe814 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - smlalbbeq r8, lr, r4, r1 │ │ │ │ - cmpeq lr, r0, ror #2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 755334 <__cxa_atexit@plt+0x749390> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 755310 <__cxa_atexit@plt+0x74936c> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 755318 <__cxa_atexit@plt+0x749374> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 755334 <__cxa_atexit@plt+0x749390> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #24] @ 750438 <__cxa_atexit@plt+0x744494> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015f6198 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmpeq pc, r4, lsr r6 @ │ │ │ │ + cmpeq pc, r4, lsr r1 @ │ │ │ │ + @ instruction: 0xffff4a08 │ │ │ │ + strdeq ip, [lr, #-208] @ 0xffffff30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7553c8 <__cxa_atexit@plt+0x749424> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 7553ac <__cxa_atexit@plt+0x749408> │ │ │ │ - ldr r1, [pc, #172] @ 755408 <__cxa_atexit@plt+0x749464> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 7553e8 <__cxa_atexit@plt+0x749444> │ │ │ │ - ldr r1, [pc, #120] @ 75540c <__cxa_atexit@plt+0x749468> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 7553bc <__cxa_atexit@plt+0x749418> │ │ │ │ - mov r5, r2 │ │ │ │ - b 755104 <__cxa_atexit@plt+0x749160> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 750508 <__cxa_atexit@plt+0x744564> │ │ │ │ + ldr r2, [pc, #188] @ 75052c <__cxa_atexit@plt+0x744588> │ │ │ │ + mov r7, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 7504e8 <__cxa_atexit@plt+0x744544> │ │ │ │ + ldr r7, [pc, #164] @ 750530 <__cxa_atexit@plt+0x74458c> │ │ │ │ + ldr r2, [pc, #164] @ 750534 <__cxa_atexit@plt+0x744590> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [pc, #148] @ 750538 <__cxa_atexit@plt+0x744594> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #32 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + bhi 75051c <__cxa_atexit@plt+0x744578> │ │ │ │ + ldr r3, [pc, #104] @ 75053c <__cxa_atexit@plt+0x744598> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7504f8 <__cxa_atexit@plt+0x744554> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 755414 <__cxa_atexit@plt+0x749470> │ │ │ │ + ldr r7, [pc, #52] @ 750544 <__cxa_atexit@plt+0x7445a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 755410 <__cxa_atexit@plt+0x74946c> │ │ │ │ + ldr r7, [pc, #28] @ 750540 <__cxa_atexit@plt+0x74459c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - mrseq r8, (UNDEF: 78) │ │ │ │ - cmpeq lr, r4, lsr #32 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 755484 <__cxa_atexit@plt+0x7494e0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 755460 <__cxa_atexit@plt+0x7494bc> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 755468 <__cxa_atexit@plt+0x7494c4> │ │ │ │ - sub sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 755484 <__cxa_atexit@plt+0x7494e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + cmpeq pc, ip, asr r5 @ │ │ │ │ + cmpeq pc, r8, asr #3 │ │ │ │ + @ instruction: 0xffff4998 │ │ │ │ + strdeq ip, [lr, #-192] @ 0xffffff40 │ │ │ │ + smlalbteq sp, lr, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ 7505d8 <__cxa_atexit@plt+0x744634> │ │ │ │ + ldr r2, [pc, #128] @ 7505dc <__cxa_atexit@plt+0x744638> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r2, [pc, #100] @ 7505e0 <__cxa_atexit@plt+0x74463c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7505c8 <__cxa_atexit@plt+0x744624> │ │ │ │ + ldr r3, [pc, #64] @ 7505e4 <__cxa_atexit@plt+0x744640> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7505b8 <__cxa_atexit@plt+0x744614> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, asr #32 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + ldr r7, [pc, #24] @ 7505e8 <__cxa_atexit@plt+0x744644> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmpeq pc, ip, lsl #2 │ │ │ │ + cmpeq pc, r4, ror r4 @ │ │ │ │ + @ instruction: 0xffff48c8 │ │ │ │ + cmpeq lr, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 750608 <__cxa_atexit@plt+0x744664> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsr #29 │ │ │ │ + andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 755518 <__cxa_atexit@plt+0x749574> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 7554fc <__cxa_atexit@plt+0x749558> │ │ │ │ - ldr r1, [pc, #172] @ 755558 <__cxa_atexit@plt+0x7495b4> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 755538 <__cxa_atexit@plt+0x749594> │ │ │ │ - ldr r1, [pc, #120] @ 75555c <__cxa_atexit@plt+0x7495b8> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750650 <__cxa_atexit@plt+0x7446ac> │ │ │ │ + ldr r7, [pc, #52] @ 750660 <__cxa_atexit@plt+0x7446bc> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 750644 <__cxa_atexit@plt+0x7446a0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 750670 <__cxa_atexit@plt+0x7446cc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 750664 <__cxa_atexit@plt+0x7446c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq ip, lr, r0, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #176] @ 750728 <__cxa_atexit@plt+0x744784> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 75550c <__cxa_atexit@plt+0x749568> │ │ │ │ - mov r5, r2 │ │ │ │ - b 755104 <__cxa_atexit@plt+0x749160> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 750700 <__cxa_atexit@plt+0x74475c> │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [pc, #144] @ 75072c <__cxa_atexit@plt+0x744788> │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [pc, #132] @ 750730 <__cxa_atexit@plt+0x74478c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r2, [pc, #112] @ 750734 <__cxa_atexit@plt+0x744790> │ │ │ │ + add r7, r7, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750718 <__cxa_atexit@plt+0x744774> │ │ │ │ + ldr r3, [pc, #76] @ 750738 <__cxa_atexit@plt+0x744794> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750708 <__cxa_atexit@plt+0x744764> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 755564 <__cxa_atexit@plt+0x7495c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75073c <__cxa_atexit@plt+0x744798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 755560 <__cxa_atexit@plt+0x7495bc> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + cmpeq pc, r0, asr #6 │ │ │ │ + cmpeq pc, r4, lsr #31 │ │ │ │ + @ instruction: 0xffff4780 │ │ │ │ + strdeq ip, [lr, #-164] @ 0xffffff5c │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [pc, #136] @ 7507dc <__cxa_atexit@plt+0x744838> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [pc, #120] @ 7507e0 <__cxa_atexit@plt+0x74483c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + ldr r3, [pc, #100] @ 7507e4 <__cxa_atexit@plt+0x744840> │ │ │ │ + add r7, r7, r1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7507cc <__cxa_atexit@plt+0x744828> │ │ │ │ + ldr r3, [pc, #64] @ 7507e8 <__cxa_atexit@plt+0x744844> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7507bc <__cxa_atexit@plt+0x744818> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7507ec <__cxa_atexit@plt+0x744848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - strheq r7, [lr, #-224] @ 0xffffff20 │ │ │ │ - ldrdeq r7, [lr, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + cmpeq pc, r4, lsl #5 │ │ │ │ + cmpeq pc, r8, ror #29 │ │ │ │ + @ instruction: 0xffff46c4 │ │ │ │ + cmpeq lr, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 75080c <__cxa_atexit@plt+0x744868> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015fac9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7555ac <__cxa_atexit@plt+0x749608> │ │ │ │ - ldr r7, [pc, #52] @ 7555c0 <__cxa_atexit@plt+0x74961c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 7555a0 <__cxa_atexit@plt+0x7495fc> │ │ │ │ - mov r7, sl │ │ │ │ - b 755104 <__cxa_atexit@plt+0x749160> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi 75089c <__cxa_atexit@plt+0x7448f8> │ │ │ │ + ldr r2, [pc, #136] @ 7508b8 <__cxa_atexit@plt+0x744914> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #132] @ 7508bc <__cxa_atexit@plt+0x744918> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [pc, #120] @ 7508c0 <__cxa_atexit@plt+0x74491c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + ldr r1, [pc, #108] @ 7508c4 <__cxa_atexit@plt+0x744920> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 7508a8 <__cxa_atexit@plt+0x744904> │ │ │ │ + ldr r3, [pc, #80] @ 7508c8 <__cxa_atexit@plt+0x744924> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75088c <__cxa_atexit@plt+0x7448e8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7555c4 <__cxa_atexit@plt+0x749620> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - cmpeq lr, ip, lsr lr │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 755608 <__cxa_atexit@plt+0x749664> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 755610 <__cxa_atexit@plt+0x74966c> │ │ │ │ - sub r9, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 755620 <__cxa_atexit@plt+0x74967c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 7508cc <__cxa_atexit@plt+0x744928> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, lsr #29 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmpeq pc, ip, asr ip @ │ │ │ │ + cmpeq pc, r8, lsr #7 │ │ │ │ + @ instruction: 0x015fac90 │ │ │ │ + @ instruction: 0xffff4194 │ │ │ │ + cmpeq lr, ip, lsr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7556bc <__cxa_atexit@plt+0x749718> │ │ │ │ - cmn r9, #1 │ │ │ │ - beq 7556a4 <__cxa_atexit@plt+0x749700> │ │ │ │ - ldr lr, [pc, #156] @ 7556e0 <__cxa_atexit@plt+0x74973c> │ │ │ │ - add r1, r8, r9, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov ip, #0 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 7556cc <__cxa_atexit@plt+0x749728> │ │ │ │ - ldr lr, [pc, #96] @ 7556e4 <__cxa_atexit@plt+0x749740> │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r3} │ │ │ │ - beq 7556b0 <__cxa_atexit@plt+0x74970c> │ │ │ │ - mov r5, r8 │ │ │ │ - b 755af8 <__cxa_atexit@plt+0x749b54> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + bcc 750904 <__cxa_atexit@plt+0x744960> │ │ │ │ + ldr r2, [pc, #28] @ 750910 <__cxa_atexit@plt+0x74496c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 755720 <__cxa_atexit@plt+0x74977c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 755728 <__cxa_atexit@plt+0x749784> │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r0, lsr ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7509a0 <__cxa_atexit@plt+0x7449fc> │ │ │ │ + ldr r2, [pc, #136] @ 7509bc <__cxa_atexit@plt+0x744a18> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #132] @ 7509c0 <__cxa_atexit@plt+0x744a1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [pc, #120] @ 7509c4 <__cxa_atexit@plt+0x744a20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + ldr r1, [pc, #108] @ 7509c8 <__cxa_atexit@plt+0x744a24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r8, lsl #27 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75576c <__cxa_atexit@plt+0x7497c8> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 755774 <__cxa_atexit@plt+0x7497d0> │ │ │ │ - sub r9, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 755784 <__cxa_atexit@plt+0x7497e0> │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + bhi 7509ac <__cxa_atexit@plt+0x744a08> │ │ │ │ + ldr r3, [pc, #80] @ 7509cc <__cxa_atexit@plt+0x744a28> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750990 <__cxa_atexit@plt+0x7449ec> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, lsr sp @ │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r7, [pc, #28] @ 7509d0 <__cxa_atexit@plt+0x744a2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmpeq pc, r8, asr fp @ │ │ │ │ + cmpeq pc, r4, lsr #5 │ │ │ │ + cmpeq pc, ip, lsl #23 │ │ │ │ + @ instruction: 0xffff4170 │ │ │ │ + cmpeq lr, r0, asr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 755820 <__cxa_atexit@plt+0x74987c> │ │ │ │ - cmn r9, #1 │ │ │ │ - beq 755808 <__cxa_atexit@plt+0x749864> │ │ │ │ - ldr lr, [pc, #156] @ 755844 <__cxa_atexit@plt+0x7498a0> │ │ │ │ - add r1, r8, r9, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov ip, #0 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 755830 <__cxa_atexit@plt+0x74988c> │ │ │ │ - ldr lr, [pc, #96] @ 755848 <__cxa_atexit@plt+0x7498a4> │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r1, r2, r3} │ │ │ │ - beq 755814 <__cxa_atexit@plt+0x749870> │ │ │ │ - mov r5, r8 │ │ │ │ - b 755af8 <__cxa_atexit@plt+0x749b54> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + bcc 750a08 <__cxa_atexit@plt+0x744a64> │ │ │ │ + ldr r2, [pc, #28] @ 750a14 <__cxa_atexit@plt+0x744a70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, ip, lsr #22 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + b 750458 <__cxa_atexit@plt+0x7444b4> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 7500cc <__cxa_atexit@plt+0x744128> │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 750ab0 <__cxa_atexit@plt+0x744b0c> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 750ac0 <__cxa_atexit@plt+0x744b1c> │ │ │ │ + ldr r7, [pc, #80] @ 750ad8 <__cxa_atexit@plt+0x744b34> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 750aa4 <__cxa_atexit@plt+0x744b00> │ │ │ │ + mov r7, r9 │ │ │ │ + b 750670 <__cxa_atexit@plt+0x7446cc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75588c <__cxa_atexit@plt+0x7498e8> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 755894 <__cxa_atexit@plt+0x7498f0> │ │ │ │ - sub r9, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 755934 <__cxa_atexit@plt+0x749990> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 750adc <__cxa_atexit@plt+0x744b38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, lsl ip @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 755904 <__cxa_atexit@plt+0x749960> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75590c <__cxa_atexit@plt+0x749968> │ │ │ │ - ldr lr, [pc, #84] @ 755920 <__cxa_atexit@plt+0x74997c> │ │ │ │ - ldr r1, [pc, #84] @ 755924 <__cxa_atexit@plt+0x749980> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - add lr, r8, #12 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r8, #8] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r6, r8 │ │ │ │ - b 755914 <__cxa_atexit@plt+0x749970> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + cmpeq lr, ip, lsl #22 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750b30 <__cxa_atexit@plt+0x744b8c> │ │ │ │ + ldr r7, [pc, #52] @ 750b40 <__cxa_atexit@plt+0x744b9c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 750b24 <__cxa_atexit@plt+0x744b80> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7502cc <__cxa_atexit@plt+0x744328> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmpeq pc, r0, asr #23 │ │ │ │ - andeq r0, r3, r5, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7559f0 <__cxa_atexit@plt+0x749a4c> │ │ │ │ - cmn r9, #1 │ │ │ │ - beq 7559d8 <__cxa_atexit@plt+0x749a34> │ │ │ │ - add r1, r8, r9, lsl #2 │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr ip, [r7, #5] │ │ │ │ - ldr lr, [pc, #180] @ 755a10 <__cxa_atexit@plt+0x749a6c> │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - tst r1, #3 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - stm lr, {r7, r8, sl} │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - beq 7559e0 <__cxa_atexit@plt+0x749a3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r2, lr │ │ │ │ - bcc 7559f8 <__cxa_atexit@plt+0x749a54> │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - ldr r3, [r1, #7] │ │ │ │ - ldr r1, [pc, #108] @ 755a14 <__cxa_atexit@plt+0x749a70> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ + ldr r7, [pc, #12] @ 750b44 <__cxa_atexit@plt+0x744ba0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0x014eca98 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 750bac <__cxa_atexit@plt+0x744c08> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 750bbc <__cxa_atexit@plt+0x744c18> │ │ │ │ + ldr r7, [pc, #80] @ 750bd4 <__cxa_atexit@plt+0x744c30> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 750ba0 <__cxa_atexit@plt+0x744bfc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 74a71c <__cxa_atexit@plt+0x73e778> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 750bd8 <__cxa_atexit@plt+0x744c34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r1 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 755a7c <__cxa_atexit@plt+0x749ad8> │ │ │ │ - ldr r3, [pc, #76] @ 755a88 <__cxa_atexit@plt+0x749ae4> │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r3, r5, #16 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - add r5, r5, #28 │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str lr, [r8, #20] │ │ │ │ - str sl, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 755ae0 <__cxa_atexit@plt+0x749b3c> │ │ │ │ - ldr r2, [pc, #60] @ 755aec <__cxa_atexit@plt+0x749b48> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ + @ instruction: 0xffff9b90 │ │ │ │ + hvceq 60564 @ 0xec94 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 750c2c <__cxa_atexit@plt+0x744c88> │ │ │ │ + ldr r7, [pc, #52] @ 750c3c <__cxa_atexit@plt+0x744c98> │ │ │ │ tst r9, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r7, r8} │ │ │ │ - beq 755ad4 <__cxa_atexit@plt+0x749b30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 750c20 <__cxa_atexit@plt+0x744c7c> │ │ │ │ mov r7, r9 │ │ │ │ - b 755af8 <__cxa_atexit@plt+0x749b54> │ │ │ │ + b 74a910 <__cxa_atexit@plt+0x73e96c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 750c40 <__cxa_atexit@plt+0x744c9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr lr, [pc, #656] @ 755d9c <__cxa_atexit@plt+0x749df8> │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, r1, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 755bd4 <__cxa_atexit@plt+0x749c30> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 755cc4 <__cxa_atexit@plt+0x749d20> │ │ │ │ - bic r0, r1, #3 │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 755c7c <__cxa_atexit@plt+0x749cd8> │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 755d1c <__cxa_atexit@plt+0x749d78> │ │ │ │ - ldr r8, [r1, #1] │ │ │ │ - ldr r0, [pc, #596] @ 755da8 <__cxa_atexit@plt+0x749e04> │ │ │ │ - add r2, r3, #32 │ │ │ │ - cmp ip, r2 │ │ │ │ + @ instruction: 0xffff9d00 │ │ │ │ + cmpeq lr, ip, lsl #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #124 @ 0x7c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 750d90 <__cxa_atexit@plt+0x744dec> │ │ │ │ + ldr r0, [pc, #260] @ 750da8 <__cxa_atexit@plt+0x744e04> │ │ │ │ + ldr sl, [pc, #260] @ 750dac <__cxa_atexit@plt+0x744e08> │ │ │ │ + ldr r3, [pc, #260] @ 750db0 <__cxa_atexit@plt+0x744e0c> │ │ │ │ add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - ldr r1, [r8, #4] │ │ │ │ - sub r0, r6, #1 │ │ │ │ - sub r9, r1, #1 │ │ │ │ - bcc 755d58 <__cxa_atexit@plt+0x749db4> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 755cb8 <__cxa_atexit@plt+0x749d14> │ │ │ │ - add r1, r8, r9, lsl #2 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #540] @ 755dac <__cxa_atexit@plt+0x749e08> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #12]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 755d74 <__cxa_atexit@plt+0x749dd0> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r6, [r7, #6] │ │ │ │ - tst r1, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r6, r7} │ │ │ │ - bne 755b10 <__cxa_atexit@plt+0x749b6c> │ │ │ │ - b 755d0c <__cxa_atexit@plt+0x749d68> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 755d1c <__cxa_atexit@plt+0x749d78> │ │ │ │ - ldr r8, [r1, #2] │ │ │ │ - ldr r0, [pc, #432] @ 755da0 <__cxa_atexit@plt+0x749dfc> │ │ │ │ - add ip, r3, #32 │ │ │ │ - cmp r2, ip │ │ │ │ + ldr r9, [pc, #256] @ 750db4 <__cxa_atexit@plt+0x744e10> │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + sub r0, r6, #93 @ 0x5d │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ + sub r0, r6, #86 @ 0x56 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ + sub r0, r6, #69 @ 0x45 │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ + sub r0, r6, #53 @ 0x35 │ │ │ │ + str r0, [r7, #100] @ 0x64 │ │ │ │ + sub r0, r6, #47 @ 0x2f │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ + sub r0, r6, #39 @ 0x27 │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ + ldr ip, [pc, #204] @ 750db8 <__cxa_atexit@plt+0x744e14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [pc, #188] @ 750dbc <__cxa_atexit@plt+0x744e18> │ │ │ │ + ldr r0, [pc, #188] @ 750dc0 <__cxa_atexit@plt+0x744e1c> │ │ │ │ + ldr lr, [pc, #188] @ 750dc4 <__cxa_atexit@plt+0x744e20> │ │ │ │ + ldr r2, [pc, #188] @ 750dc8 <__cxa_atexit@plt+0x744e24> │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, r7, #24 │ │ │ │ + stm r3, {r1, r8, r9} │ │ │ │ + mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - ldr r1, [r8, #4] │ │ │ │ - sub r0, r6, #1 │ │ │ │ - sub r9, r1, #1 │ │ │ │ - bcc 755d2c <__cxa_atexit@plt+0x749d88> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 755cb8 <__cxa_atexit@plt+0x749d14> │ │ │ │ - add r1, r8, r9, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #376] @ 755da4 <__cxa_atexit@plt+0x749e00> │ │ │ │ - cmp fp, r5 │ │ │ │ + str r0, [r1, #40]! @ 0x28 │ │ │ │ + mov r0, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r7 │ │ │ │ + str lr, [r0, #56]! @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str r8, [r7, #52] @ 0x34 │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ str r2, [r3, #12]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 755d48 <__cxa_atexit@plt+0x749da4> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov sl, r3 │ │ │ │ - mov r3, ip │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - tst r1, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - bne 755b10 <__cxa_atexit@plt+0x749b6c> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 755cd4 <__cxa_atexit@plt+0x749d30> │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 755d8c <__cxa_atexit@plt+0x749de8> │ │ │ │ - ldr r0, [pc, #280] @ 755db4 <__cxa_atexit@plt+0x749e10> │ │ │ │ - ldr r8, [r1, #1] │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r2, r7} │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r9, r3, #1 │ │ │ │ - b 755934 <__cxa_atexit@plt+0x749990> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 755d94 <__cxa_atexit@plt+0x749df0> │ │ │ │ - ldr lr, [pc, #200] @ 755db0 <__cxa_atexit@plt+0x749e0c> │ │ │ │ - ldr r9, [r1, #5] │ │ │ │ - ldr r0, [r1, #1] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ + str r8, [r7, #60] @ 0x3c │ │ │ │ + str sl, [r7, #64] @ 0x40 │ │ │ │ + str r8, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #96] @ 750dcc <__cxa_atexit@plt+0x744e28> │ │ │ │ + str r3, [r7, #76] @ 0x4c │ │ │ │ + add lr, r7, #80 @ 0x50 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r3, [pc, #80] @ 750dd0 <__cxa_atexit@plt+0x744e2c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r7, ip} │ │ │ │ + sub r7, r6, #31 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, ip │ │ │ │ - b 755d80 <__cxa_atexit@plt+0x749ddc> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #20 │ │ │ │ + ldr r7, [pc, #60] @ 750dd4 <__cxa_atexit@plt+0x744e30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r1 │ │ │ │ + mov r3, #124 @ 0x7c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - b 755d20 <__cxa_atexit@plt+0x749d7c> │ │ │ │ - mov r7, #20 │ │ │ │ - b 755d20 <__cxa_atexit@plt+0x749d7c> │ │ │ │ - @ instruction: 0xffffffe4 │ │ │ │ - @ instruction: 0xfffffa24 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - @ instruction: 0xfffffb9c │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + ldrsheq sl, [pc, #-236] @ 750cd4 <__cxa_atexit@plt+0x744d30> │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + cmpeq lr, r0, asr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 755e2c <__cxa_atexit@plt+0x749e88> │ │ │ │ - ldr r1, [pc, #124] @ 755e5c <__cxa_atexit@plt+0x749eb8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3], #-16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r2, {r1, r8, r9} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 755e44 <__cxa_atexit@plt+0x749ea0> │ │ │ │ - ldr r1, [pc, #96] @ 755e60 <__cxa_atexit@plt+0x749ebc> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [r6, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - beq 755e20 <__cxa_atexit@plt+0x749e7c> │ │ │ │ - mov r5, r3 │ │ │ │ - b 755af8 <__cxa_atexit@plt+0x749b54> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 750e48 <__cxa_atexit@plt+0x744ea4> │ │ │ │ + ldr r7, [pc, #112] @ 750e6c <__cxa_atexit@plt+0x744ec8> │ │ │ │ + ldr r2, [pc, #112] @ 750e70 <__cxa_atexit@plt+0x744ecc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + bhi 750e5c <__cxa_atexit@plt+0x744eb8> │ │ │ │ + ldr r3, [pc, #80] @ 750e74 <__cxa_atexit@plt+0x744ed0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750e38 <__cxa_atexit@plt+0x744e94> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 755e64 <__cxa_atexit@plt+0x749ec0> │ │ │ │ + ldr r7, [pc, #44] @ 750e7c <__cxa_atexit@plt+0x744ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 750e78 <__cxa_atexit@plt+0x744ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - smlalbteq r7, lr, ip, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 755ea0 <__cxa_atexit@plt+0x749efc> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 755ea8 <__cxa_atexit@plt+0x749f04> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 755f54 <__cxa_atexit@plt+0x749fb0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq pc, r4, ror #13 │ │ │ │ + @ instruction: 0xffff3d38 │ │ │ │ + @ instruction: 0x014ec394 │ │ │ │ + smlalbbeq ip, lr, ip, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 750eb4 <__cxa_atexit@plt+0x744f10> │ │ │ │ + ldr r2, [pc, #28] @ 750ec0 <__cxa_atexit@plt+0x744f1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsl #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 755f28 <__cxa_atexit@plt+0x749f84> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ 755f40 <__cxa_atexit@plt+0x749f9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r0, lsl #13 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 755f34 <__cxa_atexit@plt+0x749f90> │ │ │ │ - ldr r2, [pc, #88] @ 755f44 <__cxa_atexit@plt+0x749fa0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 755f18 <__cxa_atexit@plt+0x749f74> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + bhi 750ef8 <__cxa_atexit@plt+0x744f54> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b 750f64 <__cxa_atexit@plt+0x744fc0> │ │ │ │ + ldr r7, [pc, #8] @ 750f08 <__cxa_atexit@plt+0x744f64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + smlaltteq ip, lr, r4, r6 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 750f48 <__cxa_atexit@plt+0x744fa4> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 750f64 <__cxa_atexit@plt+0x744fc0> │ │ │ │ + ldr r7, [pc, #16] @ 750f60 <__cxa_atexit@plt+0x744fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, asr #11 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 756030 <__cxa_atexit@plt+0x74a08c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 756038 <__cxa_atexit@plt+0x74a094> │ │ │ │ - add r3, r7, #7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - add r2, r2, r8, lsl #2 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 755fd4 <__cxa_atexit@plt+0x74a030> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75604c <__cxa_atexit@plt+0x74a0a8> │ │ │ │ - ldr lr, [pc, #180] @ 75605c <__cxa_atexit@plt+0x74a0b8> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r3, [r0, #7] │ │ │ │ + @ instruction: 0x014ec690 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 750fe4 <__cxa_atexit@plt+0x745040> │ │ │ │ + ldr lr, [pc, #140] @ 75100c <__cxa_atexit@plt+0x745068> │ │ │ │ + ldr r9, [pc, #140] @ 751010 <__cxa_atexit@plt+0x74506c> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 756020 <__cxa_atexit@plt+0x74a07c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ - ldr sl, [pc, #132] @ 756060 <__cxa_atexit@plt+0x74a0bc> │ │ │ │ - ldr r3, [pc, #132] @ 756064 <__cxa_atexit@plt+0x74a0c0> │ │ │ │ - ldr ip, [pc, #132] @ 756068 <__cxa_atexit@plt+0x74a0c4> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r2, [pc, #116] @ 751014 <__cxa_atexit@plt+0x745070> │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r0, r2, r7, lr} │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #96] @ 751018 <__cxa_atexit@plt+0x745074> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + bhi 750ffc <__cxa_atexit@plt+0x745058> │ │ │ │ + ldr r3, [pc, #76] @ 75101c <__cxa_atexit@plt+0x745078> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 750fec <__cxa_atexit@plt+0x745048> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 756040 <__cxa_atexit@plt+0x74a09c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 751020 <__cxa_atexit@plt+0x74507c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, ip, lsl r5 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - cmpeq pc, r8, asr #10 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq pc, r8, ror #20 │ │ │ │ + cmpeq pc, r8, asr #13 │ │ │ │ + cmpeq pc, r8, lsr #10 │ │ │ │ + @ instruction: 0xffff3cdc │ │ │ │ + mrseq ip, SPSR_fiq │ │ │ │ + andeq r0, r0, r6, lsl #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r8, fp │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 750f64 <__cxa_atexit@plt+0x744fc0> │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7560a4 <__cxa_atexit@plt+0x74a100> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7560ac <__cxa_atexit@plt+0x74a108> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 756158 <__cxa_atexit@plt+0x74a1b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 751078 <__cxa_atexit@plt+0x7450d4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b 750f64 <__cxa_atexit@plt+0x744fc0> │ │ │ │ + ldr r7, [pc, #8] @ 751088 <__cxa_atexit@plt+0x7450e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsl #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75612c <__cxa_atexit@plt+0x74a188> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ 756144 <__cxa_atexit@plt+0x74a1a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + cmpeq lr, r4, ror #10 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 756138 <__cxa_atexit@plt+0x74a194> │ │ │ │ - ldr r2, [pc, #88] @ 756148 <__cxa_atexit@plt+0x74a1a4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 75611c <__cxa_atexit@plt+0x74a178> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 7510c8 <__cxa_atexit@plt+0x745124> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 750f64 <__cxa_atexit@plt+0x744fc0> │ │ │ │ + ldr r7, [pc, #16] @ 7510e0 <__cxa_atexit@plt+0x74513c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + cmpeq lr, r0, lsl r5 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 751118 <__cxa_atexit@plt+0x745174> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b 751184 <__cxa_atexit@plt+0x7451e0> │ │ │ │ + ldr r7, [pc, #8] @ 751128 <__cxa_atexit@plt+0x745184> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + smlalbteq ip, lr, ip, r4 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 751168 <__cxa_atexit@plt+0x7451c4> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 751184 <__cxa_atexit@plt+0x7451e0> │ │ │ │ + ldr r7, [pc, #16] @ 751180 <__cxa_atexit@plt+0x7451dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, asr #7 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 756234 <__cxa_atexit@plt+0x74a290> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 75623c <__cxa_atexit@plt+0x74a298> │ │ │ │ - add r3, r7, #7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - add r2, r2, r8, lsl #2 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 7561d8 <__cxa_atexit@plt+0x74a234> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 756250 <__cxa_atexit@plt+0x74a2ac> │ │ │ │ - ldr lr, [pc, #180] @ 756260 <__cxa_atexit@plt+0x74a2bc> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r3, [r0, #7] │ │ │ │ + hvceq 60488 @ 0xec48 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 751204 <__cxa_atexit@plt+0x745260> │ │ │ │ + ldr lr, [pc, #140] @ 75122c <__cxa_atexit@plt+0x745288> │ │ │ │ + ldr r2, [pc, #140] @ 751230 <__cxa_atexit@plt+0x74528c> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 756224 <__cxa_atexit@plt+0x74a280> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ - ldr sl, [pc, #132] @ 756264 <__cxa_atexit@plt+0x74a2c0> │ │ │ │ - ldr r3, [pc, #132] @ 756268 <__cxa_atexit@plt+0x74a2c4> │ │ │ │ - ldr ip, [pc, #132] @ 75626c <__cxa_atexit@plt+0x74a2c8> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r9, [pc, #116] @ 751234 <__cxa_atexit@plt+0x745290> │ │ │ │ + add r0, r0, r3 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmdb r5, {r7, lr} │ │ │ │ + sub r7, r5, #32 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75121c <__cxa_atexit@plt+0x745278> │ │ │ │ + ldr r3, [pc, #72] @ 751238 <__cxa_atexit@plt+0x745294> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75120c <__cxa_atexit@plt+0x745268> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 756244 <__cxa_atexit@plt+0x74a2a0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 75123c <__cxa_atexit@plt+0x745298> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - cmpeq pc, r4, asr #6 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmpeq pc, r8, asr #16 │ │ │ │ + cmpeq pc, r8, lsr #9 │ │ │ │ + @ instruction: 0xffff3c7c │ │ │ │ + strdeq fp, [lr, #-240] @ 0xffffff10 │ │ │ │ + andeq r0, r0, r6, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r8, fp │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 751184 <__cxa_atexit@plt+0x7451e0> │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7562a8 <__cxa_atexit@plt+0x74a304> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7562b0 <__cxa_atexit@plt+0x74a30c> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 756350 <__cxa_atexit@plt+0x74a3ac> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 751294 <__cxa_atexit@plt+0x7452f0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, fp │ │ │ │ + b 751184 <__cxa_atexit@plt+0x7451e0> │ │ │ │ + ldr r7, [pc, #8] @ 7512a4 <__cxa_atexit@plt+0x745300> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + cmpeq lr, r0, asr r3 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7512e4 <__cxa_atexit@plt+0x745340> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 751184 <__cxa_atexit@plt+0x7451e0> │ │ │ │ + ldr r7, [pc, #16] @ 7512fc <__cxa_atexit@plt+0x745358> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + strdeq ip, [lr, #-44] @ 0xffffffd4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 751320 <__cxa_atexit@plt+0x74537c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 756318 <__cxa_atexit@plt+0x74a374> │ │ │ │ - ldr lr, [pc, #80] @ 756320 <__cxa_atexit@plt+0x74a37c> │ │ │ │ - ldr r0, [pc, #80] @ 756324 <__cxa_atexit@plt+0x74a380> │ │ │ │ + bhi 7513e4 <__cxa_atexit@plt+0x745440> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 7513c0 <__cxa_atexit@plt+0x74541c> │ │ │ │ + ldr r7, [pc, #204] @ 75140c <__cxa_atexit@plt+0x745468> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7513c8 <__cxa_atexit@plt+0x745424> │ │ │ │ + ldr lr, [pc, #172] @ 751410 <__cxa_atexit@plt+0x74546c> │ │ │ │ + ldr r2, [pc, #172] @ 751414 <__cxa_atexit@plt+0x745470> │ │ │ │ + lsl r1, sl, #1 │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #160] @ 751418 <__cxa_atexit@plt+0x745474> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 756308 <__cxa_atexit@plt+0x74a364> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r9, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + stm r9, {r0, r1, r2, r3, lr} │ │ │ │ + str r3, [r5, #32] │ │ │ │ + bhi 7513fc <__cxa_atexit@plt+0x745458> │ │ │ │ + ldr r3, [pc, #112] @ 75141c <__cxa_atexit@plt+0x745478> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7513d4 <__cxa_atexit@plt+0x745430> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq pc, r0, asr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #56] @ 751424 <__cxa_atexit@plt+0x745480> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 751420 <__cxa_atexit@plt+0x74547c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + ldrsheq sl, [pc, #-44] @ 7513f0 <__cxa_atexit@plt+0x74544c> │ │ │ │ + cmpeq pc, r8, ror r6 @ │ │ │ │ + @ instruction: 0xffff3ac0 │ │ │ │ + cmpeq lr, r0, lsl lr │ │ │ │ + cmpeq lr, r4, lsl #4 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75641c <__cxa_atexit@plt+0x74a478> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 756424 <__cxa_atexit@plt+0x74a480> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 7563c0 <__cxa_atexit@plt+0x74a41c> │ │ │ │ - ldr r3, [pc, #156] @ 756438 <__cxa_atexit@plt+0x74a494> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r0, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 75640c <__cxa_atexit@plt+0x74a468> │ │ │ │ - ldr r8, [r0, #3] │ │ │ │ - ldr r9, [r0, #7] │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr sl, [pc, #116] @ 75643c <__cxa_atexit@plt+0x74a498> │ │ │ │ - ldr r3, [pc, #116] @ 756440 <__cxa_atexit@plt+0x74a49c> │ │ │ │ - ldr ip, [pc, #116] @ 756444 <__cxa_atexit@plt+0x74a4a0> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr lr, [pc, #148] @ 7514cc <__cxa_atexit@plt+0x745528> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #128] @ 7514d0 <__cxa_atexit@plt+0x74552c> │ │ │ │ + lsl r1, r1, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #116] @ 7514d4 <__cxa_atexit@plt+0x745530> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7514bc <__cxa_atexit@plt+0x745518> │ │ │ │ + ldr r3, [pc, #64] @ 7514d8 <__cxa_atexit@plt+0x745534> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7514ac <__cxa_atexit@plt+0x745508> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r9, r6 │ │ │ │ - b 75642c <__cxa_atexit@plt+0x74a488> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7514dc <__cxa_atexit@plt+0x745538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmpeq pc, ip, asr r1 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmpeq pc, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x015fa590 │ │ │ │ + @ instruction: 0xffff39d4 │ │ │ │ + cmpeq lr, r0, asr sp │ │ │ │ + andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7564b8 <__cxa_atexit@plt+0x74a514> │ │ │ │ - ldr r2, [pc, #60] @ 7564c4 <__cxa_atexit@plt+0x74a520> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #136] @ 751578 <__cxa_atexit@plt+0x7455d4> │ │ │ │ + ldr r3, [pc, #136] @ 75157c <__cxa_atexit@plt+0x7455d8> │ │ │ │ + mov r7, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + orr r0, r7, r0, lsl #1 │ │ │ │ + ldr r7, [pc, #104] @ 751580 <__cxa_atexit@plt+0x7455dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + stmda r5, {r2, lr} │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 751568 <__cxa_atexit@plt+0x7455c4> │ │ │ │ + ldr r3, [pc, #64] @ 751584 <__cxa_atexit@plt+0x7455e0> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq 7564ac <__cxa_atexit@plt+0x74a508> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751558 <__cxa_atexit@plt+0x7455b4> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 751588 <__cxa_atexit@plt+0x7455e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrsheq sl, [pc, #-68] @ 751540 <__cxa_atexit@plt+0x74559c> │ │ │ │ + cmpeq pc, r4, asr r1 @ │ │ │ │ + @ instruction: 0xffff3928 │ │ │ │ + smlaltbeq fp, lr, r4, ip │ │ │ │ + andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 756564 <__cxa_atexit@plt+0x74a5c0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 756614 <__cxa_atexit@plt+0x74a670> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7565bc <__cxa_atexit@plt+0x74a618> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 75661c <__cxa_atexit@plt+0x74a678> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 756614 <__cxa_atexit@plt+0x74a670> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 75663c <__cxa_atexit@plt+0x74a698> │ │ │ │ - ldr r7, [pc, #328] @ 75667c <__cxa_atexit@plt+0x74a6d8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 756350 <__cxa_atexit@plt+0x74a3ac> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 756614 <__cxa_atexit@plt+0x74a670> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 756630 <__cxa_atexit@plt+0x74a68c> │ │ │ │ - ldr r7, [pc, #224] @ 756674 <__cxa_atexit@plt+0x74a6d0> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 755f54 <__cxa_atexit@plt+0x749fb0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 756614 <__cxa_atexit@plt+0x74a670> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - bcc 756648 <__cxa_atexit@plt+0x74a6a4> │ │ │ │ - ldr r7, [pc, #140] @ 756678 <__cxa_atexit@plt+0x74a6d4> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 756158 <__cxa_atexit@plt+0x74a1b4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #48] @ 756668 <__cxa_atexit@plt+0x74a6c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 756650 <__cxa_atexit@plt+0x74a6ac> │ │ │ │ - ldr r7, [pc, #44] @ 756670 <__cxa_atexit@plt+0x74a6cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 756650 <__cxa_atexit@plt+0x74a6ac> │ │ │ │ - ldr r7, [pc, #28] @ 75666c <__cxa_atexit@plt+0x74a6c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7566d4 <__cxa_atexit@plt+0x74a730> │ │ │ │ - ldr lr, [pc, #68] @ 7566ec <__cxa_atexit@plt+0x74a748> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ + b 7515a4 <__cxa_atexit@plt+0x745600> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 751624 <__cxa_atexit@plt+0x745680> │ │ │ │ + ldr lr, [pc, #140] @ 75164c <__cxa_atexit@plt+0x7456a8> │ │ │ │ + ldr r2, [pc, #140] @ 751650 <__cxa_atexit@plt+0x7456ac> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - b 756350 <__cxa_atexit@plt+0x74a3ac> │ │ │ │ - ldr r3, [pc, #20] @ 7566f0 <__cxa_atexit@plt+0x74a74c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #56] @ 0x38 │ │ │ │ + ldr r9, [pc, #112] @ 751654 <__cxa_atexit@plt+0x7456b0> │ │ │ │ + add r3, r7, r3 │ │ │ │ + lsl r7, r3, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stmib r5, {r0, r2, r7, r9} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + bhi 75163c <__cxa_atexit@plt+0x745698> │ │ │ │ + ldr r3, [pc, #72] @ 751658 <__cxa_atexit@plt+0x7456b4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffc9c │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75162c <__cxa_atexit@plt+0x745688> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 75165c <__cxa_atexit@plt+0x7456b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmpeq pc, r8, lsr #8 │ │ │ │ + cmpeq pc, r0, lsl #1 │ │ │ │ + @ instruction: 0xffff385c │ │ │ │ + ldrdeq fp, [lr, #-176] @ 0xffffff50 │ │ │ │ + andeq r0, r0, r8, ror #28 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 756750 <__cxa_atexit@plt+0x74a7ac> │ │ │ │ - ldr lr, [pc, #76] @ 756768 <__cxa_atexit@plt+0x74a7c4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ + ldr lr, [pc, #132] @ 7516f4 <__cxa_atexit@plt+0x745750> │ │ │ │ + ldr r9, [pc, #132] @ 7516f8 <__cxa_atexit@plt+0x745754> │ │ │ │ + mov r7, #1 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 756158 <__cxa_atexit@plt+0x74a1b4> │ │ │ │ - ldr r3, [pc, #20] @ 75676c <__cxa_atexit@plt+0x74a7c8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + ldr r3, [pc, #104] @ 7516fc <__cxa_atexit@plt+0x745758> │ │ │ │ + orr r2, r7, r2, lsl #1 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7516e4 <__cxa_atexit@plt+0x745740> │ │ │ │ + ldr r3, [pc, #64] @ 751700 <__cxa_atexit@plt+0x74575c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffa18 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7516d4 <__cxa_atexit@plt+0x745730> │ │ │ │ + ldr r7, [r8, #43] @ 0x2b │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 751704 <__cxa_atexit@plt+0x745760> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrsheq r9, [pc, #-240] @ 751610 <__cxa_atexit@plt+0x74566c> │ │ │ │ + cmpeq pc, r4, asr r3 @ │ │ │ │ + @ instruction: 0xffff37ac │ │ │ │ + cmpeq lr, r8, lsr #22 │ │ │ │ + andeq r0, r0, r7, lsr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7567cc <__cxa_atexit@plt+0x74a828> │ │ │ │ - ldr lr, [pc, #76] @ 7567e4 <__cxa_atexit@plt+0x74a840> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 755f54 <__cxa_atexit@plt+0x749fb0> │ │ │ │ - ldr r3, [pc, #20] @ 7567e8 <__cxa_atexit@plt+0x74a844> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + mov r8, fp │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff798 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 7515a4 <__cxa_atexit@plt+0x745600> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 751744 <__cxa_atexit@plt+0x7457a0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 756864 <__cxa_atexit@plt+0x74a8c0> │ │ │ │ - ldr r3, [pc, #116] @ 756888 <__cxa_atexit@plt+0x74a8e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75687c <__cxa_atexit@plt+0x74a8d8> │ │ │ │ - ldr r2, [pc, #92] @ 75688c <__cxa_atexit@plt+0x74a8e8> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ - tst sl, #3 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - beq 756854 <__cxa_atexit@plt+0x74a8b0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ - ldr r0, [sl] │ │ │ │ + bhi 751810 <__cxa_atexit@plt+0x74586c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + cmp r3, #0 │ │ │ │ + ble 7517ec <__cxa_atexit@plt+0x745848> │ │ │ │ + ldr r7, [pc, #212] @ 751838 <__cxa_atexit@plt+0x745894> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7517f4 <__cxa_atexit@plt+0x745850> │ │ │ │ + ldr lr, [pc, #180] @ 75183c <__cxa_atexit@plt+0x745898> │ │ │ │ + ldr r2, [pc, #180] @ 751840 <__cxa_atexit@plt+0x74589c> │ │ │ │ + lsl r1, sl, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #168] @ 751844 <__cxa_atexit@plt+0x7458a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r0, [r5, #-44]! @ 0xffffffd4 │ │ │ │ + ldr r0, [pc, #152] @ 751848 <__cxa_atexit@plt+0x7458a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r9, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + stm r9, {r0, r1, r2, r3, lr} │ │ │ │ + str r3, [r5, #32] │ │ │ │ + bhi 751828 <__cxa_atexit@plt+0x745884> │ │ │ │ + ldr r3, [pc, #116] @ 75184c <__cxa_atexit@plt+0x7458a8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751800 <__cxa_atexit@plt+0x74585c> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 756890 <__cxa_atexit@plt+0x74a8ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 751854 <__cxa_atexit@plt+0x7458b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 751850 <__cxa_atexit@plt+0x7458ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0x014e6b98 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7568cc <__cxa_atexit@plt+0x74a928> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7568d4 <__cxa_atexit@plt+0x74a930> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 756984 <__cxa_atexit@plt+0x74a9e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [pc, #-188] @ 756820 <__cxa_atexit@plt+0x74a87c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 756958 <__cxa_atexit@plt+0x74a9b4> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ 756970 <__cxa_atexit@plt+0x74a9cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756964 <__cxa_atexit@plt+0x74a9c0> │ │ │ │ - ldr lr, [pc, #92] @ 756974 <__cxa_atexit@plt+0x74a9d0> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + ldrsbeq r9, [pc, #-232] @ 751760 <__cxa_atexit@plt+0x7457bc> │ │ │ │ + cmpeq pc, ip, asr #26 │ │ │ │ + cmpeq pc, r0, asr #4 │ │ │ │ + @ instruction: 0xffff34d4 │ │ │ │ + ldrdeq fp, [lr, #-148] @ 0xffffff6c │ │ │ │ + ldrdeq fp, [lr, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #156] @ 751904 <__cxa_atexit@plt+0x745960> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r3, [pc, #136] @ 751908 <__cxa_atexit@plt+0x745964> │ │ │ │ + lsl r1, r1, #1 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [pc, #124] @ 75190c <__cxa_atexit@plt+0x745968> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r3, [pc, #88] @ 751910 <__cxa_atexit@plt+0x74596c> │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + bhi 7518f4 <__cxa_atexit@plt+0x745950> │ │ │ │ + ldr r3, [pc, #68] @ 751914 <__cxa_atexit@plt+0x745970> │ │ │ │ tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq 756948 <__cxa_atexit@plt+0x74a9a4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 757280 <__cxa_atexit@plt+0x74b2dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7518e4 <__cxa_atexit@plt+0x745940> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 751918 <__cxa_atexit@plt+0x745974> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015f4b98 │ │ │ │ - andeq r0, r0, ip, asr r9 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 756a64 <__cxa_atexit@plt+0x74aac0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc 756a6c <__cxa_atexit@plt+0x74aac8> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r3, r3, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - cmp r8, r2 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 756a08 <__cxa_atexit@plt+0x74aa64> │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 756a80 <__cxa_atexit@plt+0x74aadc> │ │ │ │ - ldr lr, [pc, #180] @ 756a90 <__cxa_atexit@plt+0x74aaec> │ │ │ │ - add r7, r0, #3 │ │ │ │ - tst r3, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmpeq pc, r8, ror #2 │ │ │ │ + ldrsbeq r9, [pc, #-220] @ 751838 <__cxa_atexit@plt+0x745894> │ │ │ │ + cmpeq pc, r8, lsr #24 │ │ │ │ + @ instruction: 0xffff33dc │ │ │ │ + cmpeq lr, r8, lsl #18 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #144] @ 7519bc <__cxa_atexit@plt+0x745a18> │ │ │ │ + ldr r3, [pc, #144] @ 7519c0 <__cxa_atexit@plt+0x745a1c> │ │ │ │ + mov r7, #1 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 756a54 <__cxa_atexit@plt+0x74aab0> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 757280 <__cxa_atexit@plt+0x74b2dc> │ │ │ │ - ldr sl, [pc, #132] @ 756a94 <__cxa_atexit@plt+0x74aaf0> │ │ │ │ - ldr r2, [pc, #132] @ 756a98 <__cxa_atexit@plt+0x74aaf4> │ │ │ │ - ldr ip, [pc, #132] @ 756a9c <__cxa_atexit@plt+0x74aaf8> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + orr r0, r7, r0, lsl #1 │ │ │ │ + ldr r7, [pc, #112] @ 7519c4 <__cxa_atexit@plt+0x745a20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + stmda r5, {r2, lr} │ │ │ │ + ldr r3, [pc, #88] @ 7519c8 <__cxa_atexit@plt+0x745a24> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + bhi 7519ac <__cxa_atexit@plt+0x745a08> │ │ │ │ + ldr r3, [pc, #68] @ 7519cc <__cxa_atexit@plt+0x745a28> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75199c <__cxa_atexit@plt+0x7459f8> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 756a74 <__cxa_atexit@plt+0x74aad0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7519d0 <__cxa_atexit@plt+0x745a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r1 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - cmpeq pc, r4, lsl fp @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756ad4 <__cxa_atexit@plt+0x74ab30> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 756adc <__cxa_atexit@plt+0x74ab38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r4, [pc, #-148] @ 756a50 <__cxa_atexit@plt+0x74aaac> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756b14 <__cxa_atexit@plt+0x74ab70> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 756b1c <__cxa_atexit@plt+0x74ab78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015f4994 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756b58 <__cxa_atexit@plt+0x74abb4> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 756b60 <__cxa_atexit@plt+0x74abbc> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 756c10 <__cxa_atexit@plt+0x74ac6c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, asr r9 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 756be4 <__cxa_atexit@plt+0x74ac40> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ 756bfc <__cxa_atexit@plt+0x74ac58> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756bf0 <__cxa_atexit@plt+0x74ac4c> │ │ │ │ - ldr lr, [pc, #92] @ 756c00 <__cxa_atexit@plt+0x74ac5c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrheq sl, [pc, #-8] @ 7519c0 <__cxa_atexit@plt+0x745a1c> │ │ │ │ + cmpeq pc, r8, lsl sp @ │ │ │ │ + cmpeq pc, r0, ror fp @ │ │ │ │ + @ instruction: 0xffff3324 │ │ │ │ + cmpeq lr, r0, asr r8 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7519ec <__cxa_atexit@plt+0x745a48> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 751a7c <__cxa_atexit@plt+0x745ad8> │ │ │ │ + ldr lr, [pc, #156] @ 751aa4 <__cxa_atexit@plt+0x745b00> │ │ │ │ + ldr r2, [pc, #156] @ 751aa8 <__cxa_atexit@plt+0x745b04> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r1, [r5, #44] @ 0x2c │ │ │ │ + ldr r8, [r5, #56] @ 0x38 │ │ │ │ + ldr r9, [pc, #128] @ 751aac <__cxa_atexit@plt+0x745b08> │ │ │ │ + add r0, r0, r3 │ │ │ │ + lsl r3, r0, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r7, [pc, #116] @ 751ab0 <__cxa_atexit@plt+0x745b0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r5, {r1, r9} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + str r0, [r5, #28] │ │ │ │ + bhi 751a94 <__cxa_atexit@plt+0x745af0> │ │ │ │ + ldr r3, [pc, #76] @ 751ab4 <__cxa_atexit@plt+0x745b10> │ │ │ │ tst r8, #3 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - beq 756bd4 <__cxa_atexit@plt+0x74ac30> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 757280 <__cxa_atexit@plt+0x74b2dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751a84 <__cxa_atexit@plt+0x745ae0> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 751ab8 <__cxa_atexit@plt+0x745b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, ip, lsl #18 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 756cf0 <__cxa_atexit@plt+0x74ad4c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc 756cf8 <__cxa_atexit@plt+0x74ad54> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r3, r3, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - cmp r8, r2 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 756c94 <__cxa_atexit@plt+0x74acf0> │ │ │ │ - sub r8, r5, #20 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 756d0c <__cxa_atexit@plt+0x74ad68> │ │ │ │ - ldr lr, [pc, #180] @ 756d1c <__cxa_atexit@plt+0x74ad78> │ │ │ │ - add r7, r0, #3 │ │ │ │ - tst r3, #3 │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsbeq r9, [pc, #-168] @ 751a08 <__cxa_atexit@plt+0x745a64> │ │ │ │ + ldrheq r9, [pc, #-252] @ 7519b8 <__cxa_atexit@plt+0x745a14> │ │ │ │ + cmpeq pc, r0, lsr ip @ │ │ │ │ + @ instruction: 0xffff3244 │ │ │ │ + cmpeq lr, r8, ror #14 │ │ │ │ + andeq r0, r0, r8, ror #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #140] @ 751b58 <__cxa_atexit@plt+0x745bb4> │ │ │ │ + ldr r3, [pc, #140] @ 751b5c <__cxa_atexit@plt+0x745bb8> │ │ │ │ + mov r7, #1 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 756ce0 <__cxa_atexit@plt+0x74ad3c> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 757280 <__cxa_atexit@plt+0x74b2dc> │ │ │ │ - ldr sl, [pc, #132] @ 756d20 <__cxa_atexit@plt+0x74ad7c> │ │ │ │ - ldr r2, [pc, #132] @ 756d24 <__cxa_atexit@plt+0x74ad80> │ │ │ │ - ldr ip, [pc, #132] @ 756d28 <__cxa_atexit@plt+0x74ad84> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + orr r2, r7, r2, lsl #1 │ │ │ │ + ldr r7, [pc, #108] @ 751b60 <__cxa_atexit@plt+0x745bbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + ldr r3, [pc, #88] @ 751b64 <__cxa_atexit@plt+0x745bc0> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + bhi 751b48 <__cxa_atexit@plt+0x745ba4> │ │ │ │ + ldr r3, [pc, #68] @ 751b68 <__cxa_atexit@plt+0x745bc4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751b38 <__cxa_atexit@plt+0x745b94> │ │ │ │ + ldr r7, [r8, #27] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 756d00 <__cxa_atexit@plt+0x74ad5c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 751b6c <__cxa_atexit@plt+0x745bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - cmpeq pc, r8, lsl #17 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756d64 <__cxa_atexit@plt+0x74adc0> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 756d6c <__cxa_atexit@plt+0x74adc8> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 757004 <__cxa_atexit@plt+0x74b060> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, asr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x015f9b94 │ │ │ │ + ldrsheq r9, [pc, #-236] @ 751a7c <__cxa_atexit@plt+0x745ad8> │ │ │ │ + ldrsbeq r9, [pc, #-148] @ 751ad8 <__cxa_atexit@plt+0x745b34> │ │ │ │ + @ instruction: 0xffff3188 │ │ │ │ + strheq fp, [lr, #-100] @ 0xffffff9c │ │ │ │ + andeq r0, r0, r7, lsr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + mov r8, fp │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7519ec <__cxa_atexit@plt+0x745a48> │ │ │ │ + hvceq 60332 @ 0xebac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r5 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 756da4 <__cxa_atexit@plt+0x74ae00> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 756dac <__cxa_atexit@plt+0x74ae08> │ │ │ │ + bhi 751c2c <__cxa_atexit@plt+0x745c88> │ │ │ │ + ldr r5, [pc, #180] @ 751c64 <__cxa_atexit@plt+0x745cc0> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #176] @ 751c68 <__cxa_atexit@plt+0x745cc4> │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r4, lsl #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756de4 <__cxa_atexit@plt+0x74ae40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 756dec <__cxa_atexit@plt+0x74ae48> │ │ │ │ + str r5, [r2, #-12] │ │ │ │ + sub r5, r2, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + bhi 751c38 <__cxa_atexit@plt+0x745c94> │ │ │ │ + ldr r7, [pc, #144] @ 751c6c <__cxa_atexit@plt+0x745cc8> │ │ │ │ + ldr r3, [pc, #144] @ 751c70 <__cxa_atexit@plt+0x745ccc> │ │ │ │ + ldr r1, [pc, #144] @ 751c74 <__cxa_atexit@plt+0x745cd0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub lr, r2, #24 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 751c54 <__cxa_atexit@plt+0x745cb0> │ │ │ │ + ldr r3, [pc, #112] @ 751c78 <__cxa_atexit@plt+0x745cd4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751c1c <__cxa_atexit@plt+0x745c78> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, asr #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r1, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 756ebc <__cxa_atexit@plt+0x74af18> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ - ldr r9, [pc, #184] @ 756edc <__cxa_atexit@plt+0x74af38> │ │ │ │ - str r8, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [pc, #180] @ 756ee0 <__cxa_atexit@plt+0x74af3c> │ │ │ │ + ldr r7, [pc, #64] @ 751c80 <__cxa_atexit@plt+0x745cdc> │ │ │ │ + ldr r9, [pc, #64] @ 751c84 <__cxa_atexit@plt+0x745ce0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - beq 756eb0 <__cxa_atexit@plt+0x74af0c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 756ec8 <__cxa_atexit@plt+0x74af24> │ │ │ │ - ldr ip, [pc, #128] @ 756ee4 <__cxa_atexit@plt+0x74af40> │ │ │ │ - ldr sl, [pc, #128] @ 756ee8 <__cxa_atexit@plt+0x74af44> │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r1, [pc, #92] @ 756eec <__cxa_atexit@plt+0x74af48> │ │ │ │ - mov r2, r6 │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #16]! │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #32] @ 751c7c <__cxa_atexit@plt+0x745cd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r9 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq pc, r4, ror #12 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq pc, r8, asr #13 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrsbeq r9, [pc, #-140] @ 751be4 <__cxa_atexit@plt+0x745c40> │ │ │ │ + @ instruction: 0xffff4174 │ │ │ │ + cmpeq lr, r4, asr #14 │ │ │ │ + ldrsheq r9, [pc, #-136] @ 751bf4 <__cxa_atexit@plt+0x745c50> │ │ │ │ + @ instruction: 0xffff2e74 │ │ │ │ + @ instruction: 0x014eb594 │ │ │ │ + strdeq fp, [lr, #-104] @ 0xffffff98 │ │ │ │ + cmpeq lr, r8, asr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 756f60 <__cxa_atexit@plt+0x74afbc> │ │ │ │ - ldr lr, [pc, #88] @ 756f6c <__cxa_atexit@plt+0x74afc8> │ │ │ │ - ldr r9, [pc, #88] @ 756f70 <__cxa_atexit@plt+0x74afcc> │ │ │ │ - ldr r0, [pc, #88] @ 756f74 <__cxa_atexit@plt+0x74afd0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - str r0, [r1, #28] │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 751cbc <__cxa_atexit@plt+0x745d18> │ │ │ │ + ldr r2, [pc, #28] @ 751cc8 <__cxa_atexit@plt+0x745d24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - cmpeq pc, r0, lsl r6 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r8, ror r8 @ │ │ │ │ + cmpeq lr, ip, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r5 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 756fac <__cxa_atexit@plt+0x74b008> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 756fb4 <__cxa_atexit@plt+0x74b010> │ │ │ │ + bhi 751d64 <__cxa_atexit@plt+0x745dc0> │ │ │ │ + ldr r5, [pc, #172] @ 751d9c <__cxa_atexit@plt+0x745df8> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r1, [pc, #168] @ 751da0 <__cxa_atexit@plt+0x745dfc> │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r4, [pc, #-76] @ 756f70 <__cxa_atexit@plt+0x74afcc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 756fec <__cxa_atexit@plt+0x74b048> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 756ff4 <__cxa_atexit@plt+0x74b050> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + str r5, [r2, #-12] │ │ │ │ + sub r5, r2, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + bhi 751d70 <__cxa_atexit@plt+0x745dcc> │ │ │ │ + ldr r7, [pc, #136] @ 751da4 <__cxa_atexit@plt+0x745e00> │ │ │ │ + ldr r3, [pc, #136] @ 751da8 <__cxa_atexit@plt+0x745e04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r2, #-16] │ │ │ │ + sub r7, r2, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + bhi 751d8c <__cxa_atexit@plt+0x745de8> │ │ │ │ + ldr r3, [pc, #108] @ 751dac <__cxa_atexit@plt+0x745e08> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751d54 <__cxa_atexit@plt+0x745db0> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [pc, #-76] @ 756fb0 <__cxa_atexit@plt+0x74b00c> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 757134 <__cxa_atexit@plt+0x74b190> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #40 @ 0x28 │ │ │ │ - cmp r0, ip │ │ │ │ - bcc 75713c <__cxa_atexit@plt+0x74b198> │ │ │ │ - ldr r7, [r3, #15] │ │ │ │ - ldr r0, [r3, #19] │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr sl, [r3, #7] │ │ │ │ - ldr r9, [r3, #11] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - cmp r2, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - bne 7570d8 <__cxa_atexit@plt+0x74b134> │ │ │ │ - ldr r0, [pc, #272] @ 75716c <__cxa_atexit@plt+0x74b1c8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - beq 757128 <__cxa_atexit@plt+0x74b184> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 757158 <__cxa_atexit@plt+0x74b1b4> │ │ │ │ - ldr r0, [pc, #236] @ 75717c <__cxa_atexit@plt+0x74b1d8> │ │ │ │ - ldr ip, [pc, #236] @ 757180 <__cxa_atexit@plt+0x74b1dc> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - ldr r0, [pc, #200] @ 757184 <__cxa_atexit@plt+0x74b1e0> │ │ │ │ - mov r1, r6 │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #16]! │ │ │ │ - stmdb r5, {r1, r6} │ │ │ │ + ldr r7, [pc, #60] @ 751db4 <__cxa_atexit@plt+0x745e10> │ │ │ │ + ldr r9, [pc, #60] @ 751db8 <__cxa_atexit@plt+0x745e14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr lr, [pc, #144] @ 757170 <__cxa_atexit@plt+0x74b1cc> │ │ │ │ - ldr r0, [pc, #144] @ 757174 <__cxa_atexit@plt+0x74b1d0> │ │ │ │ - ldr r1, [pc, #144] @ 757178 <__cxa_atexit@plt+0x74b1d4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r5, {r0, r6} │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r3 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ bx r0 │ │ │ │ - mov ip, r6 │ │ │ │ - b 757144 <__cxa_atexit@plt+0x74b1a0> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 751db0 <__cxa_atexit@plt+0x745e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xfffffd0c │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - cmpeq pc, r4, asr #8 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x015f449c │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x015f979c │ │ │ │ + strheq fp, [lr, #-80] @ 0xffffffb0 │ │ │ │ + cmpeq pc, r4, asr #15 │ │ │ │ + @ instruction: 0xffff2e1c │ │ │ │ + cmpeq lr, r4, ror #8 │ │ │ │ + cmpeq lr, r0, ror #10 │ │ │ │ + cmpeq lr, r0, lsr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7571f8 <__cxa_atexit@plt+0x74b254> │ │ │ │ - ldr lr, [pc, #88] @ 757204 <__cxa_atexit@plt+0x74b260> │ │ │ │ - ldr r9, [pc, #88] @ 757208 <__cxa_atexit@plt+0x74b264> │ │ │ │ - ldr r0, [pc, #88] @ 75720c <__cxa_atexit@plt+0x74b268> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - str r9, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - str lr, [r3, #16]! │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - str sl, [r1, #24] │ │ │ │ - str r0, [r1, #28] │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 751df0 <__cxa_atexit@plt+0x745e4c> │ │ │ │ + ldr r2, [pc, #28] @ 751dfc <__cxa_atexit@plt+0x745e58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - cmpeq pc, r8, ror r3 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, r4, asr #14 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 751e20 <__cxa_atexit@plt+0x745e7c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 751e48 <__cxa_atexit@plt+0x745ea4> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 751320 <__cxa_atexit@plt+0x74537c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + stmib r5, {r3, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 751e8c <__cxa_atexit@plt+0x745ee8> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 744f10 <__cxa_atexit@plt+0x738f6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + b 7451a0 <__cxa_atexit@plt+0x7391fc> │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ + sub r5, r5, #32 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 757268 <__cxa_atexit@plt+0x74b2c4> │ │ │ │ - ldr lr, [pc, #64] @ 757274 <__cxa_atexit@plt+0x74b2d0> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + bhi 751f38 <__cxa_atexit@plt+0x745f94> │ │ │ │ + ldr r7, [pc, #116] @ 751f5c <__cxa_atexit@plt+0x745fb8> │ │ │ │ + ldr r1, [pc, #116] @ 751f60 <__cxa_atexit@plt+0x745fbc> │ │ │ │ + lsl r2, sl, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + stmdb r3, {r1, r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 751f4c <__cxa_atexit@plt+0x745fa8> │ │ │ │ + ldr r3, [pc, #80] @ 751f64 <__cxa_atexit@plt+0x745fc0> │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r2, r7} │ │ │ │ - beq 75725c <__cxa_atexit@plt+0x74b2b8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 757280 <__cxa_atexit@plt+0x74b2dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 751f28 <__cxa_atexit@plt+0x745f84> │ │ │ │ + ldr r7, [r8, #35] @ 0x23 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 751f6c <__cxa_atexit@plt+0x745fc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 75731c <__cxa_atexit@plt+0x74b378> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7573cc <__cxa_atexit@plt+0x74b428> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 757374 <__cxa_atexit@plt+0x74b3d0> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7573d4 <__cxa_atexit@plt+0x74b430> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 7573cc <__cxa_atexit@plt+0x74b428> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 757458 <__cxa_atexit@plt+0x74b4b4> │ │ │ │ - ldr lr, [pc, #452] @ 7574a8 <__cxa_atexit@plt+0x74b504> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r2, #19 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 757004 <__cxa_atexit@plt+0x74b060> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 7573cc <__cxa_atexit@plt+0x74b428> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bcc 75743c <__cxa_atexit@plt+0x74b498> │ │ │ │ - ldr r7, [pc, #328] @ 757494 <__cxa_atexit@plt+0x74b4f0> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 756984 <__cxa_atexit@plt+0x74a9e0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 7573cc <__cxa_atexit@plt+0x74b428> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bcc 757468 <__cxa_atexit@plt+0x74b4c4> │ │ │ │ - ldr r7, [pc, #256] @ 7574a4 <__cxa_atexit@plt+0x74b500> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 756c10 <__cxa_atexit@plt+0x74ac6c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #32 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 757448 <__cxa_atexit@plt+0x74b4a4> │ │ │ │ - ldr lr, [pc, #172] @ 757498 <__cxa_atexit@plt+0x74b4f4> │ │ │ │ - ldr r9, [pc, #172] @ 75749c <__cxa_atexit@plt+0x74b4f8> │ │ │ │ - ldr sl, [pc, #172] @ 7574a0 <__cxa_atexit@plt+0x74b4fc> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - mov r1, r6 │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - mov r6, ip │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r7, [pc, #68] @ 757488 <__cxa_atexit@plt+0x74b4e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 757470 <__cxa_atexit@plt+0x74b4cc> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #48] @ 757490 <__cxa_atexit@plt+0x74b4ec> │ │ │ │ - mov r6, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 757474 <__cxa_atexit@plt+0x74b4d0> │ │ │ │ - ldr r7, [pc, #28] @ 75748c <__cxa_atexit@plt+0x74b4e8> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 751f68 <__cxa_atexit@plt+0x745fc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff62c │ │ │ │ - @ instruction: 0xfffff6f0 │ │ │ │ - @ instruction: 0xfffff6ac │ │ │ │ - cmpeq pc, r8, lsr r1 @ │ │ │ │ - @ instruction: 0xfffff860 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 757508 <__cxa_atexit@plt+0x74b564> │ │ │ │ - ldr lr, [pc, #76] @ 757520 <__cxa_atexit@plt+0x74b57c> │ │ │ │ - add r8, r5, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, r8} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - mov r8, #0 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 757004 <__cxa_atexit@plt+0x74b060> │ │ │ │ - ldr r3, [pc, #20] @ 757524 <__cxa_atexit@plt+0x74b580> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 757584 <__cxa_atexit@plt+0x74b5e0> │ │ │ │ - ldr lr, [pc, #76] @ 75759c <__cxa_atexit@plt+0x74b5f8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 756c10 <__cxa_atexit@plt+0x74ac6c> │ │ │ │ - ldr r3, [pc, #20] @ 7575a0 <__cxa_atexit@plt+0x74b5fc> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff69c │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 757600 <__cxa_atexit@plt+0x74b65c> │ │ │ │ - ldr lr, [pc, #76] @ 757618 <__cxa_atexit@plt+0x74b674> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 756984 <__cxa_atexit@plt+0x74a9e0> │ │ │ │ - ldr r3, [pc, #20] @ 75761c <__cxa_atexit@plt+0x74b678> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff394 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff350c │ │ │ │ + ldrsheq r9, [pc, #-172] @ 751ebc <__cxa_atexit@plt+0x745f18> │ │ │ │ + @ instruction: 0xffff2e78 │ │ │ │ + strheq fp, [lr, #-40] @ 0xffffffd8 │ │ │ │ + smlaltteq fp, lr, r0, r2 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 751f90 <__cxa_atexit@plt+0x745fec> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75769c <__cxa_atexit@plt+0x74b6f8> │ │ │ │ - ldr r1, [pc, #124] @ 7576c4 <__cxa_atexit@plt+0x74b720> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r2], #-16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r1, r8, r9, sl} │ │ │ │ - sub r7, r6, #11 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7576b4 <__cxa_atexit@plt+0x74b710> │ │ │ │ - ldr lr, [pc, #96] @ 7576c8 <__cxa_atexit@plt+0x74b724> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r3, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r1, sl} │ │ │ │ - str r7, [r5] │ │ │ │ - beq 75768c <__cxa_atexit@plt+0x74b6e8> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 757280 <__cxa_atexit@plt+0x74b2dc> │ │ │ │ - ldr r0, [r3] │ │ │ │ + bhi 751fb8 <__cxa_atexit@plt+0x746014> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7576cc <__cxa_atexit@plt+0x74b728> │ │ │ │ + mov sl, r3 │ │ │ │ + b 751744 <__cxa_atexit@plt+0x7457a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + stmib r5, {r3, sl} │ │ │ │ bx r0 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 751ffc <__cxa_atexit@plt+0x746058> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 745500 <__cxa_atexit@plt+0x73955c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - cmpeq lr, r4, ror #26 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 757708 <__cxa_atexit@plt+0x74b764> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 757710 <__cxa_atexit@plt+0x74b76c> │ │ │ │ - add r8, r1, #1 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + b 7457b8 <__cxa_atexit@plt+0x739814> │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7520b0 <__cxa_atexit@plt+0x74610c> │ │ │ │ + ldr r7, [pc, #124] @ 7520d4 <__cxa_atexit@plt+0x746130> │ │ │ │ + ldr r1, [pc, #124] @ 7520d8 <__cxa_atexit@plt+0x746134> │ │ │ │ + lsl r2, sl, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #112] @ 7520dc <__cxa_atexit@plt+0x746138> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7577a8 <__cxa_atexit@plt+0x74b804> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r0, lsr #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 757774 <__cxa_atexit@plt+0x74b7d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 757790 <__cxa_atexit@plt+0x74b7ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ + stmdb r3, {r1, r2, r7, r8, r9, sl} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75777c <__cxa_atexit@plt+0x74b7d8> │ │ │ │ - ldr r7, [pc, #68] @ 757794 <__cxa_atexit@plt+0x74b7f0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 757768 <__cxa_atexit@plt+0x74b7c4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 757d00 <__cxa_atexit@plt+0x74bd5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + bhi 7520c4 <__cxa_atexit@plt+0x746120> │ │ │ │ + ldr r3, [pc, #84] @ 7520e0 <__cxa_atexit@plt+0x74613c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7520a0 <__cxa_atexit@plt+0x7460fc> │ │ │ │ + ldr r7, [r8, #19] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 757798 <__cxa_atexit@plt+0x74b7f4> │ │ │ │ + ldr r7, [pc, #48] @ 7520e8 <__cxa_atexit@plt+0x746144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, ror #26 │ │ │ │ - andeq r0, r0, r8, lsr #11 │ │ │ │ - smlalbbeq r5, lr, r8, ip │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 757860 <__cxa_atexit@plt+0x74b8bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 757868 <__cxa_atexit@plt+0x74b8c4> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - bne 757808 <__cxa_atexit@plt+0x74b864> │ │ │ │ - ldr r7, [pc, #140] @ 75787c <__cxa_atexit@plt+0x74b8d8> │ │ │ │ - tst r0, #3 │ │ │ │ + ldr r7, [pc, #24] @ 7520e4 <__cxa_atexit@plt+0x746140> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 757854 <__cxa_atexit@plt+0x74b8b0> │ │ │ │ - mov r7, r0 │ │ │ │ - b 757d00 <__cxa_atexit@plt+0x74bd5c> │ │ │ │ - ldr r9, [pc, #112] @ 757880 <__cxa_atexit@plt+0x74b8dc> │ │ │ │ - ldr r3, [pc, #112] @ 757884 <__cxa_atexit@plt+0x74b8e0> │ │ │ │ - ldr sl, [pc, #112] @ 757888 <__cxa_atexit@plt+0x74b8e4> │ │ │ │ - add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff39e0 │ │ │ │ + cmpeq pc, ip, lsl #19 │ │ │ │ + cmpeq pc, ip, ror r4 @ │ │ │ │ + @ instruction: 0xffff2b40 │ │ │ │ + cmpeq lr, r0, lsr r1 │ │ │ │ + hvceq 60180 @ 0xeb14 │ │ │ │ + smlaltteq fp, lr, r8, r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 752160 <__cxa_atexit@plt+0x7461bc> │ │ │ │ + ldr r7, [pc, #104] @ 752184 <__cxa_atexit@plt+0x7461e0> │ │ │ │ + ldr r2, [pc, #104] @ 752188 <__cxa_atexit@plt+0x7461e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 752174 <__cxa_atexit@plt+0x7461d0> │ │ │ │ + ldr r3, [pc, #80] @ 75218c <__cxa_atexit@plt+0x7461e8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov lr, r6 │ │ │ │ - b 757870 <__cxa_atexit@plt+0x74b8cc> │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ + str r3, [r7] │ │ │ │ + beq 752150 <__cxa_atexit@plt+0x7461ac> │ │ │ │ + ldr r7, [r8, #15] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #10 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq pc, r4, lsl sp @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7578c4 <__cxa_atexit@plt+0x74b920> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7578cc <__cxa_atexit@plt+0x74b928> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [pc, #44] @ 752194 <__cxa_atexit@plt+0x7461f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 757964 <__cxa_atexit@plt+0x74b9c0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, ror #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 757930 <__cxa_atexit@plt+0x74b98c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 75794c <__cxa_atexit@plt+0x74b9a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 757938 <__cxa_atexit@plt+0x74b994> │ │ │ │ - ldr r7, [pc, #68] @ 757950 <__cxa_atexit@plt+0x74b9ac> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r7, [pc, #20] @ 752190 <__cxa_atexit@plt+0x7461ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 757924 <__cxa_atexit@plt+0x74b980> │ │ │ │ - mov r7, r9 │ │ │ │ - b 757d00 <__cxa_atexit@plt+0x74bd5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + strheq fp, [lr, #-16] │ │ │ │ + cmpeq pc, r4, asr #7 │ │ │ │ + @ instruction: 0xffff2a20 │ │ │ │ + hvceq 60172 @ 0xeb0c │ │ │ │ + hvceq 60176 @ 0xeb10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7521d8 <__cxa_atexit@plt+0x746234> │ │ │ │ + ldr r2, [pc, #40] @ 7521e0 <__cxa_atexit@plt+0x74623c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r5, r3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + ldrne r0, [r5] │ │ │ │ + ldrne r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 757954 <__cxa_atexit@plt+0x74b9b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsr #23 │ │ │ │ - andeq r0, r0, ip, ror #7 │ │ │ │ - smlalbteq r5, lr, ip, sl │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 757a1c <__cxa_atexit@plt+0x74ba78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 757a24 <__cxa_atexit@plt+0x74ba80> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - bne 7579c4 <__cxa_atexit@plt+0x74ba20> │ │ │ │ - ldr r7, [pc, #140] @ 757a38 <__cxa_atexit@plt+0x74ba94> │ │ │ │ - tst r0, #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, lsr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 752274 <__cxa_atexit@plt+0x7462d0> │ │ │ │ + ldr r7, [pc, #112] @ 752298 <__cxa_atexit@plt+0x7462f4> │ │ │ │ + ldr r2, [pc, #112] @ 75229c <__cxa_atexit@plt+0x7462f8> │ │ │ │ + ldr r1, [pc, #112] @ 7522a0 <__cxa_atexit@plt+0x7462fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 757a10 <__cxa_atexit@plt+0x74ba6c> │ │ │ │ - mov r7, r0 │ │ │ │ - b 757d00 <__cxa_atexit@plt+0x74bd5c> │ │ │ │ - ldr r9, [pc, #112] @ 757a3c <__cxa_atexit@plt+0x74ba98> │ │ │ │ - ldr r3, [pc, #112] @ 757a40 <__cxa_atexit@plt+0x74ba9c> │ │ │ │ - ldr sl, [pc, #112] @ 757a44 <__cxa_atexit@plt+0x74baa0> │ │ │ │ - add r9, pc, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r2, r7} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 752288 <__cxa_atexit@plt+0x7462e4> │ │ │ │ + ldr r3, [pc, #84] @ 7522a4 <__cxa_atexit@plt+0x746300> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov lr, r6 │ │ │ │ - b 757a2c <__cxa_atexit@plt+0x74ba88> │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ + str r3, [r7] │ │ │ │ + beq 752264 <__cxa_atexit@plt+0x7462c0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq pc, r8, asr fp @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 757a80 <__cxa_atexit@plt+0x74badc> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 757a88 <__cxa_atexit@plt+0x74bae4> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r7, [pc, #48] @ 7522ac <__cxa_atexit@plt+0x746308> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 757b5c <__cxa_atexit@plt+0x74bbb8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ + ldr r7, [pc, #24] @ 7522a8 <__cxa_atexit@plt+0x746304> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff3b28 │ │ │ │ + strdeq fp, [lr, #-12] │ │ │ │ + ldrheq r9, [pc, #-32] @ 752288 <__cxa_atexit@plt+0x7462e4> │ │ │ │ + @ instruction: 0xffff282c │ │ │ │ + cmpeq lr, r0, ror #30 │ │ │ │ + strheq fp, [lr, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 757b08 <__cxa_atexit@plt+0x74bb64> │ │ │ │ - ldr r0, [pc, #104] @ 757b14 <__cxa_atexit@plt+0x74bb70> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-16]! │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r0, [pc, #84] @ 757b18 <__cxa_atexit@plt+0x74bb74> │ │ │ │ + bhi 7522f0 <__cxa_atexit@plt+0x74634c> │ │ │ │ + ldr r2, [pc, #40] @ 7522f8 <__cxa_atexit@plt+0x746354> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r1, #4] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - beq 757afc <__cxa_atexit@plt+0x74bb58> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #52] @ 757b1c <__cxa_atexit@plt+0x74bb78> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + moveq r5, r3 │ │ │ │ + ldreq r0, [r7] │ │ │ │ + ldrne r0, [r5] │ │ │ │ + ldrne r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrsbeq r3, [pc, #-144] @ 757a90 <__cxa_atexit@plt+0x74baec> │ │ │ │ - cmpeq pc, ip, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 757b4c <__cxa_atexit@plt+0x74bba8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldrsheq r3, [pc, #-144] @ 757ac4 <__cxa_atexit@plt+0x74bb20> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r2, r8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 757c38 <__cxa_atexit@plt+0x74bc94> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #32 │ │ │ │ - cmp r0, r1 │ │ │ │ - bcc 757c40 <__cxa_atexit@plt+0x74bc9c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - add r0, r0, r2, lsl #2 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - cmp r2, r3 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - bne 757be0 <__cxa_atexit@plt+0x74bc3c> │ │ │ │ - ldr r1, [pc, #176] @ 757c58 <__cxa_atexit@plt+0x74bcb4> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r0, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #172 @ 0xac │ │ │ │ + cmp r3, ip │ │ │ │ + bcc 75248c <__cxa_atexit@plt+0x7464e8> │ │ │ │ + ldr r0, [pc, #372] @ 7524a8 <__cxa_atexit@plt+0x746504> │ │ │ │ + ldr r3, [pc, #372] @ 7524ac <__cxa_atexit@plt+0x746508> │ │ │ │ + ldr r2, [pc, #372] @ 7524b0 <__cxa_atexit@plt+0x74650c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [pc, #368] @ 7524b4 <__cxa_atexit@plt+0x746510> │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub r0, ip, #125 @ 0x7d │ │ │ │ + str r0, [r6, #160] @ 0xa0 │ │ │ │ + sub r0, ip, #118 @ 0x76 │ │ │ │ + str r0, [r6, #156] @ 0x9c │ │ │ │ + sub r0, ip, #93 @ 0x5d │ │ │ │ + str r0, [r6, #144] @ 0x90 │ │ │ │ + sub r0, ip, #86 @ 0x56 │ │ │ │ + str r0, [r6, #140] @ 0x8c │ │ │ │ + sub r0, ip, #79 @ 0x4f │ │ │ │ + str r0, [r6, #136] @ 0x88 │ │ │ │ + sub r0, ip, #71 @ 0x47 │ │ │ │ + str r0, [r6, #132] @ 0x84 │ │ │ │ + sub r0, ip, #63 @ 0x3f │ │ │ │ + str r0, [r6, #128] @ 0x80 │ │ │ │ + sub r0, ip, #55 @ 0x37 │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ + ldr r0, [pc, #300] @ 7524b8 <__cxa_atexit@plt+0x746514> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r1, [pc, #280] @ 7524bc <__cxa_atexit@plt+0x746518> │ │ │ │ + str r3, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [pc, #276] @ 7524c0 <__cxa_atexit@plt+0x74651c> │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 757c28 <__cxa_atexit@plt+0x74bc84> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r2, [r0, #7] │ │ │ │ - ldr r3, [pc, #144] @ 757c5c <__cxa_atexit@plt+0x74bcb8> │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r9, [pc, #120] @ 757c60 <__cxa_atexit@plt+0x74bcbc> │ │ │ │ - ldr r3, [pc, #120] @ 757c64 <__cxa_atexit@plt+0x74bcc0> │ │ │ │ - ldr sl, [pc, #120] @ 757c68 <__cxa_atexit@plt+0x74bcc4> │ │ │ │ - add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #268] @ 7524c4 <__cxa_atexit@plt+0x746520> │ │ │ │ + ldr lr, [pc, #268] @ 7524c8 <__cxa_atexit@plt+0x746524> │ │ │ │ + ldr r3, [pc, #268] @ 7524cc <__cxa_atexit@plt+0x746528> │ │ │ │ + ldr r9, [pc, #268] @ 7524d0 <__cxa_atexit@plt+0x74652c> │ │ │ │ + ldr sl, [pc, #268] @ 7524d4 <__cxa_atexit@plt+0x746530> │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str r8, [r6, #108] @ 0x6c │ │ │ │ + str r8, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r8, [r6, #76] @ 0x4c │ │ │ │ + str r8, [r6, #84] @ 0x54 │ │ │ │ + ldr r1, [pc, #244] @ 7524d8 <__cxa_atexit@plt+0x746534> │ │ │ │ + mov r7, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #88] @ 0x58 │ │ │ │ + str r8, [r6, #92] @ 0x5c │ │ │ │ + ldr r1, [pc, #224] @ 7524dc <__cxa_atexit@plt+0x746538> │ │ │ │ + str r3, [r7, #32]! │ │ │ │ + str r7, [r6, #164] @ 0xa4 │ │ │ │ + mov r7, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r7, #56]! @ 0x38 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r7, [r6, #152] @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r9, [r0, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r1 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r1, r6 │ │ │ │ - b 757c48 <__cxa_atexit@plt+0x74bca4> │ │ │ │ - mov r6, #32 │ │ │ │ + mov r7, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r0, #24]! │ │ │ │ + str sl, [r7, #64]! @ 0x40 │ │ │ │ + str r7, [r6, #148] @ 0x94 │ │ │ │ + str r1, [r6, #96] @ 0x60 │ │ │ │ + str r8, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r8, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #168] @ 0xa8 │ │ │ │ + ldr r3, [pc, #116] @ 7524e0 <__cxa_atexit@plt+0x74653c> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + str r7, [r6, #100] @ 0x64 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ + sub r7, ip, #47 @ 0x2f │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 7524e4 <__cxa_atexit@plt+0x746540> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #172 @ 0xac │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff858 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + cmpeq pc, r4, asr r8 @ │ │ │ │ + @ instruction: 0xfffffc64 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + smlalbbeq fp, lr, r0, r1 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 752530 <__cxa_atexit@plt+0x74658c> │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 752540 <__cxa_atexit@plt+0x74659c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + beq 752528 <__cxa_atexit@plt+0x746584> │ │ │ │ + add r3, r1, r3 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl b38c │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 752544 <__cxa_atexit@plt+0x7465a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq pc, r4, ror #18 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - cmpeq pc, ip, lsr r9 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #8] @ 757c98 <__cxa_atexit@plt+0x74bcf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - cmpeq pc, r4, lsr #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq fp, [lr, #-4] │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 757ce0 <__cxa_atexit@plt+0x74bd3c> │ │ │ │ - ldr r7, [pc, #52] @ 757cf0 <__cxa_atexit@plt+0x74bd4c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 757cd4 <__cxa_atexit@plt+0x74bd30> │ │ │ │ - mov r7, r9 │ │ │ │ - b 757d00 <__cxa_atexit@plt+0x74bd5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7525b4 <__cxa_atexit@plt+0x746610> │ │ │ │ + ldr r2, [pc, #88] @ 7525cc <__cxa_atexit@plt+0x746628> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7525a8 <__cxa_atexit@plt+0x746604> │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r3, r8, r9 │ │ │ │ + add r0, r3, #8 │ │ │ │ + mov r2, sl │ │ │ │ + bl b38c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 757cf4 <__cxa_atexit@plt+0x74bd50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7525d0 <__cxa_atexit@plt+0x74662c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, r8, lsr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq lr, ip, rrx │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 757d8c <__cxa_atexit@plt+0x74bde8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 757e3c <__cxa_atexit@plt+0x74be98> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 757de4 <__cxa_atexit@plt+0x74be40> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 757e44 <__cxa_atexit@plt+0x74bea0> │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 757e3c <__cxa_atexit@plt+0x74be98> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - bcc 757e70 <__cxa_atexit@plt+0x74becc> │ │ │ │ - ldr r7, [pc, #336] @ 757eb8 <__cxa_atexit@plt+0x74bf14> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 757b5c <__cxa_atexit@plt+0x74bbb8> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 757e3c <__cxa_atexit@plt+0x74be98> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - bcc 757e64 <__cxa_atexit@plt+0x74bec0> │ │ │ │ - ldr r7, [pc, #240] @ 757eb0 <__cxa_atexit@plt+0x74bf0c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 7577a8 <__cxa_atexit@plt+0x74b804> │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 757e3c <__cxa_atexit@plt+0x74be98> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r3, r0, r3 │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl b38c │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 752648 <__cxa_atexit@plt+0x7466a4> │ │ │ │ + ldmib r5, {r1, r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 752658 <__cxa_atexit@plt+0x7466b4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - bcc 757e7c <__cxa_atexit@plt+0x74bed8> │ │ │ │ - ldr r7, [pc, #156] @ 757eb4 <__cxa_atexit@plt+0x74bf10> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 757964 <__cxa_atexit@plt+0x74b9c0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #72] @ 757ea4 <__cxa_atexit@plt+0x74bf00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r7, [pc, #52] @ 757ea0 <__cxa_atexit@plt+0x74befc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 757e84 <__cxa_atexit@plt+0x74bee0> │ │ │ │ - ldr r7, [pc, #52] @ 757eac <__cxa_atexit@plt+0x74bf08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 757e84 <__cxa_atexit@plt+0x74bee0> │ │ │ │ - ldr r7, [pc, #36] @ 757ea8 <__cxa_atexit@plt+0x74bf04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrsbeq r3, [pc, #-104] @ 757e44 <__cxa_atexit@plt+0x74bea0> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xfffff9dc │ │ │ │ - @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 757f0c <__cxa_atexit@plt+0x74bf68> │ │ │ │ - ldr r2, [pc, #64] @ 757f24 <__cxa_atexit@plt+0x74bf80> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 757b5c <__cxa_atexit@plt+0x74bbb8> │ │ │ │ - ldr r3, [pc, #20] @ 757f28 <__cxa_atexit@plt+0x74bf84> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 757f7c <__cxa_atexit@plt+0x74bfd8> │ │ │ │ - ldr r2, [pc, #64] @ 757f94 <__cxa_atexit@plt+0x74bff0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 757964 <__cxa_atexit@plt+0x74b9c0> │ │ │ │ - ldr r3, [pc, #20] @ 757f98 <__cxa_atexit@plt+0x74bff4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 757fec <__cxa_atexit@plt+0x74c048> │ │ │ │ - ldr r2, [pc, #64] @ 758004 <__cxa_atexit@plt+0x74c060> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 7577a8 <__cxa_atexit@plt+0x74b804> │ │ │ │ - ldr r3, [pc, #20] @ 758008 <__cxa_atexit@plt+0x74c064> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff7c0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 758050 <__cxa_atexit@plt+0x74c0ac> │ │ │ │ - ldr r7, [pc, #52] @ 758060 <__cxa_atexit@plt+0x74c0bc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 758044 <__cxa_atexit@plt+0x74c0a0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 757d00 <__cxa_atexit@plt+0x74bd5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + beq 752640 <__cxa_atexit@plt+0x74669c> │ │ │ │ + add r3, r1, r3 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl b38c │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 758064 <__cxa_atexit@plt+0x74c0c0> │ │ │ │ + ldr r7, [pc, #12] @ 75265c <__cxa_atexit@plt+0x7466b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - strheq r5, [lr, #-56] @ 0xffffffc8 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7580a0 <__cxa_atexit@plt+0x74c0fc> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7580a8 <__cxa_atexit@plt+0x74c104> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 758154 <__cxa_atexit@plt+0x74c1b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq pc, r8, lsl #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 758128 <__cxa_atexit@plt+0x74c184> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ 758140 <__cxa_atexit@plt+0x74c19c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + smlaltteq sl, lr, r0, pc @ │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 758134 <__cxa_atexit@plt+0x74c190> │ │ │ │ - ldr r2, [pc, #88] @ 758144 <__cxa_atexit@plt+0x74c1a0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + bhi 7526cc <__cxa_atexit@plt+0x746728> │ │ │ │ + ldr r2, [pc, #88] @ 7526e4 <__cxa_atexit@plt+0x746740> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 758118 <__cxa_atexit@plt+0x74c174> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7526c0 <__cxa_atexit@plt+0x74671c> │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r3, r8, r9 │ │ │ │ + add r0, r3, #8 │ │ │ │ + mov r2, sl │ │ │ │ + bl b38c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7586c8 <__cxa_atexit@plt+0x74c724> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7526e8 <__cxa_atexit@plt+0x746744> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq lr, r8, asr pc │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + add r3, r0, r3 │ │ │ │ + add r0, r3, #8 │ │ │ │ + bl b38c │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, asr #7 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 758230 <__cxa_atexit@plt+0x74c28c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 758238 <__cxa_atexit@plt+0x74c294> │ │ │ │ - add r3, r7, #7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - add r2, r2, r8, lsl #2 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 7581d4 <__cxa_atexit@plt+0x74c230> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75824c <__cxa_atexit@plt+0x74c2a8> │ │ │ │ - ldr lr, [pc, #180] @ 75825c <__cxa_atexit@plt+0x74c2b8> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r3, [r0, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 758220 <__cxa_atexit@plt+0x74c27c> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7586c8 <__cxa_atexit@plt+0x74c724> │ │ │ │ - ldr sl, [pc, #132] @ 758260 <__cxa_atexit@plt+0x74c2bc> │ │ │ │ - ldr r3, [pc, #132] @ 758264 <__cxa_atexit@plt+0x74c2c0> │ │ │ │ - ldr ip, [pc, #132] @ 758268 <__cxa_atexit@plt+0x74c2c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 758240 <__cxa_atexit@plt+0x74c29c> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl r5 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - cmpeq pc, r8, asr #6 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7582a4 <__cxa_atexit@plt+0x74c300> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7582ac <__cxa_atexit@plt+0x74c308> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 758358 <__cxa_atexit@plt+0x74c3b4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r4, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75832c <__cxa_atexit@plt+0x74c388> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #108] @ 758344 <__cxa_atexit@plt+0x74c3a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 758338 <__cxa_atexit@plt+0x74c394> │ │ │ │ - ldr r2, [pc, #88] @ 758348 <__cxa_atexit@plt+0x74c3a4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 75831c <__cxa_atexit@plt+0x74c378> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7586c8 <__cxa_atexit@plt+0x74c724> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 752848 <__cxa_atexit@plt+0x7468a4> │ │ │ │ + ldr r2, [pc, #48] @ 752860 <__cxa_atexit@plt+0x7468bc> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 752864 <__cxa_atexit@plt+0x7468c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0, asr #3 │ │ │ │ - andeq r0, r0, ip, asr #7 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 758434 <__cxa_atexit@plt+0x74c490> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 75843c <__cxa_atexit@plt+0x74c498> │ │ │ │ - add r3, r7, #7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - add r2, r2, r8, lsl #2 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 7583d8 <__cxa_atexit@plt+0x74c434> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 758450 <__cxa_atexit@plt+0x74c4ac> │ │ │ │ - ldr lr, [pc, #180] @ 758460 <__cxa_atexit@plt+0x74c4bc> │ │ │ │ - ldr r1, [r0, #3] │ │ │ │ - ldr r3, [r0, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq 758424 <__cxa_atexit@plt+0x74c480> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7586c8 <__cxa_atexit@plt+0x74c724> │ │ │ │ - ldr sl, [pc, #132] @ 758464 <__cxa_atexit@plt+0x74c4c0> │ │ │ │ - ldr r3, [pc, #132] @ 758468 <__cxa_atexit@plt+0x74c4c4> │ │ │ │ - ldr ip, [pc, #132] @ 75846c <__cxa_atexit@plt+0x74c4c8> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ + ldrsheq r8, [pc, #-192] @ 7527a8 <__cxa_atexit@plt+0x746804> │ │ │ │ + strheq sl, [lr, #-224] @ 0xffffff20 │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7528a8 <__cxa_atexit@plt+0x746904> │ │ │ │ + ldr r2, [pc, #48] @ 7528c0 <__cxa_atexit@plt+0x74691c> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b 758444 <__cxa_atexit@plt+0x74c4a0> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 7528c4 <__cxa_atexit@plt+0x746920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r0, lsl r3 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - cmpeq pc, r4, asr #2 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7584a8 <__cxa_atexit@plt+0x74c504> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7584b0 <__cxa_atexit@plt+0x74c50c> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 75854c <__cxa_atexit@plt+0x74c5a8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0x015f8c90 │ │ │ │ + cmpeq lr, r4, asr lr │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75291c <__cxa_atexit@plt+0x746978> │ │ │ │ + ldr r3, [pc, #68] @ 75292c <__cxa_atexit@plt+0x746988> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 75290c <__cxa_atexit@plt+0x746968> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 758514 <__cxa_atexit@plt+0x74c570> │ │ │ │ - ldr lr, [pc, #76] @ 75851c <__cxa_atexit@plt+0x74c578> │ │ │ │ - ldr r0, [pc, #76] @ 758520 <__cxa_atexit@plt+0x74c57c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 758504 <__cxa_atexit@plt+0x74c560> │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 752930 <__cxa_atexit@plt+0x74698c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq pc, r0, asr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaltteq sl, lr, r8, sp │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 758614 <__cxa_atexit@plt+0x74c670> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #32 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 75861c <__cxa_atexit@plt+0x74c678> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 7585b8 <__cxa_atexit@plt+0x74c614> │ │ │ │ - ldr r3, [pc, #152] @ 758630 <__cxa_atexit@plt+0x74c68c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r0, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 758604 <__cxa_atexit@plt+0x74c660> │ │ │ │ - ldr r8, [r0, #7] │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr sl, [pc, #116] @ 758634 <__cxa_atexit@plt+0x74c690> │ │ │ │ - ldr r3, [pc, #116] @ 758638 <__cxa_atexit@plt+0x74c694> │ │ │ │ - ldr ip, [pc, #116] @ 75863c <__cxa_atexit@plt+0x74c698> │ │ │ │ - add sl, pc, sl │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 752998 <__cxa_atexit@plt+0x7469f4> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 7529a8 <__cxa_atexit@plt+0x746a04> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r9, r6 │ │ │ │ - b 758624 <__cxa_atexit@plt+0x74c680> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + beq 752990 <__cxa_atexit@plt+0x7469ec> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7529ac <__cxa_atexit@plt+0x746a08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - cmpeq pc, r4, ror #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7586b0 <__cxa_atexit@plt+0x74c70c> │ │ │ │ - ldr r2, [pc, #60] @ 7586bc <__cxa_atexit@plt+0x74c718> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + hvceq 60112 @ 0xead0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 752a1c <__cxa_atexit@plt+0x746a78> │ │ │ │ + ldr r2, [pc, #88] @ 752a34 <__cxa_atexit@plt+0x746a90> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq 7586a4 <__cxa_atexit@plt+0x74c700> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7586c8 <__cxa_atexit@plt+0x74c724> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 752a10 <__cxa_atexit@plt+0x746a6c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 752a38 <__cxa_atexit@plt+0x746a94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlaltteq sl, lr, r8, ip │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 75875c <__cxa_atexit@plt+0x74c7b8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 75880c <__cxa_atexit@plt+0x74c868> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7587b4 <__cxa_atexit@plt+0x74c810> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 758814 <__cxa_atexit@plt+0x74c870> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 75880c <__cxa_atexit@plt+0x74c868> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 758834 <__cxa_atexit@plt+0x74c890> │ │ │ │ - ldr r7, [pc, #328] @ 758874 <__cxa_atexit@plt+0x74c8d0> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 75854c <__cxa_atexit@plt+0x74c5a8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 75880c <__cxa_atexit@plt+0x74c868> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 758828 <__cxa_atexit@plt+0x74c884> │ │ │ │ - ldr r7, [pc, #224] @ 75886c <__cxa_atexit@plt+0x74c8c8> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 758154 <__cxa_atexit@plt+0x74c1b0> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 75880c <__cxa_atexit@plt+0x74c868> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5] │ │ │ │ - bcc 758840 <__cxa_atexit@plt+0x74c89c> │ │ │ │ - ldr r7, [pc, #140] @ 758870 <__cxa_atexit@plt+0x74c8cc> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 758358 <__cxa_atexit@plt+0x74c3b4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #48] @ 758860 <__cxa_atexit@plt+0x74c8bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 758848 <__cxa_atexit@plt+0x74c8a4> │ │ │ │ - ldr r7, [pc, #44] @ 758868 <__cxa_atexit@plt+0x74c8c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 758848 <__cxa_atexit@plt+0x74c8a4> │ │ │ │ - ldr r7, [pc, #28] @ 758864 <__cxa_atexit@plt+0x74c8c0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 752aa0 <__cxa_atexit@plt+0x746afc> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 752ab8 <__cxa_atexit@plt+0x746b14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 752abc <__cxa_atexit@plt+0x746b18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7588cc <__cxa_atexit@plt+0x74c928> │ │ │ │ - ldr lr, [pc, #68] @ 7588e4 <__cxa_atexit@plt+0x74c940> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - b 75854c <__cxa_atexit@plt+0x74c5a8> │ │ │ │ - ldr r3, [pc, #20] @ 7588e8 <__cxa_atexit@plt+0x74c944> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 758948 <__cxa_atexit@plt+0x74c9a4> │ │ │ │ - ldr lr, [pc, #76] @ 758960 <__cxa_atexit@plt+0x74c9bc> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 758358 <__cxa_atexit@plt+0x74c3b4> │ │ │ │ - ldr r3, [pc, #20] @ 758964 <__cxa_atexit@plt+0x74c9c0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7589c4 <__cxa_atexit@plt+0x74ca20> │ │ │ │ - ldr lr, [pc, #76] @ 7589dc <__cxa_atexit@plt+0x74ca38> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 758154 <__cxa_atexit@plt+0x74c1b0> │ │ │ │ - ldr r3, [pc, #20] @ 7589e0 <__cxa_atexit@plt+0x74ca3c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff7a0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015f8a94 │ │ │ │ + cmpeq lr, r8, ror #24 │ │ │ │ + andeq r0, r3, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 758a5c <__cxa_atexit@plt+0x74cab8> │ │ │ │ - ldr r3, [pc, #116] @ 758a80 <__cxa_atexit@plt+0x74cadc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r3, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 758a74 <__cxa_atexit@plt+0x74cad0> │ │ │ │ - ldr r2, [pc, #92] @ 758a84 <__cxa_atexit@plt+0x74cae0> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ + bcc 752b00 <__cxa_atexit@plt+0x746b5c> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 752b18 <__cxa_atexit@plt+0x746b74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 752b1c <__cxa_atexit@plt+0x746b78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r4, lsr sl @ │ │ │ │ + cmpeq lr, ip, lsl #24 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 752b74 <__cxa_atexit@plt+0x746bd0> │ │ │ │ + ldr r3, [pc, #68] @ 752b84 <__cxa_atexit@plt+0x746be0> │ │ │ │ tst sl, #3 │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - beq 758a4c <__cxa_atexit@plt+0x74caa8> │ │ │ │ - mov r5, r3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 752b64 <__cxa_atexit@plt+0x746bc0> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ mov r7, sl │ │ │ │ - b 7586c8 <__cxa_atexit@plt+0x74c724> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 758a88 <__cxa_atexit@plt+0x74cae4> │ │ │ │ + ldr r7, [pc, #12] @ 752b88 <__cxa_atexit@plt+0x746be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smlaltbeq sl, lr, r0, fp │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - smlalbteq r4, lr, r8, r9 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 758b58 <__cxa_atexit@plt+0x74cbb4> │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 758af8 <__cxa_atexit@plt+0x74cb54> │ │ │ │ - ldr lr, [pc, #80] @ 758b00 <__cxa_atexit@plt+0x74cb5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [pc, #60] @ 758b04 <__cxa_atexit@plt+0x74cb60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #24] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r3 │ │ │ │ - b 758b58 <__cxa_atexit@plt+0x74cbb4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 752bec <__cxa_atexit@plt+0x746c48> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 752bfc <__cxa_atexit@plt+0x746c58> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 752be4 <__cxa_atexit@plt+0x746c40> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq pc, ip, asr #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 758b34 <__cxa_atexit@plt+0x74cb90> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 752c00 <__cxa_atexit@plt+0x746c5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq lr, ip, lsr #22 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 758c0c <__cxa_atexit@plt+0x74cc68> │ │ │ │ + bhi 752c70 <__cxa_atexit@plt+0x746ccc> │ │ │ │ + ldr r2, [pc, #88] @ 752c88 <__cxa_atexit@plt+0x746ce4> │ │ │ │ ldr r7, [r5] │ │ │ │ - cmp r7, sl │ │ │ │ - bge 758bec <__cxa_atexit@plt+0x74cc48> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 758c38 <__cxa_atexit@plt+0x74cc94> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 758c00 <__cxa_atexit@plt+0x74cc5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 758c24 <__cxa_atexit@plt+0x74cc80> │ │ │ │ - ldr lr, [pc, #148] @ 758c40 <__cxa_atexit@plt+0x74cc9c> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldm r5, {r1, r3} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #128] @ 758c44 <__cxa_atexit@plt+0x74cca0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #16 │ │ │ │ - stm r8, {r3, r7, sl} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 752c64 <__cxa_atexit@plt+0x746cc0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 758c3c <__cxa_atexit@plt+0x74cc98> │ │ │ │ + ldr r7, [pc, #20] @ 752c8c <__cxa_atexit@plt+0x746ce8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq lr, ip, lsl r8 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - cmpeq pc, r4, lsl #18 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + smlaltbeq sl, lr, r4, sl │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 758cb4 <__cxa_atexit@plt+0x74cd10> │ │ │ │ - ldr r2, [pc, #84] @ 758cc0 <__cxa_atexit@plt+0x74cd1c> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 758cc4 <__cxa_atexit@plt+0x74cd20> │ │ │ │ - sub r9, r5, #20 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #16 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmpeq pc, r4, asr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 758d40 <__cxa_atexit@plt+0x74cd9c> │ │ │ │ - ldr lr, [pc, #100] @ 758d4c <__cxa_atexit@plt+0x74cda8> │ │ │ │ - ldr r0, [pc, #100] @ 758d50 <__cxa_atexit@plt+0x74cdac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 758d2c <__cxa_atexit@plt+0x74cd88> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 758d38 <__cxa_atexit@plt+0x74cd94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmpeq pc, r8, lsr #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 758d80 <__cxa_atexit@plt+0x74cddc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 758dd0 <__cxa_atexit@plt+0x74ce2c> │ │ │ │ - ldr r7, [pc, #52] @ 758de4 <__cxa_atexit@plt+0x74ce40> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 752d20 <__cxa_atexit@plt+0x746d7c> │ │ │ │ + ldr r2, [pc, #48] @ 752d38 <__cxa_atexit@plt+0x746d94> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 752d3c <__cxa_atexit@plt+0x746d98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 758dc4 <__cxa_atexit@plt+0x74ce20> │ │ │ │ - mov r7, r9 │ │ │ │ - b 758df4 <__cxa_atexit@plt+0x74ce50> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, asr lr @ │ │ │ │ + cmpeq lr, r8, lsr sl │ │ │ │ + andeq r0, r3, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 752d80 <__cxa_atexit@plt+0x746ddc> │ │ │ │ + ldr r2, [pc, #48] @ 752d98 <__cxa_atexit@plt+0x746df4> │ │ │ │ + add r3, r8, r9, lsl #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 758de8 <__cxa_atexit@plt+0x74ce44> │ │ │ │ + ldr r7, [pc, #20] @ 752d9c <__cxa_atexit@plt+0x746df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, ip, asr r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r7, [pc, #516] @ 759018 <__cxa_atexit@plt+0x74d074> │ │ │ │ - mov lr, #0 │ │ │ │ + ldrsheq r8, [pc, #-208] @ 752cd0 <__cxa_atexit@plt+0x746d2c> │ │ │ │ + ldrdeq sl, [lr, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r4, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 752df4 <__cxa_atexit@plt+0x746e50> │ │ │ │ + ldr r3, [pc, #68] @ 752e04 <__cxa_atexit@plt+0x746e60> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 752de4 <__cxa_atexit@plt+0x746e40> │ │ │ │ + add r7, r8, r9, lsl #2 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 752e08 <__cxa_atexit@plt+0x746e64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - and r0, r9, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 758e98 <__cxa_atexit@plt+0x74cef4> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 758f14 <__cxa_atexit@plt+0x74cf70> │ │ │ │ - bic r0, r9, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 758f28 <__cxa_atexit@plt+0x74cf84> │ │ │ │ - ldr r1, [r9, #1] │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r9, r6 │ │ │ │ - str lr, [r4] │ │ │ │ - bcc 758fe0 <__cxa_atexit@plt+0x74d03c> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 758f8c <__cxa_atexit@plt+0x74cfe8> │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #424] @ 759024 <__cxa_atexit@plt+0x74d080> │ │ │ │ - cmp fp, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #4]! │ │ │ │ - mov r4, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - b 758ee0 <__cxa_atexit@plt+0x74cf3c> │ │ │ │ - ldr sl, [r9, #2] │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldr r0, [sl, #4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str lr, [r2] │ │ │ │ - bcc 758fbc <__cxa_atexit@plt+0x74d018> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 758f14 <__cxa_atexit@plt+0x74cf70> │ │ │ │ - ldr r9, [sl, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #332] @ 75901c <__cxa_atexit@plt+0x74d078> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + hvceq 60048 @ 0xea90 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm r1, {r8, sl, ip} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - bhi 758fa4 <__cxa_atexit@plt+0x74d000> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov ip, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne 758e18 <__cxa_atexit@plt+0x74ce74> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + bhi 752e70 <__cxa_atexit@plt+0x746ecc> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #60] @ 752e80 <__cxa_atexit@plt+0x746edc> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 752e68 <__cxa_atexit@plt+0x746ec4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 758f4c <__cxa_atexit@plt+0x74cfa8> │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 758b58 <__cxa_atexit@plt+0x74cbb4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 759008 <__cxa_atexit@plt+0x74d064> │ │ │ │ - ldr r7, [pc, #204] @ 759030 <__cxa_atexit@plt+0x74d08c> │ │ │ │ - ldr lr, [pc, #204] @ 759034 <__cxa_atexit@plt+0x74d090> │ │ │ │ + ldr r7, [pc, #12] @ 752e84 <__cxa_atexit@plt+0x746ee0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #5] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r1, r8, ip, lr} │ │ │ │ - str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + strdeq sl, [lr, #-136] @ 0xffffff78 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 752ef4 <__cxa_atexit@plt+0x746f50> │ │ │ │ + ldr r2, [pc, #88] @ 752f0c <__cxa_atexit@plt+0x746f68> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 752ee8 <__cxa_atexit@plt+0x746f44> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + add r0, r8, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r4, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 759028 <__cxa_atexit@plt+0x74d084> │ │ │ │ + ldr r7, [pc, #20] @ 752f10 <__cxa_atexit@plt+0x746f6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 759020 <__cxa_atexit@plt+0x74d07c> │ │ │ │ - str r0, [r5] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + hvceq 60032 @ 0xea80 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + add r0, r0, #8 │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 752f78 <__cxa_atexit@plt+0x746fd4> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 752f90 <__cxa_atexit@plt+0x746fec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 752f94 <__cxa_atexit@plt+0x746ff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75902c <__cxa_atexit@plt+0x74d088> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r2, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r4, r2 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r2, #828] @ 0x33c │ │ │ │ + ldrsheq r8, [pc, #-180] @ 752ee4 <__cxa_atexit@plt+0x746f40> │ │ │ │ + strdeq sl, [lr, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r3, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 752fd8 <__cxa_atexit@plt+0x747034> │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r3, [r3, r8] │ │ │ │ + ldr r2, [pc, #40] @ 752ff0 <__cxa_atexit@plt+0x74704c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r2, r3} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - hvceq 58436 @ 0xe444 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - smlalbbeq r4, lr, r8, r4 │ │ │ │ - cmpeq lr, ip, asr #8 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - cmpeq pc, ip, asr r5 @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75909c <__cxa_atexit@plt+0x74d0f8> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75907c <__cxa_atexit@plt+0x74d0d8> │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 75909c <__cxa_atexit@plt+0x74d0f8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 752ff4 <__cxa_atexit@plt+0x747050> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + @ instruction: 0x015f8b94 │ │ │ │ + @ instruction: 0x014ea794 │ │ │ │ + andeq r0, r4, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75913c <__cxa_atexit@plt+0x74d198> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bge 75911c <__cxa_atexit@plt+0x74d178> │ │ │ │ - ldr lr, [pc, #180] @ 75917c <__cxa_atexit@plt+0x74d1d8> │ │ │ │ - add r7, r9, r2, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 75915c <__cxa_atexit@plt+0x74d1b8> │ │ │ │ - ldr r1, [pc, #124] @ 759180 <__cxa_atexit@plt+0x74d1dc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 759130 <__cxa_atexit@plt+0x74d18c> │ │ │ │ - mov r5, r2 │ │ │ │ - b 758df4 <__cxa_atexit@plt+0x74ce50> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75304c <__cxa_atexit@plt+0x7470a8> │ │ │ │ + ldr r3, [pc, #68] @ 75305c <__cxa_atexit@plt+0x7470b8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 75303c <__cxa_atexit@plt+0x747098> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + lsl r3, r9, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, r8] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 759188 <__cxa_atexit@plt+0x74d1e4> │ │ │ │ + ldr r7, [pc, #12] @ 753060 <__cxa_atexit@plt+0x7470bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 759184 <__cxa_atexit@plt+0x74d1e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq lr, r8, lsr #14 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + str r1, [r2, r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - ldrdeq r4, [lr, #-32] @ 0xffffffe0 │ │ │ │ - strdeq r4, [lr, #-36] @ 0xffffffdc │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7591f0 <__cxa_atexit@plt+0x74d24c> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7591d0 <__cxa_atexit@plt+0x74d22c> │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7591f0 <__cxa_atexit@plt+0x74d24c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7530c4 <__cxa_atexit@plt+0x747120> │ │ │ │ + ldm r5, {r0, r1, r2, r7} │ │ │ │ + ldr r3, [pc, #56] @ 7530d4 <__cxa_atexit@plt+0x747130> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7530bc <__cxa_atexit@plt+0x747118> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7530d8 <__cxa_atexit@plt+0x747134> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + strheq sl, [lr, #-100] @ 0xffffff9c │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 759290 <__cxa_atexit@plt+0x74d2ec> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bge 759270 <__cxa_atexit@plt+0x74d2cc> │ │ │ │ - ldr lr, [pc, #180] @ 7592d0 <__cxa_atexit@plt+0x74d32c> │ │ │ │ - add r7, r9, r2, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 7592b0 <__cxa_atexit@plt+0x74d30c> │ │ │ │ - ldr r1, [pc, #124] @ 7592d4 <__cxa_atexit@plt+0x74d330> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 753148 <__cxa_atexit@plt+0x7471a4> │ │ │ │ + ldr r2, [pc, #88] @ 753160 <__cxa_atexit@plt+0x7471bc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 759284 <__cxa_atexit@plt+0x74d2e0> │ │ │ │ - mov r5, r2 │ │ │ │ - b 758df4 <__cxa_atexit@plt+0x74ce50> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 75313c <__cxa_atexit@plt+0x747198> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r0, r8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r2, sl │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7592dc <__cxa_atexit@plt+0x74d338> │ │ │ │ + ldr r7, [pc, #20] @ 753164 <__cxa_atexit@plt+0x7471c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 7592d8 <__cxa_atexit@plt+0x74d334> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq lr, ip, lsr #12 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + bl 76eab4 <__cxa_atexit@plt+0x762b10> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - hvceq 58396 @ 0xe41c │ │ │ │ - smlaltbeq r4, lr, r4, r1 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 759344 <__cxa_atexit@plt+0x74d3a0> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 759324 <__cxa_atexit@plt+0x74d380> │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 759344 <__cxa_atexit@plt+0x74d3a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7593e4 <__cxa_atexit@plt+0x74d440> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bge 7593c4 <__cxa_atexit@plt+0x74d420> │ │ │ │ - ldr lr, [pc, #180] @ 759424 <__cxa_atexit@plt+0x74d480> │ │ │ │ - add r7, r9, r2, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 759404 <__cxa_atexit@plt+0x74d460> │ │ │ │ - ldr r1, [pc, #124] @ 759428 <__cxa_atexit@plt+0x74d484> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 7593d8 <__cxa_atexit@plt+0x74d434> │ │ │ │ - mov r5, r2 │ │ │ │ - b 758df4 <__cxa_atexit@plt+0x74ce50> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 759430 <__cxa_atexit@plt+0x74d48c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75942c <__cxa_atexit@plt+0x74d488> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffffa3c │ │ │ │ - cmpeq lr, r8, lsr #32 │ │ │ │ - qdaddeq r4, r4, lr │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 759498 <__cxa_atexit@plt+0x74d4f4> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 759478 <__cxa_atexit@plt+0x74d4d4> │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 759498 <__cxa_atexit@plt+0x74d4f4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 759538 <__cxa_atexit@plt+0x74d594> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bge 759518 <__cxa_atexit@plt+0x74d574> │ │ │ │ - ldr lr, [pc, #180] @ 759578 <__cxa_atexit@plt+0x74d5d4> │ │ │ │ - add r7, r9, r2, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 759558 <__cxa_atexit@plt+0x74d5b4> │ │ │ │ - ldr r1, [pc, #124] @ 75957c <__cxa_atexit@plt+0x74d5d8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - beq 75952c <__cxa_atexit@plt+0x74d588> │ │ │ │ - mov r5, r2 │ │ │ │ - b 758df4 <__cxa_atexit@plt+0x74ce50> │ │ │ │ - bic r7, r1, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 759584 <__cxa_atexit@plt+0x74d5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 759580 <__cxa_atexit@plt+0x74d5dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xfffff8e8 │ │ │ │ - ldrdeq r3, [lr, #-228] @ 0xffffff1c │ │ │ │ - cmpeq lr, r4, lsl #30 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 759654 <__cxa_atexit@plt+0x74d6b0> │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7595f4 <__cxa_atexit@plt+0x74d650> │ │ │ │ - ldr lr, [pc, #80] @ 7595fc <__cxa_atexit@plt+0x74d658> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [pc, #60] @ 759600 <__cxa_atexit@plt+0x74d65c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r7, #24] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r3 │ │ │ │ - b 759654 <__cxa_atexit@plt+0x74d6b0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq r1, [pc, #-224] @ 759528 <__cxa_atexit@plt+0x74d584> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 759630 <__cxa_atexit@plt+0x74d68c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 759708 <__cxa_atexit@plt+0x74d764> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r7, sl │ │ │ │ - bge 7596e8 <__cxa_atexit@plt+0x74d744> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 759734 <__cxa_atexit@plt+0x74d790> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 7596fc <__cxa_atexit@plt+0x74d758> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 759720 <__cxa_atexit@plt+0x74d77c> │ │ │ │ - ldr lr, [pc, #148] @ 75973c <__cxa_atexit@plt+0x74d798> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldm r5, {r1, r3} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #128] @ 759740 <__cxa_atexit@plt+0x74d79c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #16 │ │ │ │ - stm r8, {r3, r7, sl} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 759738 <__cxa_atexit@plt+0x74d794> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq lr, r8, lsr sp │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - cmpeq pc, r8, lsl #28 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7597b0 <__cxa_atexit@plt+0x74d80c> │ │ │ │ - ldr r2, [pc, #84] @ 7597bc <__cxa_atexit@plt+0x74d818> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 7597c0 <__cxa_atexit@plt+0x74d81c> │ │ │ │ - sub r9, r5, #20 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #16 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stm r1, {r0, r8, r9} │ │ │ │ - str lr, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmpeq pc, r8, asr #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7598c8 <__cxa_atexit@plt+0x74d924> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 759830 <__cxa_atexit@plt+0x74d88c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 759854 <__cxa_atexit@plt+0x74d8b0> │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 759868 <__cxa_atexit@plt+0x74d8c4> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 75988c <__cxa_atexit@plt+0x74d8e8> │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r3, [pc, #244] @ 75990c <__cxa_atexit@plt+0x74d968> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - b 759654 <__cxa_atexit@plt+0x74d6b0> │ │ │ │ - ldr r9, [r9, #2] │ │ │ │ - ldr r3, [pc, #196] @ 759900 <__cxa_atexit@plt+0x74d95c> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - b 759344 <__cxa_atexit@plt+0x74d3a0> │ │ │ │ - ldr r7, [pc, #160] @ 7598fc <__cxa_atexit@plt+0x74d958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r3, [pc, #148] @ 759908 <__cxa_atexit@plt+0x74d964> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - mov r5, r7 │ │ │ │ - b 759498 <__cxa_atexit@plt+0x74d4f4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7598d8 <__cxa_atexit@plt+0x74d934> │ │ │ │ - ldr r7, [pc, #104] @ 759914 <__cxa_atexit@plt+0x74d970> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r9, #5] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7535e8 <__cxa_atexit@plt+0x747644> │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr fp, [r5, #32] │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ + ldr ip, [r5, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #104] @ 753600 <__cxa_atexit@plt+0x74765c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r0, [r7, #20] │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + str r3, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str fp, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r8, [r7, #28] │ │ │ │ + str r9, [r7, #32] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + str ip, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 759910 <__cxa_atexit@plt+0x74d96c> │ │ │ │ + ldr r7, [pc, #20] @ 753604 <__cxa_atexit@plt+0x747660> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 759904 <__cxa_atexit@plt+0x74d960> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r0, ror ip @ │ │ │ │ - cmpeq pc, ip, lsl #25 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq pc, r4, asr ip @ │ │ │ │ - ldrheq r1, [pc, #-192] @ 759854 <__cxa_atexit@plt+0x74d8b0> │ │ │ │ - smlalbbeq r3, lr, r0, fp │ │ │ │ - cmpeq pc, ip, lsl ip @ │ │ │ │ + cmpeq pc, r4, asr r6 @ │ │ │ │ + strheq fp, [lr, #-8] │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 759954 <__cxa_atexit@plt+0x74d9b0> │ │ │ │ - ldr r2, [pc, #44] @ 75996c <__cxa_atexit@plt+0x74d9c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + andeq r0, ip, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + mov lr, fp │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7536c0 <__cxa_atexit@plt+0x74771c> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str lr, [sp, #12] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r0, [sp] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ + ldr lr, [pc, #116] @ 7536e4 <__cxa_atexit@plt+0x747740> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r7, #20] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [sp] │ │ │ │ + str fp, [r7, #32] │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str lr, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r1, [r7, #28] │ │ │ │ + str ip, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + sub r7, r6, #47 @ 0x2f │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7536e8 <__cxa_atexit@plt+0x747744> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov fp, lr │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, ip, ror r5 @ │ │ │ │ + smlaltteq sl, lr, r0, pc @ │ │ │ │ + teqeq r7, lr, lsl pc │ │ │ │ + andeq r0, r0, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 759970 <__cxa_atexit@plt+0x74d9cc> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r8, lsl #23 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - ldrdeq r3, [lr, #-168] @ 0xffffff58 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7599c8 <__cxa_atexit@plt+0x74da24> │ │ │ │ - ldr r3, [pc, #64] @ 7599d8 <__cxa_atexit@plt+0x74da34> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ + bhi 7537a0 <__cxa_atexit@plt+0x7477fc> │ │ │ │ + ldr r3, [pc, #164] @ 7537c8 <__cxa_atexit@plt+0x747824> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 753780 <__cxa_atexit@plt+0x7477dc> │ │ │ │ + ldr r3, [pc, #148] @ 7537cc <__cxa_atexit@plt+0x747828> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 7599b8 <__cxa_atexit@plt+0x74da14> │ │ │ │ - ldr r7, [pc, #44] @ 7599dc <__cxa_atexit@plt+0x74da38> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 7597d0 <__cxa_atexit@plt+0x74d82c> │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 753790 <__cxa_atexit@plt+0x7477ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7537b0 <__cxa_atexit@plt+0x74780c> │ │ │ │ + ldr r7, [pc, #112] @ 7537d4 <__cxa_atexit@plt+0x747830> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7599e0 <__cxa_atexit@plt+0x74da3c> │ │ │ │ + ldr r7, [pc, #40] @ 7537d0 <__cxa_atexit@plt+0x74782c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x014e3a90 │ │ │ │ - cmpeq lr, ip, ror #20 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + cmpeq lr, r8, lsl #30 │ │ │ │ + @ instruction: 0x015f8494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 759a08 <__cxa_atexit@plt+0x74da64> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7597d0 <__cxa_atexit@plt+0x74d82c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq lr, r4, asr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 759a30 <__cxa_atexit@plt+0x74da8c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r3, [pc, #16] @ 759a48 <__cxa_atexit@plt+0x74daa4> │ │ │ │ - ldr r8, [pc, #16] @ 759a4c <__cxa_atexit@plt+0x74daa8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ 753844 <__cxa_atexit@plt+0x7478a0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq r7, ip @ │ │ │ │ - cmpeq lr, r0, lsl #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 759b28 <__cxa_atexit@plt+0x74db84> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 759ac8 <__cxa_atexit@plt+0x74db24> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr lr, [pc, #64] @ 759ad0 <__cxa_atexit@plt+0x74db2c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [pc, #52] @ 759ad4 <__cxa_atexit@plt+0x74db30> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - sub sl, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 759b28 <__cxa_atexit@plt+0x74db84> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq r1, [pc, #-148] @ 759a48 <__cxa_atexit@plt+0x74daa4> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 759b04 <__cxa_atexit@plt+0x74db60> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 759bd8 <__cxa_atexit@plt+0x74dc34> │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 759bbc <__cxa_atexit@plt+0x74dc18> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 759c04 <__cxa_atexit@plt+0x74dc60> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 759bcc <__cxa_atexit@plt+0x74dc28> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 75382c <__cxa_atexit@plt+0x747888> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 759bf0 <__cxa_atexit@plt+0x74dc4c> │ │ │ │ - ldr r1, [pc, #148] @ 759c0c <__cxa_atexit@plt+0x74dc68> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r1, [pc, #124] @ 759c10 <__cxa_atexit@plt+0x74dc6c> │ │ │ │ - add lr, r6, #8 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 753834 <__cxa_atexit@plt+0x747890> │ │ │ │ + ldr r1, [pc, #48] @ 753848 <__cxa_atexit@plt+0x7478a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - str r5, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 759c08 <__cxa_atexit@plt+0x74dc64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - smlalbbeq r3, lr, r4, r8 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - cmpeq pc, r0, lsr r9 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmpeq pc, r0, ror #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 759c7c <__cxa_atexit@plt+0x74dcd8> │ │ │ │ - ldr r2, [pc, #80] @ 759c88 <__cxa_atexit@plt+0x74dce4> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - ldr r8, [pc, #52] @ 759c8c <__cxa_atexit@plt+0x74dce8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + bcc 75388c <__cxa_atexit@plt+0x7478e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 753898 <__cxa_atexit@plt+0x7478f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - cmpeq pc, r0, ror r8 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 759d08 <__cxa_atexit@plt+0x74dd64> │ │ │ │ - ldr lr, [pc, #100] @ 759d14 <__cxa_atexit@plt+0x74dd70> │ │ │ │ - ldr r0, [pc, #100] @ 759d18 <__cxa_atexit@plt+0x74dd74> │ │ │ │ - add lr, pc, lr │ │ │ │ + cmpeq pc, r4, lsl #7 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 753944 <__cxa_atexit@plt+0x7479a0> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 753968 <__cxa_atexit@plt+0x7479c4> │ │ │ │ + add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - beq 759cf4 <__cxa_atexit@plt+0x74dd50> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 759d00 <__cxa_atexit@plt+0x74dd5c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 753954 <__cxa_atexit@plt+0x7479b0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 7538fc <__cxa_atexit@plt+0x747958> │ │ │ │ + ldr r7, [pc, #120] @ 75396c <__cxa_atexit@plt+0x7479c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 753970 <__cxa_atexit@plt+0x7479cc> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 753974 <__cxa_atexit@plt+0x7479d0> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmpeq pc, r0, ror #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 759d48 <__cxa_atexit@plt+0x74dda4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 759d98 <__cxa_atexit@plt+0x74ddf4> │ │ │ │ - ldr r7, [pc, #52] @ 759dac <__cxa_atexit@plt+0x74de08> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, r9} │ │ │ │ - beq 759d8c <__cxa_atexit@plt+0x74dde8> │ │ │ │ - mov r7, sl │ │ │ │ - b 759dbc <__cxa_atexit@plt+0x74de18> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 759db0 <__cxa_atexit@plt+0x74de0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalbteq r3, lr, r8, r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr ip, [r7, #8]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r8, [r7, #-4] │ │ │ │ - ldr lr, [pc, #456] @ 759fa4 <__cxa_atexit@plt+0x74e000> │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - and r0, sl, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 759e5c <__cxa_atexit@plt+0x74deb8> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 759ed8 <__cxa_atexit@plt+0x74df34> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 759eec <__cxa_atexit@plt+0x74df48> │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ + cmpeq pc, ip, asr #23 │ │ │ │ + cmpeq pc, r4, asr #23 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq pc, r8, asr ip @ │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - cmp r2, r6 │ │ │ │ - sub r1, r7, #1 │ │ │ │ - bcc 759f74 <__cxa_atexit@plt+0x74dfd0> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 759ed8 <__cxa_atexit@plt+0x74df34> │ │ │ │ - add r2, r0, r1, lsl #2 │ │ │ │ - ldr sl, [r2, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #364] @ 759fb0 <__cxa_atexit@plt+0x74e00c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 759ea8 <__cxa_atexit@plt+0x74df04> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - sub r9, r1, #1 │ │ │ │ - bcc 759f64 <__cxa_atexit@plt+0x74dfc0> │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 759ed8 <__cxa_atexit@plt+0x74df34> │ │ │ │ - add r1, r0, r9, lsl #2 │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #276] @ 759fa8 <__cxa_atexit@plt+0x74e004> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str ip, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 759f4c <__cxa_atexit@plt+0x74dfa8> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov ip, r3 │ │ │ │ mov r3, r6 │ │ │ │ - tst sl, #3 │ │ │ │ - str lr, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bne 759de0 <__cxa_atexit@plt+0x74de3c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 759f0c <__cxa_atexit@plt+0x74df68> │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr r5, [sp] │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 753a00 <__cxa_atexit@plt+0x747a5c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 7539bc <__cxa_atexit@plt+0x747a18> │ │ │ │ + ldr r7, [pc, #100] @ 753a10 <__cxa_atexit@plt+0x747a6c> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 759b28 <__cxa_atexit@plt+0x74db84> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 759f94 <__cxa_atexit@plt+0x74dff0> │ │ │ │ - ldr r7, [pc, #152] @ 759fbc <__cxa_atexit@plt+0x74e018> │ │ │ │ - ldr lr, [pc, #152] @ 759fc0 <__cxa_atexit@plt+0x74e01c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [sl, #5] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #2 │ │ │ │ - add r2, r3, #8 │ │ │ │ - stm r2, {r1, r8, ip, lr} │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 759fb4 <__cxa_atexit@plt+0x74e010> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 753a14 <__cxa_atexit@plt+0x747a70> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 753a18 <__cxa_atexit@plt+0x747a74> │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 759fac <__cxa_atexit@plt+0x74e008> │ │ │ │ - stm r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 759f80 <__cxa_atexit@plt+0x74dfdc> │ │ │ │ - ldr r7, [pc, #60] @ 759fb8 <__cxa_atexit@plt+0x74e014> │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, sl │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r4, lsl #5 │ │ │ │ - cmpeq lr, r8, lsl #10 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - cmpeq lr, r4, lsl r5 │ │ │ │ - strdeq r3, [lr, #-68] @ 0xffffffbc │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0x015f159c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75a024 <__cxa_atexit@plt+0x74e080> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + cmpeq pc, r8, lsl #22 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x015f7b98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75a000 <__cxa_atexit@plt+0x74e05c> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 75a024 <__cxa_atexit@plt+0x74e080> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75a0bc <__cxa_atexit@plt+0x74e118> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 75a09c <__cxa_atexit@plt+0x74e0f8> │ │ │ │ - ldr r1, [pc, #176] @ 75a0fc <__cxa_atexit@plt+0x74e158> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ + bhi 753a68 <__cxa_atexit@plt+0x747ac4> │ │ │ │ + ldr r2, [pc, #56] @ 753a74 <__cxa_atexit@plt+0x747ad0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 753a78 <__cxa_atexit@plt+0x747ad4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 75a0dc <__cxa_atexit@plt+0x74e138> │ │ │ │ - ldr r1, [pc, #124] @ 75a100 <__cxa_atexit@plt+0x74e15c> │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 75a0b0 <__cxa_atexit@plt+0x74e10c> │ │ │ │ - mov r5, r2 │ │ │ │ - b 759dbc <__cxa_atexit@plt+0x74de18> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + beq 753a60 <__cxa_atexit@plt+0x747abc> │ │ │ │ + b 753a84 <__cxa_atexit@plt+0x747ae0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75a108 <__cxa_atexit@plt+0x74e164> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75a104 <__cxa_atexit@plt+0x74e160> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r0, asr sl @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 753b28 <__cxa_atexit@plt+0x747b84> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 753b50 <__cxa_atexit@plt+0x747bac> │ │ │ │ + str r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 753b38 <__cxa_atexit@plt+0x747b94> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 753b10 <__cxa_atexit@plt+0x747b6c> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 753b58 <__cxa_atexit@plt+0x747bb4> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 753b5c <__cxa_atexit@plt+0x747bb8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - smlalbbeq r3, lr, r4, r3 │ │ │ │ - smlaltbeq r3, lr, r8, r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75a16c <__cxa_atexit@plt+0x74e1c8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75a148 <__cxa_atexit@plt+0x74e1a4> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 75a16c <__cxa_atexit@plt+0x74e1c8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #60] @ 753b54 <__cxa_atexit@plt+0x747bb0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x015f799c │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0x015f7a94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75a204 <__cxa_atexit@plt+0x74e260> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 75a1e4 <__cxa_atexit@plt+0x74e240> │ │ │ │ - ldr r1, [pc, #176] @ 75a244 <__cxa_atexit@plt+0x74e2a0> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 75a224 <__cxa_atexit@plt+0x74e280> │ │ │ │ - ldr r1, [pc, #124] @ 75a248 <__cxa_atexit@plt+0x74e2a4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 75a1f8 <__cxa_atexit@plt+0x74e254> │ │ │ │ + bhi 753bc4 <__cxa_atexit@plt+0x747c20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 753bcc <__cxa_atexit@plt+0x747c28> │ │ │ │ + ldr lr, [pc, #84] @ 753be8 <__cxa_atexit@plt+0x747c44> │ │ │ │ + ldr r0, [pc, #84] @ 753bec <__cxa_atexit@plt+0x747c48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #76] @ 753bf0 <__cxa_atexit@plt+0x747c4c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 759dbc <__cxa_atexit@plt+0x74de18> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75a250 <__cxa_atexit@plt+0x74e2ac> │ │ │ │ + b 753bd4 <__cxa_atexit@plt+0x747c30> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 753be4 <__cxa_atexit@plt+0x747c40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75a24c <__cxa_atexit@plt+0x74e2a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - cmpeq lr, ip, lsr r2 │ │ │ │ - cmpeq lr, r4, ror #4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75a2b4 <__cxa_atexit@plt+0x74e310> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + ldrdeq sl, [lr, #-168] @ 0xffffff58 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmpeq pc, ip, lsl r9 @ │ │ │ │ + cmpeq pc, ip, lsl #19 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75a290 <__cxa_atexit@plt+0x74e2ec> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 75a2b4 <__cxa_atexit@plt+0x74e310> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75a34c <__cxa_atexit@plt+0x74e3a8> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 75a32c <__cxa_atexit@plt+0x74e388> │ │ │ │ - ldr r1, [pc, #176] @ 75a38c <__cxa_atexit@plt+0x74e3e8> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ + bhi 753c9c <__cxa_atexit@plt+0x747cf8> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 753cc0 <__cxa_atexit@plt+0x747d1c> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 753cac <__cxa_atexit@plt+0x747d08> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 753c54 <__cxa_atexit@plt+0x747cb0> │ │ │ │ + ldr r7, [pc, #120] @ 753cc4 <__cxa_atexit@plt+0x747d20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 753cc8 <__cxa_atexit@plt+0x747d24> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 75a36c <__cxa_atexit@plt+0x74e3c8> │ │ │ │ - ldr r1, [pc, #124] @ 75a390 <__cxa_atexit@plt+0x74e3ec> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 75a340 <__cxa_atexit@plt+0x74e39c> │ │ │ │ - mov r5, r2 │ │ │ │ - b 759dbc <__cxa_atexit@plt+0x74de18> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 753ccc <__cxa_atexit@plt+0x747d28> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75a398 <__cxa_atexit@plt+0x74e3f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75a394 <__cxa_atexit@plt+0x74e3f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xfffffa9c │ │ │ │ - strdeq r3, [lr, #-4] │ │ │ │ - cmpeq lr, r0, lsr #2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75a3fc <__cxa_atexit@plt+0x74e458> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75a3d8 <__cxa_atexit@plt+0x74e434> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub sl, r7, #1 │ │ │ │ - b 75a3fc <__cxa_atexit@plt+0x74e458> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + cmpeq pc, r4, ror r8 @ │ │ │ │ + cmpeq pc, ip, ror #16 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq pc, r0, lsl #18 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75a494 <__cxa_atexit@plt+0x74e4f0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 75a474 <__cxa_atexit@plt+0x74e4d0> │ │ │ │ - ldr r1, [pc, #176] @ 75a4d4 <__cxa_atexit@plt+0x74e530> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 753d58 <__cxa_atexit@plt+0x747db4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 753d14 <__cxa_atexit@plt+0x747d70> │ │ │ │ + ldr r7, [pc, #100] @ 753d68 <__cxa_atexit@plt+0x747dc4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 753d6c <__cxa_atexit@plt+0x747dc8> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - bhi 75a4b4 <__cxa_atexit@plt+0x74e510> │ │ │ │ - ldr r1, [pc, #124] @ 75a4d8 <__cxa_atexit@plt+0x74e534> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 75a488 <__cxa_atexit@plt+0x74e4e4> │ │ │ │ - mov r5, r2 │ │ │ │ - b 759dbc <__cxa_atexit@plt+0x74de18> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 753d70 <__cxa_atexit@plt+0x747dcc> │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75a4e0 <__cxa_atexit@plt+0x74e53c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75a4dc <__cxa_atexit@plt+0x74e538> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldrheq r7, [pc, #-112] @ 753d00 <__cxa_atexit@plt+0x747d5c> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq pc, r0, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 753dc0 <__cxa_atexit@plt+0x747e1c> │ │ │ │ + ldr r2, [pc, #56] @ 753dcc <__cxa_atexit@plt+0x747e28> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 753dd0 <__cxa_atexit@plt+0x747e2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 753db8 <__cxa_atexit@plt+0x747e14> │ │ │ │ + b 753ddc <__cxa_atexit@plt+0x747e38> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - smlaltbeq r2, lr, ip, pc @ │ │ │ │ - ldrdeq r2, [lr, #-252] @ 0xffffff04 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75a5a4 <__cxa_atexit@plt+0x74e600> │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75a544 <__cxa_atexit@plt+0x74e5a0> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldr lr, [pc, #64] @ 75a54c <__cxa_atexit@plt+0x74e5a8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r2, [pc, #52] @ 75a550 <__cxa_atexit@plt+0x74e5ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - sub sl, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 75a5a4 <__cxa_atexit@plt+0x74e600> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq pc, r8, ror pc @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75a580 <__cxa_atexit@plt+0x74e5dc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldrsheq r7, [pc, #-104] @ 753d70 <__cxa_atexit@plt+0x747dcc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75a654 <__cxa_atexit@plt+0x74e6b0> │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 75a638 <__cxa_atexit@plt+0x74e694> │ │ │ │ - add r7, r9, sl, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 75a680 <__cxa_atexit@plt+0x74e6dc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 75a648 <__cxa_atexit@plt+0x74e6a4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 753e80 <__cxa_atexit@plt+0x747edc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 753ea8 <__cxa_atexit@plt+0x747f04> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 75a66c <__cxa_atexit@plt+0x74e6c8> │ │ │ │ - ldr r1, [pc, #148] @ 75a688 <__cxa_atexit@plt+0x74e6e4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r1, [pc, #124] @ 75a68c <__cxa_atexit@plt+0x74e6e8> │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - str r5, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r5, r3 │ │ │ │ + bcc 753e90 <__cxa_atexit@plt+0x747eec> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 753e68 <__cxa_atexit@plt+0x747ec4> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 753eb0 <__cxa_atexit@plt+0x747f0c> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 753eb4 <__cxa_atexit@plt+0x747f10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #60] @ 753eac <__cxa_atexit@plt+0x747f08> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 75a684 <__cxa_atexit@plt+0x74e6e0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq lr, r0, lsr #28 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - ldrheq r0, [pc, #-228] @ 75a5b0 <__cxa_atexit@plt+0x74e60c> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq pc, r4, asr #12 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + cmpeq pc, ip, lsr r7 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 753f14 <__cxa_atexit@plt+0x747f70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 753f20 <__cxa_atexit@plt+0x747f7c> │ │ │ │ + ldr r0, [pc, #68] @ 753f30 <__cxa_atexit@plt+0x747f8c> │ │ │ │ + ldr lr, [pc, #68] @ 753f34 <__cxa_atexit@plt+0x747f90> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrsheq r7, [pc, #-84] @ 753ee8 <__cxa_atexit@plt+0x747f44> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75a6f8 <__cxa_atexit@plt+0x74e754> │ │ │ │ - ldr r2, [pc, #80] @ 75a704 <__cxa_atexit@plt+0x74e760> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ + bcc 753f6c <__cxa_atexit@plt+0x747fc8> │ │ │ │ + ldr r2, [pc, #36] @ 753f84 <__cxa_atexit@plt+0x747fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - ldr r8, [pc, #52] @ 75a708 <__cxa_atexit@plt+0x74e764> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 753f88 <__cxa_atexit@plt+0x747fe4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - ldrsheq r0, [pc, #-212] @ 75a63c <__cxa_atexit@plt+0x74e698> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + cmpeq lr, r0, asr #14 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75a80c <__cxa_atexit@plt+0x74e868> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 75a778 <__cxa_atexit@plt+0x74e7d4> │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 75a798 <__cxa_atexit@plt+0x74e7f4> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 75a7b0 <__cxa_atexit@plt+0x74e80c> │ │ │ │ - cmp r7, #4 │ │ │ │ - bne 75a7d0 <__cxa_atexit@plt+0x74e82c> │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r7, [pc, #236] @ 75a850 <__cxa_atexit@plt+0x74e8ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - sub sl, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - b 75a5a4 <__cxa_atexit@plt+0x74e600> │ │ │ │ - ldr r9, [r9, #2] │ │ │ │ - ldr r7, [pc, #192] @ 75a844 <__cxa_atexit@plt+0x74e8a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - sub sl, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - b 75a2b4 <__cxa_atexit@plt+0x74e310> │ │ │ │ - ldr r7, [pc, #160] @ 75a840 <__cxa_atexit@plt+0x74e89c> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r9, #1] │ │ │ │ - ldr r7, [pc, #144] @ 75a84c <__cxa_atexit@plt+0x74e8a8> │ │ │ │ + bhi 754034 <__cxa_atexit@plt+0x748090> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 754058 <__cxa_atexit@plt+0x7480b4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 754044 <__cxa_atexit@plt+0x7480a0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 753fec <__cxa_atexit@plt+0x748048> │ │ │ │ + ldr r7, [pc, #120] @ 75405c <__cxa_atexit@plt+0x7480b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ add r7, r7, #1 │ │ │ │ - sub sl, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - b 75a3fc <__cxa_atexit@plt+0x74e458> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r9, [r5] │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 75a820 <__cxa_atexit@plt+0x74e87c> │ │ │ │ - ldr r7, [pc, #108] @ 75a858 <__cxa_atexit@plt+0x74e8b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r5, [r9, #5] │ │ │ │ - ldr r0, [r2] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r5, r2 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 754060 <__cxa_atexit@plt+0x7480bc> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 754064 <__cxa_atexit@plt+0x7480c0> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 75a854 <__cxa_atexit@plt+0x74e8b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 75a848 <__cxa_atexit@plt+0x74e8a4> │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r8, lsr #26 │ │ │ │ - cmpeq pc, r8, asr #26 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq pc, r0, lsl sp @ │ │ │ │ - cmpeq pc, r8, ror #26 │ │ │ │ - cmpeq lr, ip, ror #24 │ │ │ │ - ldrsbeq r0, [pc, #-204] @ 75a794 <__cxa_atexit@plt+0x74e7f0> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r7, [pc, #-76] @ 754014 <__cxa_atexit@plt+0x748070> │ │ │ │ + ldrsbeq r7, [pc, #-68] @ 754020 <__cxa_atexit@plt+0x74807c> │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq pc, r8, ror #10 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 75a898 <__cxa_atexit@plt+0x74e8f4> │ │ │ │ - ldr r2, [pc, #44] @ 75a8b0 <__cxa_atexit@plt+0x74e90c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc 7540f0 <__cxa_atexit@plt+0x74814c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 7540ac <__cxa_atexit@plt+0x748108> │ │ │ │ + ldr r7, [pc, #100] @ 754100 <__cxa_atexit@plt+0x74815c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 75a8b4 <__cxa_atexit@plt+0x74e910> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq pc, r4, asr #24 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - @ instruction: 0x014e2b94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75a90c <__cxa_atexit@plt+0x74e968> │ │ │ │ - ldr r3, [pc, #64] @ 75a91c <__cxa_atexit@plt+0x74e978> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 75a8fc <__cxa_atexit@plt+0x74e958> │ │ │ │ - ldr r7, [pc, #44] @ 75a920 <__cxa_atexit@plt+0x74e97c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 75a718 <__cxa_atexit@plt+0x74e774> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 754104 <__cxa_atexit@plt+0x748160> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 754108 <__cxa_atexit@plt+0x748164> │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75a924 <__cxa_atexit@plt+0x74e980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - hvceq 58036 @ 0xe2b4 │ │ │ │ - cmpeq lr, r8, lsr #22 │ │ │ │ + cmpeq pc, r8, lsl r4 @ │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq pc, r8, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 75a94c <__cxa_atexit@plt+0x74e9a8> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 75a718 <__cxa_atexit@plt+0x74e774> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq lr, r0, lsl #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75a974 <__cxa_atexit@plt+0x74e9d0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r3, [pc, #16] @ 75a98c <__cxa_atexit@plt+0x74e9e8> │ │ │ │ - ldr r8, [pc, #16] @ 75a990 <__cxa_atexit@plt+0x74e9ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - strheq r2, [lr, #-172] @ 0xffffff54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75a9e0 <__cxa_atexit@plt+0x74ea3c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 75a9e8 <__cxa_atexit@plt+0x74ea44> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 754158 <__cxa_atexit@plt+0x7481b4> │ │ │ │ + ldr r2, [pc, #56] @ 754164 <__cxa_atexit@plt+0x7481c0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 754168 <__cxa_atexit@plt+0x7481c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 754150 <__cxa_atexit@plt+0x7481ac> │ │ │ │ + b 754174 <__cxa_atexit@plt+0x7481d0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, asr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75aa20 <__cxa_atexit@plt+0x74ea7c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 75aa28 <__cxa_atexit@plt+0x74ea84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r8, lsl #21 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq pc, r0, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75aa60 <__cxa_atexit@plt+0x74eabc> │ │ │ │ - ldr r7, [pc, #36] @ 75aa70 <__cxa_atexit@plt+0x74eacc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 75aa74 <__cxa_atexit@plt+0x74ead0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, r8, lsr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 75aaac <__cxa_atexit@plt+0x74eb08> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 754218 <__cxa_atexit@plt+0x748274> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 754240 <__cxa_atexit@plt+0x74829c> │ │ │ │ + str r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 75aaa4 <__cxa_atexit@plt+0x74eb00> │ │ │ │ - b 75aab8 <__cxa_atexit@plt+0x74eb14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 754228 <__cxa_atexit@plt+0x748284> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 754200 <__cxa_atexit@plt+0x74825c> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 754248 <__cxa_atexit@plt+0x7482a4> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 75424c <__cxa_atexit@plt+0x7482a8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 75ab0c <__cxa_atexit@plt+0x74eb68> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 75abac <__cxa_atexit@plt+0x74ec08> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 75ab3c <__cxa_atexit@plt+0x74eb98> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 75abb8 <__cxa_atexit@plt+0x74ec14> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 75ac40 <__cxa_atexit@plt+0x74ec9c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - blt 75abac <__cxa_atexit@plt+0x74ec08> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [pc, #240] @ 75ac28 <__cxa_atexit@plt+0x74ec84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 75ab68 <__cxa_atexit@plt+0x74ebc4> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r2, #1 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - blt 75abac <__cxa_atexit@plt+0x74ec08> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r2, [pc, #200] @ 75ac30 <__cxa_atexit@plt+0x74ec8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - bhi 75ac04 <__cxa_atexit@plt+0x74ec60> │ │ │ │ - ldr r7, [pc, #156] @ 75ac34 <__cxa_atexit@plt+0x74ec90> │ │ │ │ + ldr r7, [pc, #60] @ 754244 <__cxa_atexit@plt+0x7482a0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq pc, ip, lsr #5 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + cmpeq pc, r4, lsr #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7542a0 <__cxa_atexit@plt+0x7482fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7542a8 <__cxa_atexit@plt+0x748304> │ │ │ │ + ldr r1, [pc, #64] @ 7542c4 <__cxa_atexit@plt+0x748320> │ │ │ │ + ldr r0, [pc, #64] @ 7542c8 <__cxa_atexit@plt+0x748324> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7542b0 <__cxa_atexit@plt+0x74830c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7542c0 <__cxa_atexit@plt+0x74831c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ + cmpeq lr, r4, lsl #8 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmpeq pc, ip, asr r2 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 754344 <__cxa_atexit@plt+0x7483a0> │ │ │ │ + ldr r3, [pc, #136] @ 754374 <__cxa_atexit@plt+0x7483d0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq 754334 <__cxa_atexit@plt+0x748390> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 75ac18 <__cxa_atexit@plt+0x74ec74> │ │ │ │ - ldr r2, [pc, #104] @ 75ac38 <__cxa_atexit@plt+0x74ec94> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #100] @ 75ac3c <__cxa_atexit@plt+0x74ec98> │ │ │ │ + bcc 754354 <__cxa_atexit@plt+0x7483b0> │ │ │ │ + ldr r2, [pc, #112] @ 754380 <__cxa_atexit@plt+0x7483dc> │ │ │ │ + ldr r1, [pc, #112] @ 754384 <__cxa_atexit@plt+0x7483e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ - ldr r7, [pc, #32] @ 75ac2c <__cxa_atexit@plt+0x74ec88> │ │ │ │ + mov r7, r8 │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 75437c <__cxa_atexit@plt+0x7483d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #28] @ 754378 <__cxa_atexit@plt+0x7483d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr r3 │ │ │ │ - smlalbbeq r2, lr, r0, r8 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - cmpeq pc, r8, asr r9 @ │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 75ace0 <__cxa_atexit@plt+0x74ed3c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #160] @ 75ad0c <__cxa_atexit@plt+0x74ed68> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r1, #24] │ │ │ │ - beq 75acec <__cxa_atexit@plt+0x74ed48> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #16 │ │ │ │ - cmp r0, sl │ │ │ │ - bcc 75acf8 <__cxa_atexit@plt+0x74ed54> │ │ │ │ - ldr r9, [pc, #112] @ 75ad10 <__cxa_atexit@plt+0x74ed6c> │ │ │ │ - ldr lr, [pc, #112] @ 75ad14 <__cxa_atexit@plt+0x74ed70> │ │ │ │ - ldr r0, [pc, #112] @ 75ad18 <__cxa_atexit@plt+0x74ed74> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-16]! │ │ │ │ - add r8, r5, #24 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldm r8, {r1, r2, r8} │ │ │ │ - stmib r5, {r3, r6, lr} │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r6, r1, #1 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ - mov r6, sl │ │ │ │ - b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, sl │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmpeq pc, r4, lsl #17 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmpeq lr, r8, asr r3 │ │ │ │ + hvceq 59956 @ 0xea34 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + ldrsbeq r7, [pc, #-16] @ 75437c <__cxa_atexit@plt+0x7483d8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7543d8 <__cxa_atexit@plt+0x748434> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7543e0 <__cxa_atexit@plt+0x74843c> │ │ │ │ + ldr r3, [pc, #68] @ 754400 <__cxa_atexit@plt+0x74845c> │ │ │ │ + ldr r2, [pc, #68] @ 754404 <__cxa_atexit@plt+0x748460> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + mov r6, r7 │ │ │ │ + b 7543e8 <__cxa_atexit@plt+0x748444> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 7543fc <__cxa_atexit@plt+0x748458> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlalbteq sl, lr, r8, r2 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + cmpeq pc, r4, lsr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75ad84 <__cxa_atexit@plt+0x74ede0> │ │ │ │ - ldr lr, [pc, #80] @ 75ad90 <__cxa_atexit@plt+0x74edec> │ │ │ │ - ldr r1, [pc, #80] @ 75ad94 <__cxa_atexit@plt+0x74edf0> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmda r5, {r1, r3, lr} │ │ │ │ - add r3, r9, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #28] @ 75ad98 <__cxa_atexit@plt+0x74edf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ - ldrheq r0, [pc, #-120] @ 75ad28 <__cxa_atexit@plt+0x74ed84> │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 75ac40 <__cxa_atexit@plt+0x74ec9c> │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 75ae40 <__cxa_atexit@plt+0x74ee9c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [pc, #104] @ 75ae60 <__cxa_atexit@plt+0x74eebc> │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ + bcc 754448 <__cxa_atexit@plt+0x7484a4> │ │ │ │ + ldr r2, [pc, #36] @ 754460 <__cxa_atexit@plt+0x7484bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi 75ae4c <__cxa_atexit@plt+0x74eea8> │ │ │ │ - ldr r7, [pc, #60] @ 75ae68 <__cxa_atexit@plt+0x74eec4> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 754464 <__cxa_atexit@plt+0x7484c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75ae64 <__cxa_atexit@plt+0x74eec0> │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + cmpeq lr, r4, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7544d4 <__cxa_atexit@plt+0x748530> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7544dc <__cxa_atexit@plt+0x748538> │ │ │ │ + ldr lr, [pc, #84] @ 7544f8 <__cxa_atexit@plt+0x748554> │ │ │ │ + ldr r0, [pc, #84] @ 7544fc <__cxa_atexit@plt+0x748558> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #76] @ 754500 <__cxa_atexit@plt+0x74855c> │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7544e4 <__cxa_atexit@plt+0x748540> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7544f4 <__cxa_atexit@plt+0x748550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq lr, r8, lsr r6 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + smlalbteq sl, lr, r8, r1 │ │ │ │ + @ instruction: 0xfffff578 │ │ │ │ + cmpeq pc, ip │ │ │ │ + cmpeq pc, ip, ror r0 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 754580 <__cxa_atexit@plt+0x7485dc> │ │ │ │ + ldr r3, [pc, #128] @ 7545a4 <__cxa_atexit@plt+0x748600> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 754570 <__cxa_atexit@plt+0x7485cc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bge 75aef0 <__cxa_atexit@plt+0x74ef4c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r3, r3, r7, lsl #2 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [pc, #104] @ 75af10 <__cxa_atexit@plt+0x74ef6c> │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r5] │ │ │ │ - bhi 75aefc <__cxa_atexit@plt+0x74ef58> │ │ │ │ - ldr r7, [pc, #60] @ 75af18 <__cxa_atexit@plt+0x74ef74> │ │ │ │ + bcc 754588 <__cxa_atexit@plt+0x7485e4> │ │ │ │ + ldr r7, [pc, #96] @ 7545ac <__cxa_atexit@plt+0x748608> │ │ │ │ + ldr r1, [pc, #96] @ 7545b0 <__cxa_atexit@plt+0x74860c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, sl │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, sl │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75af14 <__cxa_atexit@plt+0x74ef70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - smlalbbeq r2, lr, r8, r5 │ │ │ │ - @ instruction: 0xfffffba0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75af48 <__cxa_atexit@plt+0x74efa4> │ │ │ │ - ldr r2, [pc, #28] @ 75af58 <__cxa_atexit@plt+0x74efb4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ - ldr r7, [pc, #12] @ 75af5c <__cxa_atexit@plt+0x74efb8> │ │ │ │ + ldr r7, [pc, #24] @ 7545a8 <__cxa_atexit@plt+0x748604> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq lr, r4, asr #10 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmpeq lr, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0x015f6f94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 75af80 <__cxa_atexit@plt+0x74efdc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 754604 <__cxa_atexit@plt+0x748660> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75460c <__cxa_atexit@plt+0x748668> │ │ │ │ + ldr r3, [pc, #68] @ 75462c <__cxa_atexit@plt+0x748688> │ │ │ │ + ldr r2, [pc, #68] @ 754630 <__cxa_atexit@plt+0x74868c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75afb8 <__cxa_atexit@plt+0x74f014> │ │ │ │ - ldr r7, [pc, #36] @ 75afcc <__cxa_atexit@plt+0x74f028> │ │ │ │ - str r8, [r5, #8] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ + mov r6, r7 │ │ │ │ + b 754614 <__cxa_atexit@plt+0x748670> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 754628 <__cxa_atexit@plt+0x748684> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #16] @ 75afd0 <__cxa_atexit@plt+0x74f02c> │ │ │ │ + bx r0 │ │ │ │ + swpbeq sl, ip, [lr] │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + ldrsheq r6, [pc, #-232] @ 754550 <__cxa_atexit@plt+0x7485ac> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7546ac <__cxa_atexit@plt+0x748708> │ │ │ │ + ldr sl, [pc, #104] @ 7546c4 <__cxa_atexit@plt+0x748720> │ │ │ │ + ldr r2, [pc, #104] @ 7546c8 <__cxa_atexit@plt+0x748724> │ │ │ │ + ldr r9, [pc, #104] @ 7546cc <__cxa_atexit@plt+0x748728> │ │ │ │ + ldr lr, [pc, #104] @ 7546d0 <__cxa_atexit@plt+0x74872c> │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7546d4 <__cxa_atexit@plt+0x748730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - smlalbteq r2, lr, ip, r4 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + cmpeq pc, r8, lsl #2 │ │ │ │ + cmpeq lr, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75b018 <__cxa_atexit@plt+0x74f074> │ │ │ │ - ldr r7, [pc, #52] @ 75b028 <__cxa_atexit@plt+0x74f084> │ │ │ │ + bhi 754770 <__cxa_atexit@plt+0x7487cc> │ │ │ │ + ldr r2, [pc, #136] @ 754780 <__cxa_atexit@plt+0x7487dc> │ │ │ │ + mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 75b00c <__cxa_atexit@plt+0x74f068> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75b02c <__cxa_atexit@plt+0x74f088> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - hvceq 57928 @ 0xe248 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #384] @ 75b1c0 <__cxa_atexit@plt+0x74f21c> │ │ │ │ - ldr r0, [pc, #384] @ 75b1c4 <__cxa_atexit@plt+0x74f220> │ │ │ │ - ldr lr, [pc, #384] @ 75b1c8 <__cxa_atexit@plt+0x74f224> │ │ │ │ - ldr sl, [pc, #384] @ 75b1cc <__cxa_atexit@plt+0x74f228> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, pc, sl │ │ │ │ - sub ip, r5, #4 │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 75b0cc <__cxa_atexit@plt+0x74f128> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 75b188 <__cxa_atexit@plt+0x74f1e4> │ │ │ │ - bic r1, r9, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 75b154 <__cxa_atexit@plt+0x74f1b0> │ │ │ │ - ldr r7, [r9, #1] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 75b188 <__cxa_atexit@plt+0x74f1e4> │ │ │ │ - subs r1, r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bne 75b124 <__cxa_atexit@plt+0x74f180> │ │ │ │ - str lr, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - bne 75b108 <__cxa_atexit@plt+0x74f164> │ │ │ │ - b 75b148 <__cxa_atexit@plt+0x74f1a4> │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq 75474c <__cxa_atexit@plt+0x7487a8> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 75b188 <__cxa_atexit@plt+0x74f1e4> │ │ │ │ - subs r1, r1, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bne 75b114 <__cxa_atexit@plt+0x74f170> │ │ │ │ - str r2, [r5] │ │ │ │ - tst r9, #3 │ │ │ │ - beq 75b148 <__cxa_atexit@plt+0x74f1a4> │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - b 75b064 <__cxa_atexit@plt+0x74f0c0> │ │ │ │ - ldr r1, [pc, #184] @ 75b1d4 <__cxa_atexit@plt+0x74f230> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - b 75b128 <__cxa_atexit@plt+0x74f184> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - sub r1, r5, #28 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 75b1ac <__cxa_atexit@plt+0x74f208> │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - bne 75b060 <__cxa_atexit@plt+0x74f0bc> │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + beq 75475c <__cxa_atexit@plt+0x7487b8> │ │ │ │ + ldr r5, [pc, #92] @ 75478c <__cxa_atexit@plt+0x7487e8> │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 75b19c <__cxa_atexit@plt+0x74f1f8> │ │ │ │ - ldr r3, [r9, #1] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 75b188 <__cxa_atexit@plt+0x74f1e4> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, fp │ │ │ │ - b 75b1dc <__cxa_atexit@plt+0x74f238> │ │ │ │ - ldr r7, [pc, #64] @ 75b1d0 <__cxa_atexit@plt+0x74f22c> │ │ │ │ + ldr r7, [pc, #32] @ 754784 <__cxa_atexit@plt+0x7487e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r9, #5] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #36] @ 75b1d8 <__cxa_atexit@plt+0x74f234> │ │ │ │ + ldr r7, [pc, #16] @ 754788 <__cxa_atexit@plt+0x7487e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - sub r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - @ instruction: 0xffffffdc │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrsheq r0, [pc, #-48] @ 75b1a8 <__cxa_atexit@plt+0x74f204> │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - smlaltteq r2, lr, r0, r2 │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r2, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - bne 75b230 <__cxa_atexit@plt+0x74f28c> │ │ │ │ - ldr r2, [pc, #104] @ 75b278 <__cxa_atexit@plt+0x74f2d4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 75b264 <__cxa_atexit@plt+0x74f2c0> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r2, [pc, #56] @ 75b270 <__cxa_atexit@plt+0x74f2cc> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 75b264 <__cxa_atexit@plt+0x74f2c0> │ │ │ │ - ldr r2, [pc, #36] @ 75b274 <__cxa_atexit@plt+0x74f2d0> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmpeq pc, r8, lsr sp @ │ │ │ │ + cmpeq lr, r8, asr pc │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 75b2b8 <__cxa_atexit@plt+0x74f314> │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + beq 7547d0 <__cxa_atexit@plt+0x74882c> │ │ │ │ + ldr r1, [pc, #40] @ 7547e4 <__cxa_atexit@plt+0x748840> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75b2e4 <__cxa_atexit@plt+0x74f340> │ │ │ │ - ldr r7, [pc, #32] @ 75b2f8 <__cxa_atexit@plt+0x74f354> │ │ │ │ + ldr r7, [pc, #16] @ 7547e8 <__cxa_atexit@plt+0x748844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 75b1dc <__cxa_atexit@plt+0x74f238> │ │ │ │ - cmpeq pc, r8, lsl #4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 75b328 <__cxa_atexit@plt+0x74f384> │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 75b320 <__cxa_atexit@plt+0x74f37c> │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq pc, r4, asr #25 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75b354 <__cxa_atexit@plt+0x74f3b0> │ │ │ │ - ldr r7, [pc, #232] @ 75b430 <__cxa_atexit@plt+0x74f48c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + bne 754820 <__cxa_atexit@plt+0x74887c> │ │ │ │ + ldr r7, [pc, #56] @ 75484c <__cxa_atexit@plt+0x7488a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ - ldr r2, [r7, #-4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r1, r1, r2, lsl #2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - cmp r2, r3 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - bne 75b3b8 <__cxa_atexit@plt+0x74f414> │ │ │ │ - ldr r3, [pc, #152] @ 75b428 <__cxa_atexit@plt+0x74f484> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 75b3f0 <__cxa_atexit@plt+0x74f44c> │ │ │ │ - ldr r3, [pc, #136] @ 75b42c <__cxa_atexit@plt+0x74f488> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r7, [pc, #92] @ 75b41c <__cxa_atexit@plt+0x74f478> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #20] @ 754848 <__cxa_atexit@plt+0x7488a4> │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmpeq pc, r8, lsl #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7548e8 <__cxa_atexit@plt+0x748944> │ │ │ │ + ldr r2, [pc, #136] @ 7548f8 <__cxa_atexit@plt+0x748954> │ │ │ │ mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75b40c <__cxa_atexit@plt+0x74f468> │ │ │ │ - ldr r7, [pc, #72] @ 75b420 <__cxa_atexit@plt+0x74f47c> │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 75b400 <__cxa_atexit@plt+0x74f45c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r0, [r9] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq 7548c4 <__cxa_atexit@plt+0x748920> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + beq 7548d4 <__cxa_atexit@plt+0x748930> │ │ │ │ + ldr r5, [pc, #92] @ 754904 <__cxa_atexit@plt+0x748960> │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75b424 <__cxa_atexit@plt+0x74f480> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - smlalbbeq r2, lr, r4, r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x015f0198 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 75b460 <__cxa_atexit@plt+0x74f4bc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 75b458 <__cxa_atexit@plt+0x74f4b4> │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75b48c <__cxa_atexit@plt+0x74f4e8> │ │ │ │ - ldr r7, [pc, #232] @ 75b568 <__cxa_atexit@plt+0x74f5c4> │ │ │ │ + ldr r7, [pc, #32] @ 7548fc <__cxa_atexit@plt+0x748958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r3, [r7, #8]! │ │ │ │ - ldr r2, [r7, #-4] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - add r1, r1, r2, lsl #2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ - cmp r2, r3 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - bne 75b4f0 <__cxa_atexit@plt+0x74f54c> │ │ │ │ - ldr r3, [pc, #152] @ 75b560 <__cxa_atexit@plt+0x74f5bc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 75b528 <__cxa_atexit@plt+0x74f584> │ │ │ │ - ldr r3, [pc, #136] @ 75b564 <__cxa_atexit@plt+0x74f5c0> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r7, [pc, #92] @ 75b554 <__cxa_atexit@plt+0x74f5b0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3], #-20 @ 0xffffffec │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75b544 <__cxa_atexit@plt+0x74f5a0> │ │ │ │ - ldr r7, [pc, #72] @ 75b558 <__cxa_atexit@plt+0x74f5b4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 75b538 <__cxa_atexit@plt+0x74f594> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75b55c <__cxa_atexit@plt+0x74f5b8> │ │ │ │ + ldr r7, [pc, #16] @ 754900 <__cxa_atexit@plt+0x74895c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xfffffb20 │ │ │ │ - cmpeq lr, ip, asr #30 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - cmpeq pc, r0, rrx │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + cmpeq pc, r0, asr #23 │ │ │ │ + smlaltteq r9, lr, r0, sp │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75b5ac <__cxa_atexit@plt+0x74f608> │ │ │ │ + bhi 754938 <__cxa_atexit@plt+0x748994> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 754940 <__cxa_atexit@plt+0x74899c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 75b5b4 <__cxa_atexit@plt+0x74f610> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1801fd0 <__cxa_atexit@plt+0x17f602c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, ror fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 754990 <__cxa_atexit@plt+0x7489ec> │ │ │ │ + ldr r2, [pc, #56] @ 754998 <__cxa_atexit@plt+0x7489f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 75499c <__cxa_atexit@plt+0x7489f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #32] @ 75b5b8 <__cxa_atexit@plt+0x74f614> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 7549a0 <__cxa_atexit@plt+0x7489fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r0, [r5, #-16] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + b 1802190 <__cxa_atexit@plt+0x17f61ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ - cmppeq lr, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ + hvceq 59860 @ 0xe9d4 │ │ │ │ + cmpeq pc, r8, lsr #22 │ │ │ │ + cmpeq pc, ip, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75b608 <__cxa_atexit@plt+0x74f664> │ │ │ │ - ldr r7, [pc, #52] @ 75b618 <__cxa_atexit@plt+0x74f674> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq 75b5fc <__cxa_atexit@plt+0x74f658> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75b038 <__cxa_atexit@plt+0x74f094> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 754a10 <__cxa_atexit@plt+0x748a6c> │ │ │ │ + ldr r2, [pc, #84] @ 754a18 <__cxa_atexit@plt+0x748a74> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + beq 754a00 <__cxa_atexit@plt+0x748a5c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [pc, #48] @ 754a1c <__cxa_atexit@plt+0x748a78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75b61c <__cxa_atexit@plt+0x74f678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa4c │ │ │ │ - smlalbbeq r1, lr, r8, lr │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #24] @ 754a4c <__cxa_atexit@plt+0x748aa8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + cmp r7, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 754a9c <__cxa_atexit@plt+0x748af8> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ 754aa8 <__cxa_atexit@plt+0x748b04> │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + add r3, r7, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bne 754ae0 <__cxa_atexit@plt+0x748b3c> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #20] @ 754b08 <__cxa_atexit@plt+0x748b64> │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 75b670 <__cxa_atexit@plt+0x74f6cc> │ │ │ │ - ldr r3, [pc, #64] @ 75b688 <__cxa_atexit@plt+0x74f6e4> │ │ │ │ - ldr r2, [pc, #64] @ 75b68c <__cxa_atexit@plt+0x74f6e8> │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 754b70 <__cxa_atexit@plt+0x748bcc> │ │ │ │ + ldr r3, [pc, #84] @ 754b88 <__cxa_atexit@plt+0x748be4> │ │ │ │ + ldr r2, [pc, #84] @ 754b8c <__cxa_atexit@plt+0x748be8> │ │ │ │ + ldr r1, [pc, #84] @ 754b90 <__cxa_atexit@plt+0x748bec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r2, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75b690 <__cxa_atexit@plt+0x74f6ec> │ │ │ │ + ldr r7, [pc, #28] @ 754b94 <__cxa_atexit@plt+0x748bf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - cmpeq lr, r0, lsr #28 │ │ │ │ - strheq r1, [lr, #-220] @ 0xffffff24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + cmpeq lr, r4, ror #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 754bc8 <__cxa_atexit@plt+0x748c24> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 754bd0 <__cxa_atexit@plt+0x748c2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1801ef0 <__cxa_atexit@plt+0x17f5f4c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75b6d4 <__cxa_atexit@plt+0x74f730> │ │ │ │ - ldr r2, [pc, #40] @ 75b6dc <__cxa_atexit@plt+0x74f738> │ │ │ │ - ldr r8, [pc, #40] @ 75b6e0 <__cxa_atexit@plt+0x74f73c> │ │ │ │ - ldr r1, [pc, #40] @ 75b6e4 <__cxa_atexit@plt+0x74f740> │ │ │ │ + bhi 754c20 <__cxa_atexit@plt+0x748c7c> │ │ │ │ + ldr r2, [pc, #56] @ 754c28 <__cxa_atexit@plt+0x748c84> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 754c2c <__cxa_atexit@plt+0x748c88> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 754c30 <__cxa_atexit@plt+0x748c8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + b 1802190 <__cxa_atexit@plt+0x17f61ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r7, ip, ror #30 │ │ │ │ - ldrsbeq pc, [lr, #-212] @ 0xffffff2c @ │ │ │ │ - cmpeq lr, r8, ror #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75b738 <__cxa_atexit@plt+0x74f794> │ │ │ │ - ldr r7, [pc, #32] @ 75b748 <__cxa_atexit@plt+0x74f7a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmppeq lr, r0, lsr #27 @ p-variant is OBSOLETE │ │ │ │ + strdeq r9, [lr, #-160] @ 0xffffff60 │ │ │ │ + @ instruction: 0x015f6898 │ │ │ │ + ldrsbeq r6, [pc, #-140] @ 754bac <__cxa_atexit@plt+0x748c08> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75b7a8 <__cxa_atexit@plt+0x74f804> │ │ │ │ - ldr r2, [pc, #88] @ 75b7c8 <__cxa_atexit@plt+0x74f824> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + bhi 754ca0 <__cxa_atexit@plt+0x748cfc> │ │ │ │ + ldr r2, [pc, #84] @ 754ca8 <__cxa_atexit@plt+0x748d04> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi 75b7b4 <__cxa_atexit@plt+0x74f810> │ │ │ │ - ldr r3, [pc, #56] @ 75b7d0 <__cxa_atexit@plt+0x74f82c> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + beq 754c90 <__cxa_atexit@plt+0x748cec> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [pc, #48] @ 754cac <__cxa_atexit@plt+0x748d08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75b7cc <__cxa_atexit@plt+0x74f828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r1, [lr, #-196] @ 0xffffff3c │ │ │ │ - @ instruction: 0xfffff7c4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r3, r7, #2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #24] @ 754cdc <__cxa_atexit@plt+0x748d38> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75b824 <__cxa_atexit@plt+0x74f880> │ │ │ │ - ldr r5, [pc, #28] @ 75b834 <__cxa_atexit@plt+0x74f890> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + cmp r7, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 754d2c <__cxa_atexit@plt+0x748d88> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #32] @ 754d38 <__cxa_atexit@plt+0x748d94> │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1504bc8 <__cxa_atexit@plt+0x14f8c24> │ │ │ │ - ldr r7, [pc, #12] @ 75b838 <__cxa_atexit@plt+0x74f894> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - hvceq 57796 @ 0xe1c4 │ │ │ │ - cmpeq lr, r4, lsl ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75b89c <__cxa_atexit@plt+0x74f8f8> │ │ │ │ - ldr r2, [pc, #68] @ 75b8a8 <__cxa_atexit@plt+0x74f904> │ │ │ │ - ldr lr, [pc, #68] @ 75b8ac <__cxa_atexit@plt+0x74f908> │ │ │ │ - ldr r1, [pc, #68] @ 75b8b0 <__cxa_atexit@plt+0x74f90c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + add r3, r7, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bne 754d70 <__cxa_atexit@plt+0x748dcc> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x014e1b9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75b8f4 <__cxa_atexit@plt+0x74f950> │ │ │ │ - ldr r2, [pc, #40] @ 75b8fc <__cxa_atexit@plt+0x74f958> │ │ │ │ - ldr r8, [pc, #40] @ 75b900 <__cxa_atexit@plt+0x74f95c> │ │ │ │ - ldr r1, [pc, #40] @ 75b904 <__cxa_atexit@plt+0x74f960> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #20] @ 754d98 <__cxa_atexit@plt+0x748df4> │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - teqeq r7, r5, ror #26 │ │ │ │ - ldrheq pc, [lr, #-180] @ 0xffffff4c @ │ │ │ │ - cmpeq lr, r8, asr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75b958 <__cxa_atexit@plt+0x74f9b4> │ │ │ │ - ldr r7, [pc, #32] @ 75b968 <__cxa_atexit@plt+0x74f9c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 754e00 <__cxa_atexit@plt+0x748e5c> │ │ │ │ + ldr r3, [pc, #84] @ 754e18 <__cxa_atexit@plt+0x748e74> │ │ │ │ + ldr r2, [pc, #84] @ 754e1c <__cxa_atexit@plt+0x748e78> │ │ │ │ + ldr r1, [pc, #84] @ 754e20 <__cxa_atexit@plt+0x748e7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 754e24 <__cxa_atexit@plt+0x748e80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, r0, lsl #23 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + smlaltteq r9, lr, r0, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75b9c8 <__cxa_atexit@plt+0x74fa24> │ │ │ │ - ldr r2, [pc, #88] @ 75b9e8 <__cxa_atexit@plt+0x74fa44> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ + bhi 754e58 <__cxa_atexit@plt+0x748eb4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 754e60 <__cxa_atexit@plt+0x748ebc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bhi 75b9d4 <__cxa_atexit@plt+0x74fa30> │ │ │ │ - ldr r3, [pc, #56] @ 75b9f0 <__cxa_atexit@plt+0x74fa4c> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75b9ec <__cxa_atexit@plt+0x74fa48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strheq r1, [lr, #-164] @ 0xffffff5c │ │ │ │ - @ instruction: 0xfffff5a4 │ │ │ │ + cmpeq pc, r0, asr r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r3, r7, #2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [r3] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75ba44 <__cxa_atexit@plt+0x74faa0> │ │ │ │ - ldr r5, [pc, #28] @ 75ba54 <__cxa_atexit@plt+0x74fab0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 754e94 <__cxa_atexit@plt+0x748ef0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 754e9c <__cxa_atexit@plt+0x748ef8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 15002d8 <__cxa_atexit@plt+0x14f4334> │ │ │ │ - ldr r7, [pc, #12] @ 75ba58 <__cxa_atexit@plt+0x74fab4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r4, ror #20 │ │ │ │ - strdeq r1, [lr, #-148] @ 0xffffff6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75babc <__cxa_atexit@plt+0x74fb18> │ │ │ │ - ldr r2, [pc, #68] @ 75bac8 <__cxa_atexit@plt+0x74fb24> │ │ │ │ - ldr lr, [pc, #68] @ 75bacc <__cxa_atexit@plt+0x74fb28> │ │ │ │ - ldr r1, [pc, #68] @ 75bad0 <__cxa_atexit@plt+0x74fb2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add lr, pc, lr │ │ │ │ + cmpeq pc, r4, lsl r6 @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 754f38 <__cxa_atexit@plt+0x748f94> │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [pc, #140] @ 754f5c <__cxa_atexit@plt+0x748fb8> │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r6, {r1, r3} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 754f4c <__cxa_atexit@plt+0x748fa8> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + cmp r8, r3 │ │ │ │ + bne 754f00 <__cxa_atexit@plt+0x748f5c> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r6, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [pc, #80] @ 754f60 <__cxa_atexit@plt+0x748fbc> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r2, r6, #19 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r4, asr #11 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 754fd4 <__cxa_atexit@plt+0x749030> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + cmp r8, r3 │ │ │ │ + bne 754f9c <__cxa_atexit@plt+0x748ff8> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r6, r9 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [pc, #56] @ 754fe4 <__cxa_atexit@plt+0x749040> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75bb3c <__cxa_atexit@plt+0x74fb98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 75bb44 <__cxa_atexit@plt+0x74fba0> │ │ │ │ - ldr r1, [pc, #68] @ 75bb60 <__cxa_atexit@plt+0x74fbbc> │ │ │ │ - ldr lr, [pc, #68] @ 75bb64 <__cxa_atexit@plt+0x74fbc0> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 7550a8 <__cxa_atexit@plt+0x749104> │ │ │ │ + ldr r7, [pc, #200] @ 7550d8 <__cxa_atexit@plt+0x749134> │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #196] @ 7550dc <__cxa_atexit@plt+0x749138> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #192] @ 7550e0 <__cxa_atexit@plt+0x74913c> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r7, #12]! │ │ │ │ + ldr r0, [r9, #4] │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - b 1531a48 <__cxa_atexit@plt+0x1525aa4> │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #28] │ │ │ │ + add r3, r3, #56 @ 0x38 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7550c0 <__cxa_atexit@plt+0x74911c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7550a0 <__cxa_atexit@plt+0x7490fc> │ │ │ │ + ldr r1, [r2, #32] │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #112] @ 7550e8 <__cxa_atexit@plt+0x749144> │ │ │ │ + mov r0, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r6, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r2, #48]! @ 0x30 │ │ │ │ mov r6, r3 │ │ │ │ - b 75bb4c <__cxa_atexit@plt+0x74fba8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 75bb5c <__cxa_atexit@plt+0x74fbb8> │ │ │ │ + str r7, [r2, #8] │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + str r0, [r2, #12] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #52] @ 7550e4 <__cxa_atexit@plt+0x749140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, ror #18 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 75bb8c <__cxa_atexit@plt+0x74fbe8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - cmpeq lr, r4, lsl r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmpeq lr, ip, lsr r6 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75bbf8 <__cxa_atexit@plt+0x74fc54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 75bc00 <__cxa_atexit@plt+0x74fc5c> │ │ │ │ - ldr r1, [pc, #68] @ 75bc1c <__cxa_atexit@plt+0x74fc78> │ │ │ │ - ldr lr, [pc, #68] @ 75bc20 <__cxa_atexit@plt+0x74fc7c> │ │ │ │ - sub r0, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - b 1530c60 <__cxa_atexit@plt+0x1524cbc> │ │ │ │ - mov r6, r3 │ │ │ │ - b 75bc08 <__cxa_atexit@plt+0x74fc64> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 75bc18 <__cxa_atexit@plt+0x74fc74> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 755130 <__cxa_atexit@plt+0x74918c> │ │ │ │ + ldr r3, [pc, #52] @ 755140 <__cxa_atexit@plt+0x74919c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 755120 <__cxa_atexit@plt+0x74917c> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + b 754ff4 <__cxa_atexit@plt+0x749050> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 755144 <__cxa_atexit@plt+0x7491a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r1, [lr, #-140] @ 0xffffff74 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strheq r9, [lr, #-92] @ 0xffffffa4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ 75bc48 <__cxa_atexit@plt+0x74fca4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - cmpeq lr, r8, asr r8 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75bcb8 <__cxa_atexit@plt+0x74fd14> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 754ff4 <__cxa_atexit@plt+0x749050> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75bc94 <__cxa_atexit@plt+0x74fcf0> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + bhi 7551a0 <__cxa_atexit@plt+0x7491fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 75bc9c <__cxa_atexit@plt+0x74fcf8> │ │ │ │ - add sl, r1, #1 │ │ │ │ + ldr r1, [pc, #36] @ 7551a8 <__cxa_atexit@plt+0x749204> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 7551ac <__cxa_atexit@plt+0x749208> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 75bcb8 <__cxa_atexit@plt+0x74fd14> │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + cmpeq pc, r4, lsl r3 @ │ │ │ │ + cmpeq pc, ip, asr r3 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75bd68 <__cxa_atexit@plt+0x74fdc4> │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 75bd4c <__cxa_atexit@plt+0x74fda8> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - ldr r2, [pc, #188] @ 75bd94 <__cxa_atexit@plt+0x74fdf0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + bhi 755244 <__cxa_atexit@plt+0x7492a0> │ │ │ │ + ldr r1, [pc, #124] @ 75524c <__cxa_atexit@plt+0x7492a8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + beq 755220 <__cxa_atexit@plt+0x74927c> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + beq 755230 <__cxa_atexit@plt+0x74928c> │ │ │ │ + ldr r5, [pc, #72] @ 755254 <__cxa_atexit@plt+0x7492b0> │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 75bd5c <__cxa_atexit@plt+0x74fdb8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 75bd80 <__cxa_atexit@plt+0x74fddc> │ │ │ │ - ldr r1, [pc, #148] @ 75bd9c <__cxa_atexit@plt+0x74fdf8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r1, [pc, #124] @ 75bda0 <__cxa_atexit@plt+0x74fdfc> │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r5, r9, sl} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #24] @ 755250 <__cxa_atexit@plt+0x7492ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 75bd98 <__cxa_atexit@plt+0x74fdf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq lr, ip, asr r7 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - cmppeq lr, ip, asr r8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq pc, r8, asr #6 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75be08 <__cxa_atexit@plt+0x74fe64> │ │ │ │ - ldr r2, [pc, #76] @ 75be14 <__cxa_atexit@plt+0x74fe70> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + beq 755298 <__cxa_atexit@plt+0x7492f4> │ │ │ │ + ldr r1, [pc, #40] @ 7552ac <__cxa_atexit@plt+0x749308> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #16] @ 7552b0 <__cxa_atexit@plt+0x74930c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq pc, r0, ror #5 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7552dc <__cxa_atexit@plt+0x749338> │ │ │ │ + ldr r7, [pc, #100] @ 755334 <__cxa_atexit@plt+0x749390> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + bne 755308 <__cxa_atexit@plt+0x749364> │ │ │ │ + ldr r7, [pc, #52] @ 755330 <__cxa_atexit@plt+0x74938c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #28] @ 755338 <__cxa_atexit@plt+0x749394> │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r7} │ │ │ │ - ldr r8, [pc, #48] @ 75be18 <__cxa_atexit@plt+0x74fe74> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0x015ef79c │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + cmpeq pc, r4, lsl #5 │ │ │ │ + cmpeq pc, r0, lsl r2 @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75be60 <__cxa_atexit@plt+0x74febc> │ │ │ │ - ldr r7, [pc, #52] @ 75be74 <__cxa_atexit@plt+0x74fed0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 75be54 <__cxa_atexit@plt+0x74feb0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75be84 <__cxa_atexit@plt+0x74fee0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75538c <__cxa_atexit@plt+0x7493e8> │ │ │ │ + ldr r3, [pc, #64] @ 7553a4 <__cxa_atexit@plt+0x749400> │ │ │ │ + ldr r2, [pc, #64] @ 7553a8 <__cxa_atexit@plt+0x749404> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75be78 <__cxa_atexit@plt+0x74fed4> │ │ │ │ + ldr r7, [pc, #24] @ 7553ac <__cxa_atexit@plt+0x749408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, r8, ror #12 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + cmpeq lr, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr lr, [pc, #408] @ 75c030 <__cxa_atexit@plt+0x75008c> │ │ │ │ - ldr ip, [pc, #408] @ 75c034 <__cxa_atexit@plt+0x750090> │ │ │ │ - mov r3, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r9, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 75bf08 <__cxa_atexit@plt+0x74ff64> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 75bf70 <__cxa_atexit@plt+0x74ffcc> │ │ │ │ - bic r0, r8, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 75bf84 <__cxa_atexit@plt+0x74ffe0> │ │ │ │ - ldr r1, [r8, #1] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75bff8 <__cxa_atexit@plt+0x750054> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 75bf70 <__cxa_atexit@plt+0x74ffcc> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r7, [pc, #316] @ 75c03c <__cxa_atexit@plt+0x750098> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - b 75bf34 <__cxa_atexit@plt+0x74ff90> │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75bfec <__cxa_atexit@plt+0x750048> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 75bf70 <__cxa_atexit@plt+0x74ffcc> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - cmp fp, r5 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - bhi 75bfd4 <__cxa_atexit@plt+0x750030> │ │ │ │ - str r3, [r5, #4] │ │ │ │ - mov r2, r3 │ │ │ │ - mov r3, r6 │ │ │ │ - tst r8, #3 │ │ │ │ - str ip, [r5] │ │ │ │ - bne 75bea8 <__cxa_atexit@plt+0x74ff04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7553e0 <__cxa_atexit@plt+0x74943c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7553e8 <__cxa_atexit@plt+0x749444> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + cmpeq pc, r8, asr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75541c <__cxa_atexit@plt+0x749478> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 755424 <__cxa_atexit@plt+0x749480> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 75bfa4 <__cxa_atexit@plt+0x750000> │ │ │ │ - ldr r8, [r8, #1] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - b 75bcb8 <__cxa_atexit@plt+0x74fd14> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75c020 <__cxa_atexit@plt+0x75007c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r8, #5] │ │ │ │ - ldr r1, [pc, #132] @ 75c048 <__cxa_atexit@plt+0x7500a4> │ │ │ │ + cmpeq pc, ip, lsl #1 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7554d8 <__cxa_atexit@plt+0x749534> │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [pc, #164] @ 7554fc <__cxa_atexit@plt+0x749558> │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 75c040 <__cxa_atexit@plt+0x75009c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + stmdb r6, {r1, r3} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7554ec <__cxa_atexit@plt+0x749548> │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + cmp r8, r3 │ │ │ │ + bne 755488 <__cxa_atexit@plt+0x7494e4> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r6, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr sl, [pc, #100] @ 755500 <__cxa_atexit@plt+0x74955c> │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r0, #0 │ │ │ │ + ldr lr, [pc, #88] @ 755504 <__cxa_atexit@plt+0x749560> │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r2, [r9, #28] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75c038 <__cxa_atexit@plt+0x750094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 75c000 <__cxa_atexit@plt+0x75005c> │ │ │ │ - ldr r7, [pc, #68] @ 75c044 <__cxa_atexit@plt+0x7500a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - smlaltteq r1, lr, ip, r4 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - strdeq r1, [lr, #-68] @ 0xffffffbc │ │ │ │ - ldrdeq r1, [lr, #-76] @ 0xffffffb4 │ │ │ │ - cmppeq lr, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75c0b8 <__cxa_atexit@plt+0x750114> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + cmpeq pc, ip, lsr r0 @ │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75c094 <__cxa_atexit@plt+0x7500f0> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ + bhi 75553c <__cxa_atexit@plt+0x749598> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 75c09c <__cxa_atexit@plt+0x7500f8> │ │ │ │ - add sl, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r1, [pc, #24] @ 755544 <__cxa_atexit@plt+0x7495a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 75c0b8 <__cxa_atexit@plt+0x750114> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, r4, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75c148 <__cxa_atexit@plt+0x7501a4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 75c128 <__cxa_atexit@plt+0x750184> │ │ │ │ - ldr r1, [pc, #168] @ 75c188 <__cxa_atexit@plt+0x7501e4> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ + cmpeq pc, ip, ror #30 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7555d0 <__cxa_atexit@plt+0x74962c> │ │ │ │ + ldr r3, [r7, #19] │ │ │ │ + cmp r8, r3 │ │ │ │ + bne 755580 <__cxa_atexit@plt+0x7495dc> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r6, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr sl, [pc, #76] @ 7555e0 <__cxa_atexit@plt+0x74963c> │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + add sl, pc, sl │ │ │ │ mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr lr, [pc, #64] @ 7555e4 <__cxa_atexit@plt+0x749640> │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 75c168 <__cxa_atexit@plt+0x7501c4> │ │ │ │ - ldr r1, [pc, #120] @ 75c18c <__cxa_atexit@plt+0x7501e8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 75c13c <__cxa_atexit@plt+0x750198> │ │ │ │ - mov r5, r2 │ │ │ │ - b 75be84 <__cxa_atexit@plt+0x74fee0> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r2, [r9, #28] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75562c <__cxa_atexit@plt+0x749688> │ │ │ │ + ldr r7, [pc, #52] @ 755640 <__cxa_atexit@plt+0x74969c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 755620 <__cxa_atexit@plt+0x74967c> │ │ │ │ + mov r7, sl │ │ │ │ + b 755650 <__cxa_atexit@plt+0x7496ac> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75c194 <__cxa_atexit@plt+0x7501f0> │ │ │ │ + ldr r7, [pc, #16] @ 755644 <__cxa_atexit@plt+0x7496a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75c190 <__cxa_atexit@plt+0x7501ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbteq r9, lr, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc 755728 <__cxa_atexit@plt+0x749784> │ │ │ │ + ldr r1, [pc, #224] @ 75574c <__cxa_atexit@plt+0x7497a8> │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r8, [pc, #220] @ 755750 <__cxa_atexit@plt+0x7497ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #216] @ 755754 <__cxa_atexit@plt+0x7497b0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + mov r0, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r0, #12]! │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str lr, [r2, #24] │ │ │ │ + add lr, r2, #28 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + add r3, r2, #76 @ 0x4c │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + cmp sl, r3 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r1, [r2, #44] @ 0x2c │ │ │ │ + bcc 755734 <__cxa_atexit@plt+0x749790> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 755720 <__cxa_atexit@plt+0x74977c> │ │ │ │ + ldr r8, [pc, #128] @ 755758 <__cxa_atexit@plt+0x7497b4> │ │ │ │ + ldr r0, [r9, #40] @ 0x28 │ │ │ │ + ldr r2, [r9, #32] │ │ │ │ + ldr r1, [r9, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #116] @ 75575c <__cxa_atexit@plt+0x7497b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + str r8, [r9, #52]! @ 0x34 │ │ │ │ + mov r8, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r6, [r9, #12] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ + str r0, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - cmpeq lr, r0, ror #6 │ │ │ │ - smlalbbeq r1, lr, r4, r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75c204 <__cxa_atexit@plt+0x750260> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75c1e0 <__cxa_atexit@plt+0x75023c> │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #28] @ 75c1e8 <__cxa_atexit@plt+0x750244> │ │ │ │ - add sl, r1, #1 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 755808 <__cxa_atexit@plt+0x749864> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 75582c <__cxa_atexit@plt+0x749888> │ │ │ │ + add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 75c204 <__cxa_atexit@plt+0x750260> │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 755818 <__cxa_atexit@plt+0x749874> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 7557c0 <__cxa_atexit@plt+0x74981c> │ │ │ │ + ldr r7, [pc, #120] @ 755830 <__cxa_atexit@plt+0x74988c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 755834 <__cxa_atexit@plt+0x749890> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 755838 <__cxa_atexit@plt+0x749894> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, r8, asr #5 @ p-variant is OBSOLETE │ │ │ │ + cmpeq pc, r8, lsl #26 │ │ │ │ + cmpeq pc, r0, lsl #26 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0x015f5d94 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 75c294 <__cxa_atexit@plt+0x7502f0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 75c274 <__cxa_atexit@plt+0x7502d0> │ │ │ │ - ldr r1, [pc, #168] @ 75c2d4 <__cxa_atexit@plt+0x750330> │ │ │ │ - add r7, r8, sl, lsl #2 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7558c4 <__cxa_atexit@plt+0x749920> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 755880 <__cxa_atexit@plt+0x7498dc> │ │ │ │ + ldr r7, [pc, #100] @ 7558d4 <__cxa_atexit@plt+0x749930> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 7558d8 <__cxa_atexit@plt+0x749934> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bhi 75c2b4 <__cxa_atexit@plt+0x750310> │ │ │ │ - ldr r1, [pc, #120] @ 75c2d8 <__cxa_atexit@plt+0x750334> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - beq 75c288 <__cxa_atexit@plt+0x7502e4> │ │ │ │ - mov r5, r2 │ │ │ │ - b 75be84 <__cxa_atexit@plt+0x74fee0> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 7558dc <__cxa_atexit@plt+0x749938> │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 75c2e0 <__cxa_atexit@plt+0x75033c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 75c2dc <__cxa_atexit@plt+0x750338> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - cmpeq lr, r4, lsl r2 │ │ │ │ - cmpeq lr, ip, lsr r2 │ │ │ │ + cmpeq pc, r4, asr #24 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + ldrsbeq r5, [pc, #-196] @ 755820 <__cxa_atexit@plt+0x74987c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75c338 <__cxa_atexit@plt+0x750394> │ │ │ │ - ldr r7, [pc, #80] @ 75c358 <__cxa_atexit@plt+0x7503b4> │ │ │ │ - ldr r2, [pc, #80] @ 75c35c <__cxa_atexit@plt+0x7503b8> │ │ │ │ + bhi 755924 <__cxa_atexit@plt+0x749980> │ │ │ │ + ldr r7, [pc, #52] @ 755938 <__cxa_atexit@plt+0x749994> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 75c32c <__cxa_atexit@plt+0x750388> │ │ │ │ + str r7, [r5] │ │ │ │ + beq 755918 <__cxa_atexit@plt+0x749974> │ │ │ │ mov r7, r8 │ │ │ │ - b 75be84 <__cxa_atexit@plt+0x74fee0> │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 75c360 <__cxa_atexit@plt+0x7503bc> │ │ │ │ - ldr r5, [pc, #32] @ 75c364 <__cxa_atexit@plt+0x7503c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb70 │ │ │ │ - cmppeq lr, r4, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x014e1194 │ │ │ │ - cmppeq lr, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75c3a0 <__cxa_atexit@plt+0x7503fc> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 75c3a8 <__cxa_atexit@plt+0x750404> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 75c440 <__cxa_atexit@plt+0x75049c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmppeq lr, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75c40c <__cxa_atexit@plt+0x750468> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 75c428 <__cxa_atexit@plt+0x750484> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75c414 <__cxa_atexit@plt+0x750470> │ │ │ │ - ldr r7, [pc, #68] @ 75c42c <__cxa_atexit@plt+0x750488> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 75c400 <__cxa_atexit@plt+0x75045c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75c88c <__cxa_atexit@plt+0x7508e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75c430 <__cxa_atexit@plt+0x75048c> │ │ │ │ + ldr r7, [pc, #16] @ 75593c <__cxa_atexit@plt+0x749998> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ - muleq r0, ip, r4 │ │ │ │ - smlalbteq r1, lr, r4, r0 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75c4f8 <__cxa_atexit@plt+0x750554> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r8, [lr, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 75c500 <__cxa_atexit@plt+0x75055c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - bne 75c4a0 <__cxa_atexit@plt+0x7504fc> │ │ │ │ - ldr r7, [pc, #140] @ 75c514 <__cxa_atexit@plt+0x750570> │ │ │ │ - tst r0, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 75c4ec <__cxa_atexit@plt+0x750548> │ │ │ │ - mov r7, r0 │ │ │ │ - b 75c88c <__cxa_atexit@plt+0x7508e8> │ │ │ │ - ldr r9, [pc, #112] @ 75c518 <__cxa_atexit@plt+0x750574> │ │ │ │ - ldr r3, [pc, #112] @ 75c51c <__cxa_atexit@plt+0x750578> │ │ │ │ - ldr sl, [pc, #112] @ 75c520 <__cxa_atexit@plt+0x75057c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7559ec <__cxa_atexit@plt+0x749a48> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 755a14 <__cxa_atexit@plt+0x749a70> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7559fc <__cxa_atexit@plt+0x749a58> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7559d4 <__cxa_atexit@plt+0x749a30> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 755a1c <__cxa_atexit@plt+0x749a78> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 755a20 <__cxa_atexit@plt+0x749a7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov lr, r6 │ │ │ │ - b 75c508 <__cxa_atexit@plt+0x750564> │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmppeq lr, ip, ror r0 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75c55c <__cxa_atexit@plt+0x7505b8> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 75c564 <__cxa_atexit@plt+0x7505c0> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 75c5fc <__cxa_atexit@plt+0x750658> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ 755a18 <__cxa_atexit@plt+0x749a74> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, asr #30 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + ldrsbeq r5, [pc, #-168] @ 755978 <__cxa_atexit@plt+0x7499d4> │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + ldrsbeq r5, [pc, #-176] @ 755978 <__cxa_atexit@plt+0x7499d4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75c5c8 <__cxa_atexit@plt+0x750624> │ │ │ │ + bhi 755a58 <__cxa_atexit@plt+0x749ab4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 75c5e4 <__cxa_atexit@plt+0x750640> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75c5d0 <__cxa_atexit@plt+0x75062c> │ │ │ │ - ldr r7, [pc, #68] @ 75c5e8 <__cxa_atexit@plt+0x750644> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 75c5bc <__cxa_atexit@plt+0x750618> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75c88c <__cxa_atexit@plt+0x7508e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75c5ec <__cxa_atexit@plt+0x750648> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmpeq lr, ip, lsl #30 │ │ │ │ - andeq r0, r0, r0, ror #5 │ │ │ │ - cmpeq lr, r8, lsl #30 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75c6b4 <__cxa_atexit@plt+0x750710> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - cmp r1, lr │ │ │ │ - bcc 75c6bc <__cxa_atexit@plt+0x750718> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - cmp r8, r3 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - bne 75c65c <__cxa_atexit@plt+0x7506b8> │ │ │ │ - ldr r7, [pc, #140] @ 75c6d0 <__cxa_atexit@plt+0x75072c> │ │ │ │ - tst r0, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 75c6a8 <__cxa_atexit@plt+0x750704> │ │ │ │ - mov r7, r0 │ │ │ │ - b 75c88c <__cxa_atexit@plt+0x7508e8> │ │ │ │ - ldr r9, [pc, #112] @ 75c6d4 <__cxa_atexit@plt+0x750730> │ │ │ │ - ldr r3, [pc, #112] @ 75c6d8 <__cxa_atexit@plt+0x750734> │ │ │ │ - ldr sl, [pc, #112] @ 75c6dc <__cxa_atexit@plt+0x750738> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmdb r5, {r0, r6} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r8, r1 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov lr, r6 │ │ │ │ - b 75c6c4 <__cxa_atexit@plt+0x750720> │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #4 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq lr, r0, asr #29 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75c718 <__cxa_atexit@plt+0x750774> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 75c720 <__cxa_atexit@plt+0x75077c> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 755a60 <__cxa_atexit@plt+0x749abc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 75c730 <__cxa_atexit@plt+0x75078c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015eed90 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75c7e8 <__cxa_atexit@plt+0x750844> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 75c7f0 <__cxa_atexit@plt+0x75084c> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mov r9, #0 │ │ │ │ - cmp r8, r1 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - bne 75c790 <__cxa_atexit@plt+0x7507ec> │ │ │ │ - ldr r3, [pc, #140] @ 75c804 <__cxa_atexit@plt+0x750860> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r0, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq 75c7d8 <__cxa_atexit@plt+0x750834> │ │ │ │ - ldr r7, [r0, #7] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r1, [pc, #112] @ 75c808 <__cxa_atexit@plt+0x750864> │ │ │ │ - ldr r9, [pc, #112] @ 75c80c <__cxa_atexit@plt+0x750868> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r0, [pc, #84] @ 75c810 <__cxa_atexit@plt+0x75086c> │ │ │ │ - mov r8, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r0, [r1, #16]! │ │ │ │ - stmdb r5, {r1, r6} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r1, [r0] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r3, r6 │ │ │ │ - b 75c7f8 <__cxa_atexit@plt+0x750854> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x015eed94 │ │ │ │ - cmpeq lr, ip, lsl #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmpeq pc, r0, asr sl @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75c86c <__cxa_atexit@plt+0x7508c8> │ │ │ │ - ldr r7, [pc, #52] @ 75c87c <__cxa_atexit@plt+0x7508d8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 75c860 <__cxa_atexit@plt+0x7508bc> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75c88c <__cxa_atexit@plt+0x7508e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75c880 <__cxa_atexit@plt+0x7508dc> │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 755a90 <__cxa_atexit@plt+0x749aec> │ │ │ │ + ldr r3, [pc, #28] @ 755aa0 <__cxa_atexit@plt+0x749afc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r7, [pc, #12] @ 755aa4 <__cxa_atexit@plt+0x749b00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - hvceq 57536 @ 0xe0c0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq lr, ip, ror #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 75c918 <__cxa_atexit@plt+0x750974> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 75c9c8 <__cxa_atexit@plt+0x750a24> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 75c970 <__cxa_atexit@plt+0x7509cc> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 75c9d0 <__cxa_atexit@plt+0x750a2c> │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 75c9c8 <__cxa_atexit@plt+0x750a24> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - bcc 75c9e8 <__cxa_atexit@plt+0x750a44> │ │ │ │ - ldr r7, [pc, #312] @ 75ca2c <__cxa_atexit@plt+0x750a88> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 75c730 <__cxa_atexit@plt+0x75078c> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 75c9c8 <__cxa_atexit@plt+0x750a24> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - bcc 75c9dc <__cxa_atexit@plt+0x750a38> │ │ │ │ - ldr r7, [pc, #216] @ 75ca24 <__cxa_atexit@plt+0x750a80> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 75c440 <__cxa_atexit@plt+0x75049c> │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 75c9c8 <__cxa_atexit@plt+0x750a24> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #16 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - bcc 75c9f4 <__cxa_atexit@plt+0x750a50> │ │ │ │ - ldr r7, [pc, #132] @ 75ca28 <__cxa_atexit@plt+0x750a84> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r3, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #11 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - b 75c5fc <__cxa_atexit@plt+0x750658> │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + ldr r2, [pc, #12] @ 755ad0 <__cxa_atexit@plt+0x749b2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #52] @ 75ca18 <__cxa_atexit@plt+0x750a74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 75c9fc <__cxa_atexit@plt+0x750a58> │ │ │ │ - ldr r7, [pc, #48] @ 75ca20 <__cxa_atexit@plt+0x750a7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 75c9fc <__cxa_atexit@plt+0x750a58> │ │ │ │ - ldr r7, [pc, #32] @ 75ca1c <__cxa_atexit@plt+0x750a78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 75ca80 <__cxa_atexit@plt+0x750adc> │ │ │ │ - ldr r2, [pc, #64] @ 75ca98 <__cxa_atexit@plt+0x750af4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 75c730 <__cxa_atexit@plt+0x75078c> │ │ │ │ - ldr r3, [pc, #20] @ 75ca9c <__cxa_atexit@plt+0x750af8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc 755b64 <__cxa_atexit@plt+0x749bc0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 755b58 <__cxa_atexit@plt+0x749bb4> │ │ │ │ + ldr r9, [pc, #116] @ 755b84 <__cxa_atexit@plt+0x749be0> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [pc, #104] @ 755b88 <__cxa_atexit@plt+0x749be4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #72] @ 755b8c <__cxa_atexit@plt+0x749be8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 755b80 <__cxa_atexit@plt+0x749bdc> │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + ldrsheq r5, [pc, #-144] @ 755b04 <__cxa_atexit@plt+0x749b60> │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 75caf0 <__cxa_atexit@plt+0x750b4c> │ │ │ │ - ldr r2, [pc, #64] @ 75cb08 <__cxa_atexit@plt+0x750b64> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 75c5fc <__cxa_atexit@plt+0x750658> │ │ │ │ - ldr r3, [pc, #20] @ 75cb0c <__cxa_atexit@plt+0x750b68> │ │ │ │ + bcc 755c20 <__cxa_atexit@plt+0x749c7c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r1, r0 │ │ │ │ + bne 755bd0 <__cxa_atexit@plt+0x749c2c> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr r9, [pc, #88] @ 755c3c <__cxa_atexit@plt+0x749c98> │ │ │ │ + ldr sl, [pc, #88] @ 755c40 <__cxa_atexit@plt+0x749c9c> │ │ │ │ + add r0, r0, r1, lsl #2 │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + sub r1, r5, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm r1, {r2, r3, r9} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr r3, [pc, #44] @ 755c44 <__cxa_atexit@plt+0x749ca0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ + ldr r3, [pc, #16] @ 755c38 <__cxa_atexit@plt+0x749c94> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + cmpeq pc, ip, lsl r9 @ │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 75cb60 <__cxa_atexit@plt+0x750bbc> │ │ │ │ - ldr r2, [pc, #64] @ 75cb78 <__cxa_atexit@plt+0x750bd4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 75c440 <__cxa_atexit@plt+0x75049c> │ │ │ │ - ldr r3, [pc, #20] @ 75cb7c <__cxa_atexit@plt+0x750bd8> │ │ │ │ + add r2, r6, #1 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bcc 755cdc <__cxa_atexit@plt+0x749d38> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 755c8c <__cxa_atexit@plt+0x749ce8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr lr, [pc, #92] @ 755cfc <__cxa_atexit@plt+0x749d58> │ │ │ │ + ldr r9, [pc, #92] @ 755d00 <__cxa_atexit@plt+0x749d5c> │ │ │ │ + add r2, r0, r2, lsl #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #48] @ 755d04 <__cxa_atexit@plt+0x749d60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ + ldr r3, [pc, #20] @ 755cf8 <__cxa_atexit@plt+0x749d54> │ │ │ │ + sub r5, r5, #4 │ │ │ │ mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff8e4 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + cmpeq pc, r0, ror #16 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75cbc4 <__cxa_atexit@plt+0x750c20> │ │ │ │ - ldr r7, [pc, #52] @ 75cbd4 <__cxa_atexit@plt+0x750c30> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 755d94 <__cxa_atexit@plt+0x749df0> │ │ │ │ + ldr r3, [pc, #140] @ 755db4 <__cxa_atexit@plt+0x749e10> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 755d74 <__cxa_atexit@plt+0x749dd0> │ │ │ │ + ldr r3, [pc, #124] @ 755db8 <__cxa_atexit@plt+0x749e14> │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + beq 755d84 <__cxa_atexit@plt+0x749de0> │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 755da4 <__cxa_atexit@plt+0x749e00> │ │ │ │ + ldr r7, [pc, #96] @ 755dc4 <__cxa_atexit@plt+0x749e20> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 75cbb8 <__cxa_atexit@plt+0x750c14> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75c88c <__cxa_atexit@plt+0x7508e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r7, r8 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75cbd8 <__cxa_atexit@plt+0x750c34> │ │ │ │ + ldr r7, [pc, #36] @ 755dc0 <__cxa_atexit@plt+0x749e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - cmpeq lr, r8, lsl r9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75cc8c <__cxa_atexit@plt+0x750ce8> │ │ │ │ - ldr r7, [sl, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - cmp r7, #1 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - blt 75cc6c <__cxa_atexit@plt+0x750cc8> │ │ │ │ - ldr r1, [pc, #124] @ 75cc9c <__cxa_atexit@plt+0x750cf8> │ │ │ │ - ldr r7, [sl, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r2, #20] │ │ │ │ - beq 75cc80 <__cxa_atexit@plt+0x750cdc> │ │ │ │ - ldr r2, [pc, #92] @ 75cca0 <__cxa_atexit@plt+0x750cfc> │ │ │ │ - str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r1, [pc, #88] @ 75cca4 <__cxa_atexit@plt+0x750d00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #52] @ 75cca8 <__cxa_atexit@plt+0x750d04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75ccac <__cxa_atexit@plt+0x750d08> │ │ │ │ + ldr r7, [pc, #16] @ 755dbc <__cxa_atexit@plt+0x749e18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq lr, r4, ror #17 │ │ │ │ - cmpeq lr, r8, asr r8 │ │ │ │ - smlaltbeq r0, lr, r4, r8 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 75cce4 <__cxa_atexit@plt+0x750d40> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #12] @ 75cce8 <__cxa_atexit@plt+0x750d44> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq lr, r8, asr r8 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + cmpeq lr, r8, asr r9 │ │ │ │ + cmpeq lr, ip, ror #18 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75cd40 <__cxa_atexit@plt+0x750d9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 75cdc8 <__cxa_atexit@plt+0x750e24> │ │ │ │ - ldr lr, [pc, #204] @ 75cde8 <__cxa_atexit@plt+0x750e44> │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #196] @ 75cdec <__cxa_atexit@plt+0x750e48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - stmib r6, {r1, r2, lr} │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 75cdac <__cxa_atexit@plt+0x750e08> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #112] @ 75cdd8 <__cxa_atexit@plt+0x750e34> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 75cdc0 <__cxa_atexit@plt+0x750e1c> │ │ │ │ - ldr r2, [pc, #80] @ 75cddc <__cxa_atexit@plt+0x750e38> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #92] @ 755e34 <__cxa_atexit@plt+0x749e90> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #60] @ 75cde0 <__cxa_atexit@plt+0x750e3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #48] @ 75cde4 <__cxa_atexit@plt+0x750e40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x015ee790 │ │ │ │ - cmpeq lr, r8, lsl r7 │ │ │ │ - cmpeq lr, r8, lsr #15 │ │ │ │ - ldrsheq lr, [lr, #-124] @ 0xffffff84 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #28] @ 75ce20 <__cxa_atexit@plt+0x750e7c> │ │ │ │ - cmp r8, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #20] @ 75ce24 <__cxa_atexit@plt+0x750e80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq lr, [lr, #-104] @ 0xffffff98 │ │ │ │ - cmpeq lr, r0, ror r7 │ │ │ │ - strdeq r0, [lr, #-148] @ 0xffffff6c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75ce5c <__cxa_atexit@plt+0x750eb8> │ │ │ │ - ldr r3, [pc, #32] @ 75ce6c <__cxa_atexit@plt+0x750ec8> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ - ldr r7, [pc, #12] @ 75ce70 <__cxa_atexit@plt+0x750ecc> │ │ │ │ + tst r8, #3 │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + beq 755e14 <__cxa_atexit@plt+0x749e70> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 755e20 <__cxa_atexit@plt+0x749e7c> │ │ │ │ + ldr r7, [pc, #56] @ 755e3c <__cxa_atexit@plt+0x749e98> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 755e38 <__cxa_atexit@plt+0x749e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r0, [lr, #-144] @ 0xffffff70 │ │ │ │ - smlaltbeq r0, lr, ip, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 75ce98 <__cxa_atexit@plt+0x750ef4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smlalbbeq r0, lr, r4, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 75ced4 <__cxa_atexit@plt+0x750f30> │ │ │ │ - ldr r2, [pc, #36] @ 75ced8 <__cxa_atexit@plt+0x750f34> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #24] @ 75cedc <__cxa_atexit@plt+0x750f38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strheq r0, [lr, #-112] @ 0xffffff90 │ │ │ │ - cmpeq lr, ip, ror #11 │ │ │ │ - cmpeq lr, r4, lsr r9 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrdeq r8, [lr, #-136] @ 0xffffff78 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 75cf04 <__cxa_atexit@plt+0x750f60> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq lr, ip, lsl #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ - b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ - strdeq r0, [lr, #-140] @ 0xffffff74 │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 755e78 <__cxa_atexit@plt+0x749ed4> │ │ │ │ + ldr r7, [pc, #36] @ 755e8c <__cxa_atexit@plt+0x749ee8> │ │ │ │ + stm r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r7, [pc, #16] @ 755e90 <__cxa_atexit@plt+0x749eec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + smlalbbeq r8, lr, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75cf5c <__cxa_atexit@plt+0x750fb8> │ │ │ │ - ldr r3, [pc, #32] @ 75cf64 <__cxa_atexit@plt+0x750fc0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 755eac <__cxa_atexit@plt+0x749f08> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + teqeq r7, r4 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 755ee8 <__cxa_atexit@plt+0x749f44> │ │ │ │ + ldr r3, [pc, #36] @ 755ef8 <__cxa_atexit@plt+0x749f54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 75cf68 <__cxa_atexit@plt+0x750fc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 159c130 <__cxa_atexit@plt+0x159018c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r4, asr #10 │ │ │ │ - strheq r0, [lr, #-132] @ 0xffffff7c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0x014e8898 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 755f64 <__cxa_atexit@plt+0x749fc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 755f6c <__cxa_atexit@plt+0x749fc8> │ │ │ │ + ldr r5, [pc, #84] @ 755f88 <__cxa_atexit@plt+0x749fe4> │ │ │ │ + ldr r0, [pc, #84] @ 755f8c <__cxa_atexit@plt+0x749fe8> │ │ │ │ + ldr r1, [pc, #84] @ 755f90 <__cxa_atexit@plt+0x749fec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + mov r6, r3 │ │ │ │ + b 755f74 <__cxa_atexit@plt+0x749fd0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 755f84 <__cxa_atexit@plt+0x749fe0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsr r8 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + teqeq r7, r7 @ │ │ │ │ + cmpeq lr, r4, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 75cfa4 <__cxa_atexit@plt+0x751000> │ │ │ │ - ldr r2, [pc, #36] @ 75cfa8 <__cxa_atexit@plt+0x751004> │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 755fb8 <__cxa_atexit@plt+0x74a014> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #24] @ 75cfac <__cxa_atexit@plt+0x751008> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + ldrdeq r8, [lr, #-124] @ 0xffffff84 │ │ │ │ + cmpeq lr, ip, lsl r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75606c <__cxa_atexit@plt+0x74a0c8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75605c <__cxa_atexit@plt+0x74a0b8> │ │ │ │ + ldr r3, [pc, #172] @ 7560a4 <__cxa_atexit@plt+0x74a100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - smlaltteq r0, lr, r0, r6 │ │ │ │ - cmpeq lr, ip, lsl r5 │ │ │ │ - cmpeq lr, r4, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75d000 <__cxa_atexit@plt+0x75105c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 75d008 <__cxa_atexit@plt+0x751064> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 756074 <__cxa_atexit@plt+0x74a0d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75607c <__cxa_atexit@plt+0x74a0d8> │ │ │ │ + ldr r5, [pc, #144] @ 7560b4 <__cxa_atexit@plt+0x74a110> │ │ │ │ + ldr r2, [pc, #144] @ 7560b8 <__cxa_atexit@plt+0x74a114> │ │ │ │ + ldr r1, [pc, #144] @ 7560bc <__cxa_atexit@plt+0x74a118> │ │ │ │ + ldr r0, [pc, #144] @ 7560c0 <__cxa_atexit@plt+0x74a11c> │ │ │ │ + ldr r8, [pc, #144] @ 7560c4 <__cxa_atexit@plt+0x74a120> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq lr, r8, lsr #9 │ │ │ │ - cmpeq lr, r8, lsr #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75d04c <__cxa_atexit@plt+0x7510a8> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldr r1, [pc, #32] @ 75d054 <__cxa_atexit@plt+0x7510b0> │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 191b5c0 <__cxa_atexit@plt+0x190f61c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 756060 <__cxa_atexit@plt+0x74a0bc> │ │ │ │ + mov r6, r9 │ │ │ │ + b 756084 <__cxa_atexit@plt+0x74a0e0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7560a8 <__cxa_atexit@plt+0x74a104> │ │ │ │ + ldr r8, [pc, #28] @ 7560ac <__cxa_atexit@plt+0x74a108> │ │ │ │ + ldr r9, [pc, #28] @ 7560b0 <__cxa_atexit@plt+0x74a10c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75d0b8 <__cxa_atexit@plt+0x751114> │ │ │ │ + ldrheq r5, [pc, #-76] @ 756060 <__cxa_atexit@plt+0x74a0bc> │ │ │ │ + cmpeq lr, r8, lsl r7 │ │ │ │ + cmpeq lr, ip, lsl r7 │ │ │ │ + cmpeq lr, ip, lsr #14 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + smlalbbeq r8, lr, r0, r7 │ │ │ │ + cmpeq lr, r8, ror #14 │ │ │ │ + teqeq r7, pc @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 756158 <__cxa_atexit@plt+0x74a1b4> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #136] @ 75617c <__cxa_atexit@plt+0x74a1d8> │ │ │ │ + sub r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 75d0cc <__cxa_atexit@plt+0x751128> │ │ │ │ - ldr r7, [pc, #92] @ 75d0e0 <__cxa_atexit@plt+0x75113c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 75d0e4 <__cxa_atexit@plt+0x751140> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 756168 <__cxa_atexit@plt+0x74a1c4> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + cmp r8, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + beq 756150 <__cxa_atexit@plt+0x74a1ac> │ │ │ │ + ldr r1, [pc, #76] @ 756180 <__cxa_atexit@plt+0x74a1dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 75d0dc <__cxa_atexit@plt+0x751138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, lsl #8 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - cmpeq lr, ip, lsr #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75d138 <__cxa_atexit@plt+0x751194> │ │ │ │ - ldr r3, [pc, #64] @ 75d150 <__cxa_atexit@plt+0x7511ac> │ │ │ │ - ldr r2, [pc, #64] @ 75d154 <__cxa_atexit@plt+0x7511b0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #12 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75d158 <__cxa_atexit@plt+0x7511b4> │ │ │ │ + cmpeq pc, r0, lsr #7 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7561ec <__cxa_atexit@plt+0x74a248> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + cmp r8, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + beq 7561e4 <__cxa_atexit@plt+0x74a240> │ │ │ │ + ldr r1, [pc, #56] @ 756200 <__cxa_atexit@plt+0x74a25c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmpeq lr, r4, lsl #14 │ │ │ │ - smlaltteq r0, lr, r4, r6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + smlaltteq r8, lr, r4, r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r6, #4] │ │ │ │ - add r6, r7, #28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75d1bc <__cxa_atexit@plt+0x751218> │ │ │ │ - ldr r3, [pc, #64] @ 75d1d4 <__cxa_atexit@plt+0x751230> │ │ │ │ - ldr r2, [pc, #64] @ 75d1d8 <__cxa_atexit@plt+0x751234> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add lr, r7, #12 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75624c <__cxa_atexit@plt+0x74a2a8> │ │ │ │ + ldr r7, [pc, #52] @ 756260 <__cxa_atexit@plt+0x74a2bc> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 756240 <__cxa_atexit@plt+0x74a29c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 756274 <__cxa_atexit@plt+0x74a2d0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75d1dc <__cxa_atexit@plt+0x751238> │ │ │ │ + ldr r7, [pc, #16] @ 756264 <__cxa_atexit@plt+0x74a2c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlaltbeq r8, lr, r8, r5 │ │ │ │ + smlalbbeq r8, lr, r4, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 756320 <__cxa_atexit@plt+0x74a37c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + subs r8, r7, #1 │ │ │ │ + bmi 756304 <__cxa_atexit@plt+0x74a360> │ │ │ │ + ldr r7, [pc, #160] @ 756340 <__cxa_atexit@plt+0x74a39c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #28 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + bcc 75632c <__cxa_atexit@plt+0x74a388> │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r6, #-4] │ │ │ │ + ldr r9, [r0, #12] │ │ │ │ + mov lr, #0 │ │ │ │ + cmp r8, #0 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + beq 756318 <__cxa_atexit@plt+0x74a374> │ │ │ │ + ldr r6, [pc, #96] @ 756348 <__cxa_atexit@plt+0x74a3a4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #16]! │ │ │ │ + mov r6, r2 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #56] @ 756344 <__cxa_atexit@plt+0x74a3a0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - smlalbbeq r0, lr, r0, r6 │ │ │ │ - hvceq 57452 @ 0xe06c │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + smlaltteq r8, lr, r0, r4 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + smlalbteq r8, lr, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7563fc <__cxa_atexit@plt+0x74a458> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7563ec <__cxa_atexit@plt+0x74a448> │ │ │ │ + ldr r3, [pc, #172] @ 756434 <__cxa_atexit@plt+0x74a490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75d224 <__cxa_atexit@plt+0x751280> │ │ │ │ - ldr r2, [pc, #44] @ 75d22c <__cxa_atexit@plt+0x751288> │ │ │ │ - ldr r1, [pc, #44] @ 75d230 <__cxa_atexit@plt+0x75128c> │ │ │ │ + bhi 756404 <__cxa_atexit@plt+0x74a460> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75640c <__cxa_atexit@plt+0x74a468> │ │ │ │ + ldr r5, [pc, #144] @ 756444 <__cxa_atexit@plt+0x74a4a0> │ │ │ │ + ldr r2, [pc, #144] @ 756448 <__cxa_atexit@plt+0x74a4a4> │ │ │ │ + ldr r1, [pc, #144] @ 75644c <__cxa_atexit@plt+0x74a4a8> │ │ │ │ + ldr r0, [pc, #144] @ 756450 <__cxa_atexit@plt+0x74a4ac> │ │ │ │ + ldr r8, [pc, #144] @ 756454 <__cxa_atexit@plt+0x74a4b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ 75d234 <__cxa_atexit@plt+0x751290> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ - b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + b 7563f0 <__cxa_atexit@plt+0x74a44c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 756414 <__cxa_atexit@plt+0x74a470> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 756438 <__cxa_atexit@plt+0x74a494> │ │ │ │ + ldr r8, [pc, #28] @ 75643c <__cxa_atexit@plt+0x74a498> │ │ │ │ + ldr r9, [pc, #28] @ 756440 <__cxa_atexit@plt+0x74a49c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - hvceq 57408 @ 0xe040 │ │ │ │ - cmpeq lr, ip, lsl #5 │ │ │ │ - cmpeq lr, r0, lsr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75d270 <__cxa_atexit@plt+0x7512cc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 75d278 <__cxa_atexit@plt+0x7512d4> │ │ │ │ + cmpeq pc, ip, lsr #2 │ │ │ │ + smlalbbeq r8, lr, r8, r3 │ │ │ │ + smlaltteq r8, lr, r0, r3 │ │ │ │ + @ instruction: 0x014e839c │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + strdeq r8, [lr, #-48] @ 0xffffffd0 │ │ │ │ + cmpeq lr, ip, lsr #8 │ │ │ │ + teqeq r7, pc, ror #10 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7564f0 <__cxa_atexit@plt+0x74a54c> │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [pc, #140] @ 756514 <__cxa_atexit@plt+0x74a570> │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r6, {r1, r3} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 756504 <__cxa_atexit@plt+0x74a560> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r3, r3, r8, lsl #2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r8, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + bne 7564d0 <__cxa_atexit@plt+0x74a52c> │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [pc, #64] @ 756518 <__cxa_atexit@plt+0x74a574> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ mov r7, r2 │ │ │ │ + mov r8, r3 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r8, lsr r2 │ │ │ │ - strheq r0, [lr, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75d2bc <__cxa_atexit@plt+0x751318> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldr lr, [pc, #32] @ 75d2c4 <__cxa_atexit@plt+0x751320> │ │ │ │ - ldm r9, {r0, r1, r2, r9} │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, r1, r8} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 191b5c0 <__cxa_atexit@plt+0x190f61c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 75d330 <__cxa_atexit@plt+0x75138c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 75d344 <__cxa_atexit@plt+0x7513a0> │ │ │ │ - ldr r7, [pc, #100] @ 75d358 <__cxa_atexit@plt+0x7513b4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #76] @ 75d35c <__cxa_atexit@plt+0x7513b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 75d354 <__cxa_atexit@plt+0x7513b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015ee194 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - ldrheq lr, [lr, #-24] @ 0xffffffe8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + cmpeq pc, ip │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 75d3b4 <__cxa_atexit@plt+0x751410> │ │ │ │ - ldr r3, [pc, #68] @ 75d3cc <__cxa_atexit@plt+0x751428> │ │ │ │ - ldr r2, [pc, #68] @ 75d3d0 <__cxa_atexit@plt+0x75142c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - str r7, [r7, #24] │ │ │ │ - str r3, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75d3d4 <__cxa_atexit@plt+0x751430> │ │ │ │ + bcc 75658c <__cxa_atexit@plt+0x74a5e8> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r3, r3, r8, lsl #2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r8, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + bne 75656c <__cxa_atexit@plt+0x74a5c8> │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [pc, #40] @ 75659c <__cxa_atexit@plt+0x74a5f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - smlaltbeq r0, lr, ip, r4 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + smlalbbeq r8, lr, r8, r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75d41c <__cxa_atexit@plt+0x751478> │ │ │ │ - ldr r7, [pc, #52] @ 75d430 <__cxa_atexit@plt+0x75148c> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 7565e8 <__cxa_atexit@plt+0x74a644> │ │ │ │ + ldr r7, [pc, #52] @ 7565fc <__cxa_atexit@plt+0x74a658> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 75d410 <__cxa_atexit@plt+0x75146c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75d440 <__cxa_atexit@plt+0x75149c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 7565dc <__cxa_atexit@plt+0x74a638> │ │ │ │ + mov r7, r9 │ │ │ │ + b 756610 <__cxa_atexit@plt+0x74a66c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75d434 <__cxa_atexit@plt+0x751490> │ │ │ │ + ldr r7, [pc, #16] @ 756600 <__cxa_atexit@plt+0x74a65c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, r4, lsr #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 75d544 <__cxa_atexit@plt+0x7515a0> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stm sp, {r3, r7, fp} │ │ │ │ - ldr r4, [pc, #284] @ 75d580 <__cxa_atexit@plt+0x7515dc> │ │ │ │ - ldr sl, [pc, #284] @ 75d584 <__cxa_atexit@plt+0x7515e0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, ip, asr #4 │ │ │ │ + cmpeq lr, r8, lsr #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ - mov r8, #16 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - add fp, r9, #8 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - add r8, r0, #8 │ │ │ │ - mov r2, fp │ │ │ │ - ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ - stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ - ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ - stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ - ldm r8, {r0, r1, r3, sl, ip, lr} │ │ │ │ - stm r2, {r0, r1, r3, sl, ip, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - stm r5, {r4, r9} │ │ │ │ - beq 75d530 <__cxa_atexit@plt+0x75158c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r8, r6, #80 @ 0x50 │ │ │ │ - cmp r4, r8 │ │ │ │ - bcc 75d558 <__cxa_atexit@plt+0x7515b4> │ │ │ │ - ldr r4, [pc, #188] @ 75d588 <__cxa_atexit@plt+0x7515e4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7566bc <__cxa_atexit@plt+0x74a718> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r4, [r4] │ │ │ │ - add r7, fp, r7, lsl #2 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 75d570 <__cxa_atexit@plt+0x7515cc> │ │ │ │ - mov r4, #0 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldrex r4, [r7] │ │ │ │ - strex r4, sl, [r7] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 75d4f0 <__cxa_atexit@plt+0x75154c> │ │ │ │ - ldr r7, [pc, #132] @ 75d58c <__cxa_atexit@plt+0x7515e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #120] @ 75d590 <__cxa_atexit@plt+0x7515ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + subs r1, r3, #1 │ │ │ │ + bmi 7566a0 <__cxa_atexit@plt+0x74a6fc> │ │ │ │ + ldr r3, [pc, #164] @ 7566e0 <__cxa_atexit@plt+0x74a73c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4] │ │ │ │ + add r3, r9, #32 │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + bcc 7566c8 <__cxa_atexit@plt+0x74a724> │ │ │ │ + ldr r0, [r6, #-4] │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + mov lr, #0 │ │ │ │ + cmp r1, #0 │ │ │ │ + ldr r8, [r0, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + beq 7566b4 <__cxa_atexit@plt+0x74a710> │ │ │ │ + ldr r0, [pc, #96] @ 7566e8 <__cxa_atexit@plt+0x74a744> │ │ │ │ mov r6, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #20]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r7, r2 │ │ │ │ + str lr, [r9, #12] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #60] @ 7566e4 <__cxa_atexit@plt+0x74a740> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75d4e4 <__cxa_atexit@plt+0x751540> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrheq lr, [lr, #-116] @ 0xffffff8c │ │ │ │ - cmpeq lr, r8, ror #2 │ │ │ │ - cmpeq lr, ip, asr #7 │ │ │ │ - cmpeq lr, r4, lsl r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + smlalbbeq r8, lr, r4, r1 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + smlalbbeq r8, lr, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75679c <__cxa_atexit@plt+0x74a7f8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75678c <__cxa_atexit@plt+0x74a7e8> │ │ │ │ + ldr r3, [pc, #172] @ 7567d4 <__cxa_atexit@plt+0x74a830> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7567a4 <__cxa_atexit@plt+0x74a800> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7567ac <__cxa_atexit@plt+0x74a808> │ │ │ │ + ldr r5, [pc, #144] @ 7567e4 <__cxa_atexit@plt+0x74a840> │ │ │ │ + ldr r2, [pc, #144] @ 7567e8 <__cxa_atexit@plt+0x74a844> │ │ │ │ + ldr r1, [pc, #144] @ 7567ec <__cxa_atexit@plt+0x74a848> │ │ │ │ + ldr r0, [pc, #144] @ 7567f0 <__cxa_atexit@plt+0x74a84c> │ │ │ │ + ldr r8, [pc, #144] @ 7567f4 <__cxa_atexit@plt+0x74a850> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 756790 <__cxa_atexit@plt+0x74a7ec> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7567b4 <__cxa_atexit@plt+0x74a810> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7567d8 <__cxa_atexit@plt+0x74a834> │ │ │ │ + ldr r8, [pc, #28] @ 7567dc <__cxa_atexit@plt+0x74a838> │ │ │ │ + ldr r9, [pc, #28] @ 7567e0 <__cxa_atexit@plt+0x74a83c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, ip, lsl #27 │ │ │ │ + smlaltteq r7, lr, r8, pc @ │ │ │ │ + smlalbbeq r8, lr, r0, r0 │ │ │ │ + swpbeq r8, r0, [lr] │ │ │ │ + @ instruction: 0xfffff838 │ │ │ │ + @ instruction: 0xfffff74c │ │ │ │ + smlaltteq r8, lr, r4, r0 │ │ │ │ + smlalbteq r8, lr, ip, r0 │ │ │ │ + teqeq r7, pc, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 756880 <__cxa_atexit@plt+0x74a8dc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 75d610 <__cxa_atexit@plt+0x75166c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [pc, #108] @ 75d62c <__cxa_atexit@plt+0x751688> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75d61c <__cxa_atexit@plt+0x751678> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75d5dc <__cxa_atexit@plt+0x751638> │ │ │ │ - ldr r7, [pc, #60] @ 75d630 <__cxa_atexit@plt+0x75168c> │ │ │ │ + bcc 75688c <__cxa_atexit@plt+0x74a8e8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 756878 <__cxa_atexit@plt+0x74a8d4> │ │ │ │ + ldr r7, [pc, #96] @ 75689c <__cxa_atexit@plt+0x74a8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r9] │ │ │ │ - ldr r7, [pc, #48] @ 75d634 <__cxa_atexit@plt+0x751690> │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [pc, #84] @ 7568a0 <__cxa_atexit@plt+0x74a8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stmib r8, {r7, r9} │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r5, [pc, #76] @ 7568a4 <__cxa_atexit@plt+0x74a900> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r5, [r8, #12] │ │ │ │ sub r7, r6, #3 │ │ │ │ + mov r5, r9 │ │ │ │ + str r8, [r8, #16] │ │ │ │ + b 1a9d164 <__cxa_atexit@plt+0x1a911c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75d5d4 <__cxa_atexit@plt+0x751630> │ │ │ │ - cmpeq lr, ip, rrx │ │ │ │ - cmpeq lr, r8, lsr r6 │ │ │ │ - ldrsbeq lr, [lr, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, ror ip @ │ │ │ │ + ldrsheq r4, [pc, #-216] @ 7567d0 <__cxa_atexit@plt+0x74a82c> │ │ │ │ + cmpeq pc, r8, ror #6 │ │ │ │ + smlaltteq r7, lr, r4, pc @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75d67c <__cxa_atexit@plt+0x7516d8> │ │ │ │ - ldr r7, [pc, #52] @ 75d690 <__cxa_atexit@plt+0x7516ec> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 7568e8 <__cxa_atexit@plt+0x74a944> │ │ │ │ + ldr r3, [pc, #44] @ 7568fc <__cxa_atexit@plt+0x74a958> │ │ │ │ + ldr r7, [pc, #44] @ 756900 <__cxa_atexit@plt+0x74a95c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #36] @ 756904 <__cxa_atexit@plt+0x74a960> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 75d670 <__cxa_atexit@plt+0x7516cc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75d6a0 <__cxa_atexit@plt+0x7516fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75d694 <__cxa_atexit@plt+0x7516f0> │ │ │ │ + ldr r7, [pc, #24] @ 756908 <__cxa_atexit@plt+0x74a964> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalbteq r0, lr, r8, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + strheq r7, [lr, #-248] @ 0xffffff08 │ │ │ │ + strheq r7, [lr, #-244] @ 0xffffff0c │ │ │ │ + strheq r7, [lr, #-240] @ 0xffffff10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 75d7a4 <__cxa_atexit@plt+0x751800> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stm sp, {r3, r7, fp} │ │ │ │ - ldr r4, [pc, #284] @ 75d7e0 <__cxa_atexit@plt+0x75183c> │ │ │ │ - ldr sl, [pc, #284] @ 75d7e4 <__cxa_atexit@plt+0x751840> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r8, #16 │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - add fp, r9, #8 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - add r8, r0, #8 │ │ │ │ - mov r2, fp │ │ │ │ - ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ - stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ - ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ - stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ - ldm r8, {r0, r1, r3, sl, ip, lr} │ │ │ │ - stm r2, {r0, r1, r3, sl, ip, lr} │ │ │ │ - tst r7, #3 │ │ │ │ - stm r5, {r4, r9} │ │ │ │ - beq 75d790 <__cxa_atexit@plt+0x7517ec> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r8, r6, #80 @ 0x50 │ │ │ │ - cmp r4, r8 │ │ │ │ - bcc 75d7b8 <__cxa_atexit@plt+0x751814> │ │ │ │ - ldr r4, [pc, #188] @ 75d7e8 <__cxa_atexit@plt+0x751844> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r4, [r4] │ │ │ │ - add r7, fp, r7, lsl #2 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 75d7d0 <__cxa_atexit@plt+0x75182c> │ │ │ │ - mov r4, #0 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldrex r4, [r7] │ │ │ │ - strex r4, sl, [r7] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 75d750 <__cxa_atexit@plt+0x7517ac> │ │ │ │ - ldr r7, [pc, #132] @ 75d7ec <__cxa_atexit@plt+0x751848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #120] @ 75d7f0 <__cxa_atexit@plt+0x75184c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x014e7f9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7569d0 <__cxa_atexit@plt+0x74aa2c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7569c0 <__cxa_atexit@plt+0x74aa1c> │ │ │ │ + ldr r3, [pc, #172] @ 756a08 <__cxa_atexit@plt+0x74aa64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7569d8 <__cxa_atexit@plt+0x74aa34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7569e0 <__cxa_atexit@plt+0x74aa3c> │ │ │ │ + ldr r5, [pc, #144] @ 756a18 <__cxa_atexit@plt+0x74aa74> │ │ │ │ + ldr r2, [pc, #144] @ 756a1c <__cxa_atexit@plt+0x74aa78> │ │ │ │ + ldr r1, [pc, #144] @ 756a20 <__cxa_atexit@plt+0x74aa7c> │ │ │ │ + ldr r0, [pc, #144] @ 756a24 <__cxa_atexit@plt+0x74aa80> │ │ │ │ + ldr r8, [pc, #144] @ 756a28 <__cxa_atexit@plt+0x74aa84> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, #72 @ 0x48 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 7569c4 <__cxa_atexit@plt+0x74aa20> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7569e8 <__cxa_atexit@plt+0x74aa44> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75d744 <__cxa_atexit@plt+0x7517a0> │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq lr, r4, asr r5 │ │ │ │ - cmpeq lr, r8, lsl #30 │ │ │ │ - cmpeq lr, ip, ror #2 │ │ │ │ - ldrheq lr, [lr, #-68] @ 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r7, [pc, #28] @ 756a0c <__cxa_atexit@plt+0x74aa68> │ │ │ │ + ldr r8, [pc, #28] @ 756a10 <__cxa_atexit@plt+0x74aa6c> │ │ │ │ + ldr r9, [pc, #28] @ 756a14 <__cxa_atexit@plt+0x74aa70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, asr fp @ │ │ │ │ + strheq r7, [lr, #-212] @ 0xffffff2c │ │ │ │ + strheq r7, [lr, #-224] @ 0xffffff20 │ │ │ │ + cmpeq lr, ip, asr lr │ │ │ │ + @ instruction: 0xfffff604 │ │ │ │ + @ instruction: 0xfffff518 │ │ │ │ + strheq r7, [lr, #-224] @ 0xffffff20 │ │ │ │ + strdeq r7, [lr, #-236] @ 0xffffff14 │ │ │ │ + teqeq r7, fp @ │ │ │ │ + hvceq 59364 @ 0xe7e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 756aa8 <__cxa_atexit@plt+0x74ab04> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 756aa0 <__cxa_atexit@plt+0x74aafc> │ │ │ │ + ldr r7, [pc, #100] @ 756ac4 <__cxa_atexit@plt+0x74ab20> │ │ │ │ + ldr r3, [pc, #100] @ 756ac8 <__cxa_atexit@plt+0x74ab24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 756ab0 <__cxa_atexit@plt+0x74ab0c> │ │ │ │ + ldr r3, [pc, #72] @ 756ad0 <__cxa_atexit@plt+0x74ab2c> │ │ │ │ + ldr r7, [pc, #72] @ 756ad4 <__cxa_atexit@plt+0x74ab30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 756ad8 <__cxa_atexit@plt+0x74ab34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 756acc <__cxa_atexit@plt+0x74ab28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq pc, ip, asr #20 │ │ │ │ + smlaltteq r7, lr, r8, sp │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + cmpeq lr, r0, lsl #28 │ │ │ │ + strdeq r7, [lr, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75d870 <__cxa_atexit@plt+0x7518cc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r3, [pc, #108] @ 75d88c <__cxa_atexit@plt+0x7518e8> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75d87c <__cxa_atexit@plt+0x7518d8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75d83c <__cxa_atexit@plt+0x751898> │ │ │ │ - ldr r7, [pc, #60] @ 75d890 <__cxa_atexit@plt+0x7518ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r9] │ │ │ │ - ldr r7, [pc, #48] @ 75d894 <__cxa_atexit@plt+0x7518f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r8, {r7, r9} │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 756b10 <__cxa_atexit@plt+0x74ab6c> │ │ │ │ + ldr r2, [pc, #28] @ 756b1c <__cxa_atexit@plt+0x74ab78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ + ldrsheq r5, [pc, #-12] @ 756b18 <__cxa_atexit@plt+0x74ab74> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 756b40 <__cxa_atexit@plt+0x74ab9c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r0, r9 │ │ │ │ + mov lr, r6 │ │ │ │ + mov r9, r5 │ │ │ │ + cmp r7, r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bge 756bfc <__cxa_atexit@plt+0x74ac58> │ │ │ │ + ldr fp, [r9, #4] │ │ │ │ + mov ip, sl │ │ │ │ + add r5, r8, #12 │ │ │ │ + ldr r1, [pc, #160] @ 756c14 <__cxa_atexit@plt+0x74ac70> │ │ │ │ + add r6, r7, ip │ │ │ │ + add sl, r5, r6, lsl #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 756bd0 <__cxa_atexit@plt+0x74ac2c> │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, fp, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 756b90 <__cxa_atexit@plt+0x74abec> │ │ │ │ + add r3, r5, r6, lsr #7 │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ + ldr r6, [pc, #104] @ 756c18 <__cxa_atexit@plt+0x74ac74> │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r0 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stm r9, {r7, fp} │ │ │ │ + str r6, [r8] │ │ │ │ + mov r6, #1 │ │ │ │ + strb r6, [r3, r1, lsl #2] │ │ │ │ + bne 756b6c <__cxa_atexit@plt+0x74abc8> │ │ │ │ + b 756bfc <__cxa_atexit@plt+0x74ac58> │ │ │ │ + ldr r1, [sl] │ │ │ │ + str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ + str r2, [sp, #12] │ │ │ │ + str lr, [sp, #16] │ │ │ │ + str ip, [sp, #8] │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75d834 <__cxa_atexit@plt+0x751890> │ │ │ │ - cmpeq lr, ip, lsl #28 │ │ │ │ - ldrsbeq lr, [lr, #-56] @ 0xffffffc8 │ │ │ │ - cmpeq lr, r0, ror r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr lr, [sp, #16] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + ldmib sp, {r0, ip} │ │ │ │ + b 756b88 <__cxa_atexit@plt+0x74abe4> │ │ │ │ + ldr r0, [r9, #8]! │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r4, [pc, #-168] @ 756b74 <__cxa_atexit@plt+0x74abd0> │ │ │ │ + cmpeq pc, r4, lsl #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 756c90 <__cxa_atexit@plt+0x74acec> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 756c70 <__cxa_atexit@plt+0x74accc> │ │ │ │ + ldr r0, [pc, #96] @ 756cb0 <__cxa_atexit@plt+0x74ad0c> │ │ │ │ + ldr r3, [pc, #96] @ 756cb4 <__cxa_atexit@plt+0x74ad10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 756ca0 <__cxa_atexit@plt+0x74acfc> │ │ │ │ + ldr r7, [pc, #40] @ 756ca4 <__cxa_atexit@plt+0x74ad00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 756ca8 <__cxa_atexit@plt+0x74ad04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 756cac <__cxa_atexit@plt+0x74ad08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, r0, ror #24 │ │ │ │ + cmpeq lr, ip, asr ip │ │ │ │ + cmpeq lr, r0, ror #24 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + hvceq 59340 @ 0xe7cc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, fp │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 756ce8 <__cxa_atexit@plt+0x74ad44> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r8, [sp, #24] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + mov ip, r6 │ │ │ │ + ldm r5, {r1, r7} │ │ │ │ + mov r6, r5 │ │ │ │ + mov lr, r4 │ │ │ │ + cmp r1, r0 │ │ │ │ + bge 756df8 <__cxa_atexit@plt+0x74ae54> │ │ │ │ + ldr r0, [r6, #8] │ │ │ │ + str r7, [sp, #16] │ │ │ │ + add r2, r0, r1, lsl #2 │ │ │ │ + ldr r3, [r6, #16] │ │ │ │ + ldr r0, [pc, #276] @ 756e38 <__cxa_atexit@plt+0x74ae94> │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r9, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + mov r4, #0 │ │ │ │ + cmp r3, #1 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + blt 756e24 <__cxa_atexit@plt+0x74ae80> │ │ │ │ + mul r0, r3, r1 │ │ │ │ + str r5, [sp, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + add r5, r0, #12 │ │ │ │ + ldr r2, [pc, #208] @ 756e3c <__cxa_atexit@plt+0x74ae98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + cmp r3, #0 │ │ │ │ + add sl, r9, r2 │ │ │ │ + add fp, r5, sl, lsl #2 │ │ │ │ + bne 756dcc <__cxa_atexit@plt+0x74ae28> │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldrex r3, [fp] │ │ │ │ + strex r3, r8, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 756d88 <__cxa_atexit@plt+0x74ade4> │ │ │ │ + ldr r2, [r0, #4] │ │ │ │ + ldr r7, [pc, #156] @ 756e40 <__cxa_atexit@plt+0x74ae9c> │ │ │ │ + add r9, r9, #1 │ │ │ │ + add r3, r5, sl, lsr #7 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + cmp r9, r1 │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + str r7, [r0] │ │ │ │ + mov r7, #1 │ │ │ │ + strb r7, [r3, r2, lsl #2] │ │ │ │ + str r8, [r6, #-8] │ │ │ │ + bne 756d64 <__cxa_atexit@plt+0x74adc0> │ │ │ │ + b 756e1c <__cxa_atexit@plt+0x74ae78> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [fp] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + mov r7, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov lr, r7 │ │ │ │ + b 756d84 <__cxa_atexit@plt+0x74ade0> │ │ │ │ + ldr r1, [pc, #68] @ 756e44 <__cxa_atexit@plt+0x74aea0> │ │ │ │ + mov r4, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r6, #20]! │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, ip │ │ │ │ + str r1, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + cmpeq pc, r8, asr #17 │ │ │ │ + @ instruction: 0x015f4890 │ │ │ │ + cmpeq pc, r0, asr #16 │ │ │ │ + andeq r0, r0, r5, lsr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + mov r8, fp │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 756ce8 <__cxa_atexit@plt+0x74ad44> │ │ │ │ + smlalbbeq r7, lr, ip, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 75d928 <__cxa_atexit@plt+0x751984> │ │ │ │ - ldr r7, [pc, #128] @ 75d93c <__cxa_atexit@plt+0x751998> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 75d910 <__cxa_atexit@plt+0x75196c> │ │ │ │ - ldr r2, [pc, #112] @ 75d940 <__cxa_atexit@plt+0x75199c> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ + bhi 756eac <__cxa_atexit@plt+0x74af08> │ │ │ │ + ldr r7, [pc, #52] @ 756ec0 <__cxa_atexit@plt+0x74af1c> │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - beq 75d91c <__cxa_atexit@plt+0x751978> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #84] @ 75d944 <__cxa_atexit@plt+0x7519a0> │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - mov r7, sl │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 756ea0 <__cxa_atexit@plt+0x74aefc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 756ed4 <__cxa_atexit@plt+0x74af30> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75d948 <__cxa_atexit@plt+0x7519a4> │ │ │ │ + ldr r7, [pc, #16] @ 756ec4 <__cxa_atexit@plt+0x74af20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq lr, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 75d9a4 <__cxa_atexit@plt+0x751a00> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, r0, asr sl │ │ │ │ + cmpeq lr, ip, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #172] @ 756f8c <__cxa_atexit@plt+0x74afe8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 75d99c <__cxa_atexit@plt+0x7519f8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 75d9a8 <__cxa_atexit@plt+0x751a04> │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r8, [r3] │ │ │ │ + beq 756f50 <__cxa_atexit@plt+0x74afac> │ │ │ │ + ldr r2, [pc, #144] @ 756f90 <__cxa_atexit@plt+0x74afec> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + add r2, pc, r2 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bhi 756f78 <__cxa_atexit@plt+0x74afd4> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 756f58 <__cxa_atexit@plt+0x74afb4> │ │ │ │ + ldr r0, [pc, #116] @ 756fa4 <__cxa_atexit@plt+0x74b000> │ │ │ │ + ldr r3, [pc, #116] @ 756fa8 <__cxa_atexit@plt+0x74b004> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #32] @ 75d9e4 <__cxa_atexit@plt+0x751a40> │ │ │ │ - add r2, r7, r2, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75dab8 <__cxa_atexit@plt+0x751b14> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r2, [pc, #192] @ 75dad4 <__cxa_atexit@plt+0x751b30> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r0, #8 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, lr} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, lr} │ │ │ │ - ldm ip, {r0, r1, r2, r4, fp, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, fp, lr} │ │ │ │ - ldr r4, [pc, #124] @ 75dad8 <__cxa_atexit@plt+0x751b34> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - ldr r4, [r4] │ │ │ │ - add sl, sl, r3, lsl #2 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 75dac4 <__cxa_atexit@plt+0x751b20> │ │ │ │ - mov r4, #0 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 75da7c <__cxa_atexit@plt+0x751ad8> │ │ │ │ - ldr r7, [pc, #72] @ 75dadc <__cxa_atexit@plt+0x751b38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #60] @ 75dae0 <__cxa_atexit@plt+0x751b3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r3, [pc, #52] @ 756f94 <__cxa_atexit@plt+0x74aff0> │ │ │ │ + ldr r7, [pc, #52] @ 756f98 <__cxa_atexit@plt+0x74aff4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 756f9c <__cxa_atexit@plt+0x74aff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75da70 <__cxa_atexit@plt+0x751acc> │ │ │ │ - cmpeq lr, ip, lsl #4 │ │ │ │ - ldrsbeq sp, [lr, #-184] @ 0xffffff48 │ │ │ │ - cmpeq lr, r0, asr #28 │ │ │ │ - cmpeq lr, r8, lsl #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75db24 <__cxa_atexit@plt+0x751b80> │ │ │ │ - ldr lr, [pc, #44] @ 75db2c <__cxa_atexit@plt+0x751b88> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 75db30 <__cxa_atexit@plt+0x751b8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + ldr r7, [pc, #32] @ 756fa0 <__cxa_atexit@plt+0x74affc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r8, lsl #19 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + hvceq 59288 @ 0xe798 │ │ │ │ + hvceq 59284 @ 0xe794 │ │ │ │ + hvceq 59284 @ 0xe794 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0x014e799c │ │ │ │ + cmpeq lr, r8, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75db70 <__cxa_atexit@plt+0x751bcc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 75db7c <__cxa_atexit@plt+0x751bd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #136] @ 75704c <__cxa_atexit@plt+0x74b0a8> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 757038 <__cxa_atexit@plt+0x74b094> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 757018 <__cxa_atexit@plt+0x74b074> │ │ │ │ + ldr r0, [pc, #104] @ 757060 <__cxa_atexit@plt+0x74b0bc> │ │ │ │ + ldr r3, [pc, #104] @ 757064 <__cxa_atexit@plt+0x74b0c0> │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 757050 <__cxa_atexit@plt+0x74b0ac> │ │ │ │ + ldr r7, [pc, #48] @ 757054 <__cxa_atexit@plt+0x74b0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ 757058 <__cxa_atexit@plt+0x74b0b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r0, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75dbc0 <__cxa_atexit@plt+0x751c1c> │ │ │ │ - ldr lr, [pc, #44] @ 75dbc8 <__cxa_atexit@plt+0x751c24> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 75dbcc <__cxa_atexit@plt+0x751c28> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + ldr r7, [pc, #28] @ 75705c <__cxa_atexit@plt+0x74b0b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, ip, ror #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + strheq r7, [lr, #-136] @ 0xffffff78 │ │ │ │ + strheq r7, [lr, #-132] @ 0xffffff7c │ │ │ │ + strheq r7, [lr, #-132] @ 0xffffff7c │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + ldrdeq r7, [lr, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75dc0c <__cxa_atexit@plt+0x751c68> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 75dc18 <__cxa_atexit@plt+0x751c74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 75709c <__cxa_atexit@plt+0x74b0f8> │ │ │ │ + ldr r2, [pc, #28] @ 7570a8 <__cxa_atexit@plt+0x74b104> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, ror #31 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + cmpeq pc, r8, lsr fp @ │ │ │ │ + hvceq 59268 @ 0xe784 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75dc6c <__cxa_atexit@plt+0x751cc8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r7, r5 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r7, [pc, #8] @ 75dc7c <__cxa_atexit@plt+0x751cd8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75715c <__cxa_atexit@plt+0x74b1b8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75714c <__cxa_atexit@plt+0x74b1a8> │ │ │ │ + ldr r3, [pc, #172] @ 757194 <__cxa_atexit@plt+0x74b1f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 757164 <__cxa_atexit@plt+0x74b1c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75716c <__cxa_atexit@plt+0x74b1c8> │ │ │ │ + ldr r5, [pc, #144] @ 7571a4 <__cxa_atexit@plt+0x74b200> │ │ │ │ + ldr r2, [pc, #144] @ 7571a8 <__cxa_atexit@plt+0x74b204> │ │ │ │ + ldr r1, [pc, #144] @ 7571ac <__cxa_atexit@plt+0x74b208> │ │ │ │ + ldr r0, [pc, #144] @ 7571b0 <__cxa_atexit@plt+0x74b20c> │ │ │ │ + ldr r8, [pc, #144] @ 7571b4 <__cxa_atexit@plt+0x74b210> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 757150 <__cxa_atexit@plt+0x74b1ac> │ │ │ │ + mov r6, r9 │ │ │ │ + b 757174 <__cxa_atexit@plt+0x74b1d0> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 757198 <__cxa_atexit@plt+0x74b1f4> │ │ │ │ + ldr r8, [pc, #28] @ 75719c <__cxa_atexit@plt+0x74b1f8> │ │ │ │ + ldr r9, [pc, #28] @ 7571a0 <__cxa_atexit@plt+0x74b1fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - smlaltteq pc, sp, r4, ip @ │ │ │ │ - mov r2, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r2, #16]! │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 75dd00 <__cxa_atexit@plt+0x751d5c> │ │ │ │ - add r7, r8, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #220] @ 75dd88 <__cxa_atexit@plt+0x751de4> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq 75dd5c <__cxa_atexit@plt+0x751db8> │ │ │ │ - ldr r3, [pc, #184] @ 75dd8c <__cxa_atexit@plt+0x751de8> │ │ │ │ - ldr r2, [pc, #184] @ 75dd90 <__cxa_atexit@plt+0x751dec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ + cmpeq pc, ip, asr #7 │ │ │ │ + cmpeq lr, r8, lsr #12 │ │ │ │ + smlalbbeq r7, lr, r8, r7 │ │ │ │ + ldrdeq r7, [lr, #-96] @ 0xffffffa0 │ │ │ │ + @ instruction: 0xffffee78 │ │ │ │ + @ instruction: 0xffffed8c │ │ │ │ + cmpeq lr, r4, lsr #14 │ │ │ │ + ldrdeq r7, [lr, #-116] @ 0xffffff8c │ │ │ │ + teqeq r7, pc, lsl #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 757228 <__cxa_atexit@plt+0x74b284> │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + mul r7, r2, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 757208 <__cxa_atexit@plt+0x74b264> │ │ │ │ + ldr r1, [pc, #92] @ 757248 <__cxa_atexit@plt+0x74b2a4> │ │ │ │ + ldr r8, [pc, #92] @ 75724c <__cxa_atexit@plt+0x74b2a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ str r9, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - add r1, r5, #24 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r5, r3 │ │ │ │ - bcc 75dd68 <__cxa_atexit@plt+0x751dc4> │ │ │ │ - ldr r5, [pc, #112] @ 75dd98 <__cxa_atexit@plt+0x751df4> │ │ │ │ - ldr r0, [pc, #112] @ 75dd9c <__cxa_atexit@plt+0x751df8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r5, [r8, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r5, [r1] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r7, r5, #1 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 757238 <__cxa_atexit@plt+0x74b294> │ │ │ │ + ldr r7, [pc, #40] @ 75723c <__cxa_atexit@plt+0x74b298> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 757240 <__cxa_atexit@plt+0x74b29c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 75dd94 <__cxa_atexit@plt+0x751df0> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93e30 <__cxa_atexit@plt+0x1a87e8c> │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - cmpeq lr, r8, asr r8 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ + ldr r7, [pc, #20] @ 757244 <__cxa_atexit@plt+0x74b2a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlalbteq r7, lr, r8, r6 │ │ │ │ + smlalbteq r7, lr, r4, r6 │ │ │ │ + cmpeq lr, r8, lsl r7 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmpeq lr, r4, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - str r9, [r2, #-8]! │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r8, [r2, #4] │ │ │ │ - bcc 75de00 <__cxa_atexit@plt+0x751e5c> │ │ │ │ - ldr r1, [pc, #72] @ 75de18 <__cxa_atexit@plt+0x751e74> │ │ │ │ - ldr r0, [pc, #72] @ 75de1c <__cxa_atexit@plt+0x751e78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r8, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r1, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 75de20 <__cxa_atexit@plt+0x751e7c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93e30 <__cxa_atexit@plt+0x1a87e8c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 75de50 <__cxa_atexit@plt+0x751eac> │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + cmp r7, #0 │ │ │ │ + ble 7572a8 <__cxa_atexit@plt+0x74b304> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #52] @ 7572c4 <__cxa_atexit@plt+0x74b320> │ │ │ │ mov r8, #0 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov sl, #0 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3, r9} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #8] @ 75de74 <__cxa_atexit@plt+0x751ed0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r7, [pc, #16] @ 7572c0 <__cxa_atexit@plt+0x74b31c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r0, asr #27 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 75deb4 <__cxa_atexit@plt+0x751f10> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r3, [pc, #12] @ 75deb8 <__cxa_atexit@plt+0x751f14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + @ instruction: 0x015f4394 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r8, lsl #13 │ │ │ │ - andeq r0, r0, r8, lsl #12 │ │ │ │ + andeq r0, r0, r5, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add r3, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 75730c <__cxa_atexit@plt+0x74b368> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #48] @ 757328 <__cxa_atexit@plt+0x74b384> │ │ │ │ + mov r8, #0 │ │ │ │ + mul sl, r2, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r7, [pc, #16] @ 757324 <__cxa_atexit@plt+0x74b380> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsr r3 @ │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + cmpeq lr, r4, lsl r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #20]! │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75df08 <__cxa_atexit@plt+0x751f64> │ │ │ │ - ldr r7, [pc, #64] @ 75df20 <__cxa_atexit@plt+0x751f7c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 757374 <__cxa_atexit@plt+0x74b3d0> │ │ │ │ + ldr r7, [pc, #52] @ 757388 <__cxa_atexit@plt+0x74b3e4> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [r3, #28] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - ldr r1, [r3, #16] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - add r3, r2, #1 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 757368 <__cxa_atexit@plt+0x74b3c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 75739c <__cxa_atexit@plt+0x74b3f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 75738c <__cxa_atexit@plt+0x74b3e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 75df50 <__cxa_atexit@plt+0x751fac> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, #0 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ + ldrdeq r7, [lr, #-88] @ 0xffffffa8 │ │ │ │ + strheq r7, [lr, #-84] @ 0xffffffac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #168] @ 757450 <__cxa_atexit@plt+0x74b4ac> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75dfd8 <__cxa_atexit@plt+0x752034> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr lr, [pc, #112] @ 75dff4 <__cxa_atexit@plt+0x752050> │ │ │ │ - ldr r0, [pc, #112] @ 75dff8 <__cxa_atexit@plt+0x752054> │ │ │ │ - add r2, r7, r2, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - add r9, r2, #8 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 75dfe4 <__cxa_atexit@plt+0x752040> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, r8, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75dfb4 <__cxa_atexit@plt+0x752010> │ │ │ │ - ldr r3, [pc, #48] @ 75dffc <__cxa_atexit@plt+0x752058> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r3, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75dfac <__cxa_atexit@plt+0x752008> │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - cmpeq lr, r4, lsr #13 │ │ │ │ - cmpeq lr, r0, ror #24 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75e060 <__cxa_atexit@plt+0x7520bc> │ │ │ │ - ldr r2, [pc, #80] @ 75e070 <__cxa_atexit@plt+0x7520cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - beq 75e054 <__cxa_atexit@plt+0x7520b0> │ │ │ │ - ldr r2, [pc, #56] @ 75e074 <__cxa_atexit@plt+0x7520d0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + beq 757414 <__cxa_atexit@plt+0x74b470> │ │ │ │ + ldr r2, [pc, #140] @ 757454 <__cxa_atexit@plt+0x74b4b0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bhi 75743c <__cxa_atexit@plt+0x74b498> │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + mul r7, r2, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75741c <__cxa_atexit@plt+0x74b478> │ │ │ │ + ldr r1, [pc, #112] @ 757468 <__cxa_atexit@plt+0x74b4c4> │ │ │ │ + ldr r8, [pc, #112] @ 75746c <__cxa_atexit@plt+0x74b4c8> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75e078 <__cxa_atexit@plt+0x7520d4> │ │ │ │ + ldr r3, [pc, #52] @ 757458 <__cxa_atexit@plt+0x74b4b4> │ │ │ │ + ldr r7, [pc, #52] @ 75745c <__cxa_atexit@plt+0x74b4b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 757460 <__cxa_atexit@plt+0x74b4bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 757464 <__cxa_atexit@plt+0x74b4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strdeq pc, [sp, #-132] @ 0xffffff7c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 75e0a0 <__cxa_atexit@plt+0x7520fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + strheq r7, [lr, #-68] @ 0xffffffbc │ │ │ │ + strheq r7, [lr, #-64] @ 0xffffffc0 │ │ │ │ + cmpeq lr, r0, lsl #10 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + cmpeq lr, r8, lsr r5 │ │ │ │ + ldrdeq r7, [lr, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - ldr r1, [pc, #96] @ 75e120 <__cxa_atexit@plt+0x75217c> │ │ │ │ - ldr r9, [r3, #-4] │ │ │ │ - ldmib r3, {r7, r8} │ │ │ │ + ldr r2, [pc, #132] @ 75750c <__cxa_atexit@plt+0x74b568> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 7574f8 <__cxa_atexit@plt+0x74b554> │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + mul r7, r2, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7574d8 <__cxa_atexit@plt+0x74b534> │ │ │ │ + ldr r1, [pc, #100] @ 757520 <__cxa_atexit@plt+0x74b57c> │ │ │ │ + ldr r8, [pc, #100] @ 757524 <__cxa_atexit@plt+0x74b580> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - sub r1, r3, #40 @ 0x28 │ │ │ │ - cmp fp, r1 │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - bhi 75e10c <__cxa_atexit@plt+0x752168> │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str sl, [r7, #-12]! │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r7, [pc, #16] @ 75e124 <__cxa_atexit@plt+0x752180> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 757510 <__cxa_atexit@plt+0x74b56c> │ │ │ │ + ldr r7, [pc, #48] @ 757514 <__cxa_atexit@plt+0x74b570> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ 757518 <__cxa_atexit@plt+0x74b574> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75751c <__cxa_atexit@plt+0x74b578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmppeq sp, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + strdeq r7, [lr, #-56] @ 0xffffffc8 │ │ │ │ + strdeq r7, [lr, #-52] @ 0xffffffcc │ │ │ │ + cmpeq lr, r4, asr #8 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + hvceq 59204 @ 0xe744 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75e15c <__cxa_atexit@plt+0x7521b8> │ │ │ │ - ldr r2, [pc, #28] @ 75e168 <__cxa_atexit@plt+0x7521c4> │ │ │ │ + bcc 75755c <__cxa_atexit@plt+0x74b5b8> │ │ │ │ + ldr r2, [pc, #28] @ 757568 <__cxa_atexit@plt+0x74b5c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, lsl #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + cmpeq pc, r8, ror r6 @ │ │ │ │ + cmpeq lr, r4, lsl #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75761c <__cxa_atexit@plt+0x74b678> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75760c <__cxa_atexit@plt+0x74b668> │ │ │ │ + ldr r3, [pc, #172] @ 757654 <__cxa_atexit@plt+0x74b6b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75e1ac <__cxa_atexit@plt+0x752208> │ │ │ │ - ldr lr, [pc, #44] @ 75e1b4 <__cxa_atexit@plt+0x752210> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 75e1b8 <__cxa_atexit@plt+0x752214> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r0, lsl #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bhi 757624 <__cxa_atexit@plt+0x74b680> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75e1f8 <__cxa_atexit@plt+0x752254> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 75e204 <__cxa_atexit@plt+0x752260> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq sp, [lr, #-152] @ 0xffffff68 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75e2b8 <__cxa_atexit@plt+0x752314> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r2, #0 │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - blt 75e2a4 <__cxa_atexit@plt+0x752300> │ │ │ │ - ldr r1, [pc, #120] @ 75e2c8 <__cxa_atexit@plt+0x752324> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - beq 75e2ac <__cxa_atexit@plt+0x752308> │ │ │ │ - ldr lr, [pc, #88] @ 75e2cc <__cxa_atexit@plt+0x752328> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [pc, #80] @ 75e2d0 <__cxa_atexit@plt+0x75232c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5] │ │ │ │ - str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + bcc 75762c <__cxa_atexit@plt+0x74b688> │ │ │ │ + ldr r5, [pc, #144] @ 757664 <__cxa_atexit@plt+0x74b6c0> │ │ │ │ + ldr r2, [pc, #144] @ 757668 <__cxa_atexit@plt+0x74b6c4> │ │ │ │ + ldr r1, [pc, #144] @ 75766c <__cxa_atexit@plt+0x74b6c8> │ │ │ │ + ldr r0, [pc, #144] @ 757670 <__cxa_atexit@plt+0x74b6cc> │ │ │ │ + ldr r8, [pc, #144] @ 757674 <__cxa_atexit@plt+0x74b6d0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75e2d4 <__cxa_atexit@plt+0x752330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 757610 <__cxa_atexit@plt+0x74b66c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 757634 <__cxa_atexit@plt+0x74b690> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 757658 <__cxa_atexit@plt+0x74b6b4> │ │ │ │ + ldr r8, [pc, #28] @ 75765c <__cxa_atexit@plt+0x74b6b8> │ │ │ │ + ldr r9, [pc, #28] @ 757660 <__cxa_atexit@plt+0x74b6bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrheq sp, [lr, #-32] @ 0xffffffe0 │ │ │ │ - smlaltbeq pc, sp, r0, r6 @ │ │ │ │ - andeq r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 75e314 <__cxa_atexit@plt+0x752370> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #12] @ 75e318 <__cxa_atexit@plt+0x752374> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r8, lsr #4 │ │ │ │ - andeq r0, r0, r7, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75e360 <__cxa_atexit@plt+0x7523bc> │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - ldr r1, [pc, #184] @ 75e3f8 <__cxa_atexit@plt+0x752454> │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ + cmpeq pc, ip, lsl #30 │ │ │ │ + cmpeq lr, r8, ror #2 │ │ │ │ + cmpeq lr, r8, lsl r3 │ │ │ │ + cmpeq lr, r0, lsl r2 │ │ │ │ + @ instruction: 0xffffe9b8 │ │ │ │ + @ instruction: 0xffffe8cc │ │ │ │ + cmpeq lr, r4, ror #4 │ │ │ │ + cmpeq lr, r4, ror #6 │ │ │ │ + teqeq r7, pc, asr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7576ac <__cxa_atexit@plt+0x74b708> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7576b4 <__cxa_atexit@plt+0x74b710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 75e3d8 <__cxa_atexit@plt+0x752434> │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #104] @ 75e3ec <__cxa_atexit@plt+0x752448> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r3, [pc, #-220] @ 7575e0 <__cxa_atexit@plt+0x74b63c> │ │ │ │ + andeq r0, r4, r2, lsl r0 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + mov lr, r8 │ │ │ │ + str r5, [sp, #8] │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r5, r4 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7577e8 <__cxa_atexit@plt+0x74b844> │ │ │ │ + ldr r0, [pc, #288] @ 757814 <__cxa_atexit@plt+0x74b870> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r8, #12] │ │ │ │ + cmp sl, r3 │ │ │ │ + bge 7577cc <__cxa_atexit@plt+0x74b828> │ │ │ │ + ldr r3, [r8, #8] │ │ │ │ + ldr r4, [r8, #4] │ │ │ │ + add r3, r3, sl, lsl #2 │ │ │ │ + add fp, sl, lr │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r2, [pc, #236] @ 757818 <__cxa_atexit@plt+0x74b874> │ │ │ │ + lsl r7, fp, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str ip, [r9] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 75779c <__cxa_atexit@plt+0x74b7f8> │ │ │ │ + add r3, r4, #12 │ │ │ │ + add r2, r3, r7 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r6, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 757750 <__cxa_atexit@plt+0x74b7ac> │ │ │ │ + add r6, r3, fp, lsr #7 │ │ │ │ + ldr r3, [r4, #4] │ │ │ │ + ldr r1, [pc, #176] @ 757820 <__cxa_atexit@plt+0x74b87c> │ │ │ │ + add sl, sl, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r4] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r6, r3, lsl #2] │ │ │ │ + ldr r6, [r5, #804] @ 0x324 │ │ │ │ + add r3, r9, #16 │ │ │ │ + mov r1, #0 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 7576f8 <__cxa_atexit@plt+0x74b754> │ │ │ │ + b 7577e8 <__cxa_atexit@plt+0x74b844> │ │ │ │ + add r3, r7, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r0, [pc, #96] @ 75781c <__cxa_atexit@plt+0x74b878> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 757744 <__cxa_atexit@plt+0x74b7a0> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r4, r5 │ │ │ │ + mov r5, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r5, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + mov r4, r5 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq pc, r4, lsl #30 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + cmpeq pc, r8, asr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 757898 <__cxa_atexit@plt+0x74b8f4> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 757878 <__cxa_atexit@plt+0x74b8d4> │ │ │ │ + ldr r0, [pc, #96] @ 7578b8 <__cxa_atexit@plt+0x74b914> │ │ │ │ + ldr r3, [pc, #96] @ 7578bc <__cxa_atexit@plt+0x74b918> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 75e3e0 <__cxa_atexit@plt+0x75243c> │ │ │ │ - ldr r3, [pc, #64] @ 75e3f0 <__cxa_atexit@plt+0x75244c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 7578a8 <__cxa_atexit@plt+0x74b904> │ │ │ │ + ldr r7, [pc, #40] @ 7578ac <__cxa_atexit@plt+0x74b908> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r3, [pc, #36] @ 75e3f4 <__cxa_atexit@plt+0x752450> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 7578b0 <__cxa_atexit@plt+0x74b90c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #20] @ 7578b4 <__cxa_atexit@plt+0x74b910> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmpeq lr, r4, ror #2 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + qdaddeq r7, r8, lr │ │ │ │ + qdaddeq r7, r4, lr │ │ │ │ + strdeq r7, [lr, #-8] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq lr, r8, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 75e424 <__cxa_atexit@plt+0x752480> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #24] @ 75e444 <__cxa_atexit@plt+0x7524a0> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75e4cc <__cxa_atexit@plt+0x752528> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr lr, [pc, #112] @ 75e4e8 <__cxa_atexit@plt+0x752544> │ │ │ │ - ldr r0, [pc, #112] @ 75e4ec <__cxa_atexit@plt+0x752548> │ │ │ │ - add r2, r7, r2, lsl #2 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 757960 <__cxa_atexit@plt+0x74b9bc> │ │ │ │ + ldr lr, [pc, #116] @ 75796c <__cxa_atexit@plt+0x74b9c8> │ │ │ │ + add r2, r5, #8 │ │ │ │ + mov r8, #0 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - add r9, r2, #8 │ │ │ │ - str r3, [r8, #8] │ │ │ │ - ldr r0, [r0] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 75e4d8 <__cxa_atexit@plt+0x752534> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, r8, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75e4a8 <__cxa_atexit@plt+0x752504> │ │ │ │ - ldr r3, [pc, #48] @ 75e4f0 <__cxa_atexit@plt+0x75254c> │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ble 75794c <__cxa_atexit@plt+0x74b9a8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [pc, #60] @ 757970 <__cxa_atexit@plt+0x74b9cc> │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 7576c4 <__cxa_atexit@plt+0x74b720> │ │ │ │ + ldr r3, [pc, #32] @ 757974 <__cxa_atexit@plt+0x74b9d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ str r3, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 75e4a0 <__cxa_atexit@plt+0x7524fc> │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - ldrheq sp, [lr, #-16] │ │ │ │ - cmpeq lr, ip, ror #14 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrsheq r3, [pc, #-192] @ 7578bc <__cxa_atexit@plt+0x74b918> │ │ │ │ + andeq r0, r0, r6, lsr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + add r3, r7, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bge 7579cc <__cxa_atexit@plt+0x74ba28> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + mul r8, r1, r3 │ │ │ │ + ldr r0, [pc, #52] @ 7579e8 <__cxa_atexit@plt+0x74ba44> │ │ │ │ + ldr r9, [r2, #12] │ │ │ │ + mov sl, #0 │ │ │ │ + mov r3, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r0, [r5] │ │ │ │ + b 7576c4 <__cxa_atexit@plt+0x74b720> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r3, [pc, #8] @ 7579e4 <__cxa_atexit@plt+0x74ba40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, ror #24 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + smlaltbeq r6, lr, r4, pc @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75e558 <__cxa_atexit@plt+0x7525b4> │ │ │ │ - ldr r2, [pc, #84] @ 75e568 <__cxa_atexit@plt+0x7525c4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 757a34 <__cxa_atexit@plt+0x74ba90> │ │ │ │ + ldr r7, [pc, #52] @ 757a48 <__cxa_atexit@plt+0x74baa4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 757a28 <__cxa_atexit@plt+0x74ba84> │ │ │ │ + mov r7, r8 │ │ │ │ + b 757a5c <__cxa_atexit@plt+0x74bab8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 757a4c <__cxa_atexit@plt+0x74baa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, r8, ror #30 │ │ │ │ + cmpeq lr, r4, asr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #176] @ 757b18 <__cxa_atexit@plt+0x74bb74> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 75e54c <__cxa_atexit@plt+0x7525a8> │ │ │ │ - ldr r2, [pc, #56] @ 75e56c <__cxa_atexit@plt+0x7525c8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + beq 757adc <__cxa_atexit@plt+0x74bb38> │ │ │ │ + ldr r2, [pc, #148] @ 757b1c <__cxa_atexit@plt+0x74bb78> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bhi 757b04 <__cxa_atexit@plt+0x74bb60> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 757ae4 <__cxa_atexit@plt+0x74bb40> │ │ │ │ + ldr r0, [pc, #120] @ 757b30 <__cxa_atexit@plt+0x74bb8c> │ │ │ │ + ldr r3, [pc, #120] @ 757b34 <__cxa_atexit@plt+0x74bb90> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75e570 <__cxa_atexit@plt+0x7525cc> │ │ │ │ + ldr r3, [pc, #52] @ 757b20 <__cxa_atexit@plt+0x74bb7c> │ │ │ │ + ldr r7, [pc, #52] @ 757b24 <__cxa_atexit@plt+0x74bb80> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 757b28 <__cxa_atexit@plt+0x74bb84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 757b2c <__cxa_atexit@plt+0x74bb88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmppeq sp, r4, lsl #8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 75e598 <__cxa_atexit@plt+0x7525f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + smlaltteq r6, lr, ip, sp │ │ │ │ + smlaltteq r6, lr, r8, sp │ │ │ │ + smlalbbeq r6, lr, r8, lr │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + smlalbteq r6, lr, r8, lr │ │ │ │ + cmpeq lr, ip, asr lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #140] @ 757bdc <__cxa_atexit@plt+0x74bc38> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 757bc8 <__cxa_atexit@plt+0x74bc24> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 757ba8 <__cxa_atexit@plt+0x74bc04> │ │ │ │ + ldr r0, [pc, #108] @ 757bf0 <__cxa_atexit@plt+0x74bc4c> │ │ │ │ + ldr r3, [pc, #108] @ 757bf4 <__cxa_atexit@plt+0x74bc50> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 75e5c4 <__cxa_atexit@plt+0x752620> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 757be0 <__cxa_atexit@plt+0x74bc3c> │ │ │ │ + ldr r7, [pc, #48] @ 757be4 <__cxa_atexit@plt+0x74bc40> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov sl, r7 │ │ │ │ - b 75e214 <__cxa_atexit@plt+0x752270> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ 757be8 <__cxa_atexit@plt+0x74bc44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 757bec <__cxa_atexit@plt+0x74bc48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + cmpeq lr, r8, lsr #26 │ │ │ │ + cmpeq lr, r4, lsr #26 │ │ │ │ + smlalbteq r6, lr, r4, sp │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + strdeq r6, [lr, #-220] @ 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75e5fc <__cxa_atexit@plt+0x752658> │ │ │ │ - ldr r2, [pc, #28] @ 75e608 <__cxa_atexit@plt+0x752664> │ │ │ │ + bcc 757c2c <__cxa_atexit@plt+0x74bc88> │ │ │ │ + ldr r2, [pc, #28] @ 757c38 <__cxa_atexit@plt+0x74bc94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, ror #5 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 75e62c <__cxa_atexit@plt+0x752688> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + cmpeq pc, r8, lsr #31 │ │ │ │ + smlalbbeq r6, lr, r4, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 757cec <__cxa_atexit@plt+0x74bd48> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 757cdc <__cxa_atexit@plt+0x74bd38> │ │ │ │ + ldr r3, [pc, #172] @ 757d24 <__cxa_atexit@plt+0x74bd80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 75e69c <__cxa_atexit@plt+0x7526f8> │ │ │ │ - ldr r2, [r5] │ │ │ │ - stmdb r5, {r7, r8, r9, sl} │ │ │ │ - cmp sl, r2 │ │ │ │ - bge 75e688 <__cxa_atexit@plt+0x7526e4> │ │ │ │ - add r2, r9, sl, lsl #2 │ │ │ │ - ldr r1, [pc, #88] @ 75e6ac <__cxa_atexit@plt+0x752708> │ │ │ │ - ldmib r7, {r8, sl} │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str sl, [r5, #-20]! @ 0xffffffec │ │ │ │ + bhi 757cf4 <__cxa_atexit@plt+0x74bd50> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 757cfc <__cxa_atexit@plt+0x74bd58> │ │ │ │ + ldr r5, [pc, #144] @ 757d34 <__cxa_atexit@plt+0x74bd90> │ │ │ │ + ldr r2, [pc, #144] @ 757d38 <__cxa_atexit@plt+0x74bd94> │ │ │ │ + ldr r1, [pc, #144] @ 757d3c <__cxa_atexit@plt+0x74bd98> │ │ │ │ + ldr r0, [pc, #144] @ 757d40 <__cxa_atexit@plt+0x74bd9c> │ │ │ │ + ldr r8, [pc, #144] @ 757d44 <__cxa_atexit@plt+0x74bda0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - beq 75e690 <__cxa_atexit@plt+0x7526ec> │ │ │ │ - ldr r3, [pc, #52] @ 75e6b0 <__cxa_atexit@plt+0x75270c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 75cbe8 <__cxa_atexit@plt+0x750c44> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 757ce0 <__cxa_atexit@plt+0x74bd3c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 757d04 <__cxa_atexit@plt+0x74bd60> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 757d28 <__cxa_atexit@plt+0x74bd84> │ │ │ │ + ldr r8, [pc, #28] @ 757d2c <__cxa_atexit@plt+0x74bd88> │ │ │ │ + ldr r9, [pc, #28] @ 757d30 <__cxa_atexit@plt+0x74bd8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 75e6d8 <__cxa_atexit@plt+0x752734> │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 75cbe8 <__cxa_atexit@plt+0x750c44> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r9, r5, #12 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldm r9, {r6, r8, r9} │ │ │ │ - ldr r2, [pc, #220] @ 75e7d8 <__cxa_atexit@plt+0x752834> │ │ │ │ - add r3, sl, r8, lsl #2 │ │ │ │ - mov lr, fp │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 75e7c0 <__cxa_atexit@plt+0x75281c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75e71c <__cxa_atexit@plt+0x752778> │ │ │ │ - ldr r3, [pc, #168] @ 75e7dc <__cxa_atexit@plt+0x752838> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r3, [sl] │ │ │ │ - add r3, r8, #1 │ │ │ │ - cmp r3, r9 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - bge 75e7a4 <__cxa_atexit@plt+0x752800> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, r6, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #124] @ 75e7e0 <__cxa_atexit@plt+0x75283c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldmib r7, {r8, sl} │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmda r5, {r8, sl} │ │ │ │ - beq 75e7ac <__cxa_atexit@plt+0x752808> │ │ │ │ - ldr r0, [pc, #84] @ 75e7e4 <__cxa_atexit@plt+0x752840> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 75cbe8 <__cxa_atexit@plt+0x750c44> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - b 75e7b4 <__cxa_atexit@plt+0x752810> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [fp] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 75e714 <__cxa_atexit@plt+0x752770> │ │ │ │ - cmpeq lr, r0, lsr pc │ │ │ │ - ldrsheq sp, [lr, #-68] @ 0xffffffbc │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - hvceq 57112 @ 0xdf18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ + cmpeq pc, ip, lsr r8 @ │ │ │ │ + @ instruction: 0x014e6a98 │ │ │ │ + @ instruction: 0x014e6c98 │ │ │ │ + cmpeq lr, r0, asr #22 │ │ │ │ + @ instruction: 0xffffe2e8 │ │ │ │ + @ instruction: 0xffffe1fc │ │ │ │ + @ instruction: 0x014e6b94 │ │ │ │ + smlaltteq r6, lr, r4, ip │ │ │ │ + teqeq r7, pc, ror ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75e83c <__cxa_atexit@plt+0x752898> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #52] @ 75e84c <__cxa_atexit@plt+0x7528a8> │ │ │ │ + bhi 757db8 <__cxa_atexit@plt+0x74be14> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + adds r7, r1, r2 │ │ │ │ + beq 757d98 <__cxa_atexit@plt+0x74bdf4> │ │ │ │ + ldr r0, [pc, #96] @ 757dd8 <__cxa_atexit@plt+0x74be34> │ │ │ │ + ldr r3, [pc, #96] @ 757ddc <__cxa_atexit@plt+0x74be38> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 757dc8 <__cxa_atexit@plt+0x74be24> │ │ │ │ + ldr r7, [pc, #40] @ 757dcc <__cxa_atexit@plt+0x74be28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 757dd0 <__cxa_atexit@plt+0x74be2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmda r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #28] @ 75e850 <__cxa_atexit@plt+0x7528ac> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 75e854 <__cxa_atexit@plt+0x7528b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 757dd4 <__cxa_atexit@plt+0x74be30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r4, lsl #8 │ │ │ │ - cmppeq sp, r0, lsr r1 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, ip, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 75e8bc <__cxa_atexit@plt+0x752918> │ │ │ │ - ldr r3, [pc, #72] @ 75e8cc <__cxa_atexit@plt+0x752928> │ │ │ │ - ldr lr, [pc, #72] @ 75e8d0 <__cxa_atexit@plt+0x75292c> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - mov sl, #0 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - b 75e62c <__cxa_atexit@plt+0x752688> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - swpbeq pc, r0, [sp] @ │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - mov lr, r5 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - ldr r2, [pc, #172] @ 75e9a8 <__cxa_atexit@plt+0x752a04> │ │ │ │ - cmp r0, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [lr, #-4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r7] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - blt 75e970 <__cxa_atexit@plt+0x7529cc> │ │ │ │ - ldr r0, [pc, #144] @ 75e9ac <__cxa_atexit@plt+0x752a08> │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r8, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r2, #0 │ │ │ │ - add r2, r7, r2, lsl #2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str r0, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 75e99c <__cxa_atexit@plt+0x7529f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldrne r2, [r5] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - addne r2, r2, #1 │ │ │ │ - strne r2, [r5] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - blt 75e928 <__cxa_atexit@plt+0x752984> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [pc, #52] @ 75e9b0 <__cxa_atexit@plt+0x752a0c> │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [pc, #36] @ 75e9b4 <__cxa_atexit@plt+0x752a10> │ │ │ │ - add r7, r3, r0 │ │ │ │ - mov r5, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, r8, lsr fp │ │ │ │ + cmpeq lr, r4, lsr fp │ │ │ │ + cmpeq lr, r8, lsr #24 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq lr, r8, asr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, lsr #6 │ │ │ │ - andeq r0, r0, r0, lsl #10 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, r4, lsr #5 │ │ │ │ - andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 75e9e8 <__cxa_atexit@plt+0x752a44> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #32] @ 757e24 <__cxa_atexit@plt+0x74be80> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - cmp r7, #1 │ │ │ │ - blt 75ea2c <__cxa_atexit@plt+0x752a88> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r2, [pc, #56] @ 75ea4c <__cxa_atexit@plt+0x752aa8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75ea44 <__cxa_atexit@plt+0x752aa0> │ │ │ │ - b 75ea5c <__cxa_atexit@plt+0x752ab8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #20] @ 75ea50 <__cxa_atexit@plt+0x752aac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsheq sp, [lr, #-16] │ │ │ │ - andeq r0, r0, r8, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov ip, r6 │ │ │ │ - mov lr, fp │ │ │ │ - mov r6, #0 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 75eb20 <__cxa_atexit@plt+0x752b7c> │ │ │ │ - ldmib r5, {r7, r8, sl} │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - add r3, r8, sl, lsl #2 │ │ │ │ - add r0, r0, r7, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr fp, [r0, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #212] @ 75eb6c <__cxa_atexit@plt+0x752bc8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r0] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 75eb08 <__cxa_atexit@plt+0x752b64> │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, fp, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75eaa8 <__cxa_atexit@plt+0x752b04> │ │ │ │ - ldr r0, [pc, #176] @ 75eb70 <__cxa_atexit@plt+0x752bcc> │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r1, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r8] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - cmp r7, r0 │ │ │ │ - bge 75eb4c <__cxa_atexit@plt+0x752ba8> │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - add r7, r0, r7, lsl #2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #124] @ 75eb74 <__cxa_atexit@plt+0x752bd0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - bne 75ea68 <__cxa_atexit@plt+0x752ac4> │ │ │ │ - b 75eb44 <__cxa_atexit@plt+0x752ba0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 75eaa4 <__cxa_atexit@plt+0x752b00> │ │ │ │ - ldr r0, [pc, #84] @ 75eb7c <__cxa_atexit@plt+0x752bd8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - beq 75eb44 <__cxa_atexit@plt+0x752ba0> │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ - b 75eb88 <__cxa_atexit@plt+0x752be4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - b 75eb60 <__cxa_atexit@plt+0x752bbc> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #28] @ 75eb78 <__cxa_atexit@plt+0x752bd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015ecb9c │ │ │ │ - cmpeq lr, r0, ror #2 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - ldrsbeq sp, [lr, #-0] │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [pc, #140] @ 75ec24 <__cxa_atexit@plt+0x752c80> │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75ec18 <__cxa_atexit@plt+0x752c74> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - add r3, r1, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #88] @ 75ec28 <__cxa_atexit@plt+0x752c84> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r2, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75ec18 <__cxa_atexit@plt+0x752c74> │ │ │ │ - ldr r3, [pc, #40] @ 75ec2c <__cxa_atexit@plt+0x752c88> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r1, r0, r9, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r1, [pc, #92] @ 75eca4 <__cxa_atexit@plt+0x752d00> │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 75ec98 <__cxa_atexit@plt+0x752cf4> │ │ │ │ - ldr r2, [pc, #36] @ 75eca8 <__cxa_atexit@plt+0x752d04> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r4, r0, fp, lsl #11 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 75ecd4 <__cxa_atexit@plt+0x752d30> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #32] @ 757e58 <__cxa_atexit@plt+0x74beb4> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r2, r0, sl, asr #5 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mov ip, fp │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75ede0 <__cxa_atexit@plt+0x752e3c> │ │ │ │ - ldr r2, [pc, #264] @ 75ee08 <__cxa_atexit@plt+0x752e64> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr lr, [pc, #252] @ 75ee0c <__cxa_atexit@plt+0x752e68> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r8, #8]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr sl, [r8, #8] │ │ │ │ - ldr fp, [r8, #4] │ │ │ │ - add r0, sl, r0, lsl #2 │ │ │ │ - ldr r9, [r8, #12] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - add r7, r0, #8 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bne 75edf0 <__cxa_atexit@plt+0x752e4c> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 75ed4c <__cxa_atexit@plt+0x752da8> │ │ │ │ - str r9, [r5, #20] │ │ │ │ - ldr r7, [pc, #168] @ 75ee10 <__cxa_atexit@plt+0x752e6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r7, [sl] │ │ │ │ - add r7, fp, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 75edb4 <__cxa_atexit@plt+0x752e10> │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #128] @ 75ee14 <__cxa_atexit@plt+0x752e70> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 75edd0 <__cxa_atexit@plt+0x752e2c> │ │ │ │ - mov r5, r8 │ │ │ │ - mov fp, ip │ │ │ │ - b 75ea5c <__cxa_atexit@plt+0x752ab8> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - mov fp, ip │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #80] @ 75ee18 <__cxa_atexit@plt+0x752e74> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r3, [pc, #8] @ 757e7c <__cxa_atexit@plt+0x74bed8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - b 75ed40 <__cxa_atexit@plt+0x752d9c> │ │ │ │ - cmpeq lr, r0, lsr r9 │ │ │ │ - cmpeq lr, ip, asr #29 │ │ │ │ - cmpeq lr, r0, asr #29 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - cmpeq lr, r4, ror #28 │ │ │ │ - cmpeq sp, r8, asr #22 │ │ │ │ - andeq r1, r0, r9, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - addne r7, r7, #1 │ │ │ │ - strne r7, [r5, #16] │ │ │ │ - add r7, r3, #1 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bge 75eeb0 <__cxa_atexit@plt+0x752f0c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [pc, #132] @ 75eee4 <__cxa_atexit@plt+0x752f40> │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r1, r7, lsl #2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 75eedc <__cxa_atexit@plt+0x752f38> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldrne r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - addne r7, r7, #1 │ │ │ │ - strne r7, [r5, #16] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r0 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - blt 75ee64 <__cxa_atexit@plt+0x752ec0> │ │ │ │ - ldr r7, [pc, #48] @ 75eee8 <__cxa_atexit@plt+0x752f44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 75eeec <__cxa_atexit@plt+0x752f48> │ │ │ │ - add r7, r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - cmpeq lr, r4, ror #26 │ │ │ │ - hvceq 57004 @ 0xdeac │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldrsbeq r3, [pc, #-112] @ 757e14 <__cxa_atexit@plt+0x74be70> │ │ │ │ + cmpeq lr, r0, ror #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75efac <__cxa_atexit@plt+0x753008> │ │ │ │ - ldr r7, [pc, #188] @ 75efd0 <__cxa_atexit@plt+0x75302c> │ │ │ │ mov r3, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq 75ef90 <__cxa_atexit@plt+0x752fec> │ │ │ │ - ldr r1, [pc, #164] @ 75efd4 <__cxa_atexit@plt+0x753030> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr sl, [sl, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str sl, [r5] │ │ │ │ - beq 75efa0 <__cxa_atexit@plt+0x752ffc> │ │ │ │ - ldr r2, [pc, #136] @ 75efd8 <__cxa_atexit@plt+0x753034> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 75efbc <__cxa_atexit@plt+0x753018> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [pc, #116] @ 75efe4 <__cxa_atexit@plt+0x753040> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - stm lr, {r3, r7, r8} │ │ │ │ - ldr r8, [pc, #92] @ 75efe8 <__cxa_atexit@plt+0x753044> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 75efe0 <__cxa_atexit@plt+0x75303c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 757ec8 <__cxa_atexit@plt+0x74bf24> │ │ │ │ + ldr r7, [pc, #52] @ 757edc <__cxa_atexit@plt+0x74bf38> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 757ebc <__cxa_atexit@plt+0x74bf18> │ │ │ │ + mov r7, r8 │ │ │ │ + b 757ef0 <__cxa_atexit@plt+0x74bf4c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 75efdc <__cxa_atexit@plt+0x753038> │ │ │ │ + ldr r7, [pc, #16] @ 757ee0 <__cxa_atexit@plt+0x74bf3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - smlaltbeq lr, sp, ip, r9 │ │ │ │ - smlalbteq lr, sp, r8, r9 │ │ │ │ - @ instruction: 0xfffff8f0 │ │ │ │ - ldrheq ip, [lr, #-192] @ 0xffffff40 │ │ │ │ - smlalbbeq lr, sp, r4, r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, r4, lsr #22 │ │ │ │ + cmpeq lr, r0, lsl #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 75f08c <__cxa_atexit@plt+0x7530e8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - beq 75f070 <__cxa_atexit@plt+0x7530cc> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #108] @ 75f090 <__cxa_atexit@plt+0x7530ec> │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ + ldr r2, [pc, #172] @ 757fa8 <__cxa_atexit@plt+0x74c004> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #44 @ 0x2c │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r3] │ │ │ │ - bhi 75f078 <__cxa_atexit@plt+0x7530d4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #76] @ 75f098 <__cxa_atexit@plt+0x7530f4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - stm r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #52] @ 75f09c <__cxa_atexit@plt+0x7530f8> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq 757f6c <__cxa_atexit@plt+0x74bfc8> │ │ │ │ + ldr r2, [pc, #144] @ 757fac <__cxa_atexit@plt+0x74c008> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bhi 757f94 <__cxa_atexit@plt+0x74bff0> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + adds r7, r1, r2 │ │ │ │ + beq 757f74 <__cxa_atexit@plt+0x74bfd0> │ │ │ │ + ldr r0, [pc, #120] @ 757fc0 <__cxa_atexit@plt+0x74c01c> │ │ │ │ + ldr r3, [pc, #120] @ 757fc4 <__cxa_atexit@plt+0x74c020> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 75f094 <__cxa_atexit@plt+0x7530f0> │ │ │ │ + ldr r3, [pc, #52] @ 757fb0 <__cxa_atexit@plt+0x74c00c> │ │ │ │ + ldr r7, [pc, #52] @ 757fb4 <__cxa_atexit@plt+0x74c010> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 757fb8 <__cxa_atexit@plt+0x74c014> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 757fbc <__cxa_atexit@plt+0x74c018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - strdeq lr, [sp, #-128] @ 0xffffff80 │ │ │ │ - @ instruction: 0xfffff810 │ │ │ │ - ldrsbeq ip, [lr, #-176] @ 0xffffff50 │ │ │ │ - ldrdeq lr, [sp, #-128] @ 0xffffff80 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmpeq lr, ip, asr r9 │ │ │ │ + cmpeq lr, r8, asr r9 │ │ │ │ + cmpeq lr, r8, asr #20 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + smlalbbeq r6, lr, r8, sl │ │ │ │ + cmpeq lr, ip, lsl sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #96] @ 75f11c <__cxa_atexit@plt+0x753178> │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ + ldr r2, [pc, #136] @ 758068 <__cxa_atexit@plt+0x74c0c4> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r3, #44 @ 0x2c │ │ │ │ - cmp fp, r2 │ │ │ │ - str r7, [r3] │ │ │ │ - bhi 75f108 <__cxa_atexit@plt+0x753164> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #60] @ 75f120 <__cxa_atexit@plt+0x75317c> │ │ │ │ - mov r3, r5 │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 758054 <__cxa_atexit@plt+0x74c0b0> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + adds r7, r1, r2 │ │ │ │ + beq 758034 <__cxa_atexit@plt+0x74c090> │ │ │ │ + ldr r0, [pc, #108] @ 75807c <__cxa_atexit@plt+0x74c0d8> │ │ │ │ + ldr r3, [pc, #108] @ 758080 <__cxa_atexit@plt+0x74c0dc> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 75806c <__cxa_atexit@plt+0x74c0c8> │ │ │ │ + ldr r7, [pc, #48] @ 758070 <__cxa_atexit@plt+0x74c0cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ 758074 <__cxa_atexit@plt+0x74c0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - stm r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #36] @ 75f124 <__cxa_atexit@plt+0x753180> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #24] @ 75f128 <__cxa_atexit@plt+0x753184> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 758078 <__cxa_atexit@plt+0x74c0d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffff778 │ │ │ │ - cmpeq lr, r8, lsr fp │ │ │ │ - cmpeq sp, r0, ror #16 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0x014e689c │ │ │ │ + @ instruction: 0x014e6898 │ │ │ │ + smlalbbeq r6, lr, r8, r9 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + smlalbteq r6, lr, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75f160 <__cxa_atexit@plt+0x7531bc> │ │ │ │ - ldr r2, [pc, #40] @ 75f178 <__cxa_atexit@plt+0x7531d4> │ │ │ │ + bcc 7580b8 <__cxa_atexit@plt+0x74c114> │ │ │ │ + ldr r2, [pc, #28] @ 7580c4 <__cxa_atexit@plt+0x74c120> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 75f17c <__cxa_atexit@plt+0x7531d8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, lsl #15 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmpeq pc, ip, lsl fp @ │ │ │ │ + cmpeq lr, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75f224 <__cxa_atexit@plt+0x753280> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - ble 75f1c4 <__cxa_atexit@plt+0x753220> │ │ │ │ - ldr r7, [pc, #136] @ 75f240 <__cxa_atexit@plt+0x75329c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #96] @ 75f234 <__cxa_atexit@plt+0x753290> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - blt 75f214 <__cxa_atexit@plt+0x753270> │ │ │ │ - ldr r2, [pc, #60] @ 75f238 <__cxa_atexit@plt+0x753294> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 758178 <__cxa_atexit@plt+0x74c1d4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 758168 <__cxa_atexit@plt+0x74c1c4> │ │ │ │ + ldr r3, [pc, #172] @ 7581b0 <__cxa_atexit@plt+0x74c20c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758180 <__cxa_atexit@plt+0x74c1dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 758188 <__cxa_atexit@plt+0x74c1e4> │ │ │ │ + ldr r5, [pc, #144] @ 7581c0 <__cxa_atexit@plt+0x74c21c> │ │ │ │ + ldr r2, [pc, #144] @ 7581c4 <__cxa_atexit@plt+0x74c220> │ │ │ │ + ldr r1, [pc, #144] @ 7581c8 <__cxa_atexit@plt+0x74c224> │ │ │ │ + ldr r0, [pc, #144] @ 7581cc <__cxa_atexit@plt+0x74c228> │ │ │ │ + ldr r8, [pc, #144] @ 7581d0 <__cxa_atexit@plt+0x74c22c> │ │ │ │ + add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 75f21c <__cxa_atexit@plt+0x753278> │ │ │ │ - b 75f24c <__cxa_atexit@plt+0x7532a8> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75f23c <__cxa_atexit@plt+0x753298> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75816c <__cxa_atexit@plt+0x74c1c8> │ │ │ │ + mov r6, r9 │ │ │ │ + b 758190 <__cxa_atexit@plt+0x74c1ec> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7581b4 <__cxa_atexit@plt+0x74c210> │ │ │ │ + ldr r8, [pc, #28] @ 7581b8 <__cxa_atexit@plt+0x74c214> │ │ │ │ + ldr r9, [pc, #28] @ 7581bc <__cxa_atexit@plt+0x74c218> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, lsl #6 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, r8, asr r7 │ │ │ │ - cmpeq lr, r8, asr #7 │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r3, #0 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - cmp r0, #1 │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - blt 75f2d0 <__cxa_atexit@plt+0x75332c> │ │ │ │ - ldr r1, [pc, #112] @ 75f2f0 <__cxa_atexit@plt+0x75334c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + ldrheq r3, [pc, #-48] @ 758188 <__cxa_atexit@plt+0x74c1e4> │ │ │ │ + cmpeq lr, ip, lsl #12 │ │ │ │ + cmpeq lr, ip, asr r8 │ │ │ │ + cmpeq lr, ip, ror #16 │ │ │ │ + @ instruction: 0xffffde5c │ │ │ │ + @ instruction: 0xffffdd70 │ │ │ │ + smlalbteq r6, lr, r0, r8 │ │ │ │ + smlaltbeq r6, lr, r8, r8 │ │ │ │ + teqeq r7, r3 @ │ │ │ │ + smlalbbeq r6, lr, r8, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 758284 <__cxa_atexit@plt+0x74c2e0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 758274 <__cxa_atexit@plt+0x74c2d0> │ │ │ │ + ldr r3, [pc, #172] @ 7582bc <__cxa_atexit@plt+0x74c318> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75828c <__cxa_atexit@plt+0x74c2e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 758294 <__cxa_atexit@plt+0x74c2f0> │ │ │ │ + ldr r5, [pc, #144] @ 7582cc <__cxa_atexit@plt+0x74c328> │ │ │ │ + ldr r2, [pc, #144] @ 7582d0 <__cxa_atexit@plt+0x74c32c> │ │ │ │ + ldr r1, [pc, #144] @ 7582d4 <__cxa_atexit@plt+0x74c330> │ │ │ │ + ldr r0, [pc, #144] @ 7582d8 <__cxa_atexit@plt+0x74c334> │ │ │ │ + ldr r8, [pc, #144] @ 7582dc <__cxa_atexit@plt+0x74c338> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq 75f2e4 <__cxa_atexit@plt+0x753340> │ │ │ │ - ldr lr, [pc, #80] @ 75f2f4 <__cxa_atexit@plt+0x753350> │ │ │ │ - ldr r1, [pc, #80] @ 75f2f8 <__cxa_atexit@plt+0x753354> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 75f2fc <__cxa_atexit@plt+0x753358> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 758278 <__cxa_atexit@plt+0x74c2d4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75829c <__cxa_atexit@plt+0x74c2f8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7582c0 <__cxa_atexit@plt+0x74c31c> │ │ │ │ + ldr r8, [pc, #28] @ 7582c4 <__cxa_atexit@plt+0x74c320> │ │ │ │ + ldr r9, [pc, #28] @ 7582c8 <__cxa_atexit@plt+0x74c324> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r4, lsr #5 │ │ │ │ + cmpeq lr, r0, lsl #10 │ │ │ │ + cmpeq lr, r0, asr r7 │ │ │ │ + @ instruction: 0x014e6798 │ │ │ │ + @ instruction: 0xffffdd50 │ │ │ │ + @ instruction: 0xffffdc64 │ │ │ │ + smlaltteq r6, lr, ip, r7 │ │ │ │ + @ instruction: 0x014e679c │ │ │ │ + teqeq r7, r7, ror #13 │ │ │ │ + strheq r6, [lr, #-116] @ 0xffffff8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 758390 <__cxa_atexit@plt+0x74c3ec> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 758380 <__cxa_atexit@plt+0x74c3dc> │ │ │ │ + ldr r3, [pc, #172] @ 7583c8 <__cxa_atexit@plt+0x74c424> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758398 <__cxa_atexit@plt+0x74c3f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7583a0 <__cxa_atexit@plt+0x74c3fc> │ │ │ │ + ldr r5, [pc, #144] @ 7583d8 <__cxa_atexit@plt+0x74c434> │ │ │ │ + ldr r2, [pc, #144] @ 7583dc <__cxa_atexit@plt+0x74c438> │ │ │ │ + ldr r1, [pc, #144] @ 7583e0 <__cxa_atexit@plt+0x74c43c> │ │ │ │ + ldr r0, [pc, #144] @ 7583e4 <__cxa_atexit@plt+0x74c440> │ │ │ │ + ldr r8, [pc, #144] @ 7583e8 <__cxa_atexit@plt+0x74c444> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq lr, r8, lsl #5 │ │ │ │ - cmpeq lr, r8, lsr #5 │ │ │ │ - andeq r6, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 75f33c <__cxa_atexit@plt+0x753398> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 758384 <__cxa_atexit@plt+0x74c3e0> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7583a8 <__cxa_atexit@plt+0x74c404> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7583cc <__cxa_atexit@plt+0x74c428> │ │ │ │ + ldr r8, [pc, #28] @ 7583d0 <__cxa_atexit@plt+0x74c42c> │ │ │ │ + ldr r9, [pc, #28] @ 7583d4 <__cxa_atexit@plt+0x74c430> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015f3198 │ │ │ │ + strdeq r6, [lr, #-52] @ 0xffffffcc │ │ │ │ + cmpeq lr, r4, asr #12 │ │ │ │ + smlalbteq r6, lr, r4, r6 │ │ │ │ + @ instruction: 0xffffdc44 │ │ │ │ + @ instruction: 0xffffdb58 │ │ │ │ + cmpeq lr, r8, lsl r7 │ │ │ │ + @ instruction: 0x014e6690 │ │ │ │ + teqeq r7, fp @ │ │ │ │ + ldrdeq r6, [lr, #-104] @ 0xffffff98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758420 <__cxa_atexit@plt+0x74c47c> │ │ │ │ + ldr r3, [pc, #32] @ 758430 <__cxa_atexit@plt+0x74c48c> │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #12] @ 75f340 <__cxa_atexit@plt+0x75339c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 17f034c <__cxa_atexit@plt+0x17e43a8> │ │ │ │ + ldr r7, [pc, #12] @ 758434 <__cxa_atexit@plt+0x74c490> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq lr, r0, lsl #4 │ │ │ │ - andeq ip, r0, sp, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75f374 <__cxa_atexit@plt+0x7533d0> │ │ │ │ - ldr r8, [r5, #24]! │ │ │ │ - ldr r3, [pc, #188] @ 75f420 <__cxa_atexit@plt+0x75347c> │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + strheq r6, [lr, #-104] @ 0xffffff98 │ │ │ │ + @ instruction: 0x014e6690 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 758468 <__cxa_atexit@plt+0x74c4c4> │ │ │ │ + ldr r3, [pc, #52] @ 758488 <__cxa_atexit@plt+0x74c4e4> │ │ │ │ + ldr r8, [pc, #52] @ 75848c <__cxa_atexit@plt+0x74c4e8> │ │ │ │ + str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 75f3f0 <__cxa_atexit@plt+0x75344c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 75f410 <__cxa_atexit@plt+0x75346c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 75f404 <__cxa_atexit@plt+0x753460> │ │ │ │ - ldr r3, [pc, #76] @ 75f414 <__cxa_atexit@plt+0x753470> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #32] @ 758490 <__cxa_atexit@plt+0x74c4ec> │ │ │ │ + ldr r7, [pc, #32] @ 758494 <__cxa_atexit@plt+0x74c4f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r3, [pc, #48] @ 75f418 <__cxa_atexit@plt+0x753474> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 75f41c <__cxa_atexit@plt+0x753478> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r0, [pc, #24] @ 758498 <__cxa_atexit@plt+0x74c4f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmpeq lr, ip, asr #2 │ │ │ │ - cmpeq lr, r8, lsl #3 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq lr, r0, asr r6 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, r8, ror #8 │ │ │ │ + cmpeq lr, r4, ror #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 75f47c <__cxa_atexit@plt+0x7534d8> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 75f490 <__cxa_atexit@plt+0x7534ec> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r3, [pc, #64] @ 75f4a4 <__cxa_atexit@plt+0x753500> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 75f49c <__cxa_atexit@plt+0x7534f8> │ │ │ │ - b 75f24c <__cxa_atexit@plt+0x7532a8> │ │ │ │ - ldr r7, [pc, #36] @ 75f4a8 <__cxa_atexit@plt+0x753504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ + cmpeq lr, r8, lsl #12 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7584d8 <__cxa_atexit@plt+0x74c534> │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldmib r5, {r2, r3, r7} │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 7585b0 <__cxa_atexit@plt+0x74c60c> │ │ │ │ + ldr lr, [pc, #264] @ 758600 <__cxa_atexit@plt+0x74c65c> │ │ │ │ + mov ip, #0 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + cmp r9, r3 │ │ │ │ + bge 7585dc <__cxa_atexit@plt+0x74c638> │ │ │ │ + ldr r8, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + add fp, r7, #12 │ │ │ │ + ldr r3, [lr] │ │ │ │ + add sl, fp, r9, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 758584 <__cxa_atexit@plt+0x74c5e0> │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r8, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 758524 <__cxa_atexit@plt+0x74c580> │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r0, [pc, #212] @ 758614 <__cxa_atexit@plt+0x74c670> │ │ │ │ + add r1, fp, r9, lsr #7 │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r7] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r1, r3, lsl #2] │ │ │ │ + ldr r1, [pc, #188] @ 758618 <__cxa_atexit@plt+0x74c674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r1, r9} │ │ │ │ + ands r1, r2, #3 │ │ │ │ + beq 7585f0 <__cxa_atexit@plt+0x74c64c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #32 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmp r1, #2 │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 7584fc <__cxa_atexit@plt+0x74c558> │ │ │ │ + b 7585b0 <__cxa_atexit@plt+0x74c60c> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + str r4, [sp] │ │ │ │ + mov r4, r2 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [pc, #112] @ 758610 <__cxa_atexit@plt+0x74c66c> │ │ │ │ + mov r2, r4 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r4, [sp] │ │ │ │ + b 758520 <__cxa_atexit@plt+0x74c57c> │ │ │ │ + cmp r9, r3 │ │ │ │ + bne 7585d0 <__cxa_atexit@plt+0x74c62c> │ │ │ │ + ldr r3, [pc, #76] @ 75860c <__cxa_atexit@plt+0x74c668> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r3, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - ldrsheq ip, [lr, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 758608 <__cxa_atexit@plt+0x74c664> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 7585e4 <__cxa_atexit@plt+0x74c640> │ │ │ │ + ldr r7, [pc, #32] @ 758604 <__cxa_atexit@plt+0x74c660> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r8, lsr r1 @ │ │ │ │ + cmpeq lr, ip, asr r4 │ │ │ │ + smlaltbeq r6, lr, r0, r4 │ │ │ │ + cmpeq pc, r4, lsl #1 │ │ │ │ + cmpeq pc, ip, lsl #1 │ │ │ │ + ldrsheq r3, [pc, #-4] @ 758618 <__cxa_atexit@plt+0x74c674> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x014e649c │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 7584d8 <__cxa_atexit@plt+0x74c534> │ │ │ │ + smlaltbeq r6, lr, r0, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75f520 <__cxa_atexit@plt+0x75357c> │ │ │ │ - ldr r3, [pc, #124] @ 75f548 <__cxa_atexit@plt+0x7535a4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7586ac <__cxa_atexit@plt+0x74c708> │ │ │ │ + ldr r7, [pc, #116] @ 7586d0 <__cxa_atexit@plt+0x74c72c> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 75f510 <__cxa_atexit@plt+0x75356c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 75f530 <__cxa_atexit@plt+0x75358c> │ │ │ │ - ldr r7, [pc, #96] @ 75f550 <__cxa_atexit@plt+0x7535ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + beq 75869c <__cxa_atexit@plt+0x74c6f8> │ │ │ │ + ldr r7, [pc, #100] @ 7586d4 <__cxa_atexit@plt+0x74c730> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7586bc <__cxa_atexit@plt+0x74c718> │ │ │ │ + ldr r7, [pc, #88] @ 7586e0 <__cxa_atexit@plt+0x74c73c> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 17f034c <__cxa_atexit@plt+0x17e43a8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 75f54c <__cxa_atexit@plt+0x7535a8> │ │ │ │ + ldr r7, [pc, #40] @ 7586dc <__cxa_atexit@plt+0x74c738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r7, [pc, #20] @ 7586d8 <__cxa_atexit@plt+0x74c734> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmpeq lr, r8, lsl r4 │ │ │ │ + cmpeq lr, r4, lsr r4 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + strdeq r6, [lr, #-56] @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #60] @ 758738 <__cxa_atexit@plt+0x74c794> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758728 <__cxa_atexit@plt+0x74c784> │ │ │ │ + ldr r7, [pc, #40] @ 75873c <__cxa_atexit@plt+0x74c798> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sp, r0, ror #8 │ │ │ │ - cmpeq lr, r4, lsr r0 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 17f034c <__cxa_atexit@plt+0x17e43a8> │ │ │ │ + ldr r7, [pc, #16] @ 758740 <__cxa_atexit@plt+0x74c79c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + strheq r6, [lr, #-48] @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75f590 <__cxa_atexit@plt+0x7535ec> │ │ │ │ - ldr r2, [pc, #36] @ 75f59c <__cxa_atexit@plt+0x7535f8> │ │ │ │ + bcc 758778 <__cxa_atexit@plt+0x74c7d4> │ │ │ │ + ldr r2, [pc, #40] @ 758790 <__cxa_atexit@plt+0x74c7ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #4 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 758794 <__cxa_atexit@plt+0x74c7f0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, lsr #31 │ │ │ │ + cmpeq pc, ip, asr r4 @ │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + cmpeq lr, ip, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75f5dc <__cxa_atexit@plt+0x753638> │ │ │ │ - ldr r2, [pc, #44] @ 75f5ec <__cxa_atexit@plt+0x753648> │ │ │ │ - ldr r1, [pc, #44] @ 75f5f0 <__cxa_atexit@plt+0x75364c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 758830 <__cxa_atexit@plt+0x74c88c> │ │ │ │ + ldr r7, [pc, #132] @ 758840 <__cxa_atexit@plt+0x74c89c> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + beq 7587fc <__cxa_atexit@plt+0x74c858> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75880c <__cxa_atexit@plt+0x74c868> │ │ │ │ + ldr r3, [pc, #108] @ 758854 <__cxa_atexit@plt+0x74c8b0> │ │ │ │ + ldr r8, [pc, #108] @ 758858 <__cxa_atexit@plt+0x74c8b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 75f5f4 <__cxa_atexit@plt+0x753650> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #48] @ 758844 <__cxa_atexit@plt+0x74c8a0> │ │ │ │ + ldr r7, [pc, #48] @ 758848 <__cxa_atexit@plt+0x74c8a4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #40] @ 75884c <__cxa_atexit@plt+0x74c8a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 758850 <__cxa_atexit@plt+0x74c8ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq lr, r0, lsr #30 │ │ │ │ - strheq lr, [sp, #-48] @ 0xffffffd0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + smlalbteq r6, lr, r4, r0 │ │ │ │ + strheq r6, [lr, #-12] │ │ │ │ + strheq r6, [lr, #-40] @ 0xffffffd8 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + strheq r6, [lr, #-44] @ 0xffffffd4 │ │ │ │ + cmpeq lr, ip, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 758890 <__cxa_atexit@plt+0x74c8ec> │ │ │ │ + ldr r3, [pc, #52] @ 7588b0 <__cxa_atexit@plt+0x74c90c> │ │ │ │ + ldr r8, [pc, #52] @ 7588b4 <__cxa_atexit@plt+0x74c910> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #32] @ 7588b8 <__cxa_atexit@plt+0x74c914> │ │ │ │ + ldr r7, [pc, #32] @ 7588bc <__cxa_atexit@plt+0x74c918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r0, [pc, #24] @ 7588c0 <__cxa_atexit@plt+0x74c91c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmpeq lr, r8, lsr #4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, r0, asr #32 │ │ │ │ + cmpeq lr, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75f630 <__cxa_atexit@plt+0x75368c> │ │ │ │ - ldr r2, [pc, #32] @ 75f63c <__cxa_atexit@plt+0x753698> │ │ │ │ + bcc 7588fc <__cxa_atexit@plt+0x74c958> │ │ │ │ + ldr r2, [pc, #32] @ 758908 <__cxa_atexit@plt+0x74c964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r0, asr #10 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 75f67c <__cxa_atexit@plt+0x7536d8> │ │ │ │ - ldr r2, [pc, #44] @ 75f68c <__cxa_atexit@plt+0x7536e8> │ │ │ │ - ldr r1, [pc, #44] @ 75f690 <__cxa_atexit@plt+0x7536ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 75f694 <__cxa_atexit@plt+0x7536f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq lr, r0, lsl #29 │ │ │ │ - cmpeq sp, r4, lsl r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 75f6bc <__cxa_atexit@plt+0x753718> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrsbeq r3, [pc, #-44] @ 7588e4 <__cxa_atexit@plt+0x74c940> │ │ │ │ + smlaltbeq r6, lr, ip, r1 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75f704 <__cxa_atexit@plt+0x753760> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 75f710 <__cxa_atexit@plt+0x75376c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, ror #9 │ │ │ │ - cmpeq sp, ip, asr #4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75f75c <__cxa_atexit@plt+0x7537b8> │ │ │ │ - ldr r7, [pc, #52] @ 75f76c <__cxa_atexit@plt+0x7537c8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - beq 75f750 <__cxa_atexit@plt+0x7537ac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 75f780 <__cxa_atexit@plt+0x7537dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75f770 <__cxa_atexit@plt+0x7537cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sp, r8, lsr r2 │ │ │ │ - strdeq lr, [sp, #-16] │ │ │ │ - andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #200] @ 75f850 <__cxa_atexit@plt+0x7538ac> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #52] @ 758954 <__cxa_atexit@plt+0x74c9b0> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 75f838 <__cxa_atexit@plt+0x753894> │ │ │ │ - ldr r1, [pc, #172] @ 75f854 <__cxa_atexit@plt+0x7538b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq 75f838 <__cxa_atexit@plt+0x753894> │ │ │ │ - ldr r1, [pc, #144] @ 75f858 <__cxa_atexit@plt+0x7538b4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 75f838 <__cxa_atexit@plt+0x753894> │ │ │ │ - ldr r1, [pc, #88] @ 75f840 <__cxa_atexit@plt+0x75389c> │ │ │ │ - orr r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #80] @ 75f844 <__cxa_atexit@plt+0x7538a0> │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r1, r2, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #80] @ 75f85c <__cxa_atexit@plt+0x7538b8> │ │ │ │ - ldr r8, [pc, #60] @ 75f84c <__cxa_atexit@plt+0x7538a8> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 75f848 <__cxa_atexit@plt+0x7538a4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r0, r8 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #52] @ 75f860 <__cxa_atexit@plt+0x7538bc> │ │ │ │ - mul r2, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, ip, lsl r2 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - cmpeq lr, ip, lsl #8 │ │ │ │ - mrseq lr, (UNDEF: 93) │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #172] @ 75f924 <__cxa_atexit@plt+0x753980> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 75f90c <__cxa_atexit@plt+0x753968> │ │ │ │ - ldr r2, [pc, #144] @ 75f928 <__cxa_atexit@plt+0x753984> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - beq 75f90c <__cxa_atexit@plt+0x753968> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #88] @ 75f914 <__cxa_atexit@plt+0x753970> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - orr r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 75f918 <__cxa_atexit@plt+0x753974> │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r1, r2, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - ldr r1, [pc, #76] @ 75f92c <__cxa_atexit@plt+0x753988> │ │ │ │ - ldr r8, [pc, #60] @ 75f920 <__cxa_atexit@plt+0x75397c> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 75f91c <__cxa_atexit@plt+0x753978> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r0, r8 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #48] @ 75f930 <__cxa_atexit@plt+0x75398c> │ │ │ │ - mul r2, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - cmpeq lr, r8, lsr r3 │ │ │ │ - cmpeq sp, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 75f9d8 <__cxa_atexit@plt+0x753a34> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - beq 75f9c0 <__cxa_atexit@plt+0x753a1c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #88] @ 75f9c8 <__cxa_atexit@plt+0x753a24> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - orr r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 75f9cc <__cxa_atexit@plt+0x753a28> │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r1, r2, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - ldr r1, [pc, #72] @ 75f9dc <__cxa_atexit@plt+0x753a38> │ │ │ │ - ldr r8, [pc, #60] @ 75f9d4 <__cxa_atexit@plt+0x753a30> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 75f9d0 <__cxa_atexit@plt+0x753a2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r0, r8 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #44] @ 75f9e0 <__cxa_atexit@plt+0x753a3c> │ │ │ │ - mul r2, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + beq 75894c <__cxa_atexit@plt+0x74c9a8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 758978 <__cxa_atexit@plt+0x74c9d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq lr, r4, lsl #5 │ │ │ │ - smlalbbeq sp, sp, r0, pc @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmpeq lr, r0, ror #2 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #80] @ 75fa50 <__cxa_atexit@plt+0x753aac> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - orr r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 75fa54 <__cxa_atexit@plt+0x753ab0> │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r1, r2, r1 │ │ │ │ - add r0, r1, r0 │ │ │ │ - ldr r1, [pc, #60] @ 75fa60 <__cxa_atexit@plt+0x753abc> │ │ │ │ - ldr r8, [pc, #52] @ 75fa5c <__cxa_atexit@plt+0x753ab8> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr lr, [pc, #40] @ 75fa58 <__cxa_atexit@plt+0x753ab4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - and r0, r0, r8 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r8, [pc, #32] @ 75fa64 <__cxa_atexit@plt+0x753ac0> │ │ │ │ - mul r2, r0, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq ip, [lr, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - b 75fa90 <__cxa_atexit@plt+0x753aec> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - str r8, [sp, #16] │ │ │ │ - cmp sl, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 75fc20 <__cxa_atexit@plt+0x753c7c> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r8} │ │ │ │ - b 75fad0 <__cxa_atexit@plt+0x753b2c> │ │ │ │ - eor r7, fp, sl │ │ │ │ - cmp fp, sl │ │ │ │ - mov sl, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 75fc20 <__cxa_atexit@plt+0x753c7c> │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - rsb r1, sl, #0 │ │ │ │ - and fp, sl, r1 │ │ │ │ - and r7, fp, r7 │ │ │ │ - tst r7, r2 │ │ │ │ - bne 75fc64 <__cxa_atexit@plt+0x753cc0> │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, r9, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - tst r2, fp │ │ │ │ - str r8, [sp, #28] │ │ │ │ - beq 75fb78 <__cxa_atexit@plt+0x753bd4> │ │ │ │ - add r0, r3, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r8, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #420] @ 75fcd0 <__cxa_atexit@plt+0x753d2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 75fbd8 <__cxa_atexit@plt+0x753c34> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r8, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 75fb3c <__cxa_atexit@plt+0x753b98> │ │ │ │ - ldr r0, [pc, #384] @ 75fcd4 <__cxa_atexit@plt+0x753d30> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 758978 <__cxa_atexit@plt+0x74c9d4> │ │ │ │ + mov r0, r5 │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r9, [r0, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov ip, r6 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + and r0, r9, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 758a4c <__cxa_atexit@plt+0x74caa8> │ │ │ │ + mov r6, #1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + cmp r7, r0 │ │ │ │ + bge 758aac <__cxa_atexit@plt+0x74cb08> │ │ │ │ + ldr r0, [pc, #348] @ 758b10 <__cxa_atexit@plt+0x74cb6c> │ │ │ │ + lsl r8, r7, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [r9] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 75fab8 <__cxa_atexit@plt+0x753b14> │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr r8, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #332] @ 75fcdc <__cxa_atexit@plt+0x753d38> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ + ldr fp, [r9, #2] │ │ │ │ + ldr r9, [r9, #6] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 75fbfc <__cxa_atexit@plt+0x753c58> │ │ │ │ + bne 758a30 <__cxa_atexit@plt+0x74ca8c> │ │ │ │ + add r3, sl, #12 │ │ │ │ + add r2, r3, r8 │ │ │ │ + mov r0, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75fba0 <__cxa_atexit@plt+0x753bfc> │ │ │ │ - ldr r0, [pc, #296] @ 75fce0 <__cxa_atexit@plt+0x753d3c> │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, fp, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 7589e0 <__cxa_atexit@plt+0x74ca3c> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r0, [pc, #280] @ 758b14 <__cxa_atexit@plt+0x74cb70> │ │ │ │ + add r3, r3, r7, lsr #7 │ │ │ │ + add r7, r7, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r8, [sp, #28] │ │ │ │ - str r0, [r9] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r8, r8, #1 │ │ │ │ - b 75fab8 <__cxa_atexit@plt+0x753b14> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 75fb38 <__cxa_atexit@plt+0x753b94> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #8] │ │ │ │ - mov r4, lr │ │ │ │ + str r0, [sl] │ │ │ │ + strb r6, [r3, r2, lsl #2] │ │ │ │ + ldr r0, [pc, #260] @ 758b18 <__cxa_atexit@plt+0x74cb74> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + ands r0, r9, #3 │ │ │ │ + beq 758ac4 <__cxa_atexit@plt+0x74cb20> │ │ │ │ + cmp r0, #2 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + beq 7589a0 <__cxa_atexit@plt+0x74c9fc> │ │ │ │ + b 758a4c <__cxa_atexit@plt+0x74caa8> │ │ │ │ + add r3, r8, sl │ │ │ │ + mov r0, r4 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 75fb9c <__cxa_atexit@plt+0x753bf8> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 75fca8 <__cxa_atexit@plt+0x753d04> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #164] @ 75fce8 <__cxa_atexit@plt+0x753d44> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 7589d0 <__cxa_atexit@plt+0x74ca2c> │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, ip, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r7, [r1] │ │ │ │ + bcc 758ad8 <__cxa_atexit@plt+0x74cb34> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + cmp r7, r0 │ │ │ │ + bne 758aa0 <__cxa_atexit@plt+0x74cafc> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ mov r6, r3 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 758b04 <__cxa_atexit@plt+0x74cb60> │ │ │ │ + mov fp, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r7] │ │ │ │ - ldr r1, [pc, #152] @ 75fcec <__cxa_atexit@plt+0x753d48> │ │ │ │ + ldr r1, [pc, #116] @ 758b08 <__cxa_atexit@plt+0x74cb64> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ + stmib ip, {r1, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #120] @ 75fce4 <__cxa_atexit@plt+0x753d40> │ │ │ │ - add r3, r3, r6, lsl #2 │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r4, ip │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, lr │ │ │ │ - str sl, [r5, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #40] @ 75fcd8 <__cxa_atexit@plt+0x753d34> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #88] @ 758b00 <__cxa_atexit@plt+0x74cb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ + b 758ab4 <__cxa_atexit@plt+0x74cb10> │ │ │ │ + ldr r7, [pc, #72] @ 758afc <__cxa_atexit@plt+0x74cb58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r9 │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #44] @ 758b0c <__cxa_atexit@plt+0x74cb68> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsl #22 │ │ │ │ - ldrsbeq ip, [lr, #-4] │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, r4, lsr #21 │ │ │ │ - cmpeq lr, r0, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq lr, r4, ror #31 │ │ │ │ - cmpeq lr, r0, lsl #25 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov fp, lr │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + smlalbbeq r5, lr, ip, pc @ │ │ │ │ + ldrdeq r5, [lr, #-240] @ 0xffffff10 │ │ │ │ + ldrheq r2, [pc, #-188] @ 758a50 <__cxa_atexit@plt+0x74caac> │ │ │ │ + cmpeq pc, r0, lsr r1 @ │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + cmpeq pc, ip, ror ip @ │ │ │ │ + cmpeq pc, r8, lsr ip @ │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0x014e5f9c │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 758978 <__cxa_atexit@plt+0x74c9d4> │ │ │ │ + cmpeq lr, r8, lsr pc │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75fd34 <__cxa_atexit@plt+0x753d90> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #48] @ 75fd4c <__cxa_atexit@plt+0x753da8> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 758ba4 <__cxa_atexit@plt+0x74cc00> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r7, r2 │ │ │ │ + bne 758b90 <__cxa_atexit@plt+0x74cbec> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #68] @ 758bbc <__cxa_atexit@plt+0x74cc18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 75fd50 <__cxa_atexit@plt+0x753dac> │ │ │ │ + ldr r2, [pc, #60] @ 758bc0 <__cxa_atexit@plt+0x74cc1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 75fd54 <__cxa_atexit@plt+0x753db0> │ │ │ │ + ldr r7, [pc, #48] @ 758bc8 <__cxa_atexit@plt+0x74cc24> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r3, [pc, #24] @ 758bc4 <__cxa_atexit@plt+0x74cc20> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, lsl pc │ │ │ │ - cmpeq lr, ip, lsr #23 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r6, r0, fp, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 75fe28 <__cxa_atexit@plt+0x753e84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75fdf8 <__cxa_atexit@plt+0x753e54> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 75fdac <__cxa_atexit@plt+0x753e08> │ │ │ │ - ldr r3, [pc, #104] @ 75fe2c <__cxa_atexit@plt+0x753e88> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #16] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - b 75fa90 <__cxa_atexit@plt+0x753aec> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 75fda4 <__cxa_atexit@plt+0x753e00> │ │ │ │ - @ instruction: 0x015eb89c │ │ │ │ - cmpeq lr, r8, asr lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq pc, ip, asr #21 │ │ │ │ + cmpeq pc, r0, asr #32 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + ldrdeq r5, [lr, #-232] @ 0xffffff18 │ │ │ │ + cmpeq lr, r8, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758c58 <__cxa_atexit@plt+0x74ccb4> │ │ │ │ + ldr r2, [pc, #156] @ 758c88 <__cxa_atexit@plt+0x74cce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 758c60 <__cxa_atexit@plt+0x74ccbc> │ │ │ │ + ldr r7, [pc, #132] @ 758c8c <__cxa_atexit@plt+0x74cce8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + beq 758c48 <__cxa_atexit@plt+0x74cca4> │ │ │ │ + ldr r7, [pc, #116] @ 758c90 <__cxa_atexit@plt+0x74ccec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75fe9c <__cxa_atexit@plt+0x753ef8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r3, r2 │ │ │ │ - bne 75fe88 <__cxa_atexit@plt+0x753ee4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5] │ │ │ │ - rsb r0, r7, #0 │ │ │ │ - mov lr, #0 │ │ │ │ - and r3, r7, r3 │ │ │ │ - and r0, r7, r0 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmda r5, {r3, lr} │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #32] @ 75feb0 <__cxa_atexit@plt+0x753f0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi 758c74 <__cxa_atexit@plt+0x74ccd0> │ │ │ │ + ldr r7, [pc, #104] @ 758c9c <__cxa_atexit@plt+0x74ccf8> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 17f034c <__cxa_atexit@plt+0x17e43a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 75feac <__cxa_atexit@plt+0x753f08> │ │ │ │ + ldr r7, [pc, #48] @ 758c98 <__cxa_atexit@plt+0x74ccf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, lsl #22 │ │ │ │ - ldrsheq fp, [lr, #-96] @ 0xffffffa0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75fefc <__cxa_atexit@plt+0x753f58> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r2, r2, r1, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 75ff08 <__cxa_atexit@plt+0x753f64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 758c94 <__cxa_atexit@plt+0x74ccf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, ip, lsr #17 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + cmpeq lr, r0, ror #28 │ │ │ │ + hvceq 58860 @ 0xe5ec │ │ │ │ + @ instruction: 0xfffff808 │ │ │ │ + cmpeq lr, r0, asr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 758ce0 <__cxa_atexit@plt+0x74cd3c> │ │ │ │ + ldr r2, [pc, #36] @ 758cf0 <__cxa_atexit@plt+0x74cd4c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + strdeq r5, [lr, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 758d50 <__cxa_atexit@plt+0x74cdac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 758d5c <__cxa_atexit@plt+0x74cdb8> │ │ │ │ + ldr r1, [pc, #68] @ 758d6c <__cxa_atexit@plt+0x74cdc8> │ │ │ │ + ldr r0, [pc, #68] @ 758d70 <__cxa_atexit@plt+0x74cdcc> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [lr, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 75ff54 <__cxa_atexit@plt+0x753fb0> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - add r2, r2, r1, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 75ff60 <__cxa_atexit@plt+0x753fbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq pc, r4, ror #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + cmpeq lr, ip, asr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758e44 <__cxa_atexit@plt+0x74cea0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #168] @ 758e60 <__cxa_atexit@plt+0x74cebc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 758e4c <__cxa_atexit@plt+0x74cea8> │ │ │ │ + ldr r7, [pc, #148] @ 758e64 <__cxa_atexit@plt+0x74cec0> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + mov r2, r3 │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + beq 758e10 <__cxa_atexit@plt+0x74ce6c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 758e20 <__cxa_atexit@plt+0x74ce7c> │ │ │ │ + ldr r3, [pc, #124] @ 758e78 <__cxa_atexit@plt+0x74ced4> │ │ │ │ + ldr r8, [pc, #124] @ 758e7c <__cxa_atexit@plt+0x74ced8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #64] @ 758e68 <__cxa_atexit@plt+0x74cec4> │ │ │ │ + ldr r7, [pc, #64] @ 758e6c <__cxa_atexit@plt+0x74cec8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #56] @ 758e70 <__cxa_atexit@plt+0x74cecc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 758e74 <__cxa_atexit@plt+0x74ced0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r0, ror #10 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ + cmpeq pc, r0, ror #13 │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + strheq r5, [lr, #-160] @ 0xffffff60 │ │ │ │ + smlaltbeq r5, lr, r8, sl │ │ │ │ + @ instruction: 0x014e5c98 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + smlaltbeq r5, lr, r8, ip │ │ │ │ + cmpeq lr, r8, ror #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 758ec8 <__cxa_atexit@plt+0x74cf24> │ │ │ │ + ldr r2, [pc, #44] @ 758ed8 <__cxa_atexit@plt+0x74cf34> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + cmpeq lr, ip, lsl #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 758f2c <__cxa_atexit@plt+0x74cf88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #44] @ 758f3c <__cxa_atexit@plt+0x74cf98> │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + ldr r3, [pc, #28] @ 758f40 <__cxa_atexit@plt+0x74cf9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #209 @ 0xd1 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + cmpeq pc, r4, asr #12 │ │ │ │ + smlaltbeq r5, lr, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 758fd0 <__cxa_atexit@plt+0x74d02c> │ │ │ │ + ldr r2, [pc, #156] @ 759000 <__cxa_atexit@plt+0x74d05c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 758fd8 <__cxa_atexit@plt+0x74d034> │ │ │ │ + ldr r7, [pc, #132] @ 759004 <__cxa_atexit@plt+0x74d060> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + beq 758fc0 <__cxa_atexit@plt+0x74d01c> │ │ │ │ + ldr r7, [pc, #116] @ 759008 <__cxa_atexit@plt+0x74d064> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 75ffe0 <__cxa_atexit@plt+0x75403c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r9, r3 │ │ │ │ - bne 75ffcc <__cxa_atexit@plt+0x754028> │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - rsb r3, r7, #0 │ │ │ │ - and r3, r7, r3 │ │ │ │ - and r1, r7, r9 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, fp │ │ │ │ - mov r2, #0 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #40] @ 75fffc <__cxa_atexit@plt+0x754058> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi 758fec <__cxa_atexit@plt+0x74d048> │ │ │ │ + ldr r7, [pc, #104] @ 759014 <__cxa_atexit@plt+0x74d070> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 17f034c <__cxa_atexit@plt+0x17e43a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 75fff8 <__cxa_atexit@plt+0x754054> │ │ │ │ + ldr r7, [pc, #48] @ 759010 <__cxa_atexit@plt+0x74d06c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strheq sp, [sp, #-152] @ 0xffffff68 │ │ │ │ - cmpeq lr, ip, lsr #11 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r3, r6 │ │ │ │ - bhi 76004c <__cxa_atexit@plt+0x7540a8> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ands r7, r2, r3 │ │ │ │ - bne 760064 <__cxa_atexit@plt+0x7540c0> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - tst r7, r3 │ │ │ │ - ldrne r7, [r5, #20] │ │ │ │ - addne r7, r7, #1 │ │ │ │ - strne r7, [r5, #20] │ │ │ │ - lsl r7, r3, #1 │ │ │ │ - cmp r6, r3, lsl #1 │ │ │ │ - mov r3, r7 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcs 76001c <__cxa_atexit@plt+0x754078> │ │ │ │ - ldr r7, [pc, #152] @ 7600ec <__cxa_atexit@plt+0x754148> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #24] @ 75900c <__cxa_atexit@plt+0x74d068> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + cmpeq pc, r4, lsr r5 @ │ │ │ │ + @ instruction: 0xfffff768 │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + smlaltteq r5, lr, r8, sl │ │ │ │ + cmpeq lr, r4, lsl #22 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + smlalbteq r5, lr, r8, sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - sub ip, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7600cc <__cxa_atexit@plt+0x754128> │ │ │ │ - ldr sl, [pc, #112] @ 7600f0 <__cxa_atexit@plt+0x75414c> │ │ │ │ - ldr r8, [pc, #112] @ 7600f4 <__cxa_atexit@plt+0x754150> │ │ │ │ - ldr lr, [pc, #112] @ 7600f8 <__cxa_atexit@plt+0x754154> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r9, #4]! │ │ │ │ - mov r8, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - mov r5, ip │ │ │ │ - str r3, [r9, #8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - str r1, [r9, #28] │ │ │ │ + bcc 759058 <__cxa_atexit@plt+0x74d0b4> │ │ │ │ + ldr r2, [pc, #36] @ 759068 <__cxa_atexit@plt+0x74d0c4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + hvceq 58792 @ 0xe5a8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7590d0 <__cxa_atexit@plt+0x74d12c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7590dc <__cxa_atexit@plt+0x74d138> │ │ │ │ + ldr r1, [pc, #76] @ 7590ec <__cxa_atexit@plt+0x74d148> │ │ │ │ + ldr r0, [pc, #76] @ 7590f0 <__cxa_atexit@plt+0x74d14c> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r2, {r1, r5} │ │ │ │ + ldr r5, [pc, #48] @ 7590f4 <__cxa_atexit@plt+0x74d150> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #209 @ 0xd1 │ │ │ │ + mov r5, r3 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r5, [pc, #20] @ 7600e8 <__cxa_atexit@plt+0x754144> │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq pc, ip, ror #7 │ │ │ │ + cmpeq pc, r4, lsr #9 │ │ │ │ + cmpeq lr, ip, lsl #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 759190 <__cxa_atexit@plt+0x74d1ec> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #116] @ 759198 <__cxa_atexit@plt+0x74d1f4> │ │ │ │ + mov r7, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + stmdb r7, {r1, sl} │ │ │ │ + ands r1, r8, #3 │ │ │ │ + beq 759174 <__cxa_atexit@plt+0x74d1d0> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 759184 <__cxa_atexit@plt+0x74d1e0> │ │ │ │ + ldr r5, [pc, #84] @ 75919c <__cxa_atexit@plt+0x74d1f8> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [ip] │ │ │ │ - mov r5, ip │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq lr, r8, lsl #9 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - andeq r1, r0, r9, lsl #31 │ │ │ │ + str r5, [r7] │ │ │ │ + ldr r5, [pc, #76] @ 7591a0 <__cxa_atexit@plt+0x74d1fc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r3, r5, #3 │ │ │ │ + ldr r5, [pc, #68] @ 7591a4 <__cxa_atexit@plt+0x74d200> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #209 @ 0xd1 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 182c2e4 <__cxa_atexit@plt+0x1820340> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmpeq pc, ip, lsr #21 │ │ │ │ + cmpeq pc, r8, lsl #8 │ │ │ │ + cmpeq lr, r0, ror #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7591f4 <__cxa_atexit@plt+0x74d250> │ │ │ │ + ldr r2, [pc, #64] @ 759208 <__cxa_atexit@plt+0x74d264> │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r5, [pc, #48] @ 75920c <__cxa_atexit@plt+0x74d268> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #3 │ │ │ │ + ldr r5, [pc, #40] @ 759210 <__cxa_atexit@plt+0x74d26c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #209 @ 0xd1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 182c2e4 <__cxa_atexit@plt+0x1820340> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq pc, r4, lsr #20 │ │ │ │ + cmpeq pc, r0, lsl #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 760168 <__cxa_atexit@plt+0x7541c4> │ │ │ │ - ldr r3, [pc, #96] @ 760180 <__cxa_atexit@plt+0x7541dc> │ │ │ │ - ldr lr, [pc, #96] @ 760184 <__cxa_atexit@plt+0x7541e0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5] │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #60] @ 760188 <__cxa_atexit@plt+0x7541e4> │ │ │ │ - mov r8, r9 │ │ │ │ - str r3, [r9, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 759248 <__cxa_atexit@plt+0x74d2a4> │ │ │ │ + ldr r2, [pc, #28] @ 759254 <__cxa_atexit@plt+0x74d2b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq pc, r0, asr r5 @ │ │ │ │ + smlalbteq r5, lr, r0, r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7592ec <__cxa_atexit@plt+0x74d348> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7592f4 <__cxa_atexit@plt+0x74d350> │ │ │ │ + ldr r9, [pc, #120] @ 759308 <__cxa_atexit@plt+0x74d364> │ │ │ │ + ldr r8, [pc, #120] @ 75930c <__cxa_atexit@plt+0x74d368> │ │ │ │ + ldr lr, [pc, #120] @ 759310 <__cxa_atexit@plt+0x74d36c> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #116] @ 759314 <__cxa_atexit@plt+0x74d370> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - str r0, [r9, #28] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r3, [pc, #28] @ 76018c <__cxa_atexit@plt+0x7541e8> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r1, r0, r9, lsl #31 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr sl, [pc, #88] @ 759318 <__cxa_atexit@plt+0x74d374> │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + add r8, r3, #8 │ │ │ │ + add sl, pc, sl │ │ │ │ + stm r8, {r0, r1, lr} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + str r9, [r2, #-12] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b 76e51c <__cxa_atexit@plt+0x762578> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7592fc <__cxa_atexit@plt+0x74d358> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + cmpeq pc, ip, ror #3 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7601d4 <__cxa_atexit@plt+0x754230> │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - lsl r2, r2, #1 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #12] @ 7601e8 <__cxa_atexit@plt+0x754244> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 759350 <__cxa_atexit@plt+0x74d3ac> │ │ │ │ + ldr r2, [pc, #28] @ 75935c <__cxa_atexit@plt+0x74d3b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r4, lsr #7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq pc, r8, asr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + hvceq 58748 @ 0xe57c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 18f25f0 <__cxa_atexit@plt+0x18e664c> │ │ │ │ + @ instruction: 0x014e5798 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7602c0 <__cxa_atexit@plt+0x75431c> │ │ │ │ - ldr r3, [pc, #236] @ 7602f8 <__cxa_atexit@plt+0x754354> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 759464 <__cxa_atexit@plt+0x74d4c0> │ │ │ │ + ldr r2, [pc, #204] @ 759484 <__cxa_atexit@plt+0x74d4e0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 7602a0 <__cxa_atexit@plt+0x7542fc> │ │ │ │ - ldr r3, [pc, #220] @ 7602fc <__cxa_atexit@plt+0x754358> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 7602b0 <__cxa_atexit@plt+0x75430c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ + beq 759440 <__cxa_atexit@plt+0x74d49c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7602d0 <__cxa_atexit@plt+0x75432c> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r1, [pc, #152] @ 7602e8 <__cxa_atexit@plt+0x754344> │ │ │ │ - ldr r0, [pc, #160] @ 7602f4 <__cxa_atexit@plt+0x754350> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - and r2, r1, r7, lsr #1 │ │ │ │ - ldr r1, [pc, #136] @ 7602ec <__cxa_atexit@plt+0x754348> │ │ │ │ - sub r7, r7, r2 │ │ │ │ - and r2, r1, r7, lsr #2 │ │ │ │ - and r1, r7, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #116] @ 7602f0 <__cxa_atexit@plt+0x75434c> │ │ │ │ - ldr r2, [pc, #132] @ 760304 <__cxa_atexit@plt+0x754360> │ │ │ │ - and r0, r1, r0 │ │ │ │ - mul r7, r0, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75946c <__cxa_atexit@plt+0x74d4c8> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + cmp r3, #11 │ │ │ │ + bge 759450 <__cxa_atexit@plt+0x74d4ac> │ │ │ │ + ldr r3, [pc, #156] @ 759488 <__cxa_atexit@plt+0x74d4e4> │ │ │ │ + ldr lr, [pc, #156] @ 75948c <__cxa_atexit@plt+0x74d4e8> │ │ │ │ + ldr r8, [pc, #156] @ 759490 <__cxa_atexit@plt+0x74d4ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - lsr r7, r7, #24 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr sl, [pc, #144] @ 759494 <__cxa_atexit@plt+0x74d4f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r3, r2, #11 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r1, r2, #19 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #64] @ 759498 <__cxa_atexit@plt+0x74d4f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 760300 <__cxa_atexit@plt+0x75435c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + cmpeq pc, r8, ror r3 @ │ │ │ │ + cmpeq pc, ip, lsr #15 │ │ │ │ + @ instruction: 0x014e5694 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 759538 <__cxa_atexit@plt+0x74d594> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #11 │ │ │ │ + bge 759524 <__cxa_atexit@plt+0x74d580> │ │ │ │ + ldr r7, [pc, #124] @ 759548 <__cxa_atexit@plt+0x74d5a4> │ │ │ │ + ldr lr, [pc, #124] @ 75954c <__cxa_atexit@plt+0x74d5a8> │ │ │ │ + ldr r8, [pc, #124] @ 759550 <__cxa_atexit@plt+0x74d5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r9, [pc, #112] @ 759554 <__cxa_atexit@plt+0x74d5b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r3, #11 │ │ │ │ + sub r1, r3, #19 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add sl, r6, #8 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + stm sl, {r0, r2, r8} │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ 759558 <__cxa_atexit@plt+0x74d5b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - smlaltteq sp, sp, r0, r6 @ │ │ │ │ - @ instruction: 0x015eb29c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 7603c4 <__cxa_atexit@plt+0x754420> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 76039c <__cxa_atexit@plt+0x7543f8> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0x015f2298 │ │ │ │ + ldrsbeq r2, [pc, #-104] @ 7594f8 <__cxa_atexit@plt+0x74d554> │ │ │ │ + smlaltteq r5, lr, r4, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7595c8 <__cxa_atexit@plt+0x74d624> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7603a4 <__cxa_atexit@plt+0x754400> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #104] @ 7603b4 <__cxa_atexit@plt+0x754410> │ │ │ │ - ldr r0, [pc, #112] @ 7603c0 <__cxa_atexit@plt+0x75441c> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - and r2, r1, r7, lsr #1 │ │ │ │ - ldr r1, [pc, #88] @ 7603b8 <__cxa_atexit@plt+0x754414> │ │ │ │ - sub r7, r7, r2 │ │ │ │ - and r2, r1, r7, lsr #2 │ │ │ │ - and r1, r7, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #68] @ 7603bc <__cxa_atexit@plt+0x754418> │ │ │ │ - ldr r2, [pc, #76] @ 7603c8 <__cxa_atexit@plt+0x754424> │ │ │ │ - and r0, r1, r0 │ │ │ │ - mul r7, r0, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - lsr r7, r7, #24 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7595d4 <__cxa_atexit@plt+0x74d630> │ │ │ │ + ldr lr, [pc, #84] @ 7595e4 <__cxa_atexit@plt+0x74d640> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #80] @ 7595e8 <__cxa_atexit@plt+0x74d644> │ │ │ │ + add sl, r7, #8 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #56] @ 7595ec <__cxa_atexit@plt+0x74d648> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, r0, lsr #3 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + ldrsheq r1, [pc, #-228] @ 75950c <__cxa_atexit@plt+0x74d568> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 760444 <__cxa_atexit@plt+0x7544a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #84] @ 760450 <__cxa_atexit@plt+0x7544ac> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - and r7, r7, r2 │ │ │ │ - and r2, r1, r7, lsr #1 │ │ │ │ - ldr r1, [pc, #72] @ 760454 <__cxa_atexit@plt+0x7544b0> │ │ │ │ - sub r7, r7, r2 │ │ │ │ - and r2, r1, r7, lsr #2 │ │ │ │ - and r1, r7, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r8, [pc, #60] @ 76045c <__cxa_atexit@plt+0x7544b8> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 760458 <__cxa_atexit@plt+0x7544b4> │ │ │ │ - ldr r2, [pc, #52] @ 760460 <__cxa_atexit@plt+0x7544bc> │ │ │ │ - and r1, r1, r8 │ │ │ │ - mul r7, r1, lr │ │ │ │ + bcc 759624 <__cxa_atexit@plt+0x74d680> │ │ │ │ + ldr r2, [pc, #28] @ 759630 <__cxa_atexit@plt+0x74d68c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - lsr r7, r7, #24 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrsheq fp, [lr, #-0] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + cmpeq pc, r4, ror r1 @ │ │ │ │ + smlalbteq r5, lr, r4, r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + b 18f25f0 <__cxa_atexit@plt+0x18e664c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7596e0 <__cxa_atexit@plt+0x74d73c> │ │ │ │ + ldr r2, [pc, #132] @ 7596f8 <__cxa_atexit@plt+0x74d754> │ │ │ │ + ldr r1, [pc, #132] @ 7596fc <__cxa_atexit@plt+0x74d758> │ │ │ │ + ldr ip, [pc, #132] @ 759700 <__cxa_atexit@plt+0x74d75c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [pc, #124] @ 759704 <__cxa_atexit@plt+0x74d760> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #56] @ 759708 <__cxa_atexit@plt+0x74d764> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #36] @ 75970c <__cxa_atexit@plt+0x74d768> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff680 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + @ instruction: 0xfffff6f0 │ │ │ │ + ldrsheq r2, [pc, #-4] @ 759708 <__cxa_atexit@plt+0x74d764> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + cmpeq lr, r8, ror #8 │ │ │ │ + cmpeq lr, ip, lsr r4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7597ac <__cxa_atexit@plt+0x74d808> │ │ │ │ + ldr r1, [pc, #144] @ 7597d0 <__cxa_atexit@plt+0x74d82c> │ │ │ │ + ldr ip, [pc, #144] @ 7597d4 <__cxa_atexit@plt+0x74d830> │ │ │ │ + ldr r8, [pc, #144] @ 7597d8 <__cxa_atexit@plt+0x74d834> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [pc, #136] @ 7597dc <__cxa_atexit@plt+0x74d838> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #68] @ 7597e0 <__cxa_atexit@plt+0x74d83c> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #48] @ 7597e4 <__cxa_atexit@plt+0x74d840> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r2 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff5b4 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffff624 │ │ │ │ + cmpeq pc, r8, lsr #32 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0x014e5398 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 759818 <__cxa_atexit@plt+0x74d874> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 759820 <__cxa_atexit@plt+0x74d87c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1806c9c <__cxa_atexit@plt+0x17facf8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015f1c90 │ │ │ │ + cmpeq lr, ip, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7604a8 <__cxa_atexit@plt+0x754504> │ │ │ │ - ldr r7, [pc, #52] @ 7604bc <__cxa_atexit@plt+0x754518> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 759908 <__cxa_atexit@plt+0x74d964> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759910 <__cxa_atexit@plt+0x74d96c> │ │ │ │ + ldr r6, [pc, #236] @ 759948 <__cxa_atexit@plt+0x74d9a4> │ │ │ │ + ldr r0, [pc, #236] @ 75994c <__cxa_atexit@plt+0x74d9a8> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + bcc 759924 <__cxa_atexit@plt+0x74d980> │ │ │ │ + ldr r2, [pc, #200] @ 759958 <__cxa_atexit@plt+0x74d9b4> │ │ │ │ + ldr ip, [pc, #200] @ 75995c <__cxa_atexit@plt+0x74d9b8> │ │ │ │ + ldr sl, [pc, #200] @ 759960 <__cxa_atexit@plt+0x74d9bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r0, [pc, #192] @ 759964 <__cxa_atexit@plt+0x74d9c0> │ │ │ │ + add ip, pc, ip │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #176] @ 759968 <__cxa_atexit@plt+0x74d9c4> │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #116] @ 75996c <__cxa_atexit@plt+0x74d9c8> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 759918 <__cxa_atexit@plt+0x74d974> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r7, [pc, #32] @ 759950 <__cxa_atexit@plt+0x74d9ac> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ 759954 <__cxa_atexit@plt+0x74d9b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq 76049c <__cxa_atexit@plt+0x7544f8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7604cc <__cxa_atexit@plt+0x754528> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add sl, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7604c0 <__cxa_atexit@plt+0x75451c> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmpeq pc, r0, lsr ip @ │ │ │ │ + cmpeq lr, r0, lsr #4 │ │ │ │ + cmpeq pc, r8, asr #28 │ │ │ │ + @ instruction: 0xfffff464 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffff4d4 │ │ │ │ + ldrsbeq r1, [pc, #-232] @ 759884 <__cxa_atexit@plt+0x74d8e0> │ │ │ │ + cmpeq pc, r8, asr #29 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + ldrdeq r5, [lr, #-28] @ 0xffffffe4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7599bc <__cxa_atexit@plt+0x74da18> │ │ │ │ + ldr r7, [pc, #56] @ 7599d4 <__cxa_atexit@plt+0x74da30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 7599d8 <__cxa_atexit@plt+0x74da34> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #24] @ 7599dc <__cxa_atexit@plt+0x74da38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + ldrsbeq r1, [pc, #-216] @ 759908 <__cxa_atexit@plt+0x74d964> │ │ │ │ + smlaltbeq r5, lr, r4, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 759a10 <__cxa_atexit@plt+0x74da6c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 759a18 <__cxa_atexit@plt+0x74da74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1806c9c <__cxa_atexit@plt+0x17facf8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015f1a98 │ │ │ │ + cmpeq lr, r0, lsr r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov r2, r8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759ad8 <__cxa_atexit@plt+0x74db34> │ │ │ │ + ldr r6, [pc, #192] @ 759b0c <__cxa_atexit@plt+0x74db68> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + bcc 759af4 <__cxa_atexit@plt+0x74db50> │ │ │ │ + ldr r2, [pc, #172] @ 759b18 <__cxa_atexit@plt+0x74db74> │ │ │ │ + ldr r1, [pc, #172] @ 759b1c <__cxa_atexit@plt+0x74db78> │ │ │ │ + ldr ip, [pc, #172] @ 759b20 <__cxa_atexit@plt+0x74db7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r0, [pc, #164] @ 759b24 <__cxa_atexit@plt+0x74db80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #96] @ 759b28 <__cxa_atexit@plt+0x74db84> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #52] @ 759b14 <__cxa_atexit@plt+0x74db70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, r0, lsl #10 │ │ │ │ + ldr r7, [pc, #20] @ 759b10 <__cxa_atexit@plt+0x74db6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + qdaddeq r5, r4, lr │ │ │ │ + swpbeq r5, r0, [lr] │ │ │ │ + @ instruction: 0xfffff288 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffff2f8 │ │ │ │ + ldrsheq r1, [pc, #-204] @ 759a60 <__cxa_atexit@plt+0x74dabc> │ │ │ │ + @ instruction: 0xfffffa98 │ │ │ │ + cmpeq lr, r0, asr #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 760570 <__cxa_atexit@plt+0x7545cc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 760534 <__cxa_atexit@plt+0x754590> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 760560 <__cxa_atexit@plt+0x7545bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - bne 76053c <__cxa_atexit@plt+0x754598> │ │ │ │ - ldr r7, [pc, #92] @ 760574 <__cxa_atexit@plt+0x7545d0> │ │ │ │ - add r2, r6, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759bf0 <__cxa_atexit@plt+0x74dc4c> │ │ │ │ + ldr r6, [pc, #192] @ 759c24 <__cxa_atexit@plt+0x74dc80> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + bcc 759c0c <__cxa_atexit@plt+0x74dc68> │ │ │ │ + ldr r2, [pc, #172] @ 759c30 <__cxa_atexit@plt+0x74dc8c> │ │ │ │ + ldr r1, [pc, #172] @ 759c34 <__cxa_atexit@plt+0x74dc90> │ │ │ │ + ldr ip, [pc, #172] @ 759c38 <__cxa_atexit@plt+0x74dc94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r0, [pc, #164] @ 759c3c <__cxa_atexit@plt+0x74dc98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #96] @ 759c40 <__cxa_atexit@plt+0x74dc9c> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #52] @ 759c2c <__cxa_atexit@plt+0x74dc88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 759c28 <__cxa_atexit@plt+0x74dc84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 760578 <__cxa_atexit@plt+0x7545d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + cmpeq lr, ip, lsr pc │ │ │ │ + hvceq 58616 @ 0xe4f8 │ │ │ │ + @ instruction: 0xfffff170 │ │ │ │ + @ instruction: 0xfffffaa8 │ │ │ │ + @ instruction: 0xfffff1e0 │ │ │ │ + cmpeq pc, r4, ror #23 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + cmpeq lr, r4, lsr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 759ccc <__cxa_atexit@plt+0x74dd28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759cd8 <__cxa_atexit@plt+0x74dd34> │ │ │ │ + ldr r1, [pc, #112] @ 759ce8 <__cxa_atexit@plt+0x74dd44> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 759cec <__cxa_atexit@plt+0x74dd48> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #84] @ 759cf0 <__cxa_atexit@plt+0x74dd4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #72] @ 759cf4 <__cxa_atexit@plt+0x74dd50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #60] @ 759cf8 <__cxa_atexit@plt+0x74dd54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrheq fp, [lr, #-108] @ 0xffffff94 │ │ │ │ - cmpeq lr, ip, lsl #13 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmpeq pc, r0, lsl r8 @ │ │ │ │ + cmpeq pc, r8, ror #21 │ │ │ │ + ldrheq r1, [pc, #-140] @ 759c70 <__cxa_atexit@plt+0x74dccc> │ │ │ │ + cmpeq pc, r8, ror r8 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 18e821c <__cxa_atexit@plt+0x18dc278> │ │ │ │ + cmpeq lr, r0, ror #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 759d80 <__cxa_atexit@plt+0x74dddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759d88 <__cxa_atexit@plt+0x74dde4> │ │ │ │ + ldr r5, [pc, #88] @ 759da4 <__cxa_atexit@plt+0x74de00> │ │ │ │ + ldr r1, [pc, #88] @ 759da8 <__cxa_atexit@plt+0x74de04> │ │ │ │ + ldr r0, [pc, #88] @ 759dac <__cxa_atexit@plt+0x74de08> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r5, [r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 759d90 <__cxa_atexit@plt+0x74ddec> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 759da0 <__cxa_atexit@plt+0x74ddfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq r4, [lr, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7605f4 <__cxa_atexit@plt+0x754650> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - bne 7605d4 <__cxa_atexit@plt+0x754630> │ │ │ │ - ldr r7, [pc, #72] @ 760600 <__cxa_atexit@plt+0x75465c> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 760604 <__cxa_atexit@plt+0x754660> │ │ │ │ + bcc 759de4 <__cxa_atexit@plt+0x74de40> │ │ │ │ + ldr r2, [pc, #28] @ 759df0 <__cxa_atexit@plt+0x74de4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, lsl r6 │ │ │ │ - ldrsheq fp, [lr, #-84] @ 0xffffffac │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - bhi 760840 <__cxa_atexit@plt+0x75489c> │ │ │ │ - ldr lr, [pc, #588] @ 76088c <__cxa_atexit@plt+0x7548e8> │ │ │ │ - ldr r0, [pc, #572] @ 760880 <__cxa_atexit@plt+0x7548dc> │ │ │ │ - mov r4, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - b 760660 <__cxa_atexit@plt+0x7546bc> │ │ │ │ - lsr r9, r9, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - sub r3, r3, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 760840 <__cxa_atexit@plt+0x75489c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and ip, r7, #3 │ │ │ │ - cmp ip, #2 │ │ │ │ - beq 7606e4 <__cxa_atexit@plt+0x754740> │ │ │ │ - cmp ip, #3 │ │ │ │ - bne 7607d0 <__cxa_atexit@plt+0x75482c> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r3, [r1, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 760778 <__cxa_atexit@plt+0x7547d4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - and r2, r9, #15 │ │ │ │ - add r3, r1, r2, lsl #2 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #504] @ 7608a0 <__cxa_atexit@plt+0x7548fc> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ + ldrheq r1, [pc, #-148] @ 759d64 <__cxa_atexit@plt+0x74ddc0> │ │ │ │ + hvceq 58584 @ 0xe4d8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759eb8 <__cxa_atexit@plt+0x74df14> │ │ │ │ + ldr r6, [pc, #192] @ 759eec <__cxa_atexit@plt+0x74df48> │ │ │ │ + mov r8, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r3, #-20]! @ 0xffffffec │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - beq 7607bc <__cxa_atexit@plt+0x754818> │ │ │ │ - ldr r1, [r5] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #456] @ 7608a4 <__cxa_atexit@plt+0x754900> │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + bcc 759ed4 <__cxa_atexit@plt+0x74df30> │ │ │ │ + ldr r2, [pc, #172] @ 759ef8 <__cxa_atexit@plt+0x74df54> │ │ │ │ + ldr r1, [pc, #172] @ 759efc <__cxa_atexit@plt+0x74df58> │ │ │ │ + ldr ip, [pc, #172] @ 759f00 <__cxa_atexit@plt+0x74df5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r0, [pc, #164] @ 759f04 <__cxa_atexit@plt+0x74df60> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - b 76064c <__cxa_atexit@plt+0x7546a8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r6, [r7, #6] │ │ │ │ - and r7, r9, #15 │ │ │ │ - mvn r1, #0 │ │ │ │ - bic r7, r6, r1, lsl r7 │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #5376 @ 0x1500 │ │ │ │ - and r1, r1, r7, lsr #1 │ │ │ │ - sub r1, r7, r1 │ │ │ │ - and r7, r0, r1, lsr #2 │ │ │ │ - and r1, r1, r0 │ │ │ │ - add r1, r1, r7 │ │ │ │ - ldr r7, [pc, #364] @ 760888 <__cxa_atexit@plt+0x7548e4> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r7 │ │ │ │ - ldr r7, [pc, #348] @ 760884 <__cxa_atexit@plt+0x7548e0> │ │ │ │ - mul r1, r1, r7 │ │ │ │ - lsr r1, r1, #24 │ │ │ │ - add r7, r2, r1, lsl #2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - str lr, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 7607bc <__cxa_atexit@plt+0x754818> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r2, [pc, #300] @ 760894 <__cxa_atexit@plt+0x7548f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #96] @ 759f08 <__cxa_atexit@plt+0x74df64> │ │ │ │ + sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r3] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - b 76064c <__cxa_atexit@plt+0x7546a8> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7607e8 <__cxa_atexit@plt+0x754844> │ │ │ │ - cmp r8, #0 │ │ │ │ - bmi 7607d0 <__cxa_atexit@plt+0x75482c> │ │ │ │ - ldr r6, [pc, #280] @ 7608a8 <__cxa_atexit@plt+0x754904> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r8, #0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #52] @ 759ef4 <__cxa_atexit@plt+0x74df50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #184] @ 760890 <__cxa_atexit@plt+0x7548ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #20] @ 759ef0 <__cxa_atexit@plt+0x74df4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - add r3, r1, #16 │ │ │ │ - cmp r6, r3 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - bcc 760860 <__cxa_atexit@plt+0x7548bc> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r6, [r5] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r5, [pc, #136] @ 7608ac <__cxa_atexit@plt+0x754908> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r6, [r1, #12] │ │ │ │ - str r7, [r1, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - stmib r1, {r5, sl} │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + hvceq 58564 @ 0xe4c4 │ │ │ │ + strheq r4, [lr, #-192] @ 0xffffff40 │ │ │ │ + @ instruction: 0xffffeea8 │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + @ instruction: 0xffffef18 │ │ │ │ + cmpeq pc, ip, lsl r9 @ │ │ │ │ + @ instruction: 0xfffff6b8 │ │ │ │ + cmpeq lr, ip, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 759f94 <__cxa_atexit@plt+0x74dff0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 759fa0 <__cxa_atexit@plt+0x74dffc> │ │ │ │ + ldr r1, [pc, #112] @ 759fb0 <__cxa_atexit@plt+0x74e00c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 759fb4 <__cxa_atexit@plt+0x74e010> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #84] @ 759fb8 <__cxa_atexit@plt+0x74e014> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #72] @ 759fbc <__cxa_atexit@plt+0x74e018> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #60] @ 759fc0 <__cxa_atexit@plt+0x74e01c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ + b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 760898 <__cxa_atexit@plt+0x7548f4> │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmpeq pc, r8, asr #10 │ │ │ │ + cmpeq pc, r0, lsr #16 │ │ │ │ + ldrsheq r1, [pc, #-84] @ 759f70 <__cxa_atexit@plt+0x74dfcc> │ │ │ │ + ldrheq r1, [pc, #-80] @ 759f78 <__cxa_atexit@plt+0x74dfd4> │ │ │ │ + strheq r4, [lr, #-176] @ 0xffffff50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 75a00c <__cxa_atexit@plt+0x74e068> │ │ │ │ + ldr r7, [pc, #52] @ 75a024 <__cxa_atexit@plt+0x74e080> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 75a028 <__cxa_atexit@plt+0x74e084> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #24] @ 75a02c <__cxa_atexit@plt+0x74e088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #52] @ 76089c <__cxa_atexit@plt+0x7548f8> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmpeq pc, r8, lsl #15 │ │ │ │ + hvceq 58556 @ 0xe4bc │ │ │ │ + cmpeq lr, r4, asr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 75a0a8 <__cxa_atexit@plt+0x74e104> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75a0b0 <__cxa_atexit@plt+0x74e10c> │ │ │ │ + ldr r5, [pc, #88] @ 75a0cc <__cxa_atexit@plt+0x74e128> │ │ │ │ + ldr r1, [pc, #88] @ 75a0d0 <__cxa_atexit@plt+0x74e12c> │ │ │ │ + ldr r0, [pc, #88] @ 75a0d4 <__cxa_atexit@plt+0x74e130> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r5, [r2] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ + mov r9, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - cmpeq lr, r0, ror #8 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - hvceq 56592 @ 0xdd10 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrheq fp, [lr, #-48] @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76094c <__cxa_atexit@plt+0x7549a8> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [pc, #132] @ 760968 <__cxa_atexit@plt+0x7549c4> │ │ │ │ - add r1, r7, r1, lsl #2 │ │ │ │ - add sl, r1, #8 │ │ │ │ + b 75a0b8 <__cxa_atexit@plt+0x74e114> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 75a0c8 <__cxa_atexit@plt+0x74e124> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlalbteq r4, lr, ip, sl │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + @ instruction: 0xfffffbcc │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + @ instruction: 0x014e4a94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75a19c <__cxa_atexit@plt+0x74e1f8> │ │ │ │ + ldr r6, [pc, #192] @ 75a1d0 <__cxa_atexit@plt+0x74e22c> │ │ │ │ + mov r8, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8, #4]! │ │ │ │ + add r6, r8, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + bcc 75a1b8 <__cxa_atexit@plt+0x74e214> │ │ │ │ + ldr r2, [pc, #172] @ 75a1dc <__cxa_atexit@plt+0x74e238> │ │ │ │ + ldr r1, [pc, #172] @ 75a1e0 <__cxa_atexit@plt+0x74e23c> │ │ │ │ + ldr ip, [pc, #172] @ 75a1e4 <__cxa_atexit@plt+0x74e240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldr r0, [pc, #164] @ 75a1e8 <__cxa_atexit@plt+0x74e244> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #11 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr r3, [pc, #116] @ 76096c <__cxa_atexit@plt+0x7549c8> │ │ │ │ - cmp r0, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - stmib r8, {r3, lr} │ │ │ │ - bne 760958 <__cxa_atexit@plt+0x7549b4> │ │ │ │ - sub r3, r6, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [sl] │ │ │ │ - strex r2, r3, [sl] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 760914 <__cxa_atexit@plt+0x754970> │ │ │ │ - ldr r3, [pc, #68] @ 760970 <__cxa_atexit@plt+0x7549cc> │ │ │ │ - add lr, r8, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #52] @ 760974 <__cxa_atexit@plt+0x7549d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stm lr, {r3, r7, r9} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #96] @ 75a1ec <__cxa_atexit@plt+0x74e248> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #52] @ 75a1d8 <__cxa_atexit@plt+0x74e234> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #20] @ 75a1d4 <__cxa_atexit@plt+0x74e230> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 760908 <__cxa_atexit@plt+0x754964> │ │ │ │ - cmpeq lr, r8, asr #26 │ │ │ │ - cmpeq lr, r4, ror #5 │ │ │ │ - ldrsheq fp, [lr, #-44] @ 0xffffffd4 │ │ │ │ - @ instruction: 0x015eb29c │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r1, [pc, #16] @ 7609a4 <__cxa_atexit@plt+0x754a00> │ │ │ │ - lsr r9, r3, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 760a74 <__cxa_atexit@plt+0x754ad0> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #188] @ 760a90 <__cxa_atexit@plt+0x754aec> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8d0 │ │ │ │ + @ instruction: 0x014e4990 │ │ │ │ + smlalbteq r4, lr, ip, r9 │ │ │ │ + @ instruction: 0xffffebc4 │ │ │ │ + @ instruction: 0xfffff4fc │ │ │ │ + @ instruction: 0xffffec34 │ │ │ │ + cmpeq pc, r8, lsr r6 @ │ │ │ │ + @ instruction: 0xfffff3d4 │ │ │ │ + smlaltbeq r4, lr, r0, r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75a254 <__cxa_atexit@plt+0x74e2b0> │ │ │ │ + ldr r2, [pc, #100] @ 75a27c <__cxa_atexit@plt+0x74e2d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #124] @ 760a94 <__cxa_atexit@plt+0x754af0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 760a80 <__cxa_atexit@plt+0x754adc> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 760a38 <__cxa_atexit@plt+0x754a94> │ │ │ │ - ldr r7, [pc, #72] @ 760a98 <__cxa_atexit@plt+0x754af4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #60] @ 760a9c <__cxa_atexit@plt+0x754af8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 75a264 <__cxa_atexit@plt+0x74e2c0> │ │ │ │ + ldr r7, [pc, #76] @ 75a284 <__cxa_atexit@plt+0x74e2e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #64] @ 75a288 <__cxa_atexit@plt+0x74e2e4> │ │ │ │ + mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ + ldr r7, [pc, #20] @ 75a280 <__cxa_atexit@plt+0x74e2dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 760a2c <__cxa_atexit@plt+0x754a88> │ │ │ │ - cmpeq lr, ip, asr #4 │ │ │ │ - cmpeq lr, ip, lsl ip │ │ │ │ - cmpeq lr, r8, lsl #3 │ │ │ │ - cmpeq lr, ip, asr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, lsl #5 │ │ │ │ + cmpeq lr, r4, lsr #18 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + cmpeq pc, r0, asr #10 │ │ │ │ + ldrdeq r4, [lr, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 760aec <__cxa_atexit@plt+0x754b48> │ │ │ │ - ldr lr, [pc, #60] @ 760b04 <__cxa_atexit@plt+0x754b60> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 75a2e0 <__cxa_atexit@plt+0x74e33c> │ │ │ │ + ldr r7, [pc, #56] @ 75a2f8 <__cxa_atexit@plt+0x74e354> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 75a2fc <__cxa_atexit@plt+0x74e358> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #24] @ 75a300 <__cxa_atexit@plt+0x74e35c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 760b08 <__cxa_atexit@plt+0x754b64> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffff56c │ │ │ │ + ldrheq r1, [pc, #-68] @ 75a2c0 <__cxa_atexit@plt+0x74e31c> │ │ │ │ + smlalbbeq r4, lr, r0, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75a398 <__cxa_atexit@plt+0x74e3f4> │ │ │ │ + ldr r3, [pc, #132] @ 75a3b0 <__cxa_atexit@plt+0x74e40c> │ │ │ │ + ldr lr, [pc, #132] @ 75a3b4 <__cxa_atexit@plt+0x74e410> │ │ │ │ + ldr r9, [pc, #132] @ 75a3b8 <__cxa_atexit@plt+0x74e414> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, lsl #2 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r7, lsr #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, sl} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r1, [pc, #16] @ 760b38 <__cxa_atexit@plt+0x754b94> │ │ │ │ - lsr r9, r3, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 760b68 <__cxa_atexit@plt+0x754bc4> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [pc, #128] @ 75a3bc <__cxa_atexit@plt+0x74e418> │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + ldr ip, [pc, #124] @ 75a3c0 <__cxa_atexit@plt+0x74e41c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r3, r6, #50 @ 0x32 │ │ │ │ + sub r1, r6, #42 @ 0x2a │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str sl, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str r9, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str ip, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 75a3c4 <__cxa_atexit@plt+0x74e420> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + cmpeq pc, r0, lsl #14 │ │ │ │ + strdeq r4, [lr, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 760bec <__cxa_atexit@plt+0x754c48> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 760c18 <__cxa_atexit@plt+0x754c74> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 760bf8 <__cxa_atexit@plt+0x754c54> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 760bb8 <__cxa_atexit@plt+0x754c14> │ │ │ │ - ldr r3, [pc, #76] @ 760c1c <__cxa_atexit@plt+0x754c78> │ │ │ │ + bcc 75a41c <__cxa_atexit@plt+0x74e478> │ │ │ │ + ldr r3, [pc, #68] @ 75a434 <__cxa_atexit@plt+0x74e490> │ │ │ │ + mov r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 760c20 <__cxa_atexit@plt+0x754c7c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + mov r3, #2 │ │ │ │ + stmib r7, {r2, r3, r8} │ │ │ │ + ldr r3, [pc, #44] @ 75a438 <__cxa_atexit@plt+0x74e494> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r7, [r7, #24] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #24] @ 75a43c <__cxa_atexit@plt+0x74e498> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 760bb0 <__cxa_atexit@plt+0x754c0c> │ │ │ │ - @ instruction: 0x015eaa90 │ │ │ │ - cmpeq lr, ip, asr r0 │ │ │ │ - ldrsheq sl, [lr, #-240] @ 0xffffff10 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, r0, asr r2 @ │ │ │ │ + ldrheq r1, [pc, #-120] @ 75a3c8 <__cxa_atexit@plt+0x74e424> │ │ │ │ + smlalbbeq r4, lr, ip, r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 760cc8 <__cxa_atexit@plt+0x754d24> │ │ │ │ - ldr r7, [pc, #112] @ 760cdc <__cxa_atexit@plt+0x754d38> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 760cb0 <__cxa_atexit@plt+0x754d0c> │ │ │ │ - ldr r7, [pc, #96] @ 760ce0 <__cxa_atexit@plt+0x754d3c> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 760cbc <__cxa_atexit@plt+0x754d18> │ │ │ │ - ldr r7, [pc, #72] @ 760ce4 <__cxa_atexit@plt+0x754d40> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - mov r7, sl │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75a4a8 <__cxa_atexit@plt+0x74e504> │ │ │ │ + ldr r3, [pc, #88] @ 75a4b8 <__cxa_atexit@plt+0x74e514> │ │ │ │ + mov r7, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + beq 75a498 <__cxa_atexit@plt+0x74e4f4> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [pc, #60] @ 75a4bc <__cxa_atexit@plt+0x74e518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r7, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 760ce8 <__cxa_atexit@plt+0x754d44> │ │ │ │ + ldr r7, [pc, #16] @ 75a4c0 <__cxa_atexit@plt+0x74e51c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - strdeq ip, [sp, #-196] @ 0xffffff3c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmpeq lr, r8, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 760d38 <__cxa_atexit@plt+0x754d94> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 760d30 <__cxa_atexit@plt+0x754d8c> │ │ │ │ - ldr r3, [pc, #32] @ 760d3c <__cxa_atexit@plt+0x754d98> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #24] @ 75a4f0 <__cxa_atexit@plt+0x74e54c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 760d64 <__cxa_atexit@plt+0x754dc0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + cmp r7, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 75a540 <__cxa_atexit@plt+0x74e59c> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r0, [pc, #32] @ 75a54c <__cxa_atexit@plt+0x74e5a8> │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 760dac <__cxa_atexit@plt+0x754e08> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + add r3, r7, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bne 75a584 <__cxa_atexit@plt+0x74e5e0> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #20] @ 75a5ac <__cxa_atexit@plt+0x74e608> │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5] │ │ │ │ - beq 760da0 <__cxa_atexit@plt+0x754dfc> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - ldr r0, [r3] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75a640 <__cxa_atexit@plt+0x74e69c> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #136] @ 75a664 <__cxa_atexit@plt+0x74e6c0> │ │ │ │ + sub r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 75a650 <__cxa_atexit@plt+0x74e6ac> │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 75a638 <__cxa_atexit@plt+0x74e694> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [pc, #92] @ 75a668 <__cxa_atexit@plt+0x74e6c4> │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r0, [pc, #-232] @ 75a584 <__cxa_atexit@plt+0x74e5e0> │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 75a6d4 <__cxa_atexit@plt+0x74e730> │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 75a6cc <__cxa_atexit@plt+0x74e728> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [pc, #72] @ 75a6e8 <__cxa_atexit@plt+0x74e744> │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r1, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75a730 <__cxa_atexit@plt+0x74e78c> │ │ │ │ + ldr r7, [pc, #52] @ 75a744 <__cxa_atexit@plt+0x74e7a0> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 75a724 <__cxa_atexit@plt+0x74e780> │ │ │ │ + mov r7, sl │ │ │ │ + b 75a754 <__cxa_atexit@plt+0x74e7b0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 75a748 <__cxa_atexit@plt+0x74e7a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq r4, lr, r0, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 75a7f4 <__cxa_atexit@plt+0x74e850> │ │ │ │ + ldr lr, [pc, #164] @ 75a814 <__cxa_atexit@plt+0x74e870> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - smlalbbeq ip, sp, r4, fp │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ - mov r0, r5 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - cmp fp, r3 │ │ │ │ - str r4, [sp] │ │ │ │ - bhi 761064 <__cxa_atexit@plt+0x7550c0> │ │ │ │ - ldr r7, [r0] │ │ │ │ - mov lr, #0 │ │ │ │ - b 760e20 <__cxa_atexit@plt+0x754e7c> │ │ │ │ - lsr r9, r9, #4 │ │ │ │ - sub r3, r0, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 761064 <__cxa_atexit@plt+0x7550c0> │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - beq 760e9c <__cxa_atexit@plt+0x754ef8> │ │ │ │ - cmp r5, #3 │ │ │ │ - bne 760f80 <__cxa_atexit@plt+0x754fdc> │ │ │ │ - bic r5, r7, #3 │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrh r3, [r5, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 760f44 <__cxa_atexit@plt+0x754fa0> │ │ │ │ - ldr r5, [r7, #1] │ │ │ │ - and r4, r9, #15 │ │ │ │ - add r7, r5, r4, lsl #2 │ │ │ │ - mov r3, r0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str sl, [r0, #-12] │ │ │ │ - str r5, [r0, #-8] │ │ │ │ - stmda r0, {r4, r8} │ │ │ │ - ldr r1, [pc, #576] @ 7610b4 <__cxa_atexit@plt+0x755110> │ │ │ │ - str r9, [r3, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #-20] @ 0xffffffec │ │ │ │ - beq 760fb4 <__cxa_atexit@plt+0x755010> │ │ │ │ - str r7, [r0, #-16] │ │ │ │ - ldr r1, [pc, #552] @ 7610b8 <__cxa_atexit@plt+0x755114> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #-12] │ │ │ │ - mov r0, r3 │ │ │ │ - b 760e10 <__cxa_atexit@plt+0x754e6c> │ │ │ │ - ldr r5, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - and r7, r9, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - mvn r4, #0 │ │ │ │ - add lr, r4, r1, lsl r7 │ │ │ │ - ldr r2, [pc, #468] @ 761090 <__cxa_atexit@plt+0x7550ec> │ │ │ │ - and r4, ip, lr │ │ │ │ - and r2, r2, r4, lsr #1 │ │ │ │ - ldr r6, [pc, #460] @ 761094 <__cxa_atexit@plt+0x7550f0> │ │ │ │ - sub r4, r4, r2 │ │ │ │ - and r2, r6, r4, lsr #2 │ │ │ │ - and r4, r4, r6 │ │ │ │ - add r4, r4, r2 │ │ │ │ - ldr r6, [pc, #444] @ 761098 <__cxa_atexit@plt+0x7550f4> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #436] @ 76109c <__cxa_atexit@plt+0x7550f8> │ │ │ │ - mov lr, #0 │ │ │ │ - lsl r1, r1, r7 │ │ │ │ - mul r4, r4, r6 │ │ │ │ - lsr r4, r4, #24 │ │ │ │ - add r2, r5, r4, lsl #2 │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #412] @ 7610a4 <__cxa_atexit@plt+0x755100> │ │ │ │ - tst r7, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - str r5, [r0, #-12] │ │ │ │ - mov r5, r0 │ │ │ │ - str sl, [r0, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str ip, [r0, #-16] │ │ │ │ - stmda r0, {r1, r4, r8} │ │ │ │ - beq 760fa0 <__cxa_atexit@plt+0x754ffc> │ │ │ │ - str r7, [r0, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #368] @ 7610a8 <__cxa_atexit@plt+0x755104> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #-20] @ 0xffffffec │ │ │ │ - mov r0, r5 │ │ │ │ - b 760e10 <__cxa_atexit@plt+0x754e6c> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 760f80 <__cxa_atexit@plt+0x754fdc> │ │ │ │ - ldr r4, [r7, #1] │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - ldr r7, [r4, #4] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 760fc4 <__cxa_atexit@plt+0x755020> │ │ │ │ - sub r5, r0, #4 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r8, r2, #1 │ │ │ │ + add r2, r3, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 75a800 <__cxa_atexit@plt+0x74e85c> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 760ff0 <__cxa_atexit@plt+0x75504c> │ │ │ │ - ldr r6, [pc, #316] @ 7610b0 <__cxa_atexit@plt+0x75510c> │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 761000 <__cxa_atexit@plt+0x75505c> │ │ │ │ - ldr r7, [pc, #280] @ 7610a0 <__cxa_atexit@plt+0x7550fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r0, #4]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - sub r5, r0, #20 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #248] @ 7610c4 <__cxa_atexit@plt+0x755120> │ │ │ │ - stmda r0, {r3, r4, r7, r8} │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r0, #-16]! │ │ │ │ - ldr r8, [pc, #236] @ 7610c8 <__cxa_atexit@plt+0x755124> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r6, [pc, #196] @ 7610bc <__cxa_atexit@plt+0x755118> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r4, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r6, [r0, #-4] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r0] │ │ │ │ - beq 76105c <__cxa_atexit@plt+0x7550b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 761080 <__cxa_atexit@plt+0x7550dc> │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r0, #4]! │ │ │ │ - ldr r1, [pc, #132] @ 7610c0 <__cxa_atexit@plt+0x75511c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r5, r0 │ │ │ │ + bmi 75a7ec <__cxa_atexit@plt+0x74e848> │ │ │ │ + ldr r6, [r3, #12] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr lr, [pc, #88] @ 75a818 <__cxa_atexit@plt+0x74e874> │ │ │ │ + add r6, r6, r8, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r6, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #20]! │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7610ac <__cxa_atexit@plt+0x755108> │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r8, [r0, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r0, {r9, sl} │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - b 760f94 <__cxa_atexit@plt+0x754ff0> │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r7, r1 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - ldrheq sl, [lr, #-192] @ 0xffffff40 │ │ │ │ - andeq r0, r0, r4, ror r5 │ │ │ │ - andeq r0, r0, ip, ror r5 │ │ │ │ - cmpeq sp, ip, asr r9 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r0, ror #7 │ │ │ │ - andeq r0, r0, r0, lsl #8 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x015eab98 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - cmpeq lr, r8, asr ip │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 761118 <__cxa_atexit@plt+0x755174> │ │ │ │ - ldr lr, [pc, #52] @ 761124 <__cxa_atexit@plt+0x755180> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, ror #21 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 761174 <__cxa_atexit@plt+0x7551d0> │ │ │ │ - ldr lr, [pc, #52] @ 761180 <__cxa_atexit@plt+0x7551dc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75a88c <__cxa_atexit@plt+0x74e8e8> │ │ │ │ + ldr r2, [pc, #96] @ 75a89c <__cxa_atexit@plt+0x74e8f8> │ │ │ │ + mov r3, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + beq 75a87c <__cxa_atexit@plt+0x74e8d8> │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r2, [pc, #68] @ 75a8a0 <__cxa_atexit@plt+0x74e8fc> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + sub r3, r1, #1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, lsl #21 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + ldr r7, [pc, #16] @ 75a8a4 <__cxa_atexit@plt+0x74e900> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq lr, ip, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7611b4 <__cxa_atexit@plt+0x755210> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 75a8d8 <__cxa_atexit@plt+0x74e934> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 7611f0 <__cxa_atexit@plt+0x75524c> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r3, r1, #1 │ │ │ │ str r3, [r5] │ │ │ │ - mvn r3, sl │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, r2, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, sl, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 761240 <__cxa_atexit@plt+0x75529c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 76124c <__cxa_atexit@plt+0x7552a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 761250 <__cxa_atexit@plt+0x7552ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsl #20 │ │ │ │ - cmpeq lr, ip, lsr #19 │ │ │ │ - hvceq 56436 @ 0xdc74 │ │ │ │ - andeq r0, r0, r5, lsr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 761284 <__cxa_atexit@plt+0x7552e0> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - lsr r9, r3, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r9, r7 │ │ │ │ str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq ip, [sp, #-108] @ 0xffffff94 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 7612d0 <__cxa_atexit@plt+0x75532c> │ │ │ │ - ldr r3, [pc, #64] @ 7612f4 <__cxa_atexit@plt+0x755350> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [pc, #48] @ 7612f8 <__cxa_atexit@plt+0x755354> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r1, [pc, #24] @ 7612f0 <__cxa_atexit@plt+0x75534c> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + cmn r3, #1 │ │ │ │ + beq 75a920 <__cxa_atexit@plt+0x74e97c> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr r1, [pc, #32] @ 75a92c <__cxa_atexit@plt+0x74e988> │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ + mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r0, ror r9 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 76132c <__cxa_atexit@plt+0x755388> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 761368 <__cxa_atexit@plt+0x7553c4> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mvn r3, sl │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r3, r7, #1 │ │ │ │ + cmp r7, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 75a97c <__cxa_atexit@plt+0x74e9d8> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, r2, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, sl, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7613c4 <__cxa_atexit@plt+0x755420> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - mvn r2, r1, lsl r2 │ │ │ │ - ldr r1, [pc, #44] @ 7613d0 <__cxa_atexit@plt+0x75542c> │ │ │ │ - uxth r2, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7613d4 <__cxa_atexit@plt+0x755430> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, lsl #17 │ │ │ │ - cmpeq lr, ip, lsl r8 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 761450 <__cxa_atexit@plt+0x7554ac> │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr r2, [pc, #108] @ 76146c <__cxa_atexit@plt+0x7554c8> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76145c <__cxa_atexit@plt+0x7554b8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76141c <__cxa_atexit@plt+0x755478> │ │ │ │ - ldr r3, [pc, #60] @ 761470 <__cxa_atexit@plt+0x7554cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #48] @ 761474 <__cxa_atexit@plt+0x7554d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr r1, [pc, #32] @ 75a988 <__cxa_atexit@plt+0x74e9e4> │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 761414 <__cxa_atexit@plt+0x755470> │ │ │ │ - cmpeq lr, ip, lsr #4 │ │ │ │ - ldrsheq sl, [lr, #-120] @ 0xffffff88 │ │ │ │ - @ instruction: 0x015ea794 │ │ │ │ - cmpeq sp, r0, asr r5 │ │ │ │ - andeq r0, r0, r7, lsr #29 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #24] @ 7614a8 <__cxa_atexit@plt+0x755504> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - lsr r9, r3, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strheq ip, [sp, #-72] @ 0xffffffb8 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #1 │ │ │ │ - beq 76151c <__cxa_atexit@plt+0x755578> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 761508 <__cxa_atexit@plt+0x755564> │ │ │ │ - bic r2, r3, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #4 │ │ │ │ - beq 761544 <__cxa_atexit@plt+0x7555a0> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 761508 <__cxa_atexit@plt+0x755564> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - cmp r9, #1 │ │ │ │ - beq 761550 <__cxa_atexit@plt+0x7555ac> │ │ │ │ - ldr r2, [pc, #180] @ 7615b8 <__cxa_atexit@plt+0x755614> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 761598 <__cxa_atexit@plt+0x7555f4> │ │ │ │ - ldr r2, [pc, #152] @ 7615a8 <__cxa_atexit@plt+0x755604> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 76159c <__cxa_atexit@plt+0x7555f8> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - beq 76155c <__cxa_atexit@plt+0x7555b8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 761570 <__cxa_atexit@plt+0x7555cc> │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 761730 <__cxa_atexit@plt+0x75578c> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - cmp r9, #1 │ │ │ │ - bne 761590 <__cxa_atexit@plt+0x7555ec> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 7615b4 <__cxa_atexit@plt+0x755610> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 7615ac <__cxa_atexit@plt+0x755608> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r8, [pc, #36] @ 7615b0 <__cxa_atexit@plt+0x75560c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [pc, #36] @ 7615bc <__cxa_atexit@plt+0x755618> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - muleq r0, r0, r7 │ │ │ │ - andeq r0, r0, r0, asr r6 │ │ │ │ - ldrheq sl, [lr, #-96] @ 0xffffffa0 │ │ │ │ - ldrsbeq sl, [lr, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75aa24 <__cxa_atexit@plt+0x74ea80> │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [pc, #140] @ 75aa48 <__cxa_atexit@plt+0x74eaa4> │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r6, {r1, r3} │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 761640 <__cxa_atexit@plt+0x75569c> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 76166c <__cxa_atexit@plt+0x7556c8> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76164c <__cxa_atexit@plt+0x7556a8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76160c <__cxa_atexit@plt+0x755668> │ │ │ │ - ldr r3, [pc, #76] @ 761670 <__cxa_atexit@plt+0x7556cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 761674 <__cxa_atexit@plt+0x7556d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 75aa38 <__cxa_atexit@plt+0x74ea94> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + cmp r8, r3 │ │ │ │ + bne 75a9ec <__cxa_atexit@plt+0x74ea48> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r6, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [pc, #80] @ 75aa4c <__cxa_atexit@plt+0x74eaa8> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 761604 <__cxa_atexit@plt+0x755660> │ │ │ │ - cmpeq lr, ip, lsr r0 │ │ │ │ - cmpeq lr, r8, lsl #12 │ │ │ │ - @ instruction: 0x015ea59c │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7616f8 <__cxa_atexit@plt+0x755754> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 761724 <__cxa_atexit@plt+0x755780> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 761704 <__cxa_atexit@plt+0x755760> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7616c4 <__cxa_atexit@plt+0x755720> │ │ │ │ - ldr r3, [pc, #76] @ 761728 <__cxa_atexit@plt+0x755784> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76172c <__cxa_atexit@plt+0x755788> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7616bc <__cxa_atexit@plt+0x755718> │ │ │ │ - cmpeq lr, r4, lsl #31 │ │ │ │ - cmpeq lr, r0, asr r5 │ │ │ │ - cmpeq lr, r4, ror #9 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldrsbeq r0, [pc, #-168] @ 75a9a8 <__cxa_atexit@plt+0x74ea04> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7617fc <__cxa_atexit@plt+0x755858> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 761788 <__cxa_atexit@plt+0x7557e4> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 7617b0 <__cxa_atexit@plt+0x75580c> │ │ │ │ - ldr r6, [pc, #192] @ 761828 <__cxa_atexit@plt+0x755884> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7617f0 <__cxa_atexit@plt+0x75584c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 761858 <__cxa_atexit@plt+0x7558b4> │ │ │ │ - ldr r6, [pc, #148] @ 761824 <__cxa_atexit@plt+0x755880> │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7617f0 <__cxa_atexit@plt+0x75584c> │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75aac0 <__cxa_atexit@plt+0x74eb1c> │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + cmp r8, r3 │ │ │ │ + bne 75aa88 <__cxa_atexit@plt+0x74eae4> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ mov r6, r9 │ │ │ │ - b 7619cc <__cxa_atexit@plt+0x755a28> │ │ │ │ - ldr r2, [pc, #96] @ 761818 <__cxa_atexit@plt+0x755874> │ │ │ │ - ldr r1, [pc, #96] @ 76181c <__cxa_atexit@plt+0x755878> │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, #1 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [pc, #56] @ 75aad0 <__cxa_atexit@plt+0x74eb2c> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 761820 <__cxa_atexit@plt+0x75587c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - stmib r9, {r0, r1} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 76182c <__cxa_atexit@plt+0x755888> │ │ │ │ - mov r3, #12 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - cmpeq lr, r0, ror #8 │ │ │ │ - cmpeq lr, r4, ror #8 │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sp, r4, lsr r1 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 761730 <__cxa_atexit@plt+0x75578c> │ │ │ │ - cmpeq sp, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 761878 <__cxa_atexit@plt+0x7558d4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 761910 <__cxa_atexit@plt+0x75596c> │ │ │ │ - ldr r7, [pc, #180] @ 761944 <__cxa_atexit@plt+0x7559a0> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r2, [pc, #164] @ 761948 <__cxa_atexit@plt+0x7559a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #156] @ 76194c <__cxa_atexit@plt+0x7559a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r8, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 761920 <__cxa_atexit@plt+0x75597c> │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr lr, [pc, #132] @ 761954 <__cxa_atexit@plt+0x7559b0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bic r2, r2, r7 │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr r2, [pc, #92] @ 761958 <__cxa_atexit@plt+0x7559b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75ab18 <__cxa_atexit@plt+0x74eb74> │ │ │ │ + ldr r7, [pc, #52] @ 75ab2c <__cxa_atexit@plt+0x74eb88> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 75ab0c <__cxa_atexit@plt+0x74eb68> │ │ │ │ + mov r7, sl │ │ │ │ + b 75ab3c <__cxa_atexit@plt+0x74eb98> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #40] @ 761950 <__cxa_atexit@plt+0x7559ac> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ + ldr r7, [pc, #16] @ 75ab30 <__cxa_atexit@plt+0x74eb8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #8 │ │ │ │ - mov sl, #1 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - b 1a95868 <__cxa_atexit@plt+0x1a898c4> │ │ │ │ - @ instruction: 0x015ea390 │ │ │ │ - @ instruction: 0x015ea398 │ │ │ │ - cmpeq lr, r4, lsl #27 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, r0, lsl #6 │ │ │ │ - cmpeq lr, r0, lsr r3 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 7619b4 <__cxa_atexit@plt+0x755a10> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - ldr r0, [pc, #36] @ 7619b8 <__cxa_atexit@plt+0x755a14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - str r3, [r1, #8] │ │ │ │ - ldr r3, [pc, #24] @ 7619bc <__cxa_atexit@plt+0x755a18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmda r6, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bx ip │ │ │ │ - cmpeq lr, r4, lsr #5 │ │ │ │ - @ instruction: 0x015ea298 │ │ │ │ - cmpeq lr, ip, lsr #4 │ │ │ │ - smlaltbeq fp, sp, r4, pc @ │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 7619ec <__cxa_atexit@plt+0x755a48> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlaltbeq r4, lr, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75abd0 <__cxa_atexit@plt+0x74ec2c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [pc, #152] @ 75abf4 <__cxa_atexit@plt+0x74ec50> │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r7, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add r3, r9, #36 @ 0x24 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 761a84 <__cxa_atexit@plt+0x755ae0> │ │ │ │ - ldr r7, [pc, #180] @ 761ab8 <__cxa_atexit@plt+0x755b14> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r2, [pc, #164] @ 761abc <__cxa_atexit@plt+0x755b18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #156] @ 761ac0 <__cxa_atexit@plt+0x755b1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r8, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 761a94 <__cxa_atexit@plt+0x755af0> │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr lr, [pc, #132] @ 761ac8 <__cxa_atexit@plt+0x755b24> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bic r2, r2, r7 │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r2, [pc, #92] @ 761acc <__cxa_atexit@plt+0x755b28> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r9, #4] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + bcc 75abdc <__cxa_atexit@plt+0x74ec38> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 75abc8 <__cxa_atexit@plt+0x74ec24> │ │ │ │ + ldr r2, [r9, #8] │ │ │ │ + ldr r6, [r9, #12] │ │ │ │ + ldr r1, [pc, #84] @ 75abf8 <__cxa_atexit@plt+0x74ec54> │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r6, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r9, #24]! │ │ │ │ mov r6, r3 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #40] @ 761ac4 <__cxa_atexit@plt+0x755b20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #8 │ │ │ │ - mov sl, #1 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - b 1a95868 <__cxa_atexit@plt+0x1a898c4> │ │ │ │ - cmpeq lr, ip, lsl r2 │ │ │ │ - cmpeq lr, r4, lsr #4 │ │ │ │ - cmpeq lr, r0, lsl ip │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq lr, ip, lsl #3 │ │ │ │ - ldrheq sl, [lr, #-28] @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r3, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 761b28 <__cxa_atexit@plt+0x755b84> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r0, [pc, #36] @ 761b2c <__cxa_atexit@plt+0x755b88> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - str r3, [r1, #8] │ │ │ │ - ldr r3, [pc, #24] @ 761b30 <__cxa_atexit@plt+0x755b8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmda r6, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bx ip │ │ │ │ - cmpeq lr, r0, lsr r1 │ │ │ │ - cmpeq lr, r4, lsr #2 │ │ │ │ - ldrheq sl, [lr, #-8] │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 761b64 <__cxa_atexit@plt+0x755bc0> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - rsb r3, sl, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, sl, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 761bb8 <__cxa_atexit@plt+0x755c14> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 761bc4 <__cxa_atexit@plt+0x755c20> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r0, [pc, #28] @ 761bc8 <__cxa_atexit@plt+0x755c24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, ip, lsl #1 │ │ │ │ - cmpeq lr, r4, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 761bfc <__cxa_atexit@plt+0x755c58> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 761c38 <__cxa_atexit@plt+0x755c94> │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75ac7c <__cxa_atexit@plt+0x74ecd8> │ │ │ │ + ldr r3, [pc, #112] @ 75ac8c <__cxa_atexit@plt+0x74ece8> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mvn r3, sl │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, r2, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, sl, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 75ac5c <__cxa_atexit@plt+0x74ecb8> │ │ │ │ + ldr r2, [pc, #96] @ 75ac90 <__cxa_atexit@plt+0x74ecec> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 75ac6c <__cxa_atexit@plt+0x74ecc8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 75ac94 <__cxa_atexit@plt+0x74ecf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmpeq lr, r4, asr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 761c90 <__cxa_atexit@plt+0x755cec> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #44] @ 761c9c <__cxa_atexit@plt+0x755cf8> │ │ │ │ - bic r2, r2, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r7] │ │ │ │ - ldr r0, [pc, #32] @ 761ca0 <__cxa_atexit@plt+0x755cfc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r9, [lr, #-248] @ 0xffffff08 │ │ │ │ - cmpeq lr, r0, asr pc │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + ldr r2, [pc, #56] @ 75ace0 <__cxa_atexit@plt+0x74ed3c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75acd8 <__cxa_atexit@plt+0x74ed34> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 761d24 <__cxa_atexit@plt+0x755d80> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 761d50 <__cxa_atexit@plt+0x755dac> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 761d30 <__cxa_atexit@plt+0x755d8c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 761cf0 <__cxa_atexit@plt+0x755d4c> │ │ │ │ - ldr r3, [pc, #76] @ 761d54 <__cxa_atexit@plt+0x755db0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 761d58 <__cxa_atexit@plt+0x755db4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 761ce8 <__cxa_atexit@plt+0x755d44> │ │ │ │ - cmpeq lr, r8, asr r9 │ │ │ │ - cmpeq lr, r4, lsr #30 │ │ │ │ - ldrheq r9, [lr, #-232] @ 0xffffff18 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sp, r8, asr ip │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - cmpeq sp, ip, asr #24 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldrdeq r3, [lr, #-224] @ 0xffffff20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 761e04 <__cxa_atexit@plt+0x755e60> │ │ │ │ - ldr r7, [pc, #112] @ 761e18 <__cxa_atexit@plt+0x755e74> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 75adbc <__cxa_atexit@plt+0x74ee18> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75adac <__cxa_atexit@plt+0x74ee08> │ │ │ │ + ldr r3, [pc, #172] @ 75adf4 <__cxa_atexit@plt+0x74ee50> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75adc4 <__cxa_atexit@plt+0x74ee20> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75adcc <__cxa_atexit@plt+0x74ee28> │ │ │ │ + ldr r5, [pc, #144] @ 75ae04 <__cxa_atexit@plt+0x74ee60> │ │ │ │ + ldr r2, [pc, #144] @ 75ae08 <__cxa_atexit@plt+0x74ee64> │ │ │ │ + ldr r1, [pc, #144] @ 75ae0c <__cxa_atexit@plt+0x74ee68> │ │ │ │ + ldr r0, [pc, #144] @ 75ae10 <__cxa_atexit@plt+0x74ee6c> │ │ │ │ + ldr r8, [pc, #144] @ 75ae14 <__cxa_atexit@plt+0x74ee70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75adb0 <__cxa_atexit@plt+0x74ee0c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75add4 <__cxa_atexit@plt+0x74ee30> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 75adf8 <__cxa_atexit@plt+0x74ee54> │ │ │ │ + ldr r8, [pc, #28] @ 75adfc <__cxa_atexit@plt+0x74ee58> │ │ │ │ + ldr r9, [pc, #28] @ 75ae00 <__cxa_atexit@plt+0x74ee5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 761dec <__cxa_atexit@plt+0x755e48> │ │ │ │ - ldr r7, [pc, #96] @ 761e1c <__cxa_atexit@plt+0x755e78> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq pc, ip, ror #14 │ │ │ │ + smlalbteq r3, lr, r8, r9 │ │ │ │ + smlaltteq r3, lr, r4, sp │ │ │ │ + ldrdeq r3, [lr, #-156] @ 0xffffff64 │ │ │ │ + @ instruction: 0xffffb218 │ │ │ │ + @ instruction: 0xffffb12c │ │ │ │ + cmpeq lr, r0, lsr sl │ │ │ │ + cmpeq lr, r0, lsr lr │ │ │ │ + teqeq r7, pc, lsr #23 │ │ │ │ + ldrdeq r3, [lr, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75ae9c <__cxa_atexit@plt+0x74eef8> │ │ │ │ + ldr r3, [pc, #112] @ 75aeac <__cxa_atexit@plt+0x74ef08> │ │ │ │ + mov r7, r5 │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 761df8 <__cxa_atexit@plt+0x755e54> │ │ │ │ - ldr r7, [pc, #72] @ 761e20 <__cxa_atexit@plt+0x755e7c> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - mov r7, sl │ │ │ │ - str r2, [r3, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + beq 75ae80 <__cxa_atexit@plt+0x74eedc> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 75ae90 <__cxa_atexit@plt+0x74eeec> │ │ │ │ + ldr r1, [pc, #80] @ 75aeb8 <__cxa_atexit@plt+0x74ef14> │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 761e24 <__cxa_atexit@plt+0x755e80> │ │ │ │ + ldr r7, [pc, #24] @ 75aeb0 <__cxa_atexit@plt+0x74ef0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #16] @ 75aeb4 <__cxa_atexit@plt+0x74ef10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - smlalbteq fp, sp, ip, fp │ │ │ │ - smlaltbeq fp, sp, r8, fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmpeq lr, r0, ror #26 │ │ │ │ + cmpeq lr, r0, ror #26 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq lr, r4, lsr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 761e78 <__cxa_atexit@plt+0x755ed4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 761e70 <__cxa_atexit@plt+0x755ecc> │ │ │ │ - ldr r3, [pc, #32] @ 761e7c <__cxa_atexit@plt+0x755ed8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 75aef8 <__cxa_atexit@plt+0x74ef54> │ │ │ │ + ldr r1, [pc, #40] @ 75af08 <__cxa_atexit@plt+0x74ef64> │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq sp, r0, asr fp │ │ │ │ + ldr r7, [pc, #12] @ 75af0c <__cxa_atexit@plt+0x74ef68> │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq r3, [lr, #-196] @ 0xffffff3c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 761ea8 <__cxa_atexit@plt+0x755f04> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r3, #1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, r4, lsr #22 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #52] @ 761ef8 <__cxa_atexit@plt+0x755f54> │ │ │ │ - ldr r3, [r2, #12]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r2] │ │ │ │ - beq 761eec <__cxa_atexit@plt+0x755f48> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bne 75af38 <__cxa_atexit@plt+0x74ef94> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq fp, [sp, #-164] @ 0xffffff5c │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldmdb r5, {r8, r9} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [pc, #36] @ 75af70 <__cxa_atexit@plt+0x74efcc> │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #28] @ 75af74 <__cxa_atexit@plt+0x74efd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1a23c5c <__cxa_atexit@plt+0x1a17cb8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrsbeq r0, [pc, #-88] @ 75af24 <__cxa_atexit@plt+0x74ef80> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bne 75afa4 <__cxa_atexit@plt+0x74f000> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #40] @ 75afe0 <__cxa_atexit@plt+0x74f03c> │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 75afe4 <__cxa_atexit@plt+0x74f040> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23c5c <__cxa_atexit@plt+0x1a17cb8> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + cmpeq pc, ip, asr r5 @ │ │ │ │ + cmpeq lr, r4, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75b098 <__cxa_atexit@plt+0x74f0f4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75b088 <__cxa_atexit@plt+0x74f0e4> │ │ │ │ + ldr r3, [pc, #172] @ 75b0d0 <__cxa_atexit@plt+0x74f12c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75b0a0 <__cxa_atexit@plt+0x74f0fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75b0a8 <__cxa_atexit@plt+0x74f104> │ │ │ │ + ldr r5, [pc, #144] @ 75b0e0 <__cxa_atexit@plt+0x74f13c> │ │ │ │ + ldr r2, [pc, #144] @ 75b0e4 <__cxa_atexit@plt+0x74f140> │ │ │ │ + ldr r1, [pc, #144] @ 75b0e8 <__cxa_atexit@plt+0x74f144> │ │ │ │ + ldr r0, [pc, #144] @ 75b0ec <__cxa_atexit@plt+0x74f148> │ │ │ │ + ldr r8, [pc, #144] @ 75b0f0 <__cxa_atexit@plt+0x74f14c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75b08c <__cxa_atexit@plt+0x74f0e8> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75b0b0 <__cxa_atexit@plt+0x74f10c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 75b0d4 <__cxa_atexit@plt+0x74f130> │ │ │ │ + ldr r8, [pc, #28] @ 75b0d8 <__cxa_atexit@plt+0x74f134> │ │ │ │ + ldr r9, [pc, #28] @ 75b0dc <__cxa_atexit@plt+0x74f138> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015f0490 │ │ │ │ + smlaltteq r3, lr, ip, r6 │ │ │ │ + cmpeq lr, r8, asr #22 │ │ │ │ + cmpeq lr, r0, lsl #14 │ │ │ │ + @ instruction: 0xffffaf3c │ │ │ │ + @ instruction: 0xffffae50 │ │ │ │ + cmpeq lr, r4, asr r7 │ │ │ │ + @ instruction: 0x014e3b94 │ │ │ │ + teqeq r7, r3 @ │ │ │ │ + cmpeq lr, r8, lsr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 761fb8 <__cxa_atexit@plt+0x756014> │ │ │ │ - ldr r3, [pc, #168] @ 761fe0 <__cxa_atexit@plt+0x75603c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 761f98 <__cxa_atexit@plt+0x755ff4> │ │ │ │ - ldr r3, [pc, #152] @ 761fe4 <__cxa_atexit@plt+0x756040> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + bhi 75b178 <__cxa_atexit@plt+0x74f1d4> │ │ │ │ + ldr r3, [pc, #112] @ 75b188 <__cxa_atexit@plt+0x74f1e4> │ │ │ │ + mov r7, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 761fa8 <__cxa_atexit@plt+0x756004> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 761fc8 <__cxa_atexit@plt+0x756024> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r2, lsr r7 │ │ │ │ - ldr r2, [pc, #104] @ 761fec <__cxa_atexit@plt+0x756048> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + beq 75b15c <__cxa_atexit@plt+0x74f1b8> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 75b16c <__cxa_atexit@plt+0x74f1c8> │ │ │ │ + ldr r1, [pc, #80] @ 75b194 <__cxa_atexit@plt+0x74f1f0> │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 761fe8 <__cxa_atexit@plt+0x756044> │ │ │ │ + ldr r7, [pc, #24] @ 75b18c <__cxa_atexit@plt+0x74f1e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #16] @ 75b190 <__cxa_atexit@plt+0x74f1ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - cmpeq sp, r4, lsr #20 │ │ │ │ - cmpeq lr, r0, lsr #11 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + smlalbteq r3, lr, r4, sl │ │ │ │ + smlalbteq r3, lr, r4, sl │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x014e3a98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 75b1d4 <__cxa_atexit@plt+0x74f230> │ │ │ │ + ldr r1, [pc, #40] @ 75b1e4 <__cxa_atexit@plt+0x74f240> │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 75b1e8 <__cxa_atexit@plt+0x74f244> │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, r8, asr sl │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 762068 <__cxa_atexit@plt+0x7560c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r3, #1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + cmp r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 762050 <__cxa_atexit@plt+0x7560ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 762058 <__cxa_atexit@plt+0x7560b4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r2, lsr r7 │ │ │ │ - ldr r2, [pc, #48] @ 76206c <__cxa_atexit@plt+0x7560c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne 75b214 <__cxa_atexit@plt+0x74f270> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmpeq lr, r8, ror #9 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [pc, #36] @ 75b24c <__cxa_atexit@plt+0x74f2a8> │ │ │ │ + ldr r3, [r3, #16] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #28] @ 75b250 <__cxa_atexit@plt+0x74f2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1a23bec <__cxa_atexit@plt+0x1a17c48> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrsheq r0, [pc, #-44] @ 75b22c <__cxa_atexit@plt+0x74f288> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7620b4 <__cxa_atexit@plt+0x756110> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r2, lsr r7 │ │ │ │ - ldr r2, [pc, #24] @ 7620c0 <__cxa_atexit@plt+0x75611c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bne 75b280 <__cxa_atexit@plt+0x74f2dc> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, ror r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #40] @ 75b2bc <__cxa_atexit@plt+0x74f318> │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 75b2c0 <__cxa_atexit@plt+0x74f31c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23bec <__cxa_atexit@plt+0x1a17c48> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + cmpeq pc, r0, lsl #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 76216c <__cxa_atexit@plt+0x7561c8> │ │ │ │ - ldr r3, [pc, #176] @ 762194 <__cxa_atexit@plt+0x7561f0> │ │ │ │ + bhi 75b334 <__cxa_atexit@plt+0x74f390> │ │ │ │ + ldr r3, [pc, #120] @ 75b35c <__cxa_atexit@plt+0x74f3b8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 76214c <__cxa_atexit@plt+0x7561a8> │ │ │ │ - ldr r3, [pc, #160] @ 762198 <__cxa_atexit@plt+0x7561f4> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 76215c <__cxa_atexit@plt+0x7561b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75b324 <__cxa_atexit@plt+0x74f380> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 76217c <__cxa_atexit@plt+0x7561d8> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r2, lsr r7 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r7, r2, r7 │ │ │ │ - ldr r2, [pc, #104] @ 7621a0 <__cxa_atexit@plt+0x7561fc> │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 75b344 <__cxa_atexit@plt+0x74f3a0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [pc, #88] @ 75b364 <__cxa_atexit@plt+0x74f3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 76219c <__cxa_atexit@plt+0x7561f8> │ │ │ │ + ldr r7, [pc, #36] @ 75b360 <__cxa_atexit@plt+0x74f3bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - hvceq 56196 @ 0xdb84 │ │ │ │ - cmpeq lr, r4, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 762224 <__cxa_atexit@plt+0x756280> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 76220c <__cxa_atexit@plt+0x756268> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 762214 <__cxa_atexit@plt+0x756270> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r2, lsr r7 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r7, r2, r7 │ │ │ │ - ldr r2, [pc, #48] @ 762228 <__cxa_atexit@plt+0x756284> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq lr, r4, ror #18 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq lr, r0, lsl r9 │ │ │ │ + cmpeq pc, r8, lsl r2 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 762278 <__cxa_atexit@plt+0x7562d4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bcc 75b3a4 <__cxa_atexit@plt+0x74f400> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r2, lsr r7 │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r7, r2, r7 │ │ │ │ - ldr r2, [pc, #24] @ 762284 <__cxa_atexit@plt+0x7562e0> │ │ │ │ + ldr r2, [pc, #32] @ 75b3b0 <__cxa_atexit@plt+0x74f40c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq r9, [lr, #-128] @ 0xffffff80 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7622a8 <__cxa_atexit@plt+0x756304> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + @ instruction: 0x015f0194 │ │ │ │ + smlalbteq r3, lr, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - str r9, [sp, #28] │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - sub r6, r5, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - cmp fp, r6 │ │ │ │ - str fp, [sp, #24] │ │ │ │ - bhi 76241c <__cxa_atexit@plt+0x756478> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #12] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - str r7, [sp, #20] │ │ │ │ - str r9, [sp, #8] │ │ │ │ - add r9, r9, #32 │ │ │ │ - mov r8, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - stm sp, {r2, r5} │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 762408 <__cxa_atexit@plt+0x756464> │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - and lr, r8, r6, lsr r2 │ │ │ │ - and fp, r8, r0, lsr r2 │ │ │ │ - ldr r3, [r5] │ │ │ │ - lsl r4, r1, lr │ │ │ │ - lsl sl, r1, fp │ │ │ │ - cmp r4, r1, lsl fp │ │ │ │ - bne 762364 <__cxa_atexit@plt+0x7563c0> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #312] @ 762460 <__cxa_atexit@plt+0x7564bc> │ │ │ │ - mov r6, ip │ │ │ │ - add r2, r2, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ - str r3, [r6], #-8 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, ip │ │ │ │ - cmp r7, r6 │ │ │ │ - bls 7622e8 <__cxa_atexit@plt+0x756344> │ │ │ │ - mov r5, ip │ │ │ │ - ldr r9, [sp, #8] │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - b 76241c <__cxa_atexit@plt+0x756478> │ │ │ │ - ldr r0, [pc, #228] @ 762450 <__cxa_atexit@plt+0x7564ac> │ │ │ │ - cmp lr, fp │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - str r0, [r8, #20]! │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - str r3, [r8, #-8] │ │ │ │ - mov r1, r8 │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - mov r3, r8 │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - sub r0, r9, #25 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r0, [r3, #8]! │ │ │ │ - ldr r0, [pc, #164] @ 762454 <__cxa_atexit@plt+0x7564b0> │ │ │ │ - movcc r3, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #156] @ 762458 <__cxa_atexit@plt+0x7564b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - ldr r6, [r2] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 762438 <__cxa_atexit@plt+0x756494> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r3] │ │ │ │ - strex r6, r7, [r3] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 7623d4 <__cxa_atexit@plt+0x756430> │ │ │ │ - ldr r7, [pc, #112] @ 76245c <__cxa_atexit@plt+0x7564b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, sl, r4 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr fp, [sp, #24] │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75b464 <__cxa_atexit@plt+0x74f4c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75b454 <__cxa_atexit@plt+0x74f4b0> │ │ │ │ + ldr r3, [pc, #172] @ 75b49c <__cxa_atexit@plt+0x74f4f8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75b46c <__cxa_atexit@plt+0x74f4c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75b474 <__cxa_atexit@plt+0x74f4d0> │ │ │ │ + ldr r5, [pc, #144] @ 75b4ac <__cxa_atexit@plt+0x74f508> │ │ │ │ + ldr r2, [pc, #144] @ 75b4b0 <__cxa_atexit@plt+0x74f50c> │ │ │ │ + ldr r1, [pc, #144] @ 75b4b4 <__cxa_atexit@plt+0x74f510> │ │ │ │ + ldr r0, [pc, #144] @ 75b4b8 <__cxa_atexit@plt+0x74f514> │ │ │ │ + ldr r8, [pc, #144] @ 75b4bc <__cxa_atexit@plt+0x74f518> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - ldr sl, [sp, #12] │ │ │ │ - ldm sp, {r2, r5} │ │ │ │ - mov r7, #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75b458 <__cxa_atexit@plt+0x74f4b4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75b47c <__cxa_atexit@plt+0x74f4d8> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ 762464 <__cxa_atexit@plt+0x7564c0> │ │ │ │ - ldr r6, [sp, #28] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #28] @ 75b4a0 <__cxa_atexit@plt+0x74f4fc> │ │ │ │ + ldr r8, [pc, #28] @ 75b4a4 <__cxa_atexit@plt+0x74f500> │ │ │ │ + ldr r9, [pc, #28] @ 75b4a8 <__cxa_atexit@plt+0x74f504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r6, sl} │ │ │ │ - b 7623fc <__cxa_atexit@plt+0x756458> │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 7623cc <__cxa_atexit@plt+0x756428> │ │ │ │ - ldrheq r9, [lr, #-136] @ 0xffffff78 │ │ │ │ - cmpeq lr, r0, lsr #16 │ │ │ │ - cmpeq lr, r8, ror r2 │ │ │ │ - cmpeq lr, r0, asr #16 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - smlalbteq fp, sp, r4, r5 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7624cc <__cxa_atexit@plt+0x756528> │ │ │ │ - ldr r2, [pc, #80] @ 7624e4 <__cxa_atexit@plt+0x756540> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 7624e8 <__cxa_atexit@plt+0x756544> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7624ec <__cxa_atexit@plt+0x756548> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015e9798 │ │ │ │ - cmpeq lr, r4, lsr #14 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + cmpeq pc, r4, asr #1 │ │ │ │ + cmpeq lr, r0, lsr #6 │ │ │ │ + smlalbteq r3, lr, r0, r7 │ │ │ │ + ldrdeq r3, [lr, #-112] @ 0xffffff90 │ │ │ │ + @ instruction: 0xffffab70 │ │ │ │ + @ instruction: 0xffffaa84 │ │ │ │ + cmpeq lr, r4, lsr #16 │ │ │ │ + cmpeq lr, ip, lsl #16 │ │ │ │ + teqeq r7, r7, lsl #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 75b558 <__cxa_atexit@plt+0x74f5b4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 76254c <__cxa_atexit@plt+0x7565a8> │ │ │ │ - ldr r7, [pc, #80] @ 762564 <__cxa_atexit@plt+0x7565c0> │ │ │ │ - mov lr, #1 │ │ │ │ + bcc 75b564 <__cxa_atexit@plt+0x74f5c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75b550 <__cxa_atexit@plt+0x74f5ac> │ │ │ │ + ldr r7, [pc, #112] @ 75b574 <__cxa_atexit@plt+0x74f5d0> │ │ │ │ + mov r2, #1 │ │ │ │ + mov r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 762568 <__cxa_atexit@plt+0x7565c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + ldr r7, [pc, #92] @ 75b578 <__cxa_atexit@plt+0x74f5d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r7, [pc, #84] @ 75b57c <__cxa_atexit@plt+0x74f5d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r8, {r2, r3, r7} │ │ │ │ + ldr r7, [pc, #72] @ 75b580 <__cxa_atexit@plt+0x74f5dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + str r7, [r8, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r8, [r8, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76256c <__cxa_atexit@plt+0x7565c8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, lsl r7 │ │ │ │ - cmpeq lr, r8, lsr #13 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r7, sl, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmppeq lr, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + cmpeq pc, r8, lsr #2 │ │ │ │ + @ instruction: 0x015eff90 │ │ │ │ + cmpeq pc, ip, lsl #13 │ │ │ │ + cmpeq lr, r0, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 762618 <__cxa_atexit@plt+0x756674> │ │ │ │ - ldr r7, [pc, #152] @ 76262c <__cxa_atexit@plt+0x756688> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75b5ec <__cxa_atexit@plt+0x74f648> │ │ │ │ + ldr r3, [pc, #84] @ 75b5fc <__cxa_atexit@plt+0x74f658> │ │ │ │ tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75b5dc <__cxa_atexit@plt+0x74f638> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #64] @ 75b600 <__cxa_atexit@plt+0x74f65c> │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r7, [pc, #60] @ 75b604 <__cxa_atexit@plt+0x74f660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + cmp r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 7625f8 <__cxa_atexit@plt+0x756654> │ │ │ │ - ldr r7, [pc, #136] @ 762630 <__cxa_atexit@plt+0x75668c> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 762604 <__cxa_atexit@plt+0x756660> │ │ │ │ - ldr r2, [pc, #112] @ 762634 <__cxa_atexit@plt+0x756690> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - beq 762610 <__cxa_atexit@plt+0x75666c> │ │ │ │ - ldr r2, [pc, #84] @ 762638 <__cxa_atexit@plt+0x756694> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r7, sl │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + moveq r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #20] @ 75b608 <__cxa_atexit@plt+0x74f664> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + ldrdeq r3, [lr, #-104] @ 0xffffff98 │ │ │ │ + smlalbteq r3, lr, r0, r6 │ │ │ │ + smlalbteq r3, lr, r8, r6 │ │ │ │ + @ instruction: 0x014e369c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #32] @ 75b644 <__cxa_atexit@plt+0x74f6a0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r7, [pc, #24] @ 75b648 <__cxa_atexit@plt+0x74f6a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + cmp r2, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 76263c <__cxa_atexit@plt+0x756698> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + hvceq 58208 @ 0xe360 │ │ │ │ + cmpeq lr, r8, asr r6 │ │ │ │ + smlalbbeq r3, lr, r8, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75b6fc <__cxa_atexit@plt+0x74f758> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75b6ec <__cxa_atexit@plt+0x74f748> │ │ │ │ + ldr r3, [pc, #172] @ 75b734 <__cxa_atexit@plt+0x74f790> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75b704 <__cxa_atexit@plt+0x74f760> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75b70c <__cxa_atexit@plt+0x74f768> │ │ │ │ + ldr r5, [pc, #144] @ 75b744 <__cxa_atexit@plt+0x74f7a0> │ │ │ │ + ldr r2, [pc, #144] @ 75b748 <__cxa_atexit@plt+0x74f7a4> │ │ │ │ + ldr r1, [pc, #144] @ 75b74c <__cxa_atexit@plt+0x74f7a8> │ │ │ │ + ldr r0, [pc, #144] @ 75b750 <__cxa_atexit@plt+0x74f7ac> │ │ │ │ + ldr r8, [pc, #144] @ 75b754 <__cxa_atexit@plt+0x74f7b0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75b6f0 <__cxa_atexit@plt+0x74f74c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75b714 <__cxa_atexit@plt+0x74f770> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 75b738 <__cxa_atexit@plt+0x74f794> │ │ │ │ + ldr r8, [pc, #28] @ 75b73c <__cxa_atexit@plt+0x74f798> │ │ │ │ + ldr r9, [pc, #28] @ 75b740 <__cxa_atexit@plt+0x74f79c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - smlalbteq fp, sp, ip, r3 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 7626ac <__cxa_atexit@plt+0x756708> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 7626a4 <__cxa_atexit@plt+0x756700> │ │ │ │ - ldr r3, [pc, #64] @ 7626b0 <__cxa_atexit@plt+0x75670c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + cmppeq lr, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + smlalbbeq r3, lr, r8, r0 │ │ │ │ + @ instruction: 0x014e359c │ │ │ │ + cmpeq lr, r8, lsr r5 │ │ │ │ + @ instruction: 0xffffa8d8 │ │ │ │ + @ instruction: 0xffffa7ec │ │ │ │ + smlalbbeq r3, lr, ip, r5 │ │ │ │ + smlaltteq r3, lr, r8, r5 │ │ │ │ + teqeq r7, pc, ror #4 │ │ │ │ + @ instruction: 0x014e359c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75b7c0 <__cxa_atexit@plt+0x74f81c> │ │ │ │ + ldr r3, [pc, #84] @ 75b7d0 <__cxa_atexit@plt+0x74f82c> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - beq 7626a4 <__cxa_atexit@plt+0x756700> │ │ │ │ - ldr r3, [pc, #36] @ 7626b4 <__cxa_atexit@plt+0x756710> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75b7b0 <__cxa_atexit@plt+0x74f80c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #64] @ 75b7d4 <__cxa_atexit@plt+0x74f830> │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r7, [pc, #60] @ 75b7d8 <__cxa_atexit@plt+0x74f834> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmp r2, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 762704 <__cxa_atexit@plt+0x756760> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - beq 7626fc <__cxa_atexit@plt+0x756758> │ │ │ │ - ldr r3, [pc, #32] @ 762708 <__cxa_atexit@plt+0x756764> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75b7dc <__cxa_atexit@plt+0x74f838> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strdeq r3, [lr, #-12] │ │ │ │ + cmpeq lr, ip, asr #10 │ │ │ │ + cmpeq lr, r4, asr #10 │ │ │ │ + cmpeq lr, r8, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #32] @ 75b818 <__cxa_atexit@plt+0x74f874> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r7, [pc, #24] @ 75b81c <__cxa_atexit@plt+0x74f878> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmp r2, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 762730 <__cxa_atexit@plt+0x75678c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #32] @ 762768 <__cxa_atexit@plt+0x7567c4> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldmib r5, {r1, r9} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov sl, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 7622a8 <__cxa_atexit@plt+0x756304> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ + swpbeq r3, r4, [lr] │ │ │ │ + smlaltteq r3, lr, r4, r4 │ │ │ │ + cmpeq lr, r4, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75b8d0 <__cxa_atexit@plt+0x74f92c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75b8c0 <__cxa_atexit@plt+0x74f91c> │ │ │ │ + ldr r3, [pc, #172] @ 75b908 <__cxa_atexit@plt+0x74f964> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75b8d8 <__cxa_atexit@plt+0x74f934> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7627ac <__cxa_atexit@plt+0x756808> │ │ │ │ - ldr r2, [pc, #44] @ 7627c4 <__cxa_atexit@plt+0x756820> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + bcc 75b8e0 <__cxa_atexit@plt+0x74f93c> │ │ │ │ + ldr r5, [pc, #144] @ 75b918 <__cxa_atexit@plt+0x74f974> │ │ │ │ + ldr r2, [pc, #144] @ 75b91c <__cxa_atexit@plt+0x74f978> │ │ │ │ + ldr r1, [pc, #144] @ 75b920 <__cxa_atexit@plt+0x74f97c> │ │ │ │ + ldr r0, [pc, #144] @ 75b924 <__cxa_atexit@plt+0x74f980> │ │ │ │ + ldr r8, [pc, #144] @ 75b928 <__cxa_atexit@plt+0x74f984> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7627c8 <__cxa_atexit@plt+0x756824> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsr r4 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76280c <__cxa_atexit@plt+0x756868> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 762824 <__cxa_atexit@plt+0x756880> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75b8c4 <__cxa_atexit@plt+0x74f920> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75b8e8 <__cxa_atexit@plt+0x74f944> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 75b90c <__cxa_atexit@plt+0x74f968> │ │ │ │ + ldr r8, [pc, #28] @ 75b910 <__cxa_atexit@plt+0x74f96c> │ │ │ │ + ldr r9, [pc, #28] @ 75b914 <__cxa_atexit@plt+0x74f970> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmppeq lr, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ + strheq r2, [lr, #-228] @ 0xffffff1c │ │ │ │ + cmpeq lr, r8, lsl r4 │ │ │ │ + cmpeq lr, ip, asr pc │ │ │ │ + @ instruction: 0xffffa704 │ │ │ │ + @ instruction: 0xffffa618 │ │ │ │ + strheq r2, [lr, #-240] @ 0xffffff10 │ │ │ │ + cmpeq lr, r4, ror #8 │ │ │ │ + @ instruction: 0x0137309b │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75b960 <__cxa_atexit@plt+0x74f9bc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 75b968 <__cxa_atexit@plt+0x74f9c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 762828 <__cxa_atexit@plt+0x756884> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r9, [lr, #-52] @ 0xffffffcc │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r7, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + cmppeq lr, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 76257c <__cxa_atexit@plt+0x7565d8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 76288c <__cxa_atexit@plt+0x7568e8> │ │ │ │ - ldm r5, {r2, r8, r9} │ │ │ │ - ldr r7, [pc, #72] @ 7628a4 <__cxa_atexit@plt+0x756900> │ │ │ │ - ldr r1, [pc, #72] @ 7628a8 <__cxa_atexit@plt+0x756904> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75b9d4 <__cxa_atexit@plt+0x74fa30> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75b9b4 <__cxa_atexit@plt+0x74fa10> │ │ │ │ + ldr r2, [pc, #92] @ 75b9f4 <__cxa_atexit@plt+0x74fa50> │ │ │ │ + ldr r3, [pc, #92] @ 75b9f8 <__cxa_atexit@plt+0x74fa54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 75b9e4 <__cxa_atexit@plt+0x74fa40> │ │ │ │ + ldr r7, [pc, #40] @ 75b9e8 <__cxa_atexit@plt+0x74fa44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 75b9ec <__cxa_atexit@plt+0x74fa48> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #8]! │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r7, [pc, #24] @ 7628ac <__cxa_atexit@plt+0x756908> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75b9f0 <__cxa_atexit@plt+0x74fa4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, lsl #20 │ │ │ │ - cmpeq sp, r0, ror #2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7628d0 <__cxa_atexit@plt+0x75692c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, ip, lsl pc │ │ │ │ + cmpeq lr, r8, lsl pc │ │ │ │ + hvceq 58160 @ 0xe330 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x014e339c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - mov ip, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 762a44 <__cxa_atexit@plt+0x756aa0> │ │ │ │ - mov r0, #15 │ │ │ │ - stm sp, {r3, r4, fp} │ │ │ │ - ldmib r5, {r4, fp} │ │ │ │ - and r0, r0, fp, lsr sl │ │ │ │ - mov r9, #1 │ │ │ │ - mvn r2, #0 │ │ │ │ - add r2, r2, r9, lsl r0 │ │ │ │ - ldr lr, [pc, #380] @ 762a80 <__cxa_atexit@plt+0x756adc> │ │ │ │ - and r2, r2, r8 │ │ │ │ - and r1, lr, r2, lsr #1 │ │ │ │ - ldr r3, [pc, #372] @ 762a84 <__cxa_atexit@plt+0x756ae0> │ │ │ │ - sub r2, r2, r1 │ │ │ │ - and r1, r3, r2, lsr #2 │ │ │ │ - and r3, r2, r3 │ │ │ │ - add r3, r3, r1 │ │ │ │ - ldr r2, [pc, #356] @ 762a88 <__cxa_atexit@plt+0x756ae4> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r1, [pc, #352] @ 762a8c <__cxa_atexit@plt+0x756ae8> │ │ │ │ - and r3, r3, r2 │ │ │ │ - tst r8, r9, lsl r0 │ │ │ │ - mul r3, r3, r1 │ │ │ │ - lsr r2, r3, #24 │ │ │ │ - beq 7629b4 <__cxa_atexit@plt+0x756a10> │ │ │ │ - add r3, ip, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #328] @ 762a90 <__cxa_atexit@plt+0x756aec> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r0, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r0, #28] │ │ │ │ - stmib r0, {r8, ip} │ │ │ │ - str sl, [r0, #12] │ │ │ │ - str r4, [r0, #16] │ │ │ │ - str r2, [r0, #20] │ │ │ │ - beq 762a2c <__cxa_atexit@plt+0x756a88> │ │ │ │ - ldr r2, [pc, #272] @ 762a94 <__cxa_atexit@plt+0x756af0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r0, sl, #4 │ │ │ │ - mov sl, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - lsl r7, r9, r0 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r1, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - bcc 762a58 <__cxa_atexit@plt+0x756ab4> │ │ │ │ - ldr r7, [pc, #176] @ 762a9c <__cxa_atexit@plt+0x756af8> │ │ │ │ - sub r8, r2, #9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str fp, [r6, #16] │ │ │ │ - ldr r7, [ip, #4] │ │ │ │ - ldr r6, [pc, #144] @ 762aa0 <__cxa_atexit@plt+0x756afc> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 762a98 <__cxa_atexit@plt+0x756af4> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r1, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, r4, ror #3 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r1, r0, r8, lsl #23 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 75ba2c <__cxa_atexit@plt+0x74fa88> │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 762b0c <__cxa_atexit@plt+0x756b68> │ │ │ │ - ldr lr, [pc, #88] @ 762b24 <__cxa_atexit@plt+0x756b80> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 75bb30 <__cxa_atexit@plt+0x74fb8c> │ │ │ │ + mov ip, #12 │ │ │ │ + mov fp, #0 │ │ │ │ + mov r9, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 762b28 <__cxa_atexit@plt+0x756b84> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 762b2c <__cxa_atexit@plt+0x756b88> │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + beq 75bb14 <__cxa_atexit@plt+0x74fb70> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r3, ip, r7, lsl #2 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r3, r1] │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #208] @ 75bb50 <__cxa_atexit@plt+0x74fbac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r0, [pc, #200] @ 75bb54 <__cxa_atexit@plt+0x74fbb0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [sl] │ │ │ │ + ldr r0, [r0] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 75baf8 <__cxa_atexit@plt+0x74fb54> │ │ │ │ + lsl r2, r7, #2 │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ + add r3, r8, #12 │ │ │ │ + add r2, r3, r2 │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r6, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 75bab0 <__cxa_atexit@plt+0x74fb0c> │ │ │ │ + add r6, r3, r7, lsr #7 │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r0, [pc, #136] @ 75bb58 <__cxa_atexit@plt+0x74fbb4> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r5] │ │ │ │ + str r0, [r8] │ │ │ │ + strb r9, [r6, r3, lsl #2] │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r3, sl, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, sl │ │ │ │ + bcs 75ba50 <__cxa_atexit@plt+0x74faac> │ │ │ │ + b 75bb30 <__cxa_atexit@plt+0x74fb8c> │ │ │ │ + ldr r1, [r3, r8] │ │ │ │ + mov r0, r4 │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + mov ip, #12 │ │ │ │ + b 75baa0 <__cxa_atexit@plt+0x74fafc> │ │ │ │ + ldr r7, [pc, #68] @ 75bb60 <__cxa_atexit@plt+0x74fbbc> │ │ │ │ + mov fp, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ 75bb5c <__cxa_atexit@plt+0x74fbb8> │ │ │ │ + mov fp, lr │ │ │ │ mov r2, #16 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsheq r9, [lr, #-0] │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 762b64 <__cxa_atexit@plt+0x756bc0> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #28] @ 762b98 <__cxa_atexit@plt+0x756bf4> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmppeq lr, r8, lsr #23 @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmppeq lr, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 75ba2c <__cxa_atexit@plt+0x74fa88> │ │ │ │ + smlalbteq r3, lr, ip, r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 75bc30 <__cxa_atexit@plt+0x74fc8c> │ │ │ │ + ldr r7, [pc, #184] @ 75bc54 <__cxa_atexit@plt+0x74fcb0> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - ldr r2, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 762c88 <__cxa_atexit@plt+0x756ce4> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 762c0c <__cxa_atexit@plt+0x756c68> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 762c48 <__cxa_atexit@plt+0x756ca4> │ │ │ │ - ldr r7, [pc, #164] @ 762c98 <__cxa_atexit@plt+0x756cf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq 75bbfc <__cxa_atexit@plt+0x74fc58> │ │ │ │ + ldr r7, [pc, #160] @ 75bc58 <__cxa_atexit@plt+0x74fcb4> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75bc40 <__cxa_atexit@plt+0x74fc9c> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75bc0c <__cxa_atexit@plt+0x74fc68> │ │ │ │ + ldr r2, [pc, #144] @ 75bc70 <__cxa_atexit@plt+0x74fccc> │ │ │ │ + ldr r3, [pc, #144] @ 75bc74 <__cxa_atexit@plt+0x74fcd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 762c68 <__cxa_atexit@plt+0x756cc4> │ │ │ │ - ldr r3, [pc, #104] @ 762c94 <__cxa_atexit@plt+0x756cf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r5, [pc, #72] @ 75bc5c <__cxa_atexit@plt+0x74fcb8> │ │ │ │ + ldr r7, [pc, #72] @ 75bc60 <__cxa_atexit@plt+0x74fcbc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #64] @ 75bc64 <__cxa_atexit@plt+0x74fcc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 762c90 <__cxa_atexit@plt+0x756cec> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 75bc6c <__cxa_atexit@plt+0x74fcc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 762c7c <__cxa_atexit@plt+0x756cd8> │ │ │ │ - ldr r6, [pc, #28] @ 762c8c <__cxa_atexit@plt+0x756ce8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 75bc68 <__cxa_atexit@plt+0x74fcc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r4, lsr #31 │ │ │ │ - cmpeq lr, r4, ror #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 762cd8 <__cxa_atexit@plt+0x756d34> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 762cf0 <__cxa_atexit@plt+0x756d4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 762cf4 <__cxa_atexit@plt+0x756d50> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, lsl #30 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + smlalbteq r2, lr, r4, ip │ │ │ │ + strheq r2, [lr, #-204] @ 0xffffff34 │ │ │ │ + mrseq r3, (UNDEF: 94) │ │ │ │ + cmpeq lr, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + cmpeq lr, r4, asr r1 │ │ │ │ + ldrdeq r3, [lr, #-0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 762d3c <__cxa_atexit@plt+0x756d98> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 762d54 <__cxa_atexit@plt+0x756db0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 762d58 <__cxa_atexit@plt+0x756db4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, lsr #29 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r0, r8, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ 762d9c <__cxa_atexit@plt+0x756df8> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #124] @ 75bd0c <__cxa_atexit@plt+0x74fd68> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r7, r1, #4 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 762df0 <__cxa_atexit@plt+0x756e4c> │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 762e14 <__cxa_atexit@plt+0x756e70> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #92] @ 762e3c <__cxa_atexit@plt+0x756e98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #60] @ 762e38 <__cxa_atexit@plt+0x756e94> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 75bcf8 <__cxa_atexit@plt+0x74fd54> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75bcd8 <__cxa_atexit@plt+0x74fd34> │ │ │ │ + ldr r2, [pc, #100] @ 75bd20 <__cxa_atexit@plt+0x74fd7c> │ │ │ │ + ldr r3, [pc, #100] @ 75bd24 <__cxa_atexit@plt+0x74fd80> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r7, [pc, #24] @ 762e34 <__cxa_atexit@plt+0x756e90> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #1 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrsheq r8, [lr, #-208] @ 0xffffff30 │ │ │ │ - andeq r1, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcc 762e80 <__cxa_atexit@plt+0x756edc> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r1, [pc, #36] @ 762e98 <__cxa_atexit@plt+0x756ef4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 762e9c <__cxa_atexit@plt+0x756ef8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 75bd10 <__cxa_atexit@plt+0x74fd6c> │ │ │ │ + ldr r7, [pc, #48] @ 75bd14 <__cxa_atexit@plt+0x74fd70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, asr sp │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 762f20 <__cxa_atexit@plt+0x756f7c> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r2, [pc, #124] @ 762f4c <__cxa_atexit@plt+0x756fa8> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 762f2c <__cxa_atexit@plt+0x756f88> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 762eec <__cxa_atexit@plt+0x756f48> │ │ │ │ - ldr r3, [pc, #76] @ 762f50 <__cxa_atexit@plt+0x756fac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 762f54 <__cxa_atexit@plt+0x756fb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 762ee4 <__cxa_atexit@plt+0x756f40> │ │ │ │ - cmpeq lr, ip, asr r7 │ │ │ │ - cmpeq lr, r8, lsr #26 │ │ │ │ - ldrheq r8, [lr, #-204] @ 0xffffff34 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 762f80 <__cxa_atexit@plt+0x756fdc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - bhi 763100 <__cxa_atexit@plt+0x75715c> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7630e0 <__cxa_atexit@plt+0x75713c> │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - and lr, r2, r4, lsr r8 │ │ │ │ - and fp, r2, r0, lsr r8 │ │ │ │ - ldr ip, [r5] │ │ │ │ - lsl r4, r1, lr │ │ │ │ - lsl sl, r1, fp │ │ │ │ - cmp r4, r1, lsl fp │ │ │ │ - bne 763038 <__cxa_atexit@plt+0x757094> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #328] @ 763144 <__cxa_atexit@plt+0x7571a0> │ │ │ │ - mov r9, r3 │ │ │ │ - add r8, r8, #4 │ │ │ │ + ldr r0, [pc, #40] @ 75bd18 <__cxa_atexit@plt+0x74fd74> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str ip, [r3], #-8 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls 762fc0 <__cxa_atexit@plt+0x75701c> │ │ │ │ - add sl, sp, #12 │ │ │ │ - mov r5, r9 │ │ │ │ - ldm sl, {r3, r6, sl} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - b 763104 <__cxa_atexit@plt+0x757160> │ │ │ │ - ldr r0, [pc, #244] @ 763134 <__cxa_atexit@plt+0x757190> │ │ │ │ - cmp lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r0, [r8, #20]! │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - ldr r0, [pc, #176] @ 763138 <__cxa_atexit@plt+0x757194> │ │ │ │ - movcc r9, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #168] @ 76313c <__cxa_atexit@plt+0x757198> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 763120 <__cxa_atexit@plt+0x75717c> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r9] │ │ │ │ - strex r6, r7, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 7630ac <__cxa_atexit@plt+0x757108> │ │ │ │ - ldr r7, [pc, #124] @ 763140 <__cxa_atexit@plt+0x75719c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, sl, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - b 763104 <__cxa_atexit@plt+0x757160> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #28] @ 75bd1c <__cxa_atexit@plt+0x74fd78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r9] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 7630a4 <__cxa_atexit@plt+0x757100> │ │ │ │ - cmpeq lr, r0, ror #23 │ │ │ │ - cmpeq lr, r8, asr #22 │ │ │ │ - cmpeq lr, r0, lsr #11 │ │ │ │ - cmpeq lr, r4, ror #22 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + strdeq r2, [lr, #-184] @ 0xffffff48 │ │ │ │ + strdeq r2, [lr, #-180] @ 0xffffff4c │ │ │ │ + cmpeq lr, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + hvceq 58124 @ 0xe30c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7631ac <__cxa_atexit@plt+0x757208> │ │ │ │ - ldr r2, [pc, #80] @ 7631c4 <__cxa_atexit@plt+0x757220> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 7631c8 <__cxa_atexit@plt+0x757224> │ │ │ │ + bcc 75bd5c <__cxa_atexit@plt+0x74fdb8> │ │ │ │ + ldr r2, [pc, #28] @ 75bd68 <__cxa_atexit@plt+0x74fdc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7631cc <__cxa_atexit@plt+0x757228> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r8, [lr, #-168] @ 0xffffff58 │ │ │ │ - cmpeq lr, r4, asr #20 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76322c <__cxa_atexit@plt+0x757288> │ │ │ │ - ldr r7, [pc, #80] @ 763244 <__cxa_atexit@plt+0x7572a0> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 763248 <__cxa_atexit@plt+0x7572a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76324c <__cxa_atexit@plt+0x7572a8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, lsr sl │ │ │ │ - cmpeq lr, r8, asr #19 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmppeq lr, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r2, [lr, #-252] @ 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #32 │ │ │ │ - str r6, [sp] │ │ │ │ - cmp fp, r2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 763554 <__cxa_atexit@plt+0x7575b0> │ │ │ │ - ldr ip, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov lr, #0 │ │ │ │ - b 7632b8 <__cxa_atexit@plt+0x757314> │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r2, r1, #32 │ │ │ │ - mov r5, r1 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 763558 <__cxa_atexit@plt+0x7575b4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r0, r3, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 76334c <__cxa_atexit@plt+0x7573a8> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 76344c <__cxa_atexit@plt+0x7574a8> │ │ │ │ - bic r0, r3, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 763418 <__cxa_atexit@plt+0x757474> │ │ │ │ - and r2, r6, r8, lsr ip │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, r4, r2, lsl #2 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ - tst r0, #3 │ │ │ │ - str r7, [r1, #28] │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r4, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - ldr r2, [pc, #688] @ 7635d4 <__cxa_atexit@plt+0x757630> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #-4] │ │ │ │ - beq 76353c <__cxa_atexit@plt+0x757598> │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - add ip, r2, #4 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [pc, #660] @ 7635d8 <__cxa_atexit@plt+0x757634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - b 7632a4 <__cxa_atexit@plt+0x757300> │ │ │ │ - and r0, r6, r8, lsr ip │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov r4, #1 │ │ │ │ - mvn r1, #0 │ │ │ │ - add r1, r1, r4, lsl r0 │ │ │ │ - ldr r4, [pc, #588] @ 7635b4 <__cxa_atexit@plt+0x757610> │ │ │ │ - and r1, r6, r1 │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - ldr lr, [pc, #580] @ 7635b8 <__cxa_atexit@plt+0x757614> │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #568] @ 7635c0 <__cxa_atexit@plt+0x75761c> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #552] @ 7635bc <__cxa_atexit@plt+0x757618> │ │ │ │ - ldr ip, [r3, #2] │ │ │ │ - mov lr, #1 │ │ │ │ - mul r1, r1, r4 │ │ │ │ - lsr r4, r1, #24 │ │ │ │ - mov r1, #1 │ │ │ │ - tst r6, r1, lsl r0 │ │ │ │ - beq 763490 <__cxa_atexit@plt+0x7574ec> │ │ │ │ - add r0, ip, r4, lsl #2 │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #516] @ 7635c8 <__cxa_atexit@plt+0x757624> │ │ │ │ - tst r0, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - mov r1, r5 │ │ │ │ - str r8, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - str r7, [r1, #32] │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r3, [r1, #12] │ │ │ │ - str r6, [r1, #16] │ │ │ │ - str ip, [r1, #20] │ │ │ │ - str r4, [r1, #24] │ │ │ │ - beq 76352c <__cxa_atexit@plt+0x757588> │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r6, #15 │ │ │ │ - add ip, r2, #4 │ │ │ │ - str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [pc, #444] @ 7635cc <__cxa_atexit@plt+0x757628> │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75be34 <__cxa_atexit@plt+0x74fe90> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #184] @ 75be50 <__cxa_atexit@plt+0x74feac> │ │ │ │ + str r8, [r2, #-12]! │ │ │ │ + ldr r0, [pc, #180] @ 75be54 <__cxa_atexit@plt+0x74feb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r1, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r2, #-4] │ │ │ │ + stmib r2, {r0, r7} │ │ │ │ + beq 75be00 <__cxa_atexit@plt+0x74fe5c> │ │ │ │ + ldr r7, [pc, #156] @ 75be58 <__cxa_atexit@plt+0x74feb4> │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75be3c <__cxa_atexit@plt+0x74fe98> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75be10 <__cxa_atexit@plt+0x74fe6c> │ │ │ │ + ldr r2, [pc, #136] @ 75be6c <__cxa_atexit@plt+0x74fec8> │ │ │ │ + ldr r3, [pc, #136] @ 75be70 <__cxa_atexit@plt+0x74fecc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - b 7632a4 <__cxa_atexit@plt+0x757300> │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 763508 <__cxa_atexit@plt+0x757564> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str r6, [r5, #24] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 7635e8 <__cxa_atexit@plt+0x757644> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 763574 <__cxa_atexit@plt+0x7575d0> │ │ │ │ - ldr r7, [pc, #356] @ 7635dc <__cxa_atexit@plt+0x757638> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - lsl r7, lr, r0 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r1, [sp] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r1, #16 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 763594 <__cxa_atexit@plt+0x7575f0> │ │ │ │ - ldr r7, [pc, #264] @ 7635e0 <__cxa_atexit@plt+0x75763c> │ │ │ │ - ldr r6, [pc, #264] @ 7635e4 <__cxa_atexit@plt+0x757640> │ │ │ │ + ldr r5, [pc, #68] @ 75be5c <__cxa_atexit@plt+0x74feb8> │ │ │ │ + ldr r7, [pc, #68] @ 75be60 <__cxa_atexit@plt+0x74febc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #60] @ 75be64 <__cxa_atexit@plt+0x74fec0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r8, r2, #9 │ │ │ │ - stmib r1, {r6, r9, sl} │ │ │ │ - ldr r6, [ip, #4] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r7, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 763a20 <__cxa_atexit@plt+0x757a7c> │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 763548 <__cxa_atexit@plt+0x7575a4> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r1, #-12]! │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r1, {r9, sl} │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 7635c4 <__cxa_atexit@plt+0x757620> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #52] @ 7635d0 <__cxa_atexit@plt+0x75762c> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 75be68 <__cxa_atexit@plt+0x74fec4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, asr ip │ │ │ │ - andeq r0, r0, r0, asr #25 │ │ │ │ - @ instruction: 0x00000cb8 │ │ │ │ - andeq r0, r0, r8, lsr #16 │ │ │ │ - andeq r0, r0, r8, ror #8 │ │ │ │ - andeq r0, r0, r8, lsl #9 │ │ │ │ - cmpeq lr, ip, asr r7 │ │ │ │ - andeq r0, r0, ip, ror r9 │ │ │ │ - ldrsheq r8, [lr, #-100] @ 0xffffff9c │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldrsheq pc, [lr, #-96] @ 0xffffffa0 @ │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + smlalbteq r2, lr, r0, sl │ │ │ │ + strheq r2, [lr, #-168] @ 0xffffff58 │ │ │ │ + cmpeq lr, r4, lsl #30 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + cmpeq lr, r0, asr pc │ │ │ │ + ldrdeq r2, [lr, #-228] @ 0xffffff1c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7636d8 <__cxa_atexit@plt+0x757734> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldmib r5, {r2, fp} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 76368c <__cxa_atexit@plt+0x7576e8> │ │ │ │ - ldr r3, [pc, #236] @ 763710 <__cxa_atexit@plt+0x75776c> │ │ │ │ - ldr r2, [pc, #236] @ 763714 <__cxa_atexit@plt+0x757770> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + ldr r2, [pc, #124] @ 75bf08 <__cxa_atexit@plt+0x74ff64> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 75bef4 <__cxa_atexit@plt+0x74ff50> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75bed4 <__cxa_atexit@plt+0x74ff30> │ │ │ │ + ldr r2, [pc, #100] @ 75bf1c <__cxa_atexit@plt+0x74ff78> │ │ │ │ + ldr r3, [pc, #100] @ 75bf20 <__cxa_atexit@plt+0x74ff7c> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r2, r9, #8 │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str fp, [r3, #-8]! │ │ │ │ - sub r6, r5, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bhi 7636f4 <__cxa_atexit@plt+0x757750> │ │ │ │ - str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mov r6, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r0 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, #15 │ │ │ │ - ldr lr, [r5] │ │ │ │ - and r0, r0, r1, lsr ip │ │ │ │ - mov r1, #1 │ │ │ │ - lsl r8, r1, r0 │ │ │ │ - ldr r0, [pc, #112] @ 763720 <__cxa_atexit@plt+0x75777c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [r5, #16] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - stmib r9, {r1, r7} │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - mov sl, ip │ │ │ │ - b 7628d0 <__cxa_atexit@plt+0x75692c> │ │ │ │ - ldr r3, [pc, #60] @ 76371c <__cxa_atexit@plt+0x757778> │ │ │ │ - mov fp, r0 │ │ │ │ - mov r2, #12 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 75bf0c <__cxa_atexit@plt+0x74ff68> │ │ │ │ + ldr r7, [pc, #48] @ 75bf10 <__cxa_atexit@plt+0x74ff6c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #28] @ 763718 <__cxa_atexit@plt+0x757774> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ 75bf14 <__cxa_atexit@plt+0x74ff70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75bf18 <__cxa_atexit@plt+0x74ff74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - cmpeq sp, r8, asr r2 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq lr, ip, ror r5 │ │ │ │ - andeq r0, r0, r7, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7635e8 <__cxa_atexit@plt+0x757644> │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + strdeq r2, [lr, #-156] @ 0xffffff64 │ │ │ │ + strdeq r2, [lr, #-152] @ 0xffffff68 │ │ │ │ + cmpeq lr, ip, asr #28 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + smlalbbeq r2, lr, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 763778 <__cxa_atexit@plt+0x7577d4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #28] @ 763784 <__cxa_atexit@plt+0x7577e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 75bf58 <__cxa_atexit@plt+0x74ffb4> │ │ │ │ + ldr r2, [pc, #28] @ 75bf64 <__cxa_atexit@plt+0x74ffc0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, ror r4 │ │ │ │ - andeq r0, r0, r8, lsr #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 7637c4 <__cxa_atexit@plt+0x757820> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ + cmppeq lr, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ + cmpeq lr, r8, lsr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75bfac <__cxa_atexit@plt+0x750008> │ │ │ │ + ldr r2, [pc, #40] @ 75bfb8 <__cxa_atexit@plt+0x750014> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 7637e8 <__cxa_atexit@plt+0x757844> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + beq 75bfa4 <__cxa_atexit@plt+0x750000> │ │ │ │ + b 75bfc8 <__cxa_atexit@plt+0x750024> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #80 @ 0x50 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 7638bc <__cxa_atexit@plt+0x757918> │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r2, [pc, #216] @ 7638ec <__cxa_atexit@plt+0x757948> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ - ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ - stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ - ldm ip, {r0, r1, r2, r8, fp, lr} │ │ │ │ - stm r3, {r0, r1, r2, r8, fp, lr} │ │ │ │ - ldr r3, [pc, #148] @ 7638f0 <__cxa_atexit@plt+0x75794c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r3, [r3] │ │ │ │ - add sl, sl, r2, lsl #2 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7638dc <__cxa_atexit@plt+0x757938> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 763880 <__cxa_atexit@plt+0x7578dc> │ │ │ │ - ldr r7, [pc, #92] @ 7638f4 <__cxa_atexit@plt+0x757950> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #80] @ 7638f8 <__cxa_atexit@plt+0x757954> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7638fc <__cxa_atexit@plt+0x757958> │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 763870 <__cxa_atexit@plt+0x7578cc> │ │ │ │ - cmpeq lr, ip, lsl #8 │ │ │ │ - ldrsbeq r7, [lr, #-216] @ 0xffffff28 │ │ │ │ - cmpeq lr, r0, asr #6 │ │ │ │ - cmpeq lr, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 7639e4 <__cxa_atexit@plt+0x757a40> │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r3, [pc, #220] @ 763a0c <__cxa_atexit@plt+0x757a68> │ │ │ │ - mov r9, r1 │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldmib r5, {r2, r6} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, r2, #8 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r7, [r9, #4] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldm r8!, {r0, r1, r2, fp, lr} │ │ │ │ - add ip, r9, #8 │ │ │ │ - mov r7, ip │ │ │ │ - stmia r7!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm r8!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r7!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ - stm r7, {r0, r1, r2, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r7, [pc, #140] @ 763a10 <__cxa_atexit@plt+0x757a6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r7] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r6, #0 │ │ │ │ - add r7, ip, r7, lsl #2 │ │ │ │ - bne 7639fc <__cxa_atexit@plt+0x757a58> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7639a8 <__cxa_atexit@plt+0x757a04> │ │ │ │ - ldr r7, [pc, #84] @ 763a14 <__cxa_atexit@plt+0x757a70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ - str r9, [r3, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #68] @ 763a18 <__cxa_atexit@plt+0x757a74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrdeq r2, [lr, #-152] @ 0xffffff68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #176] @ 75c084 <__cxa_atexit@plt+0x7500e0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq 75c048 <__cxa_atexit@plt+0x7500a4> │ │ │ │ + ldr r2, [pc, #148] @ 75c088 <__cxa_atexit@plt+0x7500e4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bhi 75c070 <__cxa_atexit@plt+0x7500cc> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75c050 <__cxa_atexit@plt+0x7500ac> │ │ │ │ + ldr r0, [pc, #120] @ 75c09c <__cxa_atexit@plt+0x7500f8> │ │ │ │ + ldr r3, [pc, #120] @ 75c0a0 <__cxa_atexit@plt+0x7500fc> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 763a1c <__cxa_atexit@plt+0x757a78> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #52] @ 75c08c <__cxa_atexit@plt+0x7500e8> │ │ │ │ + ldr r7, [pc, #52] @ 75c090 <__cxa_atexit@plt+0x7500ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 763998 <__cxa_atexit@plt+0x7579f4> │ │ │ │ - ldrsheq r8, [lr, #-32] @ 0xffffffe0 │ │ │ │ - ldrheq r7, [lr, #-192] @ 0xffffff40 │ │ │ │ - cmpeq lr, r8, lsl r2 │ │ │ │ - cmpeq lr, r8, asr r2 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 763ac4 <__cxa_atexit@plt+0x757b20> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r1, #8]! │ │ │ │ - cmp r0, r9 │ │ │ │ - bne 763a8c <__cxa_atexit@plt+0x757ae8> │ │ │ │ - ldr r2, [pc, #132] @ 763ae0 <__cxa_atexit@plt+0x757b3c> │ │ │ │ - ldr r1, [pc, #132] @ 763ae4 <__cxa_atexit@plt+0x757b40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr ip, [pc, #88] @ 763aec <__cxa_atexit@plt+0x757b48> │ │ │ │ - ldr lr, [pc, #88] @ 763af0 <__cxa_atexit@plt+0x757b4c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r3, r5, #12 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - stm r3, {r0, r7, ip} │ │ │ │ - mov r7, r6 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 762f80 <__cxa_atexit@plt+0x756fdc> │ │ │ │ - ldr r6, [pc, #28] @ 763ae8 <__cxa_atexit@plt+0x757b44> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r7, [lr, #-160] @ 0xffffff60 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0xfffff4dc │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 763a20 <__cxa_atexit@plt+0x757a7c> │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 763b40 <__cxa_atexit@plt+0x757b9c> │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 763c00 <__cxa_atexit@plt+0x757c5c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 763c48 <__cxa_atexit@plt+0x757ca4> │ │ │ │ - ldr r1, [pc, #304] @ 763c88 <__cxa_atexit@plt+0x757ce4> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - str r1, [sl, #16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [pc, #276] @ 763c8c <__cxa_atexit@plt+0x757ce8> │ │ │ │ - sub r1, r8, #47 @ 0x2f │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - mov r7, sl │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str lr, [sl, #-12] │ │ │ │ - stmdb sl, {r0, r3} │ │ │ │ - str lr, [sl, #16] │ │ │ │ - str ip, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - ldr r3, [pc, #232] @ 763c90 <__cxa_atexit@plt+0x757cec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 763c58 <__cxa_atexit@plt+0x757cb4> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 763bc0 <__cxa_atexit@plt+0x757c1c> │ │ │ │ - ldr r7, [pc, #188] @ 763c94 <__cxa_atexit@plt+0x757cf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #172] @ 763c98 <__cxa_atexit@plt+0x757cf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 763c68 <__cxa_atexit@plt+0x757cc4> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr lr, [pc, #124] @ 763ca0 <__cxa_atexit@plt+0x757cfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 763bb4 <__cxa_atexit@plt+0x757c10> │ │ │ │ - ldr r7, [pc, #44] @ 763c9c <__cxa_atexit@plt+0x757cf8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #44] @ 75c094 <__cxa_atexit@plt+0x7500f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, asr #1 │ │ │ │ - cmpeq lr, r4, rrx │ │ │ │ - cmpeq lr, ip, lsl #21 │ │ │ │ - cmpeq lr, r4 │ │ │ │ - cmpeq lr, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrheq r7, [lr, #-240] @ 0xffffff10 │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 763ce8 <__cxa_atexit@plt+0x757d44> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [pc, #36] @ 763d00 <__cxa_atexit@plt+0x757d5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 763d04 <__cxa_atexit@plt+0x757d60> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 75c098 <__cxa_atexit@plt+0x7500f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xffffb868 │ │ │ │ + smlalbbeq r2, lr, r0, r8 │ │ │ │ + hvceq 57996 @ 0xe28c │ │ │ │ + cmpeq lr, ip, lsl r9 │ │ │ │ + @ instruction: 0xffffb8ac │ │ │ │ + cmpeq lr, ip, asr r9 │ │ │ │ + strdeq r2, [lr, #-128] @ 0xffffff80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #140] @ 75c148 <__cxa_atexit@plt+0x7501a4> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 75c134 <__cxa_atexit@plt+0x750190> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mul r7, r1, r2 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75c114 <__cxa_atexit@plt+0x750170> │ │ │ │ + ldr r0, [pc, #108] @ 75c15c <__cxa_atexit@plt+0x7501b8> │ │ │ │ + ldr r3, [pc, #108] @ 75c160 <__cxa_atexit@plt+0x7501bc> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 75c14c <__cxa_atexit@plt+0x7501a8> │ │ │ │ + ldr r7, [pc, #48] @ 75c150 <__cxa_atexit@plt+0x7501ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsheq r7, [lr, #-232] @ 0xffffff18 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ + ldr r0, [pc, #40] @ 75c154 <__cxa_atexit@plt+0x7501b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75c158 <__cxa_atexit@plt+0x7501b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffb7a4 │ │ │ │ + strheq r2, [lr, #-124] @ 0xffffff84 │ │ │ │ + strheq r2, [lr, #-120] @ 0xffffff88 │ │ │ │ + cmpeq lr, r8, asr r8 │ │ │ │ + @ instruction: 0xffffb7e0 │ │ │ │ + @ instruction: 0x014e2890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 763d48 <__cxa_atexit@plt+0x757da4> │ │ │ │ - ldr r2, [pc, #44] @ 763d60 <__cxa_atexit@plt+0x757dbc> │ │ │ │ + bcc 75c198 <__cxa_atexit@plt+0x7501f4> │ │ │ │ + ldr r2, [pc, #28] @ 75c1a4 <__cxa_atexit@plt+0x750200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 763d64 <__cxa_atexit@plt+0x757dc0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmppeq lr, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75c1f8 <__cxa_atexit@plt+0x750254> │ │ │ │ + ldr r3, [pc, #64] @ 75c210 <__cxa_atexit@plt+0x75026c> │ │ │ │ + ldr r2, [pc, #64] @ 75c214 <__cxa_atexit@plt+0x750270> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015e7e9c │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 763da8 <__cxa_atexit@plt+0x757e04> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 763dc0 <__cxa_atexit@plt+0x757e1c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 763dc4 <__cxa_atexit@plt+0x757e20> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 75c218 <__cxa_atexit@plt+0x750274> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + cmpeq lr, r0, ror #22 │ │ │ │ + smlalbteq r2, lr, r0, r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75c2a0 <__cxa_atexit@plt+0x7502fc> │ │ │ │ + ldr r3, [pc, #112] @ 75c2b0 <__cxa_atexit@plt+0x75030c> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq 75c270 <__cxa_atexit@plt+0x7502cc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75c280 <__cxa_atexit@plt+0x7502dc> │ │ │ │ + ldr r3, [pc, #92] @ 75c2c4 <__cxa_atexit@plt+0x750320> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsr lr │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 763e30 <__cxa_atexit@plt+0x757e8c> │ │ │ │ - ldr lr, [pc, #88] @ 763e48 <__cxa_atexit@plt+0x757ea4> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 763e4c <__cxa_atexit@plt+0x757ea8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 763e50 <__cxa_atexit@plt+0x757eac> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #44] @ 75c2b4 <__cxa_atexit@plt+0x750310> │ │ │ │ + ldr r7, [pc, #44] @ 75c2b8 <__cxa_atexit@plt+0x750314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrsbeq r7, [lr, #-216] @ 0xffffff28 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r7, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 763e88 <__cxa_atexit@plt+0x757ee4> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #36] @ 75c2bc <__cxa_atexit@plt+0x750318> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 75c2c0 <__cxa_atexit@plt+0x75031c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq lr, r0, asr r6 │ │ │ │ + cmpeq lr, ip, asr #12 │ │ │ │ + smlalbteq r2, lr, ip, sl │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + cmpeq lr, r8, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 75c2fc <__cxa_atexit@plt+0x750358> │ │ │ │ + ldr r3, [pc, #44] @ 75c31c <__cxa_atexit@plt+0x750378> │ │ │ │ + ldr r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 763ec0 <__cxa_atexit@plt+0x757f1c> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #28] @ 75c320 <__cxa_atexit@plt+0x75037c> │ │ │ │ + ldr r7, [pc, #28] @ 75c324 <__cxa_atexit@plt+0x750380> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #24]! │ │ │ │ - ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 763fb0 <__cxa_atexit@plt+0x75800c> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, #20] @ 75c328 <__cxa_atexit@plt+0x750384> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 763f34 <__cxa_atexit@plt+0x757f90> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 763f70 <__cxa_atexit@plt+0x757fcc> │ │ │ │ - ldr r7, [pc, #164] @ 763fc0 <__cxa_atexit@plt+0x75801c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 763f90 <__cxa_atexit@plt+0x757fec> │ │ │ │ - ldr r3, [pc, #104] @ 763fbc <__cxa_atexit@plt+0x758018> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 763fb8 <__cxa_atexit@plt+0x758014> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 763fa4 <__cxa_atexit@plt+0x758000> │ │ │ │ - ldr r6, [pc, #28] @ 763fb4 <__cxa_atexit@plt+0x758010> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r0, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, ip, ror ip │ │ │ │ - ldrheq r7, [lr, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrdeq r2, [lr, #-84] @ 0xffffffac │ │ │ │ + ldrdeq r2, [lr, #-80] @ 0xffffffb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 764000 <__cxa_atexit@plt+0x75805c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 764018 <__cxa_atexit@plt+0x758074> │ │ │ │ + bcc 75c364 <__cxa_atexit@plt+0x7503c0> │ │ │ │ + ldr r2, [pc, #32] @ 75c370 <__cxa_atexit@plt+0x7503cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76401c <__cxa_atexit@plt+0x758078> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, ror #23 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmppeq lr, r4, ror r8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 764064 <__cxa_atexit@plt+0x7580c0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 76407c <__cxa_atexit@plt+0x7580d8> │ │ │ │ + bcc 75c3b4 <__cxa_atexit@plt+0x750410> │ │ │ │ + ldr r2, [pc, #40] @ 75c3c0 <__cxa_atexit@plt+0x75041c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 75c3c4 <__cxa_atexit@plt+0x750420> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 764080 <__cxa_atexit@plt+0x7580dc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, lsl #23 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r0, r9, lsr #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #40] @ 7640c0 <__cxa_atexit@plt+0x75811c> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, r3 │ │ │ │ - bne 7640e8 <__cxa_atexit@plt+0x758144> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmppeq lr, ip, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + cmppeq lr, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r4, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #24 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 75c430 <__cxa_atexit@plt+0x75048c> │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + bne 75c3fc <__cxa_atexit@plt+0x750458> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #32] @ 764114 <__cxa_atexit@plt+0x758170> │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr lr, [pc, #60] @ 75c448 <__cxa_atexit@plt+0x7504a4> │ │ │ │ mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r7, [pc, #12] @ 75c444 <__cxa_atexit@plt+0x7504a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlalbbeq r2, lr, ip, r9 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 764198 <__cxa_atexit@plt+0x7581f4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 7641c4 <__cxa_atexit@plt+0x758220> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7641a4 <__cxa_atexit@plt+0x758200> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 764164 <__cxa_atexit@plt+0x7581c0> │ │ │ │ - ldr r3, [pc, #76] @ 7641c8 <__cxa_atexit@plt+0x758224> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 7641cc <__cxa_atexit@plt+0x758228> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add sl, r2, r1 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str sl, [r5, #16] │ │ │ │ + bne 75c47c <__cxa_atexit@plt+0x7504d8> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r2, [pc, #32] @ 75c4ac <__cxa_atexit@plt+0x750508> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + cmpeq lr, ip, lsr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75c560 <__cxa_atexit@plt+0x7505bc> │ │ │ │ mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76415c <__cxa_atexit@plt+0x7581b8> │ │ │ │ - cmpeq lr, r4, ror #9 │ │ │ │ - ldrheq r7, [lr, #-160] @ 0xffffff60 │ │ │ │ - cmpeq lr, r4, asr #20 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 75c550 <__cxa_atexit@plt+0x7505ac> │ │ │ │ + ldr r3, [pc, #172] @ 75c598 <__cxa_atexit@plt+0x7505f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75c568 <__cxa_atexit@plt+0x7505c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 76421c <__cxa_atexit@plt+0x758278> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 764234 <__cxa_atexit@plt+0x758290> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 764238 <__cxa_atexit@plt+0x758294> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, asr #19 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xffffe5e8 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + bcc 75c570 <__cxa_atexit@plt+0x7505cc> │ │ │ │ + ldr r5, [pc, #144] @ 75c5a8 <__cxa_atexit@plt+0x750604> │ │ │ │ + ldr r2, [pc, #144] @ 75c5ac <__cxa_atexit@plt+0x750608> │ │ │ │ + ldr r1, [pc, #144] @ 75c5b0 <__cxa_atexit@plt+0x75060c> │ │ │ │ + ldr r0, [pc, #144] @ 75c5b4 <__cxa_atexit@plt+0x750610> │ │ │ │ + ldr r8, [pc, #144] @ 75c5b8 <__cxa_atexit@plt+0x750614> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 75c554 <__cxa_atexit@plt+0x7505b0> │ │ │ │ + mov r6, r9 │ │ │ │ + b 75c578 <__cxa_atexit@plt+0x7505d4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 75c59c <__cxa_atexit@plt+0x7505f8> │ │ │ │ + ldr r8, [pc, #28] @ 75c5a0 <__cxa_atexit@plt+0x7505fc> │ │ │ │ + ldr r9, [pc, #28] @ 75c5a4 <__cxa_atexit@plt+0x750600> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, asr #31 │ │ │ │ + cmpeq lr, r4, lsr #4 │ │ │ │ + cmpeq lr, r0, asr #16 │ │ │ │ + smlalbteq r2, lr, ip, r2 │ │ │ │ + @ instruction: 0xffff9a74 │ │ │ │ + @ instruction: 0xffff9988 │ │ │ │ + cmpeq lr, r0, lsr #6 │ │ │ │ + smlalbbeq r2, lr, ip, r8 │ │ │ │ + teqeq r7, fp, lsl #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7642ac <__cxa_atexit@plt+0x758308> │ │ │ │ - ldr r7, [pc, #92] @ 7642cc <__cxa_atexit@plt+0x758328> │ │ │ │ - ldr r1, [pc, #92] @ 7642d0 <__cxa_atexit@plt+0x75832c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #8]! │ │ │ │ - str r8, [r2, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r2, [r2, #16] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r7, [pc, #32] @ 7642d4 <__cxa_atexit@plt+0x758330> │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75c648 <__cxa_atexit@plt+0x7506a4> │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r2, r0 │ │ │ │ + cmp r1, r0 │ │ │ │ + movlt r2, r1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ble 75c63c <__cxa_atexit@plt+0x750698> │ │ │ │ + ldr r0, [pc, #64] @ 75c658 <__cxa_atexit@plt+0x7506b4> │ │ │ │ + ldr r2, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r0, [r3] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r0 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + ldr r7, [pc, #12] @ 75c65c <__cxa_atexit@plt+0x7506b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe654 │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - cmpeq sp, r0, asr #14 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strheq r2, [lr, #-116] @ 0xffffff8c │ │ │ │ + andeq r0, r0, r7, lsl #30 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 75c6c0 <__cxa_atexit@plt+0x75071c> │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + bge 75c6c8 <__cxa_atexit@plt+0x750724> │ │ │ │ + ldr lr, [pc, #68] @ 75c6d8 <__cxa_atexit@plt+0x750734> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add r3, r3, #3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r1, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r9, [r0, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 764334 <__cxa_atexit@plt+0x758390> │ │ │ │ - ldr r3, [pc, #76] @ 764344 <__cxa_atexit@plt+0x7583a0> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75c720 <__cxa_atexit@plt+0x75077c> │ │ │ │ + ldr r7, [pc, #52] @ 75c734 <__cxa_atexit@plt+0x750790> │ │ │ │ tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 764324 <__cxa_atexit@plt+0x758380> │ │ │ │ - ldr r3, [pc, #60] @ 764348 <__cxa_atexit@plt+0x7583a4> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75c714 <__cxa_atexit@plt+0x750770> │ │ │ │ + mov r7, r9 │ │ │ │ + b 75c744 <__cxa_atexit@plt+0x7507a0> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 76434c <__cxa_atexit@plt+0x7583a8> │ │ │ │ + ldr r7, [pc, #16] @ 75c738 <__cxa_atexit@plt+0x750794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - smlalbteq r9, sp, r0, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r2, [lr, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 764374 <__cxa_atexit@plt+0x7583d0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r3, [pc, #192] @ 75c80c <__cxa_atexit@plt+0x750868> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ 76441c <__cxa_atexit@plt+0x758478> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - beq 7643f4 <__cxa_atexit@plt+0x758450> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7643fc <__cxa_atexit@plt+0x758458> │ │ │ │ - ldr r7, [pc, #100] @ 764424 <__cxa_atexit@plt+0x758480> │ │ │ │ - ldr r1, [pc, #100] @ 764428 <__cxa_atexit@plt+0x758484> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ + str r9, [r5, #8] │ │ │ │ + beq 75c7e0 <__cxa_atexit@plt+0x75083c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + add lr, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 75c7f4 <__cxa_atexit@plt+0x750850> │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov ip, #0 │ │ │ │ + mov r1, r3 │ │ │ │ + cmp r8, r3 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str ip, [r5, #8] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ble 75c7e8 <__cxa_atexit@plt+0x750844> │ │ │ │ + ldr r7, [pc, #80] @ 75c810 <__cxa_atexit@plt+0x75086c> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 764420 <__cxa_atexit@plt+0x75847c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r9, r3 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + ldr r7, [pc, #24] @ 75c814 <__cxa_atexit@plt+0x750870> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - smlaltteq r9, sp, ip, r5 │ │ │ │ - @ instruction: 0xffffe504 │ │ │ │ - @ instruction: 0xffffeea8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + cmpeq lr, r4, lsl #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - cmp r1, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 76448c <__cxa_atexit@plt+0x7584e8> │ │ │ │ - ldr r7, [pc, #76] @ 7644a8 <__cxa_atexit@plt+0x758504> │ │ │ │ - ldr r1, [pc, #76] @ 7644ac <__cxa_atexit@plt+0x758508> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #8]! │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r7, [pc, #28] @ 7644b0 <__cxa_atexit@plt+0x75850c> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r2, #20 │ │ │ │ + add r5, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75c8ac <__cxa_atexit@plt+0x750908> │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, r0 │ │ │ │ + cmp r8, r0 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str lr, [r2, #8] │ │ │ │ + str sl, [r2, #-8] │ │ │ │ + str r9, [r2, #-12] │ │ │ │ + str ip, [r2, #-16] │ │ │ │ + str r0, [r2] │ │ │ │ + str r8, [r2, #-4] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + ble 75c8a4 <__cxa_atexit@plt+0x750900> │ │ │ │ + ldr r0, [pc, #60] @ 75c8c0 <__cxa_atexit@plt+0x75091c> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, ip │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r0, [r3] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r9, r0 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + ldr r7, [pc, #16] @ 75c8c4 <__cxa_atexit@plt+0x750920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r8, ip │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe468 │ │ │ │ - @ instruction: 0xffffee0c │ │ │ │ - cmpeq sp, r0, ror #10 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + cmpeq lr, ip, asr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7644f4 <__cxa_atexit@plt+0x758550> │ │ │ │ - ldr r2, [pc, #48] @ 764504 <__cxa_atexit@plt+0x758560> │ │ │ │ - ldr r1, [pc, #48] @ 764508 <__cxa_atexit@plt+0x758564> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r2, r8, sl} │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ + bhi 75c8f8 <__cxa_atexit@plt+0x750954> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75c900 <__cxa_atexit@plt+0x75095c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 76450c <__cxa_atexit@plt+0x758568> │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq lr, [lr, #-176] @ 0xffffff50 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75c970 <__cxa_atexit@plt+0x7509cc> │ │ │ │ + ldr r7, [pc, #92] @ 75c984 <__cxa_atexit@plt+0x7509e0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75c958 <__cxa_atexit@plt+0x7509b4> │ │ │ │ + ldr r7, [pc, #76] @ 75c988 <__cxa_atexit@plt+0x7509e4> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75c964 <__cxa_atexit@plt+0x7509c0> │ │ │ │ + mov r7, sl │ │ │ │ + b 75c9d0 <__cxa_atexit@plt+0x750a2c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75c98c <__cxa_atexit@plt+0x7509e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, ip │ │ │ │ - cmpeq sp, r4, lsl #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x014e2490 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 764534 <__cxa_atexit@plt+0x758590> │ │ │ │ + ldr r3, [pc, #36] @ 75c9c4 <__cxa_atexit@plt+0x750a20> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + beq 75c9bc <__cxa_atexit@plt+0x750a18> │ │ │ │ + b 75c9d0 <__cxa_atexit@plt+0x750a2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ 7645dc <__cxa_atexit@plt+0x758638> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75ca7c <__cxa_atexit@plt+0x750ad8> │ │ │ │ + ldr r3, [pc, #180] @ 75caa0 <__cxa_atexit@plt+0x750afc> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - beq 7645b4 <__cxa_atexit@plt+0x758610> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7645bc <__cxa_atexit@plt+0x758618> │ │ │ │ - ldr r7, [pc, #100] @ 7645e4 <__cxa_atexit@plt+0x758640> │ │ │ │ - ldr r1, [pc, #100] @ 7645e8 <__cxa_atexit@plt+0x758644> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7645e0 <__cxa_atexit@plt+0x75863c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq sp, ip, lsr #8 │ │ │ │ - @ instruction: 0xffffe344 │ │ │ │ - @ instruction: 0xffffece8 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - ldmib r5, {r2, r8} │ │ │ │ - cmp r1, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 76464c <__cxa_atexit@plt+0x7586a8> │ │ │ │ - ldr r7, [pc, #76] @ 764668 <__cxa_atexit@plt+0x7586c4> │ │ │ │ - ldr r1, [pc, #76] @ 76466c <__cxa_atexit@plt+0x7586c8> │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #8]! │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r7, [pc, #28] @ 764670 <__cxa_atexit@plt+0x7586cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + sub r3, r5, #20 │ │ │ │ + add lr, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r2, [r0, #8] │ │ │ │ + bhi 75ca88 <__cxa_atexit@plt+0x750ae4> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov ip, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str ip, [r5, #8] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + ble 75ca70 <__cxa_atexit@plt+0x750acc> │ │ │ │ + ldr r7, [pc, #84] @ 75caa4 <__cxa_atexit@plt+0x750b00> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r5, lr │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 75caa8 <__cxa_atexit@plt+0x750b04> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + hvceq 57904 @ 0xe230 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75cadc <__cxa_atexit@plt+0x750b38> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75cae4 <__cxa_atexit@plt+0x750b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe2a8 │ │ │ │ - @ instruction: 0xffffec4c │ │ │ │ - smlaltbeq r9, sp, r0, r3 │ │ │ │ + cmpeq lr, ip, asr #19 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7646d0 <__cxa_atexit@plt+0x75872c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7646d8 <__cxa_atexit@plt+0x758734> │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #80] @ 7646f4 <__cxa_atexit@plt+0x758750> │ │ │ │ - ldr r5, [pc, #80] @ 7646f8 <__cxa_atexit@plt+0x758754> │ │ │ │ - mov r1, #0 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75cb54 <__cxa_atexit@plt+0x750bb0> │ │ │ │ + ldr r7, [pc, #92] @ 75cb68 <__cxa_atexit@plt+0x750bc4> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r3] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r2, [r2, #12] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 7646e0 <__cxa_atexit@plt+0x75873c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7646f0 <__cxa_atexit@plt+0x75874c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75cb3c <__cxa_atexit@plt+0x750b98> │ │ │ │ + ldr r7, [pc, #76] @ 75cb6c <__cxa_atexit@plt+0x750bc8> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75cb48 <__cxa_atexit@plt+0x750ba4> │ │ │ │ + mov r7, sl │ │ │ │ + b 75cbb4 <__cxa_atexit@plt+0x750c10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, ip, lsl r3 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #18 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 76471c <__cxa_atexit@plt+0x758778> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - mov ip, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76488c <__cxa_atexit@plt+0x7588e8> │ │ │ │ - mov r0, #15 │ │ │ │ - stm sp, {r3, r4, fp} │ │ │ │ - ldmib r5, {r4, fp} │ │ │ │ - and r0, r0, fp, lsr sl │ │ │ │ - mov r9, #1 │ │ │ │ - mvn r2, #0 │ │ │ │ - add r2, r2, r9, lsl r0 │ │ │ │ - ldr lr, [pc, #376] @ 7648c8 <__cxa_atexit@plt+0x758924> │ │ │ │ - and r2, r2, r8 │ │ │ │ - and r1, lr, r2, lsr #1 │ │ │ │ - ldr r3, [pc, #368] @ 7648cc <__cxa_atexit@plt+0x758928> │ │ │ │ - sub r2, r2, r1 │ │ │ │ - and r1, r3, r2, lsr #2 │ │ │ │ - and r3, r2, r3 │ │ │ │ - add r3, r3, r1 │ │ │ │ - ldr r2, [pc, #352] @ 7648d0 <__cxa_atexit@plt+0x75892c> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r1, [pc, #348] @ 7648d4 <__cxa_atexit@plt+0x758930> │ │ │ │ - and r3, r3, r2 │ │ │ │ - tst r8, r9, lsl r0 │ │ │ │ - mul r3, r3, r1 │ │ │ │ - lsr r2, r3, #24 │ │ │ │ - beq 7647fc <__cxa_atexit@plt+0x758858> │ │ │ │ - add r3, ip, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #324] @ 7648d8 <__cxa_atexit@plt+0x758934> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r0, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r0, #28] │ │ │ │ - stmib r0, {r8, ip} │ │ │ │ - str sl, [r0, #12] │ │ │ │ - str r4, [r0, #16] │ │ │ │ - str r2, [r0, #20] │ │ │ │ - beq 764874 <__cxa_atexit@plt+0x7588d0> │ │ │ │ - ldr r2, [pc, #268] @ 7648dc <__cxa_atexit@plt+0x758938> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r9, r4 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub lr, r5, #32 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r0, sl, #4 │ │ │ │ - mov sl, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - lsl r7, r9, r0 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r1, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - bcc 7648a0 <__cxa_atexit@plt+0x7588fc> │ │ │ │ - ldr r7, [pc, #176] @ 7648e4 <__cxa_atexit@plt+0x758940> │ │ │ │ - sub r8, r2, #9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str fp, [r6, #16] │ │ │ │ - ldr r7, [ip, #4] │ │ │ │ - ldr r6, [pc, #144] @ 7648e8 <__cxa_atexit@plt+0x758944> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7648e0 <__cxa_atexit@plt+0x75893c> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #20] @ 75cb70 <__cxa_atexit@plt+0x750bcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r1, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsl #8 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x015e739c │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r1, r0, r8, lsl #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 764954 <__cxa_atexit@plt+0x7589b0> │ │ │ │ - ldr lr, [pc, #88] @ 76496c <__cxa_atexit@plt+0x7589c8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 764970 <__cxa_atexit@plt+0x7589cc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 764974 <__cxa_atexit@plt+0x7589d0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq lr, r8, lsr #5 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strheq r2, [lr, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7649ac <__cxa_atexit@plt+0x758a08> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #36] @ 75cba8 <__cxa_atexit@plt+0x750c04> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #28] @ 7649e0 <__cxa_atexit@plt+0x758a3c> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75cba0 <__cxa_atexit@plt+0x750bfc> │ │ │ │ + b 75cbb4 <__cxa_atexit@plt+0x750c10> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75cc70 <__cxa_atexit@plt+0x750ccc> │ │ │ │ + ldr r2, [pc, #196] @ 75cc94 <__cxa_atexit@plt+0x750cf0> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - ldr r2, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 764ad0 <__cxa_atexit@plt+0x758b2c> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 764a54 <__cxa_atexit@plt+0x758ab0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 764a90 <__cxa_atexit@plt+0x758aec> │ │ │ │ - ldr r7, [pc, #164] @ 764ae0 <__cxa_atexit@plt+0x758b3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 764ab0 <__cxa_atexit@plt+0x758b0c> │ │ │ │ - ldr r3, [pc, #104] @ 764adc <__cxa_atexit@plt+0x758b38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 764ad8 <__cxa_atexit@plt+0x758b34> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 764ac4 <__cxa_atexit@plt+0x758b20> │ │ │ │ - ldr r6, [pc, #28] @ 764ad4 <__cxa_atexit@plt+0x758b30> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + ldr r1, [pc, #192] @ 75cc98 <__cxa_atexit@plt+0x750cf4> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + sub ip, r3, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + str r2, [r0, #8] │ │ │ │ + bhi 75cc7c <__cxa_atexit@plt+0x750cd8> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5] │ │ │ │ + ble 75cc64 <__cxa_atexit@plt+0x750cc0> │ │ │ │ + ldr r1, [pc, #88] @ 75cc9c <__cxa_atexit@plt+0x750cf8> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r1, [ip] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, lsl r2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, ip, asr r1 │ │ │ │ - @ instruction: 0x015e719c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #28] @ 75cca0 <__cxa_atexit@plt+0x750cfc> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + hvceq 57884 @ 0xe21c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 764b20 <__cxa_atexit@plt+0x758b7c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 764b38 <__cxa_atexit@plt+0x758b94> │ │ │ │ + ldr r2, [pc, #36] @ 75ccd8 <__cxa_atexit@plt+0x750d34> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r3, [pc, #24] @ 75ccdc <__cxa_atexit@plt+0x750d38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 764b3c <__cxa_atexit@plt+0x758b98> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, asr #1 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + cmpeq lr, r4, asr #17 │ │ │ │ + cmpeq lr, ip, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 764b84 <__cxa_atexit@plt+0x758be0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 764b9c <__cxa_atexit@plt+0x758bf8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75cd10 <__cxa_atexit@plt+0x750d6c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75cd18 <__cxa_atexit@plt+0x750d74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 764ba0 <__cxa_atexit@plt+0x758bfc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, rrx │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r0, r8, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 764be0 <__cxa_atexit@plt+0x758c3c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r7, r1, #4 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + @ instruction: 0x015ee798 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75cd98 <__cxa_atexit@plt+0x750df4> │ │ │ │ + ldr r2, [pc, #108] @ 75cdac <__cxa_atexit@plt+0x750e08> │ │ │ │ mov r7, r3 │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r8, lsr #31 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 75cd7c <__cxa_atexit@plt+0x750dd8> │ │ │ │ + ldr r7, [pc, #84] @ 75cdb0 <__cxa_atexit@plt+0x750e0c> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + beq 75cd8c <__cxa_atexit@plt+0x750de8> │ │ │ │ + mov r7, sl │ │ │ │ + b 75ce00 <__cxa_atexit@plt+0x750e5c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75cdb4 <__cxa_atexit@plt+0x750e10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + hvceq 57856 @ 0xe200 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 764c10 <__cxa_atexit@plt+0x758c6c> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + ldr r2, [pc, #44] @ 75cdf4 <__cxa_atexit@plt+0x750e50> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, ror #31 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75cdec <__cxa_atexit@plt+0x750e48> │ │ │ │ + b 75ce00 <__cxa_atexit@plt+0x750e5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r0, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 764c94 <__cxa_atexit@plt+0x758cf0> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #32] │ │ │ │ - ldr r2, [pc, #124] @ 764cc0 <__cxa_atexit@plt+0x758d1c> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 764ca0 <__cxa_atexit@plt+0x758cfc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 764c60 <__cxa_atexit@plt+0x758cbc> │ │ │ │ - ldr r3, [pc, #76] @ 764cc4 <__cxa_atexit@plt+0x758d20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 764cc8 <__cxa_atexit@plt+0x758d24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ + bcc 75cec0 <__cxa_atexit@plt+0x750f1c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #196] @ 75cee4 <__cxa_atexit@plt+0x750f40> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r1, [pc, #192] @ 75cee8 <__cxa_atexit@plt+0x750f44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + sub ip, r3, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r0, #8] │ │ │ │ + bhi 75cecc <__cxa_atexit@plt+0x750f28> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str lr, [r5] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ble 75ceb4 <__cxa_atexit@plt+0x750f10> │ │ │ │ + ldr r1, [pc, #88] @ 75ceec <__cxa_atexit@plt+0x750f48> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r1, [ip] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 764c58 <__cxa_atexit@plt+0x758cb4> │ │ │ │ - cmpeq lr, r8, ror #19 │ │ │ │ - ldrheq r6, [lr, #-244] @ 0xffffff0c │ │ │ │ - cmpeq lr, r8, asr #30 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 764cf4 <__cxa_atexit@plt+0x758d50> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r7, [pc, #28] @ 75cef0 <__cxa_atexit@plt+0x750f4c> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffff7bc │ │ │ │ + cmpeq lr, ip, lsr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - bhi 764e74 <__cxa_atexit@plt+0x758ed0> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 764e54 <__cxa_atexit@plt+0x758eb0> │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - and lr, r2, r4, lsr r8 │ │ │ │ - and fp, r2, r0, lsr r8 │ │ │ │ - ldr ip, [r5] │ │ │ │ - lsl r4, r1, lr │ │ │ │ - lsl sl, r1, fp │ │ │ │ - cmp r4, r1, lsl fp │ │ │ │ - bne 764dac <__cxa_atexit@plt+0x758e08> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #328] @ 764eb8 <__cxa_atexit@plt+0x758f14> │ │ │ │ - mov r9, r3 │ │ │ │ - add r8, r8, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str ip, [r3], #-8 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls 764d34 <__cxa_atexit@plt+0x758d90> │ │ │ │ - add sl, sp, #12 │ │ │ │ - mov r5, r9 │ │ │ │ - ldm sl, {r3, r6, sl} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - b 764e78 <__cxa_atexit@plt+0x758ed4> │ │ │ │ - ldr r0, [pc, #244] @ 764ea8 <__cxa_atexit@plt+0x758f04> │ │ │ │ - cmp lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r0, [r8, #20]! │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - ldr r0, [pc, #176] @ 764eac <__cxa_atexit@plt+0x758f08> │ │ │ │ - movcc r9, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #168] @ 764eb0 <__cxa_atexit@plt+0x758f0c> │ │ │ │ + bhi 75cf48 <__cxa_atexit@plt+0x750fa4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75cf50 <__cxa_atexit@plt+0x750fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 764e94 <__cxa_atexit@plt+0x758ef0> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r9] │ │ │ │ - strex r6, r7, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 764e20 <__cxa_atexit@plt+0x758e7c> │ │ │ │ - ldr r7, [pc, #124] @ 764eb4 <__cxa_atexit@plt+0x758f10> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, sl, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - b 764e78 <__cxa_atexit@plt+0x758ed4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ + cmpeq lr, r0, ror #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75cfc0 <__cxa_atexit@plt+0x75101c> │ │ │ │ + ldr r7, [pc, #92] @ 75cfd4 <__cxa_atexit@plt+0x751030> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 75cfa8 <__cxa_atexit@plt+0x751004> │ │ │ │ + ldr r7, [pc, #76] @ 75cfd8 <__cxa_atexit@plt+0x751034> │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75cfb4 <__cxa_atexit@plt+0x751010> │ │ │ │ + mov r7, r9 │ │ │ │ + b 75d020 <__cxa_atexit@plt+0x75107c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75cfdc <__cxa_atexit@plt+0x751038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - mov r7, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r9] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 764e18 <__cxa_atexit@plt+0x758e74> │ │ │ │ - cmpeq lr, ip, ror #28 │ │ │ │ - ldrsbeq r6, [lr, #-212] @ 0xffffff2c │ │ │ │ - cmpeq lr, ip, lsr #16 │ │ │ │ - ldrsheq r6, [lr, #-208] @ 0xffffff30 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmpeq lr, ip, asr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 764f20 <__cxa_atexit@plt+0x758f7c> │ │ │ │ - ldr r2, [pc, #80] @ 764f38 <__cxa_atexit@plt+0x758f94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 764f3c <__cxa_atexit@plt+0x758f98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 764f40 <__cxa_atexit@plt+0x758f9c> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #36] @ 75d014 <__cxa_atexit@plt+0x751070> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, asr #26 │ │ │ │ - ldrsbeq r6, [lr, #-192] @ 0xffffff40 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75d00c <__cxa_atexit@plt+0x751068> │ │ │ │ + b 75d020 <__cxa_atexit@plt+0x75107c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 764fa0 <__cxa_atexit@plt+0x758ffc> │ │ │ │ - ldr r7, [pc, #80] @ 764fb8 <__cxa_atexit@plt+0x759014> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 764fbc <__cxa_atexit@plt+0x759018> │ │ │ │ + bcc 75d0dc <__cxa_atexit@plt+0x751138> │ │ │ │ + ldr r2, [pc, #196] @ 75d100 <__cxa_atexit@plt+0x75115c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #192] @ 75d104 <__cxa_atexit@plt+0x751160> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + sub ip, r3, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + str r2, [r0, #8] │ │ │ │ + bhi 75d0e8 <__cxa_atexit@plt+0x751144> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5] │ │ │ │ + ble 75d0d0 <__cxa_atexit@plt+0x75112c> │ │ │ │ + ldr r1, [pc, #88] @ 75d108 <__cxa_atexit@plt+0x751164> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r1, [ip] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #28] @ 75d10c <__cxa_atexit@plt+0x751168> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffff5a0 │ │ │ │ + cmpeq lr, r0, lsl sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 75d144 <__cxa_atexit@plt+0x7511a0> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 75d148 <__cxa_atexit@plt+0x7511a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 764fc0 <__cxa_atexit@plt+0x75901c> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, asr #25 │ │ │ │ - cmpeq lr, r4, asr ip │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + ldrheq lr, [lr, #-56] @ 0xffffffc8 │ │ │ │ + cmpeq lr, r0, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - mov r1, r5 │ │ │ │ - str r6, [sp] │ │ │ │ - cmp fp, r3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 7652b4 <__cxa_atexit@plt+0x759310> │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldr lr, [pc, #796] @ 76531c <__cxa_atexit@plt+0x759378> │ │ │ │ - mov r5, #15 │ │ │ │ - b 765010 <__cxa_atexit@plt+0x75906c> │ │ │ │ - sub r3, r1, #28 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7652b4 <__cxa_atexit@plt+0x759310> │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - and r0, r2, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7650a8 <__cxa_atexit@plt+0x759104> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 7651a4 <__cxa_atexit@plt+0x759200> │ │ │ │ - bic r0, r2, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 765170 <__cxa_atexit@plt+0x7591cc> │ │ │ │ - and r4, r5, r8, lsr r4 │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - add r0, r2, r4, lsl #2 │ │ │ │ - ldr r3, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r0, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r0, #-20]! @ 0xffffffec │ │ │ │ - str r7, [r0, #24] │ │ │ │ - str sl, [r0, #4] │ │ │ │ - str r9, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str r4, [r0, #16] │ │ │ │ - ldr r2, [pc, #700] @ 765338 <__cxa_atexit@plt+0x759394> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #-4] │ │ │ │ - beq 76529c <__cxa_atexit@plt+0x7592f8> │ │ │ │ - ldr r2, [r1] │ │ │ │ - str r3, [r1, #-16] │ │ │ │ - add r4, r2, #4 │ │ │ │ - str r4, [r1, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #672] @ 76533c <__cxa_atexit@plt+0x759398> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r1, #-12] │ │ │ │ - mov r1, r0 │ │ │ │ - b 765004 <__cxa_atexit@plt+0x759060> │ │ │ │ - mov r0, #15 │ │ │ │ - and r5, r0, r8, lsr r4 │ │ │ │ - ldr r6, [r2, #6] │ │ │ │ - mov r4, #1 │ │ │ │ - mvn r0, #0 │ │ │ │ - add r0, r0, r4, lsl r5 │ │ │ │ - ldr ip, [r2, #2] │ │ │ │ - ldr r2, [pc, #588] @ 765318 <__cxa_atexit@plt+0x759374> │ │ │ │ - and r0, r6, r0 │ │ │ │ - and r2, r2, r0, lsr #1 │ │ │ │ - sub r0, r0, r2 │ │ │ │ - and r2, lr, r0, lsr #2 │ │ │ │ - and r0, r0, lr │ │ │ │ - add r0, r0, r2 │ │ │ │ - ldr r2, [pc, #572] @ 765324 <__cxa_atexit@plt+0x759380> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr r2, [pc, #556] @ 765320 <__cxa_atexit@plt+0x75937c> │ │ │ │ - tst r6, r4, lsl r5 │ │ │ │ - mul r0, r0, r2 │ │ │ │ - mov r2, #1 │ │ │ │ - lsr r0, r0, #24 │ │ │ │ - beq 7651ec <__cxa_atexit@plt+0x759248> │ │ │ │ - add r2, ip, r0, lsl #2 │ │ │ │ - mov r4, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #528] @ 76532c <__cxa_atexit@plt+0x759388> │ │ │ │ - mov r5, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - beq 765284 <__cxa_atexit@plt+0x7592e0> │ │ │ │ - ldr r0, [r1] │ │ │ │ - str r2, [r1, #-20] @ 0xffffffec │ │ │ │ - add r4, r0, #4 │ │ │ │ - str r4, [r1, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #464] @ 765330 <__cxa_atexit@plt+0x75938c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-16] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r5, #15 │ │ │ │ - b 765004 <__cxa_atexit@plt+0x759060> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 765260 <__cxa_atexit@plt+0x7592bc> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - str r8, [r1, #-16]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r7, [r1, #20] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r1, #4] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r2, [r1, #12] │ │ │ │ - b 76534c <__cxa_atexit@plt+0x7593a8> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r1, #-8] │ │ │ │ - stmda r1, {r2, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - str r8, [r1, #4] │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7652d0 <__cxa_atexit@plt+0x75932c> │ │ │ │ - ldr r7, [pc, #368] @ 765340 <__cxa_atexit@plt+0x75939c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r1, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - lsl r7, r2, r5 │ │ │ │ - mov r5, #0 │ │ │ │ - stmda r1, {r0, r5, sl} │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r3, r1 │ │ │ │ - str r7, [r1, #-12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r5, #16 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r6, [r1, #-20] @ 0xffffffec │ │ │ │ - str ip, [r1, #-16] │ │ │ │ - str r8, [r1, #4] │ │ │ │ - bcc 7652f4 <__cxa_atexit@plt+0x759350> │ │ │ │ - ldr r7, [pc, #276] @ 765344 <__cxa_atexit@plt+0x7593a0> │ │ │ │ - ldr r6, [pc, #276] @ 765348 <__cxa_atexit@plt+0x7593a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r1, #-24] @ 0xffffffe8 │ │ │ │ - sub r8, r2, #9 │ │ │ │ - stmib r5, {r6, r9, sl} │ │ │ │ - ldr r6, [ip, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - str r6, [r1, #4] │ │ │ │ - add r7, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str sl, [r1, #-12]! │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, fp │ │ │ │ - str r8, [r1, #16] │ │ │ │ - str r9, [r1, #4] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - b 7655fc <__cxa_atexit@plt+0x759658> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ + bhi 75d17c <__cxa_atexit@plt+0x7511d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75d184 <__cxa_atexit@plt+0x7511e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r5, r1, #24 │ │ │ │ + cmpeq lr, ip, lsr #6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75d204 <__cxa_atexit@plt+0x751260> │ │ │ │ + ldr r2, [pc, #108] @ 75d218 <__cxa_atexit@plt+0x751274> │ │ │ │ mov r7, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 75d1e8 <__cxa_atexit@plt+0x751244> │ │ │ │ + ldr r7, [pc, #84] @ 75d21c <__cxa_atexit@plt+0x751278> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + beq 75d1f8 <__cxa_atexit@plt+0x751254> │ │ │ │ + mov r7, sl │ │ │ │ + b 75d26c <__cxa_atexit@plt+0x7512c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r1, #-12]! │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r1, {r9, sl} │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 765328 <__cxa_atexit@plt+0x759384> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-12]! │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #56] @ 765334 <__cxa_atexit@plt+0x759390> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 75d220 <__cxa_atexit@plt+0x75127c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, asr #18 │ │ │ │ - andeq r0, r0, r0, ror #19 │ │ │ │ - andeq r0, r0, r0, ror #19 │ │ │ │ - andeq r0, r0, r4, asr #10 │ │ │ │ - andeq r0, r0, r0, asr r4 │ │ │ │ - andeq r0, r0, ip, ror #8 │ │ │ │ - cmpeq lr, r4, lsl #20 │ │ │ │ - andeq r0, r0, r0, lsr #13 │ │ │ │ - @ instruction: 0x015e699c │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmpeq lr, ip, lsl #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 75d260 <__cxa_atexit@plt+0x7512bc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75d258 <__cxa_atexit@plt+0x7512b4> │ │ │ │ + b 75d26c <__cxa_atexit@plt+0x7512c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7653f4 <__cxa_atexit@plt+0x759450> │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldm r5, {r2, r8, ip} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7653b4 <__cxa_atexit@plt+0x759410> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r3, [pc, #132] @ 76540c <__cxa_atexit@plt+0x759468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - ldr r2, [pc, #120] @ 765410 <__cxa_atexit@plt+0x75946c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r9, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r7, r3, #1 │ │ │ │ - stmib r9, {r2, ip} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - mov r0, #15 │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - and r0, r0, r1, lsr sl │ │ │ │ - mov r1, #1 │ │ │ │ - str ip, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - lsl r8, r1, r0 │ │ │ │ - ldr r0, [pc, #56] @ 765418 <__cxa_atexit@plt+0x759474> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75d32c <__cxa_atexit@plt+0x751388> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #196] @ 75d350 <__cxa_atexit@plt+0x7513ac> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r1, [pc, #192] @ 75d354 <__cxa_atexit@plt+0x7513b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + sub ip, r3, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r0, #8] │ │ │ │ + bhi 75d338 <__cxa_atexit@plt+0x751394> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str lr, [r5] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ble 75d320 <__cxa_atexit@plt+0x75137c> │ │ │ │ + ldr r1, [pc, #88] @ 75d358 <__cxa_atexit@plt+0x7513b4> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r1, [ip] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - stmib r9, {r1, r7} │ │ │ │ - mov r7, lr │ │ │ │ - b 76471c <__cxa_atexit@plt+0x758778> │ │ │ │ - ldr r3, [pc, #24] @ 765414 <__cxa_atexit@plt+0x759470> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq lr, r8, asr #16 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq lr, r8, asr #16 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ + ldr r7, [pc, #28] @ 75d35c <__cxa_atexit@plt+0x7513b8> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffff350 │ │ │ │ + smlalbteq r1, lr, r0, sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 76534c <__cxa_atexit@plt+0x7593a8> │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75d3b4 <__cxa_atexit@plt+0x751410> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75d3bc <__cxa_atexit@plt+0x751418> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq lr, [lr, #-4] │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75d42c <__cxa_atexit@plt+0x751488> │ │ │ │ + ldr r7, [pc, #92] @ 75d440 <__cxa_atexit@plt+0x75149c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75d414 <__cxa_atexit@plt+0x751470> │ │ │ │ + ldr r7, [pc, #76] @ 75d444 <__cxa_atexit@plt+0x7514a0> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75d420 <__cxa_atexit@plt+0x75147c> │ │ │ │ + mov r7, sl │ │ │ │ + b 75d48c <__cxa_atexit@plt+0x7514e8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75d448 <__cxa_atexit@plt+0x7514a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + smlaltteq r1, lr, r8, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 765468 <__cxa_atexit@plt+0x7594c4> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r3, [pc, #36] @ 75d480 <__cxa_atexit@plt+0x7514dc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75d478 <__cxa_atexit@plt+0x7514d4> │ │ │ │ + b 75d48c <__cxa_atexit@plt+0x7514e8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7654b4 <__cxa_atexit@plt+0x759510> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 7654c0 <__cxa_atexit@plt+0x75951c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 7654c4 <__cxa_atexit@plt+0x759520> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75d548 <__cxa_atexit@plt+0x7515a4> │ │ │ │ + ldr r2, [pc, #196] @ 75d56c <__cxa_atexit@plt+0x7515c8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #192] @ 75d570 <__cxa_atexit@plt+0x7515cc> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r3] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + sub ip, r3, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + str r2, [r0, #8] │ │ │ │ + bhi 75d554 <__cxa_atexit@plt+0x7515b0> │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r8, [r9, #4] │ │ │ │ + mov lr, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + cmp r8, r2 │ │ │ │ + movlt r1, r8 │ │ │ │ + cmp r1, #0 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5] │ │ │ │ + ble 75d53c <__cxa_atexit@plt+0x751598> │ │ │ │ + ldr r1, [pc, #88] @ 75d574 <__cxa_atexit@plt+0x7515d0> │ │ │ │ + ldr r8, [r9, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, #12] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r1, [ip] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1a3c724 <__cxa_atexit@plt+0x1a30780> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015e6790 │ │ │ │ - cmpeq lr, r4, lsr r7 │ │ │ │ - andeq r0, r0, r7, lsr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #36] @ 765500 <__cxa_atexit@plt+0x75955c> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r1, r1, #4 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #28] @ 75d578 <__cxa_atexit@plt+0x7515d4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffff134 │ │ │ │ + smlaltbeq r1, lr, r4, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7655d0 <__cxa_atexit@plt+0x75962c> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #188] @ 7655ec <__cxa_atexit@plt+0x759648> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r2, [pc, #36] @ 75d5b0 <__cxa_atexit@plt+0x75160c> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #124] @ 7655f0 <__cxa_atexit@plt+0x75964c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 7655dc <__cxa_atexit@plt+0x759638> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 765594 <__cxa_atexit@plt+0x7595f0> │ │ │ │ - ldr r7, [pc, #72] @ 7655f4 <__cxa_atexit@plt+0x759650> │ │ │ │ + ldr r3, [pc, #24] @ 75d5b4 <__cxa_atexit@plt+0x751610> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, asr #30 │ │ │ │ + cmpeq lr, r4, ror #31 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75d650 <__cxa_atexit@plt+0x7516ac> │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + cmp r3, r2 │ │ │ │ + bne 75d628 <__cxa_atexit@plt+0x751684> │ │ │ │ + subs r3, r3, #1 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bmi 75d63c <__cxa_atexit@plt+0x751698> │ │ │ │ + add r2, r3, #3 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r5, [pc, #104] @ 75d66c <__cxa_atexit@plt+0x7516c8> │ │ │ │ + ldr r3, [r9, r2, lsl #2] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r9, [sl, r2, lsl #2] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #56] @ 75d668 <__cxa_atexit@plt+0x7516c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #60] @ 7655f8 <__cxa_atexit@plt+0x759654> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75d660 <__cxa_atexit@plt+0x7516bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #80 @ 0x50 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 765588 <__cxa_atexit@plt+0x7595e4> │ │ │ │ - ldrsheq r6, [lr, #-96] @ 0xffffffa0 │ │ │ │ - cmpeq lr, r0, asr #1 │ │ │ │ - cmpeq lr, ip, lsr #12 │ │ │ │ - cmpeq lr, r0, ror r6 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov fp, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 765714 <__cxa_atexit@plt+0x759770> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r7, [r2, #9] │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - cmp r7, r9 │ │ │ │ - bne 7656dc <__cxa_atexit@plt+0x759738> │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - ldr r3, [r2, #5] │ │ │ │ - ldr r2, [pc, #264] @ 76574c <__cxa_atexit@plt+0x7597a8> │ │ │ │ - mov r8, fp │ │ │ │ - mov r0, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #16]! │ │ │ │ - sub r2, r6, #47 @ 0x2f │ │ │ │ - stmib r8, {r0, r2} │ │ │ │ - ldr r0, [pc, #240] @ 765750 <__cxa_atexit@plt+0x7597ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r8, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - str r3, [r8, #-4] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - str r1, [r8, #24] │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - ldr r3, [pc, #204] @ 765754 <__cxa_atexit@plt+0x7597b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 765734 <__cxa_atexit@plt+0x759790> │ │ │ │ - sub r3, r6, #19 │ │ │ │ + ldr r7, [pc, #12] @ 75d664 <__cxa_atexit@plt+0x7516c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015ede9c │ │ │ │ + smlalbteq r1, lr, ip, r7 │ │ │ │ + cmpeq lr, r0, asr pc │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 75d6c8 <__cxa_atexit@plt+0x751724> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + subs r3, r7, #1 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + bmi 75d6dc <__cxa_atexit@plt+0x751738> │ │ │ │ + ldr lr, [pc, #92] @ 75d6f8 <__cxa_atexit@plt+0x751754> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add r3, r3, #3 │ │ │ │ mov r2, #0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r1, r3, lsl #2] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7656a0 <__cxa_atexit@plt+0x7596fc> │ │ │ │ - ldr r7, [pc, #160] @ 765758 <__cxa_atexit@plt+0x7597b4> │ │ │ │ - add r0, fp, #44 @ 0x2c │ │ │ │ + ldr r9, [r0, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #36] @ 75d6f4 <__cxa_atexit@plt+0x751750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stm r0, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #148] @ 76575c <__cxa_atexit@plt+0x7597b8> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 75d6f0 <__cxa_atexit@plt+0x75174c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - str r7, [fp, #16] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov fp, lr │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #128] @ 765764 <__cxa_atexit@plt+0x7597c0> │ │ │ │ - ldr r0, [pc, #128] @ 765768 <__cxa_atexit@plt+0x7597c4> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [fp, #4]! │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r6, fp, #4 │ │ │ │ - mov r7, fp │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, lr │ │ │ │ - b 764cf4 <__cxa_atexit@plt+0x758d50> │ │ │ │ - ldr r7, [pc, #68] @ 765760 <__cxa_atexit@plt+0x7597bc> │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + ldrsheq sp, [lr, #-220] @ 0xffffff24 │ │ │ │ + ldrheq sp, [lr, #-224] @ 0xffffff20 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75d76c <__cxa_atexit@plt+0x7517c8> │ │ │ │ + ldr r3, [pc, #96] @ 75d77c <__cxa_atexit@plt+0x7517d8> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + beq 75d74c <__cxa_atexit@plt+0x7517a8> │ │ │ │ + ldr r3, [pc, #80] @ 75d780 <__cxa_atexit@plt+0x7517dc> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + beq 75d75c <__cxa_atexit@plt+0x7517b8> │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + b 75d5c4 <__cxa_atexit@plt+0x751620> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 75d784 <__cxa_atexit@plt+0x7517e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - mov sl, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, sl │ │ │ │ - b 765694 <__cxa_atexit@plt+0x7596f0> │ │ │ │ - ldrsbeq r6, [lr, #-92] @ 0xffffffa4 │ │ │ │ - cmpeq lr, r0, lsl #11 │ │ │ │ - cmpeq lr, ip, lsr #31 │ │ │ │ - cmpeq lr, r0, lsr #10 │ │ │ │ - cmpeq lr, r4, ror #10 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffff600 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + strheq r1, [lr, #-100] @ 0xffffff9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7655fc <__cxa_atexit@plt+0x759658> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #48] @ 75d7c8 <__cxa_atexit@plt+0x751824> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + beq 75d7c0 <__cxa_atexit@plt+0x75181c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 75d5c4 <__cxa_atexit@plt+0x751620> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7657c4 <__cxa_atexit@plt+0x759820> │ │ │ │ - ldr r2, [pc, #44] @ 7657dc <__cxa_atexit@plt+0x759838> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 75d5c4 <__cxa_atexit@plt+0x751620> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75d814 <__cxa_atexit@plt+0x751870> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75d81c <__cxa_atexit@plt+0x751878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7657e0 <__cxa_atexit@plt+0x75983c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0x015edc94 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75d894 <__cxa_atexit@plt+0x7518f0> │ │ │ │ + ldr r7, [pc, #100] @ 75d8a8 <__cxa_atexit@plt+0x751904> │ │ │ │ + mov r5, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 75d87c <__cxa_atexit@plt+0x7518d8> │ │ │ │ + ldr r7, [pc, #76] @ 75d8ac <__cxa_atexit@plt+0x751908> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75d888 <__cxa_atexit@plt+0x7518e4> │ │ │ │ + mov r7, sl │ │ │ │ + b 75d8f4 <__cxa_atexit@plt+0x751950> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75d8b0 <__cxa_atexit@plt+0x75190c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + smlalbbeq r1, lr, ip, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 75d8e8 <__cxa_atexit@plt+0x751944> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, lsr #8 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75d8e0 <__cxa_atexit@plt+0x75193c> │ │ │ │ + b 75d8f4 <__cxa_atexit@plt+0x751950> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 765824 <__cxa_atexit@plt+0x759880> │ │ │ │ + bcc 75d9a0 <__cxa_atexit@plt+0x7519fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 75d974 <__cxa_atexit@plt+0x7519d0> │ │ │ │ + ldr r1, [pc, #132] @ 75d9ac <__cxa_atexit@plt+0x751a08> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + subs r1, r1, #1 │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + bmi 75d98c <__cxa_atexit@plt+0x7519e8> │ │ │ │ + add r1, r1, #3 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr lr, [pc, #96] @ 75d9b8 <__cxa_atexit@plt+0x751a14> │ │ │ │ + ldr r8, [r2, r1, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r9, [r7, r1, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #56] @ 75d9b4 <__cxa_atexit@plt+0x751a10> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76583c <__cxa_atexit@plt+0x759898> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 765840 <__cxa_atexit@plt+0x75989c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r6, [lr, #-60] @ 0xffffffc4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + ldr r7, [pc, #28] @ 75d9b0 <__cxa_atexit@plt+0x751a0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + cmpeq lr, ip, asr #22 │ │ │ │ + cmpeq lr, r0, lsl #24 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 7658ac <__cxa_atexit@plt+0x759908> │ │ │ │ - ldr lr, [pc, #88] @ 7658c4 <__cxa_atexit@plt+0x759920> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 7658c8 <__cxa_atexit@plt+0x759924> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 75da14 <__cxa_atexit@plt+0x751a70> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + subs r3, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bmi 75da28 <__cxa_atexit@plt+0x751a84> │ │ │ │ + ldr lr, [pc, #92] @ 75da44 <__cxa_atexit@plt+0x751aa0> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r3, r3, #3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r0, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r9, [r1, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 7658cc <__cxa_atexit@plt+0x759928> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq lr, ip, asr r3 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r7, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 765904 <__cxa_atexit@plt+0x759960> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 76593c <__cxa_atexit@plt+0x759998> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #24]! │ │ │ │ - ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 765a2c <__cxa_atexit@plt+0x759a88> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 7659b0 <__cxa_atexit@plt+0x759a0c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 7659ec <__cxa_atexit@plt+0x759a48> │ │ │ │ - ldr r7, [pc, #164] @ 765a3c <__cxa_atexit@plt+0x759a98> │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #36] @ 75da40 <__cxa_atexit@plt+0x751a9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 765a0c <__cxa_atexit@plt+0x759a68> │ │ │ │ - ldr r3, [pc, #104] @ 765a38 <__cxa_atexit@plt+0x759a94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #12] @ 75da3c <__cxa_atexit@plt+0x751a98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 765a34 <__cxa_atexit@plt+0x759a90> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 765a20 <__cxa_atexit@plt+0x759a7c> │ │ │ │ - ldr r6, [pc, #28] @ 765a30 <__cxa_atexit@plt+0x759a8c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r0, lsl #4 │ │ │ │ - cmpeq lr, r0, asr #4 │ │ │ │ + ldrheq sp, [lr, #-160] @ 0xffffff60 │ │ │ │ + cmpeq lr, r4, ror #22 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 765a7c <__cxa_atexit@plt+0x759ad8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 765a94 <__cxa_atexit@plt+0x759af0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75da78 <__cxa_atexit@plt+0x751ad4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 75da80 <__cxa_atexit@plt+0x751adc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 765a98 <__cxa_atexit@plt+0x759af4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmpeq lr, r0, lsr sl │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75daf8 <__cxa_atexit@plt+0x751b54> │ │ │ │ + ldr r7, [pc, #100] @ 75db0c <__cxa_atexit@plt+0x751b68> │ │ │ │ + mov r5, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 75dae0 <__cxa_atexit@plt+0x751b3c> │ │ │ │ + ldr r7, [pc, #76] @ 75db10 <__cxa_atexit@plt+0x751b6c> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75daec <__cxa_atexit@plt+0x751b48> │ │ │ │ + mov r7, sl │ │ │ │ + b 75db58 <__cxa_atexit@plt+0x751bb4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75db14 <__cxa_atexit@plt+0x751b70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmpeq lr, ip, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 75db4c <__cxa_atexit@plt+0x751ba8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, ror #2 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75db44 <__cxa_atexit@plt+0x751ba0> │ │ │ │ + b 75db58 <__cxa_atexit@plt+0x751bb4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 765ae0 <__cxa_atexit@plt+0x759b3c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 765af8 <__cxa_atexit@plt+0x759b54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 765afc <__cxa_atexit@plt+0x759b58> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, lsl #2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsr #26 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #36] @ 765b38 <__cxa_atexit@plt+0x759b94> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - add r1, r1, #4 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 765b68 <__cxa_atexit@plt+0x759bc4> │ │ │ │ - str r7, [r5, #20] │ │ │ │ + bcc 75dc04 <__cxa_atexit@plt+0x751c60> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r0, r1 │ │ │ │ + bne 75dbd8 <__cxa_atexit@plt+0x751c34> │ │ │ │ + ldr r1, [pc, #132] @ 75dc10 <__cxa_atexit@plt+0x751c6c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + subs r1, r1, #1 │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + bmi 75dbf0 <__cxa_atexit@plt+0x751c4c> │ │ │ │ + add r1, r1, #3 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr lr, [pc, #96] @ 75dc1c <__cxa_atexit@plt+0x751c78> │ │ │ │ + ldr r8, [r2, r1, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r9, [r7, r1, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 765bec <__cxa_atexit@plt+0x759c48> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 765c18 <__cxa_atexit@plt+0x759c74> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 765bf8 <__cxa_atexit@plt+0x759c54> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 765bb8 <__cxa_atexit@plt+0x759c14> │ │ │ │ - ldr r3, [pc, #76] @ 765c1c <__cxa_atexit@plt+0x759c78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 765c20 <__cxa_atexit@plt+0x759c7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #56] @ 75dc18 <__cxa_atexit@plt+0x751c74> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75dc14 <__cxa_atexit@plt+0x751c70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 765bb0 <__cxa_atexit@plt+0x759c0c> │ │ │ │ - @ instruction: 0x015e5a90 │ │ │ │ - cmpeq lr, ip, asr r0 │ │ │ │ - ldrsheq r5, [lr, #-240] @ 0xffffff10 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + cmpeq lr, r8, lsl #19 │ │ │ │ + ldrsheq sp, [lr, #-140] @ 0xffffff74 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 765c70 <__cxa_atexit@plt+0x759ccc> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 765c88 <__cxa_atexit@plt+0x759ce4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 765c8c <__cxa_atexit@plt+0x759ce8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 75dc78 <__cxa_atexit@plt+0x751cd4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + subs r3, r7, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bmi 75dc8c <__cxa_atexit@plt+0x751ce8> │ │ │ │ + ldr lr, [pc, #92] @ 75dca8 <__cxa_atexit@plt+0x751d04> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r3, r3, #3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r8, [r0, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r9, [r1, r3, lsl #2] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #36] @ 75dca4 <__cxa_atexit@plt+0x751d00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 75dca0 <__cxa_atexit@plt+0x751cfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, ror #17 │ │ │ │ + cmpeq lr, r0, ror #16 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75da90 <__cxa_atexit@plt+0x751aec> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75d82c <__cxa_atexit@plt+0x751888> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75dd44 <__cxa_atexit@plt+0x751da0> │ │ │ │ + ldr r3, [pc, #80] @ 75dd5c <__cxa_atexit@plt+0x751db8> │ │ │ │ + ldr r9, [pc, #80] @ 75dd60 <__cxa_atexit@plt+0x751dbc> │ │ │ │ + ldr lr, [pc, #80] @ 75dd64 <__cxa_atexit@plt+0x751dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, ror pc │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75dd68 <__cxa_atexit@plt+0x751dc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xffffe9cc │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + cmpeq lr, r4, asr sl │ │ │ │ + smlaltteq r1, lr, r4, r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 765cfc <__cxa_atexit@plt+0x759d58> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 765d04 <__cxa_atexit@plt+0x759d60> │ │ │ │ - ldr r7, [pc, #88] @ 765d28 <__cxa_atexit@plt+0x759d84> │ │ │ │ - ldr r5, [pc, #88] @ 765d2c <__cxa_atexit@plt+0x759d88> │ │ │ │ - mov r1, #0 │ │ │ │ + bhi 75dd98 <__cxa_atexit@plt+0x751df4> │ │ │ │ + ldr r5, [pc, #28] @ 75dda8 <__cxa_atexit@plt+0x751e04> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + ldr r7, [pc, #12] @ 75ddac <__cxa_atexit@plt+0x751e08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smlaltbeq r1, lr, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75de14 <__cxa_atexit@plt+0x751e70> │ │ │ │ + ldr r3, [pc, #80] @ 75de2c <__cxa_atexit@plt+0x751e88> │ │ │ │ + ldr r9, [pc, #80] @ 75de30 <__cxa_atexit@plt+0x751e8c> │ │ │ │ + ldr lr, [pc, #80] @ 75de34 <__cxa_atexit@plt+0x751e90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75de38 <__cxa_atexit@plt+0x751e94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + cmpeq lr, r4, lsl #19 │ │ │ │ + cmpeq lr, r4, lsl r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75cd28 <__cxa_atexit@plt+0x750d84> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75d194 <__cxa_atexit@plt+0x7511f0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75caf4 <__cxa_atexit@plt+0x750b50> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75d3cc <__cxa_atexit@plt+0x751428> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75caf4 <__cxa_atexit@plt+0x750b50> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75cf60 <__cxa_atexit@plt+0x750fbc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 75c910 <__cxa_atexit@plt+0x75096c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75df44 <__cxa_atexit@plt+0x751fa0> │ │ │ │ + ldr r2, [pc, #68] @ 75df60 <__cxa_atexit@plt+0x751fbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75df50 <__cxa_atexit@plt+0x751fac> │ │ │ │ + ldr r5, [pc, #48] @ 75df68 <__cxa_atexit@plt+0x751fc4> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r3] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r2, [r2, #12] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 765d0c <__cxa_atexit@plt+0x759d68> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 765d24 <__cxa_atexit@plt+0x759d80> │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 75df64 <__cxa_atexit@plt+0x751fc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - smlaltteq r7, sp, ip, ip │ │ │ │ - @ instruction: 0xffffea40 │ │ │ │ - @ instruction: 0xfffff2f4 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmpeq lr, ip, ror r5 │ │ │ │ + strdeq r0, [lr, #-224] @ 0xffffff20 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #104 @ 0x68 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75e050 <__cxa_atexit@plt+0x7520ac> │ │ │ │ + ldr r3, [pc, #212] @ 75e068 <__cxa_atexit@plt+0x7520c4> │ │ │ │ + sub r2, r6, #90 @ 0x5a │ │ │ │ + sub lr, r6, #50 @ 0x32 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #60]! @ 0x3c │ │ │ │ + sub r3, r6, #98 @ 0x62 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ + str r3, [r7, #44] @ 0x2c │ │ │ │ + ldr ip, [pc, #184] @ 75e06c <__cxa_atexit@plt+0x7520c8> │ │ │ │ + ldr r9, [pc, #184] @ 75e070 <__cxa_atexit@plt+0x7520cc> │ │ │ │ + ldr r3, [pc, #184] @ 75e074 <__cxa_atexit@plt+0x7520d0> │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-24] @ 0xffffffe8 │ │ │ │ + ldr r3, [pc, #168] @ 75e078 <__cxa_atexit@plt+0x7520d4> │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-16] │ │ │ │ + ldr r3, [pc, #152] @ 75e07c <__cxa_atexit@plt+0x7520d8> │ │ │ │ + str r9, [r7, #-56] @ 0xffffffc8 │ │ │ │ + str r8, [r7, #-52] @ 0xffffffcc │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r7, {r3, r8} │ │ │ │ + str ip, [r7, #-48] @ 0xffffffd0 │ │ │ │ + str r8, [r7, #-44] @ 0xffffffd4 │ │ │ │ + ldr r3, [pc, #128] @ 75e080 <__cxa_atexit@plt+0x7520dc> │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + sub r0, r6, #58 @ 0x3a │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-40] @ 0xffffffd8 │ │ │ │ + ldr r3, [pc, #112] @ 75e084 <__cxa_atexit@plt+0x7520e0> │ │ │ │ + str r8, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [pc, #96] @ 75e088 <__cxa_atexit@plt+0x7520e4> │ │ │ │ + add r8, r7, #12 │ │ │ │ + sub sl, r6, #82 @ 0x52 │ │ │ │ + sub r2, r6, #74 @ 0x4a │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + sub r1, r6, #66 @ 0x42 │ │ │ │ + stm r8, {r3, r7, lr} │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r0, r1, r2, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #31 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 75e08c <__cxa_atexit@plt+0x7520e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #104 @ 0x68 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + cmpeq lr, r4, asr #14 │ │ │ │ + strdeq r0, [lr, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 765d8c <__cxa_atexit@plt+0x759de8> │ │ │ │ - ldr r3, [pc, #76] @ 765d9c <__cxa_atexit@plt+0x759df8> │ │ │ │ + bhi 75e0f8 <__cxa_atexit@plt+0x752154> │ │ │ │ + ldr r3, [pc, #88] @ 75e108 <__cxa_atexit@plt+0x752164> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq 765d7c <__cxa_atexit@plt+0x759dd8> │ │ │ │ - ldr r3, [pc, #60] @ 765da0 <__cxa_atexit@plt+0x759dfc> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75e0e8 <__cxa_atexit@plt+0x752144> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #68] @ 75e10c <__cxa_atexit@plt+0x752168> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #64] @ 75e110 <__cxa_atexit@plt+0x75216c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 765da4 <__cxa_atexit@plt+0x759e00> │ │ │ │ + ldr r7, [pc, #20] @ 75e114 <__cxa_atexit@plt+0x752170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - hvceq 55236 @ 0xd7c4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 765dcc <__cxa_atexit@plt+0x759e28> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + cmpeq lr, r8, lsl r4 │ │ │ │ + ldrheq sp, [lr, #-64] @ 0xffffffc0 │ │ │ │ + cmpeq lr, r0, asr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #168] @ 765e88 <__cxa_atexit@plt+0x759ee4> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #32] @ 75e14c <__cxa_atexit@plt+0x7521a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 75e150 <__cxa_atexit@plt+0x7521ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + ldrheq sp, [lr, #-52] @ 0xffffffcc │ │ │ │ + cmpeq lr, ip, asr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e19c <__cxa_atexit@plt+0x7521f8> │ │ │ │ + ldr r3, [pc, #56] @ 75e1ac <__cxa_atexit@plt+0x752208> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - beq 765e58 <__cxa_atexit@plt+0x759eb4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 765e60 <__cxa_atexit@plt+0x759ebc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 765e68 <__cxa_atexit@plt+0x759ec4> │ │ │ │ - ldr r7, [pc, #104] @ 765e90 <__cxa_atexit@plt+0x759eec> │ │ │ │ - ldr r5, [pc, #104] @ 765e94 <__cxa_atexit@plt+0x759ef0> │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r6, [r6, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r1, [r3] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75e18c <__cxa_atexit@plt+0x7521e8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 765e70 <__cxa_atexit@plt+0x759ecc> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 765e8c <__cxa_atexit@plt+0x759ee8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 75e1b0 <__cxa_atexit@plt+0x75220c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - smlalbbeq r7, sp, r8, fp │ │ │ │ - @ instruction: 0xffffe8e8 │ │ │ │ - @ instruction: 0xfffff19c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlaltteq r0, lr, r8, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 765f04 <__cxa_atexit@plt+0x759f60> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 765f0c <__cxa_atexit@plt+0x759f68> │ │ │ │ - ldr r7, [pc, #84] @ 765f2c <__cxa_atexit@plt+0x759f88> │ │ │ │ - ldr r5, [pc, #84] @ 765f30 <__cxa_atexit@plt+0x759f8c> │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r3] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r2, [r2, #12] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 765f14 <__cxa_atexit@plt+0x759f70> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 765f28 <__cxa_atexit@plt+0x759f84> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e210 <__cxa_atexit@plt+0x75226c> │ │ │ │ + ldr r3, [pc, #56] @ 75e220 <__cxa_atexit@plt+0x75227c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75e200 <__cxa_atexit@plt+0x75225c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 75e224 <__cxa_atexit@plt+0x752280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaltteq r7, sp, r4, sl │ │ │ │ - @ instruction: 0xffffe838 │ │ │ │ - @ instruction: 0xfffff0ec │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + hvceq 57560 @ 0xe0d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r0, fp │ │ │ │ - sub fp, r5, #8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r0, fp │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bhi 7660dc <__cxa_atexit@plt+0x75a138> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mov r9, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r3, r5} │ │ │ │ - str r6, [sp, #16] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7660cc <__cxa_atexit@plt+0x75a128> │ │ │ │ - and r6, r2, lr, lsr r3 │ │ │ │ - ldr r7, [r9] │ │ │ │ - ldr r4, [r9, #4] │ │ │ │ - and r5, r2, ip, lsr r3 │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - cmp r6, r0, lsl r5 │ │ │ │ - bne 766000 <__cxa_atexit@plt+0x75a05c> │ │ │ │ - ldr r5, [pc, #372] @ 766138 <__cxa_atexit@plt+0x75a194> │ │ │ │ - mov sl, fp │ │ │ │ - str r7, [fp], #-8 │ │ │ │ - str r6, [r9, #4] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r4, [r9, #-4] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r5, [r9] │ │ │ │ - add r3, r3, #4 │ │ │ │ - mov r9, sl │ │ │ │ - cmp r4, fp │ │ │ │ - bls 765f98 <__cxa_atexit@plt+0x759ff4> │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - b 7660dc <__cxa_atexit@plt+0x75a138> │ │ │ │ - lsl sl, r0, r5 │ │ │ │ - ldr r5, [pc, #280] @ 766124 <__cxa_atexit@plt+0x75a180> │ │ │ │ - cmp r6, sl │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r8, #4]! │ │ │ │ - add fp, r8, #12 │ │ │ │ - mov r5, #2 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - bcs 76606c <__cxa_atexit@plt+0x75a0c8> │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r5, [pc, #252] @ 766130 <__cxa_atexit@plt+0x75a18c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r5, [r5] │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - bne 7660fc <__cxa_atexit@plt+0x75a158> │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [fp] │ │ │ │ - strex r7, r4, [fp] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 76604c <__cxa_atexit@plt+0x75a0a8> │ │ │ │ - ldr r7, [pc, #208] @ 766134 <__cxa_atexit@plt+0x75a190> │ │ │ │ - mov r4, r5 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 7660b0 <__cxa_atexit@plt+0x75a10c> │ │ │ │ - str r4, [r8, #8] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - ldr r5, [pc, #172] @ 766128 <__cxa_atexit@plt+0x75a184> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [r5] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 766110 <__cxa_atexit@plt+0x75a16c> │ │ │ │ - mov r5, #0 │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - ldrex r5, [fp] │ │ │ │ - strex r5, r7, [fp] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 766094 <__cxa_atexit@plt+0x75a0f0> │ │ │ │ - ldr r7, [pc, #128] @ 76612c <__cxa_atexit@plt+0x75a188> │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r9, #8]! │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, r6, sl │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r5, r9 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e2c0 <__cxa_atexit@plt+0x75231c> │ │ │ │ + ldr r3, [pc, #116] @ 75e2d0 <__cxa_atexit@plt+0x75232c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 75e2a0 <__cxa_atexit@plt+0x7522fc> │ │ │ │ + ldr r2, [pc, #100] @ 75e2d4 <__cxa_atexit@plt+0x752330> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 75e2b0 <__cxa_atexit@plt+0x75230c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [pc, #76] @ 75e2d8 <__cxa_atexit@plt+0x752334> │ │ │ │ + cmp r7, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldmib sp, {r3, r5} │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #88] @ 76613c <__cxa_atexit@plt+0x75a198> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 75e2dc <__cxa_atexit@plt+0x752338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str ip, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - b 766044 <__cxa_atexit@plt+0x75a0a0> │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 76608c <__cxa_atexit@plt+0x75a0e8> │ │ │ │ - cmpeq lr, r8, lsl ip │ │ │ │ - ldrheq r5, [lr, #-88] @ 0xffffffa8 │ │ │ │ - cmpeq lr, ip, ror fp │ │ │ │ - cmpeq lr, r0, lsl #12 │ │ │ │ - cmpeq lr, r4, asr #23 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - cmpeq sp, r0, lsr #18 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x015ed298 │ │ │ │ + smlalbteq r0, lr, ip, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7661a4 <__cxa_atexit@plt+0x75a200> │ │ │ │ - ldr r2, [pc, #80] @ 7661bc <__cxa_atexit@plt+0x75a218> │ │ │ │ + ldr r2, [pc, #60] @ 75e32c <__cxa_atexit@plt+0x752388> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75e324 <__cxa_atexit@plt+0x752380> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #32] @ 75e330 <__cxa_atexit@plt+0x75238c> │ │ │ │ + cmp r7, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 7661c0 <__cxa_atexit@plt+0x75a21c> │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq lr, r4, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #16] @ 75e360 <__cxa_atexit@plt+0x7523bc> │ │ │ │ + cmp r7, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7661c4 <__cxa_atexit@plt+0x75a220> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrsbeq sp, [lr, #-20] @ 0xffffffec │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e3f0 <__cxa_atexit@plt+0x75244c> │ │ │ │ + ldr r3, [pc, #124] @ 75e400 <__cxa_atexit@plt+0x75245c> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, asr #21 │ │ │ │ - cmpeq lr, ip, asr #20 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 766224 <__cxa_atexit@plt+0x75a280> │ │ │ │ - ldr r7, [pc, #80] @ 76623c <__cxa_atexit@plt+0x75a298> │ │ │ │ - mov lr, #1 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 75e3d0 <__cxa_atexit@plt+0x75242c> │ │ │ │ + ldr r2, [pc, #108] @ 75e404 <__cxa_atexit@plt+0x752460> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 75e3e0 <__cxa_atexit@plt+0x75243c> │ │ │ │ + ldr r2, [pc, #88] @ 75e408 <__cxa_atexit@plt+0x752464> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #84] @ 75e40c <__cxa_atexit@plt+0x752468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 766240 <__cxa_atexit@plt+0x75a29c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r3 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 766244 <__cxa_atexit@plt+0x75a2a0> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, ip, lsr sl │ │ │ │ - ldrsbeq r5, [lr, #-144] @ 0xffffff70 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7663ac <__cxa_atexit@plt+0x75a408> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 766288 <__cxa_atexit@plt+0x75a2e4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 766290 <__cxa_atexit@plt+0x75a2ec> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 75e410 <__cxa_atexit@plt+0x75246c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrsbeq sp, [lr, #-16] │ │ │ │ + cmpeq lr, r8, lsr #2 │ │ │ │ + smlaltbeq r0, lr, r0, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #68] @ 75e468 <__cxa_atexit@plt+0x7524c4> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75e460 <__cxa_atexit@plt+0x7524bc> │ │ │ │ + ldr r2, [pc, #44] @ 75e46c <__cxa_atexit@plt+0x7524c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ 75e470 <__cxa_atexit@plt+0x7524cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r0, r3 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r0, lsr #4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq lr, r0, asr #2 │ │ │ │ + @ instruction: 0x015ed098 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 75e4a8 <__cxa_atexit@plt+0x752504> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 75e4ac <__cxa_atexit@plt+0x752508> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sp, [lr, #-12] │ │ │ │ + cmpeq lr, r4, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e534 <__cxa_atexit@plt+0x752590> │ │ │ │ + ldr r3, [pc, #120] @ 75e55c <__cxa_atexit@plt+0x7525b8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 75e524 <__cxa_atexit@plt+0x752580> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7662e0 <__cxa_atexit@plt+0x75a33c> │ │ │ │ - ldr r2, [pc, #52] @ 7662f0 <__cxa_atexit@plt+0x75a34c> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 75e544 <__cxa_atexit@plt+0x7525a0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [pc, #88] @ 75e564 <__cxa_atexit@plt+0x7525c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76632c <__cxa_atexit@plt+0x75a388> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 766334 <__cxa_atexit@plt+0x75a390> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #36] @ 75e560 <__cxa_atexit@plt+0x7525bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, ror r1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + hvceq 57508 @ 0xe0a4 │ │ │ │ + cmpeq lr, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 766380 <__cxa_atexit@plt+0x75a3dc> │ │ │ │ - ldr r2, [pc, #48] @ 766390 <__cxa_atexit@plt+0x75a3ec> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + bcc 75e5a4 <__cxa_atexit@plt+0x752600> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #32] @ 75e5b0 <__cxa_atexit@plt+0x75260c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0x015ecf94 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75e5e8 <__cxa_atexit@plt+0x752644> │ │ │ │ + ldr r3, [pc, #28] @ 75e5f4 <__cxa_atexit@plt+0x752650> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r7, [sp, #-80] @ 0xffffffb0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r2, r5, #28 │ │ │ │ - str r6, [sp] │ │ │ │ - cmp fp, r2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 766634 <__cxa_atexit@plt+0x75a690> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - b 7663e0 <__cxa_atexit@plt+0x75a43c> │ │ │ │ - sub r2, r5, #28 │ │ │ │ - add sl, sl, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 766634 <__cxa_atexit@plt+0x75a690> │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 766460 <__cxa_atexit@plt+0x75a4bc> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 766544 <__cxa_atexit@plt+0x75a5a0> │ │ │ │ - bic r0, r3, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r2, [r0, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 766518 <__cxa_atexit@plt+0x75a574> │ │ │ │ - and r0, r6, r8, lsr sl │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - add r2, r1, r0, lsl #2 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - add r2, sl, #4 │ │ │ │ - stmda r5, {r0, r2, r7} │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r4, [pc, #632] @ 7666ac <__cxa_atexit@plt+0x75a708> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 76661c <__cxa_atexit@plt+0x75a678> │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #604] @ 7666b0 <__cxa_atexit@plt+0x75a70c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 7663d0 <__cxa_atexit@plt+0x75a42c> │ │ │ │ - and ip, r6, r8, lsr sl │ │ │ │ - ldr lr, [r3, #2] │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r3, r0, ip │ │ │ │ - tst r6, r0, lsl ip │ │ │ │ - beq 766584 <__cxa_atexit@plt+0x75a5e0> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r0, [pc, #516] @ 76668c <__cxa_atexit@plt+0x75a6e8> │ │ │ │ - and r3, r6, r3 │ │ │ │ - and r1, r0, r3, lsr #1 │ │ │ │ - ldr r0, [pc, #508] @ 766690 <__cxa_atexit@plt+0x75a6ec> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r3, r0, r1, lsr #2 │ │ │ │ - and r1, r1, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r0, [pc, #496] @ 766698 <__cxa_atexit@plt+0x75a6f4> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #480] @ 766694 <__cxa_atexit@plt+0x75a6f0> │ │ │ │ - mov ip, #0 │ │ │ │ - mov r4, r5 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - lsr r1, r1, #24 │ │ │ │ - add r3, lr, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #460] @ 7666a0 <__cxa_atexit@plt+0x75a6fc> │ │ │ │ - tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2] │ │ │ │ - str r8, [r4, #-24]! @ 0xffffffe8 │ │ │ │ - add r0, sl, #4 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - beq 76660c <__cxa_atexit@plt+0x75a668> │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #412] @ 7666a4 <__cxa_atexit@plt+0x75a700> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r4 │ │ │ │ - mov r6, #15 │ │ │ │ - b 7663d0 <__cxa_atexit@plt+0x75a42c> │ │ │ │ - ldmib r7, {r4, r6} │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 7665ec <__cxa_atexit@plt+0x75a648> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 7666c0 <__cxa_atexit@plt+0x75a71c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 76664c <__cxa_atexit@plt+0x75a6a8> │ │ │ │ - ldr r7, [pc, #328] @ 7666b4 <__cxa_atexit@plt+0x75a710> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75e62c <__cxa_atexit@plt+0x752688> │ │ │ │ + ldr r2, [pc, #28] @ 75e638 <__cxa_atexit@plt+0x752694> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r3, r7, r8} │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r4, lsr #11 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e6cc <__cxa_atexit@plt+0x752728> │ │ │ │ + ldr r2, [pc, #152] @ 75e6f4 <__cxa_atexit@plt+0x752750> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r0, #12 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r2 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - bcc 76666c <__cxa_atexit@plt+0x75a6c8> │ │ │ │ - ldr r7, [pc, #252] @ 7666b8 <__cxa_atexit@plt+0x75a714> │ │ │ │ - ldr r6, [pc, #252] @ 7666bc <__cxa_atexit@plt+0x75a718> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75e6bc <__cxa_atexit@plt+0x752718> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75e6dc <__cxa_atexit@plt+0x752738> │ │ │ │ + ldr r7, [pc, #112] @ 75e6fc <__cxa_atexit@plt+0x752758> │ │ │ │ + ldr r1, [pc, #112] @ 75e700 <__cxa_atexit@plt+0x75275c> │ │ │ │ + sub r0, r2, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r2, #5 │ │ │ │ - stmib r0, {r6, r9} │ │ │ │ - ldr r6, [lr, #4] │ │ │ │ - str r6, [r5] │ │ │ │ - add r7, r6, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + stmib r6, {r7, sl} │ │ │ │ + str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 766a50 <__cxa_atexit@plt+0x75aaac> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 766628 <__cxa_atexit@plt+0x75a684> │ │ │ │ - sub r5, r5, #24 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #36] @ 75e6f8 <__cxa_atexit@plt+0x752754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 76669c <__cxa_atexit@plt+0x75a6f8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r7, r9 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #52] @ 7666a8 <__cxa_atexit@plt+0x75a704> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, asr #20 │ │ │ │ - @ instruction: 0x00000ab0 │ │ │ │ - @ instruction: 0x00000ab4 │ │ │ │ - andeq r0, r0, r4, lsl r6 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq lr, r0, ror r6 │ │ │ │ - andeq r0, r0, ip, asr #14 │ │ │ │ - cmpeq lr, r8, lsl r6 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + smlaltteq r0, lr, r0, r8 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + cmpeq lr, r0, asr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 766798 <__cxa_atexit@plt+0x75a7f4> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 766764 <__cxa_atexit@plt+0x75a7c0> │ │ │ │ - ldr lr, [pc, #208] @ 7667c4 <__cxa_atexit@plt+0x75a820> │ │ │ │ - ldr r1, [pc, #208] @ 7667c8 <__cxa_atexit@plt+0x75a824> │ │ │ │ + bcc 75e758 <__cxa_atexit@plt+0x7527b4> │ │ │ │ + ldr lr, [pc, #60] @ 75e764 <__cxa_atexit@plt+0x7527c0> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 75e768 <__cxa_atexit@plt+0x7527c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrheq ip, [lr, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [pc, #196] @ 7667cc <__cxa_atexit@plt+0x75a828> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75e820 <__cxa_atexit@plt+0x75287c> │ │ │ │ + ldr lr, [pc, #148] @ 75e848 <__cxa_atexit@plt+0x7528a4> │ │ │ │ + ldr r0, [pc, #148] @ 75e84c <__cxa_atexit@plt+0x7528a8> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r3, {r2, r7, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7667b0 <__cxa_atexit@plt+0x75a80c> │ │ │ │ - ldr r3, [r6, #-8] │ │ │ │ - ldr r7, [pc, #156] @ 7667e0 <__cxa_atexit@plt+0x75a83c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - stm lr, {r3, r7, r8} │ │ │ │ - ldr r8, [pc, #132] @ 7667e4 <__cxa_atexit@plt+0x75a840> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #108] @ 7667d8 <__cxa_atexit@plt+0x75a834> │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #100] @ 7667dc <__cxa_atexit@plt+0x75a838> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - stmdb r3, {r1, sl} │ │ │ │ - mov sl, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r3, [pc, #52] @ 7667d4 <__cxa_atexit@plt+0x75a830> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 75e810 <__cxa_atexit@plt+0x75286c> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r3] │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 75e828 <__cxa_atexit@plt+0x752884> │ │ │ │ + ldr r3, [pc, #88] @ 75e854 <__cxa_atexit@plt+0x7528b0> │ │ │ │ + str r1, [r6, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 7667d0 <__cxa_atexit@plt+0x75a82c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq lr, r0, asr #3 │ │ │ │ - strheq r7, [sp, #-24] @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq lr, r0, ror #8 │ │ │ │ - @ instruction: 0xffff811c │ │ │ │ - ldrsbeq r5, [lr, #-76] @ 0xffffffb4 │ │ │ │ - smlalbbeq r7, sp, r8, r1 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7666c0 <__cxa_atexit@plt+0x75a71c> │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 766840 <__cxa_atexit@plt+0x75a89c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #28] @ 76684c <__cxa_atexit@plt+0x75a8a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #32] @ 75e850 <__cxa_atexit@plt+0x7528ac> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, ip, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrsbeq ip, [lr, #-204] @ 0xffffff34 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - bcc 766890 <__cxa_atexit@plt+0x75a8ec> │ │ │ │ - ldr r2, [pc, #44] @ 7668a8 <__cxa_atexit@plt+0x75a904> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + bcc 75e89c <__cxa_atexit@plt+0x7528f8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #44] @ 75e8b4 <__cxa_atexit@plt+0x752910> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7668ac <__cxa_atexit@plt+0x75a908> │ │ │ │ + ldr r3, [pc, #20] @ 75e8b8 <__cxa_atexit@plt+0x752914> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, asr r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7668f0 <__cxa_atexit@plt+0x75a94c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 766908 <__cxa_atexit@plt+0x75a964> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76690c <__cxa_atexit@plt+0x75a968> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq r5, [lr, #-32] @ 0xffffffe0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmpeq sp, r0, rrx │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ 766944 <__cxa_atexit@plt+0x75a9a0> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 75e8fc <__cxa_atexit@plt+0x752958> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #44] @ 75e914 <__cxa_atexit@plt+0x752970> │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 7663ac <__cxa_atexit@plt+0x75a408> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 766a14 <__cxa_atexit@plt+0x75aa70> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 766a3c <__cxa_atexit@plt+0x75aa98> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 766a40 <__cxa_atexit@plt+0x75aa9c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 766a2c <__cxa_atexit@plt+0x75aa88> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7669d8 <__cxa_atexit@plt+0x75aa34> │ │ │ │ - ldr r7, [pc, #84] @ 766a44 <__cxa_atexit@plt+0x75aaa0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 766a48 <__cxa_atexit@plt+0x75aaa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 766a4c <__cxa_atexit@plt+0x75aaa8> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + ldr r3, [pc, #20] @ 75e918 <__cxa_atexit@plt+0x752974> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7669cc <__cxa_atexit@plt+0x75aa28> │ │ │ │ - cmpeq lr, ip, lsr #5 │ │ │ │ - cmpeq lr, ip, ror ip │ │ │ │ - cmpeq lr, r8, ror #3 │ │ │ │ - cmpeq lr, ip, lsr #4 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 766b20 <__cxa_atexit@plt+0x75ab7c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r7, #9] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 766aec <__cxa_atexit@plt+0x75ab48> │ │ │ │ - ldr lr, [pc, #204] @ 766b50 <__cxa_atexit@plt+0x75abac> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [pc, #188] @ 766b54 <__cxa_atexit@plt+0x75abb0> │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - sub r9, r3, #5 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75e9ac <__cxa_atexit@plt+0x752a08> │ │ │ │ + ldr r2, [pc, #152] @ 75e9d4 <__cxa_atexit@plt+0x752a30> │ │ │ │ + mov r3, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - mov r2, r5 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - str r7, [r2, #-8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r3 │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - bhi 766b3c <__cxa_atexit@plt+0x75ab98> │ │ │ │ - str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r7, [pc, #108] @ 766b60 <__cxa_atexit@plt+0x75abbc> │ │ │ │ - ldr r2, [pc, #108] @ 766b64 <__cxa_atexit@plt+0x75abc0> │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75e99c <__cxa_atexit@plt+0x7529f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75e9bc <__cxa_atexit@plt+0x752a18> │ │ │ │ + ldr r7, [pc, #112] @ 75e9dc <__cxa_atexit@plt+0x752a38> │ │ │ │ + ldr r1, [pc, #112] @ 75e9e0 <__cxa_atexit@plt+0x752a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r6, [pc, #52] @ 766b5c <__cxa_atexit@plt+0x75abb8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 766b58 <__cxa_atexit@plt+0x75abb4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 75e9d8 <__cxa_atexit@plt+0x752a34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff7fc │ │ │ │ - cmpeq sp, r0, lsl lr │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq lr, r0, ror #1 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 766a50 <__cxa_atexit@plt+0x75aaac> │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmpeq lr, r4, lsl #12 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + cmpeq lr, r4, ror fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 766bbc <__cxa_atexit@plt+0x75ac18> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #28] @ 766bc8 <__cxa_atexit@plt+0x75ac24> │ │ │ │ + bcc 75ea34 <__cxa_atexit@plt+0x752a90> │ │ │ │ + ldr r2, [pc, #56] @ 75ea40 <__cxa_atexit@plt+0x752a9c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #52] @ 75ea44 <__cxa_atexit@plt+0x752aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 766c0c <__cxa_atexit@plt+0x75ac68> │ │ │ │ - ldr r2, [pc, #44] @ 766c24 <__cxa_atexit@plt+0x75ac80> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + ldrsbeq ip, [lr, #-164] @ 0xffffff5c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov lr, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75eb0c <__cxa_atexit@plt+0x752b68> │ │ │ │ + ldr r1, [pc, #196] @ 75eb30 <__cxa_atexit@plt+0x752b8c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r2, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + beq 75eaf8 <__cxa_atexit@plt+0x752b54> │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr r3, [pc, #156] @ 75eb34 <__cxa_atexit@plt+0x752b90> │ │ │ │ + add r6, r9, #12 │ │ │ │ + add sl, r6, r7, lsl #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 75eb18 <__cxa_atexit@plt+0x752b74> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r8, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 75eab4 <__cxa_atexit@plt+0x752b10> │ │ │ │ + ldr r2, [pc, #108] @ 75eb38 <__cxa_atexit@plt+0x752b94> │ │ │ │ + add r7, r6, r7, lsr #7 │ │ │ │ + mov r6, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r9] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r7, r3, lsl #2] │ │ │ │ + ldr r7, [pc, #76] @ 75eb3c <__cxa_atexit@plt+0x752b98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 766c28 <__cxa_atexit@plt+0x75ac84> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r4, [lr, #-248] @ 0xffffff08 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + b 75eaac <__cxa_atexit@plt+0x752b08> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x015ecb94 │ │ │ │ + cmpeq lr, r8, ror #22 │ │ │ │ + cmpeq lr, ip, lsr #19 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 766c6c <__cxa_atexit@plt+0x75acc8> │ │ │ │ + ldr r3, [pc, #144] @ 75ebe0 <__cxa_atexit@plt+0x752c3c> │ │ │ │ + mov lr, fp │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + add sl, r9, #12 │ │ │ │ + add r8, sl, r4, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 75ebc8 <__cxa_atexit@plt+0x752c24> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r8] │ │ │ │ + strex r3, r7, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 75eb80 <__cxa_atexit@plt+0x752bdc> │ │ │ │ + ldr r3, [pc, #76] @ 75ebe4 <__cxa_atexit@plt+0x752c40> │ │ │ │ + add r7, sl, r4, lsr #7 │ │ │ │ + mov r4, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 766c84 <__cxa_atexit@plt+0x75ace0> │ │ │ │ + str r3, [r9] │ │ │ │ + mov r3, #1 │ │ │ │ + strb r3, [r7, r2, lsl #2] │ │ │ │ + ldr r7, [pc, #44] @ 75ebe8 <__cxa_atexit@plt+0x752c44> │ │ │ │ + mov fp, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r8] │ │ │ │ + mov r0, fp │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + b 75eb78 <__cxa_atexit@plt+0x752bd4> │ │ │ │ + ldrsbeq ip, [lr, #-172] @ 0xffffff54 │ │ │ │ + @ instruction: 0x015eca9c │ │ │ │ + ldrsbeq ip, [lr, #-140] @ 0xffffff74 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75ec84 <__cxa_atexit@plt+0x752ce0> │ │ │ │ + ldr r2, [pc, #160] @ 75ecac <__cxa_atexit@plt+0x752d08> │ │ │ │ + mov r3, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + beq 75ec74 <__cxa_atexit@plt+0x752cd0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75ec94 <__cxa_atexit@plt+0x752cf0> │ │ │ │ + ldr lr, [pc, #124] @ 75ecb4 <__cxa_atexit@plt+0x752d10> │ │ │ │ + ldr r1, [pc, #124] @ 75ecb8 <__cxa_atexit@plt+0x752d14> │ │ │ │ + sub r7, r2, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [sl, #3] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 766c88 <__cxa_atexit@plt+0x75ace4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, ror pc │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #14 │ │ │ │ + ldr r7, [pc, #36] @ 75ecb0 <__cxa_atexit@plt+0x752d0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + cmpeq lr, r0, lsr r3 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + cmpeq lr, r4, lsr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 766ce4 <__cxa_atexit@plt+0x75ad40> │ │ │ │ - ldr lr, [pc, #72] @ 766cfc <__cxa_atexit@plt+0x75ad58> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 766d00 <__cxa_atexit@plt+0x75ad5c> │ │ │ │ - sub r8, r6, #5 │ │ │ │ + bcc 75ed18 <__cxa_atexit@plt+0x752d74> │ │ │ │ + ldr lr, [pc, #68] @ 75ed24 <__cxa_atexit@plt+0x752d80> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #60] @ 75ed28 <__cxa_atexit@plt+0x752d84> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 766d04 <__cxa_atexit@plt+0x75ad60> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + ldrsheq ip, [lr, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75eda8 <__cxa_atexit@plt+0x752e04> │ │ │ │ + ldr r3, [pc, #108] @ 75edb8 <__cxa_atexit@plt+0x752e14> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq lr, r8, lsl pc │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ 766d78 <__cxa_atexit@plt+0x75add4> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #72] @ 766d7c <__cxa_atexit@plt+0x75add8> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #60] @ 766d84 <__cxa_atexit@plt+0x75ade0> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 766d80 <__cxa_atexit@plt+0x75addc> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #48] @ 766d88 <__cxa_atexit@plt+0x75ade4> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mul r3, r0, lr │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 75ed88 <__cxa_atexit@plt+0x752de4> │ │ │ │ + ldr r2, [pc, #92] @ 75edbc <__cxa_atexit@plt+0x752e18> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 75ed98 <__cxa_atexit@plt+0x752df4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 75edc0 <__cxa_atexit@plt+0x752e1c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + cmpeq lr, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 766dbc <__cxa_atexit@plt+0x75ae18> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ 75ee0c <__cxa_atexit@plt+0x752e68> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75ee04 <__cxa_atexit@plt+0x752e60> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75eed8 <__cxa_atexit@plt+0x752f34> │ │ │ │ + ldr r2, [pc, #144] @ 75eee8 <__cxa_atexit@plt+0x752f44> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 766eac <__cxa_atexit@plt+0x75af08> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 766e30 <__cxa_atexit@plt+0x75ae8c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 766e6c <__cxa_atexit@plt+0x75aec8> │ │ │ │ - ldr r7, [pc, #164] @ 766ebc <__cxa_atexit@plt+0x75af18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75eeb8 <__cxa_atexit@plt+0x752f14> │ │ │ │ + ldr r1, [pc, #116] @ 75eeec <__cxa_atexit@plt+0x752f48> │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 75eec8 <__cxa_atexit@plt+0x752f24> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #72] @ 75eef0 <__cxa_atexit@plt+0x752f4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 766e8c <__cxa_atexit@plt+0x75aee8> │ │ │ │ - ldr r3, [pc, #104] @ 766eb8 <__cxa_atexit@plt+0x75af14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 766eb4 <__cxa_atexit@plt+0x75af10> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 75eef4 <__cxa_atexit@plt+0x752f50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 766ea0 <__cxa_atexit@plt+0x75aefc> │ │ │ │ - ldr r6, [pc, #28] @ 766eb0 <__cxa_atexit@plt+0x75af0c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + cmpeq lr, r0, asr #12 │ │ │ │ + strdeq r0, [lr, #-8] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 75ef50 <__cxa_atexit@plt+0x752fac> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 75ef48 <__cxa_atexit@plt+0x752fa4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #20] @ 75ef54 <__cxa_atexit@plt+0x752fb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq lr, r8, lsr #11 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #8] @ 75ef8c <__cxa_atexit@plt+0x752fe8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq lr, r4, ror #10 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75efc8 <__cxa_atexit@plt+0x753024> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r2, [pc, #28] @ 75efd4 <__cxa_atexit@plt+0x753030> │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a94ea0 <__cxa_atexit@plt+0x1a88efc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, asr #28 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r0, lsl #27 │ │ │ │ - cmpeq lr, r0, asr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 766efc <__cxa_atexit@plt+0x75af58> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 766f14 <__cxa_atexit@plt+0x75af70> │ │ │ │ + bcc 75f00c <__cxa_atexit@plt+0x753068> │ │ │ │ + ldr r2, [pc, #28] @ 75f018 <__cxa_atexit@plt+0x753074> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 766f18 <__cxa_atexit@plt+0x75af74> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r8, asr #23 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75f060 <__cxa_atexit@plt+0x7530bc> │ │ │ │ + ldr r7, [pc, #52] @ 75f074 <__cxa_atexit@plt+0x7530d0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75f054 <__cxa_atexit@plt+0x7530b0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 75f084 <__cxa_atexit@plt+0x7530e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 75f078 <__cxa_atexit@plt+0x7530d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + hvceq 57328 @ 0xdff0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #160] @ 75f130 <__cxa_atexit@plt+0x75318c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 75f118 <__cxa_atexit@plt+0x753174> │ │ │ │ + ldr r2, [pc, #132] @ 75f134 <__cxa_atexit@plt+0x753190> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + beq 75f118 <__cxa_atexit@plt+0x753174> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 75f120 <__cxa_atexit@plt+0x75317c> │ │ │ │ + ldr lr, [pc, #88] @ 75f138 <__cxa_atexit@plt+0x753194> │ │ │ │ + ldr r9, [pc, #88] @ 75f13c <__cxa_atexit@plt+0x753198> │ │ │ │ + sub ip, r2, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + ldrsheq ip, [lr, #-60] @ 0xffffffc4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 75f1cc <__cxa_atexit@plt+0x753228> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, ror #25 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 75f1b4 <__cxa_atexit@plt+0x753210> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 75f1bc <__cxa_atexit@plt+0x753218> │ │ │ │ + ldr lr, [pc, #80] @ 75f1d0 <__cxa_atexit@plt+0x75322c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r8, [pc, #72] @ 75f1d4 <__cxa_atexit@plt+0x753230> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r3, #11 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r6, r3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + cmpeq lr, r4, asr r3 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 766f60 <__cxa_atexit@plt+0x75afbc> │ │ │ │ + bcc 75f230 <__cxa_atexit@plt+0x75328c> │ │ │ │ + ldr lr, [pc, #64] @ 75f23c <__cxa_atexit@plt+0x753298> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 766f78 <__cxa_atexit@plt+0x75afd4> │ │ │ │ + ldr r2, [pc, #56] @ 75f240 <__cxa_atexit@plt+0x75329c> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 766f7c <__cxa_atexit@plt+0x75afd8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, lsl #25 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - strdeq r6, [sp, #-144] @ 0xffffff70 │ │ │ │ - andeq r0, r0, r7, lsr #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ 766fb4 <__cxa_atexit@plt+0x75b010> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 7663ac <__cxa_atexit@plt+0x75a408> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 766fe4 <__cxa_atexit@plt+0x75b040> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + ldrsbeq ip, [lr, #-44] @ 0xffffffd4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75f2bc <__cxa_atexit@plt+0x753318> │ │ │ │ + ldr r2, [pc, #116] @ 75f2d8 <__cxa_atexit@plt+0x753334> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 767068 <__cxa_atexit@plt+0x75b0c4> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 767094 <__cxa_atexit@plt+0x75b0f0> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 767074 <__cxa_atexit@plt+0x75b0d0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 767034 <__cxa_atexit@plt+0x75b090> │ │ │ │ - ldr r3, [pc, #76] @ 767098 <__cxa_atexit@plt+0x75b0f4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq 75f2b0 <__cxa_atexit@plt+0x75330c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 75f2c4 <__cxa_atexit@plt+0x753320> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #76] @ 75f2dc <__cxa_atexit@plt+0x753338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5] │ │ │ │ str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76709c <__cxa_atexit@plt+0x75b0f8> │ │ │ │ + ldr r3, [pc, #64] @ 75f2e0 <__cxa_atexit@plt+0x75333c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76702c <__cxa_atexit@plt+0x75b088> │ │ │ │ - cmpeq lr, r4, lsl r6 │ │ │ │ - cmpeq lr, r0, ror #23 │ │ │ │ - cmpeq lr, r4, ror fp │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrheq ip, [lr, #-52] @ 0xffffffcc │ │ │ │ + cmpeq lr, r4, lsr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 7670e4 <__cxa_atexit@plt+0x75b140> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7670fc <__cxa_atexit@plt+0x75b158> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 75f328 <__cxa_atexit@plt+0x753384> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #40] @ 75f334 <__cxa_atexit@plt+0x753390> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 75f338 <__cxa_atexit@plt+0x753394> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767100 <__cxa_atexit@plt+0x75b15c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, lsl #22 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 767264 <__cxa_atexit@plt+0x75b2c0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + cmpeq lr, r8, lsr r3 │ │ │ │ + cmpeq lr, r8, lsr #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 767144 <__cxa_atexit@plt+0x75b1a0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 76714c <__cxa_atexit@plt+0x75b1a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 75f38c <__cxa_atexit@plt+0x7533e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75f394 <__cxa_atexit@plt+0x7533f0> │ │ │ │ + ldr r1, [pc, #64] @ 75f3b0 <__cxa_atexit@plt+0x75340c> │ │ │ │ + ldr r0, [pc, #64] @ 75f3b4 <__cxa_atexit@plt+0x753410> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r6, r2 │ │ │ │ + b 75f39c <__cxa_atexit@plt+0x7533f8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 75f3ac <__cxa_atexit@plt+0x753408> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r4, ror #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 767198 <__cxa_atexit@plt+0x75b1f4> │ │ │ │ - ldr r2, [pc, #48] @ 7671a8 <__cxa_atexit@plt+0x75b204> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ + cmppeq sp, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + cmpeq lr, r0, ror r1 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75f3f0 <__cxa_atexit@plt+0x75344c> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r2, [pc, #28] @ 75f3fc <__cxa_atexit@plt+0x753458> │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ mov r7, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95018 <__cxa_atexit@plt+0x1a89074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7671e4 <__cxa_atexit@plt+0x75b240> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 7671ec <__cxa_atexit@plt+0x75b248> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r4, asr #5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 767238 <__cxa_atexit@plt+0x75b294> │ │ │ │ - ldr r2, [pc, #48] @ 767248 <__cxa_atexit@plt+0x75b2a4> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + bcc 75f434 <__cxa_atexit@plt+0x753490> │ │ │ │ + ldr r2, [pc, #28] @ 75f440 <__cxa_atexit@plt+0x75349c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq sp, r8, lsl r7 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - str r6, [sp] │ │ │ │ - cmp fp, r3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 7674dc <__cxa_atexit@plt+0x75b538> │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - b 767298 <__cxa_atexit@plt+0x75b2f4> │ │ │ │ - sub r3, r5, #28 │ │ │ │ - add r2, r2, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7674dc <__cxa_atexit@plt+0x75b538> │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 767318 <__cxa_atexit@plt+0x75b374> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7673f4 <__cxa_atexit@plt+0x75b450> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r1, [r0, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7673d0 <__cxa_atexit@plt+0x75b42c> │ │ │ │ - and r0, r6, r8, lsr r2 │ │ │ │ - ldr r1, [sl, #1] │ │ │ │ - add r3, r1, r0, lsl #2 │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - add r3, r2, #4 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r0, r3, r7} │ │ │ │ - ldr r4, [pc, #616] @ 767554 <__cxa_atexit@plt+0x75b5b0> │ │ │ │ - mov r1, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r1, #-20]! @ 0xffffffec │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 7674c4 <__cxa_atexit@plt+0x75b520> │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #588] @ 767558 <__cxa_atexit@plt+0x75b5b4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - mov r5, r1 │ │ │ │ - b 767288 <__cxa_atexit@plt+0x75b2e4> │ │ │ │ - and r0, r6, r8, lsr r2 │ │ │ │ - mov r4, #1 │ │ │ │ - ldr r6, [sl, #6] │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - lsl r1, r4, r0 │ │ │ │ - tst r6, r4, lsl r0 │ │ │ │ - beq 767434 <__cxa_atexit@plt+0x75b490> │ │ │ │ - sub r0, r1, #1 │ │ │ │ - ldr r1, [pc, #500] @ 767534 <__cxa_atexit@plt+0x75b590> │ │ │ │ - and r0, r6, r0 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r4, [pc, #492] @ 767538 <__cxa_atexit@plt+0x75b594> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r4, r0, lsr #2 │ │ │ │ - and r0, r0, r4 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr r1, [pc, #480] @ 767540 <__cxa_atexit@plt+0x75b59c> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r1, [pc, #464] @ 76753c <__cxa_atexit@plt+0x75b598> │ │ │ │ - mul r0, r0, r1 │ │ │ │ - lsr r0, r0, #24 │ │ │ │ - add r1, lr, r0, lsl #2 │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #452] @ 767548 <__cxa_atexit@plt+0x75b5a4> │ │ │ │ - add ip, r2, #4 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - mov r1, r5 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ - tst sl, #3 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r0, ip} │ │ │ │ - beq 7674b4 <__cxa_atexit@plt+0x75b510> │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #400] @ 76754c <__cxa_atexit@plt+0x75b5a8> │ │ │ │ - mov ip, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, #15 │ │ │ │ - b 767288 <__cxa_atexit@plt+0x75b2e4> │ │ │ │ - ldmib r7, {r4, r6} │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 76749c <__cxa_atexit@plt+0x75b4f8> │ │ │ │ - str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r6, r8, r9, sl} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 767568 <__cxa_atexit@plt+0x75b5c4> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r8, [r5] │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7674f4 <__cxa_atexit@plt+0x75b550> │ │ │ │ - ldr r7, [pc, #320] @ 76755c <__cxa_atexit@plt+0x75b5b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0x015ec79c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r1, r7, r8} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r0, #12 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r2 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - bcc 767514 <__cxa_atexit@plt+0x75b570> │ │ │ │ - ldr r7, [pc, #244] @ 767560 <__cxa_atexit@plt+0x75b5bc> │ │ │ │ - ldr r6, [pc, #244] @ 767564 <__cxa_atexit@plt+0x75b5c0> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75f488 <__cxa_atexit@plt+0x7534e4> │ │ │ │ + ldr r7, [pc, #52] @ 75f49c <__cxa_atexit@plt+0x7534f8> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r2, #5 │ │ │ │ - stmib r0, {r6, r9} │ │ │ │ - ldr r6, [lr, #4] │ │ │ │ - str r6, [r5] │ │ │ │ - add r7, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r6, r8, r9, sl} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 767914 <__cxa_atexit@plt+0x75b970> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7674d0 <__cxa_atexit@plt+0x75b52c> │ │ │ │ - sub r5, r5, #24 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, sl │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75f47c <__cxa_atexit@plt+0x7534d8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 75f4ac <__cxa_atexit@plt+0x753508> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r7, [pc, #16] @ 75f4a0 <__cxa_atexit@plt+0x7534fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 767544 <__cxa_atexit@plt+0x75b5a0> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #52] @ 767550 <__cxa_atexit@plt+0x75b5ac> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, ror #20 │ │ │ │ - andeq r0, r0, r8, asr #21 │ │ │ │ - andeq r0, r0, r4, asr #21 │ │ │ │ - andeq r0, r0, r8, lsr r6 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - andeq r0, r0, r4, lsl #10 │ │ │ │ - cmpeq lr, r0, asr #15 │ │ │ │ - andeq r0, r0, r8, ror #14 │ │ │ │ - cmpeq lr, r8, ror #14 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76765c <__cxa_atexit@plt+0x75b6b8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 767620 <__cxa_atexit@plt+0x75b67c> │ │ │ │ - ldr r9, [pc, #232] @ 76768c <__cxa_atexit@plt+0x75b6e8> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r7, [pc, #220] @ 767690 <__cxa_atexit@plt+0x75b6ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub lr, r6, #11 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - ldr r7, [pc, #188] @ 767694 <__cxa_atexit@plt+0x75b6f0> │ │ │ │ - sub r9, r6, #1 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #12] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 767674 <__cxa_atexit@plt+0x75b6d0> │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r7, [pc, #172] @ 7676a8 <__cxa_atexit@plt+0x75b704> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmppeq sp, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmda r5, {r9, ip} │ │ │ │ - stmib r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #148] @ 7676ac <__cxa_atexit@plt+0x75b708> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [pc, #120] @ 7676a0 <__cxa_atexit@plt+0x75b6fc> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ + ldr r2, [pc, #160] @ 75f558 <__cxa_atexit@plt+0x7535b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str sl, [r1, #12]! │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #92] @ 7676a4 <__cxa_atexit@plt+0x75b700> │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 75f540 <__cxa_atexit@plt+0x75359c> │ │ │ │ + ldr r2, [pc, #132] @ 75f55c <__cxa_atexit@plt+0x7535b8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + beq 75f540 <__cxa_atexit@plt+0x75359c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 75f548 <__cxa_atexit@plt+0x7535a4> │ │ │ │ + ldr lr, [pc, #88] @ 75f560 <__cxa_atexit@plt+0x7535bc> │ │ │ │ + ldr r9, [pc, #88] @ 75f564 <__cxa_atexit@plt+0x7535c0> │ │ │ │ + sub ip, r2, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - str r7, [r1, #-8] │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r3, [pc, #56] @ 76769c <__cxa_atexit@plt+0x75b6f8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #28] @ 767698 <__cxa_atexit@plt+0x75b6f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, ip │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + ldrsbeq fp, [lr, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 75f5f4 <__cxa_atexit@plt+0x753650> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 75f5dc <__cxa_atexit@plt+0x753638> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 75f5e4 <__cxa_atexit@plt+0x753640> │ │ │ │ + ldr lr, [pc, #80] @ 75f5f8 <__cxa_atexit@plt+0x753654> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r8, [pc, #72] @ 75f5fc <__cxa_atexit@plt+0x753658> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r3, #11 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r6, r3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - cmpeq lr, r8, lsl r3 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - strdeq r6, [sp, #-36] @ 0xffffffdc │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq lr, ip, lsl #11 │ │ │ │ - @ instruction: 0xffff7260 │ │ │ │ - cmpeq lr, r0, lsr #12 │ │ │ │ - smlalbteq r6, sp, r0, r2 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 767568 <__cxa_atexit@plt+0x75b5c4> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + cmpeq lr, ip, lsr #30 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 767708 <__cxa_atexit@plt+0x75b764> │ │ │ │ + bcc 75f658 <__cxa_atexit@plt+0x7536b4> │ │ │ │ + ldr lr, [pc, #64] @ 75f664 <__cxa_atexit@plt+0x7536c0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 767714 <__cxa_atexit@plt+0x75b770> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r2, [pc, #56] @ 75f668 <__cxa_atexit@plt+0x7536c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, ror #9 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + ldrheq fp, [lr, #-228] @ 0xffffff1c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75f6bc <__cxa_atexit@plt+0x753718> │ │ │ │ + ldr r3, [pc, #56] @ 75f6c8 <__cxa_atexit@plt+0x753724> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 75f6b4 <__cxa_atexit@plt+0x753710> │ │ │ │ + ldr r3, [pc, #36] @ 75f6cc <__cxa_atexit@plt+0x753728> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a94a14 <__cxa_atexit@plt+0x1a88a70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 767758 <__cxa_atexit@plt+0x75b7b4> │ │ │ │ - ldr r2, [pc, #44] @ 767770 <__cxa_atexit@plt+0x75b7cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767774 <__cxa_atexit@plt+0x75b7d0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #12] @ 75f6ec <__cxa_atexit@plt+0x753748> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, ip, lsl #9 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a94a14 <__cxa_atexit@plt+0x1a88a70> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7677b8 <__cxa_atexit@plt+0x75b814> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7677d0 <__cxa_atexit@plt+0x75b82c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7677d4 <__cxa_atexit@plt+0x75b830> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsr #8 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x014d6198 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 767808 <__cxa_atexit@plt+0x75b864> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 767264 <__cxa_atexit@plt+0x75b2c0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7678d8 <__cxa_atexit@plt+0x75b934> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 767900 <__cxa_atexit@plt+0x75b95c> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 75f724 <__cxa_atexit@plt+0x753780> │ │ │ │ + ldr r2, [pc, #28] @ 75f730 <__cxa_atexit@plt+0x75378c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 767904 <__cxa_atexit@plt+0x75b960> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 7678f0 <__cxa_atexit@plt+0x75b94c> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76789c <__cxa_atexit@plt+0x75b8f8> │ │ │ │ - ldr r7, [pc, #84] @ 767908 <__cxa_atexit@plt+0x75b964> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76790c <__cxa_atexit@plt+0x75b968> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 767910 <__cxa_atexit@plt+0x75b96c> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 767890 <__cxa_atexit@plt+0x75b8ec> │ │ │ │ - cmpeq lr, r8, ror #7 │ │ │ │ - ldrheq r3, [lr, #-216] @ 0xffffff28 │ │ │ │ - cmpeq lr, r4, lsr #6 │ │ │ │ - cmpeq lr, r8, ror #6 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7679ec <__cxa_atexit@plt+0x75ba48> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r7, #9] │ │ │ │ - ldr r2, [r1, #8]! │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 7679b4 <__cxa_atexit@plt+0x75ba10> │ │ │ │ - ldr r9, [pc, #212] @ 767a1c <__cxa_atexit@plt+0x75ba78> │ │ │ │ - ldr lr, [pc, #212] @ 767a20 <__cxa_atexit@plt+0x75ba7c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - sub r9, r3, #5 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r3, r5, #32 │ │ │ │ + cmpeq lr, ip, lsr #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - bhi 767a08 <__cxa_atexit@plt+0x75ba64> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str sl, [r7, #-12]! │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr lr, [pc, #112] @ 767a2c <__cxa_atexit@plt+0x75ba88> │ │ │ │ - ldr r0, [pc, #112] @ 767a30 <__cxa_atexit@plt+0x75ba8c> │ │ │ │ - mov sl, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 75f784 <__cxa_atexit@plt+0x7537e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 75f78c <__cxa_atexit@plt+0x7537e8> │ │ │ │ + ldr r1, [pc, #64] @ 75f7a8 <__cxa_atexit@plt+0x753804> │ │ │ │ + ldr r0, [pc, #64] @ 75f7ac <__cxa_atexit@plt+0x753808> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - stmib r6, {r0, r1, r2} │ │ │ │ - mov r6, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r6, [pc, #52] @ 767a28 <__cxa_atexit@plt+0x75ba84> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 767a24 <__cxa_atexit@plt+0x75ba80> │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r6, r2 │ │ │ │ + b 75f794 <__cxa_atexit@plt+0x7537f0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 75f7a4 <__cxa_atexit@plt+0x753800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - cmpeq sp, r4, asr #30 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq lr, r4, lsl r2 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 767914 <__cxa_atexit@plt+0x75b970> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 767a88 <__cxa_atexit@plt+0x75bae4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 767a94 <__cxa_atexit@plt+0x75baf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + cmppeq sp, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + cmpeq lr, r8, ror sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 75e248 <__cxa_atexit@plt+0x7522a4> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75f808 <__cxa_atexit@plt+0x753864> │ │ │ │ + ldr r1, [pc, #48] @ 75f810 <__cxa_atexit@plt+0x75386c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r4, ror #2 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 767ad8 <__cxa_atexit@plt+0x75bb34> │ │ │ │ - ldr r2, [pc, #44] @ 767af0 <__cxa_atexit@plt+0x75bb4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #12] @ 75f830 <__cxa_atexit@plt+0x75388c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767af4 <__cxa_atexit@plt+0x75bb50> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, ip, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 767b38 <__cxa_atexit@plt+0x75bb94> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 767b50 <__cxa_atexit@plt+0x75bbac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + cmpeq lr, r8, ror ip │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75f8c4 <__cxa_atexit@plt+0x753920> │ │ │ │ + ldr r7, [pc, #128] @ 75f8d8 <__cxa_atexit@plt+0x753934> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75f8a4 <__cxa_atexit@plt+0x753900> │ │ │ │ + ldr r7, [pc, #112] @ 75f8dc <__cxa_atexit@plt+0x753938> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75f8b0 <__cxa_atexit@plt+0x75390c> │ │ │ │ + ldr r2, [pc, #88] @ 75f8e0 <__cxa_atexit@plt+0x75393c> │ │ │ │ + ldr r7, [r3] │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 75f8bc <__cxa_atexit@plt+0x753918> │ │ │ │ + b 75f984 <__cxa_atexit@plt+0x7539e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767b54 <__cxa_atexit@plt+0x75bbb0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 75f8e4 <__cxa_atexit@plt+0x753940> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + cmppeq sp, r0, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 75f93c <__cxa_atexit@plt+0x753998> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsr #1 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 767bb0 <__cxa_atexit@plt+0x75bc0c> │ │ │ │ - ldr lr, [pc, #72] @ 767bc8 <__cxa_atexit@plt+0x75bc24> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 767bcc <__cxa_atexit@plt+0x75bc28> │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 767bd0 <__cxa_atexit@plt+0x75bc2c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75f934 <__cxa_atexit@plt+0x753990> │ │ │ │ + ldr r3, [pc, #40] @ 75f940 <__cxa_atexit@plt+0x75399c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq lr, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ 767c44 <__cxa_atexit@plt+0x75bca0> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #72] @ 767c48 <__cxa_atexit@plt+0x75bca4> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #60] @ 767c50 <__cxa_atexit@plt+0x75bcac> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 767c4c <__cxa_atexit@plt+0x75bca8> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #48] @ 767c54 <__cxa_atexit@plt+0x75bcb0> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 75f934 <__cxa_atexit@plt+0x753990> │ │ │ │ + b 75f984 <__cxa_atexit@plt+0x7539e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 767c88 <__cxa_atexit@plt+0x75bce4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r3, [pc, #36] @ 75f978 <__cxa_atexit@plt+0x7539d4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 75f970 <__cxa_atexit@plt+0x7539cc> │ │ │ │ + b 75f984 <__cxa_atexit@plt+0x7539e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 767d78 <__cxa_atexit@plt+0x75bdd4> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 767cfc <__cxa_atexit@plt+0x75bd58> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [pc, #176] @ 75fa40 <__cxa_atexit@plt+0x753a9c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 75fa28 <__cxa_atexit@plt+0x753a84> │ │ │ │ + ldr r2, [pc, #148] @ 75fa44 <__cxa_atexit@plt+0x753aa0> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + beq 75fa28 <__cxa_atexit@plt+0x753a84> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #24 │ │ │ │ + cmp lr, r9 │ │ │ │ + bcc 75fa30 <__cxa_atexit@plt+0x753a8c> │ │ │ │ + ldr r2, [pc, #104] @ 75fa48 <__cxa_atexit@plt+0x753aa4> │ │ │ │ + sub lr, r9, #19 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 767d38 <__cxa_atexit@plt+0x75bd94> │ │ │ │ - ldr r7, [pc, #164] @ 767d88 <__cxa_atexit@plt+0x75bde4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 767d58 <__cxa_atexit@plt+0x75bdb4> │ │ │ │ - ldr r3, [pc, #104] @ 767d84 <__cxa_atexit@plt+0x75bde0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r5, [pc, #72] @ 75fa4c <__cxa_atexit@plt+0x753aa8> │ │ │ │ str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 767d80 <__cxa_atexit@plt+0x75bddc> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 767d6c <__cxa_atexit@plt+0x75bdc8> │ │ │ │ - ldr r6, [pc, #28] @ 767d7c <__cxa_atexit@plt+0x75bdd8> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, ror pc │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq r3, [lr, #-228] @ 0xffffff1c │ │ │ │ - ldrsheq r3, [lr, #-228] @ 0xffffff1c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmpeq lr, r4, lsl #22 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 767dc8 <__cxa_atexit@plt+0x75be24> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 767de0 <__cxa_atexit@plt+0x75be3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767de4 <__cxa_atexit@plt+0x75be40> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #140] @ 75faec <__cxa_atexit@plt+0x753b48> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, lsl lr │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + beq 75fad4 <__cxa_atexit@plt+0x753b30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 75fadc <__cxa_atexit@plt+0x753b38> │ │ │ │ + ldr lr, [pc, #96] @ 75faf0 <__cxa_atexit@plt+0x753b4c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r8, [pc, #88] @ 75faf4 <__cxa_atexit@plt+0x753b50> │ │ │ │ + sub r0, r3, #19 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + cmpeq lr, r4, asr #20 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 767e2c <__cxa_atexit@plt+0x75be88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 767e44 <__cxa_atexit@plt+0x75bea0> │ │ │ │ + bcc 75fb60 <__cxa_atexit@plt+0x753bbc> │ │ │ │ + ldr lr, [pc, #80] @ 75fb6c <__cxa_atexit@plt+0x753bc8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r2, [pc, #72] @ 75fb70 <__cxa_atexit@plt+0x753bcc> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldmdb r5, {r1, ip} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + ldrheq fp, [lr, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75fbbc <__cxa_atexit@plt+0x753c18> │ │ │ │ + ldr r1, [pc, #48] @ 75fbc4 <__cxa_atexit@plt+0x753c20> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr sl, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a94b18 <__cxa_atexit@plt+0x1a88b74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767e48 <__cxa_atexit@plt+0x75bea4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #12] @ 75fbe4 <__cxa_atexit@plt+0x753c40> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, asr #17 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75fc78 <__cxa_atexit@plt+0x753cd4> │ │ │ │ + ldr r7, [pc, #128] @ 75fc8c <__cxa_atexit@plt+0x753ce8> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 75fc58 <__cxa_atexit@plt+0x753cb4> │ │ │ │ + ldr r7, [pc, #112] @ 75fc90 <__cxa_atexit@plt+0x753cec> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 75fc64 <__cxa_atexit@plt+0x753cc0> │ │ │ │ + ldr r2, [pc, #88] @ 75fc94 <__cxa_atexit@plt+0x753cf0> │ │ │ │ + ldr r7, [r3] │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 75fc70 <__cxa_atexit@plt+0x753ccc> │ │ │ │ + b 75fd38 <__cxa_atexit@plt+0x753d94> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 75fc98 <__cxa_atexit@plt+0x753cf4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + hvceq 57136 @ 0xdf30 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 75fcf0 <__cxa_atexit@plt+0x753d4c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq r3, [lr, #-220] @ 0xffffff24 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sp, r4, lsr #22 │ │ │ │ - andeq r0, r0, r7, lsr #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 767e7c <__cxa_atexit@plt+0x75bed8> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 75fce8 <__cxa_atexit@plt+0x753d44> │ │ │ │ + ldr r3, [pc, #40] @ 75fcf4 <__cxa_atexit@plt+0x753d50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 767264 <__cxa_atexit@plt+0x75b2c0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 75fce8 <__cxa_atexit@plt+0x753d44> │ │ │ │ + b 75fd38 <__cxa_atexit@plt+0x753d94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 767eac <__cxa_atexit@plt+0x75bf08> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + ldr r3, [pc, #36] @ 75fd2c <__cxa_atexit@plt+0x753d88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 75fd24 <__cxa_atexit@plt+0x753d80> │ │ │ │ + b 75fd38 <__cxa_atexit@plt+0x753d94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #176] @ 75fdf4 <__cxa_atexit@plt+0x753e50> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 767f30 <__cxa_atexit@plt+0x75bf8c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 767f5c <__cxa_atexit@plt+0x75bfb8> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 75fddc <__cxa_atexit@plt+0x753e38> │ │ │ │ + ldr r2, [pc, #148] @ 75fdf8 <__cxa_atexit@plt+0x753e54> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + beq 75fddc <__cxa_atexit@plt+0x753e38> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #24 │ │ │ │ + cmp lr, r9 │ │ │ │ + bcc 75fde4 <__cxa_atexit@plt+0x753e40> │ │ │ │ + ldr r2, [pc, #104] @ 75fdfc <__cxa_atexit@plt+0x753e58> │ │ │ │ + sub lr, r9, #19 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 767f3c <__cxa_atexit@plt+0x75bf98> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 767efc <__cxa_atexit@plt+0x75bf58> │ │ │ │ - ldr r3, [pc, #76] @ 767f60 <__cxa_atexit@plt+0x75bfbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 767f64 <__cxa_atexit@plt+0x75bfc0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str lr, [r5, #20] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r5, [pc, #72] @ 75fe00 <__cxa_atexit@plt+0x753e5c> │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #4] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 767ef4 <__cxa_atexit@plt+0x75bf50> │ │ │ │ - cmpeq lr, ip, asr #14 │ │ │ │ - cmpeq lr, r8, lsl sp │ │ │ │ - cmpeq lr, ip, lsr #25 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmpeq lr, r0, asr r7 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 767fac <__cxa_atexit@plt+0x75c008> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 767fc4 <__cxa_atexit@plt+0x75c020> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 767fc8 <__cxa_atexit@plt+0x75c024> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #140] @ 75fea0 <__cxa_atexit@plt+0x753efc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r0, asr #24 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7680d4 <__cxa_atexit@plt+0x75c130> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76800c <__cxa_atexit@plt+0x75c068> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 768014 <__cxa_atexit@plt+0x75c070> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015e349c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 768050 <__cxa_atexit@plt+0x75c0ac> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 768058 <__cxa_atexit@plt+0x75c0b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + beq 75fe88 <__cxa_atexit@plt+0x753ee4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 75fe90 <__cxa_atexit@plt+0x753eec> │ │ │ │ + ldr lr, [pc, #96] @ 75fea4 <__cxa_atexit@plt+0x753f00> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r8, [pc, #88] @ 75fea8 <__cxa_atexit@plt+0x753f04> │ │ │ │ + sub r0, r3, #19 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r8, asr r4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0x015eb690 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7680a8 <__cxa_atexit@plt+0x75c104> │ │ │ │ - ldr r2, [pc, #52] @ 7680b8 <__cxa_atexit@plt+0x75c114> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 75ff14 <__cxa_atexit@plt+0x753f70> │ │ │ │ + ldr lr, [pc, #80] @ 75ff20 <__cxa_atexit@plt+0x753f7c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #16]! │ │ │ │ + ldr r2, [pc, #72] @ 75ff24 <__cxa_atexit@plt+0x753f80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldmdb r5, {r1, ip} │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + cmpeq lr, r8, lsl #12 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 75ffd4 <__cxa_atexit@plt+0x754030> │ │ │ │ + ldr r7, [pc, #156] @ 75ffe8 <__cxa_atexit@plt+0x754044> │ │ │ │ + mov r3, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str sl, [r3, #-4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 75ffb0 <__cxa_atexit@plt+0x75400c> │ │ │ │ + ldr r1, [pc, #132] @ 75ffec <__cxa_atexit@plt+0x754048> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + beq 75ffbc <__cxa_atexit@plt+0x754018> │ │ │ │ + ldr r2, [pc, #108] @ 75fff0 <__cxa_atexit@plt+0x75404c> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r3] │ │ │ │ + beq 75ffc8 <__cxa_atexit@plt+0x754024> │ │ │ │ + ldr r5, [pc, #84] @ 75fff4 <__cxa_atexit@plt+0x754050> │ │ │ │ + ldr r9, [sl, #3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a94bb0 <__cxa_atexit@plt+0x1a88c0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 75fff8 <__cxa_atexit@plt+0x754054> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + cmppeq sp, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - str r6, [sp] │ │ │ │ - sub r6, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 768360 <__cxa_atexit@plt+0x75c3bc> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov lr, #0 │ │ │ │ - b 768104 <__cxa_atexit@plt+0x75c160> │ │ │ │ - sub r1, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 768360 <__cxa_atexit@plt+0x75c3bc> │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 768190 <__cxa_atexit@plt+0x75c1ec> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 768294 <__cxa_atexit@plt+0x75c2f0> │ │ │ │ - bic r1, r3, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r2, [r1, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 768248 <__cxa_atexit@plt+0x75c2a4> │ │ │ │ - and r1, r6, r8, lsr r4 │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - add r4, r4, #4 │ │ │ │ - add r3, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r1, r4, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #624] @ 7683d4 <__cxa_atexit@plt+0x75c430> │ │ │ │ - mov r2, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #92] @ 760068 <__cxa_atexit@plt+0x7540c4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - beq 76827c <__cxa_atexit@plt+0x75c2d8> │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #596] @ 7683d8 <__cxa_atexit@plt+0x75c434> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 7680f8 <__cxa_atexit@plt+0x75c154> │ │ │ │ - and ip, r6, r8, lsr r4 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r3, r0, ip │ │ │ │ - tst r6, r0, lsl ip │ │ │ │ - beq 7682d8 <__cxa_atexit@plt+0x75c334> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r1, [pc, #508] @ 7683b4 <__cxa_atexit@plt+0x75c410> │ │ │ │ - and r3, r6, r3 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr r0, [pc, #500] @ 7683b8 <__cxa_atexit@plt+0x75c414> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r3, r0, r1, lsr #2 │ │ │ │ - and r1, r1, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r0, [pc, #488] @ 7683c0 <__cxa_atexit@plt+0x75c41c> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #472] @ 7683bc <__cxa_atexit@plt+0x75c418> │ │ │ │ - add r4, r4, #4 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - lsr r1, r1, #24 │ │ │ │ - add r3, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmda r5, {r1, r4, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #432] @ 7683c8 <__cxa_atexit@plt+0x75c424> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + beq 76005c <__cxa_atexit@plt+0x7540b8> │ │ │ │ mov r2, r5 │ │ │ │ + ldr r1, [pc, #64] @ 76006c <__cxa_atexit@plt+0x7540c8> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r3, [r2, #8]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - beq 76827c <__cxa_atexit@plt+0x75c2d8> │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #404] @ 7683cc <__cxa_atexit@plt+0x75c428> │ │ │ │ - mov r6, #15 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r2] │ │ │ │ + beq 76005c <__cxa_atexit@plt+0x7540b8> │ │ │ │ + ldr r5, [pc, #36] @ 760070 <__cxa_atexit@plt+0x7540cc> │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 7680f8 <__cxa_atexit@plt+0x75c154> │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 76833c <__cxa_atexit@plt+0x75c398> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 7683e8 <__cxa_atexit@plt+0x75c444> │ │ │ │ + b 1a94bb0 <__cxa_atexit@plt+0x1a88c0c> │ │ │ │ ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 768378 <__cxa_atexit@plt+0x75c3d4> │ │ │ │ - ldr r7, [pc, #284] @ 7683dc <__cxa_atexit@plt+0x75c438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r2, r3, r7, sl} │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - add r6, r0, #16 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r6 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 768398 <__cxa_atexit@plt+0x75c3f4> │ │ │ │ - ldr r7, [pc, #208] @ 7683e0 <__cxa_atexit@plt+0x75c43c> │ │ │ │ - ldr r1, [pc, #208] @ 7683e4 <__cxa_atexit@plt+0x75c440> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r6, #9 │ │ │ │ - stmib r0, {r1, r9, sl} │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r7, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 768774 <__cxa_atexit@plt+0x75c7d0> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7683c4 <__cxa_atexit@plt+0x75c420> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #48] @ 7683d0 <__cxa_atexit@plt+0x75c42c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, asr #22 │ │ │ │ - muleq r0, r0, fp │ │ │ │ - andeq r0, r0, ip, lsr #23 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #9 │ │ │ │ - andeq r0, r0, ip, ror #9 │ │ │ │ - cmpeq lr, r4, lsl r9 │ │ │ │ - andeq r0, r0, ip, lsl r8 │ │ │ │ - ldrheq r3, [lr, #-140] @ 0xffffff74 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r0, #16]! │ │ │ │ - add r1, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc 7684c8 <__cxa_atexit@plt+0x75c524> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - ldmdb r2, {r3, lr} │ │ │ │ - cmp r9, r3 │ │ │ │ - bne 768490 <__cxa_atexit@plt+0x75c4ec> │ │ │ │ - ldr r9, [pc, #212] @ 7684f8 <__cxa_atexit@plt+0x75c554> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [pc, #200] @ 7684fc <__cxa_atexit@plt+0x75c558> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - sub r9, r1, #9 │ │ │ │ - str ip, [r6, #8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r1, r5, #28 │ │ │ │ - cmp fp, r1 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - bhi 7684e4 <__cxa_atexit@plt+0x75c540> │ │ │ │ - mov r7, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r7, #-8]! │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r2, [pc, #112] @ 768508 <__cxa_atexit@plt+0x75c564> │ │ │ │ - ldr r7, [pc, #112] @ 76850c <__cxa_atexit@plt+0x75c568> │ │ │ │ + ldr r2, [pc, #60] @ 7600c4 <__cxa_atexit@plt+0x754120> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - stmib r6, {r7, sl, lr} │ │ │ │ - sub r7, r1, #9 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r6, [pc, #52] @ 768504 <__cxa_atexit@plt+0x75c560> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 768500 <__cxa_atexit@plt+0x75c55c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq 7600bc <__cxa_atexit@plt+0x754118> │ │ │ │ + ldr r2, [pc, #32] @ 7600c8 <__cxa_atexit@plt+0x754124> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a94bb0 <__cxa_atexit@plt+0x1a88c0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - cmpeq sp, r8, ror #8 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq lr, r4, lsr r7 │ │ │ │ - andeq r0, r0, r7, asr #20 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7683e8 <__cxa_atexit@plt+0x75c444> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 7600f0 <__cxa_atexit@plt+0x75414c> │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a94bb0 <__cxa_atexit@plt+0x1a88c0c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 768564 <__cxa_atexit@plt+0x75c5c0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 768570 <__cxa_atexit@plt+0x75c5cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 760128 <__cxa_atexit@plt+0x754184> │ │ │ │ + ldr r2, [pc, #28] @ 760134 <__cxa_atexit@plt+0x754190> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, lsl #13 │ │ │ │ + cmpeq lr, ip, lsr #21 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 760170 <__cxa_atexit@plt+0x7541cc> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r2, [pc, #28] @ 76017c <__cxa_atexit@plt+0x7541d8> │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a94d28 <__cxa_atexit@plt+0x1a88d84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7685b4 <__cxa_atexit@plt+0x75c610> │ │ │ │ - ldr r2, [pc, #44] @ 7685cc <__cxa_atexit@plt+0x75c628> │ │ │ │ + bcc 7601b4 <__cxa_atexit@plt+0x754210> │ │ │ │ + ldr r2, [pc, #28] @ 7601c0 <__cxa_atexit@plt+0x75421c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7685d0 <__cxa_atexit@plt+0x75c62c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, lsr r6 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 768614 <__cxa_atexit@plt+0x75c670> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76862c <__cxa_atexit@plt+0x75c688> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, ip, lsl sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 760208 <__cxa_atexit@plt+0x754264> │ │ │ │ + ldr r7, [pc, #52] @ 76021c <__cxa_atexit@plt+0x754278> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 7601fc <__cxa_atexit@plt+0x754258> │ │ │ │ + mov r7, r9 │ │ │ │ + b 76022c <__cxa_atexit@plt+0x754288> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 768630 <__cxa_atexit@plt+0x75c68c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, ip, asr #11 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, lsl #14 │ │ │ │ + ldr r7, [pc, #16] @ 760220 <__cxa_atexit@plt+0x75427c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlaltteq lr, sp, r8, sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 768668 <__cxa_atexit@plt+0x75c6c4> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #160] @ 7602d8 <__cxa_atexit@plt+0x754334> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 7680d4 <__cxa_atexit@plt+0x75c130> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 768738 <__cxa_atexit@plt+0x75c794> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 768760 <__cxa_atexit@plt+0x75c7bc> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 768764 <__cxa_atexit@plt+0x75c7c0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 768750 <__cxa_atexit@plt+0x75c7ac> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7686fc <__cxa_atexit@plt+0x75c758> │ │ │ │ - ldr r7, [pc, #84] @ 768768 <__cxa_atexit@plt+0x75c7c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76876c <__cxa_atexit@plt+0x75c7c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7602c0 <__cxa_atexit@plt+0x75431c> │ │ │ │ + ldr r2, [pc, #132] @ 7602dc <__cxa_atexit@plt+0x754338> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + beq 7602c0 <__cxa_atexit@plt+0x75431c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 7602c8 <__cxa_atexit@plt+0x754324> │ │ │ │ + ldr lr, [pc, #88] @ 7602e0 <__cxa_atexit@plt+0x75433c> │ │ │ │ + ldr r9, [pc, #88] @ 7602e4 <__cxa_atexit@plt+0x754340> │ │ │ │ + sub ip, r2, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 768770 <__cxa_atexit@plt+0x75c7cc> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmpeq lr, r4, asr r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 760374 <__cxa_atexit@plt+0x7543d0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7686f0 <__cxa_atexit@plt+0x75c74c> │ │ │ │ - cmpeq lr, r8, lsl #11 │ │ │ │ - cmpeq lr, r8, asr pc │ │ │ │ - cmpeq lr, r4, asr #9 │ │ │ │ - cmpeq lr, r8, lsl #10 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r2, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 76035c <__cxa_atexit@plt+0x7543b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 76881c <__cxa_atexit@plt+0x75c878> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r1, #9] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 7687e0 <__cxa_atexit@plt+0x75c83c> │ │ │ │ - ldr lr, [pc, #144] @ 76883c <__cxa_atexit@plt+0x75c898> │ │ │ │ - ldr r2, [pc, #144] @ 768840 <__cxa_atexit@plt+0x75c89c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r1, #1] │ │ │ │ - ldr r1, [r1, #5] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr lr, [pc, #96] @ 768848 <__cxa_atexit@plt+0x75c8a4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr ip, [pc, #88] @ 76884c <__cxa_atexit@plt+0x75c8a8> │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 760364 <__cxa_atexit@plt+0x7543c0> │ │ │ │ + ldr lr, [pc, #80] @ 760378 <__cxa_atexit@plt+0x7543d4> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r8, [pc, #72] @ 76037c <__cxa_atexit@plt+0x7543d8> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r7, r3, #9 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + sub r0, r3, #11 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r7, [pc, #32] @ 768844 <__cxa_atexit@plt+0x75c8a0> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq lr, r0, lsl #27 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r3, [lr, #-56] @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r7, asr #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 768774 <__cxa_atexit@plt+0x75c7d0> │ │ │ │ - andeq r0, r0, r7, asr #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r9, r5, #20 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldm r9, {r0, r1, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7688dc <__cxa_atexit@plt+0x75c938> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 768994 <__cxa_atexit@plt+0x75c9f0> │ │ │ │ - ldr r2, [pc, #312] @ 7689d8 <__cxa_atexit@plt+0x75ca34> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #296] @ 7689dc <__cxa_atexit@plt+0x75ca38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - stm lr, {r1, r6, r9} │ │ │ │ - sub r7, r3, #9 │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 7689a4 <__cxa_atexit@plt+0x75ca00> │ │ │ │ - ldr r2, [pc, #212] @ 7689c4 <__cxa_atexit@plt+0x75ca20> │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r8, #47 @ 0x2f │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [sl, #16]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - ldr r7, [pc, #180] @ 7689c8 <__cxa_atexit@plt+0x75ca24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [sl, #-8] │ │ │ │ - str r0, [sl, #-4] │ │ │ │ - str r7, [sl, #-12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - mov r7, sl │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r3, [pc, #144] @ 7689cc <__cxa_atexit@plt+0x75ca28> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7689b4 <__cxa_atexit@plt+0x75ca10> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 768954 <__cxa_atexit@plt+0x75c9b0> │ │ │ │ - ldr r7, [pc, #100] @ 7689d0 <__cxa_atexit@plt+0x75ca2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #84] @ 7689d4 <__cxa_atexit@plt+0x75ca30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 768948 <__cxa_atexit@plt+0x75c9a4> │ │ │ │ - cmpeq lr, ip, lsr #6 │ │ │ │ - cmpeq lr, ip, asr #5 │ │ │ │ - ldrsheq r2, [lr, #-200] @ 0xffffff38 │ │ │ │ - cmpeq lr, r0, ror r2 │ │ │ │ - cmpeq lr, ip, lsr #5 │ │ │ │ - @ instruction: 0xfffff734 │ │ │ │ - cmpeq lr, r0, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 768a20 <__cxa_atexit@plt+0x75ca7c> │ │ │ │ - ldr r2, [pc, #44] @ 768a38 <__cxa_atexit@plt+0x75ca94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 768a3c <__cxa_atexit@plt+0x75ca98> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, asr #3 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 768a80 <__cxa_atexit@plt+0x75cadc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 768a98 <__cxa_atexit@plt+0x75caf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 768a9c <__cxa_atexit@plt+0x75caf8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, ror #2 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, asr #22 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + cmpeq lr, ip, lsr #3 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 768b08 <__cxa_atexit@plt+0x75cb64> │ │ │ │ - ldr lr, [pc, #88] @ 768b20 <__cxa_atexit@plt+0x75cb7c> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 768b24 <__cxa_atexit@plt+0x75cb80> │ │ │ │ + bcc 7603d8 <__cxa_atexit@plt+0x754434> │ │ │ │ + ldr lr, [pc, #64] @ 7603e4 <__cxa_atexit@plt+0x754440> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #56] @ 7603e8 <__cxa_atexit@plt+0x754444> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 768b28 <__cxa_atexit@plt+0x75cb84> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq lr, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #84] @ 768ba0 <__cxa_atexit@plt+0x75cbfc> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 768ba4 <__cxa_atexit@plt+0x75cc00> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #64] @ 768bac <__cxa_atexit@plt+0x75cc08> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #52] @ 768ba8 <__cxa_atexit@plt+0x75cc04> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #52] @ 768bb0 <__cxa_atexit@plt+0x75cc0c> │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r2, [r5] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + cmpeq lr, r4, lsr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76041c <__cxa_atexit@plt+0x754478> │ │ │ │ + ldr r5, [pc, #32] @ 76042c <__cxa_atexit@plt+0x754488> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ + ldr r7, [pc, #12] @ 760430 <__cxa_atexit@plt+0x75448c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq lr, [sp, #-188] @ 0xffffff44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 768be8 <__cxa_atexit@plt+0x75cc44> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r3, [pc, #96] @ 7604a4 <__cxa_atexit@plt+0x754500> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r0, [pc, #204] @ 768cd8 <__cxa_atexit@plt+0x75cd34> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 768c5c <__cxa_atexit@plt+0x75ccb8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 768c98 <__cxa_atexit@plt+0x75ccf4> │ │ │ │ - ldr r7, [pc, #164] @ 768ce8 <__cxa_atexit@plt+0x75cd44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 76048c <__cxa_atexit@plt+0x7544e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 760494 <__cxa_atexit@plt+0x7544f0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #60] @ 7604a8 <__cxa_atexit@plt+0x754504> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #48] @ 7604ac <__cxa_atexit@plt+0x754508> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 768cb8 <__cxa_atexit@plt+0x75cd14> │ │ │ │ - ldr r3, [pc, #104] @ 768ce4 <__cxa_atexit@plt+0x75cd40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 768ce0 <__cxa_atexit@plt+0x75cd3c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 768ccc <__cxa_atexit@plt+0x75cd28> │ │ │ │ - ldr r6, [pc, #28] @ 768cdc <__cxa_atexit@plt+0x75cd38> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r4, asr pc │ │ │ │ - @ instruction: 0x015e2f94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + ldrsbeq fp, [lr, #-24] @ 0xffffffe8 │ │ │ │ + cmpeq lr, r8, asr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 768d28 <__cxa_atexit@plt+0x75cd84> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 768d40 <__cxa_atexit@plt+0x75cd9c> │ │ │ │ + bcc 7604f4 <__cxa_atexit@plt+0x754550> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #40] @ 760500 <__cxa_atexit@plt+0x75455c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 760504 <__cxa_atexit@plt+0x754560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 768d44 <__cxa_atexit@plt+0x75cda0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq r2, [lr, #-236] @ 0xffffff14 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, ip, ror #2 │ │ │ │ + ldrsbeq fp, [lr, #-108] @ 0xffffff94 │ │ │ │ + cmpeq sp, r0, lsr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7605b8 <__cxa_atexit@plt+0x754614> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7605a8 <__cxa_atexit@plt+0x754604> │ │ │ │ + ldr r3, [pc, #172] @ 7605f0 <__cxa_atexit@plt+0x75464c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7605c0 <__cxa_atexit@plt+0x75461c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 768d8c <__cxa_atexit@plt+0x75cde8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 768da4 <__cxa_atexit@plt+0x75ce00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 768da8 <__cxa_atexit@plt+0x75ce04> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, asr lr │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 768de0 <__cxa_atexit@plt+0x75ce3c> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 7680d4 <__cxa_atexit@plt+0x75c130> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 768e10 <__cxa_atexit@plt+0x75ce6c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + bcc 7605c8 <__cxa_atexit@plt+0x754624> │ │ │ │ + ldr r5, [pc, #144] @ 760600 <__cxa_atexit@plt+0x75465c> │ │ │ │ + ldr r2, [pc, #144] @ 760604 <__cxa_atexit@plt+0x754660> │ │ │ │ + ldr r1, [pc, #144] @ 760608 <__cxa_atexit@plt+0x754664> │ │ │ │ + ldr r0, [pc, #144] @ 76060c <__cxa_atexit@plt+0x754668> │ │ │ │ + ldr r8, [pc, #144] @ 760610 <__cxa_atexit@plt+0x75466c> │ │ │ │ + add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 768e94 <__cxa_atexit@plt+0x75cef0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 768ec0 <__cxa_atexit@plt+0x75cf1c> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 768ea0 <__cxa_atexit@plt+0x75cefc> │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 7605ac <__cxa_atexit@plt+0x754608> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7605d0 <__cxa_atexit@plt+0x75462c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7605f4 <__cxa_atexit@plt+0x754650> │ │ │ │ + ldr r8, [pc, #28] @ 7605f8 <__cxa_atexit@plt+0x754654> │ │ │ │ + ldr r9, [pc, #28] @ 7605fc <__cxa_atexit@plt+0x754658> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, ror pc │ │ │ │ + smlalbteq lr, sp, ip, r1 │ │ │ │ + cmpeq sp, r0, lsr #20 │ │ │ │ + cmpeq sp, r0, lsr sl │ │ │ │ + @ instruction: 0xffff5a1c │ │ │ │ + @ instruction: 0xffff5930 │ │ │ │ + smlalbbeq lr, sp, r4, sl │ │ │ │ + cmpeq sp, ip, ror #20 │ │ │ │ + teqeq r6, r3 @ │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 760650 <__cxa_atexit@plt+0x7546ac> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #28] @ 760658 <__cxa_atexit@plt+0x7546b4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7609e8 <__cxa_atexit@plt+0x754a44> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, asr lr │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov lr, fp │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r4, [r7, #11] │ │ │ │ + ldr r7, [pc, #124] @ 760700 <__cxa_atexit@plt+0x75475c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r7] │ │ │ │ + add r7, r8, #12 │ │ │ │ + add sl, r7, r4, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7606e8 <__cxa_atexit@plt+0x754744> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r9, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 768e60 <__cxa_atexit@plt+0x75cebc> │ │ │ │ - ldr r3, [pc, #76] @ 768ec4 <__cxa_atexit@plt+0x75cf20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 768ec8 <__cxa_atexit@plt+0x75cf24> │ │ │ │ + bne 7606a0 <__cxa_atexit@plt+0x7546fc> │ │ │ │ + ldr r3, [pc, #76] @ 760704 <__cxa_atexit@plt+0x754760> │ │ │ │ + add r7, r7, r4, lsr #7 │ │ │ │ + mov r4, fp │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r8] │ │ │ │ + mov r3, #1 │ │ │ │ + strb r3, [r7, r2, lsl #2] │ │ │ │ + ldr r7, [pc, #44] @ 760708 <__cxa_atexit@plt+0x754764> │ │ │ │ mov fp, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, fp │ │ │ │ + str lr, [sp, #4] │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 768e58 <__cxa_atexit@plt+0x75ceb4> │ │ │ │ - cmpeq lr, r8, ror #15 │ │ │ │ - ldrheq r2, [lr, #-212] @ 0xffffff2c │ │ │ │ - cmpeq lr, r8, asr #26 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + b 760698 <__cxa_atexit@plt+0x7546f4> │ │ │ │ + ldrheq sl, [lr, #-240] @ 0xffffff10 │ │ │ │ + cmpeq lr, ip, ror pc │ │ │ │ + ldrheq sl, [lr, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 768f18 <__cxa_atexit@plt+0x75cf74> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 768f30 <__cxa_atexit@plt+0x75cf8c> │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 760788 <__cxa_atexit@plt+0x7547e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 760794 <__cxa_atexit@plt+0x7547f0> │ │ │ │ + ldr lr, [pc, #104] @ 7607a4 <__cxa_atexit@plt+0x754800> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #100] @ 7607a8 <__cxa_atexit@plt+0x754804> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 768f34 <__cxa_atexit@plt+0x75cf90> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq r2, [lr, #-192] @ 0xffffff40 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 768f70 <__cxa_atexit@plt+0x75cfcc> │ │ │ │ - add sl, r7, #8 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 768f78 <__cxa_atexit@plt+0x75cfd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ 7607ac <__cxa_atexit@plt+0x754808> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r8, lsr r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + cmpeq lr, r0, asr sp │ │ │ │ + cmpeq lr, ip, ror sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76081c <__cxa_atexit@plt+0x754878> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 760828 <__cxa_atexit@plt+0x754884> │ │ │ │ + add lr, r7, #3 │ │ │ │ + ldr r9, [r7, #15] │ │ │ │ + ldm lr, {r0, sl, lr} │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + ldr ip, [pc, #68] @ 760838 <__cxa_atexit@plt+0x754894> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r0, r8, sl} │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r0, [pc, #48] @ 76083c <__cxa_atexit@plt+0x754898> │ │ │ │ + mov r8, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + b 159a344 <__cxa_atexit@plt+0x158e3a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + cmpeq lr, r4, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 768fb4 <__cxa_atexit@plt+0x75d010> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 768fbc <__cxa_atexit@plt+0x75d018> │ │ │ │ + bhi 760874 <__cxa_atexit@plt+0x7548d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76087c <__cxa_atexit@plt+0x7548d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r2, [lr, #-68] @ 0xffffffbc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq lr, r4, lsr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 769008 <__cxa_atexit@plt+0x75d064> │ │ │ │ - ldr r2, [pc, #48] @ 769018 <__cxa_atexit@plt+0x75d074> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7608ec <__cxa_atexit@plt+0x754948> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7608f8 <__cxa_atexit@plt+0x754954> │ │ │ │ + ldr lr, [pc, #84] @ 760908 <__cxa_atexit@plt+0x754964> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #72] @ 76090c <__cxa_atexit@plt+0x754968> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + cmpeq lr, ip, ror #24 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 769054 <__cxa_atexit@plt+0x75d0b0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 76905c <__cxa_atexit@plt+0x75d0b8> │ │ │ │ + bhi 760968 <__cxa_atexit@plt+0x7549c4> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #48] @ 760970 <__cxa_atexit@plt+0x7549cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #28] @ 760974 <__cxa_atexit@plt+0x7549d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r4, asr r4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + cmpeq lr, r8, asr fp │ │ │ │ + @ instruction: 0x015eab90 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7690ac <__cxa_atexit@plt+0x75d108> │ │ │ │ - ldr r2, [pc, #52] @ 7690bc <__cxa_atexit@plt+0x75d118> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + bcc 7609c0 <__cxa_atexit@plt+0x754a1c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #48] @ 7609d4 <__cxa_atexit@plt+0x754a30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 7609d8 <__cxa_atexit@plt+0x754a34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsr #25 │ │ │ │ + cmpeq lr, r4, lsl r2 │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 760af8 <__cxa_atexit@plt+0x754b54> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #80 @ 0x50 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 760b04 <__cxa_atexit@plt+0x754b60> │ │ │ │ + ldr r1, [r7, #18] │ │ │ │ + ldr r0, [r7, #22] │ │ │ │ + cmp r8, r0 │ │ │ │ + bne 760a48 <__cxa_atexit@plt+0x754aa4> │ │ │ │ + ldr r2, [pc, #244] @ 760b14 <__cxa_atexit@plt+0x754b70> │ │ │ │ + str r9, [r3, #8]! │ │ │ │ + sub r6, r6, #75 @ 0x4b │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldr r2, [pc, #228] @ 760b18 <__cxa_atexit@plt+0x754b74> │ │ │ │ + mov r8, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr lr, [pc, #204] @ 760b1c <__cxa_atexit@plt+0x754b78> │ │ │ │ + ldr r2, [r7, #14] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #2] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + ldr r2, [pc, #180] @ 760b20 <__cxa_atexit@plt+0x754b7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + sub lr, r6, #55 @ 0x37 │ │ │ │ + str fp, [r3, #68] @ 0x44 │ │ │ │ + str ip, [r3, #72] @ 0x48 │ │ │ │ + str r8, [r3, #76] @ 0x4c │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r2, [pc, #116] @ 760b24 <__cxa_atexit@plt+0x754b80> │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #92] @ 760b28 <__cxa_atexit@plt+0x754b84> │ │ │ │ + sub r1, r6, #31 │ │ │ │ + mov r8, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #60]! @ 0x3c │ │ │ │ + ldr r2, [pc, #76] @ 760b2c <__cxa_atexit@plt+0x754b88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, sl │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + ldrheq sl, [lr, #-160] @ 0xffffff60 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + cmpeq lr, r4, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7690f8 <__cxa_atexit@plt+0x75d154> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 769100 <__cxa_atexit@plt+0x75d15c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 760b7c <__cxa_atexit@plt+0x754bd8> │ │ │ │ + ldr r2, [pc, #52] @ 760b84 <__cxa_atexit@plt+0x754be0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 760b6c <__cxa_atexit@plt+0x754bc8> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + mov r8, #0 │ │ │ │ + b 7609e8 <__cxa_atexit@plt+0x754a44> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [lr, #-48] @ 0xffffffd0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 7609e8 <__cxa_atexit@plt+0x754a44> │ │ │ │ + @ instruction: 0x014de490 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 760be4 <__cxa_atexit@plt+0x754c40> │ │ │ │ + ldr r3, [pc, #32] @ 760bf0 <__cxa_atexit@plt+0x754c4c> │ │ │ │ + ldr r8, [pc, #32] @ 760bf4 <__cxa_atexit@plt+0x754c50> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + cmpeq sp, r8, ror #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76914c <__cxa_atexit@plt+0x75d1a8> │ │ │ │ - ldr r2, [pc, #48] @ 76915c <__cxa_atexit@plt+0x75d1b8> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ + bcc 760c2c <__cxa_atexit@plt+0x754c88> │ │ │ │ + ldr r2, [pc, #28] @ 760c38 <__cxa_atexit@plt+0x754c94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r4, lsr #31 │ │ │ │ + cmpeq sp, r0, lsl #8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 760cac <__cxa_atexit@plt+0x754d08> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 760cb8 <__cxa_atexit@plt+0x754d14> │ │ │ │ + ldr lr, [pc, #88] @ 760cc8 <__cxa_atexit@plt+0x754d24> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #84] @ 760ccc <__cxa_atexit@plt+0x754d28> │ │ │ │ + sub r1, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #56] @ 760cd0 <__cxa_atexit@plt+0x754d2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - strheq r4, [sp, #-132] @ 0xffffff7c │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - sub r6, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 76992c <__cxa_atexit@plt+0x75d988> │ │ │ │ - mov lr, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - b 7691b4 <__cxa_atexit@plt+0x75d210> │ │ │ │ - ldr r0, [pc, #2264] @ 769a74 <__cxa_atexit@plt+0x75dad0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, r6 │ │ │ │ - add r8, r8, #4 │ │ │ │ - str r0, [r6] │ │ │ │ - sub r6, r6, #60 @ 0x3c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 76992c <__cxa_atexit@plt+0x75d988> │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 76949c <__cxa_atexit@plt+0x75d4f8> │ │ │ │ - and r6, r9, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 769234 <__cxa_atexit@plt+0x75d290> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 7694a4 <__cxa_atexit@plt+0x75d500> │ │ │ │ - bic r4, r9, #3 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldr fp, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr ip, [r7, #9] │ │ │ │ - ldrh lr, [r4, #-2] │ │ │ │ - ldr r5, [r7, #13] │ │ │ │ - ldr r0, [r9, #1] │ │ │ │ - cmp lr, #4 │ │ │ │ - beq 76931c <__cxa_atexit@plt+0x75d378> │ │ │ │ - cmp lr, #3 │ │ │ │ - beq 769554 <__cxa_atexit@plt+0x75d5b0> │ │ │ │ - mov r6, r0 │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r4, [r9, #5] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr r1, [r9, #9] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7696f0 <__cxa_atexit@plt+0x75d74c> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 769340 <__cxa_atexit@plt+0x75d39c> │ │ │ │ - b 76967c <__cxa_atexit@plt+0x75d6d8> │ │ │ │ - ldr r0, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 769254 <__cxa_atexit@plt+0x75d2b0> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7695ac <__cxa_atexit@plt+0x75d608> │ │ │ │ - bic r6, sl, #3 │ │ │ │ - b 769268 <__cxa_atexit@plt+0x75d2c4> │ │ │ │ - bic r6, sl, #3 │ │ │ │ - ldr r4, [r6] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - beq 769610 <__cxa_atexit@plt+0x75d66c> │ │ │ │ - ldr r6, [r6] │ │ │ │ - mov r2, #1 │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #4 │ │ │ │ - mov r6, #9 │ │ │ │ - moveq r6, #5 │ │ │ │ - ldr r6, [r6, sl] │ │ │ │ - and r4, lr, r6, lsr r8 │ │ │ │ - lsl r6, r2, r4 │ │ │ │ - tst r1, r2, lsl r4 │ │ │ │ - beq 7694ac <__cxa_atexit@plt+0x75d508> │ │ │ │ - sub r6, r6, #1 │ │ │ │ - ldr r4, [pc, #1900] @ 769a0c <__cxa_atexit@plt+0x75da68> │ │ │ │ - and r6, r6, r1 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #1904] @ 769a1c <__cxa_atexit@plt+0x75da78> │ │ │ │ - sub r6, r6, r4 │ │ │ │ - and r4, r3, r6, lsr #2 │ │ │ │ - and r6, r6, r3 │ │ │ │ - add r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1880] @ 769a18 <__cxa_atexit@plt+0x75da74> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1864] @ 769a14 <__cxa_atexit@plt+0x75da70> │ │ │ │ - add r3, r8, #4 │ │ │ │ - mul r6, r6, r4 │ │ │ │ - lsr r4, r6, #24 │ │ │ │ - add r6, r0, r4, lsl #2 │ │ │ │ - ldr r9, [r6, #8] │ │ │ │ - mov r6, r5 │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - str r7, [r6, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr r0, [pc, #1816] @ 769a20 <__cxa_atexit@plt+0x75da7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - beq 7694bc <__cxa_atexit@plt+0x75d518> │ │ │ │ - ldr r0, [pc, #1804] @ 769a24 <__cxa_atexit@plt+0x75da80> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 76919c <__cxa_atexit@plt+0x75d1f8> │ │ │ │ - mov r4, r0 │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r1, [r9, #5] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - beq 7696cc <__cxa_atexit@plt+0x75d728> │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7696a8 <__cxa_atexit@plt+0x75d704> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76936c <__cxa_atexit@plt+0x75d3c8> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r1, [sl, #6] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - cmp lr, #2 │ │ │ │ - beq 7693ec <__cxa_atexit@plt+0x75d448> │ │ │ │ - mov r2, #5 │ │ │ │ - cmp lr, #4 │ │ │ │ - beq 7693f0 <__cxa_atexit@plt+0x75d44c> │ │ │ │ - b 769880 <__cxa_atexit@plt+0x75d8dc> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 769750 <__cxa_atexit@plt+0x75d7ac> │ │ │ │ - ldr r4, [sl, #1] │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 7694d0 <__cxa_atexit@plt+0x75d52c> │ │ │ │ - ldr r6, [r9, #9] │ │ │ │ - mov lr, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - and r3, lr, r6, lsr r8 │ │ │ │ - add r6, r4, r3, lsl #2 │ │ │ │ - add r2, r8, #4 │ │ │ │ - ldr sl, [r6, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - mov r6, r1 │ │ │ │ - str r7, [r6, #-20]! @ 0xffffffec │ │ │ │ - stmib r6, {r4, r9} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r0, [pc, #1640] @ 769a40 <__cxa_atexit@plt+0x75da9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - beq 7697a8 <__cxa_atexit@plt+0x75d804> │ │ │ │ - ldr r0, [pc, #1628] @ 769a44 <__cxa_atexit@plt+0x75daa0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 76919c <__cxa_atexit@plt+0x75d1f8> │ │ │ │ - mov r2, #9 │ │ │ │ - ldr r6, [r9, r2] │ │ │ │ - mov lr, #15 │ │ │ │ - mov r2, #1 │ │ │ │ - and r4, lr, r6, lsr r8 │ │ │ │ - lsl r6, r2, r4 │ │ │ │ - tst r1, r2, lsl r4 │ │ │ │ - beq 769764 <__cxa_atexit@plt+0x75d7c0> │ │ │ │ - sub r6, r6, #1 │ │ │ │ - ldr r4, [pc, #1524] @ 769a0c <__cxa_atexit@plt+0x75da68> │ │ │ │ - and r6, r6, r1 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #1528] @ 769a1c <__cxa_atexit@plt+0x75da78> │ │ │ │ - sub r6, r6, r4 │ │ │ │ - and r4, r3, r6, lsr #2 │ │ │ │ - and r6, r6, r3 │ │ │ │ - add r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1504] @ 769a18 <__cxa_atexit@plt+0x75da74> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1488] @ 769a14 <__cxa_atexit@plt+0x75da70> │ │ │ │ - mov ip, #0 │ │ │ │ - add r3, r8, #4 │ │ │ │ - mul r6, r6, r4 │ │ │ │ - lsr r4, r6, #24 │ │ │ │ - add r6, r0, r4, lsl #2 │ │ │ │ - ldr sl, [r6, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - tst sl, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r9, [r6, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [pc, #1516] @ 769a70 <__cxa_atexit@plt+0x75dacc> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - bne 769194 <__cxa_atexit@plt+0x75d1f0> │ │ │ │ - sub r5, r2, #28 │ │ │ │ - b 7697ac <__cxa_atexit@plt+0x75d808> │ │ │ │ - ldr r0, [r5] │ │ │ │ - b 7694c4 <__cxa_atexit@plt+0x75d520> │ │ │ │ - ldr r0, [r5] │ │ │ │ - b 7697b0 <__cxa_atexit@plt+0x75d80c> │ │ │ │ - ldr r7, [pc, #1396] @ 769a28 <__cxa_atexit@plt+0x75da84> │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 769774 <__cxa_atexit@plt+0x75d7d0> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmp lr, #4 │ │ │ │ - bne 769794 <__cxa_atexit@plt+0x75d7f0> │ │ │ │ - ldr r1, [r9, #5] │ │ │ │ - mov r7, #15 │ │ │ │ - mov r0, #0 │ │ │ │ - and r6, r7, r1, lsr r8 │ │ │ │ - add r7, r4, r6, lsl #2 │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - ldr lr, [pc, #1360] @ 769a48 <__cxa_atexit@plt+0x75daa4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, r8, #4 │ │ │ │ - mov r0, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r0, #12 │ │ │ │ - str r5, [r0, #4] │ │ │ │ - str r4, [r0, #8] │ │ │ │ - stm lr, {r1, r2, r6, sl} │ │ │ │ - beq 769918 <__cxa_atexit@plt+0x75d974> │ │ │ │ - ldr r6, [pc, #1308] @ 769a4c <__cxa_atexit@plt+0x75daa8> │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + cmpeq lr, r8, lsl r8 │ │ │ │ + cmpeq lr, r0, asr r8 │ │ │ │ + cmpeq sp, r4, ror #6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 760d38 <__cxa_atexit@plt+0x754d94> │ │ │ │ + ldr r3, [pc, #80] @ 760d48 <__cxa_atexit@plt+0x754da4> │ │ │ │ mov r7, r5 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - b 7663ac <__cxa_atexit@plt+0x75a408> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 769894 <__cxa_atexit@plt+0x75d8f0> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bic r4, sl, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - bne 7697c0 <__cxa_atexit@plt+0x75d81c> │ │ │ │ - ldr r1, [r4] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7697c0 <__cxa_atexit@plt+0x75d81c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b 769f14 <__cxa_atexit@plt+0x75df70> │ │ │ │ - ldr r4, [sl, #6] │ │ │ │ - ldr r2, [pc, #1108] @ 769a0c <__cxa_atexit@plt+0x75da68> │ │ │ │ - ldr r9, [pc, #1120] @ 769a1c <__cxa_atexit@plt+0x75da78> │ │ │ │ - orr r3, r4, r1 │ │ │ │ - and r2, r2, r3, lsr #1 │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r6, r9, r2, lsr #2 │ │ │ │ - and r2, r2, r9 │ │ │ │ - add r2, r2, r6 │ │ │ │ - ldr r6, [pc, #1088] @ 769a18 <__cxa_atexit@plt+0x75da74> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r6 │ │ │ │ - ldr r6, [pc, #1072] @ 769a14 <__cxa_atexit@plt+0x75da70> │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - ldr r9, [pc, #1088] @ 769a2c <__cxa_atexit@plt+0x75da88> │ │ │ │ - mul r2, r2, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r5, #16 │ │ │ │ - stm r1, {r0, r4, lr} │ │ │ │ - str r3, [r5, #28] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - b 76966c <__cxa_atexit@plt+0x75d6c8> │ │ │ │ - orr r6, r1, #255 @ 0xff │ │ │ │ - ldr r4, [pc, #1008] @ 769a0c <__cxa_atexit@plt+0x75da68> │ │ │ │ - orr r6, r6, #65280 @ 0xff00 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #1000] @ 769a10 <__cxa_atexit@plt+0x75da6c> │ │ │ │ - sub r4, r6, r4 │ │ │ │ - and r2, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r2 │ │ │ │ - ldr r2, [pc, #988] @ 769a18 <__cxa_atexit@plt+0x75da74> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r2 │ │ │ │ - ldr r2, [pc, #972] @ 769a14 <__cxa_atexit@plt+0x75da70> │ │ │ │ - ldr r3, [pc, #996] @ 769a30 <__cxa_atexit@plt+0x75da8c> │ │ │ │ - mul r4, r4, r2 │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [sl, #1] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - lsr r7, r4, #24 │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - ldr r8, [pc, #960] @ 769a34 <__cxa_atexit@plt+0x75da90> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r4, [r5, #24] │ │ │ │ - ldm sp, {r4, r6, r7, r8} │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - b 76a8d4 <__cxa_atexit@plt+0x75e930> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm lr, {r1, r4, sl} │ │ │ │ - ldm sp, {r4, r6, r7, r8} │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 769ce0 <__cxa_atexit@plt+0x75dd3c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm lr, {r1, r4, sl} │ │ │ │ - ldm sp, {r4, r6, r7, r8} │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 769a94 <__cxa_atexit@plt+0x75daf0> │ │ │ │ - ldr r3, [sl, #9] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 769854 <__cxa_atexit@plt+0x75d8b0> │ │ │ │ - ldr lr, [pc, #888] @ 769a7c <__cxa_atexit@plt+0x75dad8> │ │ │ │ - ldr r8, [pc, #888] @ 769a80 <__cxa_atexit@plt+0x75dadc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ - ldr r3, [sl, #5] │ │ │ │ - str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r8, r2 │ │ │ │ - str fp, [r5, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r4, [r5, #28] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #812] @ 769a84 <__cxa_atexit@plt+0x75dae0> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1411c20 <__cxa_atexit@plt+0x1405c7c> │ │ │ │ - ldr r7, [pc, #780] @ 769a78 <__cxa_atexit@plt+0x75dad4> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mov r8, r9 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + beq 760d28 <__cxa_atexit@plt+0x754d84> │ │ │ │ + ldr r7, [pc, #56] @ 760d4c <__cxa_atexit@plt+0x754da8> │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r6, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r4, [pc, #668] @ 769a38 <__cxa_atexit@plt+0x75da94> │ │ │ │ - ldr r8, [pc, #668] @ 769a3c <__cxa_atexit@plt+0x75da98> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 76994c <__cxa_atexit@plt+0x75d9a8> │ │ │ │ - sub r5, r1, #24 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r7, sl │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ ldr r0, [sl] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - beq 76993c <__cxa_atexit@plt+0x75d998> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 769960 <__cxa_atexit@plt+0x75d9bc> │ │ │ │ - ldr r3, [sl, #5] │ │ │ │ - mov r7, #15 │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - and r4, r7, r3, lsr r8 │ │ │ │ - add r7, r0, r4, lsl #2 │ │ │ │ - ldr r6, [pc, #620] @ 769a60 <__cxa_atexit@plt+0x75dabc> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst sl, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - add r6, r8, #4 │ │ │ │ - add lr, r7, #8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r4, [r7, #20] │ │ │ │ - str r6, [r7, #24] │ │ │ │ - beq 7699e8 <__cxa_atexit@plt+0x75da44> │ │ │ │ - ldr r4, [pc, #560] @ 769a64 <__cxa_atexit@plt+0x75dac0> │ │ │ │ - str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 767264 <__cxa_atexit@plt+0x75b2c0> │ │ │ │ - ldr r7, [pc, #556] @ 769a88 <__cxa_atexit@plt+0x75dae4> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r9, r1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r4, [pc, #480] @ 769a68 <__cxa_atexit@plt+0x75dac4> │ │ │ │ - ldr r8, [pc, #480] @ 769a6c <__cxa_atexit@plt+0x75dac8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 76994c <__cxa_atexit@plt+0x75d9a8> │ │ │ │ - ldr r4, [sl, #6] │ │ │ │ - ldr r2, [pc, #364] @ 769a0c <__cxa_atexit@plt+0x75da68> │ │ │ │ - ldr r1, [pc, #364] @ 769a10 <__cxa_atexit@plt+0x75da6c> │ │ │ │ - orr r3, r4, #255 @ 0xff │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - and r2, r2, r3, lsr #1 │ │ │ │ - sub r2, r3, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r2, r2, r1 │ │ │ │ - add r2, r2, r0 │ │ │ │ - ldr r0, [pc, #336] @ 769a18 <__cxa_atexit@plt+0x75da74> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr r0, [pc, #320] @ 769a14 <__cxa_atexit@plt+0x75da70> │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - ldr r1, [pc, #432] @ 769a8c <__cxa_atexit@plt+0x75dae8> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mul r2, r2, r0 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r8, [pc, #388] @ 769a90 <__cxa_atexit@plt+0x75daec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + ldr r7, [pc, #16] @ 760d50 <__cxa_atexit@plt+0x754dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #276] @ 769a58 <__cxa_atexit@plt+0x75dab4> │ │ │ │ - ldr r8, [pc, #276] @ 769a5c <__cxa_atexit@plt+0x75dab8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r4, [r5, #-8]! │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str ip, [r5, #4] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r1, [sl, #9] │ │ │ │ - mov r7, #15 │ │ │ │ - mov r3, r0 │ │ │ │ - and r0, r7, r1, lsr r8 │ │ │ │ - add r7, r3, r0, lsl #2 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr r2, [sl, #5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #192] @ 769a50 <__cxa_atexit@plt+0x75daac> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r6, r5 │ │ │ │ - str r4, [r6, #-32]! @ 0xffffffe0 │ │ │ │ - add r4, r8, #4 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r4, [r6, #28] │ │ │ │ - beq 7699f8 <__cxa_atexit@plt+0x75da54> │ │ │ │ - ldr r6, [pc, #136] @ 769a54 <__cxa_atexit@plt+0x75dab0> │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r7, lr │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 7680d4 <__cxa_atexit@plt+0x75c130> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - b 7697b4 <__cxa_atexit@plt+0x75d810> │ │ │ │ - mov r5, r6 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #536870914 @ 0x20000002 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - andeq r2, r0, r8, asr #31 │ │ │ │ - andeq r2, r0, r4, ror #31 │ │ │ │ - andeq r2, r0, r4, lsr #23 │ │ │ │ - andeq r2, r0, r4, lsl r5 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - cmpeq lr, r8, asr #11 │ │ │ │ - andeq r1, r0, r4, ror #28 │ │ │ │ - teqeq r6, r2 @ │ │ │ │ - strdeq r2, [r0], -r0 │ │ │ │ - andeq r2, r0, ip, lsl #2 │ │ │ │ - andeq r1, r0, r0, lsl #29 │ │ │ │ - andeq r1, r0, r0, lsl #29 │ │ │ │ - andeq r1, r0, r8, lsr #17 │ │ │ │ - andeq r1, r0, r0, lsr #17 │ │ │ │ - andeq r1, r0, r0, ror #17 │ │ │ │ - teqeq r6, r7, asr sp │ │ │ │ - andeq r1, r0, r4, ror #17 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, r0, asr #16 │ │ │ │ - teqeq r6, r0, lsr #28 │ │ │ │ - andeq r1, r0, ip, lsr #22 │ │ │ │ - andeq r1, r0, r4, asr #28 │ │ │ │ - andeq r1, r0, ip, asr #11 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - cmpeq lr, r8, lsr #28 │ │ │ │ - teqeq r6, lr @ │ │ │ │ - andeq r1, r0, ip, lsl r4 │ │ │ │ - andeq r0, r0, r8, lsl fp │ │ │ │ - cmpeq lr, r0, lsr r3 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmpeq sp, r0, lsl r3 │ │ │ │ + smlaltteq lr, sp, r8, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #16] @ 760d7c <__cxa_atexit@plt+0x754dd8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + strheq lr, [sp, #-44] @ 0xffffffd4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 760da4 <__cxa_atexit@plt+0x754e00> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x014de294 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 769b6c <__cxa_atexit@plt+0x75dbc8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - cmp r9, sl │ │ │ │ - bne 769b44 <__cxa_atexit@plt+0x75dba0> │ │ │ │ - ldr lr, [pc, #204] @ 769b98 <__cxa_atexit@plt+0x75dbf4> │ │ │ │ - ldr r1, [pc, #204] @ 769b9c <__cxa_atexit@plt+0x75dbf8> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [pc, #200] @ 769ba0 <__cxa_atexit@plt+0x75dbfc> │ │ │ │ + bcc 760e40 <__cxa_atexit@plt+0x754e9c> │ │ │ │ + ldr lr, [pc, #124] @ 760e4c <__cxa_atexit@plt+0x754ea8> │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r0, [pc, #120] @ 760e50 <__cxa_atexit@plt+0x754eac> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ + sub r1, r6, #46 @ 0x2e │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - stmib r3, {r0, r7, lr} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r6, #19 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ldr r0, [ip, #4] │ │ │ │ + str lr, [r3, #40]! @ 0x28 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr lr, [pc, #80] @ 760e54 <__cxa_atexit@plt+0x754eb0> │ │ │ │ + ldr sl, [pc, #80] @ 760e58 <__cxa_atexit@plt+0x754eb4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + cmpeq lr, r4, asr r7 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + smlalbbeq sp, sp, r0, sl @ │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bhi 769b84 <__cxa_atexit@plt+0x75dbe0> │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r7, [pc, #144] @ 769bb0 <__cxa_atexit@plt+0x75dc0c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - stm r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #120] @ 769bb4 <__cxa_atexit@plt+0x75dc10> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r6, [pc, #96] @ 769bac <__cxa_atexit@plt+0x75dc08> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r3, [pc, #52] @ 769ba8 <__cxa_atexit@plt+0x75dc04> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bhi 760ebc <__cxa_atexit@plt+0x754f18> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 760e9c <__cxa_atexit@plt+0x754ef8> │ │ │ │ + ldr r3, [pc, #84] @ 760edc <__cxa_atexit@plt+0x754f38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 760ecc <__cxa_atexit@plt+0x754f28> │ │ │ │ + ldr r7, [pc, #40] @ 760ed0 <__cxa_atexit@plt+0x754f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 769ba4 <__cxa_atexit@plt+0x75dc00> │ │ │ │ + ldr r0, [pc, #32] @ 760ed4 <__cxa_atexit@plt+0x754f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 760ed8 <__cxa_atexit@plt+0x754f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff634 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r1, [lr, #-208] @ 0xffffff30 │ │ │ │ - smlaltteq r3, sp, r4, sp │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffff4d3c │ │ │ │ - ldrsheq r2, [lr, #-12] │ │ │ │ - strheq r3, [sp, #-216] @ 0xffffff28 │ │ │ │ - andeq r0, r0, r7, lsl #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 769a94 <__cxa_atexit@plt+0x75daf0> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq sp, r4, lsr sl │ │ │ │ + cmpeq sp, r0, lsr sl │ │ │ │ + @ instruction: 0x014de194 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 769c10 <__cxa_atexit@plt+0x75dc6c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ 769c1c <__cxa_atexit@plt+0x75dc78> │ │ │ │ + bcc 760f38 <__cxa_atexit@plt+0x754f94> │ │ │ │ + ldr r2, [pc, #44] @ 760f44 <__cxa_atexit@plt+0x754fa0> │ │ │ │ + ldr r1, [pc, #44] @ 760f48 <__cxa_atexit@plt+0x754fa4> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq r1, [lr, #-252] @ 0xffffff04 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x015eac9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #8] @ 760f6c <__cxa_atexit@plt+0x754fc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, ror #13 │ │ │ │ + smlaltteq lr, sp, r0, r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 761010 <__cxa_atexit@plt+0x75506c> │ │ │ │ + ldr r7, [pc, #140] @ 761024 <__cxa_atexit@plt+0x755080> │ │ │ │ + mov r3, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r3, #-8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq 760fe0 <__cxa_atexit@plt+0x75503c> │ │ │ │ + ldr r1, [pc, #112] @ 761028 <__cxa_atexit@plt+0x755084> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp r7, #0 │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + beq 760fec <__cxa_atexit@plt+0x755048> │ │ │ │ + ldr r2, [pc, #108] @ 76103c <__cxa_atexit@plt+0x755098> │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #56] @ 76102c <__cxa_atexit@plt+0x755088> │ │ │ │ + ldr r7, [pc, #56] @ 761030 <__cxa_atexit@plt+0x75508c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #48] @ 761034 <__cxa_atexit@plt+0x755090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 761038 <__cxa_atexit@plt+0x755094> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + smlaltteq sp, sp, r4, r8 @ │ │ │ │ + ldrdeq sp, [sp, #-140] @ 0xffffff74 │ │ │ │ + cmpeq sp, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + cmpeq sp, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #112] @ 7610cc <__cxa_atexit@plt+0x755128> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r3] │ │ │ │ + bhi 7610b8 <__cxa_atexit@plt+0x755114> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 761094 <__cxa_atexit@plt+0x7550f0> │ │ │ │ + ldr r7, [pc, #92] @ 7610e0 <__cxa_atexit@plt+0x75513c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r5, [pc, #52] @ 7610d0 <__cxa_atexit@plt+0x75512c> │ │ │ │ + ldr r7, [pc, #52] @ 7610d4 <__cxa_atexit@plt+0x755130> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #44] @ 7610d8 <__cxa_atexit@plt+0x755134> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7610dc <__cxa_atexit@plt+0x755138> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + cmpeq sp, r4, lsr r8 │ │ │ │ + @ instruction: 0x014ddf94 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 769c60 <__cxa_atexit@plt+0x75dcbc> │ │ │ │ - ldr r2, [pc, #44] @ 769c78 <__cxa_atexit@plt+0x75dcd4> │ │ │ │ + bcc 761118 <__cxa_atexit@plt+0x755174> │ │ │ │ + ldr r2, [pc, #28] @ 761124 <__cxa_atexit@plt+0x755180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 769c7c <__cxa_atexit@plt+0x75dcd8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrheq sl, [lr, #-172] @ 0xffffff54 │ │ │ │ + strheq sp, [sp, #-116] @ 0xffffff8c │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 761188 <__cxa_atexit@plt+0x7551e4> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 761168 <__cxa_atexit@plt+0x7551c4> │ │ │ │ + ldr r7, [pc, #84] @ 7611a8 <__cxa_atexit@plt+0x755204> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 761198 <__cxa_atexit@plt+0x7551f4> │ │ │ │ + ldr r7, [pc, #40] @ 76119c <__cxa_atexit@plt+0x7551f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, lsl #31 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 7611a0 <__cxa_atexit@plt+0x7551fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7611a4 <__cxa_atexit@plt+0x755200> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq sp, r8, ror #14 │ │ │ │ + cmpeq sp, r4, ror #14 │ │ │ │ + ldrdeq sp, [sp, #-232] @ 0xffffff18 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 769cc0 <__cxa_atexit@plt+0x75dd1c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 769cd8 <__cxa_atexit@plt+0x75dd34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 769cdc <__cxa_atexit@plt+0x75dd38> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #96] @ 761230 <__cxa_atexit@plt+0x75528c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + ands r2, r3, #3 │ │ │ │ + beq 761210 <__cxa_atexit@plt+0x75526c> │ │ │ │ + mov r1, #1 │ │ │ │ + cmp r2, #2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + bne 76121c <__cxa_atexit@plt+0x755278> │ │ │ │ + ldr r2, [pc, #56] @ 761234 <__cxa_atexit@plt+0x755290> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 761238 <__cxa_atexit@plt+0x755294> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmpeq lr, r0, lsr #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, lsr #30 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 769db0 <__cxa_atexit@plt+0x75de0c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #9] │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - cmp r9, sl │ │ │ │ - bne 769d88 <__cxa_atexit@plt+0x75dde4> │ │ │ │ - ldr r9, [pc, #196] @ 769ddc <__cxa_atexit@plt+0x75de38> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [pc, #192] @ 769de0 <__cxa_atexit@plt+0x75de3c> │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - bhi 769dc8 <__cxa_atexit@plt+0x75de24> │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r7, r5 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bne 76127c <__cxa_atexit@plt+0x7552d8> │ │ │ │ + ldr r2, [pc, #52] @ 761298 <__cxa_atexit@plt+0x7552f4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #8] @ 761294 <__cxa_atexit@plt+0x7552f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldrheq sl, [lr, #-56] @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r8, #4]! │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r8, #4] │ │ │ │ + ldr sl, [r8, #8] │ │ │ │ + ldr r0, [pc, #244] @ 7613b8 <__cxa_atexit@plt+0x755414> │ │ │ │ + mov lr, r4 │ │ │ │ + mov ip, r6 │ │ │ │ + add r4, sl, #12 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r6, r4, fp, lsl #2 │ │ │ │ + ldr r3, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 761398 <__cxa_atexit@plt+0x7553f4> │ │ │ │ mov r3, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str sl, [r7, #-16]! │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r6, [pc, #92] @ 769dec <__cxa_atexit@plt+0x75de48> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r6] │ │ │ │ + strex r3, r9, [r6] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7612e8 <__cxa_atexit@plt+0x755344> │ │ │ │ + ldr r1, [pc, #188] @ 7613bc <__cxa_atexit@plt+0x755418> │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r2, [pc, #184] @ 7613c0 <__cxa_atexit@plt+0x75541c> │ │ │ │ + add r0, r4, fp, lsr #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [sl] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r0, r3, lsl #2] │ │ │ │ + add r0, fp, #1 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + ands r0, r7, #3 │ │ │ │ + beq 761364 <__cxa_atexit@plt+0x7553c0> │ │ │ │ + cmp r0, #2 │ │ │ │ + str r7, [r8] │ │ │ │ + bne 761374 <__cxa_atexit@plt+0x7553d0> │ │ │ │ + ldr r0, [pc, #132] @ 7613c8 <__cxa_atexit@plt+0x755424> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r8 │ │ │ │ + b 76138c <__cxa_atexit@plt+0x7553e8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r4, lr │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #60] @ 7613c4 <__cxa_atexit@plt+0x755420> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r6] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + b 7612e0 <__cxa_atexit@plt+0x75533c> │ │ │ │ + cmpeq lr, r4, ror #6 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmpeq lr, ip, lsr #6 │ │ │ │ + ldrheq sl, [lr, #-44] @ 0xffffffd4 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + bne 761404 <__cxa_atexit@plt+0x755460> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #44] @ 761420 <__cxa_atexit@plt+0x75547c> │ │ │ │ + str r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #8] @ 76141c <__cxa_atexit@plt+0x755478> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsr r2 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + cmpeq sp, ip, lsr ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7614d8 <__cxa_atexit@plt+0x755534> │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r7, [pc, #176] @ 761500 <__cxa_atexit@plt+0x75555c> │ │ │ │ + str r9, [r2, #-8]! │ │ │ │ + mov r1, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r1, #4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + beq 7614a8 <__cxa_atexit@plt+0x755504> │ │ │ │ + ldr r7, [pc, #148] @ 761504 <__cxa_atexit@plt+0x755560> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7614ec <__cxa_atexit@plt+0x755548> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 7614b4 <__cxa_atexit@plt+0x755510> │ │ │ │ + ldr r7, [pc, #136] @ 76151c <__cxa_atexit@plt+0x755578> │ │ │ │ + str sl, [r2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #76] @ 761508 <__cxa_atexit@plt+0x755564> │ │ │ │ + ldr r7, [pc, #76] @ 76150c <__cxa_atexit@plt+0x755568> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #68] @ 761510 <__cxa_atexit@plt+0x75556c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r3, [pc, #48] @ 769de8 <__cxa_atexit@plt+0x75de44> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 769de4 <__cxa_atexit@plt+0x75de40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 761518 <__cxa_atexit@plt+0x755574> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 761514 <__cxa_atexit@plt+0x755570> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + cmpeq sp, ip, lsl r4 │ │ │ │ + cmpeq sp, r4, lsl r4 │ │ │ │ + hvceq 56752 @ 0xddb0 │ │ │ │ + smlalbbeq sp, sp, ip, fp @ │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + cmpeq sp, r4, asr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #124] @ 7615b0 <__cxa_atexit@plt+0x75560c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + mov r2, r3 │ │ │ │ + sub r7, r3, #16 │ │ │ │ + ldr r9, [r2, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76159c <__cxa_atexit@plt+0x7555f8> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 761578 <__cxa_atexit@plt+0x7555d4> │ │ │ │ + ldr r7, [pc, #92] @ 7615c4 <__cxa_atexit@plt+0x755620> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r5, [pc, #52] @ 7615b4 <__cxa_atexit@plt+0x755610> │ │ │ │ + ldr r7, [pc, #52] @ 7615b8 <__cxa_atexit@plt+0x755614> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #44] @ 7615bc <__cxa_atexit@plt+0x755618> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7615c0 <__cxa_atexit@plt+0x75561c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff334 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - smlalbbeq r3, sp, r4, fp │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r7, lsl #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 769ce0 <__cxa_atexit@plt+0x75dd3c> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + cmpeq sp, r8, asr r3 │ │ │ │ + cmpeq sp, r0, asr r3 │ │ │ │ + smlalbteq sp, sp, r0, sl @ │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 769e44 <__cxa_atexit@plt+0x75dea0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ 769e50 <__cxa_atexit@plt+0x75deac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 7615fc <__cxa_atexit@plt+0x755658> │ │ │ │ + ldr r2, [pc, #28] @ 761608 <__cxa_atexit@plt+0x755664> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq lr, r8, lsr #27 │ │ │ │ + ldrsbeq sl, [lr, #-88] @ 0xffffffa8 │ │ │ │ + hvceq 56748 @ 0xddac │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7616bc <__cxa_atexit@plt+0x755718> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7616ac <__cxa_atexit@plt+0x755708> │ │ │ │ + ldr r3, [pc, #172] @ 7616f4 <__cxa_atexit@plt+0x755750> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7616c4 <__cxa_atexit@plt+0x755720> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 769e94 <__cxa_atexit@plt+0x75def0> │ │ │ │ - ldr r2, [pc, #44] @ 769eac <__cxa_atexit@plt+0x75df08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + bcc 7616cc <__cxa_atexit@plt+0x755728> │ │ │ │ + ldr r5, [pc, #144] @ 761704 <__cxa_atexit@plt+0x755760> │ │ │ │ + ldr r2, [pc, #144] @ 761708 <__cxa_atexit@plt+0x755764> │ │ │ │ + ldr r1, [pc, #144] @ 76170c <__cxa_atexit@plt+0x755768> │ │ │ │ + ldr r0, [pc, #144] @ 761710 <__cxa_atexit@plt+0x75576c> │ │ │ │ + ldr r8, [pc, #144] @ 761714 <__cxa_atexit@plt+0x755770> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 769eb0 <__cxa_atexit@plt+0x75df0c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 7616b0 <__cxa_atexit@plt+0x75570c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7616d4 <__cxa_atexit@plt+0x755730> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7616f8 <__cxa_atexit@plt+0x755754> │ │ │ │ + ldr r8, [pc, #28] @ 7616fc <__cxa_atexit@plt+0x755758> │ │ │ │ + ldr r9, [pc, #28] @ 761700 <__cxa_atexit@plt+0x75575c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, ror #28 │ │ │ │ + smlalbteq sp, sp, r8, r0 @ │ │ │ │ + @ instruction: 0x014dd990 │ │ │ │ + hvceq 56592 @ 0xdd10 │ │ │ │ + @ instruction: 0xffff4918 │ │ │ │ + @ instruction: 0xffff482c │ │ │ │ + smlalbteq sp, sp, r4, r1 @ │ │ │ │ + ldrdeq sp, [sp, #-156] @ 0xffffff64 │ │ │ │ + teqeq r6, pc, lsr #5 │ │ │ │ + @ instruction: 0x014dd990 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7617b8 <__cxa_atexit@plt+0x755814> │ │ │ │ + ldr r7, [pc, #140] @ 7617c8 <__cxa_atexit@plt+0x755824> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + beq 761784 <__cxa_atexit@plt+0x7557e0> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 761794 <__cxa_atexit@plt+0x7557f0> │ │ │ │ + ldr r2, [pc, #112] @ 7617dc <__cxa_atexit@plt+0x755838> │ │ │ │ + ldr r8, [pc, #112] @ 7617e0 <__cxa_atexit@plt+0x75583c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #48] @ 7617cc <__cxa_atexit@plt+0x755828> │ │ │ │ + ldr r7, [pc, #48] @ 7617d0 <__cxa_atexit@plt+0x75582c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #40] @ 7617d4 <__cxa_atexit@plt+0x755830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7617d8 <__cxa_atexit@plt+0x755834> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + cmpeq sp, ip, lsr r1 │ │ │ │ + cmpeq sp, r4, lsr r1 │ │ │ │ + cmpeq sp, r0, lsl #18 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + cmpeq sp, ip, lsr #18 │ │ │ │ + smlalbteq sp, sp, r8, r8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 761820 <__cxa_atexit@plt+0x75587c> │ │ │ │ + ldr r2, [pc, #56] @ 761840 <__cxa_atexit@plt+0x75589c> │ │ │ │ + ldr r8, [pc, #56] @ 761844 <__cxa_atexit@plt+0x7558a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #32] @ 761848 <__cxa_atexit@plt+0x7558a4> │ │ │ │ + ldr r7, [pc, #32] @ 76184c <__cxa_atexit@plt+0x7558a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, asr sp │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r0, [pc, #24] @ 761850 <__cxa_atexit@plt+0x7558ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + smlalbbeq sp, sp, ip, r8 @ │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strheq sp, [sp, #-0] │ │ │ │ + smlaltbeq sp, sp, ip, r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 769ef4 <__cxa_atexit@plt+0x75df50> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 769f0c <__cxa_atexit@plt+0x75df68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 76188c <__cxa_atexit@plt+0x7558e8> │ │ │ │ + ldr r2, [pc, #32] @ 761898 <__cxa_atexit@plt+0x7558f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 769f10 <__cxa_atexit@plt+0x75df6c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, ip, ror #25 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 769fc0 <__cxa_atexit@plt+0x75e01c> │ │ │ │ - ldr r1, [pc, #172] @ 769fe0 <__cxa_atexit@plt+0x75e03c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, #16 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #144] @ 769fe4 <__cxa_atexit@plt+0x75e040> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r3, r0, #4 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r3, #255 @ 0xff │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r2, #0 │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 76a008 <__cxa_atexit@plt+0x75e064> │ │ │ │ - ldr r7, [pc, #32] @ 769fe8 <__cxa_atexit@plt+0x75e044> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq r1, [lr, #-196] @ 0xffffff3c │ │ │ │ - cmpeq lr, r8, ror #25 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sp, ip, lsr #20 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 769f14 <__cxa_atexit@plt+0x75df70> │ │ │ │ - mov ip, r4 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov lr, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r8, [sp, #16] │ │ │ │ - beq 76a0f4 <__cxa_atexit@plt+0x75e150> │ │ │ │ - ldr fp, [r1, #4] │ │ │ │ - ldr sl, [r1, #12] │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ - rsb r0, r4, #0 │ │ │ │ - and r8, r4, r0 │ │ │ │ - mov r0, #255 @ 0xff │ │ │ │ - orr r0, r0, #65280 @ 0xff00 │ │ │ │ - tst r8, r0 │ │ │ │ - bne 76a13c <__cxa_atexit@plt+0x75e198> │ │ │ │ - add r0, r2, sl, lsl #2 │ │ │ │ - ldr r5, [r1, #24] │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #448] @ 76a22c <__cxa_atexit@plt+0x75e288> │ │ │ │ - add r3, r5, fp, lsl #2 │ │ │ │ - add r6, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76a0d0 <__cxa_atexit@plt+0x75e12c> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r6] │ │ │ │ - strex r3, r9, [r6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76a084 <__cxa_atexit@plt+0x75e0e0> │ │ │ │ - ldr r0, [pc, #404] @ 76a230 <__cxa_atexit@plt+0x75e28c> │ │ │ │ - add sl, sl, #1 │ │ │ │ - add fp, fp, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str fp, [r1, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - eor r0, r8, r4 │ │ │ │ - mov r4, r0 │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str sl, [r1, #12] │ │ │ │ - str r0, [r1, #16] │ │ │ │ - bne 76a034 <__cxa_atexit@plt+0x75e090> │ │ │ │ - b 76a0f4 <__cxa_atexit@plt+0x75e150> │ │ │ │ - stmib sp, {r1, lr} │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - mov r0, #0 │ │ │ │ - ldmib sp, {r1, lr} │ │ │ │ - b 76a080 <__cxa_atexit@plt+0x75e0dc> │ │ │ │ - ldr r0, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 76a1f8 <__cxa_atexit@plt+0x75e254> │ │ │ │ - ldr r0, [r1, #36]! @ 0x24 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [r1, #-12] │ │ │ │ - ldr r1, [pc, #288] @ 76a238 <__cxa_atexit@plt+0x75e294> │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #272] @ 76a23c <__cxa_atexit@plt+0x75e298> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ - add r7, r2, sl, lsl #2 │ │ │ │ - add r0, r0, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #204] @ 76a220 <__cxa_atexit@plt+0x75e27c> │ │ │ │ + cmpeq lr, ip, asr #6 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 7618e0 <__cxa_atexit@plt+0x75593c> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #108] @ 76193c <__cxa_atexit@plt+0x755998> │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r4, [r3, #28] │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - beq 76a1c0 <__cxa_atexit@plt+0x75e21c> │ │ │ │ - ldr r7, [pc, #156] @ 76a224 <__cxa_atexit@plt+0x75e280> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r1, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-12] │ │ │ │ - beq 76a1dc <__cxa_atexit@plt+0x75e238> │ │ │ │ - ldr r0, [pc, #136] @ 76a228 <__cxa_atexit@plt+0x75e284> │ │ │ │ - ldr r8, [r1] │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 761918 <__cxa_atexit@plt+0x755974> │ │ │ │ + ldr r2, [pc, #72] @ 761940 <__cxa_atexit@plt+0x75599c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #60] @ 761944 <__cxa_atexit@plt+0x7559a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 76a234 <__cxa_atexit@plt+0x75e290> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r1, #20]! │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r6, [pc, #24] @ 761938 <__cxa_atexit@plt+0x755994> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - cmpeq lr, r0, asr #11 │ │ │ │ - cmpeq lr, r0, lsl #23 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq lr, ip, lsl #22 │ │ │ │ - cmpeq lr, ip, lsr #21 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + cmpeq lr, ip, asr #26 │ │ │ │ + ldrheq sl, [lr, #-44] @ 0xffffffd4 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76a284 <__cxa_atexit@plt+0x75e2e0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #48] @ 76a29c <__cxa_atexit@plt+0x75e2f8> │ │ │ │ + bcc 76198c <__cxa_atexit@plt+0x7559e8> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [pc, #48] @ 7619a4 <__cxa_atexit@plt+0x755a00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 76a2a0 <__cxa_atexit@plt+0x75e2fc> │ │ │ │ + ldr r2, [pc, #40] @ 7619a8 <__cxa_atexit@plt+0x755a04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76a2a4 <__cxa_atexit@plt+0x75e300> │ │ │ │ + ldr r3, [pc, #24] @ 7619ac <__cxa_atexit@plt+0x755a08> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, asr #19 │ │ │ │ - cmpeq lr, r0, ror #18 │ │ │ │ + ldrsbeq r9, [lr, #-192] @ 0xffffff40 │ │ │ │ + cmpeq lr, r4, asr #4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - hvceq 54128 @ 0xd370 │ │ │ │ - andeq r0, r0, fp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 76a2f8 <__cxa_atexit@plt+0x75e354> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 76a2ec <__cxa_atexit@plt+0x75e348> │ │ │ │ - ldr r3, [pc, #32] @ 76a2fc <__cxa_atexit@plt+0x75e358> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, r8, lsl r7 │ │ │ │ - andeq r0, r0, fp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 76a32c <__cxa_atexit@plt+0x75e388> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smlaltteq r3, sp, r8, r6 │ │ │ │ - andeq r0, r0, fp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, r5 │ │ │ │ mov lr, fp │ │ │ │ - add fp, r5, #20 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldm fp, {r2, r6, fp} │ │ │ │ - ldr r3, [pc, #144] @ 76a3f0 <__cxa_atexit@plt+0x75e44c> │ │ │ │ - add r0, sl, r9, lsl #2 │ │ │ │ - add r8, r0, #8 │ │ │ │ + ldr r9, [ip, #4]! │ │ │ │ + mov fp, r4 │ │ │ │ + ldr sl, [ip, #4] │ │ │ │ + ldr r3, [pc, #272] @ 761ae4 <__cxa_atexit@plt+0x755b40> │ │ │ │ + add r4, sl, #12 │ │ │ │ + add r8, r4, r9, lsl #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76a3c8 <__cxa_atexit@plt+0x75e424> │ │ │ │ + bne 761aa4 <__cxa_atexit@plt+0x755b00> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldrex r3, [r8] │ │ │ │ strex r3, r7, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76a37c <__cxa_atexit@plt+0x75e3d8> │ │ │ │ - ldr r0, [pc, #96] @ 76a3f4 <__cxa_atexit@plt+0x75e450> │ │ │ │ - add r3, r2, #1 │ │ │ │ - add r2, r9, #1 │ │ │ │ - mov r8, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [sl] │ │ │ │ - bic r0, fp, r1 │ │ │ │ - add r1, r6, #1 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - b 76a008 <__cxa_atexit@plt+0x75e064> │ │ │ │ - str r1, [sp] │ │ │ │ + bne 7619f0 <__cxa_atexit@plt+0x755a4c> │ │ │ │ + ldr r2, [pc, #224] @ 761ae8 <__cxa_atexit@plt+0x755b44> │ │ │ │ + add r3, r4, r9, lsr #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [sl, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [sl] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r3, r1, lsl #2] │ │ │ │ + add r3, r9, #1 │ │ │ │ + cmp r3, r0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bne 761a74 <__cxa_atexit@plt+0x755ad0> │ │ │ │ + ldr r2, [fp, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 761abc <__cxa_atexit@plt+0x755b18> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r1, [pc, #160] @ 761af4 <__cxa_atexit@plt+0x755b50> │ │ │ │ + mov fp, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #148] @ 761af8 <__cxa_atexit@plt+0x755b54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r0, r0, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #104] @ 761af0 <__cxa_atexit@plt+0x755b4c> │ │ │ │ + ldr r8, [r0, #12] │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, lr │ │ │ │ + mov r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ + mov r0, fp │ │ │ │ + stm sp, {ip, lr} │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r2, r4 │ │ │ │ - ldmib sp, {r4, ip, lr} │ │ │ │ - b 76a374 <__cxa_atexit@plt+0x75e3d0> │ │ │ │ - cmpeq lr, ip, asr #5 │ │ │ │ - cmpeq lr, r8, lsl #17 │ │ │ │ - cmpeq sp, r0, lsr #12 │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 76a430 <__cxa_atexit@plt+0x75e48c> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 76a5bc <__cxa_atexit@plt+0x75e618> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r9} │ │ │ │ - b 76a470 <__cxa_atexit@plt+0x75e4cc> │ │ │ │ - eor r7, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 76a5bc <__cxa_atexit@plt+0x75e618> │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and fp, r8, r1 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - uxth r2, fp │ │ │ │ - tst r7, r2 │ │ │ │ - bne 76a600 <__cxa_atexit@plt+0x75e65c> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, sl, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r9, [sp, #28] │ │ │ │ - beq 76a514 <__cxa_atexit@plt+0x75e570> │ │ │ │ - add r0, r0, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #548] @ 76a6ec <__cxa_atexit@plt+0x75e748> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 76a574 <__cxa_atexit@plt+0x75e5d0> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r9, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 76a4d8 <__cxa_atexit@plt+0x75e534> │ │ │ │ - ldr r0, [pc, #512] @ 76a6f0 <__cxa_atexit@plt+0x75e74c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [sl] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 76a458 <__cxa_atexit@plt+0x75e4b4> │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #460] @ 76a6f8 <__cxa_atexit@plt+0x75e754> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76a598 <__cxa_atexit@plt+0x75e5f4> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76a53c <__cxa_atexit@plt+0x75e598> │ │ │ │ - ldr r0, [pc, #424] @ 76a6fc <__cxa_atexit@plt+0x75e758> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r0, [sl] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 76a458 <__cxa_atexit@plt+0x75e4b4> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 76a4d4 <__cxa_atexit@plt+0x75e530> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - mov r4, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 76a538 <__cxa_atexit@plt+0x75e594> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 76a6b8 <__cxa_atexit@plt+0x75e714> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #288] @ 76a700 <__cxa_atexit@plt+0x75e75c> │ │ │ │ + ldm sp, {ip, lr} │ │ │ │ + b 7619e8 <__cxa_atexit@plt+0x755a44> │ │ │ │ + ldr r5, [pc, #40] @ 761aec <__cxa_atexit@plt+0x755b48> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [fp, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [ip] │ │ │ │ + mov r4, fp │ │ │ │ + mov r5, ip │ │ │ │ mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #276] @ 76a704 <__cxa_atexit@plt+0x75e760> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - add r7, r0, r6, lsl #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 76a6e0 <__cxa_atexit@plt+0x75e73c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + mov fp, lr │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq lr, r8, asr ip │ │ │ │ + cmpeq lr, r0, lsr ip │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + cmpeq lr, ip, ror #23 │ │ │ │ + cmpeq lr, r0, ror #2 │ │ │ │ + ldrdeq sp, [sp, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 761bac <__cxa_atexit@plt+0x755c08> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 761b9c <__cxa_atexit@plt+0x755bf8> │ │ │ │ + ldr r3, [pc, #172] @ 761be4 <__cxa_atexit@plt+0x755c40> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 761bb4 <__cxa_atexit@plt+0x755c10> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 761bbc <__cxa_atexit@plt+0x755c18> │ │ │ │ + ldr r5, [pc, #144] @ 761bf4 <__cxa_atexit@plt+0x755c50> │ │ │ │ + ldr r2, [pc, #144] @ 761bf8 <__cxa_atexit@plt+0x755c54> │ │ │ │ + ldr r1, [pc, #144] @ 761bfc <__cxa_atexit@plt+0x755c58> │ │ │ │ + ldr r0, [pc, #144] @ 761c00 <__cxa_atexit@plt+0x755c5c> │ │ │ │ + ldr r8, [pc, #144] @ 761c04 <__cxa_atexit@plt+0x755c60> │ │ │ │ + add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 76a680 <__cxa_atexit@plt+0x75e6dc> │ │ │ │ - ldr r7, [pc, #156] @ 76a6e4 <__cxa_atexit@plt+0x75e740> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 761ba0 <__cxa_atexit@plt+0x755bfc> │ │ │ │ + mov r6, r9 │ │ │ │ + b 761bc4 <__cxa_atexit@plt+0x755c20> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 761be8 <__cxa_atexit@plt+0x755c44> │ │ │ │ + ldr r8, [pc, #28] @ 761bec <__cxa_atexit@plt+0x755c48> │ │ │ │ + ldr r9, [pc, #28] @ 761bf0 <__cxa_atexit@plt+0x755c4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, ror r9 │ │ │ │ + ldrdeq ip, [sp, #-184] @ 0xffffff48 │ │ │ │ + strdeq sp, [sp, #-64] @ 0xffffffc0 │ │ │ │ + smlalbbeq ip, sp, r0, ip │ │ │ │ + @ instruction: 0xffff4428 │ │ │ │ + @ instruction: 0xffff433c │ │ │ │ + ldrdeq ip, [sp, #-196] @ 0xffffff3c │ │ │ │ + cmpeq sp, ip, lsr r5 │ │ │ │ + teqeq r6, pc @ │ │ │ │ + @ instruction: 0x014dcc98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 761c84 <__cxa_atexit@plt+0x755ce0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 761c7c <__cxa_atexit@plt+0x755cd8> │ │ │ │ + ldr r7, [pc, #100] @ 761ca0 <__cxa_atexit@plt+0x755cfc> │ │ │ │ + ldr r3, [pc, #100] @ 761ca4 <__cxa_atexit@plt+0x755d00> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-12] │ │ │ │ - beq 76a69c <__cxa_atexit@plt+0x75e6f8> │ │ │ │ - ldr r0, [pc, #136] @ 76a6e8 <__cxa_atexit@plt+0x75e744> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 761c8c <__cxa_atexit@plt+0x755ce8> │ │ │ │ + ldr r3, [pc, #72] @ 761cac <__cxa_atexit@plt+0x755d08> │ │ │ │ + ldr r7, [pc, #72] @ 761cb0 <__cxa_atexit@plt+0x755d0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #64] @ 761cb4 <__cxa_atexit@plt+0x755d10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 76a6f4 <__cxa_atexit@plt+0x75e750> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 761ca8 <__cxa_atexit@plt+0x755d04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - cmpeq lr, ip, ror #2 │ │ │ │ - cmpeq lr, r8, lsr r7 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq lr, r8, lsl #2 │ │ │ │ - ldrsbeq r1, [lr, #-100] @ 0xffffff9c │ │ │ │ - cmpeq lr, r8, asr #12 │ │ │ │ - cmpeq lr, r8, ror #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq lr, r0, ror r8 │ │ │ │ + cmpeq sp, ip, lsl #24 │ │ │ │ + @ instruction: 0xffff4ca8 │ │ │ │ + cmpeq sp, r4, lsr #24 │ │ │ │ + cmpeq sp, r0, lsr #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76a74c <__cxa_atexit@plt+0x75e7a8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 76a764 <__cxa_atexit@plt+0x75e7c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 76a768 <__cxa_atexit@plt+0x75e7c4> │ │ │ │ + bcc 761cec <__cxa_atexit@plt+0x755d48> │ │ │ │ + ldr r2, [pc, #28] @ 761cf8 <__cxa_atexit@plt+0x755d54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76a76c <__cxa_atexit@plt+0x75e7c8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r0, lsr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 761d70 <__cxa_atexit@plt+0x755dcc> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 761d50 <__cxa_atexit@plt+0x755dac> │ │ │ │ + ldr r2, [pc, #92] @ 761d90 <__cxa_atexit@plt+0x755dec> │ │ │ │ + ldr r3, [pc, #92] @ 761d94 <__cxa_atexit@plt+0x755df0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq r1, [lr, #-72] @ 0xffffffb8 │ │ │ │ - @ instruction: 0x015e1498 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - smlaltbeq r3, sp, r8, r2 │ │ │ │ - andeq r5, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 76a7c0 <__cxa_atexit@plt+0x75e81c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 76a7b4 <__cxa_atexit@plt+0x75e810> │ │ │ │ - ldr r3, [pc, #32] @ 76a7c4 <__cxa_atexit@plt+0x75e820> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 761d80 <__cxa_atexit@plt+0x755ddc> │ │ │ │ + ldr r7, [pc, #40] @ 761d84 <__cxa_atexit@plt+0x755de0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 761d88 <__cxa_atexit@plt+0x755de4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 761d8c <__cxa_atexit@plt+0x755de8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, r0, asr r2 │ │ │ │ - andeq r5, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 76a7f4 <__cxa_atexit@plt+0x75e850> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq sp, r0, lsr #4 │ │ │ │ - andeq r5, r0, ip, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 76a8cc <__cxa_atexit@plt+0x75e928> │ │ │ │ + @ instruction: 0x014dd39c │ │ │ │ + @ instruction: 0x014dd398 │ │ │ │ + @ instruction: 0x014dd398 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq sp, [sp, #-52] @ 0xffffffcc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 761dc8 <__cxa_atexit@plt+0x755e24> │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add fp, r3, #12 │ │ │ │ + cmp r6, fp │ │ │ │ + bcc 761ed8 <__cxa_atexit@plt+0x755f34> │ │ │ │ + mov ip, #12 │ │ │ │ + mov sl, #0 │ │ │ │ + mov r9, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge 761eb8 <__cxa_atexit@plt+0x755f14> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add r2, ip, r7, lsl #2 │ │ │ │ + ldr r1, [r2, r1] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr r0, [r2, r0] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr lr, [pc, #212] @ 761ef8 <__cxa_atexit@plt+0x755f54> │ │ │ │ + mov r6, fp │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r3, [pc, #196] @ 761efc <__cxa_atexit@plt+0x755f58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + str r0, [fp] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76a89c <__cxa_atexit@plt+0x75e8f8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76a850 <__cxa_atexit@plt+0x75e8ac> │ │ │ │ - ldr r3, [pc, #104] @ 76a8d0 <__cxa_atexit@plt+0x75e92c> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 76a430 <__cxa_atexit@plt+0x75e48c> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ + bne 761ea4 <__cxa_atexit@plt+0x755f00> │ │ │ │ + lsl r1, r7, #2 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + add r2, r8, #12 │ │ │ │ + sub r3, fp, #7 │ │ │ │ + add r1, r2, r1 │ │ │ │ + ldrex r0, [r1] │ │ │ │ + strex r0, r3, [r1] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 761e5c <__cxa_atexit@plt+0x755eb8> │ │ │ │ + add r3, r2, r7, lsr #7 │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + ldr r1, [pc, #132] @ 761f00 <__cxa_atexit@plt+0x755f5c> │ │ │ │ + add fp, r6, #12 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r8] │ │ │ │ + strb r9, [r3, r2, lsl #2] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + cmp r3, fp │ │ │ │ + mov r3, r6 │ │ │ │ + bcs 761df0 <__cxa_atexit@plt+0x755e4c> │ │ │ │ + b 761ed8 <__cxa_atexit@plt+0x755f34> │ │ │ │ + ldr r1, [r2, r8] │ │ │ │ mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 76a848 <__cxa_atexit@plt+0x75e8a4> │ │ │ │ - ldrsheq r0, [lr, #-216] @ 0xffffff28 │ │ │ │ - ldrheq r1, [lr, #-52] @ 0xffffffcc │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76a99c <__cxa_atexit@plt+0x75e9f8> │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 76a978 <__cxa_atexit@plt+0x75e9d4> │ │ │ │ - ldr r9, [pc, #192] @ 76a9c8 <__cxa_atexit@plt+0x75ea24> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [pc, #188] @ 76a9cc <__cxa_atexit@plt+0x75ea28> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - bhi 76a9b4 <__cxa_atexit@plt+0x75ea10> │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str sl, [r7, #-16]! │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r2, [pc, #84] @ 76a9d8 <__cxa_atexit@plt+0x75ea34> │ │ │ │ - str r6, [r5, #20]! │ │ │ │ + mov ip, #12 │ │ │ │ + b 761e48 <__cxa_atexit@plt+0x755ea4> │ │ │ │ + ldr r7, [pc, #72] @ 761f08 <__cxa_atexit@plt+0x755f64> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r7, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #36] @ 761f04 <__cxa_atexit@plt+0x755f60> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq lr, r4, lsl r7 │ │ │ │ + ldrsheq r9, [lr, #-124] @ 0xffffff84 │ │ │ │ + ldrheq r9, [lr, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq lr, r0, lsl #15 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 761dc8 <__cxa_atexit@plt+0x755e24> │ │ │ │ + smlaltteq sp, sp, r8, r1 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 761f68 <__cxa_atexit@plt+0x755fc4> │ │ │ │ + ldr r7, [pc, #52] @ 761f7c <__cxa_atexit@plt+0x755fd8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 761f5c <__cxa_atexit@plt+0x755fb8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 761f90 <__cxa_atexit@plt+0x755fec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 761f80 <__cxa_atexit@plt+0x755fdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlaltbeq sp, sp, ip, r1 @ │ │ │ │ + smlalbbeq sp, sp, r8, r1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #172] @ 762048 <__cxa_atexit@plt+0x7560a4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 765f54 <__cxa_atexit@plt+0x759fb0> │ │ │ │ - ldr r3, [pc, #48] @ 76a9d4 <__cxa_atexit@plt+0x75ea30> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3] │ │ │ │ + beq 76200c <__cxa_atexit@plt+0x756068> │ │ │ │ + ldr r2, [pc, #144] @ 76204c <__cxa_atexit@plt+0x7560a8> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + bhi 762034 <__cxa_atexit@plt+0x756090> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 762014 <__cxa_atexit@plt+0x756070> │ │ │ │ + ldr r2, [pc, #112] @ 762060 <__cxa_atexit@plt+0x7560bc> │ │ │ │ + ldr r3, [pc, #112] @ 762064 <__cxa_atexit@plt+0x7560c0> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 76a9d0 <__cxa_atexit@plt+0x75ea2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #52] @ 762050 <__cxa_atexit@plt+0x7560ac> │ │ │ │ + ldr r7, [pc, #52] @ 762054 <__cxa_atexit@plt+0x7560b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 762058 <__cxa_atexit@plt+0x7560b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 76205c <__cxa_atexit@plt+0x7560b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe6a4 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x014d2f98 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76a8d4 <__cxa_atexit@plt+0x75e930> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76aa30 <__cxa_atexit@plt+0x75ea8c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #28] @ 76aa3c <__cxa_atexit@plt+0x75ea98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + ldrdeq sp, [sp, #-8] │ │ │ │ + ldrdeq sp, [sp, #-4] │ │ │ │ + ldrdeq sp, [sp, #-0] │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + strdeq sp, [sp, #-12] │ │ │ │ + smlaltbeq sp, sp, r4, r0 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #136] @ 762108 <__cxa_atexit@plt+0x756164> │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 7620f4 <__cxa_atexit@plt+0x756150> │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7620d4 <__cxa_atexit@plt+0x756130> │ │ │ │ + ldr r2, [pc, #100] @ 76211c <__cxa_atexit@plt+0x756178> │ │ │ │ + ldr r3, [pc, #100] @ 762120 <__cxa_atexit@plt+0x75617c> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #48] @ 76210c <__cxa_atexit@plt+0x756168> │ │ │ │ + ldr r7, [pc, #48] @ 762110 <__cxa_atexit@plt+0x75616c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ 762114 <__cxa_atexit@plt+0x756170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq r1, [lr, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #28] @ 762118 <__cxa_atexit@plt+0x756174> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + cmpeq sp, r8, lsl r0 │ │ │ │ + cmpeq sp, r4, lsl r0 │ │ │ │ + cmpeq sp, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + cmpeq sp, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76aa80 <__cxa_atexit@plt+0x75eadc> │ │ │ │ - ldr r2, [pc, #44] @ 76aa98 <__cxa_atexit@plt+0x75eaf4> │ │ │ │ + bcc 762158 <__cxa_atexit@plt+0x7561b4> │ │ │ │ + ldr r2, [pc, #28] @ 762164 <__cxa_atexit@plt+0x7561c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76aa9c <__cxa_atexit@plt+0x75eaf8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, ror #2 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, ip, ror sl │ │ │ │ + ldrdeq ip, [sp, #-240] @ 0xffffff10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 762218 <__cxa_atexit@plt+0x756274> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 762208 <__cxa_atexit@plt+0x756264> │ │ │ │ + ldr r3, [pc, #172] @ 762250 <__cxa_atexit@plt+0x7562ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 762220 <__cxa_atexit@plt+0x75627c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76aae0 <__cxa_atexit@plt+0x75eb3c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76aaf8 <__cxa_atexit@plt+0x75eb54> │ │ │ │ + bcc 762228 <__cxa_atexit@plt+0x756284> │ │ │ │ + ldr r5, [pc, #144] @ 762260 <__cxa_atexit@plt+0x7562bc> │ │ │ │ + ldr r2, [pc, #144] @ 762264 <__cxa_atexit@plt+0x7562c0> │ │ │ │ + ldr r1, [pc, #144] @ 762268 <__cxa_atexit@plt+0x7562c4> │ │ │ │ + ldr r0, [pc, #144] @ 76226c <__cxa_atexit@plt+0x7562c8> │ │ │ │ + ldr r8, [pc, #144] @ 762270 <__cxa_atexit@plt+0x7562cc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 76220c <__cxa_atexit@plt+0x756268> │ │ │ │ + mov r6, r9 │ │ │ │ + b 762230 <__cxa_atexit@plt+0x75628c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 762254 <__cxa_atexit@plt+0x7562b0> │ │ │ │ + ldr r8, [pc, #28] @ 762258 <__cxa_atexit@plt+0x7562b4> │ │ │ │ + ldr r9, [pc, #28] @ 76225c <__cxa_atexit@plt+0x7562b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsl r3 │ │ │ │ + cmpeq sp, ip, ror #10 │ │ │ │ + smlaltteq ip, sp, r4, lr │ │ │ │ + cmpeq sp, r4, lsl r6 │ │ │ │ + @ instruction: 0xffff3dbc │ │ │ │ + @ instruction: 0xffff3cd0 │ │ │ │ + cmpeq sp, r8, ror #12 │ │ │ │ + cmpeq sp, r0, lsr pc │ │ │ │ + teqeq r6, r3, asr r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7622ac <__cxa_atexit@plt+0x756308> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7622b4 <__cxa_atexit@plt+0x756310> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76aafc <__cxa_atexit@plt+0x75eb58> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrsheq r9, [lr, #-28] @ 0xffffffe4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76232c <__cxa_atexit@plt+0x756388> │ │ │ │ + ldr r7, [sl, #4] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 76230c <__cxa_atexit@plt+0x756368> │ │ │ │ + ldr r2, [pc, #92] @ 76234c <__cxa_atexit@plt+0x7563a8> │ │ │ │ + ldr r3, [pc, #92] @ 762350 <__cxa_atexit@plt+0x7563ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #40] @ 76233c <__cxa_atexit@plt+0x756398> │ │ │ │ + ldr r7, [pc, #40] @ 762340 <__cxa_atexit@plt+0x75639c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r0, [pc, #32] @ 762344 <__cxa_atexit@plt+0x7563a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 762348 <__cxa_atexit@plt+0x7563a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlalbteq ip, sp, r4, r5 │ │ │ │ + smlalbteq ip, sp, r0, r5 │ │ │ │ + cmpeq sp, ip, lsr #28 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmpeq sp, r8, asr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 762384 <__cxa_atexit@plt+0x7563e0> │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 762494 <__cxa_atexit@plt+0x7564f0> │ │ │ │ + mov fp, #0 │ │ │ │ + mov r9, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 762478 <__cxa_atexit@plt+0x7564d4> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76ab78 <__cxa_atexit@plt+0x75ebd4> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 76ac30 <__cxa_atexit@plt+0x75ec8c> │ │ │ │ - ldr r1, [pc, #312] @ 76ac74 <__cxa_atexit@plt+0x75ecd0> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #296] @ 76ac78 <__cxa_atexit@plt+0x75ecd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #8] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r1, [r3, r1] │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ + ldr r0, [r3, r0] │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #208] @ 7624b4 <__cxa_atexit@plt+0x756510> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #200] @ 7624b8 <__cxa_atexit@plt+0x756514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stm lr, {r2, r6, r9} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 76ac40 <__cxa_atexit@plt+0x75ec9c> │ │ │ │ - ldr r1, [pc, #212] @ 76ac60 <__cxa_atexit@plt+0x75ecbc> │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r8, #47 @ 0x2f │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [sl, #16]! │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - ldr r7, [pc, #180] @ 76ac64 <__cxa_atexit@plt+0x75ecc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [sl, #-8] │ │ │ │ - str r0, [sl, #-4] │ │ │ │ - str r7, [sl, #-12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - mov r7, sl │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r3, [pc, #144] @ 76ac68 <__cxa_atexit@plt+0x75ecc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76ac50 <__cxa_atexit@plt+0x75ecac> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ + str lr, [sl] │ │ │ │ + ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 76abf0 <__cxa_atexit@plt+0x75ec4c> │ │ │ │ - ldr r7, [pc, #100] @ 76ac6c <__cxa_atexit@plt+0x75ecc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #84] @ 76ac70 <__cxa_atexit@plt+0x75eccc> │ │ │ │ + bne 762460 <__cxa_atexit@plt+0x7564bc> │ │ │ │ + lsl r2, r7, #2 │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ + add r3, r8, #12 │ │ │ │ + add r2, r3, r2 │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r6, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 762418 <__cxa_atexit@plt+0x756474> │ │ │ │ + add r6, r3, r7, lsr #7 │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r2, [pc, #132] @ 7624bc <__cxa_atexit@plt+0x756518> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r8] │ │ │ │ + strb r9, [r6, r3, lsl #2] │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r3, sl, #20 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, sl │ │ │ │ + bcs 7623a4 <__cxa_atexit@plt+0x756400> │ │ │ │ + b 762494 <__cxa_atexit@plt+0x7564f0> │ │ │ │ + ldr r1, [r3, r8] │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 762408 <__cxa_atexit@plt+0x756464> │ │ │ │ + ldr r7, [pc, #68] @ 7624c4 <__cxa_atexit@plt+0x756520> │ │ │ │ + mov fp, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #36] @ 7624c0 <__cxa_atexit@plt+0x75651c> │ │ │ │ + mov fp, ip │ │ │ │ + mov r2, #20 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76abe4 <__cxa_atexit@plt+0x75ec40> │ │ │ │ - @ instruction: 0x015e1090 │ │ │ │ - cmpeq lr, r0, lsr r0 │ │ │ │ - cmpeq lr, ip, asr sl │ │ │ │ - ldrsbeq r0, [lr, #-244] @ 0xffffff0c │ │ │ │ - cmpeq lr, r0, lsl r0 │ │ │ │ - @ instruction: 0xffffe3fc │ │ │ │ - cmpeq lr, r4, lsl #1 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + cmpeq lr, r4, asr #4 │ │ │ │ + cmpeq lr, r0, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq lr, r0, asr #3 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 762384 <__cxa_atexit@plt+0x7563e0> │ │ │ │ + hvceq 56524 @ 0xdccc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 762524 <__cxa_atexit@plt+0x756580> │ │ │ │ + ldr r7, [pc, #52] @ 762538 <__cxa_atexit@plt+0x756594> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 762518 <__cxa_atexit@plt+0x756574> │ │ │ │ + mov r7, r9 │ │ │ │ + b 76254c <__cxa_atexit@plt+0x7565a8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 76253c <__cxa_atexit@plt+0x756598> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq sp, r0, asr #24 │ │ │ │ + cmpeq sp, ip, lsl ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #184] @ 762610 <__cxa_atexit@plt+0x75666c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r3] │ │ │ │ + beq 7625d0 <__cxa_atexit@plt+0x75662c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #152] @ 762614 <__cxa_atexit@plt+0x756670> │ │ │ │ + ldr r8, [r2, #4]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r2, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + bhi 7625fc <__cxa_atexit@plt+0x756658> │ │ │ │ + ldr r7, [sl, #4] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7625d8 <__cxa_atexit@plt+0x756634> │ │ │ │ + ldr r2, [pc, #116] @ 762628 <__cxa_atexit@plt+0x756684> │ │ │ │ + ldr r3, [pc, #116] @ 76262c <__cxa_atexit@plt+0x756688> │ │ │ │ + stmda r5, {r8, r9, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #56] @ 762618 <__cxa_atexit@plt+0x756674> │ │ │ │ + ldr r7, [pc, #56] @ 76261c <__cxa_atexit@plt+0x756678> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #48] @ 762620 <__cxa_atexit@plt+0x75667c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 762624 <__cxa_atexit@plt+0x756680> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + strdeq ip, [sp, #-40] @ 0xffffffd8 │ │ │ │ + strdeq ip, [sp, #-32] @ 0xffffffe0 │ │ │ │ + cmpeq sp, r8, asr fp │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0x014dcb98 │ │ │ │ + cmpeq sp, ip, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #152] @ 7626dc <__cxa_atexit@plt+0x756738> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + mov r2, r3 │ │ │ │ + sub r7, r3, #24 │ │ │ │ + ldr r8, [r2, #-4]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7626c8 <__cxa_atexit@plt+0x756724> │ │ │ │ + ldr r7, [sl, #4] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + cmp r3, r7 │ │ │ │ + movlt r7, r3 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7626a4 <__cxa_atexit@plt+0x756700> │ │ │ │ + ldr r2, [pc, #104] @ 7626f0 <__cxa_atexit@plt+0x75674c> │ │ │ │ + ldr r3, [pc, #104] @ 7626f4 <__cxa_atexit@plt+0x756750> │ │ │ │ + stmda r5, {r8, r9, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r5, [pc, #52] @ 7626e0 <__cxa_atexit@plt+0x75673c> │ │ │ │ + ldr r7, [pc, #52] @ 7626e4 <__cxa_atexit@plt+0x756740> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #44] @ 7626e8 <__cxa_atexit@plt+0x756744> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7626ec <__cxa_atexit@plt+0x756748> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + cmpeq sp, ip, lsr #4 │ │ │ │ + cmpeq sp, r4, lsr #4 │ │ │ │ + smlalbbeq ip, sp, ip, sl │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + smlalbteq ip, sp, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76acbc <__cxa_atexit@plt+0x75ed18> │ │ │ │ - ldr r2, [pc, #44] @ 76acd4 <__cxa_atexit@plt+0x75ed30> │ │ │ │ + bcc 76272c <__cxa_atexit@plt+0x756788> │ │ │ │ + ldr r2, [pc, #28] @ 762738 <__cxa_atexit@plt+0x756794> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76acd8 <__cxa_atexit@plt+0x75ed34> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r8, lsr #30 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r8, lsr #9 │ │ │ │ + cmpeq sp, ip, asr #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7627ec <__cxa_atexit@plt+0x756848> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7627dc <__cxa_atexit@plt+0x756838> │ │ │ │ + ldr r3, [pc, #172] @ 762824 <__cxa_atexit@plt+0x756880> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7627f4 <__cxa_atexit@plt+0x756850> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76ad1c <__cxa_atexit@plt+0x75ed78> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76ad34 <__cxa_atexit@plt+0x75ed90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 7627fc <__cxa_atexit@plt+0x756858> │ │ │ │ + ldr r5, [pc, #144] @ 762834 <__cxa_atexit@plt+0x756890> │ │ │ │ + ldr r2, [pc, #144] @ 762838 <__cxa_atexit@plt+0x756894> │ │ │ │ + ldr r1, [pc, #144] @ 76283c <__cxa_atexit@plt+0x756898> │ │ │ │ + ldr r0, [pc, #144] @ 762840 <__cxa_atexit@plt+0x75689c> │ │ │ │ + ldr r8, [pc, #144] @ 762844 <__cxa_atexit@plt+0x7568a0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76ad38 <__cxa_atexit@plt+0x75ed94> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 7627e0 <__cxa_atexit@plt+0x75683c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 762804 <__cxa_atexit@plt+0x756860> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 762828 <__cxa_atexit@plt+0x756884> │ │ │ │ + ldr r8, [pc, #28] @ 76282c <__cxa_atexit@plt+0x756888> │ │ │ │ + ldr r9, [pc, #28] @ 762830 <__cxa_atexit@plt+0x75688c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, lsr sp │ │ │ │ + @ instruction: 0x014dbf98 │ │ │ │ + cmpeq sp, r0, ror #18 │ │ │ │ + cmpeq sp, r0, asr #32 │ │ │ │ + @ instruction: 0xffff37e8 │ │ │ │ + @ instruction: 0xffff36fc │ │ │ │ + swpbeq ip, r4, [sp] │ │ │ │ + smlaltbeq ip, sp, ip, r9 │ │ │ │ + teqeq r6, pc, ror r1 │ │ │ │ + cmpeq sp, r0, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76287c <__cxa_atexit@plt+0x7568d8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 762890 <__cxa_atexit@plt+0x7568ec> │ │ │ │ + ldr r7, [pc, #8] @ 76288c <__cxa_atexit@plt+0x7568e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, ip, lsr r9 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [pc, #180] @ 762954 <__cxa_atexit@plt+0x7569b0> │ │ │ │ + ldr lr, [pc, #180] @ 762958 <__cxa_atexit@plt+0x7569b4> │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 762900 <__cxa_atexit@plt+0x75695c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r8, [r2, #-4] │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + beq 762924 <__cxa_atexit@plt+0x756980> │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + ldr r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r1, [r1, #4] │ │ │ │ + add r0, r1, r0 │ │ │ │ + str r0, [r3] │ │ │ │ + bne 7628b4 <__cxa_atexit@plt+0x756910> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 762930 <__cxa_atexit@plt+0x75698c> │ │ │ │ + ldr r3, [pc, #84] @ 762968 <__cxa_atexit@plt+0x7569c4> │ │ │ │ + ldr r8, [pc, #84] @ 76296c <__cxa_atexit@plt+0x7569c8> │ │ │ │ add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq lr, r4, asr #29 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #36] @ 76295c <__cxa_atexit@plt+0x7569b8> │ │ │ │ + ldr r7, [pc, #36] @ 762960 <__cxa_atexit@plt+0x7569bc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #28] @ 762964 <__cxa_atexit@plt+0x7569c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smlaltbeq fp, sp, r0, pc @ │ │ │ │ + @ instruction: 0x014dbf98 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + smlalbbeq ip, sp, r8, r8 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #52] @ 7629bc <__cxa_atexit@plt+0x756a18> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, r3, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq 7629b4 <__cxa_atexit@plt+0x756a10> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 762890 <__cxa_atexit@plt+0x7568ec> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smlaltteq ip, sp, ip, r7 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 762890 <__cxa_atexit@plt+0x7568ec> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 76ada8 <__cxa_atexit@plt+0x75ee04> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 76adac <__cxa_atexit@plt+0x75ee08> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #56] @ 76adb4 <__cxa_atexit@plt+0x75ee10> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #44] @ 76adb0 <__cxa_atexit@plt+0x75ee0c> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #44] @ 76adb8 <__cxa_atexit@plt+0x75ee14> │ │ │ │ - mov r8, #0 │ │ │ │ - mul r3, r0, lr │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + bne 762a58 <__cxa_atexit@plt+0x756ab4> │ │ │ │ + ldr r2, [pc, #88] @ 762a78 <__cxa_atexit@plt+0x756ad4> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + beq 762a70 <__cxa_atexit@plt+0x756acc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #60] @ 762a7c <__cxa_atexit@plt+0x756ad8> │ │ │ │ + mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #13 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r7, [pc, #32] @ 762a80 <__cxa_atexit@plt+0x756adc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmpeq lr, r4, ror #23 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 76ade8 <__cxa_atexit@plt+0x75ee44> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #28] @ 762ab4 <__cxa_atexit@plt+0x756b10> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 76aed8 <__cxa_atexit@plt+0x75ef34> │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 76ae5c <__cxa_atexit@plt+0x75eeb8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76ae98 <__cxa_atexit@plt+0x75eef4> │ │ │ │ - ldr r7, [pc, #164] @ 76aee8 <__cxa_atexit@plt+0x75ef44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [r2, #-4]! │ │ │ │ + ldr lr, [pc, #160] @ 762b78 <__cxa_atexit@plt+0x756bd4> │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + ldr r1, [r1, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3] │ │ │ │ + add sl, r1, r0 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + beq 762b44 <__cxa_atexit@plt+0x756ba0> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r7, [r3] │ │ │ │ + bne 762b50 <__cxa_atexit@plt+0x756bac> │ │ │ │ + ldr r0, [pc, #116] @ 762b7c <__cxa_atexit@plt+0x756bd8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r1, #3 │ │ │ │ + str r0, [r2] │ │ │ │ + str r7, [r3] │ │ │ │ + beq 762b68 <__cxa_atexit@plt+0x756bc4> │ │ │ │ + ldr r7, [r1, #3] │ │ │ │ + ldr r3, [pc, #84] @ 762b80 <__cxa_atexit@plt+0x756bdc> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76aeb8 <__cxa_atexit@plt+0x75ef14> │ │ │ │ - ldr r3, [pc, #104] @ 76aee4 <__cxa_atexit@plt+0x75ef40> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ 762b84 <__cxa_atexit@plt+0x756be0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 76aee0 <__cxa_atexit@plt+0x75ef3c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq lr, r4, ror #21 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + bne 762bf0 <__cxa_atexit@plt+0x756c4c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #96] @ 762c14 <__cxa_atexit@plt+0x756c70> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + beq 762c08 <__cxa_atexit@plt+0x756c64> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r2, [pc, #60] @ 762c18 <__cxa_atexit@plt+0x756c74> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #28] @ 762c1c <__cxa_atexit@plt+0x756c78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + cmpeq lr, r4, asr #20 │ │ │ │ + @ instruction: 0x014dc598 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 762c90 <__cxa_atexit@plt+0x756cec> │ │ │ │ + ldr r7, [pc, #112] @ 762cb4 <__cxa_atexit@plt+0x756d10> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 76aecc <__cxa_atexit@plt+0x75ef28> │ │ │ │ - ldr r6, [pc, #28] @ 76aedc <__cxa_atexit@plt+0x75ef38> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + beq 762c80 <__cxa_atexit@plt+0x756cdc> │ │ │ │ + ldr r7, [pc, #96] @ 762cb8 <__cxa_atexit@plt+0x756d14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 762ca0 <__cxa_atexit@plt+0x756cfc> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 762890 <__cxa_atexit@plt+0x7568ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, r4, lsl lr │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 762cc0 <__cxa_atexit@plt+0x756d1c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 762cbc <__cxa_atexit@plt+0x756d18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq lr, r4, asr sp │ │ │ │ - @ instruction: 0x015e0d94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq sp, r4, lsl r5 │ │ │ │ + cmpeq sp, r0, lsr r5 │ │ │ │ + strdeq ip, [sp, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #56] @ 762d14 <__cxa_atexit@plt+0x756d70> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-24 @ 0xffffffe8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 762d04 <__cxa_atexit@plt+0x756d60> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 762890 <__cxa_atexit@plt+0x7568ec> │ │ │ │ + ldr r7, [pc, #12] @ 762d18 <__cxa_atexit@plt+0x756d74> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strheq ip, [sp, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76af28 <__cxa_atexit@plt+0x75ef84> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 76af40 <__cxa_atexit@plt+0x75ef9c> │ │ │ │ + bcc 762d50 <__cxa_atexit@plt+0x756dac> │ │ │ │ + ldr r2, [pc, #40] @ 762d68 <__cxa_atexit@plt+0x756dc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76af44 <__cxa_atexit@plt+0x75efa0> │ │ │ │ + ldr r3, [pc, #20] @ 762d6c <__cxa_atexit@plt+0x756dc8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq r0, [lr, #-204] @ 0xffffff34 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r4, lsl #29 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + strheq ip, [sp, #-64] @ 0xffffffc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 762dd0 <__cxa_atexit@plt+0x756e2c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 762dc8 <__cxa_atexit@plt+0x756e24> │ │ │ │ + ldr r3, [pc, #52] @ 762dd8 <__cxa_atexit@plt+0x756e34> │ │ │ │ + ldr r9, [pc, #52] @ 762ddc <__cxa_atexit@plt+0x756e38> │ │ │ │ + ldr r2, [pc, #52] @ 762de0 <__cxa_atexit@plt+0x756e3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, asr r4 │ │ │ │ + cmpeq sp, r4, ror #8 │ │ │ │ + ldrsheq r8, [lr, #-108] @ 0xffffff94 │ │ │ │ + hvceq 56388 @ 0xdc44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 762e94 <__cxa_atexit@plt+0x756ef0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 762e84 <__cxa_atexit@plt+0x756ee0> │ │ │ │ + ldr r3, [pc, #172] @ 762ecc <__cxa_atexit@plt+0x756f28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 762e9c <__cxa_atexit@plt+0x756ef8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76af8c <__cxa_atexit@plt+0x75efe8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 76afa4 <__cxa_atexit@plt+0x75f000> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc 762ea4 <__cxa_atexit@plt+0x756f00> │ │ │ │ + ldr r5, [pc, #144] @ 762edc <__cxa_atexit@plt+0x756f38> │ │ │ │ + ldr r2, [pc, #144] @ 762ee0 <__cxa_atexit@plt+0x756f3c> │ │ │ │ + ldr r1, [pc, #144] @ 762ee4 <__cxa_atexit@plt+0x756f40> │ │ │ │ + ldr r0, [pc, #144] @ 762ee8 <__cxa_atexit@plt+0x756f44> │ │ │ │ + ldr r8, [pc, #144] @ 762eec <__cxa_atexit@plt+0x756f48> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 762e88 <__cxa_atexit@plt+0x756ee4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 762eac <__cxa_atexit@plt+0x756f08> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 762ed0 <__cxa_atexit@plt+0x756f2c> │ │ │ │ + ldr r8, [pc, #28] @ 762ed4 <__cxa_atexit@plt+0x756f30> │ │ │ │ + ldr r9, [pc, #28] @ 762ed8 <__cxa_atexit@plt+0x756f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015e8694 │ │ │ │ + strdeq fp, [sp, #-128] @ 0xffffff80 │ │ │ │ + smlalbbeq ip, sp, r8, r3 │ │ │ │ + @ instruction: 0x014db998 │ │ │ │ + @ instruction: 0xffff3140 │ │ │ │ + @ instruction: 0xffff3054 │ │ │ │ + smlaltteq fp, sp, ip, r9 │ │ │ │ + ldrdeq ip, [sp, #-52] @ 0xffffffcc │ │ │ │ + teqeq r6, r7 @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 762f34 <__cxa_atexit@plt+0x756f90> │ │ │ │ + ldr r2, [pc, #48] @ 762f40 <__cxa_atexit@plt+0x756f9c> │ │ │ │ + ldr r7, [r8, #8] │ │ │ │ + ldr r1, [r8, #12] │ │ │ │ + ldr r0, [pc, #40] @ 762f44 <__cxa_atexit@plt+0x756fa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq lr, r8, ror r5 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 762fcc <__cxa_atexit@plt+0x757028> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 762fd8 <__cxa_atexit@plt+0x757034> │ │ │ │ + ldr r1, [pc, #72] @ 762fe8 <__cxa_atexit@plt+0x757044> │ │ │ │ + ldr r0, [pc, #72] @ 762fec <__cxa_atexit@plt+0x757048> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76afa8 <__cxa_atexit@plt+0x75f004> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + ldrsheq r8, [lr, #-64] @ 0xffffffc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76302c <__cxa_atexit@plt+0x757088> │ │ │ │ + ldr r7, [pc, #44] @ 76303c <__cxa_atexit@plt+0x757098> │ │ │ │ + ldr r3, [pc, #44] @ 763040 <__cxa_atexit@plt+0x75709c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq lr, ip, asr ip │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sp, ip, ror #20 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #16] @ 763044 <__cxa_atexit@plt+0x7570a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq sp, r0, lsr #4 │ │ │ │ + cmpeq sp, ip, asr r2 │ │ │ │ + cmpeq sp, r4, lsr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 76afd8 <__cxa_atexit@plt+0x75f034> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 763080 <__cxa_atexit@plt+0x7570dc> │ │ │ │ + ldr r3, [pc, #52] @ 7630a0 <__cxa_atexit@plt+0x7570fc> │ │ │ │ + ldr r8, [pc, #52] @ 7630a4 <__cxa_atexit@plt+0x757100> │ │ │ │ + str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r3, [pc, #32] @ 7630a8 <__cxa_atexit@plt+0x757104> │ │ │ │ + ldr r7, [pc, #32] @ 7630ac <__cxa_atexit@plt+0x757108> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r0, [pc, #24] @ 7630b0 <__cxa_atexit@plt+0x75710c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + strdeq ip, [sp, #-28] @ 0xffffffe4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, r0, asr r8 │ │ │ │ + cmpeq sp, ip, asr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 76b008 <__cxa_atexit@plt+0x75f064> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76b08c <__cxa_atexit@plt+0x75f0e8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [pc, #124] @ 76b0b8 <__cxa_atexit@plt+0x75f114> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76b098 <__cxa_atexit@plt+0x75f0f4> │ │ │ │ mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + str r7, [r5], #-12 │ │ │ │ + b 7630e8 <__cxa_atexit@plt+0x757144> │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov lr, fp │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov fp, r4 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7631f0 <__cxa_atexit@plt+0x75724c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [pc, #264] @ 763214 <__cxa_atexit@plt+0x757270> │ │ │ │ + ldr ip, [pc, #264] @ 763218 <__cxa_atexit@plt+0x757274> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + cmp r8, r0 │ │ │ │ + bge 7631d0 <__cxa_atexit@plt+0x75722c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r3, [ip] │ │ │ │ + lsl r4, r8, #2 │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76b058 <__cxa_atexit@plt+0x75f0b4> │ │ │ │ - ldr r3, [pc, #76] @ 76b0bc <__cxa_atexit@plt+0x75f118> │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r8, [sl] │ │ │ │ + bne 7631a4 <__cxa_atexit@plt+0x757200> │ │ │ │ + mov r0, #0 │ │ │ │ + add r3, r9, #12 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add r0, r3, r4 │ │ │ │ + ldrex r2, [r0] │ │ │ │ + strex r2, r6, [r0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 763158 <__cxa_atexit@plt+0x7571b4> │ │ │ │ + ldr r6, [r9, #4] │ │ │ │ + ldr r2, [pc, #176] @ 763224 <__cxa_atexit@plt+0x757280> │ │ │ │ + add r0, r3, r8, lsr #7 │ │ │ │ + add r8, r8, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r3, sl, #16 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r2, [r9] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r0, r6, lsl #2] │ │ │ │ + ldr r0, [fp, #804] @ 0x324 │ │ │ │ + mov r6, sl │ │ │ │ + cmp r0, r3 │ │ │ │ + bcs 763114 <__cxa_atexit@plt+0x757170> │ │ │ │ + b 7631f0 <__cxa_atexit@plt+0x75724c> │ │ │ │ + add r3, r4, r9 │ │ │ │ + mov r0, fp │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [pc, #92] @ 76321c <__cxa_atexit@plt+0x757278> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [pc, #88] @ 763220 <__cxa_atexit@plt+0x75727c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 763148 <__cxa_atexit@plt+0x7571a4> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r4, fp │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r3, [pc, #72] @ 76322c <__cxa_atexit@plt+0x757288> │ │ │ │ + mov fp, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76b0c0 <__cxa_atexit@plt+0x75f11c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ + ldr r0, [pc, #48] @ 763228 <__cxa_atexit@plt+0x757284> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [fp, #828] @ 0x33c │ │ │ │ + mov r4, fp │ │ │ │ + mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76b050 <__cxa_atexit@plt+0x75f0ac> │ │ │ │ - ldrsheq r0, [lr, #-80] @ 0xffffffb0 │ │ │ │ - ldrheq r0, [lr, #-188] @ 0xffffff44 │ │ │ │ - cmpeq lr, r0, asr fp │ │ │ │ - cmpeq sp, r8, asr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - @ instruction: 0x014d2890 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 76b110 <__cxa_atexit@plt+0x75f16c> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmpeq lr, r0, lsr #10 │ │ │ │ + cmpeq lr, r4, ror r4 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + cmpeq lr, r0, asr #9 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + cmpeq lr, ip, asr r4 │ │ │ │ + qdaddeq ip, r8, sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 763288 <__cxa_atexit@plt+0x7572e4> │ │ │ │ + ldr r7, [pc, #88] @ 7632ac <__cxa_atexit@plt+0x757308> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 763298 <__cxa_atexit@plt+0x7572f4> │ │ │ │ + ldr r7, [pc, #76] @ 7632b8 <__cxa_atexit@plt+0x757314> │ │ │ │ + ldr r3, [pc, #76] @ 7632bc <__cxa_atexit@plt+0x757318> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 767264 <__cxa_atexit@plt+0x75b2c0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #36] @ 7632b4 <__cxa_atexit@plt+0x757310> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7632b0 <__cxa_atexit@plt+0x75730c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + smlaltteq fp, sp, ip, pc @ │ │ │ │ + cmpeq sp, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + smlalbteq fp, sp, r4, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76b1e4 <__cxa_atexit@plt+0x75f240> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 76b20c <__cxa_atexit@plt+0x75f268> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7632f4 <__cxa_atexit@plt+0x757350> │ │ │ │ + ldr r2, [pc, #28] @ 763300 <__cxa_atexit@plt+0x75735c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76b210 <__cxa_atexit@plt+0x75f26c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76b1fc <__cxa_atexit@plt+0x75f258> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76b1a8 <__cxa_atexit@plt+0x75f204> │ │ │ │ - ldr r7, [pc, #84] @ 76b214 <__cxa_atexit@plt+0x75f270> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76b218 <__cxa_atexit@plt+0x75f274> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76b21c <__cxa_atexit@plt+0x75f278> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76b19c <__cxa_atexit@plt+0x75f1f8> │ │ │ │ - cmpeq lr, r0, ror #21 │ │ │ │ - cmpeq lr, ip, lsr #9 │ │ │ │ - cmpeq lr, r8, lsl sl │ │ │ │ - cmpeq lr, ip, asr sl │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - smlaltteq r2, sp, ip, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 76b26c <__cxa_atexit@plt+0x75f2c8> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add sl, r5, #12 │ │ │ │ + cmpeq lr, r0, ror #17 │ │ │ │ + strheq fp, [sp, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7633b4 <__cxa_atexit@plt+0x757410> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7633a4 <__cxa_atexit@plt+0x757400> │ │ │ │ + ldr r3, [pc, #172] @ 7633ec <__cxa_atexit@plt+0x757448> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7633bc <__cxa_atexit@plt+0x757418> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7633c4 <__cxa_atexit@plt+0x757420> │ │ │ │ + ldr r5, [pc, #144] @ 7633fc <__cxa_atexit@plt+0x757458> │ │ │ │ + ldr r2, [pc, #144] @ 763400 <__cxa_atexit@plt+0x75745c> │ │ │ │ + ldr r1, [pc, #144] @ 763404 <__cxa_atexit@plt+0x757460> │ │ │ │ + ldr r0, [pc, #144] @ 763408 <__cxa_atexit@plt+0x757464> │ │ │ │ + ldr r8, [pc, #144] @ 76340c <__cxa_atexit@plt+0x757468> │ │ │ │ + add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - mov r7, r3 │ │ │ │ - b 7680d4 <__cxa_atexit@plt+0x75c130> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76b340 <__cxa_atexit@plt+0x75f39c> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 76b368 <__cxa_atexit@plt+0x75f3c4> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76b36c <__cxa_atexit@plt+0x75f3c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76b358 <__cxa_atexit@plt+0x75f3b4> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76b304 <__cxa_atexit@plt+0x75f360> │ │ │ │ - ldr r7, [pc, #84] @ 76b370 <__cxa_atexit@plt+0x75f3cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76b374 <__cxa_atexit@plt+0x75f3d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76b378 <__cxa_atexit@plt+0x75f3d4> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 7633a8 <__cxa_atexit@plt+0x757404> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7633cc <__cxa_atexit@plt+0x757428> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7633f0 <__cxa_atexit@plt+0x75744c> │ │ │ │ + ldr r8, [pc, #28] @ 7633f4 <__cxa_atexit@plt+0x757450> │ │ │ │ + ldr r9, [pc, #28] @ 7633f8 <__cxa_atexit@plt+0x757454> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, ror r1 │ │ │ │ + ldrdeq fp, [sp, #-48] @ 0xffffffd0 │ │ │ │ + smlalbteq fp, sp, r8, lr │ │ │ │ + hvceq 56136 @ 0xdb48 │ │ │ │ + @ instruction: 0xffff2c20 │ │ │ │ + @ instruction: 0xffff2b34 │ │ │ │ + smlalbteq fp, sp, ip, r4 │ │ │ │ + cmpeq sp, r4, lsl pc │ │ │ │ + teqeq r6, r7 @ │ │ │ │ + strheq fp, [sp, #-232] @ 0xffffff18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76347c <__cxa_atexit@plt+0x7574d8> │ │ │ │ + ldr r3, [pc, #88] @ 76348c <__cxa_atexit@plt+0x7574e8> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76b2f8 <__cxa_atexit@plt+0x75f354> │ │ │ │ - cmpeq lr, r4, lsl #19 │ │ │ │ - cmpeq lr, r0, asr r3 │ │ │ │ - ldrheq r0, [lr, #-140] @ 0xffffff74 │ │ │ │ - cmpeq lr, r0, lsl #18 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - strdeq r2, [sp, #-84] @ 0xffffffac │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 76b3b0 <__cxa_atexit@plt+0x75f40c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + beq 76346c <__cxa_atexit@plt+0x7574c8> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [pc, #64] @ 763490 <__cxa_atexit@plt+0x7574ec> │ │ │ │ + ldr r8, [pc, #64] @ 763494 <__cxa_atexit@plt+0x7574f0> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 7663ac <__cxa_atexit@plt+0x75a408> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76b484 <__cxa_atexit@plt+0x75f4e0> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 76b4ac <__cxa_atexit@plt+0x75f508> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76b4b0 <__cxa_atexit@plt+0x75f50c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76b49c <__cxa_atexit@plt+0x75f4f8> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76b448 <__cxa_atexit@plt+0x75f4a4> │ │ │ │ - ldr r7, [pc, #84] @ 76b4b4 <__cxa_atexit@plt+0x75f510> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76b4b8 <__cxa_atexit@plt+0x75f514> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76b4bc <__cxa_atexit@plt+0x75f518> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #20] @ 763498 <__cxa_atexit@plt+0x7574f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + hvceq 56292 @ 0xdbe4 │ │ │ │ + cmpeq sp, ip, asr lr │ │ │ │ + cmpeq sp, r0, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 7634d0 <__cxa_atexit@plt+0x75752c> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r8, [pc, #24] @ 7634d4 <__cxa_atexit@plt+0x757530> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76b43c <__cxa_atexit@plt+0x75f498> │ │ │ │ - cmpeq lr, r0, asr #16 │ │ │ │ - cmpeq lr, ip, lsl #4 │ │ │ │ - cmpeq lr, r8, ror r7 │ │ │ │ - ldrheq r0, [lr, #-124] @ 0xffffff84 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - cmpeq sp, r8, asr r5 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + cmpeq sp, ip, lsl #28 │ │ │ │ + strdeq fp, [sp, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 76b4ec <__cxa_atexit@plt+0x75f548> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r3, [pc, #24] @ 763504 <__cxa_atexit@plt+0x757560> │ │ │ │ + ldr r8, [pc, #24] @ 763508 <__cxa_atexit@plt+0x757564> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrdeq fp, [sp, #-216] @ 0xffffff28 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76b5c0 <__cxa_atexit@plt+0x75f61c> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 76b5e8 <__cxa_atexit@plt+0x75f644> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76b5ec <__cxa_atexit@plt+0x75f648> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76b5d8 <__cxa_atexit@plt+0x75f634> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76b584 <__cxa_atexit@plt+0x75f5e0> │ │ │ │ - ldr r7, [pc, #84] @ 76b5f0 <__cxa_atexit@plt+0x75f64c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76b5f4 <__cxa_atexit@plt+0x75f650> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 763528 <__cxa_atexit@plt+0x757584> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 763568 <__cxa_atexit@plt+0x7575c4> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #192] @ 763610 <__cxa_atexit@plt+0x75766c> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7635e0 <__cxa_atexit@plt+0x75763c> │ │ │ │ + b 763624 <__cxa_atexit@plt+0x757680> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #16]! │ │ │ │ + ldr r3, [pc, #140] @ 763608 <__cxa_atexit@plt+0x757664> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r2, #-12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r7] │ │ │ │ + str r8, [r2, #-4] │ │ │ │ + str r3, [r8] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7635e8 <__cxa_atexit@plt+0x757644> │ │ │ │ + ldr lr, [pc, #112] @ 763614 <__cxa_atexit@plt+0x757670> │ │ │ │ + sub r2, r3, #23 │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #100] @ 763618 <__cxa_atexit@plt+0x757674> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76b5f8 <__cxa_atexit@plt+0x75f654> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76b578 <__cxa_atexit@plt+0x75f5d4> │ │ │ │ - cmpeq lr, r4, lsl #14 │ │ │ │ - ldrsbeq r0, [lr, #-0] │ │ │ │ - cmpeq lr, ip, lsr r6 │ │ │ │ - cmpeq lr, r0, lsl #13 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - cmpeq sp, r0, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - cmpeq sp, r0, lsl #8 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 76b650 <__cxa_atexit@plt+0x75f6ac> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 76b7e4 <__cxa_atexit@plt+0x75f840> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r9} │ │ │ │ - b 76b690 <__cxa_atexit@plt+0x75f6ec> │ │ │ │ - eor r7, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 76b7e4 <__cxa_atexit@plt+0x75f840> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and fp, r8, r1 │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - and r2, r7, fp │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - tst r2, r1 │ │ │ │ - bne 76b828 <__cxa_atexit@plt+0x75f884> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, sl, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r9, [sp, #28] │ │ │ │ - beq 76b73c <__cxa_atexit@plt+0x75f798> │ │ │ │ - add r0, r0, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #548] @ 76b914 <__cxa_atexit@plt+0x75f970> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 76b79c <__cxa_atexit@plt+0x75f7f8> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r9, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 76b700 <__cxa_atexit@plt+0x75f75c> │ │ │ │ - ldr r0, [pc, #512] @ 76b918 <__cxa_atexit@plt+0x75f974> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 76360c <__cxa_atexit@plt+0x757668> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ + cmpeq lr, r8, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x015e7f90 │ │ │ │ + cmpeq lr, r0, lsl r6 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r0, [pc, #268] @ 763740 <__cxa_atexit@plt+0x75779c> │ │ │ │ + mov ip, r6 │ │ │ │ + mov lr, r4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [sl] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 76b678 <__cxa_atexit@plt+0x75f6d4> │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #460] @ 76b920 <__cxa_atexit@plt+0x75f97c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76b7c0 <__cxa_atexit@plt+0x75f81c> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldmib r5, {r4, fp} │ │ │ │ + ldr r3, [r0] │ │ │ │ + add r6, fp, #12 │ │ │ │ + add sl, r6, r8, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76b764 <__cxa_atexit@plt+0x75f7c0> │ │ │ │ - ldr r0, [pc, #424] @ 76b924 <__cxa_atexit@plt+0x75f980> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r0, [sl] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 76b678 <__cxa_atexit@plt+0x75f6d4> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ + bne 7636fc <__cxa_atexit@plt+0x757758> │ │ │ │ + lsl r3, r8, #2 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [sl] │ │ │ │ + strex r2, r9, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 763668 <__cxa_atexit@plt+0x7576c4> │ │ │ │ + ldr r1, [fp, #4] │ │ │ │ + ldr sl, [pc, #192] @ 763744 <__cxa_atexit@plt+0x7577a0> │ │ │ │ + add r0, r6, r8, lsr #7 │ │ │ │ + mov r2, #1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [fp] │ │ │ │ + strb r2, [r0, r1, lsl #2] │ │ │ │ + ldr r1, [pc, #172] @ 763748 <__cxa_atexit@plt+0x7577a4> │ │ │ │ + add fp, r4, #12 │ │ │ │ + mov r0, r4 │ │ │ │ + add r6, r3, fp │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r1] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 76371c <__cxa_atexit@plt+0x757778> │ │ │ │ + lsr r3, r8, #7 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r6] │ │ │ │ + strex r2, r7, [r6] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7636c0 <__cxa_atexit@plt+0x75771c> │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + str sl, [r0] │ │ │ │ + add r0, r3, fp │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r7, lsl #2] │ │ │ │ + add r7, r8, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + b 763528 <__cxa_atexit@plt+0x757584> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 76b6fc <__cxa_atexit@plt+0x75f758> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - mov r4, lr │ │ │ │ + b 76365c <__cxa_atexit@plt+0x7576b8> │ │ │ │ + ldr r1, [r6] │ │ │ │ + mov r0, lr │ │ │ │ str ip, [sp, #8] │ │ │ │ + mov r9, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 76b760 <__cxa_atexit@plt+0x75f7bc> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 76b8e0 <__cxa_atexit@plt+0x75f93c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #288] @ 76b928 <__cxa_atexit@plt+0x75f984> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #276] @ 76b92c <__cxa_atexit@plt+0x75f988> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - add r7, r0, r6, lsl #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 76b908 <__cxa_atexit@plt+0x75f964> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 76b8a8 <__cxa_atexit@plt+0x75f904> │ │ │ │ - ldr r7, [pc, #156] @ 76b90c <__cxa_atexit@plt+0x75f968> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 76b8c4 <__cxa_atexit@plt+0x75f920> │ │ │ │ - ldr r0, [pc, #136] @ 76b910 <__cxa_atexit@plt+0x75f96c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 76b91c <__cxa_atexit@plt+0x75f978> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - cmppeq sp, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ - cmpeq lr, r0, lsl r5 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq sp, r0, ror #29 @ p-variant is OBSOLETE │ │ │ │ - cmpeq lr, ip, lsr #9 │ │ │ │ - cmpeq lr, r0, lsr #8 │ │ │ │ - cmpeq lr, r0, asr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r0, r4 │ │ │ │ + b 7636b4 <__cxa_atexit@plt+0x757710> │ │ │ │ + ldrsheq r7, [lr, #-248] @ 0xffffff08 │ │ │ │ + ldrheq r7, [lr, #-240] @ 0xffffff10 │ │ │ │ + cmpeq lr, ip, lsl #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76b974 <__cxa_atexit@plt+0x75f9d0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 76b98c <__cxa_atexit@plt+0x75f9e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 76b990 <__cxa_atexit@plt+0x75f9ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7637b0 <__cxa_atexit@plt+0x75780c> │ │ │ │ + ldr lr, [pc, #80] @ 7637c8 <__cxa_atexit@plt+0x757824> │ │ │ │ + sub r2, r6, #23 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [pc, #68] @ 7637cc <__cxa_atexit@plt+0x757828> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76b994 <__cxa_atexit@plt+0x75f9f0> │ │ │ │ - mov r2, #8 │ │ │ │ + ldr r3, [pc, #24] @ 7637d0 <__cxa_atexit@plt+0x75782c> │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r0, [lr, #-32] @ 0xffffffe0 │ │ │ │ - cmpeq lr, r0, ror r2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - smlalbbeq r2, sp, r0, r0 │ │ │ │ - andeq r3, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 76b9e8 <__cxa_atexit@plt+0x75fa44> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ + ldrheq r7, [lr, #-220] @ 0xffffff24 │ │ │ │ + cmpeq lr, ip, lsr r4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 763818 <__cxa_atexit@plt+0x757874> │ │ │ │ + ldr r3, [pc, #52] @ 763830 <__cxa_atexit@plt+0x75788c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r8] │ │ │ │ + ldr r3, [pc, #40] @ 763834 <__cxa_atexit@plt+0x757890> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 763838 <__cxa_atexit@plt+0x757894> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 76b9dc <__cxa_atexit@plt+0x75fa38> │ │ │ │ - ldr r3, [pc, #32] @ 76b9ec <__cxa_atexit@plt+0x75fa48> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sp, r8, lsr #32 │ │ │ │ - andeq r3, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 76ba1c <__cxa_atexit@plt+0x75fa78> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r1, [sp, #-248] @ 0xffffff08 │ │ │ │ - andeq r3, r0, ip, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 76baf4 <__cxa_atexit@plt+0x75fb50> │ │ │ │ + cmpeq lr, r8, asr #28 │ │ │ │ + ldrheq r8, [lr, #-56] @ 0xffffffc8 │ │ │ │ + smlalbteq fp, sp, r4, sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 763888 <__cxa_atexit@plt+0x7578e4> │ │ │ │ + ldr r2, [pc, #56] @ 763890 <__cxa_atexit@plt+0x7578ec> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 763894 <__cxa_atexit@plt+0x7578f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 763898 <__cxa_atexit@plt+0x7578f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlalbbeq fp, sp, ip, sl │ │ │ │ + cmpeq lr, r0, lsr ip │ │ │ │ + cmpeq lr, r4, ror ip │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7638d4 <__cxa_atexit@plt+0x757930> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 7638dc <__cxa_atexit@plt+0x757938> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7639cc <__cxa_atexit@plt+0x757a28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r7, [lr, #-180] @ 0xffffff4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 763914 <__cxa_atexit@plt+0x757970> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76391c <__cxa_atexit@plt+0x757978> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015e7b94 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #132] @ 7639b8 <__cxa_atexit@plt+0x757a14> │ │ │ │ + mov ip, fp │ │ │ │ + mov lr, r9 │ │ │ │ + add r9, sl, #12 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ + add r7, r9, fp, lsl #2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76bac4 <__cxa_atexit@plt+0x75fb20> │ │ │ │ + bne 763998 <__cxa_atexit@plt+0x7579f4> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r8, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 76ba78 <__cxa_atexit@plt+0x75fad4> │ │ │ │ - ldr r3, [pc, #104] @ 76baf8 <__cxa_atexit@plt+0x75fb54> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 76b650 <__cxa_atexit@plt+0x75f6ac> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ + bne 76395c <__cxa_atexit@plt+0x7579b8> │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r2, [pc, #68] @ 7639bc <__cxa_atexit@plt+0x757a18> │ │ │ │ + add r7, r9, fp, lsr #7 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov fp, ip │ │ │ │ + str r2, [sl] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r7, r3, lsl #2] │ │ │ │ + mov r7, lr │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 76ba70 <__cxa_atexit@plt+0x75facc> │ │ │ │ - ldrsbeq pc, [sp, #-176] @ 0xffffff50 @ │ │ │ │ - cmpeq lr, ip, lsl #3 │ │ │ │ - cmpeq sp, ip, lsl pc │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r8, fp │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 76bb34 <__cxa_atexit@plt+0x75fb90> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - beq 76bcc4 <__cxa_atexit@plt+0x75fd20> │ │ │ │ - ldm r5, {r1, r2, r9} │ │ │ │ - b 76bb70 <__cxa_atexit@plt+0x75fbcc> │ │ │ │ - eor r0, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - beq 76bcc4 <__cxa_atexit@plt+0x75fd20> │ │ │ │ - add r6, r5, #28 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - rsb r0, r8, #0 │ │ │ │ - mov r7, r2 │ │ │ │ - ldm r6, {r2, r4, r6} │ │ │ │ - and fp, r8, r0 │ │ │ │ - and r0, fp, r6 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 76bd44 <__cxa_atexit@plt+0x75fda0> │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add r0, r6, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - tst r2, fp │ │ │ │ - beq 76bc10 <__cxa_atexit@plt+0x75fc6c> │ │ │ │ - add r4, r4, r7, lsl #2 │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r9, [r4, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #616] @ 76be30 <__cxa_atexit@plt+0x75fe8c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r4, [r1] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76bc70 <__cxa_atexit@plt+0x75fccc> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r9, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76bbdc <__cxa_atexit@plt+0x75fc38> │ │ │ │ - ldr r0, [pc, #576] @ 76be34 <__cxa_atexit@plt+0x75fe90> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - str r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - b 76bb58 <__cxa_atexit@plt+0x75fbb4> │ │ │ │ - add r4, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #536] @ 76be40 <__cxa_atexit@plt+0x75fe9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76bc98 <__cxa_atexit@plt+0x75fcf4> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r4, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76bc38 <__cxa_atexit@plt+0x75fc94> │ │ │ │ - ldr r0, [pc, #500] @ 76be44 <__cxa_atexit@plt+0x75fea0> │ │ │ │ - mov r2, r7 │ │ │ │ - add r9, r9, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - b 76bb58 <__cxa_atexit@plt+0x75fbb4> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov r4, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov ip, r4 │ │ │ │ - b 76bbd8 <__cxa_atexit@plt+0x75fc34> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r9, ip │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, r9 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - b 76bc34 <__cxa_atexit@plt+0x75fc90> │ │ │ │ - ldr r0, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 76bdfc <__cxa_atexit@plt+0x75fe58> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #340] @ 76be38 <__cxa_atexit@plt+0x75fe94> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r7] │ │ │ │ - mov r4, #255 @ 0xff │ │ │ │ - orr r4, r4, #65280 @ 0xff00 │ │ │ │ - cmp r0, r4 │ │ │ │ - bne 76bd1c <__cxa_atexit@plt+0x75fd78> │ │ │ │ - ldr r0, [pc, #316] @ 76be3c <__cxa_atexit@plt+0x75fe98> │ │ │ │ - add r6, lr, #8 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib lr, {r0, r7} │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - sub r7, r3, #5 │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 763954 <__cxa_atexit@plt+0x7579b0> │ │ │ │ + ldrsheq r7, [lr, #-196] @ 0xffffff3c │ │ │ │ + ldrheq r7, [lr, #-204] @ 0xffffff34 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 763a80 <__cxa_atexit@plt+0x757adc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 763a8c <__cxa_atexit@plt+0x757ae8> │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + cmp r8, r1 │ │ │ │ + bne 763a04 <__cxa_atexit@plt+0x757a60> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + mov sl, #0 │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [pc, #124] @ 763a9c <__cxa_atexit@plt+0x757af8> │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #116] @ 763aa0 <__cxa_atexit@plt+0x757afc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #104] @ 763aa4 <__cxa_atexit@plt+0x757b00> │ │ │ │ + ldr ip, [pc, #104] @ 763aa8 <__cxa_atexit@plt+0x757b04> │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str ip, [r1, #32]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #296] @ 76be4c <__cxa_atexit@plt+0x75fea8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + cmpeq lr, r0, lsl #22 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 763b24 <__cxa_atexit@plt+0x757b80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 763b2c <__cxa_atexit@plt+0x757b88> │ │ │ │ + ldr lr, [pc, #96] @ 763b40 <__cxa_atexit@plt+0x757b9c> │ │ │ │ + ldr r0, [pc, #96] @ 763b44 <__cxa_atexit@plt+0x757ba0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #72] @ 763b48 <__cxa_atexit@plt+0x757ba4> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #20 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r0, r1, r3, r7} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r8, #0 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 7639cc <__cxa_atexit@plt+0x757a28> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r0, [lr, #12] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r4, ip │ │ │ │ + b 763b34 <__cxa_atexit@plt+0x757b90> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - add r7, r4, r7, lsl #2 │ │ │ │ - add r4, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 76be24 <__cxa_atexit@plt+0x75fe80> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r4, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + ldrheq r7, [lr, #-144] @ 0xffffff70 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + smlaltteq fp, sp, ip, r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 763b90 <__cxa_atexit@plt+0x757bec> │ │ │ │ + ldr r1, [pc, #40] @ 763b98 <__cxa_atexit@plt+0x757bf4> │ │ │ │ + ldr r2, [pc, #40] @ 763b9c <__cxa_atexit@plt+0x757bf8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 76bdc4 <__cxa_atexit@plt+0x75fe20> │ │ │ │ - ldr r7, [pc, #156] @ 76be28 <__cxa_atexit@plt+0x75fe84> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlalbteq fp, sp, r8, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 763bc0 <__cxa_atexit@plt+0x757c1c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, lsl #14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 763cc8 <__cxa_atexit@plt+0x757d24> │ │ │ │ + ldr r7, [pc, #248] @ 763cf8 <__cxa_atexit@plt+0x757d54> │ │ │ │ + mov r3, r5 │ │ │ │ tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 76bde0 <__cxa_atexit@plt+0x75fe3c> │ │ │ │ - ldr r0, [pc, #136] @ 76be2c <__cxa_atexit@plt+0x75fe88> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r1, #4]! │ │ │ │ + beq 763c98 <__cxa_atexit@plt+0x757cf4> │ │ │ │ + ldr r0, [sl, #3] │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 763ca8 <__cxa_atexit@plt+0x757d04> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + str r0, [r3] │ │ │ │ + cmp lr, r1 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 763cd8 <__cxa_atexit@plt+0x757d34> │ │ │ │ + ldr ip, [pc, #192] @ 763d0c <__cxa_atexit@plt+0x757d68> │ │ │ │ + ldr r2, [pc, #192] @ 763d10 <__cxa_atexit@plt+0x757d6c> │ │ │ │ + sub lr, r1, #3 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + ldr r5, [pc, #148] @ 763d14 <__cxa_atexit@plt+0x757d70> │ │ │ │ + str r7, [r6, #28] │ │ │ │ + mov r7, sl │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6, #24] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #68] @ 76be48 <__cxa_atexit@plt+0x75fea4> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + ldr r7, [pc, #80] @ 763d00 <__cxa_atexit@plt+0x757d5c> │ │ │ │ + ldr r3, [pc, #80] @ 763d04 <__cxa_atexit@plt+0x757d60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, sl │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r7, [pc, #56] @ 763d08 <__cxa_atexit@plt+0x757d64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 763cfc <__cxa_atexit@plt+0x757d58> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + smlaltteq sl, sp, r4, fp │ │ │ │ + cmpeq lr, r0, lsr r8 │ │ │ │ + cmpeq sp, ip, lsr #12 │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + ldrdeq fp, [sp, #-80] @ 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 763d9c <__cxa_atexit@plt+0x757df8> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + cmp r2, lr │ │ │ │ + str r0, [r5] │ │ │ │ + bcc 763db8 <__cxa_atexit@plt+0x757e14> │ │ │ │ + ldr sl, [pc, #144] @ 763de8 <__cxa_atexit@plt+0x757e44> │ │ │ │ + ldr ip, [pc, #144] @ 763dec <__cxa_atexit@plt+0x757e48> │ │ │ │ + ldr r9, [pc, #144] @ 763df0 <__cxa_atexit@plt+0x757e4c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + sub r2, lr, #3 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r1, r6, #16 │ │ │ │ + stmib r5, {r2, r6} │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + mov r6, lr │ │ │ │ + str sl, [r5] │ │ │ │ + stm r1, {r0, r3, r9} │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #60] @ 763de0 <__cxa_atexit@plt+0x757e3c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #56] @ 763de4 <__cxa_atexit@plt+0x757e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [pc, #28] @ 763ddc <__cxa_atexit@plt+0x757e38> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - str r0, [r5, #20]! │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmppeq sp, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ - cmpeq lr, r0, lsr r0 │ │ │ │ - cmppeq sp, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [sp, #-224] @ 0xffffff20 @ │ │ │ │ - cmppeq sp, ip, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [sp, #-240] @ 0xffffff10 @ │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq sp, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r1] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + smlaltteq sl, sp, ip, sl │ │ │ │ + cmpeq lr, r8, lsr r7 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + cmpeq sp, r8, asr #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76becc <__cxa_atexit@plt+0x75ff28> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #104] @ 76bee4 <__cxa_atexit@plt+0x75ff40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 76beb0 <__cxa_atexit@plt+0x75ff0c> │ │ │ │ - ldr r1, [pc, #80] @ 76bee8 <__cxa_atexit@plt+0x75ff44> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #56] @ 76bef0 <__cxa_atexit@plt+0x75ff4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76beec <__cxa_atexit@plt+0x75ff48> │ │ │ │ - mov r2, #12 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 763e68 <__cxa_atexit@plt+0x757ec4> │ │ │ │ + ldr r2, [pc, #96] @ 763e80 <__cxa_atexit@plt+0x757edc> │ │ │ │ + ldr r9, [pc, #96] @ 763e84 <__cxa_atexit@plt+0x757ee0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #92] @ 763e88 <__cxa_atexit@plt+0x757ee4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #28] @ 763e8c <__cxa_atexit@plt+0x757ee8> │ │ │ │ + mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq pc, [sp, #-208] @ 0xffffff30 @ │ │ │ │ - cmppeq sp, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmppeq sp, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ - cmpeq sp, r4, lsr #22 │ │ │ │ - andeq r4, r5, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 76bf44 <__cxa_atexit@plt+0x75ffa0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 763eac <__cxa_atexit@plt+0x757f08> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ + @ instruction: 0x015e7690 │ │ │ │ + cmpeq sp, r4, asr #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 763bec <__cxa_atexit@plt+0x757c48> │ │ │ │ + cmpeq sp, ip, ror #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 763f74 <__cxa_atexit@plt+0x757fd0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 763f64 <__cxa_atexit@plt+0x757fc0> │ │ │ │ + ldr r3, [pc, #172] @ 763fac <__cxa_atexit@plt+0x758008> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 763f7c <__cxa_atexit@plt+0x757fd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 763f84 <__cxa_atexit@plt+0x757fe0> │ │ │ │ + ldr r5, [pc, #144] @ 763fbc <__cxa_atexit@plt+0x758018> │ │ │ │ + ldr r2, [pc, #144] @ 763fc0 <__cxa_atexit@plt+0x75801c> │ │ │ │ + ldr r1, [pc, #144] @ 763fc4 <__cxa_atexit@plt+0x758020> │ │ │ │ + ldr r0, [pc, #144] @ 763fc8 <__cxa_atexit@plt+0x758024> │ │ │ │ + ldr r8, [pc, #144] @ 763fcc <__cxa_atexit@plt+0x758028> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 763f68 <__cxa_atexit@plt+0x757fc4> │ │ │ │ + mov r6, r9 │ │ │ │ + b 763f8c <__cxa_atexit@plt+0x757fe8> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 763fb0 <__cxa_atexit@plt+0x75800c> │ │ │ │ + ldr r8, [pc, #28] @ 763fb4 <__cxa_atexit@plt+0x758010> │ │ │ │ + ldr r9, [pc, #28] @ 763fb8 <__cxa_atexit@plt+0x758014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 76bf38 <__cxa_atexit@plt+0x75ff94> │ │ │ │ - ldr r3, [pc, #32] @ 76bf48 <__cxa_atexit@plt+0x75ffa4> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r7, [lr, #-84] @ 0xffffffac │ │ │ │ + cmpeq sp, r0, lsl r8 │ │ │ │ + cmpeq sp, ip, ror #6 │ │ │ │ + hvceq 56124 @ 0xdb3c │ │ │ │ + @ instruction: 0xffff2060 │ │ │ │ + @ instruction: 0xffff1f74 │ │ │ │ + ldrdeq fp, [sp, #-48] @ 0xffffffd0 │ │ │ │ + strheq fp, [sp, #-56] @ 0xffffffc8 │ │ │ │ + teqeq r6, r7 @ │ │ │ │ + smlalbbeq fp, sp, r4, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 764080 <__cxa_atexit@plt+0x7580dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 764070 <__cxa_atexit@plt+0x7580cc> │ │ │ │ + ldr r3, [pc, #172] @ 7640b8 <__cxa_atexit@plt+0x758114> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + sub r3, r6, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 764088 <__cxa_atexit@plt+0x7580e4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 764090 <__cxa_atexit@plt+0x7580ec> │ │ │ │ + ldr r5, [pc, #144] @ 7640c8 <__cxa_atexit@plt+0x758124> │ │ │ │ + ldr r2, [pc, #144] @ 7640cc <__cxa_atexit@plt+0x758128> │ │ │ │ + ldr r1, [pc, #144] @ 7640d0 <__cxa_atexit@plt+0x75812c> │ │ │ │ + ldr r0, [pc, #144] @ 7640d4 <__cxa_atexit@plt+0x758130> │ │ │ │ + ldr r8, [pc, #144] @ 7640d8 <__cxa_atexit@plt+0x758134> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 764074 <__cxa_atexit@plt+0x7580d0> │ │ │ │ + mov r6, r9 │ │ │ │ + b 764098 <__cxa_atexit@plt+0x7580f4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 7640bc <__cxa_atexit@plt+0x758118> │ │ │ │ + ldr r8, [pc, #28] @ 7640c0 <__cxa_atexit@plt+0x75811c> │ │ │ │ + ldr r9, [pc, #28] @ 7640c4 <__cxa_atexit@plt+0x758120> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, lsr #9 │ │ │ │ + cmpeq sp, r4, lsl #14 │ │ │ │ + cmpeq sp, r0, ror #4 │ │ │ │ + smlaltbeq sl, sp, ip, r7 │ │ │ │ + @ instruction: 0xffff1f54 │ │ │ │ + @ instruction: 0xffff1e68 │ │ │ │ + cmpeq sp, r0, lsl #16 │ │ │ │ + smlaltbeq fp, sp, ip, r2 │ │ │ │ + teqeq r6, fp, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 764110 <__cxa_atexit@plt+0x75816c> │ │ │ │ + ldr r3, [pc, #32] @ 764118 <__cxa_atexit@plt+0x758174> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 76411c <__cxa_atexit@plt+0x758178> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 183e9c8 <__cxa_atexit@plt+0x1832a24> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x015e7390 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 76414c <__cxa_atexit@plt+0x7581a8> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r3, [pc, #12] @ 764150 <__cxa_atexit@plt+0x7581ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1802190 <__cxa_atexit@plt+0x17f61ec> │ │ │ │ + strheq sl, [sp, #-84] @ 0xffffffac │ │ │ │ + cmpeq lr, r4, lsr #7 │ │ │ │ + cmpeq sp, r0, lsr r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 764184 <__cxa_atexit@plt+0x7581e0> │ │ │ │ + ldr r3, [pc, #28] @ 764194 <__cxa_atexit@plt+0x7581f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 183e5b8 <__cxa_atexit@plt+0x1832614> │ │ │ │ + ldr r7, [pc, #12] @ 764198 <__cxa_atexit@plt+0x7581f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - smlalbteq r1, sp, ip, sl │ │ │ │ - andeq r4, r5, lr, lsr #31 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, r4, lsl r2 │ │ │ │ + smlaltteq fp, sp, ip, r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 76bf78 <__cxa_atexit@plt+0x75ffd4> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7641e4 <__cxa_atexit@plt+0x758240> │ │ │ │ + ldr r2, [pc, #44] @ 7641f0 <__cxa_atexit@plt+0x75824c> │ │ │ │ + ldr r1, [pc, #44] @ 7641f4 <__cxa_atexit@plt+0x758250> │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 183ea48 <__cxa_atexit@plt+0x1832aa4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x014db190 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 764230 <__cxa_atexit@plt+0x75828c> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #16] @ 764234 <__cxa_atexit@plt+0x758290> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, ip, lsl #6 │ │ │ │ + cmpeq sp, r0, asr r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 76427c <__cxa_atexit@plt+0x7582d8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 764294 <__cxa_atexit@plt+0x7582f0> │ │ │ │ + ldr r3, [pc, #92] @ 7642bc <__cxa_atexit@plt+0x758318> │ │ │ │ + ldr r2, [pc, #92] @ 7642c0 <__cxa_atexit@plt+0x75831c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + b 183e958 <__cxa_atexit@plt+0x18329b4> │ │ │ │ + ldr r7, [pc, #48] @ 7642b4 <__cxa_atexit@plt+0x758310> │ │ │ │ + ldr r0, [pc, #48] @ 7642b8 <__cxa_atexit@plt+0x758314> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7642ac <__cxa_atexit@plt+0x758308> │ │ │ │ + ldr r0, [pc, #16] @ 7642b0 <__cxa_atexit@plt+0x75830c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + smlaltbeq fp, sp, r8, r0 │ │ │ │ + smlaltbeq fp, sp, r4, r0 │ │ │ │ + cmpeq sp, ip, lsl #12 │ │ │ │ + cmpeq sp, r8, lsl #12 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + cmpeq lr, r0, lsl #5 │ │ │ │ + strheq fp, [sp, #-4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 7642e4 <__cxa_atexit@plt+0x758340> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ + b 19e34ec <__cxa_atexit@plt+0x19d7548> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x014d1a9c │ │ │ │ - andeq r4, r5, lr, ror #31 │ │ │ │ + swpbeq fp, r0, [sp] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr r1, [pc, #176] @ 76c050 <__cxa_atexit@plt+0x7600ac> │ │ │ │ - add r0, fp, sl, lsl #2 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bne 76c020 <__cxa_atexit@plt+0x76007c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76bfd4 <__cxa_atexit@plt+0x760030> │ │ │ │ - ldr r0, [pc, #104] @ 76c054 <__cxa_atexit@plt+0x7600b0> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [pc, #116] @ 764374 <__cxa_atexit@plt+0x7583d0> │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r2, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + beq 764344 <__cxa_atexit@plt+0x7583a0> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + mul r7, r1, r7 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 764350 <__cxa_atexit@plt+0x7583ac> │ │ │ │ + ldr r3, [pc, #84] @ 764384 <__cxa_atexit@plt+0x7583e0> │ │ │ │ + ldr r8, [pc, #84] @ 764388 <__cxa_atexit@plt+0x7583e4> │ │ │ │ + str r2, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #32] @ 764378 <__cxa_atexit@plt+0x7583d4> │ │ │ │ + ldr r7, [pc, #32] @ 76437c <__cxa_atexit@plt+0x7583d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #24] @ 764380 <__cxa_atexit@plt+0x7583dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r3, r2, #1 │ │ │ │ - add r2, sl, #1 │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - b 76bb34 <__cxa_atexit@plt+0x75fb90> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 76bfcc <__cxa_atexit@plt+0x760028> │ │ │ │ - cmppeq sp, ip, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + smlalbbeq sl, sp, r0, r5 │ │ │ │ + hvceq 55896 @ 0xda58 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + cmpeq sp, r4, lsr r0 │ │ │ │ + smlaltteq sl, sp, ip, pc @ │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + mul r7, r1, r7 │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7643d0 <__cxa_atexit@plt+0x75842c> │ │ │ │ + ldr r3, [pc, #56] @ 7643f4 <__cxa_atexit@plt+0x758450> │ │ │ │ + ldr r8, [pc, #56] @ 7643f8 <__cxa_atexit@plt+0x758454> │ │ │ │ + str r2, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r5, [pc, #36] @ 7643fc <__cxa_atexit@plt+0x758458> │ │ │ │ + ldr r7, [pc, #36] @ 764400 <__cxa_atexit@plt+0x75845c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #28] @ 764404 <__cxa_atexit@plt+0x758460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + smlaltbeq sl, sp, r8, pc @ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq sp, r0, lsl #10 │ │ │ │ + strdeq sl, [sp, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 764440 <__cxa_atexit@plt+0x75849c> │ │ │ │ + ldr r2, [pc, #32] @ 76444c <__cxa_atexit@plt+0x7584a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0x015e7798 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 76c0c4 <__cxa_atexit@plt+0x760120> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 76c0c8 <__cxa_atexit@plt+0x760124> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #56] @ 76c0d0 <__cxa_atexit@plt+0x76012c> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #44] @ 76c0cc <__cxa_atexit@plt+0x760128> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #44] @ 76c0d4 <__cxa_atexit@plt+0x760130> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + cmp r1, #0 │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ble 7644a0 <__cxa_atexit@plt+0x7584fc> │ │ │ │ + ldr r3, [pc, #116] @ 764500 <__cxa_atexit@plt+0x75855c> │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ mov r8, #0 │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ mov sl, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 76c104 <__cxa_atexit@plt+0x760160> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 76c1f4 <__cxa_atexit@plt+0x760250> │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 76c178 <__cxa_atexit@plt+0x7601d4> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76c1b4 <__cxa_atexit@plt+0x760210> │ │ │ │ - ldr r7, [pc, #164] @ 76c204 <__cxa_atexit@plt+0x760260> │ │ │ │ + bcc 7644d8 <__cxa_atexit@plt+0x758534> │ │ │ │ + ldr r7, [pc, #76] @ 764504 <__cxa_atexit@plt+0x758560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76c1d4 <__cxa_atexit@plt+0x760230> │ │ │ │ - ldr r3, [pc, #104] @ 76c200 <__cxa_atexit@plt+0x76025c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r9] │ │ │ │ + ldr r7, [pc, #64] @ 764508 <__cxa_atexit@plt+0x758564> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 76c1fc <__cxa_atexit@plt+0x760258> │ │ │ │ + ldr r7, [pc, #28] @ 7644fc <__cxa_atexit@plt+0x758558> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 76c1e8 <__cxa_atexit@plt+0x760244> │ │ │ │ - ldr r6, [pc, #28] @ 76c1f8 <__cxa_atexit@plt+0x760254> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsheq pc, [sp, #-168] @ 0xffffff58 @ │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq sp, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmpeq lr, ip, lsl #3 │ │ │ │ + ldrsheq r7, [lr, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76c244 <__cxa_atexit@plt+0x7602a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 76c25c <__cxa_atexit@plt+0x7602b8> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #8]! │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge 764558 <__cxa_atexit@plt+0x7585b4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r1, [pc, #116] @ 7645b8 <__cxa_atexit@plt+0x758614> │ │ │ │ + mul sl, r2, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 764594 <__cxa_atexit@plt+0x7585f0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #68] @ 7645bc <__cxa_atexit@plt+0x758618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #60] @ 7645c0 <__cxa_atexit@plt+0x75861c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76c260 <__cxa_atexit@plt+0x7602bc> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmppeq sp, r0, lsr #19 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r6, [pc, #24] @ 7645b4 <__cxa_atexit@plt+0x758610> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + cmpeq lr, ip, asr #1 │ │ │ │ + cmpeq lr, r0, asr #12 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76c2a8 <__cxa_atexit@plt+0x760304> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 76c2c0 <__cxa_atexit@plt+0x76031c> │ │ │ │ + bcc 764608 <__cxa_atexit@plt+0x758664> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #48] @ 764620 <__cxa_atexit@plt+0x75867c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 764624 <__cxa_atexit@plt+0x758680> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76c2c4 <__cxa_atexit@plt+0x760320> │ │ │ │ - mov r2, #12 │ │ │ │ + ldr r3, [pc, #24] @ 764628 <__cxa_atexit@plt+0x758684> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmppeq sp, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq lr, r4, asr r0 │ │ │ │ + cmpeq lr, r8, asr #11 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sp, r0, asr r7 │ │ │ │ - andeq r0, r0, r6, asr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 76c2f4 <__cxa_atexit@plt+0x760350> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 76c324 <__cxa_atexit@plt+0x760380> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76c3a8 <__cxa_atexit@plt+0x760404> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 76c3d4 <__cxa_atexit@plt+0x760430> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76c3b4 <__cxa_atexit@plt+0x760410> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76c374 <__cxa_atexit@plt+0x7603d0> │ │ │ │ - ldr r3, [pc, #76] @ 76c3d8 <__cxa_atexit@plt+0x760434> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76c3dc <__cxa_atexit@plt+0x760438> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76c36c <__cxa_atexit@plt+0x7603c8> │ │ │ │ - ldrsbeq pc, [sp, #-36] @ 0xffffffdc @ │ │ │ │ - cmppeq sp, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ + smlalbbeq sl, sp, ip, fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 76c588 <__cxa_atexit@plt+0x7605e4> │ │ │ │ + bhi 7646c8 <__cxa_atexit@plt+0x758724> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #120 @ 0x78 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 76c590 <__cxa_atexit@plt+0x7605ec> │ │ │ │ - stm sp, {r2, fp} │ │ │ │ - ldr r1, [pc, #400] @ 76c5a8 <__cxa_atexit@plt+0x760604> │ │ │ │ - ldr lr, [pc, #400] @ 76c5ac <__cxa_atexit@plt+0x760608> │ │ │ │ - ldr r7, [pc, #400] @ 76c5b0 <__cxa_atexit@plt+0x76060c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr fp, [pc, #396] @ 76c5b4 <__cxa_atexit@plt+0x760610> │ │ │ │ - str r1, [r3, #60]! @ 0x3c │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #74 @ 0x4a │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - ldr r1, [pc, #348] @ 76c5b8 <__cxa_atexit@plt+0x760614> │ │ │ │ + bcc 7646d0 <__cxa_atexit@plt+0x75872c> │ │ │ │ + ldr r7, [pc, #152] @ 7646fc <__cxa_atexit@plt+0x758758> │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r2, r6, #107 @ 0x6b │ │ │ │ - sub ip, r6, #115 @ 0x73 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #332] @ 76c5bc <__cxa_atexit@plt+0x760618> │ │ │ │ - add fp, pc, fp │ │ │ │ - add r8, r1, #1 │ │ │ │ - tst sl, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #316] @ 76c5c0 <__cxa_atexit@plt+0x76061c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #312] @ 76c5c4 <__cxa_atexit@plt+0x760620> │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - add r0, r1, #89 @ 0x59 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 76c5c8 <__cxa_atexit@plt+0x760624> │ │ │ │ - ldr r0, [pc, #284] @ 76c5cc <__cxa_atexit@plt+0x760628> │ │ │ │ - mov r2, #142 @ 0x8e │ │ │ │ - orr r2, r2, #1536 @ 0x600 │ │ │ │ - add r1, r1, #49 @ 0x31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [pc, #268] @ 76c5d0 <__cxa_atexit@plt+0x76062c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #144] @ 764700 <__cxa_atexit@plt+0x75875c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r0, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r7, [r3, #-56] @ 0xffffffc8 │ │ │ │ - ldr r0, [pc, #240] @ 76c5d4 <__cxa_atexit@plt+0x760630> │ │ │ │ - sub r2, r3, #40 @ 0x28 │ │ │ │ - sub r7, r6, #21 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #224] @ 76c5d8 <__cxa_atexit@plt+0x760634> │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, fp, ip} │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #24]! │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #200] @ 76c5dc <__cxa_atexit@plt+0x760638> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [pc, #136] @ 764704 <__cxa_atexit@plt+0x758760> │ │ │ │ mov r0, r3 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r1, [pc, #124] @ 764708 <__cxa_atexit@plt+0x758764> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + sub r8, r6, #6 │ │ │ │ str r1, [r0, #12]! │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - beq 76c564 <__cxa_atexit@plt+0x7605c0> │ │ │ │ - ldr r2, [pc, #168] @ 76c5e0 <__cxa_atexit@plt+0x76063c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str sl, [r5] │ │ │ │ - beq 76c578 <__cxa_atexit@plt+0x7605d4> │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bhi 7646e8 <__cxa_atexit@plt+0x758744> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 762890 <__cxa_atexit@plt+0x7568ec> │ │ │ │ mov r6, r3 │ │ │ │ - b 76c598 <__cxa_atexit@plt+0x7605f4> │ │ │ │ - mov r7, #120 @ 0x78 │ │ │ │ + b 7646d8 <__cxa_atexit@plt+0x758734> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #68] @ 76c5e4 <__cxa_atexit@plt+0x760640> │ │ │ │ + ldr r7, [pc, #48] @ 764710 <__cxa_atexit@plt+0x75876c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9f88 │ │ │ │ - @ instruction: 0xffffcd40 │ │ │ │ - smlalbbeq r0, sp, r4, sl │ │ │ │ - @ instruction: 0x014d0a9c │ │ │ │ - cmppeq sp, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [sp, #-36] @ 0xffffffdc @ │ │ │ │ - cmppeq sp, r4, ror #1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffbc0c │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmppeq sp, r8, ror r7 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, r4, asr r0 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sp, r8, asr #20 │ │ │ │ - cmpeq sp, r4, lsr #20 │ │ │ │ - @ instruction: 0xffffad44 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x014d1494 │ │ │ │ - cmpeq sp, r0, lsr r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #48] @ 76c630 <__cxa_atexit@plt+0x76068c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 76c624 <__cxa_atexit@plt+0x760680> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - smlaltteq r1, sp, r4, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 769170 <__cxa_atexit@plt+0x75d1cc> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, fp │ │ │ │ - sub fp, r5, #8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r0, fp │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bhi 76c7fc <__cxa_atexit@plt+0x760858> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mov r9, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r3, r5} │ │ │ │ - str r6, [sp, #16] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 76c7ec <__cxa_atexit@plt+0x760848> │ │ │ │ - and r6, r2, lr, lsr r3 │ │ │ │ - ldr r7, [r9] │ │ │ │ - ldr r4, [r9, #4] │ │ │ │ - and r5, r2, ip, lsr r3 │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - cmp r6, r0, lsl r5 │ │ │ │ - bne 76c720 <__cxa_atexit@plt+0x76077c> │ │ │ │ - ldr r5, [pc, #372] @ 76c858 <__cxa_atexit@plt+0x7608b4> │ │ │ │ - mov sl, fp │ │ │ │ - str r7, [fp], #-8 │ │ │ │ - str r6, [r9, #4] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r4, [r9, #-4] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r5, [r9] │ │ │ │ - add r3, r3, #4 │ │ │ │ - mov r9, sl │ │ │ │ - cmp r4, fp │ │ │ │ - bls 76c6b8 <__cxa_atexit@plt+0x760714> │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - b 76c7fc <__cxa_atexit@plt+0x760858> │ │ │ │ - lsl sl, r0, r5 │ │ │ │ - ldr r5, [pc, #280] @ 76c844 <__cxa_atexit@plt+0x7608a0> │ │ │ │ - cmp r6, sl │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r8, #4]! │ │ │ │ - add fp, r8, #12 │ │ │ │ - mov r5, #2 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - bcs 76c78c <__cxa_atexit@plt+0x7607e8> │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r5, [pc, #252] @ 76c850 <__cxa_atexit@plt+0x7608ac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r5, [r5] │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - bne 76c81c <__cxa_atexit@plt+0x760878> │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [fp] │ │ │ │ - strex r7, r4, [fp] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 76c76c <__cxa_atexit@plt+0x7607c8> │ │ │ │ - ldr r7, [pc, #208] @ 76c854 <__cxa_atexit@plt+0x7608b0> │ │ │ │ - mov r4, r5 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 76c7d0 <__cxa_atexit@plt+0x76082c> │ │ │ │ - str r4, [r8, #8] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - ldr r5, [pc, #172] @ 76c848 <__cxa_atexit@plt+0x7608a4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [r5] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 76c830 <__cxa_atexit@plt+0x76088c> │ │ │ │ - mov r5, #0 │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - ldrex r5, [fp] │ │ │ │ - strex r5, r7, [fp] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 76c7b4 <__cxa_atexit@plt+0x760810> │ │ │ │ - ldr r7, [pc, #128] @ 76c84c <__cxa_atexit@plt+0x7608a8> │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r9, #8]! │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, r6, sl │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldmib sp, {r3, r5} │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #88] @ 76c85c <__cxa_atexit@plt+0x7608b8> │ │ │ │ + ldr r7, [pc, #28] @ 76470c <__cxa_atexit@plt+0x758768> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str ip, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - b 76c764 <__cxa_atexit@plt+0x7607c0> │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 76c7ac <__cxa_atexit@plt+0x760808> │ │ │ │ - ldrsheq pc, [sp, #-72] @ 0xffffffb8 @ │ │ │ │ - @ instruction: 0x015dee98 │ │ │ │ - cmppeq sp, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sp, r0, ror #29 │ │ │ │ - cmppeq sp, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - cmpeq sp, r4, asr #4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsbeq r6, [lr, #-236] @ 0xffffff14 │ │ │ │ + cmpeq lr, r4, lsl #30 │ │ │ │ + cmpeq lr, r0, ror lr │ │ │ │ + smlalbteq sl, sp, ip, sl │ │ │ │ + smlalbteq sl, sp, r8, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76c8c4 <__cxa_atexit@plt+0x760920> │ │ │ │ - ldr r2, [pc, #80] @ 76c8dc <__cxa_atexit@plt+0x760938> │ │ │ │ + bcc 764748 <__cxa_atexit@plt+0x7587a4> │ │ │ │ + ldr r2, [pc, #28] @ 764754 <__cxa_atexit@plt+0x7587b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 76c8e0 <__cxa_atexit@plt+0x76093c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, ip, lsl #9 │ │ │ │ + cmpeq sp, r4, lsr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 76477c <__cxa_atexit@plt+0x7587d8> │ │ │ │ + ldr r0, [pc, #12] @ 764780 <__cxa_atexit@plt+0x7587dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, lsr #2 │ │ │ │ + cmpeq sp, r0, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7647e8 <__cxa_atexit@plt+0x758844> │ │ │ │ + ldr r2, [pc, #96] @ 764804 <__cxa_atexit@plt+0x758860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7647f4 <__cxa_atexit@plt+0x758850> │ │ │ │ + ldr r5, [pc, #72] @ 764808 <__cxa_atexit@plt+0x758864> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 7647d8 <__cxa_atexit@plt+0x758834> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76c8e4 <__cxa_atexit@plt+0x760940> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq sp, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sp, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76c944 <__cxa_atexit@plt+0x7609a0> │ │ │ │ - ldr r7, [pc, #80] @ 76c95c <__cxa_atexit@plt+0x7609b8> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 76c960 <__cxa_atexit@plt+0x7609bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 76c964 <__cxa_atexit@plt+0x7609c0> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq sp, ip, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - ldrheq pc, [sp, #-32] @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 76cac8 <__cxa_atexit@plt+0x760b24> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r7, [pc, #16] @ 76480c <__cxa_atexit@plt+0x758868> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r6, [lr, #-196] @ 0xffffff3c │ │ │ │ + @ instruction: 0xffff1180 │ │ │ │ + cmpeq sp, r4, lsl #30 │ │ │ │ + ldrdeq sl, [sp, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76c9a8 <__cxa_atexit@plt+0x760a04> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76c9b0 <__cxa_atexit@plt+0x760a0c> │ │ │ │ + bhi 76484c <__cxa_atexit@plt+0x7588a8> │ │ │ │ + ldr r2, [pc, #36] @ 764854 <__cxa_atexit@plt+0x7588b0> │ │ │ │ + ldr r1, [pc, #36] @ 764858 <__cxa_atexit@plt+0x7588b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, lsl #22 │ │ │ │ + strheq sl, [sp, #-40] @ 0xffffffd8 │ │ │ │ + cmpeq lr, ip, asr ip │ │ │ │ + smlalbbeq sl, sp, r4, r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76c9fc <__cxa_atexit@plt+0x760a58> │ │ │ │ - ldr r2, [pc, #48] @ 76ca0c <__cxa_atexit@plt+0x760a68> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 7648b8 <__cxa_atexit@plt+0x758914> │ │ │ │ + ldr r1, [pc, #64] @ 7648c8 <__cxa_atexit@plt+0x758924> │ │ │ │ + ldr r0, [pc, #64] @ 7648cc <__cxa_atexit@plt+0x758928> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r3, #20] │ │ │ │ + mov r9, r3 │ │ │ │ str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r9, #12]! │ │ │ │ + mov r8, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7648fc <__cxa_atexit@plt+0x758958> │ │ │ │ + ldr r5, [pc, #28] @ 76490c <__cxa_atexit@plt+0x758968> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r7, [pc, #12] @ 764910 <__cxa_atexit@plt+0x75896c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq sl, [sp, #-164] @ 0xffffff5c │ │ │ │ + ldrdeq sl, [sp, #-16] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76494c <__cxa_atexit@plt+0x7589a8> │ │ │ │ + ldr r2, [pc, #28] @ 764958 <__cxa_atexit@plt+0x7589b4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + smlaltteq sl, sp, r8, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 7649bc <__cxa_atexit@plt+0x758a18> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7649b4 <__cxa_atexit@plt+0x758a10> │ │ │ │ + ldr r3, [pc, #52] @ 7649c4 <__cxa_atexit@plt+0x758a20> │ │ │ │ + ldr r9, [pc, #52] @ 7649c8 <__cxa_atexit@plt+0x758a24> │ │ │ │ + ldr r2, [pc, #52] @ 7649cc <__cxa_atexit@plt+0x758a28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlaltbeq sl, sp, r0, sl │ │ │ │ + smlaltteq sl, sp, r0, r5 │ │ │ │ + cmpeq lr, r0, lsl fp │ │ │ │ + cmpeq sp, r4, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76ca48 <__cxa_atexit@plt+0x760aa4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76ca50 <__cxa_atexit@plt+0x760aac> │ │ │ │ + bhi 764a0c <__cxa_atexit@plt+0x758a68> │ │ │ │ + ldr r2, [pc, #36] @ 764a14 <__cxa_atexit@plt+0x758a70> │ │ │ │ + ldr r1, [pc, #36] @ 764a18 <__cxa_atexit@plt+0x758a74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, ror #20 │ │ │ │ + strdeq sl, [sp, #-8] │ │ │ │ + @ instruction: 0x015e6a9c │ │ │ │ + cmpeq sp, r8, asr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76ca9c <__cxa_atexit@plt+0x760af8> │ │ │ │ - ldr r2, [pc, #48] @ 76caac <__cxa_atexit@plt+0x760b08> │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 764a90 <__cxa_atexit@plt+0x758aec> │ │ │ │ + ldr r2, [pc, #88] @ 764a9c <__cxa_atexit@plt+0x758af8> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + stmib r3, {r7, r8, r9} │ │ │ │ + beq 764a78 <__cxa_atexit@plt+0x758ad4> │ │ │ │ + ldr r2, [pc, #64] @ 764aa0 <__cxa_atexit@plt+0x758afc> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + str sl, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 764a88 <__cxa_atexit@plt+0x758ae4> │ │ │ │ + b 764ae8 <__cxa_atexit@plt+0x758b44> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [sp, #-228] @ 0xffffff1c │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r2, r5, #28 │ │ │ │ - str r6, [sp] │ │ │ │ - cmp fp, r2 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 76cd50 <__cxa_atexit@plt+0x760dac> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - b 76cafc <__cxa_atexit@plt+0x760b58> │ │ │ │ - sub r2, r5, #28 │ │ │ │ - add sl, sl, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 76cd50 <__cxa_atexit@plt+0x760dac> │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 76cb7c <__cxa_atexit@plt+0x760bd8> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 76cc60 <__cxa_atexit@plt+0x760cbc> │ │ │ │ - bic r0, r3, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r2, [r0, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 76cc34 <__cxa_atexit@plt+0x760c90> │ │ │ │ - and r0, r6, r8, lsr sl │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - add r2, r1, r0, lsl #2 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - add r2, sl, #4 │ │ │ │ - stmda r5, {r0, r2, r7} │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r4, [pc, #632] @ 76cdc8 <__cxa_atexit@plt+0x760e24> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 76cd38 <__cxa_atexit@plt+0x760d94> │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #604] @ 76cdcc <__cxa_atexit@plt+0x760e28> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 76caec <__cxa_atexit@plt+0x760b48> │ │ │ │ - and ip, r6, r8, lsr sl │ │ │ │ - ldr lr, [r3, #2] │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r3, r0, ip │ │ │ │ - tst r6, r0, lsl ip │ │ │ │ - beq 76cca0 <__cxa_atexit@plt+0x760cfc> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r0, [pc, #516] @ 76cda8 <__cxa_atexit@plt+0x760e04> │ │ │ │ - and r3, r6, r3 │ │ │ │ - and r1, r0, r3, lsr #1 │ │ │ │ - ldr r0, [pc, #508] @ 76cdac <__cxa_atexit@plt+0x760e08> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r3, r0, r1, lsr #2 │ │ │ │ - and r1, r1, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r0, [pc, #496] @ 76cdb4 <__cxa_atexit@plt+0x760e10> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #480] @ 76cdb0 <__cxa_atexit@plt+0x760e0c> │ │ │ │ - mov ip, #0 │ │ │ │ - mov r4, r5 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - lsr r1, r1, #24 │ │ │ │ - add r3, lr, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #460] @ 76cdbc <__cxa_atexit@plt+0x760e18> │ │ │ │ - tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2] │ │ │ │ - str r8, [r4, #-24]! @ 0xffffffe8 │ │ │ │ - add r0, sl, #4 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - beq 76cd28 <__cxa_atexit@plt+0x760d84> │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #412] @ 76cdc0 <__cxa_atexit@plt+0x760e1c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r4 │ │ │ │ - mov r6, #15 │ │ │ │ - b 76caec <__cxa_atexit@plt+0x760b48> │ │ │ │ - ldmib r7, {r4, r6} │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 76cd08 <__cxa_atexit@plt+0x760d64> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 76cddc <__cxa_atexit@plt+0x760e38> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 76cd68 <__cxa_atexit@plt+0x760dc4> │ │ │ │ - ldr r7, [pc, #328] @ 76cdd0 <__cxa_atexit@plt+0x760e2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrdeq sl, [sp, #-148] @ 0xffffff6c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 764ad8 <__cxa_atexit@plt+0x758b34> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 764ad0 <__cxa_atexit@plt+0x758b2c> │ │ │ │ + b 764ae8 <__cxa_atexit@plt+0x758b44> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r3, r7, r8} │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r0, #12 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r2 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - bcc 76cd88 <__cxa_atexit@plt+0x760de4> │ │ │ │ - ldr r7, [pc, #252] @ 76cdd4 <__cxa_atexit@plt+0x760e30> │ │ │ │ - ldr r6, [pc, #252] @ 76cdd8 <__cxa_atexit@plt+0x760e34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r2, #5 │ │ │ │ - stmib r0, {r6, r9} │ │ │ │ - ldr r6, [lr, #4] │ │ │ │ - str r6, [r5] │ │ │ │ - add r7, r6, #1 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x014da99c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #1 │ │ │ │ + bne 764b54 <__cxa_atexit@plt+0x758bb0> │ │ │ │ + ldr r6, [pc, #152] @ 764b98 <__cxa_atexit@plt+0x758bf4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, r5, #4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r7, #3 │ │ │ │ + str r6, [r3] │ │ │ │ + beq 764b64 <__cxa_atexit@plt+0x758bc0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 764b88 <__cxa_atexit@plt+0x758be4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 764b74 <__cxa_atexit@plt+0x758bd0> │ │ │ │ + ldr r3, [pc, #100] @ 764b9c <__cxa_atexit@plt+0x758bf8> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r9 │ │ │ │ + b 142e07c <__cxa_atexit@plt+0x14220d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 76d16c <__cxa_atexit@plt+0x7611c8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 76cd44 <__cxa_atexit@plt+0x760da0> │ │ │ │ - sub r5, r5, #24 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 76cdb8 <__cxa_atexit@plt+0x760e14> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 764ba0 <__cxa_atexit@plt+0x758bfc> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #52] @ 76cdc4 <__cxa_atexit@plt+0x760e20> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, asr #20 │ │ │ │ - @ instruction: 0x00000ab0 │ │ │ │ - @ instruction: 0x00000ab4 │ │ │ │ - andeq r0, r0, r4, lsl r6 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq sp, r4, asr pc │ │ │ │ - andeq r0, r0, ip, asr #14 │ │ │ │ - ldrsheq lr, [sp, #-236] @ 0xffffff14 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76ceb4 <__cxa_atexit@plt+0x760f10> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 76ce80 <__cxa_atexit@plt+0x760edc> │ │ │ │ - ldr lr, [pc, #208] @ 76cee0 <__cxa_atexit@plt+0x760f3c> │ │ │ │ - ldr r1, [pc, #208] @ 76cee4 <__cxa_atexit@plt+0x760f40> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [pc, #196] @ 76cee8 <__cxa_atexit@plt+0x760f44> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r3, {r2, r7, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76cecc <__cxa_atexit@plt+0x760f28> │ │ │ │ - ldr r3, [r6, #-8] │ │ │ │ - ldr r7, [pc, #156] @ 76cefc <__cxa_atexit@plt+0x760f58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - stm lr, {r3, r7, r8} │ │ │ │ - ldr r8, [pc, #132] @ 76cf00 <__cxa_atexit@plt+0x760f5c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #108] @ 76cef4 <__cxa_atexit@plt+0x760f50> │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #100] @ 76cef8 <__cxa_atexit@plt+0x760f54> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - stmdb r3, {r1, sl} │ │ │ │ - mov sl, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r3, [pc, #52] @ 76cef0 <__cxa_atexit@plt+0x760f4c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 76ceec <__cxa_atexit@plt+0x760f48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq sp, r4, lsr #21 │ │ │ │ - @ instruction: 0x014d0a9c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq sp, r4, asr #26 │ │ │ │ - @ instruction: 0xffff1a00 │ │ │ │ - cmpeq sp, r0, asr #27 │ │ │ │ - cmpeq sp, ip, ror #20 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + ldrdeq sl, [sp, #-140] @ 0xffffff74 │ │ │ │ + smlalbteq sl, sp, r4, r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76cddc <__cxa_atexit@plt+0x760e38> │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76cf5c <__cxa_atexit@plt+0x760fb8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #28] @ 76cf68 <__cxa_atexit@plt+0x760fc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 764c08 <__cxa_atexit@plt+0x758c64> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #1 │ │ │ │ + bne 764bf4 <__cxa_atexit@plt+0x758c50> │ │ │ │ + ldr r3, [pc, #60] @ 764c14 <__cxa_atexit@plt+0x758c70> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #28] @ 764c18 <__cxa_atexit@plt+0x758c74> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015dec90 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + cmpeq sp, ip, asr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 764c48 <__cxa_atexit@plt+0x758ca4> │ │ │ │ + ldr r5, [pc, #28] @ 764c58 <__cxa_atexit@plt+0x758cb4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r7, [pc, #12] @ 764c5c <__cxa_atexit@plt+0x758cb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + cmpeq sp, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76cfac <__cxa_atexit@plt+0x761008> │ │ │ │ - ldr r2, [pc, #44] @ 76cfc4 <__cxa_atexit@plt+0x761020> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc 764c98 <__cxa_atexit@plt+0x758cf4> │ │ │ │ + ldr r2, [pc, #28] @ 764ca4 <__cxa_atexit@plt+0x758d00> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76cfc8 <__cxa_atexit@plt+0x761024> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, lsr ip │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76d00c <__cxa_atexit@plt+0x761068> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76d024 <__cxa_atexit@plt+0x761080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76d028 <__cxa_atexit@plt+0x761084> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq lr, [sp, #-180] @ 0xffffff4c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmpeq sp, r4, asr #18 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ 76d060 <__cxa_atexit@plt+0x7610bc> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 76cac8 <__cxa_atexit@plt+0x760b24> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76d130 <__cxa_atexit@plt+0x76118c> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 76d158 <__cxa_atexit@plt+0x7611b4> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76d15c <__cxa_atexit@plt+0x7611b8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76d148 <__cxa_atexit@plt+0x7611a4> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76d0f4 <__cxa_atexit@plt+0x761150> │ │ │ │ - ldr r7, [pc, #84] @ 76d160 <__cxa_atexit@plt+0x7611bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76d164 <__cxa_atexit@plt+0x7611c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76d168 <__cxa_atexit@plt+0x7611c4> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76d0e8 <__cxa_atexit@plt+0x761144> │ │ │ │ - @ instruction: 0x015deb90 │ │ │ │ - cmpeq sp, r0, ror #10 │ │ │ │ - cmpeq sp, ip, asr #21 │ │ │ │ - cmpeq sp, r0, lsl fp │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 76d23c <__cxa_atexit@plt+0x761298> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r7, #9] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 76d208 <__cxa_atexit@plt+0x761264> │ │ │ │ - ldr lr, [pc, #204] @ 76d26c <__cxa_atexit@plt+0x7612c8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [pc, #188] @ 76d270 <__cxa_atexit@plt+0x7612cc> │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - sub r9, r3, #5 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 764cf4 <__cxa_atexit@plt+0x758d50> │ │ │ │ + ldr r2, [pc, #56] @ 764cfc <__cxa_atexit@plt+0x758d58> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 764d00 <__cxa_atexit@plt+0x758d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #-4] │ │ │ │ - mov r2, r5 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - str r7, [r2, #-8]! │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 764d04 <__cxa_atexit@plt+0x758d60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsr #12 │ │ │ │ + cmpeq lr, r4, asr #15 │ │ │ │ + cmpeq lr, r8, lsl #16 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 764dd4 <__cxa_atexit@plt+0x758e30> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #208] @ 764e00 <__cxa_atexit@plt+0x758e5c> │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + bhi 764de0 <__cxa_atexit@plt+0x758e3c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 764de8 <__cxa_atexit@plt+0x758e44> │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + cmp r8, r0 │ │ │ │ + bne 764d6c <__cxa_atexit@plt+0x758dc8> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov sl, #0 │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr lr, [pc, #128] @ 764e04 <__cxa_atexit@plt+0x758e60> │ │ │ │ + ldr r9, [pc, #128] @ 764e08 <__cxa_atexit@plt+0x758e64> │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #120] @ 764e0c <__cxa_atexit@plt+0x758e68> │ │ │ │ add lr, pc, lr │ │ │ │ - cmp fp, r3 │ │ │ │ - stmda r5, {r1, lr} │ │ │ │ - bhi 76d258 <__cxa_atexit@plt+0x7612b4> │ │ │ │ - str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r7, [pc, #108] @ 76d27c <__cxa_atexit@plt+0x7612d8> │ │ │ │ - ldr r2, [pc, #108] @ 76d280 <__cxa_atexit@plt+0x7612dc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r6, [pc, #52] @ 76d278 <__cxa_atexit@plt+0x7612d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 76d274 <__cxa_atexit@plt+0x7612d0> │ │ │ │ + mov r8, ip │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 764df0 <__cxa_atexit@plt+0x758e4c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff800 │ │ │ │ - strdeq r0, [sp, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sp, r4, asr #19 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76d16c <__cxa_atexit@plt+0x7611c8> │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq lr, ip, asr r7 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x015e6794 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #132] @ 764ea8 <__cxa_atexit@plt+0x758f04> │ │ │ │ + mov ip, fp │ │ │ │ + mov lr, r9 │ │ │ │ + add r9, sl, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r7, r9, fp, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 764e88 <__cxa_atexit@plt+0x758ee4> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r8, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 764e4c <__cxa_atexit@plt+0x758ea8> │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r2, [pc, #68] @ 764eac <__cxa_atexit@plt+0x758f08> │ │ │ │ + add r7, r9, fp, lsr #7 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov fp, ip │ │ │ │ + str r2, [sl] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r7, r3, lsl #2] │ │ │ │ + mov r7, lr │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 764e44 <__cxa_atexit@plt+0x758ea0> │ │ │ │ + cmpeq lr, r4, lsl #16 │ │ │ │ + cmpeq lr, ip, asr #15 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76d2d8 <__cxa_atexit@plt+0x761334> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #28] @ 76d2e4 <__cxa_atexit@plt+0x761340> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 764f54 <__cxa_atexit@plt+0x758fb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 764f60 <__cxa_atexit@plt+0x758fbc> │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + cmp r8, r1 │ │ │ │ + bne 764ef4 <__cxa_atexit@plt+0x758f50> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov sl, #0 │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr lr, [pc, #100] @ 764f70 <__cxa_atexit@plt+0x758fcc> │ │ │ │ + ldr r9, [pc, #100] @ 764f74 <__cxa_atexit@plt+0x758fd0> │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #92] @ 764f78 <__cxa_atexit@plt+0x758fd4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, ip │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r4, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76d328 <__cxa_atexit@plt+0x761384> │ │ │ │ - ldr r2, [pc, #44] @ 76d340 <__cxa_atexit@plt+0x76139c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76d344 <__cxa_atexit@plt+0x7613a0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq lr, [sp, #-140] @ 0xffffff74 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + cmpeq lr, ip, lsl #12 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 765074 <__cxa_atexit@plt+0x7590d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76d388 <__cxa_atexit@plt+0x7613e4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76d3a0 <__cxa_atexit@plt+0x7613fc> │ │ │ │ + add sl, r6, #32 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 76507c <__cxa_atexit@plt+0x7590d8> │ │ │ │ + ldr r8, [pc, #268] @ 7650b4 <__cxa_atexit@plt+0x759110> │ │ │ │ + ldr r1, [pc, #268] @ 7650b8 <__cxa_atexit@plt+0x759114> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76d3a4 <__cxa_atexit@plt+0x761400> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, asr r8 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 76d400 <__cxa_atexit@plt+0x76145c> │ │ │ │ - ldr lr, [pc, #72] @ 76d418 <__cxa_atexit@plt+0x761474> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 76d41c <__cxa_atexit@plt+0x761478> │ │ │ │ - sub r8, r6, #5 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [pc, #244] @ 7650bc <__cxa_atexit@plt+0x759118> │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r7, #16 │ │ │ │ + str r0, [r7, #8] │ │ │ │ + stm r8, {r0, r3, r7} │ │ │ │ + sub r0, r5, #24 │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, sl, #15 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 765090 <__cxa_atexit@plt+0x7590ec> │ │ │ │ + add r9, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 765098 <__cxa_atexit@plt+0x7590f4> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 765064 <__cxa_atexit@plt+0x7590c0> │ │ │ │ + ldr sl, [pc, #176] @ 7650c0 <__cxa_atexit@plt+0x75911c> │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r6, #20] │ │ │ │ + ldr lr, [pc, #164] @ 7650c4 <__cxa_atexit@plt+0x759120> │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #156] @ 7650c8 <__cxa_atexit@plt+0x759124> │ │ │ │ + add sl, pc, sl │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 76d420 <__cxa_atexit@plt+0x76147c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq lr, [sp, #-124] @ 0xffffff84 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ 76d494 <__cxa_atexit@plt+0x7614f0> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #72] @ 76d498 <__cxa_atexit@plt+0x7614f4> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #60] @ 76d4a0 <__cxa_atexit@plt+0x7614fc> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 76d49c <__cxa_atexit@plt+0x7614f8> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #48] @ 76d4a4 <__cxa_atexit@plt+0x761500> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r6, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + sub lr, r5, #20 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r7, [sl, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov sl, r6 │ │ │ │ + b 765084 <__cxa_atexit@plt+0x7590e0> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r9, sl │ │ │ │ + b 7650a0 <__cxa_atexit@plt+0x7590fc> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r9 │ │ │ │ mov r8, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + cmpeq lr, r8, ror #9 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + ldrsheq r6, [lr, #-76] @ 0xffffffb4 │ │ │ │ + cmpeq sp, ip, ror #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765110 <__cxa_atexit@plt+0x75916c> │ │ │ │ + ldr r1, [pc, #40] @ 765118 <__cxa_atexit@plt+0x759174> │ │ │ │ + ldr r2, [pc, #40] @ 76511c <__cxa_atexit@plt+0x759178> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, r8, asr #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 76d4d8 <__cxa_atexit@plt+0x761534> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ + ldr r3, [pc, #16] @ 765140 <__cxa_atexit@plt+0x75919c> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 76d5c8 <__cxa_atexit@plt+0x761624> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 76d54c <__cxa_atexit@plt+0x7615a8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76d588 <__cxa_atexit@plt+0x7615e4> │ │ │ │ - ldr r7, [pc, #164] @ 76d5d8 <__cxa_atexit@plt+0x761634> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76d5a8 <__cxa_atexit@plt+0x761604> │ │ │ │ - ldr r3, [pc, #104] @ 76d5d4 <__cxa_atexit@plt+0x761630> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + smlalbbeq sl, sp, r8, r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 765208 <__cxa_atexit@plt+0x759264> │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7651ec <__cxa_atexit@plt+0x759248> │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r8, [r0, #-12]! │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r9, [r0, #4] │ │ │ │ + str r3, [r0, #8] │ │ │ │ + bcc 765218 <__cxa_atexit@plt+0x759274> │ │ │ │ + ldr lr, [pc, #160] @ 76524c <__cxa_atexit@plt+0x7592a8> │ │ │ │ + ldr ip, [pc, #160] @ 765250 <__cxa_atexit@plt+0x7592ac> │ │ │ │ + ldr sl, [pc, #160] @ 765254 <__cxa_atexit@plt+0x7592b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r2, #3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 76d5d0 <__cxa_atexit@plt+0x76162c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #76] @ 765240 <__cxa_atexit@plt+0x75929c> │ │ │ │ + ldr r2, [pc, #76] @ 765244 <__cxa_atexit@plt+0x7592a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r7, [pc, #56] @ 765248 <__cxa_atexit@plt+0x7592a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 76d5bc <__cxa_atexit@plt+0x761618> │ │ │ │ - ldr r6, [pc, #28] @ 76d5cc <__cxa_atexit@plt+0x761628> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #28] @ 76523c <__cxa_atexit@plt+0x759298> │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #28 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, lsr #14 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r4, ror #12 │ │ │ │ - cmpeq sp, r4, lsr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smlaltbeq r9, sp, r0, r6 │ │ │ │ + cmpeq lr, ip, ror #5 │ │ │ │ + smlalbbeq sl, sp, ip, r2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + smlaltteq r9, sp, r4, sp │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76d618 <__cxa_atexit@plt+0x761674> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 76d630 <__cxa_atexit@plt+0x76168c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76d634 <__cxa_atexit@plt+0x761690> │ │ │ │ - mov r2, #8 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 7652c8 <__cxa_atexit@plt+0x759324> │ │ │ │ + ldr r2, [pc, #92] @ 7652e0 <__cxa_atexit@plt+0x75933c> │ │ │ │ + ldr r1, [pc, #92] @ 7652e4 <__cxa_atexit@plt+0x759340> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r0, [pc, #88] @ 7652e8 <__cxa_atexit@plt+0x759344> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #28] @ 7652ec <__cxa_atexit@plt+0x759348> │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, asr #11 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76d67c <__cxa_atexit@plt+0x7616d8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 76d694 <__cxa_atexit@plt+0x7616f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r3, [pc, #12] @ 76530c <__cxa_atexit@plt+0x759368> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ + cmpeq lr, r0, lsr r2 │ │ │ │ + smlalbbeq sl, sp, r4, r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 765380 <__cxa_atexit@plt+0x7593dc> │ │ │ │ + ldr r3, [pc, #92] @ 765390 <__cxa_atexit@plt+0x7593ec> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 765360 <__cxa_atexit@plt+0x7593bc> │ │ │ │ + ldr r3, [pc, #76] @ 765394 <__cxa_atexit@plt+0x7593f0> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 765370 <__cxa_atexit@plt+0x7593cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76516c <__cxa_atexit@plt+0x7591c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76d698 <__cxa_atexit@plt+0x7616f4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 765398 <__cxa_atexit@plt+0x7593f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmpeq sp, ip, lsl r1 │ │ │ │ + strdeq sl, [sp, #-12] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 7653d8 <__cxa_atexit@plt+0x759434> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, ror #10 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldrdeq r0, [sp, #-36] @ 0xffffffdc │ │ │ │ - andeq r0, r0, r7, lsr #13 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7653d0 <__cxa_atexit@plt+0x75942c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 76516c <__cxa_atexit@plt+0x7591c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strheq sl, [sp, #-12] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r2, [pc, #28] @ 76d6d0 <__cxa_atexit@plt+0x76172c> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 76cac8 <__cxa_atexit@plt+0x760b24> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 76516c <__cxa_atexit@plt+0x7591c8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 76d700 <__cxa_atexit@plt+0x76175c> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765444 <__cxa_atexit@plt+0x7594a0> │ │ │ │ + ldr r2, [pc, #56] @ 76544c <__cxa_atexit@plt+0x7594a8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 765450 <__cxa_atexit@plt+0x7594ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76d784 <__cxa_atexit@plt+0x7617e0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 76d7b0 <__cxa_atexit@plt+0x76180c> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76d790 <__cxa_atexit@plt+0x7617ec> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76d750 <__cxa_atexit@plt+0x7617ac> │ │ │ │ - ldr r3, [pc, #76] @ 76d7b4 <__cxa_atexit@plt+0x761810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76d7b8 <__cxa_atexit@plt+0x761814> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76d748 <__cxa_atexit@plt+0x7617a4> │ │ │ │ - ldrsheq sp, [sp, #-232] @ 0xffffff18 │ │ │ │ - cmpeq sp, r4, asr #9 │ │ │ │ - cmpeq sp, r8, asr r4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 76d800 <__cxa_atexit@plt+0x76185c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76d818 <__cxa_atexit@plt+0x761874> │ │ │ │ + add r2, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 765454 <__cxa_atexit@plt+0x7594b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76d81c <__cxa_atexit@plt+0x761878> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, ip, ror #7 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 76d980 <__cxa_atexit@plt+0x7619dc> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + ldrdeq r9, [sp, #-224] @ 0xffffff20 │ │ │ │ + cmpeq lr, r4, ror r0 │ │ │ │ + ldrheq r6, [lr, #-8] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765490 <__cxa_atexit@plt+0x7594ec> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 765498 <__cxa_atexit@plt+0x7594f4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 765588 <__cxa_atexit@plt+0x7595e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76d860 <__cxa_atexit@plt+0x7618bc> │ │ │ │ + bhi 7654d0 <__cxa_atexit@plt+0x75952c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76d868 <__cxa_atexit@plt+0x7618c4> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 7654d8 <__cxa_atexit@plt+0x759534> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r8, asr #24 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrsbeq r5, [lr, #-248] @ 0xffffff08 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #132] @ 765574 <__cxa_atexit@plt+0x7595d0> │ │ │ │ + mov ip, fp │ │ │ │ + mov lr, r9 │ │ │ │ + add r9, sl, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r7, r9, fp, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 765554 <__cxa_atexit@plt+0x7595b0> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r8, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 765518 <__cxa_atexit@plt+0x759574> │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r2, [pc, #68] @ 765578 <__cxa_atexit@plt+0x7595d4> │ │ │ │ + add r7, r9, fp, lsr #7 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov fp, ip │ │ │ │ + str r2, [sl] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r7, r3, lsl #2] │ │ │ │ + mov r7, lr │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 765510 <__cxa_atexit@plt+0x75956c> │ │ │ │ + cmpeq lr, r8, lsr r1 │ │ │ │ + cmpeq lr, r0, lsl #2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76d8b4 <__cxa_atexit@plt+0x761910> │ │ │ │ - ldr r2, [pc, #48] @ 76d8c4 <__cxa_atexit@plt+0x761920> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76563c <__cxa_atexit@plt+0x759698> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 765648 <__cxa_atexit@plt+0x7596a4> │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + cmp r8, r1 │ │ │ │ + bne 7655c0 <__cxa_atexit@plt+0x75961c> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + mov sl, #0 │ │ │ │ + add r1, r1, r8, lsl #2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [pc, #124] @ 765658 <__cxa_atexit@plt+0x7596b4> │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #116] @ 76565c <__cxa_atexit@plt+0x7596b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #104] @ 765660 <__cxa_atexit@plt+0x7596bc> │ │ │ │ + ldr ip, [pc, #104] @ 765664 <__cxa_atexit@plt+0x7596c0> │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str ip, [r1, #32]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + cmpeq lr, r4, asr #30 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7656e0 <__cxa_atexit@plt+0x75973c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7656e8 <__cxa_atexit@plt+0x759744> │ │ │ │ + ldr lr, [pc, #96] @ 7656fc <__cxa_atexit@plt+0x759758> │ │ │ │ + ldr r0, [pc, #96] @ 765700 <__cxa_atexit@plt+0x75975c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #72] @ 765704 <__cxa_atexit@plt+0x759760> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #20 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r0, r1, r3, r7} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r8, #0 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 765588 <__cxa_atexit@plt+0x7595e4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7656f0 <__cxa_atexit@plt+0x75974c> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + ldrsheq r5, [lr, #-212] @ 0xffffff2c │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + cmpeq sp, r0, lsr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76d900 <__cxa_atexit@plt+0x76195c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76d908 <__cxa_atexit@plt+0x761964> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 76574c <__cxa_atexit@plt+0x7597a8> │ │ │ │ + ldr r1, [pc, #40] @ 765754 <__cxa_atexit@plt+0x7597b0> │ │ │ │ + ldr r2, [pc, #40] @ 765758 <__cxa_atexit@plt+0x7597b4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r2 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r8, lsr #23 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76d954 <__cxa_atexit@plt+0x7619b0> │ │ │ │ - ldr r2, [pc, #48] @ 76d964 <__cxa_atexit@plt+0x7619c0> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 76577c <__cxa_atexit@plt+0x7597d8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + cmpeq sp, ip, asr #22 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7657c8 <__cxa_atexit@plt+0x759824> │ │ │ │ + ldr r3, [pc, #28] @ 7657d8 <__cxa_atexit@plt+0x759834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r7, [pc, #12] @ 7657dc <__cxa_atexit@plt+0x759838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - strdeq pc, [ip, #-252] @ 0xffffff04 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq r9, [sp, #-204] @ 0xffffff34 │ │ │ │ + cmpeq sp, r8, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ - str r6, [sp] │ │ │ │ - cmp fp, r3 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 76dbf8 <__cxa_atexit@plt+0x761c54> │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - b 76d9b4 <__cxa_atexit@plt+0x761a10> │ │ │ │ - sub r3, r5, #28 │ │ │ │ - add r2, r2, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76dbf8 <__cxa_atexit@plt+0x761c54> │ │ │ │ - and r1, sl, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 76da34 <__cxa_atexit@plt+0x761a90> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 76db10 <__cxa_atexit@plt+0x761b6c> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r1, [r0, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 76daec <__cxa_atexit@plt+0x761b48> │ │ │ │ - and r0, r6, r8, lsr r2 │ │ │ │ - ldr r1, [sl, #1] │ │ │ │ - add r3, r1, r0, lsl #2 │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - add r3, r2, #4 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r0, r3, r7} │ │ │ │ - ldr r4, [pc, #616] @ 76dc70 <__cxa_atexit@plt+0x761ccc> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 765864 <__cxa_atexit@plt+0x7598c0> │ │ │ │ mov r1, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r1, #-20]! @ 0xffffffec │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 76dbe0 <__cxa_atexit@plt+0x761c3c> │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r4, [pc, #588] @ 76dc74 <__cxa_atexit@plt+0x761cd0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + cmp r2, lr │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 765884 <__cxa_atexit@plt+0x7598e0> │ │ │ │ + ldr r9, [pc, #148] @ 7658b4 <__cxa_atexit@plt+0x759910> │ │ │ │ + ldr sl, [pc, #148] @ 7658b8 <__cxa_atexit@plt+0x759914> │ │ │ │ + ldr r8, [pc, #148] @ 7658bc <__cxa_atexit@plt+0x759918> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + sub r2, lr, #3 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r1, r6, #16 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm r1, {r0, r3, r8} │ │ │ │ + stmib r5, {r2, r6} │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r7 │ │ │ │ + str r9, [r5] │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #64] @ 7658ac <__cxa_atexit@plt+0x759908> │ │ │ │ + ldr r2, [pc, #64] @ 7658b0 <__cxa_atexit@plt+0x75990c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [pc, #28] @ 7658a8 <__cxa_atexit@plt+0x759904> │ │ │ │ mov r5, r1 │ │ │ │ - b 76d9a4 <__cxa_atexit@plt+0x761a00> │ │ │ │ - and r0, r6, r8, lsr r2 │ │ │ │ - mov r4, #1 │ │ │ │ - ldr r6, [sl, #6] │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - lsl r1, r4, r0 │ │ │ │ - tst r6, r4, lsl r0 │ │ │ │ - beq 76db50 <__cxa_atexit@plt+0x761bac> │ │ │ │ - sub r0, r1, #1 │ │ │ │ - ldr r1, [pc, #500] @ 76dc50 <__cxa_atexit@plt+0x761cac> │ │ │ │ - and r0, r6, r0 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r4, [pc, #492] @ 76dc54 <__cxa_atexit@plt+0x761cb0> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r4, r0, lsr #2 │ │ │ │ - and r0, r0, r4 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr r1, [pc, #480] @ 76dc5c <__cxa_atexit@plt+0x761cb8> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - and r0, r0, r1 │ │ │ │ - ldr r1, [pc, #464] @ 76dc58 <__cxa_atexit@plt+0x761cb4> │ │ │ │ - mul r0, r0, r1 │ │ │ │ - lsr r0, r0, #24 │ │ │ │ - add r1, lr, r0, lsl #2 │ │ │ │ - ldr sl, [r1, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #452] @ 76dc64 <__cxa_atexit@plt+0x761cc0> │ │ │ │ - add ip, r2, #4 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r1] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq sp, r4, lsr #32 │ │ │ │ + cmpeq lr, r0, ror ip │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + hvceq 55676 @ 0xd97c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ + bcc 765930 <__cxa_atexit@plt+0x75998c> │ │ │ │ + ldr r2, [pc, #92] @ 765948 <__cxa_atexit@plt+0x7599a4> │ │ │ │ + ldr r1, [pc, #92] @ 76594c <__cxa_atexit@plt+0x7599a8> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 765950 <__cxa_atexit@plt+0x7599ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - mov r1, r5 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #28] @ 765954 <__cxa_atexit@plt+0x7599b0> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 765974 <__cxa_atexit@plt+0x7599d0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ + cmpeq lr, r8, asr #23 │ │ │ │ + cmpeq sp, ip, lsr #22 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 765a08 <__cxa_atexit@plt+0x759a64> │ │ │ │ + ldr r3, [pc, #140] @ 765a28 <__cxa_atexit@plt+0x759a84> │ │ │ │ tst sl, #3 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r0, ip} │ │ │ │ - beq 76dbd0 <__cxa_atexit@plt+0x761c2c> │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #400] @ 76dc68 <__cxa_atexit@plt+0x761cc4> │ │ │ │ - mov ip, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, #15 │ │ │ │ - b 76d9a4 <__cxa_atexit@plt+0x761a00> │ │ │ │ - ldmib r7, {r4, r6} │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 76dbb8 <__cxa_atexit@plt+0x761c14> │ │ │ │ - str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r6, r8, r9, sl} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 76dc84 <__cxa_atexit@plt+0x761ce0> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r8, [r5] │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 76dc10 <__cxa_atexit@plt+0x761c6c> │ │ │ │ - ldr r7, [pc, #320] @ 76dc78 <__cxa_atexit@plt+0x761cd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r1, r7, r8} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r0, #12 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r2 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - bcc 76dc30 <__cxa_atexit@plt+0x761c8c> │ │ │ │ - ldr r7, [pc, #244] @ 76dc7c <__cxa_atexit@plt+0x761cd8> │ │ │ │ - ldr r6, [pc, #244] @ 76dc80 <__cxa_atexit@plt+0x761cdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r0, #12] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r2, #5 │ │ │ │ - stmib r0, {r6, r9} │ │ │ │ - ldr r6, [lr, #4] │ │ │ │ - str r6, [r5] │ │ │ │ - add r7, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r6, r8, r9, sl} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 76e030 <__cxa_atexit@plt+0x76208c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 76dbec <__cxa_atexit@plt+0x761c48> │ │ │ │ - sub r5, r5, #24 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 7659e8 <__cxa_atexit@plt+0x759a44> │ │ │ │ + ldr r3, [pc, #124] @ 765a2c <__cxa_atexit@plt+0x759a88> │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + beq 7659f8 <__cxa_atexit@plt+0x759a54> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765a18 <__cxa_atexit@plt+0x759a74> │ │ │ │ + ldr r3, [pc, #96] @ 765a38 <__cxa_atexit@plt+0x759a94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ ldr r0, [sl] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 765a34 <__cxa_atexit@plt+0x759a90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 76dc60 <__cxa_atexit@plt+0x761cbc> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 765a30 <__cxa_atexit@plt+0x759a8c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #52] @ 76dc6c <__cxa_atexit@plt+0x761cc8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + smlalbbeq r9, sp, ip, sl │ │ │ │ + smlaltbeq r9, sp, r4, sl │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + cmpeq sp, ip, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ 765aa8 <__cxa_atexit@plt+0x759b04> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + stm r5, {r3, sl} │ │ │ │ + beq 765a88 <__cxa_atexit@plt+0x759ae4> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 765a94 <__cxa_atexit@plt+0x759af0> │ │ │ │ + ldr r7, [pc, #52] @ 765ab0 <__cxa_atexit@plt+0x759b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, ror #20 │ │ │ │ - andeq r0, r0, r8, asr #21 │ │ │ │ - andeq r0, r0, r4, asr #21 │ │ │ │ - andeq r0, r0, r8, lsr r6 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - andeq r0, r0, r4, lsl #10 │ │ │ │ - cmpeq sp, r4, lsr #1 │ │ │ │ - andeq r0, r0, r8, ror #14 │ │ │ │ - cmpeq sp, ip, asr #32 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76dd78 <__cxa_atexit@plt+0x761dd4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r0, [r3, #12]! │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 76dd3c <__cxa_atexit@plt+0x761d98> │ │ │ │ - ldr r9, [pc, #232] @ 76dda8 <__cxa_atexit@plt+0x761e04> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r7, [pc, #220] @ 76ddac <__cxa_atexit@plt+0x761e08> │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub lr, r6, #11 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r7, [r1, #4] │ │ │ │ - str r0, [r1, #8] │ │ │ │ - ldr r7, [pc, #188] @ 76ddb0 <__cxa_atexit@plt+0x761e0c> │ │ │ │ - sub r9, r6, #1 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + stm r5, {r7, r9, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 765aac <__cxa_atexit@plt+0x759b08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #12] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq sp, ip, lsl #20 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + strdeq r9, [sp, #-148] @ 0xffffff6c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 76dd90 <__cxa_atexit@plt+0x761dec> │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r7, [pc, #172] @ 76ddc4 <__cxa_atexit@plt+0x761e20> │ │ │ │ - mov r3, r5 │ │ │ │ + bhi 765aec <__cxa_atexit@plt+0x759b48> │ │ │ │ + ldr r7, [pc, #32] @ 765b00 <__cxa_atexit@plt+0x759b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmda r5, {r9, ip} │ │ │ │ - stmib r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #148] @ 76ddc8 <__cxa_atexit@plt+0x761e24> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [pc, #120] @ 76ddbc <__cxa_atexit@plt+0x761e18> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ + stm r5, {r7, r9, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r7, [pc, #16] @ 765b04 <__cxa_atexit@plt+0x759b60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + strheq r9, [sp, #-148] @ 0xffffff6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765b54 <__cxa_atexit@plt+0x759bb0> │ │ │ │ + ldr r2, [pc, #56] @ 765b5c <__cxa_atexit@plt+0x759bb8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 765b60 <__cxa_atexit@plt+0x759bbc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str sl, [r1, #12]! │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r7, [pc, #92] @ 76ddc0 <__cxa_atexit@plt+0x761e1c> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 765b64 <__cxa_atexit@plt+0x759bc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r1, #-4] │ │ │ │ - str r7, [r1, #-8] │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r3, [pc, #56] @ 76ddb8 <__cxa_atexit@plt+0x761e14> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #28] @ 76ddb4 <__cxa_atexit@plt+0x761e10> │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlalbteq r9, sp, r0, r7 │ │ │ │ + cmpeq lr, r4, ror #18 │ │ │ │ + cmpeq lr, r8, lsr #19 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 765c34 <__cxa_atexit@plt+0x759c90> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #208] @ 765c60 <__cxa_atexit@plt+0x759cbc> │ │ │ │ + add r8, r1, #1 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + bhi 765c40 <__cxa_atexit@plt+0x759c9c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 765c48 <__cxa_atexit@plt+0x759ca4> │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + cmp r8, r0 │ │ │ │ + bne 765bcc <__cxa_atexit@plt+0x759c28> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov sl, #0 │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr lr, [pc, #128] @ 765c64 <__cxa_atexit@plt+0x759cc0> │ │ │ │ + ldr r9, [pc, #128] @ 765c68 <__cxa_atexit@plt+0x759cc4> │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #120] @ 765c6c <__cxa_atexit@plt+0x759cc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + mov r2, r6 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r9, [r2, #16]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, ip │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 765c50 <__cxa_atexit@plt+0x759cac> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, ip │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrsheq sp, [sp, #-188] @ 0xffffff44 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - ldrdeq pc, [ip, #-184] @ 0xffffff48 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq sp, r0, ror lr │ │ │ │ - @ instruction: 0xffff0b44 │ │ │ │ - cmpeq sp, r4, lsl #30 │ │ │ │ - smlaltbeq pc, ip, r4, fp @ │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76dc84 <__cxa_atexit@plt+0x761ce0> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrsheq r5, [lr, #-140] @ 0xffffff74 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmpeq lr, r4, lsr r9 │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r3, [pc, #132] @ 765d08 <__cxa_atexit@plt+0x759d64> │ │ │ │ + mov ip, fp │ │ │ │ + mov lr, r9 │ │ │ │ + add r9, sl, #12 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + ldr r3, [r3] │ │ │ │ + add r7, r9, fp, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 765ce8 <__cxa_atexit@plt+0x759d44> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r8, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 765cac <__cxa_atexit@plt+0x759d08> │ │ │ │ + ldr r3, [sl, #4] │ │ │ │ + ldr r2, [pc, #68] @ 765d0c <__cxa_atexit@plt+0x759d68> │ │ │ │ + add r7, r9, fp, lsr #7 │ │ │ │ + mov r8, sl │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov fp, ip │ │ │ │ + str r2, [sl] │ │ │ │ + mov r2, #1 │ │ │ │ + strb r2, [r7, r3, lsl #2] │ │ │ │ + mov r7, lr │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 765ca4 <__cxa_atexit@plt+0x759d00> │ │ │ │ + cmpeq lr, r4, lsr #19 │ │ │ │ + cmpeq lr, ip, ror #18 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76de24 <__cxa_atexit@plt+0x761e80> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 76de30 <__cxa_atexit@plt+0x761e8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 765db4 <__cxa_atexit@plt+0x759e10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 765dc0 <__cxa_atexit@plt+0x759e1c> │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + cmp r8, r1 │ │ │ │ + bne 765d54 <__cxa_atexit@plt+0x759db0> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + mov sl, #0 │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr lr, [pc, #100] @ 765dd0 <__cxa_atexit@plt+0x759e2c> │ │ │ │ + ldr r9, [pc, #100] @ 765dd4 <__cxa_atexit@plt+0x759e30> │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr sl, [pc, #92] @ 765dd8 <__cxa_atexit@plt+0x759e34> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, ip │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r8, asr #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + cmpeq lr, ip, lsr #15 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 765ed4 <__cxa_atexit@plt+0x759f30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ + add sl, r6, #32 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc 765edc <__cxa_atexit@plt+0x759f38> │ │ │ │ + ldr r8, [pc, #268] @ 765f14 <__cxa_atexit@plt+0x759f70> │ │ │ │ + ldr r1, [pc, #268] @ 765f18 <__cxa_atexit@plt+0x759f74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [pc, #244] @ 765f1c <__cxa_atexit@plt+0x759f78> │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r7, #16 │ │ │ │ + str r0, [r7, #8] │ │ │ │ + stm r8, {r0, r3, r7} │ │ │ │ + sub r0, r5, #24 │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, sl, #15 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 765ef0 <__cxa_atexit@plt+0x759f4c> │ │ │ │ + add r9, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 765ef8 <__cxa_atexit@plt+0x759f54> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 765ec4 <__cxa_atexit@plt+0x759f20> │ │ │ │ + ldr sl, [pc, #176] @ 765f20 <__cxa_atexit@plt+0x759f7c> │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r6, #20] │ │ │ │ + ldr lr, [pc, #164] @ 765f24 <__cxa_atexit@plt+0x759f80> │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #156] @ 765f28 <__cxa_atexit@plt+0x759f84> │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r6, #36]! @ 0x24 │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + sub lr, r5, #20 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ + ldr r7, [sl, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + mov sl, r6 │ │ │ │ + b 765ee4 <__cxa_atexit@plt+0x759f40> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + mov r9, sl │ │ │ │ + b 765f00 <__cxa_atexit@plt+0x759f5c> │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + cmpeq lr, r8, lsl #13 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0x015e569c │ │ │ │ + cmpeq sp, ip, lsl #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, sl │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765f70 <__cxa_atexit@plt+0x759fcc> │ │ │ │ + ldr r1, [pc, #40] @ 765f78 <__cxa_atexit@plt+0x759fd4> │ │ │ │ + ldr r2, [pc, #40] @ 765f7c <__cxa_atexit@plt+0x759fd8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76de74 <__cxa_atexit@plt+0x761ed0> │ │ │ │ - ldr r2, [pc, #44] @ 76de8c <__cxa_atexit@plt+0x761ee8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76de90 <__cxa_atexit@plt+0x761eec> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlaltteq r9, sp, r8, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 765fa0 <__cxa_atexit@plt+0x759ffc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, ror sp │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, lsr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 765fec <__cxa_atexit@plt+0x75a048> │ │ │ │ + ldr r3, [pc, #28] @ 765ffc <__cxa_atexit@plt+0x75a058> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r7, [pc, #12] @ 766000 <__cxa_atexit@plt+0x75a05c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + smlalbteq r9, sp, r8, r4 │ │ │ │ + smlaltteq r9, sp, r4, r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 766084 <__cxa_atexit@plt+0x75a0e0> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + str r7, [r2], #-4 │ │ │ │ + cmp lr, r1 │ │ │ │ + bcc 7660a0 <__cxa_atexit@plt+0x75a0fc> │ │ │ │ + ldr lr, [pc, #144] @ 7660d0 <__cxa_atexit@plt+0x75a12c> │ │ │ │ + ldr r8, [pc, #144] @ 7660d4 <__cxa_atexit@plt+0x75a130> │ │ │ │ + ldr r9, [pc, #144] @ 7660d8 <__cxa_atexit@plt+0x75a134> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub sl, r1, #3 │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, r6, #12 │ │ │ │ + str sl, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r7 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #60] @ 7660c8 <__cxa_atexit@plt+0x75a124> │ │ │ │ + ldr r2, [pc, #60] @ 7660cc <__cxa_atexit@plt+0x75a128> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldr r7, [pc, #28] @ 7660c4 <__cxa_atexit@plt+0x75a120> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq sp, r4, lsl #16 │ │ │ │ + cmpeq lr, r0, asr r4 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + cmpeq sp, r0, ror #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76ded4 <__cxa_atexit@plt+0x761f30> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76deec <__cxa_atexit@plt+0x761f48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76def0 <__cxa_atexit@plt+0x761f4c> │ │ │ │ - mov r2, #12 │ │ │ │ + bcc 766140 <__cxa_atexit@plt+0x75a19c> │ │ │ │ + ldr r9, [pc, #84] @ 766158 <__cxa_atexit@plt+0x75a1b4> │ │ │ │ + ldr r1, [pc, #84] @ 76615c <__cxa_atexit@plt+0x75a1b8> │ │ │ │ + ldr lr, [pc, #84] @ 766160 <__cxa_atexit@plt+0x75a1bc> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r6, #3 │ │ │ │ + add r1, r3, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ + ldr r3, [pc, #28] @ 766164 <__cxa_atexit@plt+0x75a1c0> │ │ │ │ + mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, lsl #26 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - hvceq 53164 @ 0xcfac │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 766184 <__cxa_atexit@plt+0x75a1e0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ + ldrheq r5, [lr, #-56] @ 0xffffffc8 │ │ │ │ + cmpeq sp, ip, lsr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76620c <__cxa_atexit@plt+0x75a268> │ │ │ │ + ldr r7, [pc, #124] @ 76622c <__cxa_atexit@plt+0x75a288> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 7661f4 <__cxa_atexit@plt+0x75a250> │ │ │ │ + ldr r7, [pc, #108] @ 766230 <__cxa_atexit@plt+0x75a28c> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 766200 <__cxa_atexit@plt+0x75a25c> │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 766218 <__cxa_atexit@plt+0x75a274> │ │ │ │ + ldr r7, [pc, #84] @ 76623c <__cxa_atexit@plt+0x75a298> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 766238 <__cxa_atexit@plt+0x75a294> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 766220 <__cxa_atexit@plt+0x75a27c> │ │ │ │ + ldr r7, [pc, #20] @ 766234 <__cxa_atexit@plt+0x75a290> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + smlaltbeq r9, sp, r0, r2 │ │ │ │ + strheq r9, [sp, #-36] @ 0xffffffdc │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + hvceq 55592 @ 0xd928 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 76df24 <__cxa_atexit@plt+0x761f80> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r3, [pc, #84] @ 7662a8 <__cxa_atexit@plt+0x75a304> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 76d980 <__cxa_atexit@plt+0x7619dc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + tst r8, #3 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + beq 766288 <__cxa_atexit@plt+0x75a2e4> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 766294 <__cxa_atexit@plt+0x75a2f0> │ │ │ │ + ldr r7, [pc, #52] @ 7662b0 <__cxa_atexit@plt+0x75a30c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7662ac <__cxa_atexit@plt+0x75a308> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmpeq sp, ip, lsl r2 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + cmpeq sp, r4, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7662e4 <__cxa_atexit@plt+0x75a340> │ │ │ │ + ldr r7, [pc, #36] @ 7662fc <__cxa_atexit@plt+0x75a358> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 766300 <__cxa_atexit@plt+0x75a35c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + smlalbteq r9, sp, r8, r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76639c <__cxa_atexit@plt+0x75a3f8> │ │ │ │ + ldr r2, [pc, #136] @ 7663ac <__cxa_atexit@plt+0x75a408> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq 766378 <__cxa_atexit@plt+0x75a3d4> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + beq 766388 <__cxa_atexit@plt+0x75a3e4> │ │ │ │ + ldr r5, [pc, #92] @ 7663b8 <__cxa_atexit@plt+0x75a414> │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7663b0 <__cxa_atexit@plt+0x75a40c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7663b4 <__cxa_atexit@plt+0x75a410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmpeq lr, ip, lsl #2 │ │ │ │ + cmpeq sp, r8, asr #2 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76dff4 <__cxa_atexit@plt+0x762050> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 76e01c <__cxa_atexit@plt+0x762078> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76e020 <__cxa_atexit@plt+0x76207c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76e00c <__cxa_atexit@plt+0x762068> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76dfb8 <__cxa_atexit@plt+0x762014> │ │ │ │ - ldr r7, [pc, #84] @ 76e024 <__cxa_atexit@plt+0x762080> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + mov r2, #0 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + beq 7663fc <__cxa_atexit@plt+0x75a458> │ │ │ │ + ldr r1, [pc, #40] @ 766410 <__cxa_atexit@plt+0x75a46c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #16] @ 766414 <__cxa_atexit@plt+0x75a470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76e028 <__cxa_atexit@plt+0x762084> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x015e5098 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r7 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + bne 76644c <__cxa_atexit@plt+0x75a4a8> │ │ │ │ + ldr r7, [pc, #56] @ 766478 <__cxa_atexit@plt+0x75a4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76e02c <__cxa_atexit@plt+0x762088> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76dfac <__cxa_atexit@plt+0x762008> │ │ │ │ - cmpeq sp, ip, asr #25 │ │ │ │ - @ instruction: 0x015dd69c │ │ │ │ - cmpeq sp, r8, lsl #24 │ │ │ │ - cmpeq sp, ip, asr #24 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #20] @ 766474 <__cxa_atexit@plt+0x75a4d0> │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmpeq lr, ip, asr r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 766524 <__cxa_atexit@plt+0x75a580> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 766548 <__cxa_atexit@plt+0x75a5a4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov fp, r8 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 76e108 <__cxa_atexit@plt+0x762164> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r9, [r7, #9] │ │ │ │ - ldr r2, [r1, #8]! │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 76e0d0 <__cxa_atexit@plt+0x76212c> │ │ │ │ - ldr r9, [pc, #212] @ 76e138 <__cxa_atexit@plt+0x762194> │ │ │ │ - ldr lr, [pc, #212] @ 76e13c <__cxa_atexit@plt+0x762198> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - sub r9, r3, #5 │ │ │ │ - str r0, [r6, #8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str lr, [r6, #-4] │ │ │ │ - bhi 76e124 <__cxa_atexit@plt+0x762180> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str sl, [r7, #-12]! │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - stmib r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr lr, [pc, #112] @ 76e148 <__cxa_atexit@plt+0x7621a4> │ │ │ │ - ldr r0, [pc, #112] @ 76e14c <__cxa_atexit@plt+0x7621a8> │ │ │ │ - mov sl, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r3, #5 │ │ │ │ - stmib r6, {r0, r1, r2} │ │ │ │ - mov r6, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r6, [pc, #52] @ 76e144 <__cxa_atexit@plt+0x7621a0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + bcc 766534 <__cxa_atexit@plt+0x75a590> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 7664dc <__cxa_atexit@plt+0x75a538> │ │ │ │ + ldr r7, [pc, #120] @ 76654c <__cxa_atexit@plt+0x75a5a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 766550 <__cxa_atexit@plt+0x75a5ac> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 766554 <__cxa_atexit@plt+0x75a5b0> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 76e140 <__cxa_atexit@plt+0x76219c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - cmppeq ip, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrsheq sp, [sp, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76e030 <__cxa_atexit@plt+0x76208c> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq lr, ip, ror #31 │ │ │ │ + cmpeq lr, r4, ror #31 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq lr, r8, ror r0 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76e1a4 <__cxa_atexit@plt+0x762200> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 76e1b0 <__cxa_atexit@plt+0x76220c> │ │ │ │ + bcc 7665e0 <__cxa_atexit@plt+0x75a63c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 76659c <__cxa_atexit@plt+0x75a5f8> │ │ │ │ + ldr r7, [pc, #100] @ 7665f0 <__cxa_atexit@plt+0x75a64c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 7665f4 <__cxa_atexit@plt+0x75a650> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 7665f8 <__cxa_atexit@plt+0x75a654> │ │ │ │ + add lr, r3, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r8, asr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, lsr #30 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + ldrheq r4, [lr, #-248] @ 0xffffff08 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766630 <__cxa_atexit@plt+0x75a68c> │ │ │ │ str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76e1f4 <__cxa_atexit@plt+0x762250> │ │ │ │ - ldr r2, [pc, #44] @ 76e20c <__cxa_atexit@plt+0x762268> │ │ │ │ + ldr r2, [pc, #24] @ 766638 <__cxa_atexit@plt+0x75a694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76e210 <__cxa_atexit@plt+0x76226c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmpeq lr, r8, asr #29 │ │ │ │ + smlaltbeq r8, sp, r8, pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766674 <__cxa_atexit@plt+0x75a6d0> │ │ │ │ + ldr r3, [pc, #32] @ 76667c <__cxa_atexit@plt+0x75a6d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq sp, [sp, #-144] @ 0xffffff70 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76e254 <__cxa_atexit@plt+0x7622b0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76e26c <__cxa_atexit@plt+0x7622c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 766680 <__cxa_atexit@plt+0x75a6dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76e270 <__cxa_atexit@plt+0x7622cc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, ip, lsr #28 │ │ │ │ + cmpeq sp, r0, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 7666b4 <__cxa_atexit@plt+0x75a710> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, lsl #19 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 76e2cc <__cxa_atexit@plt+0x762328> │ │ │ │ - ldr lr, [pc, #72] @ 76e2e4 <__cxa_atexit@plt+0x762340> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #68] @ 76e2e8 <__cxa_atexit@plt+0x762344> │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 76e2ec <__cxa_atexit@plt+0x762348> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #12] @ 7666b8 <__cxa_atexit@plt+0x75a714> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq sp, r0, asr pc │ │ │ │ + cmpeq lr, ip, lsr lr │ │ │ │ + strheq r8, [sp, #-236] @ 0xffffff14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7666f4 <__cxa_atexit@plt+0x75a750> │ │ │ │ + ldr r3, [pc, #32] @ 7666fc <__cxa_atexit@plt+0x75a758> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 766700 <__cxa_atexit@plt+0x75a75c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, ip, lsr #27 │ │ │ │ + hvceq 55524 @ 0xd8e4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 766734 <__cxa_atexit@plt+0x75a790> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sp, r0, lsr r9 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #80] @ 76e360 <__cxa_atexit@plt+0x7623bc> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #72] @ 76e364 <__cxa_atexit@plt+0x7623c0> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #60] @ 76e36c <__cxa_atexit@plt+0x7623c8> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #48] @ 76e368 <__cxa_atexit@plt+0x7623c4> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #48] @ 76e370 <__cxa_atexit@plt+0x7623cc> │ │ │ │ - str r9, [r5, #16] │ │ │ │ - mul r3, r0, lr │ │ │ │ + ldr r3, [pc, #12] @ 766738 <__cxa_atexit@plt+0x75a794> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq sp, r4, ror #28 │ │ │ │ + ldrheq r4, [lr, #-220] @ 0xffffff24 │ │ │ │ + smlaltbeq r8, sp, r0, pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7667a8 <__cxa_atexit@plt+0x75a804> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7667b4 <__cxa_atexit@plt+0x75a810> │ │ │ │ + ldr r2, [pc, #84] @ 7667c4 <__cxa_atexit@plt+0x75a820> │ │ │ │ + ldr r1, [pc, #84] @ 7667c8 <__cxa_atexit@plt+0x75a824> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 76e3a4 <__cxa_atexit@plt+0x762400> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 76e494 <__cxa_atexit@plt+0x7624f0> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 76e418 <__cxa_atexit@plt+0x762474> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76e454 <__cxa_atexit@plt+0x7624b0> │ │ │ │ - ldr r7, [pc, #164] @ 76e4a4 <__cxa_atexit@plt+0x762500> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #64] @ 7667cc <__cxa_atexit@plt+0x75a828> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [sl, #20] │ │ │ │ + str r5, [sl, #8] │ │ │ │ + str r1, [r9, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 76e474 <__cxa_atexit@plt+0x7624d0> │ │ │ │ - ldr r3, [pc, #104] @ 76e4a0 <__cxa_atexit@plt+0x7624fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 76e49c <__cxa_atexit@plt+0x7624f8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 76e488 <__cxa_atexit@plt+0x7624e4> │ │ │ │ - ldr r6, [pc, #28] @ 76e498 <__cxa_atexit@plt+0x7624f4> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, asr r8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x015dd798 │ │ │ │ - ldrsbeq sp, [sp, #-120] @ 0xffffff88 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + cmpeq lr, r0, lsr #26 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmpeq sp, r4, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76e4e4 <__cxa_atexit@plt+0x762540> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 76e4fc <__cxa_atexit@plt+0x762558> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766808 <__cxa_atexit@plt+0x75a864> │ │ │ │ + ldr r3, [pc, #32] @ 766810 <__cxa_atexit@plt+0x75a86c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 766814 <__cxa_atexit@plt+0x75a870> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76e500 <__cxa_atexit@plt+0x76255c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x015e4c98 │ │ │ │ + cmpeq sp, ip, lsl sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 766848 <__cxa_atexit@plt+0x75a8a4> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r0, lsl #14 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 76684c <__cxa_atexit@plt+0x75a8a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq sp, ip, lsl #26 │ │ │ │ + cmpeq lr, r8, lsr #25 │ │ │ │ + @ instruction: 0x014d8e9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7668c0 <__cxa_atexit@plt+0x75a91c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, sl, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76e548 <__cxa_atexit@plt+0x7625a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 76e560 <__cxa_atexit@plt+0x7625bc> │ │ │ │ + bcc 7668cc <__cxa_atexit@plt+0x75a928> │ │ │ │ + ldr r2, [pc, #88] @ 7668dc <__cxa_atexit@plt+0x75a938> │ │ │ │ + ldr r1, [pc, #88] @ 7668e0 <__cxa_atexit@plt+0x75a93c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #68] @ 7668e4 <__cxa_atexit@plt+0x75a940> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [sl, #24] │ │ │ │ + str r5, [sl, #12] │ │ │ │ + str r1, [r9, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r8, [sl, #8] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + cmpeq lr, ip, lsl #24 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76691c <__cxa_atexit@plt+0x75a978> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 766924 <__cxa_atexit@plt+0x75a980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76e564 <__cxa_atexit@plt+0x7625c0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrsbeq r4, [lr, #-188] @ 0xffffff44 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766974 <__cxa_atexit@plt+0x75a9d0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 76697c <__cxa_atexit@plt+0x75a9d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 766980 <__cxa_atexit@plt+0x75a9dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1051e94 <__cxa_atexit@plt+0x1045ef0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, asr #22 │ │ │ │ + ldrsbeq r4, [lr, #-188] @ 0xffffff44 │ │ │ │ + strdeq r8, [sp, #-204] @ 0xffffff34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7669bc <__cxa_atexit@plt+0x75aa18> │ │ │ │ + ldr r3, [pc, #32] @ 7669c4 <__cxa_atexit@plt+0x75aa20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r0, lsr #13 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmppeq ip, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r7, lsr #13 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 7669c8 <__cxa_atexit@plt+0x75aa24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, r4, ror #21 │ │ │ │ + strheq r8, [sp, #-196] @ 0xffffff3c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 76e598 <__cxa_atexit@plt+0x7625f4> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r3, [pc, #28] @ 7669fc <__cxa_atexit@plt+0x75aa58> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 76d980 <__cxa_atexit@plt+0x7619dc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 76e5c8 <__cxa_atexit@plt+0x762624> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76e64c <__cxa_atexit@plt+0x7626a8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 76e678 <__cxa_atexit@plt+0x7626d4> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76e658 <__cxa_atexit@plt+0x7626b4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76e618 <__cxa_atexit@plt+0x762674> │ │ │ │ - ldr r3, [pc, #76] @ 76e67c <__cxa_atexit@plt+0x7626d8> │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 766a00 <__cxa_atexit@plt+0x75aa5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76e680 <__cxa_atexit@plt+0x7626dc> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + smlaltbeq r8, sp, r4, ip │ │ │ │ + ldrsheq r4, [lr, #-164] @ 0xffffff5c │ │ │ │ + cmpeq sp, ip, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766a3c <__cxa_atexit@plt+0x75aa98> │ │ │ │ + ldr r3, [pc, #32] @ 766a44 <__cxa_atexit@plt+0x75aaa0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 766a48 <__cxa_atexit@plt+0x75aaa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76e610 <__cxa_atexit@plt+0x76266c> │ │ │ │ - cmpeq sp, r0, lsr r0 │ │ │ │ - ldrsheq sp, [sp, #-92] @ 0xffffffa4 │ │ │ │ - @ instruction: 0x015dd590 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, r4, ror #20 │ │ │ │ + cmpeq sp, r4, lsl #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 766a7c <__cxa_atexit@plt+0x75aad8> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 766a80 <__cxa_atexit@plt+0x75aadc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + strdeq r8, [sp, #-180] @ 0xffffff4c │ │ │ │ + cmpeq lr, r4, ror sl │ │ │ │ + cmpeq sp, r8, lsr ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766b18 <__cxa_atexit@plt+0x75ab74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 76e6c8 <__cxa_atexit@plt+0x762724> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76e6e0 <__cxa_atexit@plt+0x76273c> │ │ │ │ + bcc 766b24 <__cxa_atexit@plt+0x75ab80> │ │ │ │ + ldr lr, [pc, #124] @ 766b34 <__cxa_atexit@plt+0x75ab90> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #120] @ 766b38 <__cxa_atexit@plt+0x75ab94> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 766b3c <__cxa_atexit@plt+0x75ab98> │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + ldr r5, [pc, #84] @ 766b40 <__cxa_atexit@plt+0x75ab9c> │ │ │ │ + mov r9, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r1, [sl, #40] @ 0x28 │ │ │ │ + str r1, [sl, #28] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r2, [sl, #16] │ │ │ │ + str r5, [sl, #20]! │ │ │ │ + str lr, [r9, #32]! │ │ │ │ + mov r5, r3 │ │ │ │ + b 123c3cc <__cxa_atexit@plt+0x1230428> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76e6e4 <__cxa_atexit@plt+0x762740> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r4, lsr #10 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 76e7ec <__cxa_atexit@plt+0x762848> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + ldrsbeq r4, [lr, #-148] @ 0xffffff6c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766b78 <__cxa_atexit@plt+0x75abd4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 766b80 <__cxa_atexit@plt+0x75abdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76e728 <__cxa_atexit@plt+0x762784> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76e730 <__cxa_atexit@plt+0x76278c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 766bb4 <__cxa_atexit@plt+0x75ac10> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #20] @ 766bbc <__cxa_atexit@plt+0x75ac18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 10d83e0 <__cxa_atexit@plt+0x10cc43c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, lsl #27 │ │ │ │ + ldrsheq r4, [lr, #-128] @ 0xffffff80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76e76c <__cxa_atexit@plt+0x7627c8> │ │ │ │ + bhi 766c0c <__cxa_atexit@plt+0x75ac68> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76e774 <__cxa_atexit@plt+0x7627d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 766c14 <__cxa_atexit@plt+0x75ac70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 766c18 <__cxa_atexit@plt+0x75ac74> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1051e94 <__cxa_atexit@plt+0x1045ef0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, ip, lsr sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrheq r4, [lr, #-128] @ 0xffffff80 │ │ │ │ + cmpeq lr, r4, asr #18 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub sl, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76e7c0 <__cxa_atexit@plt+0x76281c> │ │ │ │ - ldr r2, [pc, #48] @ 76e7d0 <__cxa_atexit@plt+0x76282c> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 766cb0 <__cxa_atexit@plt+0x75ad0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 766cbc <__cxa_atexit@plt+0x75ad18> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 766ccc <__cxa_atexit@plt+0x75ad28> │ │ │ │ + sub lr, r6, #1 │ │ │ │ + sub r0, r6, #19 │ │ │ │ + sub r9, r6, #9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr ip, [pc, #96] @ 766cd0 <__cxa_atexit@plt+0x75ad2c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + ldr r2, [pc, #88] @ 766cd4 <__cxa_atexit@plt+0x75ad30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r5, [pc, #72] @ 766cd8 <__cxa_atexit@plt+0x75ad34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r5, [r3, #12] │ │ │ │ + ldr r5, [pc, #60] @ 766cdc <__cxa_atexit@plt+0x75ad38> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r5, [r3, #20] │ │ │ │ + mov r5, sl │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + cmpeq lr, ip, lsr r8 │ │ │ │ + ldrsbeq r4, [lr, #-136] @ 0xffffff78 │ │ │ │ + cmpeq lr, ip, ror #16 │ │ │ │ + cmpeq lr, r8, ror pc │ │ │ │ + cmpeq lr, ip, ror #30 │ │ │ │ + ldrdeq r8, [sp, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766d18 <__cxa_atexit@plt+0x75ad74> │ │ │ │ + ldr r3, [pc, #32] @ 766d20 <__cxa_atexit@plt+0x75ad7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 766d24 <__cxa_atexit@plt+0x75ad80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq lr, r8, lsl #15 │ │ │ │ + smlalbbeq r8, sp, r8, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - str r6, [sp] │ │ │ │ - sub r6, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 76ea78 <__cxa_atexit@plt+0x762ad4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov lr, #0 │ │ │ │ - b 76e81c <__cxa_atexit@plt+0x762878> │ │ │ │ - sub r1, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 76ea78 <__cxa_atexit@plt+0x762ad4> │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 76e8a8 <__cxa_atexit@plt+0x762904> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 76e9ac <__cxa_atexit@plt+0x762a08> │ │ │ │ - bic r1, r3, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r2, [r1, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 76e960 <__cxa_atexit@plt+0x7629bc> │ │ │ │ - and r1, r6, r8, lsr r4 │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - add r4, r4, #4 │ │ │ │ - add r3, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r1, r4, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #624] @ 76eaec <__cxa_atexit@plt+0x762b48> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - beq 76e994 <__cxa_atexit@plt+0x7629f0> │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #596] @ 76eaf0 <__cxa_atexit@plt+0x762b4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 76e810 <__cxa_atexit@plt+0x76286c> │ │ │ │ - and ip, r6, r8, lsr r4 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r3, r0, ip │ │ │ │ - tst r6, r0, lsl ip │ │ │ │ - beq 76e9f0 <__cxa_atexit@plt+0x762a4c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r1, [pc, #508] @ 76eacc <__cxa_atexit@plt+0x762b28> │ │ │ │ - and r3, r6, r3 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr r0, [pc, #500] @ 76ead0 <__cxa_atexit@plt+0x762b2c> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r3, r0, r1, lsr #2 │ │ │ │ - and r1, r1, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r0, [pc, #488] @ 76ead8 <__cxa_atexit@plt+0x762b34> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #472] @ 76ead4 <__cxa_atexit@plt+0x762b30> │ │ │ │ - add r4, r4, #4 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - lsr r1, r1, #24 │ │ │ │ - add r3, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmda r5, {r1, r4, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #432] @ 76eae0 <__cxa_atexit@plt+0x762b3c> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - beq 76e994 <__cxa_atexit@plt+0x7629f0> │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #404] @ 76eae4 <__cxa_atexit@plt+0x762b40> │ │ │ │ - mov r6, #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 766d58 <__cxa_atexit@plt+0x75adb4> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 766d5c <__cxa_atexit@plt+0x75adb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + hvceq 55448 @ 0xd898 │ │ │ │ + @ instruction: 0x015e4798 │ │ │ │ + cmpeq sp, r0, asr r9 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 766dd4 <__cxa_atexit@plt+0x75ae30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 766de0 <__cxa_atexit@plt+0x75ae3c> │ │ │ │ + ldr r2, [pc, #92] @ 766df0 <__cxa_atexit@plt+0x75ae4c> │ │ │ │ + ldr r1, [pc, #92] @ 766df4 <__cxa_atexit@plt+0x75ae50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #68] @ 766df8 <__cxa_atexit@plt+0x75ae54> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b 76e810 <__cxa_atexit@plt+0x76286c> │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 76ea54 <__cxa_atexit@plt+0x762ab0> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 76eb00 <__cxa_atexit@plt+0x762b5c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + str r5, [sl, #24] │ │ │ │ + str r5, [sl, #8] │ │ │ │ + str r0, [r9, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [sl, #12] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 76ea90 <__cxa_atexit@plt+0x762aec> │ │ │ │ - ldr r7, [pc, #284] @ 76eaf4 <__cxa_atexit@plt+0x762b50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r2, r3, r7, sl} │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrsheq r4, [lr, #-108] @ 0xffffff94 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + strheq r8, [sp, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - add r6, r0, #16 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r6 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 76eab0 <__cxa_atexit@plt+0x762b0c> │ │ │ │ - ldr r7, [pc, #208] @ 76eaf8 <__cxa_atexit@plt+0x762b54> │ │ │ │ - ldr r1, [pc, #208] @ 76eafc <__cxa_atexit@plt+0x762b58> │ │ │ │ - add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 766e84 <__cxa_atexit@plt+0x75aee0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 766e8c <__cxa_atexit@plt+0x75aee8> │ │ │ │ + ldr lr, [pc, #108] @ 766ea0 <__cxa_atexit@plt+0x75aefc> │ │ │ │ + ldr r1, [pc, #108] @ 766ea4 <__cxa_atexit@plt+0x75af00> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r6, #9 │ │ │ │ - stmib r0, {r1, r9, sl} │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r7, r2, #1 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 766ea8 <__cxa_atexit@plt+0x75af04> │ │ │ │ + mov r9, sl │ │ │ │ + str r3, [sl, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #20]! │ │ │ │ + str r8, [sl, #32] │ │ │ │ + str r2, [sl, #36] @ 0x24 │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 766e94 <__cxa_atexit@plt+0x75aef0> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - b 76ee8c <__cxa_atexit@plt+0x762ee8> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 76eadc <__cxa_atexit@plt+0x762b38> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #48] @ 76eae8 <__cxa_atexit@plt+0x762b44> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, asr #22 │ │ │ │ - andeq r0, r0, ip, lsl #23 │ │ │ │ - andeq r0, r0, r8, lsr #23 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, asr #9 │ │ │ │ - andeq r0, r0, ip, ror #9 │ │ │ │ - ldrsheq sp, [sp, #-28] @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r8, lsl r8 │ │ │ │ - cmpeq sp, r4, lsr #3 │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r0, #16]! │ │ │ │ - add r1, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r3, r1 │ │ │ │ - bcc 76ebe0 <__cxa_atexit@plt+0x762c3c> │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + cmpeq lr, ip, asr r6 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + cmpeq sp, r4, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 766f3c <__cxa_atexit@plt+0x75af98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 766f44 <__cxa_atexit@plt+0x75afa0> │ │ │ │ + ldr lr, [pc, #116] @ 766f58 <__cxa_atexit@plt+0x75afb4> │ │ │ │ + ldr r1, [pc, #116] @ 766f5c <__cxa_atexit@plt+0x75afb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r9, [r7, #24] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 766f60 <__cxa_atexit@plt+0x75afbc> │ │ │ │ + str r0, [sl, #40] @ 0x28 │ │ │ │ + add r0, sl, #8 │ │ │ │ + stm r0, {r1, r8, r9} │ │ │ │ + mov r9, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #20]! │ │ │ │ + str r3, [sl, #28] │ │ │ │ + str r8, [sl, #32] │ │ │ │ + str r1, [sl, #36] @ 0x24 │ │ │ │ + str r2, [sl, #44] @ 0x2c │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 766f4c <__cxa_atexit@plt+0x75afa8> │ │ │ │ + mov r5, #48 @ 0x30 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + cmpeq lr, ip, lsr #11 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0x014d8794 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7670bc <__cxa_atexit@plt+0x75b118> │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 7670c4 <__cxa_atexit@plt+0x75b120> │ │ │ │ + ldr r0, [pc, #348] @ 7670f8 <__cxa_atexit@plt+0x75b154> │ │ │ │ + ldr r7, [pc, #348] @ 7670fc <__cxa_atexit@plt+0x75b158> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - ldmdb r2, {r3, lr} │ │ │ │ - cmp r9, r3 │ │ │ │ - bne 76eba8 <__cxa_atexit@plt+0x762c04> │ │ │ │ - ldr r9, [pc, #212] @ 76ec10 <__cxa_atexit@plt+0x762c6c> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [pc, #200] @ 76ec14 <__cxa_atexit@plt+0x762c70> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - sub r9, r1, #9 │ │ │ │ - str ip, [r6, #8]! │ │ │ │ + ldr r1, [sl, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - sub r1, r5, #28 │ │ │ │ - cmp fp, r1 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - bhi 76ebfc <__cxa_atexit@plt+0x762c58> │ │ │ │ - mov r7, r5 │ │ │ │ + str r7, [r2, #-16]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, sl} │ │ │ │ + mov r0, r2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + add r8, r3, #40 @ 0x28 │ │ │ │ + cmp ip, r8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + bcc 7670dc <__cxa_atexit@plt+0x75b138> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 767028 <__cxa_atexit@plt+0x75b084> │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ + ldr r5, [pc, #296] @ 767114 <__cxa_atexit@plt+0x75b170> │ │ │ │ mov r1, #0 │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str sl, [r7, #-8]! │ │ │ │ - ldr r3, [r0, #4] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r2, [pc, #112] @ 76ec20 <__cxa_atexit@plt+0x762c7c> │ │ │ │ - ldr r7, [pc, #112] @ 76ec24 <__cxa_atexit@plt+0x762c80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - stmib r6, {r7, sl, lr} │ │ │ │ - sub r7, r1, #9 │ │ │ │ - str r7, [r5, #20] │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r5, [r3, #16]! │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r5, [pc, #272] @ 767118 <__cxa_atexit@plt+0x75b174> │ │ │ │ + add lr, r3, #12 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stm lr, {r1, r5, r6} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r8, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #208] @ 767100 <__cxa_atexit@plt+0x75b15c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r1, #1 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 767074 <__cxa_atexit@plt+0x75b0d0> │ │ │ │ + ldr r0, [pc, #188] @ 767104 <__cxa_atexit@plt+0x75b160> │ │ │ │ + ldr r7, [r1, #7] │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 76708c <__cxa_atexit@plt+0x75b0e8> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 7670a0 <__cxa_atexit@plt+0x75b0fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #160] @ 76711c <__cxa_atexit@plt+0x75b178> │ │ │ │ + mov r8, r9 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r0] │ │ │ │ mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r6, [pc, #52] @ 76ec1c <__cxa_atexit@plt+0x762c78> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 76ec18 <__cxa_atexit@plt+0x762c74> │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [pc, #120] @ 76710c <__cxa_atexit@plt+0x75b168> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [lr] │ │ │ │ + mov r0, r7 │ │ │ │ + b 7670ac <__cxa_atexit@plt+0x75b108> │ │ │ │ + ldr r0, [pc, #96] @ 767108 <__cxa_atexit@plt+0x75b164> │ │ │ │ + mov lr, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7670cc <__cxa_atexit@plt+0x75b128> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 767110 <__cxa_atexit@plt+0x75b16c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - cmpeq ip, r0, asr sp │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq sp, ip, lsl r0 │ │ │ │ - andeq r0, r0, r7, asr #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76eb00 <__cxa_atexit@plt+0x762b5c> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff5b0 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + cmpeq lr, r8, lsl #9 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + cmpeq sp, ip, lsr r6 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + cmpeq lr, r8, ror r5 │ │ │ │ + andeq r0, r0, r0, asr #5 │ │ │ │ + ldrdeq r8, [sp, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76717c <__cxa_atexit@plt+0x75b1d8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #104] @ 7671b0 <__cxa_atexit@plt+0x75b20c> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 767190 <__cxa_atexit@plt+0x75b1ec> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 76719c <__cxa_atexit@plt+0x75b1f8> │ │ │ │ + ldr r2, [pc, #72] @ 7671b8 <__cxa_atexit@plt+0x75b214> │ │ │ │ + str r7, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r3, [pc, #56] @ 7671bc <__cxa_atexit@plt+0x75b218> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #16] @ 7671b4 <__cxa_atexit@plt+0x75b210> │ │ │ │ + mov r5, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x000001bc │ │ │ │ + cmpeq sp, ip, lsl #10 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7671f4 <__cxa_atexit@plt+0x75b250> │ │ │ │ + ldr r2, [pc, #44] @ 767210 <__cxa_atexit@plt+0x75b26c> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + mov r2, r7 │ │ │ │ + b 767200 <__cxa_atexit@plt+0x75b25c> │ │ │ │ + ldr r2, [pc, #16] @ 76720c <__cxa_atexit@plt+0x75b268> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x014d849c │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76ec7c <__cxa_atexit@plt+0x762cd8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 76ec88 <__cxa_atexit@plt+0x762ce4> │ │ │ │ + bcc 767294 <__cxa_atexit@plt+0x75b2f0> │ │ │ │ + ldr r2, [pc, #100] @ 7672a0 <__cxa_atexit@plt+0x75b2fc> │ │ │ │ + ldr lr, [pc, #100] @ 7672a4 <__cxa_atexit@plt+0x75b300> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #96] @ 7672a8 <__cxa_atexit@plt+0x75b304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + str r8, [r3, #16] │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + add lr, r3, #20 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r0, ror pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + cmpeq lr, r4, ror #5 │ │ │ │ + cmpeq sp, r0, lsl r4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76eccc <__cxa_atexit@plt+0x762d28> │ │ │ │ - ldr r2, [pc, #44] @ 76ece4 <__cxa_atexit@plt+0x762d40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76ece8 <__cxa_atexit@plt+0x762d44> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, lsl pc │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + bcc 767320 <__cxa_atexit@plt+0x75b37c> │ │ │ │ + ldr r8, [pc, #88] @ 76732c <__cxa_atexit@plt+0x75b388> │ │ │ │ + ldr lr, [pc, #88] @ 767330 <__cxa_atexit@plt+0x75b38c> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [pc, #84] @ 767334 <__cxa_atexit@plt+0x75b390> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r3, #12]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r8, r7 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffff7ac │ │ │ │ + @ instruction: 0xfffff60c │ │ │ │ + cmpeq lr, r8, asr #4 │ │ │ │ + strheq r8, [sp, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76ed2c <__cxa_atexit@plt+0x762d88> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76ed44 <__cxa_atexit@plt+0x762da0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 7673a0 <__cxa_atexit@plt+0x75b3fc> │ │ │ │ + ldr lr, [pc, #76] @ 7673ac <__cxa_atexit@plt+0x75b408> │ │ │ │ + ldr r1, [pc, #76] @ 7673b0 <__cxa_atexit@plt+0x75b40c> │ │ │ │ + ldr r0, [pc, #76] @ 7673b4 <__cxa_atexit@plt+0x75b410> │ │ │ │ + mov r8, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffff294 │ │ │ │ + @ instruction: 0xfffff4ec │ │ │ │ + cmpeq lr, r0, asr #3 │ │ │ │ + cmpeq sp, r0, asr r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 767428 <__cxa_atexit@plt+0x75b484> │ │ │ │ + ldr r3, [pc, #92] @ 767438 <__cxa_atexit@plt+0x75b494> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 767408 <__cxa_atexit@plt+0x75b464> │ │ │ │ + ldr r3, [pc, #76] @ 76743c <__cxa_atexit@plt+0x75b498> │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + beq 767418 <__cxa_atexit@plt+0x75b474> │ │ │ │ + b 766f74 <__cxa_atexit@plt+0x75afd0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76ed48 <__cxa_atexit@plt+0x762da4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 767440 <__cxa_atexit@plt+0x75b49c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + smlaltteq r8, sp, r8, r2 │ │ │ │ + smlalbteq r8, sp, r8, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 767488 <__cxa_atexit@plt+0x75b4e4> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq ip, [sp, #-228] @ 0xffffff1c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 76ed80 <__cxa_atexit@plt+0x762ddc> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 76e7ec <__cxa_atexit@plt+0x762848> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76ee50 <__cxa_atexit@plt+0x762eac> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 76ee78 <__cxa_atexit@plt+0x762ed4> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + beq 76747c <__cxa_atexit@plt+0x75b4d8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 766f74 <__cxa_atexit@plt+0x75afd0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + smlalbbeq r8, sp, r0, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 766f74 <__cxa_atexit@plt+0x75afd0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7674dc <__cxa_atexit@plt+0x75b538> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7674e4 <__cxa_atexit@plt+0x75b540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 76ee7c <__cxa_atexit@plt+0x762ed8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 76ee68 <__cxa_atexit@plt+0x762ec4> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 76ee14 <__cxa_atexit@plt+0x762e70> │ │ │ │ - ldr r7, [pc, #84] @ 76ee80 <__cxa_atexit@plt+0x762edc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 76ee84 <__cxa_atexit@plt+0x762ee0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 76ee88 <__cxa_atexit@plt+0x762ee4> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76ee08 <__cxa_atexit@plt+0x762e64> │ │ │ │ - cmpeq sp, r0, ror lr │ │ │ │ - cmpeq sp, r0, asr #16 │ │ │ │ - cmpeq sp, ip, lsr #27 │ │ │ │ - ldrsheq ip, [sp, #-208] @ 0xffffff30 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ + cmpeq lr, ip, lsl r0 │ │ │ │ + cmpeq sp, r4, lsr #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r2, #16]! │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 76ef34 <__cxa_atexit@plt+0x762f90> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r1, #9] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 76eef8 <__cxa_atexit@plt+0x762f54> │ │ │ │ - ldr lr, [pc, #144] @ 76ef54 <__cxa_atexit@plt+0x762fb0> │ │ │ │ - ldr r2, [pc, #144] @ 76ef58 <__cxa_atexit@plt+0x762fb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r1, #1] │ │ │ │ - ldr r1, [r1, #5] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str sl, [r5, #40] @ 0x28 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr lr, [pc, #96] @ 76ef60 <__cxa_atexit@plt+0x762fbc> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr ip, [pc, #88] @ 76ef64 <__cxa_atexit@plt+0x762fc0> │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767578 <__cxa_atexit@plt+0x75b5d4> │ │ │ │ + ldr lr, [pc, #120] @ 767584 <__cxa_atexit@plt+0x75b5e0> │ │ │ │ + ldr r0, [pc, #120] @ 767588 <__cxa_atexit@plt+0x75b5e4> │ │ │ │ + mov r3, r2 │ │ │ │ add lr, pc, lr │ │ │ │ - sub r7, r3, #9 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add lr, r6, #8 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r7, [pc, #32] @ 76ef5c <__cxa_atexit@plt+0x762fb8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r8, r9} │ │ │ │ + beq 767560 <__cxa_atexit@plt+0x75b5bc> │ │ │ │ + ldr r7, [pc, #72] @ 76758c <__cxa_atexit@plt+0x75b5e8> │ │ │ │ + ldr sl, [r1, #3] │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r2, #-20] @ 0xffffffec │ │ │ │ + str sl, [r2, #-12] │ │ │ │ + beq 76756c <__cxa_atexit@plt+0x75b5c8> │ │ │ │ + mov r5, r3 │ │ │ │ + b 766f74 <__cxa_atexit@plt+0x75afd0> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r7, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq sp, r8, ror #12 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - cmpeq sp, r0, asr #25 │ │ │ │ - andeq r0, r0, r7, asr #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 76ee8c <__cxa_atexit@plt+0x762ee8> │ │ │ │ - andeq r0, r0, r7, asr #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r9, r5, #20 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq lr, r0, lsl #31 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + hvceq 55324 @ 0xd81c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #48] @ 7675d4 <__cxa_atexit@plt+0x75b630> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + beq 7675c8 <__cxa_atexit@plt+0x75b624> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 766f74 <__cxa_atexit@plt+0x75afd0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq sp, r4, lsr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 766f74 <__cxa_atexit@plt+0x75afd0> │ │ │ │ + cmpeq sp, r4, lsl r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 767628 <__cxa_atexit@plt+0x75b684> │ │ │ │ + ldr r2, [pc, #32] @ 767638 <__cxa_atexit@plt+0x75b694> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #12] @ 76763c <__cxa_atexit@plt+0x75b698> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + strdeq r8, [sp, #-0] │ │ │ │ + smlalbteq r8, sp, ip, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldm r9, {r0, r1, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76eff0 <__cxa_atexit@plt+0x76304c> │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 76f0a8 <__cxa_atexit@plt+0x763104> │ │ │ │ - ldr r2, [pc, #308] @ 76f0ec <__cxa_atexit@plt+0x763148> │ │ │ │ - ldr ip, [r5, #32]! │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7676b0 <__cxa_atexit@plt+0x75b70c> │ │ │ │ + ldr r9, [pc, #84] @ 7676bc <__cxa_atexit@plt+0x75b718> │ │ │ │ + ldr r8, [pc, #84] @ 7676c0 <__cxa_atexit@plt+0x75b71c> │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 7676c4 <__cxa_atexit@plt+0x75b720> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str lr, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + ldrheq r3, [lr, #-228] @ 0xffffff1c │ │ │ │ + cmpeq sp, r8, asr #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 7673c8 <__cxa_atexit@plt+0x75b424> │ │ │ │ + cmpeq sp, r0, lsr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 767728 <__cxa_atexit@plt+0x75b784> │ │ │ │ + ldr r2, [pc, #32] @ 767738 <__cxa_atexit@plt+0x75b794> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [pc, #292] @ 76f0f0 <__cxa_atexit@plt+0x76314c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - stm lr, {r1, r6, r9} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 76f0b8 <__cxa_atexit@plt+0x763114> │ │ │ │ - ldr r2, [pc, #212] @ 76f0d8 <__cxa_atexit@plt+0x763134> │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r8, #47 @ 0x2f │ │ │ │ - mov r7, #2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #12] @ 76773c <__cxa_atexit@plt+0x75b798> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + strdeq r7, [sp, #-240] @ 0xffffff10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7677a0 <__cxa_atexit@plt+0x75b7fc> │ │ │ │ + ldr r3, [pc, #80] @ 7677b8 <__cxa_atexit@plt+0x75b814> │ │ │ │ + ldr r9, [pc, #80] @ 7677bc <__cxa_atexit@plt+0x75b818> │ │ │ │ + ldr lr, [pc, #80] @ 7677c0 <__cxa_atexit@plt+0x75b81c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7677c4 <__cxa_atexit@plt+0x75b820> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0x015e4494 │ │ │ │ + hvceq 55292 @ 0xd7fc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76782c <__cxa_atexit@plt+0x75b888> │ │ │ │ + ldr r2, [pc, #96] @ 767848 <__cxa_atexit@plt+0x75b8a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [sl, #16]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - ldr r7, [pc, #180] @ 76f0dc <__cxa_atexit@plt+0x763138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [sl, #-8] │ │ │ │ - str r0, [sl, #-4] │ │ │ │ - str r7, [sl, #-12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - mov r7, sl │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str lr, [sl, #24] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r3, [pc, #144] @ 76f0e0 <__cxa_atexit@plt+0x76313c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76f0c8 <__cxa_atexit@plt+0x763124> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76f068 <__cxa_atexit@plt+0x7630c4> │ │ │ │ - ldr r7, [pc, #100] @ 76f0e4 <__cxa_atexit@plt+0x763140> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #84] @ 76f0e8 <__cxa_atexit@plt+0x763144> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 767838 <__cxa_atexit@plt+0x75b894> │ │ │ │ + ldr r5, [pc, #72] @ 76784c <__cxa_atexit@plt+0x75b8a8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 76781c <__cxa_atexit@plt+0x75b878> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 76f05c <__cxa_atexit@plt+0x7630b8> │ │ │ │ - cmpeq sp, r8, lsl ip │ │ │ │ - ldrheq ip, [sp, #-184] @ 0xffffff48 │ │ │ │ - cmpeq sp, r4, ror #11 │ │ │ │ - cmpeq sp, ip, asr fp │ │ │ │ - @ instruction: 0x015dcb98 │ │ │ │ - @ instruction: 0xfffff738 │ │ │ │ - cmpeq sp, r8, lsl #24 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 767850 <__cxa_atexit@plt+0x75b8ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r3, [lr, #-192] @ 0xffffff40 │ │ │ │ + @ instruction: 0xfffee13c │ │ │ │ + smlalbteq r6, sp, r0, lr │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76f134 <__cxa_atexit@plt+0x763190> │ │ │ │ - ldr r2, [pc, #44] @ 76f14c <__cxa_atexit@plt+0x7631a8> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 767894 <__cxa_atexit@plt+0x75b8f0> │ │ │ │ + ldr r7, [pc, #48] @ 7678ac <__cxa_atexit@plt+0x75b908> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #20] @ 7678b0 <__cxa_atexit@plt+0x75b90c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0x014d7e98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767918 <__cxa_atexit@plt+0x75b974> │ │ │ │ + ldr r2, [pc, #96] @ 767934 <__cxa_atexit@plt+0x75b990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 767924 <__cxa_atexit@plt+0x75b980> │ │ │ │ + ldr r5, [pc, #72] @ 767938 <__cxa_atexit@plt+0x75b994> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 767908 <__cxa_atexit@plt+0x75b964> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76f150 <__cxa_atexit@plt+0x7631ac> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq ip, [sp, #-160] @ 0xffffff60 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 76793c <__cxa_atexit@plt+0x75b998> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, asr #23 │ │ │ │ + @ instruction: 0xfffee050 │ │ │ │ + ldrdeq r6, [sp, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76f194 <__cxa_atexit@plt+0x7631f0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 76f1ac <__cxa_atexit@plt+0x763208> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 76797c <__cxa_atexit@plt+0x75b9d8> │ │ │ │ + ldr r2, [pc, #36] @ 76798c <__cxa_atexit@plt+0x75b9e8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76f1b0 <__cxa_atexit@plt+0x76320c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, asr #20 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, asr #22 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 76f21c <__cxa_atexit@plt+0x763278> │ │ │ │ - ldr lr, [pc, #88] @ 76f234 <__cxa_atexit@plt+0x763290> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 76f238 <__cxa_atexit@plt+0x763294> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 76f23c <__cxa_atexit@plt+0x763298> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq sp, ip, ror #19 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #84] @ 76f2b4 <__cxa_atexit@plt+0x763310> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 76f2b8 <__cxa_atexit@plt+0x763314> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #64] @ 76f2c0 <__cxa_atexit@plt+0x76331c> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #52] @ 76f2bc <__cxa_atexit@plt+0x763318> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #52] @ 76f2c4 <__cxa_atexit@plt+0x763320> │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 76f2fc <__cxa_atexit@plt+0x763358> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + bcc 7679d0 <__cxa_atexit@plt+0x75ba2c> │ │ │ │ + ldr r1, [pc, #48] @ 7679e8 <__cxa_atexit@plt+0x75ba44> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r2 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 7679ec <__cxa_atexit@plt+0x75ba48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmpeq sp, r0, ror #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767a20 <__cxa_atexit@plt+0x75ba7c> │ │ │ │ + ldr r3, [pc, #24] @ 767a2c <__cxa_atexit@plt+0x75ba88> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r0, [pc, #204] @ 76f3ec <__cxa_atexit@plt+0x763448> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 76f370 <__cxa_atexit@plt+0x7633cc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 76f3ac <__cxa_atexit@plt+0x763408> │ │ │ │ - ldr r7, [pc, #164] @ 76f3fc <__cxa_atexit@plt+0x763458> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 76f3cc <__cxa_atexit@plt+0x763428> │ │ │ │ - ldr r3, [pc, #104] @ 76f3f8 <__cxa_atexit@plt+0x763454> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 76f3f4 <__cxa_atexit@plt+0x763450> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 76f3e0 <__cxa_atexit@plt+0x76343c> │ │ │ │ - ldr r6, [pc, #28] @ 76f3f0 <__cxa_atexit@plt+0x76344c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r4, lsl #18 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r0, asr #16 │ │ │ │ - cmpeq sp, r0, lsl #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76f43c <__cxa_atexit@plt+0x763498> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 76f454 <__cxa_atexit@plt+0x7634b0> │ │ │ │ + bcc 767a64 <__cxa_atexit@plt+0x75bac0> │ │ │ │ + ldr r2, [pc, #28] @ 767a70 <__cxa_atexit@plt+0x75bacc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76f458 <__cxa_atexit@plt+0x7634b4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, lsr #15 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, r4, lsr sp │ │ │ │ + ldrdeq r7, [sp, #-8] │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 76f4a0 <__cxa_atexit@plt+0x7634fc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 76f4b8 <__cxa_atexit@plt+0x763514> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 76f4bc <__cxa_atexit@plt+0x763518> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, asr #14 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 76f4f4 <__cxa_atexit@plt+0x763550> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 76e7ec <__cxa_atexit@plt+0x762848> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 76f524 <__cxa_atexit@plt+0x763580> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + bcc 767b18 <__cxa_atexit@plt+0x75bb74> │ │ │ │ + ldr r2, [pc, #132] @ 767b30 <__cxa_atexit@plt+0x75bb8c> │ │ │ │ + ldr r1, [pc, #132] @ 767b34 <__cxa_atexit@plt+0x75bb90> │ │ │ │ + ldr ip, [pc, #132] @ 767b38 <__cxa_atexit@plt+0x75bb94> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 76f5a8 <__cxa_atexit@plt+0x763604> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 76f5d4 <__cxa_atexit@plt+0x763630> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [pc, #124] @ 767b3c <__cxa_atexit@plt+0x75bb98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #39 @ 0x27 │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #56] @ 767b40 <__cxa_atexit@plt+0x75bb9c> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + ldr r7, [pc, #36] @ 767b44 <__cxa_atexit@plt+0x75bba0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff1248 │ │ │ │ + @ instruction: 0xffff1b80 │ │ │ │ + @ instruction: 0xffff12b8 │ │ │ │ + ldrheq r3, [lr, #-204] @ 0xffffff34 │ │ │ │ + @ instruction: 0xffff1a58 │ │ │ │ + cmpeq sp, r0, lsr r0 │ │ │ │ + cmpeq sp, r8, lsl #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 767be4 <__cxa_atexit@plt+0x75bc40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 767bf0 <__cxa_atexit@plt+0x75bc4c> │ │ │ │ + ldr lr, [pc, #132] @ 767c00 <__cxa_atexit@plt+0x75bc5c> │ │ │ │ + ldr r8, [pc, #132] @ 767c04 <__cxa_atexit@plt+0x75bc60> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 767c08 <__cxa_atexit@plt+0x75bc64> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r9, r6, #10 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #104] @ 767c0c <__cxa_atexit@plt+0x75bc68> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #92] @ 767c10 <__cxa_atexit@plt+0x75bc6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r1, [pc, #80] @ 767c14 <__cxa_atexit@plt+0x75bc70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + cmpeq lr, r4, lsl #18 │ │ │ │ + cmpeq lr, r0, ror #23 │ │ │ │ + ldrheq r3, [lr, #-148] @ 0xffffff6c │ │ │ │ + cmpeq lr, r0, ror r9 │ │ │ │ + cmpeq sp, r4, lsr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 767c60 <__cxa_atexit@plt+0x75bcbc> │ │ │ │ + ldr r7, [pc, #52] @ 767c78 <__cxa_atexit@plt+0x75bcd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ 767c7c <__cxa_atexit@plt+0x75bcd8> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #24] @ 767c80 <__cxa_atexit@plt+0x75bcdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmpeq lr, r4, lsr fp │ │ │ │ + strdeq r7, [sp, #-168] @ 0xffffff58 │ │ │ │ + ldrdeq r7, [sp, #-168] @ 0xffffff58 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 767cc8 <__cxa_atexit@plt+0x75bd24> │ │ │ │ + ldr r7, [pc, #52] @ 767ce4 <__cxa_atexit@plt+0x75bd40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + ldr r7, [pc, #40] @ 767ce8 <__cxa_atexit@plt+0x75bd44> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #28] @ 767cec <__cxa_atexit@plt+0x75bd48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + cmpeq lr, ip, asr #21 │ │ │ │ + @ instruction: 0x014d7a90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767d34 <__cxa_atexit@plt+0x75bd90> │ │ │ │ + ldr r2, [pc, #48] @ 767d40 <__cxa_atexit@plt+0x75bd9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 76f5b4 <__cxa_atexit@plt+0x763610> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 76f574 <__cxa_atexit@plt+0x7635d0> │ │ │ │ - ldr r3, [pc, #76] @ 76f5d8 <__cxa_atexit@plt+0x763634> │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r3, [pc, #40] @ 767d44 <__cxa_atexit@plt+0x75bda0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 76f5dc <__cxa_atexit@plt+0x763638> │ │ │ │ + add r8, r3, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #32] @ 767d48 <__cxa_atexit@plt+0x75bda4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 76f56c <__cxa_atexit@plt+0x7635c8> │ │ │ │ - ldrsbeq ip, [sp, #-4] │ │ │ │ - cmpeq sp, r0, lsr #13 │ │ │ │ - cmpeq sp, r4, lsr r6 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + cmpeq lr, r8, lsl #15 │ │ │ │ + cmpeq lr, ip, asr #16 │ │ │ │ + cmpeq lr, ip, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 18e821c <__cxa_atexit@plt+0x18dc278> │ │ │ │ + strdeq r7, [sp, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767e00 <__cxa_atexit@plt+0x75be5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 767e08 <__cxa_atexit@plt+0x75be64> │ │ │ │ + ldr r8, [pc, #156] @ 767e38 <__cxa_atexit@plt+0x75be94> │ │ │ │ + ldr lr, [pc, #156] @ 767e3c <__cxa_atexit@plt+0x75be98> │ │ │ │ + ldr r0, [pc, #156] @ 767e40 <__cxa_atexit@plt+0x75be9c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + sub r8, r6, #3 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + add r3, r3, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 767e1c <__cxa_atexit@plt+0x75be78> │ │ │ │ + ldr r7, [pc, #104] @ 767e48 <__cxa_atexit@plt+0x75bea4> │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #24]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + ldr r7, [pc, #88] @ 767e4c <__cxa_atexit@plt+0x75bea8> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + mov r6, r2 │ │ │ │ + b 767e10 <__cxa_atexit@plt+0x75be6c> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 767e44 <__cxa_atexit@plt+0x75bea0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + cmpeq lr, ip, ror #13 │ │ │ │ + cmpeq sp, r8, lsr r9 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0x015e3994 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767e84 <__cxa_atexit@plt+0x75bee0> │ │ │ │ + ldr r3, [pc, #28] @ 767e94 <__cxa_atexit@plt+0x75bef0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 76f62c <__cxa_atexit@plt+0x763688> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 76f644 <__cxa_atexit@plt+0x7636a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 76f648 <__cxa_atexit@plt+0x7636a4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 767ecc <__cxa_atexit@plt+0x75bf28> │ │ │ │ + ldr r2, [pc, #28] @ 767ed8 <__cxa_atexit@plt+0x75bf34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq lr, ip, asr #17 │ │ │ │ + smlalbbeq r7, sp, r0, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 767f2c <__cxa_atexit@plt+0x75bf88> │ │ │ │ + ldr r3, [pc, #60] @ 767f44 <__cxa_atexit@plt+0x75bfa0> │ │ │ │ + ldr r2, [pc, #60] @ 767f48 <__cxa_atexit@plt+0x75bfa4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 767f4c <__cxa_atexit@plt+0x75bfa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + cmpeq sp, ip, lsl r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 767fa0 <__cxa_atexit@plt+0x75bffc> │ │ │ │ + ldr r3, [pc, #64] @ 767fbc <__cxa_atexit@plt+0x75c018> │ │ │ │ + ldr r2, [pc, #64] @ 767fc0 <__cxa_atexit@plt+0x75c01c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 767fc4 <__cxa_atexit@plt+0x75c020> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + smlalbteq r7, sp, r8, r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 767ff8 <__cxa_atexit@plt+0x75c054> │ │ │ │ + ldr r3, [pc, #24] @ 768004 <__cxa_atexit@plt+0x75c060> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76803c <__cxa_atexit@plt+0x75c098> │ │ │ │ + ldr r2, [pc, #28] @ 768048 <__cxa_atexit@plt+0x75c0a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq ip, [sp, #-92] @ 0xffffffa4 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 76f684 <__cxa_atexit@plt+0x7636e0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + cmpeq lr, ip, asr r7 │ │ │ │ + cmpeq sp, r4, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 768130 <__cxa_atexit@plt+0x75c18c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 768138 <__cxa_atexit@plt+0x75c194> │ │ │ │ + ldr lr, [pc, #236] @ 768170 <__cxa_atexit@plt+0x75c1cc> │ │ │ │ + ldr r0, [pc, #236] @ 768174 <__cxa_atexit@plt+0x75c1d0> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r6, r3, #72 @ 0x48 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r1, r6 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76f68c <__cxa_atexit@plt+0x7636e8> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + bcc 76814c <__cxa_atexit@plt+0x75c1a8> │ │ │ │ + ldr r2, [pc, #200] @ 768180 <__cxa_atexit@plt+0x75c1dc> │ │ │ │ + ldr ip, [pc, #200] @ 768184 <__cxa_atexit@plt+0x75c1e0> │ │ │ │ + ldr sl, [pc, #200] @ 768188 <__cxa_atexit@plt+0x75c1e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r0, [pc, #192] @ 76818c <__cxa_atexit@plt+0x75c1e8> │ │ │ │ + add ip, pc, ip │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r2, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [pc, #176] @ 768190 <__cxa_atexit@plt+0x75c1ec> │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #116] @ 768194 <__cxa_atexit@plt+0x75c1f0> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 18e9c54 <__cxa_atexit@plt+0x18ddcb0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 768140 <__cxa_atexit@plt+0x75c19c> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r7, [pc, #32] @ 768178 <__cxa_atexit@plt+0x75c1d4> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #28] @ 76817c <__cxa_atexit@plt+0x75c1d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add sl, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + cmpeq lr, r4, lsl #8 │ │ │ │ + strdeq r6, [sp, #-152] @ 0xffffff68 │ │ │ │ + cmpeq lr, r0, lsr #12 │ │ │ │ + @ instruction: 0xffff0c3c │ │ │ │ + @ instruction: 0xffff1574 │ │ │ │ + @ instruction: 0xffff0cac │ │ │ │ + ldrheq r3, [lr, #-96] @ 0xffffffa0 │ │ │ │ + cmpeq lr, r0, lsr #13 │ │ │ │ + @ instruction: 0xffff1440 │ │ │ │ + strheq r6, [sp, #-148] @ 0xffffff6c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7681e4 <__cxa_atexit@plt+0x75c240> │ │ │ │ + ldr r7, [pc, #56] @ 7681fc <__cxa_atexit@plt+0x75c258> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r7, [pc, #40] @ 768200 <__cxa_atexit@plt+0x75c25c> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #24] @ 768204 <__cxa_atexit@plt+0x75c260> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + ldrheq r3, [lr, #-80] @ 0xffffffb0 │ │ │ │ + @ instruction: 0x014d7594 │ │ │ │ + hvceq 55124 @ 0xd754 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 768250 <__cxa_atexit@plt+0x75c2ac> │ │ │ │ + ldr r7, [pc, #60] @ 768270 <__cxa_atexit@plt+0x75c2cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + str r9, [r8, #8] │ │ │ │ + str sl, [r8, #12] │ │ │ │ + ldr r7, [pc, #44] @ 768274 <__cxa_atexit@plt+0x75c2d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #32] @ 768278 <__cxa_atexit@plt+0x75c2d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, sl │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + cmpeq lr, r4, asr #10 │ │ │ │ + cmpeq sp, r8, lsr #10 │ │ │ │ + cmpeq sp, r8, asr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7682fc <__cxa_atexit@plt+0x75c358> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 7682f4 <__cxa_atexit@plt+0x75c350> │ │ │ │ + ldr r2, [pc, #84] @ 768304 <__cxa_atexit@plt+0x75c360> │ │ │ │ + ldr lr, [pc, #84] @ 768308 <__cxa_atexit@plt+0x75c364> │ │ │ │ + ldr r1, [pc, #84] @ 76830c <__cxa_atexit@plt+0x75c368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r3, [pc, #68] @ 768310 <__cxa_atexit@plt+0x75c36c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r5, [pc, #48] @ 768314 <__cxa_atexit@plt+0x75c370> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b 1484f84 <__cxa_atexit@plt+0x1478fe0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, asr #10 │ │ │ │ + cmpeq sp, ip, lsl #10 │ │ │ │ + ldrsheq r3, [lr, #-16] │ │ │ │ + cmpeq lr, r0, lsr #14 │ │ │ │ + ldrsbeq r3, [lr, #-20] @ 0xffffffec │ │ │ │ + cmpeq sp, ip, lsr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 76837c <__cxa_atexit@plt+0x75c3d8> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 768374 <__cxa_atexit@plt+0x75c3d0> │ │ │ │ + ldr r3, [pc, #56] @ 768384 <__cxa_atexit@plt+0x75c3e0> │ │ │ │ + ldr r2, [pc, #56] @ 768388 <__cxa_atexit@plt+0x75c3e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r5, [pc, #36] @ 76838c <__cxa_atexit@plt+0x75c3e8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x014d7594 │ │ │ │ + cmpeq lr, ip, asr r1 │ │ │ │ + cmpeq lr, r0, asr r1 │ │ │ │ + ldrdeq r7, [sp, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7683c0 <__cxa_atexit@plt+0x75c41c> │ │ │ │ + ldr r5, [pc, #28] @ 7683d0 <__cxa_atexit@plt+0x75c42c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + ldr r7, [pc, #12] @ 7683d4 <__cxa_atexit@plt+0x75c430> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strheq r7, [sp, #-92] @ 0xffffffa4 │ │ │ │ + @ instruction: 0x014d7598 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [pc, #12] @ 7683f8 <__cxa_atexit@plt+0x75c454> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + hvceq 55124 @ 0xd754 │ │ │ │ + cmpeq sp, r8, lsl r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 768454 <__cxa_atexit@plt+0x75c4b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 76844c <__cxa_atexit@plt+0x75c4a8> │ │ │ │ + ldr r3, [pc, #44] @ 76845c <__cxa_atexit@plt+0x75c4b8> │ │ │ │ + ldr r2, [pc, #44] @ 768460 <__cxa_atexit@plt+0x75c4bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 15086e4 <__cxa_atexit@plt+0x14fc740> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r4, lsr #28 │ │ │ │ + ldrdeq r7, [sp, #-84] @ 0xffffffac │ │ │ │ + cmpeq lr, r8, ror r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7684c8 <__cxa_atexit@plt+0x75c524> │ │ │ │ + ldr r2, [pc, #96] @ 7684e4 <__cxa_atexit@plt+0x75c540> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7684d4 <__cxa_atexit@plt+0x75c530> │ │ │ │ + ldr r5, [pc, #72] @ 7684e8 <__cxa_atexit@plt+0x75c544> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 7684b8 <__cxa_atexit@plt+0x75c514> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7684ec <__cxa_atexit@plt+0x75c548> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffed4a0 │ │ │ │ + cmpeq sp, r4, lsr #4 │ │ │ │ + cmpeq sp, r0, asr #10 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76859c <__cxa_atexit@plt+0x75c5f8> │ │ │ │ + ldr r2, [pc, #176] @ 7685c4 <__cxa_atexit@plt+0x75c620> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r7, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + beq 768558 <__cxa_atexit@plt+0x75c5b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7685ac <__cxa_atexit@plt+0x75c608> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 768568 <__cxa_atexit@plt+0x75c5c4> │ │ │ │ + ldr r7, [pc, #132] @ 7685d4 <__cxa_atexit@plt+0x75c630> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #88] @ 7685c8 <__cxa_atexit@plt+0x75c624> │ │ │ │ + ldr r1, [pc, #88] @ 7685cc <__cxa_atexit@plt+0x75c628> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r6, [r5] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r7, [pc, #44] @ 7685d0 <__cxa_atexit@plt+0x75c62c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + smlaltbeq r7, sp, r4, r4 │ │ │ │ + ldrdeq r7, [sp, #-72] @ 0xffffffb8 │ │ │ │ + cmpeq sp, ip, asr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 768640 <__cxa_atexit@plt+0x75c69c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 768610 <__cxa_atexit@plt+0x75c66c> │ │ │ │ + ldr r7, [pc, #80] @ 768658 <__cxa_atexit@plt+0x75c6b4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [pc, #56] @ 768650 <__cxa_atexit@plt+0x75c6ac> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #52] @ 768654 <__cxa_atexit@plt+0x75c6b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + cmpeq sp, r0, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76f6c8 <__cxa_atexit@plt+0x763724> │ │ │ │ + bhi 7686a4 <__cxa_atexit@plt+0x75c700> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7686ac <__cxa_atexit@plt+0x75c708> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76f6d0 <__cxa_atexit@plt+0x76372c> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, lsl #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 768760 <__cxa_atexit@plt+0x75c7bc> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr lr, [pc, #140] @ 768768 <__cxa_atexit@plt+0x75c7c4> │ │ │ │ + str r7, [r0, #-8]! │ │ │ │ + mov r1, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + beq 768730 <__cxa_atexit@plt+0x75c78c> │ │ │ │ + ldr sl, [pc, #112] @ 76876c <__cxa_atexit@plt+0x75c7c8> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1] │ │ │ │ + and r1, lr, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + beq 768740 <__cxa_atexit@plt+0x75c79c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 76875c <__cxa_atexit@plt+0x75c7b8> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #40] @ 768770 <__cxa_atexit@plt+0x75c7cc> │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + mov r5, r0 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0x015e2d98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #80] @ 7687dc <__cxa_atexit@plt+0x75c838> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 7687b8 <__cxa_atexit@plt+0x75c814> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 7687d0 <__cxa_atexit@plt+0x75c82c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 7687e0 <__cxa_atexit@plt+0x75c83c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq lr, r8, lsr #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 768814 <__cxa_atexit@plt+0x75c870> │ │ │ │ + ldr r3, [pc, #32] @ 768820 <__cxa_atexit@plt+0x75c87c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmpeq lr, r8, ror #25 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7688cc <__cxa_atexit@plt+0x75c928> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 7688f0 <__cxa_atexit@plt+0x75c94c> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7688dc <__cxa_atexit@plt+0x75c938> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 768884 <__cxa_atexit@plt+0x75c8e0> │ │ │ │ + ldr r7, [pc, #120] @ 7688f4 <__cxa_atexit@plt+0x75c950> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 7688f8 <__cxa_atexit@plt+0x75c954> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 7688fc <__cxa_atexit@plt+0x75c958> │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, ror #27 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, asr #24 │ │ │ │ + cmpeq lr, ip, lsr ip │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + ldrsbeq r2, [lr, #-192] @ 0xffffff40 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 76f71c <__cxa_atexit@plt+0x763778> │ │ │ │ - ldr r2, [pc, #48] @ 76f72c <__cxa_atexit@plt+0x763788> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ + bcc 768988 <__cxa_atexit@plt+0x75c9e4> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 768944 <__cxa_atexit@plt+0x75c9a0> │ │ │ │ + ldr r7, [pc, #100] @ 768998 <__cxa_atexit@plt+0x75c9f4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 76899c <__cxa_atexit@plt+0x75c9f8> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 7689a0 <__cxa_atexit@plt+0x75c9fc> │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + cmpeq lr, r0, lsl #23 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, r0, lsl ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7689f0 <__cxa_atexit@plt+0x75ca4c> │ │ │ │ + ldr r2, [pc, #56] @ 7689fc <__cxa_atexit@plt+0x75ca58> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 768a00 <__cxa_atexit@plt+0x75ca5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7689e8 <__cxa_atexit@plt+0x75ca44> │ │ │ │ + b 768a0c <__cxa_atexit@plt+0x75ca68> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq lr, r8, asr #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 768ab0 <__cxa_atexit@plt+0x75cb0c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 768ad8 <__cxa_atexit@plt+0x75cb34> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 768ac0 <__cxa_atexit@plt+0x75cb1c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 768a98 <__cxa_atexit@plt+0x75caf4> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 768ae0 <__cxa_atexit@plt+0x75cb3c> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 768ae4 <__cxa_atexit@plt+0x75cb40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 768adc <__cxa_atexit@plt+0x75cb38> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, r4, lsl sl │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + cmpeq lr, ip, lsl #22 │ │ │ │ + hvceq 55028 @ 0xd6f4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 768b2c <__cxa_atexit@plt+0x75cb88> │ │ │ │ + ldr lr, [pc, #44] @ 768b34 <__cxa_atexit@plt+0x75cb90> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [pc, #32] @ 768b38 <__cxa_atexit@plt+0x75cb94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq lr, ip, ror r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76f768 <__cxa_atexit@plt+0x7637c4> │ │ │ │ + bhi 768b88 <__cxa_atexit@plt+0x75cbe4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76f770 <__cxa_atexit@plt+0x7637cc> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 768b90 <__cxa_atexit@plt+0x75cbec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, asr #26 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq lr, r0, lsr #18 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76f7bc <__cxa_atexit@plt+0x763818> │ │ │ │ - ldr r2, [pc, #48] @ 76f7cc <__cxa_atexit@plt+0x763828> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 768c1c <__cxa_atexit@plt+0x75cc78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 768c28 <__cxa_atexit@plt+0x75cc84> │ │ │ │ + ldr lr, [pc, #116] @ 768c38 <__cxa_atexit@plt+0x75cc94> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 768c3c <__cxa_atexit@plt+0x75cc98> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #80] @ 768c40 <__cxa_atexit@plt+0x75cc9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r5, [pc, #64] @ 768c44 <__cxa_atexit@plt+0x75cca0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r2, [pc, #60] @ 768c48 <__cxa_atexit@plt+0x75cca4> │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm lr, {r0, r1, r2, r3, r5} │ │ │ │ + mov r5, r9 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmpeq lr, r4, asr #17 │ │ │ │ + ldrsheq r2, [lr, #-136] @ 0xffffff78 │ │ │ │ + cmpeq lr, ip, ror r9 │ │ │ │ + cmpeq lr, ip, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 76f808 <__cxa_atexit@plt+0x763864> │ │ │ │ + bhi 768c80 <__cxa_atexit@plt+0x75ccdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 76f810 <__cxa_atexit@plt+0x76386c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 768c88 <__cxa_atexit@plt+0x75cce4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, lsr #25 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq lr, r8, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 76f85c <__cxa_atexit@plt+0x7638b8> │ │ │ │ - ldr r2, [pc, #48] @ 76f86c <__cxa_atexit@plt+0x7638c8> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 768d0c <__cxa_atexit@plt+0x75cd68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 768d18 <__cxa_atexit@plt+0x75cd74> │ │ │ │ + ldr lr, [pc, #104] @ 768d28 <__cxa_atexit@plt+0x75cd84> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [pc, #96] @ 768d2c <__cxa_atexit@plt+0x75cd88> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #72] @ 768d30 <__cxa_atexit@plt+0x75cd8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #68] @ 768d34 <__cxa_atexit@plt+0x75cd90> │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - smlaltbeq lr, ip, r4, r1 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - sub r6, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 77003c <__cxa_atexit@plt+0x764098> │ │ │ │ - mov lr, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - b 76f8c4 <__cxa_atexit@plt+0x763920> │ │ │ │ - ldr r0, [pc, #2264] @ 770184 <__cxa_atexit@plt+0x7641e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r5, r6 │ │ │ │ - add r8, r8, #4 │ │ │ │ - str r0, [r6] │ │ │ │ - sub r6, r6, #60 @ 0x3c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 77003c <__cxa_atexit@plt+0x764098> │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 76fbac <__cxa_atexit@plt+0x763c08> │ │ │ │ - and r6, r9, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 76f944 <__cxa_atexit@plt+0x7639a0> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 76fbb4 <__cxa_atexit@plt+0x763c10> │ │ │ │ - bic r4, r9, #3 │ │ │ │ - str r5, [sp, #16] │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldr fp, [r7, #1] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr ip, [r7, #9] │ │ │ │ - ldrh lr, [r4, #-2] │ │ │ │ - ldr r5, [r7, #13] │ │ │ │ - ldr r0, [r9, #1] │ │ │ │ - cmp lr, #4 │ │ │ │ - beq 76fa2c <__cxa_atexit@plt+0x763a88> │ │ │ │ - cmp lr, #3 │ │ │ │ - beq 76fc64 <__cxa_atexit@plt+0x763cc0> │ │ │ │ - mov r6, r0 │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r4, [r9, #5] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr r1, [r9, #9] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 76fe00 <__cxa_atexit@plt+0x763e5c> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 76fa50 <__cxa_atexit@plt+0x763aac> │ │ │ │ - b 76fd8c <__cxa_atexit@plt+0x763de8> │ │ │ │ - ldr r0, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 76f964 <__cxa_atexit@plt+0x7639c0> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 76fcbc <__cxa_atexit@plt+0x763d18> │ │ │ │ - bic r6, sl, #3 │ │ │ │ - b 76f978 <__cxa_atexit@plt+0x7639d4> │ │ │ │ - bic r6, sl, #3 │ │ │ │ - ldr r4, [r6] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - beq 76fd20 <__cxa_atexit@plt+0x763d7c> │ │ │ │ - ldr r6, [r6] │ │ │ │ - mov r2, #1 │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #4 │ │ │ │ - mov r6, #9 │ │ │ │ - moveq r6, #5 │ │ │ │ - ldr r6, [r6, sl] │ │ │ │ - and r4, lr, r6, lsr r8 │ │ │ │ - lsl r6, r2, r4 │ │ │ │ - tst r1, r2, lsl r4 │ │ │ │ - beq 76fbbc <__cxa_atexit@plt+0x763c18> │ │ │ │ - sub r6, r6, #1 │ │ │ │ - ldr r4, [pc, #1900] @ 77011c <__cxa_atexit@plt+0x764178> │ │ │ │ - and r6, r6, r1 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #1904] @ 77012c <__cxa_atexit@plt+0x764188> │ │ │ │ - sub r6, r6, r4 │ │ │ │ - and r4, r3, r6, lsr #2 │ │ │ │ - and r6, r6, r3 │ │ │ │ - add r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1880] @ 770128 <__cxa_atexit@plt+0x764184> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1864] @ 770124 <__cxa_atexit@plt+0x764180> │ │ │ │ - add r3, r8, #4 │ │ │ │ - mul r6, r6, r4 │ │ │ │ - lsr r4, r6, #24 │ │ │ │ - add r6, r0, r4, lsl #2 │ │ │ │ - ldr r9, [r6, #8] │ │ │ │ - mov r6, r5 │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - str r7, [r6, #-24]! @ 0xffffffe8 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r4, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - ldr r0, [pc, #1816] @ 770130 <__cxa_atexit@plt+0x76418c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - beq 76fbcc <__cxa_atexit@plt+0x763c28> │ │ │ │ - ldr r0, [pc, #1804] @ 770134 <__cxa_atexit@plt+0x764190> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 76f8ac <__cxa_atexit@plt+0x763908> │ │ │ │ - mov r4, r0 │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r1, [r9, #5] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - beq 76fddc <__cxa_atexit@plt+0x763e38> │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 76fdb8 <__cxa_atexit@plt+0x763e14> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 76fa7c <__cxa_atexit@plt+0x763ad8> │ │ │ │ - ldr r0, [sl, #2] │ │ │ │ - ldr r1, [sl, #6] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - cmp lr, #2 │ │ │ │ - beq 76fafc <__cxa_atexit@plt+0x763b58> │ │ │ │ - mov r2, #5 │ │ │ │ - cmp lr, #4 │ │ │ │ - beq 76fb00 <__cxa_atexit@plt+0x763b5c> │ │ │ │ - b 76ff90 <__cxa_atexit@plt+0x763fec> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 76fe60 <__cxa_atexit@plt+0x763ebc> │ │ │ │ - ldr r4, [sl, #1] │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 76fbe0 <__cxa_atexit@plt+0x763c3c> │ │ │ │ - ldr r6, [r9, #9] │ │ │ │ - mov lr, #15 │ │ │ │ - mov ip, #0 │ │ │ │ - and r3, lr, r6, lsr r8 │ │ │ │ - add r6, r4, r3, lsl #2 │ │ │ │ - add r2, r8, #4 │ │ │ │ - ldr sl, [r6, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - tst sl, #3 │ │ │ │ - mov r6, r1 │ │ │ │ - str r7, [r6, #-20]! @ 0xffffffec │ │ │ │ - stmib r6, {r4, r9} │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - ldr r0, [pc, #1640] @ 770150 <__cxa_atexit@plt+0x7641ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - beq 76feb8 <__cxa_atexit@plt+0x763f14> │ │ │ │ - ldr r0, [pc, #1628] @ 770154 <__cxa_atexit@plt+0x7641b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 76f8ac <__cxa_atexit@plt+0x763908> │ │ │ │ - mov r2, #9 │ │ │ │ - ldr r6, [r9, r2] │ │ │ │ - mov lr, #15 │ │ │ │ - mov r2, #1 │ │ │ │ - and r4, lr, r6, lsr r8 │ │ │ │ - lsl r6, r2, r4 │ │ │ │ - tst r1, r2, lsl r4 │ │ │ │ - beq 76fe74 <__cxa_atexit@plt+0x763ed0> │ │ │ │ - sub r6, r6, #1 │ │ │ │ - ldr r4, [pc, #1524] @ 77011c <__cxa_atexit@plt+0x764178> │ │ │ │ - and r6, r6, r1 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #1528] @ 77012c <__cxa_atexit@plt+0x764188> │ │ │ │ - sub r6, r6, r4 │ │ │ │ - and r4, r3, r6, lsr #2 │ │ │ │ - and r6, r6, r3 │ │ │ │ - add r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1504] @ 770128 <__cxa_atexit@plt+0x764184> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #1488] @ 770124 <__cxa_atexit@plt+0x764180> │ │ │ │ - mov ip, #0 │ │ │ │ - add r3, r8, #4 │ │ │ │ - mul r6, r6, r4 │ │ │ │ - lsr r4, r6, #24 │ │ │ │ - add r6, r0, r4, lsl #2 │ │ │ │ - ldr sl, [r6, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - tst sl, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r9, [r6, #-20]! @ 0xffffffec │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r4, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - ldr r0, [pc, #1516] @ 770180 <__cxa_atexit@plt+0x7641dc> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-8] │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - bne 76f8a4 <__cxa_atexit@plt+0x763900> │ │ │ │ - sub r5, r2, #28 │ │ │ │ - b 76febc <__cxa_atexit@plt+0x763f18> │ │ │ │ - ldr r0, [r5] │ │ │ │ - b 76fbd4 <__cxa_atexit@plt+0x763c30> │ │ │ │ - ldr r0, [r5] │ │ │ │ - b 76fec0 <__cxa_atexit@plt+0x763f1c> │ │ │ │ - ldr r7, [pc, #1396] @ 770138 <__cxa_atexit@plt+0x764194> │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 76fe84 <__cxa_atexit@plt+0x763ee0> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq lr, r4, lsl r8 │ │ │ │ + ldrsheq r2, [lr, #-120] @ 0xffffff88 │ │ │ │ + cmpeq lr, r8, asr #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 768db0 <__cxa_atexit@plt+0x75ce0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 768dbc <__cxa_atexit@plt+0x75ce18> │ │ │ │ + ldr lr, [pc, #100] @ 768dcc <__cxa_atexit@plt+0x75ce28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 768dd0 <__cxa_atexit@plt+0x75ce2c> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 768dd4 <__cxa_atexit@plt+0x75ce30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmp lr, #4 │ │ │ │ - bne 76fea4 <__cxa_atexit@plt+0x763f00> │ │ │ │ - ldr r1, [r9, #5] │ │ │ │ - mov r7, #15 │ │ │ │ - mov r0, #0 │ │ │ │ - and r6, r7, r1, lsr r8 │ │ │ │ - add r7, r4, r6, lsl #2 │ │ │ │ - ldr r2, [r9, #1] │ │ │ │ - ldr lr, [pc, #1360] @ 770158 <__cxa_atexit@plt+0x7641b4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + cmpeq lr, r0, lsr #14 │ │ │ │ + cmpeq lr, r0, lsr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 768e0c <__cxa_atexit@plt+0x75ce68> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 768e14 <__cxa_atexit@plt+0x75ce70> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015e269c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 768ea0 <__cxa_atexit@plt+0x75cefc> │ │ │ │ + ldr lr, [pc, #112] @ 768eac <__cxa_atexit@plt+0x75cf08> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - add sl, r8, #4 │ │ │ │ - mov r0, r3 │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + beq 768e88 <__cxa_atexit@plt+0x75cee4> │ │ │ │ + ldr r2, [pc, #68] @ 768eb0 <__cxa_atexit@plt+0x75cf0c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r0, #12 │ │ │ │ - str r5, [r0, #4] │ │ │ │ - str r4, [r0, #8] │ │ │ │ - stm lr, {r1, r2, r6, sl} │ │ │ │ - beq 770028 <__cxa_atexit@plt+0x764084> │ │ │ │ - ldr r6, [pc, #1308] @ 77015c <__cxa_atexit@plt+0x7641b8> │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - b 76cac8 <__cxa_atexit@plt+0x760b24> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 76ffa4 <__cxa_atexit@plt+0x764000> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bic r4, sl, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r2, [r7, #17] │ │ │ │ - ldr lr, [r7, #21] │ │ │ │ - bne 76fed0 <__cxa_atexit@plt+0x763f2c> │ │ │ │ - ldr r1, [r4] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 76fed0 <__cxa_atexit@plt+0x763f2c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b 770624 <__cxa_atexit@plt+0x764680> │ │ │ │ - ldr r4, [sl, #6] │ │ │ │ - ldr r2, [pc, #1108] @ 77011c <__cxa_atexit@plt+0x764178> │ │ │ │ - ldr r9, [pc, #1120] @ 77012c <__cxa_atexit@plt+0x764188> │ │ │ │ - orr r3, r4, r1 │ │ │ │ - and r2, r2, r3, lsr #1 │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r6, r9, r2, lsr #2 │ │ │ │ - and r2, r2, r9 │ │ │ │ - add r2, r2, r6 │ │ │ │ - ldr r6, [pc, #1088] @ 770128 <__cxa_atexit@plt+0x764184> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r6 │ │ │ │ - ldr r6, [pc, #1072] @ 770124 <__cxa_atexit@plt+0x764180> │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - ldr r9, [pc, #1088] @ 77013c <__cxa_atexit@plt+0x764198> │ │ │ │ - mul r2, r2, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r5, #16 │ │ │ │ - stm r1, {r0, r4, lr} │ │ │ │ - str r3, [r5, #28] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - b 76fd7c <__cxa_atexit@plt+0x763dd8> │ │ │ │ - orr r6, r1, #255 @ 0xff │ │ │ │ - ldr r4, [pc, #1008] @ 77011c <__cxa_atexit@plt+0x764178> │ │ │ │ - orr r6, r6, #65280 @ 0xff00 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #1000] @ 770120 <__cxa_atexit@plt+0x76417c> │ │ │ │ - sub r4, r6, r4 │ │ │ │ - and r2, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r2 │ │ │ │ - ldr r2, [pc, #988] @ 770128 <__cxa_atexit@plt+0x764184> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r2 │ │ │ │ - ldr r2, [pc, #972] @ 770124 <__cxa_atexit@plt+0x764180> │ │ │ │ - ldr r3, [pc, #996] @ 770140 <__cxa_atexit@plt+0x76419c> │ │ │ │ - mul r4, r4, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [sl, #1] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - lsr r7, r4, #24 │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - stm lr, {r0, r2, r6} │ │ │ │ - ldr r8, [pc, #960] @ 770144 <__cxa_atexit@plt+0x7641a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r4, [r5, #24] │ │ │ │ - ldm sp, {r4, r6, r7, r8} │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str sl, [r5, #28] │ │ │ │ - b 770fe4 <__cxa_atexit@plt+0x765040> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm lr, {r1, r4, sl} │ │ │ │ - ldm sp, {r4, r6, r7, r8} │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 7703f0 <__cxa_atexit@plt+0x76444c> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm lr, {r1, r4, sl} │ │ │ │ - ldm sp, {r4, r6, r7, r8} │ │ │ │ - str fp, [r5, #4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 7701a4 <__cxa_atexit@plt+0x764200> │ │ │ │ - ldr r3, [sl, #9] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 76ff64 <__cxa_atexit@plt+0x763fc0> │ │ │ │ - ldr lr, [pc, #888] @ 77018c <__cxa_atexit@plt+0x7641e8> │ │ │ │ - ldr r8, [pc, #888] @ 770190 <__cxa_atexit@plt+0x7641ec> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ - ldr r3, [sl, #5] │ │ │ │ - str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - mov r8, r2 │ │ │ │ - str fp, [r5, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r4, [r5, #28] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r0, [r5, #32] │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #812] @ 770194 <__cxa_atexit@plt+0x7641f0> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1411c20 <__cxa_atexit@plt+0x1405c7c> │ │ │ │ - ldr r7, [pc, #780] @ 770188 <__cxa_atexit@plt+0x7641e4> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r0, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r0, r6, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r4, [pc, #668] @ 770148 <__cxa_atexit@plt+0x7641a4> │ │ │ │ - ldr r8, [pc, #668] @ 77014c <__cxa_atexit@plt+0x7641a8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 77005c <__cxa_atexit@plt+0x7640b8> │ │ │ │ - sub r5, r1, #24 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, sl │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 768e98 <__cxa_atexit@plt+0x75cef4> │ │ │ │ + b 768ef4 <__cxa_atexit@plt+0x75cf50> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - beq 77004c <__cxa_atexit@plt+0x7640a8> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 770070 <__cxa_atexit@plt+0x7640cc> │ │ │ │ - ldr r3, [sl, #5] │ │ │ │ - mov r7, #15 │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - and r4, r7, r3, lsr r8 │ │ │ │ - add r7, r0, r4, lsl #2 │ │ │ │ - ldr r6, [pc, #620] @ 770170 <__cxa_atexit@plt+0x7641cc> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst sl, #3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r6, [r7, #-28]! @ 0xffffffe4 │ │ │ │ - add r6, r8, #4 │ │ │ │ - add lr, r7, #8 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - str r4, [r7, #20] │ │ │ │ - str r6, [r7, #24] │ │ │ │ - beq 7700f8 <__cxa_atexit@plt+0x764154> │ │ │ │ - ldr r4, [pc, #560] @ 770174 <__cxa_atexit@plt+0x7641d0> │ │ │ │ - str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 76d980 <__cxa_atexit@plt+0x7619dc> │ │ │ │ - ldr r7, [pc, #556] @ 770198 <__cxa_atexit@plt+0x7641f4> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r9, r1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - mov sl, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r4, [pc, #480] @ 770178 <__cxa_atexit@plt+0x7641d4> │ │ │ │ - ldr r8, [pc, #480] @ 77017c <__cxa_atexit@plt+0x7641d8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 77005c <__cxa_atexit@plt+0x7640b8> │ │ │ │ - ldr r4, [sl, #6] │ │ │ │ - ldr r2, [pc, #364] @ 77011c <__cxa_atexit@plt+0x764178> │ │ │ │ - ldr r1, [pc, #364] @ 770120 <__cxa_atexit@plt+0x76417c> │ │ │ │ - orr r3, r4, #255 @ 0xff │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - and r2, r2, r3, lsr #1 │ │ │ │ - sub r2, r3, r2 │ │ │ │ - mov r6, r0 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r2, r2, r1 │ │ │ │ - add r2, r2, r0 │ │ │ │ - ldr r0, [pc, #336] @ 770128 <__cxa_atexit@plt+0x764184> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr r0, [pc, #320] @ 770124 <__cxa_atexit@plt+0x764180> │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - ldr r1, [pc, #432] @ 77019c <__cxa_atexit@plt+0x7641f8> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - mul r2, r2, r0 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r8, [pc, #388] @ 7701a0 <__cxa_atexit@plt+0x7641fc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #276] @ 770168 <__cxa_atexit@plt+0x7641c4> │ │ │ │ - ldr r8, [pc, #276] @ 77016c <__cxa_atexit@plt+0x7641c8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - str r4, [r5, #-8]! │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str ip, [r5, #4] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r1, [sl, #9] │ │ │ │ - mov r7, #15 │ │ │ │ - mov r3, r0 │ │ │ │ - and r0, r7, r1, lsr r8 │ │ │ │ - add r7, r3, r0, lsl #2 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr r2, [sl, #5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #192] @ 770160 <__cxa_atexit@plt+0x7641bc> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #28] @ 768ee8 <__cxa_atexit@plt+0x75cf44> │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r6, r5 │ │ │ │ - str r4, [r6, #-32]! @ 0xffffffe0 │ │ │ │ - add r4, r8, #4 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r4, [r6, #28] │ │ │ │ - beq 770108 <__cxa_atexit@plt+0x764164> │ │ │ │ - ldr r6, [pc, #136] @ 770164 <__cxa_atexit@plt+0x7641c0> │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r7, lr │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 76e7ec <__cxa_atexit@plt+0x762848> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - b 76fec4 <__cxa_atexit@plt+0x763f20> │ │ │ │ - mov r5, r6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 768ee0 <__cxa_atexit@plt+0x75cf3c> │ │ │ │ + b 768ef4 <__cxa_atexit@plt+0x75cf50> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #536870914 @ 0x20000002 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - @ instruction: 0x00002fbc │ │ │ │ - ldrdeq r2, [r0], -r8 │ │ │ │ - muleq r0, r8, fp │ │ │ │ - andeq r2, r0, r8, lsl #10 │ │ │ │ - andeq r1, r0, r4, asr #31 │ │ │ │ - ldrheq fp, [sp, #-232] @ 0xffffff18 │ │ │ │ - andeq r1, r0, r8, asr lr │ │ │ │ - teqeq r5, r1, asr #16 │ │ │ │ - andeq r2, r0, r4, ror #1 │ │ │ │ - andeq r2, r0, r0, lsl #2 │ │ │ │ - andeq r1, r0, r4, ror lr │ │ │ │ - andeq r1, r0, r4, ror lr │ │ │ │ - muleq r0, ip, r8 │ │ │ │ - muleq r0, r4, r8 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - teqeq r5, r6, lsr #13 │ │ │ │ - ldrdeq r1, [r0], -r8 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - andeq r1, r0, r4, lsr r8 │ │ │ │ - teqeq r5, pc, ror #14 │ │ │ │ - andeq r1, r0, r0, lsr #22 │ │ │ │ - andeq r1, r0, r8, lsr lr │ │ │ │ - andeq r1, r0, r0, asr #11 │ │ │ │ - strdeq r1, [r0], -ip │ │ │ │ - cmpeq sp, r8, lsl r7 │ │ │ │ - teqeq r5, sp, asr #16 │ │ │ │ - andeq r1, r0, r0, lsl r4 │ │ │ │ - andeq r0, r0, r8, lsl fp │ │ │ │ - cmpeq sp, r0, lsr #24 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77027c <__cxa_atexit@plt+0x7642d8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - cmp r9, sl │ │ │ │ - bne 770254 <__cxa_atexit@plt+0x7642b0> │ │ │ │ - ldr lr, [pc, #204] @ 7702a8 <__cxa_atexit@plt+0x764304> │ │ │ │ - ldr r1, [pc, #204] @ 7702ac <__cxa_atexit@plt+0x764308> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [pc, #200] @ 7702b0 <__cxa_atexit@plt+0x76430c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + mov ip, fp │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 768f80 <__cxa_atexit@plt+0x75cfdc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 768fe4 <__cxa_atexit@plt+0x75d040> │ │ │ │ + ldr lr, [pc, #232] @ 769018 <__cxa_atexit@plt+0x75d074> │ │ │ │ + ldr r0, [pc, #232] @ 76901c <__cxa_atexit@plt+0x75d078> │ │ │ │ + sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - sub r9, r6, #1 │ │ │ │ + mov fp, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r5, [pc, #204] @ 769020 <__cxa_atexit@plt+0x75d07c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #200] @ 769024 <__cxa_atexit@plt+0x75d080> │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r6, #24] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 768ff8 <__cxa_atexit@plt+0x75d054> │ │ │ │ + ldr r1, [pc, #120] @ 76900c <__cxa_atexit@plt+0x75d068> │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl} │ │ │ │ + add r0, r6, #28 │ │ │ │ + stm r0, {r8, sl, lr} │ │ │ │ + ldr r0, [pc, #88] @ 769010 <__cxa_atexit@plt+0x75d06c> │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, r5, #12 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #20]! │ │ │ │ + ldr r0, [pc, #72] @ 769014 <__cxa_atexit@plt+0x75d070> │ │ │ │ + mov r8, fp │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - stmib r3, {r0, r7, lr} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - bhi 770294 <__cxa_atexit@plt+0x7642f0> │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r7, [pc, #144] @ 7702c0 <__cxa_atexit@plt+0x76431c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - stm r5, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #120] @ 7702c4 <__cxa_atexit@plt+0x764320> │ │ │ │ + stm lr, {r0, r1, r6} │ │ │ │ + mov r6, r2 │ │ │ │ + b 1599fa4 <__cxa_atexit@plt+0x158e000> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, ip │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + cmpeq lr, ip, asr r5 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + cmpeq lr, r8, lsr #11 │ │ │ │ + cmpeq lr, ip, lsl #11 │ │ │ │ + ldrsbeq r2, [lr, #-92] @ 0xffffffa4 │ │ │ │ + cmpeq sp, r4, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769078 <__cxa_atexit@plt+0x75d0d4> │ │ │ │ + ldr r2, [pc, #56] @ 769080 <__cxa_atexit@plt+0x75d0dc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 769084 <__cxa_atexit@plt+0x75d0e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 769088 <__cxa_atexit@plt+0x75d0e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r6, [pc, #96] @ 7702bc <__cxa_atexit@plt+0x764318> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, lsl #20 │ │ │ │ + cmpeq lr, r0, asr #8 │ │ │ │ + cmpeq lr, r4, lsl #9 │ │ │ │ + ldrdeq r6, [sp, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76915c <__cxa_atexit@plt+0x75d1b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 769164 <__cxa_atexit@plt+0x75d1c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #176] @ 769178 <__cxa_atexit@plt+0x75d1d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #140] @ 76917c <__cxa_atexit@plt+0x75d1d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #132] @ 769180 <__cxa_atexit@plt+0x75d1dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #120] @ 769184 <__cxa_atexit@plt+0x75d1e0> │ │ │ │ + ldr fp, [pc, #120] @ 769188 <__cxa_atexit@plt+0x75d1e4> │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + mov r1, r3 │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r1, #52]! @ 0x34 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r3, r9, sl} │ │ │ │ + ldr r1, [pc, #80] @ 76918c <__cxa_atexit@plt+0x75d1e8> │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, ip │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r6, r3 │ │ │ │ + b 76916c <__cxa_atexit@plt+0x75d1c8> │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r2, [lr, #-48] @ 0xffffffd0 │ │ │ │ + cmpeq lr, r4, asr #8 │ │ │ │ + @ instruction: 0xfffff8ac │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + ldrdeq r6, [sp, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7691e8 <__cxa_atexit@plt+0x75d244> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7691f0 <__cxa_atexit@plt+0x75d24c> │ │ │ │ + ldr r1, [pc, #68] @ 76920c <__cxa_atexit@plt+0x75d268> │ │ │ │ + ldr r0, [pc, #68] @ 769210 <__cxa_atexit@plt+0x75d26c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ mov r6, r3 │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r3, [pc, #52] @ 7702b8 <__cxa_atexit@plt+0x764314> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 7702b4 <__cxa_atexit@plt+0x764310> │ │ │ │ + b 7691f8 <__cxa_atexit@plt+0x75d254> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 769208 <__cxa_atexit@plt+0x75d264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff634 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq sp, r0, ror #13 │ │ │ │ - ldrdeq sp, [ip, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffee62c │ │ │ │ - cmpeq sp, ip, ror #19 │ │ │ │ - smlaltbeq sp, ip, r8, r6 │ │ │ │ - andeq r0, r0, r7, lsl #21 │ │ │ │ + hvceq 54924 @ 0xd68c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff4a8 │ │ │ │ + cmpeq sp, r4, asr r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7701a4 <__cxa_atexit@plt+0x764200> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 770320 <__cxa_atexit@plt+0x76437c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ 77032c <__cxa_atexit@plt+0x764388> │ │ │ │ + bcc 769290 <__cxa_atexit@plt+0x75d2ec> │ │ │ │ + ldr r2, [pc, #96] @ 76929c <__cxa_atexit@plt+0x75d2f8> │ │ │ │ + ldr lr, [pc, #96] @ 7692a0 <__cxa_atexit@plt+0x75d2fc> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #92] @ 7692a4 <__cxa_atexit@plt+0x75d300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, ip, asr #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 770370 <__cxa_atexit@plt+0x7643cc> │ │ │ │ - ldr r2, [pc, #44] @ 770388 <__cxa_atexit@plt+0x7643e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffff46c │ │ │ │ + cmpeq lr, r4, ror #5 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7692f8 <__cxa_atexit@plt+0x75d354> │ │ │ │ + ldr r2, [pc, #56] @ 769300 <__cxa_atexit@plt+0x75d35c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 769304 <__cxa_atexit@plt+0x75d360> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 769308 <__cxa_atexit@plt+0x75d364> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77038c <__cxa_atexit@plt+0x7643e8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, ror r8 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq sp, ip, lsl r8 │ │ │ │ + cmpeq lr, r0, asr #3 │ │ │ │ + cmpeq lr, r4, lsl #4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7693b4 <__cxa_atexit@plt+0x75d410> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 7693d8 <__cxa_atexit@plt+0x75d434> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7703d0 <__cxa_atexit@plt+0x76442c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7703e8 <__cxa_atexit@plt+0x764444> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7693c4 <__cxa_atexit@plt+0x75d420> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 76936c <__cxa_atexit@plt+0x75d3c8> │ │ │ │ + ldr r7, [pc, #120] @ 7693dc <__cxa_atexit@plt+0x75d438> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 7693e0 <__cxa_atexit@plt+0x75d43c> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 7693e4 <__cxa_atexit@plt+0x75d440> │ │ │ │ + add lr, r6, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7703ec <__cxa_atexit@plt+0x764448> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, lsl r8 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, asr r1 │ │ │ │ + cmpeq lr, r4, asr r1 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq lr, r8, ror #3 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7704c0 <__cxa_atexit@plt+0x76451c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #9] │ │ │ │ - ldr r9, [r2, #16]! │ │ │ │ - cmp r9, sl │ │ │ │ - bne 770498 <__cxa_atexit@plt+0x7644f4> │ │ │ │ - ldr r9, [pc, #196] @ 7704ec <__cxa_atexit@plt+0x764548> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [pc, #192] @ 7704f0 <__cxa_atexit@plt+0x76454c> │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - bhi 7704d8 <__cxa_atexit@plt+0x764534> │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str sl, [r7, #-16]! │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r6, [pc, #92] @ 7704fc <__cxa_atexit@plt+0x764558> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 769470 <__cxa_atexit@plt+0x75d4cc> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 76942c <__cxa_atexit@plt+0x75d488> │ │ │ │ + ldr r7, [pc, #100] @ 769480 <__cxa_atexit@plt+0x75d4dc> │ │ │ │ mov r6, r3 │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r3, [pc, #48] @ 7704f8 <__cxa_atexit@plt+0x764554> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 7704f4 <__cxa_atexit@plt+0x764550> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 769484 <__cxa_atexit@plt+0x75d4e0> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 769488 <__cxa_atexit@plt+0x75d4e4> │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff338 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - hvceq 52548 @ 0xcd44 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r7, lsl #21 │ │ │ │ + @ instruction: 0x015e2098 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, r8, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7694d8 <__cxa_atexit@plt+0x75d534> │ │ │ │ + ldr r2, [pc, #56] @ 7694e4 <__cxa_atexit@plt+0x75d540> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 7694e8 <__cxa_atexit@plt+0x75d544> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7694d0 <__cxa_atexit@plt+0x75d52c> │ │ │ │ + b 7694f4 <__cxa_atexit@plt+0x75d550> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq lr, r0, ror #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 769598 <__cxa_atexit@plt+0x75d5f4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7703f0 <__cxa_atexit@plt+0x76444c> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 7695c0 <__cxa_atexit@plt+0x75d61c> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7695a8 <__cxa_atexit@plt+0x75d604> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 769580 <__cxa_atexit@plt+0x75d5dc> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 7695c8 <__cxa_atexit@plt+0x75d624> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 7695cc <__cxa_atexit@plt+0x75d628> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 7695c4 <__cxa_atexit@plt+0x75d620> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, ip, lsr #30 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + cmpeq lr, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769628 <__cxa_atexit@plt+0x75d684> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 770554 <__cxa_atexit@plt+0x7645b0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ 770560 <__cxa_atexit@plt+0x7645bc> │ │ │ │ + bcc 769634 <__cxa_atexit@plt+0x75d690> │ │ │ │ + ldr r2, [pc, #68] @ 769644 <__cxa_atexit@plt+0x75d6a0> │ │ │ │ + ldr r1, [pc, #68] @ 769648 <__cxa_atexit@plt+0x75d6a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015db698 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7705a4 <__cxa_atexit@plt+0x764600> │ │ │ │ - ldr r2, [pc, #44] @ 7705bc <__cxa_atexit@plt+0x764618> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7705c0 <__cxa_atexit@plt+0x76461c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, asr #12 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 770604 <__cxa_atexit@plt+0x764660> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77061c <__cxa_atexit@plt+0x764678> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0x015e1e90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769680 <__cxa_atexit@plt+0x75d6dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 769688 <__cxa_atexit@plt+0x75d6e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 770620 <__cxa_atexit@plt+0x76467c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq fp, [sp, #-92] @ 0xffffffa4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + cmpeq lr, r8, lsr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7696f0 <__cxa_atexit@plt+0x75d74c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7706d0 <__cxa_atexit@plt+0x76472c> │ │ │ │ - ldr r1, [pc, #172] @ 7706f0 <__cxa_atexit@plt+0x76474c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, #16 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #144] @ 7706f4 <__cxa_atexit@plt+0x764750> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r3, r0, #4 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r3, #255 @ 0xff │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r2, #0 │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 770718 <__cxa_atexit@plt+0x764774> │ │ │ │ - ldr r7, [pc, #32] @ 7706f8 <__cxa_atexit@plt+0x764754> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r4, ror #11 │ │ │ │ - ldrsbeq fp, [sp, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq ip, ip, lsl r3 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 770624 <__cxa_atexit@plt+0x764680> │ │ │ │ - mov ip, r4 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov lr, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r8, [sp, #16] │ │ │ │ - beq 770804 <__cxa_atexit@plt+0x764860> │ │ │ │ - ldr fp, [r1, #4] │ │ │ │ - ldr sl, [r1, #12] │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ - rsb r0, r4, #0 │ │ │ │ - and r8, r4, r0 │ │ │ │ - mov r0, #255 @ 0xff │ │ │ │ - orr r0, r0, #65280 @ 0xff00 │ │ │ │ - tst r8, r0 │ │ │ │ - bne 77084c <__cxa_atexit@plt+0x7648a8> │ │ │ │ - add r0, r2, sl, lsl #2 │ │ │ │ - ldr r5, [r1, #24] │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #448] @ 77093c <__cxa_atexit@plt+0x764998> │ │ │ │ - add r3, r5, fp, lsl #2 │ │ │ │ - add r6, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7707e0 <__cxa_atexit@plt+0x76483c> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r6] │ │ │ │ - strex r3, r9, [r6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770794 <__cxa_atexit@plt+0x7647f0> │ │ │ │ - ldr r0, [pc, #404] @ 770940 <__cxa_atexit@plt+0x76499c> │ │ │ │ - add sl, sl, #1 │ │ │ │ - add fp, fp, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str fp, [r1, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - eor r0, r8, r4 │ │ │ │ - mov r4, r0 │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str sl, [r1, #12] │ │ │ │ - str r0, [r1, #16] │ │ │ │ - bne 770744 <__cxa_atexit@plt+0x7647a0> │ │ │ │ - b 770804 <__cxa_atexit@plt+0x764860> │ │ │ │ - stmib sp, {r1, lr} │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - mov r0, #0 │ │ │ │ - ldmib sp, {r1, lr} │ │ │ │ - b 770790 <__cxa_atexit@plt+0x7647ec> │ │ │ │ - ldr r0, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 770908 <__cxa_atexit@plt+0x764964> │ │ │ │ - ldr r0, [r1, #36]! @ 0x24 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [r1, #-12] │ │ │ │ - ldr r1, [pc, #288] @ 770948 <__cxa_atexit@plt+0x7649a4> │ │ │ │ - mov r4, ip │ │ │ │ + bcc 7696fc <__cxa_atexit@plt+0x75d758> │ │ │ │ + ldr lr, [pc, #76] @ 76970c <__cxa_atexit@plt+0x75d768> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [pc, #68] @ 769710 <__cxa_atexit@plt+0x75d76c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #272] @ 77094c <__cxa_atexit@plt+0x7649a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ - add r7, r2, sl, lsl #2 │ │ │ │ - add r0, r0, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #204] @ 770930 <__cxa_atexit@plt+0x76498c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r4, [r3, #28] │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - beq 7708d0 <__cxa_atexit@plt+0x76492c> │ │ │ │ - ldr r7, [pc, #156] @ 770934 <__cxa_atexit@plt+0x764990> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r1, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-12] │ │ │ │ - beq 7708ec <__cxa_atexit@plt+0x764948> │ │ │ │ - ldr r0, [pc, #136] @ 770938 <__cxa_atexit@plt+0x764994> │ │ │ │ - ldr r8, [r1] │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq lr, r8, lsl lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769780 <__cxa_atexit@plt+0x75d7dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76978c <__cxa_atexit@plt+0x75d7e8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ 76979c <__cxa_atexit@plt+0x75d7f8> │ │ │ │ + ldr sl, [pc, #76] @ 7697a0 <__cxa_atexit@plt+0x75d7fc> │ │ │ │ + sub r0, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + mov r8, r1 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 770944 <__cxa_atexit@plt+0x7649a0> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + ldrsbeq r1, [lr, #-216] @ 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 769828 <__cxa_atexit@plt+0x75d884> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 769834 <__cxa_atexit@plt+0x75d890> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr ip, [pc, #92] @ 769844 <__cxa_atexit@plt+0x75d8a0> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr ip, [pc, #80] @ 769848 <__cxa_atexit@plt+0x75d8a4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, r9, lr} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + ldr r5, [pc, #60] @ 76984c <__cxa_atexit@plt+0x75d8a8> │ │ │ │ + mov r8, r1 │ │ │ │ + str r1, [r3, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r1, #20]! │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r1 │ │ │ │ + str r5, [r3, #20] │ │ │ │ + mov r5, sl │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrheq sl, [sp, #-224] @ 0xffffff20 │ │ │ │ - cmpeq sp, r0, ror r4 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq fp, [sp, #-60] @ 0xffffffc4 │ │ │ │ - @ instruction: 0x015db39c │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + cmpeq lr, ip, lsr sp │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + smlaltbeq r5, sp, r0, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769880 <__cxa_atexit@plt+0x75d8dc> │ │ │ │ + ldr r2, [pc, #28] @ 769890 <__cxa_atexit@plt+0x75d8ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r7, [pc, #12] @ 769894 <__cxa_atexit@plt+0x75d8f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq r6, [sp, #-28] @ 0xffffffe4 │ │ │ │ + cmpeq sp, ip, asr #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 770994 <__cxa_atexit@plt+0x7649f0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #48] @ 7709ac <__cxa_atexit@plt+0x764a08> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 7709b0 <__cxa_atexit@plt+0x764a0c> │ │ │ │ + bcc 7698f4 <__cxa_atexit@plt+0x75d950> │ │ │ │ + ldr r2, [pc, #64] @ 769900 <__cxa_atexit@plt+0x75d95c> │ │ │ │ + ldr lr, [pc, #64] @ 769904 <__cxa_atexit@plt+0x75d960> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + add lr, r3, #20 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769938 <__cxa_atexit@plt+0x75d994> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 769940 <__cxa_atexit@plt+0x75d99c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7709b4 <__cxa_atexit@plt+0x764a10> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq fp, [sp, #-32] @ 0xffffffe0 │ │ │ │ - cmpeq sp, r0, asr r2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq ip, r0, rrx │ │ │ │ - andeq r0, r0, fp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 770a08 <__cxa_atexit@plt+0x764a64> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7709fc <__cxa_atexit@plt+0x764a58> │ │ │ │ - ldr r3, [pc, #32] @ 770a0c <__cxa_atexit@plt+0x764a68> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + cmpeq lr, r0, ror fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7699f4 <__cxa_atexit@plt+0x75da50> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr lr, [pc, #140] @ 7699fc <__cxa_atexit@plt+0x75da58> │ │ │ │ + str r7, [r0, #-8]! │ │ │ │ + mov r1, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + beq 7699c4 <__cxa_atexit@plt+0x75da20> │ │ │ │ + ldr sl, [pc, #112] @ 769a00 <__cxa_atexit@plt+0x75da5c> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1] │ │ │ │ + and r1, lr, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + beq 7699d4 <__cxa_atexit@plt+0x75da30> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 7699f0 <__cxa_atexit@plt+0x75da4c> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r8 │ │ │ │ - andeq r0, r0, fp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 770a3c <__cxa_atexit@plt+0x764a98> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq ip, [ip, #-248] @ 0xffffff08 │ │ │ │ - andeq r0, r0, fp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - add fp, r5, #20 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldm fp, {r2, r6, fp} │ │ │ │ - ldr r3, [pc, #144] @ 770b00 <__cxa_atexit@plt+0x764b5c> │ │ │ │ - add r0, sl, r9, lsl #2 │ │ │ │ - add r8, r0, #8 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #40] @ 769a04 <__cxa_atexit@plt+0x75da60> │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + mov r5, r0 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmpeq lr, r4, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #80] @ 769a70 <__cxa_atexit@plt+0x75dacc> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 769a4c <__cxa_atexit@plt+0x75daa8> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 769a64 <__cxa_atexit@plt+0x75dac0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 769a74 <__cxa_atexit@plt+0x75dad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770ad8 <__cxa_atexit@plt+0x764b34> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770a8c <__cxa_atexit@plt+0x764ae8> │ │ │ │ - ldr r0, [pc, #96] @ 770b04 <__cxa_atexit@plt+0x764b60> │ │ │ │ - add r3, r2, #1 │ │ │ │ - add r2, r9, #1 │ │ │ │ - mov r8, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [sl] │ │ │ │ - bic r0, fp, r1 │ │ │ │ - add r1, r6, #1 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - b 770718 <__cxa_atexit@plt+0x764774> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r2, r4 │ │ │ │ - ldmib sp, {r4, ip, lr} │ │ │ │ - b 770a84 <__cxa_atexit@plt+0x764ae0> │ │ │ │ - ldrheq sl, [sp, #-188] @ 0xffffff44 │ │ │ │ - cmpeq sp, r8, ror r1 │ │ │ │ - cmpeq ip, r0, lsl pc │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 770b40 <__cxa_atexit@plt+0x764b9c> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 770ccc <__cxa_atexit@plt+0x764d28> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r9} │ │ │ │ - b 770b80 <__cxa_atexit@plt+0x764bdc> │ │ │ │ - eor r7, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 770ccc <__cxa_atexit@plt+0x764d28> │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and fp, r8, r1 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - uxth r2, fp │ │ │ │ - tst r7, r2 │ │ │ │ - bne 770d10 <__cxa_atexit@plt+0x764d6c> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, sl, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r9, [sp, #28] │ │ │ │ - beq 770c24 <__cxa_atexit@plt+0x764c80> │ │ │ │ - add r0, r0, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #548] @ 770dfc <__cxa_atexit@plt+0x764e58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 770c84 <__cxa_atexit@plt+0x764ce0> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r9, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 770be8 <__cxa_atexit@plt+0x764c44> │ │ │ │ - ldr r0, [pc, #512] @ 770e00 <__cxa_atexit@plt+0x764e5c> │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x015e1a94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 769aa8 <__cxa_atexit@plt+0x75db04> │ │ │ │ + ldr r3, [pc, #32] @ 769ab4 <__cxa_atexit@plt+0x75db10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmpeq lr, r4, asr sl │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 769b60 <__cxa_atexit@plt+0x75dbbc> │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r0, [pc, #160] @ 769b84 <__cxa_atexit@plt+0x75dbe0> │ │ │ │ + add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [sl] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 770b68 <__cxa_atexit@plt+0x764bc4> │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 769b70 <__cxa_atexit@plt+0x75dbcc> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 769b18 <__cxa_atexit@plt+0x75db74> │ │ │ │ + ldr r7, [pc, #120] @ 769b88 <__cxa_atexit@plt+0x75dbe4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 769b8c <__cxa_atexit@plt+0x75dbe8> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #460] @ 770e08 <__cxa_atexit@plt+0x764e64> │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #76] @ 769b90 <__cxa_atexit@plt+0x75dbec> │ │ │ │ + add lr, r6, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770ca8 <__cxa_atexit@plt+0x764d04> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770c4c <__cxa_atexit@plt+0x764ca8> │ │ │ │ - ldr r0, [pc, #424] @ 770e0c <__cxa_atexit@plt+0x764e68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r0, [sl] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 770b68 <__cxa_atexit@plt+0x764bc4> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 770be4 <__cxa_atexit@plt+0x764c40> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - mov r4, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 770c48 <__cxa_atexit@plt+0x764ca4> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 770dc8 <__cxa_atexit@plt+0x764e24> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #288] @ 770e10 <__cxa_atexit@plt+0x764e6c> │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrheq r1, [lr, #-144] @ 0xffffff70 │ │ │ │ + cmpeq lr, r8, lsr #19 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq lr, ip, lsr sl │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 769c1c <__cxa_atexit@plt+0x75dc78> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + cmp r8, r2 │ │ │ │ + bne 769bd8 <__cxa_atexit@plt+0x75dc34> │ │ │ │ + ldr r7, [pc, #100] @ 769c2c <__cxa_atexit@plt+0x75dc88> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #76] @ 769c30 <__cxa_atexit@plt+0x75dc8c> │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #48] @ 769c34 <__cxa_atexit@plt+0x75dc90> │ │ │ │ + add lr, r3, #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #276] @ 770e14 <__cxa_atexit@plt+0x764e70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ - add r7, r0, r6, lsl #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 770df0 <__cxa_atexit@plt+0x764e4c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, ror #17 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, ip, ror r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 769c84 <__cxa_atexit@plt+0x75dce0> │ │ │ │ + ldr r2, [pc, #56] @ 769c90 <__cxa_atexit@plt+0x75dcec> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 769c94 <__cxa_atexit@plt+0x75dcf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 770d90 <__cxa_atexit@plt+0x764dec> │ │ │ │ - ldr r7, [pc, #156] @ 770df4 <__cxa_atexit@plt+0x764e50> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 770dac <__cxa_atexit@plt+0x764e08> │ │ │ │ - ldr r0, [pc, #136] @ 770df8 <__cxa_atexit@plt+0x764e54> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 769c7c <__cxa_atexit@plt+0x75dcd8> │ │ │ │ + b 769ca0 <__cxa_atexit@plt+0x75dcfc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 770e04 <__cxa_atexit@plt+0x764e60> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq lr, r4, lsr r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 769d44 <__cxa_atexit@plt+0x75dda0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #168] @ 769d6c <__cxa_atexit@plt+0x75ddc8> │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 769d54 <__cxa_atexit@plt+0x75ddb0> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 769d2c <__cxa_atexit@plt+0x75dd88> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r0, [pc, #132] @ 769d74 <__cxa_atexit@plt+0x75ddd0> │ │ │ │ + mov r1, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #108] @ 769d78 <__cxa_atexit@plt+0x75ddd4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 769d70 <__cxa_atexit@plt+0x75ddcc> │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - cmpeq sp, ip, asr sl │ │ │ │ - cmpeq sp, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsheq sl, [sp, #-152] @ 0xffffff68 │ │ │ │ - cmpeq sp, r4, asr #31 │ │ │ │ - cmpeq sp, r8, lsr pc │ │ │ │ - ldrsbeq sl, [sp, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, r0, lsl #15 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + cmpeq lr, r8, ror r8 │ │ │ │ + smlaltteq r5, sp, r0, ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769dc0 <__cxa_atexit@plt+0x75de1c> │ │ │ │ + ldr lr, [pc, #44] @ 769dc8 <__cxa_atexit@plt+0x75de24> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [pc, #32] @ 769dcc <__cxa_atexit@plt+0x75de28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq lr, r8, ror #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769e1c <__cxa_atexit@plt+0x75de78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 769e24 <__cxa_atexit@plt+0x75de80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, lsl #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 770e5c <__cxa_atexit@plt+0x764eb8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 770e74 <__cxa_atexit@plt+0x764ed0> │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 769ea8 <__cxa_atexit@plt+0x75df04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 769eb4 <__cxa_atexit@plt+0x75df10> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 769ec4 <__cxa_atexit@plt+0x75df20> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr lr, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr sl, [pc, #72] @ 769ec8 <__cxa_atexit@plt+0x75df24> │ │ │ │ + ldr r2, [pc, #72] @ 769ecc <__cxa_atexit@plt+0x75df28> │ │ │ │ + add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 770e78 <__cxa_atexit@plt+0x764ed4> │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #56] @ 769ed0 <__cxa_atexit@plt+0x75df2c> │ │ │ │ + add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + stm r5, {r0, r1, r2, r3, lr} │ │ │ │ + mov r5, r9 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 770e7c <__cxa_atexit@plt+0x764ed8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, ror #27 │ │ │ │ - cmpeq sp, r8, lsl #27 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x014ccb98 │ │ │ │ - andeq r5, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 770ed0 <__cxa_atexit@plt+0x764f2c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 770ec4 <__cxa_atexit@plt+0x764f20> │ │ │ │ - ldr r3, [pc, #32] @ 770ed4 <__cxa_atexit@plt+0x764f30> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r0, asr #22 │ │ │ │ - andeq r5, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 770f04 <__cxa_atexit@plt+0x764f60> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, r0, lsl fp │ │ │ │ - andeq r5, r0, ip, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 770fdc <__cxa_atexit@plt+0x765038> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770fac <__cxa_atexit@plt+0x765008> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 770f60 <__cxa_atexit@plt+0x764fbc> │ │ │ │ - ldr r3, [pc, #104] @ 770fe0 <__cxa_atexit@plt+0x76503c> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 770b40 <__cxa_atexit@plt+0x764b9c> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 770f58 <__cxa_atexit@plt+0x764fb4> │ │ │ │ - cmpeq sp, r8, ror #13 │ │ │ │ - cmpeq sp, r4, lsr #25 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq lr, r8, lsr r6 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + cmpeq lr, r0, ror #12 │ │ │ │ + cmpeq lr, r0, lsr #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 769f08 <__cxa_atexit@plt+0x75df64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 769f10 <__cxa_atexit@plt+0x75df6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r0, lsr #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7710ac <__cxa_atexit@plt+0x765108> │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 771088 <__cxa_atexit@plt+0x7650e4> │ │ │ │ - ldr r9, [pc, #192] @ 7710d8 <__cxa_atexit@plt+0x765134> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [pc, #188] @ 7710dc <__cxa_atexit@plt+0x765138> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #1 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 769f94 <__cxa_atexit@plt+0x75dff0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 769fa0 <__cxa_atexit@plt+0x75dffc> │ │ │ │ + ldr lr, [pc, #104] @ 769fb0 <__cxa_atexit@plt+0x75e00c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [pc, #96] @ 769fb4 <__cxa_atexit@plt+0x75e010> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - bhi 7710c4 <__cxa_atexit@plt+0x765120> │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str sl, [r7, #-16]! │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r2, [pc, #84] @ 7710e8 <__cxa_atexit@plt+0x765144> │ │ │ │ - str r6, [r5, #20]! │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + ldr r5, [pc, #72] @ 769fb8 <__cxa_atexit@plt+0x75e014> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #68] @ 769fbc <__cxa_atexit@plt+0x75e018> │ │ │ │ + add r5, r5, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r9 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + stm lr, {r1, r3, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 76c674 <__cxa_atexit@plt+0x7606d0> │ │ │ │ - ldr r3, [pc, #48] @ 7710e4 <__cxa_atexit@plt+0x765140> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 7710e0 <__cxa_atexit@plt+0x76513c> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe6a8 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - smlalbbeq ip, ip, r8, r8 @ │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 770fe4 <__cxa_atexit@plt+0x765040> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq lr, ip, lsl #11 │ │ │ │ + cmpeq lr, r0, ror r5 │ │ │ │ + cmpeq lr, r0, asr #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 771140 <__cxa_atexit@plt+0x76519c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #28] @ 77114c <__cxa_atexit@plt+0x7651a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 76a038 <__cxa_atexit@plt+0x75e094> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76a044 <__cxa_atexit@plt+0x75e0a0> │ │ │ │ + ldr lr, [pc, #100] @ 76a054 <__cxa_atexit@plt+0x75e0b0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ 76a058 <__cxa_atexit@plt+0x75e0b4> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 76a05c <__cxa_atexit@plt+0x75e0b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, ip, lsr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0x015e1498 │ │ │ │ + cmpeq lr, r8, lsl r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 76a124 <__cxa_atexit@plt+0x75e180> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldm r9, {r0, r3, r9} │ │ │ │ + ldr lr, [pc, #184] @ 76a144 <__cxa_atexit@plt+0x75e1a0> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r0, [r7, #-12]! │ │ │ │ + add lr, pc, lr │ │ │ │ + stmib r7, {r1, r3} │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r9, [r7, #-4] │ │ │ │ + beq 76a114 <__cxa_atexit@plt+0x75e170> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #44 @ 0x2c │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 76a12c <__cxa_atexit@plt+0x75e188> │ │ │ │ + ldr sl, [pc, #136] @ 76a148 <__cxa_atexit@plt+0x75e1a4> │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr lr, [r8, #3] │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + ldr r2, [pc, #96] @ 76a14c <__cxa_atexit@plt+0x75e1a8> │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 771190 <__cxa_atexit@plt+0x7651ec> │ │ │ │ - ldr r2, [pc, #44] @ 7711a8 <__cxa_atexit@plt+0x765204> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + ldr r2, [pc, #84] @ 76a150 <__cxa_atexit@plt+0x75e1ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmdb r5, {r2, r3, r6} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r9 │ │ │ │ + b 1599fa4 <__cxa_atexit@plt+0x158e000> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7711ac <__cxa_atexit@plt+0x765208> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, asr sl │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmpeq lr, r8, lsr r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7711f0 <__cxa_atexit@plt+0x76524c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 771208 <__cxa_atexit@plt+0x765264> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77120c <__cxa_atexit@plt+0x765268> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq sl, [sp, #-144] @ 0xffffff70 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc 76a1d8 <__cxa_atexit@plt+0x75e234> │ │ │ │ + ldr lr, [pc, #108] @ 76a1e4 <__cxa_atexit@plt+0x75e240> │ │ │ │ + ldr r8, [pc, #108] @ 76a1e8 <__cxa_atexit@plt+0x75e244> │ │ │ │ + ldr r9, [pc, #108] @ 76a1ec <__cxa_atexit@plt+0x75e248> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + str r9, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77127c <__cxa_atexit@plt+0x7652d8> │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 771334 <__cxa_atexit@plt+0x765390> │ │ │ │ - ldr r2, [pc, #300] @ 771378 <__cxa_atexit@plt+0x7653d4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str lr, [r3, #24]! │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str ip, [r0, #16] │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r2, [r0, #32] │ │ │ │ + str r1, [r0, #36] @ 0x24 │ │ │ │ + str r9, [r0, #40] @ 0x28 │ │ │ │ + b 1599fa4 <__cxa_atexit@plt+0x158e000> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + cmpeq lr, ip, lsr #7 │ │ │ │ + cmpeq sp, ip, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76a240 <__cxa_atexit@plt+0x75e29c> │ │ │ │ + ldr r2, [pc, #56] @ 76a248 <__cxa_atexit@plt+0x75e2a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 76a24c <__cxa_atexit@plt+0x75e2a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #284] @ 77137c <__cxa_atexit@plt+0x7653d8> │ │ │ │ - add r8, r6, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm r8, {r0, r1, r2, r7, lr} │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc 771344 <__cxa_atexit@plt+0x7653a0> │ │ │ │ - ldr r2, [pc, #212] @ 771364 <__cxa_atexit@plt+0x7653c0> │ │ │ │ - mov sl, r6 │ │ │ │ - sub r3, r8, #47 @ 0x2f │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [sl, #16]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r3, [sl, #8] │ │ │ │ - ldr r7, [pc, #180] @ 771368 <__cxa_atexit@plt+0x7653c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [sl, #-8] │ │ │ │ - str r0, [sl, #-4] │ │ │ │ - str r7, [sl, #-12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - mov r7, sl │ │ │ │ - str r2, [sl, #20] │ │ │ │ - str r1, [sl, #24] │ │ │ │ - str r3, [r7, #12]! │ │ │ │ - ldr r3, [pc, #144] @ 77136c <__cxa_atexit@plt+0x7653c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 771354 <__cxa_atexit@plt+0x7653b0> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7712f4 <__cxa_atexit@plt+0x765350> │ │ │ │ - ldr r7, [pc, #100] @ 771370 <__cxa_atexit@plt+0x7653cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #84] @ 771374 <__cxa_atexit@plt+0x7653d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 76a250 <__cxa_atexit@plt+0x75e2ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + cmpeq lr, r8, ror r2 │ │ │ │ + ldrheq r1, [lr, #-44] @ 0xffffffd4 │ │ │ │ + cmpeq sp, r4, lsl r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76a324 <__cxa_atexit@plt+0x75e380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76a32c <__cxa_atexit@plt+0x75e388> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #176] @ 76a340 <__cxa_atexit@plt+0x75e39c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + sub r1, r6, #27 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #140] @ 76a344 <__cxa_atexit@plt+0x75e3a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #132] @ 76a348 <__cxa_atexit@plt+0x75e3a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #120] @ 76a34c <__cxa_atexit@plt+0x75e3a8> │ │ │ │ + ldr fp, [pc, #120] @ 76a350 <__cxa_atexit@plt+0x75e3ac> │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + mov r1, r3 │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r1, #52]! @ 0x34 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r3, r9, sl} │ │ │ │ + ldr r1, [pc, #80] @ 76a354 <__cxa_atexit@plt+0x75e3b0> │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, ip │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7712e8 <__cxa_atexit@plt+0x765344> │ │ │ │ - cmpeq sp, ip, lsl #19 │ │ │ │ - cmpeq sp, ip, lsr #18 │ │ │ │ - cmpeq sp, r8, asr r3 │ │ │ │ - ldrsbeq sl, [sp, #-128] @ 0xffffff80 │ │ │ │ - cmpeq sp, ip, lsl #18 │ │ │ │ - @ instruction: 0xffffe400 │ │ │ │ - cmpeq sp, r0, ror r9 │ │ │ │ + b 76a334 <__cxa_atexit@plt+0x75e390> │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, lsl #4 │ │ │ │ + cmpeq lr, ip, ror r2 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + cmpeq sp, ip, lsl #14 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7713c0 <__cxa_atexit@plt+0x76541c> │ │ │ │ - ldr r2, [pc, #44] @ 7713d8 <__cxa_atexit@plt+0x765434> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76a3b0 <__cxa_atexit@plt+0x75e40c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76a3b8 <__cxa_atexit@plt+0x75e414> │ │ │ │ + ldr r1, [pc, #68] @ 76a3d4 <__cxa_atexit@plt+0x75e430> │ │ │ │ + ldr r0, [pc, #68] @ 76a3d8 <__cxa_atexit@plt+0x75e434> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + mov r6, r3 │ │ │ │ + b 76a3c0 <__cxa_atexit@plt+0x75e41c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 76a3d0 <__cxa_atexit@plt+0x75e42c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7713dc <__cxa_atexit@plt+0x765438> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, lsr #16 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + smlalbteq r5, sp, r4, r6 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xfffff574 │ │ │ │ + smlalbbeq r5, sp, ip, r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 771420 <__cxa_atexit@plt+0x76547c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 771438 <__cxa_atexit@plt+0x765494> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77143c <__cxa_atexit@plt+0x765498> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, asr #15 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 7714ac <__cxa_atexit@plt+0x765508> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 7714b0 <__cxa_atexit@plt+0x76550c> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #56] @ 7714b8 <__cxa_atexit@plt+0x765514> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #44] @ 7714b4 <__cxa_atexit@plt+0x765510> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #44] @ 7714bc <__cxa_atexit@plt+0x765518> │ │ │ │ - mov r8, #0 │ │ │ │ - mul r3, r0, lr │ │ │ │ + bcc 76a458 <__cxa_atexit@plt+0x75e4b4> │ │ │ │ + ldr r2, [pc, #96] @ 76a464 <__cxa_atexit@plt+0x75e4c0> │ │ │ │ + ldr lr, [pc, #96] @ 76a468 <__cxa_atexit@plt+0x75e4c4> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #92] @ 76a46c <__cxa_atexit@plt+0x75e4c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7714ec <__cxa_atexit@plt+0x765548> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + ldmdb r5, {r2, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xfffff538 │ │ │ │ + cmpeq lr, ip, lsl r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 7715dc <__cxa_atexit@plt+0x765638> │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 771560 <__cxa_atexit@plt+0x7655bc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 77159c <__cxa_atexit@plt+0x7655f8> │ │ │ │ - ldr r7, [pc, #164] @ 7715ec <__cxa_atexit@plt+0x765648> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76a4d4 <__cxa_atexit@plt+0x75e530> │ │ │ │ + ldr r2, [pc, #96] @ 76a4f0 <__cxa_atexit@plt+0x75e54c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76a4e0 <__cxa_atexit@plt+0x75e53c> │ │ │ │ + ldr r5, [pc, #72] @ 76a4f4 <__cxa_atexit@plt+0x75e550> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 76a4c4 <__cxa_atexit@plt+0x75e520> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7715bc <__cxa_atexit@plt+0x765618> │ │ │ │ - ldr r3, [pc, #104] @ 7715e8 <__cxa_atexit@plt+0x765644> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7715e4 <__cxa_atexit@plt+0x765640> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 76a4f8 <__cxa_atexit@plt+0x75e554> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7715d0 <__cxa_atexit@plt+0x76562c> │ │ │ │ - ldr r6, [pc, #28] @ 7715e0 <__cxa_atexit@plt+0x76563c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r0, lsl r7 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r0, asr r6 │ │ │ │ - @ instruction: 0x015da690 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8 │ │ │ │ + @ instruction: 0xfffeb494 │ │ │ │ + cmpeq sp, r8, lsl r2 │ │ │ │ + cmpeq sp, r0, ror #10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 77162c <__cxa_atexit@plt+0x765688> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 771644 <__cxa_atexit@plt+0x7656a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76a570 <__cxa_atexit@plt+0x75e5cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76a57c <__cxa_atexit@plt+0x75e5d8> │ │ │ │ + ldr lr, [pc, #92] @ 76a58c <__cxa_atexit@plt+0x75e5e8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 76a590 <__cxa_atexit@plt+0x75e5ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [pc, #64] @ 76a594 <__cxa_atexit@plt+0x75e5f0> │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 771648 <__cxa_atexit@plt+0x7656a4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq sl, [sp, #-88] @ 0xffffffa8 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq lr, ip, asr pc │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + smlaltbeq r5, sp, r4, r4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 771690 <__cxa_atexit@plt+0x7656ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 7716a8 <__cxa_atexit@plt+0x765704> │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76a60c <__cxa_atexit@plt+0x75e668> │ │ │ │ + ldr r7, [pc, #68] @ 76a624 <__cxa_atexit@plt+0x75e680> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #20] @ 76a628 <__cxa_atexit@plt+0x75e684> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + hvceq 54604 @ 0xd54c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76a690 <__cxa_atexit@plt+0x75e6ec> │ │ │ │ + ldr r2, [pc, #96] @ 76a6ac <__cxa_atexit@plt+0x75e708> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76a69c <__cxa_atexit@plt+0x75e6f8> │ │ │ │ + ldr r5, [pc, #72] @ 76a6b0 <__cxa_atexit@plt+0x75e70c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 76a680 <__cxa_atexit@plt+0x75e6dc> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 76a6b4 <__cxa_atexit@plt+0x75e710> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, asr #28 │ │ │ │ + @ instruction: 0xfffeb2d8 │ │ │ │ + qdaddeq r4, ip, sp │ │ │ │ + smlaltbeq r5, sp, r4, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76a72c <__cxa_atexit@plt+0x75e788> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76a738 <__cxa_atexit@plt+0x75e794> │ │ │ │ + ldr lr, [pc, #92] @ 76a748 <__cxa_atexit@plt+0x75e7a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ 76a74c <__cxa_atexit@plt+0x75e7a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [pc, #64] @ 76a750 <__cxa_atexit@plt+0x75e7ac> │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7716ac <__cxa_atexit@plt+0x765708> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, asr r5 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq ip, r8, ror #6 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 7716dc <__cxa_atexit@plt+0x765738> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 77170c <__cxa_atexit@plt+0x765768> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq lr, r0, lsr #27 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + smlaltteq r5, sp, r8, r2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 771790 <__cxa_atexit@plt+0x7657ec> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [pc, #124] @ 7717bc <__cxa_atexit@plt+0x765818> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ + bcc 76a7d8 <__cxa_atexit@plt+0x75e834> │ │ │ │ + ldr r3, [pc, #84] @ 76a7f0 <__cxa_atexit@plt+0x75e84c> │ │ │ │ + ldr r2, [pc, #84] @ 76a7f4 <__cxa_atexit@plt+0x75e850> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77179c <__cxa_atexit@plt+0x7657f8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77175c <__cxa_atexit@plt+0x7657b8> │ │ │ │ - ldr r3, [pc, #76] @ 7717c0 <__cxa_atexit@plt+0x76581c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 7717c4 <__cxa_atexit@plt+0x765820> │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #68] @ 76a7f8 <__cxa_atexit@plt+0x75e854> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #28] @ 76a7fc <__cxa_atexit@plt+0x75e858> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 771754 <__cxa_atexit@plt+0x7657b0> │ │ │ │ - cmpeq sp, ip, ror #29 │ │ │ │ - ldrheq sl, [sp, #-72] @ 0xffffffb8 │ │ │ │ - cmpeq sp, ip, asr #8 │ │ │ │ - cmpeq ip, r4, asr #4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + cmpeq lr, r4, lsl sp │ │ │ │ + cmpeq lr, ip, asr #27 │ │ │ │ + strheq r5, [sp, #-40] @ 0xffffffd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - smlalbbeq ip, ip, ip, r1 @ │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 771814 <__cxa_atexit@plt+0x765870> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 76d980 <__cxa_atexit@plt+0x7619dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7718e8 <__cxa_atexit@plt+0x765944> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 771910 <__cxa_atexit@plt+0x76596c> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76a864 <__cxa_atexit@plt+0x75e8c0> │ │ │ │ + ldr r2, [pc, #96] @ 76a880 <__cxa_atexit@plt+0x75e8dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 771914 <__cxa_atexit@plt+0x765970> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 771900 <__cxa_atexit@plt+0x76595c> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7718ac <__cxa_atexit@plt+0x765908> │ │ │ │ - ldr r7, [pc, #84] @ 771918 <__cxa_atexit@plt+0x765974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 77191c <__cxa_atexit@plt+0x765978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76a870 <__cxa_atexit@plt+0x75e8cc> │ │ │ │ + ldr r5, [pc, #72] @ 76a884 <__cxa_atexit@plt+0x75e8e0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 76a854 <__cxa_atexit@plt+0x75e8b0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 771920 <__cxa_atexit@plt+0x76597c> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7718a0 <__cxa_atexit@plt+0x7658fc> │ │ │ │ - ldrsbeq sl, [sp, #-60] @ 0xffffffc4 │ │ │ │ - cmpeq sp, r8, lsr #27 │ │ │ │ - cmpeq sp, r4, lsl r3 │ │ │ │ - cmpeq sp, r8, asr r3 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - smlaltteq ip, ip, r8, r0 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 771970 <__cxa_atexit@plt+0x7659cc> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add sl, r5, #12 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - mov r7, r3 │ │ │ │ - b 76e7ec <__cxa_atexit@plt+0x762848> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 76a888 <__cxa_atexit@plt+0x75e8e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, ror ip │ │ │ │ + @ instruction: 0xfffeb104 │ │ │ │ + smlalbbeq r3, sp, r8, lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76a8e8 <__cxa_atexit@plt+0x75e944> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76a8f4 <__cxa_atexit@plt+0x75e950> │ │ │ │ + ldr r1, [pc, #72] @ 76a904 <__cxa_atexit@plt+0x75e960> │ │ │ │ + ldr r2, [pc, #72] @ 76a908 <__cxa_atexit@plt+0x75e964> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + ldrsbeq r0, [lr, #-180] @ 0xffffff4c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 771a44 <__cxa_atexit@plt+0x765aa0> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 771a6c <__cxa_atexit@plt+0x765ac8> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ + bcc 76a958 <__cxa_atexit@plt+0x75e9b4> │ │ │ │ + ldr r2, [pc, #52] @ 76a968 <__cxa_atexit@plt+0x75e9c4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 771a70 <__cxa_atexit@plt+0x765acc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 771a5c <__cxa_atexit@plt+0x765ab8> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 771a08 <__cxa_atexit@plt+0x765a64> │ │ │ │ - ldr r7, [pc, #84] @ 771a74 <__cxa_atexit@plt+0x765ad0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 771a78 <__cxa_atexit@plt+0x765ad4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r8, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 771a7c <__cxa_atexit@plt+0x765ad8> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7719fc <__cxa_atexit@plt+0x765a58> │ │ │ │ - cmpeq sp, r0, lsl #5 │ │ │ │ - cmpeq sp, ip, asr #24 │ │ │ │ - ldrheq sl, [sp, #-24] @ 0xffffffe8 │ │ │ │ - ldrsheq sl, [sp, #-28] @ 0xffffffe4 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - strdeq fp, [ip, #-224] @ 0xffffff20 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 771ab4 <__cxa_atexit@plt+0x765b10> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + smlaltteq r5, sp, ip, r0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76a99c <__cxa_atexit@plt+0x75e9f8> │ │ │ │ + ldr r2, [pc, #28] @ 76a9ac <__cxa_atexit@plt+0x75ea08> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 76cac8 <__cxa_atexit@plt+0x760b24> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r7, [pc, #12] @ 76a9b0 <__cxa_atexit@plt+0x75ea0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + mrseq r5, (UNDEF: 93) │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 771b88 <__cxa_atexit@plt+0x765be4> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 771bb0 <__cxa_atexit@plt+0x765c0c> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 771bb4 <__cxa_atexit@plt+0x765c10> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 771ba0 <__cxa_atexit@plt+0x765bfc> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 771b4c <__cxa_atexit@plt+0x765ba8> │ │ │ │ - ldr r7, [pc, #84] @ 771bb8 <__cxa_atexit@plt+0x765c14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 771bbc <__cxa_atexit@plt+0x765c18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 771bc0 <__cxa_atexit@plt+0x765c1c> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76aa04 <__cxa_atexit@plt+0x75ea60> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #52] @ 76aa10 <__cxa_atexit@plt+0x75ea6c> │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 771b40 <__cxa_atexit@plt+0x765b9c> │ │ │ │ - cmpeq sp, ip, lsr r1 │ │ │ │ - cmpeq sp, r8, lsl #22 │ │ │ │ - cmpeq sp, r4, ror r0 │ │ │ │ - ldrheq sl, [sp, #-8] │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq ip, r4, asr lr │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 771bf0 <__cxa_atexit@plt+0x765c4c> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 771cc4 <__cxa_atexit@plt+0x765d20> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 771cec <__cxa_atexit@plt+0x765d48> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76aa78 <__cxa_atexit@plt+0x75ead4> │ │ │ │ + ldr r2, [pc, #96] @ 76aa94 <__cxa_atexit@plt+0x75eaf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 771cf0 <__cxa_atexit@plt+0x765d4c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 771cdc <__cxa_atexit@plt+0x765d38> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 771c88 <__cxa_atexit@plt+0x765ce4> │ │ │ │ - ldr r7, [pc, #84] @ 771cf4 <__cxa_atexit@plt+0x765d50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 771cf8 <__cxa_atexit@plt+0x765d54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r7, r3, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76aa84 <__cxa_atexit@plt+0x75eae0> │ │ │ │ + ldr r5, [pc, #72] @ 76aa98 <__cxa_atexit@plt+0x75eaf4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + beq 76aa68 <__cxa_atexit@plt+0x75eac4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 755948 <__cxa_atexit@plt+0x7499a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 771cfc <__cxa_atexit@plt+0x765d58> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 76aa9c <__cxa_atexit@plt+0x75eaf8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, ror #20 │ │ │ │ + @ instruction: 0xfffeaef0 │ │ │ │ + hvceq 54212 @ 0xd3c4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76aaf0 <__cxa_atexit@plt+0x75eb4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76aaf8 <__cxa_atexit@plt+0x75eb54> │ │ │ │ + ldr r1, [pc, #64] @ 76ab14 <__cxa_atexit@plt+0x75eb70> │ │ │ │ + ldr r0, [pc, #64] @ 76ab18 <__cxa_atexit@plt+0x75eb74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + mov r6, r3 │ │ │ │ + b 76ab00 <__cxa_atexit@plt+0x75eb5c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 76ab10 <__cxa_atexit@plt+0x75eb6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlaltbeq r4, sp, r4, pc @ │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + smlalbteq r3, sp, r0, pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #12] @ 76ab44 <__cxa_atexit@plt+0x75eba0> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 771c7c <__cxa_atexit@plt+0x765cd8> │ │ │ │ - cmpeq sp, r0 │ │ │ │ - cmpeq sp, ip, asr #19 │ │ │ │ - cmpeq sp, r8, lsr pc │ │ │ │ - cmpeq sp, ip, ror pc │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - cmpeq ip, ip, lsl #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - strdeq fp, [ip, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x014d3f94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 771d54 <__cxa_atexit@plt+0x765db0> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 771ee8 <__cxa_atexit@plt+0x765f44> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r9} │ │ │ │ - b 771d94 <__cxa_atexit@plt+0x765df0> │ │ │ │ - eor r7, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ mov r8, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 771ee8 <__cxa_atexit@plt+0x765f44> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and fp, r8, r1 │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - and r2, r7, fp │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - tst r2, r1 │ │ │ │ - bne 771f2c <__cxa_atexit@plt+0x765f88> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, sl, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r9, [sp, #28] │ │ │ │ - beq 771e40 <__cxa_atexit@plt+0x765e9c> │ │ │ │ - add r0, r0, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #548] @ 772018 <__cxa_atexit@plt+0x766074> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 771ea0 <__cxa_atexit@plt+0x765efc> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r9, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 771e04 <__cxa_atexit@plt+0x765e60> │ │ │ │ - ldr r0, [pc, #512] @ 77201c <__cxa_atexit@plt+0x766078> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [sl] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 771d7c <__cxa_atexit@plt+0x765dd8> │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #460] @ 772024 <__cxa_atexit@plt+0x766080> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 771ec4 <__cxa_atexit@plt+0x765f20> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 771e68 <__cxa_atexit@plt+0x765ec4> │ │ │ │ - ldr r0, [pc, #424] @ 772028 <__cxa_atexit@plt+0x766084> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r0, [sl] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 771d7c <__cxa_atexit@plt+0x765dd8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 771e00 <__cxa_atexit@plt+0x765e5c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - mov r4, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 771e64 <__cxa_atexit@plt+0x765ec0> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 771fe4 <__cxa_atexit@plt+0x766040> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #288] @ 77202c <__cxa_atexit@plt+0x766088> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #276] @ 772030 <__cxa_atexit@plt+0x76608c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - add r7, r0, r6, lsl #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 77200c <__cxa_atexit@plt+0x766068> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #60] @ 76ab9c <__cxa_atexit@plt+0x75ebf8> │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 771fac <__cxa_atexit@plt+0x766008> │ │ │ │ - ldr r7, [pc, #156] @ 772010 <__cxa_atexit@plt+0x76606c> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 771fc8 <__cxa_atexit@plt+0x766024> │ │ │ │ - ldr r0, [pc, #136] @ 772014 <__cxa_atexit@plt+0x766070> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 772020 <__cxa_atexit@plt+0x76607c> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ + str r7, [r3], #-16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76ab8c <__cxa_atexit@plt+0x75ebe8> │ │ │ │ + ldr r7, [pc, #40] @ 76aba0 <__cxa_atexit@plt+0x75ebfc> │ │ │ │ + mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - cmpeq sp, r0, asr #16 │ │ │ │ - cmpeq sp, ip, lsl #28 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq r9, [sp, #-124] @ 0xffffff84 │ │ │ │ - cmpeq sp, r8, lsr #27 │ │ │ │ - cmpeq sp, ip, lsl sp │ │ │ │ - ldrheq r9, [sp, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + b 17f034c <__cxa_atexit@plt+0x17e43a8> │ │ │ │ + ldr r7, [pc, #16] @ 76aba4 <__cxa_atexit@plt+0x75ec00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffed8c4 │ │ │ │ + cmpeq sp, ip, asr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 772078 <__cxa_atexit@plt+0x7660d4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 772090 <__cxa_atexit@plt+0x7660ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 772094 <__cxa_atexit@plt+0x7660f0> │ │ │ │ + bcc 76abdc <__cxa_atexit@plt+0x75ec38> │ │ │ │ + ldr r2, [pc, #28] @ 76abe8 <__cxa_atexit@plt+0x75ec44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 772098 <__cxa_atexit@plt+0x7660f4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, asr #23 │ │ │ │ - cmpeq sp, ip, ror #22 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - hvceq 52124 @ 0xcb9c │ │ │ │ - andeq r3, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 7720ec <__cxa_atexit@plt+0x766148> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsheq r0, [lr, #-248] @ 0xffffff08 │ │ │ │ + cmpeq sp, r4, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 76ac10 <__cxa_atexit@plt+0x75ec6c> │ │ │ │ + ldr r0, [pc, #12] @ 76ac14 <__cxa_atexit@plt+0x75ec70> │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7720e0 <__cxa_atexit@plt+0x76613c> │ │ │ │ - ldr r3, [pc, #32] @ 7720f0 <__cxa_atexit@plt+0x76614c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r4, lsr #18 │ │ │ │ - andeq r3, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 772120 <__cxa_atexit@plt+0x76617c> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq fp, [ip, #-132] @ 0xffffff7c │ │ │ │ - andeq r3, r0, ip, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 7721f8 <__cxa_atexit@plt+0x766254> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7721c8 <__cxa_atexit@plt+0x766224> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77217c <__cxa_atexit@plt+0x7661d8> │ │ │ │ - ldr r3, [pc, #104] @ 7721fc <__cxa_atexit@plt+0x766258> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 771d54 <__cxa_atexit@plt+0x765db0> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 772174 <__cxa_atexit@plt+0x7661d0> │ │ │ │ - cmpeq sp, ip, asr #9 │ │ │ │ - cmpeq sp, r8, lsl #21 │ │ │ │ - cmpeq ip, r8, lsl r8 │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r8, fp │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 772238 <__cxa_atexit@plt+0x766294> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - beq 7723c8 <__cxa_atexit@plt+0x766424> │ │ │ │ - ldm r5, {r1, r2, r9} │ │ │ │ - b 772274 <__cxa_atexit@plt+0x7662d0> │ │ │ │ - eor r0, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - beq 7723c8 <__cxa_atexit@plt+0x766424> │ │ │ │ - add r6, r5, #28 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - rsb r0, r8, #0 │ │ │ │ - mov r7, r2 │ │ │ │ - ldm r6, {r2, r4, r6} │ │ │ │ - and fp, r8, r0 │ │ │ │ - and r0, fp, r6 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 772448 <__cxa_atexit@plt+0x7664a4> │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add r0, r6, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - tst r2, fp │ │ │ │ - beq 772314 <__cxa_atexit@plt+0x766370> │ │ │ │ - add r4, r4, r7, lsl #2 │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r9, [r4, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #616] @ 772534 <__cxa_atexit@plt+0x766590> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r4, [r1] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 772374 <__cxa_atexit@plt+0x7663d0> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r9, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7722e0 <__cxa_atexit@plt+0x76633c> │ │ │ │ - ldr r0, [pc, #576] @ 772538 <__cxa_atexit@plt+0x766594> │ │ │ │ - add r2, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - str r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - b 77225c <__cxa_atexit@plt+0x7662b8> │ │ │ │ - add r4, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #536] @ 772544 <__cxa_atexit@plt+0x7665a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77239c <__cxa_atexit@plt+0x7663f8> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r4, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77233c <__cxa_atexit@plt+0x766398> │ │ │ │ - ldr r0, [pc, #500] @ 772548 <__cxa_atexit@plt+0x7665a4> │ │ │ │ - mov r2, r7 │ │ │ │ - add r9, r9, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - b 77225c <__cxa_atexit@plt+0x7662b8> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov r4, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov ip, r4 │ │ │ │ - b 7722dc <__cxa_atexit@plt+0x766338> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r9, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, r9 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - b 772338 <__cxa_atexit@plt+0x766394> │ │ │ │ - ldr r0, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #12 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, lsl ip │ │ │ │ + cmpeq sp, r0, lsl ip │ │ │ │ + ldrdeq r4, [sp, #-188] @ 0xffffff44 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 76ac3c <__cxa_atexit@plt+0x75ec98> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + smlalbteq r4, sp, ip, fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 76ac60 <__cxa_atexit@plt+0x75ecbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, ror r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 76ac84 <__cxa_atexit@plt+0x75ece0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r4, asr r8 │ │ │ │ + smlaltteq r4, sp, ip, sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76ad00 <__cxa_atexit@plt+0x75ed5c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 76ad10 <__cxa_atexit@plt+0x75ed6c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 772500 <__cxa_atexit@plt+0x76655c> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #340] @ 77253c <__cxa_atexit@plt+0x766598> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r7] │ │ │ │ - mov r4, #255 @ 0xff │ │ │ │ - orr r4, r4, #65280 @ 0xff00 │ │ │ │ - cmp r0, r4 │ │ │ │ - bne 772420 <__cxa_atexit@plt+0x76647c> │ │ │ │ - ldr r0, [pc, #316] @ 772540 <__cxa_atexit@plt+0x76659c> │ │ │ │ - add r6, lr, #8 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib lr, {r0, r7} │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - sub r7, r3, #5 │ │ │ │ + bcc 76ad18 <__cxa_atexit@plt+0x75ed74> │ │ │ │ + ldr r0, [pc, #104] @ 76ad40 <__cxa_atexit@plt+0x75ed9c> │ │ │ │ + ldr r2, [pc, #104] @ 76ad44 <__cxa_atexit@plt+0x75eda0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #296] @ 772550 <__cxa_atexit@plt+0x7665ac> │ │ │ │ + mov r3, r6 │ │ │ │ + b 76ad20 <__cxa_atexit@plt+0x75ed7c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 76ad3c <__cxa_atexit@plt+0x75ed98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r0, [lr, #12] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r4, ip │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - add r7, r4, r7, lsl #2 │ │ │ │ - add r4, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 772528 <__cxa_atexit@plt+0x766584> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r4, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + cmpeq sp, r0, asr sp │ │ │ │ + @ instruction: 0xffffe540 │ │ │ │ + @ instruction: 0xffffd998 │ │ │ │ + cmpeq sp, ip, lsr sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov lr, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76adc0 <__cxa_atexit@plt+0x75ee1c> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 76add0 <__cxa_atexit@plt+0x75ee2c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 76add8 <__cxa_atexit@plt+0x75ee34> │ │ │ │ + ldr r0, [pc, #104] @ 76ae00 <__cxa_atexit@plt+0x75ee5c> │ │ │ │ + ldr r2, [pc, #104] @ 76ae04 <__cxa_atexit@plt+0x75ee60> │ │ │ │ + add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 7724c8 <__cxa_atexit@plt+0x766524> │ │ │ │ - ldr r7, [pc, #156] @ 77252c <__cxa_atexit@plt+0x766588> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r5, #24 │ │ │ │ + stm r2, {r0, r6, r8, r9, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, lr │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 76ade0 <__cxa_atexit@plt+0x75ee3c> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 76adfc <__cxa_atexit@plt+0x75ee58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7724e4 <__cxa_atexit@plt+0x766540> │ │ │ │ - ldr r0, [pc, #136] @ 772530 <__cxa_atexit@plt+0x76658c> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ + smlaltbeq r4, sp, r0, ip │ │ │ │ + @ instruction: 0xfffff648 │ │ │ │ + @ instruction: 0xffffeb6c │ │ │ │ + hvceq 54468 @ 0xd4c4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76ae44 <__cxa_atexit@plt+0x75eea0> │ │ │ │ + ldr r2, [pc, #28] @ 76ae54 <__cxa_atexit@plt+0x75eeb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r7, [pc, #12] @ 76ae58 <__cxa_atexit@plt+0x75eeb4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #68] @ 77254c <__cxa_atexit@plt+0x7665a8> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - str r0, [r5, #20]! │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq sp, r4, ror #6 │ │ │ │ - cmpeq sp, ip, lsr #18 │ │ │ │ - cmpeq sp, r4, asr #16 │ │ │ │ - cmpeq sp, ip, asr #15 │ │ │ │ - cmpeq sp, r8, lsl #6 │ │ │ │ - cmpeq sp, ip, asr #17 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r4, lsr #15 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7725d0 <__cxa_atexit@plt+0x76662c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #104] @ 7725e8 <__cxa_atexit@plt+0x766644> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7725b4 <__cxa_atexit@plt+0x766610> │ │ │ │ - ldr r1, [pc, #80] @ 7725ec <__cxa_atexit@plt+0x766648> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + @ instruction: 0xffffea68 │ │ │ │ + cmpeq sp, r8, lsr ip │ │ │ │ + smlaltteq r4, sp, r4, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76ae94 <__cxa_atexit@plt+0x75eef0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 768500 <__cxa_atexit@plt+0x75c55c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #56] @ 7725f4 <__cxa_atexit@plt+0x766650> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + strdeq r4, [sp, #-176] @ 0xffffff50 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76af18 <__cxa_atexit@plt+0x75ef74> │ │ │ │ + ldr r7, [pc, #84] @ 76af30 <__cxa_atexit@plt+0x75ef8c> │ │ │ │ + ldr r2, [pc, #84] @ 76af34 <__cxa_atexit@plt+0x75ef90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #68] @ 76af38 <__cxa_atexit@plt+0x75ef94> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7725f0 <__cxa_atexit@plt+0x76664c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, lsr #13 │ │ │ │ - cmpeq sp, r8, lsr r6 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, r4, lsl r6 │ │ │ │ - cmpeq ip, r0, lsr #8 │ │ │ │ - andeq r4, r5, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 772648 <__cxa_atexit@plt+0x7666a4> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + ldr r7, [pc, #28] @ 76af3c <__cxa_atexit@plt+0x75ef98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 77263c <__cxa_atexit@plt+0x766698> │ │ │ │ - ldr r3, [pc, #32] @ 77264c <__cxa_atexit@plt+0x7666a8> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - smlalbteq fp, ip, r8, r3 │ │ │ │ - andeq r4, r5, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 77267c <__cxa_atexit@plt+0x7666d8> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x014cb398 │ │ │ │ - andeq r4, r5, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr r1, [pc, #176] @ 772754 <__cxa_atexit@plt+0x7667b0> │ │ │ │ - add r0, fp, sl, lsl #2 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bne 772724 <__cxa_atexit@plt+0x766780> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7726d8 <__cxa_atexit@plt+0x766734> │ │ │ │ - ldr r0, [pc, #104] @ 772758 <__cxa_atexit@plt+0x7667b4> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r3, r2, #1 │ │ │ │ - add r2, sl, #1 │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - b 772238 <__cxa_atexit@plt+0x766294> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 7726d0 <__cxa_atexit@plt+0x76672c> │ │ │ │ - cmpeq sp, r8, lsl #31 │ │ │ │ - cmpeq sp, ip, lsr #10 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 7727c8 <__cxa_atexit@plt+0x766824> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 7727cc <__cxa_atexit@plt+0x766828> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #56] @ 7727d4 <__cxa_atexit@plt+0x766830> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #44] @ 7727d0 <__cxa_atexit@plt+0x76682c> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #44] @ 7727d8 <__cxa_atexit@plt+0x766834> │ │ │ │ - mov r8, #0 │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 772808 <__cxa_atexit@plt+0x766864> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 7728f8 <__cxa_atexit@plt+0x766954> │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 77287c <__cxa_atexit@plt+0x7668d8> │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + ldrsbeq r0, [lr, #-84] @ 0xffffffac │ │ │ │ + cmpeq lr, ip, lsl #13 │ │ │ │ + hvceq 54456 @ 0xd4b8 │ │ │ │ + cmpeq sp, ip, asr #22 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 76afac <__cxa_atexit@plt+0x75f008> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7728b8 <__cxa_atexit@plt+0x766914> │ │ │ │ - ldr r7, [pc, #164] @ 772908 <__cxa_atexit@plt+0x766964> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ + add r6, r2, #20 │ │ │ │ + str sl, [r1] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76afc0 <__cxa_atexit@plt+0x75f01c> │ │ │ │ + ldr r7, [pc, #92] @ 76afe4 <__cxa_atexit@plt+0x75f040> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + mov r7, r9 │ │ │ │ + str r8, [r2, #12] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r1, [r2, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7728d8 <__cxa_atexit@plt+0x766934> │ │ │ │ - ldr r3, [pc, #104] @ 772904 <__cxa_atexit@plt+0x766960> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #24] @ 76afe0 <__cxa_atexit@plt+0x75f03c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 772900 <__cxa_atexit@plt+0x76695c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + smlalbteq r4, sp, r4, sl │ │ │ │ + @ instruction: 0xfffff578 │ │ │ │ + strheq r4, [sp, #-164] @ 0xffffff5c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76b03c <__cxa_atexit@plt+0x75f098> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 76b04c <__cxa_atexit@plt+0x75f0a8> │ │ │ │ + ldr r2, [pc, #64] @ 76b068 <__cxa_atexit@plt+0x75f0c4> │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 76b064 <__cxa_atexit@plt+0x75f0c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7728ec <__cxa_atexit@plt+0x766948> │ │ │ │ - ldr r6, [pc, #28] @ 7728fc <__cxa_atexit@plt+0x766958> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, ip, asr #20 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + cmpeq sp, r8, lsr sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76b0cc <__cxa_atexit@plt+0x75f128> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76b0d4 <__cxa_atexit@plt+0x75f130> │ │ │ │ + ldr r1, [pc, #64] @ 76b0f0 <__cxa_atexit@plt+0x75f14c> │ │ │ │ + ldr r0, [pc, #64] @ 76b0f4 <__cxa_atexit@plt+0x75f150> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + mov r6, r3 │ │ │ │ + b 76b0dc <__cxa_atexit@plt+0x75f138> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 76b0ec <__cxa_atexit@plt+0x75f148> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlalbteq r4, sp, r8, r9 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffff960 │ │ │ │ + @ instruction: 0x014d4390 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76b144 <__cxa_atexit@plt+0x75f1a0> │ │ │ │ + ldr r2, [pc, #68] @ 76b160 <__cxa_atexit@plt+0x75f1bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b150 <__cxa_atexit@plt+0x75f1ac> │ │ │ │ + ldr r5, [pc, #48] @ 76b168 <__cxa_atexit@plt+0x75f1c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsheq r9, [sp, #-52] @ 0xffffffcc │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 76b164 <__cxa_atexit@plt+0x75f1c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, ip, ror r3 │ │ │ │ cmpeq sp, r4, lsr r3 │ │ │ │ - cmpeq sp, r4, ror r3 │ │ │ │ + @ instruction: 0xffff9b30 │ │ │ │ + smlalbbeq r4, sp, r8, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 772948 <__cxa_atexit@plt+0x7669a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 772960 <__cxa_atexit@plt+0x7669bc> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76b1b8 <__cxa_atexit@plt+0x75f214> │ │ │ │ + ldr r2, [pc, #68] @ 76b1d4 <__cxa_atexit@plt+0x75f230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b1c4 <__cxa_atexit@plt+0x75f220> │ │ │ │ + ldr r5, [pc, #48] @ 76b1dc <__cxa_atexit@plt+0x75f238> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 772964 <__cxa_atexit@plt+0x7669c0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0x015d929c │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + ldr r7, [pc, #12] @ 76b1d8 <__cxa_atexit@plt+0x75f234> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq lr, r8, lsl #6 │ │ │ │ + cmpeq sp, ip, lsr #4 │ │ │ │ + @ instruction: 0xffff9770 │ │ │ │ + smlaltbeq r4, sp, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7729ac <__cxa_atexit@plt+0x766a08> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 7729c4 <__cxa_atexit@plt+0x766a20> │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76b22c <__cxa_atexit@plt+0x75f288> │ │ │ │ + ldr r2, [pc, #68] @ 76b248 <__cxa_atexit@plt+0x75f2a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b238 <__cxa_atexit@plt+0x75f294> │ │ │ │ + ldr r5, [pc, #48] @ 76b250 <__cxa_atexit@plt+0x75f2ac> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7729c8 <__cxa_atexit@plt+0x766a24> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 76b24c <__cxa_atexit@plt+0x75f2a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015e0294 │ │ │ │ + cmpeq sp, r4, asr #14 │ │ │ │ + @ instruction: 0xffffd1c0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, sp │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #164 @ 0xa4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76b3c8 <__cxa_atexit@plt+0x75f424> │ │ │ │ + ldr r2, [pc, #356] @ 76b3e0 <__cxa_atexit@plt+0x75f43c> │ │ │ │ + ldr r1, [pc, #356] @ 76b3e4 <__cxa_atexit@plt+0x75f440> │ │ │ │ + ldr r0, [pc, #356] @ 76b3e8 <__cxa_atexit@plt+0x75f444> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #352] @ 76b3ec <__cxa_atexit@plt+0x75f448> │ │ │ │ + ldr r9, [pc, #352] @ 76b3f0 <__cxa_atexit@plt+0x75f44c> │ │ │ │ + str r2, [r7, #44]! @ 0x2c │ │ │ │ + sub r2, r6, #157 @ 0x9d │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ + sub r2, r6, #149 @ 0x95 │ │ │ │ + str r2, [r7, #116] @ 0x74 │ │ │ │ + sub r2, r6, #142 @ 0x8e │ │ │ │ + str r2, [r7, #112] @ 0x70 │ │ │ │ + sub r2, r6, #133 @ 0x85 │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ + sub r2, r6, #126 @ 0x7e │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ + sub r2, r6, #109 @ 0x6d │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r7, #96] @ 0x60 │ │ │ │ + sub r2, r6, #102 @ 0x66 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r7, #92] @ 0x5c │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr ip, [pc, #280] @ 76b3f4 <__cxa_atexit@plt+0x75f450> │ │ │ │ + str r1, [r7, #88] @ 0x58 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, lsr r2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq ip, ip, asr #32 │ │ │ │ - andeq r0, r0, r6, asr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 7729f8 <__cxa_atexit@plt+0x766a54> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, #268] @ 76b3f8 <__cxa_atexit@plt+0x75f454> │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ + add r0, r3, #1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ + add r0, r9, #1 │ │ │ │ + ldr r9, [pc, #248] @ 76b3fc <__cxa_atexit@plt+0x75f458> │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ + ldr r0, [pc, #244] @ 76b400 <__cxa_atexit@plt+0x75f45c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [pc, #224] @ 76b404 <__cxa_atexit@plt+0x75f460> │ │ │ │ + ldr r2, [pc, #224] @ 76b408 <__cxa_atexit@plt+0x75f464> │ │ │ │ + ldr r3, [pc, #224] @ 76b40c <__cxa_atexit@plt+0x75f468> │ │ │ │ + str r1, [r7, #-8] │ │ │ │ + ldr lr, [pc, #220] @ 76b410 <__cxa_atexit@plt+0x75f46c> │ │ │ │ + ldr sl, [pc, #220] @ 76b414 <__cxa_atexit@plt+0x75f470> │ │ │ │ + str r8, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str r8, [r7, #32] │ │ │ │ + stmib r7, {r8, ip} │ │ │ │ + str r8, [r7, #12] │ │ │ │ + ldr r1, [pc, #200] @ 76b418 <__cxa_atexit@plt+0x75f474> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #16] │ │ │ │ + sub r1, r7, #32 │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r2, [r7, #-40] @ 0xffffffd8 │ │ │ │ + str r8, [r7, #-36] @ 0xffffffdc │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #156] @ 76b41c <__cxa_atexit@plt+0x75f478> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #-16] │ │ │ │ + mov r0, r7 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r0, #24]! │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ + mov r0, r7 │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ + mov r0, r7 │ │ │ │ + str r7, [r7, #100] @ 0x64 │ │ │ │ + str sl, [r0, #48]! @ 0x30 │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #59 @ 0x3b │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 76b420 <__cxa_atexit@plt+0x75f47c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #164 @ 0xa4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + cmpeq sp, r4, lsl r8 │ │ │ │ + cmpeq sp, r4, lsl #16 │ │ │ │ + smlaltteq r4, sp, r8, r7 │ │ │ │ + smlalbteq r4, sp, ip, r7 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + cmpeq lr, r8, lsl #16 │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + cmpeq sp, r0, lsl #14 │ │ │ │ + cmpeq sp, r0, lsr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 76b488 <__cxa_atexit@plt+0x75f4e4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 76b480 <__cxa_atexit@plt+0x75f4dc> │ │ │ │ + ldr r3, [pc, #56] @ 76b490 <__cxa_atexit@plt+0x75f4ec> │ │ │ │ + ldr r2, [pc, #56] @ 76b494 <__cxa_atexit@plt+0x75f4f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r5, [pc, #36] @ 76b498 <__cxa_atexit@plt+0x75f4f4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, sl │ │ │ │ + b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + smlalbteq r4, sp, r0, r6 │ │ │ │ + cmpeq lr, r0, asr r0 │ │ │ │ + cmpeq lr, r4, asr #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76b4d8 <__cxa_atexit@plt+0x75f534> │ │ │ │ + ldr r1, [pc, #44] @ 76b4ec <__cxa_atexit@plt+0x75f548> │ │ │ │ + ldr r8, [pc, #44] @ 76b4f0 <__cxa_atexit@plt+0x75f54c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + ldr r7, [pc, #20] @ 76b4f4 <__cxa_atexit@plt+0x75f550> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbteq r4, sp, r8, r6 │ │ │ │ + smlalbteq r4, sp, r8, r6 │ │ │ │ + smlaltbeq r4, sp, r4, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b544 <__cxa_atexit@plt+0x75f5a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 76b54c <__cxa_atexit@plt+0x75f5a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmppeq sp, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76b600 <__cxa_atexit@plt+0x75f65c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr lr, [pc, #140] @ 76b608 <__cxa_atexit@plt+0x75f664> │ │ │ │ + str r7, [r0, #-8]! │ │ │ │ + mov r1, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + beq 76b5d0 <__cxa_atexit@plt+0x75f62c> │ │ │ │ + ldr sl, [pc, #112] @ 76b60c <__cxa_atexit@plt+0x75f668> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1] │ │ │ │ + and r1, lr, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + beq 76b5e0 <__cxa_atexit@plt+0x75f63c> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 76b5fc <__cxa_atexit@plt+0x75f658> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #40] @ 76b610 <__cxa_atexit@plt+0x75f66c> │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + mov r5, r0 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + ldrsheq pc, [sp, #-232] @ 0xffffff18 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 772a28 <__cxa_atexit@plt+0x766a84> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #80] @ 76b67c <__cxa_atexit@plt+0x75f6d8> │ │ │ │ + mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 772aac <__cxa_atexit@plt+0x766b08> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 772ad8 <__cxa_atexit@plt+0x766b34> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 772ab8 <__cxa_atexit@plt+0x766b14> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 772a78 <__cxa_atexit@plt+0x766ad4> │ │ │ │ - ldr r3, [pc, #76] @ 772adc <__cxa_atexit@plt+0x766b38> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 76b658 <__cxa_atexit@plt+0x75f6b4> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 76b670 <__cxa_atexit@plt+0x75f6cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 76b680 <__cxa_atexit@plt+0x75f6dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 772ae0 <__cxa_atexit@plt+0x766b3c> │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmppeq sp, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76b6b4 <__cxa_atexit@plt+0x75f710> │ │ │ │ + ldr r3, [pc, #32] @ 76b6c0 <__cxa_atexit@plt+0x75f71c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmppeq sp, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 76b740 <__cxa_atexit@plt+0x75f79c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76b74c <__cxa_atexit@plt+0x75f7a8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 76b75c <__cxa_atexit@plt+0x75f7b8> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #88] @ 76b760 <__cxa_atexit@plt+0x75f7bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #76] @ 76b764 <__cxa_atexit@plt+0x75f7c0> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 76b768 <__cxa_atexit@plt+0x75f7c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 772a70 <__cxa_atexit@plt+0x766acc> │ │ │ │ - ldrsbeq r8, [sp, #-176] @ 0xffffff50 │ │ │ │ - @ instruction: 0x015d919c │ │ │ │ - cmpeq sp, r0, lsr r1 │ │ │ │ - cmpeq ip, r8, asr #30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015dfd9c │ │ │ │ + cmppeq sp, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + cmppeq sp, r0, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sp, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 772c90 <__cxa_atexit@plt+0x766cec> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #120 @ 0x78 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 772c98 <__cxa_atexit@plt+0x766cf4> │ │ │ │ - stm sp, {r2, fp} │ │ │ │ - ldr r1, [pc, #400] @ 772cb0 <__cxa_atexit@plt+0x766d0c> │ │ │ │ - ldr lr, [pc, #400] @ 772cb4 <__cxa_atexit@plt+0x766d10> │ │ │ │ - ldr r7, [pc, #400] @ 772cb8 <__cxa_atexit@plt+0x766d14> │ │ │ │ + bhi 76b7bc <__cxa_atexit@plt+0x75f818> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76b7c4 <__cxa_atexit@plt+0x75f820> │ │ │ │ + ldr r1, [pc, #64] @ 76b7e0 <__cxa_atexit@plt+0x75f83c> │ │ │ │ + ldr r0, [pc, #64] @ 76b7e4 <__cxa_atexit@plt+0x75f840> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr fp, [pc, #396] @ 772cbc <__cxa_atexit@plt+0x766d18> │ │ │ │ - str r1, [r3, #60]! @ 0x3c │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #74 @ 0x4a │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - ldr r1, [pc, #348] @ 772cc0 <__cxa_atexit@plt+0x766d1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r2, r6, #107 @ 0x6b │ │ │ │ - sub ip, r6, #115 @ 0x73 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #332] @ 772cc4 <__cxa_atexit@plt+0x766d20> │ │ │ │ - add fp, pc, fp │ │ │ │ - add r8, r1, #1 │ │ │ │ - tst sl, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #316] @ 772cc8 <__cxa_atexit@plt+0x766d24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #312] @ 772ccc <__cxa_atexit@plt+0x766d28> │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - add r0, r1, #89 @ 0x59 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr lr, [pc, #284] @ 772cd0 <__cxa_atexit@plt+0x766d2c> │ │ │ │ - ldr r0, [pc, #284] @ 772cd4 <__cxa_atexit@plt+0x766d30> │ │ │ │ - mov r2, #142 @ 0x8e │ │ │ │ - orr r2, r2, #1536 @ 0x600 │ │ │ │ - add r1, r1, #49 @ 0x31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [pc, #268] @ 772cd8 <__cxa_atexit@plt+0x766d34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r0, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r7, [r3, #-56] @ 0xffffffc8 │ │ │ │ - ldr r0, [pc, #240] @ 772cdc <__cxa_atexit@plt+0x766d38> │ │ │ │ - sub r2, r3, #40 @ 0x28 │ │ │ │ - sub r7, r6, #21 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #224] @ 772ce0 <__cxa_atexit@plt+0x766d3c> │ │ │ │ - str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - stm r2, {r0, fp, ip} │ │ │ │ - mov r0, r3 │ │ │ │ - str r9, [r0, #24]! │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #200] @ 772ce4 <__cxa_atexit@plt+0x766d40> │ │ │ │ - mov r0, r3 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - beq 772c6c <__cxa_atexit@plt+0x766cc8> │ │ │ │ - ldr r2, [pc, #168] @ 772ce8 <__cxa_atexit@plt+0x766d44> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str sl, [r5] │ │ │ │ - beq 772c80 <__cxa_atexit@plt+0x766cdc> │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ mov r6, r3 │ │ │ │ - b 772ca0 <__cxa_atexit@plt+0x766cfc> │ │ │ │ - mov r7, #120 @ 0x78 │ │ │ │ + b 76b7cc <__cxa_atexit@plt+0x75f828> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #68] @ 772cec <__cxa_atexit@plt+0x766d48> │ │ │ │ + ldr r7, [pc, #8] @ 76b7dc <__cxa_atexit@plt+0x75f838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9f9c │ │ │ │ - @ instruction: 0xffffcd48 │ │ │ │ - hvceq 51772 @ 0xca3c │ │ │ │ - @ instruction: 0x014ca394 │ │ │ │ - cmpeq sp, r0, asr #1 │ │ │ │ - cmpeq sp, ip, asr #23 │ │ │ │ - ldrsbeq r8, [sp, #-156] @ 0xffffff64 │ │ │ │ - @ instruction: 0xffffbc1c │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq sp, r0, ror r0 │ │ │ │ - cmpeq sp, ip, asr #18 │ │ │ │ - cmpeq ip, r0, asr #6 │ │ │ │ - cmpeq ip, ip, lsl r3 │ │ │ │ - @ instruction: 0xffffad58 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - smlaltbeq sl, ip, ip, sp │ │ │ │ - cmpeq ip, r8, lsr #26 │ │ │ │ + smlaltteq r4, sp, r8, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #48] @ 772d38 <__cxa_atexit@plt+0x766d94> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76b854 <__cxa_atexit@plt+0x75f8b0> │ │ │ │ + ldr lr, [pc, #84] @ 76b860 <__cxa_atexit@plt+0x75f8bc> │ │ │ │ + ldr r9, [pc, #84] @ 76b864 <__cxa_atexit@plt+0x75f8c0> │ │ │ │ + ldr r8, [pc, #84] @ 76b868 <__cxa_atexit@plt+0x75f8c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmppeq sp, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #152] @ 76b918 <__cxa_atexit@plt+0x75f974> │ │ │ │ tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 772d2c <__cxa_atexit@plt+0x766d88> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ + beq 76b8e0 <__cxa_atexit@plt+0x75f93c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b8ec <__cxa_atexit@plt+0x75f948> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 76b8f4 <__cxa_atexit@plt+0x75f950> │ │ │ │ + ldr r7, [pc, #108] @ 76b920 <__cxa_atexit@plt+0x75f97c> │ │ │ │ + ldr r1, [pc, #108] @ 76b924 <__cxa_atexit@plt+0x75f980> │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r6, [r5] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq sl, [ip, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 76f880 <__cxa_atexit@plt+0x7638dc> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r0, fp │ │ │ │ - sub fp, r5, #8 │ │ │ │ - mov ip, sl │ │ │ │ - mov lr, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp r0, fp │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bhi 772f04 <__cxa_atexit@plt+0x766f60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mov r9, r5 │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r3, r5} │ │ │ │ - str r6, [sp, #16] │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 772ef4 <__cxa_atexit@plt+0x766f50> │ │ │ │ - and r6, r2, lr, lsr r3 │ │ │ │ - ldr r7, [r9] │ │ │ │ - ldr r4, [r9, #4] │ │ │ │ - and r5, r2, ip, lsr r3 │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - cmp r6, r0, lsl r5 │ │ │ │ - bne 772e28 <__cxa_atexit@plt+0x766e84> │ │ │ │ - ldr r5, [pc, #372] @ 772f60 <__cxa_atexit@plt+0x766fbc> │ │ │ │ - mov sl, fp │ │ │ │ - str r7, [fp], #-8 │ │ │ │ - str r6, [r9, #4] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r4, [r9, #-4] │ │ │ │ - ldr r4, [sp, #20] │ │ │ │ - str r5, [r9] │ │ │ │ - add r3, r3, #4 │ │ │ │ - mov r9, sl │ │ │ │ - cmp r4, fp │ │ │ │ - bls 772dc0 <__cxa_atexit@plt+0x766e1c> │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - b 772f04 <__cxa_atexit@plt+0x766f60> │ │ │ │ - lsl sl, r0, r5 │ │ │ │ - ldr r5, [pc, #280] @ 772f4c <__cxa_atexit@plt+0x766fa8> │ │ │ │ - cmp r6, sl │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r5, [r8, #4]! │ │ │ │ - add fp, r8, #12 │ │ │ │ - mov r5, #2 │ │ │ │ - str r5, [r8, #4] │ │ │ │ - bcs 772e94 <__cxa_atexit@plt+0x766ef0> │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - ldr r5, [pc, #252] @ 772f58 <__cxa_atexit@plt+0x766fb4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r5, [r5] │ │ │ │ - cmp r5, #0 │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - bne 772f24 <__cxa_atexit@plt+0x766f80> │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [fp] │ │ │ │ - strex r7, r4, [fp] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 772e74 <__cxa_atexit@plt+0x766ed0> │ │ │ │ - ldr r7, [pc, #208] @ 772f5c <__cxa_atexit@plt+0x766fb8> │ │ │ │ - mov r4, r5 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 772ed8 <__cxa_atexit@plt+0x766f34> │ │ │ │ - str r4, [r8, #8] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - ldr r5, [pc, #172] @ 772f50 <__cxa_atexit@plt+0x766fac> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [r5] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 772f38 <__cxa_atexit@plt+0x766f94> │ │ │ │ - mov r5, #0 │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - ldrex r5, [fp] │ │ │ │ - strex r5, r7, [fp] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne 772ebc <__cxa_atexit@plt+0x766f18> │ │ │ │ - ldr r7, [pc, #128] @ 772f54 <__cxa_atexit@plt+0x766fb0> │ │ │ │ - mov r4, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r9, #8]! │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, r6, sl │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldmib sp, {r3, r5} │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #88] @ 772f64 <__cxa_atexit@plt+0x766fc0> │ │ │ │ + mov r2, r6 │ │ │ │ + b 76b8fc <__cxa_atexit@plt+0x75f958> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 76b91c <__cxa_atexit@plt+0x75f978> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str ip, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r5, [sp, #12] │ │ │ │ - b 772e6c <__cxa_atexit@plt+0x766ec8> │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - b 772eb4 <__cxa_atexit@plt+0x766f10> │ │ │ │ - ldrsheq r8, [sp, #-208] @ 0xffffff30 │ │ │ │ - @ instruction: 0x015d8790 │ │ │ │ - cmpeq sp, r4, asr sp │ │ │ │ - ldrsbeq r8, [sp, #-120] @ 0xffffff88 │ │ │ │ - @ instruction: 0x015d8d9c │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - cmpeq ip, r8, asr #22 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r4, [sp, #-36] @ 0xffffffdc │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b980 <__cxa_atexit@plt+0x75f9dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 772fcc <__cxa_atexit@plt+0x767028> │ │ │ │ - ldr r2, [pc, #80] @ 772fe4 <__cxa_atexit@plt+0x767040> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 772fe8 <__cxa_atexit@plt+0x767044> │ │ │ │ + bcc 76b988 <__cxa_atexit@plt+0x75f9e4> │ │ │ │ + ldr r2, [pc, #72] @ 76b9a8 <__cxa_atexit@plt+0x75fa04> │ │ │ │ + ldr r1, [pc, #72] @ 76b9ac <__cxa_atexit@plt+0x75fa08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + mov r6, r7 │ │ │ │ + b 76b990 <__cxa_atexit@plt+0x75f9ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 76b9a4 <__cxa_atexit@plt+0x75fa00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsr #4 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76b9e0 <__cxa_atexit@plt+0x75fa3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 76b9e8 <__cxa_atexit@plt+0x75fa44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 772fec <__cxa_atexit@plt+0x767048> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015d8c98 │ │ │ │ - cmpeq sp, r4, lsr #24 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77304c <__cxa_atexit@plt+0x7670a8> │ │ │ │ - ldr r7, [pc, #80] @ 773064 <__cxa_atexit@plt+0x7670c0> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 773068 <__cxa_atexit@plt+0x7670c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + cmppeq sp, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76ba9c <__cxa_atexit@plt+0x75faf8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr lr, [pc, #140] @ 76baa4 <__cxa_atexit@plt+0x75fb00> │ │ │ │ + str r7, [r0, #-8]! │ │ │ │ + mov r1, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r0, #4] │ │ │ │ + beq 76ba6c <__cxa_atexit@plt+0x75fac8> │ │ │ │ + ldr sl, [pc, #112] @ 76baa8 <__cxa_atexit@plt+0x75fb04> │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r1] │ │ │ │ + and r1, lr, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str sl, [r2] │ │ │ │ + beq 76ba7c <__cxa_atexit@plt+0x75fad8> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 76ba98 <__cxa_atexit@plt+0x75faf4> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 77306c <__cxa_atexit@plt+0x7670c8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, lsl ip │ │ │ │ - cmpeq sp, r8, lsr #23 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7730c0 <__cxa_atexit@plt+0x76711c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r1, [pc, #40] @ 76baac <__cxa_atexit@plt+0x75fb08> │ │ │ │ + mov r7, lr │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + mov r5, r0 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - strheq sl, [ip, #-140] @ 0xffffff74 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - str r6, [sp] │ │ │ │ - sub r6, r5, #28 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 773330 <__cxa_atexit@plt+0x76738c> │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - b 7730f8 <__cxa_atexit@plt+0x767154> │ │ │ │ - add r2, r2, #4 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 773330 <__cxa_atexit@plt+0x76738c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 773180 <__cxa_atexit@plt+0x7671dc> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77326c <__cxa_atexit@plt+0x7672c8> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 773230 <__cxa_atexit@plt+0x76728c> │ │ │ │ - and r6, r1, r9, lsr r2 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r4, r3, r6, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - stmda r5, {r4, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r6, [pc, #608] @ 7733b8 <__cxa_atexit@plt+0x767414> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-20]! @ 0xffffffec │ │ │ │ - beq 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ - str r4, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #580] @ 7733bc <__cxa_atexit@plt+0x767418> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 7730e8 <__cxa_atexit@plt+0x767144> │ │ │ │ - and r7, r1, r9, lsr r2 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - lsl r6, r0, r7 │ │ │ │ - tst r3, r0, lsl r7 │ │ │ │ - beq 7732b4 <__cxa_atexit@plt+0x767310> │ │ │ │ - sub r6, r6, #1 │ │ │ │ - ldr r4, [pc, #496] @ 773394 <__cxa_atexit@plt+0x7673f0> │ │ │ │ - and r6, r3, r6 │ │ │ │ - and r7, r4, r6, lsr #1 │ │ │ │ - ldr r4, [pc, #488] @ 773398 <__cxa_atexit@plt+0x7673f4> │ │ │ │ - sub r6, r6, r7 │ │ │ │ - and r7, r4, r6, lsr #2 │ │ │ │ - and r6, r6, r4 │ │ │ │ - add r6, r6, r7 │ │ │ │ - ldr r4, [pc, #476] @ 7733a0 <__cxa_atexit@plt+0x7673fc> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #460] @ 77339c <__cxa_atexit@plt+0x7673f8> │ │ │ │ - mul r6, r6, r4 │ │ │ │ - lsr ip, r6, #24 │ │ │ │ - add r6, r1, ip, lsl #2 │ │ │ │ - ldr r7, [r6, #8] │ │ │ │ - add r6, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - stmda r5, {r6, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r1, [pc, #420] @ 7733a8 <__cxa_atexit@plt+0x767404> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmppeq sp, ip, asr sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #80] @ 76bb18 <__cxa_atexit@plt+0x75fb74> │ │ │ │ mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - beq 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #392] @ 7733ac <__cxa_atexit@plt+0x767408> │ │ │ │ + str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r1, #15 │ │ │ │ - b 7730e8 <__cxa_atexit@plt+0x767144> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 773310 <__cxa_atexit@plt+0x76736c> │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 7733cc <__cxa_atexit@plt+0x767428> │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 76baf4 <__cxa_atexit@plt+0x75fb50> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 76bb0c <__cxa_atexit@plt+0x75fb68> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - cmp r7, r1 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bcc 773350 <__cxa_atexit@plt+0x7673ac> │ │ │ │ - ldr r7, [pc, #292] @ 7733c0 <__cxa_atexit@plt+0x76741c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r9, [r6, #12] │ │ │ │ - stmib r6, {r7, sl} │ │ │ │ - sub r7, r1, #5 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r2, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r1, r6, r7, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - add r3, r2, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bcc 773374 <__cxa_atexit@plt+0x7673d0> │ │ │ │ - ldr r7, [pc, #224] @ 7733c4 <__cxa_atexit@plt+0x767420> │ │ │ │ - ldr r6, [pc, #224] @ 7733c8 <__cxa_atexit@plt+0x767424> │ │ │ │ - sub r8, r3, #5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r9, [r2, #12] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r2, {r6, sl} │ │ │ │ - ldr r6, [r1, #4] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - add r7, r6, #1 │ │ │ │ + ldr r3, [pc, #32] @ 76bb1c <__cxa_atexit@plt+0x75fb78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmppeq sp, ip, ror #19 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76bb50 <__cxa_atexit@plt+0x75fbac> │ │ │ │ + ldr r3, [pc, #32] @ 76bb5c <__cxa_atexit@plt+0x75fbb8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmppeq sp, ip, lsr #19 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r9, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 76bbdc <__cxa_atexit@plt+0x75fc38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76bbe8 <__cxa_atexit@plt+0x75fc44> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 76bbf8 <__cxa_atexit@plt+0x75fc54> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #88] @ 76bbfc <__cxa_atexit@plt+0x75fc58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr lr, [pc, #76] @ 76bc00 <__cxa_atexit@plt+0x75fc5c> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 76bc04 <__cxa_atexit@plt+0x75fc60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 773764 <__cxa_atexit@plt+0x7677c0> │ │ │ │ - ldr r7, [pc, #120] @ 7733b0 <__cxa_atexit@plt+0x76740c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 7733a4 <__cxa_atexit@plt+0x767400> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #56] @ 7733b4 <__cxa_atexit@plt+0x767410> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, ror sl │ │ │ │ - andeq r0, r0, r8, lsr #21 │ │ │ │ - andeq r0, r0, r4, asr #21 │ │ │ │ - cmpeq ip, r0, lsr #14 │ │ │ │ - andeq r0, r0, r8, lsr #12 │ │ │ │ - andeq r0, r0, ip, asr #9 │ │ │ │ - andeq r0, r0, r8, ror #9 │ │ │ │ - cmpeq sp, r0, asr #18 │ │ │ │ - andeq r0, r0, r4, asr #14 │ │ │ │ - cmpeq sp, ip, ror #17 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmppeq sp, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq pc, [sp, #-156] @ 0xffffff64 @ │ │ │ │ + cmppeq sp, r4, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sp, r4, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76bc58 <__cxa_atexit@plt+0x75fcb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7734ac <__cxa_atexit@plt+0x767508> │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldm r5, {r9, sl} │ │ │ │ - cmp r9, r1 │ │ │ │ - bne 773470 <__cxa_atexit@plt+0x7674cc> │ │ │ │ - ldr r2, [pc, #212] @ 7734d8 <__cxa_atexit@plt+0x767534> │ │ │ │ - ldr r1, [pc, #212] @ 7734dc <__cxa_atexit@plt+0x767538> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [pc, #208] @ 7734e0 <__cxa_atexit@plt+0x76753c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r9, r6, #1 │ │ │ │ + bcc 76bc60 <__cxa_atexit@plt+0x75fcbc> │ │ │ │ + ldr r1, [pc, #64] @ 76bc7c <__cxa_atexit@plt+0x75fcd8> │ │ │ │ + ldr r0, [pc, #64] @ 76bc80 <__cxa_atexit@plt+0x75fcdc> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - sub r7, r3, #44 @ 0x2c │ │ │ │ - ldr r8, [r3, #24] │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - bhi 7734c4 <__cxa_atexit@plt+0x767520> │ │ │ │ - ldr r3, [r6, #-8] │ │ │ │ - ldr r7, [pc, #164] @ 7734f4 <__cxa_atexit@plt+0x767550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - stm lr, {r3, r7, r8} │ │ │ │ - ldr r8, [pc, #140] @ 7734f8 <__cxa_atexit@plt+0x767554> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [pc, #116] @ 7734ec <__cxa_atexit@plt+0x767548> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #88] @ 7734f0 <__cxa_atexit@plt+0x76754c> │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmdb r3, {r7, sl} │ │ │ │ - mov sl, r1 │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #52] @ 7734e8 <__cxa_atexit@plt+0x767544> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 7734e4 <__cxa_atexit@plt+0x767540> │ │ │ │ + b 76bc68 <__cxa_atexit@plt+0x75fcc4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 76bc78 <__cxa_atexit@plt+0x75fcd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc88 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrheq r8, [sp, #-72] @ 0xffffffb8 │ │ │ │ - smlaltbeq sl, ip, r4, r4 │ │ │ │ + cmpeq sp, r4, asr pc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq sp, ip, lsr r7 │ │ │ │ - @ instruction: 0xfffeb410 │ │ │ │ - ldrsbeq r8, [sp, #-112] @ 0xffffff90 │ │ │ │ - hvceq 51780 @ 0xca44 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7733cc <__cxa_atexit@plt+0x767428> │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 773554 <__cxa_atexit@plt+0x7675b0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #28] @ 773560 <__cxa_atexit@plt+0x7675bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 76bcf0 <__cxa_atexit@plt+0x75fd4c> │ │ │ │ + ldr lr, [pc, #84] @ 76bcfc <__cxa_atexit@plt+0x75fd58> │ │ │ │ + ldr r9, [pc, #84] @ 76bd00 <__cxa_atexit@plt+0x75fd5c> │ │ │ │ + ldr r8, [pc, #84] @ 76bd04 <__cxa_atexit@plt+0x75fd60> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015d8698 │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmppeq sp, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #152] @ 76bdb4 <__cxa_atexit@plt+0x75fe10> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 7735a4 <__cxa_atexit@plt+0x767600> │ │ │ │ - ldr r2, [pc, #44] @ 7735bc <__cxa_atexit@plt+0x767618> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + beq 76bd7c <__cxa_atexit@plt+0x75fdd8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76bd88 <__cxa_atexit@plt+0x75fde4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 76bd90 <__cxa_atexit@plt+0x75fdec> │ │ │ │ + ldr r7, [pc, #108] @ 76bdbc <__cxa_atexit@plt+0x75fe18> │ │ │ │ + ldr r1, [pc, #108] @ 76bdc0 <__cxa_atexit@plt+0x75fe1c> │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r6, [r5] │ │ │ │ + str sl, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7735c0 <__cxa_atexit@plt+0x76761c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, asr #12 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r2, r6 │ │ │ │ + b 76bd98 <__cxa_atexit@plt+0x75fdf4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 76bdb8 <__cxa_atexit@plt+0x75fe14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + cmpeq sp, r0, lsr #28 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76be1c <__cxa_atexit@plt+0x75fe78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 773604 <__cxa_atexit@plt+0x767660> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77361c <__cxa_atexit@plt+0x767678> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 76be24 <__cxa_atexit@plt+0x75fe80> │ │ │ │ + ldr r2, [pc, #72] @ 76be44 <__cxa_atexit@plt+0x75fea0> │ │ │ │ + ldr r1, [pc, #72] @ 76be48 <__cxa_atexit@plt+0x75fea4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + mov r6, r7 │ │ │ │ + b 76be2c <__cxa_atexit@plt+0x75fe88> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 76be40 <__cxa_atexit@plt+0x75fe9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 773620 <__cxa_atexit@plt+0x76767c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r8, [sp, #-92] @ 0xffffffa4 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmpeq ip, r8, lsr r4 │ │ │ │ - andeq r0, r0, r6, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 773658 <__cxa_atexit@plt+0x7676b4> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 7730c0 <__cxa_atexit@plt+0x76711c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 773728 <__cxa_atexit@plt+0x767784> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 773750 <__cxa_atexit@plt+0x7677ac> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 773754 <__cxa_atexit@plt+0x7677b0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 773740 <__cxa_atexit@plt+0x76779c> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7736ec <__cxa_atexit@plt+0x767748> │ │ │ │ - ldr r7, [pc, #84] @ 773758 <__cxa_atexit@plt+0x7677b4> │ │ │ │ + smlalbbeq r3, sp, ip, sp │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 76be80 <__cxa_atexit@plt+0x75fedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 77375c <__cxa_atexit@plt+0x7677b8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmppeq sp, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 76bea4 <__cxa_atexit@plt+0x75ff00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 773760 <__cxa_atexit@plt+0x7677bc> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + cmppeq sp, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ 76bf10 <__cxa_atexit@plt+0x75ff6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldrheq pc, [sp, #-84] @ 0xffffffac @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ 76bf48 <__cxa_atexit@plt+0x75ffa4> │ │ │ │ + ldr r9, [pc, #16] @ 76bf4c <__cxa_atexit@plt+0x75ffa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7736e0 <__cxa_atexit@plt+0x76773c> │ │ │ │ - @ instruction: 0x015d8598 │ │ │ │ - cmpeq sp, r8, ror #30 │ │ │ │ - ldrsbeq r8, [sp, #-68] @ 0xffffffbc │ │ │ │ - cmpeq sp, r8, lsl r5 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - mov r2, r5 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + cmpeq sp, ip, lsr #32 │ │ │ │ + cmpeq sp, ip, lsr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #16] @ 76bf74 <__cxa_atexit@plt+0x75ffd0> │ │ │ │ + ldr r9, [pc, #16] @ 76bf78 <__cxa_atexit@plt+0x75ffd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + @ instruction: 0x014d2f9c │ │ │ │ + smlaltbeq r2, sp, ip, pc @ │ │ │ │ + cmpeq sp, r0, lsr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #12] @ 76bfa0 <__cxa_atexit@plt+0x75fffc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsr #30 │ │ │ │ + cmpeq sp, ip, ror #20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #8] @ 76bfc4 <__cxa_atexit@plt+0x760020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 15086e4 <__cxa_atexit@plt+0x14fc740> │ │ │ │ + cmpeq sp, ip, asr #20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76c050 <__cxa_atexit@plt+0x7600ac> │ │ │ │ + ldr r3, [pc, #160] @ 76c088 <__cxa_atexit@plt+0x7600e4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq 76c040 <__cxa_atexit@plt+0x76009c> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76c060 <__cxa_atexit@plt+0x7600bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 77383c <__cxa_atexit@plt+0x767898> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r7, #9] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 77380c <__cxa_atexit@plt+0x767868> │ │ │ │ - ldr r2, [pc, #204] @ 77386c <__cxa_atexit@plt+0x7678c8> │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #192] @ 773870 <__cxa_atexit@plt+0x7678cc> │ │ │ │ - str r2, [r3, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r2, #-12]! │ │ │ │ - add r3, r3, #8 │ │ │ │ - ldr r8, [r2, #28] │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - sub r0, r2, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - bhi 773854 <__cxa_atexit@plt+0x7678b0> │ │ │ │ - str sl, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - mov r6, r3 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr lr, [pc, #104] @ 77387c <__cxa_atexit@plt+0x7678d8> │ │ │ │ - ldr r0, [pc, #104] @ 773880 <__cxa_atexit@plt+0x7678dc> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76c068 <__cxa_atexit@plt+0x7600c4> │ │ │ │ + ldr r5, [pc, #124] @ 76c094 <__cxa_atexit@plt+0x7600f0> │ │ │ │ + ldr r1, [pc, #124] @ 76c098 <__cxa_atexit@plt+0x7600f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r5, [r2] │ │ │ │ + str r6, [r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ - stmib r3, {r0, r1, r9} │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #52] @ 773878 <__cxa_atexit@plt+0x7678d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 773874 <__cxa_atexit@plt+0x7678d0> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 76c090 <__cxa_atexit@plt+0x7600ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 76c070 <__cxa_atexit@plt+0x7600cc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 76c08c <__cxa_atexit@plt+0x7600e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8d8 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq sl, [ip, #-8] │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq sp, r0, asr #7 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 773764 <__cxa_atexit@plt+0x7677c0> │ │ │ │ - andeq r0, r0, r5, ror #7 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + cmpeq sp, r8, asr #22 │ │ │ │ + smlalbteq r3, sp, ip, fp │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76c0f4 <__cxa_atexit@plt+0x760150> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7738d8 <__cxa_atexit@plt+0x767934> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #28] @ 7738e4 <__cxa_atexit@plt+0x767940> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 76c0fc <__cxa_atexit@plt+0x760158> │ │ │ │ + ldr r2, [pc, #72] @ 76c11c <__cxa_atexit@plt+0x760178> │ │ │ │ + ldr r1, [pc, #72] @ 76c120 <__cxa_atexit@plt+0x76017c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + mov r6, r7 │ │ │ │ + b 76c104 <__cxa_atexit@plt+0x760160> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 76c118 <__cxa_atexit@plt+0x760174> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r4, lsl r3 │ │ │ │ + strheq r3, [sp, #-164] @ 0xffffff5c │ │ │ │ + @ instruction: 0xfffffbb0 │ │ │ │ + @ instruction: 0xfffff8d8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76c1ac <__cxa_atexit@plt+0x760208> │ │ │ │ + ldr r3, [pc, #160] @ 76c1e4 <__cxa_atexit@plt+0x760240> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + beq 76c19c <__cxa_atexit@plt+0x7601f8> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76c1bc <__cxa_atexit@plt+0x760218> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76c1c4 <__cxa_atexit@plt+0x760220> │ │ │ │ + ldr r5, [pc, #124] @ 76c1f0 <__cxa_atexit@plt+0x76024c> │ │ │ │ + ldr r1, [pc, #124] @ 76c1f4 <__cxa_atexit@plt+0x760250> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r5, [r2] │ │ │ │ + str r6, [r7] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 76c1ec <__cxa_atexit@plt+0x760248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 773928 <__cxa_atexit@plt+0x767984> │ │ │ │ - ldr r2, [pc, #44] @ 773940 <__cxa_atexit@plt+0x76799c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + b 76c1cc <__cxa_atexit@plt+0x760228> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 76c1e8 <__cxa_atexit@plt+0x760244> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 773944 <__cxa_atexit@plt+0x7679a0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r8, [sp, #-44] @ 0xffffffd4 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + smlaltteq r3, sp, r4, r9 │ │ │ │ + hvceq 54180 @ 0xd3a4 │ │ │ │ + @ instruction: 0xfffff674 │ │ │ │ + @ instruction: 0xfffff39c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76c250 <__cxa_atexit@plt+0x7602ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 773988 <__cxa_atexit@plt+0x7679e4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7739a0 <__cxa_atexit@plt+0x7679fc> │ │ │ │ + bcc 76c258 <__cxa_atexit@plt+0x7602b4> │ │ │ │ + ldr r2, [pc, #72] @ 76c278 <__cxa_atexit@plt+0x7602d4> │ │ │ │ + ldr r1, [pc, #72] @ 76c27c <__cxa_atexit@plt+0x7602d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmda r5, {r2, r7} │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ + mov r6, r7 │ │ │ │ + b 76c260 <__cxa_atexit@plt+0x7602bc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 76c274 <__cxa_atexit@plt+0x7602d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, asr r9 │ │ │ │ + @ instruction: 0xfffff5b8 │ │ │ │ + @ instruction: 0xfffff2e0 │ │ │ │ + cmpeq sp, r8, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76c2d8 <__cxa_atexit@plt+0x760334> │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #84] @ 76c2fc <__cxa_atexit@plt+0x760358> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 76c2e0 <__cxa_atexit@plt+0x76033c> │ │ │ │ + ldr r2, [pc, #68] @ 76c304 <__cxa_atexit@plt+0x760360> │ │ │ │ + ldr r8, [pc, #68] @ 76c308 <__cxa_atexit@plt+0x760364> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r1 │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7739a4 <__cxa_atexit@plt+0x767a00> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 76c300 <__cxa_atexit@plt+0x76035c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq pc, [sp, #-16] @ │ │ │ │ + smlalbteq r3, sp, r0, r8 │ │ │ │ + @ instruction: 0xfffff238 │ │ │ │ + smlalbteq r3, sp, r4, r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76c430 <__cxa_atexit@plt+0x76048c> │ │ │ │ + ldr r3, [pc, #276] @ 76c448 <__cxa_atexit@plt+0x7604a4> │ │ │ │ + ldr r2, [pc, #276] @ 76c44c <__cxa_atexit@plt+0x7604a8> │ │ │ │ + ldr r1, [pc, #276] @ 76c450 <__cxa_atexit@plt+0x7604ac> │ │ │ │ + ldr r0, [pc, #276] @ 76c454 <__cxa_atexit@plt+0x7604b0> │ │ │ │ + mov ip, fp │ │ │ │ + ldr fp, [pc, #272] @ 76c458 <__cxa_atexit@plt+0x7604b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, asr r2 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ + ldr sl, [pc, #268] @ 76c45c <__cxa_atexit@plt+0x7604b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, r2, #3 │ │ │ │ + add r1, r1, #3 │ │ │ │ + ldr lr, [pc, #248] @ 76c460 <__cxa_atexit@plt+0x7604bc> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r2, [r7, #76] @ 0x4c │ │ │ │ + str r1, [r7, #72] @ 0x48 │ │ │ │ + ldr r1, [pc, #236] @ 76c464 <__cxa_atexit@plt+0x7604c0> │ │ │ │ + add r2, fp, #3 │ │ │ │ + ldr fp, [pc, #232] @ 76c468 <__cxa_atexit@plt+0x7604c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add fp, pc, fp │ │ │ │ + add r3, fp, #2 │ │ │ │ + add lr, lr, #2 │ │ │ │ + add r1, r1, #2 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #196] @ 76c46c <__cxa_atexit@plt+0x7604c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #180] @ 76c470 <__cxa_atexit@plt+0x7604cc> │ │ │ │ + add r0, r0, #2 │ │ │ │ + add sl, sl, #2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str sl, [r7, #60] @ 0x3c │ │ │ │ + str r3, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r3, [pc, #152] @ 76c474 <__cxa_atexit@plt+0x7604d0> │ │ │ │ + ldr r2, [pc, #152] @ 76c478 <__cxa_atexit@plt+0x7604d4> │ │ │ │ + ldr r1, [pc, #152] @ 76c47c <__cxa_atexit@plt+0x7604d8> │ │ │ │ + ldr r0, [pc, #152] @ 76c480 <__cxa_atexit@plt+0x7604dc> │ │ │ │ + ldr lr, [pc, #152] @ 76c484 <__cxa_atexit@plt+0x7604e0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm sl, {r8, r9, lr} │ │ │ │ + add r0, r0, #2 │ │ │ │ + add lr, r7, #24 │ │ │ │ + add r3, r3, #1 │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r1, r1, #2 │ │ │ │ + stm lr, {r0, r1, r2, r3} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #59 @ 0x3b │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 76c488 <__cxa_atexit@plt+0x7604e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + ldrdeq r3, [sp, #-140] @ 0xffffff74 │ │ │ │ + ldrdeq r3, [sp, #-132] @ 0xffffff7c │ │ │ │ + cmpeq sp, r4, asr #16 │ │ │ │ + strheq r3, [sp, #-136] @ 0xffffff78 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + cmpeq sp, ip, asr r8 │ │ │ │ + cmpeq sp, r4, asr r8 │ │ │ │ + cmpeq sp, ip, asr #16 │ │ │ │ + cmpeq sp, r0, lsr r8 │ │ │ │ + cmpeq sp, r0, lsr #16 │ │ │ │ + cmpeq sp, r4, lsr #16 │ │ │ │ + cmpeq sp, r8, lsl #16 │ │ │ │ + strdeq r3, [sp, #-112] @ 0xffffff90 │ │ │ │ + smlaltteq r3, sp, r0, r7 │ │ │ │ + cmppeq sp, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + strdeq r3, [sp, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76c4f4 <__cxa_atexit@plt+0x760550> │ │ │ │ + ldr r3, [pc, #112] @ 76c51c <__cxa_atexit@plt+0x760578> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 76c4e4 <__cxa_atexit@plt+0x760540> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76c504 <__cxa_atexit@plt+0x760560> │ │ │ │ + ldr r7, [pc, #84] @ 76c524 <__cxa_atexit@plt+0x760580> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r6, {r7, r8, r9} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76c520 <__cxa_atexit@plt+0x76057c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq sp, ip, lsr r8 │ │ │ │ + cmppeq sp, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 773a08 <__cxa_atexit@plt+0x767a64> │ │ │ │ - ldr lr, [pc, #80] @ 773a20 <__cxa_atexit@plt+0x767a7c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #68] @ 773a24 <__cxa_atexit@plt+0x767a80> │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bcc 76c568 <__cxa_atexit@plt+0x7605c4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 76c574 <__cxa_atexit@plt+0x7605d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 773a28 <__cxa_atexit@plt+0x767a84> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq r8, [sp, #-20] @ 0xffffffec │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #84] @ 773aa0 <__cxa_atexit@plt+0x767afc> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 773aa4 <__cxa_atexit@plt+0x767b00> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #64] @ 773aac <__cxa_atexit@plt+0x767b08> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #52] @ 773aa8 <__cxa_atexit@plt+0x767b04> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #52] @ 773ab0 <__cxa_atexit@plt+0x767b0c> │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 773ae8 <__cxa_atexit@plt+0x767b44> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r0, [pc, #204] @ 773bd8 <__cxa_atexit@plt+0x767c34> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 773b5c <__cxa_atexit@plt+0x767bb8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 773b98 <__cxa_atexit@plt+0x767bf4> │ │ │ │ - ldr r7, [pc, #164] @ 773be8 <__cxa_atexit@plt+0x767c44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmppeq sp, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76c5ec <__cxa_atexit@plt+0x760648> │ │ │ │ + ldr r2, [pc, #116] @ 76c608 <__cxa_atexit@plt+0x760664> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 76c5e0 <__cxa_atexit@plt+0x76063c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 773bb8 <__cxa_atexit@plt+0x767c14> │ │ │ │ - ldr r3, [pc, #104] @ 773be4 <__cxa_atexit@plt+0x767c40> │ │ │ │ + bcc 76c5f4 <__cxa_atexit@plt+0x760650> │ │ │ │ + ldr r3, [pc, #72] @ 76c60c <__cxa_atexit@plt+0x760668> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r3, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 773be0 <__cxa_atexit@plt+0x767c3c> │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 773bcc <__cxa_atexit@plt+0x767c28> │ │ │ │ - ldr r6, [pc, #28] @ 773bdc <__cxa_atexit@plt+0x767c38> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r4, asr r0 │ │ │ │ - @ instruction: 0x015d8094 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 773c28 <__cxa_atexit@plt+0x767c84> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 773c40 <__cxa_atexit@plt+0x767c9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 773c44 <__cxa_atexit@plt+0x767ca0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq r7, [sp, #-252] @ 0xffffff04 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmppeq sp, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 773c8c <__cxa_atexit@plt+0x767ce8> │ │ │ │ + bcc 76c650 <__cxa_atexit@plt+0x7606ac> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 773ca4 <__cxa_atexit@plt+0x767d00> │ │ │ │ + ldr r2, [pc, #36] @ 76c65c <__cxa_atexit@plt+0x7606b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 773ca8 <__cxa_atexit@plt+0x767d04> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, asr pc │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - strheq r9, [ip, #-208] @ 0xffffff30 │ │ │ │ - andeq r0, r0, r7, asr #14 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 773ce0 <__cxa_atexit@plt+0x767d3c> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 7730c0 <__cxa_atexit@plt+0x76711c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 773d10 <__cxa_atexit@plt+0x767d6c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 773d94 <__cxa_atexit@plt+0x767df0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 773dc0 <__cxa_atexit@plt+0x767e1c> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 773da0 <__cxa_atexit@plt+0x767dfc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 773d60 <__cxa_atexit@plt+0x767dbc> │ │ │ │ - ldr r3, [pc, #76] @ 773dc4 <__cxa_atexit@plt+0x767e20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 773dc8 <__cxa_atexit@plt+0x767e24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 773d58 <__cxa_atexit@plt+0x767db4> │ │ │ │ - cmpeq sp, r8, ror #17 │ │ │ │ - ldrheq r7, [sp, #-228] @ 0xffffff1c │ │ │ │ - cmpeq sp, r8, asr #28 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 773e10 <__cxa_atexit@plt+0x767e6c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 773e28 <__cxa_atexit@plt+0x767e84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 773e2c <__cxa_atexit@plt+0x767e88> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq r7, [sp, #-220] @ 0xffffff24 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 773e80 <__cxa_atexit@plt+0x767edc> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ - strdeq r9, [ip, #-172] @ 0xffffff54 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + cmppeq sp, r0, asr #11 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r3, [sp, #-104] @ 0xffffff98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r7 │ │ │ │ sub r7, r5, #28 │ │ │ │ - str r6, [sp] │ │ │ │ cmp fp, r7 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 7740e8 <__cxa_atexit@plt+0x768144> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r0, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r6, #0 │ │ │ │ - b 773ebc <__cxa_atexit@plt+0x767f18> │ │ │ │ - mov r3, r7 │ │ │ │ - sub r4, r5, #28 │ │ │ │ - cmp fp, r4 │ │ │ │ - bhi 7740e8 <__cxa_atexit@plt+0x768144> │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 773f40 <__cxa_atexit@plt+0x767f9c> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 774028 <__cxa_atexit@plt+0x768084> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r4, [r2, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 773fec <__cxa_atexit@plt+0x768048> │ │ │ │ - and r2, r0, r9, lsr lr │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - add r4, r3, r2, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - add r4, lr, #4 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - stmda r5, {r2, r4, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r2, [pc, #592] @ 774168 <__cxa_atexit@plt+0x7681c4> │ │ │ │ + bhi 76c6f4 <__cxa_atexit@plt+0x760750> │ │ │ │ + ldr r7, [r8, #4] │ │ │ │ + ldr r2, [pc, #124] @ 76c704 <__cxa_atexit@plt+0x760760> │ │ │ │ mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ + subs r7, r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ - beq 774014 <__cxa_atexit@plt+0x768070> │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - ldr r4, [pc, #564] @ 77416c <__cxa_atexit@plt+0x7681c8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - b 773eac <__cxa_atexit@plt+0x767f08> │ │ │ │ - and r2, r0, r9, lsr lr │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - lsl r4, r1, r2 │ │ │ │ - tst ip, r1, lsl r2 │ │ │ │ - beq 774070 <__cxa_atexit@plt+0x7680cc> │ │ │ │ - sub r2, r4, #1 │ │ │ │ - ldr r0, [pc, #480] @ 774144 <__cxa_atexit@plt+0x7681a0> │ │ │ │ - and r2, ip, r2 │ │ │ │ - and r4, r0, r2, lsr #1 │ │ │ │ - ldr r0, [pc, #472] @ 774148 <__cxa_atexit@plt+0x7681a4> │ │ │ │ - sub r2, r2, r4 │ │ │ │ - and r4, r0, r2, lsr #2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - add r2, r2, r4 │ │ │ │ - ldr r0, [pc, #460] @ 774150 <__cxa_atexit@plt+0x7681ac> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr r0, [pc, #444] @ 77414c <__cxa_atexit@plt+0x7681a8> │ │ │ │ - mul r2, r2, r0 │ │ │ │ - lsr r2, r2, #24 │ │ │ │ - add r4, r3, r2, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - add r4, lr, #4 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - stmda r5, {r2, r4, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r2, [pc, #408] @ 774158 <__cxa_atexit@plt+0x7681b4> │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + add r1, r2, #2 │ │ │ │ + mov r2, #0 │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + bmi 76c6d0 <__cxa_atexit@plt+0x76072c> │ │ │ │ + add r7, r8, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #92] @ 76c718 <__cxa_atexit@plt+0x760774> │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r5, [pc, #48] @ 76c708 <__cxa_atexit@plt+0x760764> │ │ │ │ + ldr r7, [pc, #48] @ 76c70c <__cxa_atexit@plt+0x760768> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #40] @ 76c710 <__cxa_atexit@plt+0x76076c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 76c714 <__cxa_atexit@plt+0x760770> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r3, [sp, #-96] @ 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + mrseq r2, (UNDEF: 109) │ │ │ │ + strdeq r2, [sp, #-24] @ 0xffffffe8 │ │ │ │ + cmpeq sp, r4, asr r6 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + ldr r2, [pc, #192] @ 76c80c <__cxa_atexit@plt+0x760868> │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ands r0, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - beq 774014 <__cxa_atexit@plt+0x768070> │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r0, #15 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - ldr r4, [pc, #376] @ 77415c <__cxa_atexit@plt+0x7681b8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - b 773eac <__cxa_atexit@plt+0x767f08> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 7740c8 <__cxa_atexit@plt+0x768124> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 77417c <__cxa_atexit@plt+0x7681d8> │ │ │ │ + str r2, [r3] │ │ │ │ + beq 76c7a0 <__cxa_atexit@plt+0x7607fc> │ │ │ │ + ldr r2, [pc, #172] @ 76c810 <__cxa_atexit@plt+0x76086c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76c7e8 <__cxa_atexit@plt+0x760844> │ │ │ │ + mov r3, #0 │ │ │ │ + cmp r0, #2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + bne 76c7ac <__cxa_atexit@plt+0x760808> │ │ │ │ + ldr r7, [pc, #132] @ 76c814 <__cxa_atexit@plt+0x760870> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r2, r5 │ │ │ │ - str sl, [r5] │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r3, r1, #12 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - cmp r6, r3 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bcc 774108 <__cxa_atexit@plt+0x768164> │ │ │ │ - ldr r7, [pc, #280] @ 774170 <__cxa_atexit@plt+0x7681cc> │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr lr, [pc, #96] @ 76c81c <__cxa_atexit@plt+0x760878> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r0, [r3, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r2, [pc, #40] @ 76c818 <__cxa_atexit@plt+0x760874> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + mov sl, #0 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + ldrheq lr, [sp, #-228] @ 0xffffff1c │ │ │ │ + ldrdeq r2, [sp, #-84] @ 0xffffffac │ │ │ │ + @ instruction: 0xfffefc8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #164] @ 76c8d4 <__cxa_atexit@plt+0x760930> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76c8b4 <__cxa_atexit@plt+0x760910> │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + bne 76c878 <__cxa_atexit@plt+0x7608d4> │ │ │ │ + ldr r7, [pc, #112] @ 76c8d8 <__cxa_atexit@plt+0x760934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r9, [r1, #12] │ │ │ │ - stmib r1, {r7, sl} │ │ │ │ - sub r7, r3, #5 │ │ │ │ + str r7, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r3, r4, r7, sl} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 774128 <__cxa_atexit@plt+0x768184> │ │ │ │ - ldr r7, [pc, #212] @ 774174 <__cxa_atexit@plt+0x7681d0> │ │ │ │ - ldr r2, [pc, #212] @ 774178 <__cxa_atexit@plt+0x7681d4> │ │ │ │ - sub r8, r6, #5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r1, #12] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r1, {r2, sl} │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 77451c <__cxa_atexit@plt+0x768578> │ │ │ │ - ldr r7, [pc, #112] @ 774160 <__cxa_atexit@plt+0x7681bc> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr lr, [pc, #88] @ 76c8e0 <__cxa_atexit@plt+0x76093c> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a94aa8 <__cxa_atexit@plt+0x1a88b04> │ │ │ │ + ldr r3, [pc, #32] @ 76c8dc <__cxa_atexit@plt+0x760938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + mov sl, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #68] @ 774154 <__cxa_atexit@plt+0x7681b0> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #52] @ 774164 <__cxa_atexit@plt+0x7681c0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + ldrsbeq lr, [sp, #-220] @ 0xffffff24 │ │ │ │ + cmpeq sp, r8, lsl #10 │ │ │ │ + @ instruction: 0xfffefbc0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #8] @ 76c904 <__cxa_atexit@plt+0x760960> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, asr #26 │ │ │ │ + cmpeq sp, r4, lsr r4 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 76c934 <__cxa_atexit@plt+0x760990> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 76c9cc <__cxa_atexit@plt+0x760a28> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #20]! │ │ │ │ + subs r2, r7, #1 │ │ │ │ + str r2, [r3] │ │ │ │ + bmi 76c96c <__cxa_atexit@plt+0x7609c8> │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + ldr r2, [pc, #104] @ 76c9c0 <__cxa_atexit@plt+0x760a1c> │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 76c990 <__cxa_atexit@plt+0x7609ec> │ │ │ │ + ldr r3, [pc, #68] @ 76c9c4 <__cxa_atexit@plt+0x760a20> │ │ │ │ + ldr r8, [pc, #68] @ 76c9c8 <__cxa_atexit@plt+0x760a24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r5, [pc, #28] @ 76c9b4 <__cxa_atexit@plt+0x760a10> │ │ │ │ + ldr r7, [pc, #28] @ 76c9b8 <__cxa_atexit@plt+0x760a14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + ldr r0, [pc, #20] @ 76c9bc <__cxa_atexit@plt+0x760a18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, ror sl │ │ │ │ - andeq r0, r0, r8, lsr #21 │ │ │ │ - @ instruction: 0x00000abc │ │ │ │ - hvceq 51600 @ 0xc990 │ │ │ │ - andeq r0, r0, r0, lsr r6 │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - andeq r0, r0, r0, ror #9 │ │ │ │ - cmpeq sp, r0, lsl #23 │ │ │ │ - andeq r0, r0, r4, asr #14 │ │ │ │ - cmpeq sp, r0, lsr fp │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - mov r3, r6 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmpeq sp, r0, asr #30 │ │ │ │ + cmpeq sp, r8, lsr pc │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + hvceq 53824 @ 0xd240 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 774264 <__cxa_atexit@plt+0x7682c0> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 77422c <__cxa_atexit@plt+0x768288> │ │ │ │ - ldr lr, [pc, #220] @ 774294 <__cxa_atexit@plt+0x7682f0> │ │ │ │ - ldr r9, [pc, #220] @ 774298 <__cxa_atexit@plt+0x7682f4> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [pc, #212] @ 77429c <__cxa_atexit@plt+0x7682f8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r5, #8 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - sub r9, r6, #1 │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - bhi 77427c <__cxa_atexit@plt+0x7682d8> │ │ │ │ - ldr r1, [r6, #-8] │ │ │ │ - ldr r7, [pc, #172] @ 7742b0 <__cxa_atexit@plt+0x76830c> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76caa4 <__cxa_atexit@plt+0x760b00> │ │ │ │ + ldr r2, [pc, #204] @ 76cabc <__cxa_atexit@plt+0x760b18> │ │ │ │ mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - stm r5, {r1, r7, r8} │ │ │ │ - ldr r8, [pc, #144] @ 7742b4 <__cxa_atexit@plt+0x768310> │ │ │ │ + ldr lr, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + mov r0, r3 │ │ │ │ + ldr sl, [r3, #16] │ │ │ │ + ldr r9, [r0, #12]! │ │ │ │ + ldr r8, [r2, #20]! │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r7, r9, r7 │ │ │ │ + str lr, [r1, #8] │ │ │ │ + str sl, [r1, #12] │ │ │ │ + subs r1, r8, #1 │ │ │ │ + str r7, [r0] │ │ │ │ + str r1, [r2] │ │ │ │ + bmi 76ca5c <__cxa_atexit@plt+0x760ab8> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #140] @ 76cad0 <__cxa_atexit@plt+0x760b2c> │ │ │ │ + ldr r8, [r2, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #116] @ 7742a8 <__cxa_atexit@plt+0x768304> │ │ │ │ - sub r6, r6, #9 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 76ca80 <__cxa_atexit@plt+0x760adc> │ │ │ │ + ldr r5, [pc, #104] @ 76cad4 <__cxa_atexit@plt+0x760b30> │ │ │ │ + ldr r8, [pc, #104] @ 76cad8 <__cxa_atexit@plt+0x760b34> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r0] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r0 │ │ │ │ + b 1a94908 <__cxa_atexit@plt+0x1a88964> │ │ │ │ + ldr r5, [pc, #56] @ 76cac0 <__cxa_atexit@plt+0x760b1c> │ │ │ │ + ldr r7, [pc, #56] @ 76cac4 <__cxa_atexit@plt+0x760b20> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #48] @ 76cac8 <__cxa_atexit@plt+0x760b24> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str sl, [r3, #12]! │ │ │ │ - ldr r7, [pc, #92] @ 7742ac <__cxa_atexit@plt+0x768308> │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #56] @ 7742a4 <__cxa_atexit@plt+0x768300> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 76cacc <__cxa_atexit@plt+0x760b28> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #28] @ 7742a0 <__cxa_atexit@plt+0x7682fc> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + cmpeq sp, r0, asr lr │ │ │ │ + cmpeq sp, r8, asr #28 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + smlalbbeq r2, sp, r0, r3 │ │ │ │ + cmpeq sp, r0, ror #4 │ │ │ │ + andeq r0, r0, r6, lsl #10 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 76c9cc <__cxa_atexit@plt+0x760a28> │ │ │ │ + cmpeq sp, r4, asr r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76cbcc <__cxa_atexit@plt+0x760c28> │ │ │ │ + ldr r7, [pc, #216] @ 76cbf0 <__cxa_atexit@plt+0x760c4c> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq 76cb98 <__cxa_atexit@plt+0x760bf4> │ │ │ │ + ldr r7, [pc, #192] @ 76cbf4 <__cxa_atexit@plt+0x760c50> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76cbdc <__cxa_atexit@plt+0x760c38> │ │ │ │ + ldr r3, [pc, #168] @ 76cbf8 <__cxa_atexit@plt+0x760c54> │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ + mov r7, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + subs r3, r1, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + bmi 76cba8 <__cxa_atexit@plt+0x760c04> │ │ │ │ + add r3, r8, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #140] @ 76cc10 <__cxa_atexit@plt+0x760c6c> │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #76] @ 76cbfc <__cxa_atexit@plt+0x760c58> │ │ │ │ + ldr r7, [pc, #76] @ 76cc00 <__cxa_atexit@plt+0x760c5c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r0, [pc, #68] @ 76cc04 <__cxa_atexit@plt+0x760c60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 76cc0c <__cxa_atexit@plt+0x760c68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - cmpeq sp, r4, lsl #14 │ │ │ │ - smlaltteq r9, ip, ip, r6 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq sp, r4, lsl #19 │ │ │ │ - @ instruction: 0xfffea658 │ │ │ │ - cmpeq sp, r4, lsl sl │ │ │ │ - strheq r9, [ip, #-104] @ 0xffffff98 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ + ldr r7, [pc, #36] @ 76cc08 <__cxa_atexit@plt+0x760c64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + smlaltteq r3, sp, r8, r1 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + cmpeq sp, r8, lsr #26 │ │ │ │ + cmpeq sp, r0, lsr #26 │ │ │ │ + cmpeq sp, r8, ror #2 │ │ │ │ + smlalbbeq r3, sp, r4, r1 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmpeq sp, r8, lsr r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 77417c <__cxa_atexit@plt+0x7681d8> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 774310 <__cxa_atexit@plt+0x76836c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 77431c <__cxa_atexit@plt+0x768378> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #156] @ 76ccc8 <__cxa_atexit@plt+0x760d24> │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r7, r3, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3] │ │ │ │ + bhi 76ccb4 <__cxa_atexit@plt+0x760d10> │ │ │ │ + ldr r3, [pc, #128] @ 76cccc <__cxa_atexit@plt+0x760d28> │ │ │ │ + ldr r2, [r8, #4] │ │ │ │ + mov r7, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + subs r3, r2, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5] │ │ │ │ + bmi 76cc94 <__cxa_atexit@plt+0x760cf0> │ │ │ │ + add r3, r8, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #96] @ 76cce0 <__cxa_atexit@plt+0x760d3c> │ │ │ │ + ldr r8, [r3, #12] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, r9 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r3, [pc, #52] @ 76ccd0 <__cxa_atexit@plt+0x760d2c> │ │ │ │ + ldr r7, [pc, #52] @ 76ccd4 <__cxa_atexit@plt+0x760d30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #44] @ 76ccd8 <__cxa_atexit@plt+0x760d34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq r7, [sp, #-140] @ 0xffffff74 │ │ │ │ + ldr r7, [pc, #32] @ 76ccdc <__cxa_atexit@plt+0x760d38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + smlaltteq r3, sp, ip, r0 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + cmpeq sp, ip, lsr ip │ │ │ │ + cmpeq sp, r8, lsr ip │ │ │ │ + swpbeq r3, r0, [sp] │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 774360 <__cxa_atexit@plt+0x7683bc> │ │ │ │ - ldr r2, [pc, #44] @ 774378 <__cxa_atexit@plt+0x7683d4> │ │ │ │ + bcc 76cd18 <__cxa_atexit@plt+0x760d74> │ │ │ │ + ldr r2, [pc, #28] @ 76cd24 <__cxa_atexit@plt+0x760d80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77437c <__cxa_atexit@plt+0x7683d8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, lsl #17 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7743c0 <__cxa_atexit@plt+0x76841c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7743d8 <__cxa_atexit@plt+0x768434> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrheq lr, [sp, #-236] @ 0xffffff14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76cd60 <__cxa_atexit@plt+0x760dbc> │ │ │ │ + ldr r3, [pc, #40] @ 76cd78 <__cxa_atexit@plt+0x760dd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7743dc <__cxa_atexit@plt+0x768438> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, lsr #16 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - smlalbbeq r9, ip, r4, r6 │ │ │ │ - andeq r0, r0, r6, lsl #7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 774410 <__cxa_atexit@plt+0x76846c> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ + ldr r7, [pc, #20] @ 76cd7c <__cxa_atexit@plt+0x760dd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, ror lr │ │ │ │ + qdaddeq r3, ip, sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76cdb8 <__cxa_atexit@plt+0x760e14> │ │ │ │ + ldr r3, [pc, #40] @ 76cdd0 <__cxa_atexit@plt+0x760e2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 76cdd4 <__cxa_atexit@plt+0x760e30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, ip, lsl lr │ │ │ │ + cmpeq sp, r8 │ │ │ │ + teqeq r6, r3 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + teqeq r6, r3, lsl #24 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + teqeq r6, r4, lsr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + teqeq r6, r7, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76cebc <__cxa_atexit@plt+0x760f18> │ │ │ │ + ldr r3, [pc, #116] @ 76cecc <__cxa_atexit@plt+0x760f28> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 76ce9c <__cxa_atexit@plt+0x760ef8> │ │ │ │ + ldr r2, [pc, #100] @ 76ced0 <__cxa_atexit@plt+0x760f2c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 76ceac <__cxa_atexit@plt+0x760f08> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r2, [pc, #76] @ 76ced4 <__cxa_atexit@plt+0x760f30> │ │ │ │ + cmp r3, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 76ced8 <__cxa_atexit@plt+0x760f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x015de69c │ │ │ │ + cmpeq sp, ip, lsl #30 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #60] @ 76cf28 <__cxa_atexit@plt+0x760f84> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 773e80 <__cxa_atexit@plt+0x767edc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76cf20 <__cxa_atexit@plt+0x760f7c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #32] @ 76cf2c <__cxa_atexit@plt+0x760f88> │ │ │ │ + cmp r3, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq sp, r8, lsl r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7744e0 <__cxa_atexit@plt+0x76853c> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 774508 <__cxa_atexit@plt+0x768564> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r2, [pc, #16] @ 76cf5c <__cxa_atexit@plt+0x760fb8> │ │ │ │ + cmp r3, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 77450c <__cxa_atexit@plt+0x768568> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 7744f8 <__cxa_atexit@plt+0x768554> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7744a4 <__cxa_atexit@plt+0x768500> │ │ │ │ - ldr r7, [pc, #84] @ 774510 <__cxa_atexit@plt+0x76856c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 774514 <__cxa_atexit@plt+0x768570> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + addeq r2, r2, #4 │ │ │ │ + ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 774518 <__cxa_atexit@plt+0x768574> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldrsbeq lr, [sp, #-88] @ 0xffffffa8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76cfec <__cxa_atexit@plt+0x761048> │ │ │ │ + ldr r3, [pc, #124] @ 76cffc <__cxa_atexit@plt+0x761058> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 774498 <__cxa_atexit@plt+0x7684f4> │ │ │ │ - cmpeq sp, r0, ror #15 │ │ │ │ - ldrheq r7, [sp, #-16] │ │ │ │ - cmpeq sp, ip, lsl r7 │ │ │ │ - cmpeq sp, r0, ror #14 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r1, #8]! │ │ │ │ - add r3, r6, #12 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7745f4 <__cxa_atexit@plt+0x768650> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr lr, [r2, #4]! │ │ │ │ - sub r9, r3, #5 │ │ │ │ - cmp r0, sl │ │ │ │ - bne 7745c0 <__cxa_atexit@plt+0x76861c> │ │ │ │ - ldr r1, [pc, #204] @ 774628 <__cxa_atexit@plt+0x768684> │ │ │ │ - ldr ip, [pc, #204] @ 77462c <__cxa_atexit@plt+0x768688> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - add r6, r6, #8 │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r1, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r1 │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - bhi 774610 <__cxa_atexit@plt+0x76866c> │ │ │ │ - mov r7, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r7, #-16]! │ │ │ │ - ldr r3, [lr, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r2, [pc, #112] @ 774638 <__cxa_atexit@plt+0x768694> │ │ │ │ - ldr r7, [pc, #112] @ 77463c <__cxa_atexit@plt+0x768698> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 76cfcc <__cxa_atexit@plt+0x761028> │ │ │ │ + ldr r2, [pc, #108] @ 76d000 <__cxa_atexit@plt+0x76105c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + beq 76cfdc <__cxa_atexit@plt+0x761038> │ │ │ │ + ldr r2, [pc, #88] @ 76d004 <__cxa_atexit@plt+0x761060> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #84] @ 76d008 <__cxa_atexit@plt+0x761064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - stmib r6, {r7, lr} │ │ │ │ - str sl, [r6, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r6, [pc, #56] @ 774634 <__cxa_atexit@plt+0x768690> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 774630 <__cxa_atexit@plt+0x76868c> │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r3, r1 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 76d00c <__cxa_atexit@plt+0x761068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq ip, ip, lsr r3 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq sp, ip, lsl #12 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrsbeq lr, [sp, #-84] @ 0xffffffac │ │ │ │ + cmpeq sp, ip, lsr #10 │ │ │ │ + smlaltteq r2, sp, r0, sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 77451c <__cxa_atexit@plt+0x768578> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r2, [pc, #68] @ 76d064 <__cxa_atexit@plt+0x7610c0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76d05c <__cxa_atexit@plt+0x7610b8> │ │ │ │ + ldr r2, [pc, #44] @ 76d068 <__cxa_atexit@plt+0x7610c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ 76d06c <__cxa_atexit@plt+0x7610c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq sp, r4, asr #10 │ │ │ │ + @ instruction: 0x015de49c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 774694 <__cxa_atexit@plt+0x7686f0> │ │ │ │ + ldr r3, [pc, #36] @ 76d0a4 <__cxa_atexit@plt+0x761100> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 7746a0 <__cxa_atexit@plt+0x7686fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r7, [pc, #20] @ 76d0a8 <__cxa_atexit@plt+0x761104> │ │ │ │ + cmp r1, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r8, asr r5 │ │ │ │ + cmpeq sp, r0, lsl #10 │ │ │ │ + cmpeq sp, r8, asr #8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76d0dc <__cxa_atexit@plt+0x761138> │ │ │ │ + ldr r3, [pc, #24] @ 76d0e8 <__cxa_atexit@plt+0x761144> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a959ac <__cxa_atexit@plt+0x1a89a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7746e4 <__cxa_atexit@plt+0x768740> │ │ │ │ - ldr r2, [pc, #44] @ 7746fc <__cxa_atexit@plt+0x768758> │ │ │ │ + bcc 76d120 <__cxa_atexit@plt+0x76117c> │ │ │ │ + ldr r2, [pc, #28] @ 76d12c <__cxa_atexit@plt+0x761188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 774700 <__cxa_atexit@plt+0x76875c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, lsl #10 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, r0, lsl r6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76d180 <__cxa_atexit@plt+0x7611dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76d188 <__cxa_atexit@plt+0x7611e4> │ │ │ │ + ldr r1, [pc, #64] @ 76d1a4 <__cxa_atexit@plt+0x761200> │ │ │ │ + ldr r0, [pc, #64] @ 76d1a8 <__cxa_atexit@plt+0x761204> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #3 │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r6, r2 │ │ │ │ + b 76d190 <__cxa_atexit@plt+0x7611ec> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 76d1a0 <__cxa_atexit@plt+0x7611fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, asr ip │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + cmpeq sp, ip, ror r3 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76d250 <__cxa_atexit@plt+0x7612ac> │ │ │ │ + ldr r7, [pc, #132] @ 76d278 <__cxa_atexit@plt+0x7612d4> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r8} │ │ │ │ + beq 76d244 <__cxa_atexit@plt+0x7612a0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 76d264 <__cxa_atexit@plt+0x7612c0> │ │ │ │ + ldr r7, [pc, #104] @ 76d280 <__cxa_atexit@plt+0x7612dc> │ │ │ │ + ldr r1, [pc, #104] @ 76d284 <__cxa_atexit@plt+0x7612e0> │ │ │ │ + sub r0, r3, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r2, #-4] │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + mov r7, r9 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76d27c <__cxa_atexit@plt+0x7612d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x014d2b90 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmpeq sp, r4, asr #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 774744 <__cxa_atexit@plt+0x7687a0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77475c <__cxa_atexit@plt+0x7687b8> │ │ │ │ + bcc 76d2d4 <__cxa_atexit@plt+0x761330> │ │ │ │ + ldr r2, [pc, #52] @ 76d2e0 <__cxa_atexit@plt+0x76133c> │ │ │ │ + ldr r1, [pc, #52] @ 76d2e4 <__cxa_atexit@plt+0x761340> │ │ │ │ + sub r0, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + cmpeq sp, r0, lsr r2 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, #0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, r7, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 76d30c <__cxa_atexit@plt+0x761368> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #36] @ 76d34c <__cxa_atexit@plt+0x7613a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 76d338 <__cxa_atexit@plt+0x761394> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a8f1c4 <__cxa_atexit@plt+0x1a83220> │ │ │ │ + ldr r7, [pc, #16] @ 76d350 <__cxa_atexit@plt+0x7613ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 774760 <__cxa_atexit@plt+0x7687bc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015d749c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ + @ instruction: 0x015de39c │ │ │ │ + cmpeq sp, ip, asr r1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76d3e8 <__cxa_atexit@plt+0x761444> │ │ │ │ + ldr r2, [pc, #156] @ 76d410 <__cxa_atexit@plt+0x76146c> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 76d3d8 <__cxa_atexit@plt+0x761434> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 76d3f8 <__cxa_atexit@plt+0x761454> │ │ │ │ + ldr r7, [pc, #116] @ 76d418 <__cxa_atexit@plt+0x761474> │ │ │ │ + ldr r1, [pc, #116] @ 76d41c <__cxa_atexit@plt+0x761478> │ │ │ │ + sub r0, r2, #7 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76d414 <__cxa_atexit@plt+0x761470> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq sp, r0, lsl #20 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmpeq sp, r8, lsr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 7747c4 <__cxa_atexit@plt+0x768820> │ │ │ │ - ldr lr, [pc, #80] @ 7747dc <__cxa_atexit@plt+0x768838> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #68] @ 7747e0 <__cxa_atexit@plt+0x76883c> │ │ │ │ - sub r8, r6, #5 │ │ │ │ + bcc 76d474 <__cxa_atexit@plt+0x7614d0> │ │ │ │ + ldr lr, [pc, #60] @ 76d480 <__cxa_atexit@plt+0x7614dc> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 76d484 <__cxa_atexit@plt+0x7614e0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 7747e4 <__cxa_atexit@plt+0x768840> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sp, r8, lsr r4 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #84] @ 77485c <__cxa_atexit@plt+0x7688b8> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 774860 <__cxa_atexit@plt+0x7688bc> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #64] @ 774868 <__cxa_atexit@plt+0x7688c4> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #52] @ 774864 <__cxa_atexit@plt+0x7688c0> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #52] @ 77486c <__cxa_atexit@plt+0x7688c8> │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mul r3, r0, lr │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0x015de090 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76d4c0 <__cxa_atexit@plt+0x76151c> │ │ │ │ + ldr r2, [pc, #32] @ 76d4cc <__cxa_atexit@plt+0x761528> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ + mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7748a4 <__cxa_atexit@plt+0x768900> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + b 1a95a50 <__cxa_atexit@plt+0x1a89aac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r0, [pc, #204] @ 774994 <__cxa_atexit@plt+0x7689f0> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 774918 <__cxa_atexit@plt+0x768974> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 774954 <__cxa_atexit@plt+0x7689b0> │ │ │ │ - ldr r7, [pc, #164] @ 7749a4 <__cxa_atexit@plt+0x768a00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76d508 <__cxa_atexit@plt+0x761564> │ │ │ │ + ldr r7, [pc, #32] @ 76d514 <__cxa_atexit@plt+0x761570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ + cmpeq sp, r8, asr r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76d5ac <__cxa_atexit@plt+0x761608> │ │ │ │ + ldr r2, [pc, #156] @ 76d5d4 <__cxa_atexit@plt+0x761630> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 76d59c <__cxa_atexit@plt+0x7615f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 774974 <__cxa_atexit@plt+0x7689d0> │ │ │ │ - ldr r3, [pc, #104] @ 7749a0 <__cxa_atexit@plt+0x7689fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 76d5bc <__cxa_atexit@plt+0x761618> │ │ │ │ + ldr r7, [pc, #116] @ 76d5dc <__cxa_atexit@plt+0x761638> │ │ │ │ + ldr r1, [pc, #116] @ 76d5e0 <__cxa_atexit@plt+0x76163c> │ │ │ │ + sub r0, r2, #7 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str sl, [r6, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 77499c <__cxa_atexit@plt+0x7689f8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 76d5d8 <__cxa_atexit@plt+0x761634> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 774988 <__cxa_atexit@plt+0x7689e4> │ │ │ │ - ldr r6, [pc, #28] @ 774998 <__cxa_atexit@plt+0x7689f4> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, asr r3 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x015d7298 │ │ │ │ - ldrsbeq r7, [sp, #-40] @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq sp, r0, asr #16 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + cmpeq sp, r4, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7749e4 <__cxa_atexit@plt+0x768a40> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7749fc <__cxa_atexit@plt+0x768a58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + bcc 76d638 <__cxa_atexit@plt+0x761694> │ │ │ │ + ldr lr, [pc, #60] @ 76d644 <__cxa_atexit@plt+0x7616a0> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 76d648 <__cxa_atexit@plt+0x7616a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + cmpeq sp, ip, asr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76d680 <__cxa_atexit@plt+0x7616dc> │ │ │ │ + ldr r2, [pc, #28] @ 76d688 <__cxa_atexit@plt+0x7616e4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 774a00 <__cxa_atexit@plt+0x768a5c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 76d6ac <__cxa_atexit@plt+0x761708> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r0, lsl #4 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + cmpeq sp, ip, asr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76d6dc <__cxa_atexit@plt+0x761738> │ │ │ │ + ldr r3, [pc, #20] @ 76d6e4 <__cxa_atexit@plt+0x761740> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ + ldr r3, [pc, #16] @ 76d708 <__cxa_atexit@plt+0x761764> │ │ │ │ str r7, [r5] │ │ │ │ - bcc 774a48 <__cxa_atexit@plt+0x768aa4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 774a60 <__cxa_atexit@plt+0x768abc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76d77c <__cxa_atexit@plt+0x7617d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 76d788 <__cxa_atexit@plt+0x7617e4> │ │ │ │ + ldr r5, [pc, #68] @ 76d798 <__cxa_atexit@plt+0x7617f4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #60] @ 76d79c <__cxa_atexit@plt+0x7617f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ + b 1a95a50 <__cxa_atexit@plt+0x1a89aac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 774a64 <__cxa_atexit@plt+0x768ac0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r0, lsr #3 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - strdeq r8, [ip, #-252] @ 0xffffff04 │ │ │ │ - andeq r0, r0, r7, asr #14 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 774a98 <__cxa_atexit@plt+0x768af4> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 773e80 <__cxa_atexit@plt+0x767edc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 774ac8 <__cxa_atexit@plt+0x768b24> │ │ │ │ - str r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76d7d8 <__cxa_atexit@plt+0x761834> │ │ │ │ + ldr r7, [pc, #32] @ 76d7e4 <__cxa_atexit@plt+0x761840> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ + cmpeq sp, r8, lsl #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub sl, r5, #20 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 76d88c <__cxa_atexit@plt+0x7618e8> │ │ │ │ + ldr r8, [r1, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r1, #16] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ + ldr lr, [pc, #148] @ 76d8ac <__cxa_atexit@plt+0x761908> │ │ │ │ + str r8, [r2, #-16]! │ │ │ │ + ldr r9, [pc, #144] @ 76d8b0 <__cxa_atexit@plt+0x76190c> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r2, #-4] │ │ │ │ + stmib r2, {r0, r9} │ │ │ │ + str r1, [r2, #12] │ │ │ │ + beq 76d880 <__cxa_atexit@plt+0x7618dc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 774b4c <__cxa_atexit@plt+0x768ba8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 774b78 <__cxa_atexit@plt+0x768bd4> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 774b58 <__cxa_atexit@plt+0x768bb4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 774b18 <__cxa_atexit@plt+0x768b74> │ │ │ │ - ldr r3, [pc, #76] @ 774b7c <__cxa_atexit@plt+0x768bd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 774b80 <__cxa_atexit@plt+0x768bdc> │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc 76d898 <__cxa_atexit@plt+0x7618f4> │ │ │ │ + ldr lr, [pc, #100] @ 76d8b4 <__cxa_atexit@plt+0x761910> │ │ │ │ + ldr r3, [pc, #100] @ 76d8b8 <__cxa_atexit@plt+0x761914> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + sub r3, r1, #7 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmpeq sp, r0, ror ip │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x015ddc90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76d910 <__cxa_atexit@plt+0x76196c> │ │ │ │ + ldr lr, [pc, #60] @ 76d91c <__cxa_atexit@plt+0x761978> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 76d920 <__cxa_atexit@plt+0x76197c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 774b10 <__cxa_atexit@plt+0x768b6c> │ │ │ │ - cmpeq sp, r0, lsr fp │ │ │ │ - ldrsheq r7, [sp, #-12] │ │ │ │ - @ instruction: 0x015d7090 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + ldrsheq sp, [sp, #-184] @ 0xffffff48 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76d950 <__cxa_atexit@plt+0x7619ac> │ │ │ │ + ldr r2, [pc, #28] @ 76d960 <__cxa_atexit@plt+0x7619bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 73df50 <__cxa_atexit@plt+0x731fac> │ │ │ │ + ldr r7, [pc, #12] @ 76d964 <__cxa_atexit@plt+0x7619c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smlaltbeq r2, sp, r0, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 774bc8 <__cxa_atexit@plt+0x768c24> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 774be0 <__cxa_atexit@plt+0x768c3c> │ │ │ │ + bcc 76d9d8 <__cxa_atexit@plt+0x761a34> │ │ │ │ + ldr r2, [pc, #88] @ 76d9e4 <__cxa_atexit@plt+0x761a40> │ │ │ │ + ldr lr, [pc, #88] @ 76d9e8 <__cxa_atexit@plt+0x761a44> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #84] @ 76d9ec <__cxa_atexit@plt+0x761a48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 774be4 <__cxa_atexit@plt+0x768c40> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r4, lsr #32 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 774c20 <__cxa_atexit@plt+0x768c7c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0x015ddb94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76da24 <__cxa_atexit@plt+0x761a80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 76da2c <__cxa_atexit@plt+0x761a88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, lsl #21 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76dac4 <__cxa_atexit@plt+0x761b20> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr lr, [pc, #120] @ 76dad8 <__cxa_atexit@plt+0x761b34> │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + add r7, r1, #4 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r3, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 76da84 <__cxa_atexit@plt+0x761ae0> │ │ │ │ + ldr r7, [pc, #64] @ 76dadc <__cxa_atexit@plt+0x761b38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #56] @ 76dae0 <__cxa_atexit@plt+0x761b3c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 76dabc <__cxa_atexit@plt+0x761b18> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a8f1c4 <__cxa_atexit@plt+0x1a83220> │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - str r6, [sp] │ │ │ │ - sub r6, r5, #32 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 774ea0 <__cxa_atexit@plt+0x768efc> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov r6, #15 │ │ │ │ - mov lr, #0 │ │ │ │ - b 774c50 <__cxa_atexit@plt+0x768cac> │ │ │ │ - sub r1, r5, #32 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 774ea0 <__cxa_atexit@plt+0x768efc> │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 774cdc <__cxa_atexit@plt+0x768d38> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 774dd8 <__cxa_atexit@plt+0x768e34> │ │ │ │ - bic r1, r3, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r2, [r1, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 774d94 <__cxa_atexit@plt+0x768df0> │ │ │ │ - and r1, r6, r8, lsr r4 │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - add r4, r4, #4 │ │ │ │ - add r3, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r1, r4, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #612] @ 774f14 <__cxa_atexit@plt+0x768f70> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - beq 774dc0 <__cxa_atexit@plt+0x768e1c> │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r4, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #584] @ 774f18 <__cxa_atexit@plt+0x768f74> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 774c44 <__cxa_atexit@plt+0x768ca0> │ │ │ │ - and ip, r6, r8, lsr r4 │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov r0, #1 │ │ │ │ - lsl r3, r0, ip │ │ │ │ - tst r6, r0, lsl ip │ │ │ │ - beq 774e1c <__cxa_atexit@plt+0x768e78> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r1, [pc, #496] @ 774ef4 <__cxa_atexit@plt+0x768f50> │ │ │ │ - and r3, r6, r3 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr r0, [pc, #488] @ 774ef8 <__cxa_atexit@plt+0x768f54> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r3, r0, r1, lsr #2 │ │ │ │ - and r1, r1, r0 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r0, [pc, #476] @ 774f00 <__cxa_atexit@plt+0x768f5c> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r0 │ │ │ │ - ldr r0, [pc, #460] @ 774efc <__cxa_atexit@plt+0x768f58> │ │ │ │ - add r4, r4, #4 │ │ │ │ - mul r1, r1, r0 │ │ │ │ - lsr r1, r1, #24 │ │ │ │ - add r3, r2, r1, lsl #2 │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmda r5, {r1, r4, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #420] @ 774f08 <__cxa_atexit@plt+0x768f64> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r3, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - beq 774dc0 <__cxa_atexit@plt+0x768e1c> │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #392] @ 774f0c <__cxa_atexit@plt+0x768f68> │ │ │ │ - mov r6, #15 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b 774c44 <__cxa_atexit@plt+0x768ca0> │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 774e80 <__cxa_atexit@plt+0x768edc> │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - mov r8, fp │ │ │ │ - b 774f28 <__cxa_atexit@plt+0x768f84> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 774eb8 <__cxa_atexit@plt+0x768f14> │ │ │ │ - ldr r7, [pc, #280] @ 774f1c <__cxa_atexit@plt+0x768f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r0, [sp] │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r2, r3, r7, sl} │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + cmpeq sp, r0, lsl #20 │ │ │ │ + cmpeq sp, r8, lsl ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76db74 <__cxa_atexit@plt+0x761bd0> │ │ │ │ + ldr r2, [pc, #152] @ 76db9c <__cxa_atexit@plt+0x761bf8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - add r6, r0, #16 │ │ │ │ - str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmp r7, r6 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 774ed8 <__cxa_atexit@plt+0x768f34> │ │ │ │ - ldr r7, [pc, #204] @ 774f20 <__cxa_atexit@plt+0x768f7c> │ │ │ │ - ldr r1, [pc, #204] @ 774f24 <__cxa_atexit@plt+0x768f80> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 76db64 <__cxa_atexit@plt+0x761bc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 76db84 <__cxa_atexit@plt+0x761be0> │ │ │ │ + ldr r7, [pc, #112] @ 76dba4 <__cxa_atexit@plt+0x761c00> │ │ │ │ + ldr r1, [pc, #112] @ 76dba8 <__cxa_atexit@plt+0x761c04> │ │ │ │ + sub r0, r2, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r0, #16] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r8, r6, #9 │ │ │ │ - stmib r0, {r1, r9, sl} │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - add r7, r2, #1 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + stmib r6, {r7, sl} │ │ │ │ + str r1, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7752b4 <__cxa_atexit@plt+0x769310> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76dba0 <__cxa_atexit@plt+0x761bfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 774f04 <__cxa_atexit@plt+0x768f60> │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #48] @ 774f10 <__cxa_atexit@plt+0x768f6c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, ror #21 │ │ │ │ - andeq r0, r0, r4, lsr #22 │ │ │ │ - andeq r0, r0, r0, asr #22 │ │ │ │ - muleq r0, ip, r6 │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - andeq r0, r0, r0, ror #9 │ │ │ │ - ldrsbeq r6, [sp, #-208] @ 0xffffff30 │ │ │ │ - @ instruction: 0x000007b8 │ │ │ │ - cmpeq sp, r8, ror sp │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r1, #12]! │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 775008 <__cxa_atexit@plt+0x769064> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr sl, [r0, #8]! │ │ │ │ - ldm r5, {r3, lr} │ │ │ │ - cmp r9, r3 │ │ │ │ - bne 774fd4 <__cxa_atexit@plt+0x769030> │ │ │ │ - ldr r9, [pc, #208] @ 775038 <__cxa_atexit@plt+0x769094> │ │ │ │ - ldr ip, [pc, #208] @ 77503c <__cxa_atexit@plt+0x769098> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r3, r2, #8 │ │ │ │ - sub r9, r6, #9 │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str ip, [r5, #16] │ │ │ │ - bhi 775020 <__cxa_atexit@plt+0x76907c> │ │ │ │ - mov r6, r5 │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str sl, [r6, #-12]! │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r0, [pc, #108] @ 775048 <__cxa_atexit@plt+0x7690a4> │ │ │ │ - ldr r7, [pc, #108] @ 77504c <__cxa_atexit@plt+0x7690a8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - stmib r2, {r7, sl, lr} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - mov sl, r3 │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #52] @ 775044 <__cxa_atexit@plt+0x7690a0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + mov r7, r9 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 775040 <__cxa_atexit@plt+0x76909c> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq ip, ip, lsr #18 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r6, [sp, #-176] @ 0xffffff50 │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 774f28 <__cxa_atexit@plt+0x768f84> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + smlalbbeq r2, sp, r0, r2 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmpeq sp, r8, lsr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7750a4 <__cxa_atexit@plt+0x769100> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 7750b0 <__cxa_atexit@plt+0x76910c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ + bcc 76dc00 <__cxa_atexit@plt+0x761c5c> │ │ │ │ + ldr lr, [pc, #60] @ 76dc0c <__cxa_atexit@plt+0x761c68> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 76dc10 <__cxa_atexit@plt+0x761c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r8, asr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + cmpeq sp, r8, lsl #18 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76dc54 <__cxa_atexit@plt+0x761cb0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 76dc5c <__cxa_atexit@plt+0x761cb8> │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r8, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7750f4 <__cxa_atexit@plt+0x769150> │ │ │ │ - ldr r2, [pc, #44] @ 77510c <__cxa_atexit@plt+0x769168> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r0, #0 │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, r7, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 76dc7c <__cxa_atexit@plt+0x761cd8> │ │ │ │ + ldr r7, [r1] │ │ │ │ + ldr r3, [pc, #36] @ 76dcbc <__cxa_atexit@plt+0x761d18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 76dca8 <__cxa_atexit@plt+0x761d04> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a8f1c4 <__cxa_atexit@plt+0x1a83220> │ │ │ │ + ldr r7, [pc, #16] @ 76dcc0 <__cxa_atexit@plt+0x761d1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 775110 <__cxa_atexit@plt+0x76916c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq r6, [sp, #-160] @ 0xffffff60 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + cmpeq sp, ip, lsr #20 │ │ │ │ + cmpeq sp, ip, ror #15 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76dd58 <__cxa_atexit@plt+0x761db4> │ │ │ │ + ldr r2, [pc, #156] @ 76dd80 <__cxa_atexit@plt+0x761ddc> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 76dd48 <__cxa_atexit@plt+0x761da4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 76dd68 <__cxa_atexit@plt+0x761dc4> │ │ │ │ + ldr r7, [pc, #116] @ 76dd88 <__cxa_atexit@plt+0x761de4> │ │ │ │ + ldr r1, [pc, #116] @ 76dd8c <__cxa_atexit@plt+0x761de8> │ │ │ │ + sub r0, r2, #7 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76dd84 <__cxa_atexit@plt+0x761de0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smlaltbeq r2, sp, r0, r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + cmpeq sp, r8, asr #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 775154 <__cxa_atexit@plt+0x7691b0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77516c <__cxa_atexit@plt+0x7691c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 775170 <__cxa_atexit@plt+0x7691cc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, lsl #21 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7751a8 <__cxa_atexit@plt+0x769204> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 774c20 <__cxa_atexit@plt+0x768c7c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 775278 <__cxa_atexit@plt+0x7692d4> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #200] @ 7752a0 <__cxa_atexit@plt+0x7692fc> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldmib r5, {r1, r6} │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 7752a4 <__cxa_atexit@plt+0x769300> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 775290 <__cxa_atexit@plt+0x7692ec> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 77523c <__cxa_atexit@plt+0x769298> │ │ │ │ - ldr r7, [pc, #84] @ 7752a8 <__cxa_atexit@plt+0x769304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 7752ac <__cxa_atexit@plt+0x769308> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 7752b0 <__cxa_atexit@plt+0x76930c> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + bcc 76dde4 <__cxa_atexit@plt+0x761e40> │ │ │ │ + ldr lr, [pc, #60] @ 76ddf0 <__cxa_atexit@plt+0x761e4c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [pc, #52] @ 76ddf4 <__cxa_atexit@plt+0x761e50> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 73dfd0 <__cxa_atexit@plt+0x73202c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 775230 <__cxa_atexit@plt+0x76928c> │ │ │ │ - cmpeq sp, r8, asr #20 │ │ │ │ - cmpeq sp, r8, lsl r4 │ │ │ │ - cmpeq sp, r4, lsl #19 │ │ │ │ - cmpeq sp, r8, asr #19 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r2, #12]! │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 775358 <__cxa_atexit@plt+0x7693b4> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r9, [r1, #9] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 77531c <__cxa_atexit@plt+0x769378> │ │ │ │ - ldr r3, [pc, #140] @ 775378 <__cxa_atexit@plt+0x7693d4> │ │ │ │ - ldr r2, [r1, #1] │ │ │ │ - ldr r1, [r1, #5] │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + cmpeq sp, r0, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76de68 <__cxa_atexit@plt+0x761ec4> │ │ │ │ + ldr r3, [pc, #120] @ 76de90 <__cxa_atexit@plt+0x761eec> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r3, [pc, #104] @ 77537c <__cxa_atexit@plt+0x7693d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr lr, [pc, #96] @ 775384 <__cxa_atexit@plt+0x7693e0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr ip, [pc, #88] @ 775388 <__cxa_atexit@plt+0x7693e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r7, r3, #9 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add lr, r6, #8 │ │ │ │ - str ip, [r6, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r7, [pc, #32] @ 775380 <__cxa_atexit@plt+0x7693dc> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r3, [r7] │ │ │ │ + beq 76de58 <__cxa_atexit@plt+0x761eb4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76de78 <__cxa_atexit@plt+0x761ed4> │ │ │ │ + ldr r7, [pc, #92] @ 76de98 <__cxa_atexit@plt+0x761ef4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmpeq sp, r0, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x015d689c │ │ │ │ - andeq r0, r0, r6, lsr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7752b4 <__cxa_atexit@plt+0x769310> │ │ │ │ - andeq r0, r0, r6, lsl #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7753c4 <__cxa_atexit@plt+0x769420> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc 77548c <__cxa_atexit@plt+0x7694e8> │ │ │ │ - ldr r7, [pc, #208] @ 7754ac <__cxa_atexit@plt+0x769508> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r1, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r7, [pc, #172] @ 7754b0 <__cxa_atexit@plt+0x76950c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [sl, #4] │ │ │ │ - sub r1, r8, #47 @ 0x2f │ │ │ │ - str r7, [sl, #-12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - mov r7, sl │ │ │ │ - str r1, [sl, #8] │ │ │ │ - stmdb sl, {r0, r3} │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str lr, [sl, #20] │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - ldr r3, [pc, #128] @ 7754b4 <__cxa_atexit@plt+0x769510> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77549c <__cxa_atexit@plt+0x7694f8> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77544c <__cxa_atexit@plt+0x7694a8> │ │ │ │ - ldr r7, [pc, #84] @ 7754b8 <__cxa_atexit@plt+0x769514> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #68] @ 7754bc <__cxa_atexit@plt+0x769518> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ + ldr r7, [pc, #36] @ 76de94 <__cxa_atexit@plt+0x761ef0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 775440 <__cxa_atexit@plt+0x76949c> │ │ │ │ - cmpeq sp, r4, asr #16 │ │ │ │ - ldrsbeq r6, [sp, #-124] @ 0xffffff84 │ │ │ │ - cmpeq sp, r0, lsl #4 │ │ │ │ - cmpeq sp, r8, ror r7 │ │ │ │ - ldrheq r6, [sp, #-116] @ 0xffffff8c │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x014d1f94 │ │ │ │ + cmpeq sp, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 775500 <__cxa_atexit@plt+0x76955c> │ │ │ │ - ldr r2, [pc, #44] @ 775518 <__cxa_atexit@plt+0x769574> │ │ │ │ + bcc 76ded4 <__cxa_atexit@plt+0x761f30> │ │ │ │ + ldr r2, [pc, #32] @ 76dee0 <__cxa_atexit@plt+0x761f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77551c <__cxa_atexit@plt+0x769578> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, ror #13 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 775560 <__cxa_atexit@plt+0x7695bc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 775578 <__cxa_atexit@plt+0x7695d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77557c <__cxa_atexit@plt+0x7695d8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsheq sp, [sp, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76df54 <__cxa_atexit@plt+0x761fb0> │ │ │ │ + ldr r3, [pc, #120] @ 76df7c <__cxa_atexit@plt+0x761fd8> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, lsl #13 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, asr #22 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 76df44 <__cxa_atexit@plt+0x761fa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 7755e8 <__cxa_atexit@plt+0x769644> │ │ │ │ - ldr lr, [pc, #88] @ 775600 <__cxa_atexit@plt+0x76965c> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 775604 <__cxa_atexit@plt+0x769660> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 775608 <__cxa_atexit@plt+0x769664> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq sp, r0, lsr #12 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #84] @ 775680 <__cxa_atexit@plt+0x7696dc> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #76] @ 775684 <__cxa_atexit@plt+0x7696e0> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #64] @ 77568c <__cxa_atexit@plt+0x7696e8> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #52] @ 775688 <__cxa_atexit@plt+0x7696e4> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #52] @ 775690 <__cxa_atexit@plt+0x7696ec> │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7756c8 <__cxa_atexit@plt+0x769724> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r0, [pc, #204] @ 7757b8 <__cxa_atexit@plt+0x769814> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 77573c <__cxa_atexit@plt+0x769798> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 775778 <__cxa_atexit@plt+0x7697d4> │ │ │ │ - ldr r7, [pc, #164] @ 7757c8 <__cxa_atexit@plt+0x769824> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76df64 <__cxa_atexit@plt+0x761fc0> │ │ │ │ + ldr r7, [pc, #92] @ 76df84 <__cxa_atexit@plt+0x761fe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 775798 <__cxa_atexit@plt+0x7697f4> │ │ │ │ - ldr r3, [pc, #104] @ 7757c4 <__cxa_atexit@plt+0x769820> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76df80 <__cxa_atexit@plt+0x761fdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7757c0 <__cxa_atexit@plt+0x76981c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7757ac <__cxa_atexit@plt+0x769808> │ │ │ │ - ldr r6, [pc, #28] @ 7757bc <__cxa_atexit@plt+0x769818> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, lsr r5 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r4, ror r4 │ │ │ │ - ldrheq r6, [sp, #-68] @ 0xffffffbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + smlaltbeq r1, sp, ip, lr │ │ │ │ + ldrsheq sp, [sp, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 775808 <__cxa_atexit@plt+0x769864> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 775820 <__cxa_atexit@plt+0x76987c> │ │ │ │ + bcc 76dfc0 <__cxa_atexit@plt+0x76201c> │ │ │ │ + ldr r2, [pc, #32] @ 76dfcc <__cxa_atexit@plt+0x762028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 775824 <__cxa_atexit@plt+0x769880> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, r4, ror r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76e040 <__cxa_atexit@plt+0x76209c> │ │ │ │ + ldr r3, [pc, #120] @ 76e068 <__cxa_atexit@plt+0x7620c4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsbeq r6, [sp, #-60] @ 0xffffffc4 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 76e030 <__cxa_atexit@plt+0x76208c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76e050 <__cxa_atexit@plt+0x7620ac> │ │ │ │ + ldr r7, [pc, #92] @ 76e070 <__cxa_atexit@plt+0x7620cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76e06c <__cxa_atexit@plt+0x7620c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smlalbteq r1, sp, r4, sp │ │ │ │ + cmpeq sp, r4, lsr #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 77586c <__cxa_atexit@plt+0x7698c8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 775884 <__cxa_atexit@plt+0x7698e0> │ │ │ │ + bcc 76e0ac <__cxa_atexit@plt+0x762108> │ │ │ │ + ldr r2, [pc, #32] @ 76e0b8 <__cxa_atexit@plt+0x762114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 775888 <__cxa_atexit@plt+0x7698e4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, r0, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76e12c <__cxa_atexit@plt+0x762188> │ │ │ │ + ldr r3, [pc, #120] @ 76e154 <__cxa_atexit@plt+0x7621b0> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, ip, ror r3 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7758c0 <__cxa_atexit@plt+0x76991c> │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 774c20 <__cxa_atexit@plt+0x768c7c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 7758f0 <__cxa_atexit@plt+0x76994c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 775974 <__cxa_atexit@plt+0x7699d0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 7759a0 <__cxa_atexit@plt+0x7699fc> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 775980 <__cxa_atexit@plt+0x7699dc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 775940 <__cxa_atexit@plt+0x76999c> │ │ │ │ - ldr r3, [pc, #76] @ 7759a4 <__cxa_atexit@plt+0x769a00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 7759a8 <__cxa_atexit@plt+0x769a04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + beq 76e11c <__cxa_atexit@plt+0x762178> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76e13c <__cxa_atexit@plt+0x762198> │ │ │ │ + ldr r7, [pc, #92] @ 76e15c <__cxa_atexit@plt+0x7621b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76e158 <__cxa_atexit@plt+0x7621b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 775938 <__cxa_atexit@plt+0x769994> │ │ │ │ - cmpeq sp, r8, lsl #26 │ │ │ │ - ldrsbeq r6, [sp, #-36] @ 0xffffffdc │ │ │ │ - cmpeq sp, r8, ror #4 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r1, [sp, #-204] @ 0xffffff34 │ │ │ │ + cmpeq sp, r0, lsr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 7759f8 <__cxa_atexit@plt+0x769a54> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 775a10 <__cxa_atexit@plt+0x769a6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 775a14 <__cxa_atexit@plt+0x769a70> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + bcc 76e198 <__cxa_atexit@plt+0x7621f4> │ │ │ │ + ldr r2, [pc, #32] @ 76e1a4 <__cxa_atexit@plt+0x762200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq r6, [sp, #-16] │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + @ instruction: 0x015dd59c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76e1e0 <__cxa_atexit@plt+0x76223c> │ │ │ │ + ldr r3, [pc, #40] @ 76e1f8 <__cxa_atexit@plt+0x762254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #20] @ 76e1fc <__cxa_atexit@plt+0x762258> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + cmpeq sp, r0, asr r5 │ │ │ │ + cmpeq sp, r8, lsr #26 │ │ │ │ + teqeq r6, r9, lsl r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r8 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - sub r6, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 7761cc <__cxa_atexit@plt+0x76a228> │ │ │ │ - mov r6, #1 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - b 775aac <__cxa_atexit@plt+0x769b08> │ │ │ │ - ldr r5, [pc, #2164] @ 776308 <__cxa_atexit@plt+0x76a364> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r4] │ │ │ │ - mov r5, r4 │ │ │ │ - add r8, r8, #4 │ │ │ │ - sub r4, r5, #60 @ 0x3c │ │ │ │ - cmp fp, r4 │ │ │ │ - bhi 7761cc <__cxa_atexit@plt+0x76a228> │ │ │ │ - and lr, sl, #3 │ │ │ │ - cmp lr, #1 │ │ │ │ - beq 775d74 <__cxa_atexit@plt+0x769dd0> │ │ │ │ - and r1, r9, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 775b1c <__cxa_atexit@plt+0x769b78> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 775d7c <__cxa_atexit@plt+0x769dd8> │ │ │ │ - bic r0, r9, #3 │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r4, [r9, #1] │ │ │ │ - ldrh fp, [r0, #-2] │ │ │ │ - cmp fp, #4 │ │ │ │ - beq 775c08 <__cxa_atexit@plt+0x769c64> │ │ │ │ - cmp fp, #3 │ │ │ │ - beq 775e40 <__cxa_atexit@plt+0x769e9c> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r2, [r9, #9] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r3, [r0, #-2] │ │ │ │ - ldr r0, [r9, #5] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 775fb4 <__cxa_atexit@plt+0x76a010> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 775c28 <__cxa_atexit@plt+0x769c84> │ │ │ │ - b 775f64 <__cxa_atexit@plt+0x769fc0> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - cmp lr, #3 │ │ │ │ - beq 775b3c <__cxa_atexit@plt+0x769b98> │ │ │ │ - cmp lr, #2 │ │ │ │ - beq 775e90 <__cxa_atexit@plt+0x769eec> │ │ │ │ - bic r4, sl, #3 │ │ │ │ - b 775b50 <__cxa_atexit@plt+0x769bac> │ │ │ │ - bic r4, sl, #3 │ │ │ │ - ldr r3, [r4] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 775ef4 <__cxa_atexit@plt+0x769f50> │ │ │ │ - ldr r4, [r4] │ │ │ │ - mov r3, #15 │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #4 │ │ │ │ - mov r4, #9 │ │ │ │ - moveq r4, #5 │ │ │ │ - ldr r4, [r4, sl] │ │ │ │ - and r3, r3, r4, lsr r8 │ │ │ │ - lsl r4, r6, r3 │ │ │ │ - tst r2, r6, lsl r3 │ │ │ │ - beq 775d84 <__cxa_atexit@plt+0x769de0> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r3, [pc, #1816] @ 7762a0 <__cxa_atexit@plt+0x76a2fc> │ │ │ │ - and r4, r4, r2 │ │ │ │ - and r3, r3, r4, lsr #1 │ │ │ │ - ldr r0, [pc, #1820] @ 7762b0 <__cxa_atexit@plt+0x76a30c> │ │ │ │ - sub r4, r4, r3 │ │ │ │ - and r3, r0, r4, lsr #2 │ │ │ │ - and r4, r4, r0 │ │ │ │ - add r4, r4, r3 │ │ │ │ - ldr r3, [pc, #1796] @ 7762ac <__cxa_atexit@plt+0x76a308> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r3 │ │ │ │ - ldr r3, [pc, #1780] @ 7762a8 <__cxa_atexit@plt+0x76a304> │ │ │ │ - add r0, r8, #4 │ │ │ │ - mul r4, r4, r3 │ │ │ │ - lsr r3, r4, #24 │ │ │ │ - add r4, r1, r3, lsl #2 │ │ │ │ - ldr r9, [r4, #8] │ │ │ │ - mov r4, #0 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - mov r4, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r4, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - str r1, [r4, #8] │ │ │ │ - str sl, [r4, #12] │ │ │ │ - str r3, [r4, #16] │ │ │ │ - str r0, [r4, #20] │ │ │ │ - ldr r3, [pc, #1728] @ 7762b4 <__cxa_atexit@plt+0x76a310> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r4, #-4] │ │ │ │ - beq 775db0 <__cxa_atexit@plt+0x769e0c> │ │ │ │ - ldr r5, [pc, #1716] @ 7762b8 <__cxa_atexit@plt+0x76a314> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b 775a94 <__cxa_atexit@plt+0x769af0> │ │ │ │ - bic r0, sl, #3 │ │ │ │ - ldr r2, [r9, #5] │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r3, [r0, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - beq 775f9c <__cxa_atexit@plt+0x769ff8> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 775f84 <__cxa_atexit@plt+0x769fe0> │ │ │ │ - cmp lr, #2 │ │ │ │ - bne 775c50 <__cxa_atexit@plt+0x769cac> │ │ │ │ - ldr r3, [sl, #2] │ │ │ │ - ldr r2, [sl, #6] │ │ │ │ - cmp fp, #2 │ │ │ │ - beq 775cd0 <__cxa_atexit@plt+0x769d2c> │ │ │ │ - mov r4, #5 │ │ │ │ - cmp fp, #4 │ │ │ │ - beq 775cd4 <__cxa_atexit@plt+0x769d30> │ │ │ │ - b 776120 <__cxa_atexit@plt+0x76a17c> │ │ │ │ - bic r4, sl, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77600c <__cxa_atexit@plt+0x76a068> │ │ │ │ - ldr r4, [sl, #1] │ │ │ │ - cmp fp, #2 │ │ │ │ - bne 775dc4 <__cxa_atexit@plt+0x769e20> │ │ │ │ - ldr r3, [r9, #9] │ │ │ │ - mov r2, #15 │ │ │ │ - add r1, r8, #4 │ │ │ │ - and r2, r2, r3, lsr r8 │ │ │ │ - add r3, r4, r2, lsl #2 │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ - stmib r3, {r4, r9} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r4, [pc, #1572] @ 7762d4 <__cxa_atexit@plt+0x76a330> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-4] │ │ │ │ - beq 776054 <__cxa_atexit@plt+0x76a0b0> │ │ │ │ - ldr r5, [pc, #1560] @ 7762d8 <__cxa_atexit@plt+0x76a334> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76e250 <__cxa_atexit@plt+0x7622ac> │ │ │ │ + ldr r2, [pc, #36] @ 76e258 <__cxa_atexit@plt+0x7622b4> │ │ │ │ + ldr r1, [pc, #36] @ 76e25c <__cxa_atexit@plt+0x7622b8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 775a9c <__cxa_atexit@plt+0x769af8> │ │ │ │ - mov r4, #9 │ │ │ │ - ldr r4, [r9, r4] │ │ │ │ - mov r1, #15 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - and r1, r1, r4, lsr r8 │ │ │ │ - lsl r4, r6, r1 │ │ │ │ - tst r2, r6, lsl r1 │ │ │ │ - beq 77601c <__cxa_atexit@plt+0x76a078> │ │ │ │ - sub r4, r4, #1 │ │ │ │ - ldr r1, [pc, #1444] @ 7762a0 <__cxa_atexit@plt+0x76a2fc> │ │ │ │ - and r4, r4, r2 │ │ │ │ - and r1, r1, r4, lsr #1 │ │ │ │ - ldr r0, [pc, #1448] @ 7762b0 <__cxa_atexit@plt+0x76a30c> │ │ │ │ - sub r4, r4, r1 │ │ │ │ - and r1, r0, r4, lsr #2 │ │ │ │ - and r4, r4, r0 │ │ │ │ - add r4, r4, r1 │ │ │ │ - ldr r1, [pc, #1424] @ 7762ac <__cxa_atexit@plt+0x76a308> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r1 │ │ │ │ - ldr r1, [pc, #1408] @ 7762a8 <__cxa_atexit@plt+0x76a304> │ │ │ │ - add r0, r8, #4 │ │ │ │ - mul r4, r4, r1 │ │ │ │ - lsr r1, r4, #24 │ │ │ │ - add r4, r3, r1, lsl #2 │ │ │ │ - ldr sl, [r4, #8] │ │ │ │ - mov r4, #0 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - mov r4, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r4, #-20]! @ 0xffffffec │ │ │ │ - stmib r4, {r2, r3} │ │ │ │ - str r1, [r4, #12] │ │ │ │ - str r0, [r4, #16] │ │ │ │ - ldr r3, [pc, #1444] @ 776304 <__cxa_atexit@plt+0x76a360> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r4, {r3, r7} │ │ │ │ - bne 775a8c <__cxa_atexit@plt+0x769ae8> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r0, [sl] │ │ │ │ - b 776060 <__cxa_atexit@plt+0x76a0bc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - b 775db8 <__cxa_atexit@plt+0x769e14> │ │ │ │ - ldr r0, [r5] │ │ │ │ - b 776060 <__cxa_atexit@plt+0x76a0bc> │ │ │ │ - ldr r7, [pc, #1328] @ 7762bc <__cxa_atexit@plt+0x76a318> │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r1, r4, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r9 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmp fp, #4 │ │ │ │ - bne 776040 <__cxa_atexit@plt+0x76a09c> │ │ │ │ - ldr sl, [r9, #1] │ │ │ │ - ldr r9, [r9, #5] │ │ │ │ - mov r7, #15 │ │ │ │ - ldr r6, [pc, #1276] @ 7762dc <__cxa_atexit@plt+0x76a338> │ │ │ │ - and r3, r7, r9, lsr r8 │ │ │ │ - add r7, r4, r3, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ + strheq r1, [sp, #-220] @ 0xffffff24 │ │ │ │ + cmpeq sp, r8, asr r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76e2b4 <__cxa_atexit@plt+0x762310> │ │ │ │ + ldr r2, [pc, #36] @ 76e2bc <__cxa_atexit@plt+0x762318> │ │ │ │ + ldr r1, [pc, #36] @ 76e2c0 <__cxa_atexit@plt+0x76231c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, asr sp │ │ │ │ + ldrsheq sp, [sp, #-20] @ 0xffffffec │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #-28]! @ 0xffffffe4 │ │ │ │ - add r6, r8, #4 │ │ │ │ - add lr, r2, #8 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76e350 <__cxa_atexit@plt+0x7623ac> │ │ │ │ + ldr r1, [pc, #116] @ 76e35c <__cxa_atexit@plt+0x7623b8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + ands r1, r8, #3 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + beq 76e330 <__cxa_atexit@plt+0x76238c> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 76e340 <__cxa_atexit@plt+0x76239c> │ │ │ │ + ldr r2, [pc, #76] @ 76e360 <__cxa_atexit@plt+0x7623bc> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str ip, [r2, #4] │ │ │ │ - stm lr, {r4, r9, sl} │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r6, [r2, #24] │ │ │ │ - beq 7761b8 <__cxa_atexit@plt+0x76a214> │ │ │ │ - ldr r4, [pc, #1208] @ 7762e0 <__cxa_atexit@plt+0x76a33c> │ │ │ │ - str r6, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r8, ip │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 7730c0 <__cxa_atexit@plt+0x76711c> │ │ │ │ - cmp lr, #2 │ │ │ │ - beq 776140 <__cxa_atexit@plt+0x76a19c> │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - bic r6, sl, #3 │ │ │ │ - cmp lr, #3 │ │ │ │ - bne 77606c <__cxa_atexit@plt+0x76a0c8> │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r4, [r6] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - mov r4, r3 │ │ │ │ - bne 77606c <__cxa_atexit@plt+0x76a0c8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r8, fp │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b 7767a0 <__cxa_atexit@plt+0x76a7fc> │ │ │ │ - ldr r4, [sl, #6] │ │ │ │ - ldr r0, [pc, #1028] @ 7762a0 <__cxa_atexit@plt+0x76a2fc> │ │ │ │ - ldr r9, [pc, #1040] @ 7762b0 <__cxa_atexit@plt+0x76a30c> │ │ │ │ - orr r3, r4, r2 │ │ │ │ - and r0, r0, r3, lsr #1 │ │ │ │ - sub r0, r3, r0 │ │ │ │ - and r6, r9, r0, lsr #2 │ │ │ │ - and r0, r0, r9 │ │ │ │ - add r0, r0, r6 │ │ │ │ - ldr r6, [pc, #1008] @ 7762ac <__cxa_atexit@plt+0x76a308> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - and r0, r0, r6 │ │ │ │ - ldr r6, [pc, #992] @ 7762a8 <__cxa_atexit@plt+0x76a304> │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - ldr r9, [pc, #1008] @ 7762c0 <__cxa_atexit@plt+0x76a31c> │ │ │ │ - mul r0, r0, r6 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - add r2, r5, #16 │ │ │ │ - stm r2, {r1, r4, lr} │ │ │ │ - str r3, [r5, #28] │ │ │ │ - lsr r7, r0, #24 │ │ │ │ - b 775f54 <__cxa_atexit@plt+0x769fb0> │ │ │ │ - orr r6, r2, #255 @ 0xff │ │ │ │ - ldr r4, [pc, #928] @ 7762a0 <__cxa_atexit@plt+0x76a2fc> │ │ │ │ - orr r6, r6, #65280 @ 0xff00 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr r3, [pc, #920] @ 7762a4 <__cxa_atexit@plt+0x76a300> │ │ │ │ - sub r4, r6, r4 │ │ │ │ - and r0, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r0 │ │ │ │ - ldr r0, [pc, #908] @ 7762ac <__cxa_atexit@plt+0x76a308> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r0 │ │ │ │ - ldr r0, [pc, #892] @ 7762a8 <__cxa_atexit@plt+0x76a304> │ │ │ │ - ldr r3, [pc, #916] @ 7762c4 <__cxa_atexit@plt+0x76a320> │ │ │ │ - mul r4, r4, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [sl, #1] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - lsr r7, r4, #24 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - ldr r8, [pc, #876] @ 7762c8 <__cxa_atexit@plt+0x76a324> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str ip, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldm sp, {r4, r6, r8} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str sl, [r5, #24] │ │ │ │ - b 777160 <__cxa_atexit@plt+0x76b1bc> │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - stm lr, {r2, r4, sl} │ │ │ │ - ldm sp, {r4, r6, r8} │ │ │ │ - b 776578 <__cxa_atexit@plt+0x76a5d4> │ │ │ │ - str ip, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - stm lr, {r2, r4, sl} │ │ │ │ - ldm sp, {r4, r6, r8} │ │ │ │ - b 776328 <__cxa_atexit@plt+0x76a384> │ │ │ │ - ldr r1, [sl, #9] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7760f8 <__cxa_atexit@plt+0x76a154> │ │ │ │ - ldr lr, [pc, #840] @ 776310 <__cxa_atexit@plt+0x76a36c> │ │ │ │ - ldr r3, [pc, #840] @ 776314 <__cxa_atexit@plt+0x76a370> │ │ │ │ - mov r8, ip │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldr r1, [sl, #1] │ │ │ │ - str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ - ldr r6, [sl, #5] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - add lr, r5, #28 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r4, [r5, #24] │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #772] @ 776318 <__cxa_atexit@plt+0x76a374> │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1411c20 <__cxa_atexit@plt+0x1405c7c> │ │ │ │ - ldr r7, [pc, #744] @ 77630c <__cxa_atexit@plt+0x76a368> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmib r5, {r2, r3, r4, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r6, [pc, #644] @ 7762cc <__cxa_atexit@plt+0x76a328> │ │ │ │ - ldr r8, [pc, #644] @ 7762d0 <__cxa_atexit@plt+0x76a32c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 776130 <__cxa_atexit@plt+0x76a18c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - sub r5, r5, #24 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, sl │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 76e348 <__cxa_atexit@plt+0x7623a4> │ │ │ │ + b 76e3c0 <__cxa_atexit@plt+0x76241c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - beq 7761dc <__cxa_atexit@plt+0x76a238> │ │ │ │ - cmp r6, #4 │ │ │ │ - bne 7761fc <__cxa_atexit@plt+0x76a258> │ │ │ │ - ldr r9, [sl, #5] │ │ │ │ - mov r7, #15 │ │ │ │ - ldr lr, [sl, #1] │ │ │ │ - and r2, r7, r9, lsr r8 │ │ │ │ - add r7, r4, r2, lsl #2 │ │ │ │ - ldr r6, [pc, #596] @ 7762f4 <__cxa_atexit@plt+0x76a350> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r6, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - add r6, r8, #4 │ │ │ │ - add r0, r1, #8 │ │ │ │ - tst r7, #3 │ │ │ │ - str ip, [r1, #4] │ │ │ │ - stm r0, {r4, r9, lr} │ │ │ │ - str r2, [r1, #20] │ │ │ │ - str r6, [r1, #24] │ │ │ │ - beq 776278 <__cxa_atexit@plt+0x76a2d4> │ │ │ │ - ldr r4, [pc, #540] @ 7762f8 <__cxa_atexit@plt+0x76a354> │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r8, ip │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov sl, lr │ │ │ │ - b 773e80 <__cxa_atexit@plt+0x767edc> │ │ │ │ - ldr r7, [pc, #540] @ 77631c <__cxa_atexit@plt+0x76a378> │ │ │ │ - str r9, [r5, #-12]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r6, [pc, #468] @ 7762fc <__cxa_atexit@plt+0x76a358> │ │ │ │ - ldr r8, [pc, #468] @ 776300 <__cxa_atexit@plt+0x76a35c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r4, [sl, #6] │ │ │ │ - ldr r2, [pc, #336] @ 7762a0 <__cxa_atexit@plt+0x76a2fc> │ │ │ │ - ldr r1, [pc, #336] @ 7762a4 <__cxa_atexit@plt+0x76a300> │ │ │ │ - orr r3, r4, #255 @ 0xff │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - and r2, r2, r3, lsr #1 │ │ │ │ - sub r2, r3, r2 │ │ │ │ - and r0, r1, r2, lsr #2 │ │ │ │ - and r2, r2, r1 │ │ │ │ - ldr lr, [sl, #2] │ │ │ │ - ldr r1, [pc, #428] @ 776320 <__cxa_atexit@plt+0x76a37c> │ │ │ │ - add r2, r2, r0 │ │ │ │ - ldr r0, [pc, #304] @ 7762ac <__cxa_atexit@plt+0x76a308> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - and r2, r2, r0 │ │ │ │ - ldr r0, [pc, #280] @ 7762a8 <__cxa_atexit@plt+0x76a304> │ │ │ │ - stmib r5, {r7, r8} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r8, [pc, #380] @ 776324 <__cxa_atexit@plt+0x76a380> │ │ │ │ - mul r2, r2, r0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - lsr r7, r2, #24 │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ + bic r7, r7, #3 │ │ │ │ mov r5, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #264] @ 7762ec <__cxa_atexit@plt+0x76a348> │ │ │ │ - ldr r8, [pc, #264] @ 7762f0 <__cxa_atexit@plt+0x76a34c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r1, [sl, #9] │ │ │ │ - mov r7, #15 │ │ │ │ - mov r6, #0 │ │ │ │ - and r3, r7, r1, lsr r8 │ │ │ │ - add r7, r4, r3, lsl #2 │ │ │ │ - ldr r9, [sl, #1] │ │ │ │ - ldr lr, [sl, #5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #188] @ 7762e4 <__cxa_atexit@plt+0x76a340> │ │ │ │ - mov r0, r5 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76e3a0 <__cxa_atexit@plt+0x7623fc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 76e3b4 <__cxa_atexit@plt+0x762410> │ │ │ │ tst r7, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - add r6, r8, #4 │ │ │ │ - stmib r0, {r2, r4} │ │ │ │ - add r4, r0, #12 │ │ │ │ - stm r4, {r1, r9, lr} │ │ │ │ - str r3, [r0, #24] │ │ │ │ - str r6, [r0, #28] │ │ │ │ - beq 77628c <__cxa_atexit@plt+0x76a2e8> │ │ │ │ - ldr r4, [pc, #144] @ 7762e8 <__cxa_atexit@plt+0x76a344> │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - mov r7, r2 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, lr │ │ │ │ - b 774c20 <__cxa_atexit@plt+0x768c7c> │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 76e3ac <__cxa_atexit@plt+0x762408> │ │ │ │ + b 76e3c0 <__cxa_atexit@plt+0x76241c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r0 │ │ │ │ - bx r1 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #536870914 @ 0x20000002 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - strdeq r2, [r0], -r4 │ │ │ │ - andeq r2, r0, r0, lsl pc │ │ │ │ - andeq r2, r0, r4, ror #21 │ │ │ │ - andeq r2, r0, r8, asr #8 │ │ │ │ - andeq r1, r0, r4, lsl #30 │ │ │ │ - cmpeq sp, r0, ror #25 │ │ │ │ - ldrdeq r1, [r0], -r0 │ │ │ │ - teqeq r5, r4, lsl #14 │ │ │ │ - andeq r2, r0, r0, lsr r0 │ │ │ │ - andeq r2, r0, r8, asr #32 │ │ │ │ - andeq r1, r0, r0, lsr #27 │ │ │ │ - andeq r1, r0, r0, lsr #27 │ │ │ │ - andeq r1, r0, r8, lsr #16 │ │ │ │ - andeq r1, r0, ip, lsr #16 │ │ │ │ - andeq r1, r0, r8, asr r8 │ │ │ │ - teqeq r5, r1, ror r5 │ │ │ │ - andeq r1, r0, r4, asr r8 │ │ │ │ - andeq r1, r0, ip, asr #16 │ │ │ │ - @ instruction: 0x000017b8 │ │ │ │ - teqeq r5, lr, lsr r6 │ │ │ │ - andeq r1, r0, ip, ror #20 │ │ │ │ - andeq r1, r0, r4, ror #26 │ │ │ │ - andeq r1, r0, r0, lsr r5 │ │ │ │ - andeq r1, r0, r8, lsr #7 │ │ │ │ - cmpeq sp, r0, ror #10 │ │ │ │ - teqeq r5, r4, lsl #14 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - andeq r0, r0, ip, lsl #22 │ │ │ │ - @ instruction: 0x015d5a90 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #78 @ 0x4e │ │ │ │ + bne 76e42c <__cxa_atexit@plt+0x762488> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ 76e44c <__cxa_atexit@plt+0x7624a8> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 76e440 <__cxa_atexit@plt+0x76249c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 76e42c <__cxa_atexit@plt+0x762488> │ │ │ │ + ldr r2, [pc, #88] @ 76e450 <__cxa_atexit@plt+0x7624ac> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3] │ │ │ │ + beq 76e440 <__cxa_atexit@plt+0x76249c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r7, r7, #48 @ 0x30 │ │ │ │ + cmp r7, #10 │ │ │ │ + ldrcs r7, [r5, #8] │ │ │ │ + ldrcc r7, [pc, #52] @ 76e454 <__cxa_atexit@plt+0x7624b0> │ │ │ │ + ldrcc r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + addcc r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq sp, r4, ror #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76e4a8 <__cxa_atexit@plt+0x762504> │ │ │ │ + ldr r3, [pc, #72] @ 76e4bc <__cxa_atexit@plt+0x762518> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 76e4b4 <__cxa_atexit@plt+0x762510> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r7, r7, #48 @ 0x30 │ │ │ │ + cmp r7, #10 │ │ │ │ + ldrcs r7, [r5, #4] │ │ │ │ + ldrcc r7, [pc, #36] @ 76e4c0 <__cxa_atexit@plt+0x76251c> │ │ │ │ + ldrcc r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + addcc r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq sp, r8, ror #14 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r7, r7, #48 @ 0x30 │ │ │ │ + cmp r7, #9 │ │ │ │ + ldrhi r7, [r5, #4] │ │ │ │ + ldrls r7, [pc, #12] @ 76e4f0 <__cxa_atexit@plt+0x76254c> │ │ │ │ + ldrls r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + addls r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + smlalbteq r1, sp, r4, sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - mov fp, r8 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + mov ip, r5 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 776404 <__cxa_atexit@plt+0x76a460> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - cmp r9, sl │ │ │ │ - bne 7763dc <__cxa_atexit@plt+0x76a438> │ │ │ │ - ldr r2, [pc, #208] @ 776430 <__cxa_atexit@plt+0x76a48c> │ │ │ │ - ldr r1, [pc, #208] @ 776434 <__cxa_atexit@plt+0x76a490> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [pc, #196] @ 776438 <__cxa_atexit@plt+0x76a494> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r9, r6, #1 │ │ │ │ + bcc 76e5d0 <__cxa_atexit@plt+0x76262c> │ │ │ │ + ldr r1, [pc, #176] @ 76e5ec <__cxa_atexit@plt+0x762648> │ │ │ │ + ldr r5, [pc, #176] @ 76e5f0 <__cxa_atexit@plt+0x76264c> │ │ │ │ + sub r2, r6, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r9, [pc, #164] @ 76e5f4 <__cxa_atexit@plt+0x762650> │ │ │ │ + mov lr, r3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r5, [lr, #28]! │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + ldr r5, [pc, #140] @ 76e5f8 <__cxa_atexit@plt+0x762654> │ │ │ │ + str r9, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #116] @ 76e5fc <__cxa_atexit@plt+0x762658> │ │ │ │ + sub r1, r6, #10 │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r2, [pc, #96] @ 76e600 <__cxa_atexit@plt+0x76265c> │ │ │ │ + str r3, [r3, #16] │ │ │ │ + sub sl, r6, #51 @ 0x33 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - mov r3, r5 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77641c <__cxa_atexit@plt+0x76a478> │ │ │ │ - ldr r2, [r6, #-8] │ │ │ │ - ldr r7, [pc, #152] @ 776448 <__cxa_atexit@plt+0x76a4a4> │ │ │ │ - mov r3, r5 │ │ │ │ - sub lr, r5, #4 │ │ │ │ + ldr r5, [pc, #80] @ 76e604 <__cxa_atexit@plt+0x762660> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r5, [r3, #20] │ │ │ │ + ldr r8, [pc, #64] @ 76e608 <__cxa_atexit@plt+0x762664> │ │ │ │ + mov r5, ip │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 18f1918 <__cxa_atexit@plt+0x18e5974> │ │ │ │ + ldr r7, [pc, #52] @ 76e60c <__cxa_atexit@plt+0x762668> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #68 @ 0x44 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-16]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - ldr r8, [pc, #120] @ 77644c <__cxa_atexit@plt+0x76a4a8> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r6, [pc, #96] @ 776444 <__cxa_atexit@plt+0x76a4a0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #52] @ 776440 <__cxa_atexit@plt+0x76a49c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r5, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + cmpeq sp, ip, lsr #4 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + cmpeq sp, ip, asr r6 │ │ │ │ + cmpeq sp, r0, lsl sl │ │ │ │ + cmpeq sp, r4, lsl sl │ │ │ │ + ldrdeq r1, [sp, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76e6e8 <__cxa_atexit@plt+0x762744> │ │ │ │ + ldr r3, [pc, #224] @ 76e718 <__cxa_atexit@plt+0x762774> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 77643c <__cxa_atexit@plt+0x76a498> │ │ │ │ + str r3, [r5] │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76e6fc <__cxa_atexit@plt+0x762758> │ │ │ │ + ldr r1, [pc, #208] @ 76e724 <__cxa_atexit@plt+0x762780> │ │ │ │ + ldr r0, [pc, #208] @ 76e728 <__cxa_atexit@plt+0x762784> │ │ │ │ + sub r2, r3, #23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r9, [pc, #196] @ 76e72c <__cxa_atexit@plt+0x762788> │ │ │ │ + mov ip, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r3, #43 @ 0x2b │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [ip, #28]! │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #172] @ 76e730 <__cxa_atexit@plt+0x76278c> │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #148] @ 76e734 <__cxa_atexit@plt+0x762790> │ │ │ │ + sub r1, r3, #10 │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r2, [pc, #128] @ 76e738 <__cxa_atexit@plt+0x762794> │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub sl, r3, #51 @ 0x33 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r2, [pc, #112] @ 76e73c <__cxa_atexit@plt+0x762798> │ │ │ │ + sub r9, r3, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r8, [pc, #96] @ 76e740 <__cxa_atexit@plt+0x76279c> │ │ │ │ + mov r6, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 18f1918 <__cxa_atexit@plt+0x18e5974> │ │ │ │ + ldr r7, [pc, #48] @ 76e720 <__cxa_atexit@plt+0x76277c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmpeq sp, r4, asr r5 │ │ │ │ - cmpeq ip, ip, asr #10 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffe84a8 │ │ │ │ - cmpeq sp, r4, ror #16 │ │ │ │ - cmpeq ip, r0, lsr #10 │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 776328 <__cxa_atexit@plt+0x76a384> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + ldr r7, [pc, #24] @ 76e71c <__cxa_atexit@plt+0x762778> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + smlaltteq r1, sp, r8, r8 │ │ │ │ + cmpeq sp, r8, lsl #18 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + cmpeq sp, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffc40 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + @ instruction: 0xfffffba8 │ │ │ │ + cmpeq sp, r4, asr #10 │ │ │ │ + strdeq r1, [sp, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7764a8 <__cxa_atexit@plt+0x76a504> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ 7764b4 <__cxa_atexit@plt+0x76a510> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + bcc 76e778 <__cxa_atexit@plt+0x7627d4> │ │ │ │ + ldr r2, [pc, #28] @ 76e784 <__cxa_atexit@plt+0x7627e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r4, asr #14 │ │ │ │ + cmpeq sp, r0, lsr #32 │ │ │ │ + cmpeq sp, ip, ror #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76e860 <__cxa_atexit@plt+0x7628bc> │ │ │ │ + ldr r3, [pc, #224] @ 76e890 <__cxa_atexit@plt+0x7628ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7764f8 <__cxa_atexit@plt+0x76a554> │ │ │ │ - ldr r2, [pc, #44] @ 776510 <__cxa_atexit@plt+0x76a56c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76e874 <__cxa_atexit@plt+0x7628d0> │ │ │ │ + ldr r1, [pc, #208] @ 76e89c <__cxa_atexit@plt+0x7628f8> │ │ │ │ + ldr r0, [pc, #208] @ 76e8a0 <__cxa_atexit@plt+0x7628fc> │ │ │ │ + sub r2, r3, #23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r9, [pc, #196] @ 76e8a4 <__cxa_atexit@plt+0x762900> │ │ │ │ + mov ip, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub lr, r3, #43 @ 0x2b │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r0, [ip, #28]! │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [pc, #172] @ 76e8a8 <__cxa_atexit@plt+0x762904> │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #148] @ 76e8ac <__cxa_atexit@plt+0x762908> │ │ │ │ + sub r1, r3, #10 │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + ldr r2, [pc, #128] @ 76e8b0 <__cxa_atexit@plt+0x76290c> │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub sl, r3, #51 @ 0x33 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r2, [pc, #112] @ 76e8b4 <__cxa_atexit@plt+0x762910> │ │ │ │ + sub r9, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r8, [pc, #96] @ 76e8b8 <__cxa_atexit@plt+0x762914> │ │ │ │ + mov r6, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 18f1918 <__cxa_atexit@plt+0x18e5974> │ │ │ │ + ldr r7, [pc, #48] @ 76e898 <__cxa_atexit@plt+0x7628f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 776514 <__cxa_atexit@plt+0x76a570> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 76e894 <__cxa_atexit@plt+0x7628f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + hvceq 53616 @ 0xd170 │ │ │ │ + @ instruction: 0x014d1790 │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0x015dcf9c │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + cmpeq sp, ip, asr #7 │ │ │ │ + smlalbbeq r1, sp, r0, r7 │ │ │ │ + teqeq r6, r1, lsl r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + teqeq r6, fp, asr #6 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + add r0, r0, r1 │ │ │ │ + add r1, r2, r3 │ │ │ │ + ldr r2, [sp] │ │ │ │ + b b2f0 │ │ │ │ + add r0, r0, r1 │ │ │ │ + add r1, r2, r3 │ │ │ │ + ldr r2, [sp] │ │ │ │ + b b380 │ │ │ │ + b b398 │ │ │ │ + add r0, r0, r1 │ │ │ │ + add r1, r2, r3 │ │ │ │ + ldr r2, [sp] │ │ │ │ + b b398 │ │ │ │ + add r0, r0, r1 │ │ │ │ + mov r1, r3 │ │ │ │ + b b38c │ │ │ │ + push {r4, lr} │ │ │ │ + add r4, r0, r1, lsl #1 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + beq 76e98c <__cxa_atexit@plt+0x7629e8> │ │ │ │ + cmp r2, #0 │ │ │ │ + popeq {r4, pc} │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 76e984 <__cxa_atexit@plt+0x7629e0> │ │ │ │ + mov r3, #0 │ │ │ │ + lsr r0, r2, #1 │ │ │ │ + mov lr, r4 │ │ │ │ + mov ip, #0 │ │ │ │ + bfi r3, r1, #0, #16 │ │ │ │ + bfi r3, r1, #16, #16 │ │ │ │ + add ip, ip, #1 │ │ │ │ + str r3, [lr], #4 │ │ │ │ + cmp ip, r0 │ │ │ │ + bne 76e964 <__cxa_atexit@plt+0x7629c0> │ │ │ │ + tst r2, #1 │ │ │ │ + popeq {r4, pc} │ │ │ │ + bic r2, r2, #1 │ │ │ │ + add r4, r4, r2, lsl #1 │ │ │ │ + strh r1, [r4] │ │ │ │ + pop {r4, pc} │ │ │ │ + mov r0, r4 │ │ │ │ + lsl r2, r2, #1 │ │ │ │ + pop {r4, lr} │ │ │ │ + b b38c │ │ │ │ + add r0, r0, r1, lsl #2 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + beq 76e9f4 <__cxa_atexit@plt+0x762a50> │ │ │ │ + cmp r2, #0 │ │ │ │ + bxeq lr │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 76e9fc <__cxa_atexit@plt+0x762a58> │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + lsr r3, r2, #1 │ │ │ │ + mov ip, r0 │ │ │ │ + mov lr, #0 │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r1, [ip] │ │ │ │ + str r1, [ip, #4] │ │ │ │ + cmp lr, r3 │ │ │ │ + add ip, ip, #8 │ │ │ │ + bne 76e9c8 <__cxa_atexit@plt+0x762a24> │ │ │ │ + tst r2, #1 │ │ │ │ + bicne r2, r2, #1 │ │ │ │ + addne r0, r0, r2, lsl #2 │ │ │ │ + strne r1, [r0] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + b b38c │ │ │ │ + str r1, [r0] │ │ │ │ + bx lr │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + add r0, r0, r1, lsl #3 │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + orrs r3, ip, lr │ │ │ │ + beq 76ea3c <__cxa_atexit@plt+0x762a98> │ │ │ │ + cmp r2, #0 │ │ │ │ + popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ + mov r3, #0 │ │ │ │ + add r3, r3, #1 │ │ │ │ + stm r0, {ip, lr} │ │ │ │ + cmp r2, r3 │ │ │ │ + add r0, r0, #8 │ │ │ │ + bne 76ea24 <__cxa_atexit@plt+0x762a80> │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ + lsl r2, r2, #3 │ │ │ │ + mov r1, #0 │ │ │ │ + b b38c │ │ │ │ + add r0, r0, r1, lsl #2 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + beq 76eaa4 <__cxa_atexit@plt+0x762b00> │ │ │ │ + cmp r2, #0 │ │ │ │ + bxeq lr │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 76eaac <__cxa_atexit@plt+0x762b08> │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + lsr r3, r2, #1 │ │ │ │ + mov ip, r0 │ │ │ │ + mov lr, #0 │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r1, [ip] │ │ │ │ + str r1, [ip, #4] │ │ │ │ + cmp lr, r3 │ │ │ │ + add ip, ip, #8 │ │ │ │ + bne 76ea78 <__cxa_atexit@plt+0x762ad4> │ │ │ │ + tst r2, #1 │ │ │ │ + bicne r2, r2, #1 │ │ │ │ + addne r0, r0, r2, lsl #2 │ │ │ │ + strne r1, [r0] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + b b38c │ │ │ │ + str r1, [r0] │ │ │ │ + bx lr │ │ │ │ + add r0, r0, r1, lsl #2 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + beq 76eb0c <__cxa_atexit@plt+0x762b68> │ │ │ │ + cmp r2, #0 │ │ │ │ + bxeq lr │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 76eb14 <__cxa_atexit@plt+0x762b70> │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + lsr r3, r2, #1 │ │ │ │ + mov ip, r0 │ │ │ │ + mov lr, #0 │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r1, [ip] │ │ │ │ + str r1, [ip, #4] │ │ │ │ + cmp lr, r3 │ │ │ │ + add ip, ip, #8 │ │ │ │ + bne 76eae0 <__cxa_atexit@plt+0x762b3c> │ │ │ │ + tst r2, #1 │ │ │ │ + bicne r2, r2, #1 │ │ │ │ + addne r0, r0, r2, lsl #2 │ │ │ │ + strne r1, [r0] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + b b38c │ │ │ │ + str r1, [r0] │ │ │ │ + bx lr │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + add r0, r0, r1, lsl #2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq 76eb44 <__cxa_atexit@plt+0x762ba0> │ │ │ │ + cmp r2, #0 │ │ │ │ + bxeq lr │ │ │ │ + subs r2, r2, #1 │ │ │ │ + vstmia r0!, {s0} │ │ │ │ + bne 76eb34 <__cxa_atexit@plt+0x762b90> │ │ │ │ + bx lr │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + mov r1, #0 │ │ │ │ + b b38c │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + add r0, r0, r1, lsl #3 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + beq 76eb90 <__cxa_atexit@plt+0x762bec> │ │ │ │ + cmp r2, #0 │ │ │ │ + bxeq lr │ │ │ │ + vmov ip, s0 │ │ │ │ + vmov r1, s1 │ │ │ │ + mov r3, #0 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str ip, [r0] │ │ │ │ + str r1, [r0, #4] │ │ │ │ + cmp r2, r3 │ │ │ │ + add r0, r0, #8 │ │ │ │ + bne 76eb74 <__cxa_atexit@plt+0x762bd0> │ │ │ │ + bx lr │ │ │ │ + lsl r2, r2, #3 │ │ │ │ + mov r1, #0 │ │ │ │ + b b38c │ │ │ │ + add r0, r0, r1, lsl #2 │ │ │ │ + subs r1, r3, #0 │ │ │ │ + beq 76ebf4 <__cxa_atexit@plt+0x762c50> │ │ │ │ + cmp r2, #0 │ │ │ │ + bxeq lr │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 76ebfc <__cxa_atexit@plt+0x762c58> │ │ │ │ + push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ + lsr r3, r2, #1 │ │ │ │ + mov ip, r0 │ │ │ │ + mov lr, #0 │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r1, [ip] │ │ │ │ + str r1, [ip, #4] │ │ │ │ + cmp lr, r3 │ │ │ │ + add ip, ip, #8 │ │ │ │ + bne 76ebc8 <__cxa_atexit@plt+0x762c24> │ │ │ │ + tst r2, #1 │ │ │ │ + bicne r2, r2, #1 │ │ │ │ + addne r0, r0, r2, lsl #2 │ │ │ │ + strne r1, [r0] │ │ │ │ + pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ + lsl r2, r2, #2 │ │ │ │ + b b38c │ │ │ │ + str r1, [r0] │ │ │ │ + bx lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76ec74 <__cxa_atexit@plt+0x762cd0> │ │ │ │ + ldr r3, [pc, #120] @ 76ec9c <__cxa_atexit@plt+0x762cf8> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, ror #13 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 76ec64 <__cxa_atexit@plt+0x762cc0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76ec84 <__cxa_atexit@plt+0x762ce0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r2, [pc, #84] @ 76eca4 <__cxa_atexit@plt+0x762d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + stmib r6, {r2, r8} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 76eca0 <__cxa_atexit@plt+0x762cfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x014d1398 │ │ │ │ + cmpeq sp, r8, asr #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 776558 <__cxa_atexit@plt+0x76a5b4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 776570 <__cxa_atexit@plt+0x76a5cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + bcc 76ecec <__cxa_atexit@plt+0x762d48> │ │ │ │ + ldr r2, [pc, #44] @ 76ecf8 <__cxa_atexit@plt+0x762d54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 776574 <__cxa_atexit@plt+0x76a5d0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, ip, asr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76ed98 <__cxa_atexit@plt+0x762df4> │ │ │ │ + ldr r3, [pc, #164] @ 76edc0 <__cxa_atexit@plt+0x762e1c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 76ed78 <__cxa_atexit@plt+0x762dd4> │ │ │ │ + ldr r3, [pc, #148] @ 76edc4 <__cxa_atexit@plt+0x762e20> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, lsl #13 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 776640 <__cxa_atexit@plt+0x76a69c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr sl, [r7, #9] │ │ │ │ - ldr r9, [r2, #12]! │ │ │ │ - cmp r9, sl │ │ │ │ - bne 776618 <__cxa_atexit@plt+0x76a674> │ │ │ │ - ldr r1, [pc, #184] @ 776668 <__cxa_atexit@plt+0x76a6c4> │ │ │ │ - ldr r0, [pc, #184] @ 77666c <__cxa_atexit@plt+0x76a6c8> │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bhi 776658 <__cxa_atexit@plt+0x76a6b4> │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, #0 │ │ │ │ str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r6, [pc, #88] @ 776678 <__cxa_atexit@plt+0x76a6d4> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 76ed88 <__cxa_atexit@plt+0x762de4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76eda8 <__cxa_atexit@plt+0x762e04> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [pc, #104] @ 76edcc <__cxa_atexit@plt+0x762e28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #44] @ 776674 <__cxa_atexit@plt+0x76a6d0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #16] @ 776670 <__cxa_atexit@plt+0x76a6cc> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 76edc8 <__cxa_atexit@plt+0x762e24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0xfffff474 │ │ │ │ - strdeq r7, [ip, #-40] @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 776578 <__cxa_atexit@plt+0x76a5d4> │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + hvceq 53544 @ 0xd128 │ │ │ │ + ldrheq ip, [sp, #-232] @ 0xffffff18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7766d0 <__cxa_atexit@plt+0x76a72c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #28] @ 7766dc <__cxa_atexit@plt+0x76a738> │ │ │ │ + ldr r3, [pc, #100] @ 76ee44 <__cxa_atexit@plt+0x762ea0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 76ee2c <__cxa_atexit@plt+0x762e88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76ee34 <__cxa_atexit@plt+0x762e90> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ 76ee48 <__cxa_atexit@plt+0x762ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, ip, lsl r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + cmpeq sp, r4, lsl #28 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 776720 <__cxa_atexit@plt+0x76a77c> │ │ │ │ - ldr r2, [pc, #44] @ 776738 <__cxa_atexit@plt+0x76a794> │ │ │ │ + bcc 76ee8c <__cxa_atexit@plt+0x762ee8> │ │ │ │ + ldr r2, [pc, #40] @ 76ee98 <__cxa_atexit@plt+0x762ef4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77673c <__cxa_atexit@plt+0x76a798> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, ip, lsr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76ef40 <__cxa_atexit@plt+0x762f9c> │ │ │ │ + ldr r3, [pc, #172] @ 76ef68 <__cxa_atexit@plt+0x762fc4> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, asr #9 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 776780 <__cxa_atexit@plt+0x76a7dc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 776798 <__cxa_atexit@plt+0x76a7f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 76ef20 <__cxa_atexit@plt+0x762f7c> │ │ │ │ + ldr r3, [pc, #156] @ 76ef6c <__cxa_atexit@plt+0x762fc8> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 76ef30 <__cxa_atexit@plt+0x762f8c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76ef50 <__cxa_atexit@plt+0x762fac> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [pc, #108] @ 76ef74 <__cxa_atexit@plt+0x762fd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77679c <__cxa_atexit@plt+0x76a7f8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 76ef70 <__cxa_atexit@plt+0x762fcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + ldrdeq r1, [sp, #-4] │ │ │ │ + cmpeq sp, r8, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 76eff0 <__cxa_atexit@plt+0x76304c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, ror #8 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 76efd8 <__cxa_atexit@plt+0x763034> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76efe0 <__cxa_atexit@plt+0x76303c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r0, [pc, #48] @ 76eff4 <__cxa_atexit@plt+0x763050> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + stmib r6, {r0, r1, r7} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmpeq sp, ip, asr ip │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 77684c <__cxa_atexit@plt+0x76a8a8> │ │ │ │ - ldr r1, [pc, #172] @ 77686c <__cxa_atexit@plt+0x76a8c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, #16 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #144] @ 776870 <__cxa_atexit@plt+0x76a8cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76f044 <__cxa_atexit@plt+0x7630a0> │ │ │ │ + ldr lr, [pc, #52] @ 76f050 <__cxa_atexit@plt+0x7630ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #9 │ │ │ │ str r1, [r3, #8] │ │ │ │ - add r3, r0, #4 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r3, #255 @ 0xff │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r2, #0 │ │ │ │ - orr r3, r3, #65280 @ 0xff00 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 776894 <__cxa_atexit@plt+0x76a8f0> │ │ │ │ - ldr r7, [pc, #32] @ 776874 <__cxa_atexit@plt+0x76a8d0> │ │ │ │ - mov fp, r8 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r8, ror #8 │ │ │ │ - cmpeq sp, ip, asr r4 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r7, [ip, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7767a0 <__cxa_atexit@plt+0x76a7fc> │ │ │ │ - mov ip, r4 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov lr, r6 │ │ │ │ - mov r1, r5 │ │ │ │ - cmp r4, #0 │ │ │ │ - str r8, [sp, #16] │ │ │ │ - beq 776980 <__cxa_atexit@plt+0x76a9dc> │ │ │ │ - ldr fp, [r1, #4] │ │ │ │ - ldr sl, [r1, #12] │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ - rsb r0, r4, #0 │ │ │ │ - and r8, r4, r0 │ │ │ │ - mov r0, #255 @ 0xff │ │ │ │ - orr r0, r0, #65280 @ 0xff00 │ │ │ │ - tst r8, r0 │ │ │ │ - bne 7769c8 <__cxa_atexit@plt+0x76aa24> │ │ │ │ - add r0, r2, sl, lsl #2 │ │ │ │ - ldr r5, [r1, #24] │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #448] @ 776ab8 <__cxa_atexit@plt+0x76ab14> │ │ │ │ - add r3, r5, fp, lsl #2 │ │ │ │ - add r6, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77695c <__cxa_atexit@plt+0x76a9b8> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r6] │ │ │ │ - strex r3, r9, [r6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 776910 <__cxa_atexit@plt+0x76a96c> │ │ │ │ - ldr r0, [pc, #404] @ 776abc <__cxa_atexit@plt+0x76ab18> │ │ │ │ - add sl, sl, #1 │ │ │ │ - add fp, fp, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [sp, #20] │ │ │ │ - str fp, [r1, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - eor r0, r8, r4 │ │ │ │ - mov r4, r0 │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str sl, [r1, #12] │ │ │ │ - str r0, [r1, #16] │ │ │ │ - bne 7768c0 <__cxa_atexit@plt+0x76a91c> │ │ │ │ - b 776980 <__cxa_atexit@plt+0x76a9dc> │ │ │ │ - stmib sp, {r1, lr} │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, ip │ │ │ │ - str ip, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - mov r0, #0 │ │ │ │ - ldmib sp, {r1, lr} │ │ │ │ - b 77690c <__cxa_atexit@plt+0x76a968> │ │ │ │ - ldr r0, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 776a84 <__cxa_atexit@plt+0x76aae0> │ │ │ │ - ldr r0, [r1, #36]! @ 0x24 │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r7, [r1, #-12] │ │ │ │ - ldr r1, [pc, #288] @ 776ac4 <__cxa_atexit@plt+0x76ab20> │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #272] @ 776ac8 <__cxa_atexit@plt+0x76ab24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ + cmpeq sp, r4, lsl #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76f0c4 <__cxa_atexit@plt+0x763120> │ │ │ │ + ldr r3, [pc, #120] @ 76f0ec <__cxa_atexit@plt+0x763148> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 76f0b4 <__cxa_atexit@plt+0x763110> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76f0d4 <__cxa_atexit@plt+0x763130> │ │ │ │ + ldr r7, [pc, #92] @ 76f0f4 <__cxa_atexit@plt+0x763150> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - ldr r0, [r1, #28] │ │ │ │ - add r7, r2, sl, lsl #2 │ │ │ │ - add r0, r0, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #204] @ 776aac <__cxa_atexit@plt+0x76ab08> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r4, [r3, #28] │ │ │ │ - stmib r3, {r8, sl} │ │ │ │ - beq 776a4c <__cxa_atexit@plt+0x76aaa8> │ │ │ │ - ldr r7, [pc, #156] @ 776ab0 <__cxa_atexit@plt+0x76ab0c> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r1, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-12] │ │ │ │ - beq 776a68 <__cxa_atexit@plt+0x76aac4> │ │ │ │ - ldr r0, [pc, #136] @ 776ab4 <__cxa_atexit@plt+0x76ab10> │ │ │ │ - ldr r8, [r1] │ │ │ │ - ldr r7, [r1, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-12] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #36] @ 76f0f0 <__cxa_atexit@plt+0x76314c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 776ac0 <__cxa_atexit@plt+0x76ab1c> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ mov r6, #8 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r1, #20]! │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r1 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - cmpeq sp, r4, lsr sp │ │ │ │ - ldrsheq r5, [sp, #-36] @ 0xffffffdc │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, r0, lsl #5 │ │ │ │ - cmpeq sp, r0, lsr #4 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq sp, r4, asr pc │ │ │ │ + cmpeq sp, ip, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 776b10 <__cxa_atexit@plt+0x76ab6c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #48] @ 776b28 <__cxa_atexit@plt+0x76ab84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 776b2c <__cxa_atexit@plt+0x76ab88> │ │ │ │ + bcc 76f130 <__cxa_atexit@plt+0x76318c> │ │ │ │ + ldr r2, [pc, #32] @ 76f13c <__cxa_atexit@plt+0x763198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 776b30 <__cxa_atexit@plt+0x76ab8c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r4, lsr r1 │ │ │ │ - ldrsbeq r5, [sp, #-4] │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - cmpeq ip, r8, lsr pc │ │ │ │ - andeq r0, r0, fp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 776b84 <__cxa_atexit@plt+0x76abe0> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 776b78 <__cxa_atexit@plt+0x76abd4> │ │ │ │ - ldr r3, [pc, #32] @ 776b88 <__cxa_atexit@plt+0x76abe4> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, r8, lsl #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76f1dc <__cxa_atexit@plt+0x763238> │ │ │ │ + ldr r3, [pc, #164] @ 76f204 <__cxa_atexit@plt+0x763260> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - smlaltteq r6, ip, r0, lr │ │ │ │ - andeq r0, r0, fp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 776bb8 <__cxa_atexit@plt+0x76ac14> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 76f1bc <__cxa_atexit@plt+0x763218> │ │ │ │ + ldr r3, [pc, #148] @ 76f208 <__cxa_atexit@plt+0x763264> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strheq r6, [ip, #-224] @ 0xffffff20 │ │ │ │ - andeq r0, r0, fp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - add fp, r5, #20 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - ldm fp, {r2, r6, fp} │ │ │ │ - ldr r3, [pc, #144] @ 776c7c <__cxa_atexit@plt+0x76acd8> │ │ │ │ - add r0, sl, r9, lsl #2 │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 776c54 <__cxa_atexit@plt+0x76acb0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 776c08 <__cxa_atexit@plt+0x76ac64> │ │ │ │ - ldr r0, [pc, #96] @ 776c80 <__cxa_atexit@plt+0x76acdc> │ │ │ │ - add r3, r2, #1 │ │ │ │ - add r2, r9, #1 │ │ │ │ - mov r8, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r0, [sl] │ │ │ │ - bic r0, fp, r1 │ │ │ │ - add r1, r6, #1 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, ip │ │ │ │ - b 776894 <__cxa_atexit@plt+0x76a8f0> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r2, r4 │ │ │ │ - ldmib sp, {r4, ip, lr} │ │ │ │ - b 776c00 <__cxa_atexit@plt+0x76ac5c> │ │ │ │ - cmpeq sp, r0, asr #20 │ │ │ │ - ldrsheq r4, [sp, #-252] @ 0xffffff04 │ │ │ │ - smlaltteq r6, ip, r8, sp │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 776cbc <__cxa_atexit@plt+0x76ad18> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 776e48 <__cxa_atexit@plt+0x76aea4> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r9} │ │ │ │ - b 776cfc <__cxa_atexit@plt+0x76ad58> │ │ │ │ - eor r7, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 776e48 <__cxa_atexit@plt+0x76aea4> │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and fp, r8, r1 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - uxth r2, fp │ │ │ │ - tst r7, r2 │ │ │ │ - bne 776e8c <__cxa_atexit@plt+0x76aee8> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, sl, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r9, [sp, #28] │ │ │ │ - beq 776da0 <__cxa_atexit@plt+0x76adfc> │ │ │ │ - add r0, r0, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #548] @ 776f78 <__cxa_atexit@plt+0x76afd4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 776e00 <__cxa_atexit@plt+0x76ae5c> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r9, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 776d64 <__cxa_atexit@plt+0x76adc0> │ │ │ │ - ldr r0, [pc, #512] @ 776f7c <__cxa_atexit@plt+0x76afd8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [sl] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 776ce4 <__cxa_atexit@plt+0x76ad40> │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #460] @ 776f84 <__cxa_atexit@plt+0x76afe0> │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 76f1cc <__cxa_atexit@plt+0x763228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76f1ec <__cxa_atexit@plt+0x763248> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [pc, #104] @ 76f210 <__cxa_atexit@plt+0x76326c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 776e24 <__cxa_atexit@plt+0x76ae80> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 776dc8 <__cxa_atexit@plt+0x76ae24> │ │ │ │ - ldr r0, [pc, #424] @ 776f88 <__cxa_atexit@plt+0x76afe4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r0, [sl] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 776ce4 <__cxa_atexit@plt+0x76ad40> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 776d60 <__cxa_atexit@plt+0x76adbc> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - mov r4, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 776dc4 <__cxa_atexit@plt+0x76ae20> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 776f44 <__cxa_atexit@plt+0x76afa0> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #288] @ 776f8c <__cxa_atexit@plt+0x76afe8> │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #276] @ 776f90 <__cxa_atexit@plt+0x76afec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - add r7, r0, r6, lsl #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 776f6c <__cxa_atexit@plt+0x76afc8> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 776f0c <__cxa_atexit@plt+0x76af68> │ │ │ │ - ldr r7, [pc, #156] @ 776f70 <__cxa_atexit@plt+0x76afcc> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 776f28 <__cxa_atexit@plt+0x76af84> │ │ │ │ - ldr r0, [pc, #136] @ 776f74 <__cxa_atexit@plt+0x76afd0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 776f80 <__cxa_atexit@plt+0x76afdc> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #40] @ 76f20c <__cxa_atexit@plt+0x763268> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - cmpeq sp, r0, ror #17 │ │ │ │ - cmpeq sp, ip, lsr #29 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, ip, ror r8 │ │ │ │ - cmpeq sp, r8, asr #28 │ │ │ │ - ldrheq r4, [sp, #-220] @ 0xffffff24 │ │ │ │ - cmpeq sp, ip, asr sp │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + cmpeq sp, r0, asr #28 │ │ │ │ + cmpeq sp, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 776fd8 <__cxa_atexit@plt+0x76b034> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 776ff0 <__cxa_atexit@plt+0x76b04c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 776ff4 <__cxa_atexit@plt+0x76b050> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 776ff8 <__cxa_atexit@plt+0x76b054> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, ror #24 │ │ │ │ - cmpeq sp, ip, lsl #24 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - hvceq 50848 @ 0xc6a0 │ │ │ │ - andeq r5, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 77704c <__cxa_atexit@plt+0x76b0a8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 777040 <__cxa_atexit@plt+0x76b09c> │ │ │ │ - ldr r3, [pc, #32] @ 777050 <__cxa_atexit@plt+0x76b0ac> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ + ldr r3, [pc, #100] @ 76f288 <__cxa_atexit@plt+0x7632e4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 76f270 <__cxa_atexit@plt+0x7632cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76f278 <__cxa_atexit@plt+0x7632d4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #48] @ 76f28c <__cxa_atexit@plt+0x7632e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r8, lsl sl │ │ │ │ - andeq r5, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 777080 <__cxa_atexit@plt+0x76b0dc> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smlaltteq r6, ip, r8, r9 │ │ │ │ - andeq r5, r0, ip, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 777158 <__cxa_atexit@plt+0x76b1b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 777128 <__cxa_atexit@plt+0x76b184> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7770dc <__cxa_atexit@plt+0x76b138> │ │ │ │ - ldr r3, [pc, #104] @ 77715c <__cxa_atexit@plt+0x76b1b8> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 776cbc <__cxa_atexit@plt+0x76ad18> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 7770d4 <__cxa_atexit@plt+0x76b130> │ │ │ │ - cmpeq sp, ip, ror #10 │ │ │ │ - cmpeq sp, r8, lsr #22 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 777214 <__cxa_atexit@plt+0x76b270> │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - cmp r9, sl │ │ │ │ - bne 7771f0 <__cxa_atexit@plt+0x76b24c> │ │ │ │ - ldr lr, [pc, #168] @ 77723c <__cxa_atexit@plt+0x76b298> │ │ │ │ - ldr r0, [pc, #168] @ 777240 <__cxa_atexit@plt+0x76b29c> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - sub r9, r6, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r7 │ │ │ │ - str r0, [r3, #4] │ │ │ │ - stm r5, {r1, r2, lr} │ │ │ │ - bhi 77722c <__cxa_atexit@plt+0x76b288> │ │ │ │ - mov r7, #0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - mov r7, r5 │ │ │ │ - str sl, [r7, #-20]! @ 0xffffffec │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - ldr r2, [pc, #80] @ 77724c <__cxa_atexit@plt+0x76b2a8> │ │ │ │ - str r6, [r5, #16]! │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 772d7c <__cxa_atexit@plt+0x766dd8> │ │ │ │ - ldr r3, [pc, #44] @ 777248 <__cxa_atexit@plt+0x76b2a4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #16] @ 777244 <__cxa_atexit@plt+0x76b2a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffe874 │ │ │ │ - cmpeq ip, r4, lsr #14 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r7, asr #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 777160 <__cxa_atexit@plt+0x76b1bc> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + cmpeq sp, ip, asr #19 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7772a4 <__cxa_atexit@plt+0x76b300> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #28] @ 7772b0 <__cxa_atexit@plt+0x76b30c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + bcc 76f2d0 <__cxa_atexit@plt+0x76332c> │ │ │ │ + ldr r2, [pc, #40] @ 76f2dc <__cxa_atexit@plt+0x763338> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sp, r8, asr #18 │ │ │ │ + cmpeq sp, r4, ror r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7772f4 <__cxa_atexit@plt+0x76b350> │ │ │ │ - ldr r2, [pc, #44] @ 77730c <__cxa_atexit@plt+0x76b368> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 777310 <__cxa_atexit@plt+0x76b36c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76f310 <__cxa_atexit@plt+0x76336c> │ │ │ │ + ldr r3, [pc, #32] @ 76f320 <__cxa_atexit@plt+0x76337c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq r4, [sp, #-128] @ 0xffffff80 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 76f324 <__cxa_atexit@plt+0x763380> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, r0, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 777354 <__cxa_atexit@plt+0x76b3b0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + bcc 76f364 <__cxa_atexit@plt+0x7633c0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77736c <__cxa_atexit@plt+0x76b3c8> │ │ │ │ + ldr r1, [pc, #28] @ 76f370 <__cxa_atexit@plt+0x7633cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 777370 <__cxa_atexit@plt+0x76b3cc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsbeq ip, [sp, #-136] @ 0xffffff78 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 76f3e0 <__cxa_atexit@plt+0x76343c> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76f3bc <__cxa_atexit@plt+0x763418> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 76f3c4 <__cxa_atexit@plt+0x763420> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 76f3e0 <__cxa_atexit@plt+0x76343c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, ip, ror #1 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76f4a4 <__cxa_atexit@plt+0x763500> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 76f488 <__cxa_atexit@plt+0x7634e4> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + ldr r3, [pc, #208] @ 76f4d0 <__cxa_atexit@plt+0x76352c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, lsl #17 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 777394 <__cxa_atexit@plt+0x76b3f0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r3, r8, r9, sl} │ │ │ │ + beq 76f498 <__cxa_atexit@plt+0x7634f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76f4bc <__cxa_atexit@plt+0x763518> │ │ │ │ + ldr lr, [pc, #168] @ 76f4d8 <__cxa_atexit@plt+0x763534> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr lr, [pc, #132] @ 76f4dc <__cxa_atexit@plt+0x763538> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #128] @ 76f4e0 <__cxa_atexit@plt+0x76353c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r5, r9, sl} │ │ │ │ + add r5, r6, #24 │ │ │ │ + stm r5, {r0, r1, r7, lr} │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc 777460 <__cxa_atexit@plt+0x76b4bc> │ │ │ │ - ldr r7, [pc, #212] @ 777480 <__cxa_atexit@plt+0x76b4dc> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r1, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #176] @ 777484 <__cxa_atexit@plt+0x76b4e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [sl, #4] │ │ │ │ - sub r1, r8, #47 @ 0x2f │ │ │ │ - str r7, [sl, #-12] │ │ │ │ - str r7, [sl, #16] │ │ │ │ - mov r7, sl │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r3, [sl, #-8] │ │ │ │ - str r2, [sl, #-4] │ │ │ │ - str r0, [sl, #24] │ │ │ │ - str lr, [sl, #20] │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - ldr r3, [pc, #128] @ 777488 <__cxa_atexit@plt+0x76b4e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 777470 <__cxa_atexit@plt+0x76b4cc> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 777420 <__cxa_atexit@plt+0x76b47c> │ │ │ │ - ldr r7, [pc, #84] @ 77748c <__cxa_atexit@plt+0x76b4e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #68] @ 777490 <__cxa_atexit@plt+0x76b4ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ + ldr r7, [pc, #40] @ 76f4d4 <__cxa_atexit@plt+0x763530> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 777414 <__cxa_atexit@plt+0x76b470> │ │ │ │ - cmpeq sp, r4, ror r8 │ │ │ │ - cmpeq sp, ip, lsl #16 │ │ │ │ - cmpeq sp, ip, lsr #4 │ │ │ │ - cmpeq sp, r4, lsr #15 │ │ │ │ - cmpeq sp, r0, ror #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + hvceq 53436 @ 0xd0bc │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq sp, ip, lsr #2 │ │ │ │ + ldrsbeq ip, [sp, #-12] │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7774d4 <__cxa_atexit@plt+0x76b530> │ │ │ │ - ldr r2, [pc, #44] @ 7774ec <__cxa_atexit@plt+0x76b548> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc 76f55c <__cxa_atexit@plt+0x7635b8> │ │ │ │ + ldr r2, [pc, #96] @ 76f568 <__cxa_atexit@plt+0x7635c4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [pc, #68] @ 76f56c <__cxa_atexit@plt+0x7635c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + ldr sl, [pc, #56] @ 76f570 <__cxa_atexit@plt+0x7635cc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r8, r9, lr} │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + cmpeq sp, ip, asr r0 │ │ │ │ + cmpeq sp, r4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76f5b8 <__cxa_atexit@plt+0x763614> │ │ │ │ + ldr r7, [pc, #52] @ 76f5cc <__cxa_atexit@plt+0x763628> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 76f5ac <__cxa_atexit@plt+0x763608> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76f5dc <__cxa_atexit@plt+0x763638> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7774f0 <__cxa_atexit@plt+0x76b54c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, lsl r7 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r7, [pc, #16] @ 76f5d0 <__cxa_atexit@plt+0x76362c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq sp, ip, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [sl, #4]! │ │ │ │ + ldr lr, [pc, #428] @ 76f79c <__cxa_atexit@plt+0x7637f8> │ │ │ │ + ldr ip, [pc, #428] @ 76f7a0 <__cxa_atexit@plt+0x7637fc> │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 777534 <__cxa_atexit@plt+0x76b590> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77754c <__cxa_atexit@plt+0x76b5a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r9, #0 │ │ │ │ + add ip, pc, ip │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 76f660 <__cxa_atexit@plt+0x7636bc> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 76f6c8 <__cxa_atexit@plt+0x763724> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 76f6dc <__cxa_atexit@plt+0x763738> │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76f764 <__cxa_atexit@plt+0x7637c0> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 76f6c8 <__cxa_atexit@plt+0x763724> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #336] @ 76f7a8 <__cxa_atexit@plt+0x763804> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + b 76f68c <__cxa_atexit@plt+0x7636e8> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76f758 <__cxa_atexit@plt+0x7637b4> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 76f6c8 <__cxa_atexit@plt+0x763724> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 76f740 <__cxa_atexit@plt+0x76379c> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r8, #3 │ │ │ │ + str ip, [r5] │ │ │ │ + bne 76f600 <__cxa_atexit@plt+0x76365c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 76f6fc <__cxa_atexit@plt+0x763758> │ │ │ │ + ldr r8, [r8, #1] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r8, #4] │ │ │ │ + b 76f3e0 <__cxa_atexit@plt+0x76343c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76f78c <__cxa_atexit@plt+0x7637e8> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + ldr r8, [r8, #5] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr lr, [pc, #148] @ 76f7b4 <__cxa_atexit@plt+0x763810> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #140] @ 76f7b8 <__cxa_atexit@plt+0x763814> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + stmib r3, {r1, r7, r8, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #100] @ 76f7ac <__cxa_atexit@plt+0x763808> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 777550 <__cxa_atexit@plt+0x76b5ac> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #68] @ 76f7a4 <__cxa_atexit@plt+0x763800> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 76f76c <__cxa_atexit@plt+0x7637c8> │ │ │ │ + ldr r7, [pc, #68] @ 76f7b0 <__cxa_atexit@plt+0x76380c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, lsr #13 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 7775c0 <__cxa_atexit@plt+0x76b61c> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 7775c4 <__cxa_atexit@plt+0x76b620> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #56] @ 7775cc <__cxa_atexit@plt+0x76b628> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #44] @ 7775c8 <__cxa_atexit@plt+0x76b624> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #44] @ 7775d0 <__cxa_atexit@plt+0x76b62c> │ │ │ │ - mov r8, #0 │ │ │ │ - mul r3, r0, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 777600 <__cxa_atexit@plt+0x76b65c> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 7776f0 <__cxa_atexit@plt+0x76b74c> │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + ldrdeq r0, [sp, #-140] @ 0xffffff74 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + smlaltteq r0, sp, r4, r8 │ │ │ │ + smlalbteq r0, sp, ip, r8 │ │ │ │ + cmpeq sp, r0, ror #28 │ │ │ │ + cmpeq sp, r0, lsl lr │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 76f828 <__cxa_atexit@plt+0x763884> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76f804 <__cxa_atexit@plt+0x763860> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 76f80c <__cxa_atexit@plt+0x763868> │ │ │ │ + add sl, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 777674 <__cxa_atexit@plt+0x76b6d0> │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 76f828 <__cxa_atexit@plt+0x763884> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, lsr #25 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7776b0 <__cxa_atexit@plt+0x76b70c> │ │ │ │ - ldr r7, [pc, #164] @ 777700 <__cxa_atexit@plt+0x76b75c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76f8b8 <__cxa_atexit@plt+0x763914> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 76f898 <__cxa_atexit@plt+0x7638f4> │ │ │ │ + ldr r1, [pc, #168] @ 76f8f8 <__cxa_atexit@plt+0x763954> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 76f8d8 <__cxa_atexit@plt+0x763934> │ │ │ │ + ldr r1, [pc, #120] @ 76f8fc <__cxa_atexit@plt+0x763958> │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 76f8ac <__cxa_atexit@plt+0x763908> │ │ │ │ + mov r5, r2 │ │ │ │ + b 76f5dc <__cxa_atexit@plt+0x763638> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7776d0 <__cxa_atexit@plt+0x76b72c> │ │ │ │ - ldr r3, [pc, #104] @ 7776fc <__cxa_atexit@plt+0x76b758> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7776f8 <__cxa_atexit@plt+0x76b754> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 76f904 <__cxa_atexit@plt+0x763960> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7776e4 <__cxa_atexit@plt+0x76b740> │ │ │ │ - ldr r6, [pc, #28] @ 7776f4 <__cxa_atexit@plt+0x76b750> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 76f900 <__cxa_atexit@plt+0x76395c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + cmpeq sp, ip, asr #14 │ │ │ │ + hvceq 53360 @ 0xd070 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 76f974 <__cxa_atexit@plt+0x7639d0> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76f950 <__cxa_atexit@plt+0x7639ac> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 76f958 <__cxa_atexit@plt+0x7639b4> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsheq r4, [sp, #-92] @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, ip, lsr r5 │ │ │ │ - cmpeq sp, ip, ror r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 777740 <__cxa_atexit@plt+0x76b79c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 777758 <__cxa_atexit@plt+0x76b7b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + b 76f974 <__cxa_atexit@plt+0x7639d0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77775c <__cxa_atexit@plt+0x76b7b8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r4, lsr #9 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq sp, r8, asr fp │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7777a4 <__cxa_atexit@plt+0x76b800> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 7777bc <__cxa_atexit@plt+0x76b818> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76fa04 <__cxa_atexit@plt+0x763a60> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 76f9e4 <__cxa_atexit@plt+0x763a40> │ │ │ │ + ldr r1, [pc, #168] @ 76fa44 <__cxa_atexit@plt+0x763aa0> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 76fa24 <__cxa_atexit@plt+0x763a80> │ │ │ │ + ldr r1, [pc, #120] @ 76fa48 <__cxa_atexit@plt+0x763aa4> │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 76f9f8 <__cxa_atexit@plt+0x763a54> │ │ │ │ + mov r5, r2 │ │ │ │ + b 76f5dc <__cxa_atexit@plt+0x763638> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7777c0 <__cxa_atexit@plt+0x76b81c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r4, asr #8 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - smlaltbeq r6, ip, r8, r2 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 7777f0 <__cxa_atexit@plt+0x76b84c> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 777820 <__cxa_atexit@plt+0x76b87c> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7778a4 <__cxa_atexit@plt+0x76b900> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [pc, #124] @ 7778d0 <__cxa_atexit@plt+0x76b92c> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7778b0 <__cxa_atexit@plt+0x76b90c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 777870 <__cxa_atexit@plt+0x76b8cc> │ │ │ │ - ldr r3, [pc, #76] @ 7778d4 <__cxa_atexit@plt+0x76b930> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 7778d8 <__cxa_atexit@plt+0x76b934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #68] @ 76fa50 <__cxa_atexit@plt+0x763aac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 777868 <__cxa_atexit@plt+0x76b8c4> │ │ │ │ - ldrsbeq r3, [sp, #-216] @ 0xffffff28 │ │ │ │ - cmpeq sp, r4, lsr #7 │ │ │ │ - cmpeq sp, r8, lsr r3 │ │ │ │ - cmpeq ip, r0, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - cmpeq ip, ip, ror #2 │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 777928 <__cxa_atexit@plt+0x76b984> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 773e80 <__cxa_atexit@plt+0x767edc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7779fc <__cxa_atexit@plt+0x76ba58> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 777a24 <__cxa_atexit@plt+0x76ba80> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 777a28 <__cxa_atexit@plt+0x76ba84> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 777a14 <__cxa_atexit@plt+0x76ba70> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7779c0 <__cxa_atexit@plt+0x76ba1c> │ │ │ │ - ldr r7, [pc, #84] @ 777a2c <__cxa_atexit@plt+0x76ba88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 777a30 <__cxa_atexit@plt+0x76ba8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 777a34 <__cxa_atexit@plt+0x76ba90> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7779b4 <__cxa_atexit@plt+0x76ba10> │ │ │ │ - cmpeq sp, r8, asr #5 │ │ │ │ - @ instruction: 0x015d3c94 │ │ │ │ - cmpeq sp, r0, lsl #4 │ │ │ │ - cmpeq sp, r4, asr #4 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - ldrdeq r5, [ip, #-244] @ 0xffffff0c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 777a84 <__cxa_atexit@plt+0x76bae0> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add sl, r5, #12 │ │ │ │ + ldr r2, [pc, #32] @ 76fa4c <__cxa_atexit@plt+0x763aa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - mov r7, r3 │ │ │ │ - b 774c20 <__cxa_atexit@plt+0x768c7c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 777b58 <__cxa_atexit@plt+0x76bbb4> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 777b80 <__cxa_atexit@plt+0x76bbdc> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #20] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 777b84 <__cxa_atexit@plt+0x76bbe0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 777b70 <__cxa_atexit@plt+0x76bbcc> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 777b1c <__cxa_atexit@plt+0x76bb78> │ │ │ │ - ldr r7, [pc, #84] @ 777b88 <__cxa_atexit@plt+0x76bbe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 777b8c <__cxa_atexit@plt+0x76bbe8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 777b90 <__cxa_atexit@plt+0x76bbec> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 777b10 <__cxa_atexit@plt+0x76bb6c> │ │ │ │ - cmpeq sp, ip, ror #2 │ │ │ │ - cmpeq sp, r8, lsr fp │ │ │ │ - cmpeq sp, r4, lsr #1 │ │ │ │ - cmpeq sp, r8, ror #1 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - smlalbteq r5, ip, r8, lr │ │ │ │ - andeq r0, r0, r6, lsl #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 777bc8 <__cxa_atexit@plt+0x76bc24> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 7730c0 <__cxa_atexit@plt+0x76711c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 777c9c <__cxa_atexit@plt+0x76bcf8> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 777cc4 <__cxa_atexit@plt+0x76bd20> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 777cc8 <__cxa_atexit@plt+0x76bd24> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 777cb4 <__cxa_atexit@plt+0x76bd10> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 777c60 <__cxa_atexit@plt+0x76bcbc> │ │ │ │ - ldr r7, [pc, #84] @ 777ccc <__cxa_atexit@plt+0x76bd28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 777cd0 <__cxa_atexit@plt+0x76bd2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 777cd4 <__cxa_atexit@plt+0x76bd30> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 777c54 <__cxa_atexit@plt+0x76bcb0> │ │ │ │ - cmpeq sp, r8, lsr #32 │ │ │ │ - ldrsheq r3, [sp, #-148] @ 0xffffff6c │ │ │ │ - cmpeq sp, r0, ror #30 │ │ │ │ - cmpeq sp, r4, lsr #31 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x014c5d94 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 777d04 <__cxa_atexit@plt+0x76bd60> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 777dd8 <__cxa_atexit@plt+0x76be34> │ │ │ │ - str r4, [sp, #12] │ │ │ │ - stmib sp, {r6, fp} │ │ │ │ - ldr r2, [pc, #204] @ 777e00 <__cxa_atexit@plt+0x76be5c> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ - stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ - ldr r6, [pc, #136] @ 777e04 <__cxa_atexit@plt+0x76be60> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [r6] │ │ │ │ - add sl, sl, r4, lsl #2 │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 777df0 <__cxa_atexit@plt+0x76be4c> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r7, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 777d9c <__cxa_atexit@plt+0x76bdf8> │ │ │ │ - ldr r7, [pc, #84] @ 777e08 <__cxa_atexit@plt+0x76be64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r8, #80] @ 0x50 │ │ │ │ - str r7, [r8, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #72] @ 777e0c <__cxa_atexit@plt+0x76be68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + cmpeq sp, r0, lsl #12 │ │ │ │ + cmpeq sp, r8, lsr #12 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 76fae4 <__cxa_atexit@plt+0x763b40> │ │ │ │ + ldmib r5, {r2, r9} │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr lr, [pc, #128] @ 76fafc <__cxa_atexit@plt+0x763b58> │ │ │ │ + ldr r8, [pc, #128] @ 76fb00 <__cxa_atexit@plt+0x763b5c> │ │ │ │ + mov r3, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr lr, [pc, #92] @ 76fb04 <__cxa_atexit@plt+0x763b60> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 76fac8 <__cxa_atexit@plt+0x763b24> │ │ │ │ + ldr r0, [pc, #72] @ 76fb0c <__cxa_atexit@plt+0x763b68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 76fad0 <__cxa_atexit@plt+0x763b2c> │ │ │ │ + ldr r0, [pc, #56] @ 76fb08 <__cxa_atexit@plt+0x763b64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r0, [r1, #32] │ │ │ │ + str r2, [r1, #36] @ 0x24 │ │ │ │ + str lr, [r1, #40] @ 0x28 │ │ │ │ + bx r3 │ │ │ │ + ldr r7, [pc, #36] @ 76fb10 <__cxa_atexit@plt+0x763b6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 777e10 <__cxa_atexit@plt+0x76be6c> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 777d90 <__cxa_atexit@plt+0x76bdec> │ │ │ │ - cmpeq sp, ip, ror #29 │ │ │ │ - ldrheq r3, [sp, #-136] @ 0xffffff78 │ │ │ │ - cmpeq sp, r4, lsr #28 │ │ │ │ - cmpeq sp, r8, ror #28 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - strdeq r5, [ip, #-184] @ 0xffffff48 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + teqpeq r5, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq sp, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - cmpeq ip, ip, lsr ip │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - mov r3, #0 │ │ │ │ - add r2, r2, #4 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 777e68 <__cxa_atexit@plt+0x76bec4> │ │ │ │ - str r8, [sp, #16] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - beq 777ffc <__cxa_atexit@plt+0x76c058> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldm r5, {r6, r9} │ │ │ │ - b 777ea8 <__cxa_atexit@plt+0x76bf04> │ │ │ │ - eor r7, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 777ffc <__cxa_atexit@plt+0x76c058> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - rsb r1, r8, #0 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - and fp, r8, r1 │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - and r2, r7, fp │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - tst r2, r1 │ │ │ │ - bne 778040 <__cxa_atexit@plt+0x76c09c> │ │ │ │ - ldr sl, [r5, #36] @ 0x24 │ │ │ │ - str r4, [sp, #24] │ │ │ │ - add r7, sl, r4, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - str r9, [sp, #28] │ │ │ │ - beq 777f54 <__cxa_atexit@plt+0x76bfb0> │ │ │ │ - add r0, r0, r6, lsl #2 │ │ │ │ - str r6, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #548] @ 77812c <__cxa_atexit@plt+0x76c188> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 777fb4 <__cxa_atexit@plt+0x76c010> │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldrex r0, [r7] │ │ │ │ - strex r0, r9, [r7] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 777f18 <__cxa_atexit@plt+0x76bf74> │ │ │ │ - ldr r0, [pc, #512] @ 778130 <__cxa_atexit@plt+0x76c18c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - add r4, r4, #1 │ │ │ │ - add r6, r6, #1 │ │ │ │ - str r0, [sl] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - b 777e90 <__cxa_atexit@plt+0x76beec> │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #460] @ 778138 <__cxa_atexit@plt+0x76c194> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 777fd8 <__cxa_atexit@plt+0x76c034> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 777f7c <__cxa_atexit@plt+0x76bfd8> │ │ │ │ - ldr r0, [pc, #424] @ 77813c <__cxa_atexit@plt+0x76c198> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr r9, [sp, #28] │ │ │ │ - str r0, [sl] │ │ │ │ - add r4, r4, #1 │ │ │ │ - str r6, [r5] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r9, r9, #1 │ │ │ │ - b 777e90 <__cxa_atexit@plt+0x76beec> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 777f14 <__cxa_atexit@plt+0x76bf70> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, ip │ │ │ │ - mov r4, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mov lr, r4 │ │ │ │ - b 777f78 <__cxa_atexit@plt+0x76bfd4> │ │ │ │ - ldr r7, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7780f8 <__cxa_atexit@plt+0x76c154> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #288] @ 778140 <__cxa_atexit@plt+0x76c19c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #276] @ 778144 <__cxa_atexit@plt+0x76c1a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - stmib lr, {r1, r7} │ │ │ │ - sub r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - add r7, r0, r6, lsl #2 │ │ │ │ - add r0, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 778120 <__cxa_atexit@plt+0x76c17c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 7780c0 <__cxa_atexit@plt+0x76c11c> │ │ │ │ - ldr r7, [pc, #156] @ 778124 <__cxa_atexit@plt+0x76c180> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 76fb84 <__cxa_atexit@plt+0x763be0> │ │ │ │ + ldr r3, [pc, #124] @ 76fbac <__cxa_atexit@plt+0x763c08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76fb8c <__cxa_atexit@plt+0x763be8> │ │ │ │ + ldr r7, [pc, #100] @ 76fbb0 <__cxa_atexit@plt+0x763c0c> │ │ │ │ + ldr r2, [pc, #100] @ 76fbb4 <__cxa_atexit@plt+0x763c10> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7780dc <__cxa_atexit@plt+0x76c138> │ │ │ │ - ldr r0, [pc, #136] @ 778128 <__cxa_atexit@plt+0x76c184> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + beq 76fb74 <__cxa_atexit@plt+0x763bd0> │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ + mov r7, r8 │ │ │ │ + b 76f5dc <__cxa_atexit@plt+0x763638> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 778134 <__cxa_atexit@plt+0x76c190> │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #36] @ 76fbb8 <__cxa_atexit@plt+0x763c14> │ │ │ │ + ldr r5, [pc, #36] @ 76fbbc <__cxa_atexit@plt+0x763c18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #32]! │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - cmpeq sp, ip, lsr #14 │ │ │ │ - ldrsheq r3, [sp, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sp, r8, asr #13 │ │ │ │ - @ instruction: 0x015d3c94 │ │ │ │ - cmpeq sp, r8, lsl #24 │ │ │ │ - cmpeq sp, r8, lsr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77818c <__cxa_atexit@plt+0x76c1e8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #48] @ 7781a4 <__cxa_atexit@plt+0x76c200> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #40] @ 7781a8 <__cxa_atexit@plt+0x76c204> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7781ac <__cxa_atexit@plt+0x76c208> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r3, [sp, #-168] @ 0xffffff58 │ │ │ │ - cmpeq sp, r8, asr sl │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - strheq r5, [ip, #-140] @ 0xffffff74 │ │ │ │ - andeq r3, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 778200 <__cxa_atexit@plt+0x76c25c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + cmpeq sp, r8, ror #18 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + cmpeq sp, r0, ror #18 │ │ │ │ + @ instruction: 0x014d049c │ │ │ │ + cmpeq sp, ip, lsl r9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 76fc2c <__cxa_atexit@plt+0x763c88> │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [pc, #76] @ 76fc34 <__cxa_atexit@plt+0x763c90> │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq 76fc1c <__cxa_atexit@plt+0x763c78> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + mov r9, r2 │ │ │ │ str r7, [r5] │ │ │ │ - beq 7781f4 <__cxa_atexit@plt+0x76c250> │ │ │ │ - ldr r3, [pc, #32] @ 778204 <__cxa_atexit@plt+0x76c260> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r4, ror #16 │ │ │ │ - andeq r3, r0, ip, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 778234 <__cxa_atexit@plt+0x76c290> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, r4, lsr r8 │ │ │ │ - andeq r3, r0, ip, ror #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - mov ip, r6 │ │ │ │ - add r3, r8, fp, lsl #2 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r3, [pc, #144] @ 77830c <__cxa_atexit@plt+0x76c368> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7782dc <__cxa_atexit@plt+0x76c338> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 778290 <__cxa_atexit@plt+0x76c2ec> │ │ │ │ - ldr r3, [pc, #104] @ 778310 <__cxa_atexit@plt+0x76c36c> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - add r0, fp, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r8] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r9, #20] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 777e68 <__cxa_atexit@plt+0x76bec4> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 778288 <__cxa_atexit@plt+0x76c2e4> │ │ │ │ - ldrheq r3, [sp, #-56] @ 0xffffffc8 │ │ │ │ - cmpeq sp, r4, ror r9 │ │ │ │ - cmpeq ip, r8, asr r7 │ │ │ │ - andeq r0, r0, r7, asr #21 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mov r8, fp │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 77834c <__cxa_atexit@plt+0x76c3a8> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov lr, r6 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r8, #0 │ │ │ │ - str r7, [sp, #8] │ │ │ │ - beq 7784dc <__cxa_atexit@plt+0x76c538> │ │ │ │ - ldm r5, {r1, r2, r9} │ │ │ │ - b 778388 <__cxa_atexit@plt+0x76c3e4> │ │ │ │ - eor r0, fp, r8 │ │ │ │ - cmp fp, r8 │ │ │ │ - mov r8, r0 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - beq 7784dc <__cxa_atexit@plt+0x76c538> │ │ │ │ - add r6, r5, #28 │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - rsb r0, r8, #0 │ │ │ │ - mov r7, r2 │ │ │ │ - ldm r6, {r2, r4, r6} │ │ │ │ - and fp, r8, r0 │ │ │ │ - and r0, fp, r6 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 77855c <__cxa_atexit@plt+0x76c5b8> │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add r0, r6, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - tst r2, fp │ │ │ │ - beq 778428 <__cxa_atexit@plt+0x76c484> │ │ │ │ - add r4, r4, r7, lsl #2 │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r9, [r4, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #616] @ 778648 <__cxa_atexit@plt+0x76c6a4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r4, [r1] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 778488 <__cxa_atexit@plt+0x76c4e4> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r4, [sl] │ │ │ │ - strex r4, r9, [sl] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7783f4 <__cxa_atexit@plt+0x76c450> │ │ │ │ - ldr r0, [pc, #576] @ 77864c <__cxa_atexit@plt+0x76c6a8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - str r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - b 778370 <__cxa_atexit@plt+0x76c3cc> │ │ │ │ - add r4, r3, r9, lsl #2 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #536] @ 778658 <__cxa_atexit@plt+0x76c6b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [r1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7784b0 <__cxa_atexit@plt+0x76c50c> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r4, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 778450 <__cxa_atexit@plt+0x76c4ac> │ │ │ │ - ldr r0, [pc, #500] @ 77865c <__cxa_atexit@plt+0x76c6b8> │ │ │ │ - mov r2, r7 │ │ │ │ - add r9, r9, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r6] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - b 778370 <__cxa_atexit@plt+0x76c3cc> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - mov r4, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - mov r0, #0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov ip, r4 │ │ │ │ - b 7783f0 <__cxa_atexit@plt+0x76c44c> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, ip │ │ │ │ - str lr, [sp, #4] │ │ │ │ - str r9, [sp, #16] │ │ │ │ - mov r9, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, r9 │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr r9, [sp, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - b 77844c <__cxa_atexit@plt+0x76c4a8> │ │ │ │ - ldr r0, [ip, #804] @ 0x324 │ │ │ │ - add r3, lr, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 778614 <__cxa_atexit@plt+0x76c670> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - ldr r4, [pc, #340] @ 778650 <__cxa_atexit@plt+0x76c6ac> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [r7] │ │ │ │ - mov r4, #255 @ 0xff │ │ │ │ - orr r4, r4, #65280 @ 0xff00 │ │ │ │ - cmp r0, r4 │ │ │ │ - bne 778534 <__cxa_atexit@plt+0x76c590> │ │ │ │ - ldr r0, [pc, #316] @ 778654 <__cxa_atexit@plt+0x76c6b0> │ │ │ │ - add r6, lr, #8 │ │ │ │ - mov r4, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib lr, {r0, r7} │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - sub r7, r3, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [pc, #296] @ 778664 <__cxa_atexit@plt+0x76c6c0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r0, [lr, #12] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib lr, {r4, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r4, ip │ │ │ │ - bx r0 │ │ │ │ - add r7, r4, r7, lsl #2 │ │ │ │ - add r4, r3, r9, lsl #2 │ │ │ │ - ldr r2, [pc, #208] @ 77863c <__cxa_atexit@plt+0x76c698> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr sl, [r4, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str fp, [r3, #4] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - beq 7785dc <__cxa_atexit@plt+0x76c638> │ │ │ │ - ldr r7, [pc, #156] @ 778640 <__cxa_atexit@plt+0x76c69c> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7785f8 <__cxa_atexit@plt+0x76c654> │ │ │ │ - ldr r0, [pc, #136] @ 778644 <__cxa_atexit@plt+0x76c6a0> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 188b31c <__cxa_atexit@plt+0x187f378> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #68] @ 778660 <__cxa_atexit@plt+0x76c6bc> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [ip, #828] @ 0x33c │ │ │ │ - str r0, [r5, #20]! │ │ │ │ - mov r4, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq sp, r0, asr r2 │ │ │ │ - cmpeq sp, r8, lsl r8 │ │ │ │ - cmpeq sp, r0, lsr r7 │ │ │ │ - ldrheq r3, [sp, #-104] @ 0xffffff98 │ │ │ │ - ldrsheq r3, [sp, #-20] @ 0xffffffec │ │ │ │ - ldrheq r3, [sp, #-120] @ 0xffffff88 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x015d3690 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 188b31c <__cxa_atexit@plt+0x187f378> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ + mov sl, r8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7786e4 <__cxa_atexit@plt+0x76c740> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [pc, #104] @ 7786fc <__cxa_atexit@plt+0x76c758> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7786c8 <__cxa_atexit@plt+0x76c724> │ │ │ │ - ldr r1, [pc, #80] @ 778700 <__cxa_atexit@plt+0x76c75c> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + bcc 76fca4 <__cxa_atexit@plt+0x763d00> │ │ │ │ + ldr r2, [pc, #52] @ 76fcb8 <__cxa_atexit@plt+0x763d14> │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #56] @ 778708 <__cxa_atexit@plt+0x76c764> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76fd08 <__cxa_atexit@plt+0x763d64> │ │ │ │ + ldr r2, [pc, #52] @ 76fd1c <__cxa_atexit@plt+0x763d78> │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 778704 <__cxa_atexit@plt+0x76c760> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015d3598 │ │ │ │ - cmpeq sp, r4, lsr #10 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmpeq sp, r0, lsl #10 │ │ │ │ - cmpeq ip, r0, ror #6 │ │ │ │ - andeq r4, r5, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 77875c <__cxa_atexit@plt+0x76c7b8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 778750 <__cxa_atexit@plt+0x76c7ac> │ │ │ │ - ldr r3, [pc, #32] @ 778760 <__cxa_atexit@plt+0x76c7bc> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76fd64 <__cxa_atexit@plt+0x763dc0> │ │ │ │ + ldr r2, [pc, #44] @ 76fd74 <__cxa_atexit@plt+0x763dd0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r8, [r9, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r8, lsl #6 │ │ │ │ - andeq r4, r5, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 778790 <__cxa_atexit@plt+0x76c7ec> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r5, [ip, #-40] @ 0xffffffd8 │ │ │ │ - andeq r4, r5, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - ldr r1, [pc, #176] @ 778868 <__cxa_atexit@plt+0x76c8c4> │ │ │ │ - add r0, fp, sl, lsl #2 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r1] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - cmp r3, #0 │ │ │ │ - str r0, [sp, #20] │ │ │ │ - bne 778838 <__cxa_atexit@plt+0x76c894> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7787ec <__cxa_atexit@plt+0x76c848> │ │ │ │ - ldr r0, [pc, #104] @ 77886c <__cxa_atexit@plt+0x76c8c8> │ │ │ │ - bic r1, r6, r1 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, lr │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 76fdf8 <__cxa_atexit@plt+0x763e54> │ │ │ │ + ldr r0, [pc, #140] @ 76fe28 <__cxa_atexit@plt+0x763e84> │ │ │ │ + sub sl, r3, #6 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r3, r2, #1 │ │ │ │ - add r2, sl, #1 │ │ │ │ - str r0, [fp] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r2, [pc, #116] @ 76fe2c <__cxa_atexit@plt+0x763e88> │ │ │ │ add r0, r0, #1 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r1, [r9, #24] │ │ │ │ - b 77834c <__cxa_atexit@plt+0x76c3a8> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - add r3, sp, #8 │ │ │ │ - stm r3, {r4, ip, lr} │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - add lr, sp, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - b 7787e4 <__cxa_atexit@plt+0x76c840> │ │ │ │ - cmpeq sp, r4, ror lr │ │ │ │ - cmpeq sp, r8, lsl r4 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #76] @ 7788dc <__cxa_atexit@plt+0x76c938> │ │ │ │ - and r3, r2, r3 │ │ │ │ - and r2, r1, r3, lsr #1 │ │ │ │ - ldr r1, [pc, #68] @ 7788e0 <__cxa_atexit@plt+0x76c93c> │ │ │ │ - sub r3, r3, r2 │ │ │ │ - and r2, r1, r3, lsr #2 │ │ │ │ - and r1, r3, r1 │ │ │ │ - add r1, r1, r2 │ │ │ │ - ldr r0, [pc, #56] @ 7788e8 <__cxa_atexit@plt+0x76c944> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #44] @ 7788e4 <__cxa_atexit@plt+0x76c940> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r2, [pc, #44] @ 7788ec <__cxa_atexit@plt+0x76c948> │ │ │ │ - mov r8, #0 │ │ │ │ - mul r3, r0, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + bcc 76fe10 <__cxa_atexit@plt+0x763e6c> │ │ │ │ + ldr r2, [pc, #92] @ 76fe30 <__cxa_atexit@plt+0x763e8c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - stmda r5, {r2, r3, r9} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 77891c <__cxa_atexit@plt+0x76c978> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 778a0c <__cxa_atexit@plt+0x76ca68> │ │ │ │ - orr r7, r7, r2 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 778990 <__cxa_atexit@plt+0x76c9ec> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7789cc <__cxa_atexit@plt+0x76ca28> │ │ │ │ - ldr r7, [pc, #164] @ 778a1c <__cxa_atexit@plt+0x76ca78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - bcc 7789ec <__cxa_atexit@plt+0x76ca48> │ │ │ │ - ldr r3, [pc, #104] @ 778a18 <__cxa_atexit@plt+0x76ca74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r8, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 778a14 <__cxa_atexit@plt+0x76ca70> │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 778a00 <__cxa_atexit@plt+0x76ca5c> │ │ │ │ - ldr r6, [pc, #28] @ 778a10 <__cxa_atexit@plt+0x76ca6c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r0, ror #5 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sp, r0, lsr #4 │ │ │ │ - cmpeq sp, r0, ror #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, asr #16 │ │ │ │ + cmpeq sp, r8, asr #15 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76fe90 <__cxa_atexit@plt+0x763eec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 778a5c <__cxa_atexit@plt+0x76cab8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 778a74 <__cxa_atexit@plt+0x76cad0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + bcc 76fe9c <__cxa_atexit@plt+0x763ef8> │ │ │ │ + ldr r2, [pc, #72] @ 76feac <__cxa_atexit@plt+0x763f08> │ │ │ │ + ldr r1, [pc, #72] @ 76feb0 <__cxa_atexit@plt+0x763f0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 19e96c4 <__cxa_atexit@plt+0x19dd720> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 778a78 <__cxa_atexit@plt+0x76cad4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, lsl #3 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + cmpeq sp, ip, lsr #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 778ac0 <__cxa_atexit@plt+0x76cb1c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 778ad8 <__cxa_atexit@plt+0x76cb34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 778adc <__cxa_atexit@plt+0x76cb38> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq sp, r8, lsr #2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - smlalbbeq r4, ip, ip, pc @ │ │ │ │ - andeq r0, r0, r6, asr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ 778b0c <__cxa_atexit@plt+0x76cb68> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #24] @ 778b3c <__cxa_atexit@plt+0x76cb98> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 778bc0 <__cxa_atexit@plt+0x76cc1c> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r2, [pc, #124] @ 778bec <__cxa_atexit@plt+0x76cc48> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 778bcc <__cxa_atexit@plt+0x76cc28> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 778b8c <__cxa_atexit@plt+0x76cbe8> │ │ │ │ - ldr r3, [pc, #76] @ 778bf0 <__cxa_atexit@plt+0x76cc4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 778bf4 <__cxa_atexit@plt+0x76cc50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ + bcc 76ff20 <__cxa_atexit@plt+0x763f7c> │ │ │ │ + ldr lr, [pc, #84] @ 76ff30 <__cxa_atexit@plt+0x763f8c> │ │ │ │ + ldr r1, [pc, #84] @ 76ff34 <__cxa_atexit@plt+0x763f90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr lr, [pc, #60] @ 76ff38 <__cxa_atexit@plt+0x763f94> │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r3, #16] │ │ │ │ sub r7, r6, #6 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 778b84 <__cxa_atexit@plt+0x76cbe0> │ │ │ │ - ldrheq r2, [sp, #-172] @ 0xffffff54 │ │ │ │ - cmpeq sp, r8, lsl #1 │ │ │ │ - cmpeq sp, ip, lsl r0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + cmpeq sp, ip, lsl #14 │ │ │ │ + cmpeq sp, r4, lsl #13 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub ip, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 778d4c <__cxa_atexit@plt+0x76cda8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #80 @ 0x50 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 778d54 <__cxa_atexit@plt+0x76cdb0> │ │ │ │ - ldr r7, [pc, #320] @ 778d6c <__cxa_atexit@plt+0x76cdc8> │ │ │ │ - ldr r1, [pc, #320] @ 778d70 <__cxa_atexit@plt+0x76cdcc> │ │ │ │ - sub lr, r6, #75 @ 0x4b │ │ │ │ + bcc 76ffd0 <__cxa_atexit@plt+0x76402c> │ │ │ │ + ldr r7, [pc, #128] @ 76fff0 <__cxa_atexit@plt+0x76404c> │ │ │ │ + ldr r2, [pc, #128] @ 76fff4 <__cxa_atexit@plt+0x764050> │ │ │ │ + ldr r1, [r5], #4 │ │ │ │ + mov r3, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #60]! @ 0x3c │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r1, r2, r8, r9} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr lr, [pc, #96] @ 76fff8 <__cxa_atexit@plt+0x764054> │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r2, r6, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp sl, #10 │ │ │ │ + ble 76ffb4 <__cxa_atexit@plt+0x764010> │ │ │ │ + ldr r1, [pc, #80] @ 770000 <__cxa_atexit@plt+0x76405c> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r7, r6, #34 @ 0x22 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r1, [pc, #284] @ 778d74 <__cxa_atexit@plt+0x76cdd0> │ │ │ │ - sub r7, r6, #67 @ 0x43 │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #272] @ 778d78 <__cxa_atexit@plt+0x76cdd4> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #264] @ 778d7c <__cxa_atexit@plt+0x76cdd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - add r0, r2, #89 @ 0x59 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #240] @ 778d80 <__cxa_atexit@plt+0x76cddc> │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - ldr r0, [pc, #224] @ 778d84 <__cxa_atexit@plt+0x76cde0> │ │ │ │ - mov r1, #142 @ 0x8e │ │ │ │ - orr r1, r1, #1536 @ 0x600 │ │ │ │ - add r2, r2, #49 @ 0x31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [pc, #208] @ 778d88 <__cxa_atexit@plt+0x76cde4> │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #-52] @ 0xffffffcc │ │ │ │ - str r0, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str r7, [r3, #-56] @ 0xffffffc8 │ │ │ │ - ldr r0, [pc, #188] @ 778d8c <__cxa_atexit@plt+0x76cde8> │ │ │ │ - sub r7, r6, #9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ - ldr r0, [pc, #176] @ 778d90 <__cxa_atexit@plt+0x76cdec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldr r0, [pc, #168] @ 778d94 <__cxa_atexit@plt+0x76cdf0> │ │ │ │ - str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-36] @ 0xffffffdc │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r3, [pc, #148] @ 778d98 <__cxa_atexit@plt+0x76cdf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7, sl} │ │ │ │ - beq 778d2c <__cxa_atexit@plt+0x76cd88> │ │ │ │ - ldr r3, [pc, #136] @ 778d9c <__cxa_atexit@plt+0x76cdf8> │ │ │ │ - tst sl, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - beq 778d3c <__cxa_atexit@plt+0x76cd98> │ │ │ │ - mov r8, #0 │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, ip │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 778d5c <__cxa_atexit@plt+0x76cdb8> │ │ │ │ - mov r7, #80 @ 0x50 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ 778da0 <__cxa_atexit@plt+0x76cdfc> │ │ │ │ + b 76ffbc <__cxa_atexit@plt+0x764018> │ │ │ │ + ldr r1, [pc, #64] @ 76fffc <__cxa_atexit@plt+0x764058> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r1, [r0, #32] │ │ │ │ + str r2, [r0, #36] @ 0x24 │ │ │ │ + str lr, [r0, #40] @ 0x28 │ │ │ │ + bx r3 │ │ │ │ + ldr r7, [pc, #44] @ 770004 <__cxa_atexit@plt+0x764060> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffbfe8 │ │ │ │ - @ instruction: 0xffffce30 │ │ │ │ - ldrsbeq r2, [sp, #-240] @ 0xffffff10 │ │ │ │ - cmpeq sp, r4, ror #21 │ │ │ │ - ldrsheq r2, [sp, #-132] @ 0xffffff7c │ │ │ │ - cmpeq ip, r8, asr #4 │ │ │ │ - cmpeq sp, r4, lsl #31 │ │ │ │ - cmpeq sp, r8, ror #16 │ │ │ │ - cmpeq ip, r0, ror #4 │ │ │ │ - cmpeq ip, r0, asr #4 │ │ │ │ - cmpeq ip, r8, lsl r2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq ip, ip, lsr #26 │ │ │ │ - smlalbteq r4, ip, r8, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #48] @ 778dec <__cxa_atexit@plt+0x76ce48> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 778de0 <__cxa_atexit@plt+0x76ce3c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - hvceq 50380 @ 0xc4cc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 775a70 <__cxa_atexit@plt+0x769acc> │ │ │ │ - hvceq 50376 @ 0xc4c8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + teqeq r5, ip @ │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmpeq sp, r0, rrx │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 778e80 <__cxa_atexit@plt+0x76cedc> │ │ │ │ - sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #116] @ 778eb0 <__cxa_atexit@plt+0x76cf0c> │ │ │ │ - ldr r2, [pc, #116] @ 778eb4 <__cxa_atexit@plt+0x76cf10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - stm r5, {r3, r8, r9} │ │ │ │ - beq 778e94 <__cxa_atexit@plt+0x76cef0> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 778ea0 <__cxa_atexit@plt+0x76cefc> │ │ │ │ - ldr r9, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r1, r5, #12 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r7, r7, #12 │ │ │ │ - mov r5, r1 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 778e44 <__cxa_atexit@plt+0x76cea0> │ │ │ │ - add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #48] @ 778eb8 <__cxa_atexit@plt+0x76cf14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 770074 <__cxa_atexit@plt+0x7640d0> │ │ │ │ + ldr r7, [pc, #92] @ 770088 <__cxa_atexit@plt+0x7640e4> │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 77005c <__cxa_atexit@plt+0x7640b8> │ │ │ │ + ldr r7, [pc, #76] @ 77008c <__cxa_atexit@plt+0x7640e8> │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + beq 770068 <__cxa_atexit@plt+0x7640c4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7700d4 <__cxa_atexit@plt+0x764130> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq ip, r0, lsr #24 │ │ │ │ - smlaltteq r4, ip, ip, fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - bne 778f58 <__cxa_atexit@plt+0x76cfb4> │ │ │ │ - ldr r2, [pc, #168] @ 778f88 <__cxa_atexit@plt+0x76cfe4> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r5, r3, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - str r2, [r3] │ │ │ │ - bhi 778f44 <__cxa_atexit@plt+0x76cfa0> │ │ │ │ - sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #132] @ 778f8c <__cxa_atexit@plt+0x76cfe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - stm r5, {r3, r8, r9} │ │ │ │ - beq 778f6c <__cxa_atexit@plt+0x76cfc8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 778f78 <__cxa_atexit@plt+0x76cfd4> │ │ │ │ - ldr r9, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r1, r5, #12 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r7, r7, #12 │ │ │ │ - mov r5, r1 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 778f08 <__cxa_atexit@plt+0x76cf64> │ │ │ │ - add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #68] @ 778f90 <__cxa_atexit@plt+0x76cfec> │ │ │ │ + ldr r7, [pc, #20] @ 770090 <__cxa_atexit@plt+0x7640ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - add r5, r3, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + smlalbteq pc, ip, r0, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7700c8 <__cxa_atexit@plt+0x764124> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 7700c0 <__cxa_atexit@plt+0x76411c> │ │ │ │ + b 7700d4 <__cxa_atexit@plt+0x764130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #208] @ 7701ac <__cxa_atexit@plt+0x764208> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 770160 <__cxa_atexit@plt+0x7641bc> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 770188 <__cxa_atexit@plt+0x7641e4> │ │ │ │ + ldr r8, [pc, #160] @ 7701b0 <__cxa_atexit@plt+0x76420c> │ │ │ │ + ldr lr, [pc, #160] @ 7701b4 <__cxa_atexit@plt+0x764210> │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r0, #16] │ │ │ │ + str r7, [r0, #20] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + str r0, [r0, #24] │ │ │ │ + ldr lr, [pc, #120] @ 7701b8 <__cxa_atexit@plt+0x764214> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + sub r2, r3, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 770168 <__cxa_atexit@plt+0x7641c4> │ │ │ │ + ldr r0, [pc, #100] @ 7701c0 <__cxa_atexit@plt+0x76421c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 770170 <__cxa_atexit@plt+0x7641cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - cmpeq ip, ip, asr fp │ │ │ │ - strdeq r4, [ip, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - strdeq r4, [ip, #-164] @ 0xffffff5c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 779020 <__cxa_atexit@plt+0x76d07c> │ │ │ │ - sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #116] @ 779050 <__cxa_atexit@plt+0x76d0ac> │ │ │ │ - ldr r2, [pc, #116] @ 779054 <__cxa_atexit@plt+0x76d0b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - stm r5, {r3, r8, r9} │ │ │ │ - beq 779034 <__cxa_atexit@plt+0x76d090> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 779040 <__cxa_atexit@plt+0x76d09c> │ │ │ │ - ldr r9, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r1, r5, #12 │ │ │ │ - str r2, [r5] │ │ │ │ - sub r7, r7, #12 │ │ │ │ - mov r5, r1 │ │ │ │ - cmp fp, r7 │ │ │ │ - bls 778fe4 <__cxa_atexit@plt+0x76d040> │ │ │ │ - add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #48] @ 779058 <__cxa_atexit@plt+0x76d0b4> │ │ │ │ + ldr r0, [pc, #76] @ 7701bc <__cxa_atexit@plt+0x764218> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ + str lr, [r6, #40] @ 0x28 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + ldr r1, [pc, #52] @ 7701c4 <__cxa_atexit@plt+0x764220> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stm r5, {r2, r7, r9} │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + @ instruction: 0xfffffa00 │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + teqeq r5, r0, lsl ip │ │ │ │ + @ instruction: 0xfffffbb8 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + smlaltbeq pc, ip, r4, lr @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 770260 <__cxa_atexit@plt+0x7642bc> │ │ │ │ + ldr r8, [pc, #140] @ 770280 <__cxa_atexit@plt+0x7642dc> │ │ │ │ + ldr lr, [pc, #140] @ 770284 <__cxa_atexit@plt+0x7642e0> │ │ │ │ + mov r3, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr lr, [pc, #100] @ 770288 <__cxa_atexit@plt+0x7642e4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r6, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp r9, #10 │ │ │ │ + ble 770244 <__cxa_atexit@plt+0x7642a0> │ │ │ │ + ldr r0, [pc, #80] @ 770290 <__cxa_atexit@plt+0x7642ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 77024c <__cxa_atexit@plt+0x7642a8> │ │ │ │ + ldr r0, [pc, #64] @ 77028c <__cxa_atexit@plt+0x7642e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r0, [r2, #32] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str lr, [r2, #40] @ 0x28 │ │ │ │ + bx r3 │ │ │ │ + ldr r3, [pc, #44] @ 770294 <__cxa_atexit@plt+0x7642f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r7, r9} │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - smlalbbeq r4, ip, r0, sl │ │ │ │ - cmpeq ip, r0, asr sl │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + teqeq r5, ip, lsr #22 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + smlalbteq pc, ip, ip, sp @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7790d0 <__cxa_atexit@plt+0x76d12c> │ │ │ │ - ldr r7, [pc, #96] @ 7790e0 <__cxa_atexit@plt+0x76d13c> │ │ │ │ - tst sl, #3 │ │ │ │ + bhi 770388 <__cxa_atexit@plt+0x7643e4> │ │ │ │ + ldr r7, [pc, #268] @ 7703c4 <__cxa_atexit@plt+0x764420> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r2, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7790b8 <__cxa_atexit@plt+0x76d114> │ │ │ │ - ldr r2, [pc, #76] @ 7790e4 <__cxa_atexit@plt+0x76d140> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - str r1, [r5] │ │ │ │ - beq 7790c4 <__cxa_atexit@plt+0x76d120> │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + beq 770368 <__cxa_atexit@plt+0x7643c4> │ │ │ │ + ldr r7, [pc, #240] @ 7703c8 <__cxa_atexit@plt+0x764424> │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + beq 770378 <__cxa_atexit@plt+0x7643d4> │ │ │ │ + ldr r7, [pc, #220] @ 7703cc <__cxa_atexit@plt+0x764428> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [pc, #216] @ 7703d0 <__cxa_atexit@plt+0x76442c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 770398 <__cxa_atexit@plt+0x7643f4> │ │ │ │ + ldr r7, [pc, #192] @ 7703dc <__cxa_atexit@plt+0x764438> │ │ │ │ + ldr r5, [pc, #192] @ 7703e0 <__cxa_atexit@plt+0x76443c> │ │ │ │ + ldr r1, [pc, #192] @ 7703e4 <__cxa_atexit@plt+0x764440> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #188] @ 7703e8 <__cxa_atexit@plt+0x764444> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r5, [r6, #36] @ 0x24 │ │ │ │ + str sl, [r6, #8] │ │ │ │ + add lr, r6, #12 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm lr, {r0, r8, r9} │ │ │ │ + b 1a9eabc <__cxa_atexit@plt+0x1a92b18> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 779138 <__cxa_atexit@plt+0x76d194> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7790e8 <__cxa_atexit@plt+0x76d144> │ │ │ │ + ldr r7, [pc, #72] @ 7703d8 <__cxa_atexit@plt+0x764434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - smlaltteq r4, ip, r4, r9 │ │ │ │ - smlalbteq r4, ip, r4, r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 779128 <__cxa_atexit@plt+0x76d184> │ │ │ │ + ldr r7, [pc, #52] @ 7703d4 <__cxa_atexit@plt+0x764430> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + cmpeq sp, r8, asr #3 │ │ │ │ + cmpeq sp, ip, ror #3 │ │ │ │ + smlalbbeq pc, ip, r8, ip @ │ │ │ │ + strheq pc, [ip, #-196] @ 0xffffff3c @ │ │ │ │ + @ instruction: 0xfffff7f4 │ │ │ │ + teqeq r5, ip, lsr #20 │ │ │ │ + @ instruction: 0xfffff9f4 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #224] @ 7704dc <__cxa_atexit@plt+0x764538> │ │ │ │ + mov lr, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + str lr, [r5] │ │ │ │ + beq 77049c <__cxa_atexit@plt+0x7644f8> │ │ │ │ + ldr r1, [pc, #192] @ 7704e0 <__cxa_atexit@plt+0x76453c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + ldr r1, [pc, #184] @ 7704e4 <__cxa_atexit@plt+0x764540> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r2, #8] │ │ │ │ + add r1, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r1 │ │ │ │ + str r0, [r2] │ │ │ │ + bcc 7704a8 <__cxa_atexit@plt+0x764504> │ │ │ │ + ldr r2, [pc, #152] @ 7704ec <__cxa_atexit@plt+0x764548> │ │ │ │ + ldr r8, [pc, #152] @ 7704f0 <__cxa_atexit@plt+0x76454c> │ │ │ │ + ldr r9, [pc, #152] @ 7704f4 <__cxa_atexit@plt+0x764550> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 779120 <__cxa_atexit@plt+0x76d17c> │ │ │ │ - b 779138 <__cxa_atexit@plt+0x76d194> │ │ │ │ + ldr r3, [pc, #148] @ 7704f8 <__cxa_atexit@plt+0x764554> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r2, r1, #23 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add sl, r6, #8 │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm sl, {r0, r3, lr} │ │ │ │ + b 1a9eabc <__cxa_atexit@plt+0x1a92b18> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - smlalbbeq r4, ip, r4, r9 │ │ │ │ + ldr r0, [pc, #56] @ 7704e8 <__cxa_atexit@plt+0x764544> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str lr, [r2, #-12]! │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + mov r6, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r6, [r2, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r3 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq sp, r8, asr #1 │ │ │ │ + cmpeq sp, ip, lsl #1 │ │ │ │ + hvceq 53180 @ 0xcfbc │ │ │ │ + @ instruction: 0xfffff6bc │ │ │ │ + teqeq r5, r4 @ │ │ │ │ + @ instruction: 0xfffff8bc │ │ │ │ + @ instruction: 0xfffff7cc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #176] @ 7791f4 <__cxa_atexit@plt+0x76d250> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - stm r5, {r7, r9} │ │ │ │ - beq 7791b4 <__cxa_atexit@plt+0x76d210> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7791e0 <__cxa_atexit@plt+0x76d23c> │ │ │ │ - ldr r3, [pc, #144] @ 7791f8 <__cxa_atexit@plt+0x76d254> │ │ │ │ - ldr r2, [pc, #144] @ 7791fc <__cxa_atexit@plt+0x76d258> │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #176] @ 7705c0 <__cxa_atexit@plt+0x76461c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r6, [r2, #8] │ │ │ │ + ldr lr, [r5, #4]! │ │ │ │ + ldr r6, [pc, #148] @ 7705c4 <__cxa_atexit@plt+0x764620> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r0, [r2] │ │ │ │ + str r6, [r5] │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 770590 <__cxa_atexit@plt+0x7645ec> │ │ │ │ + ldr r1, [pc, #124] @ 7705c8 <__cxa_atexit@plt+0x764624> │ │ │ │ + ldr r8, [pc, #124] @ 7705cc <__cxa_atexit@plt+0x764628> │ │ │ │ + ldr r9, [pc, #124] @ 7705d0 <__cxa_atexit@plt+0x76462c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #120] @ 7705d4 <__cxa_atexit@plt+0x764630> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add sl, r3, #8 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r6, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - stm r7, {r3, r8, r9} │ │ │ │ - beq 7791c0 <__cxa_atexit@plt+0x76d21c> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7791d0 <__cxa_atexit@plt+0x76d22c> │ │ │ │ - ldr r9, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - sub r1, r7, #12 │ │ │ │ - str r2, [r7] │ │ │ │ - sub r5, r5, #12 │ │ │ │ - mov r7, r1 │ │ │ │ - cmp fp, r5 │ │ │ │ - bls 779174 <__cxa_atexit@plt+0x76d1d0> │ │ │ │ - add r5, r1, #12 │ │ │ │ - b 7791e4 <__cxa_atexit@plt+0x76d240> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + stm sl, {r0, r2, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + b 1a9eabc <__cxa_atexit@plt+0x1a92b18> │ │ │ │ + ldr r3, [pc, #64] @ 7705d8 <__cxa_atexit@plt+0x764634> │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r2, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r5, [r2, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + cmpeq sp, r4, lsr #31 │ │ │ │ + ldrheq sl, [sp, #-248] @ 0xffffff08 │ │ │ │ + @ instruction: 0xfffff5c4 │ │ │ │ + teqeq r5, ip @ │ │ │ │ + @ instruction: 0xfffff7c4 │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + @ instruction: 0x014cfa94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7706ac <__cxa_atexit@plt+0x764708> │ │ │ │ + ldr r1, [pc, #232] @ 7706e4 <__cxa_atexit@plt+0x764740> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r3, #3 │ │ │ │ + stmdb r5, {r1, r7, r8} │ │ │ │ + beq 770690 <__cxa_atexit@plt+0x7646ec> │ │ │ │ + ldr r1, [pc, #208] @ 7706e8 <__cxa_atexit@plt+0x764744> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + beq 7706a0 <__cxa_atexit@plt+0x7646fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7706b4 <__cxa_atexit@plt+0x764710> │ │ │ │ + ldr r1, [pc, #176] @ 7706f0 <__cxa_atexit@plt+0x76474c> │ │ │ │ + ldr lr, [pc, #176] @ 7706f4 <__cxa_atexit@plt+0x764750> │ │ │ │ + ldr r9, [pc, #176] @ 7706f8 <__cxa_atexit@plt+0x764754> │ │ │ │ + ldr sl, [pc, #176] @ 7706fc <__cxa_atexit@plt+0x764758> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r2, #23 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - add r5, r7, #12 │ │ │ │ - bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #20] @ 779200 <__cxa_atexit@plt+0x76d25c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - smlalbteq r4, ip, r0, r8 │ │ │ │ - smlaltbeq r4, ip, ip, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 779298 <__cxa_atexit@plt+0x76d2f4> │ │ │ │ - ldr r3, [pc, #128] @ 7792ac <__cxa_atexit@plt+0x76d308> │ │ │ │ - ldr r2, [pc, #128] @ 7792b0 <__cxa_atexit@plt+0x76d30c> │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - stm r7, {r3, r8, r9} │ │ │ │ - beq 779278 <__cxa_atexit@plt+0x76d2d4> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 779288 <__cxa_atexit@plt+0x76d2e4> │ │ │ │ - ldr r9, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - sub r1, r7, #12 │ │ │ │ - str r2, [r7] │ │ │ │ - sub r5, r5, #12 │ │ │ │ + ldr r1, [pc, #48] @ 7706ec <__cxa_atexit@plt+0x764748> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - cmp fp, r5 │ │ │ │ - bls 779238 <__cxa_atexit@plt+0x76d294> │ │ │ │ - add r5, r1, #12 │ │ │ │ - b 77929c <__cxa_atexit@plt+0x76d2f8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - add r5, r7, #12 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + hvceq 53136 @ 0xcf90 │ │ │ │ + @ instruction: 0xfffff4cc │ │ │ │ + teqeq r5, r4, lsl #14 │ │ │ │ + @ instruction: 0xfffff6cc │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [pc, #176] @ 7707c4 <__cxa_atexit@plt+0x764820> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r2, #3 │ │ │ │ + stm r5, {r6, r7} │ │ │ │ + beq 770788 <__cxa_atexit@plt+0x7647e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 770798 <__cxa_atexit@plt+0x7647f4> │ │ │ │ + ldr r1, [pc, #144] @ 7707cc <__cxa_atexit@plt+0x764828> │ │ │ │ + ldr lr, [pc, #144] @ 7707d0 <__cxa_atexit@plt+0x76482c> │ │ │ │ + ldr r8, [pc, #144] @ 7707d4 <__cxa_atexit@plt+0x764830> │ │ │ │ + ldr r9, [pc, #144] @ 7707d8 <__cxa_atexit@plt+0x764834> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + stm r1, {r2, r3, r8} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #16] @ 7792b4 <__cxa_atexit@plt+0x76d310> │ │ │ │ + ldr r3, [pc, #40] @ 7707c8 <__cxa_atexit@plt+0x764824> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - cmpeq ip, r8, lsl #16 │ │ │ │ - ldrdeq r4, [ip, #-112] @ 0xffffff90 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 779314 <__cxa_atexit@plt+0x76d370> │ │ │ │ - ldr r3, [pc, #108] @ 779348 <__cxa_atexit@plt+0x76d3a4> │ │ │ │ - ldr r2, [pc, #108] @ 77934c <__cxa_atexit@plt+0x76d3a8> │ │ │ │ + mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 779324 <__cxa_atexit@plt+0x76d380> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 779334 <__cxa_atexit@plt+0x76d390> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - sub r7, r7, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - bls 7792e4 <__cxa_atexit@plt+0x76d340> │ │ │ │ - ldr r7, [pc, #52] @ 779350 <__cxa_atexit@plt+0x76d3ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x014cf898 │ │ │ │ + @ instruction: 0xfffff3cc │ │ │ │ + teqeq r5, r4 @ │ │ │ │ + @ instruction: 0xfffff5c8 │ │ │ │ + @ instruction: 0xfffff508 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 770850 <__cxa_atexit@plt+0x7648ac> │ │ │ │ + ldr r1, [pc, #120] @ 77087c <__cxa_atexit@plt+0x7648d8> │ │ │ │ + ldr lr, [pc, #120] @ 770880 <__cxa_atexit@plt+0x7648dc> │ │ │ │ + ldr r8, [pc, #120] @ 770884 <__cxa_atexit@plt+0x7648e0> │ │ │ │ + ldr r9, [pc, #120] @ 770888 <__cxa_atexit@plt+0x7648e4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r6, #23 │ │ │ │ + add ip, r3, #8 │ │ │ │ + stm ip, {r1, r9, sl} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 779354 <__cxa_atexit@plt+0x76d3b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #52] @ 77088c <__cxa_atexit@plt+0x7648e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r2, #0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - smlaltbeq r4, ip, r8, r7 │ │ │ │ - ldrsheq r2, [sp, #-140] @ 0xffffff74 │ │ │ │ - cmpeq ip, r8, ror #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7793e0 <__cxa_atexit@plt+0x76d43c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r7, [pc, #160] @ 779420 <__cxa_atexit@plt+0x76d47c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7793d0 <__cxa_atexit@plt+0x76d42c> │ │ │ │ - ldr r2, [pc, #132] @ 779424 <__cxa_atexit@plt+0x76d480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 7793f4 <__cxa_atexit@plt+0x76d450> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 779404 <__cxa_atexit@plt+0x76d460> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bls 7793a0 <__cxa_atexit@plt+0x76d3fc> │ │ │ │ - ldr r7, [pc, #80] @ 779428 <__cxa_atexit@plt+0x76d484> │ │ │ │ + @ instruction: 0xfffff304 │ │ │ │ + teqeq r5, ip, lsr #10 │ │ │ │ + @ instruction: 0xfffff508 │ │ │ │ + @ instruction: 0xfffff438 │ │ │ │ + ldrdeq pc, [ip, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7708d0 <__cxa_atexit@plt+0x76492c> │ │ │ │ + ldr r1, [pc, #48] @ 7708e8 <__cxa_atexit@plt+0x764944> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8, r9} │ │ │ │ + mov r9, sl │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov sl, r2 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 7708ec <__cxa_atexit@plt+0x764948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 77942c <__cxa_atexit@plt+0x76d488> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 779430 <__cxa_atexit@plt+0x76d48c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add sl, r7, #1 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - smlaltteq r4, ip, ip, r6 │ │ │ │ - cmpeq sp, r0, asr r8 │ │ │ │ - cmpeq sp, ip, lsr #16 │ │ │ │ - cmpeq ip, r8, asr r6 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + cmppeq ip, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - cmpeq ip, r8, ror #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7794b0 <__cxa_atexit@plt+0x76d50c> │ │ │ │ - ldr r3, [pc, #112] @ 7794e8 <__cxa_atexit@plt+0x76d544> │ │ │ │ - ldr r2, [pc, #112] @ 7794ec <__cxa_atexit@plt+0x76d548> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, sl, #3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 7794c4 <__cxa_atexit@plt+0x76d520> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7794d4 <__cxa_atexit@plt+0x76d530> │ │ │ │ - ldr r1, [sl, #2] │ │ │ │ - ldr sl, [sl, #6] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - sub r7, r7, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bls 779480 <__cxa_atexit@plt+0x76d4dc> │ │ │ │ - ldr r7, [pc, #56] @ 7794f0 <__cxa_atexit@plt+0x76d54c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r1, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 77094c <__cxa_atexit@plt+0x7649a8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r3, [r1] │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 77095c <__cxa_atexit@plt+0x7649b8> │ │ │ │ + ldr r1, [pc, #76] @ 770980 <__cxa_atexit@plt+0x7649dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r6, {r1, r8, r9} │ │ │ │ mov r9, sl │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 77097c <__cxa_atexit@plt+0x7649d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r7, sl │ │ │ │ + ldrdeq pc, [ip, #-108] @ 0xffffff94 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 7702a4 <__cxa_atexit@plt+0x764300> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7709d4 <__cxa_atexit@plt+0x764a30> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 770014 <__cxa_atexit@plt+0x764070> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7794f4 <__cxa_atexit@plt+0x76d550> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 770a6c <__cxa_atexit@plt+0x764ac8> │ │ │ │ + ldr sl, [pc, #120] @ 770a84 <__cxa_atexit@plt+0x764ae0> │ │ │ │ + ldr ip, [pc, #120] @ 770a88 <__cxa_atexit@plt+0x764ae4> │ │ │ │ + ldr r1, [pc, #120] @ 770a8c <__cxa_atexit@plt+0x764ae8> │ │ │ │ + sub lr, r6, #22 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r3, r6, #46 @ 0x2e │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str lr, [r7, #44] @ 0x2c │ │ │ │ + add lr, r7, #8 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r7, #36] @ 0x24 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + str ip, [r7, #4] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #52] @ 770a90 <__cxa_atexit@plt+0x764aec> │ │ │ │ + str r8, [r7, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - cmpeq ip, r8, lsl #12 │ │ │ │ - cmpeq sp, ip, asr r7 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 779534 <__cxa_atexit@plt+0x76d590> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #8] @ 779544 <__cxa_atexit@plt+0x76d5a0> │ │ │ │ + ldr r7, [pc, #32] @ 770a94 <__cxa_atexit@plt+0x764af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x014c4598 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + cmpeq sp, ip, asr sp │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + ldrdeq pc, [ip, #-84] @ 0xffffffac │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 770b04 <__cxa_atexit@plt+0x764b60> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 770ae0 <__cxa_atexit@plt+0x764b3c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 770ae8 <__cxa_atexit@plt+0x764b44> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 770b04 <__cxa_atexit@plt+0x764b60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, asr #19 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77958c <__cxa_atexit@plt+0x76d5e8> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r9, [r5, #-16]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #16] @ 7795a4 <__cxa_atexit@plt+0x76d600> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 770bc8 <__cxa_atexit@plt+0x764c24> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 770bac <__cxa_atexit@plt+0x764c08> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + ldr r3, [pc, #208] @ 770bf4 <__cxa_atexit@plt+0x764c50> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r3, r8, r9, sl} │ │ │ │ + beq 770bbc <__cxa_atexit@plt+0x764c18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 770be0 <__cxa_atexit@plt+0x764c3c> │ │ │ │ + ldr lr, [pc, #168] @ 770bfc <__cxa_atexit@plt+0x764c58> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr lr, [pc, #132] @ 770c00 <__cxa_atexit@plt+0x764c5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #128] @ 770c04 <__cxa_atexit@plt+0x764c60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r5, r9, sl} │ │ │ │ + add r5, r6, #24 │ │ │ │ + stm r5, {r0, r1, r7, lr} │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 770bf8 <__cxa_atexit@plt+0x764c54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, lsr r5 │ │ │ │ - str r8, [sp, #12] │ │ │ │ - mov r8, r5 │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - ldr r3, [r8, #4]! │ │ │ │ - sub r6, r8, #8 │ │ │ │ - str r6, [sp] │ │ │ │ - mov r0, r7 │ │ │ │ - ldmib r8, {r1, r7} │ │ │ │ - ldr sl, [pc, #460] @ 77979c <__cxa_atexit@plt+0x76d7f8> │ │ │ │ - ldr fp, [pc, #460] @ 7797a0 <__cxa_atexit@plt+0x76d7fc> │ │ │ │ - ldr r2, [pc, #440] @ 779790 <__cxa_atexit@plt+0x76d7ec> │ │ │ │ - mov r9, #15 │ │ │ │ - mov ip, #1 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r4, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr lr, [r5] │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 779644 <__cxa_atexit@plt+0x76d6a0> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 77976c <__cxa_atexit@plt+0x76d7c8> │ │ │ │ - bic r6, r7, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 7796d0 <__cxa_atexit@plt+0x76d72c> │ │ │ │ - and r6, r9, lr, lsr r1 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - add r7, r7, r6, lsl #2 │ │ │ │ - add r6, r1, #4 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 7796bc <__cxa_atexit@plt+0x76d718> │ │ │ │ - b 779718 <__cxa_atexit@plt+0x76d774> │ │ │ │ - ldr r0, [r7, #6] │ │ │ │ - and r6, r9, lr, lsr r1 │ │ │ │ - tst r0, ip, lsl r6 │ │ │ │ - beq 77976c <__cxa_atexit@plt+0x76d7c8> │ │ │ │ - lsl r6, ip, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r6, r0, r6 │ │ │ │ - ldr r0, [pc, #292] @ 77978c <__cxa_atexit@plt+0x76d7e8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - and r0, r0, r6, lsr #1 │ │ │ │ - sub r6, r6, r0 │ │ │ │ - and r0, r2, r6, lsr #2 │ │ │ │ - and r6, r6, r2 │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r0, [pc, #276] @ 779798 <__cxa_atexit@plt+0x76d7f4> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r0 │ │ │ │ - ldr r0, [pc, #260] @ 779794 <__cxa_atexit@plt+0x76d7f0> │ │ │ │ - mul r6, r6, r0 │ │ │ │ - mvn r0, #3 │ │ │ │ - and r6, r0, r6, lsr #22 │ │ │ │ - add r7, r6, r7 │ │ │ │ - add r6, r1, #4 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 779718 <__cxa_atexit@plt+0x76d774> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r0, r7 │ │ │ │ - b 7795e8 <__cxa_atexit@plt+0x76d644> │ │ │ │ - cmp r6, #4 │ │ │ │ - bne 779728 <__cxa_atexit@plt+0x76d784> │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - cmp lr, r0 │ │ │ │ - bne 77976c <__cxa_atexit@plt+0x76d7c8> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r6, [pc, #192] @ 7797b0 <__cxa_atexit@plt+0x76d80c> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + hvceq 53068 @ 0xcf4c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq sp, r8, lsl #20 │ │ │ │ + ldrheq sl, [sp, #-152] @ 0xffffff68 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 770c80 <__cxa_atexit@plt+0x764cdc> │ │ │ │ + ldr r2, [pc, #96] @ 770c8c <__cxa_atexit@plt+0x764ce8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [pc, #68] @ 770c90 <__cxa_atexit@plt+0x764cec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, r7} │ │ │ │ + ldr sl, [pc, #56] @ 770c94 <__cxa_atexit@plt+0x764cf0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r2, r3, #16 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stm r2, {r0, r1, sl} │ │ │ │ + add r0, r3, #28 │ │ │ │ + stm r0, {r8, r9, lr} │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + bx ip │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + cmpeq sp, r8, lsr r9 │ │ │ │ + cmpeq sp, r0, ror #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 770cdc <__cxa_atexit@plt+0x764d38> │ │ │ │ + ldr r7, [pc, #52] @ 770cf0 <__cxa_atexit@plt+0x764d4c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 770cd0 <__cxa_atexit@plt+0x764d2c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 770d00 <__cxa_atexit@plt+0x764d5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - cmp lr, r1 │ │ │ │ - bne 77976c <__cxa_atexit@plt+0x76d7c8> │ │ │ │ - ldr r6, [pc, #108] @ 7797a8 <__cxa_atexit@plt+0x76d804> │ │ │ │ - ldr r4, [pc, #108] @ 7797ac <__cxa_atexit@plt+0x76d808> │ │ │ │ - add lr, r5, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - stm lr, {r3, r6, r7} │ │ │ │ - str r4, [r5] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r0 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #48] @ 7797a4 <__cxa_atexit@plt+0x76d800> │ │ │ │ - mov r7, #1 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ + ldr r7, [pc, #16] @ 770cf4 <__cxa_atexit@plt+0x764d50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - muleq r0, ip, r3 │ │ │ │ - cmpeq sp, r4, asr #9 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - cmpeq sp, ip, ror #27 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmppeq ip, ip, ror #6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r1, #1 │ │ │ │ - stm lr, {r1, r2, r3, r7} │ │ │ │ - blt 779830 <__cxa_atexit@plt+0x76d88c> │ │ │ │ - ldr r1, [pc, #124] @ 779858 <__cxa_atexit@plt+0x76d8b4> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #16] │ │ │ │ - beq 779848 <__cxa_atexit@plt+0x76d8a4> │ │ │ │ - ldr lr, [pc, #92] @ 77985c <__cxa_atexit@plt+0x76d8b8> │ │ │ │ - ldr r1, [pc, #92] @ 779860 <__cxa_atexit@plt+0x76d8bc> │ │ │ │ + mov sl, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [sl, #4]! │ │ │ │ + ldr lr, [pc, #428] @ 770ec0 <__cxa_atexit@plt+0x764f1c> │ │ │ │ + ldr ip, [pc, #428] @ 770ec4 <__cxa_atexit@plt+0x764f20> │ │ │ │ + mov r3, r6 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #44] @ 779864 <__cxa_atexit@plt+0x76d8c0> │ │ │ │ - mov r7, #1 │ │ │ │ mov r9, #0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + add ip, pc, ip │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 770d84 <__cxa_atexit@plt+0x764de0> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 770dec <__cxa_atexit@plt+0x764e48> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 770e00 <__cxa_atexit@plt+0x764e5c> │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 770e88 <__cxa_atexit@plt+0x764ee4> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 770dec <__cxa_atexit@plt+0x764e48> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #336] @ 770ecc <__cxa_atexit@plt+0x764f28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + b 770db0 <__cxa_atexit@plt+0x764e0c> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 770e7c <__cxa_atexit@plt+0x764ed8> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 770dec <__cxa_atexit@plt+0x764e48> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 770e64 <__cxa_atexit@plt+0x764ec0> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r8, #3 │ │ │ │ + str ip, [r5] │ │ │ │ + bne 770d24 <__cxa_atexit@plt+0x764d80> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq sp, ip, lsr #26 │ │ │ │ - cmpeq sp, r0, lsl #8 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7798a4 <__cxa_atexit@plt+0x76d900> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r3, [pc, #12] @ 7798a8 <__cxa_atexit@plt+0x76d904> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x015d1c98 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7798d4 <__cxa_atexit@plt+0x76d930> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 770e20 <__cxa_atexit@plt+0x764e7c> │ │ │ │ + ldr r8, [r8, #1] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r8, #4] │ │ │ │ + b 770b04 <__cxa_atexit@plt+0x764b60> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 770eb0 <__cxa_atexit@plt+0x764f0c> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + ldr r8, [r8, #5] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr lr, [pc, #148] @ 770ed8 <__cxa_atexit@plt+0x764f34> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #140] @ 770edc <__cxa_atexit@plt+0x764f38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + stmib r3, {r1, r7, r8, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #100] @ 770ed0 <__cxa_atexit@plt+0x764f2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r9, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 77994c <__cxa_atexit@plt+0x76d9a8> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #116] @ 779970 <__cxa_atexit@plt+0x76d9cc> │ │ │ │ + ldr r7, [pc, #68] @ 770ec8 <__cxa_atexit@plt+0x764f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 770e90 <__cxa_atexit@plt+0x764eec> │ │ │ │ + ldr r7, [pc, #68] @ 770ed4 <__cxa_atexit@plt+0x764f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + ldrdeq pc, [ip, #-28] @ 0xffffffe4 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + smlaltteq pc, ip, r4, r1 @ │ │ │ │ + smlalbteq pc, ip, ip, r1 @ │ │ │ │ + cmpeq sp, ip, lsr r7 │ │ │ │ + cmpeq sp, ip, ror #13 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 770f4c <__cxa_atexit@plt+0x764fa8> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 770f28 <__cxa_atexit@plt+0x764f84> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 770f30 <__cxa_atexit@plt+0x764f8c> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 770f4c <__cxa_atexit@plt+0x764fa8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsl #11 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 770fdc <__cxa_atexit@plt+0x765038> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 770fbc <__cxa_atexit@plt+0x765018> │ │ │ │ + ldr r1, [pc, #168] @ 77101c <__cxa_atexit@plt+0x765078> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 770ffc <__cxa_atexit@plt+0x765058> │ │ │ │ + ldr r1, [pc, #120] @ 771020 <__cxa_atexit@plt+0x76507c> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 779964 <__cxa_atexit@plt+0x76d9c0> │ │ │ │ - ldr r3, [pc, #80] @ 779974 <__cxa_atexit@plt+0x76d9d0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r3, [pc, #52] @ 779978 <__cxa_atexit@plt+0x76d9d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #40] @ 77997c <__cxa_atexit@plt+0x76d9d8> │ │ │ │ - mov r7, #1 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + beq 770fd0 <__cxa_atexit@plt+0x76502c> │ │ │ │ + mov r5, r2 │ │ │ │ + b 770d00 <__cxa_atexit@plt+0x764d5c> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsheq r1, [sp, #-176] @ 0xffffff50 │ │ │ │ - cmpeq sp, r4, ror #5 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ + ldr r7, [pc, #68] @ 771028 <__cxa_atexit@plt+0x765084> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 771024 <__cxa_atexit@plt+0x765080> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7799c8 <__cxa_atexit@plt+0x76da24> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mvn r9, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #16] @ 7799e0 <__cxa_atexit@plt+0x76da3c> │ │ │ │ - mov r7, #1 │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + cmppeq ip, ip, asr #32 @ p-variant is OBSOLETE │ │ │ │ + hvceq 52992 @ 0xcf00 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 771098 <__cxa_atexit@plt+0x7650f4> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 771074 <__cxa_atexit@plt+0x7650d0> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 77107c <__cxa_atexit@plt+0x7650d8> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 771098 <__cxa_atexit@plt+0x7650f4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r8, ror #4 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmpeq sp, r4, lsr r4 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 779a60 <__cxa_atexit@plt+0x76dabc> │ │ │ │ - ldr r3, [pc, #76] @ 779a70 <__cxa_atexit@plt+0x76dacc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 779a50 <__cxa_atexit@plt+0x76daac> │ │ │ │ - ldr r3, [pc, #60] @ 779a74 <__cxa_atexit@plt+0x76dad0> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 771128 <__cxa_atexit@plt+0x765184> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 771108 <__cxa_atexit@plt+0x765164> │ │ │ │ + ldr r1, [pc, #168] @ 771168 <__cxa_atexit@plt+0x7651c4> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 771148 <__cxa_atexit@plt+0x7651a4> │ │ │ │ + ldr r1, [pc, #120] @ 77116c <__cxa_atexit@plt+0x7651c8> │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 77111c <__cxa_atexit@plt+0x765178> │ │ │ │ + mov r5, r2 │ │ │ │ + b 770d00 <__cxa_atexit@plt+0x764d5c> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 779a78 <__cxa_atexit@plt+0x76dad4> │ │ │ │ + ldr r7, [pc, #68] @ 771174 <__cxa_atexit@plt+0x7651d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - hvceq 50176 @ 0xc400 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 779aa0 <__cxa_atexit@plt+0x76dafc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #100] @ 779b18 <__cxa_atexit@plt+0x76db74> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #32] @ 771170 <__cxa_atexit@plt+0x7651cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 779afc <__cxa_atexit@plt+0x76db58> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bhi 779b04 <__cxa_atexit@plt+0x76db60> │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 779b1c <__cxa_atexit@plt+0x76db78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + cmpeq ip, r0, lsl #30 │ │ │ │ + cmpeq ip, r8, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7711cc <__cxa_atexit@plt+0x765228> │ │ │ │ + ldr r7, [pc, #80] @ 7711ec <__cxa_atexit@plt+0x765248> │ │ │ │ + ldr r2, [pc, #80] @ 7711f0 <__cxa_atexit@plt+0x76524c> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 7711c0 <__cxa_atexit@plt+0x76521c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 770d00 <__cxa_atexit@plt+0x764d5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - smlalbteq r3, ip, r4, pc @ │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - sub r0, r5, #24 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bhi 779b5c <__cxa_atexit@plt+0x76dbb8> │ │ │ │ - mov r0, #0 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #16] @ 779b74 <__cxa_atexit@plt+0x76dbd0> │ │ │ │ + ldr r7, [pc, #32] @ 7711f4 <__cxa_atexit@plt+0x765250> │ │ │ │ + ldr r5, [pc, #32] @ 7711f8 <__cxa_atexit@plt+0x765254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + cmpeq sp, r0, lsl r3 │ │ │ │ + smlalbbeq lr, ip, r0, lr │ │ │ │ + ldrsbeq sl, [sp, #-44] @ 0xffffffd4 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 771258 <__cxa_atexit@plt+0x7652b4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + ldr r1, [pc, #80] @ 771270 <__cxa_atexit@plt+0x7652cc> │ │ │ │ + ldr r8, [pc, #80] @ 771274 <__cxa_atexit@plt+0x7652d0> │ │ │ │ + ldr lr, [pc, #80] @ 771278 <__cxa_atexit@plt+0x7652d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #20] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r2, [r9, #28] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r8, r6, #5 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + ldr r7, [pc, #28] @ 77127c <__cxa_atexit@plt+0x7652d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, ror #30 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq ip, r0, lsl #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7712f0 <__cxa_atexit@plt+0x76534c> │ │ │ │ + ldr r3, [pc, #124] @ 771318 <__cxa_atexit@plt+0x765374> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7712f8 <__cxa_atexit@plt+0x765354> │ │ │ │ + ldr r7, [pc, #100] @ 77131c <__cxa_atexit@plt+0x765378> │ │ │ │ + ldr r2, [pc, #100] @ 771320 <__cxa_atexit@plt+0x76537c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + beq 7712e0 <__cxa_atexit@plt+0x76533c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 770d00 <__cxa_atexit@plt+0x764d5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 771324 <__cxa_atexit@plt+0x765380> │ │ │ │ + ldr r5, [pc, #36] @ 771328 <__cxa_atexit@plt+0x765384> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sl, [sp, #-28] @ 0xffffffe4 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + ldrsheq sl, [sp, #-20] @ 0xffffffec │ │ │ │ + cmpeq ip, r4, asr sp │ │ │ │ + ldrheq sl, [sp, #-16] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 779bd4 <__cxa_atexit@plt+0x76dc30> │ │ │ │ - ldr r3, [pc, #76] @ 779be4 <__cxa_atexit@plt+0x76dc40> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77135c <__cxa_atexit@plt+0x7653b8> │ │ │ │ + ldr r8, [pc, #28] @ 771364 <__cxa_atexit@plt+0x7653c0> │ │ │ │ + ldr r2, [pc, #28] @ 771368 <__cxa_atexit@plt+0x7653c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, sl, lsl sl │ │ │ │ + cmpeq sp, r8, asr #2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7713cc <__cxa_atexit@plt+0x765428> │ │ │ │ + ldr r1, [pc, #72] @ 7713d4 <__cxa_atexit@plt+0x765430> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 779bc4 <__cxa_atexit@plt+0x76dc20> │ │ │ │ - ldr r3, [pc, #60] @ 779be8 <__cxa_atexit@plt+0x76dc44> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + beq 7713bc <__cxa_atexit@plt+0x765418> │ │ │ │ + mov r7, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1364480 <__cxa_atexit@plt+0x13584dc> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 779bec <__cxa_atexit@plt+0x76dc48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmpeq ip, r0, lsl #30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 779c14 <__cxa_atexit@plt+0x76dc70> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #120] @ 779ca0 <__cxa_atexit@plt+0x76dcfc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 1364480 <__cxa_atexit@plt+0x13584dc> │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77145c <__cxa_atexit@plt+0x7654b8> │ │ │ │ + ldr r2, [pc, #88] @ 77147c <__cxa_atexit@plt+0x7654d8> │ │ │ │ + ldr r1, [pc, #88] @ 771480 <__cxa_atexit@plt+0x7654dc> │ │ │ │ + ldr lr, [pc, #88] @ 771484 <__cxa_atexit@plt+0x7654e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r2, r3, #20 │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + stm r2, {r1, r8, r9} │ │ │ │ + sub r8, r6, #5 │ │ │ │ + mov r9, r3 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + ldr r7, [pc, #36] @ 771488 <__cxa_atexit@plt+0x7654e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + strdeq lr, [ip, #-188] @ 0xffffff44 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 771534 <__cxa_atexit@plt+0x765590> │ │ │ │ + ldr r6, [pc, #188] @ 77156c <__cxa_atexit@plt+0x7655c8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str sl, [r5] │ │ │ │ + add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 779c80 <__cxa_atexit@plt+0x76dcdc> │ │ │ │ - ldr r2, [pc, #92] @ 779ca4 <__cxa_atexit@plt+0x76dd00> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bhi 779c88 <__cxa_atexit@plt+0x76dce4> │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 771524 <__cxa_atexit@plt+0x765580> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 771548 <__cxa_atexit@plt+0x7655a4> │ │ │ │ + ldr r3, [pc, #148] @ 771578 <__cxa_atexit@plt+0x7655d4> │ │ │ │ + ldr r9, [pc, #148] @ 77157c <__cxa_atexit@plt+0x7655d8> │ │ │ │ + ldr lr, [pc, #148] @ 771580 <__cxa_atexit@plt+0x7655dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r1, #24] │ │ │ │ + str sl, [r1, #28] │ │ │ │ + str r1, [r5] │ │ │ │ + str r9, [r1, #20] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + sub r8, r6, #5 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r2 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 779ca8 <__cxa_atexit@plt+0x76dd04> │ │ │ │ + ldr r7, [pc, #56] @ 771574 <__cxa_atexit@plt+0x7655d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ + mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, r0, asr #28 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #88] @ 779d14 <__cxa_atexit@plt+0x76dd70> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bhi 779cf8 <__cxa_atexit@plt+0x76dd54> │ │ │ │ - mov r0, #0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #24] @ 779d18 <__cxa_atexit@plt+0x76dd74> │ │ │ │ + ldr r7, [pc, #32] @ 771570 <__cxa_atexit@plt+0x7655cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - smlalbteq r3, ip, ip, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 779d78 <__cxa_atexit@plt+0x76ddd4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 779d60 <__cxa_atexit@plt+0x76ddbc> │ │ │ │ - ldr r7, [pc, #64] @ 779d90 <__cxa_atexit@plt+0x76ddec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r7, r8, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 779d98 <__cxa_atexit@plt+0x76ddf4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 779d94 <__cxa_atexit@plt+0x76ddf0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, ror lr │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r1, [sp, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmpeq ip, r4, lsl #22 │ │ │ │ + cmpeq ip, r8, lsr #22 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 779e00 <__cxa_atexit@plt+0x76de5c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 779de8 <__cxa_atexit@plt+0x76de44> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #64] @ 779e18 <__cxa_atexit@plt+0x76de74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 779e20 <__cxa_atexit@plt+0x76de7c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 779e1c <__cxa_atexit@plt+0x76de78> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq r1, [sp, #-212] @ 0xffffff2c │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmpeq sp, r0, asr lr │ │ │ │ - smlaltbeq r3, ip, r8, fp │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 779e64 <__cxa_atexit@plt+0x76dec0> │ │ │ │ - ldr r3, [pc, #44] @ 779e74 <__cxa_atexit@plt+0x76ded0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r2, r3, r8, sl} │ │ │ │ - ldr r3, [pc, #32] @ 779e78 <__cxa_atexit@plt+0x76ded4> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 779e7c <__cxa_atexit@plt+0x76ded8> │ │ │ │ + bcc 7715ec <__cxa_atexit@plt+0x765648> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #88] @ 77160c <__cxa_atexit@plt+0x765668> │ │ │ │ + ldr r8, [pc, #88] @ 771610 <__cxa_atexit@plt+0x76566c> │ │ │ │ + ldr lr, [pc, #88] @ 771614 <__cxa_atexit@plt+0x765670> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #20] │ │ │ │ + str r9, [r5] │ │ │ │ + str r3, [r9, #24] │ │ │ │ + str r2, [r9, #28] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r8, r6, #5 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + ldr r7, [pc, #36] @ 771618 <__cxa_atexit@plt+0x765674> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, ip, lsl #13 │ │ │ │ - hvceq 50116 @ 0xc3c4 │ │ │ │ - cmpeq ip, r0, asr fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #16] @ 779ea8 <__cxa_atexit@plt+0x76df04> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, r4, lsr #22 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #128] @ 779f40 <__cxa_atexit@plt+0x76df9c> │ │ │ │ - mov r3, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 779f1c <__cxa_atexit@plt+0x76df78> │ │ │ │ - ldr r0, [pc, #96] @ 779f44 <__cxa_atexit@plt+0x76dfa0> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + cmpeq ip, ip, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77164c <__cxa_atexit@plt+0x7656a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - bhi 779f28 <__cxa_atexit@plt+0x76df84> │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r8, fp │ │ │ │ - mov r1, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r2, [pc, #24] @ 771654 <__cxa_atexit@plt+0x7656b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 18730ec <__cxa_atexit@plt+0x1867148> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 779f48 <__cxa_atexit@plt+0x76dfa4> │ │ │ │ + cmpeq sp, ip, asr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7716f0 <__cxa_atexit@plt+0x76574c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7716fc <__cxa_atexit@plt+0x765758> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r6, [r7, #7] │ │ │ │ + ldr lr, [pc, #156] @ 771730 <__cxa_atexit@plt+0x76578c> │ │ │ │ + mov r1, r9 │ │ │ │ + str r8, [r3] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r6, [r1, #8] │ │ │ │ + add r6, r1, #40 @ 0x28 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 77170c <__cxa_atexit@plt+0x765768> │ │ │ │ + ldr r5, [pc, #128] @ 771738 <__cxa_atexit@plt+0x765794> │ │ │ │ + ldr r0, [pc, #128] @ 77173c <__cxa_atexit@plt+0x765798> │ │ │ │ + ldr lr, [pc, #128] @ 771740 <__cxa_atexit@plt+0x76579c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r9, #16]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r5, r9, #20 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r5, {r0, r1, r2} │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r9, [r3] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r8, r6, #5 │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - smlaltbeq r3, ip, r0, fp │ │ │ │ - smlalbbeq r3, ip, r4, sl │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #84] @ 779fb4 <__cxa_atexit@plt+0x76e010> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldmib r5, {r2, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r0, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5] │ │ │ │ - bhi 779f98 <__cxa_atexit@plt+0x76dff4> │ │ │ │ - mov r0, #0 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #24] @ 779fb8 <__cxa_atexit@plt+0x76e014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq ip, r0, lsr fp │ │ │ │ - cmpeq ip, r4, lsl sl │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r9, [r1, #-4]! │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 77a044 <__cxa_atexit@plt+0x76e0a0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77a024 <__cxa_atexit@plt+0x76e080> │ │ │ │ - ldr r7, [pc, #100] @ 77a060 <__cxa_atexit@plt+0x76e0bc> │ │ │ │ - ldr r0, [pc, #100] @ 77a064 <__cxa_atexit@plt+0x76e0c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - mov r5, r1 │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - sub r8, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #64] @ 77a06c <__cxa_atexit@plt+0x76e0c8> │ │ │ │ + ldr r7, [pc, #32] @ 771734 <__cxa_atexit@plt+0x765790> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 77a070 <__cxa_atexit@plt+0x76e0cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r6, [pc, #28] @ 77a068 <__cxa_atexit@plt+0x76e0c4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq sp, r4, asr #9 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - @ instruction: 0x015d1494 │ │ │ │ - cmpeq ip, ip, asr r9 │ │ │ │ - andeq r0, r0, r7, lsr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq ip, ip, asr #18 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77a0f0 <__cxa_atexit@plt+0x76e14c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 77a0d0 <__cxa_atexit@plt+0x76e12c> │ │ │ │ - ldr lr, [pc, #92] @ 77a108 <__cxa_atexit@plt+0x76e164> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #88] @ 77a10c <__cxa_atexit@plt+0x76e168> │ │ │ │ - sub r8, r6, #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r6, [pc, #60] @ 77a114 <__cxa_atexit@plt+0x76e170> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - ldr r6, [pc, #52] @ 77a118 <__cxa_atexit@plt+0x76e174> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r3, [pc, #24] @ 77a110 <__cxa_atexit@plt+0x76e16c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmpeq sp, ip, lsl #8 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - cmpeq sp, r8, ror #7 │ │ │ │ - strheq r3, [ip, #-132] @ 0xffffff7c │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 77a164 <__cxa_atexit@plt+0x76e1c0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - ldr r1, [r2, #4]! │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 77a174 <__cxa_atexit@plt+0x76e1d0> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 77a18c <__cxa_atexit@plt+0x76e1e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r1, [pc, #20] @ 77a190 <__cxa_atexit@plt+0x76e1ec> │ │ │ │ - str r3, [r5, #20] │ │ │ │ + bcc 771788 <__cxa_atexit@plt+0x7657e4> │ │ │ │ + ldr r1, [pc, #52] @ 7717a0 <__cxa_atexit@plt+0x7657fc> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r8, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 77a1dc <__cxa_atexit@plt+0x76e238> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 77a1d0 <__cxa_atexit@plt+0x76e22c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov sl, r7 │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + mov r9, sl │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov sl, r2 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 7717a4 <__cxa_atexit@plt+0x765800> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - ldrdeq r3, [ip, #-112] @ 0xffffff90 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #56] @ 77a250 <__cxa_atexit@plt+0x76e2ac> │ │ │ │ - ldr r3, [r2, #20]! │ │ │ │ - add r1, pc, r1 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + ldrdeq lr, [ip, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77182c <__cxa_atexit@plt+0x765888> │ │ │ │ + ldr r2, [pc, #152] @ 771860 <__cxa_atexit@plt+0x7658bc> │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r2] │ │ │ │ - beq 77a244 <__cxa_atexit@plt+0x76e2a0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r7 │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - hvceq 50044 @ 0xc37c │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77a2a4 <__cxa_atexit@plt+0x76e300> │ │ │ │ - ldr r3, [pc, #40] @ 77a2b8 <__cxa_atexit@plt+0x76e314> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 77a378 <__cxa_atexit@plt+0x76e3d4> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - beq 77a344 <__cxa_atexit@plt+0x76e3a0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r3, #16]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r8, [r3, #-12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77a34c <__cxa_atexit@plt+0x76e3a8> │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 77181c <__cxa_atexit@plt+0x765878> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 77a354 <__cxa_atexit@plt+0x76e3b0> │ │ │ │ - ldr r7, [pc, #108] @ 77a380 <__cxa_atexit@plt+0x76e3dc> │ │ │ │ - ldr r5, [pc, #108] @ 77a384 <__cxa_atexit@plt+0x76e3e0> │ │ │ │ - mov r1, #0 │ │ │ │ + bcc 77183c <__cxa_atexit@plt+0x765898> │ │ │ │ + ldr r7, [pc, #116] @ 77186c <__cxa_atexit@plt+0x7658c8> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r8, [r6, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r6, [r6, #12] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - str r1, [r3] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 77a35c <__cxa_atexit@plt+0x76e3b8> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 77a37c <__cxa_atexit@plt+0x76e3d8> │ │ │ │ + ldr r7, [pc, #52] @ 771868 <__cxa_atexit@plt+0x7658c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x014c369c │ │ │ │ - @ instruction: 0xfffea3fc │ │ │ │ - @ instruction: 0xfffeacb0 │ │ │ │ - andeq r0, r0, r5, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr sl, [r3, #16]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #-12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77a3f4 <__cxa_atexit@plt+0x76e450> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 77a3fc <__cxa_atexit@plt+0x76e458> │ │ │ │ - ldr r7, [pc, #88] @ 77a420 <__cxa_atexit@plt+0x76e47c> │ │ │ │ - ldr r5, [pc, #88] @ 77a424 <__cxa_atexit@plt+0x76e480> │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r3] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r2, [r2, #12] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 77a404 <__cxa_atexit@plt+0x76e460> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 77a41c <__cxa_atexit@plt+0x76e478> │ │ │ │ + ldr r7, [pc, #32] @ 771864 <__cxa_atexit@plt+0x7658c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #8]! │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r9, [r5, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [ip, #-84] @ 0xffffffac │ │ │ │ - @ instruction: 0xfffea348 │ │ │ │ - @ instruction: 0xfffeabfc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 159b434 <__cxa_atexit@plt+0x158f490> │ │ │ │ - @ instruction: 0x014c369c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq ip, ip, lsl r8 │ │ │ │ + cmpeq ip, ip, lsr r8 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77a4a0 <__cxa_atexit@plt+0x76e4fc> │ │ │ │ - ldr r2, [pc, #96] @ 77a4c8 <__cxa_atexit@plt+0x76e524> │ │ │ │ + bcc 7718c0 <__cxa_atexit@plt+0x76591c> │ │ │ │ + ldr r2, [pc, #64] @ 7718e0 <__cxa_atexit@plt+0x76593c> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r8, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - sub sl, r6, #3 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77a4b8 <__cxa_atexit@plt+0x76e514> │ │ │ │ - ldr r3, [pc, #80] @ 77a4d4 <__cxa_atexit@plt+0x76e530> │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r2, r3, r8, sl} │ │ │ │ - ldr r3, [pc, #68] @ 77a4d8 <__cxa_atexit@plt+0x76e534> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #40] @ 77a4d0 <__cxa_atexit@plt+0x76e52c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 77a4cc <__cxa_atexit@plt+0x76e528> │ │ │ │ + stmib r7, {r2, r9} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #28] @ 7718e4 <__cxa_atexit@plt+0x765940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - cmpeq ip, r0, lsr #12 │ │ │ │ - cmpeq ip, ip, lsr r6 │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - cmpeq sp, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + smlaltbeq lr, ip, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77a514 <__cxa_atexit@plt+0x76e570> │ │ │ │ - ldr r2, [pc, #36] @ 77a51c <__cxa_atexit@plt+0x76e578> │ │ │ │ + bhi 771918 <__cxa_atexit@plt+0x765974> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 771920 <__cxa_atexit@plt+0x76597c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 77a520 <__cxa_atexit@plt+0x76e57c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + b 18730ec <__cxa_atexit@plt+0x1867148> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, lsr #31 │ │ │ │ - cmpeq sp, r8, asr #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 77a578 <__cxa_atexit@plt+0x76e5d4> │ │ │ │ - ldr r2, [pc, #60] @ 77a584 <__cxa_atexit@plt+0x76e5e0> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + @ instruction: 0x015d9b90 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7719e4 <__cxa_atexit@plt+0x765a40> │ │ │ │ + ldr r2, [pc, #236] @ 771a30 <__cxa_atexit@plt+0x765a8c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - stmdb r3, {r0, r1, r7} │ │ │ │ - beq 77a56c <__cxa_atexit@plt+0x76e5c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77a590 <__cxa_atexit@plt+0x76e5ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 7719d8 <__cxa_atexit@plt+0x765a34> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 7719f4 <__cxa_atexit@plt+0x765a50> │ │ │ │ + ldr r2, [pc, #192] @ 771a34 <__cxa_atexit@plt+0x765a90> │ │ │ │ + mov r1, r6 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + add r2, r1, #40 @ 0x28 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r8, [r1, #8] │ │ │ │ + bcc 771a08 <__cxa_atexit@plt+0x765a64> │ │ │ │ + ldr r3, [pc, #168] @ 771a40 <__cxa_atexit@plt+0x765a9c> │ │ │ │ + ldr r8, [pc, #168] @ 771a44 <__cxa_atexit@plt+0x765aa0> │ │ │ │ + ldr lr, [pc, #168] @ 771a48 <__cxa_atexit@plt+0x765aa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r3, [r6, #16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r5] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12]! │ │ │ │ + mov r9, r6 │ │ │ │ + sub r8, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 771a3c <__cxa_atexit@plt+0x765a98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #40] @ 771a38 <__cxa_atexit@plt+0x765a94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + cmpeq ip, ip, asr #12 │ │ │ │ + smlalbbeq lr, ip, r8, r6 │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 77a61c <__cxa_atexit@plt+0x76e678> │ │ │ │ - ldr r2, [pc, #168] @ 77a654 <__cxa_atexit@plt+0x76e6b0> │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, sl} │ │ │ │ - beq 77a624 <__cxa_atexit@plt+0x76e680> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77a62c <__cxa_atexit@plt+0x76e688> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 771ad4 <__cxa_atexit@plt+0x765b30> │ │ │ │ + ldr r6, [pc, #140] @ 771afc <__cxa_atexit@plt+0x765b58> │ │ │ │ + mov r2, r9 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r6, [r2, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r6, r2, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r0, [r2, #8] │ │ │ │ + bcc 771ae0 <__cxa_atexit@plt+0x765b3c> │ │ │ │ + ldr r1, [pc, #104] @ 771b04 <__cxa_atexit@plt+0x765b60> │ │ │ │ + ldr r8, [pc, #104] @ 771b08 <__cxa_atexit@plt+0x765b64> │ │ │ │ + ldr lr, [pc, #104] @ 771b0c <__cxa_atexit@plt+0x765b68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r1, [r9, #16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r9, #20] │ │ │ │ + str r9, [r5] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + str r3, [r9, #28] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r8, r6, #5 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 771b00 <__cxa_atexit@plt+0x765b5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r2, r3, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + hvceq 52824 @ 0xce58 │ │ │ │ + @ instruction: 0xfffff7e0 │ │ │ │ + @ instruction: 0xfffff8c4 │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 771b9c <__cxa_atexit@plt+0x765bf8> │ │ │ │ + ldr r1, [pc, #148] @ 771bc8 <__cxa_atexit@plt+0x765c24> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + tst sl, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq 771b8c <__cxa_atexit@plt+0x765be8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 77a634 <__cxa_atexit@plt+0x76e690> │ │ │ │ - ldr r7, [pc, #112] @ 77a65c <__cxa_atexit@plt+0x76e6b8> │ │ │ │ - ldr r5, [pc, #112] @ 77a660 <__cxa_atexit@plt+0x76e6bc> │ │ │ │ - mov r1, #0 │ │ │ │ + add r1, r6, #12 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 771ba8 <__cxa_atexit@plt+0x765c04> │ │ │ │ + ldr r7, [pc, #108] @ 771bd0 <__cxa_atexit@plt+0x765c2c> │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r8, [r6, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ str r7, [r6, #4] │ │ │ │ - str r6, [r6, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - str r1, [r3] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r8, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, sl │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r2 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r2, r6 │ │ │ │ - b 77a63c <__cxa_atexit@plt+0x76e698> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 77a658 <__cxa_atexit@plt+0x76e6b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 771bcc <__cxa_atexit@plt+0x765c28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r3, [ip, #-60] @ 0xffffffc4 │ │ │ │ - @ instruction: 0xfffea124 │ │ │ │ - @ instruction: 0xfffea9d8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strheq lr, [ip, #-68] @ 0xffffffbc │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - ldr sl, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77a6d0 <__cxa_atexit@plt+0x76e72c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 77a6d8 <__cxa_atexit@plt+0x76e734> │ │ │ │ - ldr r7, [pc, #84] @ 77a6f8 <__cxa_atexit@plt+0x76e754> │ │ │ │ - ldr r5, [pc, #84] @ 77a6fc <__cxa_atexit@plt+0x76e758> │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - mov r7, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r3] │ │ │ │ - str r7, [r2, #4] │ │ │ │ - str r2, [r2, #12] │ │ │ │ - b 764fdc <__cxa_atexit@plt+0x759038> │ │ │ │ - mov r6, r2 │ │ │ │ - b 77a6e0 <__cxa_atexit@plt+0x76e73c> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 77a6f4 <__cxa_atexit@plt+0x76e750> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 771c20 <__cxa_atexit@plt+0x765c7c> │ │ │ │ + ldr r2, [pc, #64] @ 771c40 <__cxa_atexit@plt+0x765c9c> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r2, r9} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r9, r3 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #28] @ 771c44 <__cxa_atexit@plt+0x765ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r8, lsl r3 │ │ │ │ - @ instruction: 0xfffea06c │ │ │ │ - @ instruction: 0xfffea920 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + cmpeq ip, r0, asr #8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 77a758 <__cxa_atexit@plt+0x76e7b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 77a764 <__cxa_atexit@plt+0x76e7c0> │ │ │ │ - ldr r1, [pc, #68] @ 77a774 <__cxa_atexit@plt+0x76e7d0> │ │ │ │ - sub r8, r6, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #48] @ 77a778 <__cxa_atexit@plt+0x76e7d4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ + bhi 771c7c <__cxa_atexit@plt+0x765cd8> │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + mov sl, r3 │ │ │ │ + b 771930 <__cxa_atexit@plt+0x76598c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 771d1c <__cxa_atexit@plt+0x765d78> │ │ │ │ + ldr sl, [pc, #120] @ 771d34 <__cxa_atexit@plt+0x765d90> │ │ │ │ + ldr ip, [pc, #120] @ 771d38 <__cxa_atexit@plt+0x765d94> │ │ │ │ + ldr r1, [pc, #120] @ 771d3c <__cxa_atexit@plt+0x765d98> │ │ │ │ + sub lr, r6, #22 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub r7, r6, #46 @ 0x2e │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + add lr, r3, #8 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r7, [r3, #52] @ 0x34 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #52] @ 771d40 <__cxa_atexit@plt+0x765d9c> │ │ │ │ + str r8, [r3, #32] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 771d44 <__cxa_atexit@plt+0x765da0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r4, ror #26 │ │ │ │ - cmpeq sp, r0, lsl #27 │ │ │ │ - cmpeq ip, r0, asr r2 │ │ │ │ + @ instruction: 0xffffecac │ │ │ │ + @ instruction: 0xffffec30 │ │ │ │ + cmpeq sp, ip, lsr #21 │ │ │ │ + @ instruction: 0xffffec98 │ │ │ │ + cmpeq ip, r4, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 77a7ec <__cxa_atexit@plt+0x76e848> │ │ │ │ - ldr lr, [pc, #84] @ 77a7f8 <__cxa_atexit@plt+0x76e854> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 771dc4 <__cxa_atexit@plt+0x765e20> │ │ │ │ + ldr r3, [pc, #108] @ 771ddc <__cxa_atexit@plt+0x765e38> │ │ │ │ + ldr lr, [pc, #108] @ 771de0 <__cxa_atexit@plt+0x765e3c> │ │ │ │ + ldr r9, [pc, #108] @ 771de4 <__cxa_atexit@plt+0x765e40> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #96] @ 771de8 <__cxa_atexit@plt+0x765e44> │ │ │ │ + mov r1, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + str r9, [r1, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 771dec <__cxa_atexit@plt+0x765e48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0x015d9e9c │ │ │ │ + smlaltbeq lr, ip, r8, r2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 771eb8 <__cxa_atexit@plt+0x765f14> │ │ │ │ + ldr r1, [pc, #176] @ 771ec0 <__cxa_atexit@plt+0x765f1c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-16]! │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - beq 77a7e0 <__cxa_atexit@plt+0x76e83c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 77a808 <__cxa_atexit@plt+0x76e864> │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + beq 771e98 <__cxa_atexit@plt+0x765ef4> │ │ │ │ + ldr lr, [pc, #136] @ 771ec4 <__cxa_atexit@plt+0x765f20> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + tst r9, #3 │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r0, [r7, #4] │ │ │ │ + beq 771ea8 <__cxa_atexit@plt+0x765f04> │ │ │ │ + ldr lr, [pc, #100] @ 771ec8 <__cxa_atexit@plt+0x765f24> │ │ │ │ + ldr r0, [r9, #3] │ │ │ │ + ldr r8, [r9, #7] │ │ │ │ + ldr r7, [pc, #92] @ 771ecc <__cxa_atexit@plt+0x765f28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r3, [ip, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq sp, r0, asr #13 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #92] @ 771f44 <__cxa_atexit@plt+0x765fa0> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77a840 <__cxa_atexit@plt+0x76e89c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 77a86c <__cxa_atexit@plt+0x76e8c8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #96] @ 77a8a8 <__cxa_atexit@plt+0x76e904> │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 77a89c <__cxa_atexit@plt+0x76e8f8> │ │ │ │ - ldr r9, [r5, #20]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - ldr r1, [pc, #56] @ 77a8ac <__cxa_atexit@plt+0x76e908> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 77a89c <__cxa_atexit@plt+0x76e8f8> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ + beq 771f38 <__cxa_atexit@plt+0x765f94> │ │ │ │ + ldr lr, [pc, #60] @ 771f48 <__cxa_atexit@plt+0x765fa4> │ │ │ │ + ldr r1, [pc, #60] @ 771f4c <__cxa_atexit@plt+0x765fa8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq sp, r0, lsr #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 760628 <__cxa_atexit@plt+0x754684> │ │ │ │ - mrseq r3, (UNDEF: 92) │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 760dec <__cxa_atexit@plt+0x754e48> │ │ │ │ - ldrdeq r3, [ip, #-12] │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77a928 <__cxa_atexit@plt+0x76e984> │ │ │ │ - ldr r7, [pc, #36] @ 77a938 <__cxa_atexit@plt+0x76e994> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 77a93c <__cxa_atexit@plt+0x76e998> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - smlalbteq r3, ip, r0, r1 │ │ │ │ - swpbeq r3, r0, [ip] │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 77a974 <__cxa_atexit@plt+0x76e9d0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #40] @ 771f88 <__cxa_atexit@plt+0x765fe4> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 77a978 <__cxa_atexit@plt+0x76e9d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sp, ip, ror fp │ │ │ │ - qdaddeq r3, r4, ip │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #124] @ 77aa10 <__cxa_atexit@plt+0x76ea6c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 77a9e8 <__cxa_atexit@plt+0x76ea44> │ │ │ │ - ldr r0, [pc, #96] @ 77aa14 <__cxa_atexit@plt+0x76ea70> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r0, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - bhi 77a9f4 <__cxa_atexit@plt+0x76ea50> │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r8, fp │ │ │ │ - mov r2, #0 │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 771f8c <__cxa_atexit@plt+0x765fe8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrheq r9, [sp, #-84] @ 0xffffffac │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 771fb8 <__cxa_atexit@plt+0x766014> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #12] @ 771fcc <__cxa_atexit@plt+0x766028> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 77aa18 <__cxa_atexit@plt+0x76ea74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + cmpeq sp, r0, asr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 772028 <__cxa_atexit@plt+0x766084> │ │ │ │ + ldr r3, [pc, #64] @ 772030 <__cxa_atexit@plt+0x76608c> │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + beq 77201c <__cxa_atexit@plt+0x766078> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77203c <__cxa_atexit@plt+0x766098> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r3, [ip, #-4] │ │ │ │ - strheq r2, [ip, #-244] @ 0xffffff0c │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #84] @ 77aa84 <__cxa_atexit@plt+0x76eae0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bhi 77aa6c <__cxa_atexit@plt+0x76eac8> │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r8, fp │ │ │ │ - mov r1, #0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #20] @ 77aa88 <__cxa_atexit@plt+0x76eae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - qdaddeq r3, ip, ip │ │ │ │ - cmpeq ip, r4, asr #30 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5], #-8 │ │ │ │ - b 77aab4 <__cxa_atexit@plt+0x76eb10> │ │ │ │ - cmpeq ip, r8, lsr #30 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov lr, fp │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r5, r3 │ │ │ │ - bcc 77abac <__cxa_atexit@plt+0x76ec08> │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, r6, #4 │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, sl} │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 77ab60 <__cxa_atexit@plt+0x76ebbc> │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - stmib sp, {r0, lr} │ │ │ │ - str fp, [sp] │ │ │ │ - ldr lr, [r2, #8] │ │ │ │ - ldr r0, [pc, #204] @ 77abd4 <__cxa_atexit@plt+0x76ec30> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4] │ │ │ │ - ldr fp, [pc, #196] @ 77abd8 <__cxa_atexit@plt+0x76ec34> │ │ │ │ - sub r0, r3, #19 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str fp, [r2, #24] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - ldr r0, [pc, #168] @ 77abdc <__cxa_atexit@plt+0x76ec38> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [pc, #124] @ 77abe4 <__cxa_atexit@plt+0x76ec40> │ │ │ │ - sub r3, r3, #23 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #28]! │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r1, [r2, #32] │ │ │ │ - str ip, [r6, #-16] │ │ │ │ - ldr r0, [pc, #96] @ 77abe8 <__cxa_atexit@plt+0x76ec44> │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str r9, [r6, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-12] │ │ │ │ - ldr r0, [pc, #80] @ 77abec <__cxa_atexit@plt+0x76ec48> │ │ │ │ - mov r7, fp │ │ │ │ - mov fp, lr │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r2, #20]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 7720a0 <__cxa_atexit@plt+0x7660fc> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 772104 <__cxa_atexit@plt+0x766160> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 772148 <__cxa_atexit@plt+0x7661a4> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 7721b8 <__cxa_atexit@plt+0x766214> │ │ │ │ + ldr r2, [pc, #488] @ 772268 <__cxa_atexit@plt+0x7662c4> │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq 772210 <__cxa_atexit@plt+0x76626c> │ │ │ │ + b 772278 <__cxa_atexit@plt+0x7662d4> │ │ │ │ + ldr r0, [pc, #428] @ 772254 <__cxa_atexit@plt+0x7662b0> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #-24] @ 0xffffffe8 │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [pc, #44] @ 77abe0 <__cxa_atexit@plt+0x76ec3c> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3, #8]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + beq 7721ac <__cxa_atexit@plt+0x766208> │ │ │ │ + cmp r0, #2 │ │ │ │ + ldreq r3, [r7, #6] │ │ │ │ + cmpeq r1, r3 │ │ │ │ + bne 7721fc <__cxa_atexit@plt+0x766258> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bne 7721fc <__cxa_atexit@plt+0x766258> │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r7, #0 │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - cmpeq sp, ip, lsl sl │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - cmpeq sp, r8, asr #19 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77ac4c <__cxa_atexit@plt+0x76eca8> │ │ │ │ - ldr r3, [pc, #76] @ 77ac5c <__cxa_atexit@plt+0x76ecb8> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 77ac3c <__cxa_atexit@plt+0x76ec98> │ │ │ │ - ldr r3, [pc, #60] @ 77ac60 <__cxa_atexit@plt+0x76ecbc> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 77261c <__cxa_atexit@plt+0x766678> │ │ │ │ + ldr r3, [pc, #316] @ 772248 <__cxa_atexit@plt+0x7662a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 77213c <__cxa_atexit@plt+0x766198> │ │ │ │ + ldr r2, [pc, #300] @ 77224c <__cxa_atexit@plt+0x7662a8> │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #292] @ 772250 <__cxa_atexit@plt+0x7662ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77ac64 <__cxa_atexit@plt+0x76ecc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - smlaltbeq r2, ip, r4, lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 77ac8c <__cxa_atexit@plt+0x76ece8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #120] @ 77ad18 <__cxa_atexit@plt+0x76ed74> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r1, [pc, #276] @ 772264 <__cxa_atexit@plt+0x7662c0> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 77acf8 <__cxa_atexit@plt+0x76ed54> │ │ │ │ - ldr r2, [pc, #92] @ 77ad1c <__cxa_atexit@plt+0x76ed78> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bhi 77ad00 <__cxa_atexit@plt+0x76ed5c> │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ + str r2, [r3, #8] │ │ │ │ + beq 7721ac <__cxa_atexit@plt+0x766208> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7721fc <__cxa_atexit@plt+0x766258> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bne 7721fc <__cxa_atexit@plt+0x766258> │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 7723e8 <__cxa_atexit@plt+0x766444> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 77ad20 <__cxa_atexit@plt+0x76ed7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r1, [pc, #152] @ 772258 <__cxa_atexit@plt+0x7662b4> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, r5, #12 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + beq 772210 <__cxa_atexit@plt+0x76626c> │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #2 │ │ │ │ + ldreq r1, [r7, #9] │ │ │ │ + cmpeq r3, r1 │ │ │ │ + beq 772218 <__cxa_atexit@plt+0x766274> │ │ │ │ + ldr r7, [pc, #104] @ 77226c <__cxa_atexit@plt+0x7662c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlalbteq r2, ip, r8, sp │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #88] @ 77ad8c <__cxa_atexit@plt+0x76ede8> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bhi 77ad70 <__cxa_atexit@plt+0x76edcc> │ │ │ │ - mov r0, #0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ - ldr r7, [pc, #24] @ 77ad90 <__cxa_atexit@plt+0x76edec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq ip, r4, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #60] @ 77225c <__cxa_atexit@plt+0x7662b8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #20] │ │ │ │ + ldr r3, [pc, #32] @ 772260 <__cxa_atexit@plt+0x7662bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsl r6 │ │ │ │ + ldrheq r9, [sp, #-60] @ 0xffffffc4 │ │ │ │ + cmpeq sp, r4, asr r4 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + ldrsheq r9, [sp, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + cmpeq sp, ip, ror r3 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 7722d8 <__cxa_atexit@plt+0x766334> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 77adf0 <__cxa_atexit@plt+0x76ee4c> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77add8 <__cxa_atexit@plt+0x76ee34> │ │ │ │ - ldr r7, [pc, #64] @ 77ae08 <__cxa_atexit@plt+0x76ee64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77ae10 <__cxa_atexit@plt+0x76ee6c> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7722ec <__cxa_atexit@plt+0x766348> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 7722d8 <__cxa_atexit@plt+0x766334> │ │ │ │ + ldr r2, [pc, #72] @ 7722fc <__cxa_atexit@plt+0x766358> │ │ │ │ + ldr r1, [pc, #72] @ 772300 <__cxa_atexit@plt+0x76635c> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r7, [pc, #36] @ 772304 <__cxa_atexit@plt+0x766360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77ae0c <__cxa_atexit@plt+0x76ee68> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r0, lsl #14 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, r8, ror #13 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq sp, r4, lsl r6 │ │ │ │ + cmpeq sp, r0, lsr #5 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77ae70 <__cxa_atexit@plt+0x76eecc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77ae58 <__cxa_atexit@plt+0x76eeb4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #60] @ 77ae88 <__cxa_atexit@plt+0x76eee4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77ae90 <__cxa_atexit@plt+0x76eeec> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77ae8c <__cxa_atexit@plt+0x76eee8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, ip, ror r6 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmpeq sp, r8, ror #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77aed4 <__cxa_atexit@plt+0x76ef30> │ │ │ │ - ldr r3, [pc, #48] @ 77aee4 <__cxa_atexit@plt+0x76ef40> │ │ │ │ - ldr r2, [pc, #48] @ 77aee8 <__cxa_atexit@plt+0x76ef44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 77aeec <__cxa_atexit@plt+0x76ef48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sp, ip, lsr #12 │ │ │ │ - cmpeq ip, r0, lsr #24 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 77af14 <__cxa_atexit@plt+0x76ef70> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 77af68 <__cxa_atexit@plt+0x76efc4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + bcc 772350 <__cxa_atexit@plt+0x7663ac> │ │ │ │ + ldr r2, [pc, #48] @ 77235c <__cxa_atexit@plt+0x7663b8> │ │ │ │ + ldr r1, [pc, #48] @ 772360 <__cxa_atexit@plt+0x7663bc> │ │ │ │ + sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 77af60 <__cxa_atexit@plt+0x76efbc> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b 77af98 <__cxa_atexit@plt+0x76eff4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x015d959c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r9, r7 │ │ │ │ + b 7e27f8 <__cxa_atexit@plt+0x7d6854> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7723d0 <__cxa_atexit@plt+0x76642c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - mov r8, fp │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 7723d0 <__cxa_atexit@plt+0x76642c> │ │ │ │ str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 77af98 <__cxa_atexit@plt+0x76eff4> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r6, [pc, #440] @ 77b178 <__cxa_atexit@plt+0x76f1d4> │ │ │ │ - ldr fp, [pc, #440] @ 77b17c <__cxa_atexit@plt+0x76f1d8> │ │ │ │ - ldr r2, [pc, #420] @ 77b16c <__cxa_atexit@plt+0x76f1c8> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 77b02c <__cxa_atexit@plt+0x76f088> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77b14c <__cxa_atexit@plt+0x76f1a8> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77b0b0 <__cxa_atexit@plt+0x76f10c> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 77b094 <__cxa_atexit@plt+0x76f0f0> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 77b14c <__cxa_atexit@plt+0x76f1a8> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #280] @ 77b168 <__cxa_atexit@plt+0x76f1c4> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #264] @ 77b174 <__cxa_atexit@plt+0x76f1d0> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #248] @ 77b170 <__cxa_atexit@plt+0x76f1cc> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 77b0ec <__cxa_atexit@plt+0x76f148> │ │ │ │ - str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 77afdc <__cxa_atexit@plt+0x76f038> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 77b100 <__cxa_atexit@plt+0x76f15c> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 77b14c <__cxa_atexit@plt+0x76f1a8> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #188] @ 77b18c <__cxa_atexit@plt+0x76f1e8> │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7723e8 <__cxa_atexit@plt+0x766444> │ │ │ │ + ldr r7, [pc, #12] @ 7723e4 <__cxa_atexit@plt+0x766440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 77b14c <__cxa_atexit@plt+0x76f1a8> │ │ │ │ - ldr r6, [pc, #112] @ 77b184 <__cxa_atexit@plt+0x76f1e0> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r7, [pc, #100] @ 77b188 <__cxa_atexit@plt+0x76f1e4> │ │ │ │ - add r6, pc, r6 │ │ │ │ + cmpeq sp, r8, lsr #3 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 772410 <__cxa_atexit@plt+0x76646c> │ │ │ │ + ldr r7, [pc, #164] @ 7724a8 <__cxa_atexit@plt+0x766504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #44] @ 77b180 <__cxa_atexit@plt+0x76f1dc> │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - cmpeq sp, r8, ror #21 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - cmpeq sp, ip, lsl #8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - blt 77b214 <__cxa_atexit@plt+0x76f270> │ │ │ │ - ldr r1, [pc, #120] @ 77b238 <__cxa_atexit@plt+0x76f294> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - beq 77b228 <__cxa_atexit@plt+0x76f284> │ │ │ │ - ldr lr, [pc, #88] @ 77b23c <__cxa_atexit@plt+0x76f298> │ │ │ │ - ldr r1, [pc, #88] @ 77b240 <__cxa_atexit@plt+0x76f29c> │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r3, r7, #2 │ │ │ │ + lsl r2, r3, #2 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr lr, [pc, #112] @ 7724a0 <__cxa_atexit@plt+0x7664fc> │ │ │ │ + ldr r8, [r2, r1] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr r9, [r0, r3, lsl #2] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #40] @ 77b244 <__cxa_atexit@plt+0x76f2a0> │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + sub r2, r3, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 772494 <__cxa_atexit@plt+0x7664f0> │ │ │ │ + ldr r3, [pc, #72] @ 7724a4 <__cxa_atexit@plt+0x766500> │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + beq 772488 <__cxa_atexit@plt+0x7664e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77203c <__cxa_atexit@plt+0x766098> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq sp, r8, asr #6 │ │ │ │ - cmpeq sp, r0, lsr #20 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + ldrsbeq r9, [sp, #-12] │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 77b284 <__cxa_atexit@plt+0x76f2e0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7724d8 <__cxa_atexit@plt+0x766534> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7723e8 <__cxa_atexit@plt+0x766444> │ │ │ │ + ldr r7, [pc, #12] @ 7724ec <__cxa_atexit@plt+0x766548> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsr #1 │ │ │ │ + andeq r0, r0, r5, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 772550 <__cxa_atexit@plt+0x7665ac> │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 772550 <__cxa_atexit@plt+0x7665ac> │ │ │ │ + ldr r3, [pc, #64] @ 772564 <__cxa_atexit@plt+0x7665c0> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 77b288 <__cxa_atexit@plt+0x76f2e4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #20] │ │ │ │ + ldr r3, [pc, #32] @ 772568 <__cxa_atexit@plt+0x7665c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrheq r0, [sp, #-40] @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + ldr r7, [pc, #20] @ 77256c <__cxa_atexit@plt+0x7665c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq sp, ip, ror #31 │ │ │ │ + cmpeq sp, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 77b2b0 <__cxa_atexit@plt+0x76f30c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + bne 772594 <__cxa_atexit@plt+0x7665f0> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #12] @ 7725a8 <__cxa_atexit@plt+0x766604> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + cmpeq sp, r4, ror #31 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 772604 <__cxa_atexit@plt+0x766660> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 772604 <__cxa_atexit@plt+0x766660> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 772604 <__cxa_atexit@plt+0x766660> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77261c <__cxa_atexit@plt+0x766678> │ │ │ │ + ldr r7, [pc, #12] @ 772618 <__cxa_atexit@plt+0x766674> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, ror pc │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 77b32c <__cxa_atexit@plt+0x76f388> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 77b34c <__cxa_atexit@plt+0x76f3a8> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + bne 772644 <__cxa_atexit@plt+0x7666a0> │ │ │ │ + ldr r7, [pc, #164] @ 7726dc <__cxa_atexit@plt+0x766738> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r3, r7, #2 │ │ │ │ + lsl r2, r3, #2 │ │ │ │ + ldr r1, [r5] │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr lr, [pc, #112] @ 7726d4 <__cxa_atexit@plt+0x766730> │ │ │ │ + ldr r8, [r2, r0] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr r9, [r1, r3, lsl #2] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq 77b340 <__cxa_atexit@plt+0x76f39c> │ │ │ │ - ldr r3, [pc, #76] @ 77b350 <__cxa_atexit@plt+0x76f3ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + sub r2, r3, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7726c8 <__cxa_atexit@plt+0x766724> │ │ │ │ + ldr r3, [pc, #72] @ 7726d8 <__cxa_atexit@plt+0x766734> │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #48] @ 77b354 <__cxa_atexit@plt+0x76f3b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [pc, #36] @ 77b358 <__cxa_atexit@plt+0x76f3b4> │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + beq 7726bc <__cxa_atexit@plt+0x766718> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77203c <__cxa_atexit@plt+0x766098> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmpeq sp, r0, lsl r2 │ │ │ │ - cmpeq sp, r8, lsl #18 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 77af98 <__cxa_atexit@plt+0x76eff4> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff9a0 │ │ │ │ + cmpeq sp, r8, lsr #29 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 77b394 <__cxa_atexit@plt+0x76f3f0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #12] @ 77b3a8 <__cxa_atexit@plt+0x76f404> │ │ │ │ - mov r7, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + bne 77270c <__cxa_atexit@plt+0x766768> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 77261c <__cxa_atexit@plt+0x766678> │ │ │ │ + ldr r7, [pc, #12] @ 772720 <__cxa_atexit@plt+0x76677c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, r0, lsr #17 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq sp, ip, ror #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 77af98 <__cxa_atexit@plt+0x76eff4> │ │ │ │ + ldr r2, [pc, #36] @ 772758 <__cxa_atexit@plt+0x7667b4> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 77275c <__cxa_atexit@plt+0x7667b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, lsr #27 │ │ │ │ + cmpeq sp, ip, lsr lr │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77b424 <__cxa_atexit@plt+0x76f480> │ │ │ │ - ldr r3, [pc, #104] @ 77b448 <__cxa_atexit@plt+0x76f4a4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7727f8 <__cxa_atexit@plt+0x766854> │ │ │ │ + ldr lr, [pc, #156] @ 772824 <__cxa_atexit@plt+0x766880> │ │ │ │ + ldr r0, [pc, #156] @ 772828 <__cxa_atexit@plt+0x766884> │ │ │ │ + mov r1, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r1], #-28 @ 0xffffffe4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r6, #22 │ │ │ │ + stmib r7, {r0, r9} │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 772810 <__cxa_atexit@plt+0x76686c> │ │ │ │ + ldr lr, [pc, #100] @ 77282c <__cxa_atexit@plt+0x766888> │ │ │ │ + ldmdb r6, {r0, r1} │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 77b434 <__cxa_atexit@plt+0x76f490> │ │ │ │ - ldr r3, [pc, #80] @ 77b454 <__cxa_atexit@plt+0x76f4b0> │ │ │ │ - ldr r2, [pc, #80] @ 77b458 <__cxa_atexit@plt+0x76f4b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #36] @ 77b450 <__cxa_atexit@plt+0x76f4ac> │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + tst sl, #3 │ │ │ │ + beq 7727ec <__cxa_atexit@plt+0x766848> │ │ │ │ + mov r7, sl │ │ │ │ + b 77203c <__cxa_atexit@plt+0x766098> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 772830 <__cxa_atexit@plt+0x76688c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77b44c <__cxa_atexit@plt+0x76f4a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff848 │ │ │ │ + @ instruction: 0xfffff660 │ │ │ │ + @ instruction: 0xfffff86c │ │ │ │ + cmpeq ip, r8, lsl r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 772864 <__cxa_atexit@plt+0x7668c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77286c <__cxa_atexit@plt+0x7668c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r2, [ip, #-108] @ 0xffffff94 │ │ │ │ - ldrdeq r2, [ip, #-100] @ 0xffffff9c │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - ldrsbeq r0, [sp, #-12] │ │ │ │ + cmpeq sp, r4, asr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 77b4b8 <__cxa_atexit@plt+0x76f514> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77b4a0 <__cxa_atexit@plt+0x76f4fc> │ │ │ │ - ldr r7, [pc, #64] @ 77b4d0 <__cxa_atexit@plt+0x76f52c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77b4d8 <__cxa_atexit@plt+0x76f534> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77b4d4 <__cxa_atexit@plt+0x76f530> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7728a8 <__cxa_atexit@plt+0x766904> │ │ │ │ + ldr r3, [pc, #40] @ 7728c0 <__cxa_atexit@plt+0x76691c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sp, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sp, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77b538 <__cxa_atexit@plt+0x76f594> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77b520 <__cxa_atexit@plt+0x76f57c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #60] @ 77b550 <__cxa_atexit@plt+0x76f5ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 77276c <__cxa_atexit@plt+0x7667c8> │ │ │ │ + ldr r7, [pc, #20] @ 7728c4 <__cxa_atexit@plt+0x766920> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77b558 <__cxa_atexit@plt+0x76f5b4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + cmpeq ip, ip, ror #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7728f8 <__cxa_atexit@plt+0x766954> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 772900 <__cxa_atexit@plt+0x76695c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77b554 <__cxa_atexit@plt+0x76f5b0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq pc, [ip, #-244] @ 0xffffff0c @ │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmppeq ip, r0, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + ldrheq r8, [sp, #-176] @ 0xffffff50 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77b5b8 <__cxa_atexit@plt+0x76f614> │ │ │ │ - ldr r2, [pc, #96] @ 77b5dc <__cxa_atexit@plt+0x76f638> │ │ │ │ - ldr r1, [r5] │ │ │ │ + bhi 77295c <__cxa_atexit@plt+0x7669b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 772964 <__cxa_atexit@plt+0x7669c0> │ │ │ │ + ldr r2, [pc, #72] @ 772980 <__cxa_atexit@plt+0x7669dc> │ │ │ │ + ldr r1, [pc, #72] @ 772984 <__cxa_atexit@plt+0x7669e0> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - sub r2, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 77b5c8 <__cxa_atexit@plt+0x76f624> │ │ │ │ - ldr r3, [pc, #80] @ 77b5e8 <__cxa_atexit@plt+0x76f644> │ │ │ │ - ldr r2, [pc, #80] @ 77b5ec <__cxa_atexit@plt+0x76f648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #36] @ 77b5e4 <__cxa_atexit@plt+0x76f640> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77b5e0 <__cxa_atexit@plt+0x76f63c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r9, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 77276c <__cxa_atexit@plt+0x7667c8> │ │ │ │ + mov r6, r7 │ │ │ │ + b 77296c <__cxa_atexit@plt+0x7669c8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 77297c <__cxa_atexit@plt+0x7669d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq ip, r8, lsr #10 │ │ │ │ - cmpeq ip, r4, asr #10 │ │ │ │ - @ instruction: 0xfffff958 │ │ │ │ - cmppeq ip, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + strheq sp, [ip, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 77b620 <__cxa_atexit@plt+0x76f67c> │ │ │ │ + ldr r2, [pc, #36] @ 7729bc <__cxa_atexit@plt+0x766a18> │ │ │ │ + and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 77b624 <__cxa_atexit@plt+0x76f680> │ │ │ │ + ldr r3, [pc, #24] @ 7729c0 <__cxa_atexit@plt+0x766a1c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq pc, [ip, #-236] @ 0xffffff14 @ │ │ │ │ - cmppeq ip, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ + cmpeq sp, r0, ror #23 │ │ │ │ + cmpeq sp, r8, lsr fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 772a40 <__cxa_atexit@plt+0x766a9c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r2, r6, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 77b690 <__cxa_atexit@plt+0x76f6ec> │ │ │ │ - ldr r2, [pc, #108] @ 77b6b8 <__cxa_atexit@plt+0x76f714> │ │ │ │ - ldr sl, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77b6a4 <__cxa_atexit@plt+0x76f700> │ │ │ │ - ldr r3, [pc, #84] @ 77b6c4 <__cxa_atexit@plt+0x76f720> │ │ │ │ - ldr r2, [pc, #84] @ 77b6c8 <__cxa_atexit@plt+0x76f724> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #40] @ 77b6c0 <__cxa_atexit@plt+0x76f71c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + bhi 772a58 <__cxa_atexit@plt+0x766ab4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 772a60 <__cxa_atexit@plt+0x766abc> │ │ │ │ + ldr r7, [pc, #96] @ 772a7c <__cxa_atexit@plt+0x766ad8> │ │ │ │ + ldr r0, [pc, #96] @ 772a80 <__cxa_atexit@plt+0x766adc> │ │ │ │ + str r3, [r2] │ │ │ │ add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + b 77276c <__cxa_atexit@plt+0x7667c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77b6bc <__cxa_atexit@plt+0x76f718> │ │ │ │ + mov r6, r1 │ │ │ │ + b 772a68 <__cxa_atexit@plt+0x766ac4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 772a78 <__cxa_atexit@plt+0x766ad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq ip, ip, asr #8 │ │ │ │ - cmpeq ip, ip, ror #8 │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ - cmppeq ip, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + strheq sp, [ip, #-100] @ 0xffffff9c │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 77b728 <__cxa_atexit@plt+0x76f784> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77b710 <__cxa_atexit@plt+0x76f76c> │ │ │ │ - ldr r7, [pc, #64] @ 77b740 <__cxa_atexit@plt+0x76f79c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77b748 <__cxa_atexit@plt+0x76f7a4> │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 772adc <__cxa_atexit@plt+0x766b38> │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 772af0 <__cxa_atexit@plt+0x766b4c> │ │ │ │ + ldr r7, [pc, #64] @ 772b0c <__cxa_atexit@plt+0x766b68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r9, r3 │ │ │ │ + b 77276c <__cxa_atexit@plt+0x7667c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77b744 <__cxa_atexit@plt+0x76f7a0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq ip, r8, asr #27 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrheq pc, [ip, #-208] @ 0xffffff30 @ │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77b7a8 <__cxa_atexit@plt+0x76f804> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77b790 <__cxa_atexit@plt+0x76f7ec> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #60] @ 77b7c0 <__cxa_atexit@plt+0x76f81c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77b7c8 <__cxa_atexit@plt+0x76f824> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #16] @ 772b08 <__cxa_atexit@plt+0x766b64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77b7c4 <__cxa_atexit@plt+0x76f820> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq ip, r4, asr #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmppeq ip, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + cmpeq ip, r4, lsr #12 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 772b70 <__cxa_atexit@plt+0x766bcc> │ │ │ │ + ldr r3, [pc, #80] @ 772b88 <__cxa_atexit@plt+0x766be4> │ │ │ │ + ldr r2, [pc, #80] @ 772b8c <__cxa_atexit@plt+0x766be8> │ │ │ │ + ldr lr, [pc, #80] @ 772b90 <__cxa_atexit@plt+0x766bec> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 772b94 <__cxa_atexit@plt+0x766bf0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmpeq sp, r8, lsr #24 │ │ │ │ + smlaltbeq sp, ip, ip, r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ - mov r3, sl │ │ │ │ + mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 77b834 <__cxa_atexit@plt+0x76f890> │ │ │ │ - ldr r1, [pc, #108] @ 77b85c <__cxa_atexit@plt+0x76f8b8> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr sl, [r5] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77b848 <__cxa_atexit@plt+0x76f8a4> │ │ │ │ - ldr r3, [pc, #84] @ 77b868 <__cxa_atexit@plt+0x76f8c4> │ │ │ │ - ldr r2, [pc, #84] @ 77b86c <__cxa_atexit@plt+0x76f8c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ + bhi 772bcc <__cxa_atexit@plt+0x766c28> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 77276c <__cxa_atexit@plt+0x7667c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #40] @ 77b864 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 772c44 <__cxa_atexit@plt+0x766ca0> │ │ │ │ + ldr r7, [pc, #80] @ 772c5c <__cxa_atexit@plt+0x766cb8> │ │ │ │ + ldr r2, [pc, #80] @ 772c60 <__cxa_atexit@plt+0x766cbc> │ │ │ │ + ldr lr, [pc, #80] @ 772c64 <__cxa_atexit@plt+0x766cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub r1, r6, #30 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r7, r8, r9} │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r2, r8, r9, lr} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 772c68 <__cxa_atexit@plt+0x766cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + cmpeq sp, r4, asr fp │ │ │ │ + ldrdeq sp, [ip, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 772ccc <__cxa_atexit@plt+0x766d28> │ │ │ │ + ldr r3, [pc, #80] @ 772ce4 <__cxa_atexit@plt+0x766d40> │ │ │ │ + ldr r9, [pc, #80] @ 772ce8 <__cxa_atexit@plt+0x766d44> │ │ │ │ + ldr lr, [pc, #80] @ 772cec <__cxa_atexit@plt+0x766d48> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77b860 <__cxa_atexit@plt+0x76f8bc> │ │ │ │ + ldr r7, [pc, #28] @ 772cf0 <__cxa_atexit@plt+0x766d4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - smlaltbeq r2, ip, r8, r2 │ │ │ │ - smlalbteq r2, ip, ip, r2 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - cmppeq ip, ip, asr #25 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + cmpeq sp, ip, lsl #31 │ │ │ │ + cmpeq ip, r4, asr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r3, sl │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 77b8f4 <__cxa_atexit@plt+0x76f950> │ │ │ │ - ldr r1, [pc, #108] @ 77b91c <__cxa_atexit@plt+0x76f978> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr sl, [r5] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - sub r3, r5, #40 @ 0x28 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77b908 <__cxa_atexit@plt+0x76f964> │ │ │ │ - ldr r3, [pc, #84] @ 77b928 <__cxa_atexit@plt+0x76f984> │ │ │ │ - ldr r2, [pc, #84] @ 77b92c <__cxa_atexit@plt+0x76f988> │ │ │ │ + bhi 772d20 <__cxa_atexit@plt+0x766d7c> │ │ │ │ + ldr r5, [pc, #28] @ 772d30 <__cxa_atexit@plt+0x766d8c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + ldr r7, [pc, #12] @ 772d34 <__cxa_atexit@plt+0x766d90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq ip, r8, lsl #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 772d9c <__cxa_atexit@plt+0x766df8> │ │ │ │ + ldr r3, [pc, #80] @ 772db4 <__cxa_atexit@plt+0x766e10> │ │ │ │ + ldr r9, [pc, #80] @ 772db8 <__cxa_atexit@plt+0x766e14> │ │ │ │ + ldr lr, [pc, #80] @ 772dbc <__cxa_atexit@plt+0x766e18> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #40] @ 77b924 <__cxa_atexit@plt+0x76f980> │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 772dc0 <__cxa_atexit@plt+0x766e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77b920 <__cxa_atexit@plt+0x76f97c> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + ldrheq r8, [sp, #-236] @ 0xffffff14 │ │ │ │ + smlalbbeq sp, ip, r4, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 772df0 <__cxa_atexit@plt+0x766e4c> │ │ │ │ + ldr r5, [pc, #28] @ 772e00 <__cxa_atexit@plt+0x766e5c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7ff984 <__cxa_atexit@plt+0x7f39e0> │ │ │ │ + ldr r7, [pc, #12] @ 772e04 <__cxa_atexit@plt+0x766e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - smlaltteq r2, ip, r8, r1 │ │ │ │ - cmpeq ip, ip, lsl #4 │ │ │ │ - @ instruction: 0xfffff61c │ │ │ │ - cmppeq ip, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r2, [ip, #-28] @ 0xffffffe4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq ip, ip, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 77b998 <__cxa_atexit@plt+0x76f9f4> │ │ │ │ - ldr r1, [pc, #108] @ 77b9c0 <__cxa_atexit@plt+0x76fa1c> │ │ │ │ - ldm r5, {r0, r3} │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r1, sl} │ │ │ │ - sub r1, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 77b9a8 <__cxa_atexit@plt+0x76fa04> │ │ │ │ - ldr r2, [pc, #88] @ 77b9cc <__cxa_atexit@plt+0x76fa28> │ │ │ │ - ldr r1, [pc, #88] @ 77b9d0 <__cxa_atexit@plt+0x76fa2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #40] @ 77b9c8 <__cxa_atexit@plt+0x76fa24> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + add r5, r5, #4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 772e6c <__cxa_atexit@plt+0x766ec8> │ │ │ │ + ldr r3, [pc, #80] @ 772e84 <__cxa_atexit@plt+0x766ee0> │ │ │ │ + ldr r9, [pc, #80] @ 772e88 <__cxa_atexit@plt+0x766ee4> │ │ │ │ + ldr lr, [pc, #80] @ 772e8c <__cxa_atexit@plt+0x766ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #21 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 772e90 <__cxa_atexit@plt+0x766eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 77b9c4 <__cxa_atexit@plt+0x76fa20> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + cmpeq sp, ip, ror #27 │ │ │ │ + strheq sp, [ip, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 772ec4 <__cxa_atexit@plt+0x766f20> │ │ │ │ + ldr r2, [pc, #32] @ 772ed4 <__cxa_atexit@plt+0x766f30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + ldr r7, [pc, #12] @ 772ed8 <__cxa_atexit@plt+0x766f34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq ip, r8, asr #2 │ │ │ │ - smlalbbeq r2, ip, r4, r1 │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - cmppeq ip, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ - cmpeq ip, ip, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq ip, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77b9f4 <__cxa_atexit@plt+0x76fa50> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r3, [pc, #76] @ 77ba48 <__cxa_atexit@plt+0x76faa4> │ │ │ │ - ldr r2, [pc, #76] @ 77ba4c <__cxa_atexit@plt+0x76faa8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 772efc <__cxa_atexit@plt+0x766f58> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 772f6c <__cxa_atexit@plt+0x766fc8> │ │ │ │ + ldr r3, [pc, #80] @ 772f84 <__cxa_atexit@plt+0x766fe0> │ │ │ │ + ldr r2, [pc, #80] @ 772f88 <__cxa_atexit@plt+0x766fe4> │ │ │ │ + ldr lr, [pc, #80] @ 772f8c <__cxa_atexit@plt+0x766fe8> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 77ba40 <__cxa_atexit@plt+0x76fa9c> │ │ │ │ - ldr r2, [pc, #48] @ 77ba50 <__cxa_atexit@plt+0x76faac> │ │ │ │ - ldr r1, [pc, #48] @ 77ba54 <__cxa_atexit@plt+0x76fab0> │ │ │ │ - ldr r8, [pc, #48] @ 77ba58 <__cxa_atexit@plt+0x76fab4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 772f90 <__cxa_atexit@plt+0x766fec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + cmpeq sp, ip, lsr #16 │ │ │ │ + strheq sp, [ip, #-16] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 772fc4 <__cxa_atexit@plt+0x767020> │ │ │ │ + ldr r2, [pc, #32] @ 772fd4 <__cxa_atexit@plt+0x767030> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r3, #3 │ │ │ │ - moveq r1, r2 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7ff984 <__cxa_atexit@plt+0x7f39e0> │ │ │ │ + ldr r7, [pc, #12] @ 772fd8 <__cxa_atexit@plt+0x767034> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - teqeq r5, fp, ror #26 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - teqeq r5, fp, asr #26 │ │ │ │ - strheq r2, [ip, #-4] │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 77ba90 <__cxa_atexit@plt+0x76faec> │ │ │ │ - ldr r2, [pc, #32] @ 77ba94 <__cxa_atexit@plt+0x76faf0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + hvceq 52496 @ 0xcd10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 772ffc <__cxa_atexit@plt+0x767058> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - mvn r1, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - moveq r2, r3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - hvceq 49652 @ 0xc1f4 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7ff984 <__cxa_atexit@plt+0x7f39e0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r6, #4] │ │ │ │ + add r6, r7, #36 @ 0x24 │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - hvceq 49524 @ 0xc174 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77bb78 <__cxa_atexit@plt+0x76fbd4> │ │ │ │ - ldr r8, [pc, #168] @ 77bb84 <__cxa_atexit@plt+0x76fbe0> │ │ │ │ - ldr r9, [pc, #168] @ 77bb88 <__cxa_atexit@plt+0x76fbe4> │ │ │ │ - ldr r2, [pc, #168] @ 77bb8c <__cxa_atexit@plt+0x76fbe8> │ │ │ │ - ldr r1, [pc, #168] @ 77bb90 <__cxa_atexit@plt+0x76fbec> │ │ │ │ - sub r0, r6, #43 @ 0x2b │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77306c <__cxa_atexit@plt+0x7670c8> │ │ │ │ + ldr r3, [pc, #80] @ 773084 <__cxa_atexit@plt+0x7670e0> │ │ │ │ + ldr r2, [pc, #80] @ 773088 <__cxa_atexit@plt+0x7670e4> │ │ │ │ + ldr lr, [pc, #80] @ 77308c <__cxa_atexit@plt+0x7670e8> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub lr, r6, #51 @ 0x33 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #140] @ 77bb94 <__cxa_atexit@plt+0x76fbf0> │ │ │ │ - mov ip, #776 @ 0x308 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [pc, #132] @ 77bb98 <__cxa_atexit@plt+0x76fbf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #120] @ 77bb9c <__cxa_atexit@plt+0x76fbf8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - add r2, r0, #41 @ 0x29 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - stmib r3, {r1, ip} │ │ │ │ - str sl, [r3, #12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #80] @ 77bba0 <__cxa_atexit@plt+0x76fbfc> │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - mov r9, r7 │ │ │ │ - add r0, r0, #256 @ 0x100 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 773090 <__cxa_atexit@plt+0x7670ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, lsr r4 │ │ │ │ - cmpeq ip, ip, lsr r4 │ │ │ │ - strdeq r1, [ip, #-52] @ 0xffffffcc │ │ │ │ - cmppeq ip, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ - cmpeq sp, r8, lsr #2 │ │ │ │ - cmppeq ip, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ - cmppeq ip, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ - smlaltbeq r1, ip, r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff98c │ │ │ │ + @ instruction: 0xfffffa48 │ │ │ │ + cmpeq sp, ip, lsr #14 │ │ │ │ + strheq sp, [ip, #-0] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 77bbc4 <__cxa_atexit@plt+0x76fc20> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77bbe0 <__cxa_atexit@plt+0x76fc3c> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 77bbf0 <__cxa_atexit@plt+0x76fc4c> │ │ │ │ + bhi 7730e8 <__cxa_atexit@plt+0x767144> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7730f0 <__cxa_atexit@plt+0x76714c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7730f4 <__cxa_atexit@plt+0x767150> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r8, [sp, #-52] @ 0xffffffcc │ │ │ │ + cmpeq sp, r8, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7731a4 <__cxa_atexit@plt+0x767200> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [pc, #160] @ 7731c4 <__cxa_atexit@plt+0x767220> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + beq 773194 <__cxa_atexit@plt+0x7671f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #20 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc 7731ac <__cxa_atexit@plt+0x767208> │ │ │ │ + ldr sl, [pc, #112] @ 7731c8 <__cxa_atexit@plt+0x767224> │ │ │ │ + ldr lr, [pc, #112] @ 7731cc <__cxa_atexit@plt+0x767228> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + stmdb r5, {r6, ip} │ │ │ │ + mov r7, r8 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + ldrsbeq r8, [sp, #-52] @ 0xffffffcc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77322c <__cxa_atexit@plt+0x767288> │ │ │ │ + ldr lr, [pc, #68] @ 773238 <__cxa_atexit@plt+0x767294> │ │ │ │ + ldr r8, [pc, #68] @ 77323c <__cxa_atexit@plt+0x767298> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + cmpeq sp, r8, lsr r3 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r7 │ │ │ │ mov ip, r5 │ │ │ │ - stm sp, {r4, r6, r8} │ │ │ │ - ldr r7, [ip, #16]! │ │ │ │ - ldr r3, [pc, #460] @ 77bdd0 <__cxa_atexit@plt+0x76fe2c> │ │ │ │ - ldr r6, [ip, #-4] │ │ │ │ - ldr fp, [pc, #464] @ 77bddc <__cxa_atexit@plt+0x76fe38> │ │ │ │ - ldr r9, [pc, #464] @ 77bde0 <__cxa_atexit@plt+0x76fe3c> │ │ │ │ - sub r2, ip, #20 │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn r8, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + mov r1, r4 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + cmp fp, r7 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + bhi 773618 <__cxa_atexit@plt+0x767674> │ │ │ │ + mov r5, ip │ │ │ │ + mov fp, #0 │ │ │ │ + ldr r7, [r5], #-4 │ │ │ │ + str r5, [sp] │ │ │ │ + mov r5, ip │ │ │ │ + str r1, [sp, #8] │ │ │ │ + b 7732e4 <__cxa_atexit@plt+0x767340> │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r6, lr │ │ │ │ + add r1, r0, fp │ │ │ │ + ldr r0, [pc, #1148] @ 773724 <__cxa_atexit@plt+0x767780> │ │ │ │ + sub r4, r1, #8 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ + mov r3, ip │ │ │ │ + ldr r9, [r4] │ │ │ │ + ldr r8, [r3, fp]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + sub fp, fp, #28 │ │ │ │ + add r4, r4, fp │ │ │ │ + cmp r3, r4 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + mov r3, r7 │ │ │ │ + bhi 773614 <__cxa_atexit@plt+0x767670> │ │ │ │ and r4, r7, #3 │ │ │ │ cmp r4, #2 │ │ │ │ - beq 77bc78 <__cxa_atexit@plt+0x76fcd4> │ │ │ │ + beq 773394 <__cxa_atexit@plt+0x7673f0> │ │ │ │ cmp r4, #3 │ │ │ │ - bne 77bd64 <__cxa_atexit@plt+0x76fdc0> │ │ │ │ + bne 7734ec <__cxa_atexit@plt+0x767548> │ │ │ │ bic r4, r7, #3 │ │ │ │ ldr r4, [r4] │ │ │ │ ldrh r4, [r4, #-2] │ │ │ │ cmp r4, #3 │ │ │ │ - bne 77bcf4 <__cxa_atexit@plt+0x76fd50> │ │ │ │ - and r4, r1, sl, lsr r6 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r9, [r2] │ │ │ │ + bne 773434 <__cxa_atexit@plt+0x767490> │ │ │ │ + mov r4, ip │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r8, [r4, fp]! │ │ │ │ + ldr r2, [r1, #804] @ 0x324 │ │ │ │ + str r9, [r4, #-12] │ │ │ │ + str sl, [r4, #-8] │ │ │ │ + cmp r2, lr │ │ │ │ + str r7, [r4, #-4] │ │ │ │ + bcc 773664 <__cxa_atexit@plt+0x7676c0> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + add r2, ip, fp │ │ │ │ + mov r8, #0 │ │ │ │ + sub r7, lr, #3 │ │ │ │ + str r8, [r4, #-8] │ │ │ │ + str r7, [r4, #-4] │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + ldr r0, [pc, #964] @ 77371c <__cxa_atexit@plt+0x767778> │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r3, [r2, #-20] @ 0xffffffec │ │ │ │ + stmib r6, {r0, sl} │ │ │ │ + blt 7735ec <__cxa_atexit@plt+0x767648> │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #928] @ 773720 <__cxa_atexit@plt+0x76777c> │ │ │ │ tst r7, #3 │ │ │ │ - bne 77bce0 <__cxa_atexit@plt+0x76fd3c> │ │ │ │ - b 77bd80 <__cxa_atexit@plt+0x76fddc> │ │ │ │ - and r4, r1, sl, lsr r6 │ │ │ │ - ldr r6, [r7, #6] │ │ │ │ - tst r6, r0, lsl r4 │ │ │ │ - beq 77bd64 <__cxa_atexit@plt+0x76fdc0> │ │ │ │ - lsl r4, r0, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r4, r6, r4 │ │ │ │ - ldr r6, [pc, #304] @ 77bdcc <__cxa_atexit@plt+0x76fe28> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r6, [pc, #292] @ 77bdd8 <__cxa_atexit@plt+0x76fe34> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #276] @ 77bdd4 <__cxa_atexit@plt+0x76fe30> │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, r8, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ + str sl, [r4, #-4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ + bne 773294 <__cxa_atexit@plt+0x7672f0> │ │ │ │ + b 7735fc <__cxa_atexit@plt+0x767658> │ │ │ │ + mov lr, ip │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r8, [lr, fp]! │ │ │ │ + ldr r1, [r1, #804] @ 0x324 │ │ │ │ + str r9, [lr, #-12] │ │ │ │ + str sl, [lr, #-8] │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [lr, #-4] │ │ │ │ + bcc 77363c <__cxa_atexit@plt+0x767698> │ │ │ │ + ldr r4, [r7, #2] │ │ │ │ + add r2, ip, fp │ │ │ │ + mov r8, #0 │ │ │ │ + sub r7, r3, #3 │ │ │ │ + str r8, [lr, #-8] │ │ │ │ + str r7, [lr, #-4] │ │ │ │ + str r4, [r2, #-16] │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + ldr r0, [pc, #804] @ 773704 <__cxa_atexit@plt+0x767760> │ │ │ │ + cmp r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + stmib r6, {r0, sl} │ │ │ │ + blt 773528 <__cxa_atexit@plt+0x767584> │ │ │ │ + mov r0, #1 │ │ │ │ ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str fp, [r2] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r0, [lr, #-8] │ │ │ │ + ldr r0, [pc, #768] @ 773708 <__cxa_atexit@plt+0x767764> │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 77bd80 <__cxa_atexit@plt+0x76fddc> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r6, r4, #4 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - b 77bc28 <__cxa_atexit@plt+0x76fc84> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [lr, #-4] │ │ │ │ + beq 7735d4 <__cxa_atexit@plt+0x767630> │ │ │ │ + ldr r6, [pc, #744] @ 77370c <__cxa_atexit@plt+0x767768> │ │ │ │ + sub r4, r5, #12 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2, #-24] @ 0xffffffe8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7732b4 <__cxa_atexit@plt+0x767310> │ │ │ │ cmp r4, #4 │ │ │ │ - bne 77bd64 <__cxa_atexit@plt+0x76fdc0> │ │ │ │ - ldr r6, [r5] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - ldmib r6, {r8, r9} │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - bcc 77bdac <__cxa_atexit@plt+0x76fe08> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 77bd94 <__cxa_atexit@plt+0x76fdf0> │ │ │ │ - ldr r3, [pc, #172] @ 77bde8 <__cxa_atexit@plt+0x76fe44> │ │ │ │ - sub sl, r2, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r5, ip │ │ │ │ + bne 773538 <__cxa_atexit@plt+0x767594> │ │ │ │ + mov r4, r1 │ │ │ │ + mov r1, ip │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r8, [r1, fp]! │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + str r9, [r1, #-12] │ │ │ │ + str sl, [r1, #-8] │ │ │ │ + cmp r5, r2 │ │ │ │ + str r7, [r1, #-4] │ │ │ │ + bcc 7736a8 <__cxa_atexit@plt+0x767704> │ │ │ │ + ldr lr, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [pc, #640] @ 7736f4 <__cxa_atexit@plt+0x767750> │ │ │ │ + umull r0, r5, sl, r7 │ │ │ │ + rev r7, r7 │ │ │ │ + add r7, r7, sl │ │ │ │ + eor r0, r5, r0 │ │ │ │ + add r0, r7, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r5, [pc, #616] @ 7736f8 <__cxa_atexit@plt+0x767754> │ │ │ │ + mul r0, r0, r8 │ │ │ │ + ldr r8, [pc, #672] @ 773738 <__cxa_atexit@plt+0x767794> │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + add r8, pc, r8 │ │ │ │ + mul r0, r0, r5 │ │ │ │ + ldr r5, [pc, #660] @ 77373c <__cxa_atexit@plt+0x767798> │ │ │ │ + eor r7, r0, r0, lsr #16 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r0, [pc, #648] @ 773740 <__cxa_atexit@plt+0x76779c> │ │ │ │ + sub r5, r2, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r5, [r1, #-4] │ │ │ │ + add r5, ip, fp │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + str r0, [r6, #4] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + sub r8, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #120] @ 77bde4 <__cxa_atexit@plt+0x76fe40> │ │ │ │ + mov r7, r3 │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r2, ip │ │ │ │ + add r3, r6, #8 │ │ │ │ + str sl, [r2, fp]! │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r4, [r1, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + cmp r4, r3 │ │ │ │ + bcc 77368c <__cxa_atexit@plt+0x7676e8> │ │ │ │ + ldr r7, [pc, #488] @ 7736fc <__cxa_atexit@plt+0x767758> │ │ │ │ + add r5, ip, fp │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r7, sl} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + b 7735dc <__cxa_atexit@plt+0x767638> │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7735e0 <__cxa_atexit@plt+0x76763c> │ │ │ │ + mov r2, ip │ │ │ │ + add r8, r6, #8 │ │ │ │ + str r9, [r2, fp]! │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r4, [r1, #804] @ 0x324 │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + cmp r4, r8 │ │ │ │ + bcc 7736cc <__cxa_atexit@plt+0x767728> │ │ │ │ + ldr lr, [r7, #5] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + mov r4, r1 │ │ │ │ + str lr, [ip, fp] │ │ │ │ + umull r0, r1, r7, sl │ │ │ │ + rev r7, r7 │ │ │ │ + add r7, r7, sl │ │ │ │ + eor r1, r1, r0 │ │ │ │ + add r1, r7, r1 │ │ │ │ + ldr r0, [pc, #364] @ 7736f4 <__cxa_atexit@plt+0x767750> │ │ │ │ + eor r1, r1, r1, lsr #16 │ │ │ │ + ldr r7, [pc, #416] @ 773730 <__cxa_atexit@plt+0x76778c> │ │ │ │ + mul r1, r1, r0 │ │ │ │ + ldr r0, [pc, #352] @ 7736f8 <__cxa_atexit@plt+0x767754> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + eor r1, r1, r1, lsr #13 │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + mul r1, r1, r0 │ │ │ │ + eor r7, r1, r1, lsr #16 │ │ │ │ + ldr r1, [pc, #388] @ 773734 <__cxa_atexit@plt+0x767790> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r1, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ + sub r5, r2, #24 │ │ │ │ + mov r4, r1 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ + b 773608 <__cxa_atexit@plt+0x767664> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + sub r5, r2, #24 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 77bdf0 <__cxa_atexit@plt+0x76fe4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add ip, ip, fp │ │ │ │ + ldr r7, [pc, #240] @ 773710 <__cxa_atexit@plt+0x76776c> │ │ │ │ + ldr r0, [r1, #-8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r8, [ip, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, r1 │ │ │ │ + mov r5, ip │ │ │ │ + stmib ip, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 77bdec <__cxa_atexit@plt+0x76fe48> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r6, [pc, #208] @ 773714 <__cxa_atexit@plt+0x767770> │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r5, ip, fp │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [pc, #188] @ 773728 <__cxa_atexit@plt+0x767784> │ │ │ │ + add r5, ip, fp │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + mov r6, lr │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r6, [pc, #108] @ 773700 <__cxa_atexit@plt+0x76775c> │ │ │ │ + mov r4, #8 │ │ │ │ + str r4, [r1, #828] @ 0x33c │ │ │ │ + mov r4, r1 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2, #-4] │ │ │ │ + b 773658 <__cxa_atexit@plt+0x7676b4> │ │ │ │ + ldr r6, [pc, #124] @ 77372c <__cxa_atexit@plt+0x767788> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r5, ip, fp │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r6, [pc, #68] @ 773718 <__cxa_atexit@plt+0x767774> │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r1, #828] @ 0x33c │ │ │ │ + add r5, ip, fp │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r4, r1 │ │ │ │ + mov r6, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + cmpeq sp, ip │ │ │ │ + andeq r0, r0, r0, lsr #16 │ │ │ │ + cmpeq sp, r0, asr #2 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsl sl │ │ │ │ + cmpeq ip, r8, lsl fp │ │ │ │ + andeq r0, r0, r8, ror #13 │ │ │ │ + muleq r0, r8, r5 │ │ │ │ + cmpeq sp, r8, asr #3 │ │ │ │ + andeq r0, r0, r0, asr #16 │ │ │ │ + andeq r0, r0, r4, asr #18 │ │ │ │ + andeq r0, r0, r8, ror r4 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x015d7f9c │ │ │ │ + cmpeq sp, r4, ror pc │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + cmpeq sp, r8, lsr #8 │ │ │ │ + cmpeq sp, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 7737dc <__cxa_atexit@plt+0x767838> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r9, [pc, #128] @ 7737f4 <__cxa_atexit@plt+0x767850> │ │ │ │ + ldr lr, [r7, #1] │ │ │ │ + umull r1, r8, r2, r0 │ │ │ │ + rev r0, r0 │ │ │ │ + add r0, r0, r2 │ │ │ │ + eor r1, r8, r1 │ │ │ │ + add r0, r0, r1 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r1, [pc, #100] @ 7737f8 <__cxa_atexit@plt+0x767854> │ │ │ │ + mul r0, r0, r9 │ │ │ │ + ldr r9, [pc, #96] @ 7737fc <__cxa_atexit@plt+0x767858> │ │ │ │ + ldr r8, [pc, #96] @ 773800 <__cxa_atexit@plt+0x76785c> │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #84] @ 773804 <__cxa_atexit@plt+0x767860> │ │ │ │ + mul r0, r0, r1 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r0, r8, lr} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r3, [pc, #36] @ 773808 <__cxa_atexit@plt+0x767864> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmpeq sp, ip, lsr #2 │ │ │ │ + cmpeq sp, ip, ror #26 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 773864 <__cxa_atexit@plt+0x7678c0> │ │ │ │ + ldr lr, [pc, #64] @ 773870 <__cxa_atexit@plt+0x7678cc> │ │ │ │ + ldr r8, [pc, #64] @ 773874 <__cxa_atexit@plt+0x7678d0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 159c59c <__cxa_atexit@plt+0x15905f8> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - cmppeq ip, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x015cfb94 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmppeq ip, r4, ror #15 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xfffff8b0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 7738a0 <__cxa_atexit@plt+0x7678fc> │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 7738a4 <__cxa_atexit@plt+0x767900> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1524410 <__cxa_atexit@plt+0x151846c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmpeq sp, r0, lsr #7 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 7738c4 <__cxa_atexit@plt+0x767920> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 773954 <__cxa_atexit@plt+0x7679b0> │ │ │ │ + ldr sl, [pc, #260] @ 7739e4 <__cxa_atexit@plt+0x767a40> │ │ │ │ + ldr r8, [pc, #248] @ 7739dc <__cxa_atexit@plt+0x767a38> │ │ │ │ + ldr r9, [pc, #248] @ 7739e0 <__cxa_atexit@plt+0x767a3c> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 773988 <__cxa_atexit@plt+0x7679e4> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str sl, [r5] │ │ │ │ + umull r0, r3, r1, r2 │ │ │ │ + rev r1, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + eor r0, r3, r0 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + mul r0, r0, r8 │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + mul r0, r0, r9 │ │ │ │ + eor r2, r0, r0, lsr #16 │ │ │ │ + beq 7739a8 <__cxa_atexit@plt+0x767a04> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 7738ec <__cxa_atexit@plt+0x767948> │ │ │ │ + ldr r3, [pc, #156] @ 7739e8 <__cxa_atexit@plt+0x767a44> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 77be60 <__cxa_atexit@plt+0x76febc> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 77be4c <__cxa_atexit@plt+0x76fea8> │ │ │ │ - ldr r2, [pc, #84] @ 77be7c <__cxa_atexit@plt+0x76fed8> │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldmdb r5, {r1, r9} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #48] @ 77be84 <__cxa_atexit@plt+0x76fee0> │ │ │ │ + bcc 7739c0 <__cxa_atexit@plt+0x767a1c> │ │ │ │ + ldr r7, [pc, #128] @ 7739ec <__cxa_atexit@plt+0x767a48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #96] @ 7739f0 <__cxa_atexit@plt+0x767a4c> │ │ │ │ + ldr r1, [r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #68] @ 7739f4 <__cxa_atexit@plt+0x767a50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 77be80 <__cxa_atexit@plt+0x76fedc> │ │ │ │ + ldr r6, [pc, #48] @ 7739f8 <__cxa_atexit@plt+0x767a54> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmppeq ip, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmppeq ip, ip, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r3, r3, #4 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 77bbf0 <__cxa_atexit@plt+0x76fc4c> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrheq r7, [sp, #-184] @ 0xffffff48 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r3, r3, #4 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 77bbf0 <__cxa_atexit@plt+0x76fc4c> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77bf2c <__cxa_atexit@plt+0x76ff88> │ │ │ │ - ldr r1, [pc, #68] @ 77bf3c <__cxa_atexit@plt+0x76ff98> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 773a6c <__cxa_atexit@plt+0x767ac8> │ │ │ │ + umull r1, r0, r7, r2 │ │ │ │ + rev r7, r7 │ │ │ │ + add r2, r7, r2 │ │ │ │ + eor r0, r0, r1 │ │ │ │ + add r0, r2, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r2, [pc, #60] @ 773a70 <__cxa_atexit@plt+0x767acc> │ │ │ │ + mul r7, r0, lr │ │ │ │ + ldr r1, [pc, #56] @ 773a74 <__cxa_atexit@plt+0x767ad0> │ │ │ │ + eor r7, r7, r7, lsr #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 77bf1c <__cxa_atexit@plt+0x76ff78> │ │ │ │ - mov r7, r2 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mul r7, r7, r2 │ │ │ │ + eor r2, r7, r7, lsr #16 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 773a64 <__cxa_atexit@plt+0x767ac0> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 7738c4 <__cxa_atexit@plt+0x767920> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77bfbc <__cxa_atexit@plt+0x770018> │ │ │ │ - ldr r1, [pc, #68] @ 77bfcc <__cxa_atexit@plt+0x770028> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 77bfac <__cxa_atexit@plt+0x770008> │ │ │ │ - mov r7, r2 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 7738c4 <__cxa_atexit@plt+0x767920> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77c04c <__cxa_atexit@plt+0x7700a8> │ │ │ │ - ldr r1, [pc, #68] @ 77c05c <__cxa_atexit@plt+0x7700b8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 77c03c <__cxa_atexit@plt+0x770098> │ │ │ │ - mov r7, r2 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 773acc <__cxa_atexit@plt+0x767b28> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 773ae4 <__cxa_atexit@plt+0x767b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + ldr r3, [pc, #20] @ 773ae8 <__cxa_atexit@plt+0x767b44> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sp, r4, ror #20 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77c0fc <__cxa_atexit@plt+0x770158> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 77c0b8 <__cxa_atexit@plt+0x770114> │ │ │ │ - ldr r7, [pc, #92] @ 77c108 <__cxa_atexit@plt+0x770164> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 77c104 <__cxa_atexit@plt+0x770160> │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 773b9c <__cxa_atexit@plt+0x767bf8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r2, [pc, #132] @ 773bb4 <__cxa_atexit@plt+0x767c10> │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + stmib r3, {r2, sl} │ │ │ │ + blt 773b88 <__cxa_atexit@plt+0x767be4> │ │ │ │ + ldr r0, [pc, #112] @ 773bb8 <__cxa_atexit@plt+0x767c14> │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + mov r2, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + beq 773b90 <__cxa_atexit@plt+0x767bec> │ │ │ │ + ldr r3, [pc, #72] @ 773bbc <__cxa_atexit@plt+0x767c18> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #12 │ │ │ │ - tst sl, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stm lr, {r0, r7, r8, r9} │ │ │ │ - beq 77c0f0 <__cxa_atexit@plt+0x77014c> │ │ │ │ - mov r7, sl │ │ │ │ - b 77c114 <__cxa_atexit@plt+0x770170> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq ip, r4, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + ldr r3, [pc, #28] @ 773bc0 <__cxa_atexit@plt+0x767c1c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsheq r7, [sp, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 77c134 <__cxa_atexit@plt+0x770190> │ │ │ │ - ldr r7, [pc, #520] @ 77c330 <__cxa_atexit@plt+0x77038c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mvn r3, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 77c1cc <__cxa_atexit@plt+0x770228> │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 77c218 <__cxa_atexit@plt+0x770274> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 77c240 <__cxa_atexit@plt+0x77029c> │ │ │ │ - ldr lr, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 77c268 <__cxa_atexit@plt+0x7702c4> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - beq 77c300 <__cxa_atexit@plt+0x77035c> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 77c120 <__cxa_atexit@plt+0x77017c> │ │ │ │ - mov r0, #15 │ │ │ │ - and r0, r0, r2, lsr r1 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - add r0, r1, r0, lsl #2 │ │ │ │ - ldr r1, [pc, #384] @ 77c32c <__cxa_atexit@plt+0x770388> │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #24] @ 773bec <__cxa_atexit@plt+0x767c48> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 773c60 <__cxa_atexit@plt+0x767cbc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #88] @ 773c70 <__cxa_atexit@plt+0x767ccc> │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #8]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - beq 77c2f8 <__cxa_atexit@plt+0x770354> │ │ │ │ - b 77c470 <__cxa_atexit@plt+0x7704cc> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 77c204 <__cxa_atexit@plt+0x770260> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 77c120 <__cxa_atexit@plt+0x77017c> │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 77ca10 <__cxa_atexit@plt+0x770a6c> │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 77cb10 <__cxa_atexit@plt+0x770b6c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 77c120 <__cxa_atexit@plt+0x77017c> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 77c518 <__cxa_atexit@plt+0x770574> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r0, [r2, #5] │ │ │ │ - ldr r2, [r2, #9] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 77c5e8 <__cxa_atexit@plt+0x770644> │ │ │ │ - mov r0, #15 │ │ │ │ - and r0, r0, r2, lsr r1 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r3, #1 │ │ │ │ - tst r1, r3, lsl r0 │ │ │ │ - beq 77c120 <__cxa_atexit@plt+0x77017c> │ │ │ │ - lsl r0, r3, r0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldr r3, [pc, #136] @ 77c318 <__cxa_atexit@plt+0x770374> │ │ │ │ - and r0, r1, r0 │ │ │ │ - and r1, r3, r0, lsr #1 │ │ │ │ - ldr r3, [pc, #128] @ 77c31c <__cxa_atexit@plt+0x770378> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r3, r0, lsr #2 │ │ │ │ - and r0, r0, r3 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr r9, [pc, #116] @ 77c324 <__cxa_atexit@plt+0x770380> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r8, [pc, #104] @ 77c320 <__cxa_atexit@plt+0x77037c> │ │ │ │ - and r0, r0, r9 │ │ │ │ - mvn r1, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - and r0, r1, r0, lsr #22 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [pc, #88] @ 77c328 <__cxa_atexit@plt+0x770384> │ │ │ │ - add r0, r0, r1 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r1, [r5] │ │ │ │ + beq 773c68 <__cxa_atexit@plt+0x767cc4> │ │ │ │ + ldr r3, [pc, #40] @ 773c74 <__cxa_atexit@plt+0x767cd0> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - beq 77c2f8 <__cxa_atexit@plt+0x770354> │ │ │ │ - b 77c4c8 <__cxa_atexit@plt+0x770524> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 77c334 <__cxa_atexit@plt+0x770390> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - cmppeq ip, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77c3a8 <__cxa_atexit@plt+0x770404> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r1, [r2, #20]! │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 77c390 <__cxa_atexit@plt+0x7703ec> │ │ │ │ - ldr r1, [pc, #84] @ 77c3c0 <__cxa_atexit@plt+0x77041c> │ │ │ │ - sub sl, r6, #3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 773d04 <__cxa_atexit@plt+0x767d60> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r8, [pc, #116] @ 773d1c <__cxa_atexit@plt+0x767d78> │ │ │ │ + ldr lr, [r7, #5] │ │ │ │ + umull r1, r3, r2, r0 │ │ │ │ + rev r0, r0 │ │ │ │ + add r0, r0, r2 │ │ │ │ + eor r1, r3, r1 │ │ │ │ + add r0, r0, r1 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r1, [pc, #88] @ 773d20 <__cxa_atexit@plt+0x767d7c> │ │ │ │ + mul r0, r0, r8 │ │ │ │ + sub r2, r6, #3 │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + mul r0, r0, r1 │ │ │ │ + ldr r1, [pc, #72] @ 773d24 <__cxa_atexit@plt+0x767d80> │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #48] @ 77c3c8 <__cxa_atexit@plt+0x770424> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77c3c4 <__cxa_atexit@plt+0x770420> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r2, [pc, #60] @ 773d28 <__cxa_atexit@plt+0x767d84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r9, #4] │ │ │ │ + str r0, [r9, #8] │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r3, [pc, #32] @ 773d2c <__cxa_atexit@plt+0x767d88> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmppeq ip, r4, ror #10 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq ip, r4, ror #3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r6, lsl #11 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + cmpeq sp, r4, asr #16 │ │ │ │ + cmpeq sp, r8, asr #16 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 77c444 <__cxa_atexit@plt+0x7704a0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 77c42c <__cxa_atexit@plt+0x770488> │ │ │ │ - ldr r1, [pc, #84] @ 77c45c <__cxa_atexit@plt+0x7704b8> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #48] @ 77c464 <__cxa_atexit@plt+0x7704c0> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 773de0 <__cxa_atexit@plt+0x767e3c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + ldr r2, [pc, #132] @ 773df8 <__cxa_atexit@plt+0x767e54> │ │ │ │ + cmp r0, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + stmib r3, {r2, sl} │ │ │ │ + blt 773dcc <__cxa_atexit@plt+0x767e28> │ │ │ │ + ldr r0, [pc, #112] @ 773dfc <__cxa_atexit@plt+0x767e58> │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + mov r2, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + beq 773dd4 <__cxa_atexit@plt+0x767e30> │ │ │ │ + ldr r3, [pc, #72] @ 773e00 <__cxa_atexit@plt+0x767e5c> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77c460 <__cxa_atexit@plt+0x7704bc> │ │ │ │ + ldr r3, [pc, #28] @ 773e04 <__cxa_atexit@plt+0x767e60> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmppeq ip, r8, asr #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmppeq ip, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + cmpeq sp, ip, lsr #15 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r0, #4 │ │ │ │ - sub r0, r3, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 77c4ac <__cxa_atexit@plt+0x770508> │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 77bbf0 <__cxa_atexit@plt+0x76fc4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + ldr r3, [pc, #24] @ 773e30 <__cxa_atexit@plt+0x767e8c> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r0, #4 │ │ │ │ - sub r0, r3, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 77c504 <__cxa_atexit@plt+0x770560> │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 77bbf0 <__cxa_atexit@plt+0x76fc4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 773ea4 <__cxa_atexit@plt+0x767f00> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #88] @ 773eb4 <__cxa_atexit@plt+0x767f10> │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, r3, #1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r1, [r5] │ │ │ │ + beq 773eac <__cxa_atexit@plt+0x767f08> │ │ │ │ + ldr r3, [pc, #40] @ 773eb8 <__cxa_atexit@plt+0x767f14> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77c598 <__cxa_atexit@plt+0x7705f4> │ │ │ │ - ldr lr, [pc, #140] @ 77c5c8 <__cxa_atexit@plt+0x770624> │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, r2, #4 │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bhi 77c5b0 <__cxa_atexit@plt+0x77060c> │ │ │ │ - mov r2, #0 │ │ │ │ - mov r7, #1 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r3, [pc, #48] @ 77c5d0 <__cxa_atexit@plt+0x77062c> │ │ │ │ - mov r2, #12 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 773ef8 <__cxa_atexit@plt+0x767f54> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 773f10 <__cxa_atexit@plt+0x767f6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 773f14 <__cxa_atexit@plt+0x767f70> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 77c5cc <__cxa_atexit@plt+0x770628> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + cmpeq sp, r8, lsr r6 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 773fc8 <__cxa_atexit@plt+0x768024> │ │ │ │ + ldr lr, [pc, #184] @ 773ff0 <__cxa_atexit@plt+0x76804c> │ │ │ │ + ldr r0, [pc, #184] @ 773ff4 <__cxa_atexit@plt+0x768050> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 773fbc <__cxa_atexit@plt+0x768018> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 773fd4 <__cxa_atexit@plt+0x768030> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr lr, [pc, #108] @ 773fe8 <__cxa_atexit@plt+0x768044> │ │ │ │ + umull r2, r0, r7, r1 │ │ │ │ + rev r1, r1 │ │ │ │ + add r1, r1, r7 │ │ │ │ + eor r0, r0, r2 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r2, [pc, #84] @ 773fec <__cxa_atexit@plt+0x768048> │ │ │ │ + mul r7, r0, lr │ │ │ │ + eor r7, r7, r7, lsr #13 │ │ │ │ + mul r7, r7, r2 │ │ │ │ + ldr r2, [pc, #80] @ 773ff8 <__cxa_atexit@plt+0x768054> │ │ │ │ + eor r7, r7, r7, lsr #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - smlaltteq r1, ip, r8, r3 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77c518 <__cxa_atexit@plt+0x770574> │ │ │ │ - str r8, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [pc, #440] @ 77c7c0 <__cxa_atexit@plt+0x77081c> │ │ │ │ - ldr ip, [pc, #440] @ 77c7c4 <__cxa_atexit@plt+0x770820> │ │ │ │ - ldr r0, [pc, #420] @ 77c7b4 <__cxa_atexit@plt+0x770810> │ │ │ │ - mov lr, #15 │ │ │ │ - mov r9, #1 │ │ │ │ - mvn fp, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 77c680 <__cxa_atexit@plt+0x7706dc> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77c798 <__cxa_atexit@plt+0x7707f4> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77c704 <__cxa_atexit@plt+0x770760> │ │ │ │ - and r2, lr, sl, lsr r1 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r2, r3, r2, lsl #2 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - add r2, r1, #4 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str ip, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - bne 77c6f4 <__cxa_atexit@plt+0x770750> │ │ │ │ - b 77c73c <__cxa_atexit@plt+0x770798> │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - and r4, lr, sl, lsr r1 │ │ │ │ - tst r2, r9, lsl r4 │ │ │ │ - beq 77c798 <__cxa_atexit@plt+0x7707f4> │ │ │ │ - lsl r4, r9, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r2, r2, r4 │ │ │ │ - ldr r4, [pc, #268] @ 77c7b0 <__cxa_atexit@plt+0x77080c> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r2, lsr #1 │ │ │ │ - sub r2, r2, r4 │ │ │ │ - and r4, r0, r2, lsr #2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - add r2, r2, r4 │ │ │ │ - ldr r4, [pc, #252] @ 77c7bc <__cxa_atexit@plt+0x770818> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r4 │ │ │ │ - ldr r4, [pc, #236] @ 77c7b8 <__cxa_atexit@plt+0x770814> │ │ │ │ - mul r2, r2, r4 │ │ │ │ - and r2, fp, r2, lsr #22 │ │ │ │ - add r2, r2, r3 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - add r2, r1, #4 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 77c73c <__cxa_atexit@plt+0x770798> │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r2, r3 │ │ │ │ - b 77c624 <__cxa_atexit@plt+0x770680> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 77c750 <__cxa_atexit@plt+0x7707ac> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp sl, r6 │ │ │ │ - bne 77c798 <__cxa_atexit@plt+0x7707f4> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #176] @ 77c7d4 <__cxa_atexit@plt+0x770830> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r5] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp sl, r6 │ │ │ │ - bne 77c798 <__cxa_atexit@plt+0x7707f4> │ │ │ │ - ldr r6, [pc, #104] @ 77c7cc <__cxa_atexit@plt+0x770828> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmpeq sp, r8, asr r5 │ │ │ │ + cmpeq sp, r8, ror r5 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 774068 <__cxa_atexit@plt+0x7680c4> │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #72] @ 774074 <__cxa_atexit@plt+0x7680d0> │ │ │ │ + umull r1, r0, r7, r2 │ │ │ │ + rev r2, r2 │ │ │ │ + add r2, r2, r7 │ │ │ │ + eor r0, r0, r1 │ │ │ │ + add r0, r2, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r2, [pc, #48] @ 774078 <__cxa_atexit@plt+0x7680d4> │ │ │ │ + mul r7, r0, lr │ │ │ │ + eor r7, r7, r7, lsr #13 │ │ │ │ + mul r7, r7, r2 │ │ │ │ + ldr r2, [pc, #36] @ 77407c <__cxa_atexit@plt+0x7680d8> │ │ │ │ + eor r7, r7, r7, lsr #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx ip │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + cmpeq sp, r8, asr #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7740cc <__cxa_atexit@plt+0x768128> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7740d4 <__cxa_atexit@plt+0x768130> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7740d8 <__cxa_atexit@plt+0x768134> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - stm r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 77c7d0 <__cxa_atexit@plt+0x77082c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 77c7c8 <__cxa_atexit@plt+0x770824> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - cmpeq ip, r0, ror #27 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - ldrheq lr, [ip, #-208] @ 0xffffff30 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, r5, #12 │ │ │ │ - cmp r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - blt 77c85c <__cxa_atexit@plt+0x7708b8> │ │ │ │ - ldr r1, [pc, #120] @ 77c880 <__cxa_atexit@plt+0x7708dc> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrsheq r7, [sp, #-48] @ 0xffffffd0 │ │ │ │ + cmpeq sp, r4, lsl #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 774188 <__cxa_atexit@plt+0x7681e4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r7, [pc, #160] @ 7741a8 <__cxa_atexit@plt+0x768204> │ │ │ │ mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 77c870 <__cxa_atexit@plt+0x7708cc> │ │ │ │ - ldr lr, [pc, #88] @ 77c884 <__cxa_atexit@plt+0x7708e0> │ │ │ │ - ldr r1, [pc, #88] @ 77c888 <__cxa_atexit@plt+0x7708e4> │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + beq 774178 <__cxa_atexit@plt+0x7681d4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #20 │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc 774190 <__cxa_atexit@plt+0x7681ec> │ │ │ │ + ldr sl, [pc, #112] @ 7741ac <__cxa_atexit@plt+0x768208> │ │ │ │ + ldr lr, [pc, #112] @ 7741b0 <__cxa_atexit@plt+0x76820c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr ip, [r8, #7] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + stmdb r5, {r6, ip} │ │ │ │ + mov r7, r8 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + ldrsheq r7, [sp, #-48] @ 0xffffffd0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 774210 <__cxa_atexit@plt+0x76826c> │ │ │ │ + ldr lr, [pc, #68] @ 77421c <__cxa_atexit@plt+0x768278> │ │ │ │ + ldr r8, [pc, #68] @ 774220 <__cxa_atexit@plt+0x76827c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 77c88c <__cxa_atexit@plt+0x7708e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r8, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + cmpeq sp, r4, asr r3 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 774268 <__cxa_atexit@plt+0x7682c4> │ │ │ │ + ldr r3, [pc, #52] @ 774278 <__cxa_atexit@plt+0x7682d4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 774260 <__cxa_atexit@plt+0x7682bc> │ │ │ │ + b 774288 <__cxa_atexit@plt+0x7682e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ 77427c <__cxa_atexit@plt+0x7682d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r0, lsl #26 │ │ │ │ - cmpeq ip, ip, lsl sp │ │ │ │ - andeq r0, r0, r7, lsr #2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrdeq fp, [ip, #-228] @ 0xffffff1c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 77c8cc <__cxa_atexit@plt+0x770928> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 774370 <__cxa_atexit@plt+0x7683cc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7743ec <__cxa_atexit@plt+0x768448> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 7743fc <__cxa_atexit@plt+0x768458> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 774494 <__cxa_atexit@plt+0x7684f0> │ │ │ │ + ldr lr, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + ldr r2, [pc, #612] @ 774534 <__cxa_atexit@plt+0x768590> │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + beq 774488 <__cxa_atexit@plt+0x7684e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 774500 <__cxa_atexit@plt+0x76855c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + ldr sl, [pc, #528] @ 774514 <__cxa_atexit@plt+0x768570> │ │ │ │ + umull r8, r9, r1, r0 │ │ │ │ + rev r0, r0 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r1, r9, r8 │ │ │ │ + add r0, r0, r1 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r8, [pc, #544] @ 774540 <__cxa_atexit@plt+0x76859c> │ │ │ │ + mul r0, r0, sl │ │ │ │ + ldr r9, [pc, #540] @ 774544 <__cxa_atexit@plt+0x7685a0> │ │ │ │ + ldr r1, [pc, #492] @ 774518 <__cxa_atexit@plt+0x768574> │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #528] @ 774548 <__cxa_atexit@plt+0x7685a4> │ │ │ │ + mul r0, r0, r1 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + sub r1, r2, #11 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r1, r6, #8 │ │ │ │ + str sl, [r6, #4] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 77c8d0 <__cxa_atexit@plt+0x77092c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r0, ror ip │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77c8fc <__cxa_atexit@plt+0x770958> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bge 77c978 <__cxa_atexit@plt+0x7709d4> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 77c998 <__cxa_atexit@plt+0x7709f4> │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + mov r3, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr r0, [pc, #404] @ 77451c <__cxa_atexit@plt+0x768578> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + beq 774488 <__cxa_atexit@plt+0x7684e4> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + cmp r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + blt 7744e4 <__cxa_atexit@plt+0x768540> │ │ │ │ + ldr r1, [pc, #360] @ 774520 <__cxa_atexit@plt+0x76857c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 77c98c <__cxa_atexit@plt+0x7709e8> │ │ │ │ - ldr r3, [pc, #76] @ 77c99c <__cxa_atexit@plt+0x7709f8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + beq 774488 <__cxa_atexit@plt+0x7684e4> │ │ │ │ + ldr r3, [pc, #316] @ 774524 <__cxa_atexit@plt+0x768580> │ │ │ │ add r3, pc, r3 │ │ │ │ + b 774474 <__cxa_atexit@plt+0x7684d0> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + mov r3, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr r0, [pc, #276] @ 774528 <__cxa_atexit@plt+0x768584> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + beq 774488 <__cxa_atexit@plt+0x7684e4> │ │ │ │ + mov r3, #0 │ │ │ │ + cmp r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #48] @ 77c9a0 <__cxa_atexit@plt+0x7709fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 77c9a4 <__cxa_atexit@plt+0x770a00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + blt 7744e4 <__cxa_atexit@plt+0x768540> │ │ │ │ + ldr r1, [pc, #232] @ 77452c <__cxa_atexit@plt+0x768588> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + beq 774488 <__cxa_atexit@plt+0x7684e4> │ │ │ │ + ldr r3, [pc, #188] @ 774530 <__cxa_atexit@plt+0x76858c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - cmpeq ip, r4, asr #23 │ │ │ │ - cmpeq ip, r0, lsl #24 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 77c5e8 <__cxa_atexit@plt+0x770644> │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77c9e4 <__cxa_atexit@plt+0x770a40> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #12] @ 77c9f8 <__cxa_atexit@plt+0x770a54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7744ec <__cxa_atexit@plt+0x768548> │ │ │ │ + ldr r9, [pc, #140] @ 774538 <__cxa_atexit@plt+0x768594> │ │ │ │ + ldr lr, [pc, #140] @ 77453c <__cxa_atexit@plt+0x768598> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r3, #9] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r5] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015ceb94 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + muleq r0, r8, r6 │ │ │ │ + andeq r0, r0, r8, ror #13 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #9 │ │ │ │ + andeq r0, r0, r8, lsl r5 │ │ │ │ + andeq r0, r0, ip, lsr #10 │ │ │ │ + andeq r0, r0, r8, ror r2 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + cmpeq sp, r0, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #5 │ │ │ │ + cmpeq sp, r4, lsr #11 │ │ │ │ + cmpeq sp, r4, ror #3 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 77c5e8 <__cxa_atexit@plt+0x770644> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77cabc <__cxa_atexit@plt+0x770b18> │ │ │ │ - ldr r9, [pc, #184] @ 77caec <__cxa_atexit@plt+0x770b48> │ │ │ │ + bcc 7745e0 <__cxa_atexit@plt+0x76863c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #116] @ 7745ec <__cxa_atexit@plt+0x768648> │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + umull r1, r8, r2, r0 │ │ │ │ + rev r0, r0 │ │ │ │ + add r0, r2, r0 │ │ │ │ + eor r1, r8, r1 │ │ │ │ + add r0, r0, r1 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r8, [pc, #92] @ 7745f4 <__cxa_atexit@plt+0x768650> │ │ │ │ + mul r0, r0, r9 │ │ │ │ + ldr r9, [pc, #88] @ 7745f8 <__cxa_atexit@plt+0x768654> │ │ │ │ + ldr r1, [pc, #76] @ 7745f0 <__cxa_atexit@plt+0x76864c> │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mul r0, r0, r1 │ │ │ │ + ldr r1, [pc, #72] @ 7745fc <__cxa_atexit@plt+0x768658> │ │ │ │ + add r8, pc, r8 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + sub r2, r6, #11 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + add r1, r3, #8 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stm r1, {r0, r9, lr} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq sp, ip, lsr #6 │ │ │ │ + cmpeq sp, r8, ror #30 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 774658 <__cxa_atexit@plt+0x7686b4> │ │ │ │ + ldr lr, [pc, #64] @ 774664 <__cxa_atexit@plt+0x7686c0> │ │ │ │ + ldr r8, [pc, #64] @ 774668 <__cxa_atexit@plt+0x7686c4> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov lr, #255 @ 0xff │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, r0, #4 │ │ │ │ - orr lr, lr, #65280 @ 0xff00 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bhi 77cad4 <__cxa_atexit@plt+0x770b30> │ │ │ │ - cmp r1, #65536 @ 0x10000 │ │ │ │ - bcs 77caa8 <__cxa_atexit@plt+0x770b04> │ │ │ │ - mov r2, #0 │ │ │ │ - mov r0, #1 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r9, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 159c59c <__cxa_atexit@plt+0x15905f8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffaa0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 774694 <__cxa_atexit@plt+0x7686f0> │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 774698 <__cxa_atexit@plt+0x7686f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1524410 <__cxa_atexit@plt+0x151846c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmpeq sp, ip, lsr #11 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #72] @ 77caf8 <__cxa_atexit@plt+0x770b54> │ │ │ │ + b 7746b8 <__cxa_atexit@plt+0x768714> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 774748 <__cxa_atexit@plt+0x7687a4> │ │ │ │ + ldr sl, [pc, #260] @ 7747d8 <__cxa_atexit@plt+0x768834> │ │ │ │ + ldr r8, [pc, #248] @ 7747d0 <__cxa_atexit@plt+0x76882c> │ │ │ │ + ldr r9, [pc, #248] @ 7747d4 <__cxa_atexit@plt+0x768830> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 77477c <__cxa_atexit@plt+0x7687d8> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str sl, [r5] │ │ │ │ + umull r0, r3, r1, r2 │ │ │ │ + rev r1, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + eor r0, r3, r0 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + mul r0, r0, r8 │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + mul r0, r0, r9 │ │ │ │ + eor r2, r0, r0, lsr #16 │ │ │ │ + beq 77479c <__cxa_atexit@plt+0x7687f8> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 7746e0 <__cxa_atexit@plt+0x76873c> │ │ │ │ + ldr r3, [pc, #156] @ 7747dc <__cxa_atexit@plt+0x768838> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7747b4 <__cxa_atexit@plt+0x768810> │ │ │ │ + ldr r7, [pc, #128] @ 7747e0 <__cxa_atexit@plt+0x76883c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 77caf4 <__cxa_atexit@plt+0x770b50> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #96] @ 7747e4 <__cxa_atexit@plt+0x768840> │ │ │ │ + ldr r1, [r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #68] @ 7747e8 <__cxa_atexit@plt+0x768844> │ │ │ │ + ldr r0, [r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #48] @ 7747ec <__cxa_atexit@plt+0x768848> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 77caf0 <__cxa_atexit@plt+0x770b4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r1, r8} │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmpeq sp, r4, asr #27 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 774860 <__cxa_atexit@plt+0x7688bc> │ │ │ │ + umull r1, r0, r7, r2 │ │ │ │ + rev r7, r7 │ │ │ │ + add r2, r7, r2 │ │ │ │ + eor r0, r0, r1 │ │ │ │ + add r0, r2, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r2, [pc, #60] @ 774864 <__cxa_atexit@plt+0x7688c0> │ │ │ │ + mul r7, r0, lr │ │ │ │ + ldr r1, [pc, #56] @ 774868 <__cxa_atexit@plt+0x7688c4> │ │ │ │ + eor r7, r7, r7, lsr #13 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mul r7, r7, r2 │ │ │ │ + eor r2, r7, r7, lsr #16 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 774858 <__cxa_atexit@plt+0x7688b4> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 7746b8 <__cxa_atexit@plt+0x768714> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - smlalbteq r0, ip, r4, lr │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrsbeq lr, [ip, #-160] @ 0xffffff60 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 77ca10 <__cxa_atexit@plt+0x770a6c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + b 7746b8 <__cxa_atexit@plt+0x768714> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77cbc0 <__cxa_atexit@plt+0x770c1c> │ │ │ │ - ldr r8, [pc, #184] @ 77cbec <__cxa_atexit@plt+0x770c48> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldm r9, {r0, r1, r9} │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bhi 77cbd8 <__cxa_atexit@plt+0x770c34> │ │ │ │ - mvn r0, r7 │ │ │ │ - tst r9, r0 │ │ │ │ - bne 77cbac <__cxa_atexit@plt+0x770c08> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - and r1, r9, r7 │ │ │ │ - and r2, r7, r2 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #68] @ 77cbf8 <__cxa_atexit@plt+0x770c54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 7748c0 <__cxa_atexit@plt+0x76891c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 7748d8 <__cxa_atexit@plt+0x768934> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 77cbf4 <__cxa_atexit@plt+0x770c50> │ │ │ │ - mov r2, #12 │ │ │ │ + ldr r3, [pc, #20] @ 7748dc <__cxa_atexit@plt+0x768938> │ │ │ │ + mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #16] @ 77cbf0 <__cxa_atexit@plt+0x770c4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r3, r9, lr} │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmpeq sp, r0, ror ip │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, #0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + blt 774954 <__cxa_atexit@plt+0x7689b0> │ │ │ │ + ldr r1, [pc, #88] @ 774968 <__cxa_atexit@plt+0x7689c4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + mov r2, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + beq 77495c <__cxa_atexit@plt+0x7689b8> │ │ │ │ + ldr r3, [pc, #44] @ 77496c <__cxa_atexit@plt+0x7689c8> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - smlalbteq r0, ip, r0, sp │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, ip, asr #19 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77cb10 <__cxa_atexit@plt+0x770b6c> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77cc6c <__cxa_atexit@plt+0x770cc8> │ │ │ │ - ldr r2, [pc, #76] @ 77cc84 <__cxa_atexit@plt+0x770ce0> │ │ │ │ - ldr r1, [pc, #76] @ 77cc88 <__cxa_atexit@plt+0x770ce4> │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 774998 <__cxa_atexit@plt+0x7689f4> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 774a0c <__cxa_atexit@plt+0x768a68> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #88] @ 774a1c <__cxa_atexit@plt+0x768a78> │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r7, #12 │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r9, sl │ │ │ │ - sub r7, r6, #9 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - ldr r7, [pc, #24] @ 77cc8c <__cxa_atexit@plt+0x770ce8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, r3, #1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + beq 774a14 <__cxa_atexit@plt+0x768a70> │ │ │ │ + ldr r3, [pc, #40] @ 774a20 <__cxa_atexit@plt+0x768a7c> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef80 │ │ │ │ - @ instruction: 0xfffff440 │ │ │ │ - strheq r0, [ip, #-228] @ 0xffffff1c │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, #0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + blt 774a98 <__cxa_atexit@plt+0x768af4> │ │ │ │ + ldr r1, [pc, #88] @ 774aac <__cxa_atexit@plt+0x768b08> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + mov r2, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + beq 774aa0 <__cxa_atexit@plt+0x768afc> │ │ │ │ + ldr r3, [pc, #44] @ 774ab0 <__cxa_atexit@plt+0x768b0c> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 774adc <__cxa_atexit@plt+0x768b38> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 774b50 <__cxa_atexit@plt+0x768bac> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [pc, #88] @ 774b60 <__cxa_atexit@plt+0x768bbc> │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r3, r3, #1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + beq 774b58 <__cxa_atexit@plt+0x768bb4> │ │ │ │ + ldr r3, [pc, #40] @ 774b64 <__cxa_atexit@plt+0x768bc0> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 773258 <__cxa_atexit@plt+0x7672b4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 774bd0 <__cxa_atexit@plt+0x768c2c> │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 77cd58 <__cxa_atexit@plt+0x770db4> │ │ │ │ - ldr r3, [pc, #228] @ 77cd94 <__cxa_atexit@plt+0x770df0> │ │ │ │ - ldr r9, [r5] │ │ │ │ str sl, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 77cd38 <__cxa_atexit@plt+0x770d94> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #196] @ 77cd98 <__cxa_atexit@plt+0x770df4> │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - str r9, [r2] │ │ │ │ - beq 77cd48 <__cxa_atexit@plt+0x770da4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #28 │ │ │ │ - str r3, [r2] │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 77cd68 <__cxa_atexit@plt+0x770dc4> │ │ │ │ - ldr r7, [pc, #160] @ 77cda4 <__cxa_atexit@plt+0x770e00> │ │ │ │ - ldr r2, [pc, #160] @ 77cda8 <__cxa_atexit@plt+0x770e04> │ │ │ │ - add r5, r5, #8 │ │ │ │ + bhi 774be0 <__cxa_atexit@plt+0x768c3c> │ │ │ │ + ldr r7, [pc, #104] @ 774c00 <__cxa_atexit@plt+0x768c5c> │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, r6, #12 │ │ │ │ - stmib r6, {r8, sl} │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r1, #9 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #92] @ 774c04 <__cxa_atexit@plt+0x768c60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 774bc4 <__cxa_atexit@plt+0x768c20> │ │ │ │ + mov r7, sl │ │ │ │ + b 774288 <__cxa_atexit@plt+0x7682e4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 77cda0 <__cxa_atexit@plt+0x770dfc> │ │ │ │ + ldr r7, [pc, #56] @ 774c10 <__cxa_atexit@plt+0x768c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 77cd9c <__cxa_atexit@plt+0x770df8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - mov r3, r9 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ + ldr r7, [pc, #32] @ 774c08 <__cxa_atexit@plt+0x768c64> │ │ │ │ + ldr r5, [pc, #32] @ 774c0c <__cxa_atexit@plt+0x768c68> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov sl, r3 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - smlaltbeq r0, ip, ip, sp │ │ │ │ - ldrdeq r0, [ip, #-208] @ 0xffffff30 │ │ │ │ - @ instruction: 0xffffeeb4 │ │ │ │ - @ instruction: 0xfffff374 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #156] @ 77ce60 <__cxa_atexit@plt+0x770ebc> │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xfffff6e8 │ │ │ │ + @ instruction: 0x015d7094 │ │ │ │ + cmpeq ip, ip, asr r5 │ │ │ │ + cmpeq sp, ip, asr #32 │ │ │ │ + hvceq 52048 @ 0xcb50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 774c88 <__cxa_atexit@plt+0x768ce4> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 774c98 <__cxa_atexit@plt+0x768cf4> │ │ │ │ + ldr r7, [pc, #104] @ 774cb8 <__cxa_atexit@plt+0x768d14> │ │ │ │ tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r2] │ │ │ │ - beq 77ce30 <__cxa_atexit@plt+0x770e8c> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #28 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 77ce3c <__cxa_atexit@plt+0x770e98> │ │ │ │ - ldr r7, [pc, #108] @ 77ce68 <__cxa_atexit@plt+0x770ec4> │ │ │ │ - ldr r2, [pc, #108] @ 77ce6c <__cxa_atexit@plt+0x770ec8> │ │ │ │ - add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, r6, #12 │ │ │ │ - stmib r6, {r8, r9} │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r1, #9 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r3 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #92] @ 774cbc <__cxa_atexit@plt+0x768d18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 774c7c <__cxa_atexit@plt+0x768cd8> │ │ │ │ + mov r7, sl │ │ │ │ + b 774288 <__cxa_atexit@plt+0x7682e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 77ce64 <__cxa_atexit@plt+0x770ec0> │ │ │ │ + ldr r7, [pc, #56] @ 774cc8 <__cxa_atexit@plt+0x768d24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 774cc0 <__cxa_atexit@plt+0x768d1c> │ │ │ │ + ldr r5, [pc, #32] @ 774cc4 <__cxa_atexit@plt+0x768d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff630 │ │ │ │ + ldrsbeq r6, [sp, #-252] @ 0xffffff04 │ │ │ │ + smlaltbeq fp, ip, r4, r4 │ │ │ │ + @ instruction: 0x015d6f94 │ │ │ │ + strheq fp, [ip, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 774d30 <__cxa_atexit@plt+0x768d8c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 774d3c <__cxa_atexit@plt+0x768d98> │ │ │ │ + ldr r7, [pc, #76] @ 774d54 <__cxa_atexit@plt+0x768db0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r3, sl} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 774d24 <__cxa_atexit@plt+0x768d80> │ │ │ │ + mov r7, r9 │ │ │ │ + b 774288 <__cxa_atexit@plt+0x7682e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 774d58 <__cxa_atexit@plt+0x768db4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - smlaltteq r0, ip, r0, ip │ │ │ │ - @ instruction: 0xffffedbc │ │ │ │ - @ instruction: 0xfffff27c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ + @ instruction: 0xfffff578 │ │ │ │ + strdeq fp, [ip, #-60] @ 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 774dac <__cxa_atexit@plt+0x768e08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #72] @ 774dc8 <__cxa_atexit@plt+0x768e24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 774db4 <__cxa_atexit@plt+0x768e10> │ │ │ │ + ldr r3, [pc, #56] @ 774dd0 <__cxa_atexit@plt+0x768e2c> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7ff984 <__cxa_atexit@plt+0x7f39e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 774dcc <__cxa_atexit@plt+0x768e28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, lsl r7 │ │ │ │ + hvceq 52028 @ 0xcb3c │ │ │ │ + @ instruction: 0xffffe240 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r3, [r2] │ │ │ │ - bcc 77cee0 <__cxa_atexit@plt+0x770f3c> │ │ │ │ - ldr r2, [pc, #80] @ 77cefc <__cxa_atexit@plt+0x770f58> │ │ │ │ - ldr r1, [pc, #80] @ 77cf00 <__cxa_atexit@plt+0x770f5c> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 774e4c <__cxa_atexit@plt+0x768ea8> │ │ │ │ + ldr r3, [pc, #104] @ 774e64 <__cxa_atexit@plt+0x768ec0> │ │ │ │ + ldr lr, [pc, #104] @ 774e68 <__cxa_atexit@plt+0x768ec4> │ │ │ │ + ldr r1, [pc, #104] @ 774e6c <__cxa_atexit@plt+0x768ec8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #28]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [pc, #92] @ 774e70 <__cxa_atexit@plt+0x768ecc> │ │ │ │ + add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r7, #12 │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - str r7, [r7, #24] │ │ │ │ - mov r9, sl │ │ │ │ - sub r7, r6, #9 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 77c08c <__cxa_atexit@plt+0x7700e8> │ │ │ │ - ldr r7, [pc, #28] @ 77cf04 <__cxa_atexit@plt+0x770f60> │ │ │ │ + sub r3, r6, #51 @ 0x33 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub r2, r6, #38 @ 0x26 │ │ │ │ + sub ip, r7, #24 │ │ │ │ + stm ip, {r1, r8, r9, lr} │ │ │ │ + add lr, r7, #8 │ │ │ │ + stmdb r7, {r8, r9} │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 774e74 <__cxa_atexit@plt+0x768ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffed0c │ │ │ │ - @ instruction: 0xfffff1cc │ │ │ │ - cmpeq ip, ip, lsr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + cmpeq sp, r0, lsr #28 │ │ │ │ + strdeq fp, [ip, #-36] @ 0xffffffdc │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 774eec <__cxa_atexit@plt+0x768f48> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77cf38 <__cxa_atexit@plt+0x770f94> │ │ │ │ + bhi 774ec8 <__cxa_atexit@plt+0x768f24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 77cf40 <__cxa_atexit@plt+0x770f9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 774ed0 <__cxa_atexit@plt+0x768f2c> │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + add sl, r7, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + mov r7, r2 │ │ │ │ + b 774eec <__cxa_atexit@plt+0x768f48> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r0, ror r5 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 77cf64 <__cxa_atexit@plt+0x770fc0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrsheq r6, [sp, #-84] @ 0xffffffac │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77cf80 <__cxa_atexit@plt+0x770fdc> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 77cf90 <__cxa_atexit@plt+0x770fec> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 774f84 <__cxa_atexit@plt+0x768fe0> │ │ │ │ + ldr r1, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 774f60 <__cxa_atexit@plt+0x768fbc> │ │ │ │ + ldr lr, [pc, #164] @ 774fb8 <__cxa_atexit@plt+0x769014> │ │ │ │ + add r2, r8, sl, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, r9, sl} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 774f9c <__cxa_atexit@plt+0x768ff8> │ │ │ │ + ldr r1, [pc, #116] @ 774fbc <__cxa_atexit@plt+0x769018> │ │ │ │ + tst r2, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 774f74 <__cxa_atexit@plt+0x768fd0> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + bic r7, r1, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov ip, r5 │ │ │ │ - stm sp, {r4, r6, r8} │ │ │ │ - ldr r7, [ip, #16]! │ │ │ │ - ldr r3, [pc, #460] @ 77d170 <__cxa_atexit@plt+0x7711cc> │ │ │ │ - ldr r6, [ip, #-4] │ │ │ │ - ldr fp, [pc, #464] @ 77d17c <__cxa_atexit@plt+0x7711d8> │ │ │ │ - ldr r9, [pc, #464] @ 77d180 <__cxa_atexit@plt+0x7711dc> │ │ │ │ - sub r2, ip, #20 │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn r8, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 77d018 <__cxa_atexit@plt+0x771074> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77d104 <__cxa_atexit@plt+0x771160> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77d094 <__cxa_atexit@plt+0x7710f0> │ │ │ │ - and r4, r1, sl, lsr r6 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r9, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 77d080 <__cxa_atexit@plt+0x7710dc> │ │ │ │ - b 77d120 <__cxa_atexit@plt+0x77117c> │ │ │ │ - and r4, r1, sl, lsr r6 │ │ │ │ - ldr r6, [r7, #6] │ │ │ │ - tst r6, r0, lsl r4 │ │ │ │ - beq 77d104 <__cxa_atexit@plt+0x771160> │ │ │ │ - lsl r4, r0, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r4, r6, r4 │ │ │ │ - ldr r6, [pc, #304] @ 77d16c <__cxa_atexit@plt+0x7711c8> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r6, [pc, #292] @ 77d178 <__cxa_atexit@plt+0x7711d4> │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #276] @ 77d174 <__cxa_atexit@plt+0x7711d0> │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, r8, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str fp, [r2] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77d120 <__cxa_atexit@plt+0x77117c> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r6, r4, #4 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - b 77cfc8 <__cxa_atexit@plt+0x771024> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 77d104 <__cxa_atexit@plt+0x771160> │ │ │ │ - ldr r6, [r5] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r7, [r5] │ │ │ │ - ldmib r6, {r8, r9} │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - bcc 77d14c <__cxa_atexit@plt+0x7711a8> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 77d134 <__cxa_atexit@plt+0x771190> │ │ │ │ - ldr r3, [pc, #172] @ 77d188 <__cxa_atexit@plt+0x7711e4> │ │ │ │ - sub sl, r2, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r2 │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #120] @ 77d184 <__cxa_atexit@plt+0x7711e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ + ldr r7, [pc, #28] @ 774fc0 <__cxa_atexit@plt+0x76901c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 77d190 <__cxa_atexit@plt+0x7711ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + smlaltbeq fp, ip, r8, r1 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 775038 <__cxa_atexit@plt+0x769094> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775014 <__cxa_atexit@plt+0x769070> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 77501c <__cxa_atexit@plt+0x769078> │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + add sl, r7, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 775038 <__cxa_atexit@plt+0x769094> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 77d18c <__cxa_atexit@plt+0x7711e8> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - cmpeq ip, r4, ror r4 │ │ │ │ - ldrsheq lr, [ip, #-116] @ 0xffffff8c │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, r4, asr #8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq sp, r8, lsr #9 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77d200 <__cxa_atexit@plt+0x77125c> │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 77d1ec <__cxa_atexit@plt+0x771248> │ │ │ │ - ldr r2, [pc, #84] @ 77d21c <__cxa_atexit@plt+0x771278> │ │ │ │ - sub sl, r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldmdb r5, {r1, r9} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7750d0 <__cxa_atexit@plt+0x76912c> │ │ │ │ + ldr r1, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 7750ac <__cxa_atexit@plt+0x769108> │ │ │ │ + ldr lr, [pc, #164] @ 775104 <__cxa_atexit@plt+0x769160> │ │ │ │ + add r2, r8, sl, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r1, r7, r9, sl} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 7750e8 <__cxa_atexit@plt+0x769144> │ │ │ │ + ldr r1, [pc, #116] @ 775108 <__cxa_atexit@plt+0x769164> │ │ │ │ + tst r2, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 7750c0 <__cxa_atexit@plt+0x76911c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + bic r7, r1, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #48] @ 77d224 <__cxa_atexit@plt+0x771280> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 77d220 <__cxa_atexit@plt+0x77127c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, lsl #14 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmpeq ip, ip, lsl #7 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r3, r3, #4 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 77cf90 <__cxa_atexit@plt+0x770fec> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r3, r3, #4 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 77cf90 <__cxa_atexit@plt+0x770fec> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77d2cc <__cxa_atexit@plt+0x771328> │ │ │ │ - ldr r1, [pc, #68] @ 77d2dc <__cxa_atexit@plt+0x771338> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 77d2bc <__cxa_atexit@plt+0x771318> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ + ldr r7, [pc, #28] @ 77510c <__cxa_atexit@plt+0x769168> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + qdaddeq fp, ip, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77d35c <__cxa_atexit@plt+0x7713b8> │ │ │ │ - ldr r1, [pc, #68] @ 77d36c <__cxa_atexit@plt+0x7713c8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r9, #3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 77d34c <__cxa_atexit@plt+0x7713a8> │ │ │ │ - mov r7, r2 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 775154 <__cxa_atexit@plt+0x7691b0> │ │ │ │ + ldr r7, [pc, #52] @ 775168 <__cxa_atexit@plt+0x7691c4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 775148 <__cxa_atexit@plt+0x7691a4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 77516c <__cxa_atexit@plt+0x7691c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strdeq sl, [ip, #-240] @ 0xffffff10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77d3ec <__cxa_atexit@plt+0x771448> │ │ │ │ - ldr r1, [pc, #68] @ 77d3fc <__cxa_atexit@plt+0x771458> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r2, [pc, #572] @ 7753c0 <__cxa_atexit@plt+0x76941c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + mov sl, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 775244 <__cxa_atexit@plt+0x7692a0> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 775314 <__cxa_atexit@plt+0x769370> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r1, [r0, #-2] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 7752d4 <__cxa_atexit@plt+0x769330> │ │ │ │ + add r6, r9, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 775338 <__cxa_atexit@plt+0x769394> │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r2, [pc, #504] @ 7753d0 <__cxa_atexit@plt+0x76942c> │ │ │ │ + mov r7, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + add ip, r7, #32 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc 775380 <__cxa_atexit@plt+0x7693dc> │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 775304 <__cxa_atexit@plt+0x769360> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #460] @ 7753d4 <__cxa_atexit@plt+0x769430> │ │ │ │ + cmp fp, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #12]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + str sl, [r9, #24] │ │ │ │ + bhi 7753a0 <__cxa_atexit@plt+0x7693fc> │ │ │ │ + mov r2, r3 │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, ip │ │ │ │ + tst r8, #3 │ │ │ │ + bne 775190 <__cxa_atexit@plt+0x7691ec> │ │ │ │ + b 775328 <__cxa_atexit@plt+0x769384> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 775338 <__cxa_atexit@plt+0x769394> │ │ │ │ + ldr ip, [r8, #2] │ │ │ │ + ldr r0, [pc, #356] @ 7753c4 <__cxa_atexit@plt+0x769420> │ │ │ │ + mov r7, r9 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r7, #4]! │ │ │ │ + ldr r0, [ip, #4] │ │ │ │ + add r3, r7, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 775348 <__cxa_atexit@plt+0x7693a4> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 775304 <__cxa_atexit@plt+0x769360> │ │ │ │ + ldr r8, [ip, #8] │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #312] @ 7753c8 <__cxa_atexit@plt+0x769424> │ │ │ │ + cmp fp, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ + str r1, [r9, #12]! │ │ │ │ + str ip, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str sl, [r9, #24] │ │ │ │ + bhi 775368 <__cxa_atexit@plt+0x7693c4> │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + bne 775190 <__cxa_atexit@plt+0x7691ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r1, #4 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 7753b8 <__cxa_atexit@plt+0x769414> │ │ │ │ + ldr r0, [pc, #240] @ 7753dc <__cxa_atexit@plt+0x769438> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str lr, [r9, #12] │ │ │ │ + str r0, [r9, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + bic r7, lr, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + bic r7, lr, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r6, #0 │ │ │ │ + stmda r5, {r0, r6} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str ip, [r5, #-8]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 7753cc <__cxa_atexit@plt+0x769428> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmda r5, {r2, r6} │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 7753d8 <__cxa_atexit@plt+0x769434> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + b 77533c <__cxa_atexit@plt+0x769398> │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + ldrdeq sl, [ip, #-220] @ 0xffffff24 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + smlaltbeq sl, ip, r4, sp │ │ │ │ + @ instruction: 0x015d6294 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77548c <__cxa_atexit@plt+0x7694e8> │ │ │ │ + ldr r2, [pc, #148] @ 775498 <__cxa_atexit@plt+0x7694f4> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + beq 775470 <__cxa_atexit@plt+0x7694cc> │ │ │ │ + ldr r3, [pc, #108] @ 77549c <__cxa_atexit@plt+0x7694f8> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 77d3dc <__cxa_atexit@plt+0x771438> │ │ │ │ - mov r7, r2 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r2, [r1, #-4] │ │ │ │ + str r3, [r1, #-20] @ 0xffffffec │ │ │ │ + str r0, [r1, #-16] │ │ │ │ + beq 775480 <__cxa_atexit@plt+0x7694dc> │ │ │ │ + ldr lr, [pc, #76] @ 7754a0 <__cxa_atexit@plt+0x7694fc> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-20] @ 0xffffffec │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [pc, #76] @ 775508 <__cxa_atexit@plt+0x769564> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 7754fc <__cxa_atexit@plt+0x769558> │ │ │ │ + ldr r2, [pc, #44] @ 77550c <__cxa_atexit@plt+0x769568> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 77553c <__cxa_atexit@plt+0x769598> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 775568 <__cxa_atexit@plt+0x7695c4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sl, [ip, #-188] @ 0xffffff44 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 775614 <__cxa_atexit@plt+0x769670> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 77561c <__cxa_atexit@plt+0x769678> │ │ │ │ + ldr r2, [pc, #180] @ 77565c <__cxa_atexit@plt+0x7696b8> │ │ │ │ + ldr r1, [pc, #180] @ 775660 <__cxa_atexit@plt+0x7696bc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + sub r3, r6, #6 │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77d49c <__cxa_atexit@plt+0x7714f8> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 77d458 <__cxa_atexit@plt+0x7714b4> │ │ │ │ - ldr r7, [pc, #92] @ 77d4a8 <__cxa_atexit@plt+0x771504> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + bhi 775634 <__cxa_atexit@plt+0x769690> │ │ │ │ + ldr r2, [pc, #128] @ 775664 <__cxa_atexit@plt+0x7696c0> │ │ │ │ + ldr r1, [pc, #128] @ 775668 <__cxa_atexit@plt+0x7696c4> │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + beq 775608 <__cxa_atexit@plt+0x769664> │ │ │ │ + mov r5, r3 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 77d4a4 <__cxa_atexit@plt+0x771500> │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ + mov r6, r3 │ │ │ │ + b 775624 <__cxa_atexit@plt+0x769680> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 775674 <__cxa_atexit@plt+0x7696d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 77566c <__cxa_atexit@plt+0x7696c8> │ │ │ │ + ldr r5, [pc, #48] @ 775670 <__cxa_atexit@plt+0x7696cc> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #12 │ │ │ │ - tst sl, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stm lr, {r0, r7, r8, r9} │ │ │ │ - beq 77d490 <__cxa_atexit@plt+0x7714ec> │ │ │ │ - mov r7, sl │ │ │ │ - b 77d4b4 <__cxa_atexit@plt+0x771510> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + cmpeq sp, r8, asr #29 │ │ │ │ + cmpeq ip, r0, lsl fp │ │ │ │ + cmpeq sp, ip, ror #28 │ │ │ │ + cmpeq ip, r8, lsr fp │ │ │ │ + ldrdeq sl, [ip, #-168] @ 0xffffff58 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ 775700 <__cxa_atexit@plt+0x76975c> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r5, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + bhi 7756e4 <__cxa_atexit@plt+0x769740> │ │ │ │ + ldr r3, [pc, #88] @ 775704 <__cxa_atexit@plt+0x769760> │ │ │ │ + ldr r2, [pc, #88] @ 775708 <__cxa_atexit@plt+0x769764> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 7756d4 <__cxa_atexit@plt+0x769730> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 77570c <__cxa_atexit@plt+0x769768> │ │ │ │ + ldr r3, [pc, #32] @ 775710 <__cxa_atexit@plt+0x76976c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x015ce094 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 77d4d4 <__cxa_atexit@plt+0x771530> │ │ │ │ - ldr r7, [pc, #520] @ 77d6d0 <__cxa_atexit@plt+0x77172c> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + cmpeq sp, r0, lsl #28 │ │ │ │ + cmpeq ip, r4, ror #20 │ │ │ │ + cmpeq sp, r4, asr #27 │ │ │ │ + cmpeq ip, ip, lsr sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, fp │ │ │ │ + str r3, [r5] │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + mov fp, r7 │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77576c <__cxa_atexit@plt+0x7697c8> │ │ │ │ + ldr r2, [pc, #92] @ 7757ac <__cxa_atexit@plt+0x769808> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 7757a0 <__cxa_atexit@plt+0x7697fc> │ │ │ │ + b 7757c0 <__cxa_atexit@plt+0x76981c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 775790 <__cxa_atexit@plt+0x7697ec> │ │ │ │ + ldr r7, [pc, #32] @ 7757a8 <__cxa_atexit@plt+0x769804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mvn r3, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 77d56c <__cxa_atexit@plt+0x7715c8> │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 77d5b8 <__cxa_atexit@plt+0x771614> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 77d5e0 <__cxa_atexit@plt+0x77163c> │ │ │ │ - ldr lr, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 77d608 <__cxa_atexit@plt+0x771664> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - beq 77d6a0 <__cxa_atexit@plt+0x7716fc> │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 77d4c0 <__cxa_atexit@plt+0x77151c> │ │ │ │ - mov r0, #15 │ │ │ │ - and r0, r0, r2, lsr r1 │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - add r0, r1, r0, lsl #2 │ │ │ │ - ldr r1, [pc, #384] @ 77d6cc <__cxa_atexit@plt+0x771728> │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - beq 77d698 <__cxa_atexit@plt+0x7716f4> │ │ │ │ - b 77d810 <__cxa_atexit@plt+0x77186c> │ │ │ │ - ldr r3, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne 77d5a4 <__cxa_atexit@plt+0x771600> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 77d4c0 <__cxa_atexit@plt+0x77151c> │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 77ddb0 <__cxa_atexit@plt+0x771e0c> │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 77deb0 <__cxa_atexit@plt+0x771f0c> │ │ │ │ + ldr r7, [pc, #24] @ 7757b0 <__cxa_atexit@plt+0x76980c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, asr pc │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq sp, r0, asr #30 │ │ │ │ + @ instruction: 0x014ca99c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 77d4c0 <__cxa_atexit@plt+0x77151c> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 77d8b8 <__cxa_atexit@plt+0x771914> │ │ │ │ - ldr r3, [r2, #1] │ │ │ │ - ldr r0, [r2, #5] │ │ │ │ - ldr r2, [r2, #9] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 77d988 <__cxa_atexit@plt+0x7719e4> │ │ │ │ - mov r0, #15 │ │ │ │ - and r0, r0, r2, lsr r1 │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r3, #1 │ │ │ │ - tst r1, r3, lsl r0 │ │ │ │ - beq 77d4c0 <__cxa_atexit@plt+0x77151c> │ │ │ │ - lsl r0, r3, r0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldr r3, [pc, #136] @ 77d6b8 <__cxa_atexit@plt+0x771714> │ │ │ │ - and r0, r1, r0 │ │ │ │ - and r1, r3, r0, lsr #1 │ │ │ │ - ldr r3, [pc, #128] @ 77d6bc <__cxa_atexit@plt+0x771718> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r3, r0, lsr #2 │ │ │ │ - and r0, r0, r3 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr r9, [pc, #116] @ 77d6c4 <__cxa_atexit@plt+0x771720> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r8, [pc, #104] @ 77d6c0 <__cxa_atexit@plt+0x77171c> │ │ │ │ - and r0, r0, r9 │ │ │ │ - mvn r1, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - and r0, r1, r0, lsr #22 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r3, [pc, #88] @ 77d6c8 <__cxa_atexit@plt+0x771724> │ │ │ │ - add r0, r0, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldrh r1, [r2, #-2] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 775820 <__cxa_atexit@plt+0x76987c> │ │ │ │ + cmp r1, #4 │ │ │ │ + bne 775860 <__cxa_atexit@plt+0x7698bc> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 775880 <__cxa_atexit@plt+0x7698dc> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [pc, #172] @ 7758a8 <__cxa_atexit@plt+0x769904> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - beq 77d698 <__cxa_atexit@plt+0x7716f4> │ │ │ │ - b 77d868 <__cxa_atexit@plt+0x7718c4> │ │ │ │ + beq 775894 <__cxa_atexit@plt+0x7698f0> │ │ │ │ + b 7758bc <__cxa_atexit@plt+0x769918> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 775880 <__cxa_atexit@plt+0x7698dc> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr lr, [pc, #104] @ 7758a4 <__cxa_atexit@plt+0x769900> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 775894 <__cxa_atexit@plt+0x7698f0> │ │ │ │ + b 775b04 <__cxa_atexit@plt+0x769b60> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 775880 <__cxa_atexit@plt+0x7698dc> │ │ │ │ + ldr r3, [pc, #44] @ 77589c <__cxa_atexit@plt+0x7698f8> │ │ │ │ + ldr r8, [pc, #44] @ 7758a0 <__cxa_atexit@plt+0x7698fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r7, [pc, #36] @ 7758ac <__cxa_atexit@plt+0x769908> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 77d6d4 <__cxa_atexit@plt+0x771730> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - ldrheq lr, [ip, #-8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r0, r0, r0, ror r4 │ │ │ │ + teqeq r5, r3, asr #10 │ │ │ │ + @ instruction: 0x000002bc │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + cmpeq sp, r8, asr lr │ │ │ │ + smlaltbeq sl, ip, r0, r8 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 775968 <__cxa_atexit@plt+0x7699c4> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 77590c <__cxa_atexit@plt+0x769968> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77d748 <__cxa_atexit@plt+0x7717a4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r1, [r2, #20]! │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 77d730 <__cxa_atexit@plt+0x77178c> │ │ │ │ - ldr r1, [pc, #84] @ 77d760 <__cxa_atexit@plt+0x7717bc> │ │ │ │ - sub sl, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #48] @ 77d768 <__cxa_atexit@plt+0x7717c4> │ │ │ │ - mov r6, r3 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77597c <__cxa_atexit@plt+0x7699d8> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bcs 775924 <__cxa_atexit@plt+0x769980> │ │ │ │ + ldr r7, [pc, #148] @ 775994 <__cxa_atexit@plt+0x7699f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77d764 <__cxa_atexit@plt+0x7717c0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #136] @ 77599c <__cxa_atexit@plt+0x7699f8> │ │ │ │ + ldr r8, [pc, #136] @ 7759a0 <__cxa_atexit@plt+0x7699fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #28]! │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + bne 775968 <__cxa_atexit@plt+0x7699c4> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r1, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r1, r0 │ │ │ │ + blt 7758f8 <__cxa_atexit@plt+0x769954> │ │ │ │ + bne 775968 <__cxa_atexit@plt+0x7699c4> │ │ │ │ + ldr r1, [pc, #64] @ 77598c <__cxa_atexit@plt+0x7699e8> │ │ │ │ + ldr r0, [pc, #64] @ 775990 <__cxa_atexit@plt+0x7699ec> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r7, [pc, #40] @ 775998 <__cxa_atexit@plt+0x7699f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, asr #3 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq ip, r4, asr #28 │ │ │ │ - andeq r0, r0, r6, lsl #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + cmpeq sp, ip, ror pc │ │ │ │ + ldrsbeq r5, [sp, #-220] @ 0xffffff24 │ │ │ │ + cmpeq sp, r0, ror sp │ │ │ │ + andeq r0, r0, r4, lsr #7 │ │ │ │ + teqeq r5, r3, asr r4 │ │ │ │ + smlaltbeq sl, ip, ip, r7 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 77d7e4 <__cxa_atexit@plt+0x771840> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r1, [r2, #24]! │ │ │ │ - cmp r1, r0 │ │ │ │ - bne 77d7cc <__cxa_atexit@plt+0x771828> │ │ │ │ - ldr r1, [pc, #84] @ 77d7fc <__cxa_atexit@plt+0x771858> │ │ │ │ - sub sl, r6, #3 │ │ │ │ + bcc 7759f0 <__cxa_atexit@plt+0x769a4c> │ │ │ │ + ldr r2, [pc, #48] @ 7759fc <__cxa_atexit@plt+0x769a58> │ │ │ │ + ldr r1, [pc, #48] @ 775a00 <__cxa_atexit@plt+0x769a5c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 75f18c <__cxa_atexit@plt+0x7531e8> │ │ │ │ - ldr r7, [pc, #48] @ 77d804 <__cxa_atexit@plt+0x771860> │ │ │ │ - mov r6, r3 │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsheq r5, [sp, #-236] @ 0xffffff14 │ │ │ │ + cmpeq ip, ip, asr #14 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 775a2c <__cxa_atexit@plt+0x769a88> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 7e225c <__cxa_atexit@plt+0x7d62b8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmpeq ip, r0, lsr #14 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 775a84 <__cxa_atexit@plt+0x769ae0> │ │ │ │ + ldr r3, [pc, #68] @ 775a94 <__cxa_atexit@plt+0x769af0> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 775a8c <__cxa_atexit@plt+0x769ae8> │ │ │ │ + ldr r7, [pc, #48] @ 775a98 <__cxa_atexit@plt+0x769af4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 775a8c <__cxa_atexit@plt+0x769ae8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq sl, [ip, #-100] @ 0xffffff9c │ │ │ │ + andeq r0, r0, r7, asr #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #40] @ 775adc <__cxa_atexit@plt+0x769b38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 775ad4 <__cxa_atexit@plt+0x769b30> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + hvceq 51808 @ 0xca60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + cmpeq ip, r8, asr r6 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 775b38 <__cxa_atexit@plt+0x769b94> │ │ │ │ + cmp r3, #4 │ │ │ │ + beq 775b48 <__cxa_atexit@plt+0x769ba4> │ │ │ │ + ldr r3, [pc, #112] @ 775b98 <__cxa_atexit@plt+0x769bf4> │ │ │ │ + ldr r8, [pc, #112] @ 775b9c <__cxa_atexit@plt+0x769bf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5, #32]! │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bcs 775b5c <__cxa_atexit@plt+0x769bb8> │ │ │ │ + ldr r7, [pc, #84] @ 775ba4 <__cxa_atexit@plt+0x769c00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 77d800 <__cxa_atexit@plt+0x77185c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bne 775b84 <__cxa_atexit@plt+0x769be0> │ │ │ │ + ldr r3, [pc, #56] @ 775ba0 <__cxa_atexit@plt+0x769bfc> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, lsr #2 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmpeq ip, r8, lsr #27 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r0, #4 │ │ │ │ - sub r0, r3, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 77d84c <__cxa_atexit@plt+0x7718a8> │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #28] @ 775ba8 <__cxa_atexit@plt+0x769c04> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + teqeq r5, pc, lsr r2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq sp, ip, lsl #23 │ │ │ │ + cmpeq sp, r4, asr fp │ │ │ │ + smlaltbeq sl, ip, r4, r5 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 775be0 <__cxa_atexit@plt+0x769c3c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 775be8 <__cxa_atexit@plt+0x769c44> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + cmpeq ip, r4, ror #10 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 775c40 <__cxa_atexit@plt+0x769c9c> │ │ │ │ + ldr r3, [pc, #68] @ 775c50 <__cxa_atexit@plt+0x769cac> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 775c48 <__cxa_atexit@plt+0x769ca4> │ │ │ │ + ldr r7, [pc, #48] @ 775c54 <__cxa_atexit@plt+0x769cb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 775c48 <__cxa_atexit@plt+0x769ca4> │ │ │ │ str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 77cf90 <__cxa_atexit@plt+0x770fec> │ │ │ │ + mov r7, fp │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq sl, [ip, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r7, asr #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [pc, #40] @ 775c98 <__cxa_atexit@plt+0x769cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 775c90 <__cxa_atexit@plt+0x769cec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strheq sl, [ip, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 775734 <__cxa_atexit@plt+0x769790> │ │ │ │ + @ instruction: 0x014ca49c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 775cd8 <__cxa_atexit@plt+0x769d34> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + cmpeq ip, ip, lsr r4 │ │ │ │ + hvceq 51780 @ 0xca44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 775d00 <__cxa_atexit@plt+0x769d5c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + cmpeq ip, r4, lsl r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775d34 <__cxa_atexit@plt+0x769d90> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 775d3c <__cxa_atexit@plt+0x769d98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, ror r7 │ │ │ │ + cmpeq ip, ip, lsl r4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 775d7c <__cxa_atexit@plt+0x769dd8> │ │ │ │ + ldr r3, [pc, #40] @ 775d94 <__cxa_atexit@plt+0x769df0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r7, [pc, #20] @ 775d98 <__cxa_atexit@plt+0x769df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + smlaltteq sl, ip, r4, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775dcc <__cxa_atexit@plt+0x769e28> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 775dd4 <__cxa_atexit@plt+0x769e30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r0, #4 │ │ │ │ - sub r0, r3, #8 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 77d8a4 <__cxa_atexit@plt+0x771900> │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 77cf90 <__cxa_atexit@plt+0x770fec> │ │ │ │ + ldrsbeq r5, [sp, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775e08 <__cxa_atexit@plt+0x769e64> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 775e10 <__cxa_atexit@plt+0x769e6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsr #13 │ │ │ │ + cmpeq ip, r8, asr #6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 775e64 <__cxa_atexit@plt+0x769ec0> │ │ │ │ + ldr r3, [pc, #60] @ 775e7c <__cxa_atexit@plt+0x769ed8> │ │ │ │ + ldr r2, [pc, #60] @ 775e80 <__cxa_atexit@plt+0x769edc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r8, #12]! │ │ │ │ + mov r9, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r7, [pc, #24] @ 775e84 <__cxa_atexit@plt+0x769ee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + cmpeq ip, r4, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775eb8 <__cxa_atexit@plt+0x769f14> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 775ec0 <__cxa_atexit@plt+0x769f1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldrsheq r5, [sp, #-80] @ 0xffffffb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775ef4 <__cxa_atexit@plt+0x769f50> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 775efc <__cxa_atexit@plt+0x769f58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r5, [sp, #-84] @ 0xffffffac │ │ │ │ + cmpeq ip, ip, asr r2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 775f70 <__cxa_atexit@plt+0x769fcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r7, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77d938 <__cxa_atexit@plt+0x771994> │ │ │ │ - ldr lr, [pc, #140] @ 77d968 <__cxa_atexit@plt+0x7719c4> │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ + bcc 775f78 <__cxa_atexit@plt+0x769fd4> │ │ │ │ + ldr r2, [pc, #92] @ 775f94 <__cxa_atexit@plt+0x769ff0> │ │ │ │ + ldr r1, [pc, #92] @ 775f98 <__cxa_atexit@plt+0x769ff4> │ │ │ │ + ldr lr, [pc, #92] @ 775f9c <__cxa_atexit@plt+0x769ff8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - add r2, r2, #4 │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bhi 77d950 <__cxa_atexit@plt+0x7719ac> │ │ │ │ - mov r2, #0 │ │ │ │ - mov r7, #1 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r3, [pc, #48] @ 77d970 <__cxa_atexit@plt+0x7719cc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 77d96c <__cxa_atexit@plt+0x7719c8> │ │ │ │ + str r8, [r7, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + mov r6, r7 │ │ │ │ + b 775f80 <__cxa_atexit@plt+0x769fdc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 775f90 <__cxa_atexit@plt+0x769fec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - cmpeq ip, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + strdeq sl, [ip, #-20] @ 0xffffffec │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77d8b8 <__cxa_atexit@plt+0x771914> │ │ │ │ - str r8, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [pc, #440] @ 77db60 <__cxa_atexit@plt+0x771bbc> │ │ │ │ - ldr ip, [pc, #440] @ 77db64 <__cxa_atexit@plt+0x771bc0> │ │ │ │ - ldr r0, [pc, #420] @ 77db54 <__cxa_atexit@plt+0x771bb0> │ │ │ │ - mov lr, #15 │ │ │ │ - mov r9, #1 │ │ │ │ - mvn fp, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 77da20 <__cxa_atexit@plt+0x771a7c> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77db38 <__cxa_atexit@plt+0x771b94> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77daa4 <__cxa_atexit@plt+0x771b00> │ │ │ │ - and r2, lr, sl, lsr r1 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r2, r3, r2, lsl #2 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - add r2, r1, #4 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str ip, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - bne 77da94 <__cxa_atexit@plt+0x771af0> │ │ │ │ - b 77dadc <__cxa_atexit@plt+0x771b38> │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - and r4, lr, sl, lsr r1 │ │ │ │ - tst r2, r9, lsl r4 │ │ │ │ - beq 77db38 <__cxa_atexit@plt+0x771b94> │ │ │ │ - lsl r4, r9, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r2, r2, r4 │ │ │ │ - ldr r4, [pc, #268] @ 77db50 <__cxa_atexit@plt+0x771bac> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r2, lsr #1 │ │ │ │ - sub r2, r2, r4 │ │ │ │ - and r4, r0, r2, lsr #2 │ │ │ │ - and r2, r2, r0 │ │ │ │ - add r2, r2, r4 │ │ │ │ - ldr r4, [pc, #252] @ 77db5c <__cxa_atexit@plt+0x771bb8> │ │ │ │ - add r2, r2, r2, lsr #4 │ │ │ │ - and r2, r2, r4 │ │ │ │ - ldr r4, [pc, #236] @ 77db58 <__cxa_atexit@plt+0x771bb4> │ │ │ │ - mul r2, r2, r4 │ │ │ │ - and r2, fp, r2, lsr #22 │ │ │ │ - add r2, r2, r3 │ │ │ │ - ldr r3, [r2, #8] │ │ │ │ - add r2, r1, #4 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r8, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 77dadc <__cxa_atexit@plt+0x771b38> │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r2, r3 │ │ │ │ - b 77d9c4 <__cxa_atexit@plt+0x771a20> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 77daf0 <__cxa_atexit@plt+0x771b4c> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp sl, r6 │ │ │ │ - bne 77db38 <__cxa_atexit@plt+0x771b94> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #176] @ 77db74 <__cxa_atexit@plt+0x771bd0> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - str r4, [r5] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + ldr r2, [pc, #36] @ 775fd4 <__cxa_atexit@plt+0x76a030> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 775fd8 <__cxa_atexit@plt+0x76a034> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp sl, r6 │ │ │ │ - bne 77db38 <__cxa_atexit@plt+0x771b94> │ │ │ │ - ldr r6, [pc, #104] @ 77db6c <__cxa_atexit@plt+0x771bc8> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + cmpeq sp, r8, asr #11 │ │ │ │ + cmpeq sp, r0, lsr #10 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77600c <__cxa_atexit@plt+0x76a068> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - stm r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 77db70 <__cxa_atexit@plt+0x771bcc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 77db68 <__cxa_atexit@plt+0x771bc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #24] @ 776014 <__cxa_atexit@plt+0x76a070> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - andeq r0, r0, r8, lsl #7 │ │ │ │ - cmpeq ip, r0, asr #20 │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - cmpeq ip, r0, lsl sl │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, r5, #12 │ │ │ │ - cmp r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - blt 77dbfc <__cxa_atexit@plt+0x771c58> │ │ │ │ - ldr r1, [pc, #120] @ 77dc20 <__cxa_atexit@plt+0x771c7c> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ + @ instruction: 0x015d549c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 776048 <__cxa_atexit@plt+0x76a0a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 776050 <__cxa_atexit@plt+0x76a0ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, ror #8 │ │ │ │ + cmpeq ip, r8, lsl #2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7760c4 <__cxa_atexit@plt+0x76a120> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7760cc <__cxa_atexit@plt+0x76a128> │ │ │ │ + ldr r2, [pc, #92] @ 7760e8 <__cxa_atexit@plt+0x76a144> │ │ │ │ + ldr r1, [pc, #92] @ 7760ec <__cxa_atexit@plt+0x76a148> │ │ │ │ + ldr lr, [pc, #92] @ 7760f0 <__cxa_atexit@plt+0x76a14c> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 77dc10 <__cxa_atexit@plt+0x771c6c> │ │ │ │ - ldr lr, [pc, #88] @ 77dc24 <__cxa_atexit@plt+0x771c80> │ │ │ │ - ldr r1, [pc, #88] @ 77dc28 <__cxa_atexit@plt+0x771c84> │ │ │ │ + str r1, [r7, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 77dc2c <__cxa_atexit@plt+0x771c88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + str r8, [r7, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + mov r6, r7 │ │ │ │ + b 7760d4 <__cxa_atexit@plt+0x76a130> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7760e4 <__cxa_atexit@plt+0x76a140> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r0, ror #18 │ │ │ │ - cmpeq ip, ip, ror r9 │ │ │ │ - andeq r0, r0, r7, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 77dc6c <__cxa_atexit@plt+0x771cc8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [pc, #12] @ 77dc70 <__cxa_atexit@plt+0x771ccc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbeq sp, [ip, #-128] @ 0xffffff80 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ + smlaltbeq sl, ip, r8, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77dc9c <__cxa_atexit@plt+0x771cf8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bge 77dd18 <__cxa_atexit@plt+0x771d74> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 77dd38 <__cxa_atexit@plt+0x771d94> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 77dd2c <__cxa_atexit@plt+0x771d88> │ │ │ │ - ldr r3, [pc, #76] @ 77dd3c <__cxa_atexit@plt+0x771d98> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #48] @ 77dd40 <__cxa_atexit@plt+0x771d9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 77dd44 <__cxa_atexit@plt+0x771da0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 776150 <__cxa_atexit@plt+0x76a1ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 776158 <__cxa_atexit@plt+0x76a1b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - cmpeq ip, r4, lsr #16 │ │ │ │ - cmpeq ip, r0, ror #16 │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 77d988 <__cxa_atexit@plt+0x7719e4> │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77dd84 <__cxa_atexit@plt+0x771de0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #12] @ 77dd98 <__cxa_atexit@plt+0x771df4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmpeq sp, r8, asr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77618c <__cxa_atexit@plt+0x76a1e8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 776194 <__cxa_atexit@plt+0x76a1f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq sp, [ip, #-116] @ 0xffffff8c │ │ │ │ - andeq r0, r0, r6, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 77d988 <__cxa_atexit@plt+0x7719e4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + cmpeq sp, ip, lsl r3 │ │ │ │ + smlalbteq r9, ip, r4, pc @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77620c <__cxa_atexit@plt+0x76a268> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r7, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77de5c <__cxa_atexit@plt+0x771eb8> │ │ │ │ - ldr r9, [pc, #184] @ 77de8c <__cxa_atexit@plt+0x771ee8> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov lr, #255 @ 0xff │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, r0, #4 │ │ │ │ - orr lr, lr, #65280 @ 0xff00 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bhi 77de74 <__cxa_atexit@plt+0x771ed0> │ │ │ │ - cmp r1, #65536 @ 0x10000 │ │ │ │ - bcs 77de48 <__cxa_atexit@plt+0x771ea4> │ │ │ │ - mov r2, #0 │ │ │ │ - mov r0, #1 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #72] @ 77de98 <__cxa_atexit@plt+0x771ef4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 77de94 <__cxa_atexit@plt+0x771ef0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 77de90 <__cxa_atexit@plt+0x771eec> │ │ │ │ + bcc 776214 <__cxa_atexit@plt+0x76a270> │ │ │ │ + ldr r2, [pc, #96] @ 776230 <__cxa_atexit@plt+0x76a28c> │ │ │ │ + ldr r1, [pc, #96] @ 776234 <__cxa_atexit@plt+0x76a290> │ │ │ │ + ldr r0, [pc, #96] @ 776238 <__cxa_atexit@plt+0x76a294> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r0, [r8, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + mov r6, r7 │ │ │ │ + b 77621c <__cxa_atexit@plt+0x76a278> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 77622c <__cxa_atexit@plt+0x76a288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r1, r8} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - cmppeq fp, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, r0, lsr r7 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + cmpeq ip, r8, ror #30 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77ddb0 <__cxa_atexit@plt+0x771e0c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + ldr r2, [pc, #36] @ 776270 <__cxa_atexit@plt+0x76a2cc> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 776274 <__cxa_atexit@plt+0x76a2d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, ip, lsl #5 │ │ │ │ + cmpeq sp, r4, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7762a8 <__cxa_atexit@plt+0x76a304> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7762b0 <__cxa_atexit@plt+0x76a30c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7762e4 <__cxa_atexit@plt+0x76a340> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7762ec <__cxa_atexit@plt+0x76a348> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r4, asr #3 │ │ │ │ + cmpeq ip, ip, ror #28 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 776360 <__cxa_atexit@plt+0x76a3bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r7, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77df60 <__cxa_atexit@plt+0x771fbc> │ │ │ │ - ldr r8, [pc, #184] @ 77df8c <__cxa_atexit@plt+0x771fe8> │ │ │ │ - add r9, r5, #8 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldm r9, {r0, r1, r9} │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - sub r3, r6, #6 │ │ │ │ - sub r0, r5, #20 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bhi 77df78 <__cxa_atexit@plt+0x771fd4> │ │ │ │ - mvn r0, r7 │ │ │ │ - tst r9, r0 │ │ │ │ - bne 77df4c <__cxa_atexit@plt+0x771fa8> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - and r1, r9, r7 │ │ │ │ - and r2, r7, r2 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 760000 <__cxa_atexit@plt+0x75405c> │ │ │ │ - ldr r7, [pc, #68] @ 77df98 <__cxa_atexit@plt+0x771ff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 77df94 <__cxa_atexit@plt+0x771ff0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #16] @ 77df90 <__cxa_atexit@plt+0x771fec> │ │ │ │ + bcc 776368 <__cxa_atexit@plt+0x76a3c4> │ │ │ │ + ldr r2, [pc, #92] @ 776384 <__cxa_atexit@plt+0x76a3e0> │ │ │ │ + ldr r1, [pc, #92] @ 776388 <__cxa_atexit@plt+0x76a3e4> │ │ │ │ + ldr lr, [pc, #92] @ 77638c <__cxa_atexit@plt+0x76a3e8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r7, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + stmdb r5, {r0, r2, sl} │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + mov r6, r7 │ │ │ │ + b 776370 <__cxa_atexit@plt+0x76a3cc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 776380 <__cxa_atexit@plt+0x76a3dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r3, r9, lr} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff390 │ │ │ │ - cmppeq fp, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, ip, lsr #12 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + cmpeq ip, ip, lsl lr │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 77deb0 <__cxa_atexit@plt+0x771f0c> │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7763ec <__cxa_atexit@plt+0x76a448> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7763f4 <__cxa_atexit@plt+0x76a450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r5, [sp, #-12] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 776428 <__cxa_atexit@plt+0x76a484> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 776430 <__cxa_atexit@plt+0x76a48c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a239bc <__cxa_atexit@plt+0x1a17a18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, lsl #1 │ │ │ │ + cmpeq ip, r8, lsr #26 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77e028 <__cxa_atexit@plt+0x772084> │ │ │ │ - ldr r2, [pc, #104] @ 77e040 <__cxa_atexit@plt+0x77209c> │ │ │ │ - ldr r1, [pc, #104] @ 77e044 <__cxa_atexit@plt+0x7720a0> │ │ │ │ - ldr r0, [pc, #104] @ 77e048 <__cxa_atexit@plt+0x7720a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r3, [r5], #4 │ │ │ │ - mov r2, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7764a4 <__cxa_atexit@plt+0x76a500> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7764ac <__cxa_atexit@plt+0x76a508> │ │ │ │ + ldr r2, [pc, #92] @ 7764c8 <__cxa_atexit@plt+0x76a524> │ │ │ │ + ldr r1, [pc, #92] @ 7764cc <__cxa_atexit@plt+0x76a528> │ │ │ │ + ldr lr, [pc, #92] @ 7764d0 <__cxa_atexit@plt+0x76a52c> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r7, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r9, [r7, #8] │ │ │ │ - mov r9, sl │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r8, [r7, #28] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r1, [r7, #24] │ │ │ │ - str r7, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #9 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r7, [pc, #28] @ 77e04c <__cxa_atexit@plt+0x7720a8> │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + mov r6, r7 │ │ │ │ + b 7764b4 <__cxa_atexit@plt+0x76a510> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7764c4 <__cxa_atexit@plt+0x76a520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef2c │ │ │ │ - @ instruction: 0xfffff434 │ │ │ │ - @ instruction: 0xffffef70 │ │ │ │ - cmppeq fp, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + smlaltteq r9, ip, r0, ip │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77e134 <__cxa_atexit@plt+0x772190> │ │ │ │ - ldr r3, [pc, #256] @ 77e170 <__cxa_atexit@plt+0x7721cc> │ │ │ │ - ldr r9, [r5] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 77e114 <__cxa_atexit@plt+0x772170> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 776508 <__cxa_atexit@plt+0x76a564> │ │ │ │ + mvn r7, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 77650c <__cxa_atexit@plt+0x76a568> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r4, [sp, #-244] @ 0xffffff0c │ │ │ │ + cmpeq sp, ip, lsl #1 │ │ │ │ + cmpeq ip, ip, ror #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ - ldr r1, [pc, #224] @ 77e174 <__cxa_atexit@plt+0x7721d0> │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - str r9, [r2] │ │ │ │ - beq 77e124 <__cxa_atexit@plt+0x772180> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7765a4 <__cxa_atexit@plt+0x76a600> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + bhi 7765bc <__cxa_atexit@plt+0x76a618> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - str r3, [r2] │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 77e144 <__cxa_atexit@plt+0x7721a0> │ │ │ │ - ldr r7, [pc, #188] @ 77e180 <__cxa_atexit@plt+0x7721dc> │ │ │ │ - ldr r2, [pc, #188] @ 77e184 <__cxa_atexit@plt+0x7721e0> │ │ │ │ - ldr r0, [pc, #188] @ 77e188 <__cxa_atexit@plt+0x7721e4> │ │ │ │ + add r6, r0, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7765c4 <__cxa_atexit@plt+0x76a620> │ │ │ │ + ldr r7, [pc, #116] @ 7765e0 <__cxa_atexit@plt+0x76a63c> │ │ │ │ + ldr r5, [pc, #116] @ 7765e4 <__cxa_atexit@plt+0x76a640> │ │ │ │ + ldr lr, [pc, #116] @ 7765e8 <__cxa_atexit@plt+0x76a644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r0, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r0, #20] │ │ │ │ + mov r8, r0 │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r9, r0 │ │ │ │ + sub r2, r2, #16 │ │ │ │ + stm r2, {r3, r7, sl} │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r6, r0 │ │ │ │ + b 7765cc <__cxa_atexit@plt+0x76a628> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7765dc <__cxa_atexit@plt+0x76a638> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r9, [ip, #-176] @ 0xffffff50 │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + smlaltbeq r9, ip, r0, fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776680 <__cxa_atexit@plt+0x76a6dc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + bhi 776698 <__cxa_atexit@plt+0x76a6f4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r0, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7766a0 <__cxa_atexit@plt+0x76a6fc> │ │ │ │ + ldr r7, [pc, #116] @ 7766bc <__cxa_atexit@plt+0x76a718> │ │ │ │ + ldr r5, [pc, #116] @ 7766c0 <__cxa_atexit@plt+0x76a71c> │ │ │ │ + ldr lr, [pc, #116] @ 7766c4 <__cxa_atexit@plt+0x76a720> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r0, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r0, #20] │ │ │ │ + mov r8, r0 │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r9, r0 │ │ │ │ + sub r2, r2, #16 │ │ │ │ + stm r2, {r3, r7, sl} │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r6, r0 │ │ │ │ + b 7766a8 <__cxa_atexit@plt+0x76a704> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7766b8 <__cxa_atexit@plt+0x76a714> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + smlaltteq r9, ip, r4, sl │ │ │ │ + @ instruction: 0xfffffd44 │ │ │ │ + @ instruction: 0xfffffc28 │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + smlaltbeq r9, ip, ip, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r1, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77675c <__cxa_atexit@plt+0x76a7b8> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r2, r6, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + bhi 776774 <__cxa_atexit@plt+0x76a7d0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 77677c <__cxa_atexit@plt+0x76a7d8> │ │ │ │ + ldr r7, [pc, #116] @ 776798 <__cxa_atexit@plt+0x76a7f4> │ │ │ │ + ldr r0, [pc, #116] @ 77679c <__cxa_atexit@plt+0x76a7f8> │ │ │ │ + ldr lr, [pc, #116] @ 7767a0 <__cxa_atexit@plt+0x76a7fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r7, #12]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r1, #9 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r1, #20] │ │ │ │ + mov r8, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + str r3, [r2] │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 77e17c <__cxa_atexit@plt+0x7721d8> │ │ │ │ + mov r6, r1 │ │ │ │ + b 776784 <__cxa_atexit@plt+0x76a7e0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 776794 <__cxa_atexit@plt+0x76a7f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 77e178 <__cxa_atexit@plt+0x7721d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + strdeq r9, [ip, #-144] @ 0xffffff70 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + @ instruction: 0xfffff75c │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + strdeq r9, [ip, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r1, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r9, sl │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776838 <__cxa_atexit@plt+0x76a894> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r2, r6, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + bhi 776850 <__cxa_atexit@plt+0x76a8ac> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 776858 <__cxa_atexit@plt+0x76a8b4> │ │ │ │ + ldr r7, [pc, #116] @ 776874 <__cxa_atexit@plt+0x76a8d0> │ │ │ │ + ldr r0, [pc, #116] @ 776878 <__cxa_atexit@plt+0x76a8d4> │ │ │ │ + ldr lr, [pc, #116] @ 77687c <__cxa_atexit@plt+0x76a8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r1, #20] │ │ │ │ + mov r8, r1 │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str lr, [r8, #12]! │ │ │ │ mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + str r3, [r2] │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - mov sl, r3 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq pc, [fp, #-152] @ 0xffffff68 │ │ │ │ - strdeq pc, [fp, #-156] @ 0xffffff64 │ │ │ │ - @ instruction: 0xffffee40 │ │ │ │ - @ instruction: 0xfffff34c │ │ │ │ - @ instruction: 0xffffee88 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #184] @ 77e25c <__cxa_atexit@plt+0x7722b8> │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ + mov r6, r1 │ │ │ │ + b 776860 <__cxa_atexit@plt+0x76a8bc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 776870 <__cxa_atexit@plt+0x76a8cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r4, lsr r9 │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + strdeq r9, [ip, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r1, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776914 <__cxa_atexit@plt+0x76a970> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r2, r6, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + bhi 77692c <__cxa_atexit@plt+0x76a988> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 776934 <__cxa_atexit@plt+0x76a990> │ │ │ │ + ldr r7, [pc, #116] @ 776950 <__cxa_atexit@plt+0x76a9ac> │ │ │ │ + ldr r0, [pc, #116] @ 776954 <__cxa_atexit@plt+0x76a9b0> │ │ │ │ + ldr lr, [pc, #116] @ 776958 <__cxa_atexit@plt+0x76a9b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r1, #20] │ │ │ │ + mov r8, r1 │ │ │ │ str r7, [r5] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ str r3, [r2] │ │ │ │ - beq 77e22c <__cxa_atexit@plt+0x772288> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, sl │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ + b 77693c <__cxa_atexit@plt+0x76a998> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 77694c <__cxa_atexit@plt+0x76a9a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, lsr r8 │ │ │ │ + @ instruction: 0xfffff6c0 │ │ │ │ + @ instruction: 0xfffff5a4 │ │ │ │ + @ instruction: 0xfffff5d8 │ │ │ │ + cmpeq ip, r8, lsr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r1, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7769f4 <__cxa_atexit@plt+0x76aa50> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r2, r6, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + bhi 776a0c <__cxa_atexit@plt+0x76aa68> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 77e238 <__cxa_atexit@plt+0x772294> │ │ │ │ - ldr r7, [pc, #136] @ 77e264 <__cxa_atexit@plt+0x7722c0> │ │ │ │ - ldr r2, [pc, #136] @ 77e268 <__cxa_atexit@plt+0x7722c4> │ │ │ │ - ldr r0, [pc, #136] @ 77e26c <__cxa_atexit@plt+0x7722c8> │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 776a14 <__cxa_atexit@plt+0x76aa70> │ │ │ │ + ldr r7, [pc, #120] @ 776a30 <__cxa_atexit@plt+0x76aa8c> │ │ │ │ + ldr r0, [pc, #120] @ 776a34 <__cxa_atexit@plt+0x76aa90> │ │ │ │ + ldr lr, [pc, #120] @ 776a38 <__cxa_atexit@plt+0x76aa94> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r7, #12]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r1, #9 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r1, #20] │ │ │ │ + mov r8, r1 │ │ │ │ + str sl, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str lr, [r8, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r1 │ │ │ │ - mov r8, #0 │ │ │ │ + mov r8, sl │ │ │ │ mov r9, r3 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 77e260 <__cxa_atexit@plt+0x7722bc> │ │ │ │ + mov r6, r1 │ │ │ │ + b 776a1c <__cxa_atexit@plt+0x76aa78> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 776a2c <__cxa_atexit@plt+0x76aa88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, ror #14 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + @ instruction: 0xfffff760 │ │ │ │ + @ instruction: 0xfffff794 │ │ │ │ + cmpeq ip, r0, lsr r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776aac <__cxa_atexit@plt+0x76ab08> │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 776ac0 <__cxa_atexit@plt+0x76ab1c> │ │ │ │ + ldr r7, [pc, #84] @ 776adc <__cxa_atexit@plt+0x76ab38> │ │ │ │ + ldr r2, [pc, #84] @ 776ae0 <__cxa_atexit@plt+0x76ab3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r8, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 776ad8 <__cxa_atexit@plt+0x76ab34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + smlaltbeq r9, ip, r8, r6 │ │ │ │ + @ instruction: 0xfffff314 │ │ │ │ + @ instruction: 0xfffff348 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 776b34 <__cxa_atexit@plt+0x76ab90> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #72] @ 776b50 <__cxa_atexit@plt+0x76abac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 776b3c <__cxa_atexit@plt+0x76ab98> │ │ │ │ + ldr r3, [pc, #56] @ 776b58 <__cxa_atexit@plt+0x76abb4> │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov sl, r3 │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - smlaltteq pc, fp, ip, r8 @ │ │ │ │ - @ instruction: 0xffffed28 │ │ │ │ - @ instruction: 0xfffff234 │ │ │ │ - @ instruction: 0xffffed70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r2, #12]! │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [r2, #-8] │ │ │ │ - ldr r8, [r2, #-4] │ │ │ │ + ldr r7, [pc, #16] @ 776b54 <__cxa_atexit@plt+0x76abb0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015d4990 │ │ │ │ + strdeq r9, [ip, #-80] @ 0xffffffb0 │ │ │ │ + @ instruction: 0xffffc3b8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r3, [r2] │ │ │ │ - bcc 77e2fc <__cxa_atexit@plt+0x772358> │ │ │ │ - ldr r2, [pc, #108] @ 77e318 <__cxa_atexit@plt+0x772374> │ │ │ │ - ldr r1, [pc, #108] @ 77e31c <__cxa_atexit@plt+0x772378> │ │ │ │ - ldr r0, [pc, #108] @ 77e320 <__cxa_atexit@plt+0x77237c> │ │ │ │ + add r6, r6, #136 @ 0x88 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 776c54 <__cxa_atexit@plt+0x76acb0> │ │ │ │ + ldr r2, [pc, #232] @ 776c6c <__cxa_atexit@plt+0x76acc8> │ │ │ │ + ldr r3, [pc, #232] @ 776c70 <__cxa_atexit@plt+0x76accc> │ │ │ │ + ldr sl, [pc, #232] @ 776c74 <__cxa_atexit@plt+0x76acd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ + ldr ip, [pc, #228] @ 776c78 <__cxa_atexit@plt+0x76acd4> │ │ │ │ + ldr r0, [pc, #228] @ 776c7c <__cxa_atexit@plt+0x76acd8> │ │ │ │ + str r2, [r7, #88]! @ 0x58 │ │ │ │ + sub r2, r6, #130 @ 0x82 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ + sub r2, r6, #94 @ 0x5e │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ + sub r2, r6, #82 @ 0x52 │ │ │ │ + str r2, [r7, #32] │ │ │ │ + sub r2, r6, #70 @ 0x46 │ │ │ │ + sub r1, r6, #118 @ 0x76 │ │ │ │ + sub lr, r6, #106 @ 0x6a │ │ │ │ + str r2, [r7, #28] │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r2, [r7, #24] │ │ │ │ + ldr r2, [pc, #168] @ 776c80 <__cxa_atexit@plt+0x76acdc> │ │ │ │ add r0, pc, r0 │ │ │ │ + sub lr, r7, #48 @ 0x30 │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r7, #16] │ │ │ │ + ldr r2, [pc, #140] @ 776c84 <__cxa_atexit@plt+0x76ace0> │ │ │ │ + ldr r1, [pc, #140] @ 776c88 <__cxa_atexit@plt+0x76ace4> │ │ │ │ + stm lr, {r0, r8, r9, ip} │ │ │ │ + sub lr, r7, #32 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ - str r0, [r2, #12]! │ │ │ │ - str r9, [r7, #8] │ │ │ │ - mov r9, sl │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r8, [r7, #28] │ │ │ │ + sub lr, r7, #84 @ 0x54 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r7, #72 @ 0x48 │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r8, [r7, #-20] @ 0xffffffec │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + stmdb r7, {r3, r8, r9} │ │ │ │ + str r9, [r7, #-52] @ 0xffffffcc │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + ldr r3, [pc, #80] @ 776c8c <__cxa_atexit@plt+0x76ace8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #-56] @ 0xffffffc8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-60] @ 0xffffffc4 │ │ │ │ str r7, [r7, #20] │ │ │ │ - str r1, [r7, #24] │ │ │ │ - str r7, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #9 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 77d42c <__cxa_atexit@plt+0x771488> │ │ │ │ - ldr r7, [pc, #32] @ 77e324 <__cxa_atexit@plt+0x772380> │ │ │ │ + sub r7, r6, #31 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 776c90 <__cxa_atexit@plt+0x76acec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #136 @ 0x88 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffec58 │ │ │ │ - @ instruction: 0xfffff164 │ │ │ │ - @ instruction: 0xffffeca0 │ │ │ │ - cmppeq fp, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - cmppeq fp, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #32 │ │ │ │ - cmp fp, r1 │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - bhi 77e5a0 <__cxa_atexit@plt+0x7725fc> │ │ │ │ - mov r0, #15 │ │ │ │ - mov lr, #1 │ │ │ │ - b 77e378 <__cxa_atexit@plt+0x7723d4> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r1, r2, #32 │ │ │ │ - mov r5, r2 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 77e5a4 <__cxa_atexit@plt+0x772600> │ │ │ │ - ldm r5, {r2, r3} │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 77e404 <__cxa_atexit@plt+0x772460> │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 77e510 <__cxa_atexit@plt+0x77256c> │ │ │ │ - bic r6, r3, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r1, [r6, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 77e4c8 <__cxa_atexit@plt+0x772524> │ │ │ │ - and r6, r0, r9, lsr r2 │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - mov r1, #0 │ │ │ │ - add r7, r4, r6, lsl #2 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #544] @ 77e5e8 <__cxa_atexit@plt+0x772644> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - add r1, r2, #12 │ │ │ │ - str r8, [r2, #28] │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - stm r1, {r3, r4, r6} │ │ │ │ - beq 77e58c <__cxa_atexit@plt+0x7725e8> │ │ │ │ - ldr r6, [r5] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #496] @ 77e5ec <__cxa_atexit@plt+0x772648> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - b 77e364 <__cxa_atexit@plt+0x7723c0> │ │ │ │ - and r7, r0, r9, lsr r2 │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - tst r2, lr, lsl r7 │ │ │ │ - beq 77e568 <__cxa_atexit@plt+0x7725c4> │ │ │ │ - lsl ip, lr, r7 │ │ │ │ - sub r7, ip, #1 │ │ │ │ - ldr r4, [pc, #412] @ 77e5c0 <__cxa_atexit@plt+0x77261c> │ │ │ │ - and r7, r2, r7 │ │ │ │ - and lr, r4, r7, lsr #1 │ │ │ │ - ldr r4, [pc, #404] @ 77e5c4 <__cxa_atexit@plt+0x772620> │ │ │ │ - sub r7, r7, lr │ │ │ │ - and r0, r4, r7, lsr #2 │ │ │ │ - and r7, r7, r4 │ │ │ │ - add r7, r7, r0 │ │ │ │ - ldr r4, [pc, #392] @ 77e5cc <__cxa_atexit@plt+0x772628> │ │ │ │ - add r7, r7, r7, lsr #4 │ │ │ │ - and r7, r7, r4 │ │ │ │ - ldr r4, [pc, #376] @ 77e5c8 <__cxa_atexit@plt+0x772624> │ │ │ │ - ldr r0, [r3, #2] │ │ │ │ - mov r6, #0 │ │ │ │ - mul r7, r7, r4 │ │ │ │ - lsr r4, r7, #24 │ │ │ │ - add r7, r0, r4, lsl #2 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r6, [pc, #356] @ 77e5d4 <__cxa_atexit@plt+0x772630> │ │ │ │ - tst r7, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r1] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r4, [r5, #-4] │ │ │ │ - beq 77e578 <__cxa_atexit@plt+0x7725d4> │ │ │ │ - ldr r6, [r5] │ │ │ │ - ldr r4, [pc, #304] @ 77e5d8 <__cxa_atexit@plt+0x772634> │ │ │ │ - mov r2, r1 │ │ │ │ - mov r0, #15 │ │ │ │ - mov lr, #1 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r1] │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - b 77e364 <__cxa_atexit@plt+0x7723c0> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 77e528 <__cxa_atexit@plt+0x772584> │ │ │ │ - ldr r7, [r3, #5] │ │ │ │ - cmp r9, r7 │ │ │ │ - bne 77e568 <__cxa_atexit@plt+0x7725c4> │ │ │ │ - ldr r6, [pc, #268] @ 77e5f0 <__cxa_atexit@plt+0x77264c> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7, #-8]! │ │ │ │ - ldr r2, [r3, #1] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - mov r5, r7 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, r2 │ │ │ │ - b 75cbe8 <__cxa_atexit@plt+0x750c44> │ │ │ │ - ldr r7, [pc, #184] @ 77e5d0 <__cxa_atexit@plt+0x77262c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp r6, r9 │ │ │ │ - bne 77e568 <__cxa_atexit@plt+0x7725c4> │ │ │ │ - ldr r6, [pc, #164] @ 77e5e0 <__cxa_atexit@plt+0x77263c> │ │ │ │ - mov r2, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [pc, #152] @ 77e5e4 <__cxa_atexit@plt+0x772640> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r6, [r2, #-12]! │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - stmdb r5, {r6, sl} │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + @ instruction: 0x015d4b94 │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + cmpeq ip, r4, asr #10 │ │ │ │ + ldrdeq r9, [ip, #-64] @ 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776cf4 <__cxa_atexit@plt+0x76ad50> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + str sl, [r5] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 776d0c <__cxa_atexit@plt+0x76ad68> │ │ │ │ + ldr r7, [pc, #76] @ 776d2c <__cxa_atexit@plt+0x76ad88> │ │ │ │ + mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + mov r8, r2 │ │ │ │ + b 775580 <__cxa_atexit@plt+0x7695dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r7, [pc, #20] @ 776d28 <__cxa_atexit@plt+0x76ad84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, r2 │ │ │ │ + cmpeq ip, r4, asr r4 │ │ │ │ + @ instruction: 0xfffff024 │ │ │ │ + cmpeq ip, ip, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 776b68 <__cxa_atexit@plt+0x76abc4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776d94 <__cxa_atexit@plt+0x76adf0> │ │ │ │ + ldr r2, [pc, #68] @ 776db0 <__cxa_atexit@plt+0x76ae0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 776da0 <__cxa_atexit@plt+0x76adfc> │ │ │ │ + ldr r5, [pc, #48] @ 776db8 <__cxa_atexit@plt+0x76ae14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a2393c <__cxa_atexit@plt+0x1a17998> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [pc, #48] @ 77e5dc <__cxa_atexit@plt+0x772638> │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ + ldr r7, [pc, #12] @ 776db4 <__cxa_atexit@plt+0x76ae10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - b 77e594 <__cxa_atexit@plt+0x7725f0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - cmpeq ip, r0, lsr #14 │ │ │ │ - andeq r0, r0, r0, lsr r7 │ │ │ │ - andeq r0, r0, r8, lsr #14 │ │ │ │ - smlalbbeq pc, fp, ip, r5 @ │ │ │ │ - andeq r0, r0, r4, lsr r6 │ │ │ │ - cmpeq ip, r8, ror #31 │ │ │ │ - andeq r0, r0, r4, ror #10 │ │ │ │ - andeq r0, r0, ip, ror #10 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - hvceq 48944 @ 0xbf30 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77e638 <__cxa_atexit@plt+0x772694> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 77e648 <__cxa_atexit@plt+0x7726a4> │ │ │ │ - ldr r3, [pc, #76] @ 77e674 <__cxa_atexit@plt+0x7726d0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 77e66c <__cxa_atexit@plt+0x7726c8> │ │ │ │ - b 77e688 <__cxa_atexit@plt+0x7726e4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 77e678 <__cxa_atexit@plt+0x7726d4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #24] @ 77e67c <__cxa_atexit@plt+0x7726d8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmpeq sp, ip, lsr #14 │ │ │ │ + smlalbbeq r9, ip, r8, r3 │ │ │ │ + @ instruction: 0xffffbfb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 776e38 <__cxa_atexit@plt+0x76ae94> │ │ │ │ + ldr r3, [pc, #108] @ 776e50 <__cxa_atexit@plt+0x76aeac> │ │ │ │ + ldr lr, [pc, #108] @ 776e54 <__cxa_atexit@plt+0x76aeb0> │ │ │ │ + ldr r9, [pc, #108] @ 776e58 <__cxa_atexit@plt+0x76aeb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #96] @ 776e5c <__cxa_atexit@plt+0x76aeb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r3, r6, #37 @ 0x25 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #31 │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrsbeq sp, [ip, #-84] @ 0xffffffac │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, r5, #8 │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 77e6b0 <__cxa_atexit@plt+0x77270c> │ │ │ │ - ldr r1, [pc, #144] @ 77e734 <__cxa_atexit@plt+0x772790> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 77e6c0 <__cxa_atexit@plt+0x77271c> │ │ │ │ - ldr r1, [pc, #128] @ 77e738 <__cxa_atexit@plt+0x772794> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3] │ │ │ │ - beq 77e714 <__cxa_atexit@plt+0x772770> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 77e720 <__cxa_atexit@plt+0x77277c> │ │ │ │ - ldr lr, [pc, #84] @ 77e73c <__cxa_atexit@plt+0x772798> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #32] @ 776e60 <__cxa_atexit@plt+0x76aebc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + cmpeq sp, ip, lsr lr │ │ │ │ + smlalbbeq r9, ip, r0, r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776f10 <__cxa_atexit@plt+0x76af6c> │ │ │ │ + ldr r2, [pc, #148] @ 776f1c <__cxa_atexit@plt+0x76af78> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + beq 776ef4 <__cxa_atexit@plt+0x76af50> │ │ │ │ + ldr r3, [pc, #108] @ 776f20 <__cxa_atexit@plt+0x76af7c> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r1, #-4] │ │ │ │ + str r3, [r1, #-20] @ 0xffffffec │ │ │ │ + str r0, [r1, #-16] │ │ │ │ + beq 776f04 <__cxa_atexit@plt+0x76af60> │ │ │ │ + ldr lr, [pc, #76] @ 776f24 <__cxa_atexit@plt+0x76af80> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r0, [r9, #7] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-20] @ 0xffffffec │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq ip, ip, ror #9 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77e78c <__cxa_atexit@plt+0x7727e8> │ │ │ │ - ldr lr, [pc, #52] @ 77e798 <__cxa_atexit@plt+0x7727f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, ror r4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77e7e8 <__cxa_atexit@plt+0x772844> │ │ │ │ - ldr lr, [pc, #52] @ 77e7f4 <__cxa_atexit@plt+0x772850> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, lsl r4 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 77e850 <__cxa_atexit@plt+0x7728ac> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [pc, #76] @ 776f8c <__cxa_atexit@plt+0x76afe8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - beq 77e848 <__cxa_atexit@plt+0x7728a4> │ │ │ │ - ldr r3, [pc, #44] @ 77e854 <__cxa_atexit@plt+0x7728b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 776f80 <__cxa_atexit@plt+0x76afdc> │ │ │ │ + ldr r2, [pc, #44] @ 776f90 <__cxa_atexit@plt+0x76afec> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 77e88c <__cxa_atexit@plt+0x7728e8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r3, [pc, #28] @ 776fc0 <__cxa_atexit@plt+0x76b01c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #32] @ 77e8c4 <__cxa_atexit@plt+0x772920> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - mvn r1, sl │ │ │ │ - add r8, sl, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, r1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77e914 <__cxa_atexit@plt+0x772970> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 77e920 <__cxa_atexit@plt+0x77297c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 77e924 <__cxa_atexit@plt+0x772980> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 776fec <__cxa_atexit@plt+0x76b048> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #12] @ 777000 <__cxa_atexit@plt+0x76b05c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, lsr r3 │ │ │ │ - ldrsbeq sp, [ip, #-40] @ 0xffffffd8 │ │ │ │ - cmppeq fp, r0, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r7, lsr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 77e95c <__cxa_atexit@plt+0x7729b8> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmppeq fp, r4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + cmpeq sp, ip, lsl #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 77e994 <__cxa_atexit@plt+0x7729f0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 777058 <__cxa_atexit@plt+0x76b0b4> │ │ │ │ + ldr r7, [pc, #80] @ 777078 <__cxa_atexit@plt+0x76b0d4> │ │ │ │ + ldr r2, [pc, #80] @ 77707c <__cxa_atexit@plt+0x76b0d8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 77704c <__cxa_atexit@plt+0x76b0a8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - bne 77e9cc <__cxa_atexit@plt+0x772a28> │ │ │ │ - ldr r2, [pc, #68] @ 77e9ec <__cxa_atexit@plt+0x772a48> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub r3, r3, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #48] @ 77e9f0 <__cxa_atexit@plt+0x772a4c> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r1, [pc, #32] @ 77e9f4 <__cxa_atexit@plt+0x772a50> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r7, [pc, #32] @ 777080 <__cxa_atexit@plt+0x76b0dc> │ │ │ │ + ldr r5, [pc, #32] @ 777084 <__cxa_atexit@plt+0x76b0e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, r4, ror r2 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 77ea2c <__cxa_atexit@plt+0x772a88> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 77ea60 <__cxa_atexit@plt+0x772abc> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldmib r5, {r7, sl} │ │ │ │ - mvn r1, sl │ │ │ │ - add r8, sl, #1 │ │ │ │ - add r2, r2, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77eab8 <__cxa_atexit@plt+0x772b14> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - mvn r7, r1, lsl r7 │ │ │ │ - ldr r1, [pc, #40] @ 77eac4 <__cxa_atexit@plt+0x772b20> │ │ │ │ - uxth r7, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r1, [pc, #28] @ 77eac8 <__cxa_atexit@plt+0x772b24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, ip, lsl #3 │ │ │ │ - cmpeq ip, r4, lsr #2 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffe144 │ │ │ │ + cmpeq sp, r4, lsl #9 │ │ │ │ + strdeq r9, [ip, #-0] │ │ │ │ + cmpeq sp, r0, asr r4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 777148 <__cxa_atexit@plt+0x76b1a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r7, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 77eb48 <__cxa_atexit@plt+0x772ba4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r2, [pc, #108] @ 77eb64 <__cxa_atexit@plt+0x772bc0> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ + bcc 777150 <__cxa_atexit@plt+0x76b1ac> │ │ │ │ + ldr r3, [pc, #208] @ 77718c <__cxa_atexit@plt+0x76b1e8> │ │ │ │ + ldr r2, [pc, #208] @ 777190 <__cxa_atexit@plt+0x76b1ec> │ │ │ │ + ldr lr, [pc, #208] @ 777194 <__cxa_atexit@plt+0x76b1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r2, [r7, #-12] │ │ │ │ + str r9, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + str lr, [r3, #-16]! │ │ │ │ + sub r0, r6, #18 │ │ │ │ + cmp fp, r7 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r0, [r5] │ │ │ │ + bhi 777168 <__cxa_atexit@plt+0x76b1c4> │ │ │ │ + ldr r3, [pc, #136] @ 777198 <__cxa_atexit@plt+0x76b1f4> │ │ │ │ + ldr r2, [pc, #136] @ 77719c <__cxa_atexit@plt+0x76b1f8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77eb54 <__cxa_atexit@plt+0x772bb0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77eb14 <__cxa_atexit@plt+0x772b70> │ │ │ │ - ldr r3, [pc, #60] @ 77eb68 <__cxa_atexit@plt+0x772bc4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #48] @ 77eb6c <__cxa_atexit@plt+0x772bc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + beq 777138 <__cxa_atexit@plt+0x76b194> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 77eb0c <__cxa_atexit@plt+0x772b68> │ │ │ │ - cmpeq ip, r4, lsr fp │ │ │ │ - cmpeq ip, r0, lsl #2 │ │ │ │ - @ instruction: 0x015cd09c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldrne r7, [r5, #4] │ │ │ │ - ldreq r7, [pc, #12] @ 77eb98 <__cxa_atexit@plt+0x772bf4> │ │ │ │ - ldreq r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #1 │ │ │ │ + mov r6, r7 │ │ │ │ + b 777158 <__cxa_atexit@plt+0x76b1b4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 7771a8 <__cxa_atexit@plt+0x76b204> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, lsr #1 │ │ │ │ - @ instruction: 0x014bef9c │ │ │ │ - andeq r1, r0, r9, lsr #26 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 77ebd0 <__cxa_atexit@plt+0x772c2c> │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x014bed90 │ │ │ │ - andeq r0, r0, r7, asr #14 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 77ec00 <__cxa_atexit@plt+0x772c5c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #48] @ 7771a0 <__cxa_atexit@plt+0x76b1fc> │ │ │ │ + ldr r5, [pc, #48] @ 7771a4 <__cxa_atexit@plt+0x76b200> │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r1, r2, #3 │ │ │ │ - add r3, r5, #4 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 77ec64 <__cxa_atexit@plt+0x772cc0> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 77ec50 <__cxa_atexit@plt+0x772cac> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #4 │ │ │ │ - beq 77ec8c <__cxa_atexit@plt+0x772ce8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 77ec50 <__cxa_atexit@plt+0x772cac> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - cmp r9, #1 │ │ │ │ - beq 77ec98 <__cxa_atexit@plt+0x772cf4> │ │ │ │ - ldr r1, [pc, #188] @ 77ed08 <__cxa_atexit@plt+0x772d64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 77ece4 <__cxa_atexit@plt+0x772d40> │ │ │ │ - ldr r1, [pc, #160] @ 77ecf8 <__cxa_atexit@plt+0x772d54> │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 77ece8 <__cxa_atexit@plt+0x772d44> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - beq 77eca4 <__cxa_atexit@plt+0x772d00> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77ecb8 <__cxa_atexit@plt+0x772d14> │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffe05c │ │ │ │ + @ instruction: 0x015d439c │ │ │ │ + ldrdeq r8, [ip, #-252] @ 0xffffff04 │ │ │ │ + cmpeq sp, ip, lsr r3 │ │ │ │ + hvceq 51460 @ 0xc904 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 77ee80 <__cxa_atexit@plt+0x772edc> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - cmp r9, #1 │ │ │ │ - bne 77ecdc <__cxa_atexit@plt+0x772d38> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 77ed04 <__cxa_atexit@plt+0x772d60> │ │ │ │ + b 7771c4 <__cxa_atexit@plt+0x76b220> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov fp, r7 │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7771fc <__cxa_atexit@plt+0x76b258> │ │ │ │ + ldr r2, [pc, #124] @ 77725c <__cxa_atexit@plt+0x76b2b8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 77723c <__cxa_atexit@plt+0x76b298> │ │ │ │ + b 777268 <__cxa_atexit@plt+0x76b2c4> │ │ │ │ + ldr r2, [pc, #76] @ 777250 <__cxa_atexit@plt+0x76b2ac> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 777244 <__cxa_atexit@plt+0x76b2a0> │ │ │ │ + ldr r3, [pc, #52] @ 777254 <__cxa_atexit@plt+0x76b2b0> │ │ │ │ + cmp r2, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #44] @ 777258 <__cxa_atexit@plt+0x76b2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 77ecfc <__cxa_atexit@plt+0x772d58> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 77ed00 <__cxa_atexit@plt+0x772d5c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r1, [pc, #40] @ 77ed0c <__cxa_atexit@plt+0x772d68> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - muleq r0, r8, r7 │ │ │ │ - andeq r0, r0, r8, asr r6 │ │ │ │ - cmpeq ip, r4, ror #30 │ │ │ │ - cmpeq ip, ip, lsl #31 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77ed90 <__cxa_atexit@plt+0x772dec> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 77edbc <__cxa_atexit@plt+0x772e18> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77ed9c <__cxa_atexit@plt+0x772df8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77ed5c <__cxa_atexit@plt+0x772db8> │ │ │ │ - ldr r3, [pc, #76] @ 77edc0 <__cxa_atexit@plt+0x772e1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 77edc4 <__cxa_atexit@plt+0x772e20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 77ed54 <__cxa_atexit@plt+0x772db0> │ │ │ │ - cmpeq ip, ip, ror #17 │ │ │ │ - ldrheq ip, [ip, #-232] @ 0xffffff18 │ │ │ │ - cmpeq ip, ip, asr #28 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + andeq r0, r0, r8, lsr r5 │ │ │ │ + cmpeq sp, ip, asr r3 │ │ │ │ + ldrheq r4, [sp, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77ee48 <__cxa_atexit@plt+0x772ea4> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 77ee74 <__cxa_atexit@plt+0x772ed0> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77ee54 <__cxa_atexit@plt+0x772eb0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77ee14 <__cxa_atexit@plt+0x772e70> │ │ │ │ - ldr r3, [pc, #76] @ 77ee78 <__cxa_atexit@plt+0x772ed4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 77ee7c <__cxa_atexit@plt+0x772ed8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 77ee0c <__cxa_atexit@plt+0x772e68> │ │ │ │ - cmpeq ip, r4, lsr r8 │ │ │ │ - cmpeq ip, r0, lsl #28 │ │ │ │ - @ instruction: 0x015ccd94 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 77ef4c <__cxa_atexit@plt+0x772fa8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + mov r3, r7 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 77eed8 <__cxa_atexit@plt+0x772f34> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 77ef00 <__cxa_atexit@plt+0x772f5c> │ │ │ │ - ldr r6, [pc, #192] @ 77ef78 <__cxa_atexit@plt+0x772fd4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77ef40 <__cxa_atexit@plt+0x772f9c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 77efa8 <__cxa_atexit@plt+0x773004> │ │ │ │ - ldr r6, [pc, #148] @ 77ef74 <__cxa_atexit@plt+0x772fd0> │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77ef40 <__cxa_atexit@plt+0x772f9c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 77f11c <__cxa_atexit@plt+0x773178> │ │ │ │ - ldr r2, [pc, #96] @ 77ef68 <__cxa_atexit@plt+0x772fc4> │ │ │ │ - ldr r1, [pc, #96] @ 77ef6c <__cxa_atexit@plt+0x772fc8> │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7772f4 <__cxa_atexit@plt+0x76b350> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 7772e0 <__cxa_atexit@plt+0x76b33c> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #172] @ 777348 <__cxa_atexit@plt+0x76b3a4> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 777320 <__cxa_atexit@plt+0x76b37c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7772e0 <__cxa_atexit@plt+0x76b33c> │ │ │ │ + ldr r2, [pc, #140] @ 77734c <__cxa_atexit@plt+0x76b3a8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r0, #1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 77ef70 <__cxa_atexit@plt+0x772fcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - stmib r9, {r0, r1} │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq 777334 <__cxa_atexit@plt+0x76b390> │ │ │ │ + mov r7, r3 │ │ │ │ + b 7773b8 <__cxa_atexit@plt+0x76b414> │ │ │ │ + ldr r7, [pc, #88] @ 777340 <__cxa_atexit@plt+0x76b39c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r1, [r3, #5] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + ldr r0, [pc, #60] @ 777344 <__cxa_atexit@plt+0x76b3a0> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 77732c <__cxa_atexit@plt+0x76b388> │ │ │ │ + b 777560 <__cxa_atexit@plt+0x76b5bc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 77ef7c <__cxa_atexit@plt+0x772fd8> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - cmpeq ip, r0, lsl sp │ │ │ │ - cmpeq ip, r4, lsl sp │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlaltteq lr, fp, r4, r9 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 77ee80 <__cxa_atexit@plt+0x772edc> │ │ │ │ - smlalbteq lr, fp, r8, r9 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 77efc8 <__cxa_atexit@plt+0x773024> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77f060 <__cxa_atexit@plt+0x7730bc> │ │ │ │ - ldr r7, [pc, #180] @ 77f094 <__cxa_atexit@plt+0x7730f0> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r1, #1 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015d4298 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77738c <__cxa_atexit@plt+0x76b3e8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 7773a8 <__cxa_atexit@plt+0x76b404> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 7773a0 <__cxa_atexit@plt+0x76b3fc> │ │ │ │ + b 7773b8 <__cxa_atexit@plt+0x76b414> │ │ │ │ + ldr r7, [pc, #24] @ 7773ac <__cxa_atexit@plt+0x76b408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r2, [pc, #164] @ 77f098 <__cxa_atexit@plt+0x7730f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #156] @ 77f09c <__cxa_atexit@plt+0x7730f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r8, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77f070 <__cxa_atexit@plt+0x7730cc> │ │ │ │ - str r7, [r6, #4] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ - ldr lr, [pc, #132] @ 77f0a4 <__cxa_atexit@plt+0x773100> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bic r2, r2, r7 │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr r2, [pc, #92] @ 77f0a8 <__cxa_atexit@plt+0x773104> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #40] @ 77f0a0 <__cxa_atexit@plt+0x7730fc> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #8 │ │ │ │ - mov sl, #1 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a95868 <__cxa_atexit@plt+0x1a898c4> │ │ │ │ - cmpeq ip, r0, asr #24 │ │ │ │ - cmpeq ip, r8, asr #24 │ │ │ │ - cmpeq ip, r4, lsr r6 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrheq ip, [ip, #-176] @ 0xffffff50 │ │ │ │ - cmpeq ip, r0, ror #23 │ │ │ │ - andeq r0, r0, r6, lsr #7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq sp, ip, ror #3 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 77f104 <__cxa_atexit@plt+0x773160> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - ldr r0, [pc, #36] @ 77f108 <__cxa_atexit@plt+0x773164> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - str r3, [r1, #8] │ │ │ │ - ldr r3, [pc, #24] @ 77f10c <__cxa_atexit@plt+0x773168> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmda r6, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bx ip │ │ │ │ - cmpeq ip, r4, asr fp │ │ │ │ - cmpeq ip, r8, asr #22 │ │ │ │ - ldrsbeq ip, [ip, #-172] @ 0xffffff54 │ │ │ │ - cmpeq fp, r4, asr r8 │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 77f13c <__cxa_atexit@plt+0x773198> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - bx r0 │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 777428 <__cxa_atexit@plt+0x76b484> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 77f1d4 <__cxa_atexit@plt+0x773230> │ │ │ │ - ldr r7, [pc, #180] @ 77f208 <__cxa_atexit@plt+0x773264> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - ldr r2, [pc, #164] @ 77f20c <__cxa_atexit@plt+0x773268> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - ldr r2, [pc, #156] @ 77f210 <__cxa_atexit@plt+0x77326c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r8, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77f1e4 <__cxa_atexit@plt+0x773240> │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr lr, [pc, #132] @ 77f218 <__cxa_atexit@plt+0x773274> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - bic r2, r2, r7 │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - ldr r7, [r1, #12] │ │ │ │ - ldr r2, [pc, #92] @ 77f21c <__cxa_atexit@plt+0x773278> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - str r2, [r6, #4] │ │ │ │ + bcc 77743c <__cxa_atexit@plt+0x76b498> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 777428 <__cxa_atexit@plt+0x76b484> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r1, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r1, r0 │ │ │ │ + bne 777428 <__cxa_atexit@plt+0x76b484> │ │ │ │ + ldr r1, [pc, #64] @ 77744c <__cxa_atexit@plt+0x76b4a8> │ │ │ │ + ldr r0, [pc, #64] @ 777450 <__cxa_atexit@plt+0x76b4ac> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r7, [pc, #36] @ 777454 <__cxa_atexit@plt+0x76b4b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #40] @ 77f214 <__cxa_atexit@plt+0x773270> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #8 │ │ │ │ - mov sl, #1 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a95868 <__cxa_atexit@plt+0x1a898c4> │ │ │ │ - cmpeq ip, ip, asr #21 │ │ │ │ - ldrsbeq ip, [ip, #-164] @ 0xffffff5c │ │ │ │ - cmpeq ip, r0, asr #9 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, ip, lsr sl │ │ │ │ - cmpeq ip, ip, ror #20 │ │ │ │ - andeq r0, r0, r6, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #52] @ 77f278 <__cxa_atexit@plt+0x7732d4> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr r0, [pc, #36] @ 77f27c <__cxa_atexit@plt+0x7732d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - str r3, [r1, #8] │ │ │ │ - ldr r3, [pc, #24] @ 77f280 <__cxa_atexit@plt+0x7732dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmda r6, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bx ip │ │ │ │ - cmpeq ip, r0, ror #19 │ │ │ │ - ldrsbeq ip, [ip, #-148] @ 0xffffff6c │ │ │ │ - cmpeq ip, r8, ror #18 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 77f2b4 <__cxa_atexit@plt+0x773310> │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - rsb r3, sl, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, sl, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq r4, [sp, #-76] @ 0xffffffb4 │ │ │ │ + cmpeq sp, r0, asr r1 │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77f308 <__cxa_atexit@plt+0x773364> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 77f314 <__cxa_atexit@plt+0x773370> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r0, [pc, #28] @ 77f318 <__cxa_atexit@plt+0x773374> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 7774a0 <__cxa_atexit@plt+0x76b4fc> │ │ │ │ + ldr r2, [pc, #48] @ 7774ac <__cxa_atexit@plt+0x76b508> │ │ │ │ + ldr r1, [pc, #48] @ 7774b0 <__cxa_atexit@plt+0x76b50c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, ip, lsr r9 │ │ │ │ - ldrsbeq ip, [ip, #-132] @ 0xffffff7c │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq sp, ip, asr #8 │ │ │ │ + andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 77f350 <__cxa_atexit@plt+0x7733ac> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r3, [pc, #20] @ 7774d8 <__cxa_atexit@plt+0x76b534> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ + b 7e27f8 <__cxa_atexit@plt+0x7d6854> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 77f38c <__cxa_atexit@plt+0x7733e8> │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 777518 <__cxa_atexit@plt+0x76b574> │ │ │ │ + ldr r3, [pc, #60] @ 777534 <__cxa_atexit@plt+0x76b590> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - mvn r3, sl │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r3, r2, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, sl, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ + beq 77752c <__cxa_atexit@plt+0x76b588> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7771c4 <__cxa_atexit@plt+0x76b220> │ │ │ │ + ldr r7, [pc, #24] @ 777538 <__cxa_atexit@plt+0x76b594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq sp, r0, rrx │ │ │ │ + andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77f3e0 <__cxa_atexit@plt+0x77343c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 77f3ec <__cxa_atexit@plt+0x773448> │ │ │ │ - bic r7, r7, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1] │ │ │ │ - ldr r0, [pc, #28] @ 77f3f0 <__cxa_atexit@plt+0x77344c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx ip │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, ror #16 │ │ │ │ - ldrsheq ip, [ip, #-124] @ 0xffffff84 │ │ │ │ - andeq r0, r0, r6, ror #7 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 7771c4 <__cxa_atexit@plt+0x76b220> │ │ │ │ + andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77f474 <__cxa_atexit@plt+0x7734d0> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r2, [pc, #124] @ 77f4a0 <__cxa_atexit@plt+0x7734fc> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 77f480 <__cxa_atexit@plt+0x7734dc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 77f440 <__cxa_atexit@plt+0x77349c> │ │ │ │ - ldr r3, [pc, #76] @ 77f4a4 <__cxa_atexit@plt+0x773500> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 77f4a8 <__cxa_atexit@plt+0x773504> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 77f438 <__cxa_atexit@plt+0x773494> │ │ │ │ - cmpeq ip, r8, lsl #4 │ │ │ │ - ldrsbeq ip, [ip, #-116] @ 0xffffff8c │ │ │ │ - cmpeq ip, r8, ror #14 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7775e0 <__cxa_atexit@plt+0x76b63c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #128] @ 777600 <__cxa_atexit@plt+0x76b65c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77f4d0 <__cxa_atexit@plt+0x77352c> │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + beq 7775f4 <__cxa_atexit@plt+0x76b650> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7775e0 <__cxa_atexit@plt+0x76b63c> │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 7775e0 <__cxa_atexit@plt+0x76b63c> │ │ │ │ + ldr r2, [pc, #72] @ 777608 <__cxa_atexit@plt+0x76b664> │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r7, [pc, #8] @ 77f4e0 <__cxa_atexit@plt+0x77353c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #28] @ 777604 <__cxa_atexit@plt+0x76b660> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, ror #12 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, r8, asr #12 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77f518 <__cxa_atexit@plt+0x773574> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r7, [pc, #16] @ 77f530 <__cxa_atexit@plt+0x77358c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsr #12 │ │ │ │ - cmpeq fp, r8, lsl #12 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77f594 <__cxa_atexit@plt+0x7735f0> │ │ │ │ - ldr r3, [pc, #76] @ 77f5a4 <__cxa_atexit@plt+0x773600> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 77f584 <__cxa_atexit@plt+0x7735e0> │ │ │ │ - ldr r3, [pc, #60] @ 77f5a8 <__cxa_atexit@plt+0x773604> │ │ │ │ - ldr r2, [r9, #3] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x015d3f98 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77765c <__cxa_atexit@plt+0x76b6b8> │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 77765c <__cxa_atexit@plt+0x76b6b8> │ │ │ │ + ldr r3, [pc, #48] @ 777670 <__cxa_atexit@plt+0x76b6cc> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77f5ac <__cxa_atexit@plt+0x773608> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #16] @ 777674 <__cxa_atexit@plt+0x76b6d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq lr, [fp, #-80] @ 0xffffffb0 │ │ │ │ - @ instruction: 0x014be590 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 77f5d8 <__cxa_atexit@plt+0x773634> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, ip, lsl pc │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 7776a8 <__cxa_atexit@plt+0x76b704> │ │ │ │ + ldr r3, [pc, #44] @ 7776c0 <__cxa_atexit@plt+0x76b71c> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, r4, ror #10 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 77f64c <__cxa_atexit@plt+0x7736a8> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #12] @ 7776bc <__cxa_atexit@plt+0x76b718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r3, [sp, #-224] @ 0xffffff20 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 777700 <__cxa_atexit@plt+0x76b75c> │ │ │ │ + ldr r3, [pc, #60] @ 77771c <__cxa_atexit@plt+0x76b778> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - beq 77f630 <__cxa_atexit@plt+0x77368c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77f638 <__cxa_atexit@plt+0x773694> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ + str r3, [r5] │ │ │ │ + beq 777714 <__cxa_atexit@plt+0x76b770> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + mov r7, fp │ │ │ │ + b 7771c4 <__cxa_atexit@plt+0x76b220> │ │ │ │ + ldr r7, [pc, #24] @ 777720 <__cxa_atexit@plt+0x76b77c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77f650 <__cxa_atexit@plt+0x7736ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq sp, r8, ror lr │ │ │ │ + andeq r0, r0, r8, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #16]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 7771c4 <__cxa_atexit@plt+0x76b220> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 777774 <__cxa_atexit@plt+0x76b7d0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 777778 <__cxa_atexit@plt+0x76b7d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmpeq fp, r0, lsl #10 │ │ │ │ - smlaltteq lr, fp, ip, r4 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + cmpeq sp, r8, lsr #28 │ │ │ │ + cmpeq sp, r0, lsl #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77f68c <__cxa_atexit@plt+0x7736e8> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 7777b4 <__cxa_atexit@plt+0x76b810> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7777bc <__cxa_atexit@plt+0x76b818> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r7, [pc, #12] @ 77f6a0 <__cxa_atexit@plt+0x7736fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlaltbeq lr, fp, ip, r4 │ │ │ │ - @ instruction: 0x014be498 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldrsheq r3, [sp, #-196] @ 0xffffff3c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 77f6e8 <__cxa_atexit@plt+0x773744> │ │ │ │ - ldr r2, [pc, #48] @ 77f6f8 <__cxa_atexit@plt+0x773754> │ │ │ │ - ldr r1, [pc, #48] @ 77f6fc <__cxa_atexit@plt+0x773758> │ │ │ │ + bhi 777828 <__cxa_atexit@plt+0x76b884> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 777834 <__cxa_atexit@plt+0x76b890> │ │ │ │ + ldr r2, [pc, #84] @ 777844 <__cxa_atexit@plt+0x76b8a0> │ │ │ │ + ldr r1, [pc, #84] @ 777848 <__cxa_atexit@plt+0x76b8a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r2, r8, sl} │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 77f700 <__cxa_atexit@plt+0x77375c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, r8, lsl lr │ │ │ │ - cmpeq fp, r4, ror #8 │ │ │ │ - cmpeq fp, ip, lsr r4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + cmpeq sp, r0, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 77f72c <__cxa_atexit@plt+0x773788> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, r0, lsl r4 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 77f7a0 <__cxa_atexit@plt+0x7737fc> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - beq 77f784 <__cxa_atexit@plt+0x7737e0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77f78c <__cxa_atexit@plt+0x7737e8> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 777884 <__cxa_atexit@plt+0x76b8e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 77788c <__cxa_atexit@plt+0x76b8e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 77f7a4 <__cxa_atexit@plt+0x773800> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - smlaltbeq lr, fp, ip, r3 │ │ │ │ - @ instruction: 0x014be398 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r3, #8]! │ │ │ │ + cmpeq sp, r4, lsr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr sl, [r3, #4] │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - bhi 77f7e0 <__cxa_atexit@plt+0x77383c> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 77791c <__cxa_atexit@plt+0x76b978> │ │ │ │ + ldr r2, [pc, #140] @ 77793c <__cxa_atexit@plt+0x76b998> │ │ │ │ + add r7, r7, #3 │ │ │ │ + tst r8, #3 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 77790c <__cxa_atexit@plt+0x76b968> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 777924 <__cxa_atexit@plt+0x76b980> │ │ │ │ + ldr r2, [pc, #88] @ 777940 <__cxa_atexit@plt+0x76b99c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + mov r6, lr │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r7, [pc, #12] @ 77f7f4 <__cxa_atexit@plt+0x773850> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, asr r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 77f818 <__cxa_atexit@plt+0x773874> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq fp, r8, asr r1 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77f834 <__cxa_atexit@plt+0x773890> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 77f844 <__cxa_atexit@plt+0x7738a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr fp, [pc, #560] @ 77fa90 <__cxa_atexit@plt+0x773aec> │ │ │ │ - ldr r9, [pc, #560] @ 77fa94 <__cxa_atexit@plt+0x773af0> │ │ │ │ - ldr r3, [pc, #540] @ 77fa84 <__cxa_atexit@plt+0x773ae0> │ │ │ │ - ldr sl, [pc, #544] @ 77fa8c <__cxa_atexit@plt+0x773ae8> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 77f8d8 <__cxa_atexit@plt+0x773934> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77fa50 <__cxa_atexit@plt+0x773aac> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 77f950 <__cxa_atexit@plt+0x7739ac> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 77f944 <__cxa_atexit@plt+0x7739a0> │ │ │ │ - b 77f9ac <__cxa_atexit@plt+0x773a08> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 77fa50 <__cxa_atexit@plt+0x773aac> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #388] @ 77fa80 <__cxa_atexit@plt+0x773adc> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #368] @ 77fa88 <__cxa_atexit@plt+0x773ae4> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77f9ac <__cxa_atexit@plt+0x773a08> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, r2, #4 │ │ │ │ - b 77f880 <__cxa_atexit@plt+0x7738dc> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r4, #4 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - bne 77f9bc <__cxa_atexit@plt+0x773a18> │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 77fa50 <__cxa_atexit@plt+0x773aac> │ │ │ │ - ldr r4, [pc, #300] @ 77faa8 <__cxa_atexit@plt+0x773b04> │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 77fa64 <__cxa_atexit@plt+0x773ac0> │ │ │ │ - ldr r4, [r7, #9] │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 77fa50 <__cxa_atexit@plt+0x773aac> │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - cmp r4, #1 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmda r5, {r2, r3, r4, r7} │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - blt 77fa50 <__cxa_atexit@plt+0x773aac> │ │ │ │ - ldr r4, [pc, #160] @ 77fa9c <__cxa_atexit@plt+0x773af8> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - beq 77fa70 <__cxa_atexit@plt+0x773acc> │ │ │ │ - ldr r4, [pc, #128] @ 77faa0 <__cxa_atexit@plt+0x773afc> │ │ │ │ - ldr r3, [pc, #128] @ 77faa4 <__cxa_atexit@plt+0x773b00> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 77fa98 <__cxa_atexit@plt+0x773af4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 77fa64 <__cxa_atexit@plt+0x773ac0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, asr fp │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - cmpeq ip, r0, ror #3 │ │ │ │ - andeq r0, r0, ip, lsr r8 │ │ │ │ - andeq r0, r0, r4, ror #16 │ │ │ │ - cmpeq ip, ip, lsl #22 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - strheq sp, [fp, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #40] @ 77faf0 <__cxa_atexit@plt+0x773b4c> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 77faf4 <__cxa_atexit@plt+0x773b50> │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r0, asr r1 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 77fb14 <__cxa_atexit@plt+0x773b70> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 77fbc8 <__cxa_atexit@plt+0x773c24> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 77fbc8 <__cxa_atexit@plt+0x773c24> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #320] @ 77fc90 <__cxa_atexit@plt+0x773cec> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 777990 <__cxa_atexit@plt+0x76b9ec> │ │ │ │ + ldr r3, [pc, #52] @ 77799c <__cxa_atexit@plt+0x76b9f8> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldmib r5, {r1, r7} │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 777a94 <__cxa_atexit@plt+0x76baf0> │ │ │ │ + ldr lr, [pc, #248] @ 777abc <__cxa_atexit@plt+0x76bb18> │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldr r7, [r2, #20] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr r8, [r2, #16] │ │ │ │ + ldr r0, [pc, #228] @ 777ac0 <__cxa_atexit@plt+0x76bb1c> │ │ │ │ + add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ - beq 77fc68 <__cxa_atexit@plt+0x773cc4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + beq 777a8c <__cxa_atexit@plt+0x76bae8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 77fc7c <__cxa_atexit@plt+0x773cd8> │ │ │ │ - ldr lr, [pc, #280] @ 77fca0 <__cxa_atexit@plt+0x773cfc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 777aa4 <__cxa_atexit@plt+0x76bb00> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 77fdd0 <__cxa_atexit@plt+0x773e2c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 77fc40 <__cxa_atexit@plt+0x773c9c> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 77fc54 <__cxa_atexit@plt+0x773cb0> │ │ │ │ - ldr r3, [pc, #188] @ 77fc9c <__cxa_atexit@plt+0x773cf8> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77fc68 <__cxa_atexit@plt+0x773cc4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 77fc74 <__cxa_atexit@plt+0x773cd0> │ │ │ │ - ldr lr, [pc, #144] @ 77fca4 <__cxa_atexit@plt+0x773d00> │ │ │ │ + ldr sl, [pc, #148] @ 777ab4 <__cxa_atexit@plt+0x76bb10> │ │ │ │ + umull lr, r9, r1, r0 │ │ │ │ + rev r0, r0 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r1, r9, lr │ │ │ │ + add r1, r0, r1 │ │ │ │ + eor r1, r1, r1, lsr #16 │ │ │ │ + ldr r9, [pc, #136] @ 777ac4 <__cxa_atexit@plt+0x76bb20> │ │ │ │ + mul r1, r1, sl │ │ │ │ + ldr lr, [pc, #132] @ 777ac8 <__cxa_atexit@plt+0x76bb24> │ │ │ │ + ldr r0, [pc, #112] @ 777ab8 <__cxa_atexit@plt+0x76bb14> │ │ │ │ + eor r1, r1, r1, lsr #13 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ + ldr sl, [pc, #120] @ 777acc <__cxa_atexit@plt+0x76bb28> │ │ │ │ + mul r1, r1, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + eor r1, r1, r1, lsr #16 │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str sl, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 77fc98 <__cxa_atexit@plt+0x773cf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str lr, [r6, #12] │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + sub r0, r2, #11 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 77fc94 <__cxa_atexit@plt+0x773cf0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ - b 77fc80 <__cxa_atexit@plt+0x773cdc> │ │ │ │ - mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsheq fp, [ip, #-240] @ 0xffffff10 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x015cb99c │ │ │ │ - cmpeq ip, r0, asr #31 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrheq r3, [sp, #-164] @ 0xffffff5c │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + cmpeq sp, r8, lsl #29 │ │ │ │ + cmpeq sp, r8, asr #21 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77fcf4 <__cxa_atexit@plt+0x773d50> │ │ │ │ - ldr lr, [pc, #52] @ 77fd00 <__cxa_atexit@plt+0x773d5c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ + bcc 777b64 <__cxa_atexit@plt+0x76bbc0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r9, [pc, #116] @ 777b70 <__cxa_atexit@plt+0x76bbcc> │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + umull r0, r8, r2, r1 │ │ │ │ + rev r1, r1 │ │ │ │ + add r1, r2, r1 │ │ │ │ + eor r0, r8, r0 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r1, [pc, #88] @ 777b74 <__cxa_atexit@plt+0x76bbd0> │ │ │ │ + mul r0, r0, r9 │ │ │ │ + ldr r9, [pc, #84] @ 777b78 <__cxa_atexit@plt+0x76bbd4> │ │ │ │ + ldr r8, [pc, #84] @ 777b7c <__cxa_atexit@plt+0x76bbd8> │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #72] @ 777b80 <__cxa_atexit@plt+0x76bbdc> │ │ │ │ + mul r0, r0, r1 │ │ │ │ + sub r1, r6, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r0, r8, lr} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, lsl #30 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmpeq sp, r4, lsr #27 │ │ │ │ + cmpeq sp, r4, ror #19 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77fd50 <__cxa_atexit@plt+0x773dac> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 77fd5c <__cxa_atexit@plt+0x773db8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 77fd60 <__cxa_atexit@plt+0x773dbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc 777bdc <__cxa_atexit@plt+0x76bc38> │ │ │ │ + ldr lr, [pc, #64] @ 777be8 <__cxa_atexit@plt+0x76bc44> │ │ │ │ + ldr r8, [pc, #64] @ 777bec <__cxa_atexit@plt+0x76bc48> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 159c59c <__cxa_atexit@plt+0x15905f8> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq fp, [ip, #-232] @ 0xffffff18 │ │ │ │ - @ instruction: 0x015cbe9c │ │ │ │ - andeq r0, r0, r9, ror #10 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 77fdc0 <__cxa_atexit@plt+0x773e1c> │ │ │ │ - ldr lr, [pc, #68] @ 77fdcc <__cxa_atexit@plt+0x773e28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r3, [pc, #24] @ 777c18 <__cxa_atexit@plt+0x76bc74> │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 777c1c <__cxa_atexit@plt+0x76bc78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 1524410 <__cxa_atexit@plt+0x151846c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmpeq sp, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 77fdd0 <__cxa_atexit@plt+0x773e2c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015cb79c │ │ │ │ - mov r3, r5 │ │ │ │ + b 777c38 <__cxa_atexit@plt+0x76bc94> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 77fe3c <__cxa_atexit@plt+0x773e98> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #212] @ 77fecc <__cxa_atexit@plt+0x773f28> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77feb4 <__cxa_atexit@plt+0x773f10> │ │ │ │ - ldr r3, [pc, #180] @ 77fed0 <__cxa_atexit@plt+0x773f2c> │ │ │ │ - ldr r2, [pc, #180] @ 77fed4 <__cxa_atexit@plt+0x773f30> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 777cc8 <__cxa_atexit@plt+0x76bd24> │ │ │ │ + ldr sl, [pc, #260] @ 777d58 <__cxa_atexit@plt+0x76bdb4> │ │ │ │ + ldr r8, [pc, #248] @ 777d50 <__cxa_atexit@plt+0x76bdac> │ │ │ │ + ldr r9, [pc, #248] @ 777d54 <__cxa_atexit@plt+0x76bdb0> │ │ │ │ + sub lr, r5, #4 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 777cfc <__cxa_atexit@plt+0x76bd58> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str sl, [r5] │ │ │ │ + umull r0, r3, r1, r2 │ │ │ │ + rev r1, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + eor r0, r3, r0 │ │ │ │ + add r0, r1, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ands r1, r7, #3 │ │ │ │ + mul r0, r0, r8 │ │ │ │ + eor r0, r0, r0, lsr #13 │ │ │ │ + mul r0, r0, r9 │ │ │ │ + eor r2, r0, r0, lsr #16 │ │ │ │ + beq 777d1c <__cxa_atexit@plt+0x76bd78> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 777c60 <__cxa_atexit@plt+0x76bcbc> │ │ │ │ + ldr r3, [pc, #156] @ 777d5c <__cxa_atexit@plt+0x76bdb8> │ │ │ │ + str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #76] @ 0x4c │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #148] @ 77fed8 <__cxa_atexit@plt+0x773f34> │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 777d34 <__cxa_atexit@plt+0x76bd90> │ │ │ │ + ldr r7, [pc, #128] @ 777d60 <__cxa_atexit@plt+0x76bdbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 77fe9c <__cxa_atexit@plt+0x773ef8> │ │ │ │ - ldr r1, [pc, #124] @ 77fedc <__cxa_atexit@plt+0x773f38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 77fec0 <__cxa_atexit@plt+0x773f1c> │ │ │ │ - ldr r1, [pc, #100] @ 77fee0 <__cxa_atexit@plt+0x773f3c> │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r7, fp │ │ │ │ - b 77fb14 <__cxa_atexit@plt+0x773b70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [pc, #96] @ 777d64 <__cxa_atexit@plt+0x76bdc0> │ │ │ │ + ldr r1, [r2] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r3, [pc, #68] @ 777d68 <__cxa_atexit@plt+0x76bdc4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r0, lsl r7 │ │ │ │ - cmpeq ip, r8, lsl #13 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 77ff18 <__cxa_atexit@plt+0x773f74> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 77ff1c <__cxa_atexit@plt+0x773f78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, r4, lsr #12 │ │ │ │ - andeq fp, r2, r0, lsl r2 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #48] @ 777d6c <__cxa_atexit@plt+0x76bdc8> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmpeq sp, r4, asr #16 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 77ff64 <__cxa_atexit@plt+0x773fc0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 77ff84 <__cxa_atexit@plt+0x773fe0> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 777de0 <__cxa_atexit@plt+0x76be3c> │ │ │ │ + umull r1, r0, r7, r2 │ │ │ │ + rev r7, r7 │ │ │ │ + add r2, r7, r2 │ │ │ │ + eor r0, r0, r1 │ │ │ │ + add r0, r2, r0 │ │ │ │ + eor r0, r0, r0, lsr #16 │ │ │ │ + ldr r2, [pc, #60] @ 777de4 <__cxa_atexit@plt+0x76be40> │ │ │ │ + mul r7, r0, lr │ │ │ │ + ldr r1, [pc, #56] @ 777de8 <__cxa_atexit@plt+0x76be44> │ │ │ │ + eor r7, r7, r7, lsr #13 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mul r7, r7, r2 │ │ │ │ + eor r2, r7, r7, lsr #16 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 77ff7c <__cxa_atexit@plt+0x773fd8> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 77ffb0 <__cxa_atexit@plt+0x77400c> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ + beq 777dd8 <__cxa_atexit@plt+0x76be34> │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 77fdd0 <__cxa_atexit@plt+0x773e2c> │ │ │ │ + b 777c38 <__cxa_atexit@plt+0x76bc94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r2, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 77ffb0 <__cxa_atexit@plt+0x77400c> │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 7800c8 <__cxa_atexit@plt+0x774124> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r4, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r1, r4, #8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - lsl r3, r3, #2 │ │ │ │ - ldr sl, [r3, r1] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #260] @ 780108 <__cxa_atexit@plt+0x774164> │ │ │ │ - add r8, r1, r2, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7800ec <__cxa_atexit@plt+0x774148> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, sl, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 780018 <__cxa_atexit@plt+0x774074> │ │ │ │ - ldr r3, [pc, #220] @ 78010c <__cxa_atexit@plt+0x774168> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r4] │ │ │ │ - ldr r0, [pc, #212] @ 780110 <__cxa_atexit@plt+0x77416c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib fp, {r0, r7} │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - and r0, r0, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 780098 <__cxa_atexit@plt+0x7740f4> │ │ │ │ - ldr r0, [pc, #184] @ 780114 <__cxa_atexit@plt+0x774170> │ │ │ │ - tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9] │ │ │ │ - beq 7800b4 <__cxa_atexit@plt+0x774110> │ │ │ │ - ldr r1, [pc, #168] @ 780118 <__cxa_atexit@plt+0x774174> │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ - ldr r3, [r9, #56] @ 0x38 │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r9, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - mov r4, ip │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov fp, lr │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r9, #32] │ │ │ │ - add r5, r9, #28 │ │ │ │ - mov r4, ip │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r9, #32] │ │ │ │ - mov r7, lr │ │ │ │ - b 77fb14 <__cxa_atexit@plt+0x773b70> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 78011c <__cxa_atexit@plt+0x774178> │ │ │ │ - mov r4, ip │ │ │ │ - mov fp, lr │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [ip, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, ip │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r0, #0 │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 780014 <__cxa_atexit@plt+0x774070> │ │ │ │ - cmpeq ip, ip, lsr #12 │ │ │ │ - ldrsheq fp, [ip, #-184] @ 0xffffff48 │ │ │ │ - cmpeq ip, ip, lsl #9 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r5, r1, pc, asr #23 │ │ │ │ + strbhi ip, [fp, #2667]! @ 0xa6b │ │ │ │ + adcsgt sl, r2, #848 @ 0x350 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 780148 <__cxa_atexit@plt+0x7741a4> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, sl, asr #21 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 777c38 <__cxa_atexit@plt+0x76bc94> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7801ec <__cxa_atexit@plt+0x774248> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r8, #8]! │ │ │ │ - ldr r2, [pc, #160] @ 780218 <__cxa_atexit@plt+0x774274> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 777e40 <__cxa_atexit@plt+0x76be9c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 777e58 <__cxa_atexit@plt+0x76beb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r8, #8] │ │ │ │ - ldr lr, [r8, #-4] │ │ │ │ - ldr ip, [r8, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr r1, [pc, #140] @ 78021c <__cxa_atexit@plt+0x774278> │ │ │ │ - add r0, sl, r9, lsl #2 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r0, #8 │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ - bne 7801f8 <__cxa_atexit@plt+0x774254> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7801b4 <__cxa_atexit@plt+0x774210> │ │ │ │ - ldr r7, [pc, #84] @ 780220 <__cxa_atexit@plt+0x77427c> │ │ │ │ - add r3, r9, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [sl] │ │ │ │ - add r7, ip, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 77fb14 <__cxa_atexit@plt+0x773b70> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7801a8 <__cxa_atexit@plt+0x774204> │ │ │ │ - ldrheq fp, [ip, #-76] @ 0xffffffb4 │ │ │ │ - cmpeq ip, r8, asr #20 │ │ │ │ - cmpeq ip, r8, asr sl │ │ │ │ - cmpeq fp, r0, asr #14 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 77f844 <__cxa_atexit@plt+0x7738a0> │ │ │ │ - andeq r0, r0, r9, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78027c <__cxa_atexit@plt+0x7742d8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #12] @ 780280 <__cxa_atexit@plt+0x7742dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r0, asr #5 │ │ │ │ - andeq r1, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7802b8 <__cxa_atexit@plt+0x774314> │ │ │ │ - ldr r9, [r5, #24]! │ │ │ │ - ldr r3, [pc, #192] @ 780364 <__cxa_atexit@plt+0x7743c0> │ │ │ │ - ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 777e5c <__cxa_atexit@plt+0x76beb8> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 780334 <__cxa_atexit@plt+0x774390> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 780354 <__cxa_atexit@plt+0x7743b0> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsheq r3, [sp, #-96] @ 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 777edc <__cxa_atexit@plt+0x76bf38> │ │ │ │ + ldr r1, [pc, #140] @ 777f0c <__cxa_atexit@plt+0x76bf68> │ │ │ │ + ldr r3, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 780348 <__cxa_atexit@plt+0x7743a4> │ │ │ │ - ldr r3, [pc, #76] @ 780358 <__cxa_atexit@plt+0x7743b4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #48] @ 78035c <__cxa_atexit@plt+0x7743b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 780360 <__cxa_atexit@plt+0x7743bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 777eec <__cxa_atexit@plt+0x76bf48> │ │ │ │ + ldr r5, [pc, #108] @ 777f10 <__cxa_atexit@plt+0x76bf6c> │ │ │ │ + ldr r1, [pc, #108] @ 777f14 <__cxa_atexit@plt+0x76bf70> │ │ │ │ + tst r3, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r7] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r2] │ │ │ │ + beq 777ecc <__cxa_atexit@plt+0x76bf28> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, r8, lsl #4 │ │ │ │ - ldrsheq fp, [ip, #-140] @ 0xffffff74 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7803b0 <__cxa_atexit@plt+0x77440c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr lr, [pc, #44] @ 7803bc <__cxa_atexit@plt+0x774418> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [pc, #60] @ 777f20 <__cxa_atexit@plt+0x76bf7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, asr #16 │ │ │ │ - smlaltbeq sp, fp, r4, r5 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 77f844 <__cxa_atexit@plt+0x7738a0> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7803fc <__cxa_atexit@plt+0x774458> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - hvceq 48468 @ 0xbd54 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 780418 <__cxa_atexit@plt+0x774474> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 780428 <__cxa_atexit@plt+0x774484> │ │ │ │ + ldr r7, [pc, #36] @ 777f18 <__cxa_atexit@plt+0x76bf74> │ │ │ │ + ldr r2, [pc, #36] @ 777f1c <__cxa_atexit@plt+0x76bf78> │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r9, r2, #1 │ │ │ │ bx r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [pc, #564] @ 780678 <__cxa_atexit@plt+0x7746d4> │ │ │ │ - ldr r9, [pc, #564] @ 78067c <__cxa_atexit@plt+0x7746d8> │ │ │ │ - ldr r3, [pc, #544] @ 78066c <__cxa_atexit@plt+0x7746c8> │ │ │ │ - ldr sl, [pc, #548] @ 780674 <__cxa_atexit@plt+0x7746d0> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 7804bc <__cxa_atexit@plt+0x774518> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 780638 <__cxa_atexit@plt+0x774694> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 780538 <__cxa_atexit@plt+0x774594> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 780528 <__cxa_atexit@plt+0x774584> │ │ │ │ - b 780584 <__cxa_atexit@plt+0x7745e0> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 780638 <__cxa_atexit@plt+0x774694> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #392] @ 780668 <__cxa_atexit@plt+0x7746c4> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #372] @ 780670 <__cxa_atexit@plt+0x7746cc> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffd2c8 │ │ │ │ + cmpeq sp, r8, lsl #12 │ │ │ │ + cmpeq ip, r8, asr r2 │ │ │ │ + ldrheq r3, [sp, #-88] @ 0xffffffa8 │ │ │ │ + cmpeq ip, r4, lsl #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + bne 777f64 <__cxa_atexit@plt+0x76bfc0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 777f78 <__cxa_atexit@plt+0x76bfd4> │ │ │ │ tst r7, #3 │ │ │ │ - beq 780584 <__cxa_atexit@plt+0x7745e0> │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 780464 <__cxa_atexit@plt+0x7744c0> │ │ │ │ - ldr r6, [r5] │ │ │ │ - cmp r4, #4 │ │ │ │ - ldmib r6, {r1, r3} │ │ │ │ - bne 780594 <__cxa_atexit@plt+0x7745f0> │ │ │ │ - ldr r6, [r7, #5] │ │ │ │ - cmp r8, r6 │ │ │ │ - bne 780638 <__cxa_atexit@plt+0x774694> │ │ │ │ - ldr r6, [pc, #308] @ 780690 <__cxa_atexit@plt+0x7746ec> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmda r5, {r6, r7} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 78064c <__cxa_atexit@plt+0x7746a8> │ │ │ │ - ldr r6, [r7, #9] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 780638 <__cxa_atexit@plt+0x774694> │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 777f70 <__cxa_atexit@plt+0x76bfcc> │ │ │ │ + b 777f84 <__cxa_atexit@plt+0x76bfe0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stm lr, {r3, r4, r6} │ │ │ │ - blt 780638 <__cxa_atexit@plt+0x774694> │ │ │ │ - ldr r4, [pc, #160] @ 780684 <__cxa_atexit@plt+0x7746e0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - beq 780658 <__cxa_atexit@plt+0x7746b4> │ │ │ │ - ldr r4, [pc, #128] @ 780688 <__cxa_atexit@plt+0x7746e4> │ │ │ │ - ldr r3, [pc, #128] @ 78068c <__cxa_atexit@plt+0x7746e8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 780680 <__cxa_atexit@plt+0x7746dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 78064c <__cxa_atexit@plt+0x7746a8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, asr fp │ │ │ │ - @ instruction: 0x000009b0 │ │ │ │ - ldrsheq fp, [ip, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r0, r8, asr #16 │ │ │ │ - andeq r0, r0, ip, ror #16 │ │ │ │ - cmpeq ip, r4, lsr #30 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - ldrdeq sp, [fp, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #40] @ 7806d8 <__cxa_atexit@plt+0x774734> │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #20] @ 7806dc <__cxa_atexit@plt+0x774738> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, r8, ror #10 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 7806fc <__cxa_atexit@plt+0x774758> │ │ │ │ mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 7807b0 <__cxa_atexit@plt+0x77480c> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + mov sl, fp │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr ip, [r3, #8] │ │ │ │ + str r1, [sp, #12] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + ldr r0, [pc, #580] @ 7781f4 <__cxa_atexit@plt+0x76c250> │ │ │ │ + ldr lr, [pc, #580] @ 7781f8 <__cxa_atexit@plt+0x76c254> │ │ │ │ + ldr r9, [pc, #580] @ 7781fc <__cxa_atexit@plt+0x76c258> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + bic r1, r2, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 778098 <__cxa_atexit@plt+0x76c0f4> │ │ │ │ + cmp r1, #4 │ │ │ │ + beq 77800c <__cxa_atexit@plt+0x76c068> │ │ │ │ + ands r1, r7, #3 │ │ │ │ + str r9, [r3] │ │ │ │ + beq 778140 <__cxa_atexit@plt+0x76c19c> │ │ │ │ + cmp r1, #2 │ │ │ │ + str r7, [r3] │ │ │ │ + bne 778150 <__cxa_atexit@plt+0x76c1ac> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + tst r2, #3 │ │ │ │ + bne 777fc0 <__cxa_atexit@plt+0x76c01c> │ │ │ │ + b 778164 <__cxa_atexit@plt+0x76c1c0> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ cmp r8, r1 │ │ │ │ - bge 7807b0 <__cxa_atexit@plt+0x77480c> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #320] @ 780878 <__cxa_atexit@plt+0x7748d4> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 780850 <__cxa_atexit@plt+0x7748ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 780864 <__cxa_atexit@plt+0x7748c0> │ │ │ │ - ldr lr, [pc, #280] @ 780888 <__cxa_atexit@plt+0x7748e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7809b8 <__cxa_atexit@plt+0x774a14> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 780828 <__cxa_atexit@plt+0x774884> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78083c <__cxa_atexit@plt+0x774898> │ │ │ │ - ldr r3, [pc, #188] @ 780884 <__cxa_atexit@plt+0x7748e0> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 780850 <__cxa_atexit@plt+0x7748ac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78085c <__cxa_atexit@plt+0x7748b8> │ │ │ │ - ldr lr, [pc, #144] @ 78088c <__cxa_atexit@plt+0x7748e8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + bcc 7781dc <__cxa_atexit@plt+0x76c238> │ │ │ │ + mov fp, sl │ │ │ │ + ldr sl, [r2, #1] │ │ │ │ + ldr r8, [r2, #5] │ │ │ │ + mov r2, lr │ │ │ │ + ldr lr, [pc, #472] @ 77820c <__cxa_atexit@plt+0x76c268> │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #4] │ │ │ │ + mov lr, r2 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 778188 <__cxa_atexit@plt+0x76c1e4> │ │ │ │ + mov sl, fp │ │ │ │ + cmp r2, #2 │ │ │ │ + str r7, [r3] │ │ │ │ + bne 7781b0 <__cxa_atexit@plt+0x76c20c> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov ip, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + tst r2, #3 │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + bne 777fc0 <__cxa_atexit@plt+0x76c01c> │ │ │ │ + b 7781c8 <__cxa_atexit@plt+0x76c224> │ │ │ │ + ldr r8, [sp, #12] │ │ │ │ + add r1, r6, #28 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + mov fp, r1 │ │ │ │ + str sl, [sp, #4] │ │ │ │ + cmp lr, r1 │ │ │ │ + bcc 7781d4 <__cxa_atexit@plt+0x76c230> │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r2, [r2, #5] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [pc, #312] @ 778200 <__cxa_atexit@plt+0x76c25c> │ │ │ │ + ldr lr, [sp, #8] │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r5, #4] │ │ │ │ + ldr r2, [pc, #300] @ 778204 <__cxa_atexit@plt+0x76c260> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + beq 778174 <__cxa_atexit@plt+0x76c1d0> │ │ │ │ + ldr sl, [sp, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + str r7, [r3] │ │ │ │ + bne 778198 <__cxa_atexit@plt+0x76c1f4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + ldr lr, [pc, #228] @ 778208 <__cxa_atexit@plt+0x76c264> │ │ │ │ + mov ip, r6 │ │ │ │ + mov r6, fp │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + bne 777fc0 <__cxa_atexit@plt+0x76c01c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, fp │ │ │ │ + b 778168 <__cxa_atexit@plt+0x76c1c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 780880 <__cxa_atexit@plt+0x7748dc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + bic r7, ip, #3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov fp, sl │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 78087c <__cxa_atexit@plt+0x7748d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, fp │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 780868 <__cxa_atexit@plt+0x7748c4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + bic r7, r6, #3 │ │ │ │ + mov r6, fp │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + bic r7, r6, #3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ + mov fp, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, r1 │ │ │ │ + b 778168 <__cxa_atexit@plt+0x76c1c4> │ │ │ │ + ldr sl, [sp, #4] │ │ │ │ + mov r1, fp │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, sl │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq ip, r8, lsl #8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrheq sl, [ip, #-212] @ 0xffffff2c │ │ │ │ - ldrsbeq fp, [ip, #-56] @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + @ instruction: 0xfffff6ec │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7808dc <__cxa_atexit@plt+0x774938> │ │ │ │ - ldr lr, [pc, #52] @ 7808e8 <__cxa_atexit@plt+0x774944> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + bne 778250 <__cxa_atexit@plt+0x76c2ac> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 778264 <__cxa_atexit@plt+0x76c2c0> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 77825c <__cxa_atexit@plt+0x76c2b8> │ │ │ │ + b 777f84 <__cxa_atexit@plt+0x76bfe0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, lsr #6 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + bne 7782a8 <__cxa_atexit@plt+0x76c304> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 7782bc <__cxa_atexit@plt+0x76c318> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 7782b4 <__cxa_atexit@plt+0x76c310> │ │ │ │ + b 777f84 <__cxa_atexit@plt+0x76bfe0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + str r7, [r5] │ │ │ │ + bne 778300 <__cxa_atexit@plt+0x76c35c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #40] @ 778314 <__cxa_atexit@plt+0x76c370> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 77830c <__cxa_atexit@plt+0x76c368> │ │ │ │ + b 777f84 <__cxa_atexit@plt+0x76bfe0> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 778348 <__cxa_atexit@plt+0x76c3a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 778350 <__cxa_atexit@plt+0x76c3ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7ffa04 <__cxa_atexit@plt+0x7f3a60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, ror #2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 780938 <__cxa_atexit@plt+0x774994> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 780944 <__cxa_atexit@plt+0x7749a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 780948 <__cxa_atexit@plt+0x7749a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7783f4 <__cxa_atexit@plt+0x76c450> │ │ │ │ + ldr r7, [pc, #192] @ 77843c <__cxa_atexit@plt+0x76c498> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 77840c <__cxa_atexit@plt+0x76c468> │ │ │ │ + ldr r1, [pc, #168] @ 778440 <__cxa_atexit@plt+0x76c49c> │ │ │ │ + ldr r8, [r5] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 778420 <__cxa_atexit@plt+0x76c47c> │ │ │ │ + ldr r5, [pc, #136] @ 778444 <__cxa_atexit@plt+0x76c4a0> │ │ │ │ + ldr r3, [pc, #136] @ 778448 <__cxa_atexit@plt+0x76c4a4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r5, [r7] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r2] │ │ │ │ + beq 7783e4 <__cxa_atexit@plt+0x76c440> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 778458 <__cxa_atexit@plt+0x76c4b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r0, lsl r3 │ │ │ │ - ldrheq fp, [ip, #-36] @ 0xffffffdc │ │ │ │ - andeq r0, r0, r9, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 778454 <__cxa_atexit@plt+0x76c4b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 77844c <__cxa_atexit@plt+0x76c4a8> │ │ │ │ + ldr r3, [pc, #36] @ 778450 <__cxa_atexit@plt+0x76c4ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0xffffcdb0 │ │ │ │ + ldrsheq r3, [sp, #-0] │ │ │ │ + cmpeq ip, r8, lsr #26 │ │ │ │ + cmpeq sp, r8, lsl #1 │ │ │ │ + ldrdeq r7, [ip, #-208] @ 0xffffff30 │ │ │ │ + smlaltteq r7, ip, ip, sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 778490 <__cxa_atexit@plt+0x76c4ec> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 778360 <__cxa_atexit@plt+0x76c3bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7809a8 <__cxa_atexit@plt+0x774a04> │ │ │ │ - ldr lr, [pc, #68] @ 7809b4 <__cxa_atexit@plt+0x774a10> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7809b8 <__cxa_atexit@plt+0x774a14> │ │ │ │ - mov r3, #8 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 778520 <__cxa_atexit@plt+0x76c57c> │ │ │ │ + ldr r7, [pc, #104] @ 778538 <__cxa_atexit@plt+0x76c594> │ │ │ │ + ldr lr, [pc, #104] @ 77853c <__cxa_atexit@plt+0x76c598> │ │ │ │ + ldr r1, [pc, #104] @ 778540 <__cxa_atexit@plt+0x76c59c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #28]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [pc, #92] @ 778544 <__cxa_atexit@plt+0x76c5a0> │ │ │ │ + sub r7, r6, #51 @ 0x33 │ │ │ │ + add lr, pc, lr │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + sub ip, r3, #24 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r2, r6, #38 @ 0x26 │ │ │ │ + stm ip, {r1, r8, r9, lr} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stmdb r3, {r8, r9} │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 778548 <__cxa_atexit@plt+0x76c5a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq sl, [ip, #-180] @ 0xffffff4c │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 780a24 <__cxa_atexit@plt+0x774a80> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #212] @ 780ab4 <__cxa_atexit@plt+0x774b10> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffc888 │ │ │ │ + @ instruction: 0xffffc7e8 │ │ │ │ + @ instruction: 0xffffc72c │ │ │ │ + cmpeq sp, ip, asr #14 │ │ │ │ + cmpeq ip, r0, lsr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 780a9c <__cxa_atexit@plt+0x774af8> │ │ │ │ - ldr r3, [pc, #180] @ 780ab8 <__cxa_atexit@plt+0x774b14> │ │ │ │ - ldr r2, [pc, #180] @ 780abc <__cxa_atexit@plt+0x774b18> │ │ │ │ - add r3, pc, r3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 778594 <__cxa_atexit@plt+0x76c5f0> │ │ │ │ + ldr r2, [pc, #68] @ 7785b0 <__cxa_atexit@plt+0x76c60c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #76] @ 0x4c │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #148] @ 780ac0 <__cxa_atexit@plt+0x774b1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 780a84 <__cxa_atexit@plt+0x774ae0> │ │ │ │ - ldr r1, [pc, #124] @ 780ac4 <__cxa_atexit@plt+0x774b20> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 780aa8 <__cxa_atexit@plt+0x774b04> │ │ │ │ - ldr r1, [pc, #100] @ 780ac8 <__cxa_atexit@plt+0x774b24> │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7785a0 <__cxa_atexit@plt+0x76c5fc> │ │ │ │ + ldr r5, [pc, #48] @ 7785b8 <__cxa_atexit@plt+0x76c614> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r7, fp │ │ │ │ - b 7806fc <__cxa_atexit@plt+0x774758> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 7ff984 <__cxa_atexit@plt+0x7f39e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #12] @ 7785b4 <__cxa_atexit@plt+0x76c610> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r8, lsr #22 │ │ │ │ - cmpeq ip, r0, lsr #21 │ │ │ │ - @ instruction: 0x000002bc │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 780b00 <__cxa_atexit@plt+0x774b5c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + cmpeq sp, ip, lsr #30 │ │ │ │ + smlalbbeq r7, ip, ip, fp │ │ │ │ + @ instruction: 0xffffa884 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 778638 <__cxa_atexit@plt+0x76c694> │ │ │ │ + ldr r3, [pc, #108] @ 778650 <__cxa_atexit@plt+0x76c6ac> │ │ │ │ + ldr lr, [pc, #108] @ 778654 <__cxa_atexit@plt+0x76c6b0> │ │ │ │ + ldr r9, [pc, #108] @ 778658 <__cxa_atexit@plt+0x76c6b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ + str r3, [r7, #20]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #96] @ 77865c <__cxa_atexit@plt+0x76c6b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r3, r6, #37 @ 0x25 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r6, #31 │ │ │ │ + str r9, [r7, #-16] │ │ │ │ + str r8, [r7, #-12] │ │ │ │ + str lr, [r7, #-8] │ │ │ │ + str r8, [r7, #-4] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r3, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 778660 <__cxa_atexit@plt+0x76c6bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmpeq sp, r0, asr #12 │ │ │ │ + smlaltbeq r7, ip, ip, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7786c8 <__cxa_atexit@plt+0x76c724> │ │ │ │ + ldr r3, [pc, #84] @ 7786d8 <__cxa_atexit@plt+0x76c734> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 7786b8 <__cxa_atexit@plt+0x76c714> │ │ │ │ + ldr r2, [pc, #68] @ 7786dc <__cxa_atexit@plt+0x76c738> │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 780b04 <__cxa_atexit@plt+0x774b60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, ip, lsr sl │ │ │ │ - andeq fp, r2, r0, lsl r2 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7786e0 <__cxa_atexit@plt+0x76c73c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + cmpeq ip, r4, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 780b4c <__cxa_atexit@plt+0x774ba8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 780b6c <__cxa_atexit@plt+0x774bc8> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #24] @ 77870c <__cxa_atexit@plt+0x76c768> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 780b64 <__cxa_atexit@plt+0x774bc0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 780b98 <__cxa_atexit@plt+0x774bf4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 7809b8 <__cxa_atexit@plt+0x774a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77878c <__cxa_atexit@plt+0x76c7e8> │ │ │ │ + ldr r3, [pc, #84] @ 77879c <__cxa_atexit@plt+0x76c7f8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 77877c <__cxa_atexit@plt+0x76c7d8> │ │ │ │ + ldr r2, [pc, #68] @ 7787a0 <__cxa_atexit@plt+0x76c7fc> │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r2, r0, r3 │ │ │ │ + ldr r7, [pc, #16] @ 7787a4 <__cxa_atexit@plt+0x76c800> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + cmpeq ip, r4, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 780b98 <__cxa_atexit@plt+0x774bf4> │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ + ldr r3, [pc, #24] @ 7787d0 <__cxa_atexit@plt+0x76c82c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r5, [r4, #804] @ 0x324 │ │ │ │ - mov lr, fp │ │ │ │ - mov fp, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r5, r6 │ │ │ │ - bcc 780cb0 <__cxa_atexit@plt+0x774d0c> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r5, #20]! │ │ │ │ - ldr r4, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r1, r4, #8 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - lsl r3, r3, #2 │ │ │ │ - ldr sl, [r3, r1] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #260] @ 780cf0 <__cxa_atexit@plt+0x774d4c> │ │ │ │ - add r8, r1, r2, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 780cd4 <__cxa_atexit@plt+0x774d30> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, sl, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 780c00 <__cxa_atexit@plt+0x774c5c> │ │ │ │ - ldr r3, [pc, #220] @ 780cf4 <__cxa_atexit@plt+0x774d50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r4] │ │ │ │ - ldr r0, [pc, #212] @ 780cf8 <__cxa_atexit@plt+0x774d54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib fp, {r0, r7} │ │ │ │ - sub r0, r6, #2 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - and r0, r0, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 780c80 <__cxa_atexit@plt+0x774cdc> │ │ │ │ - ldr r0, [pc, #184] @ 780cfc <__cxa_atexit@plt+0x774d58> │ │ │ │ - tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9] │ │ │ │ - beq 780c9c <__cxa_atexit@plt+0x774cf8> │ │ │ │ - ldr r1, [pc, #168] @ 780d00 <__cxa_atexit@plt+0x774d5c> │ │ │ │ - ldr r0, [r9, #4] │ │ │ │ - ldr r3, [r9, #56] @ 0x38 │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r8, [r9, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - mov r4, ip │ │ │ │ - mov r7, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - mov fp, lr │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r9, #32] │ │ │ │ - add r5, r9, #28 │ │ │ │ - mov r4, ip │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r9, #32] │ │ │ │ - mov r7, lr │ │ │ │ - b 7806fc <__cxa_atexit@plt+0x774758> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 778850 <__cxa_atexit@plt+0x76c8ac> │ │ │ │ + ldr r3, [pc, #84] @ 778860 <__cxa_atexit@plt+0x76c8bc> │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 778840 <__cxa_atexit@plt+0x76c89c> │ │ │ │ + ldr r2, [pc, #68] @ 778864 <__cxa_atexit@plt+0x76c8c0> │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 780d04 <__cxa_atexit@plt+0x774d60> │ │ │ │ - mov r4, ip │ │ │ │ - mov fp, lr │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r0, #8 │ │ │ │ - str r0, [ip, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, ip │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r0, #0 │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 780bfc <__cxa_atexit@plt+0x774c58> │ │ │ │ - cmpeq ip, r4, asr #20 │ │ │ │ - cmpeq ip, r0, lsl r0 │ │ │ │ - cmpeq ip, r4, lsr #17 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - andeq r5, r1, pc, asr #23 │ │ │ │ + ldr r7, [pc, #16] @ 778868 <__cxa_atexit@plt+0x76c8c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + smlaltbeq r7, ip, r4, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 780d30 <__cxa_atexit@plt+0x774d8c> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ + ldr r3, [pc, #24] @ 778894 <__cxa_atexit@plt+0x76c8f0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, sl, asr #21 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 780dd4 <__cxa_atexit@plt+0x774e30> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r8, #8]! │ │ │ │ - ldr r2, [pc, #160] @ 780e00 <__cxa_atexit@plt+0x774e5c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r8, #8] │ │ │ │ - ldr lr, [r8, #-4] │ │ │ │ - ldr ip, [r8, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr r1, [pc, #140] @ 780e04 <__cxa_atexit@plt+0x774e60> │ │ │ │ - add r0, sl, r9, lsl #2 │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r0, #8 │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ - bne 780de0 <__cxa_atexit@plt+0x774e3c> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 780d9c <__cxa_atexit@plt+0x774df8> │ │ │ │ - ldr r7, [pc, #84] @ 780e08 <__cxa_atexit@plt+0x774e64> │ │ │ │ - add r3, r9, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [sl] │ │ │ │ - add r7, ip, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 7806fc <__cxa_atexit@plt+0x774758> │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov sl, r9 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77891c <__cxa_atexit@plt+0x76c978> │ │ │ │ + ldr r2, [pc, #84] @ 778930 <__cxa_atexit@plt+0x76c98c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3, r9} │ │ │ │ + beq 77890c <__cxa_atexit@plt+0x76c968> │ │ │ │ + ldr r2, [pc, #68] @ 778934 <__cxa_atexit@plt+0x76c990> │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 778938 <__cxa_atexit@plt+0x76c994> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + smlalbteq r7, ip, ip, r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + mov sl, r9 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7789a8 <__cxa_atexit@plt+0x76ca04> │ │ │ │ + ldr r2, [pc, #84] @ 7789bc <__cxa_atexit@plt+0x76ca18> │ │ │ │ + tst sl, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r3, r9} │ │ │ │ + beq 778998 <__cxa_atexit@plt+0x76c9f4> │ │ │ │ + ldr r2, [pc, #68] @ 7789c0 <__cxa_atexit@plt+0x76ca1c> │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r8, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 7789c4 <__cxa_atexit@plt+0x76ca20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + cmpeq ip, r8, asr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 778a28 <__cxa_atexit@plt+0x76ca84> │ │ │ │ + ldr r3, [pc, #80] @ 778a40 <__cxa_atexit@plt+0x76ca9c> │ │ │ │ + ldr r9, [pc, #80] @ 778a44 <__cxa_atexit@plt+0x76caa0> │ │ │ │ + ldr lr, [pc, #80] @ 778a48 <__cxa_atexit@plt+0x76caa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 778a4c <__cxa_atexit@plt+0x76caa8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 780d90 <__cxa_atexit@plt+0x774dec> │ │ │ │ - ldrsbeq sl, [ip, #-132] @ 0xffffff7c │ │ │ │ - cmpeq ip, r0, ror #28 │ │ │ │ - cmpeq ip, r0, ror lr │ │ │ │ - cmpeq fp, r8, asr fp │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 780428 <__cxa_atexit@plt+0x774484> │ │ │ │ - andeq r0, r0, r9, lsl #19 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + cmpeq sp, r8, asr #4 │ │ │ │ + smlalbteq r7, ip, ip, r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 778a94 <__cxa_atexit@plt+0x76caf0> │ │ │ │ + ldr r7, [pc, #52] @ 778aa4 <__cxa_atexit@plt+0x76cb00> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 778a88 <__cxa_atexit@plt+0x76cae4> │ │ │ │ + mov r7, sl │ │ │ │ + b 778ab4 <__cxa_atexit@plt+0x76cb10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 778aa8 <__cxa_atexit@plt+0x76cb04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq ip, r8, ror #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 780e6c <__cxa_atexit@plt+0x774ec8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #372] @ 778c30 <__cxa_atexit@plt+0x76cc8c> │ │ │ │ + ldr r2, [pc, #372] @ 778c34 <__cxa_atexit@plt+0x76cc90> │ │ │ │ + ldr lr, [pc, #372] @ 778c38 <__cxa_atexit@plt+0x76cc94> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + and r0, sl, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 778b28 <__cxa_atexit@plt+0x76cb84> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 778bdc <__cxa_atexit@plt+0x76cc38> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 778b7c <__cxa_atexit@plt+0x76cbd8> │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ str r0, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #12] @ 780e70 <__cxa_atexit@plt+0x774ecc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbeq sl, [ip, #-96] @ 0xffffffa0 │ │ │ │ - andeq r1, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 780ea8 <__cxa_atexit@plt+0x774f04> │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r3, [pc, #192] @ 780f54 <__cxa_atexit@plt+0x774fb0> │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 780f24 <__cxa_atexit@plt+0x774f80> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 780f44 <__cxa_atexit@plt+0x774fa0> │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 778bdc <__cxa_atexit@plt+0x76cc38> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r0, #8] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + b 778b50 <__cxa_atexit@plt+0x76cbac> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 778bdc <__cxa_atexit@plt+0x76cc38> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r0, #8] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r0, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 778c1c <__cxa_atexit@plt+0x76cc78> │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + bne 778ad4 <__cxa_atexit@plt+0x76cb30> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 778bf0 <__cxa_atexit@plt+0x76cc4c> │ │ │ │ + ldr r7, [sl, #1] │ │ │ │ mov r3, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + cmp r2, #1 │ │ │ │ + stmda r5, {r2, r3, r7} │ │ │ │ + blt 778bdc <__cxa_atexit@plt+0x76cc38> │ │ │ │ + ldr r2, [pc, #164] @ 778c48 <__cxa_atexit@plt+0x76cca4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 780f38 <__cxa_atexit@plt+0x774f94> │ │ │ │ - ldr r3, [pc, #76] @ 780f48 <__cxa_atexit@plt+0x774fa4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + beq 778c10 <__cxa_atexit@plt+0x76cc6c> │ │ │ │ + ldr r3, [pc, #136] @ 778c4c <__cxa_atexit@plt+0x76cca8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #48] @ 780f4c <__cxa_atexit@plt+0x774fa8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 780f50 <__cxa_atexit@plt+0x774fac> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #88] @ 778c3c <__cxa_atexit@plt+0x76cc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #72] @ 778c40 <__cxa_atexit@plt+0x76cc9c> │ │ │ │ + ldr r8, [sl, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [sl, #5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, r8, lsl r6 │ │ │ │ - cmpeq ip, ip, lsl #26 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 780fa0 <__cxa_atexit@plt+0x774ffc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr lr, [pc, #44] @ 780fac <__cxa_atexit@plt+0x775008> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, asr ip │ │ │ │ - strheq ip, [fp, #-148] @ 0xffffff6c │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 780428 <__cxa_atexit@plt+0x774484> │ │ │ │ - smlalbbeq ip, fp, ip, r9 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #80 @ 0x50 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78105c <__cxa_atexit@plt+0x7750b8> │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 781010 <__cxa_atexit@plt+0x77506c> │ │ │ │ - ldr r7, [pc, #100] @ 781068 <__cxa_atexit@plt+0x7750c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #76] @ 781064 <__cxa_atexit@plt+0x7750c0> │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add lr, r5, #16 │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm lr, {r0, r7, r8, sl} │ │ │ │ - beq 781050 <__cxa_atexit@plt+0x7750ac> │ │ │ │ - mov r7, r9 │ │ │ │ - b 781078 <__cxa_atexit@plt+0x7750d4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 778c44 <__cxa_atexit@plt+0x76cca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r4, lsr ip │ │ │ │ - strdeq ip, [fp, #-136] @ 0xffffff78 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7810e0 <__cxa_atexit@plt+0x77513c> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7811a4 <__cxa_atexit@plt+0x775200> │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + ldrheq r2, [sp, #-136] @ 0xffffff78 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r7, [ip, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #16] @ 778c78 <__cxa_atexit@plt+0x76ccd4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - b 781514 <__cxa_atexit@plt+0x775570> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r0, [r1, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 7811b8 <__cxa_atexit@plt+0x775214> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 781250 <__cxa_atexit@plt+0x7752ac> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 781304 <__cxa_atexit@plt+0x775360> │ │ │ │ - ldr lr, [r2, #5] │ │ │ │ - mov r0, #15 │ │ │ │ - mov r8, #1 │ │ │ │ - and r0, r0, lr, lsr r3 │ │ │ │ - tst r7, r8, lsl r0 │ │ │ │ - beq 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - lsl r0, r8, r0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldr r1, [pc, #944] @ 7814e8 <__cxa_atexit@plt+0x775544> │ │ │ │ - and r0, r0, r7 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r7, [pc, #920] @ 7814dc <__cxa_atexit@plt+0x775538> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r7, r0, lsr #2 │ │ │ │ - and r0, r0, r7 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr sl, [pc, #908] @ 7814e4 <__cxa_atexit@plt+0x775540> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r8, [pc, #896] @ 7814e0 <__cxa_atexit@plt+0x77553c> │ │ │ │ - and r0, r0, sl │ │ │ │ - mvn r1, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - ldr r8, [pc, #908] @ 7814fc <__cxa_atexit@plt+0x775558> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r0, r1, r0, lsr #22 │ │ │ │ - add r0, r9, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #8]! │ │ │ │ - add r0, r3, #4 │ │ │ │ - add r1, r5, #12 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - beq 7814c4 <__cxa_atexit@plt+0x775520> │ │ │ │ - b 7831a4 <__cxa_atexit@plt+0x777200> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7811f0 <__cxa_atexit@plt+0x77524c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #12] @ 778c9c <__cxa_atexit@plt+0x76ccf8> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r0, [r2, #9] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - b 781a04 <__cxa_atexit@plt+0x775a60> │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 7812a8 <__cxa_atexit@plt+0x775304> │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - mvn r7, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - bne 781368 <__cxa_atexit@plt+0x7753c4> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 781480 <__cxa_atexit@plt+0x7754dc> │ │ │ │ - ldr r1, [r2, #5] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - ldr r1, [pc, #736] @ 781510 <__cxa_atexit@plt+0x77556c> │ │ │ │ - mov r8, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r3, [r2, #6] │ │ │ │ - ands r0, r3, r7 │ │ │ │ - beq 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - ldr r1, [pc, #644] @ 7814e8 <__cxa_atexit@plt+0x775544> │ │ │ │ - ldr lr, [pc, #628] @ 7814dc <__cxa_atexit@plt+0x775538> │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - sub r1, r0, r1 │ │ │ │ - and r8, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r8 │ │ │ │ - ldr r8, [pc, #612] @ 7814e4 <__cxa_atexit@plt+0x775540> │ │ │ │ - ldr sl, [pc, #616] @ 7814ec <__cxa_atexit@plt+0x775548> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #596] @ 7814e0 <__cxa_atexit@plt+0x77553c> │ │ │ │ - and r1, r1, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mul r1, r1, lr │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r0, r2, r3, r9} │ │ │ │ - b 78145c <__cxa_atexit@plt+0x7754b8> │ │ │ │ - mvn r0, r2 │ │ │ │ - tst r0, #3 │ │ │ │ - bne 781400 <__cxa_atexit@plt+0x77545c> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 7814cc <__cxa_atexit@plt+0x775528> │ │ │ │ - ldr r1, [r2, #5] │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - mov r2, #15 │ │ │ │ - and r2, r2, r1, lsr r3 │ │ │ │ - add r7, lr, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #556] @ 781504 <__cxa_atexit@plt+0x775560> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #8]! │ │ │ │ - add r3, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7814c4 <__cxa_atexit@plt+0x775520> │ │ │ │ - b 7827f0 <__cxa_atexit@plt+0x77684c> │ │ │ │ - uxth r3, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #21760 @ 0x5500 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr lr, [pc, #440] @ 7814dc <__cxa_atexit@plt+0x775538> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r0, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r0 │ │ │ │ - ldr r0, [pc, #428] @ 7814e4 <__cxa_atexit@plt+0x775540> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #416] @ 7814e0 <__cxa_atexit@plt+0x77553c> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r8, [pc, #428] @ 7814f4 <__cxa_atexit@plt+0x775550> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - mul r1, r0, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 78145c <__cxa_atexit@plt+0x7754b8> │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r0, lsr r3 │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - mov r8, #1 │ │ │ │ - tst r1, r8, lsl r7 │ │ │ │ - beq 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - lsl r7, r8, r7 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r8, [pc, #344] @ 7814e8 <__cxa_atexit@plt+0x775544> │ │ │ │ - and r1, r1, r7 │ │ │ │ - and r7, r8, r1, lsr #1 │ │ │ │ - ldr r8, [pc, #320] @ 7814dc <__cxa_atexit@plt+0x775538> │ │ │ │ - sub r1, r1, r7 │ │ │ │ - and r7, r8, r1, lsr #2 │ │ │ │ - and r1, r1, r8 │ │ │ │ - add r1, r1, r7 │ │ │ │ - ldr sl, [pc, #308] @ 7814e4 <__cxa_atexit@plt+0x775540> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr r9, [pc, #296] @ 7814e0 <__cxa_atexit@plt+0x77553c> │ │ │ │ - and r1, r1, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mvn r7, #3 │ │ │ │ - mul r1, r1, r9 │ │ │ │ - ldr r8, [pc, #316] @ 781508 <__cxa_atexit@plt+0x775564> │ │ │ │ - and r1, r7, r1, lsr #22 │ │ │ │ - add r1, r1, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bge 778d04 <__cxa_atexit@plt+0x76cd60> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ mov r2, #0 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #80] @ 778d20 <__cxa_atexit@plt+0x76cd7c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - add r1, r3, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 7814c4 <__cxa_atexit@plt+0x775520> │ │ │ │ - b 78278c <__cxa_atexit@plt+0x7767e8> │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - uxth r0, r7 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 78146c <__cxa_atexit@plt+0x7754c8> │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #21760 @ 0x5500 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r8, [pc, #184] @ 7814dc <__cxa_atexit@plt+0x775538> │ │ │ │ - sub r1, r0, r1 │ │ │ │ - and r3, r8, r1, lsr #2 │ │ │ │ - and r1, r1, r8 │ │ │ │ - ldr r9, [pc, #204] @ 781500 <__cxa_atexit@plt+0x77555c> │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [pc, #168] @ 7814e4 <__cxa_atexit@plt+0x775540> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr r8, [pc, #156] @ 7814e0 <__cxa_atexit@plt+0x77553c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - and r1, r1, r3 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r9, [r5, #4]! │ │ │ │ - mul r1, r1, r8 │ │ │ │ - str lr, [r5, #24] │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - ldr r8, [pc, #148] @ 7814f8 <__cxa_atexit@plt+0x775554> │ │ │ │ - lsr r7, r1, #24 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #124] @ 7814f0 <__cxa_atexit@plt+0x77554c> │ │ │ │ + str r3, [r5] │ │ │ │ + beq 778d18 <__cxa_atexit@plt+0x76cd74> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #48] @ 778d24 <__cxa_atexit@plt+0x76cd80> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #28] @ 778d28 <__cxa_atexit@plt+0x76cd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r1, #15 │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r1, r1, r0, lsr r3 │ │ │ │ - add r1, r2, r1, lsl #2 │ │ │ │ - ldr r8, [pc, #116] @ 78150c <__cxa_atexit@plt+0x775568> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - add r1, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 7814c4 <__cxa_atexit@plt+0x775520> │ │ │ │ - b 782728 <__cxa_atexit@plt+0x776784> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 782834 <__cxa_atexit@plt+0x776890> │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - andeq r2, r0, r0, asr #7 │ │ │ │ - cmpeq ip, r4, asr #15 │ │ │ │ - andeq r1, r0, r0, lsr #29 │ │ │ │ - ldrsbeq sl, [ip, #-116] @ 0xffffff8c │ │ │ │ - andeq r2, r0, r4, lsr #32 │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - andeq r1, r0, ip, lsl #10 │ │ │ │ - @ instruction: 0x000013b4 │ │ │ │ - andeq r1, r0, r4, lsl #5 │ │ │ │ - andeq r0, r0, r8, asr #25 │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #432] @ 7816ec <__cxa_atexit@plt+0x775748> │ │ │ │ - ldr fp, [pc, #432] @ 7816f0 <__cxa_atexit@plt+0x77574c> │ │ │ │ - ldr r2, [pc, #412] @ 7816e0 <__cxa_atexit@plt+0x77573c> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 7815a8 <__cxa_atexit@plt+0x775604> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 7816c4 <__cxa_atexit@plt+0x775720> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78162c <__cxa_atexit@plt+0x775688> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 781610 <__cxa_atexit@plt+0x77566c> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 7816c4 <__cxa_atexit@plt+0x775720> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #272] @ 7816dc <__cxa_atexit@plt+0x775738> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #256] @ 7816e8 <__cxa_atexit@plt+0x775744> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #240] @ 7816e4 <__cxa_atexit@plt+0x775740> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 781668 <__cxa_atexit@plt+0x7756c4> │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0x015d2790 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bge 778d98 <__cxa_atexit@plt+0x76cdf4> │ │ │ │ + add r9, r5, #12 │ │ │ │ + mov r2, #0 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #104] @ 778dc8 <__cxa_atexit@plt+0x76ce24> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 781558 <__cxa_atexit@plt+0x7755b4> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78167c <__cxa_atexit@plt+0x7756d8> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 7816c4 <__cxa_atexit@plt+0x775720> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 781700 <__cxa_atexit@plt+0x77575c> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 7816c4 <__cxa_atexit@plt+0x775720> │ │ │ │ - ldr r6, [pc, #104] @ 7816f8 <__cxa_atexit@plt+0x775754> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 7816fc <__cxa_atexit@plt+0x775758> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 7816f4 <__cxa_atexit@plt+0x775750> │ │ │ │ + bhi 778db8 <__cxa_atexit@plt+0x76ce14> │ │ │ │ + ldr r7, [pc, #76] @ 778dcc <__cxa_atexit@plt+0x76ce28> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 778dac <__cxa_atexit@plt+0x76ce08> │ │ │ │ + mov r7, sl │ │ │ │ + b 778ab4 <__cxa_atexit@plt+0x76cb10> │ │ │ │ + ldr r7, [pc, #52] @ 778dd4 <__cxa_atexit@plt+0x76ce30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr #9 │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - cmpeq ip, ip, ror #10 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - cmpeq ip, r4, lsl #29 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 778dd0 <__cxa_atexit@plt+0x76ce2c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + cmpeq ip, r4, asr #8 │ │ │ │ + ldrsheq r2, [sp, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bge 778e5c <__cxa_atexit@plt+0x76ceb8> │ │ │ │ + add r9, r5, #12 │ │ │ │ mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 781788 <__cxa_atexit@plt+0x7757e4> │ │ │ │ - ldr r1, [pc, #120] @ 7817ac <__cxa_atexit@plt+0x775808> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #104] @ 778e8c <__cxa_atexit@plt+0x76cee8> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 78179c <__cxa_atexit@plt+0x7757f8> │ │ │ │ - ldr lr, [pc, #88] @ 7817b0 <__cxa_atexit@plt+0x77580c> │ │ │ │ - ldr r1, [pc, #88] @ 7817b4 <__cxa_atexit@plt+0x775810> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 7817b8 <__cxa_atexit@plt+0x775814> │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + bhi 778e7c <__cxa_atexit@plt+0x76ced8> │ │ │ │ + ldr r7, [pc, #76] @ 778e90 <__cxa_atexit@plt+0x76ceec> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 778e70 <__cxa_atexit@plt+0x76cecc> │ │ │ │ + mov r7, sl │ │ │ │ + b 778ab4 <__cxa_atexit@plt+0x76cb10> │ │ │ │ + ldr r7, [pc, #52] @ 778e98 <__cxa_atexit@plt+0x76cef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrsbeq r9, [ip, #-212] @ 0xffffff2c │ │ │ │ - cmpeq ip, r8, lsr #9 │ │ │ │ - andeq r2, r0, r9, rrx │ │ │ │ + ldr r7, [pc, #16] @ 778e94 <__cxa_atexit@plt+0x76cef0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + smlalbbeq r7, ip, r0, r3 │ │ │ │ + cmpeq sp, r8, lsr r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 778ee0 <__cxa_atexit@plt+0x76cf3c> │ │ │ │ + ldr r7, [pc, #52] @ 778ef0 <__cxa_atexit@plt+0x76cf4c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 778ed4 <__cxa_atexit@plt+0x76cf30> │ │ │ │ + mov r7, sl │ │ │ │ + b 778f00 <__cxa_atexit@plt+0x76cf5c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 778ef4 <__cxa_atexit@plt+0x76cf50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq ip, r0, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7817f8 <__cxa_atexit@plt+0x775854> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #372] @ 77907c <__cxa_atexit@plt+0x76d0d8> │ │ │ │ + ldr r2, [pc, #372] @ 779080 <__cxa_atexit@plt+0x76d0dc> │ │ │ │ + ldr lr, [pc, #372] @ 779084 <__cxa_atexit@plt+0x76d0e0> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + and r0, sl, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 778f74 <__cxa_atexit@plt+0x76cfd0> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 779028 <__cxa_atexit@plt+0x76d084> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 778fc8 <__cxa_atexit@plt+0x76d024> │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 7817fc <__cxa_atexit@plt+0x775858> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r4, asr #26 │ │ │ │ - andeq r4, r0, sl, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 781834 <__cxa_atexit@plt+0x775890> │ │ │ │ - ldr r9, [r5, #32]! │ │ │ │ - ldr r3, [pc, #192] @ 7818e0 <__cxa_atexit@plt+0x77593c> │ │ │ │ - ldr sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 7818b0 <__cxa_atexit@plt+0x77590c> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 7818d0 <__cxa_atexit@plt+0x77592c> │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 779028 <__cxa_atexit@plt+0x76d084> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r0, #8] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + b 778f9c <__cxa_atexit@plt+0x76cff8> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 779028 <__cxa_atexit@plt+0x76d084> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr sl, [r0, #8] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + sub r0, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 779068 <__cxa_atexit@plt+0x76d0c4> │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + bne 778f20 <__cxa_atexit@plt+0x76cf7c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 77903c <__cxa_atexit@plt+0x76d098> │ │ │ │ + ldr r7, [sl, #1] │ │ │ │ mov r3, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + cmp r2, #1 │ │ │ │ + stmda r5, {r2, r3, r7} │ │ │ │ + blt 779028 <__cxa_atexit@plt+0x76d084> │ │ │ │ + ldr r2, [pc, #164] @ 779094 <__cxa_atexit@plt+0x76d0f0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 7818c4 <__cxa_atexit@plt+0x775920> │ │ │ │ - ldr r3, [pc, #76] @ 7818d4 <__cxa_atexit@plt+0x775930> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + beq 77905c <__cxa_atexit@plt+0x76d0b8> │ │ │ │ + ldr r3, [pc, #136] @ 779098 <__cxa_atexit@plt+0x76d0f4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #48] @ 7818d8 <__cxa_atexit@plt+0x775934> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 7818dc <__cxa_atexit@plt+0x775938> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #88] @ 779088 <__cxa_atexit@plt+0x76d0e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #72] @ 77908c <__cxa_atexit@plt+0x76d0e8> │ │ │ │ + ldr r8, [sl, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [sl, #5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - cmpeq ip, ip, lsl #25 │ │ │ │ - cmpeq ip, r0, lsl #7 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 781928 <__cxa_atexit@plt+0x775984> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 781934 <__cxa_atexit@plt+0x775990> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [pc, #32] @ 779090 <__cxa_atexit@plt+0x76d0ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, asr #5 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ + andeq r0, r0, r8, lsr #6 │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + cmpeq sp, ip, ror #8 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x014c7194 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 781514 <__cxa_atexit@plt+0x775570> │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #16] @ 7790c4 <__cxa_atexit@plt+0x76d120> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 781980 <__cxa_atexit@plt+0x7759dc> │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r3, [pc, #44] @ 781998 <__cxa_atexit@plt+0x7759f4> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #12] @ 7790e8 <__cxa_atexit@plt+0x76d144> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [pc, #12] @ 781994 <__cxa_atexit@plt+0x7759f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrheq sl, [ip, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7819e0 <__cxa_atexit@plt+0x775a3c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 7819ec <__cxa_atexit@plt+0x775a48> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, lsl r2 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 781514 <__cxa_atexit@plt+0x775570> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #432] @ 781bdc <__cxa_atexit@plt+0x775c38> │ │ │ │ - ldr fp, [pc, #432] @ 781be0 <__cxa_atexit@plt+0x775c3c> │ │ │ │ - ldr r2, [pc, #412] @ 781bd0 <__cxa_atexit@plt+0x775c2c> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 781a98 <__cxa_atexit@plt+0x775af4> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 781bb4 <__cxa_atexit@plt+0x775c10> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 781b1c <__cxa_atexit@plt+0x775b78> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 781b00 <__cxa_atexit@plt+0x775b5c> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 781bb4 <__cxa_atexit@plt+0x775c10> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #272] @ 781bcc <__cxa_atexit@plt+0x775c28> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #256] @ 781bd8 <__cxa_atexit@plt+0x775c34> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #240] @ 781bd4 <__cxa_atexit@plt+0x775c30> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 781b58 <__cxa_atexit@plt+0x775bb4> │ │ │ │ - str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 781a48 <__cxa_atexit@plt+0x775aa4> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 781b6c <__cxa_atexit@plt+0x775bc8> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 781bb4 <__cxa_atexit@plt+0x775c10> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 781bf0 <__cxa_atexit@plt+0x775c4c> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 781bb4 <__cxa_atexit@plt+0x775c10> │ │ │ │ - ldr r6, [pc, #104] @ 781be8 <__cxa_atexit@plt+0x775c44> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 781bec <__cxa_atexit@plt+0x775c48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 781be4 <__cxa_atexit@plt+0x775c40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr #9 │ │ │ │ - andeq r0, r0, r4, ror #7 │ │ │ │ - cmpeq ip, ip, ror r0 │ │ │ │ - @ instruction: 0x000002b8 │ │ │ │ - @ instruction: 0x015c9994 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bge 779150 <__cxa_atexit@plt+0x76d1ac> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 781c78 <__cxa_atexit@plt+0x775cd4> │ │ │ │ - ldr r1, [pc, #120] @ 781c9c <__cxa_atexit@plt+0x775cf8> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #80] @ 77916c <__cxa_atexit@plt+0x76d1c8> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 781c8c <__cxa_atexit@plt+0x775ce8> │ │ │ │ - ldr lr, [pc, #88] @ 781ca0 <__cxa_atexit@plt+0x775cfc> │ │ │ │ - ldr r1, [pc, #88] @ 781ca4 <__cxa_atexit@plt+0x775d00> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 781ca8 <__cxa_atexit@plt+0x775d04> │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 779164 <__cxa_atexit@plt+0x76d1c0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #48] @ 779170 <__cxa_atexit@plt+0x76d1cc> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #28] @ 779174 <__cxa_atexit@plt+0x76d1d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r4, ror #17 │ │ │ │ - ldrheq r9, [ip, #-248] @ 0xffffff08 │ │ │ │ - andeq r2, r0, r9, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 781ce8 <__cxa_atexit@plt+0x775d44> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 781cec <__cxa_atexit@plt+0x775d48> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r4, asr r8 │ │ │ │ - andeq r4, r0, sl, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq sp, r4, asr #6 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 781d24 <__cxa_atexit@plt+0x775d80> │ │ │ │ - ldr sl, [r5, #32]! │ │ │ │ - ldr r3, [pc, #192] @ 781dd0 <__cxa_atexit@plt+0x775e2c> │ │ │ │ - ldr r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 781da0 <__cxa_atexit@plt+0x775dfc> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bge 7791e4 <__cxa_atexit@plt+0x76d240> │ │ │ │ + add r9, r5, #12 │ │ │ │ + mov r2, #0 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #112] @ 781dc0 <__cxa_atexit@plt+0x775e1c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 781db4 <__cxa_atexit@plt+0x775e10> │ │ │ │ - ldr r3, [pc, #76] @ 781dc4 <__cxa_atexit@plt+0x775e20> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #104] @ 779214 <__cxa_atexit@plt+0x76d270> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #48] @ 781dc8 <__cxa_atexit@plt+0x775e24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #36] @ 781dcc <__cxa_atexit@plt+0x775e28> │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + cmp fp, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + bhi 779204 <__cxa_atexit@plt+0x76d260> │ │ │ │ + ldr r7, [pc, #76] @ 779218 <__cxa_atexit@plt+0x76d274> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 7791f8 <__cxa_atexit@plt+0x76d254> │ │ │ │ + mov r7, sl │ │ │ │ + b 778f00 <__cxa_atexit@plt+0x76cf5c> │ │ │ │ + ldr r7, [pc, #52] @ 779220 <__cxa_atexit@plt+0x76d27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x015c979c │ │ │ │ - @ instruction: 0x015c9e90 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 781e18 <__cxa_atexit@plt+0x775e74> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 781e24 <__cxa_atexit@plt+0x775e80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [pc, #16] @ 77921c <__cxa_atexit@plt+0x76d278> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq r9, [ip, #-216] @ 0xffffff28 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 781a04 <__cxa_atexit@plt+0x775a60> │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + strdeq r6, [ip, #-252] @ 0xffffff04 │ │ │ │ + ldrheq r2, [sp, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 781e70 <__cxa_atexit@plt+0x775ecc> │ │ │ │ - ldr sl, [r5, #16]! │ │ │ │ - ldr r3, [pc, #44] @ 781e88 <__cxa_atexit@plt+0x775ee4> │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bge 7792a8 <__cxa_atexit@plt+0x76d304> │ │ │ │ + add r9, r5, #12 │ │ │ │ + mov r2, #0 │ │ │ │ + ldm r9, {r3, r8, r9} │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #104] @ 7792d8 <__cxa_atexit@plt+0x76d334> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + sub r7, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [pc, #12] @ 781e84 <__cxa_atexit@plt+0x775ee0> │ │ │ │ + bhi 7792c8 <__cxa_atexit@plt+0x76d324> │ │ │ │ + ldr r7, [pc, #76] @ 7792dc <__cxa_atexit@plt+0x76d338> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 7792bc <__cxa_atexit@plt+0x76d318> │ │ │ │ + mov r7, sl │ │ │ │ + b 778f00 <__cxa_atexit@plt+0x76cf5c> │ │ │ │ + ldr r7, [pc, #52] @ 7792e4 <__cxa_atexit@plt+0x76d340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r0, asr #27 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 781ed0 <__cxa_atexit@plt+0x775f2c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #40] @ 781edc <__cxa_atexit@plt+0x775f38> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, lsr #26 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 781a04 <__cxa_atexit@plt+0x775a60> │ │ │ │ - hvceq 48032 @ 0xbba0 │ │ │ │ - andeq r0, r0, r7, lsl #19 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [pc, #44] @ 781f3c <__cxa_atexit@plt+0x775f98> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr r8, [pc, #20] @ 781f40 <__cxa_atexit@plt+0x775f9c> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, r8, lsl #26 │ │ │ │ - andeq r0, r0, r7, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 781f64 <__cxa_atexit@plt+0x775fc0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldm r5, {r3, r8} │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 782008 <__cxa_atexit@plt+0x776064> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 782008 <__cxa_atexit@plt+0x776064> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #300] @ 7820cc <__cxa_atexit@plt+0x776128> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7820a4 <__cxa_atexit@plt+0x776100> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7820b8 <__cxa_atexit@plt+0x776114> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #260] @ 7820dc <__cxa_atexit@plt+0x776138> │ │ │ │ - sub r1, r3, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 78220c <__cxa_atexit@plt+0x776268> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 782080 <__cxa_atexit@plt+0x7760dc> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 782094 <__cxa_atexit@plt+0x7760f0> │ │ │ │ - ldr r3, [pc, #184] @ 7820d8 <__cxa_atexit@plt+0x776134> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r7, [pc, #16] @ 7792e0 <__cxa_atexit@plt+0x76d33c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + cmpeq ip, r8, lsr pc │ │ │ │ + cmpeq sp, ip, ror #3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 779338 <__cxa_atexit@plt+0x76d394> │ │ │ │ + ldr r7, [pc, #52] @ 779348 <__cxa_atexit@plt+0x76d3a4> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 77932c <__cxa_atexit@plt+0x76d388> │ │ │ │ + mov r7, sl │ │ │ │ + b 778f00 <__cxa_atexit@plt+0x76cf5c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 77934c <__cxa_atexit@plt+0x76d3a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + smlalbteq r6, ip, r8, lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7793a0 <__cxa_atexit@plt+0x76d3fc> │ │ │ │ + ldr r7, [pc, #52] @ 7793b0 <__cxa_atexit@plt+0x76d40c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 779394 <__cxa_atexit@plt+0x76d3f0> │ │ │ │ + mov r7, sl │ │ │ │ + b 778ab4 <__cxa_atexit@plt+0x76cb10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7793b4 <__cxa_atexit@plt+0x76d410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff730 │ │ │ │ + cmpeq ip, ip, asr lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 779418 <__cxa_atexit@plt+0x76d474> │ │ │ │ + ldr r3, [pc, #80] @ 779430 <__cxa_atexit@plt+0x76d48c> │ │ │ │ + ldr r9, [pc, #80] @ 779434 <__cxa_atexit@plt+0x76d490> │ │ │ │ + ldr lr, [pc, #80] @ 779438 <__cxa_atexit@plt+0x76d494> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #28]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7820a4 <__cxa_atexit@plt+0x776100> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7820b0 <__cxa_atexit@plt+0x77610c> │ │ │ │ - ldr lr, [pc, #140] @ 7820e0 <__cxa_atexit@plt+0x77613c> │ │ │ │ + sub r1, r6, #22 │ │ │ │ + sub r2, r6, #14 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 7820d4 <__cxa_atexit@plt+0x776130> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #28] @ 77943c <__cxa_atexit@plt+0x76d498> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 7820d0 <__cxa_atexit@plt+0x77612c> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + cmpeq sp, r8, asr r8 │ │ │ │ + smlaltteq r6, ip, r8, sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7794a4 <__cxa_atexit@plt+0x76d500> │ │ │ │ + ldr r3, [pc, #84] @ 7794b4 <__cxa_atexit@plt+0x76d510> │ │ │ │ + tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + beq 779494 <__cxa_atexit@plt+0x76d4f0> │ │ │ │ + ldr r2, [pc, #68] @ 7794b8 <__cxa_atexit@plt+0x76d514> │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 7820bc <__cxa_atexit@plt+0x776118> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrheq r9, [ip, #-176] @ 0xffffff50 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmpeq ip, r8, asr #10 │ │ │ │ - cmpeq ip, r0, lsl #23 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 782130 <__cxa_atexit@plt+0x77618c> │ │ │ │ - ldr lr, [pc, #52] @ 78213c <__cxa_atexit@plt+0x776198> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [pc, #16] @ 7794bc <__cxa_atexit@plt+0x76d518> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, ip, asr #21 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78218c <__cxa_atexit@plt+0x7761e8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 782198 <__cxa_atexit@plt+0x7761f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78219c <__cxa_atexit@plt+0x7761f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + @ instruction: 0xfffff40c │ │ │ │ + @ instruction: 0xfffff420 │ │ │ │ + cmpeq ip, r0, asr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7794f4 <__cxa_atexit@plt+0x76d550> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 7794fc <__cxa_atexit@plt+0x76d558> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r9, [ip, #-172] @ 0xffffff54 │ │ │ │ - cmpeq ip, r0, ror #20 │ │ │ │ - andeq r2, r0, r9, ror #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7821fc <__cxa_atexit@plt+0x776258> │ │ │ │ - ldr lr, [pc, #68] @ 782208 <__cxa_atexit@plt+0x776264> │ │ │ │ + cmpeq sp, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77954c <__cxa_atexit@plt+0x76d5a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 779554 <__cxa_atexit@plt+0x76d5b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ + ldr r0, [pc, #40] @ 779558 <__cxa_atexit@plt+0x76d5b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 78220c <__cxa_atexit@plt+0x776268> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, ror #6 │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 782278 <__cxa_atexit@plt+0x7762d4> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #204] @ 782300 <__cxa_atexit@plt+0x77635c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7822e8 <__cxa_atexit@plt+0x776344> │ │ │ │ - ldr r3, [pc, #172] @ 782304 <__cxa_atexit@plt+0x776360> │ │ │ │ - ldr r2, [pc, #172] @ 782308 <__cxa_atexit@plt+0x776364> │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1051e94 <__cxa_atexit@plt+0x1045ef0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r0, ror pc │ │ │ │ + cmpeq sp, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77958c <__cxa_atexit@plt+0x76d5e8> │ │ │ │ + ldr r8, [pc, #28] @ 779594 <__cxa_atexit@plt+0x76d5f0> │ │ │ │ + ldr r2, [pc, #28] @ 779598 <__cxa_atexit@plt+0x76d5f4> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #140] @ 78230c <__cxa_atexit@plt+0x776368> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7822d4 <__cxa_atexit@plt+0x776330> │ │ │ │ - ldr r1, [pc, #120] @ 782310 <__cxa_atexit@plt+0x77636c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7822f4 <__cxa_atexit@plt+0x776350> │ │ │ │ - ldr r1, [pc, #96] @ 782314 <__cxa_atexit@plt+0x776370> │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 781f64 <__cxa_atexit@plt+0x775fc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, fp, lsl #17 │ │ │ │ + cmpeq sp, r8, lsl pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7795cc <__cxa_atexit@plt+0x76d628> │ │ │ │ + ldr r8, [pc, #28] @ 7795d4 <__cxa_atexit@plt+0x76d630> │ │ │ │ + ldr r2, [pc, #28] @ 7795d8 <__cxa_atexit@plt+0x76d634> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + teqeq r5, sp, asr r8 │ │ │ │ + ldrsbeq r1, [sp, #-232] @ 0xffffff18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77960c <__cxa_atexit@plt+0x76d668> │ │ │ │ + ldr r8, [pc, #28] @ 779614 <__cxa_atexit@plt+0x76d670> │ │ │ │ + ldr r2, [pc, #28] @ 779618 <__cxa_atexit@plt+0x76d674> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - ldrsbeq r9, [ip, #-36] @ 0xffffffdc │ │ │ │ - cmpeq ip, ip, asr #4 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r1, r9, pc, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 782340 <__cxa_atexit@plt+0x77639c> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20]! │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r4, r0, sl, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + teqeq r5, sl, lsr #16 │ │ │ │ + @ instruction: 0x015d1e98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7823e4 <__cxa_atexit@plt+0x776440> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr ip, [r8, #8]! │ │ │ │ - ldr lr, [r8, #-4] │ │ │ │ - ldr sl, [r8, #4] │ │ │ │ - ldr r9, [r8, #16] │ │ │ │ - ldr r1, [pc, #148] @ 782410 <__cxa_atexit@plt+0x77646c> │ │ │ │ - add r0, r9, sl, lsl #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldr r2, [pc, #136] @ 782414 <__cxa_atexit@plt+0x776470> │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7796f0 <__cxa_atexit@plt+0x76d74c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7796f8 <__cxa_atexit@plt+0x76d754> │ │ │ │ + ldr r1, [pc, #188] @ 77970c <__cxa_atexit@plt+0x76d768> │ │ │ │ + ldr r9, [pc, #188] @ 779710 <__cxa_atexit@plt+0x76d76c> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #184] @ 779714 <__cxa_atexit@plt+0x76d770> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr ip, [pc, #148] @ 779718 <__cxa_atexit@plt+0x76d774> │ │ │ │ + mov lr, r3 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #132] @ 77971c <__cxa_atexit@plt+0x76d778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r0, #8 │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - bne 7823f0 <__cxa_atexit@plt+0x77644c> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7823ac <__cxa_atexit@plt+0x776408> │ │ │ │ - ldr r7, [pc, #84] @ 782418 <__cxa_atexit@plt+0x776474> │ │ │ │ - add r3, ip, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r9] │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 781f64 <__cxa_atexit@plt+0x775fc0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7823a0 <__cxa_atexit@plt+0x7763fc> │ │ │ │ - ldrheq r9, [ip, #-36] @ 0xffffffdc │ │ │ │ - cmpeq ip, r0, asr r8 │ │ │ │ - cmpeq ip, r0, ror #16 │ │ │ │ - andeq r1, r9, pc, lsl #18 │ │ │ │ + ldr r9, [pc, #128] @ 779720 <__cxa_atexit@plt+0x76d77c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [pc, #120] @ 779724 <__cxa_atexit@plt+0x76d780> │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [lr, #32]! │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [pc, #100] @ 779728 <__cxa_atexit@plt+0x76d784> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #84] @ 77972c <__cxa_atexit@plt+0x76d788> │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #8]! │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 779700 <__cxa_atexit@plt+0x76d75c> │ │ │ │ + mov r5, #60 @ 0x3c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + cmpeq sp, r4, lsr lr │ │ │ │ + cmpeq sp, r0, asr #11 │ │ │ │ + ldrheq r2, [sp, #-92] @ 0xffffffa4 │ │ │ │ + ldrheq r2, [sp, #-84] @ 0xffffffac │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x015d2598 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 782450 <__cxa_atexit@plt+0x7764ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 782454 <__cxa_atexit@plt+0x7764b0> │ │ │ │ + ldr r3, [pc, #12] @ 77974c <__cxa_atexit@plt+0x76d7a8> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, ip, ror #1 │ │ │ │ - andseq r3, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 782518 <__cxa_atexit@plt+0x776574> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #224] @ 78255c <__cxa_atexit@plt+0x7765b8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 782534 <__cxa_atexit@plt+0x776590> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #24]! │ │ │ │ - mov r8, #0 │ │ │ │ - lsl r0, r7, #2 │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r2, r1, #8 │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr lr, [r5, #-16] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - add sl, r2, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #152] @ 782560 <__cxa_atexit@plt+0x7765bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 782540 <__cxa_atexit@plt+0x77659c> │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - ldrex r0, [sl] │ │ │ │ - strex r0, r6, [sl] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 7824d8 <__cxa_atexit@plt+0x776534> │ │ │ │ - ldr r0, [pc, #116] @ 782564 <__cxa_atexit@plt+0x7765c0> │ │ │ │ - ldr r3, [pc, #116] @ 782568 <__cxa_atexit@plt+0x7765c4> │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, lr │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r1] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - ldr sl, [r1, #7] │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 78220c <__cxa_atexit@plt+0x776268> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq sp, r4, lsr #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77979c <__cxa_atexit@plt+0x76d7f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 7797a4 <__cxa_atexit@plt+0x76d800> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 7797a8 <__cxa_atexit@plt+0x76d804> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1051e94 <__cxa_atexit@plt+0x1045ef0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r1, ip, lr} │ │ │ │ - b 7824d4 <__cxa_atexit@plt+0x776530> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - cmpeq ip, r8, lsr #14 │ │ │ │ - mulseq r2, r0, r3 │ │ │ │ + cmpeq sp, r0, lsr #26 │ │ │ │ + ldrheq r1, [sp, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7797dc <__cxa_atexit@plt+0x76d838> │ │ │ │ + ldr r8, [pc, #28] @ 7797e4 <__cxa_atexit@plt+0x76d840> │ │ │ │ + ldr r2, [pc, #28] @ 7797e8 <__cxa_atexit@plt+0x76d844> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, sp, asr r6 │ │ │ │ + cmpeq sp, r8, asr #25 │ │ │ │ + cmpeq ip, r4, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7798b4 <__cxa_atexit@plt+0x76d910> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7798bc <__cxa_atexit@plt+0x76d918> │ │ │ │ + ldr r1, [pc, #172] @ 7798d0 <__cxa_atexit@plt+0x76d92c> │ │ │ │ + ldr r9, [pc, #172] @ 7798d4 <__cxa_atexit@plt+0x76d930> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 7798d8 <__cxa_atexit@plt+0x76d934> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 7798dc <__cxa_atexit@plt+0x76d938> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 7798e0 <__cxa_atexit@plt+0x76d93c> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 7798e4 <__cxa_atexit@plt+0x76d940> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 7798e8 <__cxa_atexit@plt+0x76d944> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 7798ec <__cxa_atexit@plt+0x76d948> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 7798f0 <__cxa_atexit@plt+0x76d94c> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 7798c4 <__cxa_atexit@plt+0x76d920> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq sp, r0, ror #24 │ │ │ │ + hvceq 50824 @ 0xc688 │ │ │ │ + ldrsheq r2, [sp, #-56] @ 0xffffffc8 │ │ │ │ + cmpeq sp, r0, ror #7 │ │ │ │ + cmpeq sp, ip, ror #7 │ │ │ │ + ldrsbeq r2, [sp, #-52] @ 0xffffffcc │ │ │ │ + cmpeq ip, r0, lsr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #24]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - lsl r1, r7, #2 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - add r3, sl, #8 │ │ │ │ - mov lr, r6 │ │ │ │ - mov r6, #0 │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r9, [r5, #-16] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r1, r3] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - mov r2, r4 │ │ │ │ - add r4, r3, r0, lsl #2 │ │ │ │ - ldr r3, [pc, #120] @ 782638 <__cxa_atexit@plt+0x776694> │ │ │ │ + ldr r3, [pc, #12] @ 779910 <__cxa_atexit@plt+0x76d96c> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 782610 <__cxa_atexit@plt+0x77666c> │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r7, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7825d0 <__cxa_atexit@plt+0x77662c> │ │ │ │ - ldr r3, [pc, #84] @ 78263c <__cxa_atexit@plt+0x776698> │ │ │ │ - ldr r1, [pc, #84] @ 782640 <__cxa_atexit@plt+0x77669c> │ │ │ │ - mov r4, r2 │ │ │ │ - mov r6, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [sl] │ │ │ │ - ldr sl, [fp, #7] │ │ │ │ - mov fp, ip │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - str r2, [sp, #8] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - b 7825cc <__cxa_atexit@plt+0x776628> │ │ │ │ - cmpeq ip, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r0, lsr r6 │ │ │ │ - andeq r4, r0, sl, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq sp, r0, ror #23 │ │ │ │ + strdeq r6, [ip, #-140] @ 0xffffff74 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 779990 <__cxa_atexit@plt+0x76d9ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, sl, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7826e4 <__cxa_atexit@plt+0x776740> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr ip, [r8, #8]! │ │ │ │ - ldr lr, [r8, #-4] │ │ │ │ - ldr sl, [r8, #4] │ │ │ │ - ldr r9, [r8, #16] │ │ │ │ - ldr r1, [pc, #148] @ 782710 <__cxa_atexit@plt+0x77676c> │ │ │ │ - add r0, r9, sl, lsl #2 │ │ │ │ + bcc 779998 <__cxa_atexit@plt+0x76d9f4> │ │ │ │ + ldr lr, [pc, #96] @ 7799ac <__cxa_atexit@plt+0x76da08> │ │ │ │ + ldr r1, [pc, #96] @ 7799b0 <__cxa_atexit@plt+0x76da0c> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldr r2, [pc, #136] @ 782714 <__cxa_atexit@plt+0x776770> │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r0, #8 │ │ │ │ - stmib r3, {r2, lr} │ │ │ │ - bne 7826f0 <__cxa_atexit@plt+0x77674c> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7826ac <__cxa_atexit@plt+0x776708> │ │ │ │ - ldr r7, [pc, #84] @ 782718 <__cxa_atexit@plt+0x776774> │ │ │ │ - add r3, ip, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r9] │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 781f64 <__cxa_atexit@plt+0x775fc0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7826a0 <__cxa_atexit@plt+0x7766fc> │ │ │ │ - ldrheq r8, [ip, #-244] @ 0xffffff0c │ │ │ │ - cmpeq ip, r0, asr r5 │ │ │ │ - cmpeq ip, r0, ror #10 │ │ │ │ - cmpeq fp, r8, asr #4 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 782768 <__cxa_atexit@plt+0x7767c4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 780428 <__cxa_atexit@plt+0x774484> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ 7799b4 <__cxa_atexit@plt+0x76da10> │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #20]! │ │ │ │ + str r3, [sl, #28] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 7799a0 <__cxa_atexit@plt+0x76d9fc> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r2 │ │ │ │ - smlaltteq fp, fp, r4, r1 @ │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + cmpeq sp, r4, asr #22 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + cmpeq ip, r8, asr r8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7827cc <__cxa_atexit@plt+0x776828> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 780428 <__cxa_atexit@plt+0x774484> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 779a58 <__cxa_atexit@plt+0x76dab4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 779a60 <__cxa_atexit@plt+0x76dabc> │ │ │ │ + ldr lr, [pc, #132] @ 779a74 <__cxa_atexit@plt+0x76dad0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #128] @ 779a78 <__cxa_atexit@plt+0x76dad4> │ │ │ │ + add ip, r7, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldm ip, {r0, r2, r9, ip} │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + str r1, [sl, #40] @ 0x28 │ │ │ │ + str r8, [sl, #44] @ 0x2c │ │ │ │ + str r0, [sl, #48] @ 0x30 │ │ │ │ + str r2, [sl, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #76] @ 779a7c <__cxa_atexit@plt+0x76dad8> │ │ │ │ + str r1, [sl, #28] │ │ │ │ + ldr r2, [pc, #72] @ 779a80 <__cxa_atexit@plt+0x76dadc> │ │ │ │ + str r9, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str ip, [sl, #16] │ │ │ │ + str r3, [r9, #32]! │ │ │ │ + str r2, [sl, #20]! │ │ │ │ + b 123c3cc <__cxa_atexit@plt+0x1230428> │ │ │ │ + mov r6, sl │ │ │ │ + b 779a68 <__cxa_atexit@plt+0x76dac4> │ │ │ │ + mov r5, #56 @ 0x38 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - bx r2 │ │ │ │ - smlalbbeq fp, fp, r0, r1 @ │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r1, #20] │ │ │ │ - bhi 78282c <__cxa_atexit@plt+0x776888> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb08 │ │ │ │ + @ instruction: 0x015d1a98 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + smlalbbeq r6, ip, r8, r7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 779ac8 <__cxa_atexit@plt+0x76db24> │ │ │ │ + ldr r2, [pc, #48] @ 779ad8 <__cxa_atexit@plt+0x76db34> │ │ │ │ + ldr r1, [r5] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 77f844 <__cxa_atexit@plt+0x7738a0> │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #12] @ 779adc <__cxa_atexit@plt+0x76db38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmpeq ip, r4, asr r7 │ │ │ │ + cmpeq ip, r0, lsr r7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7828ec <__cxa_atexit@plt+0x776948> │ │ │ │ - ldr r0, [pc, #172] @ 782904 <__cxa_atexit@plt+0x776960> │ │ │ │ - mov r1, #16 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #148] @ 782908 <__cxa_atexit@plt+0x776964> │ │ │ │ + bcc 779b58 <__cxa_atexit@plt+0x76dbb4> │ │ │ │ + ldr r2, [pc, #92] @ 779b64 <__cxa_atexit@plt+0x76dbc0> │ │ │ │ + ldr lr, [pc, #92] @ 779b68 <__cxa_atexit@plt+0x76dbc4> │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #88] @ 779b6c <__cxa_atexit@plt+0x76dbc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - b 782928 <__cxa_atexit@plt+0x776984> │ │ │ │ - ldr r3, [pc, #24] @ 78290c <__cxa_atexit@plt+0x776968> │ │ │ │ - mov r2, #72 @ 0x48 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + add lr, r3, #12 │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + stm lr, {r0, r2, r8, r9, sl} │ │ │ │ + mov r8, r7 │ │ │ │ + str r1, [r5] │ │ │ │ + sub r1, r6, #35 @ 0x23 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, ip, asr #7 │ │ │ │ - cmpeq ip, r8, asr #7 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - qdaddeq fp, r4, fp │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 782834 <__cxa_atexit@plt+0x776890> │ │ │ │ - mov r9, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r9, #20]! │ │ │ │ - ldr r7, [r9, #-12] │ │ │ │ - ldr lr, [r9, #-16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 78298c <__cxa_atexit@plt+0x7769e8> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r1, #8 │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r1, r1, r0, lsl #2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ - rsb r3, r7, #0 │ │ │ │ - and r3, r7, r3 │ │ │ │ - tst r3, sl │ │ │ │ - bne 7829e4 <__cxa_atexit@plt+0x776a40> │ │ │ │ - eor r2, r3, r7 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r7, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne 78295c <__cxa_atexit@plt+0x7769b8> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 782a44 <__cxa_atexit@plt+0x776aa0> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 782a58 <__cxa_atexit@plt+0x776ab4> │ │ │ │ - ldr r0, [pc, #272] @ 782ab8 <__cxa_atexit@plt+0x776b14> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffff9b0 │ │ │ │ + cmpeq sp, r8, lsl sl │ │ │ │ + smlaltbeq r6, ip, ip, r6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 779c2c <__cxa_atexit@plt+0x76dc88> │ │ │ │ + ldr r0, [pc, #188] @ 779c50 <__cxa_atexit@plt+0x76dcac> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str sl, [r3, #-4]! │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - beq 782a80 <__cxa_atexit@plt+0x776adc> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 782a8c <__cxa_atexit@plt+0x776ae8> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - add r0, r0, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [pc, #168] @ 782aa8 <__cxa_atexit@plt+0x776b04> │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr sl, [lr, r1] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 779c10 <__cxa_atexit@plt+0x76dc6c> │ │ │ │ + ldr ip, [pc, #148] @ 779c54 <__cxa_atexit@plt+0x76dcb0> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add ip, pc, ip │ │ │ │ tst sl, #3 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stmib r2, {r3, r9} │ │ │ │ - beq 782a70 <__cxa_atexit@plt+0x776acc> │ │ │ │ - ldr r3, [pc, #124] @ 782aac <__cxa_atexit@plt+0x776b08> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - ldr r7, [pc, #104] @ 782ab4 <__cxa_atexit@plt+0x776b10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #80] @ 782ab0 <__cxa_atexit@plt+0x776b0c> │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ + str ip, [r2] │ │ │ │ + str r0, [r1] │ │ │ │ + str lr, [r3] │ │ │ │ + beq 779c1c <__cxa_atexit@plt+0x76dc78> │ │ │ │ + mov r7, r5 │ │ │ │ + str r0, [r7], #-20 @ 0xffffffec │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 779c3c <__cxa_atexit@plt+0x76dc98> │ │ │ │ + ldr r0, [pc, #108] @ 779c60 <__cxa_atexit@plt+0x76dcbc> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + stm r1, {r0, r9, sl, lr} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 782abc <__cxa_atexit@plt+0x776b18> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, ip, ror #3 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 782ae8 <__cxa_atexit@plt+0x776b44> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 782b00 <__cxa_atexit@plt+0x776b5c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 782b50 <__cxa_atexit@plt+0x776bac> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 782b5c <__cxa_atexit@plt+0x776bb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 782b60 <__cxa_atexit@plt+0x776bbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq r9, [ip, #-8] │ │ │ │ - @ instruction: 0x015c9090 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 782be0 <__cxa_atexit@plt+0x776c3c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #92] @ 782bec <__cxa_atexit@plt+0x776c48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 782bc4 <__cxa_atexit@plt+0x776c20> │ │ │ │ - ldr r1, [pc, #68] @ 782bf0 <__cxa_atexit@plt+0x776c4c> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #40] @ 779c5c <__cxa_atexit@plt+0x76dcb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 782bf4 <__cxa_atexit@plt+0x776c50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [pc, #20] @ 779c58 <__cxa_atexit@plt+0x76dcb4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015c909c │ │ │ │ - cmpeq ip, r8, lsr #32 │ │ │ │ - cmpeq ip, r4 │ │ │ │ - cmpeq fp, ip, ror #26 │ │ │ │ - andeq r1, r0, ip, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 782c24 <__cxa_atexit@plt+0x776c80> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, ip, lsr sp │ │ │ │ - andeq r1, r0, ip, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add fp, r5, #16 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov ip, r4 │ │ │ │ - ldm fp, {r2, r4, fp} │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 782c74 <__cxa_atexit@plt+0x776cd0> │ │ │ │ - bic r3, r2, r9 │ │ │ │ - add r7, r8, #1 │ │ │ │ - add r1, fp, #1 │ │ │ │ - bic r0, r4, r9 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, r5, #20 │ │ │ │ - b 782ce0 <__cxa_atexit@plt+0x776d3c> │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r3, [pc, #164] @ 782d2c <__cxa_atexit@plt+0x776d88> │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 782cf4 <__cxa_atexit@plt+0x776d50> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 782ca4 <__cxa_atexit@plt+0x776d00> │ │ │ │ - ldr r7, [pc, #116] @ 782d30 <__cxa_atexit@plt+0x776d8c> │ │ │ │ - bic r3, r4, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r5, #24 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r0] │ │ │ │ - add r7, r1, #1 │ │ │ │ - add r1, r8, #1 │ │ │ │ - add r0, fp, #1 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r4, ip │ │ │ │ - mov r7, lr │ │ │ │ - b 782928 <__cxa_atexit@plt+0x776984> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr ip, [sp, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 782c9c <__cxa_atexit@plt+0x776cf8> │ │ │ │ - cmpeq ip, r4, lsr #19 │ │ │ │ - cmpeq ip, r8, ror #30 │ │ │ │ - cmpeq fp, r0, lsr ip │ │ │ │ - andeq r0, r0, r6, lsr #5 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + ldrdeq r6, [ip, #-92] @ 0xffffffa4 │ │ │ │ + strdeq r6, [ip, #-88] @ 0xffffffa8 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + strheq r6, [ip, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r7, r0, #4 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - orr r7, r1, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 782d80 <__cxa_atexit@plt+0x776ddc> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 782df0 <__cxa_atexit@plt+0x776e4c> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - mov r9, #255 @ 0xff │ │ │ │ - orr r9, r9, #65280 @ 0xff00 │ │ │ │ - b 782dcc <__cxa_atexit@plt+0x776e28> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r7, r2, r3 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov r3, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - beq 782df0 <__cxa_atexit@plt+0x776e4c> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - and r2, r3, r2 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 782e4c <__cxa_atexit@plt+0x776ea8> │ │ │ │ - tst r2, r9 │ │ │ │ - bne 782db0 <__cxa_atexit@plt+0x776e0c> │ │ │ │ - add sl, sl, #1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 782db4 <__cxa_atexit@plt+0x776e10> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 782eac <__cxa_atexit@plt+0x776f08> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 782ec0 <__cxa_atexit@plt+0x776f1c> │ │ │ │ - ldr r0, [pc, #272] @ 782f1c <__cxa_atexit@plt+0x776f78> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #116] @ 779cfc <__cxa_atexit@plt+0x76dd58> │ │ │ │ mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ + str r1, [r2] │ │ │ │ add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 782ee4 <__cxa_atexit@plt+0x776f40> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 782ef0 <__cxa_atexit@plt+0x776f4c> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r7, lr, sl, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 782f0c <__cxa_atexit@plt+0x776f68> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ tst sl, #3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - beq 782ed4 <__cxa_atexit@plt+0x776f30> │ │ │ │ - ldr r2, [pc, #120] @ 782f10 <__cxa_atexit@plt+0x776f6c> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + beq 779cd8 <__cxa_atexit@plt+0x76dd34> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bhi 779ce8 <__cxa_atexit@plt+0x76dd44> │ │ │ │ + ldr r7, [pc, #68] @ 779d04 <__cxa_atexit@plt+0x76dd60> │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r7, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - ldr r7, [pc, #100] @ 782f18 <__cxa_atexit@plt+0x776f74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 782f14 <__cxa_atexit@plt+0x776f70> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 782f20 <__cxa_atexit@plt+0x776f7c> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r4, lsl #27 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 782f4c <__cxa_atexit@plt+0x776fa8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 782f64 <__cxa_atexit@plt+0x776fc0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 782fb4 <__cxa_atexit@plt+0x777010> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 782fc0 <__cxa_atexit@plt+0x77701c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 782fc4 <__cxa_atexit@plt+0x777020> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015c8c94 │ │ │ │ - cmpeq ip, ip, lsr #24 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 783044 <__cxa_atexit@plt+0x7770a0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 783050 <__cxa_atexit@plt+0x7770ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 783028 <__cxa_atexit@plt+0x777084> │ │ │ │ - ldr r1, [pc, #68] @ 783054 <__cxa_atexit@plt+0x7770b0> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 783058 <__cxa_atexit@plt+0x7770b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [pc, #16] @ 779d00 <__cxa_atexit@plt+0x76dd5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsr ip │ │ │ │ - cmpeq ip, r4, asr #23 │ │ │ │ - cmpeq ip, r0, lsr #23 │ │ │ │ - cmpeq fp, r8, lsl #18 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmpeq ip, r0, lsr r5 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + cmpeq ip, r8, lsl r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 783088 <__cxa_atexit@plt+0x7770e4> │ │ │ │ mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 779d5c <__cxa_atexit@plt+0x76ddb8> │ │ │ │ + ldr r3, [pc, #56] @ 779d70 <__cxa_atexit@plt+0x76ddcc> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq sl, [fp, #-136] @ 0xffffff78 │ │ │ │ - andeq r5, r0, sp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 7830e8 <__cxa_atexit@plt+0x777144> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 783154 <__cxa_atexit@plt+0x7771b0> │ │ │ │ - ldr r2, [r8, #48] @ 0x30 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 783190 <__cxa_atexit@plt+0x7771ec> │ │ │ │ - add fp, r3, #8 │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #16] @ 779d74 <__cxa_atexit@plt+0x76ddd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + strheq r6, [ip, #-76] @ 0xffffffb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 779dac <__cxa_atexit@plt+0x76de08> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 779db4 <__cxa_atexit@plt+0x76de10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 783168 <__cxa_atexit@plt+0x7771c4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 783114 <__cxa_atexit@plt+0x777170> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 783194 <__cxa_atexit@plt+0x7771f0> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 782d80 <__cxa_atexit@plt+0x776ddc> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 78310c <__cxa_atexit@plt+0x777168> │ │ │ │ - cmpeq ip, r4, lsr r5 │ │ │ │ - cmpeq ip, ip, ror #21 │ │ │ │ - smlalbteq sl, fp, ip, r7 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r1, #20] │ │ │ │ - bhi 7831e0 <__cxa_atexit@plt+0x77723c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 77f844 <__cxa_atexit@plt+0x7738a0> │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - hvceq 47740 @ 0xba7c │ │ │ │ - andeq r0, r0, r6, lsr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - orr r7, r0, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - b 783234 <__cxa_atexit@plt+0x777290> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 7832a0 <__cxa_atexit@plt+0x7772fc> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - b 783278 <__cxa_atexit@plt+0x7772d4> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 7832a0 <__cxa_atexit@plt+0x7772fc> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - and r2, r7, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 7832fc <__cxa_atexit@plt+0x777358> │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - tst r0, r2 │ │ │ │ - bne 78325c <__cxa_atexit@plt+0x7772b8> │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 783260 <__cxa_atexit@plt+0x7772bc> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78335c <__cxa_atexit@plt+0x7773b8> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 783370 <__cxa_atexit@plt+0x7773cc> │ │ │ │ - ldr r0, [pc, #272] @ 7833cc <__cxa_atexit@plt+0x777428> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 783394 <__cxa_atexit@plt+0x7773f0> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7833a0 <__cxa_atexit@plt+0x7773fc> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r3, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 7833bc <__cxa_atexit@plt+0x777418> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ + cmpeq sp, ip, asr #14 │ │ │ │ + cmpeq ip, r8, ror #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 779e94 <__cxa_atexit@plt+0x76def0> │ │ │ │ + add sl, r7, #8 │ │ │ │ mov r3, r5 │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr lr, [pc, #200] @ 779eb0 <__cxa_atexit@plt+0x76df0c> │ │ │ │ + str r9, [r3, #-16]! │ │ │ │ + ldr r0, [pc, #196] @ 779eb4 <__cxa_atexit@plt+0x76df10> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r1, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str lr, [r7, #-8]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + beq 779e74 <__cxa_atexit@plt+0x76ded0> │ │ │ │ + ldr lr, [pc, #156] @ 779eb8 <__cxa_atexit@plt+0x76df14> │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r7, [r1, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ tst sl, #3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - beq 783384 <__cxa_atexit@plt+0x7773e0> │ │ │ │ - ldr r2, [pc, #120] @ 7833c0 <__cxa_atexit@plt+0x77741c> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - ldr r7, [pc, #100] @ 7833c8 <__cxa_atexit@plt+0x777424> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 779e84 <__cxa_atexit@plt+0x76dee0> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + bhi 779e9c <__cxa_atexit@plt+0x76def8> │ │ │ │ + ldr r3, [pc, #108] @ 779ec0 <__cxa_atexit@plt+0x76df1c> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + sub lr, r5, #32 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 7833c4 <__cxa_atexit@plt+0x777420> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #36]! @ 0x24 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 7833d0 <__cxa_atexit@plt+0x77742c> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #24] @ 779ebc <__cxa_atexit@plt+0x76df18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsbeq r8, [ip, #-132] @ 0xffffff7c │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 7833fc <__cxa_atexit@plt+0x777458> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 783414 <__cxa_atexit@plt+0x777470> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + cmpeq sp, r0, lsr #13 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + hvceq 50748 @ 0xc63c │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + cmpeq ip, ip, asr r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #124] @ 779f5c <__cxa_atexit@plt+0x76dfb8> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst sl, #3 │ │ │ │ + str r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 783464 <__cxa_atexit@plt+0x7774c0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 783470 <__cxa_atexit@plt+0x7774cc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 783474 <__cxa_atexit@plt+0x7774d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, ror #15 │ │ │ │ - cmpeq ip, ip, ror r7 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7834f4 <__cxa_atexit@plt+0x777550> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 783500 <__cxa_atexit@plt+0x77755c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7834d8 <__cxa_atexit@plt+0x777534> │ │ │ │ - ldr r1, [pc, #68] @ 783504 <__cxa_atexit@plt+0x777560> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + beq 779f38 <__cxa_atexit@plt+0x76df94> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #8]! │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + stm r2, {r1, r3} │ │ │ │ + sub r3, r2, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 779f48 <__cxa_atexit@plt+0x76dfa4> │ │ │ │ + ldr r7, [pc, #68] @ 779f64 <__cxa_atexit@plt+0x76dfc0> │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r7, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 783508 <__cxa_atexit@plt+0x777564> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [pc, #16] @ 779f60 <__cxa_atexit@plt+0x76dfbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsl #15 │ │ │ │ - cmpeq ip, r4, lsl r7 │ │ │ │ - ldrsheq r8, [ip, #-96] @ 0xffffffa0 │ │ │ │ - cmpeq fp, r8, asr r4 │ │ │ │ - andeq r3, r4, lr, lsr #31 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + ldrdeq r6, [ip, #-32] @ 0xffffffe0 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + strheq r6, [ip, #-40] @ 0xffffffd8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 783538 <__cxa_atexit@plt+0x777594> │ │ │ │ + mov r2, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, r8, lsr #8 │ │ │ │ - andeq r3, r4, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r4, [r5, #12]! │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r9, r5, #8 │ │ │ │ - mov ip, r6 │ │ │ │ - ldm r9, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 783598 <__cxa_atexit@plt+0x7775f4> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - bic r3, r4, fp │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - b 783600 <__cxa_atexit@plt+0x77765c> │ │ │ │ - ldr r2, [r8, #52] @ 0x34 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 783640 <__cxa_atexit@plt+0x77769c> │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 783618 <__cxa_atexit@plt+0x777674> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7835c4 <__cxa_atexit@plt+0x777620> │ │ │ │ - ldr r7, [pc, #104] @ 783644 <__cxa_atexit@plt+0x7776a0> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ + ldr r9, [r2, #12]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + ldmdb r2, {r3, r8} │ │ │ │ + str r3, [r2, #4] │ │ │ │ + sub r3, r2, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #24] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #28] │ │ │ │ - b 783234 <__cxa_atexit@plt+0x777290> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldm sp, {r0, r1, lr} │ │ │ │ - b 7835bc <__cxa_atexit@plt+0x777618> │ │ │ │ - cmpeq ip, r4, lsl #1 │ │ │ │ - cmpeq ip, r0, asr #12 │ │ │ │ - cmpeq fp, ip, lsl r3 │ │ │ │ - andeq r0, r0, r7, lsr #25 │ │ │ │ + bhi 779fc4 <__cxa_atexit@plt+0x76e020> │ │ │ │ + ldr r2, [pc, #52] @ 779fd8 <__cxa_atexit@plt+0x76e034> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #16] @ 779fdc <__cxa_atexit@plt+0x76e038> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + cmpeq ip, r4, asr r2 │ │ │ │ + cmpeq ip, ip, lsr r2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77a014 <__cxa_atexit@plt+0x76e070> │ │ │ │ + ldr r2, [pc, #32] @ 77a024 <__cxa_atexit@plt+0x76e080> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #12] @ 77a028 <__cxa_atexit@plt+0x76e084> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq ip, r8, lsl r2 │ │ │ │ + strdeq r6, [ip, #-20] @ 0xffffffec │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r0, r0, #4 │ │ │ │ - orr r7, lr, r1 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 783694 <__cxa_atexit@plt+0x7776f0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 783700 <__cxa_atexit@plt+0x77775c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - b 7836d8 <__cxa_atexit@plt+0x777734> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - beq 783700 <__cxa_atexit@plt+0x77775c> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - and r2, r7, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 78375c <__cxa_atexit@plt+0x7777b8> │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - tst r0, r2 │ │ │ │ - bne 7836bc <__cxa_atexit@plt+0x777718> │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77a0a4 <__cxa_atexit@plt+0x76e100> │ │ │ │ + ldr r9, [pc, #92] @ 77a0b0 <__cxa_atexit@plt+0x76e10c> │ │ │ │ + ldr r8, [pc, #92] @ 77a0b4 <__cxa_atexit@plt+0x76e110> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr lr, [pc, #88] @ 77a0b8 <__cxa_atexit@plt+0x76e114> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldmib r5, {r2, ip} │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str lr, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 7836c0 <__cxa_atexit@plt+0x77771c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7837bc <__cxa_atexit@plt+0x777818> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7837d0 <__cxa_atexit@plt+0x77782c> │ │ │ │ - ldr r0, [pc, #272] @ 78382c <__cxa_atexit@plt+0x777888> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + cmpeq sp, r8, asr #9 │ │ │ │ + cmpeq ip, r8, ror #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77a0f4 <__cxa_atexit@plt+0x76e150> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 779b80 <__cxa_atexit@plt+0x76dbdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, lsr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77a160 <__cxa_atexit@plt+0x76e1bc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + bhi 77a16c <__cxa_atexit@plt+0x76e1c8> │ │ │ │ + ldr r2, [pc, #68] @ 77a188 <__cxa_atexit@plt+0x76e1e4> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 77a184 <__cxa_atexit@plt+0x76e1e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r6, [ip, #-12] │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77a1ec <__cxa_atexit@plt+0x76e248> │ │ │ │ + ldr r3, [pc, #80] @ 77a204 <__cxa_atexit@plt+0x76e260> │ │ │ │ + ldr r2, [pc, #80] @ 77a208 <__cxa_atexit@plt+0x76e264> │ │ │ │ + ldr lr, [pc, #80] @ 77a20c <__cxa_atexit@plt+0x76e268> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 77a210 <__cxa_atexit@plt+0x76e26c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + cmpeq sp, r8, asr #20 │ │ │ │ + cmpeq ip, r4, asr #32 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77a258 <__cxa_atexit@plt+0x76e2b4> │ │ │ │ + ldr r7, [pc, #52] @ 77a268 <__cxa_atexit@plt+0x76e2c4> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 77a24c <__cxa_atexit@plt+0x76e2a8> │ │ │ │ + mov r7, sl │ │ │ │ + b 778ab4 <__cxa_atexit@plt+0x76cb10> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 77a26c <__cxa_atexit@plt+0x76e2c8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe878 │ │ │ │ + smlaltbeq r5, ip, r4, pc @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77a320 <__cxa_atexit@plt+0x76e37c> │ │ │ │ + ldr r2, [pc, #160] @ 77a330 <__cxa_atexit@plt+0x76e38c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + beq 77a304 <__cxa_atexit@plt+0x76e360> │ │ │ │ + ldr r2, [sl, #7] │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r0, [pc, #128] @ 77a334 <__cxa_atexit@plt+0x76e390> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ + str r0, [r2, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 7837f4 <__cxa_atexit@plt+0x777850> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 783800 <__cxa_atexit@plt+0x77785c> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + str r1, [r5] │ │ │ │ + beq 77a314 <__cxa_atexit@plt+0x76e370> │ │ │ │ + ldr lr, [pc, #96] @ 77a338 <__cxa_atexit@plt+0x76e394> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [pc, #88] @ 77a33c <__cxa_atexit@plt+0x76e398> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r3, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 78381c <__cxa_atexit@plt+0x777878> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 77a340 <__cxa_atexit@plt+0x76e39c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq sp, ip, asr #4 │ │ │ │ + cmpeq ip, r8, asr #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #92] @ 77a3b8 <__cxa_atexit@plt+0x76e414> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 77a3ac <__cxa_atexit@plt+0x76e408> │ │ │ │ + ldr lr, [pc, #60] @ 77a3bc <__cxa_atexit@plt+0x76e418> │ │ │ │ + ldr r1, [pc, #60] @ 77a3c0 <__cxa_atexit@plt+0x76e41c> │ │ │ │ add lr, pc, lr │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7837e4 <__cxa_atexit@plt+0x777840> │ │ │ │ - ldr r2, [pc, #120] @ 783820 <__cxa_atexit@plt+0x77787c> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - ldr r7, [pc, #100] @ 783828 <__cxa_atexit@plt+0x777884> │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq sp, ip, lsr #3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 77a3fc <__cxa_atexit@plt+0x76e458> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 77a400 <__cxa_atexit@plt+0x76e45c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, r0, asr #2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77a434 <__cxa_atexit@plt+0x76e490> │ │ │ │ + ldr r3, [pc, #44] @ 77a44c <__cxa_atexit@plt+0x76e4a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [pc, #12] @ 77a448 <__cxa_atexit@plt+0x76e4a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 783824 <__cxa_atexit@plt+0x777880> │ │ │ │ + cmpeq sp, r4, asr #2 │ │ │ │ + cmpeq sp, r4, lsl r1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77a500 <__cxa_atexit@plt+0x76e55c> │ │ │ │ + ldr r2, [pc, #160] @ 77a510 <__cxa_atexit@plt+0x76e56c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + beq 77a4e4 <__cxa_atexit@plt+0x76e540> │ │ │ │ + ldr r2, [sl, #7] │ │ │ │ + ldr r1, [sl, #3] │ │ │ │ + ldr r0, [pc, #128] @ 77a514 <__cxa_atexit@plt+0x76e570> │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #36]! @ 0x24 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ + str r0, [r2, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + beq 77a4f4 <__cxa_atexit@plt+0x76e550> │ │ │ │ + ldr lr, [pc, #96] @ 77a518 <__cxa_atexit@plt+0x76e574> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [pc, #88] @ 77a51c <__cxa_atexit@plt+0x76e578> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r9, [r5] │ │ │ │ mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 783830 <__cxa_atexit@plt+0x77788c> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r4, ror r4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r7, [pc, #24] @ 77a520 <__cxa_atexit@plt+0x76e57c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq sp, ip, rrx │ │ │ │ + cmpeq ip, ip, ror #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78385c <__cxa_atexit@plt+0x7778b8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #92] @ 77a598 <__cxa_atexit@plt+0x76e5f4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 77a58c <__cxa_atexit@plt+0x76e5e8> │ │ │ │ + ldr lr, [pc, #60] @ 77a59c <__cxa_atexit@plt+0x76e5f8> │ │ │ │ + ldr r1, [pc, #60] @ 77a5a0 <__cxa_atexit@plt+0x76e5fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 783874 <__cxa_atexit@plt+0x7778d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq sp, ip, asr #31 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 77a5dc <__cxa_atexit@plt+0x76e638> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r3, [pc, #12] @ 77a5e0 <__cxa_atexit@plt+0x76e63c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sp, r0, ror #30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7838c4 <__cxa_atexit@plt+0x777920> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7838d0 <__cxa_atexit@plt+0x77792c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7838d4 <__cxa_atexit@plt+0x777930> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77a624 <__cxa_atexit@plt+0x76e680> │ │ │ │ + ldr r3, [pc, #60] @ 77a63c <__cxa_atexit@plt+0x76e698> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #56] @ 77a640 <__cxa_atexit@plt+0x76e69c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [pc, #12] @ 77a638 <__cxa_atexit@plt+0x76e694> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, lsl #7 │ │ │ │ - cmpeq ip, ip, lsl r3 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldrheq r0, [sp, #-228] @ 0xffffff1c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq sp, r8, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 783954 <__cxa_atexit@plt+0x7779b0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 783960 <__cxa_atexit@plt+0x7779bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 783938 <__cxa_atexit@plt+0x777994> │ │ │ │ - ldr r1, [pc, #68] @ 783964 <__cxa_atexit@plt+0x7779c0> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [pc, #36] @ 77a678 <__cxa_atexit@plt+0x76e6d4> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 77a67c <__cxa_atexit@plt+0x76e6d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 783968 <__cxa_atexit@plt+0x7779c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + cmpeq sp, r4, lsr #30 │ │ │ │ + cmpeq sp, ip, ror lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77a6b4 <__cxa_atexit@plt+0x76e710> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 77a45c <__cxa_atexit@plt+0x76e4b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77a6f8 <__cxa_atexit@plt+0x76e754> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 77a27c <__cxa_atexit@plt+0x76e2d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77a768 <__cxa_atexit@plt+0x76e7c4> │ │ │ │ + ldr r3, [pc, #80] @ 77a780 <__cxa_atexit@plt+0x76e7dc> │ │ │ │ + ldr r2, [pc, #80] @ 77a784 <__cxa_atexit@plt+0x76e7e0> │ │ │ │ + ldr lr, [pc, #80] @ 77a788 <__cxa_atexit@plt+0x76e7e4> │ │ │ │ + sub r1, r6, #30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 77a78c <__cxa_atexit@plt+0x76e7e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsr #6 │ │ │ │ - ldrheq r8, [ip, #-36] @ 0xffffffdc │ │ │ │ - @ instruction: 0x015c8290 │ │ │ │ - strdeq r9, [fp, #-248] @ 0xffffff08 │ │ │ │ - andeq r5, r4, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 783998 <__cxa_atexit@plt+0x7779f4> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + cmpeq sp, r0, lsr r0 │ │ │ │ + cmpeq ip, r4, lsl #22 │ │ │ │ + cmpeq ip, r4, asr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77a7d0 <__cxa_atexit@plt+0x76e82c> │ │ │ │ + ldr r3, [pc, #32] @ 77a7e0 <__cxa_atexit@plt+0x76e83c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smlalbteq r9, fp, r8, pc @ │ │ │ │ - andeq r5, r4, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 7839f8 <__cxa_atexit@plt+0x777a54> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 783a64 <__cxa_atexit@plt+0x777ac0> │ │ │ │ - ldr r2, [r8, #52] @ 0x34 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 783aa0 <__cxa_atexit@plt+0x777afc> │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 783a78 <__cxa_atexit@plt+0x777ad4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 783a24 <__cxa_atexit@plt+0x777a80> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 783aa4 <__cxa_atexit@plt+0x777b00> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 783694 <__cxa_atexit@plt+0x7776f0> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 783a1c <__cxa_atexit@plt+0x777a78> │ │ │ │ - cmpeq ip, r4, lsr #24 │ │ │ │ - ldrsbeq r8, [ip, #-28] @ 0xffffffe4 │ │ │ │ - strheq r9, [fp, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #12] @ 77a7e4 <__cxa_atexit@plt+0x76e840> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r1, r0, r0, asr #25 │ │ │ │ + cmpeq ip, r4, lsl #22 │ │ │ │ + smlaltteq r5, ip, ip, sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + b 77d7ec <__cxa_atexit@plt+0x771848> │ │ │ │ + smlalbteq r5, ip, ip, sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 783b60 <__cxa_atexit@plt+0x777bbc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 783b68 <__cxa_atexit@plt+0x777bc4> │ │ │ │ - ldr r7, [pc, #160] @ 783b80 <__cxa_atexit@plt+0x777bdc> │ │ │ │ - ldr r0, [pc, #160] @ 783b84 <__cxa_atexit@plt+0x777be0> │ │ │ │ - ldr lr, [pc, #160] @ 783b88 <__cxa_atexit@plt+0x777be4> │ │ │ │ - ldr ip, [pc, #160] @ 783b8c <__cxa_atexit@plt+0x777be8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r2, [r5] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77a86c <__cxa_atexit@plt+0x76e8c8> │ │ │ │ + ldr r3, [pc, #80] @ 77a884 <__cxa_atexit@plt+0x76e8e0> │ │ │ │ + ldr r2, [pc, #80] @ 77a888 <__cxa_atexit@plt+0x76e8e4> │ │ │ │ + ldr lr, [pc, #80] @ 77a88c <__cxa_atexit@plt+0x76e8e8> │ │ │ │ + sub r1, r6, #31 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + add r3, r7, #16 │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r3, {r2, r8, r9, lr} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 77a890 <__cxa_atexit@plt+0x76e8ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r0, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r6, #13 │ │ │ │ - str ip, [r0, #12]! │ │ │ │ - add ip, r3, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - stm ip, {r8, r9, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - beq 783b50 <__cxa_atexit@plt+0x777bac> │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r2 │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmpeq sp, r8, asr #7 │ │ │ │ + cmpeq ip, ip, asr sl │ │ │ │ + cmpeq ip, r4, asr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77a918 <__cxa_atexit@plt+0x76e974> │ │ │ │ + ldr r2, [pc, #136] @ 77a940 <__cxa_atexit@plt+0x76e99c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 77a924 <__cxa_atexit@plt+0x76e980> │ │ │ │ + ldr r7, [pc, #108] @ 77a948 <__cxa_atexit@plt+0x76e9a4> │ │ │ │ + ldr r2, [pc, #108] @ 77a94c <__cxa_atexit@plt+0x76e9a8> │ │ │ │ + ldr r1, [pc, #108] @ 77a950 <__cxa_atexit@plt+0x76e9ac> │ │ │ │ + sub r0, r3, #31 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + stmib r6, {r7, r8, r9} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 783b70 <__cxa_atexit@plt+0x777bcc> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 783b90 <__cxa_atexit@plt+0x777bec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 77a944 <__cxa_atexit@plt+0x76e9a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffbd28 │ │ │ │ - @ instruction: 0xffffd4cc │ │ │ │ - @ instruction: 0xffffc8f8 │ │ │ │ - smlaltteq r9, fp, r4, pc @ │ │ │ │ - ldrdeq r9, [fp, #-208] @ 0xffffff30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 780fe4 <__cxa_atexit@plt+0x775040> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 783c60 <__cxa_atexit@plt+0x777cbc> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + cmpeq sp, r0, ror #23 │ │ │ │ + smlaltbeq r5, ip, r0, r9 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + cmpeq sp, r0, lsr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 783bf8 <__cxa_atexit@plt+0x777c54> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 783c00 <__cxa_atexit@plt+0x777c5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 77a988 <__cxa_atexit@plt+0x76e9e4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77a990 <__cxa_atexit@plt+0x76e9ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [ip, #-128] @ 0xffffff80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmpeq sp, r0, ror fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 783c3c <__cxa_atexit@plt+0x777c98> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 783c44 <__cxa_atexit@plt+0x777ca0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 77a9c4 <__cxa_atexit@plt+0x76ea20> │ │ │ │ + ldr r8, [pc, #28] @ 77a9cc <__cxa_atexit@plt+0x76ea28> │ │ │ │ + ldr r2, [pc, #28] @ 77a9d0 <__cxa_atexit@plt+0x76ea2c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, ror #16 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq fp, r0, lsl sp │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 783c7c <__cxa_atexit@plt+0x777cd8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 783c8c <__cxa_atexit@plt+0x777ce8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr fp, [pc, #560] @ 783ed8 <__cxa_atexit@plt+0x777f34> │ │ │ │ - ldr r9, [pc, #560] @ 783edc <__cxa_atexit@plt+0x777f38> │ │ │ │ - ldr r3, [pc, #540] @ 783ecc <__cxa_atexit@plt+0x777f28> │ │ │ │ - ldr sl, [pc, #544] @ 783ed4 <__cxa_atexit@plt+0x777f30> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ + teqeq r5, r7, ror r4 │ │ │ │ + cmpeq sp, r0, ror #21 │ │ │ │ + cmpeq ip, ip, lsr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77aa9c <__cxa_atexit@plt+0x76eaf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77aaa4 <__cxa_atexit@plt+0x76eb00> │ │ │ │ + ldr r1, [pc, #172] @ 77aab8 <__cxa_atexit@plt+0x76eb14> │ │ │ │ + ldr r9, [pc, #172] @ 77aabc <__cxa_atexit@plt+0x76eb18> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77aac0 <__cxa_atexit@plt+0x76eb1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 783d20 <__cxa_atexit@plt+0x777d7c> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 783e98 <__cxa_atexit@plt+0x777ef4> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 783d98 <__cxa_atexit@plt+0x777df4> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 783d8c <__cxa_atexit@plt+0x777de8> │ │ │ │ - b 783df4 <__cxa_atexit@plt+0x777e50> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 783e98 <__cxa_atexit@plt+0x777ef4> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #388] @ 783ec8 <__cxa_atexit@plt+0x777f24> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #368] @ 783ed0 <__cxa_atexit@plt+0x777f2c> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 783df4 <__cxa_atexit@plt+0x777e50> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, r2, #4 │ │ │ │ - b 783cc8 <__cxa_atexit@plt+0x777d24> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r4, #4 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - bne 783e04 <__cxa_atexit@plt+0x777e60> │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 783e98 <__cxa_atexit@plt+0x777ef4> │ │ │ │ - ldr r4, [pc, #300] @ 783ef0 <__cxa_atexit@plt+0x777f4c> │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 783eac <__cxa_atexit@plt+0x777f08> │ │ │ │ - ldr r4, [r7, #9] │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 783e98 <__cxa_atexit@plt+0x777ef4> │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - cmp r4, #1 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmda r5, {r2, r3, r4, r7} │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - blt 783e98 <__cxa_atexit@plt+0x777ef4> │ │ │ │ - ldr r4, [pc, #160] @ 783ee4 <__cxa_atexit@plt+0x777f40> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - beq 783eb8 <__cxa_atexit@plt+0x777f14> │ │ │ │ - ldr r4, [pc, #128] @ 783ee8 <__cxa_atexit@plt+0x777f44> │ │ │ │ - ldr r3, [pc, #128] @ 783eec <__cxa_atexit@plt+0x777f48> │ │ │ │ - add r4, pc, r4 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77aac4 <__cxa_atexit@plt+0x76eb20> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77aac8 <__cxa_atexit@plt+0x76eb24> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77aacc <__cxa_atexit@plt+0x76eb28> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77aad0 <__cxa_atexit@plt+0x76eb2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77aad4 <__cxa_atexit@plt+0x76eb30> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77aad8 <__cxa_atexit@plt+0x76eb34> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77aaac <__cxa_atexit@plt+0x76eb08> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq sp, r8, ror sl │ │ │ │ + @ instruction: 0x014c5690 │ │ │ │ + cmpeq sp, r0, lsl r2 │ │ │ │ + ldrsheq r1, [sp, #-24] @ 0xffffffe8 │ │ │ │ + cmpeq sp, r4, lsl #4 │ │ │ │ + cmpeq sp, ip, ror #3 │ │ │ │ + cmpeq ip, r8, lsr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77aaf8 <__cxa_atexit@plt+0x76eb54> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 783ee0 <__cxa_atexit@plt+0x777f3c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldrsheq r0, [sp, #-152] @ 0xffffff68 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77ab30 <__cxa_atexit@plt+0x76eb8c> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77ab38 <__cxa_atexit@plt+0x76eb94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + cmpeq sp, r8, asr #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77ab70 <__cxa_atexit@plt+0x76ebcc> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77ab78 <__cxa_atexit@plt+0x76ebd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 783eac <__cxa_atexit@plt+0x777f08> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, ror fp │ │ │ │ - andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x015c7d98 │ │ │ │ - andeq r0, r0, r8, asr #15 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, r4, asr #13 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - hvceq 47520 @ 0xb9a0 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #40] @ 783f38 <__cxa_atexit@plt+0x777f94> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 783f3c <__cxa_atexit@plt+0x777f98> │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r8, lsl #26 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 783f5c <__cxa_atexit@plt+0x777fb8> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 784010 <__cxa_atexit@plt+0x77806c> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 784010 <__cxa_atexit@plt+0x77806c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #320] @ 7840d8 <__cxa_atexit@plt+0x778134> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7840b0 <__cxa_atexit@plt+0x77810c> │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, lsl #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77abd4 <__cxa_atexit@plt+0x76ec30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7840c4 <__cxa_atexit@plt+0x778120> │ │ │ │ - ldr lr, [pc, #280] @ 7840e8 <__cxa_atexit@plt+0x778144> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77abe0 <__cxa_atexit@plt+0x76ec3c> │ │ │ │ + ldr r1, [pc, #68] @ 77abf0 <__cxa_atexit@plt+0x76ec4c> │ │ │ │ + sub sl, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + ldr r1, [pc, #44] @ 77abf4 <__cxa_atexit@plt+0x76ec50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7db1fc <__cxa_atexit@plt+0x7cf258> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 784218 <__cxa_atexit@plt+0x778274> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 784088 <__cxa_atexit@plt+0x7780e4> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78409c <__cxa_atexit@plt+0x7780f8> │ │ │ │ - ldr r3, [pc, #188] @ 7840e4 <__cxa_atexit@plt+0x778140> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7840b0 <__cxa_atexit@plt+0x77810c> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, ror #17 │ │ │ │ + cmpeq sp, ip, lsl #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77ac7c <__cxa_atexit@plt+0x76ecd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7840bc <__cxa_atexit@plt+0x778118> │ │ │ │ - ldr lr, [pc, #144] @ 7840ec <__cxa_atexit@plt+0x778148> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77ac88 <__cxa_atexit@plt+0x76ece4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 77ac98 <__cxa_atexit@plt+0x76ecf4> │ │ │ │ + add lr, r7, #8 │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #80] @ 77ac9c <__cxa_atexit@plt+0x76ecf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #72] @ 77aca0 <__cxa_atexit@plt+0x76ecfc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #60] @ 77aca4 <__cxa_atexit@plt+0x76ed00> │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r1, r9, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 7840e0 <__cxa_atexit@plt+0x77813c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 7840dc <__cxa_atexit@plt+0x778138> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + cmpeq sp, r4, ror #16 │ │ │ │ + cmpeq sp, r8, ror #17 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77acdc <__cxa_atexit@plt+0x76ed38> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77ace4 <__cxa_atexit@plt+0x76ed40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 7840c8 <__cxa_atexit@plt+0x778124> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmpeq sp, ip, lsl r8 │ │ │ │ + strheq r5, [ip, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77ad40 <__cxa_atexit@plt+0x76ed9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77ad4c <__cxa_atexit@plt+0x76eda8> │ │ │ │ + ldr r1, [pc, #64] @ 77ad5c <__cxa_atexit@plt+0x76edb8> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #44] @ 77ad60 <__cxa_atexit@plt+0x76edbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ + b 11375ec <__cxa_atexit@plt+0x112b648> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq ip, r8, lsr #23 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq ip, r4, asr r5 │ │ │ │ - cmpeq ip, r8, ror fp │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r8, ror r7 │ │ │ │ + cmpeq sp, r8, lsr #28 │ │ │ │ + cmpeq ip, r0, asr #10 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78413c <__cxa_atexit@plt+0x778198> │ │ │ │ - ldr lr, [pc, #52] @ 784148 <__cxa_atexit@plt+0x7781a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77adec <__cxa_atexit@plt+0x76ee48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77adf8 <__cxa_atexit@plt+0x76ee54> │ │ │ │ + ldr lr, [pc, #112] @ 77ae08 <__cxa_atexit@plt+0x76ee64> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 77ae0c <__cxa_atexit@plt+0x76ee68> │ │ │ │ + sub r2, r6, #19 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 77ae10 <__cxa_atexit@plt+0x76ee6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #64] @ 77ae14 <__cxa_atexit@plt+0x76ee70> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, asr #21 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + ldrsheq r0, [sp, #-96] @ 0xffffffa0 │ │ │ │ + cmpeq sp, r0, ror r7 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77ae48 <__cxa_atexit@plt+0x76eea4> │ │ │ │ + ldr r8, [pc, #28] @ 77ae50 <__cxa_atexit@plt+0x76eeac> │ │ │ │ + ldr r2, [pc, #28] @ 77ae54 <__cxa_atexit@plt+0x76eeb0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, r9 @ │ │ │ │ + cmpeq sp, ip, asr r6 │ │ │ │ + strheq r5, [ip, #-56] @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77af20 <__cxa_atexit@plt+0x76ef7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77af28 <__cxa_atexit@plt+0x76ef84> │ │ │ │ + ldr r1, [pc, #172] @ 77af3c <__cxa_atexit@plt+0x76ef98> │ │ │ │ + ldr r9, [pc, #172] @ 77af40 <__cxa_atexit@plt+0x76ef9c> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77af44 <__cxa_atexit@plt+0x76efa0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77af48 <__cxa_atexit@plt+0x76efa4> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77af4c <__cxa_atexit@plt+0x76efa8> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77af50 <__cxa_atexit@plt+0x76efac> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77af54 <__cxa_atexit@plt+0x76efb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77af58 <__cxa_atexit@plt+0x76efb4> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77af5c <__cxa_atexit@plt+0x76efb8> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77af30 <__cxa_atexit@plt+0x76ef8c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + ldrsheq r0, [sp, #-84] @ 0xffffffac │ │ │ │ + cmpeq ip, ip, lsl #4 │ │ │ │ + cmpeq sp, ip, lsl #27 │ │ │ │ + cmpeq sp, r4, ror sp │ │ │ │ + cmpeq sp, r0, lsl #27 │ │ │ │ + cmpeq sp, r8, ror #26 │ │ │ │ + strheq r5, [ip, #-20] @ 0xffffffec │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77af7c <__cxa_atexit@plt+0x76efd8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq sp, r4, ror r5 │ │ │ │ + cmpeq ip, r0, lsr r3 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77aff8 <__cxa_atexit@plt+0x76f054> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, sl, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 784198 <__cxa_atexit@plt+0x7781f4> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 7841a4 <__cxa_atexit@plt+0x778200> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7841a8 <__cxa_atexit@plt+0x778204> │ │ │ │ + bcc 77b000 <__cxa_atexit@plt+0x76f05c> │ │ │ │ + ldr r2, [pc, #92] @ 77b014 <__cxa_atexit@plt+0x76f070> │ │ │ │ + ldr r1, [pc, #92] @ 77b018 <__cxa_atexit@plt+0x76f074> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #68] @ 77b01c <__cxa_atexit@plt+0x76f078> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #20]! │ │ │ │ + str r3, [sl, #28] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77b008 <__cxa_atexit@plt+0x76f064> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r7, [ip, #-160] @ 0xffffff60 │ │ │ │ - cmpeq ip, r4, asr sl │ │ │ │ - andeq r0, r0, r9, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + ldrsbeq r0, [sp, #-72] @ 0xffffffb8 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x014c5290 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77b0ac <__cxa_atexit@plt+0x76f108> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 784208 <__cxa_atexit@plt+0x778264> │ │ │ │ - ldr lr, [pc, #68] @ 784214 <__cxa_atexit@plt+0x778270> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 784218 <__cxa_atexit@plt+0x778274> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, asr r3 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 784280 <__cxa_atexit@plt+0x7782dc> │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #168] @ 7842e4 <__cxa_atexit@plt+0x778340> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7842d0 <__cxa_atexit@plt+0x77832c> │ │ │ │ - ldr r3, [pc, #136] @ 7842e8 <__cxa_atexit@plt+0x778344> │ │ │ │ - ldr r2, [pc, #136] @ 7842ec <__cxa_atexit@plt+0x778348> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bcc 77b0b4 <__cxa_atexit@plt+0x76f110> │ │ │ │ + ldr lr, [pc, #112] @ 77b0c8 <__cxa_atexit@plt+0x76f124> │ │ │ │ + ldr r1, [pc, #112] @ 77b0cc <__cxa_atexit@plt+0x76f128> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 77b0d0 <__cxa_atexit@plt+0x76f12c> │ │ │ │ + mov r9, sl │ │ │ │ + str r3, [sl, #32] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #24]! │ │ │ │ + str r8, [sl, #36] @ 0x24 │ │ │ │ + str r2, [sl, #40] @ 0x28 │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + str r3, [sl, #20] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77b0bc <__cxa_atexit@plt+0x76f118> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + cmpeq sp, r8, lsr r4 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b108 <__cxa_atexit@plt+0x76f164> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77b110 <__cxa_atexit@plt+0x76f16c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #76] @ 0x4c │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #104] @ 7842f0 <__cxa_atexit@plt+0x77834c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7842b8 <__cxa_atexit@plt+0x778314> │ │ │ │ - ldr r3, [pc, #80] @ 7842f4 <__cxa_atexit@plt+0x778350> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r0, [sp, #-48] @ 0xffffffd0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b148 <__cxa_atexit@plt+0x76f1a4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77b150 <__cxa_atexit@plt+0x76f1ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r0, [sp, #-48] @ 0xffffffd0 │ │ │ │ + smlalbteq r5, ip, ip, r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b1f0 <__cxa_atexit@plt+0x76f24c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + add sl, r7, #8 │ │ │ │ + mov r2, r5 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr lr, [pc, #136] @ 77b20c <__cxa_atexit@plt+0x76f268> │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr ip, [pc, #128] @ 77b210 <__cxa_atexit@plt+0x76f26c> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst sl, #3 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stmib r2, {r0, ip} │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str lr, [r2, #-12] │ │ │ │ + stmdb r2, {r8, r9} │ │ │ │ + beq 77b1e0 <__cxa_atexit@plt+0x76f23c> │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77b1f8 <__cxa_atexit@plt+0x76f254> │ │ │ │ + ldr r3, [pc, #88] @ 77b218 <__cxa_atexit@plt+0x76f274> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + sub lr, r5, #32 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7842dc <__cxa_atexit@plt+0x778338> │ │ │ │ - b 7844fc <__cxa_atexit@plt+0x778558> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r7, fp │ │ │ │ - b 783f5c <__cxa_atexit@plt+0x777fb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, ip, asr #5 │ │ │ │ - cmpeq ip, r4, asr #4 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78432c <__cxa_atexit@plt+0x778388> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r7, [pc, #20] @ 77b214 <__cxa_atexit@plt+0x76f270> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmpeq sp, r0, lsl #6 │ │ │ │ + cmpeq ip, r0, lsr #32 │ │ │ │ + @ instruction: 0xffffe910 │ │ │ │ + cmpeq ip, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77b268 <__cxa_atexit@plt+0x76f2c4> │ │ │ │ + ldr r3, [pc, #56] @ 77b27c <__cxa_atexit@plt+0x76f2d8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ + str r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 784330 <__cxa_atexit@plt+0x77838c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, r0, lsl r2 │ │ │ │ - andeq fp, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 784378 <__cxa_atexit@plt+0x7783d4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 784398 <__cxa_atexit@plt+0x7783f4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 784390 <__cxa_atexit@plt+0x7783ec> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 7843c4 <__cxa_atexit@plt+0x778420> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 784218 <__cxa_atexit@plt+0x778274> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stm r5, {r9, sl} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #16] @ 77b280 <__cxa_atexit@plt+0x76f2dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r2, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 7843c4 <__cxa_atexit@plt+0x778420> │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov lr, fp │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc 7844ac <__cxa_atexit@plt+0x778508> │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r4, [r4, #3] │ │ │ │ - add r1, fp, #8 │ │ │ │ - add r9, r1, r3, lsl #2 │ │ │ │ - lsl r2, r4, #2 │ │ │ │ - mov r4, #0 │ │ │ │ - ldr sl, [r2, r1] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 7844e0 <__cxa_atexit@plt+0x77853c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7844cc <__cxa_atexit@plt+0x778528> │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldrex r4, [r9] │ │ │ │ - strex r4, sl, [r9] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 784424 <__cxa_atexit@plt+0x778480> │ │ │ │ - ldr r4, [pc, #168] @ 7844e4 <__cxa_atexit@plt+0x778540> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [fp] │ │ │ │ - ldr r4, [pc, #160] @ 7844e8 <__cxa_atexit@plt+0x778544> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r8, {r4, r7} │ │ │ │ - sub r4, r6, #2 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - and r4, r4, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - bne 784480 <__cxa_atexit@plt+0x7784dc> │ │ │ │ - ldr r4, [pc, #132] @ 7844ec <__cxa_atexit@plt+0x778548> │ │ │ │ - tst r7, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - beq 78449c <__cxa_atexit@plt+0x7784f8> │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - b 7844fc <__cxa_atexit@plt+0x778558> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r4, r0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, lr │ │ │ │ - b 783f5c <__cxa_atexit@plt+0x777fb8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [pc, #60] @ 7844f0 <__cxa_atexit@plt+0x77854c> │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, r0 │ │ │ │ - str r3, [r0, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r9] │ │ │ │ - stm sp, {r0, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 784420 <__cxa_atexit@plt+0x77847c> │ │ │ │ - cmpeq ip, r0, lsr #4 │ │ │ │ - cmpeq ip, ip, ror #15 │ │ │ │ - cmpeq ip, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r5, r1, pc, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffe89c │ │ │ │ + strheq r4, [ip, #-240] @ 0xffffff10 │ │ │ │ + @ instruction: 0x014c4f9c │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub lr, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7845cc <__cxa_atexit@plt+0x778628> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r2, [pc, #204] @ 7845e8 <__cxa_atexit@plt+0x778644> │ │ │ │ - ldr r1, [pc, #204] @ 7845ec <__cxa_atexit@plt+0x778648> │ │ │ │ - mov r8, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 77b31c <__cxa_atexit@plt+0x76f378> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77b328 <__cxa_atexit@plt+0x76f384> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #124] @ 77b338 <__cxa_atexit@plt+0x76f394> │ │ │ │ + add sl, r7, #16 │ │ │ │ + sub r0, r6, #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [r8, #28]! │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr lr, [pc, #176] @ 7845f0 <__cxa_atexit@plt+0x77864c> │ │ │ │ - cmp ip, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - ldr fp, [r8, #8] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - add r7, fp, r9, lsl #2 │ │ │ │ - ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r8, #28] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add sl, r7, #8 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr ip, [r7, #12] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r8, [r7, #28] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #88] @ 77b33c <__cxa_atexit@plt+0x76f398> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #80] @ 77b340 <__cxa_atexit@plt+0x76f39c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ 77b344 <__cxa_atexit@plt+0x76f3a0> │ │ │ │ + mov r5, lr │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bne 7845d8 <__cxa_atexit@plt+0x778634> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [sl] │ │ │ │ - strex r7, r3, [sl] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 784590 <__cxa_atexit@plt+0x7785ec> │ │ │ │ - ldr r7, [pc, #76] @ 7845f4 <__cxa_atexit@plt+0x778650> │ │ │ │ - add r3, r9, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r7, [fp] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 783f5c <__cxa_atexit@plt+0x777fb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r3, #16 │ │ │ │ + str ip, [r3, #12] │ │ │ │ + stm r1, {r2, r9, sl} │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 784584 <__cxa_atexit@plt+0x7785e0> │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - cmpeq ip, ip, lsl #2 │ │ │ │ - @ instruction: 0x015c769c │ │ │ │ - cmpeq ip, ip, ror r6 │ │ │ │ - cmpeq fp, ip, ror #6 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 783c8c <__cxa_atexit@plt+0x777ce8> │ │ │ │ - andeq r0, r0, r9, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 784650 <__cxa_atexit@plt+0x7786ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r0, [sp, #-20] @ 0xffffffec │ │ │ │ + cmpeq sp, r0, asr r2 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b37c <__cxa_atexit@plt+0x76f3d8> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77b384 <__cxa_atexit@plt+0x76f3e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, ip, ror r1 │ │ │ │ + cmpeq ip, ip, lsl pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77b3e0 <__cxa_atexit@plt+0x76f43c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77b3ec <__cxa_atexit@plt+0x76f448> │ │ │ │ + ldr r1, [pc, #64] @ 77b3fc <__cxa_atexit@plt+0x76f458> │ │ │ │ + sub r9, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #44] @ 77b400 <__cxa_atexit@plt+0x76f45c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 11375ec <__cxa_atexit@plt+0x112b648> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r0, [sp, #-8] │ │ │ │ + cmpeq sp, r8, lsl #15 │ │ │ │ + smlaltbeq r4, ip, r0, lr │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77b48c <__cxa_atexit@plt+0x76f4e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77b498 <__cxa_atexit@plt+0x76f4f4> │ │ │ │ + ldr lr, [pc, #112] @ 77b4a8 <__cxa_atexit@plt+0x76f504> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 77b4ac <__cxa_atexit@plt+0x76f508> │ │ │ │ + sub r2, r6, #19 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #12] @ 784654 <__cxa_atexit@plt+0x7786b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, ip, ror #29 │ │ │ │ - andeq r1, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7846d0 <__cxa_atexit@plt+0x77872c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78476c <__cxa_atexit@plt+0x7787c8> │ │ │ │ - ldr r2, [pc, #272] @ 78479c <__cxa_atexit@plt+0x7787f8> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + ldr r2, [pc, #76] @ 77b4b0 <__cxa_atexit@plt+0x76f50c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #64] @ 77b4b4 <__cxa_atexit@plt+0x76f510> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #244] @ 7847a0 <__cxa_atexit@plt+0x7787fc> │ │ │ │ - add r9, r6, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r9, {r1, r2, r7} │ │ │ │ - str r8, [r6, #24] │ │ │ │ - stm r0, {r1, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 78474c <__cxa_atexit@plt+0x7787a8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 784788 <__cxa_atexit@plt+0x7787e4> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 784760 <__cxa_atexit@plt+0x7787bc> │ │ │ │ - ldr r3, [pc, #104] @ 78478c <__cxa_atexit@plt+0x7787e8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #76] @ 784790 <__cxa_atexit@plt+0x7787ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 784794 <__cxa_atexit@plt+0x7787f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + cmpeq sp, r0, asr r0 │ │ │ │ + ldrsbeq r0, [sp, #-0] │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b4e8 <__cxa_atexit@plt+0x76f544> │ │ │ │ + ldr r8, [pc, #28] @ 77b4f0 <__cxa_atexit@plt+0x76f54c> │ │ │ │ + ldr r2, [pc, #28] @ 77b4f4 <__cxa_atexit@plt+0x76f550> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 784798 <__cxa_atexit@plt+0x7787f4> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20]! │ │ │ │ + teqeq r5, r7, ror #18 │ │ │ │ + ldrheq pc, [ip, #-252] @ 0xffffff04 @ │ │ │ │ + cmpeq ip, r8, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77b5c0 <__cxa_atexit@plt+0x76f61c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77b5c8 <__cxa_atexit@plt+0x76f624> │ │ │ │ + ldr r1, [pc, #172] @ 77b5dc <__cxa_atexit@plt+0x76f638> │ │ │ │ + ldr r9, [pc, #172] @ 77b5e0 <__cxa_atexit@plt+0x76f63c> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77b5e4 <__cxa_atexit@plt+0x76f640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77b5e8 <__cxa_atexit@plt+0x76f644> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77b5ec <__cxa_atexit@plt+0x76f648> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77b5f0 <__cxa_atexit@plt+0x76f64c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77b5f4 <__cxa_atexit@plt+0x76f650> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77b5f8 <__cxa_atexit@plt+0x76f654> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77b5fc <__cxa_atexit@plt+0x76f658> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - ldrsheq r6, [ip, #-208] @ 0xffffff30 │ │ │ │ - cmpeq ip, r4, ror #9 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff534 │ │ │ │ - cmpeq ip, r4, lsr #10 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + b 77b5d0 <__cxa_atexit@plt+0x76f62c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmppeq ip, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ + cmpeq ip, ip, ror #22 │ │ │ │ + cmpeq sp, ip, ror #13 │ │ │ │ + ldrsbeq r0, [sp, #-100] @ 0xffffff9c │ │ │ │ + cmpeq sp, r0, ror #13 │ │ │ │ + cmpeq sp, r8, asr #13 │ │ │ │ + cmpeq ip, r4, lsl fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77b61c <__cxa_atexit@plt+0x76f678> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldrsbeq pc, [ip, #-228] @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x014c4c90 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77b698 <__cxa_atexit@plt+0x76f6f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, sl, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 78480c <__cxa_atexit@plt+0x778868> │ │ │ │ - ldr r2, [pc, #88] @ 784824 <__cxa_atexit@plt+0x778880> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ + bcc 77b6a0 <__cxa_atexit@plt+0x76f6fc> │ │ │ │ + ldr r2, [pc, #92] @ 77b6b4 <__cxa_atexit@plt+0x76f710> │ │ │ │ + ldr r1, [pc, #92] @ 77b6b8 <__cxa_atexit@plt+0x76f714> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #60] @ 784828 <__cxa_atexit@plt+0x778884> │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm r9, {r1, r2, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - add r0, r3, #28 │ │ │ │ - str r8, [r3, #24] │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 78482c <__cxa_atexit@plt+0x778888> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff3f4 │ │ │ │ - cmpeq ip, r4, ror #7 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, r4, lsr r1 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 783c8c <__cxa_atexit@plt+0x777ce8> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7848f4 <__cxa_atexit@plt+0x778950> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78488c <__cxa_atexit@plt+0x7788e8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 784894 <__cxa_atexit@plt+0x7788f0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #68] @ 77b6bc <__cxa_atexit@plt+0x76f718> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #20]! │ │ │ │ + str r3, [sl, #28] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77b6a8 <__cxa_atexit@plt+0x76f704> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + cmppeq ip, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + cmpeq ip, r0, lsl #24 │ │ │ │ + andeq r0, r1, r6 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77b758 <__cxa_atexit@plt+0x76f7b4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #52 @ 0x34 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77b760 <__cxa_atexit@plt+0x76f7bc> │ │ │ │ + ldr lr, [pc, #124] @ 77b774 <__cxa_atexit@plt+0x76f7d0> │ │ │ │ + ldr r1, [pc, #124] @ 77b778 <__cxa_atexit@plt+0x76f7d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr ip, [r7, #24] │ │ │ │ + ldr r9, [r7, #28] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr lr, [pc, #80] @ 77b77c <__cxa_atexit@plt+0x76f7d8> │ │ │ │ + str r9, [sl, #24] │ │ │ │ + mov r9, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #32]! │ │ │ │ + str r1, [sl, #8] │ │ │ │ + add r1, sl, #12 │ │ │ │ + str r3, [sl, #40] @ 0x28 │ │ │ │ + str r8, [sl, #44] @ 0x2c │ │ │ │ + str r2, [sl, #48] @ 0x30 │ │ │ │ + stm r1, {r0, r8, ip} │ │ │ │ + str r3, [sl, #28] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77b768 <__cxa_atexit@plt+0x76f7c4> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, lsl ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0x015cfd98 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7848d0 <__cxa_atexit@plt+0x77892c> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 7848d8 <__cxa_atexit@plt+0x778934> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 77b7b4 <__cxa_atexit@plt+0x76f810> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77b7bc <__cxa_atexit@plt+0x76f818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r6, [ip, #-184] @ 0xffffff48 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - hvceq 47372 @ 0xb90c │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ + cmppeq ip, r4, asr #26 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 784910 <__cxa_atexit@plt+0x77896c> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 784920 <__cxa_atexit@plt+0x77897c> │ │ │ │ + bhi 77b7f4 <__cxa_atexit@plt+0x76f850> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77b7fc <__cxa_atexit@plt+0x76f858> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [pc, #564] @ 784b70 <__cxa_atexit@plt+0x778bcc> │ │ │ │ - ldr r9, [pc, #564] @ 784b74 <__cxa_atexit@plt+0x778bd0> │ │ │ │ - ldr r3, [pc, #544] @ 784b64 <__cxa_atexit@plt+0x778bc0> │ │ │ │ - ldr sl, [pc, #548] @ 784b6c <__cxa_atexit@plt+0x778bc8> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 7849b4 <__cxa_atexit@plt+0x778a10> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 784b30 <__cxa_atexit@plt+0x778b8c> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 784a30 <__cxa_atexit@plt+0x778a8c> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 784a20 <__cxa_atexit@plt+0x778a7c> │ │ │ │ - b 784a7c <__cxa_atexit@plt+0x778ad8> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 784b30 <__cxa_atexit@plt+0x778b8c> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #392] @ 784b60 <__cxa_atexit@plt+0x778bbc> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #372] @ 784b68 <__cxa_atexit@plt+0x778bc4> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 784a7c <__cxa_atexit@plt+0x778ad8> │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 78495c <__cxa_atexit@plt+0x7789b8> │ │ │ │ - ldr r6, [r5] │ │ │ │ - cmp r4, #4 │ │ │ │ - ldmib r6, {r1, r3} │ │ │ │ - bne 784a8c <__cxa_atexit@plt+0x778ae8> │ │ │ │ - ldr r6, [r7, #5] │ │ │ │ - cmp r8, r6 │ │ │ │ - bne 784b30 <__cxa_atexit@plt+0x778b8c> │ │ │ │ - ldr r6, [pc, #308] @ 784b88 <__cxa_atexit@plt+0x778be4> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmda r5, {r6, r7} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 784b44 <__cxa_atexit@plt+0x778ba0> │ │ │ │ - ldr r6, [r7, #9] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 784b30 <__cxa_atexit@plt+0x778b8c> │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stm lr, {r3, r4, r6} │ │ │ │ - blt 784b30 <__cxa_atexit@plt+0x778b8c> │ │ │ │ - ldr r4, [pc, #160] @ 784b7c <__cxa_atexit@plt+0x778bd8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - beq 784b50 <__cxa_atexit@plt+0x778bac> │ │ │ │ - ldr r4, [pc, #128] @ 784b80 <__cxa_atexit@plt+0x778bdc> │ │ │ │ - ldr r3, [pc, #128] @ 784b84 <__cxa_atexit@plt+0x778be0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 784b78 <__cxa_atexit@plt+0x778bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + cmppeq ip, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77b858 <__cxa_atexit@plt+0x76f8b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77b864 <__cxa_atexit@plt+0x76f8c0> │ │ │ │ + ldr r1, [pc, #68] @ 77b874 <__cxa_atexit@plt+0x76f8d0> │ │ │ │ + sub sl, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + ldr r1, [pc, #44] @ 77b878 <__cxa_atexit@plt+0x76f8d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7db1fc <__cxa_atexit@plt+0x7cf258> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 784b44 <__cxa_atexit@plt+0x778ba0> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsl #23 │ │ │ │ - andeq r0, r0, ip, lsr r9 │ │ │ │ - cmpeq ip, r0, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq ip, ip, lsr #20 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - ldrdeq r8, [fp, #-216] @ 0xffffff28 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #40] @ 784bd0 <__cxa_atexit@plt+0x778c2c> │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #20] @ 784bd4 <__cxa_atexit@plt+0x778c30> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, r0, ror r0 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 784bf4 <__cxa_atexit@plt+0x778c50> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 784ca8 <__cxa_atexit@plt+0x778d04> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 784ca8 <__cxa_atexit@plt+0x778d04> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #320] @ 784d70 <__cxa_atexit@plt+0x778dcc> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 784d48 <__cxa_atexit@plt+0x778da4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmppeq ip, r4, ror #24 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sp, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77b900 <__cxa_atexit@plt+0x76f95c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 784d5c <__cxa_atexit@plt+0x778db8> │ │ │ │ - ldr lr, [pc, #280] @ 784d80 <__cxa_atexit@plt+0x778ddc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77b90c <__cxa_atexit@plt+0x76f968> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 77b91c <__cxa_atexit@plt+0x76f978> │ │ │ │ + add lr, r7, #8 │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #80] @ 77b920 <__cxa_atexit@plt+0x76f97c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #72] @ 77b924 <__cxa_atexit@plt+0x76f980> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #60] @ 77b928 <__cxa_atexit@plt+0x76f984> │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r1, r9, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 784eb0 <__cxa_atexit@plt+0x778f0c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 784d20 <__cxa_atexit@plt+0x778d7c> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 784d34 <__cxa_atexit@plt+0x778d90> │ │ │ │ - ldr r3, [pc, #188] @ 784d7c <__cxa_atexit@plt+0x778dd8> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmppeq ip, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, r4, ror #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77b95c <__cxa_atexit@plt+0x76f9b8> │ │ │ │ + ldr r8, [pc, #28] @ 77b964 <__cxa_atexit@plt+0x76f9c0> │ │ │ │ + ldr r2, [pc, #28] @ 77b968 <__cxa_atexit@plt+0x76f9c4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, r8 @ │ │ │ │ + cmppeq ip, r8, asr #22 @ p-variant is OBSOLETE │ │ │ │ + smlaltbeq r4, ip, r4, r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 784d48 <__cxa_atexit@plt+0x778da4> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77ba34 <__cxa_atexit@plt+0x76fa90> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 784d54 <__cxa_atexit@plt+0x778db0> │ │ │ │ - ldr lr, [pc, #144] @ 784d84 <__cxa_atexit@plt+0x778de0> │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77ba3c <__cxa_atexit@plt+0x76fa98> │ │ │ │ + ldr r1, [pc, #172] @ 77ba50 <__cxa_atexit@plt+0x76faac> │ │ │ │ + ldr r9, [pc, #172] @ 77ba54 <__cxa_atexit@plt+0x76fab0> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77ba58 <__cxa_atexit@plt+0x76fab4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77ba5c <__cxa_atexit@plt+0x76fab8> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77ba60 <__cxa_atexit@plt+0x76fabc> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77ba64 <__cxa_atexit@plt+0x76fac0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77ba68 <__cxa_atexit@plt+0x76fac4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77ba6c <__cxa_atexit@plt+0x76fac8> │ │ │ │ + add r2, r2, #2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77ba70 <__cxa_atexit@plt+0x76facc> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ mov r6, r3 │ │ │ │ + b 77ba44 <__cxa_atexit@plt+0x76faa0> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 784d78 <__cxa_atexit@plt+0x778dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmppeq ip, r0, ror #21 @ p-variant is OBSOLETE │ │ │ │ + strdeq r4, [ip, #-104] @ 0xffffff98 │ │ │ │ + cmpeq sp, r8, ror r2 │ │ │ │ + cmpeq sp, r0, ror #4 │ │ │ │ + cmpeq sp, ip, ror #4 │ │ │ │ + cmpeq sp, r4, asr r2 │ │ │ │ + smlaltbeq r4, ip, r0, r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77ba90 <__cxa_atexit@plt+0x76faec> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmppeq ip, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ + hvceq 50300 @ 0xc47c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77bb14 <__cxa_atexit@plt+0x76fb70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77bb1c <__cxa_atexit@plt+0x76fb78> │ │ │ │ + ldr lr, [pc, #100] @ 77bb30 <__cxa_atexit@plt+0x76fb8c> │ │ │ │ + ldr r1, [pc, #100] @ 77bb34 <__cxa_atexit@plt+0x76fb90> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #72] @ 77bb38 <__cxa_atexit@plt+0x76fb94> │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #24]! │ │ │ │ + str r3, [sl, #32] │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + str r3, [sl, #20] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77bb24 <__cxa_atexit@plt+0x76fb80> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 784d74 <__cxa_atexit@plt+0x778dd0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + cmppeq ip, r4, asr #19 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77bb70 <__cxa_atexit@plt+0x76fbcc> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77bb78 <__cxa_atexit@plt+0x76fbd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 784d60 <__cxa_atexit@plt+0x778dbc> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmppeq ip, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77bbb0 <__cxa_atexit@plt+0x76fc0c> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77bbb8 <__cxa_atexit@plt+0x76fc14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmppeq ip, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77bc14 <__cxa_atexit@plt+0x76fc70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77bc20 <__cxa_atexit@plt+0x76fc7c> │ │ │ │ + ldr r1, [pc, #68] @ 77bc30 <__cxa_atexit@plt+0x76fc8c> │ │ │ │ + sub sl, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + ldr r1, [pc, #44] @ 77bc34 <__cxa_atexit@plt+0x76fc90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ + b 7db1fc <__cxa_atexit@plt+0x7cf258> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq ip, r0, lsl pc │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrheq r6, [ip, #-140] @ 0xffffff74 │ │ │ │ - cmpeq ip, r0, ror #29 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmppeq ip, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, ip, asr #25 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 784dd4 <__cxa_atexit@plt+0x778e30> │ │ │ │ - ldr lr, [pc, #52] @ 784de0 <__cxa_atexit@plt+0x778e3c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77bcbc <__cxa_atexit@plt+0x76fd18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77bcc8 <__cxa_atexit@plt+0x76fd24> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 77bcd8 <__cxa_atexit@plt+0x76fd34> │ │ │ │ + add lr, r7, #8 │ │ │ │ + sub r0, r6, #23 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldm lr, {r1, r9, lr} │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #80] @ 77bcdc <__cxa_atexit@plt+0x76fd38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #72] @ 77bce0 <__cxa_atexit@plt+0x76fd3c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #60] @ 77bce4 <__cxa_atexit@plt+0x76fd40> │ │ │ │ + add r5, r3, #8 │ │ │ │ + stm r5, {r1, r9, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, lsr #28 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + cmppeq ip, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77bd1c <__cxa_atexit@plt+0x76fd78> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77bd24 <__cxa_atexit@plt+0x76fd80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq pc, [ip, #-124] @ 0xffffff84 @ │ │ │ │ + hvceq 50268 @ 0xc45c │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 784e30 <__cxa_atexit@plt+0x778e8c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 784e3c <__cxa_atexit@plt+0x778e98> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77bd80 <__cxa_atexit@plt+0x76fddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77bd8c <__cxa_atexit@plt+0x76fde8> │ │ │ │ + ldr r1, [pc, #64] @ 77bd9c <__cxa_atexit@plt+0x76fdf8> │ │ │ │ + sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 784e40 <__cxa_atexit@plt+0x778e9c> │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #44] @ 77bda0 <__cxa_atexit@plt+0x76fdfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 11375ec <__cxa_atexit@plt+0x112b648> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsl lr │ │ │ │ - ldrheq r6, [ip, #-220] @ 0xffffff24 │ │ │ │ - andeq r0, r0, r9, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + cmppeq ip, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ + cmpeq ip, r0, lsl #10 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 784ea0 <__cxa_atexit@plt+0x778efc> │ │ │ │ - ldr lr, [pc, #68] @ 784eac <__cxa_atexit@plt+0x778f08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77be2c <__cxa_atexit@plt+0x76fe88> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77be38 <__cxa_atexit@plt+0x76fe94> │ │ │ │ + ldr lr, [pc, #112] @ 77be48 <__cxa_atexit@plt+0x76fea4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 77be4c <__cxa_atexit@plt+0x76fea8> │ │ │ │ + sub r2, r6, #19 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #76] @ 77be50 <__cxa_atexit@plt+0x76feac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #64] @ 77be54 <__cxa_atexit@plt+0x76feb0> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + add r2, pc, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 784eb0 <__cxa_atexit@plt+0x778f0c> │ │ │ │ - mov r3, #8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq r6, [ip, #-108] @ 0xffffff94 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 784f18 <__cxa_atexit@plt+0x778f74> │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #168] @ 784f7c <__cxa_atexit@plt+0x778fd8> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 784f68 <__cxa_atexit@plt+0x778fc4> │ │ │ │ - ldr r3, [pc, #136] @ 784f80 <__cxa_atexit@plt+0x778fdc> │ │ │ │ - ldr r2, [pc, #136] @ 784f84 <__cxa_atexit@plt+0x778fe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + ldrheq pc, [ip, #-96] @ 0xffffffa0 @ │ │ │ │ + cmppeq ip, r0, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77be88 <__cxa_atexit@plt+0x76fee4> │ │ │ │ + ldr r8, [pc, #28] @ 77be90 <__cxa_atexit@plt+0x76feec> │ │ │ │ + ldr r2, [pc, #28] @ 77be94 <__cxa_atexit@plt+0x76fef0> │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #76] @ 0x4c │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #104] @ 784f88 <__cxa_atexit@plt+0x778fe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 784f50 <__cxa_atexit@plt+0x778fac> │ │ │ │ - ldr r3, [pc, #80] @ 784f8c <__cxa_atexit@plt+0x778fe8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 784f74 <__cxa_atexit@plt+0x778fd0> │ │ │ │ - b 785194 <__cxa_atexit@plt+0x7791f0> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r7, fp │ │ │ │ - b 784bf4 <__cxa_atexit@plt+0x778c50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + teqeq r5, r1 @ │ │ │ │ + cmppeq ip, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ + hvceq 50232 @ 0xc438 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77bf60 <__cxa_atexit@plt+0x76ffbc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77bf68 <__cxa_atexit@plt+0x76ffc4> │ │ │ │ + ldr r1, [pc, #172] @ 77bf7c <__cxa_atexit@plt+0x76ffd8> │ │ │ │ + ldr r9, [pc, #172] @ 77bf80 <__cxa_atexit@plt+0x76ffdc> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77bf84 <__cxa_atexit@plt+0x76ffe0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77bf88 <__cxa_atexit@plt+0x76ffe4> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77bf8c <__cxa_atexit@plt+0x76ffe8> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77bf90 <__cxa_atexit@plt+0x76ffec> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77bf94 <__cxa_atexit@plt+0x76fff0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77bf98 <__cxa_atexit@plt+0x76fff4> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77bf9c <__cxa_atexit@plt+0x76fff8> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77bf70 <__cxa_atexit@plt+0x76ffcc> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, r4, lsr r6 │ │ │ │ - cmpeq ip, ip, lsr #11 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + ldrheq pc, [ip, #-84] @ 0xffffffac @ │ │ │ │ + smlalbteq r4, ip, ip, r1 │ │ │ │ + cmppeq ip, ip, asr #26 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, r4, lsr sp @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ + cmppeq ip, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + hvceq 50196 @ 0xc414 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 784fc4 <__cxa_atexit@plt+0x779020> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 784fc8 <__cxa_atexit@plt+0x779024> │ │ │ │ + ldr r3, [pc, #12] @ 77bfbc <__cxa_atexit@plt+0x770018> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, r8, ror r5 │ │ │ │ - andeq fp, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 785010 <__cxa_atexit@plt+0x77906c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 785030 <__cxa_atexit@plt+0x77908c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 785028 <__cxa_atexit@plt+0x779084> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 78505c <__cxa_atexit@plt+0x7790b8> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 784eb0 <__cxa_atexit@plt+0x778f0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r2, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 78505c <__cxa_atexit@plt+0x7790b8> │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov lr, fp │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc 785144 <__cxa_atexit@plt+0x7791a0> │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r4, [r4, #3] │ │ │ │ - add r1, fp, #8 │ │ │ │ - add r9, r1, r3, lsl #2 │ │ │ │ - lsl r2, r4, #2 │ │ │ │ - mov r4, #0 │ │ │ │ - ldr sl, [r2, r1] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 785178 <__cxa_atexit@plt+0x7791d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 785164 <__cxa_atexit@plt+0x7791c0> │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldrex r4, [r9] │ │ │ │ - strex r4, sl, [r9] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 7850bc <__cxa_atexit@plt+0x779118> │ │ │ │ - ldr r4, [pc, #168] @ 78517c <__cxa_atexit@plt+0x7791d8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [fp] │ │ │ │ - ldr r4, [pc, #160] @ 785180 <__cxa_atexit@plt+0x7791dc> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r8, {r4, r7} │ │ │ │ - sub r4, r6, #2 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - and r4, r4, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - bne 785118 <__cxa_atexit@plt+0x779174> │ │ │ │ - ldr r4, [pc, #132] @ 785184 <__cxa_atexit@plt+0x7791e0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - beq 785134 <__cxa_atexit@plt+0x779190> │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - b 785194 <__cxa_atexit@plt+0x7791f0> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r4, r0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, lr │ │ │ │ - b 784bf4 <__cxa_atexit@plt+0x778c50> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [pc, #60] @ 785188 <__cxa_atexit@plt+0x7791e4> │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, r0 │ │ │ │ - str r3, [r0, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r9] │ │ │ │ - stm sp, {r0, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 7850b8 <__cxa_atexit@plt+0x779114> │ │ │ │ - cmpeq ip, r8, lsl #11 │ │ │ │ - cmpeq ip, r4, asr fp │ │ │ │ - cmpeq ip, r8, ror #7 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r5, r1, pc, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmppeq ip, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + strdeq r4, [ip, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77c038 <__cxa_atexit@plt+0x770094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, sl, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 785264 <__cxa_atexit@plt+0x7792c0> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r2, [pc, #204] @ 785280 <__cxa_atexit@plt+0x7792dc> │ │ │ │ - ldr r1, [pc, #204] @ 785284 <__cxa_atexit@plt+0x7792e0> │ │ │ │ - mov r8, r5 │ │ │ │ + bcc 77c040 <__cxa_atexit@plt+0x77009c> │ │ │ │ + ldr r2, [pc, #92] @ 77c054 <__cxa_atexit@plt+0x7700b0> │ │ │ │ + ldr r1, [pc, #92] @ 77c058 <__cxa_atexit@plt+0x7700b4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #68] @ 77c05c <__cxa_atexit@plt+0x7700b8> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #20]! │ │ │ │ + str r3, [sl, #28] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + str r3, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77c048 <__cxa_atexit@plt+0x7700a4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0x015cf498 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + cmpeq ip, r0, asr r2 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77c0ec <__cxa_atexit@plt+0x770148> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77c0f4 <__cxa_atexit@plt+0x770150> │ │ │ │ + ldr lr, [pc, #112] @ 77c108 <__cxa_atexit@plt+0x770164> │ │ │ │ + ldr r1, [pc, #112] @ 77c10c <__cxa_atexit@plt+0x770168> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + ldr lr, [pc, #76] @ 77c110 <__cxa_atexit@plt+0x77016c> │ │ │ │ + mov r9, sl │ │ │ │ + str r3, [sl, #32] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r9, #24]! │ │ │ │ + str r8, [sl, #36] @ 0x24 │ │ │ │ + str r2, [sl, #40] @ 0x28 │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + str r3, [sl, #20] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r6, sl │ │ │ │ + b 77c0fc <__cxa_atexit@plt+0x770158> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + ldrsheq pc, [ip, #-56] @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + smlaltbeq r4, ip, r8, r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77c188 <__cxa_atexit@plt+0x7701e4> │ │ │ │ + ldr lr, [pc, #88] @ 77c194 <__cxa_atexit@plt+0x7701f0> │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [r8, #28]! │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr lr, [pc, #176] @ 785288 <__cxa_atexit@plt+0x7792e4> │ │ │ │ - cmp ip, #0 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + tst r8, #3 │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str sl, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + beq 77c17c <__cxa_atexit@plt+0x7701d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77c1a4 <__cxa_atexit@plt+0x770200> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq ip, r8, lsr #2 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 77c254 <__cxa_atexit@plt+0x7702b0> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 77c2a8 <__cxa_atexit@plt+0x770304> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 77c2f0 <__cxa_atexit@plt+0x77034c> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 77c348 <__cxa_atexit@plt+0x7703a4> │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + mov lr, fp │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77c3c8 <__cxa_atexit@plt+0x770424> │ │ │ │ + ldr r9, [pc, #536] @ 77c418 <__cxa_atexit@plt+0x770474> │ │ │ │ + sub r1, r2, #31 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr fp, [r7, #5] │ │ │ │ + ldr r1, [pc, #508] @ 77c41c <__cxa_atexit@plt+0x770478> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + ldr r1, [pc, #500] @ 77c420 <__cxa_atexit@plt+0x77047c> │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r6, [r3, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r6, {r1, r8} │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, lr │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77c3cc <__cxa_atexit@plt+0x770428> │ │ │ │ + ldr r0, [pc, #404] @ 77c400 <__cxa_atexit@plt+0x77045c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r0, [pc, #388] @ 77c404 <__cxa_atexit@plt+0x770460> │ │ │ │ + add r3, r3, #16 │ │ │ │ + sub r9, r2, #31 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r3, {r0, r6, r9} │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, sl, ip} │ │ │ │ + ldr r3, [pc, #356] @ 77c408 <__cxa_atexit@plt+0x770464> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b 77c338 <__cxa_atexit@plt+0x770394> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77c3c0 <__cxa_atexit@plt+0x77041c> │ │ │ │ + ldr lr, [pc, #308] @ 77c3f4 <__cxa_atexit@plt+0x770450> │ │ │ │ + ldr r9, [pc, #308] @ 77c3f8 <__cxa_atexit@plt+0x770454> │ │ │ │ + ldr r1, [pc, #308] @ 77c3fc <__cxa_atexit@plt+0x770458> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r2, #15 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r6, #12]! │ │ │ │ + str r6, [r3, #20] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #-8] │ │ │ │ + b 77c33c <__cxa_atexit@plt+0x770398> │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77c3e0 <__cxa_atexit@plt+0x77043c> │ │ │ │ + ldr lr, [pc, #264] @ 77c40c <__cxa_atexit@plt+0x770468> │ │ │ │ + ldr r9, [pc, #264] @ 77c410 <__cxa_atexit@plt+0x77046c> │ │ │ │ + sub r1, r2, #27 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + str lr, [r6, #12]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r6, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + stm lr, {r8, sl, ip} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r3, [pc, #220] @ 77c414 <__cxa_atexit@plt+0x770470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + bcc 77c3e8 <__cxa_atexit@plt+0x770444> │ │ │ │ + ldr r9, [pc, #196] @ 77c424 <__cxa_atexit@plt+0x770480> │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr fp, [r7, #9] │ │ │ │ + str r9, [r6, #12]! │ │ │ │ + ldr r9, [pc, #176] @ 77c428 <__cxa_atexit@plt+0x770484> │ │ │ │ + ldr lr, [pc, #176] @ 77c42c <__cxa_atexit@plt+0x770488> │ │ │ │ + sub r0, r2, #39 @ 0x27 │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - ldr fp, [r8, #8] │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - add r7, fp, r9, lsl #2 │ │ │ │ - ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r8, #28] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - add sl, r7, #8 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bne 785270 <__cxa_atexit@plt+0x7792cc> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [sl] │ │ │ │ - strex r7, r3, [sl] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 785228 <__cxa_atexit@plt+0x779284> │ │ │ │ - ldr r7, [pc, #76] @ 78528c <__cxa_atexit@plt+0x7792e8> │ │ │ │ - add r3, r9, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r7, [fp] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 784bf4 <__cxa_atexit@plt+0x778c50> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str fp, [r6, #32] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r6, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldmib r3, {r0, r3} │ │ │ │ + add lr, r6, #16 │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + str r8, [r6, #-4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + mov r6, r2 │ │ │ │ + stm lr, {r0, r3, ip} │ │ │ │ + b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + mov r6, #20 │ │ │ │ + b 77c3d0 <__cxa_atexit@plt+0x77042c> │ │ │ │ + mov fp, lr │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 78521c <__cxa_atexit@plt+0x779278> │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - cmpeq ip, r4, ror r4 │ │ │ │ - cmpeq ip, r4, lsl #20 │ │ │ │ - cmpeq ip, r4, ror #19 │ │ │ │ - ldrdeq r8, [fp, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + mov r6, #32 │ │ │ │ + b 77c3d0 <__cxa_atexit@plt+0x77042c> │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + b 77c3d0 <__cxa_atexit@plt+0x77042c> │ │ │ │ + @ instruction: 0xffffe694 │ │ │ │ + @ instruction: 0xffffe710 │ │ │ │ + cmppeq ip, r0, ror #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffedb4 │ │ │ │ + cmppeq ip, ip, lsr #5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffe860 │ │ │ │ + @ instruction: 0xfffff790 │ │ │ │ + cmppeq ip, r4, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffff450 │ │ │ │ + cmppeq ip, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + @ instruction: 0xfffff910 │ │ │ │ + @ instruction: 0xfffff360 │ │ │ │ + @ instruction: 0xffffed5c │ │ │ │ + ldrheq pc, [ip, #-16] @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77c460 <__cxa_atexit@plt+0x7704bc> │ │ │ │ + ldr r3, [pc, #32] @ 77c470 <__cxa_atexit@plt+0x7704cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r7, [pc, #12] @ 77c474 <__cxa_atexit@plt+0x7704d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + hvceq 50148 @ 0xc3e4 │ │ │ │ + cmpeq ip, r0, ror #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 784920 <__cxa_atexit@plt+0x77897c> │ │ │ │ - andeq r0, r0, r9, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7852f0 <__cxa_atexit@plt+0x77934c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 77c560 <__cxa_atexit@plt+0x7705bc> │ │ │ │ + ldr r3, [pc, #272] @ 77c5ac <__cxa_atexit@plt+0x770608> │ │ │ │ + ldr r2, [pc, #272] @ 77c5b0 <__cxa_atexit@plt+0x77060c> │ │ │ │ + mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ + mov sl, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r2, [sl, #-8]! │ │ │ │ + add r2, r0, #48 @ 0x30 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #12] @ 7852f4 <__cxa_atexit@plt+0x779350> │ │ │ │ + str r8, [r0, #8] │ │ │ │ + str r9, [r0, #12] │ │ │ │ + bcc 77c570 <__cxa_atexit@plt+0x7705cc> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [pc, #212] @ 77c5b4 <__cxa_atexit@plt+0x770610> │ │ │ │ + ldr fp, [pc, #212] @ 77c5b8 <__cxa_atexit@plt+0x770614> │ │ │ │ + sub ip, r2, #30 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + add fp, pc, fp │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + stm lr, {r8, r9, fp} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #176] @ 77c5bc <__cxa_atexit@plt+0x770618> │ │ │ │ + sub ip, r2, #18 │ │ │ │ + sub lr, r2, #7 │ │ │ │ + add r2, r6, #80 @ 0x50 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, ip, asr #4 │ │ │ │ - andeq r1, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 785374 <__cxa_atexit@plt+0x7793d0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 785410 <__cxa_atexit@plt+0x77946c> │ │ │ │ - ldr r2, [pc, #276] @ 785440 <__cxa_atexit@plt+0x77949c> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #248] @ 785444 <__cxa_atexit@plt+0x7794a0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - add r0, r6, #28 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - stm r0, {r1, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ + cmp r1, r2 │ │ │ │ + str ip, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + bcc 77c590 <__cxa_atexit@plt+0x7705ec> │ │ │ │ + ldr sl, [pc, #148] @ 77c5c4 <__cxa_atexit@plt+0x770620> │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add sl, pc, sl │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + add r7, r6, #64 @ 0x40 │ │ │ │ + stm r7, {r3, r8, r9} │ │ │ │ + str sl, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ + str lr, [r6, #80] @ 0x50 │ │ │ │ + sub r7, r2, #23 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 7853f0 <__cxa_atexit@plt+0x77944c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 78542c <__cxa_atexit@plt+0x779488> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 785404 <__cxa_atexit@plt+0x779460> │ │ │ │ - ldr r3, [pc, #104] @ 785430 <__cxa_atexit@plt+0x77948c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #76] @ 785434 <__cxa_atexit@plt+0x779490> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 785438 <__cxa_atexit@plt+0x779494> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #72] @ 77c5c0 <__cxa_atexit@plt+0x77061c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 78543c <__cxa_atexit@plt+0x779498> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, lr │ │ │ │ + mov r0, #28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - cmpeq ip, ip, asr #2 │ │ │ │ - cmpeq ip, r0, asr #16 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff528 │ │ │ │ - cmpeq ip, r8, lsl #17 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffe3f8 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xffffdbe0 │ │ │ │ + @ instruction: 0xffffdc1c │ │ │ │ + ldrsheq pc, [ip, #-104] @ 0xffffff98 @ │ │ │ │ + strheq r3, [ip, #-204] @ 0xffffff34 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + strdeq r3, [ip, #-200] @ 0xffffff38 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 7854b4 <__cxa_atexit@plt+0x779510> │ │ │ │ - ldr r2, [pc, #92] @ 7854cc <__cxa_atexit@plt+0x779528> │ │ │ │ + bcc 77c628 <__cxa_atexit@plt+0x770684> │ │ │ │ + ldr lr, [pc, #68] @ 77c634 <__cxa_atexit@plt+0x770690> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #64] @ 7854d0 <__cxa_atexit@plt+0x77952c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - add r0, r3, #28 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #23 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 7854d4 <__cxa_atexit@plt+0x779530> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - cmpeq ip, r4, asr #14 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - smlalbbeq r8, fp, ip, r4 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 784920 <__cxa_atexit@plt+0x77897c> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + smlaltbeq r3, ip, r0, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77c6bc <__cxa_atexit@plt+0x770718> │ │ │ │ + ldr r2, [pc, #136] @ 77c6e4 <__cxa_atexit@plt+0x770740> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 77c6c8 <__cxa_atexit@plt+0x770724> │ │ │ │ + ldr r7, [pc, #108] @ 77c6ec <__cxa_atexit@plt+0x770748> │ │ │ │ + ldr r2, [pc, #108] @ 77c6f0 <__cxa_atexit@plt+0x77074c> │ │ │ │ + ldr r1, [pc, #108] @ 77c6f4 <__cxa_atexit@plt+0x770750> │ │ │ │ + sub r0, r3, #31 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add lr, r6, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r0, r3, #19 │ │ │ │ + stmib r6, {r7, r8, r9} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 77c6e8 <__cxa_atexit@plt+0x770744> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, lsr lr │ │ │ │ + strdeq r3, [ip, #-188] @ 0xffffff44 │ │ │ │ + @ instruction: 0xffffe110 │ │ │ │ + @ instruction: 0xffffe140 │ │ │ │ + cmppeq ip, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 785534 <__cxa_atexit@plt+0x779590> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 78553c <__cxa_atexit@plt+0x779598> │ │ │ │ + bhi 77c728 <__cxa_atexit@plt+0x770784> │ │ │ │ + ldr r8, [pc, #28] @ 77c730 <__cxa_atexit@plt+0x77078c> │ │ │ │ + ldr r2, [pc, #28] @ 77c734 <__cxa_atexit@plt+0x770790> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, fp, lsr r7 │ │ │ │ + cmpeq ip, ip, ror sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77c790 <__cxa_atexit@plt+0x7707ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77c79c <__cxa_atexit@plt+0x7707f8> │ │ │ │ + ldr r1, [pc, #68] @ 77c7ac <__cxa_atexit@plt+0x770808> │ │ │ │ + sub sl, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + ldr r1, [pc, #44] @ 77c7b0 <__cxa_atexit@plt+0x77080c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7db380 <__cxa_atexit@plt+0x7cf3dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, lsr #26 │ │ │ │ + cmppeq ip, r0, asr r1 @ p-variant is OBSOLETE │ │ │ │ + smlalbteq r3, ip, r4, sl │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77c7e8 <__cxa_atexit@plt+0x770844> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77c7f0 <__cxa_atexit@plt+0x77084c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 19d2888 <__cxa_atexit@plt+0x19c68e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r4, ror pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmpeq ip, r0, asr #25 │ │ │ │ + smlalbbeq r3, ip, r4, sl │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77c880 <__cxa_atexit@plt+0x7708dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77c88c <__cxa_atexit@plt+0x7708e8> │ │ │ │ + ldr r9, [pc, #116] @ 77c89c <__cxa_atexit@plt+0x7708f8> │ │ │ │ + ldr lr, [pc, #116] @ 77c8a0 <__cxa_atexit@plt+0x7708fc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 77c8a4 <__cxa_atexit@plt+0x770900> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 77c8a8 <__cxa_atexit@plt+0x770904> │ │ │ │ + sub r5, r6, #9 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ 77c8ac <__cxa_atexit@plt+0x770908> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r3, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + stm r9, {r0, r1, r3, lr} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq ip, r8, asr ip │ │ │ │ + cmppeq ip, r4, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x015cf398 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77c8cc <__cxa_atexit@plt+0x770928> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + cmpeq ip, r4, lsr #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 785578 <__cxa_atexit@plt+0x7795d4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 785580 <__cxa_atexit@plt+0x7795dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 77c900 <__cxa_atexit@plt+0x77095c> │ │ │ │ + ldr r8, [pc, #28] @ 77c908 <__cxa_atexit@plt+0x770964> │ │ │ │ + ldr r2, [pc, #28] @ 77c90c <__cxa_atexit@plt+0x770968> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r0, lsr pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + teqeq r5, r9, ror #10 │ │ │ │ + cmpeq ip, r4, lsr #23 │ │ │ │ + cmpeq ip, r0, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77c9d8 <__cxa_atexit@plt+0x770a34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77c9e0 <__cxa_atexit@plt+0x770a3c> │ │ │ │ + ldr r1, [pc, #172] @ 77c9f4 <__cxa_atexit@plt+0x770a50> │ │ │ │ + ldr r9, [pc, #172] @ 77c9f8 <__cxa_atexit@plt+0x770a54> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77c9fc <__cxa_atexit@plt+0x770a58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77ca00 <__cxa_atexit@plt+0x770a5c> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77ca04 <__cxa_atexit@plt+0x770a60> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77ca08 <__cxa_atexit@plt+0x770a64> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77ca0c <__cxa_atexit@plt+0x770a68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77ca10 <__cxa_atexit@plt+0x770a6c> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77ca14 <__cxa_atexit@plt+0x770a70> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77c9e8 <__cxa_atexit@plt+0x770a44> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq ip, ip, lsr fp │ │ │ │ + cmpeq ip, r4, asr r7 │ │ │ │ + ldrsbeq pc, [ip, #-36] @ 0xffffffdc @ │ │ │ │ + ldrheq pc, [ip, #-44] @ 0xffffffd4 @ │ │ │ │ + cmppeq ip, r8, asr #5 @ p-variant is OBSOLETE │ │ │ │ + ldrheq pc, [ip, #-32] @ 0xffffffe0 @ │ │ │ │ + strdeq r3, [ip, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77ca34 <__cxa_atexit@plt+0x770a90> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77ca54 <__cxa_atexit@plt+0x770ab0> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + @ instruction: 0x015cea9c │ │ │ │ + cmpeq ip, ip, lsr #16 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7855bc <__cxa_atexit@plt+0x779618> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 7855c4 <__cxa_atexit@plt+0x779620> │ │ │ │ + bhi 77cac8 <__cxa_atexit@plt+0x770b24> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77cad4 <__cxa_atexit@plt+0x770b30> │ │ │ │ + ldr r2, [pc, #88] @ 77cae4 <__cxa_atexit@plt+0x770b40> │ │ │ │ + ldr r1, [pc, #88] @ 77cae8 <__cxa_atexit@plt+0x770b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #68] @ 77caec <__cxa_atexit@plt+0x770b48> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [sl, #12] │ │ │ │ + str r1, [r9, #16]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + str r8, [sl, #24] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, ror #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 785600 <__cxa_atexit@plt+0x77965c> │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + cmpeq ip, r4, lsl #20 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + cmpeq ip, r0, asr #14 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub lr, r5, #12 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 77cb80 <__cxa_atexit@plt+0x770bdc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77cb8c <__cxa_atexit@plt+0x770be8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ 77cbb0 <__cxa_atexit@plt+0x770c0c> │ │ │ │ add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 785608 <__cxa_atexit@plt+0x779664> │ │ │ │ + sub r3, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr ip, [pc, #108] @ 77cbb4 <__cxa_atexit@plt+0x770c10> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str ip, [r2, #4] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + bhi 77cb9c <__cxa_atexit@plt+0x770bf8> │ │ │ │ + ldr r3, [pc, #80] @ 77cbbc <__cxa_atexit@plt+0x770c18> │ │ │ │ + sub lr, r5, #28 │ │ │ │ + mov r5, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + mov r8, sl │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 77cbb8 <__cxa_atexit@plt+0x770c14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, ror #18 │ │ │ │ + cmppeq ip, r4, ror #1 @ p-variant is OBSOLETE │ │ │ │ + smlalbbeq r3, ip, ip, r6 │ │ │ │ + @ instruction: 0xffffd4c0 │ │ │ │ + strheq r3, [ip, #-104] @ 0xffffff98 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77cbf4 <__cxa_atexit@plt+0x770c50> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77cbfc <__cxa_atexit@plt+0x770c58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 19d2888 <__cxa_atexit@plt+0x19c68e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r8, lsr #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrheq lr, [ip, #-132] @ 0xffffff7c │ │ │ │ + hvceq 50024 @ 0xc368 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77cc8c <__cxa_atexit@plt+0x770ce8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77cc98 <__cxa_atexit@plt+0x770cf4> │ │ │ │ + ldr r9, [pc, #116] @ 77cca8 <__cxa_atexit@plt+0x770d04> │ │ │ │ + ldr lr, [pc, #116] @ 77ccac <__cxa_atexit@plt+0x770d08> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 77ccb0 <__cxa_atexit@plt+0x770d0c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 77ccb4 <__cxa_atexit@plt+0x770d10> │ │ │ │ + sub r5, r6, #9 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ 77ccb8 <__cxa_atexit@plt+0x770d14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r3, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + stm r9, {r0, r1, r3, lr} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmpeq ip, ip, asr #16 │ │ │ │ + @ instruction: 0x015cef98 │ │ │ │ + cmpeq ip, ip, lsl #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77ccd8 <__cxa_atexit@plt+0x770d34> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + cmpeq ip, r8, lsl r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 785644 <__cxa_atexit@plt+0x7796a0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 78564c <__cxa_atexit@plt+0x7796a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 77cd0c <__cxa_atexit@plt+0x770d68> │ │ │ │ + ldr r8, [pc, #28] @ 77cd14 <__cxa_atexit@plt+0x770d70> │ │ │ │ + ldr r2, [pc, #28] @ 77cd18 <__cxa_atexit@plt+0x770d74> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r4, ror #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + teqeq r5, fp, ror #2 │ │ │ │ + @ instruction: 0x015ce798 │ │ │ │ + strdeq r3, [ip, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77cde4 <__cxa_atexit@plt+0x770e40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77cdec <__cxa_atexit@plt+0x770e48> │ │ │ │ + ldr r1, [pc, #172] @ 77ce00 <__cxa_atexit@plt+0x770e5c> │ │ │ │ + ldr r9, [pc, #172] @ 77ce04 <__cxa_atexit@plt+0x770e60> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77ce08 <__cxa_atexit@plt+0x770e64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77ce0c <__cxa_atexit@plt+0x770e68> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77ce10 <__cxa_atexit@plt+0x770e6c> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77ce14 <__cxa_atexit@plt+0x770e70> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77ce18 <__cxa_atexit@plt+0x770e74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77ce1c <__cxa_atexit@plt+0x770e78> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77ce20 <__cxa_atexit@plt+0x770e7c> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77cdf4 <__cxa_atexit@plt+0x770e50> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq ip, r0, lsr r7 │ │ │ │ + cmpeq ip, r8, asr #6 │ │ │ │ + cmpeq ip, r8, asr #29 │ │ │ │ + ldrheq lr, [ip, #-224] @ 0xffffff20 │ │ │ │ + ldrheq lr, [ip, #-236] @ 0xffffff14 │ │ │ │ + cmpeq ip, r4, lsr #29 │ │ │ │ + strdeq r3, [ip, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77ce40 <__cxa_atexit@plt+0x770e9c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77ce60 <__cxa_atexit@plt+0x770ebc> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + @ instruction: 0x015ce690 │ │ │ │ + cmpeq ip, r0, lsr #8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 785688 <__cxa_atexit@plt+0x7796e4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 785690 <__cxa_atexit@plt+0x7796ec> │ │ │ │ + bhi 77ced4 <__cxa_atexit@plt+0x770f30> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77cee0 <__cxa_atexit@plt+0x770f3c> │ │ │ │ + ldr r2, [pc, #88] @ 77cef0 <__cxa_atexit@plt+0x770f4c> │ │ │ │ + ldr r1, [pc, #88] @ 77cef4 <__cxa_atexit@plt+0x770f50> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #68] @ 77cef8 <__cxa_atexit@plt+0x770f54> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r5, [sl, #12] │ │ │ │ + str r1, [r9, #16]! │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + str r8, [sl, #24] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r0, lsr #28 │ │ │ │ - smlalbteq r8, fp, ip, r2 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #80 @ 0x50 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78571c <__cxa_atexit@plt+0x779778> │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 7856d0 <__cxa_atexit@plt+0x77972c> │ │ │ │ - ldr r7, [pc, #100] @ 785728 <__cxa_atexit@plt+0x779784> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #76] @ 785724 <__cxa_atexit@plt+0x779780> │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add lr, r5, #16 │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm lr, {r0, r7, r8, sl} │ │ │ │ - beq 785710 <__cxa_atexit@plt+0x77976c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 785738 <__cxa_atexit@plt+0x779794> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + ldrsheq lr, [ip, #-88] @ 0xffffffa8 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77cf54 <__cxa_atexit@plt+0x770fb0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77cf60 <__cxa_atexit@plt+0x770fbc> │ │ │ │ + ldr r1, [pc, #68] @ 77cf70 <__cxa_atexit@plt+0x770fcc> │ │ │ │ + sub sl, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + ldr r1, [pc, #44] @ 77cf74 <__cxa_atexit@plt+0x770fd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7db380 <__cxa_atexit@plt+0x7cf3dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r4, ror r5 │ │ │ │ - cmpeq fp, r8, lsr r2 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7857a0 <__cxa_atexit@plt+0x7797fc> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 785864 <__cxa_atexit@plt+0x7798c0> │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - b 785bd4 <__cxa_atexit@plt+0x779c30> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r0, [r1, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 785878 <__cxa_atexit@plt+0x7798d4> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 785910 <__cxa_atexit@plt+0x77996c> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 7859c4 <__cxa_atexit@plt+0x779a20> │ │ │ │ - ldr lr, [r2, #5] │ │ │ │ - mov r0, #15 │ │ │ │ - mov r8, #1 │ │ │ │ - and r0, r0, lr, lsr r3 │ │ │ │ - tst r7, r8, lsl r0 │ │ │ │ - beq 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - lsl r0, r8, r0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldr r1, [pc, #944] @ 785ba8 <__cxa_atexit@plt+0x779c04> │ │ │ │ - and r0, r0, r7 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r7, [pc, #920] @ 785b9c <__cxa_atexit@plt+0x779bf8> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r7, r0, lsr #2 │ │ │ │ - and r0, r0, r7 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr sl, [pc, #908] @ 785ba4 <__cxa_atexit@plt+0x779c00> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r8, [pc, #896] @ 785ba0 <__cxa_atexit@plt+0x779bfc> │ │ │ │ - and r0, r0, sl │ │ │ │ - mvn r1, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - ldr r8, [pc, #908] @ 785bbc <__cxa_atexit@plt+0x779c18> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r0, r1, r0, lsr #22 │ │ │ │ - add r0, r9, r0 │ │ │ │ + cmpeq ip, r8, ror #10 │ │ │ │ + cmpeq ip, ip, lsl #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77cfa8 <__cxa_atexit@plt+0x771004> │ │ │ │ + ldr r8, [pc, #28] @ 77cfb0 <__cxa_atexit@plt+0x77100c> │ │ │ │ + ldr r2, [pc, #28] @ 77cfb4 <__cxa_atexit@plt+0x771010> │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #8]! │ │ │ │ - add r0, r3, #4 │ │ │ │ - add r1, r5, #12 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - beq 785b84 <__cxa_atexit@plt+0x779be0> │ │ │ │ - b 787914 <__cxa_atexit@plt+0x77b970> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7858b0 <__cxa_atexit@plt+0x77990c> │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r0, [r2, #9] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 786158 <__cxa_atexit@plt+0x77a1b4> │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 785968 <__cxa_atexit@plt+0x7799c4> │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - mvn r7, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - bne 785a28 <__cxa_atexit@plt+0x779a84> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 785b40 <__cxa_atexit@plt+0x779b9c> │ │ │ │ - ldr r1, [r2, #5] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - ldr r1, [pc, #736] @ 785bd0 <__cxa_atexit@plt+0x779c2c> │ │ │ │ - mov r8, #0 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, r4 @ │ │ │ │ + ldrsheq lr, [ip, #-76] @ 0xffffffb4 │ │ │ │ + cmpeq ip, r8, asr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77d080 <__cxa_atexit@plt+0x7710dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77d088 <__cxa_atexit@plt+0x7710e4> │ │ │ │ + ldr r1, [pc, #172] @ 77d09c <__cxa_atexit@plt+0x7710f8> │ │ │ │ + ldr r9, [pc, #172] @ 77d0a0 <__cxa_atexit@plt+0x7710fc> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77d0a4 <__cxa_atexit@plt+0x771100> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r3, [r2, #6] │ │ │ │ - ands r0, r3, r7 │ │ │ │ - beq 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - ldr r1, [pc, #644] @ 785ba8 <__cxa_atexit@plt+0x779c04> │ │ │ │ - ldr lr, [pc, #628] @ 785b9c <__cxa_atexit@plt+0x779bf8> │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - sub r1, r0, r1 │ │ │ │ - and r8, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r8 │ │ │ │ - ldr r8, [pc, #612] @ 785ba4 <__cxa_atexit@plt+0x779c00> │ │ │ │ - ldr sl, [pc, #616] @ 785bac <__cxa_atexit@plt+0x779c08> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #596] @ 785ba0 <__cxa_atexit@plt+0x779bfc> │ │ │ │ - and r1, r1, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mul r1, r1, lr │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r0, r2, r3, r9} │ │ │ │ - b 785b1c <__cxa_atexit@plt+0x779b78> │ │ │ │ - mvn r0, r2 │ │ │ │ - tst r0, #3 │ │ │ │ - bne 785ac0 <__cxa_atexit@plt+0x779b1c> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 785b8c <__cxa_atexit@plt+0x779be8> │ │ │ │ - ldr r1, [r2, #5] │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - mov r2, #15 │ │ │ │ - and r2, r2, r1, lsr r3 │ │ │ │ - add r7, lr, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #556] @ 785bc4 <__cxa_atexit@plt+0x779c20> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #8]! │ │ │ │ - add r3, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 785b84 <__cxa_atexit@plt+0x779be0> │ │ │ │ - b 786f60 <__cxa_atexit@plt+0x77afbc> │ │ │ │ - uxth r3, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #21760 @ 0x5500 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr lr, [pc, #440] @ 785b9c <__cxa_atexit@plt+0x779bf8> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r0, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r0 │ │ │ │ - ldr r0, [pc, #428] @ 785ba4 <__cxa_atexit@plt+0x779c00> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #416] @ 785ba0 <__cxa_atexit@plt+0x779bfc> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r8, [pc, #428] @ 785bb4 <__cxa_atexit@plt+0x779c10> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - mul r1, r0, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 785b1c <__cxa_atexit@plt+0x779b78> │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r0, lsr r3 │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - mov r8, #1 │ │ │ │ - tst r1, r8, lsl r7 │ │ │ │ - beq 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - lsl r7, r8, r7 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r8, [pc, #344] @ 785ba8 <__cxa_atexit@plt+0x779c04> │ │ │ │ - and r1, r1, r7 │ │ │ │ - and r7, r8, r1, lsr #1 │ │ │ │ - ldr r8, [pc, #320] @ 785b9c <__cxa_atexit@plt+0x779bf8> │ │ │ │ - sub r1, r1, r7 │ │ │ │ - and r7, r8, r1, lsr #2 │ │ │ │ - and r1, r1, r8 │ │ │ │ - add r1, r1, r7 │ │ │ │ - ldr sl, [pc, #308] @ 785ba4 <__cxa_atexit@plt+0x779c00> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr r9, [pc, #296] @ 785ba0 <__cxa_atexit@plt+0x779bfc> │ │ │ │ - and r1, r1, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mvn r7, #3 │ │ │ │ - mul r1, r1, r9 │ │ │ │ - ldr r8, [pc, #316] @ 785bc8 <__cxa_atexit@plt+0x779c24> │ │ │ │ - and r1, r7, r1, lsr #22 │ │ │ │ - add r1, r1, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - add r1, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 785b84 <__cxa_atexit@plt+0x779be0> │ │ │ │ - b 786efc <__cxa_atexit@plt+0x77af58> │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - uxth r0, r7 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #21760 @ 0x5500 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r8, [pc, #184] @ 785b9c <__cxa_atexit@plt+0x779bf8> │ │ │ │ - sub r1, r0, r1 │ │ │ │ - and r3, r8, r1, lsr #2 │ │ │ │ - and r1, r1, r8 │ │ │ │ - ldr r9, [pc, #204] @ 785bc0 <__cxa_atexit@plt+0x779c1c> │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [pc, #168] @ 785ba4 <__cxa_atexit@plt+0x779c00> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr r8, [pc, #156] @ 785ba0 <__cxa_atexit@plt+0x779bfc> │ │ │ │ add r9, pc, r9 │ │ │ │ - and r1, r1, r3 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r9, [r5, #4]! │ │ │ │ - mul r1, r1, r8 │ │ │ │ - str lr, [r5, #24] │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - ldr r8, [pc, #148] @ 785bb8 <__cxa_atexit@plt+0x779c14> │ │ │ │ - lsr r7, r1, #24 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #124] @ 785bb0 <__cxa_atexit@plt+0x779c0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r1, #15 │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r1, r1, r0, lsr r3 │ │ │ │ - add r1, r2, r1, lsl #2 │ │ │ │ - ldr r8, [pc, #116] @ 785bcc <__cxa_atexit@plt+0x779c28> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - add r1, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 785b84 <__cxa_atexit@plt+0x779be0> │ │ │ │ - b 786e98 <__cxa_atexit@plt+0x77aef4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77d0a8 <__cxa_atexit@plt+0x771104> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77d0ac <__cxa_atexit@plt+0x771108> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77d0b0 <__cxa_atexit@plt+0x77110c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77d0b4 <__cxa_atexit@plt+0x771110> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77d0b8 <__cxa_atexit@plt+0x771114> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77d0bc <__cxa_atexit@plt+0x771118> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77d090 <__cxa_atexit@plt+0x7710ec> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 786fa4 <__cxa_atexit@plt+0x77b000> │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - andeq r2, r0, r0, ror r4 │ │ │ │ - cmpeq ip, r4, lsl #2 │ │ │ │ - andeq r1, r0, r0, asr pc │ │ │ │ - cmpeq ip, r4, lsl r1 │ │ │ │ - ldrdeq r2, [r0], -r4 │ │ │ │ - andeq r1, r0, r8, lsr #19 │ │ │ │ - @ instruction: 0x000015bc │ │ │ │ - andeq r1, r0, r4, ror #8 │ │ │ │ - andeq r1, r0, r4, lsr r3 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #432] @ 785dac <__cxa_atexit@plt+0x779e08> │ │ │ │ - ldr fp, [pc, #432] @ 785db0 <__cxa_atexit@plt+0x779e0c> │ │ │ │ - ldr r2, [pc, #412] @ 785da0 <__cxa_atexit@plt+0x779dfc> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 785c68 <__cxa_atexit@plt+0x779cc4> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 785d84 <__cxa_atexit@plt+0x779de0> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 785cec <__cxa_atexit@plt+0x779d48> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 785cd0 <__cxa_atexit@plt+0x779d2c> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 785d84 <__cxa_atexit@plt+0x779de0> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #272] @ 785d9c <__cxa_atexit@plt+0x779df8> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #256] @ 785da8 <__cxa_atexit@plt+0x779e04> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #240] @ 785da4 <__cxa_atexit@plt+0x779e00> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 785d28 <__cxa_atexit@plt+0x779d84> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0x015ce494 │ │ │ │ + smlaltbeq r3, ip, ip, r0 │ │ │ │ + cmpeq ip, ip, lsr #24 │ │ │ │ + cmpeq ip, r4, lsl ip │ │ │ │ + cmpeq ip, r0, lsr #24 │ │ │ │ + cmpeq ip, r8, lsl #24 │ │ │ │ + qdaddeq r3, r4, ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77d0dc <__cxa_atexit@plt+0x771138> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 785c18 <__cxa_atexit@plt+0x779c74> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 785d3c <__cxa_atexit@plt+0x779d98> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 785d84 <__cxa_atexit@plt+0x779de0> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 785dc0 <__cxa_atexit@plt+0x779e1c> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77d0fc <__cxa_atexit@plt+0x771158> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldrsheq lr, [ip, #-52] @ 0xffffffcc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77d158 <__cxa_atexit@plt+0x7711b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77d164 <__cxa_atexit@plt+0x7711c0> │ │ │ │ + ldr r1, [pc, #68] @ 77d174 <__cxa_atexit@plt+0x7711d0> │ │ │ │ + sub sl, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r5, [r7, #16] │ │ │ │ + ldr r1, [pc, #44] @ 77d178 <__cxa_atexit@plt+0x7711d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 7db380 <__cxa_atexit@plt+0x7cf3dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 785d84 <__cxa_atexit@plt+0x779de0> │ │ │ │ - ldr r6, [pc, #104] @ 785db8 <__cxa_atexit@plt+0x779e14> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 785dbc <__cxa_atexit@plt+0x779e18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 785db4 <__cxa_atexit@plt+0x779e10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - cmpeq ip, ip, lsr #29 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - cmpeq ip, r4, asr #15 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 785e48 <__cxa_atexit@plt+0x779ea4> │ │ │ │ - ldr r1, [pc, #120] @ 785e6c <__cxa_atexit@plt+0x779ec8> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 785e5c <__cxa_atexit@plt+0x779eb8> │ │ │ │ - ldr lr, [pc, #88] @ 785e70 <__cxa_atexit@plt+0x779ecc> │ │ │ │ - ldr r1, [pc, #88] @ 785e74 <__cxa_atexit@plt+0x779ed0> │ │ │ │ + cmpeq ip, r4, ror #6 │ │ │ │ + cmpeq ip, r8, lsl #15 │ │ │ │ + strdeq r3, [ip, #-12] │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77d1b0 <__cxa_atexit@plt+0x77120c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 77d1b8 <__cxa_atexit@plt+0x771214> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 19d2888 <__cxa_atexit@plt+0x19c68e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq lr, [ip, #-40] @ 0xffffffd8 │ │ │ │ + strheq r3, [ip, #-12] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77d248 <__cxa_atexit@plt+0x7712a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77d254 <__cxa_atexit@plt+0x7712b0> │ │ │ │ + ldr r9, [pc, #116] @ 77d264 <__cxa_atexit@plt+0x7712c0> │ │ │ │ + ldr lr, [pc, #116] @ 77d268 <__cxa_atexit@plt+0x7712c4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 77d26c <__cxa_atexit@plt+0x7712c8> │ │ │ │ + add r9, pc, r9 │ │ │ │ add lr, pc, lr │ │ │ │ + sub r1, r6, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 77d270 <__cxa_atexit@plt+0x7712cc> │ │ │ │ + sub r5, r6, #9 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #60] @ 77d274 <__cxa_atexit@plt+0x7712d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 785e78 <__cxa_atexit@plt+0x779ed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r5, [r3, #24] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + stm r9, {r0, r1, r3, lr} │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r4, lsl r7 │ │ │ │ - cmpeq ip, r8, ror #27 │ │ │ │ - andeq r2, r0, r9, rrx │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0x015ce290 │ │ │ │ + ldrsbeq lr, [ip, #-156] @ 0xffffff64 │ │ │ │ + ldrsbeq lr, [ip, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 785eb8 <__cxa_atexit@plt+0x779f14> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 785ebc <__cxa_atexit@plt+0x779f18> │ │ │ │ + ldr r3, [pc, #12] @ 77d294 <__cxa_atexit@plt+0x7712f0> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r4, lsl #13 │ │ │ │ - andeq r4, r0, sl, asr #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + cmpeq ip, ip, asr r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77d2c8 <__cxa_atexit@plt+0x771324> │ │ │ │ + ldr r8, [pc, #28] @ 77d2d0 <__cxa_atexit@plt+0x77132c> │ │ │ │ + ldr r2, [pc, #28] @ 77d2d4 <__cxa_atexit@plt+0x771330> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + teqeq r5, r9 @ │ │ │ │ + ldrsbeq lr, [ip, #-28] @ 0xffffffe4 │ │ │ │ + cmpeq ip, r8, lsr pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77d3a0 <__cxa_atexit@plt+0x7713fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 77d3a8 <__cxa_atexit@plt+0x771404> │ │ │ │ + ldr r1, [pc, #172] @ 77d3bc <__cxa_atexit@plt+0x771418> │ │ │ │ + ldr r9, [pc, #172] @ 77d3c0 <__cxa_atexit@plt+0x77141c> │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + ldr r0, [pc, #168] @ 77d3c4 <__cxa_atexit@plt+0x771420> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #-8] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + ldr sl, [pc, #140] @ 77d3c8 <__cxa_atexit@plt+0x771424> │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r9, [r3, #20]! │ │ │ │ + ldr r9, [pc, #132] @ 77d3cc <__cxa_atexit@plt+0x771428> │ │ │ │ + add sl, pc, sl │ │ │ │ + sub r1, r6, #15 │ │ │ │ + sub r0, r6, #37 @ 0x25 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [pc, #116] @ 77d3d0 <__cxa_atexit@plt+0x77142c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #112] @ 77d3d4 <__cxa_atexit@plt+0x771430> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #108] @ 77d3d8 <__cxa_atexit@plt+0x771434> │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str sl, [r3, #-8] │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + ldr r2, [pc, #88] @ 77d3dc <__cxa_atexit@plt+0x771438> │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r3, [r3, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + mov r6, r3 │ │ │ │ + b 77d3b0 <__cxa_atexit@plt+0x77140c> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq ip, r4, ror r1 │ │ │ │ + smlalbbeq r2, ip, ip, sp │ │ │ │ + cmpeq ip, ip, lsl #18 │ │ │ │ + ldrsheq lr, [ip, #-132] @ 0xffffff7c │ │ │ │ + cmpeq ip, r0, lsl #18 │ │ │ │ + cmpeq ip, r8, ror #17 │ │ │ │ + cmpeq ip, r4, lsr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 785f34 <__cxa_atexit@plt+0x779f90> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ 77d3fc <__cxa_atexit@plt+0x771458> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 77d41c <__cxa_atexit@plt+0x771478> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + ldrsbeq lr, [ip, #-4] │ │ │ │ + cmpeq ip, r4, ror #28 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r1, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77d490 <__cxa_atexit@plt+0x7714ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 785fd0 <__cxa_atexit@plt+0x77a02c> │ │ │ │ - ldr r2, [pc, #268] @ 786000 <__cxa_atexit@plt+0x77a05c> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + add r6, sl, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77d49c <__cxa_atexit@plt+0x7714f8> │ │ │ │ + ldr r2, [pc, #88] @ 77d4ac <__cxa_atexit@plt+0x771508> │ │ │ │ + ldr r1, [pc, #88] @ 77d4b0 <__cxa_atexit@plt+0x77150c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #244] @ 786004 <__cxa_atexit@plt+0x77a060> │ │ │ │ - add r9, r6, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm r9, {r0, r1, r7} │ │ │ │ - add r1, r6, #28 │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 785fb0 <__cxa_atexit@plt+0x77a00c> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 785fec <__cxa_atexit@plt+0x77a048> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r5, [r7, #12] │ │ │ │ + ldr r1, [pc, #68] @ 77d4b4 <__cxa_atexit@plt+0x771510> │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 785fc4 <__cxa_atexit@plt+0x77a020> │ │ │ │ - ldr r3, [pc, #104] @ 785ff0 <__cxa_atexit@plt+0x77a04c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + str r5, [sl, #12] │ │ │ │ + str r1, [r9, #16]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r8, [sl, #24] │ │ │ │ + str r8, [sl, #8] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + cmpeq ip, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + ldrdeq r2, [ip, #-216] @ 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77d520 <__cxa_atexit@plt+0x77157c> │ │ │ │ + ldr lr, [pc, #76] @ 77d52c <__cxa_atexit@plt+0x771588> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #76] @ 785ff4 <__cxa_atexit@plt+0x77a050> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 785ff8 <__cxa_atexit@plt+0x77a054> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r3, #20 │ │ │ │ + tst r8, #3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + beq 77d514 <__cxa_atexit@plt+0x771570> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77d53c <__cxa_atexit@plt+0x771598> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 785ffc <__cxa_atexit@plt+0x77a058> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmpeq ip, ip, lsl #11 │ │ │ │ - cmpeq ip, r0, lsl #25 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - cmpeq ip, r0, asr #25 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq ip, r4, ror #26 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov sl, r6 │ │ │ │ + ldr r2, [r3, #16]! │ │ │ │ + and r6, r7, #3 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 77d5ac <__cxa_atexit@plt+0x771608> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 77d5fc <__cxa_atexit@plt+0x771658> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #3 │ │ │ │ + beq 77d694 <__cxa_atexit@plt+0x7716f0> │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 77d6d8 <__cxa_atexit@plt+0x771734> │ │ │ │ + add r6, sl, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77d738 <__cxa_atexit@plt+0x771794> │ │ │ │ + ldr r3, [pc, #472] @ 77d76c <__cxa_atexit@plt+0x7717c8> │ │ │ │ + ldr lr, [pc, #472] @ 77d770 <__cxa_atexit@plt+0x7717cc> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + b 77d5d4 <__cxa_atexit@plt+0x771630> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77d738 <__cxa_atexit@plt+0x771794> │ │ │ │ + ldr r3, [pc, #408] @ 77d75c <__cxa_atexit@plt+0x7717b8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #400] @ 77d760 <__cxa_atexit@plt+0x7717bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #24 │ │ │ │ + str lr, [r9, #20]! │ │ │ │ + str r8, [sl, #28] │ │ │ │ + str r0, [sl, #32] │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r1, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 78606c <__cxa_atexit@plt+0x77a0c8> │ │ │ │ - ldr r2, [pc, #84] @ 786084 <__cxa_atexit@plt+0x77a0e0> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + bcc 77d744 <__cxa_atexit@plt+0x7717a0> │ │ │ │ + ldr r2, [pc, #352] @ 77d774 <__cxa_atexit@plt+0x7717d0> │ │ │ │ + ldr r1, [pc, #352] @ 77d778 <__cxa_atexit@plt+0x7717d4> │ │ │ │ + sub r0, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #60] @ 786088 <__cxa_atexit@plt+0x77a0e4> │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - stm r9, {r0, r1, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - add r1, r3, #28 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 78608c <__cxa_atexit@plt+0x77a0e8> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #340] @ 77d77c <__cxa_atexit@plt+0x7717d8> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r1, [sl, #20]! │ │ │ │ + ldr ip, [pc, #328] @ 77d780 <__cxa_atexit@plt+0x7717dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r6, #15 │ │ │ │ + sub r2, r6, #37 @ 0x25 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r5, [pc, #312] @ 77d784 <__cxa_atexit@plt+0x7717e0> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [pc, #308] @ 77d788 <__cxa_atexit@plt+0x7717e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr lr, [pc, #304] @ 77d78c <__cxa_atexit@plt+0x7717e8> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [sl, #-12] │ │ │ │ + str r9, [sl, #-8] │ │ │ │ + str lr, [sl, #-16] │ │ │ │ + ldr r1, [pc, #284] @ 77d790 <__cxa_atexit@plt+0x7717ec> │ │ │ │ + str r5, [sl, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [sl, #-4] │ │ │ │ + str sl, [sl, #12] │ │ │ │ + str r2, [sl, #16] │ │ │ │ + str ip, [sl, #20] │ │ │ │ + str r0, [sl, #24] │ │ │ │ + b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ + add r6, sl, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77d750 <__cxa_atexit@plt+0x7717ac> │ │ │ │ + ldr r3, [pc, #236] @ 77d794 <__cxa_atexit@plt+0x7717f0> │ │ │ │ + ldr r1, [pc, #236] @ 77d798 <__cxa_atexit@plt+0x7717f4> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + mov r9, sl │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r9, #20]! │ │ │ │ + add r5, r5, #24 │ │ │ │ + str r8, [sl, #28] │ │ │ │ + str r2, [sl, #8] │ │ │ │ + str r8, [sl, #12] │ │ │ │ + str r0, [sl, #16] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + add r6, sl, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77d744 <__cxa_atexit@plt+0x7717a0> │ │ │ │ + ldr r3, [pc, #120] @ 77d764 <__cxa_atexit@plt+0x7717c0> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr lr, [r7, #5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr ip, [pc, #92] @ 77d768 <__cxa_atexit@plt+0x7717c4> │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #24 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r9, #28]! │ │ │ │ + str r8, [sl, #36] @ 0x24 │ │ │ │ + str r0, [sl, #40] @ 0x28 │ │ │ │ + str r3, [sl, #8] │ │ │ │ + str r1, [sl, #12] │ │ │ │ + str r8, [sl, #16] │ │ │ │ + str r2, [sl, #20] │ │ │ │ + str lr, [sl, #24] │ │ │ │ + b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff620 │ │ │ │ - cmpeq ip, r4, lsl #23 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffff16c │ │ │ │ + @ instruction: 0xfffff48c │ │ │ │ + @ instruction: 0xfffff404 │ │ │ │ + @ instruction: 0xfffff758 │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0xfffff0dc │ │ │ │ + @ instruction: 0x014c2a9c │ │ │ │ + cmpeq ip, ip, lsl r6 │ │ │ │ + cmpeq ip, r4, lsl #12 │ │ │ │ + cmpeq ip, r0, lsl r6 │ │ │ │ + ldrsheq lr, [ip, #-88] @ 0xffffffa8 │ │ │ │ + cmpeq ip, r4, asr #20 │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + @ instruction: 0xfffff904 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 785bd4 <__cxa_atexit@plt+0x779c30> │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ + ldr r3, [pc, #12] @ 77d7b8 <__cxa_atexit@plt+0x771814> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 786114 <__cxa_atexit@plt+0x77a170> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 786128 <__cxa_atexit@plt+0x77a184> │ │ │ │ - ldr r7, [pc, #108] @ 78613c <__cxa_atexit@plt+0x77a198> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + ldr r3, [pc, #12] @ 77d7d8 <__cxa_atexit@plt+0x771834> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ + cmpeq ip, r8, lsl sp │ │ │ │ + strdeq r2, [ip, #-168] @ 0xffffff58 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77d8b8 <__cxa_atexit@plt+0x771914> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 77d8c0 <__cxa_atexit@plt+0x77191c> │ │ │ │ + ldr r7, [pc, #256] @ 77d910 <__cxa_atexit@plt+0x77196c> │ │ │ │ + ldr r3, [pc, #256] @ 77d914 <__cxa_atexit@plt+0x771970> │ │ │ │ + mov r1, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 786140 <__cxa_atexit@plt+0x77a19c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - stm lr, {r0, r6, r8} │ │ │ │ - sub r7, r3, #9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + add r3, r1, #48 @ 0x30 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r8, r9, sl} │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r9, [r1, #12] │ │ │ │ + bcc 77d8dc <__cxa_atexit@plt+0x771938> │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r7, [pc, #208] @ 77d918 <__cxa_atexit@plt+0x771974> │ │ │ │ + ldr r2, [pc, #208] @ 77d91c <__cxa_atexit@plt+0x771978> │ │ │ │ + ldr ip, [pc, #208] @ 77d920 <__cxa_atexit@plt+0x77197c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r3, #30 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + add r7, r6, #32 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + sub lr, r3, #18 │ │ │ │ + stm r7, {r2, r8, r9, ip, lr} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + cmp r0, r3 │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + bcc 77d8fc <__cxa_atexit@plt+0x771958> │ │ │ │ + ldr r2, [pc, #156] @ 77d92c <__cxa_atexit@plt+0x771988> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ + str sl, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + str r9, [r6, #68] @ 0x44 │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 786138 <__cxa_atexit@plt+0x77a194> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + b 77d8c8 <__cxa_atexit@plt+0x771924> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ 77d928 <__cxa_atexit@plt+0x771984> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 77d924 <__cxa_atexit@plt+0x771980> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, ip, lsl fp │ │ │ │ - @ instruction: 0xfffff53c │ │ │ │ - ldrsheq r5, [ip, #-164] @ 0xffffff5c │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 785bd4 <__cxa_atexit@plt+0x779c30> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xffffee24 │ │ │ │ + @ instruction: 0xffffc878 │ │ │ │ + @ instruction: 0xffffc8bc │ │ │ │ + ldrheq lr, [ip, #-52] @ 0xffffffcc │ │ │ │ + cmpeq ip, r0, asr r9 │ │ │ │ + cmpeq ip, r4, lsr #20 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + cmpeq ip, r4, ror #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77d988 <__cxa_atexit@plt+0x7719e4> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [pc, #56] @ 77d994 <__cxa_atexit@plt+0x7719f0> │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r1} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + bx ip │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + smlalbbeq r2, ip, ip, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77da18 <__cxa_atexit@plt+0x771a74> │ │ │ │ + mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #432] @ 786330 <__cxa_atexit@plt+0x77a38c> │ │ │ │ - ldr fp, [pc, #432] @ 786334 <__cxa_atexit@plt+0x77a390> │ │ │ │ - ldr r2, [pc, #412] @ 786324 <__cxa_atexit@plt+0x77a380> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 7861ec <__cxa_atexit@plt+0x77a248> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 786308 <__cxa_atexit@plt+0x77a364> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 786270 <__cxa_atexit@plt+0x77a2cc> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 786254 <__cxa_atexit@plt+0x77a2b0> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 786308 <__cxa_atexit@plt+0x77a364> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #272] @ 786320 <__cxa_atexit@plt+0x77a37c> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #256] @ 78632c <__cxa_atexit@plt+0x77a388> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #240] @ 786328 <__cxa_atexit@plt+0x77a384> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 7862ac <__cxa_atexit@plt+0x77a308> │ │ │ │ - str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 78619c <__cxa_atexit@plt+0x77a1f8> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 7862c0 <__cxa_atexit@plt+0x77a31c> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 786308 <__cxa_atexit@plt+0x77a364> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 786344 <__cxa_atexit@plt+0x77a3a0> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 77da10 <__cxa_atexit@plt+0x771a6c> │ │ │ │ + ldr r2, [pc, #84] @ 77da20 <__cxa_atexit@plt+0x771a7c> │ │ │ │ + ldr lr, [pc, #84] @ 77da24 <__cxa_atexit@plt+0x771a80> │ │ │ │ + ldr r1, [pc, #84] @ 77da28 <__cxa_atexit@plt+0x771a84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [pc, #68] @ 77da2c <__cxa_atexit@plt+0x771a88> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r5, [pc, #48] @ 77da30 <__cxa_atexit@plt+0x771a8c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + mov r9, lr │ │ │ │ + b 1484f84 <__cxa_atexit@plt+0x1478fe0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 786308 <__cxa_atexit@plt+0x77a364> │ │ │ │ - ldr r6, [pc, #104] @ 78633c <__cxa_atexit@plt+0x77a398> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 786340 <__cxa_atexit@plt+0x77a39c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 786338 <__cxa_atexit@plt+0x77a394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r8, lsr r5 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - cmpeq ip, r8, lsr #18 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - cmpeq ip, r0, asr #4 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 7863cc <__cxa_atexit@plt+0x77a428> │ │ │ │ - ldr r1, [pc, #120] @ 7863f0 <__cxa_atexit@plt+0x77a44c> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + cmpeq ip, ip, ror #18 │ │ │ │ + cmpeq ip, r0, asr #18 │ │ │ │ + ldrsbeq sp, [ip, #-164] @ 0xffffff5c │ │ │ │ + cmpeq ip, r4 │ │ │ │ + ldrheq sp, [ip, #-168] @ 0xffffff58 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77dac0 <__cxa_atexit@plt+0x771b1c> │ │ │ │ + ldr r1, [pc, #116] @ 77dacc <__cxa_atexit@plt+0x771b28> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 7863e0 <__cxa_atexit@plt+0x77a43c> │ │ │ │ - ldr lr, [pc, #88] @ 7863f4 <__cxa_atexit@plt+0x77a450> │ │ │ │ - ldr r1, [pc, #88] @ 7863f8 <__cxa_atexit@plt+0x77a454> │ │ │ │ - add lr, pc, lr │ │ │ │ + stmdb r2, {r1, r3, r9} │ │ │ │ + beq 77daa8 <__cxa_atexit@plt+0x771b04> │ │ │ │ + ldr r1, [pc, #96] @ 77dad0 <__cxa_atexit@plt+0x771b2c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-12] │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + beq 77dab4 <__cxa_atexit@plt+0x771b10> │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [pc, #64] @ 77dad4 <__cxa_atexit@plt+0x771b30> │ │ │ │ + mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + str r1, [r2, #-12] │ │ │ │ b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 7863fc <__cxa_atexit@plt+0x77a458> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x015c5190 │ │ │ │ - cmpeq ip, r4, ror #16 │ │ │ │ - andeq r2, r0, r9, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0x015cda9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78643c <__cxa_atexit@plt+0x77a498> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 786440 <__cxa_atexit@plt+0x77a49c> │ │ │ │ + ldr r2, [pc, #64] @ 77db28 <__cxa_atexit@plt+0x771b84> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 77db20 <__cxa_atexit@plt+0x771b7c> │ │ │ │ + ldr r2, [pc, #36] @ 77db2c <__cxa_atexit@plt+0x771b88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq ip, ip, lsr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 77db58 <__cxa_atexit@plt+0x771bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r0, lsl #2 │ │ │ │ - andeq r4, r0, sl, asr #1 │ │ │ │ + ldrsheq sp, [ip, #-148] @ 0xffffff6c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77dba0 <__cxa_atexit@plt+0x771bfc> │ │ │ │ + ldr r7, [pc, #52] @ 77dbb0 <__cxa_atexit@plt+0x771c0c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 77db94 <__cxa_atexit@plt+0x771bf0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77dbc0 <__cxa_atexit@plt+0x771c1c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 77dbb4 <__cxa_atexit@plt+0x771c10> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r2, [ip, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7864b8 <__cxa_atexit@plt+0x77a514> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 786554 <__cxa_atexit@plt+0x77a5b0> │ │ │ │ - ldr r2, [pc, #268] @ 786584 <__cxa_atexit@plt+0x77a5e0> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #244] @ 786588 <__cxa_atexit@plt+0x77a5e4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r7, r6, #16 │ │ │ │ - stm r7, {r1, r2, r8} │ │ │ │ - add r1, r6, #28 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 786534 <__cxa_atexit@plt+0x77a590> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 786570 <__cxa_atexit@plt+0x77a5cc> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 77dc24 <__cxa_atexit@plt+0x771c80> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 77dc88 <__cxa_atexit@plt+0x771ce4> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 77dccc <__cxa_atexit@plt+0x771d28> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 77dd2c <__cxa_atexit@plt+0x771d88> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #452] @ 77ddd0 <__cxa_atexit@plt+0x771e2c> │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 786548 <__cxa_atexit@plt+0x77a5a4> │ │ │ │ - ldr r3, [pc, #104] @ 786574 <__cxa_atexit@plt+0x77a5d0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + beq 77dd90 <__cxa_atexit@plt+0x771dec> │ │ │ │ + b 77dde0 <__cxa_atexit@plt+0x771e3c> │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + ldr r0, [pc, #396] @ 77ddc0 <__cxa_atexit@plt+0x771e1c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + ands r0, r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 77dd84 <__cxa_atexit@plt+0x771de0> │ │ │ │ + cmp r0, #2 │ │ │ │ + ldreq r3, [r7, #6] │ │ │ │ + cmpeq r1, r3 │ │ │ │ + bne 77dd70 <__cxa_atexit@plt+0x771dcc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bne 77dd70 <__cxa_atexit@plt+0x771dcc> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77e160 <__cxa_atexit@plt+0x7721bc> │ │ │ │ + ldr r3, [pc, #292] @ 77ddb4 <__cxa_atexit@plt+0x771e10> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #76] @ 786578 <__cxa_atexit@plt+0x77a5d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 78657c <__cxa_atexit@plt+0x77a5d8> │ │ │ │ + str r3, [r2] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 77dcc0 <__cxa_atexit@plt+0x771d1c> │ │ │ │ + ldr r2, [pc, #276] @ 77ddb8 <__cxa_atexit@plt+0x771e14> │ │ │ │ + cmp r3, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [pc, #268] @ 77ddbc <__cxa_atexit@plt+0x771e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ + addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 786580 <__cxa_atexit@plt+0x77a5dc> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmpeq ip, r8 │ │ │ │ - ldrsheq r5, [ip, #-108] @ 0xffffff94 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff150 │ │ │ │ - cmpeq ip, r0, asr #14 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 7865f0 <__cxa_atexit@plt+0x77a64c> │ │ │ │ - ldr r2, [pc, #84] @ 786608 <__cxa_atexit@plt+0x77a664> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + ldr r2, [pc, #248] @ 77ddcc <__cxa_atexit@plt+0x771e28> │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #60] @ 78660c <__cxa_atexit@plt+0x77a668> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r3, #16 │ │ │ │ - stm r7, {r1, r2, r8} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - add r1, r3, #28 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 786610 <__cxa_atexit@plt+0x77a66c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff014 │ │ │ │ - cmpeq ip, r4, lsl #12 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 786158 <__cxa_atexit@plt+0x77a1b4> │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 77dd90 <__cxa_atexit@plt+0x771dec> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 77dd70 <__cxa_atexit@plt+0x771dcc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 77dd70 <__cxa_atexit@plt+0x771dcc> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77df84 <__cxa_atexit@plt+0x771fe0> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r1, [r3, #9] │ │ │ │ + ldr r0, [pc, #136] @ 77ddc4 <__cxa_atexit@plt+0x771e20> │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 77dd84 <__cxa_atexit@plt+0x771de0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 786698 <__cxa_atexit@plt+0x77a6f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7866ac <__cxa_atexit@plt+0x77a708> │ │ │ │ - ldr r7, [pc, #108] @ 7866c0 <__cxa_atexit@plt+0x77a71c> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 7866c4 <__cxa_atexit@plt+0x77a720> │ │ │ │ - add r9, r6, #8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str lr, [r6, #24] │ │ │ │ - add lr, r6, #28 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - stm r9, {r0, r1, r7} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - stm lr, {r0, r6, r8} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 7866bc <__cxa_atexit@plt+0x77a718> │ │ │ │ + ldreq r3, [r7, #9] │ │ │ │ + cmpeq r1, r3 │ │ │ │ + beq 77dd98 <__cxa_atexit@plt+0x771df4> │ │ │ │ + ldr r7, [pc, #92] @ 77ddd4 <__cxa_atexit@plt+0x771e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015c5598 │ │ │ │ - @ instruction: 0xffffef30 │ │ │ │ - cmpeq ip, ip, ror #10 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 786158 <__cxa_atexit@plt+0x77a1b4> │ │ │ │ - smlalbbeq r7, fp, r8, r2 │ │ │ │ - andeq r0, r0, r7, lsl #19 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [pc, #44] @ 786724 <__cxa_atexit@plt+0x77a780> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr r8, [pc, #20] @ 786728 <__cxa_atexit@plt+0x77a784> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, r0, lsr #10 │ │ │ │ - andeq r0, r0, r7, lsl #19 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ 77ddc8 <__cxa_atexit@plt+0x771e24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + cmpeq ip, r8, lsr r8 │ │ │ │ + ldrsbeq sp, [ip, #-128] @ 0xffffff80 │ │ │ │ + @ instruction: 0x000004b8 │ │ │ │ + andeq r0, r0, r4, asr #6 │ │ │ │ + @ instruction: 0x015cd794 │ │ │ │ + andeq r0, r0, r4, asr #4 │ │ │ │ + andeq r0, r0, r8, asr #3 │ │ │ │ + cmpeq ip, r8, lsl #16 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78674c <__cxa_atexit@plt+0x77a7a8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldm r5, {r3, r8} │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 7867f0 <__cxa_atexit@plt+0x77a84c> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 7867f0 <__cxa_atexit@plt+0x77a84c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #300] @ 7868b4 <__cxa_atexit@plt+0x77a910> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78688c <__cxa_atexit@plt+0x77a8e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 77de40 <__cxa_atexit@plt+0x771e9c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7868a0 <__cxa_atexit@plt+0x77a8fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #260] @ 7868c4 <__cxa_atexit@plt+0x77a920> │ │ │ │ - sub r1, r3, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 7869f4 <__cxa_atexit@plt+0x77aa50> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 786868 <__cxa_atexit@plt+0x77a8c4> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78687c <__cxa_atexit@plt+0x77a8d8> │ │ │ │ - ldr r3, [pc, #184] @ 7868c0 <__cxa_atexit@plt+0x77a91c> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #28]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78688c <__cxa_atexit@plt+0x77a8e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 786898 <__cxa_atexit@plt+0x77a8f4> │ │ │ │ - ldr lr, [pc, #140] @ 7868c8 <__cxa_atexit@plt+0x77a924> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77de54 <__cxa_atexit@plt+0x771eb0> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 77de40 <__cxa_atexit@plt+0x771e9c> │ │ │ │ + ldr r2, [pc, #72] @ 77de64 <__cxa_atexit@plt+0x771ec0> │ │ │ │ + ldr r1, [pc, #72] @ 77de68 <__cxa_atexit@plt+0x771ec4> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 7868bc <__cxa_atexit@plt+0x77a918> │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r7, [pc, #36] @ 77de6c <__cxa_atexit@plt+0x771ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 7868b8 <__cxa_atexit@plt+0x77a914> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 7868a4 <__cxa_atexit@plt+0x77a900> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r8, asr #7 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmpeq ip, r0, ror #26 │ │ │ │ - @ instruction: 0x015c5398 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 786918 <__cxa_atexit@plt+0x77a974> │ │ │ │ - ldr lr, [pc, #52] @ 786924 <__cxa_atexit@plt+0x77a980> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, ror #5 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq ip, ip, lsr #21 │ │ │ │ + cmpeq ip, r8, lsr r7 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 786974 <__cxa_atexit@plt+0x77a9d0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 786980 <__cxa_atexit@plt+0x77a9dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 786984 <__cxa_atexit@plt+0x77a9e0> │ │ │ │ + bcc 77deb8 <__cxa_atexit@plt+0x771f14> │ │ │ │ + ldr r2, [pc, #48] @ 77dec4 <__cxa_atexit@plt+0x771f20> │ │ │ │ + ldr r1, [pc, #48] @ 77dec8 <__cxa_atexit@plt+0x771f24> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r5, [ip, #-36] @ 0xffffffdc │ │ │ │ - cmpeq ip, r8, ror r2 │ │ │ │ - andeq r2, r0, r9, ror #8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq ip, r4, lsr sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7869e4 <__cxa_atexit@plt+0x77aa40> │ │ │ │ - ldr lr, [pc, #68] @ 7869f0 <__cxa_atexit@plt+0x77aa4c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 7869f4 <__cxa_atexit@plt+0x77aa50> │ │ │ │ + bcc 77df0c <__cxa_atexit@plt+0x771f68> │ │ │ │ + ldr r2, [pc, #40] @ 77df18 <__cxa_atexit@plt+0x771f74> │ │ │ │ + ldmib r5, {r1, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 7e27f8 <__cxa_atexit@plt+0x7d6854> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, ror fp │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 77df6c <__cxa_atexit@plt+0x771fc8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 786a5c <__cxa_atexit@plt+0x77aab8> │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #160] @ 786ab8 <__cxa_atexit@plt+0x77ab14> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 786aa4 <__cxa_atexit@plt+0x77ab00> │ │ │ │ - ldr r3, [pc, #128] @ 786abc <__cxa_atexit@plt+0x77ab18> │ │ │ │ - ldr r2, [pc, #128] @ 786ac0 <__cxa_atexit@plt+0x77ab1c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #96] @ 786ac4 <__cxa_atexit@plt+0x77ab20> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 77df6c <__cxa_atexit@plt+0x771fc8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77df84 <__cxa_atexit@plt+0x771fe0> │ │ │ │ + ldr r7, [pc, #12] @ 77df80 <__cxa_atexit@plt+0x771fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 786a90 <__cxa_atexit@plt+0x77aaec> │ │ │ │ - ldr r3, [pc, #76] @ 786ac8 <__cxa_atexit@plt+0x77ab24> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 786ab0 <__cxa_atexit@plt+0x77ab0c> │ │ │ │ - b 786ad4 <__cxa_atexit@plt+0x77ab30> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 78674c <__cxa_atexit@plt+0x77a7a8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmpeq ip, ip, lsl #12 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 77dfac <__cxa_atexit@plt+0x772008> │ │ │ │ + ldr r7, [pc, #156] @ 77e03c <__cxa_atexit@plt+0x772098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - ldrsheq r4, [ip, #-160] @ 0xffffff60 │ │ │ │ - cmpeq ip, r8, ror #20 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r1, r9, pc, asr #23 │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + lsl r3, r7, #2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr lr, [pc, #100] @ 77e030 <__cxa_atexit@plt+0x77208c> │ │ │ │ + ldr r9, [r3, r2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr sl, [r1, r7, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77e01c <__cxa_atexit@plt+0x772078> │ │ │ │ + ldr r7, [pc, #60] @ 77e034 <__cxa_atexit@plt+0x772090> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 77e010 <__cxa_atexit@plt+0x77206c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77dbc0 <__cxa_atexit@plt+0x771c1c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 77e038 <__cxa_atexit@plt+0x772094> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + cmpeq ip, r0, asr r3 │ │ │ │ + cmpeq ip, r0, asr #10 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 786ba0 <__cxa_atexit@plt+0x77abfc> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r2, [pc, #200] @ 786bbc <__cxa_atexit@plt+0x77ac18> │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [pc, #156] @ 786bc0 <__cxa_atexit@plt+0x77ac1c> │ │ │ │ - add ip, sl, r9, lsl #2 │ │ │ │ - add r7, r3, #8 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [pc, #144] @ 786bc4 <__cxa_atexit@plt+0x77ac20> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - add r8, ip, #8 │ │ │ │ - stm r7, {r0, r2, lr} │ │ │ │ - ldr fp, [fp] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - cmp fp, #0 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bne 786bac <__cxa_atexit@plt+0x77ac08> │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldrex r2, [r8] │ │ │ │ - strex r2, r3, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 786b68 <__cxa_atexit@plt+0x77abc4> │ │ │ │ - ldr r3, [pc, #72] @ 786bc8 <__cxa_atexit@plt+0x77ac24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r3, [sl] │ │ │ │ - add r3, r9, #1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ - str r3, [r1, #32] │ │ │ │ - b 78674c <__cxa_atexit@plt+0x77a7a8> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 786b58 <__cxa_atexit@plt+0x77abb4> │ │ │ │ - @ instruction: 0xffffea04 │ │ │ │ - ldrheq r5, [ip, #-4] │ │ │ │ - cmpeq ip, r0, lsl #22 │ │ │ │ - cmpeq ip, r8, lsr #1 │ │ │ │ - andeq r1, r9, pc, lsl #18 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77e06c <__cxa_atexit@plt+0x7720c8> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 77df84 <__cxa_atexit@plt+0x771fe0> │ │ │ │ + ldr r7, [pc, #12] @ 77e080 <__cxa_atexit@plt+0x7720dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, lsl #10 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 786c00 <__cxa_atexit@plt+0x77ac5c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77e0d4 <__cxa_atexit@plt+0x772130> │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 786c04 <__cxa_atexit@plt+0x77ac60> │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 77e0d4 <__cxa_atexit@plt+0x772130> │ │ │ │ + ldr r3, [pc, #48] @ 77e0e8 <__cxa_atexit@plt+0x772144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, ip, lsr r9 │ │ │ │ - andseq r3, r2, r0, lsl r2 │ │ │ │ + ldr r7, [pc, #16] @ 77e0ec <__cxa_atexit@plt+0x772148> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, ror r4 │ │ │ │ + cmpeq ip, r4, lsr #9 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77e148 <__cxa_atexit@plt+0x7721a4> │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 77e148 <__cxa_atexit@plt+0x7721a4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 77e148 <__cxa_atexit@plt+0x7721a4> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77e160 <__cxa_atexit@plt+0x7721bc> │ │ │ │ + ldr r7, [pc, #12] @ 77e15c <__cxa_atexit@plt+0x7721b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r0, lsr r4 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 77e188 <__cxa_atexit@plt+0x7721e4> │ │ │ │ + ldr r7, [pc, #156] @ 77e218 <__cxa_atexit@plt+0x772274> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r7, r7, #2 │ │ │ │ + lsl r3, r7, #2 │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr lr, [pc, #100] @ 77e20c <__cxa_atexit@plt+0x772268> │ │ │ │ + ldr r9, [r3, r1] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr sl, [r2, r7, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77e1f8 <__cxa_atexit@plt+0x772254> │ │ │ │ + ldr r7, [pc, #60] @ 77e210 <__cxa_atexit@plt+0x77226c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 77e1ec <__cxa_atexit@plt+0x772248> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77dbc0 <__cxa_atexit@plt+0x771c1c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 77e214 <__cxa_atexit@plt+0x772270> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffff9e4 │ │ │ │ + hvceq 49684 @ 0xc214 │ │ │ │ + cmpeq ip, r4, ror #6 │ │ │ │ + andeq r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 786c4c <__cxa_atexit@plt+0x77aca8> │ │ │ │ + bne 77e248 <__cxa_atexit@plt+0x7722a4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 786c6c <__cxa_atexit@plt+0x77acc8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 786c64 <__cxa_atexit@plt+0x77acc0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 786c98 <__cxa_atexit@plt+0x77acf4> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 7869f4 <__cxa_atexit@plt+0x77aa50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 77e160 <__cxa_atexit@plt+0x7721bc> │ │ │ │ + ldr r7, [pc, #12] @ 77e25c <__cxa_atexit@plt+0x7722b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mulseq r2, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 786c98 <__cxa_atexit@plt+0x77acf4> │ │ │ │ - andeq r1, r9, pc, lsl #18 │ │ │ │ + cmpeq ip, r0, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add lr, r9, #36 @ 0x24 │ │ │ │ - mov r0, r5 │ │ │ │ - mov ip, r4 │ │ │ │ - cmp r6, lr │ │ │ │ - str fp, [sp, #36] @ 0x24 │ │ │ │ - bcc 786dec <__cxa_atexit@plt+0x77ae48> │ │ │ │ - mov r8, r0 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r1, [r8, #28]! │ │ │ │ - ldr r7, [r8, #-8] │ │ │ │ - str r1, [sp, #32] │ │ │ │ - ldr r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ - ldr fp, [r8, #-16] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r1, [sp, #28] │ │ │ │ - ldr r1, [r8, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r8, #-12] │ │ │ │ - add r2, fp, #8 │ │ │ │ - str r1, [sp, #24] │ │ │ │ - ldr r1, [r8, #12] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - str r1, [sp, #20] │ │ │ │ - ldr r5, [r8, #-4] │ │ │ │ - ldr r4, [r8, #4] │ │ │ │ - ldr r1, [r8, #16] │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - add sl, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #348] @ 786e74 <__cxa_atexit@plt+0x77aed0> │ │ │ │ + ldr r2, [pc, #36] @ 77e294 <__cxa_atexit@plt+0x7722f0> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r2] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 786e14 <__cxa_atexit@plt+0x77ae70> │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [sl] │ │ │ │ - strex r6, r7, [sl] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 786d28 <__cxa_atexit@plt+0x77ad84> │ │ │ │ - mov sl, r4 │ │ │ │ - ldr r7, [pc, #312] @ 786e7c <__cxa_atexit@plt+0x77aed8> │ │ │ │ - mov r4, r1 │ │ │ │ - add r6, r1, sl, lsl #2 │ │ │ │ - ldr r1, [pc, #304] @ 786e80 <__cxa_atexit@plt+0x77aedc> │ │ │ │ + ldr r3, [pc, #24] @ 77e298 <__cxa_atexit@plt+0x7722f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, ror #4 │ │ │ │ + cmpeq ip, r0, lsl #6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77e2e0 <__cxa_atexit@plt+0x77233c> │ │ │ │ + ldr r7, [pc, #52] @ 77e2f0 <__cxa_atexit@plt+0x77234c> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [fp] │ │ │ │ - mov fp, r1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r3, [r2] │ │ │ │ - ldr r1, [r1, #7] │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - ldr r7, [pc, #272] @ 786e84 <__cxa_atexit@plt+0x77aee0> │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - str r5, [r9, #8] │ │ │ │ - str r5, [r9, #28] │ │ │ │ - add r5, r6, #8 │ │ │ │ - str r2, [r9, #12] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - str r9, [r9, #32] │ │ │ │ - bne 786e4c <__cxa_atexit@plt+0x77aea8> │ │ │ │ - sub r7, lr, #7 │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r5] │ │ │ │ - strex r6, r7, [r5] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 786db0 <__cxa_atexit@plt+0x77ae0c> │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r7, [r0, #32] │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - add r6, r1, #1 │ │ │ │ - str fp, [r4] │ │ │ │ - str r6, [r0, #28] │ │ │ │ - mov r4, ip │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - b 78674c <__cxa_atexit@plt+0x77a7a8> │ │ │ │ - ldr r6, [pc, #148] @ 786e88 <__cxa_atexit@plt+0x77aee4> │ │ │ │ - ldr fp, [sp, #36] @ 0x24 │ │ │ │ - mov r4, ip │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r0] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, lr │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [ip, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r2, [pc, #64] @ 786e78 <__cxa_atexit@plt+0x77aed4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr ip, [sp, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 786d24 <__cxa_atexit@plt+0x77ad80> │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, ip │ │ │ │ - mov r7, ip │ │ │ │ - mov r6, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, r7 │ │ │ │ - mov r0, r9 │ │ │ │ - mov lr, r6 │ │ │ │ - b 786da4 <__cxa_atexit@plt+0x77ae00> │ │ │ │ - cmpeq ip, ip, lsl r9 │ │ │ │ - ldrsheq r4, [ip, #-124] @ 0xffffff84 │ │ │ │ - @ instruction: 0xffffe7f4 │ │ │ │ - ldrsbeq r4, [ip, #-228] @ 0xffffff1c │ │ │ │ - cmpeq ip, r8, ror #28 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - ldrdeq r6, [fp, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 77e2d4 <__cxa_atexit@plt+0x772330> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77dbc0 <__cxa_atexit@plt+0x771c1c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 77e2f4 <__cxa_atexit@plt+0x772350> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + swpbeq r2, r0, [ip] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 786ed8 <__cxa_atexit@plt+0x77af34> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 784920 <__cxa_atexit@plt+0x77897c> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77e34c <__cxa_atexit@plt+0x7723a8> │ │ │ │ + ldr r7, [pc, #80] @ 77e36c <__cxa_atexit@plt+0x7723c8> │ │ │ │ + ldr r2, [pc, #80] @ 77e370 <__cxa_atexit@plt+0x7723cc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 77e340 <__cxa_atexit@plt+0x77239c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 77e374 <__cxa_atexit@plt+0x7723d0> │ │ │ │ + ldr r5, [pc, #32] @ 77e378 <__cxa_atexit@plt+0x7723d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r2 │ │ │ │ - hvceq 46756 @ 0xb6a4 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 786f3c <__cxa_atexit@plt+0x77af98> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 784920 <__cxa_atexit@plt+0x77897c> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff6e50 │ │ │ │ + @ instruction: 0x015cd190 │ │ │ │ + strdeq r1, [ip, #-220] @ 0xffffff24 │ │ │ │ + cmpeq ip, ip, asr r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77e3f0 <__cxa_atexit@plt+0x77244c> │ │ │ │ + ldr r2, [pc, #92] @ 77e3f8 <__cxa_atexit@plt+0x772454> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ + beq 77e3d0 <__cxa_atexit@plt+0x77242c> │ │ │ │ + ldr r2, [pc, #72] @ 77e3fc <__cxa_atexit@plt+0x772458> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + beq 77e3e0 <__cxa_atexit@plt+0x77243c> │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r2 │ │ │ │ - cmpeq fp, r0, lsl sl │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r1, #20] │ │ │ │ - bhi 786f9c <__cxa_atexit@plt+0x77aff8> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 783c8c <__cxa_atexit@plt+0x777ce8> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78705c <__cxa_atexit@plt+0x77b0b8> │ │ │ │ - ldr r0, [pc, #172] @ 787074 <__cxa_atexit@plt+0x77b0d0> │ │ │ │ - mov r1, #16 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #148] @ 787078 <__cxa_atexit@plt+0x77b0d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - b 787098 <__cxa_atexit@plt+0x77b0f4> │ │ │ │ - ldr r3, [pc, #24] @ 78707c <__cxa_atexit@plt+0x77b0d8> │ │ │ │ - mov r2, #72 @ 0x48 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #52] @ 77e444 <__cxa_atexit@plt+0x7724a0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, ip, asr ip │ │ │ │ - cmpeq ip, r8, asr ip │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - smlaltteq r6, fp, r4, r8 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + beq 77e43c <__cxa_atexit@plt+0x772498> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r3, r8} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r6, r5, #24 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 77e500 <__cxa_atexit@plt+0x77255c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77e508 <__cxa_atexit@plt+0x772564> │ │ │ │ + ldr r3, [pc, #176] @ 77e548 <__cxa_atexit@plt+0x7725a4> │ │ │ │ + ldr r2, [pc, #176] @ 77e54c <__cxa_atexit@plt+0x7725a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r7, r3, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77e520 <__cxa_atexit@plt+0x77257c> │ │ │ │ + ldr r3, [pc, #136] @ 77e550 <__cxa_atexit@plt+0x7725ac> │ │ │ │ + ldr r2, [pc, #136] @ 77e554 <__cxa_atexit@plt+0x7725b0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + beq 77e4f0 <__cxa_atexit@plt+0x77254c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 775178 <__cxa_atexit@plt+0x7691d4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r6, r7 │ │ │ │ + b 77e510 <__cxa_atexit@plt+0x77256c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 77e560 <__cxa_atexit@plt+0x7725bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 77e558 <__cxa_atexit@plt+0x7725b4> │ │ │ │ + ldr r5, [pc, #48] @ 77e55c <__cxa_atexit@plt+0x7725b8> │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r2, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xffff6ca4 │ │ │ │ + cmpeq ip, r4, ror #31 │ │ │ │ + cmpeq ip, r4, lsr #24 │ │ │ │ + cmpeq ip, r4, lsl #31 │ │ │ │ + cmpeq ip, r8, ror #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 786fa4 <__cxa_atexit@plt+0x77b000> │ │ │ │ - mov r9, r5 │ │ │ │ + b 77e57c <__cxa_atexit@plt+0x7725d8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ mov fp, r7 │ │ │ │ - ldr r8, [r9, #20]! │ │ │ │ - ldr r7, [r9, #-12] │ │ │ │ - ldr lr, [r9, #-16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 7870fc <__cxa_atexit@plt+0x77b158> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r1, #8 │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r1, r1, r0, lsl #2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ - rsb r3, r7, #0 │ │ │ │ - and r3, r7, r3 │ │ │ │ - tst r3, sl │ │ │ │ - bne 787154 <__cxa_atexit@plt+0x77b1b0> │ │ │ │ - eor r2, r3, r7 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r7, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne 7870cc <__cxa_atexit@plt+0x77b128> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7871b4 <__cxa_atexit@plt+0x77b210> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7871c8 <__cxa_atexit@plt+0x77b224> │ │ │ │ - ldr r0, [pc, #272] @ 787228 <__cxa_atexit@plt+0x77b284> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + and r7, r3, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77e5b4 <__cxa_atexit@plt+0x772610> │ │ │ │ + ldr r2, [pc, #124] @ 77e614 <__cxa_atexit@plt+0x772670> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - beq 7871f0 <__cxa_atexit@plt+0x77b24c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 7871fc <__cxa_atexit@plt+0x77b258> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 77e5f4 <__cxa_atexit@plt+0x772650> │ │ │ │ + b 77e620 <__cxa_atexit@plt+0x77267c> │ │ │ │ + ldr r2, [pc, #76] @ 77e608 <__cxa_atexit@plt+0x772664> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 77e5fc <__cxa_atexit@plt+0x772658> │ │ │ │ + ldr r3, [pc, #52] @ 77e60c <__cxa_atexit@plt+0x772668> │ │ │ │ + cmp r2, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #44] @ 77e610 <__cxa_atexit@plt+0x77266c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - add r0, r0, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [pc, #168] @ 787218 <__cxa_atexit@plt+0x77b274> │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr sl, [lr, r1] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stmib r2, {r3, r9} │ │ │ │ - beq 7871e0 <__cxa_atexit@plt+0x77b23c> │ │ │ │ - ldr r3, [pc, #124] @ 78721c <__cxa_atexit@plt+0x77b278> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - ldr r7, [pc, #104] @ 787224 <__cxa_atexit@plt+0x77b280> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl r5 │ │ │ │ + cmpeq ip, r4, lsr #31 │ │ │ │ + ldrsheq ip, [ip, #-236] @ 0xffffff14 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r2, [r7, #-2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 77e6ac <__cxa_atexit@plt+0x772708> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 77e698 <__cxa_atexit@plt+0x7726f4> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #164] @ 77e6f8 <__cxa_atexit@plt+0x772754> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 77e6d0 <__cxa_atexit@plt+0x77272c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 77e698 <__cxa_atexit@plt+0x7726f4> │ │ │ │ + ldr r2, [pc, #132] @ 77e6fc <__cxa_atexit@plt+0x772758> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + tst r3, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + beq 77e6e4 <__cxa_atexit@plt+0x772740> │ │ │ │ + mov r7, r3 │ │ │ │ + b 77e768 <__cxa_atexit@plt+0x7727c4> │ │ │ │ + ldr r7, [pc, #80] @ 77e6f0 <__cxa_atexit@plt+0x77274c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #80] @ 787220 <__cxa_atexit@plt+0x77b27c> │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + ldr r1, [pc, #56] @ 77e6f4 <__cxa_atexit@plt+0x772750> │ │ │ │ + tst r7, #3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + beq 77e6dc <__cxa_atexit@plt+0x772738> │ │ │ │ + b 77e948 <__cxa_atexit@plt+0x7729a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 78722c <__cxa_atexit@plt+0x77b288> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, ip, ror sl │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r0, ror #29 │ │ │ │ + andeq r0, r0, r0, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77e73c <__cxa_atexit@plt+0x772798> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #48] @ 77e758 <__cxa_atexit@plt+0x7727b4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 77e750 <__cxa_atexit@plt+0x7727ac> │ │ │ │ + b 77e768 <__cxa_atexit@plt+0x7727c4> │ │ │ │ + ldr r7, [pc, #24] @ 77e75c <__cxa_atexit@plt+0x7727b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq ip, ip, lsr lr │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 787258 <__cxa_atexit@plt+0x77b2b4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 77e7d8 <__cxa_atexit@plt+0x772834> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77e7ec <__cxa_atexit@plt+0x772848> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 77e7d8 <__cxa_atexit@plt+0x772834> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r1, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + cmp r1, r0 │ │ │ │ + bne 77e7d8 <__cxa_atexit@plt+0x772834> │ │ │ │ + ldr r1, [pc, #64] @ 77e7fc <__cxa_atexit@plt+0x772858> │ │ │ │ + ldr r0, [pc, #64] @ 77e800 <__cxa_atexit@plt+0x77285c> │ │ │ │ + sub r8, r3, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + ldr r7, [pc, #36] @ 77e804 <__cxa_atexit@plt+0x772860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 787270 <__cxa_atexit@plt+0x77b2cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq ip, ip, lsl #2 │ │ │ │ + cmpeq ip, r0, lsr #27 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7872c0 <__cxa_atexit@plt+0x77b31c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7872cc <__cxa_atexit@plt+0x77b328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7872d0 <__cxa_atexit@plt+0x77b32c> │ │ │ │ + bcc 77e850 <__cxa_atexit@plt+0x7728ac> │ │ │ │ + ldr r2, [pc, #48] @ 77e85c <__cxa_atexit@plt+0x7728b8> │ │ │ │ + ldr r1, [pc, #48] @ 77e860 <__cxa_atexit@plt+0x7728bc> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7daa78 <__cxa_atexit@plt+0x7cead4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsl #19 │ │ │ │ - cmpeq ip, r0, lsr #18 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x015cd09c │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 787350 <__cxa_atexit@plt+0x77b3ac> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #92] @ 78735c <__cxa_atexit@plt+0x77b3b8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 787334 <__cxa_atexit@plt+0x77b390> │ │ │ │ - ldr r1, [pc, #68] @ 787360 <__cxa_atexit@plt+0x77b3bc> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 787364 <__cxa_atexit@plt+0x77b3c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 77e8b0 <__cxa_atexit@plt+0x77290c> │ │ │ │ + ldr r2, [pc, #52] @ 77e8bc <__cxa_atexit@plt+0x772918> │ │ │ │ + ldr r1, [pc, #52] @ 77e8c0 <__cxa_atexit@plt+0x77291c> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 7e27f8 <__cxa_atexit@plt+0x7d6854> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, ip, lsr #18 │ │ │ │ - ldrheq r4, [ip, #-136] @ 0xffffff78 │ │ │ │ - @ instruction: 0x015c4894 │ │ │ │ - strdeq r6, [fp, #-92] @ 0xffffffa4 │ │ │ │ - andeq r1, r0, ip, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 787394 <__cxa_atexit@plt+0x77b3f0> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77e900 <__cxa_atexit@plt+0x77295c> │ │ │ │ + ldr r3, [pc, #60] @ 77e91c <__cxa_atexit@plt+0x772978> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smlalbteq r6, fp, ip, r5 │ │ │ │ - andeq r1, r0, ip, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add fp, r5, #16 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov ip, r4 │ │ │ │ - ldm fp, {r2, r4, fp} │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 7873e4 <__cxa_atexit@plt+0x77b440> │ │ │ │ - bic r3, r2, r9 │ │ │ │ - add r7, r8, #1 │ │ │ │ - add r1, fp, #1 │ │ │ │ - bic r0, r4, r9 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, r5, #20 │ │ │ │ - b 787450 <__cxa_atexit@plt+0x77b4ac> │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r3, [pc, #164] @ 78749c <__cxa_atexit@plt+0x77b4f8> │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 787464 <__cxa_atexit@plt+0x77b4c0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 787414 <__cxa_atexit@plt+0x77b470> │ │ │ │ - ldr r7, [pc, #116] @ 7874a0 <__cxa_atexit@plt+0x77b4fc> │ │ │ │ - bic r3, r4, r9 │ │ │ │ + beq 77e914 <__cxa_atexit@plt+0x772970> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77e57c <__cxa_atexit@plt+0x7725d8> │ │ │ │ + ldr r7, [pc, #24] @ 77e920 <__cxa_atexit@plt+0x77297c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r5, #24 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r0] │ │ │ │ - add r7, r1, #1 │ │ │ │ - add r1, r8, #1 │ │ │ │ - add r0, fp, #1 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r4, ip │ │ │ │ - mov r7, lr │ │ │ │ - b 787098 <__cxa_atexit@plt+0x77b0f4> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr ip, [sp, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 78740c <__cxa_atexit@plt+0x77b468> │ │ │ │ - cmpeq ip, r4, lsr r2 │ │ │ │ - ldrsheq r4, [ip, #-120] @ 0xffffff88 │ │ │ │ - smlalbteq r6, fp, r0, r4 │ │ │ │ - andeq r0, r0, r6, lsr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r7, r0, #4 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - orr r7, r1, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq ip, r8, ror ip │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ - b 7874f0 <__cxa_atexit@plt+0x77b54c> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 787560 <__cxa_atexit@plt+0x77b5bc> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - mov r9, #255 @ 0xff │ │ │ │ - orr r9, r9, #65280 @ 0xff00 │ │ │ │ - b 78753c <__cxa_atexit@plt+0x77b598> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r7, r2, r3 │ │ │ │ - cmp r2, r3 │ │ │ │ + b 77e57c <__cxa_atexit@plt+0x7725d8> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77e9c4 <__cxa_atexit@plt+0x772a20> │ │ │ │ mov r3, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - beq 787560 <__cxa_atexit@plt+0x77b5bc> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - and r2, r3, r2 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 7875bc <__cxa_atexit@plt+0x77b618> │ │ │ │ - tst r2, r9 │ │ │ │ - bne 787520 <__cxa_atexit@plt+0x77b57c> │ │ │ │ - add sl, sl, #1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 787524 <__cxa_atexit@plt+0x77b580> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78761c <__cxa_atexit@plt+0x77b678> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 787630 <__cxa_atexit@plt+0x77b68c> │ │ │ │ - ldr r0, [pc, #272] @ 78768c <__cxa_atexit@plt+0x77b6e8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #32]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #124] @ 77e9e4 <__cxa_atexit@plt+0x772a40> │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 787654 <__cxa_atexit@plt+0x77b6b0> │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + beq 77e9d8 <__cxa_atexit@plt+0x772a34> │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 787660 <__cxa_atexit@plt+0x77b6bc> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r7, lr, sl, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 78767c <__cxa_atexit@plt+0x77b6d8> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - beq 787644 <__cxa_atexit@plt+0x77b6a0> │ │ │ │ - ldr r2, [pc, #120] @ 787680 <__cxa_atexit@plt+0x77b6dc> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + bne 77e9c4 <__cxa_atexit@plt+0x772a20> │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 77e9c4 <__cxa_atexit@plt+0x772a20> │ │ │ │ + ldr r1, [pc, #68] @ 77e9ec <__cxa_atexit@plt+0x772a48> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - ldr r7, [pc, #100] @ 787688 <__cxa_atexit@plt+0x77b6e4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #28] @ 77e9e8 <__cxa_atexit@plt+0x772a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 787684 <__cxa_atexit@plt+0x77b6e0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 787690 <__cxa_atexit@plt+0x77b6ec> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r4, lsl r6 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrheq ip, [ip, #-180] @ 0xffffff4c │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 7876bc <__cxa_atexit@plt+0x77b718> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bne 77ea3c <__cxa_atexit@plt+0x772a98> │ │ │ │ + ldr r3, [r7, #9] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, r3 │ │ │ │ + bne 77ea3c <__cxa_atexit@plt+0x772a98> │ │ │ │ + ldr r2, [pc, #44] @ 77ea50 <__cxa_atexit@plt+0x772aac> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #16] @ 77ea54 <__cxa_atexit@plt+0x772ab0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7876d4 <__cxa_atexit@plt+0x77b730> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq ip, ip, lsr fp │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 77ea94 <__cxa_atexit@plt+0x772af0> │ │ │ │ + ldr r3, [pc, #60] @ 77eab0 <__cxa_atexit@plt+0x772b0c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + beq 77eaa8 <__cxa_atexit@plt+0x772b04> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 77e57c <__cxa_atexit@plt+0x7725d8> │ │ │ │ + ldr r7, [pc, #24] @ 77eab4 <__cxa_atexit@plt+0x772b10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq ip, r4, ror #21 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 787724 <__cxa_atexit@plt+0x77b780> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 787730 <__cxa_atexit@plt+0x77b78c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 787734 <__cxa_atexit@plt+0x77b790> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, fp │ │ │ │ + b 77e57c <__cxa_atexit@plt+0x7725d8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 77eb08 <__cxa_atexit@plt+0x772b64> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 77eb0c <__cxa_atexit@plt+0x772b68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r3, r3, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, lsr #10 │ │ │ │ - ldrheq r4, [ip, #-76] @ 0xffffffb4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + @ instruction: 0x015cca94 │ │ │ │ + cmpeq ip, ip, ror #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77eb8c <__cxa_atexit@plt+0x772be8> │ │ │ │ + ldr r3, [pc, #108] @ 77eb9c <__cxa_atexit@plt+0x772bf8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 77eb68 <__cxa_atexit@plt+0x772bc4> │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #4 │ │ │ │ + cmpne r7, #2 │ │ │ │ + bne 77eb78 <__cxa_atexit@plt+0x772bd4> │ │ │ │ + ldr r7, [pc, #72] @ 77eba4 <__cxa_atexit@plt+0x772c00> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 77eba0 <__cxa_atexit@plt+0x772bfc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 77eba8 <__cxa_atexit@plt+0x772c04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmpeq ip, r0, lsl #20 │ │ │ │ + cmpeq ip, r4, lsl #19 │ │ │ │ + cmpeq ip, r8, lsl r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7877b4 <__cxa_atexit@plt+0x77b810> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 7877c0 <__cxa_atexit@plt+0x77b81c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 787798 <__cxa_atexit@plt+0x77b7f4> │ │ │ │ - ldr r1, [pc, #68] @ 7877c4 <__cxa_atexit@plt+0x77b820> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #2 │ │ │ │ + cmpne r7, #4 │ │ │ │ + bne 77ebe0 <__cxa_atexit@plt+0x772c3c> │ │ │ │ + ldr r7, [pc, #36] @ 77ebf8 <__cxa_atexit@plt+0x772c54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 7877c8 <__cxa_atexit@plt+0x77b824> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [pc, #12] @ 77ebf4 <__cxa_atexit@plt+0x772c50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, asr #9 │ │ │ │ - cmpeq ip, r4, asr r4 │ │ │ │ - cmpeq ip, r0, lsr r4 │ │ │ │ - @ instruction: 0x014b6198 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7877f8 <__cxa_atexit@plt+0x77b854> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + @ instruction: 0x015cc998 │ │ │ │ + cmpeq ip, ip, lsl #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77ec5c <__cxa_atexit@plt+0x772cb8> │ │ │ │ + ldr r3, [pc, #80] @ 77ec6c <__cxa_atexit@plt+0x772cc8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, r8, ror #2 │ │ │ │ - andeq r5, r0, sp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 77ec4c <__cxa_atexit@plt+0x772ca8> │ │ │ │ + ldr r2, [pc, #64] @ 77ec70 <__cxa_atexit@plt+0x772ccc> │ │ │ │ cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 787858 <__cxa_atexit@plt+0x77b8b4> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 7878c4 <__cxa_atexit@plt+0x77b920> │ │ │ │ - ldr r2, [r8, #48] @ 0x30 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 787900 <__cxa_atexit@plt+0x77b95c> │ │ │ │ - add fp, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7878d8 <__cxa_atexit@plt+0x77b934> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 787884 <__cxa_atexit@plt+0x77b8e0> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 787904 <__cxa_atexit@plt+0x77b960> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ + ldr r7, [pc, #56] @ 77ec74 <__cxa_atexit@plt+0x772cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 7874f0 <__cxa_atexit@plt+0x77b54c> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 78787c <__cxa_atexit@plt+0x77b8d8> │ │ │ │ - cmpeq ip, r4, asr #27 │ │ │ │ - cmpeq ip, ip, ror r3 │ │ │ │ - qdaddeq r6, ip, fp │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r1, #20] │ │ │ │ - bhi 787950 <__cxa_atexit@plt+0x77b9ac> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 783c8c <__cxa_atexit@plt+0x777ce8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + addeq r7, r2, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 77ec78 <__cxa_atexit@plt+0x772cd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip │ │ │ │ - andeq r0, r0, r6, lsr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - orr r7, r0, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - b 7879a4 <__cxa_atexit@plt+0x77ba00> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 787a10 <__cxa_atexit@plt+0x77ba6c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - b 7879e8 <__cxa_atexit@plt+0x77ba44> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 787a10 <__cxa_atexit@plt+0x77ba6c> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - and r2, r7, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 787a6c <__cxa_atexit@plt+0x77bac8> │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - tst r0, r2 │ │ │ │ - bne 7879cc <__cxa_atexit@plt+0x77ba28> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq ip, ip, lsr #17 │ │ │ │ + cmpeq ip, r4, asr #18 │ │ │ │ + cmpeq ip, r0, asr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 77ecb0 <__cxa_atexit@plt+0x772d0c> │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #24] @ 77ecb4 <__cxa_atexit@plt+0x772d10> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 7879d0 <__cxa_atexit@plt+0x77ba2c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 787acc <__cxa_atexit@plt+0x77bb28> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 787ae0 <__cxa_atexit@plt+0x77bb3c> │ │ │ │ - ldr r0, [pc, #272] @ 787b3c <__cxa_atexit@plt+0x77bb98> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 787b04 <__cxa_atexit@plt+0x77bb60> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 787b10 <__cxa_atexit@plt+0x77bb6c> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r3, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 787b2c <__cxa_atexit@plt+0x77bb88> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - beq 787af4 <__cxa_atexit@plt+0x77bb50> │ │ │ │ - ldr r2, [pc, #120] @ 787b30 <__cxa_atexit@plt+0x77bb8c> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + cmpeq ip, ip, asr #16 │ │ │ │ + cmpeq ip, r4, ror #17 │ │ │ │ + andeq r0, r2, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77edfc <__cxa_atexit@plt+0x772e58> │ │ │ │ + ldr r2, [pc, #316] @ 77ee14 <__cxa_atexit@plt+0x772e70> │ │ │ │ + ldr ip, [pc, #316] @ 77ee18 <__cxa_atexit@plt+0x772e74> │ │ │ │ + ldr sl, [pc, #316] @ 77ee1c <__cxa_atexit@plt+0x772e78> │ │ │ │ + ldr lr, [pc, #316] @ 77ee20 <__cxa_atexit@plt+0x772e7c> │ │ │ │ + mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + add ip, pc, ip │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + b 77ed08 <__cxa_atexit@plt+0x772d64> │ │ │ │ + sub r0, r5, #36 @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - ldr r7, [pc, #100] @ 787b38 <__cxa_atexit@plt+0x77bb94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 77ee00 <__cxa_atexit@plt+0x772e5c> │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 77ed74 <__cxa_atexit@plt+0x772dd0> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 77edb8 <__cxa_atexit@plt+0x772e14> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 77edc4 <__cxa_atexit@plt+0x772e20> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r8, #1] │ │ │ │ + str r9, [r3, #-16]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + blt 77edb8 <__cxa_atexit@plt+0x772e14> │ │ │ │ + ldr r8, [r0, #8] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77ede0 <__cxa_atexit@plt+0x772e3c> │ │ │ │ + ldr r9, [r3] │ │ │ │ + str lr, [r3] │ │ │ │ + b 77ecf8 <__cxa_atexit@plt+0x772d54> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str r9, [r3, #-16]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + cmp r1, #1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + blt 77edb8 <__cxa_atexit@plt+0x772e14> │ │ │ │ + ldr r8, [r0, #8] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77ede0 <__cxa_atexit@plt+0x772e3c> │ │ │ │ + ldr r9, [r3] │ │ │ │ + str ip, [r3] │ │ │ │ + b 77ecf8 <__cxa_atexit@plt+0x772d54> │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 787b34 <__cxa_atexit@plt+0x77bb90> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #36]! @ 0x24 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 77edf0 <__cxa_atexit@plt+0x772e4c> │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + add r7, r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 787b40 <__cxa_atexit@plt+0x77bb9c> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r9, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [pc, #28] @ 77ee24 <__cxa_atexit@plt+0x772e80> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r4, ror #2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + smlaltbeq r1, ip, ip, r5 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 787b6c <__cxa_atexit@plt+0x77bbc8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r3, [pc, #16] @ 77ee48 <__cxa_atexit@plt+0x772ea4> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bge 77eeb0 <__cxa_atexit@plt+0x772f0c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #68] @ 77eec8 <__cxa_atexit@plt+0x772f24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77eeb8 <__cxa_atexit@plt+0x772f14> │ │ │ │ + ldr r7, [pc, #40] @ 77eecc <__cxa_atexit@plt+0x772f28> │ │ │ │ + ldr r9, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 787b84 <__cxa_atexit@plt+0x77bbe0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 77eef0 <__cxa_atexit@plt+0x772f4c> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 787bd4 <__cxa_atexit@plt+0x77bc30> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 787be0 <__cxa_atexit@plt+0x77bc3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 787be4 <__cxa_atexit@plt+0x77bc40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, r3, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + bge 77ef58 <__cxa_atexit@plt+0x772fb4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #68] @ 77ef70 <__cxa_atexit@plt+0x772fcc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 77ef60 <__cxa_atexit@plt+0x772fbc> │ │ │ │ + ldr r7, [pc, #40] @ 77ef74 <__cxa_atexit@plt+0x772fd0> │ │ │ │ + ldr r9, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, ror r0 │ │ │ │ - cmpeq ip, ip │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r9, #0 │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77efdc <__cxa_atexit@plt+0x773038> │ │ │ │ + ldr r7, [pc, #64] @ 77eff0 <__cxa_atexit@plt+0x77304c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 77efd0 <__cxa_atexit@plt+0x77302c> │ │ │ │ + ldr r7, [pc, #48] @ 77eff4 <__cxa_atexit@plt+0x773050> │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 77eff8 <__cxa_atexit@plt+0x773054> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + ldrdeq r1, [ip, #-56] @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 77f01c <__cxa_atexit@plt+0x773078> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 77ecc4 <__cxa_atexit@plt+0x772d20> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 787c64 <__cxa_atexit@plt+0x77bcc0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 787c70 <__cxa_atexit@plt+0x77bccc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 787c48 <__cxa_atexit@plt+0x77bca4> │ │ │ │ - ldr r1, [pc, #68] @ 787c74 <__cxa_atexit@plt+0x77bcd0> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 787c78 <__cxa_atexit@plt+0x77bcd4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 77f054 <__cxa_atexit@plt+0x7730b0> │ │ │ │ + ldr r2, [pc, #40] @ 77f06c <__cxa_atexit@plt+0x7730c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsl r0 │ │ │ │ - cmpeq ip, r4, lsr #31 │ │ │ │ - cmpeq ip, r0, lsl #31 │ │ │ │ - smlaltteq r5, fp, r8, ip │ │ │ │ - andeq r3, r4, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 787ca8 <__cxa_atexit@plt+0x77bd04> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #20] @ 77f070 <__cxa_atexit@plt+0x7730cc> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strheq r5, [fp, #-200] @ 0xffffff38 │ │ │ │ - andeq r3, r4, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r4, [r5, #12]! │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r9, r5, #8 │ │ │ │ - mov ip, r6 │ │ │ │ - ldm r9, {r0, r6, r9} │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq ip, r0, ror #9 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77f100 <__cxa_atexit@plt+0x77315c> │ │ │ │ + ldr r3, [pc, #148] @ 77f128 <__cxa_atexit@plt+0x773184> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 77f0dc <__cxa_atexit@plt+0x773138> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77f0ec <__cxa_atexit@plt+0x773148> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77f110 <__cxa_atexit@plt+0x77316c> │ │ │ │ + ldr r7, [pc, #116] @ 77f134 <__cxa_atexit@plt+0x773190> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ 77f130 <__cxa_atexit@plt+0x77318c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 77f12c <__cxa_atexit@plt+0x773188> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strheq r1, [ip, #-44] @ 0xffffffd4 │ │ │ │ + ldrsbeq ip, [ip, #-56] @ 0xffffffc8 │ │ │ │ + cmpeq ip, r8, lsl #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 787d08 <__cxa_atexit@plt+0x77bd64> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - bic r3, r4, fp │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - b 787d70 <__cxa_atexit@plt+0x77bdcc> │ │ │ │ - ldr r2, [r8, #52] @ 0x34 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 787db0 <__cxa_atexit@plt+0x77be0c> │ │ │ │ - add sl, r3, #8 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77f17c <__cxa_atexit@plt+0x7731d8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77f190 <__cxa_atexit@plt+0x7731ec> │ │ │ │ + ldr r2, [pc, #64] @ 77f1a4 <__cxa_atexit@plt+0x773200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 787d88 <__cxa_atexit@plt+0x77bde4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 787d34 <__cxa_atexit@plt+0x77bd90> │ │ │ │ - ldr r7, [pc, #104] @ 787db4 <__cxa_atexit@plt+0x77be10> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 77f1a0 <__cxa_atexit@plt+0x7731fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #24] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #28] │ │ │ │ - b 7879a4 <__cxa_atexit@plt+0x77ba00> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldm sp, {r0, r1, lr} │ │ │ │ - b 787d2c <__cxa_atexit@plt+0x77bd88> │ │ │ │ - cmpeq ip, r4, lsl r9 │ │ │ │ - ldrsbeq r3, [ip, #-224] @ 0xffffff20 │ │ │ │ - smlaltbeq r5, fp, ip, fp │ │ │ │ - andeq r0, r0, r7, lsr #25 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r0, r0, #4 │ │ │ │ - orr r7, lr, r1 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 787e04 <__cxa_atexit@plt+0x77be60> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 787e70 <__cxa_atexit@plt+0x77becc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - b 787e48 <__cxa_atexit@plt+0x77bea4> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - beq 787e70 <__cxa_atexit@plt+0x77becc> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - and r2, r7, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 787ecc <__cxa_atexit@plt+0x77bf28> │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - tst r0, r2 │ │ │ │ - bne 787e2c <__cxa_atexit@plt+0x77be88> │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 787e30 <__cxa_atexit@plt+0x77be8c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 787f2c <__cxa_atexit@plt+0x77bf88> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 787f40 <__cxa_atexit@plt+0x77bf9c> │ │ │ │ - ldr r0, [pc, #272] @ 787f9c <__cxa_atexit@plt+0x77bff8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 787f64 <__cxa_atexit@plt+0x77bfc0> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 787f70 <__cxa_atexit@plt+0x77bfcc> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r3, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 787f8c <__cxa_atexit@plt+0x77bfe8> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, r8, asr #6 │ │ │ │ + cmpeq ip, r4, ror #6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77f210 <__cxa_atexit@plt+0x77326c> │ │ │ │ + ldr r7, [pc, #88] @ 77f224 <__cxa_atexit@plt+0x773280> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 77f1f8 <__cxa_atexit@plt+0x773254> │ │ │ │ + ldr r7, [pc, #72] @ 77f228 <__cxa_atexit@plt+0x773284> │ │ │ │ tst sl, #3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - beq 787f54 <__cxa_atexit@plt+0x77bfb0> │ │ │ │ - ldr r2, [pc, #120] @ 787f90 <__cxa_atexit@plt+0x77bfec> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - ldr r7, [pc, #100] @ 787f98 <__cxa_atexit@plt+0x77bff4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + beq 77f204 <__cxa_atexit@plt+0x773260> │ │ │ │ + mov r7, sl │ │ │ │ + b 77f270 <__cxa_atexit@plt+0x7732cc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 787f94 <__cxa_atexit@plt+0x77bff0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #36]! @ 0x24 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 77f22c <__cxa_atexit@plt+0x773288> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 787fa0 <__cxa_atexit@plt+0x77bffc> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r4, lsl #26 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smlaltbeq r1, ip, ip, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 787fcc <__cxa_atexit@plt+0x77c028> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #36] @ 77f264 <__cxa_atexit@plt+0x7732c0> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 77f25c <__cxa_atexit@plt+0x7732b8> │ │ │ │ + b 77f270 <__cxa_atexit@plt+0x7732cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 787fe4 <__cxa_atexit@plt+0x77c040> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #16 │ │ │ │ + mov lr, fp │ │ │ │ + cmp r7, ip │ │ │ │ + bcc 77f354 <__cxa_atexit@plt+0x7733b0> │ │ │ │ + mov fp, r5 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r7, [fp, #4]! │ │ │ │ + mov r3, #2 │ │ │ │ + ldr r1, [fp, #4] │ │ │ │ + str r1, [r8, #16]! │ │ │ │ + mov r9, r8 │ │ │ │ + str r3, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ + ldr r3, [pc, #228] @ 77f398 <__cxa_atexit@plt+0x7733f4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #224] @ 77f39c <__cxa_atexit@plt+0x7733f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r9, #-12]! │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 77f36c <__cxa_atexit@plt+0x7733c8> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r8] │ │ │ │ + strex r3, sl, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 77f2d4 <__cxa_atexit@plt+0x773330> │ │ │ │ + ldr r3, [pc, #180] @ 77f3a0 <__cxa_atexit@plt+0x7733fc> │ │ │ │ + ldr r2, [pc, #180] @ 77f3a4 <__cxa_atexit@plt+0x773400> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + str r2, [r9] │ │ │ │ + beq 77f340 <__cxa_atexit@plt+0x77339c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 788034 <__cxa_atexit@plt+0x77c090> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77f380 <__cxa_atexit@plt+0x7733dc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 788040 <__cxa_atexit@plt+0x77c09c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 788044 <__cxa_atexit@plt+0x77c0a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #132] @ 77f3a8 <__cxa_atexit@plt+0x773404> │ │ │ │ + mov fp, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, lsl ip │ │ │ │ - cmpeq ip, ip, lsr #23 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, fp │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + mov fp, lr │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r0, r4 │ │ │ │ + stm sp, {ip, lr} │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldm sp, {ip, lr} │ │ │ │ + b 77f2cc <__cxa_atexit@plt+0x773328> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, fp │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrheq ip, [ip, #-148] @ 0xffffff6c │ │ │ │ + cmpeq ip, r8, ror r3 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + cmpeq ip, r4, ror r9 │ │ │ │ + cmpeq ip, r0, lsl #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7880c4 <__cxa_atexit@plt+0x77c120> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 7880d0 <__cxa_atexit@plt+0x77c12c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 7880a8 <__cxa_atexit@plt+0x77c104> │ │ │ │ - ldr r1, [pc, #68] @ 7880d4 <__cxa_atexit@plt+0x77c130> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + bcc 77f3f0 <__cxa_atexit@plt+0x77344c> │ │ │ │ + ldr r2, [pc, #44] @ 77f3fc <__cxa_atexit@plt+0x773458> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 7880d8 <__cxa_atexit@plt+0x77c134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq r3, [ip, #-184] @ 0xffffff48 │ │ │ │ - cmpeq ip, r4, asr #22 │ │ │ │ - cmpeq ip, r0, lsr #22 │ │ │ │ - smlalbbeq r5, fp, r8, r8 │ │ │ │ - andeq r5, r4, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 788108 <__cxa_atexit@plt+0x77c164> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, r8, asr r8 │ │ │ │ + smlalbteq r0, ip, r8, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 77f460 <__cxa_atexit@plt+0x7734bc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 77f458 <__cxa_atexit@plt+0x7734b4> │ │ │ │ + ldr r3, [pc, #52] @ 77f468 <__cxa_atexit@plt+0x7734c4> │ │ │ │ + ldr r8, [pc, #52] @ 77f46c <__cxa_atexit@plt+0x7734c8> │ │ │ │ + ldr r2, [pc, #52] @ 77f470 <__cxa_atexit@plt+0x7734cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, r8, asr r8 │ │ │ │ - andeq r5, r4, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 788168 <__cxa_atexit@plt+0x77c1c4> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 7881d4 <__cxa_atexit@plt+0x77c230> │ │ │ │ - ldr r2, [r8, #52] @ 0x34 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 788210 <__cxa_atexit@plt+0x77c26c> │ │ │ │ - add fp, r3, #8 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7881e8 <__cxa_atexit@plt+0x77c244> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 788194 <__cxa_atexit@plt+0x77c1f0> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 788214 <__cxa_atexit@plt+0x77c270> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 787e04 <__cxa_atexit@plt+0x77be60> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 78818c <__cxa_atexit@plt+0x77c1e8> │ │ │ │ - ldrheq r3, [ip, #-68] @ 0xffffffbc │ │ │ │ - cmpeq ip, ip, ror #20 │ │ │ │ - cmpeq fp, r8, asr #14 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + teqpeq r4, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ + cmpeq ip, r0, ror r0 │ │ │ │ + cmpeq ip, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7882d0 <__cxa_atexit@plt+0x77c32c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7882d8 <__cxa_atexit@plt+0x77c334> │ │ │ │ - ldr r7, [pc, #160] @ 7882f0 <__cxa_atexit@plt+0x77c34c> │ │ │ │ - ldr r0, [pc, #160] @ 7882f4 <__cxa_atexit@plt+0x77c350> │ │ │ │ - ldr lr, [pc, #160] @ 7882f8 <__cxa_atexit@plt+0x77c354> │ │ │ │ - ldr ip, [pc, #160] @ 7882fc <__cxa_atexit@plt+0x77c358> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r6, #13 │ │ │ │ - str ip, [r0, #12]! │ │ │ │ - add ip, r3, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - stm ip, {r8, r9, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - beq 7882c0 <__cxa_atexit@plt+0x77c31c> │ │ │ │ - mov r9, sl │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77f548 <__cxa_atexit@plt+0x7735a4> │ │ │ │ + ldr r1, [pc, #184] @ 77f554 <__cxa_atexit@plt+0x7735b0> │ │ │ │ + mov sl, fp │ │ │ │ + sub lr, r6, #51 @ 0x33 │ │ │ │ + mov r9, #71 @ 0x47 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr ip, [pc, #168] @ 77f558 <__cxa_atexit@plt+0x7735b4> │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + add r1, r1, #1 │ │ │ │ + orr r9, r9, #1280 @ 0x500 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #152] @ 77f55c <__cxa_atexit@plt+0x7735b8> │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r2 │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 7882e0 <__cxa_atexit@plt+0x77c33c> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 788300 <__cxa_atexit@plt+0x77c35c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [pc, #144] @ 77f560 <__cxa_atexit@plt+0x7735bc> │ │ │ │ + add fp, r2, #249 @ 0xf9 │ │ │ │ + add r2, r2, #33 @ 0x21 │ │ │ │ + add r2, r2, #256 @ 0x100 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #116] @ 77f564 <__cxa_atexit@plt+0x7735c0> │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [pc, #96] @ 77f568 <__cxa_atexit@plt+0x7735c4> │ │ │ │ + sub r8, r6, #10 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #80] @ 77f56c <__cxa_atexit@plt+0x7735c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + ldr r0, [pc, #72] @ 77f570 <__cxa_atexit@plt+0x7735cc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [pc, #64] @ 77f574 <__cxa_atexit@plt+0x7735d0> │ │ │ │ + str fp, [r3, #32] │ │ │ │ + mov fp, sl │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, r8, asr #15 │ │ │ │ + @ instruction: 0x015cc294 │ │ │ │ + cmpeq ip, r0, lsr #1 │ │ │ │ + cmpeq ip, r8, asr #32 │ │ │ │ + smlalbbeq r0, ip, ip, fp │ │ │ │ + cmpeq ip, r4, ror #14 │ │ │ │ + strheq r0, [ip, #-184] @ 0xffffff48 │ │ │ │ + @ instruction: 0x014c0b98 │ │ │ │ + hvceq 49328 @ 0xc0b0 │ │ │ │ + strheq r0, [ip, #-232] @ 0xffffff18 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77f5b0 <__cxa_atexit@plt+0x77360c> │ │ │ │ + ldr r5, [pc, #36] @ 77f5c0 <__cxa_atexit@plt+0x77361c> │ │ │ │ + ldr r8, [pc, #36] @ 77f5c4 <__cxa_atexit@plt+0x773620> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r7, [pc, #16] @ 77f5c8 <__cxa_atexit@plt+0x773624> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffba00 │ │ │ │ - @ instruction: 0xffffd41c │ │ │ │ - @ instruction: 0xffffc680 │ │ │ │ - hvceq 46476 @ 0xb58c │ │ │ │ - cmpeq fp, r0, ror #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + teqpeq r4, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x014c0e90 │ │ │ │ + cmpeq ip, r8, ror #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ + ldr r3, [pc, #16] @ 77f5f0 <__cxa_atexit@plt+0x77364c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + cmpeq ip, r0, asr #28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 7883d0 <__cxa_atexit@plt+0x77c42c> │ │ │ │ + b 77f658 <__cxa_atexit@plt+0x7736b4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 788368 <__cxa_atexit@plt+0x77c3c4> │ │ │ │ + bhi 77f634 <__cxa_atexit@plt+0x773690> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 788370 <__cxa_atexit@plt+0x77c3cc> │ │ │ │ + ldr r1, [pc, #24] @ 77f63c <__cxa_atexit@plt+0x773698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r0, asr #2 │ │ │ │ + cmpeq ip, r4, ror lr │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + sub r5, r3, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + bhi 77f6c0 <__cxa_atexit@plt+0x77371c> │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge 77f6ac <__cxa_atexit@plt+0x773708> │ │ │ │ + add r7, sl, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #68] @ 77f6d4 <__cxa_atexit@plt+0x773730> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 77f6b8 <__cxa_atexit@plt+0x773714> │ │ │ │ + b 77f6e4 <__cxa_atexit@plt+0x773740> │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 77f6d8 <__cxa_atexit@plt+0x773734> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smlalbbeq r0, ip, r4, sp │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r2, [ip, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77f808 <__cxa_atexit@plt+0x773864> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [pc, #268] @ 77f81c <__cxa_atexit@plt+0x773878> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [r0] │ │ │ │ + ldr r0, [pc, #260] @ 77f820 <__cxa_atexit@plt+0x77387c> │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ldr r1, [pc, #216] @ 77f824 <__cxa_atexit@plt+0x773880> │ │ │ │ + add r0, r8, r9, lsl #2 │ │ │ │ + add sl, r3, #20 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + cmp lr, #0 │ │ │ │ + stm sl, {r1, r2, r3} │ │ │ │ + add sl, r0, #8 │ │ │ │ + bne 77f7d8 <__cxa_atexit@plt+0x773834> │ │ │ │ + mov r1, #0 │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r2, [sl] │ │ │ │ + strex r2, r3, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 77f770 <__cxa_atexit@plt+0x7737cc> │ │ │ │ + ldr r3, [pc, #160] @ 77f828 <__cxa_atexit@plt+0x773884> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r3, [r8] │ │ │ │ + add r3, r9, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + bge 77f7f0 <__cxa_atexit@plt+0x77384c> │ │ │ │ + add r7, r4, r3, lsl #2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #104] @ 77f82c <__cxa_atexit@plt+0x773888> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + bne 77f6f0 <__cxa_atexit@plt+0x77374c> │ │ │ │ + b 77f7f8 <__cxa_atexit@plt+0x773854> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, ip │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 77f764 <__cxa_atexit@plt+0x7737c0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + b 77f7fc <__cxa_atexit@plt+0x773858> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r4, ip │ │ │ │ + bx r0 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r4, ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [ip, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, r4, lsr #30 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + ldrsbeq ip, [ip, #-72] @ 0xffffffb8 │ │ │ │ + cmpeq ip, r0, ror #9 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7883ac <__cxa_atexit@plt+0x77c408> │ │ │ │ + bhi 77f868 <__cxa_atexit@plt+0x7738c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7883b4 <__cxa_atexit@plt+0x77c410> │ │ │ │ + ldr r1, [pc, #24] @ 77f870 <__cxa_atexit@plt+0x7738cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r3, [ip, #-12] │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - smlaltbeq r5, fp, r0, r5 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7883ec <__cxa_atexit@plt+0x77c448> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7883fc <__cxa_atexit@plt+0x77c458> │ │ │ │ + cmpeq ip, r0, asr #24 │ │ │ │ + smlaltteq r0, ip, r0, fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77f8bc <__cxa_atexit@plt+0x773918> │ │ │ │ + ldr r7, [pc, #52] @ 77f8cc <__cxa_atexit@plt+0x773928> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 77f8b0 <__cxa_atexit@plt+0x77390c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77f8e0 <__cxa_atexit@plt+0x77393c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 77f8d0 <__cxa_atexit@plt+0x77392c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr fp, [pc, #560] @ 788648 <__cxa_atexit@plt+0x77c6a4> │ │ │ │ - ldr r9, [pc, #560] @ 78864c <__cxa_atexit@plt+0x77c6a8> │ │ │ │ - ldr r3, [pc, #540] @ 78863c <__cxa_atexit@plt+0x77c698> │ │ │ │ - ldr sl, [pc, #544] @ 788644 <__cxa_atexit@plt+0x77c6a0> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 788490 <__cxa_atexit@plt+0x77c4ec> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 788608 <__cxa_atexit@plt+0x77c664> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 788508 <__cxa_atexit@plt+0x77c564> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 7884fc <__cxa_atexit@plt+0x77c558> │ │ │ │ - b 788564 <__cxa_atexit@plt+0x77c5c0> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 788608 <__cxa_atexit@plt+0x77c664> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #388] @ 788638 <__cxa_atexit@plt+0x77c694> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #368] @ 788640 <__cxa_atexit@plt+0x77c69c> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 788564 <__cxa_atexit@plt+0x77c5c0> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, r2, #4 │ │ │ │ - b 788438 <__cxa_atexit@plt+0x77c494> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r4, #4 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - bne 788574 <__cxa_atexit@plt+0x77c5d0> │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 788608 <__cxa_atexit@plt+0x77c664> │ │ │ │ - ldr r4, [pc, #300] @ 788660 <__cxa_atexit@plt+0x77c6bc> │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - stm lr, {r4, r7, r8} │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 78861c <__cxa_atexit@plt+0x77c678> │ │ │ │ - ldr r4, [r7, #9] │ │ │ │ - cmp r4, r8 │ │ │ │ - bne 788608 <__cxa_atexit@plt+0x77c664> │ │ │ │ - str r6, [r5, #16] │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r2, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - cmp r4, #1 │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - stmda r5, {r2, r3, r4, r7} │ │ │ │ - stmib r5, {r6, r8} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - blt 788608 <__cxa_atexit@plt+0x77c664> │ │ │ │ - ldr r4, [pc, #160] @ 788654 <__cxa_atexit@plt+0x77c6b0> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - beq 788628 <__cxa_atexit@plt+0x77c684> │ │ │ │ - ldr r4, [pc, #128] @ 788658 <__cxa_atexit@plt+0x77c6b4> │ │ │ │ - ldr r3, [pc, #128] @ 78865c <__cxa_atexit@plt+0x77c6b8> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 788650 <__cxa_atexit@plt+0x77c6ac> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x014c0b90 │ │ │ │ + smlalbbeq r0, ip, r4, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 77f924 <__cxa_atexit@plt+0x773980> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 77f954 <__cxa_atexit@plt+0x7739b0> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 77f968 <__cxa_atexit@plt+0x7739c4> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 77f990 <__cxa_atexit@plt+0x7739ec> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [pc, #236] @ 77fa0c <__cxa_atexit@plt+0x773a68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 77f934 <__cxa_atexit@plt+0x773990> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #200] @ 77f9fc <__cxa_atexit@plt+0x773a58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #176] @ 77fa00 <__cxa_atexit@plt+0x773a5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #156] @ 77f9f8 <__cxa_atexit@plt+0x773a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 78861c <__cxa_atexit@plt+0x77c678> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, ror fp │ │ │ │ - andeq r0, r0, r4, lsr r9 │ │ │ │ - cmpeq ip, r8, lsr #12 │ │ │ │ - andeq r0, r0, r4, asr #15 │ │ │ │ - andeq r0, r0, ip, ror #15 │ │ │ │ - cmpeq ip, r4, asr pc │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - mrseq r5, (UNDEF: 123) │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #40] @ 7886a8 <__cxa_atexit@plt+0x77c704> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #140] @ 77fa04 <__cxa_atexit@plt+0x773a60> │ │ │ │ str r3, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 7886ac <__cxa_atexit@plt+0x77c708> │ │ │ │ - cmp r3, r7 │ │ │ │ - movlt r7, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #124] @ 77fa08 <__cxa_atexit@plt+0x773a64> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x015c3598 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77f9e8 <__cxa_atexit@plt+0x773a44> │ │ │ │ + ldr lr, [pc, #104] @ 77fa10 <__cxa_atexit@plt+0x773a6c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #80] @ 77fa14 <__cxa_atexit@plt+0x773a70> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, ip, lsl r3 │ │ │ │ + andeq r0, r0, r4, ror #6 │ │ │ │ + cmpeq ip, ip, lsr #6 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + ldrsheq ip, [ip, #-32] @ 0xffffffe0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + cmpeq ip, ip, asr r2 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 7886cc <__cxa_atexit@plt+0x77c728> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 788780 <__cxa_atexit@plt+0x77c7dc> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 788780 <__cxa_atexit@plt+0x77c7dc> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #320] @ 788848 <__cxa_atexit@plt+0x77c8a4> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ + ldr r3, [pc, #36] @ 77fa4c <__cxa_atexit@plt+0x773aa8> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 788820 <__cxa_atexit@plt+0x77c87c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 788834 <__cxa_atexit@plt+0x77c890> │ │ │ │ - ldr lr, [pc, #280] @ 788858 <__cxa_atexit@plt+0x77c8b4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 788988 <__cxa_atexit@plt+0x77c9e4> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7887f8 <__cxa_atexit@plt+0x77c854> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78880c <__cxa_atexit@plt+0x77c868> │ │ │ │ - ldr r3, [pc, #188] @ 788854 <__cxa_atexit@plt+0x77c8b0> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + b 77f658 <__cxa_atexit@plt+0x7736b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 77fa98 <__cxa_atexit@plt+0x773af4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 77faa4 <__cxa_atexit@plt+0x773b00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 77faa8 <__cxa_atexit@plt+0x773b04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, ip, ror #3 │ │ │ │ + @ instruction: 0x015cc19c │ │ │ │ + smlaltbeq r0, ip, ip, r9 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [pc, #348] @ 77fc24 <__cxa_atexit@plt+0x773c80> │ │ │ │ + mov r0, r5 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r0, #8]! │ │ │ │ + str r1, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 788820 <__cxa_atexit@plt+0x77c87c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r0] │ │ │ │ add r3, r6, #16 │ │ │ │ + mov lr, r4 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 78882c <__cxa_atexit@plt+0x77c888> │ │ │ │ - ldr lr, [pc, #144] @ 78885c <__cxa_atexit@plt+0x77c8b8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bcc 77fbec <__cxa_atexit@plt+0x773c48> │ │ │ │ + str r0, [sp, #16] │ │ │ │ + add r0, ip, #8 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + bic r8, r7, r7, asr #31 │ │ │ │ + add r4, r2, #8 │ │ │ │ + mov fp, #0 │ │ │ │ + mov r0, #0 │ │ │ │ + cmp fp, r8 │ │ │ │ + beq 77fbd4 <__cxa_atexit@plt+0x773c30> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r4, fp, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add sl, r2, fp, lsl #2 │ │ │ │ + ldr r2, [pc, #224] @ 77fc28 <__cxa_atexit@plt+0x773c84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #216] @ 77fc2c <__cxa_atexit@plt+0x773c88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 788850 <__cxa_atexit@plt+0x77c8ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 78884c <__cxa_atexit@plt+0x77c8a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 77fbac <__cxa_atexit@plt+0x773c08> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r6, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 77fb6c <__cxa_atexit@plt+0x773bc8> │ │ │ │ + ldr r2, [pc, #172] @ 77fc30 <__cxa_atexit@plt+0x773c8c> │ │ │ │ + add r3, r9, #16 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [ip] │ │ │ │ + ldr r6, [lr, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 77fb24 <__cxa_atexit@plt+0x773b80> │ │ │ │ + b 77fbf0 <__cxa_atexit@plt+0x773c4c> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + b 77fb68 <__cxa_atexit@plt+0x773bc4> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 788838 <__cxa_atexit@plt+0x77c894> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r7, [pc, #60] @ 77fc34 <__cxa_atexit@plt+0x773c90> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, lr │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq ip, r8, lsr r4 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq ip, r4, ror #27 │ │ │ │ - cmpeq ip, r8, lsl #8 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + cmpeq ip, r0, ror #21 │ │ │ │ + ldrsbeq ip, [ip, #-12] │ │ │ │ + cmpeq ip, r0, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7888ac <__cxa_atexit@plt+0x77c908> │ │ │ │ - ldr lr, [pc, #52] @ 7888b8 <__cxa_atexit@plt+0x77c914> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + bcc 77fc7c <__cxa_atexit@plt+0x773cd8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 77fc88 <__cxa_atexit@plt+0x773ce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 77fc8c <__cxa_atexit@plt+0x773ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, asr r3 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, r8 │ │ │ │ + ldrheq fp, [ip, #-244] @ 0xffffff0c │ │ │ │ + smlalbteq r0, ip, r8, r7 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r0, [pc, #348] @ 77fe04 <__cxa_atexit@plt+0x773e60> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mov r1, r5 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r7, [r1, #8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + str r0, [r1] │ │ │ │ + mov r0, #0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r4, r3 │ │ │ │ + str ip, [r5, #16] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bcc 77fdcc <__cxa_atexit@plt+0x773e28> │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r1, ip, #8 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + bic r8, r7, r7, asr #31 │ │ │ │ + add r4, r2, #8 │ │ │ │ + mov fp, #0 │ │ │ │ + cmp fp, r8 │ │ │ │ + beq 77fdb4 <__cxa_atexit@plt+0x773e10> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r4, fp, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add sl, r2, fp, lsl #2 │ │ │ │ + ldr r2, [pc, #224] @ 77fe08 <__cxa_atexit@plt+0x773e64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #216] @ 77fe0c <__cxa_atexit@plt+0x773e68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 77fd8c <__cxa_atexit@plt+0x773de8> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r6, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 77fd4c <__cxa_atexit@plt+0x773da8> │ │ │ │ + ldr r2, [pc, #172] @ 77fe10 <__cxa_atexit@plt+0x773e6c> │ │ │ │ + add r3, r9, #16 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [ip] │ │ │ │ + ldr r6, [lr, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 77fd04 <__cxa_atexit@plt+0x773d60> │ │ │ │ + b 77fdd0 <__cxa_atexit@plt+0x773e2c> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + b 77fd48 <__cxa_atexit@plt+0x773da4> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r7, [pc, #60] @ 77fe14 <__cxa_atexit@plt+0x773e70> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, r3 │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + cmpeq ip, r0, lsl #18 │ │ │ │ + ldrsheq fp, [ip, #-236] @ 0xffffff14 │ │ │ │ + smlalbbeq r0, ip, r4, r6 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 788908 <__cxa_atexit@plt+0x77c964> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 788914 <__cxa_atexit@plt+0x77c970> │ │ │ │ + bcc 77fe60 <__cxa_atexit@plt+0x773ebc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 77fe6c <__cxa_atexit@plt+0x773ec8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 788918 <__cxa_atexit@plt+0x77c974> │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 77fe70 <__cxa_atexit@plt+0x773ecc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r0, asr #6 │ │ │ │ - cmpeq ip, r4, ror #5 │ │ │ │ - andeq r0, r0, r9, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 788978 <__cxa_atexit@plt+0x77c9d4> │ │ │ │ - ldr lr, [pc, #68] @ 788984 <__cxa_atexit@plt+0x77c9e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 788988 <__cxa_atexit@plt+0x77c9e4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, ror #23 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 7889f0 <__cxa_atexit@plt+0x77ca4c> │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #168] @ 788a54 <__cxa_atexit@plt+0x77cab0> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 788a40 <__cxa_atexit@plt+0x77ca9c> │ │ │ │ - ldr r3, [pc, #136] @ 788a58 <__cxa_atexit@plt+0x77cab4> │ │ │ │ - ldr r2, [pc, #136] @ 788a5c <__cxa_atexit@plt+0x77cab8> │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmpeq ip, r4, lsr #28 │ │ │ │ + cmpeq ip, r8, asr #27 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 77ff20 <__cxa_atexit@plt+0x773f7c> │ │ │ │ + ldrdeq r0, [ip, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77fee0 <__cxa_atexit@plt+0x773f3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 77fefc <__cxa_atexit@plt+0x773f58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #76] @ 0x4c │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #104] @ 788a60 <__cxa_atexit@plt+0x77cabc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 788a28 <__cxa_atexit@plt+0x77ca84> │ │ │ │ - ldr r3, [pc, #80] @ 788a64 <__cxa_atexit@plt+0x77cac0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 788a4c <__cxa_atexit@plt+0x77caa8> │ │ │ │ - b 788c6c <__cxa_atexit@plt+0x77ccc8> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r7, fp │ │ │ │ - b 7886cc <__cxa_atexit@plt+0x77c728> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77fee8 <__cxa_atexit@plt+0x773f44> │ │ │ │ + ldr r7, [pc, #68] @ 77ff00 <__cxa_atexit@plt+0x773f5c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 77fed4 <__cxa_atexit@plt+0x773f30> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77f8e0 <__cxa_atexit@plt+0x77393c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, ip, asr fp │ │ │ │ - ldrsbeq r2, [ip, #-164] @ 0xffffff5c │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 788a9c <__cxa_atexit@plt+0x77caf8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 788aa0 <__cxa_atexit@plt+0x77cafc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, r0, lsr #21 │ │ │ │ - andeq fp, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 788ae8 <__cxa_atexit@plt+0x77cb44> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 788b08 <__cxa_atexit@plt+0x77cb64> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 788b00 <__cxa_atexit@plt+0x77cb5c> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 788b34 <__cxa_atexit@plt+0x77cb90> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 788988 <__cxa_atexit@plt+0x77c9e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ 77ff04 <__cxa_atexit@plt+0x773f60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r2, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 788b34 <__cxa_atexit@plt+0x77cb90> │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrsheq fp, [ip, #-84] @ 0xffffffac │ │ │ │ + @ instruction: 0xfffffa1c │ │ │ │ + cmpeq ip, r0, ror #10 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, sl │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ mov r0, r4 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov lr, fp │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc 788c1c <__cxa_atexit@plt+0x77cc78> │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r4, [r4, #3] │ │ │ │ - add r1, fp, #8 │ │ │ │ - add r9, r1, r3, lsl #2 │ │ │ │ - lsl r2, r4, #2 │ │ │ │ - mov r4, #0 │ │ │ │ - ldr sl, [r2, r1] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 788c50 <__cxa_atexit@plt+0x77ccac> │ │ │ │ + cmp r2, r3 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc 78003c <__cxa_atexit@plt+0x774098> │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + movgt sl, r2 │ │ │ │ + add r4, r1, #8 │ │ │ │ + add r2, ip, #8 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r7, sl │ │ │ │ + beq 780028 <__cxa_atexit@plt+0x774084> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov fp, r3 │ │ │ │ + add r4, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [r2, r7, lsl #2] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #204] @ 780068 <__cxa_atexit@plt+0x7740c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #196] @ 78006c <__cxa_atexit@plt+0x7740c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r3, [fp] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 788c3c <__cxa_atexit@plt+0x77cc98> │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldrex r4, [r9] │ │ │ │ - strex r4, sl, [r9] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 788b94 <__cxa_atexit@plt+0x77cbf0> │ │ │ │ - ldr r4, [pc, #168] @ 788c54 <__cxa_atexit@plt+0x77ccb0> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [fp] │ │ │ │ - ldr r4, [pc, #160] @ 788c58 <__cxa_atexit@plt+0x77ccb4> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r8, {r4, r7} │ │ │ │ - sub r4, r6, #2 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - and r4, r4, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - bne 788bf0 <__cxa_atexit@plt+0x77cc4c> │ │ │ │ - ldr r4, [pc, #132] @ 788c5c <__cxa_atexit@plt+0x77ccb8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - beq 788c0c <__cxa_atexit@plt+0x77cc68> │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - b 788c6c <__cxa_atexit@plt+0x77ccc8> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r4, r0 │ │ │ │ + bne 77fffc <__cxa_atexit@plt+0x774058> │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r4] │ │ │ │ + strex r3, r6, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 77ffc0 <__cxa_atexit@plt+0x77401c> │ │ │ │ + ldr r2, [pc, #152] @ 780070 <__cxa_atexit@plt+0x7740cc> │ │ │ │ + add r3, fp, #16 │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, lr │ │ │ │ - b 7886cc <__cxa_atexit@plt+0x77c728> │ │ │ │ - ldr r1, [r7] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r6, [r0, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, fp │ │ │ │ + bcs 77ff74 <__cxa_atexit@plt+0x773fd0> │ │ │ │ + b 78003c <__cxa_atexit@plt+0x774098> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + b 77ffbc <__cxa_atexit@plt+0x774018> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ bx r1 │ │ │ │ - ldr r4, [pc, #60] @ 788c60 <__cxa_atexit@plt+0x77ccbc> │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ + ldr r7, [pc, #48] @ 780074 <__cxa_atexit@plt+0x7740d0> │ │ │ │ + ldr r2, [r0, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - str r3, [r0, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r9] │ │ │ │ - stm sp, {r0, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 788b90 <__cxa_atexit@plt+0x77cbec> │ │ │ │ - ldrheq r2, [ip, #-160] @ 0xffffff60 │ │ │ │ - cmpeq ip, ip, ror r0 │ │ │ │ - cmpeq ip, r0, lsl r9 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r5, r1, pc, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r3 │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + cmpeq ip, ip, lsl #13 │ │ │ │ + cmpeq ip, r8, lsl #25 │ │ │ │ + cmpeq ip, r8, lsl #8 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 780124 <__cxa_atexit@plt+0x774180> │ │ │ │ + ldrdeq r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7800e4 <__cxa_atexit@plt+0x774140> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 780100 <__cxa_atexit@plt+0x77415c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7800ec <__cxa_atexit@plt+0x774148> │ │ │ │ + ldr r7, [pc, #68] @ 780104 <__cxa_atexit@plt+0x774160> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 7800d8 <__cxa_atexit@plt+0x774134> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77f8e0 <__cxa_atexit@plt+0x77393c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 780108 <__cxa_atexit@plt+0x774164> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrsheq fp, [ip, #-48] @ 0xffffffd0 │ │ │ │ + @ instruction: 0xfffff818 │ │ │ │ + cmpeq ip, ip, asr r3 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + cmpeq ip, r0, asr #6 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 788d38 <__cxa_atexit@plt+0x77cd94> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r2, [pc, #200] @ 788d54 <__cxa_atexit@plt+0x77cdb0> │ │ │ │ - ldr r1, [pc, #200] @ 788d58 <__cxa_atexit@plt+0x77cdb4> │ │ │ │ - mov r8, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [r8, #28]! │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr lr, [pc, #172] @ 788d5c <__cxa_atexit@plt+0x77cdb8> │ │ │ │ - cmp ip, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - ldr fp, [r8, #8] │ │ │ │ - ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ - add r7, fp, r9, lsl #2 │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r8, #28] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add sl, r7, #8 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - bne 788d44 <__cxa_atexit@plt+0x77cda0> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [sl] │ │ │ │ - strex r7, r3, [sl] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 788cfc <__cxa_atexit@plt+0x77cd58> │ │ │ │ - ldr r7, [pc, #76] @ 788d60 <__cxa_atexit@plt+0x77cdbc> │ │ │ │ - add r3, r9, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r7, [fp] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 7886cc <__cxa_atexit@plt+0x77c728> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, sl │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 788cf0 <__cxa_atexit@plt+0x77cd4c> │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - @ instruction: 0x015c299c │ │ │ │ - cmpeq ip, ip, lsr #30 │ │ │ │ - cmpeq ip, r0, lsl pc │ │ │ │ - cmpeq fp, r0, lsl #24 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7883fc <__cxa_atexit@plt+0x77c458> │ │ │ │ - andeq r0, r0, r9, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 788dbc <__cxa_atexit@plt+0x77ce18> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #12] @ 788dc0 <__cxa_atexit@plt+0x77ce1c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r0, lsl #15 │ │ │ │ - andeq r1, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 788e3c <__cxa_atexit@plt+0x77ce98> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 788ed8 <__cxa_atexit@plt+0x77cf34> │ │ │ │ - ldr r2, [pc, #272] @ 788f08 <__cxa_atexit@plt+0x77cf64> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc 780240 <__cxa_atexit@plt+0x77429c> │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + movgt sl, r2 │ │ │ │ + add r4, r1, #8 │ │ │ │ + add r2, ip, #8 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r7, sl │ │ │ │ + beq 78022c <__cxa_atexit@plt+0x774288> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov fp, r3 │ │ │ │ + add r4, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [r2, r7, lsl #2] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #204] @ 78026c <__cxa_atexit@plt+0x7742c8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #244] @ 788f0c <__cxa_atexit@plt+0x77cf68> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, r6, #24 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm r0, {r1, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ + ldr r2, [pc, #196] @ 780270 <__cxa_atexit@plt+0x7742cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r3, [fp] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 780200 <__cxa_atexit@plt+0x77425c> │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r4] │ │ │ │ + strex r3, r6, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7801c4 <__cxa_atexit@plt+0x774220> │ │ │ │ + ldr r2, [pc, #152] @ 780274 <__cxa_atexit@plt+0x7742d0> │ │ │ │ + add r3, fp, #16 │ │ │ │ add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 788eb8 <__cxa_atexit@plt+0x77cf14> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 788ef4 <__cxa_atexit@plt+0x77cf50> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r6, [r0, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, fp │ │ │ │ + bcs 780178 <__cxa_atexit@plt+0x7741d4> │ │ │ │ + b 780240 <__cxa_atexit@plt+0x77429c> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + b 7801c0 <__cxa_atexit@plt+0x77421c> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 780278 <__cxa_atexit@plt+0x7742d4> │ │ │ │ + ldr r2, [r0, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + cmpeq ip, r8, lsl #9 │ │ │ │ + cmpeq ip, r4, lsl #21 │ │ │ │ + cmpeq ip, r8, lsl r2 │ │ │ │ + ldrdeq r0, [ip, #-16] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7802c4 <__cxa_atexit@plt+0x774320> │ │ │ │ + ldr r7, [pc, #52] @ 7802d4 <__cxa_atexit@plt+0x774330> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 7802b8 <__cxa_atexit@plt+0x774314> │ │ │ │ + mov r7, r9 │ │ │ │ + b 77f8e0 <__cxa_atexit@plt+0x77393c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7802d8 <__cxa_atexit@plt+0x774334> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff638 │ │ │ │ + smlalbbeq r0, ip, r8, r1 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78033c <__cxa_atexit@plt+0x774398> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 780318 <__cxa_atexit@plt+0x774374> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 780320 <__cxa_atexit@plt+0x77437c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015cb190 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 788ecc <__cxa_atexit@plt+0x77cf28> │ │ │ │ - ldr r3, [pc, #104] @ 788ef8 <__cxa_atexit@plt+0x77cf54> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + sub r5, r3, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + bhi 7803a4 <__cxa_atexit@plt+0x774400> │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge 780390 <__cxa_atexit@plt+0x7743ec> │ │ │ │ + add r7, sl, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #68] @ 7803b8 <__cxa_atexit@plt+0x774414> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #76] @ 788efc <__cxa_atexit@plt+0x77cf58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 788f00 <__cxa_atexit@plt+0x77cf5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 78039c <__cxa_atexit@plt+0x7743f8> │ │ │ │ + b 7803c8 <__cxa_atexit@plt+0x774424> │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7803bc <__cxa_atexit@plt+0x774418> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 788f04 <__cxa_atexit@plt+0x77cf60> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, r4, lsl #13 │ │ │ │ - cmpeq ip, r8, ror sp │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff538 │ │ │ │ - ldrheq r2, [ip, #-220] @ 0xffffff24 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrdeq r0, [ip, #-0] │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + mov ip, r4 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r2, [ip, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 788f78 <__cxa_atexit@plt+0x77cfd4> │ │ │ │ - ldr r2, [pc, #88] @ 788f90 <__cxa_atexit@plt+0x77cfec> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #60] @ 788f94 <__cxa_atexit@plt+0x77cff0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - add r0, r3, #24 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 788f98 <__cxa_atexit@plt+0x77cff4> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 7804e8 <__cxa_atexit@plt+0x774544> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [pc, #264] @ 7804fc <__cxa_atexit@plt+0x774558> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr lr, [r0] │ │ │ │ + ldr r0, [pc, #256] @ 780500 <__cxa_atexit@plt+0x77455c> │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str fp, [r3, #12] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ldr r1, [pc, #216] @ 780504 <__cxa_atexit@plt+0x774560> │ │ │ │ + add r0, r8, r9, lsl #2 │ │ │ │ + add sl, r3, #16 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + cmp lr, #0 │ │ │ │ + stm sl, {r1, r2, r3} │ │ │ │ + add sl, r0, #8 │ │ │ │ + bne 7804b8 <__cxa_atexit@plt+0x774514> │ │ │ │ + mov r1, #0 │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r2, [sl] │ │ │ │ + strex r2, r3, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 780450 <__cxa_atexit@plt+0x7744ac> │ │ │ │ + ldr r3, [pc, #160] @ 780508 <__cxa_atexit@plt+0x774564> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r3, [r8] │ │ │ │ + add r3, r9, #1 │ │ │ │ + cmp r3, r2 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + bge 7804d0 <__cxa_atexit@plt+0x77452c> │ │ │ │ + add r7, r4, r3, lsl #2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #104] @ 78050c <__cxa_atexit@plt+0x774568> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + bne 7803d4 <__cxa_atexit@plt+0x774430> │ │ │ │ + b 7804d8 <__cxa_atexit@plt+0x774534> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, ip │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 780444 <__cxa_atexit@plt+0x7744a0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + b 7804dc <__cxa_atexit@plt+0x774538> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r4, ip │ │ │ │ + bx r0 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r4, ip │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [ip, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff3f8 │ │ │ │ - cmpeq ip, ip, ror ip │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - smlalbteq r4, fp, r8, r9 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7883fc <__cxa_atexit@plt+0x77c458> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 789060 <__cxa_atexit@plt+0x77d0bc> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + cmpeq ip, r0, asr #4 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + ldrsheq fp, [ip, #-120] @ 0xffffff88 │ │ │ │ + cmpeq ip, r0, lsl #16 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 788ff8 <__cxa_atexit@plt+0x77d054> │ │ │ │ + bhi 780544 <__cxa_atexit@plt+0x7745a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789000 <__cxa_atexit@plt+0x77d05c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 78054c <__cxa_atexit@plt+0x7745a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [ip, #-64] @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78903c <__cxa_atexit@plt+0x77d098> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789044 <__cxa_atexit@plt+0x77d0a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmpeq ip, r4, ror #30 │ │ │ │ + cmppeq fp, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 780598 <__cxa_atexit@plt+0x7745f4> │ │ │ │ + ldr r7, [pc, #52] @ 7805a8 <__cxa_atexit@plt+0x774604> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 78058c <__cxa_atexit@plt+0x7745e8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7805bc <__cxa_atexit@plt+0x774618> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, ror #8 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq fp, r0, lsl r9 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #76 @ 0x4c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78907c <__cxa_atexit@plt+0x77d0d8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 78908c <__cxa_atexit@plt+0x77d0e8> │ │ │ │ + ldr r7, [pc, #12] @ 7805ac <__cxa_atexit@plt+0x774608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [pc, #564] @ 7892dc <__cxa_atexit@plt+0x77d338> │ │ │ │ - ldr r9, [pc, #564] @ 7892e0 <__cxa_atexit@plt+0x77d33c> │ │ │ │ - ldr r3, [pc, #544] @ 7892d0 <__cxa_atexit@plt+0x77d32c> │ │ │ │ - ldr sl, [pc, #548] @ 7892d8 <__cxa_atexit@plt+0x77d334> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 789120 <__cxa_atexit@plt+0x77d17c> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78929c <__cxa_atexit@plt+0x77d2f8> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78919c <__cxa_atexit@plt+0x77d1f8> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 78918c <__cxa_atexit@plt+0x77d1e8> │ │ │ │ - b 7891e8 <__cxa_atexit@plt+0x77d244> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 78929c <__cxa_atexit@plt+0x77d2f8> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #392] @ 7892cc <__cxa_atexit@plt+0x77d328> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #372] @ 7892d4 <__cxa_atexit@plt+0x77d330> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7891e8 <__cxa_atexit@plt+0x77d244> │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 7890c8 <__cxa_atexit@plt+0x77d124> │ │ │ │ - ldr r6, [r5] │ │ │ │ - cmp r4, #4 │ │ │ │ - ldmib r6, {r1, r3} │ │ │ │ - bne 7891f8 <__cxa_atexit@plt+0x77d254> │ │ │ │ - ldr r6, [r7, #5] │ │ │ │ - cmp r8, r6 │ │ │ │ - bne 78929c <__cxa_atexit@plt+0x77d2f8> │ │ │ │ - ldr r6, [pc, #308] @ 7892f4 <__cxa_atexit@plt+0x77d350> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - stmda r5, {r6, r7} │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 7892b0 <__cxa_atexit@plt+0x77d30c> │ │ │ │ - ldr r6, [r7, #9] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 78929c <__cxa_atexit@plt+0x77d2f8> │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r4, [r7, #5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - cmp r3, #1 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stm lr, {r3, r4, r6} │ │ │ │ - blt 78929c <__cxa_atexit@plt+0x77d2f8> │ │ │ │ - ldr r4, [pc, #160] @ 7892e8 <__cxa_atexit@plt+0x77d344> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #4] │ │ │ │ - beq 7892bc <__cxa_atexit@plt+0x77d318> │ │ │ │ - ldr r4, [pc, #128] @ 7892ec <__cxa_atexit@plt+0x77d348> │ │ │ │ - ldr r3, [pc, #128] @ 7892f0 <__cxa_atexit@plt+0x77d34c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - str r4, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 7892e4 <__cxa_atexit@plt+0x77d340> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlaltteq pc, fp, r4, lr @ │ │ │ │ + ldrdeq pc, [fp, #-232] @ 0xffffff18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 780600 <__cxa_atexit@plt+0x77465c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 780630 <__cxa_atexit@plt+0x77468c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 780644 <__cxa_atexit@plt+0x7746a0> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 78066c <__cxa_atexit@plt+0x7746c8> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [pc, #232] @ 7806e4 <__cxa_atexit@plt+0x774740> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 780610 <__cxa_atexit@plt+0x77466c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #196] @ 7806d4 <__cxa_atexit@plt+0x774730> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #172] @ 7806d8 <__cxa_atexit@plt+0x774734> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #152] @ 7806d0 <__cxa_atexit@plt+0x77472c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7892b0 <__cxa_atexit@plt+0x77d30c> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsl #23 │ │ │ │ - andeq r0, r0, r8, lsr r9 │ │ │ │ - @ instruction: 0x015c2994 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - cmpeq fp, ip, ror #12 │ │ │ │ - andeq r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #40] @ 78933c <__cxa_atexit@plt+0x77d398> │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #20] @ 789340 <__cxa_atexit@plt+0x77d39c> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #136] @ 7806dc <__cxa_atexit@plt+0x774738> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #120] @ 7806e0 <__cxa_atexit@plt+0x77473c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, r4, lsl #18 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 789360 <__cxa_atexit@plt+0x77d3bc> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 789414 <__cxa_atexit@plt+0x77d470> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 789414 <__cxa_atexit@plt+0x77d470> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #320] @ 7894dc <__cxa_atexit@plt+0x77d538> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7894b4 <__cxa_atexit@plt+0x77d510> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7894c8 <__cxa_atexit@plt+0x77d524> │ │ │ │ - ldr lr, [pc, #280] @ 7894ec <__cxa_atexit@plt+0x77d548> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 78961c <__cxa_atexit@plt+0x77d678> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78948c <__cxa_atexit@plt+0x77d4e8> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7894a0 <__cxa_atexit@plt+0x77d4fc> │ │ │ │ - ldr r3, [pc, #188] @ 7894e8 <__cxa_atexit@plt+0x77d544> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7894b4 <__cxa_atexit@plt+0x77d510> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7894c0 <__cxa_atexit@plt+0x77d51c> │ │ │ │ - ldr lr, [pc, #144] @ 7894f0 <__cxa_atexit@plt+0x77d54c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7806c0 <__cxa_atexit@plt+0x77471c> │ │ │ │ + ldr lr, [pc, #100] @ 7806e8 <__cxa_atexit@plt+0x774744> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #76] @ 7806ec <__cxa_atexit@plt+0x774748> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r1, r6, r7} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 7894e4 <__cxa_atexit@plt+0x77d540> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 7894e0 <__cxa_atexit@plt+0x77d53c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 7894cc <__cxa_atexit@plt+0x77d528> │ │ │ │ - mov r6, #8 │ │ │ │ + bx ip │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #4 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq ip, r4, lsr #15 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq ip, r0, asr r1 │ │ │ │ - cmpeq ip, r4, ror r7 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + cmpeq ip, r0, asr #12 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + cmpeq ip, r0, asr r6 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + cmpeq ip, r4, lsl r6 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmpeq ip, r0, lsl #11 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 789540 <__cxa_atexit@plt+0x77d59c> │ │ │ │ - ldr lr, [pc, #52] @ 78954c <__cxa_atexit@plt+0x77d5a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq r2, [ip, #-108] @ 0xffffff94 │ │ │ │ - andeq r0, r0, r7, asr #31 │ │ │ │ + ldr r3, [pc, #36] @ 780724 <__cxa_atexit@plt+0x774780> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + b 78033c <__cxa_atexit@plt+0x774398> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78959c <__cxa_atexit@plt+0x77d5f8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 7895a8 <__cxa_atexit@plt+0x77d604> │ │ │ │ + bcc 780770 <__cxa_atexit@plt+0x7747cc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 78077c <__cxa_atexit@plt+0x7747d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7895ac <__cxa_atexit@plt+0x77d608> │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 780780 <__cxa_atexit@plt+0x7747dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, ip, lsr #13 │ │ │ │ - cmpeq ip, r0, asr r6 │ │ │ │ - andeq r0, r0, r9, ror #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78960c <__cxa_atexit@plt+0x77d668> │ │ │ │ - ldr lr, [pc, #68] @ 789618 <__cxa_atexit@plt+0x77d674> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ + cmpeq ip, r4, lsl r5 │ │ │ │ + cmpeq ip, r4, asr #9 │ │ │ │ + cmppeq fp, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [pc, #348] @ 7808fc <__cxa_atexit@plt+0x774958> │ │ │ │ + mov r0, r5 │ │ │ │ str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 78961c <__cxa_atexit@plt+0x77d678> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, asr pc │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 789684 <__cxa_atexit@plt+0x77d6e0> │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #168] @ 7896e8 <__cxa_atexit@plt+0x77d744> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7896d4 <__cxa_atexit@plt+0x77d730> │ │ │ │ - ldr r3, [pc, #136] @ 7896ec <__cxa_atexit@plt+0x77d748> │ │ │ │ - ldr r2, [pc, #136] @ 7896f0 <__cxa_atexit@plt+0x77d74c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #76] @ 0x4c │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #104] @ 7896f4 <__cxa_atexit@plt+0x77d750> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7896bc <__cxa_atexit@plt+0x77d718> │ │ │ │ - ldr r3, [pc, #80] @ 7896f8 <__cxa_atexit@plt+0x77d754> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7896e0 <__cxa_atexit@plt+0x77d73c> │ │ │ │ - b 789900 <__cxa_atexit@plt+0x77d95c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r7, fp │ │ │ │ - b 789360 <__cxa_atexit@plt+0x77d3bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, r8, asr #29 │ │ │ │ - cmpeq ip, r0, asr #28 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 789730 <__cxa_atexit@plt+0x77d78c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 789734 <__cxa_atexit@plt+0x77d790> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, ip, lsl #28 │ │ │ │ - andeq fp, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78977c <__cxa_atexit@plt+0x77d7d8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 78979c <__cxa_atexit@plt+0x77d7f8> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r0, #8]! │ │ │ │ + str r1, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 789794 <__cxa_atexit@plt+0x77d7f0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 7897c8 <__cxa_atexit@plt+0x77d824> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 78961c <__cxa_atexit@plt+0x77d678> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r2, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 7897c8 <__cxa_atexit@plt+0x77d824> │ │ │ │ - andeq r5, r1, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov lr, fp │ │ │ │ - cmp r4, r6 │ │ │ │ - bcc 7898b0 <__cxa_atexit@plt+0x77d90c> │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r4, [r4, #3] │ │ │ │ - add r1, fp, #8 │ │ │ │ - add r9, r1, r3, lsl #2 │ │ │ │ - lsl r2, r4, #2 │ │ │ │ - mov r4, #0 │ │ │ │ - ldr sl, [r2, r1] │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 7898e4 <__cxa_atexit@plt+0x77d940> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r0] │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov lr, r4 │ │ │ │ + cmp r1, r3 │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bcc 7808c4 <__cxa_atexit@plt+0x774920> │ │ │ │ + str r0, [sp, #16] │ │ │ │ + add r0, ip, #8 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + bic r8, r7, r7, asr #31 │ │ │ │ + add r4, r2, #8 │ │ │ │ + mov fp, #0 │ │ │ │ + mov r0, #0 │ │ │ │ + cmp fp, r8 │ │ │ │ + beq 7808ac <__cxa_atexit@plt+0x774908> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r4, fp, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add sl, r2, fp, lsl #2 │ │ │ │ + ldr r2, [pc, #224] @ 780900 <__cxa_atexit@plt+0x77495c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #216] @ 780904 <__cxa_atexit@plt+0x774960> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r9] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7898d0 <__cxa_atexit@plt+0x77d92c> │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - ldrex r4, [r9] │ │ │ │ - strex r4, sl, [r9] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne 789828 <__cxa_atexit@plt+0x77d884> │ │ │ │ - ldr r4, [pc, #168] @ 7898e8 <__cxa_atexit@plt+0x77d944> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r4, [fp] │ │ │ │ - ldr r4, [pc, #160] @ 7898ec <__cxa_atexit@plt+0x77d948> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - stmib r8, {r4, r7} │ │ │ │ - sub r4, r6, #2 │ │ │ │ - str r4, [r5, #20] │ │ │ │ - and r4, r4, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - bne 789884 <__cxa_atexit@plt+0x77d8e0> │ │ │ │ - ldr r4, [pc, #132] @ 7898f0 <__cxa_atexit@plt+0x77d94c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - beq 7898a0 <__cxa_atexit@plt+0x77d8fc> │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - b 789900 <__cxa_atexit@plt+0x77d95c> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r4, r0 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - add r5, r5, #28 │ │ │ │ - mov r7, lr │ │ │ │ - b 789360 <__cxa_atexit@plt+0x77d3bc> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - mov fp, lr │ │ │ │ - bx r1 │ │ │ │ - ldr r4, [pc, #60] @ 7898f4 <__cxa_atexit@plt+0x77d950> │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #8 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - mov r4, r0 │ │ │ │ - str r3, [r0, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r9] │ │ │ │ - stm sp, {r0, lr} │ │ │ │ + bne 780884 <__cxa_atexit@plt+0x7748e0> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r6, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 780844 <__cxa_atexit@plt+0x7748a0> │ │ │ │ + ldr r2, [pc, #172] @ 780908 <__cxa_atexit@plt+0x774964> │ │ │ │ + add r3, r9, #16 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [ip] │ │ │ │ + ldr r6, [lr, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 7807fc <__cxa_atexit@plt+0x774858> │ │ │ │ + b 7808c8 <__cxa_atexit@plt+0x774924> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 789824 <__cxa_atexit@plt+0x77d880> │ │ │ │ - cmpeq ip, ip, lsl lr │ │ │ │ - cmpeq ip, r8, ror #7 │ │ │ │ - cmpeq ip, ip, ror ip │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r5, r1, pc, asr #23 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + b 780840 <__cxa_atexit@plt+0x77489c> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r7, [pc, #60] @ 78090c <__cxa_atexit@plt+0x774968> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, r3 │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + cmpeq ip, r8, lsl #28 │ │ │ │ + cmpeq ip, r4, lsl #8 │ │ │ │ + smlaltbeq pc, fp, r8, fp @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7899cc <__cxa_atexit@plt+0x77da28> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldr r2, [pc, #200] @ 7899e8 <__cxa_atexit@plt+0x77da44> │ │ │ │ - ldr r1, [pc, #200] @ 7899ec <__cxa_atexit@plt+0x77da48> │ │ │ │ - mov r8, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r9, [r8, #28]! │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr lr, [pc, #172] @ 7899f0 <__cxa_atexit@plt+0x77da4c> │ │ │ │ - cmp ip, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - ldr fp, [r8, #8] │ │ │ │ - ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ - add r7, fp, r9, lsl #2 │ │ │ │ - ldr r1, [r8, #-4] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r8, #28] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - add sl, r7, #8 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - bne 7899d8 <__cxa_atexit@plt+0x77da34> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [sl] │ │ │ │ - strex r7, r3, [sl] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 789990 <__cxa_atexit@plt+0x77d9ec> │ │ │ │ - ldr r7, [pc, #76] @ 7899f4 <__cxa_atexit@plt+0x77da50> │ │ │ │ - add r3, r9, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r7, [fp] │ │ │ │ - ldr r7, [sp] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 789360 <__cxa_atexit@plt+0x77d3bc> │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 780954 <__cxa_atexit@plt+0x7749b0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 780960 <__cxa_atexit@plt+0x7749bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 780964 <__cxa_atexit@plt+0x7749c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 789984 <__cxa_atexit@plt+0x77d9e0> │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - cmpeq ip, r8, lsl #26 │ │ │ │ - @ instruction: 0x015c2298 │ │ │ │ - cmpeq ip, ip, ror r2 │ │ │ │ - cmpeq fp, ip, ror #30 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, r0, lsr r3 │ │ │ │ + ldrsbeq fp, [ip, #-44] @ 0xffffffd4 │ │ │ │ + cmppeq fp, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 78908c <__cxa_atexit@plt+0x77d0e8> │ │ │ │ - andeq r0, r0, r9, lsl #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 789a58 <__cxa_atexit@plt+0x77dab4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r0, [pc, #348] @ 780adc <__cxa_atexit@plt+0x774b38> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov ip, r7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #12] @ 789a5c <__cxa_atexit@plt+0x77dab8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r4, ror #21 │ │ │ │ - andeq r1, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 789ad8 <__cxa_atexit@plt+0x77db34> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - str r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 789b74 <__cxa_atexit@plt+0x77dbd0> │ │ │ │ - ldr r2, [pc, #272] @ 789ba4 <__cxa_atexit@plt+0x77dc00> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mov r1, r5 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r7, [r1, #8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + str r0, [r1] │ │ │ │ + mov r0, #0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r4, r3 │ │ │ │ + str ip, [r5, #16] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bcc 780aa4 <__cxa_atexit@plt+0x774b00> │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r1, ip, #8 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + bic r8, r7, r7, asr #31 │ │ │ │ + add r4, r2, #8 │ │ │ │ + mov fp, #0 │ │ │ │ + cmp fp, r8 │ │ │ │ + beq 780a8c <__cxa_atexit@plt+0x774ae8> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r4, fp, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add sl, r2, fp, lsl #2 │ │ │ │ + ldr r2, [pc, #224] @ 780ae0 <__cxa_atexit@plt+0x774b3c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #244] @ 789ba8 <__cxa_atexit@plt+0x77dc04> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - add r0, r6, #24 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm r0, {r1, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bge 789b54 <__cxa_atexit@plt+0x77dbb0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 789b90 <__cxa_atexit@plt+0x77dbec> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 789b68 <__cxa_atexit@plt+0x77dbc4> │ │ │ │ - ldr r3, [pc, #104] @ 789b94 <__cxa_atexit@plt+0x77dbf0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #76] @ 789b98 <__cxa_atexit@plt+0x77dbf4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 789b9c <__cxa_atexit@plt+0x77dbf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #216] @ 780ae4 <__cxa_atexit@plt+0x774b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 780a64 <__cxa_atexit@plt+0x774ac0> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r6, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 780a24 <__cxa_atexit@plt+0x774a80> │ │ │ │ + ldr r2, [pc, #172] @ 780ae8 <__cxa_atexit@plt+0x774b44> │ │ │ │ + add r3, r9, #16 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [ip] │ │ │ │ + ldr r6, [lr, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 7809dc <__cxa_atexit@plt+0x774a38> │ │ │ │ + b 780aa8 <__cxa_atexit@plt+0x774b04> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + b 780a20 <__cxa_atexit@plt+0x774a7c> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 789ba0 <__cxa_atexit@plt+0x77dbfc> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20]! │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r7, [pc, #60] @ 780aec <__cxa_atexit@plt+0x774b48> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, lr │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - cmpeq ip, r8, ror #19 │ │ │ │ - ldrsbeq r2, [ip, #-12] │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff52c │ │ │ │ - cmpeq ip, r0, lsr #2 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + cmpeq ip, r8, lsr #24 │ │ │ │ + cmpeq ip, r4, lsr #4 │ │ │ │ + ldrdeq pc, [fp, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 789c14 <__cxa_atexit@plt+0x77dc70> │ │ │ │ - ldr r2, [pc, #88] @ 789c2c <__cxa_atexit@plt+0x77dc88> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr r8, [pc, #60] @ 789c30 <__cxa_atexit@plt+0x77dc8c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - add r0, r3, #24 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - stm r0, {r1, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 789c34 <__cxa_atexit@plt+0x77dc90> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff3ec │ │ │ │ - cmpeq ip, r0, ror #31 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, ip, lsr #26 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 78908c <__cxa_atexit@plt+0x77d0e8> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 789c94 <__cxa_atexit@plt+0x77dcf0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789c9c <__cxa_atexit@plt+0x77dcf8> │ │ │ │ + bcc 780b38 <__cxa_atexit@plt+0x774b94> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 780b44 <__cxa_atexit@plt+0x774ba0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq ip, r4, lsl r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 789cd8 <__cxa_atexit@plt+0x77dd34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789ce0 <__cxa_atexit@plt+0x77dd3c> │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 780b48 <__cxa_atexit@plt+0x774ba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [ip, #-112] @ 0xffffff90 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, ip, asr #2 │ │ │ │ + ldrsheq fp, [ip, #-0] │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 780bf8 <__cxa_atexit@plt+0x774c54> │ │ │ │ + cmppeq fp, r4, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 789d1c <__cxa_atexit@plt+0x77dd78> │ │ │ │ + bhi 780bb8 <__cxa_atexit@plt+0x774c14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789d24 <__cxa_atexit@plt+0x77dd80> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r2, [pc, #88] @ 780bd4 <__cxa_atexit@plt+0x774c30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 780bc0 <__cxa_atexit@plt+0x774c1c> │ │ │ │ + ldr r7, [pc, #68] @ 780bd8 <__cxa_atexit@plt+0x774c34> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 780bac <__cxa_atexit@plt+0x774c08> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7805bc <__cxa_atexit@plt+0x774618> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, ip, lsl #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 789d60 <__cxa_atexit@plt+0x77ddbc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789d68 <__cxa_atexit@plt+0x77ddc4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #20] @ 780bdc <__cxa_atexit@plt+0x774c38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r8, asr #14 │ │ │ │ + cmpeq ip, ip, lsl r9 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + strheq pc, [fp, #-136] @ 0xffffff78 @ │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, sl │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r2, r3 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc 780d14 <__cxa_atexit@plt+0x774d70> │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + movgt sl, r2 │ │ │ │ + add r4, r1, #8 │ │ │ │ + add r2, ip, #8 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r7, sl │ │ │ │ + beq 780d00 <__cxa_atexit@plt+0x774d5c> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov fp, r3 │ │ │ │ + add r4, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [r2, r7, lsl #2] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #204] @ 780d40 <__cxa_atexit@plt+0x774d9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #196] @ 780d44 <__cxa_atexit@plt+0x774da0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r3, [fp] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 780cd4 <__cxa_atexit@plt+0x774d30> │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r4] │ │ │ │ + strex r3, r6, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 780c98 <__cxa_atexit@plt+0x774cf4> │ │ │ │ + ldr r2, [pc, #152] @ 780d48 <__cxa_atexit@plt+0x774da4> │ │ │ │ + add r3, fp, #16 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r6, [r0, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, fp │ │ │ │ + bcs 780c4c <__cxa_atexit@plt+0x774ca8> │ │ │ │ + b 780d14 <__cxa_atexit@plt+0x774d70> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + b 780c94 <__cxa_atexit@plt+0x774cf0> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 780d4c <__cxa_atexit@plt+0x774da8> │ │ │ │ + ldr r2, [r0, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrheq sl, [ip, #-148] @ 0xffffff6c │ │ │ │ + ldrheq sl, [ip, #-240] @ 0xffffff10 │ │ │ │ + cmppeq fp, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 780dfc <__cxa_atexit@plt+0x774e58> │ │ │ │ + cmppeq fp, r0, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 789da4 <__cxa_atexit@plt+0x77de00> │ │ │ │ + bhi 780dbc <__cxa_atexit@plt+0x774e18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789dac <__cxa_atexit@plt+0x77de08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r2, [pc, #88] @ 780dd8 <__cxa_atexit@plt+0x774e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 780dc4 <__cxa_atexit@plt+0x774e20> │ │ │ │ + ldr r7, [pc, #68] @ 780ddc <__cxa_atexit@plt+0x774e38> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 780db0 <__cxa_atexit@plt+0x774e0c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7805bc <__cxa_atexit@plt+0x774618> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r4, lsl #14 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 789de8 <__cxa_atexit@plt+0x77de44> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 789df0 <__cxa_atexit@plt+0x77de4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [pc, #20] @ 780de0 <__cxa_atexit@plt+0x774e3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, r0, asr #13 │ │ │ │ - cmpeq fp, ip, ror #22 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #80 @ 0x50 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 789e7c <__cxa_atexit@plt+0x77ded8> │ │ │ │ - and r3, sl, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 789e30 <__cxa_atexit@plt+0x77de8c> │ │ │ │ - ldr r7, [pc, #100] @ 789e88 <__cxa_atexit@plt+0x77dee4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + cmpeq ip, r8, lsl r7 │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + strheq pc, [fp, #-100] @ 0xffffff9c @ │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + @ instruction: 0x014bf698 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, sl │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r2, r3 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc 780f18 <__cxa_atexit@plt+0x774f74> │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + movgt sl, r2 │ │ │ │ + add r4, r1, #8 │ │ │ │ + add r2, ip, #8 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r7, sl │ │ │ │ + beq 780f04 <__cxa_atexit@plt+0x774f60> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov fp, r3 │ │ │ │ + add r4, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [r2, r7, lsl #2] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #204] @ 780f44 <__cxa_atexit@plt+0x774fa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #196] @ 780f48 <__cxa_atexit@plt+0x774fa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r3, [fp] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 780ed8 <__cxa_atexit@plt+0x774f34> │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r4] │ │ │ │ + strex r3, r6, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 780e9c <__cxa_atexit@plt+0x774ef8> │ │ │ │ + ldr r2, [pc, #152] @ 780f4c <__cxa_atexit@plt+0x774fa8> │ │ │ │ + add r3, fp, #16 │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #76] @ 789e84 <__cxa_atexit@plt+0x77dee0> │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - str lr, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add lr, r5, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r6, [r0, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, fp │ │ │ │ + bcs 780e50 <__cxa_atexit@plt+0x774eac> │ │ │ │ + b 780f18 <__cxa_atexit@plt+0x774f74> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + b 780e98 <__cxa_atexit@plt+0x774ef4> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 780f50 <__cxa_atexit@plt+0x774fac> │ │ │ │ + ldr r2, [r0, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + ldrheq sl, [ip, #-112] @ 0xffffff90 │ │ │ │ + cmpeq ip, ip, lsr #27 │ │ │ │ + hvceq 48976 @ 0xbf50 │ │ │ │ + cmppeq fp, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 780f9c <__cxa_atexit@plt+0x774ff8> │ │ │ │ + ldr r7, [pc, #52] @ 780fac <__cxa_atexit@plt+0x775008> │ │ │ │ tst r9, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm lr, {r0, r7, r8, sl} │ │ │ │ - beq 789e70 <__cxa_atexit@plt+0x77decc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 780f90 <__cxa_atexit@plt+0x774fec> │ │ │ │ mov r7, r9 │ │ │ │ - b 789e98 <__cxa_atexit@plt+0x77def4> │ │ │ │ + b 7805bc <__cxa_atexit@plt+0x774618> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 780fb0 <__cxa_atexit@plt+0x77500c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, r4, lsl lr │ │ │ │ - ldrdeq r3, [fp, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #1 │ │ │ │ - beq 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 789f00 <__cxa_atexit@plt+0x77df5c> │ │ │ │ - bic r0, r7, #3 │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 789fc4 <__cxa_atexit@plt+0x77e020> │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r1, [r7, #9] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - b 78a334 <__cxa_atexit@plt+0x77e390> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r0, [r1, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 789fd8 <__cxa_atexit@plt+0x77e034> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mvn r1, r2 │ │ │ │ - tst r1, #3 │ │ │ │ - bne 78a070 <__cxa_atexit@plt+0x77e0cc> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 78a124 <__cxa_atexit@plt+0x77e180> │ │ │ │ - ldr lr, [r2, #5] │ │ │ │ - mov r0, #15 │ │ │ │ - mov r8, #1 │ │ │ │ - and r0, r0, lr, lsr r3 │ │ │ │ - tst r7, r8, lsl r0 │ │ │ │ - beq 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - lsl r0, r8, r0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldr r1, [pc, #944] @ 78a308 <__cxa_atexit@plt+0x77e364> │ │ │ │ - and r0, r0, r7 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r7, [pc, #920] @ 78a2fc <__cxa_atexit@plt+0x77e358> │ │ │ │ - sub r0, r0, r1 │ │ │ │ - and r1, r7, r0, lsr #2 │ │ │ │ - and r0, r0, r7 │ │ │ │ - add r0, r0, r1 │ │ │ │ - ldr sl, [pc, #908] @ 78a304 <__cxa_atexit@plt+0x77e360> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r8, [pc, #896] @ 78a300 <__cxa_atexit@plt+0x77e35c> │ │ │ │ - and r0, r0, sl │ │ │ │ - mvn r1, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - ldr r8, [pc, #908] @ 78a31c <__cxa_atexit@plt+0x77e378> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r0, r1, r0, lsr #22 │ │ │ │ - add r0, r9, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #8]! │ │ │ │ - add r0, r3, #4 │ │ │ │ - add r1, r5, #12 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - beq 78a2e4 <__cxa_atexit@plt+0x77e340> │ │ │ │ - b 78c038 <__cxa_atexit@plt+0x780094> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 78a010 <__cxa_atexit@plt+0x77e06c> │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xfffff63c │ │ │ │ + smlaltteq pc, fp, r0, r4 @ │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 780fd4 <__cxa_atexit@plt+0x775030> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r0, [r2, #9] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - mov r5, r3 │ │ │ │ - b 78a8b4 <__cxa_atexit@plt+0x77e910> │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 78a0c8 <__cxa_atexit@plt+0x77e124> │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - mvn r7, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - bne 78a188 <__cxa_atexit@plt+0x77e1e4> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 78a2a0 <__cxa_atexit@plt+0x77e2fc> │ │ │ │ - ldr r1, [r2, #5] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - ldr r1, [pc, #736] @ 78a330 <__cxa_atexit@plt+0x77e38c> │ │ │ │ - mov r8, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str lr, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r3, [r2, #6] │ │ │ │ - ands r0, r3, r7 │ │ │ │ - beq 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - ldr r1, [pc, #644] @ 78a308 <__cxa_atexit@plt+0x77e364> │ │ │ │ - ldr lr, [pc, #628] @ 78a2fc <__cxa_atexit@plt+0x77e358> │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - sub r1, r0, r1 │ │ │ │ - and r8, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r8 │ │ │ │ - ldr r8, [pc, #612] @ 78a304 <__cxa_atexit@plt+0x77e360> │ │ │ │ - ldr sl, [pc, #616] @ 78a30c <__cxa_atexit@plt+0x77e368> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #596] @ 78a300 <__cxa_atexit@plt+0x77e35c> │ │ │ │ - and r1, r1, r8 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mul r1, r1, lr │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {r0, r2, r3, r9} │ │ │ │ - b 78a27c <__cxa_atexit@plt+0x77e2d8> │ │ │ │ - mvn r0, r2 │ │ │ │ - tst r0, #3 │ │ │ │ - bne 78a220 <__cxa_atexit@plt+0x77e27c> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 78a2ec <__cxa_atexit@plt+0x77e348> │ │ │ │ - ldr r1, [r2, #5] │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - mov r2, #15 │ │ │ │ - and r2, r2, r1, lsr r3 │ │ │ │ - add r7, lr, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #556] @ 78a324 <__cxa_atexit@plt+0x77e380> │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + sub r5, r3, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + bhi 78103c <__cxa_atexit@plt+0x775098> │ │ │ │ + ldr r3, [r2] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + cmp r3, r1 │ │ │ │ + bge 781028 <__cxa_atexit@plt+0x775084> │ │ │ │ + add r7, sl, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #68] @ 781050 <__cxa_atexit@plt+0x7750ac> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str lr, [r5, #8]! │ │ │ │ - add r3, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 78a2e4 <__cxa_atexit@plt+0x77e340> │ │ │ │ - b 78b684 <__cxa_atexit@plt+0x77f6e0> │ │ │ │ - uxth r3, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #21760 @ 0x5500 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr lr, [pc, #440] @ 78a2fc <__cxa_atexit@plt+0x77e358> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r0, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r1, r1, r0 │ │ │ │ - ldr r0, [pc, #428] @ 78a304 <__cxa_atexit@plt+0x77e360> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr lr, [pc, #416] @ 78a300 <__cxa_atexit@plt+0x77e35c> │ │ │ │ - and r0, r1, r0 │ │ │ │ - ldr r8, [pc, #428] @ 78a314 <__cxa_atexit@plt+0x77e370> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - mul r1, r0, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #4]! │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - b 78a27c <__cxa_atexit@plt+0x77e2d8> │ │ │ │ - mov r1, #15 │ │ │ │ - and r7, r1, r0, lsr r3 │ │ │ │ - ldr r1, [r2, #6] │ │ │ │ - mov r8, #1 │ │ │ │ - tst r1, r8, lsl r7 │ │ │ │ - beq 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - lsl r7, r8, r7 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r8, [pc, #344] @ 78a308 <__cxa_atexit@plt+0x77e364> │ │ │ │ - and r1, r1, r7 │ │ │ │ - and r7, r8, r1, lsr #1 │ │ │ │ - ldr r8, [pc, #320] @ 78a2fc <__cxa_atexit@plt+0x77e358> │ │ │ │ - sub r1, r1, r7 │ │ │ │ - and r7, r8, r1, lsr #2 │ │ │ │ - and r1, r1, r8 │ │ │ │ - add r1, r1, r7 │ │ │ │ - ldr sl, [pc, #308] @ 78a304 <__cxa_atexit@plt+0x77e360> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr r9, [pc, #296] @ 78a300 <__cxa_atexit@plt+0x77e35c> │ │ │ │ - and r1, r1, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mvn r7, #3 │ │ │ │ - mul r1, r1, r9 │ │ │ │ - ldr r8, [pc, #316] @ 78a328 <__cxa_atexit@plt+0x77e384> │ │ │ │ - and r1, r7, r1, lsr #22 │ │ │ │ - add r1, r1, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - add r1, r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 78a2e4 <__cxa_atexit@plt+0x77e340> │ │ │ │ - b 78b620 <__cxa_atexit@plt+0x77f67c> │ │ │ │ - ldr r7, [r2, #6] │ │ │ │ - uxth r0, r7 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ - mov r1, #85 @ 0x55 │ │ │ │ - orr r1, r1, #21760 @ 0x5500 │ │ │ │ - and r1, r1, r0, lsr #1 │ │ │ │ - ldr r8, [pc, #184] @ 78a2fc <__cxa_atexit@plt+0x77e358> │ │ │ │ - sub r1, r0, r1 │ │ │ │ - and r3, r8, r1, lsr #2 │ │ │ │ - and r1, r1, r8 │ │ │ │ - ldr r9, [pc, #204] @ 78a320 <__cxa_atexit@plt+0x77e37c> │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [pc, #168] @ 78a304 <__cxa_atexit@plt+0x77e360> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - ldr r8, [pc, #156] @ 78a300 <__cxa_atexit@plt+0x77e35c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - and r1, r1, r3 │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - str r9, [r5, #4]! │ │ │ │ - mul r1, r1, r8 │ │ │ │ - str lr, [r5, #24] │ │ │ │ - stmib r5, {r0, r2, r7} │ │ │ │ - ldr r8, [pc, #148] @ 78a318 <__cxa_atexit@plt+0x77e374> │ │ │ │ - lsr r7, r1, #24 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #124] @ 78a310 <__cxa_atexit@plt+0x77e36c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 781034 <__cxa_atexit@plt+0x775090> │ │ │ │ + b 781060 <__cxa_atexit@plt+0x7750bc> │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r1, #15 │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r1, r1, r0, lsr r3 │ │ │ │ - add r1, r2, r1, lsl #2 │ │ │ │ - ldr r8, [pc, #116] @ 78a32c <__cxa_atexit@plt+0x77e388> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r8, [r5, #12]! │ │ │ │ - add r1, r3, #4 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - beq 78a2e4 <__cxa_atexit@plt+0x77e340> │ │ │ │ - b 78b5bc <__cxa_atexit@plt+0x77f618> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - str r2, [r5, #16]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 78b6c8 <__cxa_atexit@plt+0x77f724> │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - andeq r2, r0, r4, lsr r4 │ │ │ │ - cmpeq ip, r4, lsr #19 │ │ │ │ - andeq r1, r0, r4, lsl pc │ │ │ │ - ldrheq r1, [ip, #-148] @ 0xffffff6c │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r1, r0, ip, ror #18 │ │ │ │ - andeq r1, r0, r0, lsl #11 │ │ │ │ - andeq r1, r0, r8, lsr #8 │ │ │ │ - strdeq r1, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, ror #27 │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #432] @ 78a50c <__cxa_atexit@plt+0x77e568> │ │ │ │ - ldr fp, [pc, #432] @ 78a510 <__cxa_atexit@plt+0x77e56c> │ │ │ │ - ldr r2, [pc, #412] @ 78a500 <__cxa_atexit@plt+0x77e55c> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 78a3c8 <__cxa_atexit@plt+0x77e424> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78a4e4 <__cxa_atexit@plt+0x77e540> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78a44c <__cxa_atexit@plt+0x77e4a8> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 78a430 <__cxa_atexit@plt+0x77e48c> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 78a4e4 <__cxa_atexit@plt+0x77e540> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #272] @ 78a4fc <__cxa_atexit@plt+0x77e558> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #256] @ 78a508 <__cxa_atexit@plt+0x77e564> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #240] @ 78a504 <__cxa_atexit@plt+0x77e560> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 78a488 <__cxa_atexit@plt+0x77e4e4> │ │ │ │ - str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 78a378 <__cxa_atexit@plt+0x77e3d4> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78a49c <__cxa_atexit@plt+0x77e4f8> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78a4e4 <__cxa_atexit@plt+0x77e540> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 78a520 <__cxa_atexit@plt+0x77e57c> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #16] @ 781054 <__cxa_atexit@plt+0x7750b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78a4e4 <__cxa_atexit@plt+0x77e540> │ │ │ │ - ldr r6, [pc, #104] @ 78a518 <__cxa_atexit@plt+0x77e574> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 78a51c <__cxa_atexit@plt+0x77e578> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78a514 <__cxa_atexit@plt+0x77e570> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmppeq fp, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r0, [lr, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 781174 <__cxa_atexit@plt+0x7751d0> │ │ │ │ + ldr r0, [pc, #260] @ 78118c <__cxa_atexit@plt+0x7751e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r2, [r0] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r1, [ip, #3] │ │ │ │ + ldr r7, [pc, #228] @ 781190 <__cxa_atexit@plt+0x7751ec> │ │ │ │ + add r0, sl, fp, lsl #2 │ │ │ │ + add r9, r0, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + bne 781138 <__cxa_atexit@plt+0x775194> │ │ │ │ + mov r1, #0 │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r9] │ │ │ │ + strex r2, r3, [r9] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7810d4 <__cxa_atexit@plt+0x775130> │ │ │ │ + ldr r0, [pc, #168] @ 781194 <__cxa_atexit@plt+0x7751f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [sp, #12] │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + str r0, [sl] │ │ │ │ + add r0, fp, #1 │ │ │ │ + cmp r0, r4 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r4, [r5, #20] │ │ │ │ + bge 781158 <__cxa_atexit@plt+0x7751b4> │ │ │ │ + add r7, r2, r0, lsl #2 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr ip, [r7, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #112] @ 781198 <__cxa_atexit@plt+0x7751f4> │ │ │ │ + tst ip, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + bne 781070 <__cxa_atexit@plt+0x7750cc> │ │ │ │ + b 781160 <__cxa_atexit@plt+0x7751bc> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #4] │ │ │ │ + mov r7, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + mov lr, r7 │ │ │ │ + b 7810c8 <__cxa_atexit@plt+0x775124> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + b 781164 <__cxa_atexit@plt+0x7751c0> │ │ │ │ + ldr r0, [ip] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsr r5 │ │ │ │ - andeq r0, r0, ip, ror r4 │ │ │ │ - cmpeq ip, ip, asr #14 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - cmpeq ip, r4, rrx │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 78a5a8 <__cxa_atexit@plt+0x77e604> │ │ │ │ - ldr r1, [pc, #120] @ 78a5cc <__cxa_atexit@plt+0x77e628> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, ip, lsr #11 │ │ │ │ + cmpeq ip, r8, ror fp │ │ │ │ + cmpeq ip, ip, ror fp │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7811e0 <__cxa_atexit@plt+0x77523c> │ │ │ │ + ldr r7, [pc, #52] @ 7811f0 <__cxa_atexit@plt+0x77524c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 7811d4 <__cxa_atexit@plt+0x775230> │ │ │ │ + mov r7, r9 │ │ │ │ + b 781204 <__cxa_atexit@plt+0x775260> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7811f4 <__cxa_atexit@plt+0x775250> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smlalbteq pc, fp, ip, r2 @ │ │ │ │ + strheq pc, [fp, #-40] @ 0xffffffd8 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 781248 <__cxa_atexit@plt+0x7752a4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 781278 <__cxa_atexit@plt+0x7752d4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 78128c <__cxa_atexit@plt+0x7752e8> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 7812b4 <__cxa_atexit@plt+0x775310> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [pc, #212] @ 781318 <__cxa_atexit@plt+0x775374> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 78a5bc <__cxa_atexit@plt+0x77e618> │ │ │ │ - ldr lr, [pc, #88] @ 78a5d0 <__cxa_atexit@plt+0x77e62c> │ │ │ │ - ldr r1, [pc, #88] @ 78a5d4 <__cxa_atexit@plt+0x77e630> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78a5d8 <__cxa_atexit@plt+0x77e634> │ │ │ │ + b 781258 <__cxa_atexit@plt+0x7752b4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r1, [pc, #176] @ 781308 <__cxa_atexit@plt+0x775364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #152] @ 78130c <__cxa_atexit@plt+0x775368> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #132] @ 781304 <__cxa_atexit@plt+0x775360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r2, [pc, #116] @ 781310 <__cxa_atexit@plt+0x77536c> │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #100] @ 781314 <__cxa_atexit@plt+0x775370> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7812f4 <__cxa_atexit@plt+0x775350> │ │ │ │ + ldr lr, [pc, #80] @ 78131c <__cxa_atexit@plt+0x775378> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrheq r0, [ip, #-244] @ 0xffffff0c │ │ │ │ - cmpeq ip, r8, lsl #13 │ │ │ │ - andeq r2, r0, r9, rrx │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsheq sl, [ip, #-152] @ 0xffffff68 │ │ │ │ + andeq r0, r0, r8, asr #6 │ │ │ │ + cmpeq ip, r8, lsl #20 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + cmpeq ip, ip, asr #19 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + cmpeq ip, r4, asr r9 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78a618 <__cxa_atexit@plt+0x77e674> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #36] @ 781354 <__cxa_atexit@plt+0x7753b0> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 78a61c <__cxa_atexit@plt+0x77e678> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r4, lsr #30 │ │ │ │ - andeq r4, r0, sl, asr #1 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + b 780fd4 <__cxa_atexit@plt+0x775030> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78a694 <__cxa_atexit@plt+0x77e6f0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78a730 <__cxa_atexit@plt+0x77e78c> │ │ │ │ - ldr r2, [pc, #268] @ 78a760 <__cxa_atexit@plt+0x77e7bc> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7813a0 <__cxa_atexit@plt+0x7753fc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 7813ac <__cxa_atexit@plt+0x775408> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 7813b0 <__cxa_atexit@plt+0x77540c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, r4, ror #17 │ │ │ │ + @ instruction: 0x015ca894 │ │ │ │ + strdeq pc, [fp, #-12] │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [pc, #348] @ 78152c <__cxa_atexit@plt+0x775588> │ │ │ │ + mov r0, r5 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r0, #8]! │ │ │ │ + str r1, [sp, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r0] │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov lr, r4 │ │ │ │ + cmp r1, r3 │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bcc 7814f4 <__cxa_atexit@plt+0x775550> │ │ │ │ + str r0, [sp, #16] │ │ │ │ + add r0, ip, #8 │ │ │ │ + str r0, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + bic r8, r7, r7, asr #31 │ │ │ │ + add r4, r2, #8 │ │ │ │ + mov fp, #0 │ │ │ │ + mov r0, #0 │ │ │ │ + cmp fp, r8 │ │ │ │ + beq 7814dc <__cxa_atexit@plt+0x775538> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r4, fp, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add sl, r2, fp, lsl #2 │ │ │ │ + ldr r2, [pc, #224] @ 781530 <__cxa_atexit@plt+0x77558c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #244] @ 78a764 <__cxa_atexit@plt+0x77e7c0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r2, [pc, #216] @ 781534 <__cxa_atexit@plt+0x775590> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ - add r1, r6, #24 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 78a710 <__cxa_atexit@plt+0x77e76c> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 78a74c <__cxa_atexit@plt+0x77e7a8> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 78a724 <__cxa_atexit@plt+0x77e780> │ │ │ │ - ldr r3, [pc, #104] @ 78a750 <__cxa_atexit@plt+0x77e7ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #76] @ 78a754 <__cxa_atexit@plt+0x77e7b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 78a758 <__cxa_atexit@plt+0x77e7b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7814b4 <__cxa_atexit@plt+0x775510> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r6, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 781474 <__cxa_atexit@plt+0x7754d0> │ │ │ │ + ldr r2, [pc, #172] @ 781538 <__cxa_atexit@plt+0x775594> │ │ │ │ + add r3, r9, #16 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [ip] │ │ │ │ + ldr r6, [lr, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 78142c <__cxa_atexit@plt+0x775488> │ │ │ │ + b 7814f8 <__cxa_atexit@plt+0x775554> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + b 781470 <__cxa_atexit@plt+0x7754cc> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 78a75c <__cxa_atexit@plt+0x77e7b8> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #16]! │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r7, [pc, #60] @ 78153c <__cxa_atexit@plt+0x775598> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, lr │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmpeq ip, ip, lsr #28 │ │ │ │ - cmpeq ip, r0, lsr #10 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - cmpeq ip, r4, ror #10 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + ldrsbeq sl, [ip, #-24] @ 0xffffffe8 │ │ │ │ + ldrsbeq sl, [ip, #-116] @ 0xffffff8c │ │ │ │ + strheq lr, [fp, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 78a7cc <__cxa_atexit@plt+0x77e828> │ │ │ │ - ldr r2, [pc, #84] @ 78a7e4 <__cxa_atexit@plt+0x77e840> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + bcc 781584 <__cxa_atexit@plt+0x7755e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 781590 <__cxa_atexit@plt+0x7755ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #28] @ 781594 <__cxa_atexit@plt+0x7755f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, r0, lsl #14 │ │ │ │ + cmpeq ip, ip, lsr #13 │ │ │ │ + cmpeq fp, r8, lsl pc │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r0, [pc, #348] @ 78170c <__cxa_atexit@plt+0x775768> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + mov ip, r7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r1, [sp, #24] │ │ │ │ + mov r1, r5 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r7, [r1, #8]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + str r0, [r1] │ │ │ │ + mov r0, #0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r4, r3 │ │ │ │ + str ip, [r5, #16] │ │ │ │ + stm r5, {r0, r7} │ │ │ │ + str r2, [sp, #12] │ │ │ │ + bcc 7816d4 <__cxa_atexit@plt+0x775730> │ │ │ │ + str r1, [sp, #16] │ │ │ │ + add r1, ip, #8 │ │ │ │ + str r1, [sp, #28] │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + bic r8, r7, r7, asr #31 │ │ │ │ + add r4, r2, #8 │ │ │ │ + mov fp, #0 │ │ │ │ + cmp fp, r8 │ │ │ │ + beq 7816bc <__cxa_atexit@plt+0x775718> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r3, [r4, fp, lsl #2] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add sl, r2, fp, lsl #2 │ │ │ │ + ldr r2, [pc, #224] @ 781710 <__cxa_atexit@plt+0x77576c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #60] @ 78a7e8 <__cxa_atexit@plt+0x77e844> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #24 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 78a7ec <__cxa_atexit@plt+0x77e848> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff620 │ │ │ │ - cmpeq ip, r8, lsr #8 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 78a334 <__cxa_atexit@plt+0x77e390> │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 78a870 <__cxa_atexit@plt+0x77e8cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78a884 <__cxa_atexit@plt+0x77e8e0> │ │ │ │ - ldr r7, [pc, #104] @ 78a898 <__cxa_atexit@plt+0x77e8f4> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #216] @ 781714 <__cxa_atexit@plt+0x775770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 781694 <__cxa_atexit@plt+0x7756f0> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r6, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 781654 <__cxa_atexit@plt+0x7756b0> │ │ │ │ + ldr r2, [pc, #172] @ 781718 <__cxa_atexit@plt+0x775774> │ │ │ │ + add r3, r9, #16 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [ip] │ │ │ │ + ldr r6, [lr, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + bcs 78160c <__cxa_atexit@plt+0x775668> │ │ │ │ + b 7816d8 <__cxa_atexit@plt+0x775734> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + b 781650 <__cxa_atexit@plt+0x7756ac> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, lr │ │ │ │ + mov r7, ip │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ + ldr r7, [pc, #60] @ 78171c <__cxa_atexit@plt+0x775778> │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [lr, #828] @ 0x33c │ │ │ │ + ldr r0, [lr, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 78a89c <__cxa_atexit@plt+0x77e8f8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r6, r8} │ │ │ │ - sub r7, r3, #9 │ │ │ │ + mov r4, lr │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 78a894 <__cxa_atexit@plt+0x77e8f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r0, asr #7 │ │ │ │ - @ instruction: 0xfffff53c │ │ │ │ - @ instruction: 0x015c1394 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + andeq r0, r0, r0, ror #6 │ │ │ │ + ldrsheq r9, [ip, #-248] @ 0xffffff08 │ │ │ │ + ldrsheq sl, [ip, #-84] @ 0xffffffac │ │ │ │ + ldrdeq lr, [fp, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 78a334 <__cxa_atexit@plt+0x77e390> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r6, [pc, #432] @ 78aa8c <__cxa_atexit@plt+0x77eae8> │ │ │ │ - ldr fp, [pc, #432] @ 78aa90 <__cxa_atexit@plt+0x77eaec> │ │ │ │ - ldr r2, [pc, #412] @ 78aa80 <__cxa_atexit@plt+0x77eadc> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 781768 <__cxa_atexit@plt+0x7757c4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 781774 <__cxa_atexit@plt+0x7757d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 781778 <__cxa_atexit@plt+0x7757d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq ip, ip, lsl r5 │ │ │ │ + cmpeq ip, r0, asr #9 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 781828 <__cxa_atexit@plt+0x775884> │ │ │ │ + cmpeq fp, ip, lsr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7817e8 <__cxa_atexit@plt+0x775844> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 781804 <__cxa_atexit@plt+0x775860> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7817f0 <__cxa_atexit@plt+0x77584c> │ │ │ │ + ldr r7, [pc, #68] @ 781808 <__cxa_atexit@plt+0x775864> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 7817dc <__cxa_atexit@plt+0x775838> │ │ │ │ + mov r7, r9 │ │ │ │ + b 781204 <__cxa_atexit@plt+0x775260> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 78180c <__cxa_atexit@plt+0x775868> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, ror #25 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + strheq lr, [fp, #-200] @ 0xffffff38 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + @ instruction: 0x014bec94 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, sl │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r2, r3 │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc 781944 <__cxa_atexit@plt+0x7759a0> │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 78a948 <__cxa_atexit@plt+0x77e9a4> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78aa64 <__cxa_atexit@plt+0x77eac0> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78a9cc <__cxa_atexit@plt+0x77ea28> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + movgt sl, r2 │ │ │ │ + add r4, r1, #8 │ │ │ │ + add r2, ip, #8 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r7, sl │ │ │ │ + beq 781930 <__cxa_atexit@plt+0x77598c> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov fp, r3 │ │ │ │ + add r4, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [r2, r7, lsl #2] │ │ │ │ mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 78a9b0 <__cxa_atexit@plt+0x77ea0c> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 78aa64 <__cxa_atexit@plt+0x77eac0> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #272] @ 78aa7c <__cxa_atexit@plt+0x77ead8> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #256] @ 78aa88 <__cxa_atexit@plt+0x77eae4> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #240] @ 78aa84 <__cxa_atexit@plt+0x77eae0> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ + ldr r2, [pc, #204] @ 781970 <__cxa_atexit@plt+0x7759cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #196] @ 781974 <__cxa_atexit@plt+0x7759d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r3, [fp] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 781904 <__cxa_atexit@plt+0x775960> │ │ │ │ mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 78aa08 <__cxa_atexit@plt+0x77ea64> │ │ │ │ - str r3, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 78a8f8 <__cxa_atexit@plt+0x77e954> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78aa1c <__cxa_atexit@plt+0x77ea78> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78aa64 <__cxa_atexit@plt+0x77eac0> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 78aaa0 <__cxa_atexit@plt+0x77eafc> │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78aa64 <__cxa_atexit@plt+0x77eac0> │ │ │ │ - ldr r6, [pc, #104] @ 78aa98 <__cxa_atexit@plt+0x77eaf4> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r5, {r4, r6} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #76] @ 78aa9c <__cxa_atexit@plt+0x77eaf8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r1 │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78aa94 <__cxa_atexit@plt+0x77eaf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ + ldrex r3, [r4] │ │ │ │ + strex r3, r6, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7818c8 <__cxa_atexit@plt+0x775924> │ │ │ │ + ldr r2, [pc, #152] @ 781978 <__cxa_atexit@plt+0x7759d4> │ │ │ │ + add r3, fp, #16 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r6, [r0, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, fp │ │ │ │ + bcs 78187c <__cxa_atexit@plt+0x7758d8> │ │ │ │ + b 781944 <__cxa_atexit@plt+0x7759a0> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + b 7818c4 <__cxa_atexit@plt+0x775920> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 78197c <__cxa_atexit@plt+0x7759d8> │ │ │ │ + ldr r2, [r0, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + cmpeq ip, r4, lsl #27 │ │ │ │ + cmpeq ip, r0, lsl #7 │ │ │ │ + cmpeq fp, ip, ror #22 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 781a2c <__cxa_atexit@plt+0x775a88> │ │ │ │ + cmpeq fp, r8, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7819ec <__cxa_atexit@plt+0x775a48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 781a08 <__cxa_atexit@plt+0x775a64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7819f4 <__cxa_atexit@plt+0x775a50> │ │ │ │ + ldr r7, [pc, #68] @ 781a0c <__cxa_atexit@plt+0x775a68> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 7819e0 <__cxa_atexit@plt+0x775a3c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 781204 <__cxa_atexit@plt+0x775260> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsr r5 │ │ │ │ - andeq r0, r0, r4, ror r4 │ │ │ │ - cmpeq ip, ip, asr #3 │ │ │ │ - andeq r0, r0, r8, asr #6 │ │ │ │ - cmpeq ip, r4, ror #21 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7, lsl #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 78ab28 <__cxa_atexit@plt+0x77eb84> │ │ │ │ - ldr r1, [pc, #120] @ 78ab4c <__cxa_atexit@plt+0x77eba8> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #24] │ │ │ │ - beq 78ab3c <__cxa_atexit@plt+0x77eb98> │ │ │ │ - ldr lr, [pc, #88] @ 78ab50 <__cxa_atexit@plt+0x77ebac> │ │ │ │ - ldr r1, [pc, #88] @ 78ab54 <__cxa_atexit@plt+0x77ebb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78ab58 <__cxa_atexit@plt+0x77ebb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ 781a10 <__cxa_atexit@plt+0x775a6c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r4, lsr sl │ │ │ │ - cmpeq ip, r8, lsl #2 │ │ │ │ - andeq r2, r0, r9, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78ab98 <__cxa_atexit@plt+0x77ebf4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 78ab9c <__cxa_atexit@plt+0x77ebf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, r4, lsr #19 │ │ │ │ - andeq r4, r0, sl, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78ac10 <__cxa_atexit@plt+0x77ec6c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + cmpeq ip, r8, ror #21 │ │ │ │ + @ instruction: 0xfffff834 │ │ │ │ + strheq lr, [fp, #-164] @ 0xffffff5c │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + @ instruction: 0x014bea90 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - str r7, [r5, #28] │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov ip, sl │ │ │ │ + mov r1, r9 │ │ │ │ + mov lr, r8 │ │ │ │ + mov r0, r4 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 78acac <__cxa_atexit@plt+0x77ed08> │ │ │ │ - ldr r2, [pc, #264] @ 78acdc <__cxa_atexit@plt+0x77ed38> │ │ │ │ - ldr ip, [r5, #44]! @ 0x2c │ │ │ │ + str fp, [sp, #20] │ │ │ │ + bcc 781b48 <__cxa_atexit@plt+0x775ba4> │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r7 │ │ │ │ + mov r8, r2 │ │ │ │ + movgt sl, r2 │ │ │ │ + add r4, r1, #8 │ │ │ │ + add r2, ip, #8 │ │ │ │ + str r4, [sp, #28] │ │ │ │ + str r2, [sp, #24] │ │ │ │ + cmp r7, sl │ │ │ │ + beq 781b34 <__cxa_atexit@plt+0x775b90> │ │ │ │ + ldr r2, [sp, #28] │ │ │ │ + mov fp, r3 │ │ │ │ + add r4, r2, r7, lsl #2 │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + ldr r3, [r2, r7, lsl #2] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #204] @ 781b74 <__cxa_atexit@plt+0x775bd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #240] @ 78ace0 <__cxa_atexit@plt+0x77ed3c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - add r7, r6, #12 │ │ │ │ - stm r7, {r1, r2, r8} │ │ │ │ - add r1, r6, #24 │ │ │ │ - stm r1, {r0, r6, lr} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #196] @ 781b78 <__cxa_atexit@plt+0x775bd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r3, [fp] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 781b08 <__cxa_atexit@plt+0x775b64> │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r4] │ │ │ │ + strex r3, r6, [r4] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 781acc <__cxa_atexit@plt+0x775b28> │ │ │ │ + ldr r2, [pc, #152] @ 781b7c <__cxa_atexit@plt+0x775bd8> │ │ │ │ + add r3, fp, #16 │ │ │ │ add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 78ac8c <__cxa_atexit@plt+0x77ece8> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 78acc8 <__cxa_atexit@plt+0x77ed24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + str r2, [r1] │ │ │ │ + ldr r6, [r0, #804] @ 0x324 │ │ │ │ + cmp r6, r3 │ │ │ │ + mov r6, fp │ │ │ │ + bcs 781a80 <__cxa_atexit@plt+0x775adc> │ │ │ │ + b 781b48 <__cxa_atexit@plt+0x775ba4> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r4] │ │ │ │ + str lr, [sp] │ │ │ │ + str ip, [sp, #12] │ │ │ │ + str r0, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + b 781ac8 <__cxa_atexit@plt+0x775b24> │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r4, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 781b80 <__cxa_atexit@plt+0x775bdc> │ │ │ │ + ldr r2, [r0, #-8] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r0, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + stmib r5, {r1, ip} │ │ │ │ + bx r2 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + cmpeq ip, r0, lsl #23 │ │ │ │ + cmpeq ip, ip, ror r1 │ │ │ │ + hvceq 48784 @ 0xbe90 │ │ │ │ + cmpeq fp, r8, lsr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 781bcc <__cxa_atexit@plt+0x775c28> │ │ │ │ + ldr r7, [pc, #52] @ 781bdc <__cxa_atexit@plt+0x775c38> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 781bc0 <__cxa_atexit@plt+0x775c1c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 781204 <__cxa_atexit@plt+0x775260> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 781be0 <__cxa_atexit@plt+0x775c3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + smlaltteq lr, fp, r0, r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 781c14 <__cxa_atexit@plt+0x775c70> │ │ │ │ + ldr r7, [pc, #32] @ 781c24 <__cxa_atexit@plt+0x775c80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 781c28 <__cxa_atexit@plt+0x775c84> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq lr, [fp, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 781c60 <__cxa_atexit@plt+0x775cbc> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 781c58 <__cxa_atexit@plt+0x775cb4> │ │ │ │ + b 781c6c <__cxa_atexit@plt+0x775cc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 781d10 <__cxa_atexit@plt+0x775d6c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 781da0 <__cxa_atexit@plt+0x775dfc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 781d38 <__cxa_atexit@plt+0x775d94> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 781dac <__cxa_atexit@plt+0x775e08> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ mov r3, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 781da0 <__cxa_atexit@plt+0x775dfc> │ │ │ │ + ldr r1, [pc, #308] @ 781df8 <__cxa_atexit@plt+0x775e54> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 78aca0 <__cxa_atexit@plt+0x77ecfc> │ │ │ │ - ldr r3, [pc, #104] @ 78accc <__cxa_atexit@plt+0x77ed28> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #76] @ 78acd0 <__cxa_atexit@plt+0x77ed2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 78acd4 <__cxa_atexit@plt+0x77ed30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + beq 781dc4 <__cxa_atexit@plt+0x775e20> │ │ │ │ + ldr lr, [pc, #276] @ 781dfc <__cxa_atexit@plt+0x775e58> │ │ │ │ + ldm r5, {r0, r1} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 781da0 <__cxa_atexit@plt+0x775dfc> │ │ │ │ + ldr r1, [pc, #180] @ 781de8 <__cxa_atexit@plt+0x775e44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 781d5c <__cxa_atexit@plt+0x775db8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 781da0 <__cxa_atexit@plt+0x775dfc> │ │ │ │ + ldr r1, [pc, #148] @ 781df0 <__cxa_atexit@plt+0x775e4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + mov r7, #1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 781dd0 <__cxa_atexit@plt+0x775e2c> │ │ │ │ + ldr r7, [pc, #104] @ 781df4 <__cxa_atexit@plt+0x775e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r7, r2 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 78acd8 <__cxa_atexit@plt+0x77ed34> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #16]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - ldrheq r0, [ip, #-128] @ 0xffffff80 │ │ │ │ - cmpeq ip, r4, lsr #31 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff154 │ │ │ │ - cmpeq ip, r4, ror #31 │ │ │ │ - andeq r0, r0, r6, asr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 78ad44 <__cxa_atexit@plt+0x77eda0> │ │ │ │ - ldr r2, [pc, #80] @ 78ad5c <__cxa_atexit@plt+0x77edb8> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, lr} │ │ │ │ - ldr r8, [pc, #56] @ 78ad60 <__cxa_atexit@plt+0x77edbc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - stm r7, {r1, r2, r8} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - add r1, r3, #24 │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ 78ad64 <__cxa_atexit@plt+0x77edc0> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffff01c │ │ │ │ - cmpeq ip, ip, lsr #29 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 78a8b4 <__cxa_atexit@plt+0x77e910> │ │ │ │ - andeq r0, r0, r6, asr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 78adec <__cxa_atexit@plt+0x77ee48> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78ae00 <__cxa_atexit@plt+0x77ee5c> │ │ │ │ - ldr r7, [pc, #108] @ 78ae14 <__cxa_atexit@plt+0x77ee70> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ + ldr r7, [pc, #20] @ 781dec <__cxa_atexit@plt+0x775e48> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #96] @ 78ae18 <__cxa_atexit@plt+0x77ee74> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - str lr, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - stm lr, {r0, r6, r8} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 78ae10 <__cxa_atexit@plt+0x77ee6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, asr #28 │ │ │ │ - @ instruction: 0xffffef3c │ │ │ │ - cmpeq ip, ip, lsl lr │ │ │ │ - andeq r1, r0, r8, lsr #4 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + cmpeq fp, r4, lsl r7 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 78a8b4 <__cxa_atexit@plt+0x77e910> │ │ │ │ - cmpeq fp, r4, lsr fp │ │ │ │ - andeq r0, r0, r7, lsl #19 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r1, [pc, #44] @ 78ae78 <__cxa_atexit@plt+0x77eed4> │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldr r2, [pc, #32] @ 781e34 <__cxa_atexit@plt+0x775e90> │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r7, r1, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr r8, [pc, #20] @ 78ae7c <__cxa_atexit@plt+0x77eed8> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq ip, ip, asr #27 │ │ │ │ - andeq r0, r0, r7, lsl #19 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r8, [r5, #20] │ │ │ │ str r7, [r5, #12] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78aea0 <__cxa_atexit@plt+0x77eefc> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldm r5, {r3, r8} │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 78af44 <__cxa_atexit@plt+0x77efa0> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - cmp r8, r2 │ │ │ │ - bge 78af44 <__cxa_atexit@plt+0x77efa0> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #300] @ 78b008 <__cxa_atexit@plt+0x77f064> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78afe0 <__cxa_atexit@plt+0x77f03c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78aff4 <__cxa_atexit@plt+0x77f050> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #260] @ 78b018 <__cxa_atexit@plt+0x77f074> │ │ │ │ - sub r1, r3, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 78b148 <__cxa_atexit@plt+0x77f1a4> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78afbc <__cxa_atexit@plt+0x77f018> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78afd0 <__cxa_atexit@plt+0x77f02c> │ │ │ │ - ldr r3, [pc, #184] @ 78b014 <__cxa_atexit@plt+0x77f070> │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 781eb4 <__cxa_atexit@plt+0x775f10> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ mov r2, #0 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #88] @ 781ec8 <__cxa_atexit@plt+0x775f24> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #28]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 78afe0 <__cxa_atexit@plt+0x77f03c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78afec <__cxa_atexit@plt+0x77f048> │ │ │ │ - ldr lr, [pc, #140] @ 78b01c <__cxa_atexit@plt+0x77f078> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 78b010 <__cxa_atexit@plt+0x77f06c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + beq 781ec0 <__cxa_atexit@plt+0x775f1c> │ │ │ │ + ldr r2, [pc, #60] @ 781ecc <__cxa_atexit@plt+0x775f28> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #52] @ 78b00c <__cxa_atexit@plt+0x77f068> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 78aff8 <__cxa_atexit@plt+0x77f054> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq ip, r4, ror ip │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmpeq ip, ip, lsl #12 │ │ │ │ - cmpeq ip, r4, asr #24 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78b06c <__cxa_atexit@plt+0x77f0c8> │ │ │ │ - ldr lr, [pc, #52] @ 78b078 <__cxa_atexit@plt+0x77f0d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 781f44 <__cxa_atexit@plt+0x775fa0> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #88] @ 781f60 <__cxa_atexit@plt+0x775fbc> │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 781f50 <__cxa_atexit@plt+0x775fac> │ │ │ │ + ldr r7, [pc, #52] @ 781f68 <__cxa_atexit@plt+0x775fc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015c0b90 │ │ │ │ - andeq r0, r0, r5, asr #7 │ │ │ │ + ldr r7, [pc, #12] @ 781f64 <__cxa_atexit@plt+0x775fc0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0x014be598 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78b0c8 <__cxa_atexit@plt+0x77f124> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 781fe0 <__cxa_atexit@plt+0x77603c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #88] @ 781ffc <__cxa_atexit@plt+0x776058> │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 781fec <__cxa_atexit@plt+0x776048> │ │ │ │ + ldr r7, [pc, #52] @ 782004 <__cxa_atexit@plt+0x776060> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78b0d4 <__cxa_atexit@plt+0x77f130> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78b0d8 <__cxa_atexit@plt+0x77f134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r0, lsl #23 │ │ │ │ - cmpeq ip, r4, lsr #22 │ │ │ │ - andeq r2, r0, r9, ror #8 │ │ │ │ + ldr r7, [pc, #12] @ 782000 <__cxa_atexit@plt+0x77605c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + strdeq lr, [fp, #-76] @ 0xffffffb4 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782038 <__cxa_atexit@plt+0x776094> │ │ │ │ + ldr r7, [pc, #32] @ 782048 <__cxa_atexit@plt+0x7760a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 78204c <__cxa_atexit@plt+0x7760a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + strheq lr, [fp, #-64] @ 0xffffffc0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782080 <__cxa_atexit@plt+0x7760dc> │ │ │ │ + ldr r7, [pc, #32] @ 782090 <__cxa_atexit@plt+0x7760ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 782094 <__cxa_atexit@plt+0x7760f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + hvceq 48704 @ 0xbe40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78b138 <__cxa_atexit@plt+0x77f194> │ │ │ │ - ldr lr, [pc, #68] @ 78b144 <__cxa_atexit@plt+0x77f1a0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - str r1, [r5] │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 78b148 <__cxa_atexit@plt+0x77f1a4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r4, lsr #8 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 78b1b0 <__cxa_atexit@plt+0x77f20c> │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #160] @ 78b20c <__cxa_atexit@plt+0x77f268> │ │ │ │ + ldr r2, [pc, #36] @ 7820cc <__cxa_atexit@plt+0x776128> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 7820c4 <__cxa_atexit@plt+0x776120> │ │ │ │ + b 7820d8 <__cxa_atexit@plt+0x776134> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 782178 <__cxa_atexit@plt+0x7761d4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782208 <__cxa_atexit@plt+0x776264> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7821a0 <__cxa_atexit@plt+0x7761fc> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 782214 <__cxa_atexit@plt+0x776270> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ mov r3, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 782208 <__cxa_atexit@plt+0x776264> │ │ │ │ + ldr r1, [pc, #304] @ 782260 <__cxa_atexit@plt+0x7762bc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78b1f8 <__cxa_atexit@plt+0x77f254> │ │ │ │ - ldr r3, [pc, #128] @ 78b210 <__cxa_atexit@plt+0x77f26c> │ │ │ │ - ldr r2, [pc, #128] @ 78b214 <__cxa_atexit@plt+0x77f270> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #96] @ 78b218 <__cxa_atexit@plt+0x77f274> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 78b1e4 <__cxa_atexit@plt+0x77f240> │ │ │ │ - ldr r3, [pc, #76] @ 78b21c <__cxa_atexit@plt+0x77f278> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 78b204 <__cxa_atexit@plt+0x77f260> │ │ │ │ - b 78b228 <__cxa_atexit@plt+0x77f284> │ │ │ │ - ldr r7, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 78aea0 <__cxa_atexit@plt+0x77eefc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + beq 78222c <__cxa_atexit@plt+0x776288> │ │ │ │ + ldr lr, [pc, #272] @ 782264 <__cxa_atexit@plt+0x7762c0> │ │ │ │ + ldm r5, {r0, r1} │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 782208 <__cxa_atexit@plt+0x776264> │ │ │ │ + ldr r1, [pc, #180] @ 782250 <__cxa_atexit@plt+0x7762ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + b 7821c4 <__cxa_atexit@plt+0x776220> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 782208 <__cxa_atexit@plt+0x776264> │ │ │ │ + ldr r1, [pc, #148] @ 782258 <__cxa_atexit@plt+0x7762b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + mov r7, #1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r3, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782238 <__cxa_atexit@plt+0x776294> │ │ │ │ + ldr r7, [pc, #104] @ 78225c <__cxa_atexit@plt+0x7762b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r7, r2 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x015c039c │ │ │ │ - cmpeq ip, r4, lsl r3 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r1, r9, pc, asr #23 │ │ │ │ + ldr r7, [pc, #20] @ 782254 <__cxa_atexit@plt+0x7762b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + strheq lr, [fp, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78b2f0 <__cxa_atexit@plt+0x77f34c> │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r2, [pc, #196] @ 78b30c <__cxa_atexit@plt+0x77f368> │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldr r2, [pc, #28] @ 782298 <__cxa_atexit@plt+0x7762f4> │ │ │ │ + ldm r8, {r1, r3, r8} │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr ip, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r8, [pc, #152] @ 78b310 <__cxa_atexit@plt+0x77f36c> │ │ │ │ - add r0, sl, r9, lsl #2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [pc, #144] @ 78b314 <__cxa_atexit@plt+0x77f370> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r8, ip} │ │ │ │ - ldr fp, [fp] │ │ │ │ - add r8, r0, #8 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - cmp fp, #0 │ │ │ │ - str r3, [r3, #28] │ │ │ │ - bne 78b2fc <__cxa_atexit@plt+0x77f358> │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 782314 <__cxa_atexit@plt+0x776370> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ mov r2, #0 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #84] @ 782328 <__cxa_atexit@plt+0x776384> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldrex r2, [r8] │ │ │ │ - strex r2, r3, [r8] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78b2b8 <__cxa_atexit@plt+0x77f314> │ │ │ │ - ldr r3, [pc, #72] @ 78b318 <__cxa_atexit@plt+0x77f374> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - str r3, [sl] │ │ │ │ - add r3, r9, #1 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ - str r3, [r1, #32] │ │ │ │ - b 78aea0 <__cxa_atexit@plt+0x77eefc> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 78b2a8 <__cxa_atexit@plt+0x77f304> │ │ │ │ - @ instruction: 0xffffea10 │ │ │ │ - cmpeq ip, r4, ror #18 │ │ │ │ - ldrheq r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ - cmpeq ip, r8, asr r9 │ │ │ │ - andeq r1, r9, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78b350 <__cxa_atexit@plt+0x77f3ac> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 78b354 <__cxa_atexit@plt+0x77f3b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, ip, ror #3 │ │ │ │ - andseq r3, r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78b39c <__cxa_atexit@plt+0x77f3f8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #68] @ 78b3bc <__cxa_atexit@plt+0x77f418> │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - beq 78b3b4 <__cxa_atexit@plt+0x77f410> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 78b3e8 <__cxa_atexit@plt+0x77f444> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq 782320 <__cxa_atexit@plt+0x77637c> │ │ │ │ + ldr r2, [pc, #56] @ 78232c <__cxa_atexit@plt+0x776388> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r7, r1, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 78b148 <__cxa_atexit@plt+0x77f1a4> │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - mulseq r2, r0, r3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 7823a4 <__cxa_atexit@plt+0x776400> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #88] @ 7823c0 <__cxa_atexit@plt+0x77641c> │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ str r7, [r5, #20] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 78b3e8 <__cxa_atexit@plt+0x77f444> │ │ │ │ - andeq r1, r9, pc, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #32 │ │ │ │ - mov ip, r5 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - cmp r0, lr │ │ │ │ - str r4, [sp, #36] @ 0x24 │ │ │ │ - bcc 78b530 <__cxa_atexit@plt+0x77f58c> │ │ │ │ - mov fp, ip │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r0, [fp, #28]! │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [fp, #-16] │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r0, [fp, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [fp, #-12] │ │ │ │ - ldr r4, [fp, #4] │ │ │ │ - str r0, [sp, #24] │ │ │ │ - ldr r0, [fp, #-20] @ 0xffffffec │ │ │ │ - ldr r6, [fp, #16] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldmdb fp, {r0, r1} │ │ │ │ - ldr r0, [r0, #3] │ │ │ │ - str r1, [sp, #20] │ │ │ │ - add r1, r7, #8 │ │ │ │ - lsl r2, r0, #2 │ │ │ │ - ldr r0, [fp, #12] │ │ │ │ - add sl, r1, r3, lsl #2 │ │ │ │ - str r0, [sp, #12] │ │ │ │ - ldr r9, [r2, r1] │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - ldr r0, [pc, #304] @ 78b598 <__cxa_atexit@plt+0x77f5f4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78b558 <__cxa_atexit@plt+0x77f5b4> │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78b478 <__cxa_atexit@plt+0x77f4d4> │ │ │ │ - ldr r3, [pc, #272] @ 78b5a0 <__cxa_atexit@plt+0x77f5fc> │ │ │ │ - ldr r9, [pc, #272] @ 78b5a4 <__cxa_atexit@plt+0x77f600> │ │ │ │ - add r2, r6, r4, lsl #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r9, [r7] │ │ │ │ - ldr r1, [r0] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - add r7, r2, #8 │ │ │ │ - cmp r1, #0 │ │ │ │ - ldr r0, [r0, #7] │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #232] @ 78b5a8 <__cxa_atexit@plt+0x77f604> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r8, #12] │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ - str r3, [r8, #20] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r5, [r8, #8] │ │ │ │ - str r8, [r8, #28] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - bne 78b578 <__cxa_atexit@plt+0x77f5d4> │ │ │ │ - sub r3, lr, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78b4f4 <__cxa_atexit@plt+0x77f550> │ │ │ │ - add r0, r4, #1 │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str r9, [r6] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, lr │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [ip, #28] │ │ │ │ - str r0, [ip, #32] │ │ │ │ - b 78aea0 <__cxa_atexit@plt+0x77eefc> │ │ │ │ - ldr r0, [pc, #116] @ 78b5ac <__cxa_atexit@plt+0x77f608> │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #32 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [ip] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - ldr r1, [sl] │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r0, [pc, #44] @ 78b59c <__cxa_atexit@plt+0x77f5f8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 78b474 <__cxa_atexit@plt+0x77f4d0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r8, lr │ │ │ │ - mov r5, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, r5 │ │ │ │ - mov lr, r8 │ │ │ │ - b 78b4e8 <__cxa_atexit@plt+0x77f544> │ │ │ │ - cmpeq ip, ip, asr #3 │ │ │ │ - cmpeq ip, r4, asr #1 │ │ │ │ - @ instruction: 0xffffe80c │ │ │ │ - cmpeq ip, ip, lsl #15 │ │ │ │ - cmpeq ip, r0, lsr #14 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - strheq r2, [fp, #-52] @ 0xffffffcc │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 78b5fc <__cxa_atexit@plt+0x77f658> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 78908c <__cxa_atexit@plt+0x77d0e8> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r2 │ │ │ │ - cmpeq fp, r0, asr r3 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - sub r2, r3, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 78b660 <__cxa_atexit@plt+0x77f6bc> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 78908c <__cxa_atexit@plt+0x77d0e8> │ │ │ │ - ldr r2, [r4, #-8] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r2 │ │ │ │ - smlaltteq r2, fp, ip, r2 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r1, #20] │ │ │ │ - bhi 78b6c0 <__cxa_atexit@plt+0x77f71c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7883fc <__cxa_atexit@plt+0x77c458> │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 7823b0 <__cxa_atexit@plt+0x77640c> │ │ │ │ + ldr r7, [pc, #52] @ 7823c8 <__cxa_atexit@plt+0x776424> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7823c4 <__cxa_atexit@plt+0x776420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78b780 <__cxa_atexit@plt+0x77f7dc> │ │ │ │ - ldr r0, [pc, #172] @ 78b798 <__cxa_atexit@plt+0x77f7f4> │ │ │ │ - mov r1, #16 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #148] @ 78b79c <__cxa_atexit@plt+0x77f7f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, #0 │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - b 78b7bc <__cxa_atexit@plt+0x77f818> │ │ │ │ - ldr r3, [pc, #24] @ 78b7a0 <__cxa_atexit@plt+0x77f7fc> │ │ │ │ - mov r2, #72 @ 0x48 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq ip, r8, lsr r5 │ │ │ │ - cmpeq ip, r4, lsr r5 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - smlalbteq r2, fp, r0, r1 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 78b6c8 <__cxa_atexit@plt+0x77f724> │ │ │ │ - mov r9, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r9, #20]! │ │ │ │ - ldr r7, [r9, #-12] │ │ │ │ - ldr lr, [r9, #-16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 78b820 <__cxa_atexit@plt+0x77f87c> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov r1, #8 │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r1, r1, r0, lsl #2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ - rsb r3, r7, #0 │ │ │ │ - and r3, r7, r3 │ │ │ │ - tst r3, sl │ │ │ │ - bne 78b878 <__cxa_atexit@plt+0x77f8d4> │ │ │ │ - eor r2, r3, r7 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r7, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne 78b7f0 <__cxa_atexit@plt+0x77f84c> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78b8d8 <__cxa_atexit@plt+0x77f934> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78b8ec <__cxa_atexit@plt+0x77f948> │ │ │ │ - ldr r0, [pc, #272] @ 78b94c <__cxa_atexit@plt+0x77f9a8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + cmpeq fp, r0, asr #2 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 782440 <__cxa_atexit@plt+0x77649c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #88] @ 78245c <__cxa_atexit@plt+0x7764b8> │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r7, r7, #1 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - beq 78b914 <__cxa_atexit@plt+0x77f970> │ │ │ │ - bic r3, r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 78244c <__cxa_atexit@plt+0x7764a8> │ │ │ │ + ldr r7, [pc, #52] @ 782464 <__cxa_atexit@plt+0x7764c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 782460 <__cxa_atexit@plt+0x7764bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + smlaltbeq lr, fp, r4, r0 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782498 <__cxa_atexit@plt+0x7764f4> │ │ │ │ + ldr r7, [pc, #32] @ 7824a8 <__cxa_atexit@plt+0x776504> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, r9 │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 7824ac <__cxa_atexit@plt+0x776508> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + qdaddeq lr, r8, fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782584 <__cxa_atexit@plt+0x7765e0> │ │ │ │ + ldr r3, [pc, #196] @ 782594 <__cxa_atexit@plt+0x7765f0> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + ands r3, r9, #3 │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 782504 <__cxa_atexit@plt+0x776560> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 782514 <__cxa_atexit@plt+0x776570> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78253c <__cxa_atexit@plt+0x776598> │ │ │ │ + ldr r2, [pc, #156] @ 782598 <__cxa_atexit@plt+0x7765f4> │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782550 <__cxa_atexit@plt+0x7765ac> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + bic r3, r9, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78b920 <__cxa_atexit@plt+0x77f97c> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 782544 <__cxa_atexit@plt+0x7765a0> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 782564 <__cxa_atexit@plt+0x7765c0> │ │ │ │ + ldr r2, [pc, #108] @ 7825a4 <__cxa_atexit@plt+0x776600> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 78254c <__cxa_atexit@plt+0x7765a8> │ │ │ │ + mov r7, r5 │ │ │ │ + b 782558 <__cxa_atexit@plt+0x7765b4> │ │ │ │ + ldr r2, [pc, #84] @ 7825a0 <__cxa_atexit@plt+0x7765fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r9, #1] │ │ │ │ + str r2, [r7] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [pc, #48] @ 78259c <__cxa_atexit@plt+0x7765f8> │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [r9, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #-16]! │ │ │ │ + ldr r3, [r9, #1] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + b 782554 <__cxa_atexit@plt+0x7765b0> │ │ │ │ + ldr r7, [pc, #28] @ 7825a8 <__cxa_atexit@plt+0x776604> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #32] │ │ │ │ - add r0, r0, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [pc, #168] @ 78b93c <__cxa_atexit@plt+0x77f998> │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr sl, [lr, r1] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + andeq r0, r0, ip, ror #4 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + hvceq 48628 @ 0xbdf4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 7825f8 <__cxa_atexit@plt+0x776654> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 782608 <__cxa_atexit@plt+0x776664> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 782610 <__cxa_atexit@plt+0x77666c> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 782628 <__cxa_atexit@plt+0x776684> │ │ │ │ + ldr r2, [pc, #96] @ 782654 <__cxa_atexit@plt+0x7766b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782618 <__cxa_atexit@plt+0x776674> │ │ │ │ + ldr r2, [pc, #72] @ 782648 <__cxa_atexit@plt+0x7766a4> │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 78261c <__cxa_atexit@plt+0x776678> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [pc, #56] @ 782650 <__cxa_atexit@plt+0x7766ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + ldr r1, [pc, #20] @ 78264c <__cxa_atexit@plt+0x7766a8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r0, lsr #3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str sl, [r3, #-4]! │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + sub r2, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 7826d4 <__cxa_atexit@plt+0x776730> │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + ldr r1, [pc, #92] @ 7826ec <__cxa_atexit@plt+0x776748> │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r2, #20] │ │ │ │ - stmib r2, {r3, r9} │ │ │ │ - beq 78b904 <__cxa_atexit@plt+0x77f960> │ │ │ │ - ldr r3, [pc, #124] @ 78b940 <__cxa_atexit@plt+0x77f99c> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - ldr r7, [pc, #104] @ 78b948 <__cxa_atexit@plt+0x77f9a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #80] @ 78b944 <__cxa_atexit@plt+0x77f9a0> │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + beq 7826e0 <__cxa_atexit@plt+0x77673c> │ │ │ │ + ldr r2, [pc, #52] @ 7826f0 <__cxa_atexit@plt+0x77674c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 78b950 <__cxa_atexit@plt+0x77f9ac> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq ip, r8, asr r3 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78b97c <__cxa_atexit@plt+0x77f9d8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 78b994 <__cxa_atexit@plt+0x77f9f0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r3, [pc, #24] @ 78271c <__cxa_atexit@plt+0x776778> │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78b9e4 <__cxa_atexit@plt+0x77fa40> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78b9f0 <__cxa_atexit@plt+0x77fa4c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78b9f4 <__cxa_atexit@plt+0x77fa50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str sl, [r5] │ │ │ │ + sub r3, r7, #1 │ │ │ │ + cmp r7, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 782794 <__cxa_atexit@plt+0x7767f0> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #92] @ 7827ac <__cxa_atexit@plt+0x776808> │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5] │ │ │ │ + beq 7827a0 <__cxa_atexit@plt+0x7767fc> │ │ │ │ + ldr r3, [pc, #48] @ 7827b0 <__cxa_atexit@plt+0x77680c> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r4, ror #4 │ │ │ │ - ldrsheq r0, [ip, #-28] @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78ba74 <__cxa_atexit@plt+0x77fad0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #92] @ 78ba80 <__cxa_atexit@plt+0x77fadc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 78ba58 <__cxa_atexit@plt+0x77fab4> │ │ │ │ - ldr r1, [pc, #68] @ 78ba84 <__cxa_atexit@plt+0x77fae0> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 78280c <__cxa_atexit@plt+0x776868> │ │ │ │ + add r1, r1, r2, lsl #2 │ │ │ │ + ldr lr, [pc, #44] @ 782814 <__cxa_atexit@plt+0x776870> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b 7824bc <__cxa_atexit@plt+0x776518> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 78ba88 <__cxa_atexit@plt+0x77fae4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 782864 <__cxa_atexit@plt+0x7768c0> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr r1, [pc, #32] @ 78286c <__cxa_atexit@plt+0x7768c8> │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b 7824bc <__cxa_atexit@plt+0x776518> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq ip, r8, lsl #4 │ │ │ │ - @ instruction: 0x015c0194 │ │ │ │ - cmpeq ip, r0, ror r1 │ │ │ │ - ldrdeq r1, [fp, #-232] @ 0xffffff18 │ │ │ │ - andeq r1, r0, ip, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 78bab8 <__cxa_atexit@plt+0x77fb14> │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smlaltbeq r1, fp, r8, lr │ │ │ │ - andeq r1, r0, ip, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - add fp, r5, #16 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov ip, r4 │ │ │ │ - ldm fp, {r2, r4, fp} │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 78bb08 <__cxa_atexit@plt+0x77fb64> │ │ │ │ - bic r3, r2, r9 │ │ │ │ - add r7, r8, #1 │ │ │ │ - add r1, fp, #1 │ │ │ │ - bic r0, r4, r9 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, r5, #20 │ │ │ │ - b 78bb74 <__cxa_atexit@plt+0x77fbd0> │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r3, [pc, #164] @ 78bbc0 <__cxa_atexit@plt+0x77fc1c> │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78bb88 <__cxa_atexit@plt+0x77fbe4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78bb38 <__cxa_atexit@plt+0x77fb94> │ │ │ │ - ldr r7, [pc, #116] @ 78bbc4 <__cxa_atexit@plt+0x77fc20> │ │ │ │ - bic r3, r4, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r5, #24 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r0] │ │ │ │ - add r7, r1, #1 │ │ │ │ - add r1, r8, #1 │ │ │ │ - add r0, fp, #1 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r4, ip │ │ │ │ - mov r7, lr │ │ │ │ - b 78b7bc <__cxa_atexit@plt+0x77f818> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr ip, [sp, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 78bb30 <__cxa_atexit@plt+0x77fb8c> │ │ │ │ - cmppeq fp, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq r0, [ip, #-4] │ │ │ │ - @ instruction: 0x014b1d9c │ │ │ │ - andeq r0, r0, r6, lsr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r7, r0, #4 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - orr r7, r1, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78bc14 <__cxa_atexit@plt+0x77fc70> │ │ │ │ - ldr r3, [r5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 78bc84 <__cxa_atexit@plt+0x77fce0> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - mov r9, #255 @ 0xff │ │ │ │ - orr r9, r9, #65280 @ 0xff00 │ │ │ │ - b 78bc60 <__cxa_atexit@plt+0x77fcbc> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r7, r2, r3 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov r3, r7 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - beq 78bc84 <__cxa_atexit@plt+0x77fce0> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - and r2, r3, r2 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 78bce0 <__cxa_atexit@plt+0x77fd3c> │ │ │ │ - tst r2, r9 │ │ │ │ - bne 78bc44 <__cxa_atexit@plt+0x77fca0> │ │ │ │ - add sl, sl, #1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 78bc48 <__cxa_atexit@plt+0x77fca4> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78bd40 <__cxa_atexit@plt+0x77fd9c> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78bd54 <__cxa_atexit@plt+0x77fdb0> │ │ │ │ - ldr r0, [pc, #272] @ 78bdb0 <__cxa_atexit@plt+0x77fe0c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 78bd78 <__cxa_atexit@plt+0x77fdd4> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 78bd84 <__cxa_atexit@plt+0x77fde0> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r7, lr, sl, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 78bda0 <__cxa_atexit@plt+0x77fdfc> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + sub r2, r0, #1 │ │ │ │ + cmp r0, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 7828e8 <__cxa_atexit@plt+0x776944> │ │ │ │ + add r1, r1, r2, lsl #2 │ │ │ │ + ldr lr, [pc, #44] @ 7828f0 <__cxa_atexit@plt+0x77694c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - beq 78bd68 <__cxa_atexit@plt+0x77fdc4> │ │ │ │ - ldr r2, [pc, #120] @ 78bda4 <__cxa_atexit@plt+0x77fe00> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - ldr r7, [pc, #100] @ 78bdac <__cxa_atexit@plt+0x77fe08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 7824bc <__cxa_atexit@plt+0x776518> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 78bda8 <__cxa_atexit@plt+0x77fe04> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r3, r2, #1 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 782940 <__cxa_atexit@plt+0x77699c> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r2, r2, r3, lsl #2 │ │ │ │ + ldr r1, [pc, #32] @ 782948 <__cxa_atexit@plt+0x7769a4> │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + b 7824bc <__cxa_atexit@plt+0x776518> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b 7824bc <__cxa_atexit@plt+0x776518> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782a2c <__cxa_atexit@plt+0x776a88> │ │ │ │ + ldr r3, [pc, #180] @ 782a3c <__cxa_atexit@plt+0x776a98> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + ands r3, r9, #3 │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 7829d4 <__cxa_atexit@plt+0x776a30> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7829e4 <__cxa_atexit@plt+0x776a40> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7829f0 <__cxa_atexit@plt+0x776a4c> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq 7829f8 <__cxa_atexit@plt+0x776a54> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782a08 <__cxa_atexit@plt+0x776a64> │ │ │ │ + ldr r2, [pc, #120] @ 782a48 <__cxa_atexit@plt+0x776aa4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782a00 <__cxa_atexit@plt+0x776a5c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 78bdb4 <__cxa_atexit@plt+0x77fe10> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r2, [pc, #84] @ 782a40 <__cxa_atexit@plt+0x776a9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + b 782a14 <__cxa_atexit@plt+0x776a70> │ │ │ │ + mov r7, r5 │ │ │ │ + b 782a20 <__cxa_atexit@plt+0x776a7c> │ │ │ │ + ldr r2, [pc, #76] @ 782a4c <__cxa_atexit@plt+0x776aa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #1 │ │ │ │ + b 782a14 <__cxa_atexit@plt+0x776a70> │ │ │ │ + ldr r2, [pc, #52] @ 782a44 <__cxa_atexit@plt+0x776aa0> │ │ │ │ + mov r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r9, r3] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #28] @ 782a50 <__cxa_atexit@plt+0x776aac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + muleq r0, ip, r3 │ │ │ │ + andeq r0, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - ldrsheq pc, [fp, #-224] @ 0xffffff20 @ │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldrdeq sp, [fp, #-164] @ 0xffffff5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78bde0 <__cxa_atexit@plt+0x77fe3c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 782aa0 <__cxa_atexit@plt+0x776afc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 782ab0 <__cxa_atexit@plt+0x776b0c> │ │ │ │ + bic r2, r3, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq 782ab8 <__cxa_atexit@plt+0x776b14> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 782ac8 <__cxa_atexit@plt+0x776b24> │ │ │ │ + ldr r2, [pc, #80] @ 782aec <__cxa_atexit@plt+0x776b48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782ac0 <__cxa_atexit@plt+0x776b1c> │ │ │ │ + ldr r2, [pc, #56] @ 782ae0 <__cxa_atexit@plt+0x776b3c> │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782ad4 <__cxa_atexit@plt+0x776b30> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r2, [pc, #40] @ 782ae8 <__cxa_atexit@plt+0x776b44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #1] │ │ │ │ + b 782ad4 <__cxa_atexit@plt+0x776b30> │ │ │ │ + ldr r2, [pc, #20] @ 782ae4 <__cxa_atexit@plt+0x776b40> │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, ip, lsl r3 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + sub r2, r1, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 782b68 <__cxa_atexit@plt+0x776bc4> │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + ldr r1, [pc, #88] @ 782b80 <__cxa_atexit@plt+0x776bdc> │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + beq 782b74 <__cxa_atexit@plt+0x776bd0> │ │ │ │ + ldr r2, [pc, #48] @ 782b84 <__cxa_atexit@plt+0x776be0> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 78bdf8 <__cxa_atexit@plt+0x77fe54> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 782bac <__cxa_atexit@plt+0x776c08> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78be48 <__cxa_atexit@plt+0x77fea4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78be54 <__cxa_atexit@plt+0x77feb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78be58 <__cxa_atexit@plt+0x77feb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq fp, r0, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x015bfd98 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78bed8 <__cxa_atexit@plt+0x77ff34> │ │ │ │ + mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 78bee4 <__cxa_atexit@plt+0x77ff40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 78bebc <__cxa_atexit@plt+0x77ff18> │ │ │ │ - ldr r1, [pc, #68] @ 78bee8 <__cxa_atexit@plt+0x77ff44> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 78beec <__cxa_atexit@plt+0x77ff48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq fp, r4, lsr #27 @ p-variant is OBSOLETE │ │ │ │ - cmppeq fp, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ - cmppeq fp, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - hvceq 45476 @ 0xb1a4 │ │ │ │ - andeq r5, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 78bf1c <__cxa_atexit@plt+0x77ff78> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ + str r9, [r5] │ │ │ │ + sub r3, r7, #1 │ │ │ │ + cmp r7, #0 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 782c20 <__cxa_atexit@plt+0x776c7c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #88] @ 782c38 <__cxa_atexit@plt+0x776c94> │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + beq 782c2c <__cxa_atexit@plt+0x776c88> │ │ │ │ + ldr r3, [pc, #44] @ 782c3c <__cxa_atexit@plt+0x776c98> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, r4, asr #20 │ │ │ │ - andeq r5, r0, sp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 78bf7c <__cxa_atexit@plt+0x77ffd8> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ - ldr r2, [r8, #48] @ 0x30 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 78c024 <__cxa_atexit@plt+0x780080> │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78bffc <__cxa_atexit@plt+0x780058> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78bfa8 <__cxa_atexit@plt+0x780004> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 78c028 <__cxa_atexit@plt+0x780084> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 78bc14 <__cxa_atexit@plt+0x77fc70> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 78bfa0 <__cxa_atexit@plt+0x77fffc> │ │ │ │ - cmppeq fp, r0, lsr #13 @ p-variant is OBSOLETE │ │ │ │ - cmppeq fp, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ - cmpeq fp, r8, lsr r9 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r1, r5 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r3, r5 │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - ldr r7, [r3, #-4]! │ │ │ │ - stmib r5, {r2, lr} │ │ │ │ - sub r2, r5, #64 @ 0x40 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r1, #20] │ │ │ │ - bhi 78c074 <__cxa_atexit@plt+0x7800d0> │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7883fc <__cxa_atexit@plt+0x77c458> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlaltteq r1, fp, r8, r8 │ │ │ │ - andeq r0, r0, r6, lsr #12 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - orr r7, r0, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 78c0c8 <__cxa_atexit@plt+0x780124> │ │ │ │ + b 782c64 <__cxa_atexit@plt+0x776cc0> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 78c134 <__cxa_atexit@plt+0x780190> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - b 78c10c <__cxa_atexit@plt+0x780168> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 78c134 <__cxa_atexit@plt+0x780190> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - and r2, r7, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 78c190 <__cxa_atexit@plt+0x7801ec> │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - tst r0, r2 │ │ │ │ - bne 78c0f0 <__cxa_atexit@plt+0x78014c> │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 78c0f4 <__cxa_atexit@plt+0x780150> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78c1f0 <__cxa_atexit@plt+0x78024c> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78c204 <__cxa_atexit@plt+0x780260> │ │ │ │ - ldr r0, [pc, #272] @ 78c260 <__cxa_atexit@plt+0x7802bc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr sl, [r5] │ │ │ │ + cmn r7, #1 │ │ │ │ + beq 782cfc <__cxa_atexit@plt+0x776d58> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #228] @ 782d70 <__cxa_atexit@plt+0x776dcc> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 78c228 <__cxa_atexit@plt+0x780284> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 78c234 <__cxa_atexit@plt+0x780290> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782d60 <__cxa_atexit@plt+0x776dbc> │ │ │ │ + ldr r3, [pc, #196] @ 782d74 <__cxa_atexit@plt+0x776dd0> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + ands r3, r9, #3 │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 782d08 <__cxa_atexit@plt+0x776d64> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 782d18 <__cxa_atexit@plt+0x776d74> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782d24 <__cxa_atexit@plt+0x776d80> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq 782d2c <__cxa_atexit@plt+0x776d88> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782d3c <__cxa_atexit@plt+0x776d98> │ │ │ │ + ldr r2, [pc, #136] @ 782d80 <__cxa_atexit@plt+0x776ddc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782d34 <__cxa_atexit@plt+0x776d90> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r3, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 78c250 <__cxa_atexit@plt+0x7802ac> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - beq 78c218 <__cxa_atexit@plt+0x780274> │ │ │ │ - ldr r2, [pc, #120] @ 78c254 <__cxa_atexit@plt+0x7802b0> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #88] @ 782d78 <__cxa_atexit@plt+0x776dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782d48 <__cxa_atexit@plt+0x776da4> │ │ │ │ + mov r7, r5 │ │ │ │ + b 782d54 <__cxa_atexit@plt+0x776db0> │ │ │ │ + ldr r2, [pc, #80] @ 782d84 <__cxa_atexit@plt+0x776de0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #1 │ │ │ │ + b 782d48 <__cxa_atexit@plt+0x776da4> │ │ │ │ + ldr r2, [pc, #56] @ 782d7c <__cxa_atexit@plt+0x776dd8> │ │ │ │ + mov r3, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r3, r9] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - ldr r7, [pc, #100] @ 78c25c <__cxa_atexit@plt+0x7802b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #32] @ 782d88 <__cxa_atexit@plt+0x776de4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 78c258 <__cxa_atexit@plt+0x7802b4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #36]! @ 0x24 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + smlaltbeq sp, fp, r0, r7 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 782c64 <__cxa_atexit@plt+0x776cc0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, fp │ │ │ │ + b 782de8 <__cxa_atexit@plt+0x776e44> │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr sl, [r5] │ │ │ │ + cmn r7, #1 │ │ │ │ + beq 782e80 <__cxa_atexit@plt+0x776edc> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #228] @ 782ef4 <__cxa_atexit@plt+0x776f50> │ │ │ │ + ldr r9, [r3, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782ee4 <__cxa_atexit@plt+0x776f40> │ │ │ │ + ldr r3, [pc, #196] @ 782ef8 <__cxa_atexit@plt+0x776f54> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + ands r3, r9, #3 │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + beq 782e8c <__cxa_atexit@plt+0x776ee8> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 782e9c <__cxa_atexit@plt+0x776ef8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782ea8 <__cxa_atexit@plt+0x776f04> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #4 │ │ │ │ + beq 782eb0 <__cxa_atexit@plt+0x776f0c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782ec0 <__cxa_atexit@plt+0x776f1c> │ │ │ │ + ldr r2, [pc, #136] @ 782f04 <__cxa_atexit@plt+0x776f60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782eb8 <__cxa_atexit@plt+0x776f14> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 78c264 <__cxa_atexit@plt+0x7802c0> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r2, [pc, #88] @ 782efc <__cxa_atexit@plt+0x776f58> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmppeq fp, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 782ecc <__cxa_atexit@plt+0x776f28> │ │ │ │ + mov r7, r5 │ │ │ │ + b 782ed8 <__cxa_atexit@plt+0x776f34> │ │ │ │ + ldr r2, [pc, #80] @ 782f08 <__cxa_atexit@plt+0x776f64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #1 │ │ │ │ + b 782ecc <__cxa_atexit@plt+0x776f28> │ │ │ │ + ldr r2, [pc, #56] @ 782f00 <__cxa_atexit@plt+0x776f5c> │ │ │ │ + mov r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, r9] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #32] @ 782f0c <__cxa_atexit@plt+0x776f68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + cmpeq fp, ip, lsl r6 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 782de8 <__cxa_atexit@plt+0x776e44> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 782ff4 <__cxa_atexit@plt+0x777050> │ │ │ │ + ldr r3, [pc, #192] @ 783010 <__cxa_atexit@plt+0x77706c> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + ands r3, sl, #3 │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + beq 782f9c <__cxa_atexit@plt+0x776ff8> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 782fac <__cxa_atexit@plt+0x777008> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782fb8 <__cxa_atexit@plt+0x777014> │ │ │ │ + bic r3, sl, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78c290 <__cxa_atexit@plt+0x7802ec> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 78c2a8 <__cxa_atexit@plt+0x780304> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78c2f8 <__cxa_atexit@plt+0x780354> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78c304 <__cxa_atexit@plt+0x780360> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78c308 <__cxa_atexit@plt+0x780364> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + cmp r3, #4 │ │ │ │ + beq 782fc0 <__cxa_atexit@plt+0x77701c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 782fd0 <__cxa_atexit@plt+0x77702c> │ │ │ │ + ldr r2, [pc, #132] @ 78301c <__cxa_atexit@plt+0x777078> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782fc8 <__cxa_atexit@plt+0x777024> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq fp, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ - cmppeq fp, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78c388 <__cxa_atexit@plt+0x7803e4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 78c394 <__cxa_atexit@plt+0x7803f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 78c36c <__cxa_atexit@plt+0x7803c8> │ │ │ │ - ldr r1, [pc, #68] @ 78c398 <__cxa_atexit@plt+0x7803f4> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [pc, #96] @ 783014 <__cxa_atexit@plt+0x777070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 782fdc <__cxa_atexit@plt+0x777038> │ │ │ │ + mov r7, r5 │ │ │ │ + b 782fe8 <__cxa_atexit@plt+0x777044> │ │ │ │ + ldr r2, [pc, #88] @ 783020 <__cxa_atexit@plt+0x77707c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, #1 │ │ │ │ + b 782fdc <__cxa_atexit@plt+0x777038> │ │ │ │ + ldr r2, [pc, #64] @ 783018 <__cxa_atexit@plt+0x777074> │ │ │ │ + mov r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, sl] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #40] @ 783024 <__cxa_atexit@plt+0x777080> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 78c39c <__cxa_atexit@plt+0x7803f8> │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + cmpeq fp, r4, lsl #10 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7830a0 <__cxa_atexit@plt+0x7770fc> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78307c <__cxa_atexit@plt+0x7770d8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [pc, #36] @ 783084 <__cxa_atexit@plt+0x7770e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7830a0 <__cxa_atexit@plt+0x7770fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq pc, [fp, #-132] @ 0xffffff7c @ │ │ │ │ - cmppeq fp, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - cmppeq fp, ip, asr r8 @ p-variant is OBSOLETE │ │ │ │ - smlalbteq r1, fp, r4, r5 │ │ │ │ - andeq r3, r4, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 78c3cc <__cxa_atexit@plt+0x780428> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x014b1594 │ │ │ │ - andeq r3, r4, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r4, [r5, #12]! │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r9, r5, #8 │ │ │ │ - mov ip, r6 │ │ │ │ - ldm r9, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 78c42c <__cxa_atexit@plt+0x780488> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - bic r3, r4, fp │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - b 78c494 <__cxa_atexit@plt+0x7804f0> │ │ │ │ - ldr r2, [r8, #52] @ 0x34 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 78c4d4 <__cxa_atexit@plt+0x780530> │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78c4ac <__cxa_atexit@plt+0x780508> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78c458 <__cxa_atexit@plt+0x7804b4> │ │ │ │ - ldr r7, [pc, #104] @ 78c4d8 <__cxa_atexit@plt+0x780534> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #24] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #28] │ │ │ │ - b 78c0c8 <__cxa_atexit@plt+0x780124> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldm sp, {r0, r1, lr} │ │ │ │ - b 78c450 <__cxa_atexit@plt+0x7804ac> │ │ │ │ - ldrsheq pc, [fp, #-16] @ │ │ │ │ - cmppeq fp, ip, lsr #15 @ p-variant is OBSOLETE │ │ │ │ - smlalbbeq r1, fp, r8, r4 │ │ │ │ - andeq r0, r0, r7, lsr #25 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r0, r0, #4 │ │ │ │ - orr r7, lr, r1 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78c528 <__cxa_atexit@plt+0x780584> │ │ │ │ - mov fp, r7 │ │ │ │ + cmpeq ip, r8, lsr r4 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 783150 <__cxa_atexit@plt+0x7771ac> │ │ │ │ ldr r7, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 78c594 <__cxa_atexit@plt+0x7805f0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - b 78c56c <__cxa_atexit@plt+0x7805c8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r7, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - beq 78c594 <__cxa_atexit@plt+0x7805f0> │ │ │ │ - rsb r2, r7, #0 │ │ │ │ - and r2, r7, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 78c5f0 <__cxa_atexit@plt+0x78064c> │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - tst r0, r2 │ │ │ │ - bne 78c550 <__cxa_atexit@plt+0x7805ac> │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 78c554 <__cxa_atexit@plt+0x7805b0> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78c650 <__cxa_atexit@plt+0x7806ac> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78c664 <__cxa_atexit@plt+0x7806c0> │ │ │ │ - ldr r0, [pc, #272] @ 78c6c0 <__cxa_atexit@plt+0x78071c> │ │ │ │ + cmp r7, sl │ │ │ │ + bge 783138 <__cxa_atexit@plt+0x777194> │ │ │ │ + add r7, r9, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #184] @ 78317c <__cxa_atexit@plt+0x7771d8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ tst r7, #3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - beq 78c688 <__cxa_atexit@plt+0x7806e4> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 78c694 <__cxa_atexit@plt+0x7806f0> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r3, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #168] @ 78c6b0 <__cxa_atexit@plt+0x78070c> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 783144 <__cxa_atexit@plt+0x7771a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 783168 <__cxa_atexit@plt+0x7771c4> │ │ │ │ + ldr lr, [pc, #144] @ 783184 <__cxa_atexit@plt+0x7771e0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - beq 78c678 <__cxa_atexit@plt+0x7806d4> │ │ │ │ - ldr r2, [pc, #120] @ 78c6b4 <__cxa_atexit@plt+0x780710> │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r6, #16] │ │ │ │ + mov sl, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r1 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - ldr r7, [pc, #100] @ 78c6bc <__cxa_atexit@plt+0x780718> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 78c6b8 <__cxa_atexit@plt+0x780714> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #36]! @ 0x24 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r7, [pc, #40] @ 783180 <__cxa_atexit@plt+0x7771dc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + strheq sp, [fp, #-52] @ 0xffffffcc │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7831e8 <__cxa_atexit@plt+0x777244> │ │ │ │ + ldr lr, [pc, #72] @ 7831f4 <__cxa_atexit@plt+0x777250> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str lr, [sl, #4]! │ │ │ │ + add r5, r5, #24 │ │ │ │ + str r7, [sl, #8] │ │ │ │ + str r2, [sl, #12] │ │ │ │ + str r3, [sl, #16] │ │ │ │ + str r1, [sl, #20] │ │ │ │ + str r0, [sl, #24] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78323c <__cxa_atexit@plt+0x777298> │ │ │ │ + ldr r7, [pc, #52] @ 783250 <__cxa_atexit@plt+0x7772ac> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 783230 <__cxa_atexit@plt+0x77728c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 783260 <__cxa_atexit@plt+0x7772bc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 78c6c4 <__cxa_atexit@plt+0x780720> │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #16] @ 783254 <__cxa_atexit@plt+0x7772b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmppeq fp, r0, ror #11 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78c6f0 <__cxa_atexit@plt+0x78074c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 78c708 <__cxa_atexit@plt+0x780764> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbteq sp, fp, ip, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78c758 <__cxa_atexit@plt+0x7807b4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78c764 <__cxa_atexit@plt+0x7807c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78c768 <__cxa_atexit@plt+0x7807c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r7, [sp] │ │ │ │ + ldr sl, [r7, #4] │ │ │ │ + ldr r7, [pc, #444] @ 78343c <__cxa_atexit@plt+0x777498> │ │ │ │ + mov ip, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + and r6, r9, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 783300 <__cxa_atexit@plt+0x77735c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 783380 <__cxa_atexit@plt+0x7773dc> │ │ │ │ + bic r6, r9, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 783388 <__cxa_atexit@plt+0x7773e4> │ │ │ │ + ldr r0, [r9, #1] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + str ip, [r6] │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r4, r6 │ │ │ │ + bcc 783418 <__cxa_atexit@plt+0x777474> │ │ │ │ + cmp r1, #1 │ │ │ │ + blt 7833c8 <__cxa_atexit@plt+0x777424> │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r4, [pc, #352] @ 783448 <__cxa_atexit@plt+0x7774a4> │ │ │ │ + cmp fp, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + mov r4, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 783348 <__cxa_atexit@plt+0x7773a4> │ │ │ │ + ldr lr, [r9, #2] │ │ │ │ + ldr r2, [sp] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + ldr r1, [lr, #4] │ │ │ │ + cmp r0, r6 │ │ │ │ + str ip, [r2] │ │ │ │ + bcc 7833f4 <__cxa_atexit@plt+0x777450> │ │ │ │ + cmp r1, #1 │ │ │ │ + blt 783380 <__cxa_atexit@plt+0x7773dc> │ │ │ │ + ldr r9, [lr, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #264] @ 783440 <__cxa_atexit@plt+0x77749c> │ │ │ │ + cmp fp, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + bhi 7833dc <__cxa_atexit@plt+0x777438> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + bne 783284 <__cxa_atexit@plt+0x7772e0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7833d0 <__cxa_atexit@plt+0x77742c> │ │ │ │ + cmp r6, #4 │ │ │ │ + bne 7833ac <__cxa_atexit@plt+0x777408> │ │ │ │ + ldr r9, [r9, #1] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, #0 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr sl, [r9, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 7830a0 <__cxa_atexit@plt+0x7770fc> │ │ │ │ + ldr r2, [r9, #1] │ │ │ │ + ldr r9, [r9, #5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r4, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #104] @ 78344c <__cxa_atexit@plt+0x7774a8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 783444 <__cxa_atexit@plt+0x7774a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq pc, [fp, #-64] @ 0xffffffc0 @ │ │ │ │ - cmppeq fp, r8, lsl #9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78c7e8 <__cxa_atexit@plt+0x780844> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #92] @ 78c7f4 <__cxa_atexit@plt+0x780850> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 78c7cc <__cxa_atexit@plt+0x780828> │ │ │ │ - ldr r1, [pc, #68] @ 78c7f8 <__cxa_atexit@plt+0x780854> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 78c7fc <__cxa_atexit@plt+0x780858> │ │ │ │ + ldr r7, [pc, #48] @ 783450 <__cxa_atexit@plt+0x7774ac> │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + ldr r0, [r2, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r4, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r2, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + cmpeq fp, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, ror r1 │ │ │ │ + cmpeq fp, ip, lsr #2 │ │ │ │ + strdeq sp, [fp, #-4] │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7834cc <__cxa_atexit@plt+0x777528> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7834a8 <__cxa_atexit@plt+0x777504> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [pc, #36] @ 7834b0 <__cxa_atexit@plt+0x77750c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7834cc <__cxa_atexit@plt+0x777528> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015bf494 │ │ │ │ - cmppeq fp, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [fp, #-60] @ 0xffffffc4 @ │ │ │ │ - cmpeq fp, r4, ror #2 │ │ │ │ - andeq r5, r4, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 78c82c <__cxa_atexit@plt+0x780888> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, r4, lsr r1 │ │ │ │ - andeq r5, r4, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 78c88c <__cxa_atexit@plt+0x7808e8> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 78c8f8 <__cxa_atexit@plt+0x780954> │ │ │ │ - ldr r2, [r8, #52] @ 0x34 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 78c934 <__cxa_atexit@plt+0x780990> │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78c90c <__cxa_atexit@plt+0x780968> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78c8b8 <__cxa_atexit@plt+0x780914> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 78c938 <__cxa_atexit@plt+0x780994> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 78c528 <__cxa_atexit@plt+0x780584> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 78c8b0 <__cxa_atexit@plt+0x78090c> │ │ │ │ - @ instruction: 0x015bed90 │ │ │ │ - cmppeq fp, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ - cmpeq fp, r4, lsr #32 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + cmpeq ip, ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 78c9f4 <__cxa_atexit@plt+0x780a50> │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 78c9fc <__cxa_atexit@plt+0x780a58> │ │ │ │ - ldr r7, [pc, #160] @ 78ca14 <__cxa_atexit@plt+0x780a70> │ │ │ │ - ldr r0, [pc, #160] @ 78ca18 <__cxa_atexit@plt+0x780a74> │ │ │ │ - ldr lr, [pc, #160] @ 78ca1c <__cxa_atexit@plt+0x780a78> │ │ │ │ - ldr ip, [pc, #160] @ 78ca20 <__cxa_atexit@plt+0x780a7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r6, #13 │ │ │ │ - str ip, [r0, #12]! │ │ │ │ - add ip, r3, #16 │ │ │ │ + bcc 783564 <__cxa_atexit@plt+0x7775c0> │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + cmp r1, sl │ │ │ │ + bge 783548 <__cxa_atexit@plt+0x7775a4> │ │ │ │ + ldr lr, [pc, #176] @ 7835a4 <__cxa_atexit@plt+0x777600> │ │ │ │ + add r7, r9, r1, lsl #2 │ │ │ │ add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - stm ip, {r8, r9, lr} │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r9, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - beq 78c9e4 <__cxa_atexit@plt+0x780a40> │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, r2 │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + bhi 783584 <__cxa_atexit@plt+0x7775e0> │ │ │ │ + ldr r1, [pc, #120] @ 7835a8 <__cxa_atexit@plt+0x777604> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + beq 783558 <__cxa_atexit@plt+0x7775b4> │ │ │ │ + mov r5, r2 │ │ │ │ + b 783260 <__cxa_atexit@plt+0x7772bc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r3 │ │ │ │ - b 78ca04 <__cxa_atexit@plt+0x780a60> │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 78ca24 <__cxa_atexit@plt+0x780a80> │ │ │ │ + ldr r7, [pc, #68] @ 7835b0 <__cxa_atexit@plt+0x77760c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffba4c │ │ │ │ - @ instruction: 0xffffd458 │ │ │ │ - @ instruction: 0xffffc6c8 │ │ │ │ - cmpeq fp, r0, ror #2 │ │ │ │ - cmpeq fp, ip, lsr pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, #0 │ │ │ │ - b 789e04 <__cxa_atexit@plt+0x77de60> │ │ │ │ + ldr r2, [pc, #32] @ 7835ac <__cxa_atexit@plt+0x777608> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + smlalbbeq ip, fp, r4, pc @ │ │ │ │ + smlaltbeq ip, fp, r8, pc @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 78ca6c <__cxa_atexit@plt+0x780ac8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ - cmpeq fp, r4, lsl #30 │ │ │ │ + b 78362c <__cxa_atexit@plt+0x777688> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 783608 <__cxa_atexit@plt+0x777664> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [pc, #36] @ 783610 <__cxa_atexit@plt+0x77766c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 78362c <__cxa_atexit@plt+0x777688> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, lsr #29 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bhi 78ca88 <__cxa_atexit@plt+0x780ae4> │ │ │ │ - mov r7, fp │ │ │ │ - b 78ca9c <__cxa_atexit@plt+0x780af8> │ │ │ │ - ldr r7, [pc, #8] @ 78ca98 <__cxa_atexit@plt+0x780af4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7836c4 <__cxa_atexit@plt+0x777720> │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + cmp r1, sl │ │ │ │ + bge 7836a8 <__cxa_atexit@plt+0x777704> │ │ │ │ + ldr lr, [pc, #176] @ 783704 <__cxa_atexit@plt+0x777760> │ │ │ │ + add r7, r9, r1, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + bhi 7836e4 <__cxa_atexit@plt+0x777740> │ │ │ │ + ldr r1, [pc, #120] @ 783708 <__cxa_atexit@plt+0x777764> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + beq 7836b8 <__cxa_atexit@plt+0x777714> │ │ │ │ + mov r5, r2 │ │ │ │ + b 783260 <__cxa_atexit@plt+0x7772bc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 783710 <__cxa_atexit@plt+0x77776c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - smlaltteq r1, fp, r4, r0 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr fp, [pc, #528] @ 78ccc8 <__cxa_atexit@plt+0x780d24> │ │ │ │ - ldr r9, [pc, #528] @ 78cccc <__cxa_atexit@plt+0x780d28> │ │ │ │ - ldr r3, [pc, #508] @ 78ccbc <__cxa_atexit@plt+0x780d18> │ │ │ │ - ldr sl, [pc, #512] @ 78ccc4 <__cxa_atexit@plt+0x780d20> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 78cb30 <__cxa_atexit@plt+0x780b8c> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78cc88 <__cxa_atexit@plt+0x780ce4> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78cba8 <__cxa_atexit@plt+0x780c04> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 78cb9c <__cxa_atexit@plt+0x780bf8> │ │ │ │ - b 78cbf4 <__cxa_atexit@plt+0x780c50> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 78cc88 <__cxa_atexit@plt+0x780ce4> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #356] @ 78ccb8 <__cxa_atexit@plt+0x780d14> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #336] @ 78ccc0 <__cxa_atexit@plt+0x780d1c> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78cbf4 <__cxa_atexit@plt+0x780c50> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, r2, #4 │ │ │ │ - b 78cad8 <__cxa_atexit@plt+0x780b34> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78cc04 <__cxa_atexit@plt+0x780c60> │ │ │ │ - ldr r6, [r7, #5] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 78cc88 <__cxa_atexit@plt+0x780ce4> │ │ │ │ - ldr r6, [pc, #280] @ 78cce0 <__cxa_atexit@plt+0x780d3c> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ + ldr r2, [pc, #32] @ 78370c <__cxa_atexit@plt+0x777768> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 78cc9c <__cxa_atexit@plt+0x780cf8> │ │ │ │ - ldr r6, [r7, #9] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 78cc88 <__cxa_atexit@plt+0x780ce4> │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - mov r4, #0 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - cmp r3, #1 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - blt 78cc88 <__cxa_atexit@plt+0x780ce4> │ │ │ │ - ldr r1, [pc, #152] @ 78ccd4 <__cxa_atexit@plt+0x780d30> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + cmpeq fp, r4, lsr #28 │ │ │ │ + cmpeq fp, ip, asr #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #20] │ │ │ │ - beq 78cca8 <__cxa_atexit@plt+0x780d04> │ │ │ │ - ldr r4, [pc, #120] @ 78ccd8 <__cxa_atexit@plt+0x780d34> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - str r6, [r5, #-16] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r4, [r5, #-8] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r6, [pc, #96] @ 78ccdc <__cxa_atexit@plt+0x780d38> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 78ccd0 <__cxa_atexit@plt+0x780d2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 783758 <__cxa_atexit@plt+0x7777b4> │ │ │ │ + ldr r7, [pc, #64] @ 783778 <__cxa_atexit@plt+0x7777d4> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 78374c <__cxa_atexit@plt+0x7777a8> │ │ │ │ + mov r7, sl │ │ │ │ + b 783260 <__cxa_atexit@plt+0x7772bc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r7, [pc, #28] @ 78377c <__cxa_atexit@plt+0x7777d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 78cc9c <__cxa_atexit@plt+0x780cf8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, lsl #22 │ │ │ │ - andeq r0, r0, r4, ror #19 │ │ │ │ - cmpeq fp, r8, lsr #31 │ │ │ │ - muleq r0, r0, r8 │ │ │ │ - andeq r0, r0, r8, lsr #17 │ │ │ │ - ldrheq lr, [fp, #-136] @ 0xffffff78 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - smlalbbeq r0, fp, r0, ip │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r1, [pc, #44] @ 78cd2c <__cxa_atexit@plt+0x780d88> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - ldr r8, [pc, #20] @ 78cd30 <__cxa_atexit@plt+0x780d8c> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, r8, lsl pc │ │ │ │ - andeq r0, r0, r5, asr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78cd50 <__cxa_atexit@plt+0x780dac> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 78cdf8 <__cxa_atexit@plt+0x780e54> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 78cdf8 <__cxa_atexit@plt+0x780e54> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #308] @ 78cec0 <__cxa_atexit@plt+0x780f1c> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78ce98 <__cxa_atexit@plt+0x780ef4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78ceac <__cxa_atexit@plt+0x780f08> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr lr, [pc, #260] @ 78ced0 <__cxa_atexit@plt+0x780f2c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + smlaltbeq ip, fp, r8, sp │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7837ec <__cxa_atexit@plt+0x777848> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7837c8 <__cxa_atexit@plt+0x777824> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 7837d0 <__cxa_atexit@plt+0x77782c> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 78cff8 <__cxa_atexit@plt+0x781054> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78ce70 <__cxa_atexit@plt+0x780ecc> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78ce84 <__cxa_atexit@plt+0x780ee0> │ │ │ │ - ldr r3, [pc, #188] @ 78cecc <__cxa_atexit@plt+0x780f28> │ │ │ │ - mov r2, #0 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 7837ec <__cxa_atexit@plt+0x777848> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r0, ror #25 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78389c <__cxa_atexit@plt+0x7778f8> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 783880 <__cxa_atexit@plt+0x7778dc> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 7838c8 <__cxa_atexit@plt+0x777924> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #24]! │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - beq 78ce98 <__cxa_atexit@plt+0x780ef4> │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 783890 <__cxa_atexit@plt+0x7778ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78cea4 <__cxa_atexit@plt+0x780f00> │ │ │ │ - ldr lr, [pc, #144] @ 78ced4 <__cxa_atexit@plt+0x780f30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7838b4 <__cxa_atexit@plt+0x777910> │ │ │ │ + ldr r1, [pc, #148] @ 7838d0 <__cxa_atexit@plt+0x77792c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 7838d4 <__cxa_atexit@plt+0x777930> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm lr, {r5, r9, sl} │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 78cec8 <__cxa_atexit@plt+0x780f24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 78cec4 <__cxa_atexit@plt+0x780f20> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 78ceb0 <__cxa_atexit@plt+0x780f0c> │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #40] @ 7838cc <__cxa_atexit@plt+0x777928> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, r0, asr #27 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmpeq fp, r8, asr r7 │ │ │ │ - @ instruction: 0x015bed90 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + hvceq 48332 @ 0xbccc │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq ip, r8, lsr #26 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78cf24 <__cxa_atexit@plt+0x780f80> │ │ │ │ - ldr lr, [pc, #52] @ 78cf30 <__cxa_atexit@plt+0x780f8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + bcc 78393c <__cxa_atexit@plt+0x777998> │ │ │ │ + ldr r2, [pc, #76] @ 783948 <__cxa_atexit@plt+0x7779a4> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + ldr r8, [pc, #48] @ 78394c <__cxa_atexit@plt+0x7779a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq lr, [fp, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmpeq ip, r8, ror #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 783994 <__cxa_atexit@plt+0x7779f0> │ │ │ │ + ldr r7, [pc, #52] @ 7839a8 <__cxa_atexit@plt+0x777a04> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 783988 <__cxa_atexit@plt+0x7779e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7839b8 <__cxa_atexit@plt+0x777a14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7839ac <__cxa_atexit@plt+0x777a08> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq ip, fp, r8, fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [sl, #4]! │ │ │ │ + ldr lr, [pc, #408] @ 783b64 <__cxa_atexit@plt+0x777bc0> │ │ │ │ + ldr ip, [pc, #408] @ 783b68 <__cxa_atexit@plt+0x777bc4> │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78cf80 <__cxa_atexit@plt+0x780fdc> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78cf8c <__cxa_atexit@plt+0x780fe8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78cf90 <__cxa_atexit@plt+0x780fec> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r9, #0 │ │ │ │ + add ip, pc, ip │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 783a3c <__cxa_atexit@plt+0x777a98> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 783aa4 <__cxa_atexit@plt+0x777b00> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 783ab8 <__cxa_atexit@plt+0x777b14> │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 783b2c <__cxa_atexit@plt+0x777b88> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 783aa4 <__cxa_atexit@plt+0x777b00> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #316] @ 783b70 <__cxa_atexit@plt+0x777bcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + b 783a68 <__cxa_atexit@plt+0x777ac4> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 783b20 <__cxa_atexit@plt+0x777b7c> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 783aa4 <__cxa_atexit@plt+0x777b00> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 783b08 <__cxa_atexit@plt+0x777b64> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r8, #3 │ │ │ │ + str ip, [r5] │ │ │ │ + bne 7839dc <__cxa_atexit@plt+0x777a38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 783ad8 <__cxa_atexit@plt+0x777b34> │ │ │ │ + ldr r8, [r8, #1] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r8, #4] │ │ │ │ + b 7837ec <__cxa_atexit@plt+0x777848> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 783b54 <__cxa_atexit@plt+0x777bb0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r8, #1] │ │ │ │ + ldr r1, [pc, #132] @ 783b7c <__cxa_atexit@plt+0x777bd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r8, asr #25 │ │ │ │ - cmpeq fp, ip, ror #24 │ │ │ │ - andeq r1, r0, r8, ror #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78cfe8 <__cxa_atexit@plt+0x781044> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr lr, [pc, #52] @ 78cff4 <__cxa_atexit@plt+0x781050> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 78cff8 <__cxa_atexit@plt+0x781054> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #100] @ 783b74 <__cxa_atexit@plt+0x777bd0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 783b6c <__cxa_atexit@plt+0x777bc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 783b34 <__cxa_atexit@plt+0x777b90> │ │ │ │ + ldr r7, [pc, #68] @ 783b78 <__cxa_atexit@plt+0x777bd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r4, ror #10 │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 78d064 <__cxa_atexit@plt+0x7810c0> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #292] @ 78d144 <__cxa_atexit@plt+0x7811a0> │ │ │ │ - mov r3, #0 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + cmpeq fp, ip, lsl #20 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + cmpeq fp, r4, lsl sl │ │ │ │ + strdeq ip, [fp, #-156] @ 0xffffff64 │ │ │ │ + cmpeq ip, ip, lsl #21 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 783bec <__cxa_atexit@plt+0x777c48> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 783bc8 <__cxa_atexit@plt+0x777c24> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 783bd0 <__cxa_atexit@plt+0x777c2c> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 783bec <__cxa_atexit@plt+0x777c48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r0, ror #17 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 783c7c <__cxa_atexit@plt+0x777cd8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 783c5c <__cxa_atexit@plt+0x777cb8> │ │ │ │ + ldr r1, [pc, #168] @ 783cbc <__cxa_atexit@plt+0x777d18> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78d104 <__cxa_atexit@plt+0x781160> │ │ │ │ - ldr r3, [pc, #260] @ 78d148 <__cxa_atexit@plt+0x7811a4> │ │ │ │ - ldr r2, [pc, #260] @ 78d14c <__cxa_atexit@plt+0x7811a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #228] @ 78d150 <__cxa_atexit@plt+0x7811ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78d110 <__cxa_atexit@plt+0x78116c> │ │ │ │ - ldr r2, [pc, #204] @ 78d154 <__cxa_atexit@plt+0x7811b0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 783c9c <__cxa_atexit@plt+0x777cf8> │ │ │ │ + ldr r1, [pc, #120] @ 783cc0 <__cxa_atexit@plt+0x777d1c> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 78d104 <__cxa_atexit@plt+0x781160> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr lr, [r7, #20]! │ │ │ │ - ldmib r7, {r0, sl} │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - ldr r2, [pc, #168] @ 78d158 <__cxa_atexit@plt+0x7811b4> │ │ │ │ - add r3, sl, lr, lsl #2 │ │ │ │ - add r8, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78d128 <__cxa_atexit@plt+0x781184> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r9, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78d0cc <__cxa_atexit@plt+0x781128> │ │ │ │ - ldr r3, [pc, #120] @ 78d15c <__cxa_atexit@plt+0x7811b8> │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [sl] │ │ │ │ - add r3, r0, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 78cd50 <__cxa_atexit@plt+0x780dac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 783c70 <__cxa_atexit@plt+0x777ccc> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7839b8 <__cxa_atexit@plt+0x777a14> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - b 78cd50 <__cxa_atexit@plt+0x780dac> │ │ │ │ - ldr r1, [r8] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 78d0c4 <__cxa_atexit@plt+0x781120> │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq fp, r8, ror #9 │ │ │ │ - cmpeq fp, r0, ror #8 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - cmpeq fp, ip, ror r5 │ │ │ │ - cmpeq fp, r0, asr #22 │ │ │ │ - andeq r4, r2, sp, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78d194 <__cxa_atexit@plt+0x7811f0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 78d198 <__cxa_atexit@plt+0x7811f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, r8, lsr #7 │ │ │ │ - andeq r9, r4, lr, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78d1e8 <__cxa_atexit@plt+0x781244> │ │ │ │ - ldr r3, [pc, #68] @ 78d208 <__cxa_atexit@plt+0x781264> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 78d200 <__cxa_atexit@plt+0x78125c> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 78d234 <__cxa_atexit@plt+0x781290> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 78cff8 <__cxa_atexit@plt+0x781054> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r9, r4, lr, asr #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 78d234 <__cxa_atexit@plt+0x781290> │ │ │ │ - andeq r4, r2, sp, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add lr, r9, #8 │ │ │ │ - mov ip, fp │ │ │ │ - cmp r6, lr │ │ │ │ - bcc 78d380 <__cxa_atexit@plt+0x7813dc> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #16]! │ │ │ │ - ldr r0, [r8, #-12] │ │ │ │ - ldr r3, [r8, #-4] │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r8, #-8] │ │ │ │ - lsl r2, r6, #2 │ │ │ │ - add r1, r7, #8 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr fp, [r2, r1] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #380] @ 78d3fc <__cxa_atexit@plt+0x781458> │ │ │ │ - add sl, r1, r3, lsl #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78d3a0 <__cxa_atexit@plt+0x7813fc> │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [sl] │ │ │ │ - strex r6, fp, [sl] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 78d294 <__cxa_atexit@plt+0x7812f0> │ │ │ │ - ldr r1, [pc, #340] @ 78d400 <__cxa_atexit@plt+0x78145c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r6, [pc, #332] @ 78d404 <__cxa_atexit@plt+0x781460> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r6, [r9, #4] │ │ │ │ - sub r6, lr, #2 │ │ │ │ - str r6, [r8] │ │ │ │ - and r6, r6, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 78d34c <__cxa_atexit@plt+0x7813a8> │ │ │ │ - ldr r6, [pc, #300] @ 78d408 <__cxa_atexit@plt+0x781464> │ │ │ │ - tst r0, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - beq 78d368 <__cxa_atexit@plt+0x7813c4> │ │ │ │ - mov sl, r5 │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r8, [sl, #24]! │ │ │ │ - ldmib sl, {r2, r9} │ │ │ │ - ldr r7, [sl, #-4] │ │ │ │ - ldr r0, [pc, #264] @ 78d40c <__cxa_atexit@plt+0x781468> │ │ │ │ - add r6, r9, r8, lsl #2 │ │ │ │ - add r5, r6, #8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 78d3c4 <__cxa_atexit@plt+0x781420> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r5] │ │ │ │ - strex r6, r7, [r5] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 78d320 <__cxa_atexit@plt+0x78137c> │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r6, r8, #1 │ │ │ │ - str r1, [r9] │ │ │ │ - str r6, [fp, #24] │ │ │ │ - str r7, [fp, #28] │ │ │ │ - mov r5, sl │ │ │ │ - b 78d35c <__cxa_atexit@plt+0x7813b8> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 78cd50 <__cxa_atexit@plt+0x780dac> │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r0, [r0] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, ip │ │ │ │ + ldr r7, [pc, #68] @ 783cc8 <__cxa_atexit@plt+0x777d24> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #140] @ 78d414 <__cxa_atexit@plt+0x781470> │ │ │ │ - mov fp, ip │ │ │ │ - mov r0, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [sl] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldmib sp, {r0, lr} │ │ │ │ - b 78d290 <__cxa_atexit@plt+0x7812ec> │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - mov r6, lr │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [pc, #40] @ 78d410 <__cxa_atexit@plt+0x78146c> │ │ │ │ - mov r2, r4 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 78d318 <__cxa_atexit@plt+0x781374> │ │ │ │ - ldrheq lr, [fp, #-48] @ 0xffffffd0 │ │ │ │ - cmpeq fp, ip, ror r9 │ │ │ │ - cmpeq fp, r0, lsl r2 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - cmpeq fp, r8, lsr #6 │ │ │ │ - cmpeq fp, r8, lsr r8 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r2, r0, r9, asr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - ldmib r5, {r6, fp} │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [pc, #108] @ 78d4ac <__cxa_atexit@plt+0x781508> │ │ │ │ - add r0, fp, r9, lsl #2 │ │ │ │ - add r7, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78d494 <__cxa_atexit@plt+0x7814f0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78d45c <__cxa_atexit@plt+0x7814b8> │ │ │ │ - ldr r0, [pc, #60] @ 78d4b0 <__cxa_atexit@plt+0x78150c> │ │ │ │ - add r7, r9, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [r8, #12] │ │ │ │ - b 78cd50 <__cxa_atexit@plt+0x780dac> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {r2, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r2, lr} │ │ │ │ - b 78d454 <__cxa_atexit@plt+0x7814b0> │ │ │ │ - cmpeq fp, ip, ror #3 │ │ │ │ - ldrheq lr, [fp, #-112] @ 0xffffff90 │ │ │ │ - strheq r0, [fp, #-64] @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r2, [pc, #32] @ 783cc4 <__cxa_atexit@plt+0x777d20> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 78ca9c <__cxa_atexit@plt+0x780af8> │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78d504 <__cxa_atexit@plt+0x781560> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #12] @ 78d508 <__cxa_atexit@plt+0x781564> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, r8, lsr r0 │ │ │ │ - andeq r0, r0, r6, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78d52c <__cxa_atexit@plt+0x781588> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 78d59c <__cxa_atexit@plt+0x7815f8> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #96] @ 78d5b8 <__cxa_atexit@plt+0x781614> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + smlalbbeq ip, fp, r0, r8 │ │ │ │ + smlaltbeq ip, fp, r4, r8 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 783d38 <__cxa_atexit@plt+0x777d94> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 783d14 <__cxa_atexit@plt+0x777d70> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 783d1c <__cxa_atexit@plt+0x777d78> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 783d38 <__cxa_atexit@plt+0x777d94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015c7794 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 783dc8 <__cxa_atexit@plt+0x777e24> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 783da8 <__cxa_atexit@plt+0x777e04> │ │ │ │ + ldr r1, [pc, #168] @ 783e08 <__cxa_atexit@plt+0x777e64> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 783de8 <__cxa_atexit@plt+0x777e44> │ │ │ │ + ldr r1, [pc, #120] @ 783e0c <__cxa_atexit@plt+0x777e68> │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 78d5b0 <__cxa_atexit@plt+0x78160c> │ │ │ │ - ldr r2, [pc, #64] @ 78d5bc <__cxa_atexit@plt+0x781618> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #44] @ 78d5c0 <__cxa_atexit@plt+0x78161c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #32] @ 78d5c4 <__cxa_atexit@plt+0x781620> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 783dbc <__cxa_atexit@plt+0x777e18> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7839b8 <__cxa_atexit@plt+0x777a14> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, r0, lsr #31 │ │ │ │ - @ instruction: 0x015be694 │ │ │ │ - @ instruction: 0x014b039c │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 78ca9c <__cxa_atexit@plt+0x780af8> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 78d604 <__cxa_atexit@plt+0x781660> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - cmpeq fp, ip, ror #6 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #68] @ 783e14 <__cxa_atexit@plt+0x777e70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - bhi 78d620 <__cxa_atexit@plt+0x78167c> │ │ │ │ - mov r7, fp │ │ │ │ - b 78d634 <__cxa_atexit@plt+0x781690> │ │ │ │ - ldr r7, [pc, #8] @ 78d630 <__cxa_atexit@plt+0x78168c> │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 783e10 <__cxa_atexit@plt+0x777e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, asr r5 │ │ │ │ - stmib sp, {r4, r6, r7} │ │ │ │ - sub r6, r5, #4 │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr fp, [pc, #532] @ 78d864 <__cxa_atexit@plt+0x7818c0> │ │ │ │ - ldr r9, [pc, #532] @ 78d868 <__cxa_atexit@plt+0x7818c4> │ │ │ │ - ldr r3, [pc, #512] @ 78d858 <__cxa_atexit@plt+0x7818b4> │ │ │ │ - ldr sl, [pc, #516] @ 78d860 <__cxa_atexit@plt+0x7818bc> │ │ │ │ - mov r1, #15 │ │ │ │ - mov r0, #1 │ │ │ │ - mvn ip, #3 │ │ │ │ - add fp, pc, fp │ │ │ │ - mov lr, #0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r4, r7, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 78d6c8 <__cxa_atexit@plt+0x781724> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78d824 <__cxa_atexit@plt+0x781880> │ │ │ │ - bic r4, r7, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78d744 <__cxa_atexit@plt+0x7817a0> │ │ │ │ - and r4, r1, r8, lsr r2 │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - add r4, r6, r4, lsl #2 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - bne 78d734 <__cxa_atexit@plt+0x781790> │ │ │ │ - b 78d784 <__cxa_atexit@plt+0x7817e0> │ │ │ │ - ldr r4, [r7, #6] │ │ │ │ - and r6, r1, r8, lsr r2 │ │ │ │ - tst r4, r0, lsl r6 │ │ │ │ - beq 78d824 <__cxa_atexit@plt+0x781880> │ │ │ │ - lsl r6, r0, r6 │ │ │ │ - sub r6, r6, #1 │ │ │ │ - and r4, r4, r6 │ │ │ │ - ldr r6, [pc, #360] @ 78d854 <__cxa_atexit@plt+0x7818b0> │ │ │ │ - and r6, r6, r4, lsr #1 │ │ │ │ - sub r4, r4, r6 │ │ │ │ - and r6, r3, r4, lsr #2 │ │ │ │ - and r4, r4, r3 │ │ │ │ - add r4, r4, r6 │ │ │ │ - add r4, r4, r4, lsr #4 │ │ │ │ - ldr r6, [pc, #340] @ 78d85c <__cxa_atexit@plt+0x7818b8> │ │ │ │ - and r4, r4, sl │ │ │ │ - mul r4, r4, r6 │ │ │ │ - ldr r6, [r7, #2] │ │ │ │ - and r4, ip, r4, lsr #22 │ │ │ │ - add r4, r4, r6 │ │ │ │ - ldr r7, [r4, #8] │ │ │ │ - add r4, r2, #4 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r4, [r5, #16] │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78d784 <__cxa_atexit@plt+0x7817e0> │ │ │ │ - add r2, r2, #4 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - b 78d670 <__cxa_atexit@plt+0x7816cc> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78d794 <__cxa_atexit@plt+0x7817f0> │ │ │ │ - ldr r6, [r7, #5] │ │ │ │ - cmp r8, r6 │ │ │ │ - bne 78d824 <__cxa_atexit@plt+0x781880> │ │ │ │ - ldr r6, [pc, #284] @ 78d87c <__cxa_atexit@plt+0x7818d8> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r5, [sp] │ │ │ │ - b 78d838 <__cxa_atexit@plt+0x781894> │ │ │ │ - ldr r6, [r7, #9] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 78d824 <__cxa_atexit@plt+0x781880> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r6, [r7, #1] │ │ │ │ - mov r4, #0 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - stmib r5, {r3, r6} │ │ │ │ - cmp r7, #1 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - stmdb r5, {r4, r7} │ │ │ │ - blt 78d824 <__cxa_atexit@plt+0x781880> │ │ │ │ - ldr r2, [pc, #160] @ 78d870 <__cxa_atexit@plt+0x7818cc> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + cmpeq fp, r4, lsr r7 │ │ │ │ + cmpeq fp, ip, asr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3, #20] │ │ │ │ - beq 78d844 <__cxa_atexit@plt+0x7818a0> │ │ │ │ - ldr r4, [pc, #128] @ 78d874 <__cxa_atexit@plt+0x7818d0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r6, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r6, [pc, #96] @ 78d878 <__cxa_atexit@plt+0x7818d4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 78d86c <__cxa_atexit@plt+0x7818c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 783e6c <__cxa_atexit@plt+0x777ec8> │ │ │ │ + ldr r7, [pc, #80] @ 783e8c <__cxa_atexit@plt+0x777ee8> │ │ │ │ + ldr r2, [pc, #80] @ 783e90 <__cxa_atexit@plt+0x777eec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 783e60 <__cxa_atexit@plt+0x777ebc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7839b8 <__cxa_atexit@plt+0x777a14> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ + ldr r7, [pc, #32] @ 783e94 <__cxa_atexit@plt+0x777ef0> │ │ │ │ + ldr r5, [pc, #32] @ 783e98 <__cxa_atexit@plt+0x777ef4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 78d838 <__cxa_atexit@plt+0x781894> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, ror #19 │ │ │ │ - cmpeq fp, ip, lsl #8 │ │ │ │ - andeq r0, r0, r0, lsr #17 │ │ │ │ - andeq r0, r0, r0, asr #17 │ │ │ │ - cmpeq fp, ip, lsl sp │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - smlaltteq r0, fp, r4, r0 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [pc, #44] @ 78d8c8 <__cxa_atexit@plt+0x781924> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - ldr r8, [pc, #20] @ 78d8cc <__cxa_atexit@plt+0x781928> │ │ │ │ - cmp r0, r3 │ │ │ │ - movlt r3, r0 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, ip, ror r3 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78d8ec <__cxa_atexit@plt+0x781948> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 78d994 <__cxa_atexit@plt+0x7819f0> │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 78d994 <__cxa_atexit@plt+0x7819f0> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #308] @ 78da5c <__cxa_atexit@plt+0x781ab8> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78da34 <__cxa_atexit@plt+0x781a90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78da48 <__cxa_atexit@plt+0x781aa4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr lr, [pc, #260] @ 78da6c <__cxa_atexit@plt+0x781ac8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + cmpeq ip, r0, ror r6 │ │ │ │ + strheq ip, [fp, #-100] @ 0xffffff9c │ │ │ │ + cmpeq ip, ip, lsr r6 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 783f08 <__cxa_atexit@plt+0x777f64> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 783ee4 <__cxa_atexit@plt+0x777f40> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 783eec <__cxa_atexit@plt+0x777f48> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 78db94 <__cxa_atexit@plt+0x781bf0> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78da0c <__cxa_atexit@plt+0x781a68> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78da20 <__cxa_atexit@plt+0x781a7c> │ │ │ │ - ldr r3, [pc, #188] @ 78da68 <__cxa_atexit@plt+0x781ac4> │ │ │ │ - mov r2, #0 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 783f08 <__cxa_atexit@plt+0x777f64> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r4, asr #11 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 783fb8 <__cxa_atexit@plt+0x778014> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 783f9c <__cxa_atexit@plt+0x777ff8> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 783fe4 <__cxa_atexit@plt+0x778040> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - beq 78da34 <__cxa_atexit@plt+0x781a90> │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 783fac <__cxa_atexit@plt+0x778008> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78da40 <__cxa_atexit@plt+0x781a9c> │ │ │ │ - ldr lr, [pc, #144] @ 78da70 <__cxa_atexit@plt+0x781acc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 783fd0 <__cxa_atexit@plt+0x77802c> │ │ │ │ + ldr r1, [pc, #148] @ 783fec <__cxa_atexit@plt+0x778048> │ │ │ │ + mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 783ff0 <__cxa_atexit@plt+0x77804c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm lr, {r5, r9, sl} │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 78da64 <__cxa_atexit@plt+0x781ac0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 78da60 <__cxa_atexit@plt+0x781abc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 78da4c <__cxa_atexit@plt+0x781aa8> │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r7, [pc, #40] @ 783fe8 <__cxa_atexit@plt+0x778044> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, r4, lsr #4 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrheq sp, [fp, #-188] @ 0xffffff44 │ │ │ │ - ldrsheq lr, [fp, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + hvceq 48212 @ 0xbc54 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq ip, ip, lsl #12 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78dac0 <__cxa_atexit@plt+0x781b1c> │ │ │ │ - ldr lr, [pc, #52] @ 78dacc <__cxa_atexit@plt+0x781b28> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 784058 <__cxa_atexit@plt+0x7780b4> │ │ │ │ + ldr r2, [pc, #76] @ 784064 <__cxa_atexit@plt+0x7780c0> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + ldr r8, [pc, #48] @ 784068 <__cxa_atexit@plt+0x7780c4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, ip, lsr r1 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmpeq ip, ip, asr #10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7840b0 <__cxa_atexit@plt+0x77810c> │ │ │ │ + ldr r7, [pc, #52] @ 7840c4 <__cxa_atexit@plt+0x778120> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 7840a4 <__cxa_atexit@plt+0x778100> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7840d4 <__cxa_atexit@plt+0x778130> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7840c8 <__cxa_atexit@plt+0x778124> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq ip, fp, r0, r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [sl, #4]! │ │ │ │ + ldr lr, [pc, #408] @ 784280 <__cxa_atexit@plt+0x7782dc> │ │ │ │ + ldr ip, [pc, #408] @ 784284 <__cxa_atexit@plt+0x7782e0> │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78db1c <__cxa_atexit@plt+0x781b78> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #40] @ 78db28 <__cxa_atexit@plt+0x781b84> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78db2c <__cxa_atexit@plt+0x781b88> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r9, #0 │ │ │ │ + add ip, pc, ip │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 784158 <__cxa_atexit@plt+0x7781b4> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7841c0 <__cxa_atexit@plt+0x77821c> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7841d4 <__cxa_atexit@plt+0x778230> │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 784248 <__cxa_atexit@plt+0x7782a4> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 7841c0 <__cxa_atexit@plt+0x77821c> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #316] @ 78428c <__cxa_atexit@plt+0x7782e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + b 784184 <__cxa_atexit@plt+0x7781e0> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78423c <__cxa_atexit@plt+0x778298> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 7841c0 <__cxa_atexit@plt+0x77821c> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 784224 <__cxa_atexit@plt+0x778280> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r8, #3 │ │ │ │ + str ip, [r5] │ │ │ │ + bne 7840f8 <__cxa_atexit@plt+0x778154> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 7841f4 <__cxa_atexit@plt+0x778250> │ │ │ │ + ldr r8, [r8, #1] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r8, #4] │ │ │ │ + b 783f08 <__cxa_atexit@plt+0x777f64> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 784270 <__cxa_atexit@plt+0x7782cc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r8, #5] │ │ │ │ + ldr r1, [pc, #132] @ 784298 <__cxa_atexit@plt+0x7782f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, ip, lsr #2 │ │ │ │ - ldrsbeq lr, [fp, #-0] │ │ │ │ - andeq r0, r0, r8, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78db84 <__cxa_atexit@plt+0x781be0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - ldr lr, [pc, #52] @ 78db90 <__cxa_atexit@plt+0x781bec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 78db94 <__cxa_atexit@plt+0x781bf0> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #100] @ 784290 <__cxa_atexit@plt+0x7782ec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 784288 <__cxa_atexit@plt+0x7782e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 784250 <__cxa_atexit@plt+0x7782ac> │ │ │ │ + ldr r7, [pc, #68] @ 784294 <__cxa_atexit@plt+0x7782f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r8, asr #19 │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 78dc00 <__cxa_atexit@plt+0x781c5c> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #292] @ 78dce0 <__cxa_atexit@plt+0x781d3c> │ │ │ │ - mov r3, #0 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + cmpeq fp, r4, lsl #6 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + cmpeq fp, ip, lsl #6 │ │ │ │ + strdeq ip, [fp, #-36] @ 0xffffffdc │ │ │ │ + cmpeq ip, r0, ror r3 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 784308 <__cxa_atexit@plt+0x778364> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7842e4 <__cxa_atexit@plt+0x778340> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 7842ec <__cxa_atexit@plt+0x778348> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 784308 <__cxa_atexit@plt+0x778364> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r4, asr #3 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 784398 <__cxa_atexit@plt+0x7783f4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 784378 <__cxa_atexit@plt+0x7783d4> │ │ │ │ + ldr r1, [pc, #168] @ 7843d8 <__cxa_atexit@plt+0x778434> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78dca0 <__cxa_atexit@plt+0x781cfc> │ │ │ │ - ldr r3, [pc, #260] @ 78dce4 <__cxa_atexit@plt+0x781d40> │ │ │ │ - ldr r2, [pc, #260] @ 78dce8 <__cxa_atexit@plt+0x781d44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #228] @ 78dcec <__cxa_atexit@plt+0x781d48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78dcac <__cxa_atexit@plt+0x781d08> │ │ │ │ - ldr r2, [pc, #204] @ 78dcf0 <__cxa_atexit@plt+0x781d4c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 7843b8 <__cxa_atexit@plt+0x778414> │ │ │ │ + ldr r1, [pc, #120] @ 7843dc <__cxa_atexit@plt+0x778438> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 78dca0 <__cxa_atexit@plt+0x781cfc> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr lr, [r7, #20]! │ │ │ │ - ldmib r7, {r0, sl} │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - ldr r2, [pc, #168] @ 78dcf4 <__cxa_atexit@plt+0x781d50> │ │ │ │ - add r3, sl, lr, lsl #2 │ │ │ │ - add r8, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78dcc4 <__cxa_atexit@plt+0x781d20> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r9, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78dc68 <__cxa_atexit@plt+0x781cc4> │ │ │ │ - ldr r3, [pc, #120] @ 78dcf8 <__cxa_atexit@plt+0x781d54> │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [sl] │ │ │ │ - add r3, r0, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 78d8ec <__cxa_atexit@plt+0x781948> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 78438c <__cxa_atexit@plt+0x7783e8> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7840d4 <__cxa_atexit@plt+0x778130> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - b 78d8ec <__cxa_atexit@plt+0x781948> │ │ │ │ - ldr r1, [r8] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 78dc60 <__cxa_atexit@plt+0x781cbc> │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq fp, ip, asr #18 │ │ │ │ - cmpeq fp, r4, asr #17 │ │ │ │ - muleq r0, r0, r3 │ │ │ │ - cmpeq fp, r0, ror #19 │ │ │ │ - cmpeq fp, r4, lsr #31 │ │ │ │ - andeq r4, r1, sp, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78dd30 <__cxa_atexit@plt+0x781d8c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 78dd34 <__cxa_atexit@plt+0x781d90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, ip, lsl #16 │ │ │ │ - andeq r9, r2, lr, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78dd84 <__cxa_atexit@plt+0x781de0> │ │ │ │ - ldr r3, [pc, #68] @ 78dda4 <__cxa_atexit@plt+0x781e00> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 78dd9c <__cxa_atexit@plt+0x781df8> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 78ddd0 <__cxa_atexit@plt+0x781e2c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 78db94 <__cxa_atexit@plt+0x781bf0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r9, r2, lr, asr #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 78ddd0 <__cxa_atexit@plt+0x781e2c> │ │ │ │ - andeq r4, r1, sp, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add lr, r9, #8 │ │ │ │ - mov ip, fp │ │ │ │ - cmp r6, lr │ │ │ │ - bcc 78df1c <__cxa_atexit@plt+0x781f78> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r7, [r8, #16]! │ │ │ │ - ldr r0, [r8, #-12] │ │ │ │ - ldr r3, [r8, #-4] │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r8, #-8] │ │ │ │ - lsl r2, r6, #2 │ │ │ │ - add r1, r7, #8 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr fp, [r2, r1] │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #380] @ 78df98 <__cxa_atexit@plt+0x781ff4> │ │ │ │ - add sl, r1, r3, lsl #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78df3c <__cxa_atexit@plt+0x781f98> │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [sl] │ │ │ │ - strex r6, fp, [sl] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 78de30 <__cxa_atexit@plt+0x781e8c> │ │ │ │ - ldr r1, [pc, #340] @ 78df9c <__cxa_atexit@plt+0x781ff8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r6, [pc, #332] @ 78dfa0 <__cxa_atexit@plt+0x781ffc> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r6, [r9, #4] │ │ │ │ - sub r6, lr, #2 │ │ │ │ - str r6, [r8] │ │ │ │ - and r6, r6, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 78dee8 <__cxa_atexit@plt+0x781f44> │ │ │ │ - ldr r6, [pc, #300] @ 78dfa4 <__cxa_atexit@plt+0x782000> │ │ │ │ - tst r0, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - beq 78df04 <__cxa_atexit@plt+0x781f60> │ │ │ │ - mov sl, r5 │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r8, [sl, #24]! │ │ │ │ - ldmib sl, {r2, r9} │ │ │ │ - ldr r7, [sl, #-4] │ │ │ │ - ldr r0, [pc, #264] @ 78dfa8 <__cxa_atexit@plt+0x782004> │ │ │ │ - add r6, r9, r8, lsl #2 │ │ │ │ - add r5, r6, #8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r0, [r0] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 78df60 <__cxa_atexit@plt+0x781fbc> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r5] │ │ │ │ - strex r6, r7, [r5] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 78debc <__cxa_atexit@plt+0x781f18> │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r6, r8, #1 │ │ │ │ - str r1, [r9] │ │ │ │ - str r6, [fp, #24] │ │ │ │ - str r7, [fp, #28] │ │ │ │ - mov r5, sl │ │ │ │ - b 78def8 <__cxa_atexit@plt+0x781f54> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, ip │ │ │ │ - b 78d8ec <__cxa_atexit@plt+0x781948> │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r0, [r0] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, lr │ │ │ │ - mov fp, ip │ │ │ │ + ldr r7, [pc, #68] @ 7843e4 <__cxa_atexit@plt+0x778440> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #140] @ 78dfb0 <__cxa_atexit@plt+0x78200c> │ │ │ │ - mov fp, ip │ │ │ │ - mov r0, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [sl] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldmib sp, {r0, lr} │ │ │ │ - b 78de2c <__cxa_atexit@plt+0x781e88> │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - mov r6, lr │ │ │ │ - mov r4, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [pc, #40] @ 78dfac <__cxa_atexit@plt+0x782008> │ │ │ │ - mov r2, r4 │ │ │ │ - mov lr, r6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 78deb4 <__cxa_atexit@plt+0x781f10> │ │ │ │ - cmpeq fp, r4, lsl r8 │ │ │ │ - cmpeq fp, r0, ror #27 │ │ │ │ - cmpeq fp, r4, ror r6 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - cmpeq fp, ip, lsl #15 │ │ │ │ - @ instruction: 0x015bdc9c │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r1, r0, r9, asr #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - ldmib r5, {r6, fp} │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [pc, #108] @ 78e048 <__cxa_atexit@plt+0x7820a4> │ │ │ │ - add r0, fp, r9, lsl #2 │ │ │ │ - add r7, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78e030 <__cxa_atexit@plt+0x78208c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78dff8 <__cxa_atexit@plt+0x782054> │ │ │ │ - ldr r0, [pc, #60] @ 78e04c <__cxa_atexit@plt+0x7820a8> │ │ │ │ - add r7, r9, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [r8, #12] │ │ │ │ - b 78d8ec <__cxa_atexit@plt+0x781948> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {r2, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r2, lr} │ │ │ │ - b 78dff0 <__cxa_atexit@plt+0x78204c> │ │ │ │ - cmpeq fp, r0, asr r6 │ │ │ │ - cmpeq fp, r4, lsl ip │ │ │ │ - cmppeq sl, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ + ldr r2, [pc, #32] @ 7843e0 <__cxa_atexit@plt+0x77843c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 78d634 <__cxa_atexit@plt+0x781690> │ │ │ │ - andeq r0, r0, r7, ror #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78e0b0 <__cxa_atexit@plt+0x78210c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + hvceq 48152 @ 0xbc18 │ │ │ │ + @ instruction: 0x014bc19c │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 784454 <__cxa_atexit@plt+0x7784b0> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 784430 <__cxa_atexit@plt+0x77848c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 784438 <__cxa_atexit@plt+0x778494> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #12] @ 78e0b4 <__cxa_atexit@plt+0x782110> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, ip, lsl #9 │ │ │ │ - andeq r1, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78e114 <__cxa_atexit@plt+0x782170> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - str r7, [r2, #24]! │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78e1b0 <__cxa_atexit@plt+0x78220c> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #240] @ 78e1e4 <__cxa_atexit@plt+0x782240> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 784454 <__cxa_atexit@plt+0x7784b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 78e190 <__cxa_atexit@plt+0x7821ec> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #144] @ 78e1d0 <__cxa_atexit@plt+0x78222c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + cmpeq ip, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7844e4 <__cxa_atexit@plt+0x778540> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 7844c4 <__cxa_atexit@plt+0x778520> │ │ │ │ + ldr r1, [pc, #168] @ 784524 <__cxa_atexit@plt+0x778580> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 784504 <__cxa_atexit@plt+0x778560> │ │ │ │ + ldr r1, [pc, #120] @ 784528 <__cxa_atexit@plt+0x778584> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq 78e1a4 <__cxa_atexit@plt+0x782200> │ │ │ │ - ldr r3, [pc, #108] @ 78e1d4 <__cxa_atexit@plt+0x782230> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [pc, #80] @ 78e1d8 <__cxa_atexit@plt+0x782234> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #68] @ 78e1dc <__cxa_atexit@plt+0x782238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq 7844d8 <__cxa_atexit@plt+0x778534> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7840d4 <__cxa_atexit@plt+0x778130> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 784530 <__cxa_atexit@plt+0x77858c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 78452c <__cxa_atexit@plt+0x778588> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + cmpeq fp, ip, lsr #32 │ │ │ │ + qdaddeq ip, r4, fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 784588 <__cxa_atexit@plt+0x7785e4> │ │ │ │ + ldr r7, [pc, #80] @ 7845a8 <__cxa_atexit@plt+0x778604> │ │ │ │ + ldr r2, [pc, #80] @ 7845ac <__cxa_atexit@plt+0x778608> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 78457c <__cxa_atexit@plt+0x7785d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7840d4 <__cxa_atexit@plt+0x778130> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 7845b0 <__cxa_atexit@plt+0x77860c> │ │ │ │ + ldr r5, [pc, #32] @ 7845b4 <__cxa_atexit@plt+0x778610> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #40] @ 78e1e0 <__cxa_atexit@plt+0x78223c> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmpeq fp, ip, lsr #7 │ │ │ │ - cmpeq fp, r0, lsr #21 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, r0, ror #21 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + cmpeq ip, r4, asr pc │ │ │ │ + smlaltbeq fp, fp, ip, pc @ │ │ │ │ + cmpeq ip, r0, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 784630 <__cxa_atexit@plt+0x77868c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + str r8, [r3] │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 78463c <__cxa_atexit@plt+0x778698> │ │ │ │ + ldr r5, [pc, #108] @ 784664 <__cxa_atexit@plt+0x7786c0> │ │ │ │ + ldr r0, [pc, #108] @ 784668 <__cxa_atexit@plt+0x7786c4> │ │ │ │ + ldr lr, [pc, #108] @ 78466c <__cxa_atexit@plt+0x7786c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r9, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r5, r9, #20 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r5, {r0, r1, r2} │ │ │ │ + str r8, [r9, #8] │ │ │ │ + str r9, [r3] │ │ │ │ + str lr, [r9, #12]! │ │ │ │ + sub r8, r6, #5 │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + b 135050c <__cxa_atexit@plt+0x1344568> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 784660 <__cxa_atexit@plt+0x7786bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, ip, lsl sl │ │ │ │ + @ instruction: 0xfffecc84 │ │ │ │ + @ instruction: 0xfffecd6c │ │ │ │ + @ instruction: 0xfffecd20 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 78e230 <__cxa_atexit@plt+0x78228c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #52] @ 78e248 <__cxa_atexit@plt+0x7822a4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + bcc 7846b4 <__cxa_atexit@plt+0x778710> │ │ │ │ + ldr r1, [pc, #52] @ 7846cc <__cxa_atexit@plt+0x778728> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov sl, r2 │ │ │ │ + b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ + ldr r7, [pc, #20] @ 7846d0 <__cxa_atexit@plt+0x77872c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 78e24c <__cxa_atexit@plt+0x7822a8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r0, asr #19 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmppeq sl, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 78d634 <__cxa_atexit@plt+0x781690> │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + smlalbbeq fp, fp, ip, lr @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 78474c <__cxa_atexit@plt+0x7787a8> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 784728 <__cxa_atexit@plt+0x778784> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r1, [pc, #36] @ 784730 <__cxa_atexit@plt+0x77878c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 78474c <__cxa_atexit@plt+0x7787a8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, lsl #27 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 78e2f4 <__cxa_atexit@plt+0x782350> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7847ec <__cxa_atexit@plt+0x778848> │ │ │ │ ldr r7, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 78e2c4 <__cxa_atexit@plt+0x782320> │ │ │ │ - ldr r7, [pc, #88] @ 78e310 <__cxa_atexit@plt+0x78236c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 78e30c <__cxa_atexit@plt+0x782368> │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst sl, #3 │ │ │ │ - beq 78e2e8 <__cxa_atexit@plt+0x782344> │ │ │ │ - mov r7, sl │ │ │ │ - b 78e324 <__cxa_atexit@plt+0x782380> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + cmp r7, sl │ │ │ │ + bge 7847d4 <__cxa_atexit@plt+0x778830> │ │ │ │ + add r7, r9, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #168] @ 784818 <__cxa_atexit@plt+0x778874> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 7847e0 <__cxa_atexit@plt+0x77883c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 784804 <__cxa_atexit@plt+0x778860> │ │ │ │ + ldr lr, [pc, #128] @ 784820 <__cxa_atexit@plt+0x77887c> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldm r5!, {r0, r1} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + mov r7, r8 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 78e314 <__cxa_atexit@plt+0x782370> │ │ │ │ + ldr r7, [pc, #40] @ 78481c <__cxa_atexit@plt+0x778878> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq fp, r0, lsl #19 │ │ │ │ - smlalbbeq pc, sl, r4, r8 @ │ │ │ │ - cmppeq sl, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - beq 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 78e378 <__cxa_atexit@plt+0x7823d4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 78e438 <__cxa_atexit@plt+0x782494> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmpeq fp, ip, ror #26 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 784880 <__cxa_atexit@plt+0x7788dc> │ │ │ │ + ldr lr, [pc, #68] @ 78488c <__cxa_atexit@plt+0x7788e8> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add r5, r5, #24 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + str r0, [r9, #24] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7848d4 <__cxa_atexit@plt+0x778930> │ │ │ │ + ldr r7, [pc, #52] @ 7848e8 <__cxa_atexit@plt+0x778944> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 7848c8 <__cxa_atexit@plt+0x778924> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7848f8 <__cxa_atexit@plt+0x778954> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7848ec <__cxa_atexit@plt+0x778948> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 78e79c <__cxa_atexit@plt+0x7827f8> │ │ │ │ - bic r3, r2, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r0, [r3, #-2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbbeq fp, fp, r8, ip @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r7, [sp] │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r7, [pc, #448] @ 784ad8 <__cxa_atexit@plt+0x778b34> │ │ │ │ + mov lr, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + and r0, r9, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 78e44c <__cxa_atexit@plt+0x7824a8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mvn r3, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 78e4d8 <__cxa_atexit@plt+0x782534> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 78e590 <__cxa_atexit@plt+0x7825ec> │ │ │ │ - ldr lr, [r2, #5] │ │ │ │ - mov r0, #15 │ │ │ │ - mov r8, #1 │ │ │ │ - and r0, r0, lr, lsr r1 │ │ │ │ - tst r7, r8, lsl r0 │ │ │ │ - beq 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - lsl r0, r8, r0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldr r3, [pc, #928] @ 78e770 <__cxa_atexit@plt+0x7827cc> │ │ │ │ - and r0, r0, r7 │ │ │ │ - and r3, r3, r0, lsr #1 │ │ │ │ - ldr r7, [pc, #904] @ 78e764 <__cxa_atexit@plt+0x7827c0> │ │ │ │ - sub r0, r0, r3 │ │ │ │ - and r3, r7, r0, lsr #2 │ │ │ │ - and r0, r0, r7 │ │ │ │ - add r0, r0, r3 │ │ │ │ - ldr sl, [pc, #892] @ 78e76c <__cxa_atexit@plt+0x7827c8> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r8, [pc, #880] @ 78e768 <__cxa_atexit@plt+0x7827c4> │ │ │ │ - and r0, r0, sl │ │ │ │ - mvn r3, #3 │ │ │ │ - mul r0, r0, r8 │ │ │ │ - ldr r8, [pc, #892] @ 78e784 <__cxa_atexit@plt+0x7827e0> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r0, r3, r0, lsr #22 │ │ │ │ - add r0, r9, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - add r0, r1, #4 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - stm r5, {r0, r2, lr} │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78e74c <__cxa_atexit@plt+0x7827a8> │ │ │ │ - b 7902ec <__cxa_atexit@plt+0x784348> │ │ │ │ - bic r0, r2, #3 │ │ │ │ - ldr r0, [r0] │ │ │ │ - ldrh r0, [r0, #-2] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 78e474 <__cxa_atexit@plt+0x7824d0> │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - mov r3, r5 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r2, [r2, #9] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 78eb78 <__cxa_atexit@plt+0x782bd4> │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr lr, [r7, #1] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 78e538 <__cxa_atexit@plt+0x782594> │ │ │ │ - ldr r3, [r7, #5] │ │ │ │ - mvn r7, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - bne 78e5f0 <__cxa_atexit@plt+0x78264c> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 78e70c <__cxa_atexit@plt+0x782768> │ │ │ │ - ldr r0, [r2, #5] │ │ │ │ - cmp r3, r0 │ │ │ │ - bne 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - ldr r0, [pc, #740] @ 78e798 <__cxa_atexit@plt+0x7827f4> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r8, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #-4]! │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - stm r5, {r7, lr} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - ands r1, r0, r7 │ │ │ │ - beq 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - ldr r3, [pc, #644] @ 78e770 <__cxa_atexit@plt+0x7827cc> │ │ │ │ - ldr lr, [pc, #628] @ 78e764 <__cxa_atexit@plt+0x7827c0> │ │ │ │ - and r3, r3, r1, lsr #1 │ │ │ │ - sub r3, r1, r3 │ │ │ │ - and r8, lr, r3, lsr #2 │ │ │ │ - and r3, r3, lr │ │ │ │ - add r3, r3, r8 │ │ │ │ - ldr ip, [pc, #612] @ 78e76c <__cxa_atexit@plt+0x7827c8> │ │ │ │ - ldr lr, [pc, #616] @ 78e774 <__cxa_atexit@plt+0x7827d0> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr sl, [pc, #596] @ 78e768 <__cxa_atexit@plt+0x7827c4> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - and r3, r3, ip │ │ │ │ - add lr, pc, lr │ │ │ │ - mul r3, r3, sl │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - b 78e6e8 <__cxa_atexit@plt+0x782744> │ │ │ │ - mvn r3, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - bne 78e684 <__cxa_atexit@plt+0x7826e0> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 78e754 <__cxa_atexit@plt+0x7827b0> │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - mov r3, #15 │ │ │ │ - and r3, r3, r2, lsr r1 │ │ │ │ - add r7, lr, r3, lsl #2 │ │ │ │ - ldr lr, [pc, #548] @ 78e78c <__cxa_atexit@plt+0x7827e8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, r1, #4 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78e74c <__cxa_atexit@plt+0x7827a8> │ │ │ │ - b 78f954 <__cxa_atexit@plt+0x7839b0> │ │ │ │ - uxth r1, r7 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - mov r3, #85 @ 0x55 │ │ │ │ - orr r3, r3, #21760 @ 0x5500 │ │ │ │ - and r3, r3, r1, lsr #1 │ │ │ │ - ldr lr, [pc, #436] @ 78e764 <__cxa_atexit@plt+0x7827c0> │ │ │ │ - sub r3, r1, r3 │ │ │ │ - and r0, lr, r3, lsr #2 │ │ │ │ - and r3, r3, lr │ │ │ │ - add r3, r3, r0 │ │ │ │ - ldr sl, [pc, #424] @ 78e76c <__cxa_atexit@plt+0x7827c8> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r8, [pc, #412] @ 78e768 <__cxa_atexit@plt+0x7827c4> │ │ │ │ - and r3, r3, sl │ │ │ │ - ldr r0, [pc, #424] @ 78e77c <__cxa_atexit@plt+0x7827d8> │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - mul r3, r3, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 78e6e8 <__cxa_atexit@plt+0x782744> │ │ │ │ - mov r0, #15 │ │ │ │ - and r7, r0, r3, lsr r1 │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - mov r8, #1 │ │ │ │ - tst r0, r8, lsl r7 │ │ │ │ - beq 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - lsl r7, r8, r7 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r8, [pc, #344] @ 78e770 <__cxa_atexit@plt+0x7827cc> │ │ │ │ - and r0, r0, r7 │ │ │ │ - and r7, r8, r0, lsr #1 │ │ │ │ - ldr r8, [pc, #320] @ 78e764 <__cxa_atexit@plt+0x7827c0> │ │ │ │ - sub r0, r0, r7 │ │ │ │ - and r7, r8, r0, lsr #2 │ │ │ │ - and r0, r0, r8 │ │ │ │ - add r0, r0, r7 │ │ │ │ - ldr sl, [pc, #308] @ 78e76c <__cxa_atexit@plt+0x7827c8> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - ldr r9, [pc, #296] @ 78e768 <__cxa_atexit@plt+0x7827c4> │ │ │ │ - and r0, r0, sl │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - mvn r7, #3 │ │ │ │ - mul r0, r0, r9 │ │ │ │ - ldr r8, [pc, #316] @ 78e790 <__cxa_atexit@plt+0x7827ec> │ │ │ │ - and r0, r7, r0, lsr #22 │ │ │ │ - add r0, r0, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r0, r1, #4 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78e74c <__cxa_atexit@plt+0x7827a8> │ │ │ │ - b 78f908 <__cxa_atexit@plt+0x783964> │ │ │ │ - ldr r0, [r2, #6] │ │ │ │ - uxth r1, r0 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 78e6f8 <__cxa_atexit@plt+0x782754> │ │ │ │ - mov r3, #85 @ 0x55 │ │ │ │ - orr r3, r3, #21760 @ 0x5500 │ │ │ │ - and r3, r3, r1, lsr #1 │ │ │ │ - ldr r8, [pc, #188] @ 78e764 <__cxa_atexit@plt+0x7827c0> │ │ │ │ - sub r3, r1, r3 │ │ │ │ - and r7, r8, r3, lsr #2 │ │ │ │ - and r3, r3, r8 │ │ │ │ - add r3, r3, r7 │ │ │ │ - ldr sl, [pc, #176] @ 78e76c <__cxa_atexit@plt+0x7827c8> │ │ │ │ - ldr r7, [pc, #200] @ 78e788 <__cxa_atexit@plt+0x7827e4> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r9, [pc, #160] @ 78e768 <__cxa_atexit@plt+0x7827c4> │ │ │ │ - ldr r2, [r2, #2] │ │ │ │ - and r3, r3, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mul r3, r3, r9 │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - ldr r8, [pc, #144] @ 78e780 <__cxa_atexit@plt+0x7827dc> │ │ │ │ - lsr r7, r3, #24 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #120] @ 78e778 <__cxa_atexit@plt+0x7827d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #15 │ │ │ │ - ldr r2, [r2, #1] │ │ │ │ - and r0, r0, r3, lsr r1 │ │ │ │ - add r0, r2, r0, lsl #2 │ │ │ │ - ldr r8, [pc, #112] @ 78e794 <__cxa_atexit@plt+0x7827f0> │ │ │ │ - ldr r7, [r0, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r0, r1, #4 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - stm r5, {r0, lr} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78e74c <__cxa_atexit@plt+0x7827a8> │ │ │ │ - b 78f8bc <__cxa_atexit@plt+0x783918> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - b 78f994 <__cxa_atexit@plt+0x7839f0> │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - andeq r2, r0, r8, ror #4 │ │ │ │ - cmpeq fp, r8, lsr r5 │ │ │ │ - andeq r1, r0, r8, asr sp │ │ │ │ - cmpeq fp, r8, asr #10 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r1, r0, r4, asr #15 │ │ │ │ - andeq r1, r0, r0, ror #7 │ │ │ │ - andeq r1, r0, r8, lsr #5 │ │ │ │ - andeq r1, r0, ip, lsl #3 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r3, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r6, [pc, #420] @ 78e968 <__cxa_atexit@plt+0x7829c4> │ │ │ │ - ldr fp, [pc, #420] @ 78e96c <__cxa_atexit@plt+0x7829c8> │ │ │ │ - ldr r2, [pc, #400] @ 78e95c <__cxa_atexit@plt+0x7829b8> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 78e82c <__cxa_atexit@plt+0x782888> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78e940 <__cxa_atexit@plt+0x78299c> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78e8b0 <__cxa_atexit@plt+0x78290c> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 78e890 <__cxa_atexit@plt+0x7828ec> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 78e940 <__cxa_atexit@plt+0x78299c> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #264] @ 78e958 <__cxa_atexit@plt+0x7829b4> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #248] @ 78e964 <__cxa_atexit@plt+0x7829c0> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #232] @ 78e960 <__cxa_atexit@plt+0x7829bc> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 78e8ec <__cxa_atexit@plt+0x782948> │ │ │ │ - add r0, r0, #4 │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - mov r1, r3 │ │ │ │ - b 78e7e0 <__cxa_atexit@plt+0x78283c> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78e900 <__cxa_atexit@plt+0x78295c> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78e940 <__cxa_atexit@plt+0x78299c> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #172] @ 78e97c <__cxa_atexit@plt+0x7829d8> │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78e940 <__cxa_atexit@plt+0x78299c> │ │ │ │ - ldr r6, [pc, #96] @ 78e974 <__cxa_atexit@plt+0x7829d0> │ │ │ │ - ldr r4, [pc, #96] @ 78e978 <__cxa_atexit@plt+0x7829d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - stm r5, {r4, r7} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78e970 <__cxa_atexit@plt+0x7829cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0, asr #6 │ │ │ │ - ldrsheq sp, [fp, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - cmpeq fp, r8, lsl ip │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r1, #1 │ │ │ │ - stm lr, {r1, r2, r3, r7} │ │ │ │ - blt 78e9f4 <__cxa_atexit@plt+0x782a50> │ │ │ │ - ldr r1, [pc, #112] @ 78ea18 <__cxa_atexit@plt+0x782a74> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #16] │ │ │ │ - beq 78ea08 <__cxa_atexit@plt+0x782a64> │ │ │ │ - ldr r2, [pc, #80] @ 78ea1c <__cxa_atexit@plt+0x782a78> │ │ │ │ - ldr r1, [pc, #80] @ 78ea20 <__cxa_atexit@plt+0x782a7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r1, [r3, #3] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78ea24 <__cxa_atexit@plt+0x782a80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - cmpeq fp, r0, ror #22 │ │ │ │ - cmpeq fp, ip, lsr r2 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78ea5c <__cxa_atexit@plt+0x782ab8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - ldr r3, [pc, #12] @ 78ea60 <__cxa_atexit@plt+0x782abc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, r0, ror #21 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78ea84 <__cxa_atexit@plt+0x782ae0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldmib r5, {r3, r7} │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bge 78eaf0 <__cxa_atexit@plt+0x782b4c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #96] @ 78eb0c <__cxa_atexit@plt+0x782b68> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 78eb04 <__cxa_atexit@plt+0x782b60> │ │ │ │ - ldr r2, [pc, #64] @ 78eb10 <__cxa_atexit@plt+0x782b6c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #44] @ 78eb14 <__cxa_atexit@plt+0x782b70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #32] @ 78eb18 <__cxa_atexit@plt+0x782b74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmpeq fp, ip, asr #20 │ │ │ │ - cmpeq fp, r0, asr #2 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 78e79c <__cxa_atexit@plt+0x7827f8> │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 78eb5c <__cxa_atexit@plt+0x782bb8> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - addne r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq fp, r8, ror #1 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 78e79c <__cxa_atexit@plt+0x7827f8> │ │ │ │ - str r8, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r6, #4]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r6, [pc, #432] @ 78ed50 <__cxa_atexit@plt+0x782dac> │ │ │ │ - ldr fp, [pc, #432] @ 78ed54 <__cxa_atexit@plt+0x782db0> │ │ │ │ - ldr r2, [pc, #412] @ 78ed44 <__cxa_atexit@plt+0x782da0> │ │ │ │ - mov r8, #15 │ │ │ │ - mov sl, #1 │ │ │ │ - mvn lr, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r9, #0 │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - and r4, r3, #3 │ │ │ │ - cmp r4, #2 │ │ │ │ - beq 78ec08 <__cxa_atexit@plt+0x782c64> │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78ed28 <__cxa_atexit@plt+0x782d84> │ │ │ │ - bic r4, r3, #3 │ │ │ │ - ldr r4, [r4] │ │ │ │ - ldrh r4, [r4, #-2] │ │ │ │ - cmp r4, #3 │ │ │ │ - bne 78ec90 <__cxa_atexit@plt+0x782cec> │ │ │ │ - and r1, r8, ip, lsr r0 │ │ │ │ - ldr r3, [r3, #1] │ │ │ │ - add r1, r3, r1, lsl #2 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - add r1, r0, #4 │ │ │ │ - str fp, [r5] │ │ │ │ - b 78ec6c <__cxa_atexit@plt+0x782cc8> │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - and r4, r8, ip, lsr r0 │ │ │ │ - tst r1, sl, lsl r4 │ │ │ │ - beq 78ed28 <__cxa_atexit@plt+0x782d84> │ │ │ │ - lsl r4, sl, r4 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #276] @ 78ed40 <__cxa_atexit@plt+0x782d9c> │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - and r4, r4, r1, lsr #1 │ │ │ │ - sub r1, r1, r4 │ │ │ │ - and r4, r2, r1, lsr #2 │ │ │ │ - and r1, r1, r2 │ │ │ │ - add r1, r1, r4 │ │ │ │ - ldr r4, [pc, #260] @ 78ed4c <__cxa_atexit@plt+0x782da8> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #244] @ 78ed48 <__cxa_atexit@plt+0x782da4> │ │ │ │ - mul r1, r1, r4 │ │ │ │ - and r1, lr, r1, lsr #22 │ │ │ │ - add r1, r1, r3 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add r1, r0, #4 │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 78eccc <__cxa_atexit@plt+0x782d28> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - add r0, r0, #4 │ │ │ │ - mov r1, r3 │ │ │ │ - b 78ebbc <__cxa_atexit@plt+0x782c18> │ │ │ │ - cmp r4, #4 │ │ │ │ - bne 78ece0 <__cxa_atexit@plt+0x782d3c> │ │ │ │ - ldr r6, [r3, #5] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78ed28 <__cxa_atexit@plt+0x782d84> │ │ │ │ - ldr r6, [r3, #1] │ │ │ │ - ldr r4, [pc, #180] @ 78ed64 <__cxa_atexit@plt+0x782dc0> │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [r3, #9] │ │ │ │ - cmp ip, r6 │ │ │ │ - bne 78ed28 <__cxa_atexit@plt+0x782d84> │ │ │ │ - ldr r6, [pc, #104] @ 78ed5c <__cxa_atexit@plt+0x782db8> │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - ldr r3, [r3, #5] │ │ │ │ - ldr r2, [pc, #96] @ 78ed60 <__cxa_atexit@plt+0x782dbc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r4, [r5, #8] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r6, [r5, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78ed58 <__cxa_atexit@plt+0x782db4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r0, ror #9 │ │ │ │ - andeq r0, r0, ip, lsr r4 │ │ │ │ - cmpeq fp, r8, lsl #30 │ │ │ │ - andeq r0, r0, r4, lsl r3 │ │ │ │ - cmpeq fp, r0, lsr r8 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - cmp r1, #1 │ │ │ │ - stm lr, {r1, r2, r3, r7} │ │ │ │ - blt 78ede4 <__cxa_atexit@plt+0x782e40> │ │ │ │ - ldr r1, [pc, #120] @ 78ee08 <__cxa_atexit@plt+0x782e64> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #16] │ │ │ │ - beq 78edf8 <__cxa_atexit@plt+0x782e54> │ │ │ │ - ldr lr, [pc, #88] @ 78ee0c <__cxa_atexit@plt+0x782e68> │ │ │ │ - ldr r1, [pc, #88] @ 78ee10 <__cxa_atexit@plt+0x782e6c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r8, [r5, #44] @ 0x2c │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #40] @ 78ee14 <__cxa_atexit@plt+0x782e70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq fp, r8, ror r7 │ │ │ │ - cmpeq fp, ip, asr #28 │ │ │ │ - andeq r0, r0, r7, ror #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 78ee54 <__cxa_atexit@plt+0x782eb0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r3, [pc, #12] @ 78ee58 <__cxa_atexit@plt+0x782eb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, r8, ror #13 │ │ │ │ - andeq r0, r0, r8, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78eeb8 <__cxa_atexit@plt+0x782f14> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78ef54 <__cxa_atexit@plt+0x782fb0> │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - ldr lr, [pc, #240] @ 78ef84 <__cxa_atexit@plt+0x782fe0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bge 78ef34 <__cxa_atexit@plt+0x782f90> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #140] @ 78ef70 <__cxa_atexit@plt+0x782fcc> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq 78ef48 <__cxa_atexit@plt+0x782fa4> │ │ │ │ - ldr r3, [pc, #104] @ 78ef74 <__cxa_atexit@plt+0x782fd0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r3, [pc, #76] @ 78ef78 <__cxa_atexit@plt+0x782fd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #64] @ 78ef7c <__cxa_atexit@plt+0x782fd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 78ef80 <__cxa_atexit@plt+0x782fdc> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - cmpeq fp, r8, lsl #12 │ │ │ │ - ldrsheq ip, [fp, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, r0, asr #26 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 78efd4 <__cxa_atexit@plt+0x783030> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 78efec <__cxa_atexit@plt+0x783048> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 78eff0 <__cxa_atexit@plt+0x78304c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r0, lsr #24 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r6, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 78eb78 <__cxa_atexit@plt+0x782bd4> │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 78f064 <__cxa_atexit@plt+0x7830c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 78f078 <__cxa_atexit@plt+0x7830d4> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #64] @ 78f08c <__cxa_atexit@plt+0x7830e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ 78f088 <__cxa_atexit@plt+0x7830e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, ip, asr #23 │ │ │ │ - cmpeq fp, r8, lsl #23 │ │ │ │ - andeq r0, r0, r6, lsr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 78eb78 <__cxa_atexit@plt+0x782bd4> │ │ │ │ - strheq lr, [sl, #-136] @ 0xffffff78 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #40] @ 78f0f0 <__cxa_atexit@plt+0x78314c> │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #20] @ 78f0f4 <__cxa_atexit@plt+0x783150> │ │ │ │ - cmp r2, r3 │ │ │ │ - movlt r3, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, r0, asr fp │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, #0 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78f114 <__cxa_atexit@plt+0x783170> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 78f1bc <__cxa_atexit@plt+0x783218> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r1, [r1, #4] │ │ │ │ - cmp r8, r1 │ │ │ │ - bge 78f1bc <__cxa_atexit@plt+0x783218> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #308] @ 78f284 <__cxa_atexit@plt+0x7832e0> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78f25c <__cxa_atexit@plt+0x7832b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78f270 <__cxa_atexit@plt+0x7832cc> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr lr, [pc, #260] @ 78f294 <__cxa_atexit@plt+0x7832f0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 78f3bc <__cxa_atexit@plt+0x783418> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78f234 <__cxa_atexit@plt+0x783290> │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78f248 <__cxa_atexit@plt+0x7832a4> │ │ │ │ - ldr r3, [pc, #188] @ 78f290 <__cxa_atexit@plt+0x7832ec> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #20]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78f25c <__cxa_atexit@plt+0x7832b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 78f268 <__cxa_atexit@plt+0x7832c4> │ │ │ │ - ldr lr, [pc, #144] @ 78f298 <__cxa_atexit@plt+0x7832f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 78f28c <__cxa_atexit@plt+0x7832e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #56] @ 78f288 <__cxa_atexit@plt+0x7832e4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - b 78f274 <__cxa_atexit@plt+0x7832d0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsheq ip, [fp, #-156] @ 0xffffff64 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x015bc394 │ │ │ │ - cmpeq fp, ip, asr #19 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78f2e8 <__cxa_atexit@plt+0x783344> │ │ │ │ - ldr lr, [pc, #52] @ 78f2f4 <__cxa_atexit@plt+0x783350> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r4, lsl r9 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78f344 <__cxa_atexit@plt+0x7833a0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [pc, #40] @ 78f350 <__cxa_atexit@plt+0x7833ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78f354 <__cxa_atexit@plt+0x7833b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r4, lsl #18 │ │ │ │ - cmpeq fp, r8, lsr #17 │ │ │ │ - andeq r0, r0, r8, ror #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78f3ac <__cxa_atexit@plt+0x783408> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr lr, [pc, #52] @ 78f3b8 <__cxa_atexit@plt+0x783414> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 78f3bc <__cxa_atexit@plt+0x783418> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r0, lsr #3 │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 78f428 <__cxa_atexit@plt+0x783484> │ │ │ │ - add r7, r7, r2, lsl #2 │ │ │ │ - ldr r2, [pc, #288] @ 78f504 <__cxa_atexit@plt+0x783560> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78f4c4 <__cxa_atexit@plt+0x783520> │ │ │ │ - ldr r3, [pc, #256] @ 78f508 <__cxa_atexit@plt+0x783564> │ │ │ │ - ldr r2, [pc, #256] @ 78f50c <__cxa_atexit@plt+0x783568> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r8, [r5, #68] @ 0x44 │ │ │ │ - stmib r5, {r1, r2, r3, r7} │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r7, [pc, #224] @ 78f510 <__cxa_atexit@plt+0x78356c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78f4d0 <__cxa_atexit@plt+0x78352c> │ │ │ │ - ldr r2, [pc, #204] @ 78f514 <__cxa_atexit@plt+0x783570> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 78f4c4 <__cxa_atexit@plt+0x783520> │ │ │ │ - mov r7, r5 │ │ │ │ - ldr lr, [r7, #20]! │ │ │ │ - ldmib r7, {r0, sl} │ │ │ │ - ldr r9, [r7, #-4] │ │ │ │ - ldr r2, [pc, #168] @ 78f518 <__cxa_atexit@plt+0x783574> │ │ │ │ - add r3, sl, lr, lsl #2 │ │ │ │ - add r8, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 78f4e8 <__cxa_atexit@plt+0x783544> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r9, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f48c <__cxa_atexit@plt+0x7834e8> │ │ │ │ - ldr r3, [pc, #120] @ 78f51c <__cxa_atexit@plt+0x783578> │ │ │ │ - add r2, lr, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [sl] │ │ │ │ - add r3, r0, #1 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 78f114 <__cxa_atexit@plt+0x783170> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r7, fp │ │ │ │ - b 78f114 <__cxa_atexit@plt+0x783170> │ │ │ │ - ldr r1, [r8] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r0, lr} │ │ │ │ - b 78f484 <__cxa_atexit@plt+0x7834e0> │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, r4, lsr #2 │ │ │ │ - @ instruction: 0x015bc09c │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrheq ip, [fp, #-28] @ 0xffffffe4 │ │ │ │ - cmpeq fp, r0, lsl #15 │ │ │ │ - andeq r1, r0, r9, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - ldmib r5, {r6, fp} │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r3, [pc, #108] @ 78f5b4 <__cxa_atexit@plt+0x783610> │ │ │ │ - add r0, fp, r9, lsl #2 │ │ │ │ - add r7, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f59c <__cxa_atexit@plt+0x7835f8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f564 <__cxa_atexit@plt+0x7835c0> │ │ │ │ - ldr r0, [pc, #60] @ 78f5b8 <__cxa_atexit@plt+0x783614> │ │ │ │ - add r7, r9, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - mov r7, lr │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - str r0, [r8, #12] │ │ │ │ - b 78f114 <__cxa_atexit@plt+0x783170> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {r2, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {r2, lr} │ │ │ │ - b 78f55c <__cxa_atexit@plt+0x7835b8> │ │ │ │ - cmpeq fp, r4, ror #1 │ │ │ │ - cmpeq fp, r8, lsr #13 │ │ │ │ - andeq r2, r1, sp, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 78f5f0 <__cxa_atexit@plt+0x78364c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmda r5, {r1, r3, r7} │ │ │ │ - ldr r3, [pc, #12] @ 78f5f4 <__cxa_atexit@plt+0x783650> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, ip, asr #30 │ │ │ │ - andeq r5, r2, lr, lsl #18 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - mov lr, fp │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 78f6fc <__cxa_atexit@plt+0x783758> │ │ │ │ - ldr r3, [pc, #332] @ 78f770 <__cxa_atexit@plt+0x7837cc> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 78f714 <__cxa_atexit@plt+0x783770> │ │ │ │ - mov fp, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [fp, #28]! │ │ │ │ - ldr r1, [fp, #4] │ │ │ │ - ldmdb fp, {r2, sl} │ │ │ │ - str r1, [sp, #20] │ │ │ │ - str r2, [sp, #16] │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - add r2, r2, #8 │ │ │ │ - ldr r3, [fp, #-12] │ │ │ │ - ldr ip, [fp, #8] │ │ │ │ - ldr r9, [r7, r2] │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - add r8, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #256] @ 78f774 <__cxa_atexit@plt+0x7837d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r2] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f720 <__cxa_atexit@plt+0x78377c> │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r8] │ │ │ │ - strex r7, r9, [r8] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 78f684 <__cxa_atexit@plt+0x7836e0> │ │ │ │ - ldr r1, [pc, #220] @ 78f778 <__cxa_atexit@plt+0x7837d4> │ │ │ │ - add r7, ip, r0, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r2] │ │ │ │ - ldr r2, [pc, #200] @ 78f77c <__cxa_atexit@plt+0x7837d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r2] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f740 <__cxa_atexit@plt+0x78379c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f6c8 <__cxa_atexit@plt+0x783724> │ │ │ │ - str r1, [ip] │ │ │ │ - ldr r1, [sp, #20] │ │ │ │ - add r3, r0, #1 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r5, fp │ │ │ │ - mov r7, lr │ │ │ │ - b 78f114 <__cxa_atexit@plt+0x783170> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - b 78f3bc <__cxa_atexit@plt+0x783418> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r8] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - stmib sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldmib sp, {ip, lr} │ │ │ │ - b 78f680 <__cxa_atexit@plt+0x7836dc> │ │ │ │ - ldr r1, [r7] │ │ │ │ - str r0, [sp, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - ldr r1, [pc, #28] @ 78f780 <__cxa_atexit@plt+0x7837dc> │ │ │ │ - mov ip, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - b 78f6c0 <__cxa_atexit@plt+0x78371c> │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - cmpeq fp, r0, asr #31 │ │ │ │ - cmpeq fp, r4, lsl #11 │ │ │ │ - cmpeq fp, r0, lsl #31 │ │ │ │ - ldrheq ip, [fp, #-76] @ 0xffffffb4 │ │ │ │ - andeq r5, r2, lr, asr #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [sl, #28]! │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r2, [sl, #4] │ │ │ │ - ldmdb sl, {r3, r7, r9} │ │ │ │ - str r2, [sp, #12] │ │ │ │ - add r2, r7, #8 │ │ │ │ - lsl r0, r0, #2 │ │ │ │ - mov lr, fp │ │ │ │ - ldr r6, [sl, #8] │ │ │ │ - ldr fp, [r0, r2] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add r8, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #212] @ 78f8a4 <__cxa_atexit@plt+0x783900> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [r2] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f850 <__cxa_atexit@plt+0x7838ac> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, fp, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f7e0 <__cxa_atexit@plt+0x78383c> │ │ │ │ - ldr r8, [pc, #180] @ 78f8ac <__cxa_atexit@plt+0x783908> │ │ │ │ - add r0, r6, r1, lsl #2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r8, [r7] │ │ │ │ - ldr r3, [r2] │ │ │ │ - add r7, r0, #8 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f880 <__cxa_atexit@plt+0x7838dc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78f818 <__cxa_atexit@plt+0x783874> │ │ │ │ - ldr r0, [sp, #12] │ │ │ │ - str r8, [r6] │ │ │ │ - mov r6, ip │ │ │ │ - add r7, r0, #1 │ │ │ │ - add r0, r1, #1 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, lr │ │ │ │ - b 78f114 <__cxa_atexit@plt+0x783170> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r2, [pc, #56] @ 78f8a8 <__cxa_atexit@plt+0x783904> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r1, ip} │ │ │ │ - b 78f7dc <__cxa_atexit@plt+0x783838> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp, #8] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldmib sp, {r1, ip} │ │ │ │ - mov lr, fp │ │ │ │ - b 78f810 <__cxa_atexit@plt+0x78386c> │ │ │ │ - cmpeq fp, r4, ror #28 │ │ │ │ - cmpeq fp, r0, asr #27 │ │ │ │ - cmpeq fp, ip, lsr #8 │ │ │ │ - smlalbteq lr, sl, r8, r2 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - bhi 78f8e8 <__cxa_atexit@plt+0x783944> │ │ │ │ - mov r7, fp │ │ │ │ - b 78d634 <__cxa_atexit@plt+0x781690> │ │ │ │ - ldr r7, [pc, #8] @ 78f8f8 <__cxa_atexit@plt+0x783954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - smlalbbeq lr, sl, ip, r2 │ │ │ │ - hvceq 44588 @ 0xae2c │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - bhi 78f934 <__cxa_atexit@plt+0x783990> │ │ │ │ - mov r7, fp │ │ │ │ - b 78d634 <__cxa_atexit@plt+0x781690> │ │ │ │ - ldr r7, [pc, #8] @ 78f944 <__cxa_atexit@plt+0x7839a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r0, asr #4 │ │ │ │ - cmpeq sl, r8, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - bhi 78f980 <__cxa_atexit@plt+0x7839dc> │ │ │ │ - mov r7, fp │ │ │ │ - b 78ca9c <__cxa_atexit@plt+0x780af8> │ │ │ │ - ldr r7, [pc, #8] @ 78f990 <__cxa_atexit@plt+0x7839ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - smlaltteq lr, sl, ip, r1 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78fa48 <__cxa_atexit@plt+0x783aa4> │ │ │ │ - ldr r0, [pc, #168] @ 78fa60 <__cxa_atexit@plt+0x783abc> │ │ │ │ - mov r1, #16 │ │ │ │ - sub lr, r5, #4 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - mov r0, #255 @ 0xff │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ldr r1, [pc, #136] @ 78fa64 <__cxa_atexit@plt+0x783ac0> │ │ │ │ - orr r0, r0, #65280 @ 0xff00 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r1, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str r1, [r3, #64] @ 0x40 │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - add r7, r2, #4 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - b 78fa84 <__cxa_atexit@plt+0x783ae0> │ │ │ │ - ldr r3, [pc, #24] @ 78fa68 <__cxa_atexit@plt+0x783ac4> │ │ │ │ - mov r2, #72 @ 0x48 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r8, ror #4 │ │ │ │ - cmpeq fp, ip, asr r2 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq sl, r4, lsl r1 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 78f994 <__cxa_atexit@plt+0x7839f0> │ │ │ │ - mov r9, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r8, [r9, #20]! │ │ │ │ - ldr r1, [r9, #-12] │ │ │ │ - ldr lr, [r9, #-16] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 78fae8 <__cxa_atexit@plt+0x783b44> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - mov r2, #8 │ │ │ │ - add r7, r2, r0, lsl #2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ - rsb r3, r1, #0 │ │ │ │ - and r3, r1, r3 │ │ │ │ - tst r3, sl │ │ │ │ - bne 78fb40 <__cxa_atexit@plt+0x783b9c> │ │ │ │ - eor r2, r3, r1 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - cmp r3, r1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r7, r7, #4 │ │ │ │ - mov r1, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bne 78fab8 <__cxa_atexit@plt+0x783b14> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 78fba0 <__cxa_atexit@plt+0x783bfc> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 78fbb4 <__cxa_atexit@plt+0x783c10> │ │ │ │ - ldr r0, [pc, #268] @ 78fc10 <__cxa_atexit@plt+0x783c6c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - beq 78fbd8 <__cxa_atexit@plt+0x783c34> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78fbe4 <__cxa_atexit@plt+0x783c40> │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #28] │ │ │ │ - add r0, r0, r2, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r8, [pc, #164] @ 78fc00 <__cxa_atexit@plt+0x783c5c> │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r7, [lr, r7] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r2, #20] │ │ │ │ - stmib r2, {r3, sl} │ │ │ │ - beq 78fbcc <__cxa_atexit@plt+0x783c28> │ │ │ │ - ldr r3, [pc, #120] @ 78fc04 <__cxa_atexit@plt+0x783c60> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - ldr r7, [pc, #100] @ 78fc0c <__cxa_atexit@plt+0x783c68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #76] @ 78fc08 <__cxa_atexit@plt+0x783c64> │ │ │ │ - str lr, [r5, #36] @ 0x24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 78fc14 <__cxa_atexit@plt+0x783c70> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x015bc090 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 78fc40 <__cxa_atexit@plt+0x783c9c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 78fc58 <__cxa_atexit@plt+0x783cb4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78fca8 <__cxa_atexit@plt+0x783d04> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 78fcb4 <__cxa_atexit@plt+0x783d10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 78fcb8 <__cxa_atexit@plt+0x783d14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r0, lsr #31 │ │ │ │ - cmpeq fp, r8, lsr pc │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78fd38 <__cxa_atexit@plt+0x783d94> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - ldr r1, [pc, #92] @ 78fd44 <__cxa_atexit@plt+0x783da0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 78fd1c <__cxa_atexit@plt+0x783d78> │ │ │ │ - ldr r1, [pc, #68] @ 78fd48 <__cxa_atexit@plt+0x783da4> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 78fd4c <__cxa_atexit@plt+0x783da8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r4, asr #30 │ │ │ │ - ldrsbeq fp, [fp, #-224] @ 0xffffff20 │ │ │ │ - cmpeq fp, ip, lsr #29 │ │ │ │ - cmpeq sl, r0, lsr lr │ │ │ │ - andeq r1, r0, ip, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 78fd7c <__cxa_atexit@plt+0x783dd8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #48] @ 0x30 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sl, r0, lsl #28 │ │ │ │ - andeq r1, r0, ip, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add fp, r5, #16 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - mov ip, r4 │ │ │ │ - ldm fp, {r2, r4, fp} │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 78fdcc <__cxa_atexit@plt+0x783e28> │ │ │ │ - bic r3, r2, r9 │ │ │ │ - add r7, r8, #1 │ │ │ │ - add r1, fp, #1 │ │ │ │ - bic r0, r4, r9 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r2, r5, #20 │ │ │ │ - b 78fe38 <__cxa_atexit@plt+0x783e94> │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr r1, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r3, [pc, #164] @ 78fe84 <__cxa_atexit@plt+0x783ee0> │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add sl, r0, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78fe4c <__cxa_atexit@plt+0x783ea8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 78fdfc <__cxa_atexit@plt+0x783e58> │ │ │ │ - ldr r7, [pc, #116] @ 78fe88 <__cxa_atexit@plt+0x783ee4> │ │ │ │ - bic r3, r4, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - add r2, r5, #24 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r0] │ │ │ │ - add r7, r1, #1 │ │ │ │ - add r1, r8, #1 │ │ │ │ - add r0, fp, #1 │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r4, ip │ │ │ │ - mov r7, lr │ │ │ │ - b 78fa84 <__cxa_atexit@plt+0x783ae0> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - str ip, [sp, #16] │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str lr, [sp, #12] │ │ │ │ - str r6, [sp, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr ip, [sp, #16] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 78fdf4 <__cxa_atexit@plt+0x783e50> │ │ │ │ - cmpeq fp, ip, asr #16 │ │ │ │ - cmpeq fp, r0, lsl lr │ │ │ │ - strdeq sp, [sl, #-196] @ 0xffffff3c │ │ │ │ - andeq r0, r0, r6, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - orr r7, r1, #255 @ 0xff │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r3, r0, #4 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 78fed8 <__cxa_atexit@plt+0x783f34> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 78ff48 <__cxa_atexit@plt+0x783fa4> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - mov r9, #255 @ 0xff │ │ │ │ - orr r9, r9, #65280 @ 0xff00 │ │ │ │ - b 78ff24 <__cxa_atexit@plt+0x783f80> │ │ │ │ - add r7, r7, #1 │ │ │ │ - eor r3, r2, r1 │ │ │ │ - cmp r2, r1 │ │ │ │ - mov r1, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - beq 78ff48 <__cxa_atexit@plt+0x783fa4> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - and r2, r1, r2 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 78ffa4 <__cxa_atexit@plt+0x784000> │ │ │ │ - tst r2, r9 │ │ │ │ - bne 78ff08 <__cxa_atexit@plt+0x783f64> │ │ │ │ - add sl, sl, #1 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 78ff0c <__cxa_atexit@plt+0x783f68> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 790004 <__cxa_atexit@plt+0x784060> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 790018 <__cxa_atexit@plt+0x784074> │ │ │ │ - ldr r0, [pc, #256] @ 790064 <__cxa_atexit@plt+0x7840c0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #28]! │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - beq 79002c <__cxa_atexit@plt+0x784088> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 790038 <__cxa_atexit@plt+0x784094> │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - add r0, r0, r7, lsl #2 │ │ │ │ - add r7, lr, sl, lsl #2 │ │ │ │ - ldr lr, [pc, #152] @ 790054 <__cxa_atexit@plt+0x7840b0> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - beq 79002c <__cxa_atexit@plt+0x784088> │ │ │ │ - ldr r3, [pc, #104] @ 790058 <__cxa_atexit@plt+0x7840b4> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - ldr r7, [pc, #84] @ 790060 <__cxa_atexit@plt+0x7840bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #60] @ 79005c <__cxa_atexit@plt+0x7840b8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #28]! │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 790068 <__cxa_atexit@plt+0x7840c4> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, ip, lsr #24 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 790094 <__cxa_atexit@plt+0x7840f0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7900ac <__cxa_atexit@plt+0x784108> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7900fc <__cxa_atexit@plt+0x784158> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 790108 <__cxa_atexit@plt+0x784164> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 79010c <__cxa_atexit@plt+0x784168> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, ip, asr #22 │ │ │ │ - cmpeq fp, r4, ror #21 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79018c <__cxa_atexit@plt+0x7841e8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #92] @ 790198 <__cxa_atexit@plt+0x7841f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 790170 <__cxa_atexit@plt+0x7841cc> │ │ │ │ - ldr r1, [pc, #68] @ 79019c <__cxa_atexit@plt+0x7841f8> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 7901a0 <__cxa_atexit@plt+0x7841fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq fp, [fp, #-160] @ 0xffffff60 │ │ │ │ - cmpeq fp, ip, ror sl │ │ │ │ - cmpeq fp, r8, asr sl │ │ │ │ - ldrdeq sp, [sl, #-156] @ 0xffffff64 │ │ │ │ - andeq r6, r0, sp, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7901d0 <__cxa_atexit@plt+0x78422c> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #40] @ 0x28 │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - smlaltbeq sp, sl, ip, r9 │ │ │ │ - andeq r6, r0, sp, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 790230 <__cxa_atexit@plt+0x78428c> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 79029c <__cxa_atexit@plt+0x7842f8> │ │ │ │ - ldr r2, [r8, #44] @ 0x2c │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 7902d8 <__cxa_atexit@plt+0x784334> │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7902b0 <__cxa_atexit@plt+0x78430c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 79025c <__cxa_atexit@plt+0x7842b8> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 7902dc <__cxa_atexit@plt+0x784338> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 78fed8 <__cxa_atexit@plt+0x783f34> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 790254 <__cxa_atexit@plt+0x7842b0> │ │ │ │ - cmpeq fp, ip, ror #7 │ │ │ │ - cmpeq fp, r4, lsr #19 │ │ │ │ - @ instruction: 0x014ad890 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - bhi 790318 <__cxa_atexit@plt+0x784374> │ │ │ │ - mov r7, fp │ │ │ │ - b 78ca9c <__cxa_atexit@plt+0x780af8> │ │ │ │ - ldr r7, [pc, #8] @ 790328 <__cxa_atexit@plt+0x784384> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r4, asr r8 │ │ │ │ - cmpeq sl, r4, asr r8 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - orr r7, r0, #255 @ 0xff │ │ │ │ - mov r3, #0 │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, r1, #4 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - b 790378 <__cxa_atexit@plt+0x7843d4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7903e4 <__cxa_atexit@plt+0x784440> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - b 7903bc <__cxa_atexit@plt+0x784418> │ │ │ │ - add r3, r3, #1 │ │ │ │ - eor r0, r2, r1 │ │ │ │ - cmp r2, r1 │ │ │ │ - mov r1, r0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 7903e4 <__cxa_atexit@plt+0x784440> │ │ │ │ - rsb r2, r1, #0 │ │ │ │ - and r2, r1, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 790440 <__cxa_atexit@plt+0x78449c> │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 7903a0 <__cxa_atexit@plt+0x7843fc> │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - b 7903a4 <__cxa_atexit@plt+0x784400> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7904a0 <__cxa_atexit@plt+0x7844fc> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7904b4 <__cxa_atexit@plt+0x784510> │ │ │ │ - ldr r0, [pc, #256] @ 790500 <__cxa_atexit@plt+0x78455c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - beq 7904c8 <__cxa_atexit@plt+0x784524> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7904d4 <__cxa_atexit@plt+0x784530> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r3, lsl #2 │ │ │ │ - add r7, lr, r7, lsl #2 │ │ │ │ - ldr lr, [pc, #152] @ 7904f0 <__cxa_atexit@plt+0x78454c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - beq 7904c8 <__cxa_atexit@plt+0x784524> │ │ │ │ - ldr r3, [pc, #104] @ 7904f4 <__cxa_atexit@plt+0x784550> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - ldr r7, [pc, #84] @ 7904fc <__cxa_atexit@plt+0x784558> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #60] @ 7904f8 <__cxa_atexit@plt+0x784554> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 790504 <__cxa_atexit@plt+0x784560> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x015bb790 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 790530 <__cxa_atexit@plt+0x78458c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 790548 <__cxa_atexit@plt+0x7845a4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 790598 <__cxa_atexit@plt+0x7845f4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7905a4 <__cxa_atexit@plt+0x784600> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7905a8 <__cxa_atexit@plt+0x784604> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq fp, [fp, #-96] @ 0xffffffa0 │ │ │ │ - cmpeq fp, r8, asr #12 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 790628 <__cxa_atexit@plt+0x784684> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #92] @ 790634 <__cxa_atexit@plt+0x784690> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 79060c <__cxa_atexit@plt+0x784668> │ │ │ │ - ldr r1, [pc, #68] @ 790638 <__cxa_atexit@plt+0x784694> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 79063c <__cxa_atexit@plt+0x784698> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r4, asr r6 │ │ │ │ - cmpeq fp, r0, ror #11 │ │ │ │ - ldrheq fp, [fp, #-92] @ 0xffffffa4 │ │ │ │ - cmpeq sl, r0, asr #10 │ │ │ │ - andeq r5, r2, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 79066c <__cxa_atexit@plt+0x7846c8> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq sl, r0, lsl r5 │ │ │ │ - andeq r5, r2, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov lr, r4 │ │ │ │ - ldr r4, [r5, #12]! │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r9, r5, #8 │ │ │ │ - mov ip, r6 │ │ │ │ - ldm r9, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 7906cc <__cxa_atexit@plt+0x784728> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - bic r3, r4, fp │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - b 790734 <__cxa_atexit@plt+0x784790> │ │ │ │ - ldr r2, [r8, #48] @ 0x30 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 790774 <__cxa_atexit@plt+0x7847d0> │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 79074c <__cxa_atexit@plt+0x7847a8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7906f8 <__cxa_atexit@plt+0x784754> │ │ │ │ - ldr r7, [pc, #104] @ 790778 <__cxa_atexit@plt+0x7847d4> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, fp │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r4, [r8, #12] │ │ │ │ - str r1, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #24] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #28] │ │ │ │ - b 790378 <__cxa_atexit@plt+0x7843d4> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [sl] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldm sp, {r0, r1, lr} │ │ │ │ - b 7906f0 <__cxa_atexit@plt+0x78474c> │ │ │ │ - cmpeq fp, r0, asr pc │ │ │ │ - cmpeq fp, ip, lsl #10 │ │ │ │ - cmpeq sl, r4, lsl #8 │ │ │ │ - andeq r0, r0, r7, lsr #13 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r0, r0, #4 │ │ │ │ - orr r7, lr, r2 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - b 7907c8 <__cxa_atexit@plt+0x784824> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - mov fp, r7 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 790834 <__cxa_atexit@plt+0x784890> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - b 79080c <__cxa_atexit@plt+0x784868> │ │ │ │ - add r1, r1, #1 │ │ │ │ - eor r0, r2, r3 │ │ │ │ - cmp r2, r3 │ │ │ │ - mov r3, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - beq 790834 <__cxa_atexit@plt+0x784890> │ │ │ │ - rsb r2, r3, #0 │ │ │ │ - and r2, r3, r2 │ │ │ │ - tst r9, r2 │ │ │ │ - bne 790890 <__cxa_atexit@plt+0x7848ec> │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ - tst r0, r2 │ │ │ │ - bne 7907f0 <__cxa_atexit@plt+0x78484c> │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 7907f4 <__cxa_atexit@plt+0x784850> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7908f0 <__cxa_atexit@plt+0x78494c> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 790904 <__cxa_atexit@plt+0x784960> │ │ │ │ - ldr r0, [pc, #256] @ 790950 <__cxa_atexit@plt+0x7849ac> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r3, #32]! │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - beq 790918 <__cxa_atexit@plt+0x784974> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 790924 <__cxa_atexit@plt+0x784980> │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r0, r0, r1, lsl #2 │ │ │ │ - add r7, lr, r7, lsl #2 │ │ │ │ - ldr lr, [pc, #152] @ 790940 <__cxa_atexit@plt+0x78499c> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr sl, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - beq 790918 <__cxa_atexit@plt+0x784974> │ │ │ │ - ldr r3, [pc, #104] @ 790944 <__cxa_atexit@plt+0x7849a0> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - ldr r7, [pc, #84] @ 79094c <__cxa_atexit@plt+0x7849a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #60] @ 790948 <__cxa_atexit@plt+0x7849a4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #32]! │ │ │ │ - str lr, [r5, #12] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 790954 <__cxa_atexit@plt+0x7849b0> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #32] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, r0, asr #6 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - cmpne r3, #4 │ │ │ │ - bne 790980 <__cxa_atexit@plt+0x7849dc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 790998 <__cxa_atexit@plt+0x7849f4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7909e8 <__cxa_atexit@plt+0x784a44> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7909f4 <__cxa_atexit@plt+0x784a50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7909f8 <__cxa_atexit@plt+0x784a54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r0, ror #4 │ │ │ │ - ldrsheq fp, [fp, #-24] @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 790a78 <__cxa_atexit@plt+0x784ad4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #92] @ 790a84 <__cxa_atexit@plt+0x784ae0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r1, #255 @ 0xff │ │ │ │ - orr r1, r1, #65280 @ 0xff00 │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 790a5c <__cxa_atexit@plt+0x784ab8> │ │ │ │ - ldr r1, [pc, #68] @ 790a88 <__cxa_atexit@plt+0x784ae4> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 790a8c <__cxa_atexit@plt+0x784ae8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r4, lsl #4 │ │ │ │ - @ instruction: 0x015bb190 │ │ │ │ - cmpeq fp, ip, ror #2 │ │ │ │ - strdeq sp, [sl, #-0] │ │ │ │ - andeq r5, r2, lr, lsr #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 790abc <__cxa_atexit@plt+0x784b18> │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - smlalbteq sp, sl, r0, r0 │ │ │ │ - andeq r5, r2, lr, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r1, [r5, #12]! │ │ │ │ - mov lr, r4 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r5, {r0, r6, r9} │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bne 790b1c <__cxa_atexit@plt+0x784b78> │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r3, r1, sl │ │ │ │ - str r7, [r8, #20] │ │ │ │ - bic r7, r4, sl │ │ │ │ - str r3, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r8, #28] │ │ │ │ - b 790b88 <__cxa_atexit@plt+0x784be4> │ │ │ │ - ldr r2, [r8, #48] @ 0x30 │ │ │ │ - add r3, r2, r9, lsl #2 │ │ │ │ - str r2, [sp, #16] │ │ │ │ - ldr r2, [pc, #148] @ 790bc4 <__cxa_atexit@plt+0x784c20> │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 790b9c <__cxa_atexit@plt+0x784bf8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 790b48 <__cxa_atexit@plt+0x784ba4> │ │ │ │ - str r4, [r8, #28] │ │ │ │ - ldr r7, [pc, #100] @ 790bc8 <__cxa_atexit@plt+0x784c24> │ │ │ │ - add r9, r9, #1 │ │ │ │ - add r0, r0, #1 │ │ │ │ - bic r1, r1, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r7, [r2] │ │ │ │ - add r7, r6, #1 │ │ │ │ - str r7, [r8, #20] │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, ip │ │ │ │ - str r9, [r8, #24] │ │ │ │ - b 7907c8 <__cxa_atexit@plt+0x784824> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - mov r0, lr │ │ │ │ - str lr, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldmib sp, {r0, r1, ip} │ │ │ │ - b 790b40 <__cxa_atexit@plt+0x784b9c> │ │ │ │ - cmpeq fp, r0, lsl #22 │ │ │ │ - ldrheq fp, [fp, #-8] │ │ │ │ - strheq ip, [sl, #-240] @ 0xffffff10 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - mov r3, r9 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 790c24 <__cxa_atexit@plt+0x784c80> │ │ │ │ - ldr r2, [pc, #68] @ 790c38 <__cxa_atexit@plt+0x784c94> │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq 790c14 <__cxa_atexit@plt+0x784c70> │ │ │ │ - str sl, [r5] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r3 │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 790c3c <__cxa_atexit@plt+0x784c98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sl, r8, ror #30 │ │ │ │ - cmpeq sl, r0, asr #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - mov r9, #0 │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - b 78e294 <__cxa_atexit@plt+0x7822f0> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 790c80 <__cxa_atexit@plt+0x784cdc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - mov ip, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 790dec <__cxa_atexit@plt+0x784e48> │ │ │ │ - mov r0, #15 │ │ │ │ - stm sp, {r3, r4, fp} │ │ │ │ - ldmib r5, {r4, fp} │ │ │ │ - and r0, r0, fp, lsr sl │ │ │ │ - mov r9, #1 │ │ │ │ - mvn r2, #0 │ │ │ │ - add r2, r2, r9, lsl r0 │ │ │ │ - ldr lr, [pc, #372] @ 790e28 <__cxa_atexit@plt+0x784e84> │ │ │ │ - and r2, r2, r8 │ │ │ │ - and r1, lr, r2, lsr #1 │ │ │ │ - ldr r3, [pc, #364] @ 790e2c <__cxa_atexit@plt+0x784e88> │ │ │ │ - sub r2, r2, r1 │ │ │ │ - and r1, r3, r2, lsr #2 │ │ │ │ - and r3, r2, r3 │ │ │ │ - add r3, r3, r1 │ │ │ │ - ldr r2, [pc, #348] @ 790e30 <__cxa_atexit@plt+0x784e8c> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r1, [pc, #344] @ 790e34 <__cxa_atexit@plt+0x784e90> │ │ │ │ - and r3, r3, r2 │ │ │ │ - tst r8, r9, lsl r0 │ │ │ │ - mul r3, r3, r1 │ │ │ │ - lsr r2, r3, #24 │ │ │ │ - beq 790d5c <__cxa_atexit@plt+0x784db8> │ │ │ │ - add r3, ip, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #320] @ 790e38 <__cxa_atexit@plt+0x784e94> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r0, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - add r3, sl, #4 │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r0, #28] │ │ │ │ - stmib r0, {r8, ip} │ │ │ │ - str r4, [r0, #12] │ │ │ │ - str r2, [r0, #16] │ │ │ │ - str r3, [r0, #20] │ │ │ │ - beq 790dd4 <__cxa_atexit@plt+0x784e30> │ │ │ │ - ldr r2, [pc, #260] @ 790e3c <__cxa_atexit@plt+0x784e98> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r9, r4 │ │ │ │ - ldmib sp, {r4, fp} │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - lsl r7, r9, r0 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r1, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - bcc 790e00 <__cxa_atexit@plt+0x784e5c> │ │ │ │ - ldr r7, [pc, #176] @ 790e44 <__cxa_atexit@plt+0x784ea0> │ │ │ │ - sub r8, r2, #9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str fp, [r6, #16] │ │ │ │ - ldr r7, [ip, #4] │ │ │ │ - ldr r6, [pc, #144] @ 790e48 <__cxa_atexit@plt+0x784ea4> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 790e40 <__cxa_atexit@plt+0x784e9c> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r1, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl #8 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, ip, lsr lr │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r1, r0, r8, lsl #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 790eb4 <__cxa_atexit@plt+0x784f10> │ │ │ │ - ldr lr, [pc, #88] @ 790ecc <__cxa_atexit@plt+0x784f28> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 790ed0 <__cxa_atexit@plt+0x784f2c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 790ed4 <__cxa_atexit@plt+0x784f30> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, r8, asr #26 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 790f0c <__cxa_atexit@plt+0x784f68> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #28] @ 790f40 <__cxa_atexit@plt+0x784f9c> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - ldr r2, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 791030 <__cxa_atexit@plt+0x78508c> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 790fb4 <__cxa_atexit@plt+0x785010> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 790ff0 <__cxa_atexit@plt+0x78504c> │ │ │ │ - ldr r7, [pc, #164] @ 791040 <__cxa_atexit@plt+0x78509c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 791010 <__cxa_atexit@plt+0x78506c> │ │ │ │ - ldr r3, [pc, #104] @ 79103c <__cxa_atexit@plt+0x785098> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 791038 <__cxa_atexit@plt+0x785094> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 791024 <__cxa_atexit@plt+0x785080> │ │ │ │ - ldr r6, [pc, #28] @ 791034 <__cxa_atexit@plt+0x785090> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq sl, [fp, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsheq sl, [fp, #-188] @ 0xffffff44 │ │ │ │ - cmpeq fp, ip, lsr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 791080 <__cxa_atexit@plt+0x7850dc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 791098 <__cxa_atexit@plt+0x7850f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 79109c <__cxa_atexit@plt+0x7850f8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, ror #22 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7910e4 <__cxa_atexit@plt+0x785140> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 7910fc <__cxa_atexit@plt+0x785158> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 791100 <__cxa_atexit@plt+0x78515c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, lsl #22 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 79113c <__cxa_atexit@plt+0x785198> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 791160 <__cxa_atexit@plt+0x7851bc> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7911f0 <__cxa_atexit@plt+0x78524c> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r2, [pc, #140] @ 791224 <__cxa_atexit@plt+0x785280> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7911fc <__cxa_atexit@plt+0x785258> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7911b4 <__cxa_atexit@plt+0x785210> │ │ │ │ - ldr r3, [pc, #92] @ 791228 <__cxa_atexit@plt+0x785284> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r7, [pc, #80] @ 79122c <__cxa_atexit@plt+0x785288> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7911ac <__cxa_atexit@plt+0x785208> │ │ │ │ - @ instruction: 0x015ba494 │ │ │ │ - cmpeq fp, r0, ror #20 │ │ │ │ - ldrsheq sl, [fp, #-148] @ 0xffffff6c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 791258 <__cxa_atexit@plt+0x7852b4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - bhi 7913d8 <__cxa_atexit@plt+0x785434> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7913b8 <__cxa_atexit@plt+0x785414> │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - and lr, r2, r4, lsr r8 │ │ │ │ - and fp, r2, r0, lsr r8 │ │ │ │ - ldr ip, [r5] │ │ │ │ - lsl r4, r1, lr │ │ │ │ - lsl sl, r1, fp │ │ │ │ - cmp r4, r1, lsl fp │ │ │ │ - bne 791310 <__cxa_atexit@plt+0x78536c> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #328] @ 79141c <__cxa_atexit@plt+0x785478> │ │ │ │ - mov r9, r3 │ │ │ │ - add r8, r8, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str ip, [r3], #-8 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls 791298 <__cxa_atexit@plt+0x7852f4> │ │ │ │ - add sl, sp, #12 │ │ │ │ - mov r5, r9 │ │ │ │ - ldm sl, {r3, r6, sl} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - b 7913dc <__cxa_atexit@plt+0x785438> │ │ │ │ - ldr r0, [pc, #244] @ 79140c <__cxa_atexit@plt+0x785468> │ │ │ │ - cmp lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r0, [r8, #20]! │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - ldr r0, [pc, #176] @ 791410 <__cxa_atexit@plt+0x78546c> │ │ │ │ - movcc r9, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #168] @ 791414 <__cxa_atexit@plt+0x785470> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7913f8 <__cxa_atexit@plt+0x785454> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r9] │ │ │ │ - strex r6, r7, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 791384 <__cxa_atexit@plt+0x7853e0> │ │ │ │ - ldr r7, [pc, #124] @ 791418 <__cxa_atexit@plt+0x785474> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, sl, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - bx r0 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - b 7913dc <__cxa_atexit@plt+0x785438> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r9] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 79137c <__cxa_atexit@plt+0x7853d8> │ │ │ │ - cmpeq fp, r8, lsl #18 │ │ │ │ - cmpeq fp, r0, ror r8 │ │ │ │ - cmpeq fp, r8, asr #5 │ │ │ │ - cmpeq fp, ip, lsl #17 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 791484 <__cxa_atexit@plt+0x7854e0> │ │ │ │ - ldr r2, [pc, #80] @ 79149c <__cxa_atexit@plt+0x7854f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 7914a0 <__cxa_atexit@plt+0x7854fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 7914a4 <__cxa_atexit@plt+0x785500> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r0, ror #15 │ │ │ │ - cmpeq fp, ip, ror #14 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 791504 <__cxa_atexit@plt+0x785560> │ │ │ │ - ldr r7, [pc, #80] @ 79151c <__cxa_atexit@plt+0x785578> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 791520 <__cxa_atexit@plt+0x78557c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 791524 <__cxa_atexit@plt+0x785580> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, ip, asr r7 │ │ │ │ - ldrsheq sl, [fp, #-96] @ 0xffffffa0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - str r6, [sp] │ │ │ │ - sub r6, r5, #32 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 791824 <__cxa_atexit@plt+0x785880> │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov lr, #15 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - b 791590 <__cxa_atexit@plt+0x7855ec> │ │ │ │ - sub r6, r5, #60 @ 0x3c │ │ │ │ - add r1, r1, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 791828 <__cxa_atexit@plt+0x785884> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 791620 <__cxa_atexit@plt+0x78567c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 791714 <__cxa_atexit@plt+0x785770> │ │ │ │ - bic r6, r3, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r2, [r6, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 7916e0 <__cxa_atexit@plt+0x78573c> │ │ │ │ - and r6, lr, r8, lsr r1 │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, r4, r6, lsl #2 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add r0, r1, #4 │ │ │ │ - stm ip, {r3, r4, r6} │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r4, [pc, #688] @ 7918a8 <__cxa_atexit@plt+0x785904> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r2, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - beq 79180c <__cxa_atexit@plt+0x785868> │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #660] @ 7918ac <__cxa_atexit@plt+0x785908> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - b 79157c <__cxa_atexit@plt+0x7855d8> │ │ │ │ - and r0, lr, r8, lsr r1 │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - mov fp, #1 │ │ │ │ - mvn r6, #0 │ │ │ │ - add r6, r6, fp, lsl r0 │ │ │ │ - ldr r4, [pc, #588] @ 791888 <__cxa_atexit@plt+0x7858e4> │ │ │ │ - and r6, r2, r6 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr lr, [pc, #580] @ 79188c <__cxa_atexit@plt+0x7858e8> │ │ │ │ - sub r6, r6, r4 │ │ │ │ - and r4, lr, r6, lsr #2 │ │ │ │ - and r6, r6, lr │ │ │ │ - add r6, r6, r4 │ │ │ │ - ldr r4, [pc, #568] @ 791894 <__cxa_atexit@plt+0x7858f0> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #552] @ 791890 <__cxa_atexit@plt+0x7858ec> │ │ │ │ - ldr ip, [r3, #2] │ │ │ │ - tst r2, fp, lsl r0 │ │ │ │ - mul r6, r6, r4 │ │ │ │ - mov r4, #1 │ │ │ │ - lsr lr, r6, #24 │ │ │ │ - beq 791758 <__cxa_atexit@plt+0x7857b4> │ │ │ │ - add r0, ip, lr, lsl #2 │ │ │ │ - sub r4, r5, #16 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add r0, r1, #4 │ │ │ │ - stm r4, {r3, ip, lr} │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r6, [pc, #492] @ 79189c <__cxa_atexit@plt+0x7858f8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r2, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - beq 7917f8 <__cxa_atexit@plt+0x785854> │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #464] @ 7918a0 <__cxa_atexit@plt+0x7858fc> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov lr, #15 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - b 79157c <__cxa_atexit@plt+0x7855d8> │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 7917d4 <__cxa_atexit@plt+0x785830> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, fp │ │ │ │ - str r6, [r5, #24] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 7918bc <__cxa_atexit@plt+0x785918> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 791844 <__cxa_atexit@plt+0x7858a0> │ │ │ │ - ldr r7, [pc, #368] @ 7918b0 <__cxa_atexit@plt+0x78590c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - lsl r0, r4, r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r1, #16 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 791864 <__cxa_atexit@plt+0x7858c0> │ │ │ │ - ldr r7, [pc, #276] @ 7918b4 <__cxa_atexit@plt+0x785910> │ │ │ │ - ldr r6, [pc, #276] @ 7918b8 <__cxa_atexit@plt+0x785914> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r1, {r6, r9, sl} │ │ │ │ - ldr r6, [ip, #4] │ │ │ │ - sub r8, r2, #9 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r7, r6, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r6, [r5, #20] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r8, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 791b30 <__cxa_atexit@plt+0x785b8c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 791818 <__cxa_atexit@plt+0x785874> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 791898 <__cxa_atexit@plt+0x7858f4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #56] @ 7918a4 <__cxa_atexit@plt+0x785900> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, r4, lsl sl │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, ror #12 │ │ │ │ - andeq r0, r0, r0, ror #8 │ │ │ │ - andeq r0, r0, r0, lsl #9 │ │ │ │ - @ instruction: 0x015ba494 │ │ │ │ - andeq r0, r0, r0, asr #15 │ │ │ │ - cmpeq fp, ip, lsr #8 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7919ac <__cxa_atexit@plt+0x785a08> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldmib r5, {r2, fp} │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 791960 <__cxa_atexit@plt+0x7859bc> │ │ │ │ - ldr r3, [pc, #236] @ 7919e4 <__cxa_atexit@plt+0x785a40> │ │ │ │ - ldr r2, [pc, #236] @ 7919e8 <__cxa_atexit@plt+0x785a44> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4] │ │ │ │ - add r2, r9, #8 │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str fp, [r3, #-8]! │ │ │ │ - sub r6, r5, #48 @ 0x30 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bhi 7919c8 <__cxa_atexit@plt+0x785a24> │ │ │ │ - str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - mov r6, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r0 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, #15 │ │ │ │ - ldr lr, [r5] │ │ │ │ - and r0, r0, r1, lsr ip │ │ │ │ - mov r1, #1 │ │ │ │ - lsl r8, r1, r0 │ │ │ │ - ldr r0, [pc, #112] @ 7919f4 <__cxa_atexit@plt+0x785a50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [r5, #16] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - stmib r9, {r1, r7} │ │ │ │ - str sl, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - mov sl, ip │ │ │ │ - b 790c80 <__cxa_atexit@plt+0x784cdc> │ │ │ │ - ldr r3, [pc, #60] @ 7919f0 <__cxa_atexit@plt+0x785a4c> │ │ │ │ - mov fp, r0 │ │ │ │ - mov r2, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #28] @ 7919ec <__cxa_atexit@plt+0x785a48> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - smlalbbeq fp, sl, r4, pc @ │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, r8, lsr #5 │ │ │ │ - andeq r0, r0, r7, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7918bc <__cxa_atexit@plt+0x785918> │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 791a4c <__cxa_atexit@plt+0x785aa8> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #28] @ 791a58 <__cxa_atexit@plt+0x785ab4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r0, lsr #3 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 791a90 <__cxa_atexit@plt+0x785aec> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 791ab4 <__cxa_atexit@plt+0x785b10> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [pc, #80] @ 791b28 <__cxa_atexit@plt+0x785b84> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 791b18 <__cxa_atexit@plt+0x785b74> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 791af4 <__cxa_atexit@plt+0x785b50> │ │ │ │ - ldr r3, [pc, #32] @ 791b2c <__cxa_atexit@plt+0x785b88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r8] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 791aec <__cxa_atexit@plt+0x785b48> │ │ │ │ - cmpeq fp, r4, asr fp │ │ │ │ - cmpeq fp, r0, lsr #2 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 791bd4 <__cxa_atexit@plt+0x785c30> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldr sl, [r1, #8]! │ │ │ │ - cmp r0, r9 │ │ │ │ - bne 791b9c <__cxa_atexit@plt+0x785bf8> │ │ │ │ - ldr r2, [pc, #132] @ 791bf0 <__cxa_atexit@plt+0x785c4c> │ │ │ │ - ldr r1, [pc, #132] @ 791bf4 <__cxa_atexit@plt+0x785c50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - str r7, [r5, #32] │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr ip, [pc, #88] @ 791bfc <__cxa_atexit@plt+0x785c58> │ │ │ │ - ldr lr, [pc, #88] @ 791c00 <__cxa_atexit@plt+0x785c5c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r3, r5, #12 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - stm r3, {r0, r7, ip} │ │ │ │ - mov r7, r6 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 791258 <__cxa_atexit@plt+0x7852b4> │ │ │ │ - ldr r6, [pc, #28] @ 791bf8 <__cxa_atexit@plt+0x785c54> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, r0, asr #19 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8, asr r2 │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - andeq r0, r0, r6, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 791b30 <__cxa_atexit@plt+0x785b8c> │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 791c4c <__cxa_atexit@plt+0x785ca8> │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 791d0c <__cxa_atexit@plt+0x785d68> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r8 │ │ │ │ - bcc 791d54 <__cxa_atexit@plt+0x785db0> │ │ │ │ - ldr r1, [pc, #304] @ 791d94 <__cxa_atexit@plt+0x785df0> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r7, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - str r1, [sl, #16]! │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr lr, [pc, #276] @ 791d98 <__cxa_atexit@plt+0x785df4> │ │ │ │ - sub r1, r8, #47 @ 0x2f │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - mov r7, sl │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str lr, [sl, #-12] │ │ │ │ - stmdb sl, {r0, r3} │ │ │ │ - str lr, [sl, #16] │ │ │ │ - str ip, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - ldr r3, [pc, #232] @ 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 791d64 <__cxa_atexit@plt+0x785dc0> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 791ccc <__cxa_atexit@plt+0x785d28> │ │ │ │ - ldr r7, [pc, #188] @ 791da0 <__cxa_atexit@plt+0x785dfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #52] @ 0x34 │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #172] @ 791da4 <__cxa_atexit@plt+0x785e00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 791d74 <__cxa_atexit@plt+0x785dd0> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr lr, [pc, #124] @ 791dac <__cxa_atexit@plt+0x785e08> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 791cc0 <__cxa_atexit@plt+0x785d1c> │ │ │ │ - ldr r7, [pc, #44] @ 791da8 <__cxa_atexit@plt+0x785e04> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrheq r9, [fp, #-252] @ 0xffffff04 │ │ │ │ - cmpeq fp, r8, asr pc │ │ │ │ - cmpeq fp, r0, lsl #19 │ │ │ │ - ldrsheq r9, [fp, #-232] @ 0xffffff18 │ │ │ │ - cmpeq fp, r4, lsr pc │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, r4, lsr #29 │ │ │ │ - andeq r0, r0, r6, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 791df4 <__cxa_atexit@plt+0x785e50> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [pc, #36] @ 791e0c <__cxa_atexit@plt+0x785e68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r1, r2, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 791e10 <__cxa_atexit@plt+0x785e6c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, ip, ror #27 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 791e54 <__cxa_atexit@plt+0x785eb0> │ │ │ │ - ldr r2, [pc, #44] @ 791e6c <__cxa_atexit@plt+0x785ec8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 791e70 <__cxa_atexit@plt+0x785ecc> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015b9d90 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 791eb4 <__cxa_atexit@plt+0x785f10> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 791ecc <__cxa_atexit@plt+0x785f28> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 791ed0 <__cxa_atexit@plt+0x785f2c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, ip, lsr #26 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 791f3c <__cxa_atexit@plt+0x785f98> │ │ │ │ - ldr lr, [pc, #88] @ 791f54 <__cxa_atexit@plt+0x785fb0> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 791f58 <__cxa_atexit@plt+0x785fb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 791f5c <__cxa_atexit@plt+0x785fb8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, ip, asr #25 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r7, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 791f94 <__cxa_atexit@plt+0x785ff0> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 791fcc <__cxa_atexit@plt+0x786028> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #24]! │ │ │ │ - ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 7920bc <__cxa_atexit@plt+0x786118> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 792040 <__cxa_atexit@plt+0x78609c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 79207c <__cxa_atexit@plt+0x7860d8> │ │ │ │ - ldr r7, [pc, #164] @ 7920cc <__cxa_atexit@plt+0x786128> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 79209c <__cxa_atexit@plt+0x7860f8> │ │ │ │ - ldr r3, [pc, #104] @ 7920c8 <__cxa_atexit@plt+0x786124> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7920c4 <__cxa_atexit@plt+0x786120> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7920b0 <__cxa_atexit@plt+0x78610c> │ │ │ │ - ldr r6, [pc, #28] @ 7920c0 <__cxa_atexit@plt+0x78611c> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, lsr ip │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq fp, r0, ror fp │ │ │ │ - ldrheq r9, [fp, #-176] @ 0xffffff50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 79210c <__cxa_atexit@plt+0x786168> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 792124 <__cxa_atexit@plt+0x786180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 792128 <__cxa_atexit@plt+0x786184> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsbeq r9, [fp, #-168] @ 0xffffff58 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 792170 <__cxa_atexit@plt+0x7861cc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 792188 <__cxa_atexit@plt+0x7861e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 79218c <__cxa_atexit@plt+0x7861e8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r8, ror sl │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7921c4 <__cxa_atexit@plt+0x786220> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7921e8 <__cxa_atexit@plt+0x786244> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [pc, #80] @ 79225c <__cxa_atexit@plt+0x7862b8> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 79224c <__cxa_atexit@plt+0x7862a8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 792228 <__cxa_atexit@plt+0x786284> │ │ │ │ - ldr r3, [pc, #32] @ 792260 <__cxa_atexit@plt+0x7862bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r8] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 792220 <__cxa_atexit@plt+0x78627c> │ │ │ │ - cmpeq fp, r0, lsr #8 │ │ │ │ - cmpeq fp, ip, ror #19 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 7922b0 <__cxa_atexit@plt+0x78630c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 7922c8 <__cxa_atexit@plt+0x786324> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7922cc <__cxa_atexit@plt+0x786328> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r8, lsr r9 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 792310 <__cxa_atexit@plt+0x78636c> │ │ │ │ - ldr r2, [pc, #48] @ 792320 <__cxa_atexit@plt+0x78637c> │ │ │ │ - ldr r1, [pc, #48] @ 792324 <__cxa_atexit@plt+0x786380> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r2, r8, sl} │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 792328 <__cxa_atexit@plt+0x786384> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsheq r9, [fp, #-16] │ │ │ │ - smlalbbeq fp, sl, r8, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 792390 <__cxa_atexit@plt+0x7863ec> │ │ │ │ - ldr lr, [pc, #76] @ 79239c <__cxa_atexit@plt+0x7863f8> │ │ │ │ - ldr r1, [pc, #76] @ 7923a0 <__cxa_atexit@plt+0x7863fc> │ │ │ │ - ldr r8, [pc, #76] @ 7923a4 <__cxa_atexit@plt+0x786400> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r3 │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r1, #8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xffffe920 │ │ │ │ - @ instruction: 0xfffff1e8 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 792404 <__cxa_atexit@plt+0x786460> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - beq 7923fc <__cxa_atexit@plt+0x786458> │ │ │ │ - ldr r2, [pc, #48] @ 792408 <__cxa_atexit@plt+0x786464> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 792440 <__cxa_atexit@plt+0x78649c> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - mov r1, #0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 791558 <__cxa_atexit@plt+0x7855b4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7924d4 <__cxa_atexit@plt+0x786530> │ │ │ │ - ldr r2, [pc, #112] @ 7924e4 <__cxa_atexit@plt+0x786540> │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - beq 7924b8 <__cxa_atexit@plt+0x786514> │ │ │ │ - ldr r1, [pc, #80] @ 7924e8 <__cxa_atexit@plt+0x786544> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq 7924c4 <__cxa_atexit@plt+0x786520> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 792530 <__cxa_atexit@plt+0x78658c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7924ec <__cxa_atexit@plt+0x786548> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - smlalbteq fp, sl, r8, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 792524 <__cxa_atexit@plt+0x786580> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq 79251c <__cxa_atexit@plt+0x786578> │ │ │ │ - b 792530 <__cxa_atexit@plt+0x78658c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 792580 <__cxa_atexit@plt+0x7865dc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7925ac <__cxa_atexit@plt+0x786608> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7925b8 <__cxa_atexit@plt+0x786614> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 792614 <__cxa_atexit@plt+0x786670> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 7926a4 <__cxa_atexit@plt+0x786700> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - blt 79260c <__cxa_atexit@plt+0x786668> │ │ │ │ - ldr r1, [pc, #228] @ 79268c <__cxa_atexit@plt+0x7866e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7925e0 <__cxa_atexit@plt+0x78663c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - cmp r1, #1 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - blt 79260c <__cxa_atexit@plt+0x786668> │ │ │ │ - ldr r1, [pc, #184] @ 792698 <__cxa_atexit@plt+0x7866f4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b 792460 <__cxa_atexit@plt+0x7864bc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #116] @ 792690 <__cxa_atexit@plt+0x7866ec> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - str r2, [r5] │ │ │ │ - sub r2, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - bhi 792678 <__cxa_atexit@plt+0x7866d4> │ │ │ │ - ldr r3, [pc, #68] @ 79269c <__cxa_atexit@plt+0x7866f8> │ │ │ │ - ldr r2, [pc, #68] @ 7926a0 <__cxa_atexit@plt+0x7866fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #20] @ 792694 <__cxa_atexit@plt+0x7866f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #8 │ │ │ │ - andeq r0, r0, ip, lsr #6 │ │ │ │ - hvceq 43848 @ 0xab48 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0xfffe8898 │ │ │ │ - cmpeq fp, r8, lsl #29 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r2, [r5] │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 792750 <__cxa_atexit@plt+0x7867ac> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #180] @ 79277c <__cxa_atexit@plt+0x7867d8> │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r2, #28] │ │ │ │ - beq 79275c <__cxa_atexit@plt+0x7867b8> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [pc, #132] @ 792780 <__cxa_atexit@plt+0x7867dc> │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r3, #28] │ │ │ │ - ldr r8, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - bhi 792768 <__cxa_atexit@plt+0x7867c4> │ │ │ │ - ldr r3, [pc, #88] @ 792788 <__cxa_atexit@plt+0x7867e4> │ │ │ │ - ldr r2, [pc, #88] @ 79278c <__cxa_atexit@plt+0x7867e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 792784 <__cxa_atexit@plt+0x7867e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - smlalbbeq fp, sl, r8, r3 │ │ │ │ - @ instruction: 0xfffe87c0 │ │ │ │ - ldrheq r8, [fp, #-208] @ 0xffffff30 │ │ │ │ - andeq r0, r0, r7, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 79280c <__cxa_atexit@plt+0x786868> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r1, [r3, #-12]! │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - sub r2, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7927f8 <__cxa_atexit@plt+0x786854> │ │ │ │ - ldr r3, [pc, #56] @ 792810 <__cxa_atexit@plt+0x78686c> │ │ │ │ - ldr r2, [pc, #56] @ 792814 <__cxa_atexit@plt+0x786870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #24] @ 792818 <__cxa_atexit@plt+0x786874> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffe8718 │ │ │ │ - cmpeq fp, r8, lsl #26 │ │ │ │ - strdeq fp, [sl, #-40] @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r9, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 792844 <__cxa_atexit@plt+0x7868a0> │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r7, fp │ │ │ │ - b 7926a4 <__cxa_atexit@plt+0x786700> │ │ │ │ - ldr r2, [pc, #100] @ 7928b0 <__cxa_atexit@plt+0x78690c> │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - ldr r0, [r5, #36] @ 0x24 │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - bhi 7928a0 <__cxa_atexit@plt+0x7868fc> │ │ │ │ - ldr r2, [pc, #56] @ 7928b8 <__cxa_atexit@plt+0x786914> │ │ │ │ - ldr r1, [pc, #56] @ 7928bc <__cxa_atexit@plt+0x786918> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r2, r8, sl} │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #12] @ 7928b4 <__cxa_atexit@plt+0x786910> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq fp, [sl, #-40] @ 0xffffffd8 │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - cmpeq fp, r0, ror #24 │ │ │ │ - andeq r0, r0, r7, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7926a4 <__cxa_atexit@plt+0x786700> │ │ │ │ - andeq r0, r0, r7, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 792940 <__cxa_atexit@plt+0x78699c> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r1, [pc, #44] @ 792948 <__cxa_atexit@plt+0x7869a4> │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - b 792460 <__cxa_atexit@plt+0x7864bc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 792968 <__cxa_atexit@plt+0x7869c4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - ldmdb r3, {r2, r9, sl} │ │ │ │ - str r2, [r3] │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7929a8 <__cxa_atexit@plt+0x786a04> │ │ │ │ - ldr r3, [pc, #52] @ 7929c0 <__cxa_atexit@plt+0x786a1c> │ │ │ │ - ldr r1, [pc, #52] @ 7929c4 <__cxa_atexit@plt+0x786a20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r5, {r3, r8} │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #12] @ 7929bc <__cxa_atexit@plt+0x786a18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - smlaltteq fp, sl, ip, r1 │ │ │ │ - @ instruction: 0xfffff9a0 │ │ │ │ - cmpeq fp, r4, asr fp │ │ │ │ - andeq r0, r0, r7, lsr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 792a28 <__cxa_atexit@plt+0x786a84> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r1, [pc, #44] @ 792a30 <__cxa_atexit@plt+0x786a8c> │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - b 792460 <__cxa_atexit@plt+0x7864bc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 792aec <__cxa_atexit@plt+0x786b48> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 792a88 <__cxa_atexit@plt+0x786ae4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 792a90 <__cxa_atexit@plt+0x786aec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 792aec <__cxa_atexit@plt+0x786b48> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq fp, ip, lsr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 792ac8 <__cxa_atexit@plt+0x786b24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 792ad0 <__cxa_atexit@plt+0x786b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq fp, r0, ror #19 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 792bd4 <__cxa_atexit@plt+0x786c30> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp r7, sl │ │ │ │ - bge 792bb4 <__cxa_atexit@plt+0x786c10> │ │ │ │ - add r7, r9, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #240] @ 792c00 <__cxa_atexit@plt+0x786c5c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - beq 792bc8 <__cxa_atexit@plt+0x786c24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #68 @ 0x44 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 792bec <__cxa_atexit@plt+0x786c48> │ │ │ │ - ldr ip, [pc, #200] @ 792c08 <__cxa_atexit@plt+0x786c64> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldm r5, {r1, r3} │ │ │ │ - ldr lr, [pc, #180] @ 792c0c <__cxa_atexit@plt+0x786c68> │ │ │ │ - sub ip, r2, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r3, [pc, #152] @ 792c10 <__cxa_atexit@plt+0x786c6c> │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #52] @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #28]! │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - stm r3, {r0, r8, lr} │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #124] @ 792c14 <__cxa_atexit@plt+0x786c70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str ip, [r6, #60] @ 0x3c │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r6, [r6, #64] @ 0x40 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 792c04 <__cxa_atexit@plt+0x786c60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov r6, #68 @ 0x44 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - smlalbteq sl, sl, r8, pc @ │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - cmpeq fp, r0, ror #19 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmpeq fp, ip, ror #19 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #68 @ 0x44 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 792cb0 <__cxa_atexit@plt+0x786d0c> │ │ │ │ - ldr lr, [pc, #128] @ 792cbc <__cxa_atexit@plt+0x786d18> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldmib r5, {r0, r2, r7, sl} │ │ │ │ - ldr lr, [pc, #104] @ 792cc0 <__cxa_atexit@plt+0x786d1c> │ │ │ │ - str r2, [r3, #12] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r7, sl} │ │ │ │ - mov r1, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r1, #28]! │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #68] @ 792cc4 <__cxa_atexit@plt+0x786d20> │ │ │ │ - sub ip, r6, #19 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r8, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #48] @ 792cc8 <__cxa_atexit@plt+0x786d24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str ip, [r3, #60] @ 0x3c │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r3, [r3, #64] @ 0x40 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #68 @ 0x44 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - ldrheq r8, [fp, #-136] @ 0xffffff78 │ │ │ │ - cmpeq fp, ip, ror #17 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 792d00 <__cxa_atexit@plt+0x786d5c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 792d08 <__cxa_atexit@plt+0x786d64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq fp, r8, lsr #15 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 792d50 <__cxa_atexit@plt+0x786dac> │ │ │ │ - ldr r7, [pc, #52] @ 792d64 <__cxa_atexit@plt+0x786dc0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq 792d44 <__cxa_atexit@plt+0x786da0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 792d74 <__cxa_atexit@plt+0x786dd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 792d68 <__cxa_atexit@plt+0x786dc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sl, r0, asr lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r8, [r7, #4]! │ │ │ │ - str r7, [sp] │ │ │ │ - ldr ip, [r7, #4] │ │ │ │ - ldr r7, [pc, #544] @ 792fb4 <__cxa_atexit@plt+0x787010> │ │ │ │ - mov lr, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - and r0, r9, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq 792e18 <__cxa_atexit@plt+0x786e74> │ │ │ │ + beq 78499c <__cxa_atexit@plt+0x7789f8> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 792e94 <__cxa_atexit@plt+0x786ef0> │ │ │ │ + bne 784a18 <__cxa_atexit@plt+0x778a74> │ │ │ │ bic r0, r9, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #3 │ │ │ │ - bne 792ea8 <__cxa_atexit@plt+0x786f04> │ │ │ │ - ldr r1, [r9, #1] │ │ │ │ - mov r2, r4 │ │ │ │ + bne 784a20 <__cxa_atexit@plt+0x778a7c> │ │ │ │ + ldr r2, [r9, #1] │ │ │ │ + mov r1, r4 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ ldr r4, [sp] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r9, r6 │ │ │ │ str lr, [r4] │ │ │ │ - bcc 792f7c <__cxa_atexit@plt+0x786fd8> │ │ │ │ + bcc 784ab0 <__cxa_atexit@plt+0x778b0c> │ │ │ │ cmp r0, #1 │ │ │ │ - blt 792f28 <__cxa_atexit@plt+0x786f84> │ │ │ │ - ldr r9, [r1, #8] │ │ │ │ + blt 784a60 <__cxa_atexit@plt+0x778abc> │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r4, [pc, #452] @ 792fc0 <__cxa_atexit@plt+0x78701c> │ │ │ │ + ldr r4, [pc, #356] @ 784ae4 <__cxa_atexit@plt+0x778b40> │ │ │ │ cmp fp, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r3, #4]! │ │ │ │ - mov r4, r2 │ │ │ │ + mov r4, r1 │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ - b 792e60 <__cxa_atexit@plt+0x786ebc> │ │ │ │ + b 7849e4 <__cxa_atexit@plt+0x778a40> │ │ │ │ ldr sl, [r9, #2] │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [sp] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ ldr r0, [sl, #4] │ │ │ │ - cmp r1, r6 │ │ │ │ - str lr, [r2] │ │ │ │ - bcc 792f58 <__cxa_atexit@plt+0x786fb4> │ │ │ │ + cmp r2, r6 │ │ │ │ + str lr, [r1] │ │ │ │ + bcc 784a8c <__cxa_atexit@plt+0x778ae8> │ │ │ │ cmp r0, #1 │ │ │ │ - blt 792e94 <__cxa_atexit@plt+0x786ef0> │ │ │ │ + blt 784a18 <__cxa_atexit@plt+0x778a74> │ │ │ │ ldr r9, [sl, #8] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - ldr r1, [pc, #360] @ 792fb8 <__cxa_atexit@plt+0x787014> │ │ │ │ + ldr r2, [pc, #264] @ 784adc <__cxa_atexit@plt+0x778b38> │ │ │ │ cmp fp, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ add r1, r3, #8 │ │ │ │ stm r1, {r8, sl, ip} │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 792f40 <__cxa_atexit@plt+0x786f9c> │ │ │ │ + bhi 784a74 <__cxa_atexit@plt+0x778ad0> │ │ │ │ str r3, [r5, #8] │ │ │ │ mov ip, r3 │ │ │ │ mov r3, r6 │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - bne 792d98 <__cxa_atexit@plt+0x786df4> │ │ │ │ + bne 78491c <__cxa_atexit@plt+0x778978> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, ip, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b 784a68 <__cxa_atexit@plt+0x778ac4> │ │ │ │ cmp r0, #4 │ │ │ │ - bne 792ecc <__cxa_atexit@plt+0x786f28> │ │ │ │ + bne 784a44 <__cxa_atexit@plt+0x778aa0> │ │ │ │ ldr r9, [r9, #1] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, r3 │ │ │ │ ldr sl, [r9, #4] │ │ │ │ str r7, [r5] │ │ │ │ - b 792aec <__cxa_atexit@plt+0x786b48> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 792fa4 <__cxa_atexit@plt+0x787000> │ │ │ │ - ldr lr, [pc, #232] @ 792fcc <__cxa_atexit@plt+0x787028> │ │ │ │ - ldr r1, [r9, #1] │ │ │ │ - ldr r7, [r9, #5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - ldr lr, [pc, #212] @ 792fd0 <__cxa_atexit@plt+0x78702c> │ │ │ │ - add sl, r3, #8 │ │ │ │ - sub r0, r6, #19 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #200] @ 792fd4 <__cxa_atexit@plt+0x787030> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - stm sl, {r1, r8, r9} │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - bx r2 │ │ │ │ - bic r7, ip, #3 │ │ │ │ + b 78474c <__cxa_atexit@plt+0x7787a8> │ │ │ │ + ldr r2, [r9, #5] │ │ │ │ + mov r7, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 792fc4 <__cxa_atexit@plt+0x787020> │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, ip │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r4, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #108] @ 784ae8 <__cxa_atexit@plt+0x778b44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 792fbc <__cxa_atexit@plt+0x787018> │ │ │ │ + ldr r7, [pc, #76] @ 784ae0 <__cxa_atexit@plt+0x778b3c> │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 792fc8 <__cxa_atexit@plt+0x787024> │ │ │ │ + ldr r7, [pc, #52] @ 784aec <__cxa_atexit@plt+0x778b48> │ │ │ │ str r0, [r5] │ │ │ │ - ldr r0, [r2, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r0, [r1, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-8]! │ │ │ │ - mov r4, r2 │ │ │ │ + mov r4, r1 │ │ │ │ mov r3, #28 │ │ │ │ - str r3, [r2, #828] @ 0x33c │ │ │ │ + str r3, [r1, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, ip, asr #24 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - cmpeq sl, r0, ror #24 │ │ │ │ - cmpeq sl, r4, lsr #24 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - cmpeq fp, r0, lsl #13 │ │ │ │ - cmpeq fp, r0, lsr r6 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + ldrdeq fp, [fp, #-164] @ 0xffffff5c │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + smlaltteq fp, fp, r8, sl @ │ │ │ │ + smlaltbeq fp, fp, ip, sl @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 793050 <__cxa_atexit@plt+0x7870ac> │ │ │ │ + b 784b68 <__cxa_atexit@plt+0x778bc4> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79302c <__cxa_atexit@plt+0x787088> │ │ │ │ + bhi 784b44 <__cxa_atexit@plt+0x778ba0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 793034 <__cxa_atexit@plt+0x787090> │ │ │ │ + ldr r1, [pc, #36] @ 784b4c <__cxa_atexit@plt+0x778ba8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 793050 <__cxa_atexit@plt+0x7870ac> │ │ │ │ + b 784b68 <__cxa_atexit@plt+0x778bc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, lsl #9 │ │ │ │ + cmpeq ip, r0, ror r9 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 7930f0 <__cxa_atexit@plt+0x78714c> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bge 7930d0 <__cxa_atexit@plt+0x78712c> │ │ │ │ - ldr lr, [pc, #180] @ 793130 <__cxa_atexit@plt+0x78718c> │ │ │ │ - add r7, r9, r2, lsl #2 │ │ │ │ + bcc 784c00 <__cxa_atexit@plt+0x778c5c> │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + cmp r1, sl │ │ │ │ + bge 784be4 <__cxa_atexit@plt+0x778c40> │ │ │ │ + ldr lr, [pc, #176] @ 784c40 <__cxa_atexit@plt+0x778c9c> │ │ │ │ + add r7, r9, r1, lsl #2 │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r3, #16] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ - bhi 793110 <__cxa_atexit@plt+0x78716c> │ │ │ │ - ldr r1, [pc, #124] @ 793134 <__cxa_atexit@plt+0x787190> │ │ │ │ + str r1, [r3, #24] │ │ │ │ + bhi 784c20 <__cxa_atexit@plt+0x778c7c> │ │ │ │ + ldr r1, [pc, #120] @ 784c44 <__cxa_atexit@plt+0x778ca0> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 7930e4 <__cxa_atexit@plt+0x787140> │ │ │ │ + beq 784bf4 <__cxa_atexit@plt+0x778c50> │ │ │ │ mov r5, r2 │ │ │ │ - b 792d74 <__cxa_atexit@plt+0x786dd0> │ │ │ │ - bic r7, r1, #3 │ │ │ │ + b 7848f8 <__cxa_atexit@plt+0x778954> │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 79313c <__cxa_atexit@plt+0x787198> │ │ │ │ + ldr r7, [pc, #68] @ 784c4c <__cxa_atexit@plt+0x778ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 793138 <__cxa_atexit@plt+0x787194> │ │ │ │ + ldr r2, [pc, #32] @ 784c48 <__cxa_atexit@plt+0x778ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffcb0 │ │ │ │ - @ instruction: 0x014aaa90 │ │ │ │ - strheq sl, [sl, #-164] @ 0xffffff5c │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + cmpeq fp, ip, lsr r9 │ │ │ │ + cmpeq fp, r0, ror #18 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 7931b8 <__cxa_atexit@plt+0x787214> │ │ │ │ + b 784cc8 <__cxa_atexit@plt+0x778d24> │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 793194 <__cxa_atexit@plt+0x7871f0> │ │ │ │ + bhi 784ca4 <__cxa_atexit@plt+0x778d00> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ - ldr r1, [pc, #36] @ 79319c <__cxa_atexit@plt+0x7871f8> │ │ │ │ + ldr r1, [pc, #36] @ 784cac <__cxa_atexit@plt+0x778d08> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 7931b8 <__cxa_atexit@plt+0x787214> │ │ │ │ + b 784cc8 <__cxa_atexit@plt+0x778d24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsr #6 │ │ │ │ + cmpeq ip, r0, lsl r8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 793258 <__cxa_atexit@plt+0x7872b4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, sl │ │ │ │ - bge 793238 <__cxa_atexit@plt+0x787294> │ │ │ │ - ldr lr, [pc, #180] @ 793298 <__cxa_atexit@plt+0x7872f4> │ │ │ │ - add r7, r9, r2, lsl #2 │ │ │ │ + bcc 784d60 <__cxa_atexit@plt+0x778dbc> │ │ │ │ + ldm r5, {r1, r2} │ │ │ │ + cmp r1, sl │ │ │ │ + bge 784d44 <__cxa_atexit@plt+0x778da0> │ │ │ │ + ldr lr, [pc, #176] @ 784da0 <__cxa_atexit@plt+0x778dfc> │ │ │ │ + add r7, r9, r1, lsl #2 │ │ │ │ add lr, pc, lr │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r3, #16] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ - bhi 793278 <__cxa_atexit@plt+0x7872d4> │ │ │ │ - ldr r1, [pc, #124] @ 79329c <__cxa_atexit@plt+0x7872f8> │ │ │ │ + str r1, [r3, #24] │ │ │ │ + bhi 784d80 <__cxa_atexit@plt+0x778ddc> │ │ │ │ + ldr r1, [pc, #120] @ 784da4 <__cxa_atexit@plt+0x778e00> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 79324c <__cxa_atexit@plt+0x7872a8> │ │ │ │ + beq 784d54 <__cxa_atexit@plt+0x778db0> │ │ │ │ mov r5, r2 │ │ │ │ - b 792d74 <__cxa_atexit@plt+0x786dd0> │ │ │ │ - bic r7, r1, #3 │ │ │ │ + b 7848f8 <__cxa_atexit@plt+0x778954> │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7932a4 <__cxa_atexit@plt+0x787300> │ │ │ │ + ldr r7, [pc, #68] @ 784dac <__cxa_atexit@plt+0x778e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 7932a0 <__cxa_atexit@plt+0x7872fc> │ │ │ │ + ldr r2, [pc, #32] @ 784da8 <__cxa_atexit@plt+0x778e04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffb48 │ │ │ │ - cmpeq sl, r8, lsr #18 │ │ │ │ - cmpeq sl, r0, asr r9 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7932c8 <__cxa_atexit@plt+0x787324> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 793428 <__cxa_atexit@plt+0x787484> │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldm r5, {r4, ip} │ │ │ │ - mov r0, #15 │ │ │ │ - and r2, r0, ip, lsr sl │ │ │ │ - mov fp, #1 │ │ │ │ - mvn r3, #0 │ │ │ │ - add r3, r3, fp, lsl r2 │ │ │ │ - ldr r1, [pc, #360] @ 793460 <__cxa_atexit@plt+0x7874bc> │ │ │ │ - and r3, r3, r8 │ │ │ │ - and r1, r1, r3, lsr #1 │ │ │ │ - ldr lr, [pc, #352] @ 793464 <__cxa_atexit@plt+0x7874c0> │ │ │ │ - sub r1, r3, r1 │ │ │ │ - and r3, lr, r1, lsr #2 │ │ │ │ - and r1, r1, lr │ │ │ │ - add r3, r1, r3 │ │ │ │ - ldr r1, [pc, #336] @ 793468 <__cxa_atexit@plt+0x7874c4> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r0, [pc, #332] @ 79346c <__cxa_atexit@plt+0x7874c8> │ │ │ │ - and r3, r3, r1 │ │ │ │ - tst r8, fp, lsl r2 │ │ │ │ - mul r3, r3, r0 │ │ │ │ - lsr r3, r3, #24 │ │ │ │ - beq 793398 <__cxa_atexit@plt+0x7873f4> │ │ │ │ - add r2, r9, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #308] @ 793470 <__cxa_atexit@plt+0x7874cc> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - mov r9, r4 │ │ │ │ - str r4, [r5, #-8] │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + ldrdeq fp, [fp, #-124] @ 0xffffff84 │ │ │ │ + cmpeq fp, r4, lsl #16 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r4, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - tst r2, #3 │ │ │ │ - beq 793414 <__cxa_atexit@plt+0x787470> │ │ │ │ - ldr r3, [pc, #248] @ 793474 <__cxa_atexit@plt+0x7874d0> │ │ │ │ - str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add sl, sl, #4 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #32] │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - lsl r2, fp, r2 │ │ │ │ - ldr r7, [r1, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5] │ │ │ │ - bcc 793438 <__cxa_atexit@plt+0x787494> │ │ │ │ - ldr r7, [pc, #160] @ 79347c <__cxa_atexit@plt+0x7874d8> │ │ │ │ - ldr r3, [pc, #160] @ 793480 <__cxa_atexit@plt+0x7874dc> │ │ │ │ - sub r8, r2, #9 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 784df4 <__cxa_atexit@plt+0x778e50> │ │ │ │ + ldr r7, [pc, #64] @ 784e14 <__cxa_atexit@plt+0x778e70> │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str ip, [r6, #16] │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - stmib r6, {r3, r4} │ │ │ │ - ldr r6, [r9, #4] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r4, r1 │ │ │ │ - str r6, [r5, #32] │ │ │ │ - add r7, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 784de8 <__cxa_atexit@plt+0x778e44> │ │ │ │ + mov r7, sl │ │ │ │ + b 7848f8 <__cxa_atexit@plt+0x778954> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 784e18 <__cxa_atexit@plt+0x778e74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 793478 <__cxa_atexit@plt+0x7874d4> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r6, #16 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - str r6, [r1, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - cmpeq fp, ip, ror #15 │ │ │ │ - andeq r1, r0, r8, lsr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 7934ec <__cxa_atexit@plt+0x787548> │ │ │ │ - ldr lr, [pc, #88] @ 793504 <__cxa_atexit@plt+0x787560> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 793508 <__cxa_atexit@plt+0x787564> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 79350c <__cxa_atexit@plt+0x787568> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, r0, lsl r7 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r1, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 793544 <__cxa_atexit@plt+0x7875a0> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r8, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 79357c <__cxa_atexit@plt+0x7875d8> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r1, r0, r8, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #28]! │ │ │ │ - ldr r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 79366c <__cxa_atexit@plt+0x7876c8> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 7935f0 <__cxa_atexit@plt+0x78764c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - bcc 79362c <__cxa_atexit@plt+0x787688> │ │ │ │ - ldr r7, [pc, #164] @ 79367c <__cxa_atexit@plt+0x7876d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #32] │ │ │ │ - bcc 79364c <__cxa_atexit@plt+0x7876a8> │ │ │ │ - ldr r3, [pc, #104] @ 793678 <__cxa_atexit@plt+0x7876d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 793674 <__cxa_atexit@plt+0x7876d0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 793660 <__cxa_atexit@plt+0x7876bc> │ │ │ │ - ldr r6, [pc, #28] @ 793670 <__cxa_atexit@plt+0x7876cc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + cmpeq fp, r0, ror #14 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 784e90 <__cxa_atexit@plt+0x778eec> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 784e6c <__cxa_atexit@plt+0x778ec8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 784e74 <__cxa_atexit@plt+0x778ed0> │ │ │ │ + add r9, r7, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + add sl, r7, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, lsl #13 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq fp, r0, asr #11 │ │ │ │ - cmpeq fp, r0, lsl #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7936bc <__cxa_atexit@plt+0x787718> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7936d4 <__cxa_atexit@plt+0x787730> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 784e90 <__cxa_atexit@plt+0x778eec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7936d8 <__cxa_atexit@plt+0x787734> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r8, lsr #10 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ + cmpeq ip, r0, asr r6 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 793720 <__cxa_atexit@plt+0x78777c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 793738 <__cxa_atexit@plt+0x787794> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 79373c <__cxa_atexit@plt+0x787798> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r8, asr #9 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r7, lsr #21 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 793778 <__cxa_atexit@plt+0x7877d4> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - add sl, r2, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7937cc <__cxa_atexit@plt+0x787828> │ │ │ │ - mov r7, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7937f0 <__cxa_atexit@plt+0x78784c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #92] @ 793818 <__cxa_atexit@plt+0x787874> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #60] @ 793814 <__cxa_atexit@plt+0x787870> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - mov r8, #0 │ │ │ │ + bcc 784f38 <__cxa_atexit@plt+0x778f94> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 784f18 <__cxa_atexit@plt+0x778f74> │ │ │ │ + add r2, r8, sl, lsl #2 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr lr, [r2, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #156] @ 784f68 <__cxa_atexit@plt+0x778fc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - ldr r7, [pc, #24] @ 793810 <__cxa_atexit@plt+0x78786c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #1 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - cmpeq fp, r4, lsl r4 │ │ │ │ - andeq r0, r0, r7, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - bcc 79385c <__cxa_atexit@plt+0x7878b8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #36] @ 793874 <__cxa_atexit@plt+0x7878d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 793878 <__cxa_atexit@plt+0x7878d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r0, lsl #7 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7938fc <__cxa_atexit@plt+0x787958> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r2, [pc, #124] @ 793928 <__cxa_atexit@plt+0x787984> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 793908 <__cxa_atexit@plt+0x787964> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7938c8 <__cxa_atexit@plt+0x787924> │ │ │ │ - ldr r3, [pc, #76] @ 79392c <__cxa_atexit@plt+0x787988> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 793930 <__cxa_atexit@plt+0x78798c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7938c0 <__cxa_atexit@plt+0x78791c> │ │ │ │ - cmpeq fp, r0, lsl #27 │ │ │ │ - cmpeq fp, ip, asr #6 │ │ │ │ - cmpeq fp, r0, ror #5 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 79395c <__cxa_atexit@plt+0x7879b8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - bhi 793adc <__cxa_atexit@plt+0x787b38> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 793abc <__cxa_atexit@plt+0x787b18> │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - and lr, r2, r4, lsr r8 │ │ │ │ - and fp, r2, r0, lsr r8 │ │ │ │ - ldr ip, [r5] │ │ │ │ - lsl r4, r1, lr │ │ │ │ - lsl sl, r1, fp │ │ │ │ - cmp r4, r1, lsl fp │ │ │ │ - bne 793a14 <__cxa_atexit@plt+0x787a70> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #328] @ 793b20 <__cxa_atexit@plt+0x787b7c> │ │ │ │ - mov r9, r3 │ │ │ │ - add r8, r8, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str ip, [r3], #-8 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls 79399c <__cxa_atexit@plt+0x7879f8> │ │ │ │ - add sl, sp, #12 │ │ │ │ - mov r5, r9 │ │ │ │ - ldm sl, {r3, r6, sl} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - b 793ae0 <__cxa_atexit@plt+0x787b3c> │ │ │ │ - ldr r0, [pc, #244] @ 793b10 <__cxa_atexit@plt+0x787b6c> │ │ │ │ - cmp lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r0, [r8, #20]! │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - ldr r0, [pc, #176] @ 793b14 <__cxa_atexit@plt+0x787b70> │ │ │ │ - movcc r9, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #168] @ 793b18 <__cxa_atexit@plt+0x787b74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 793afc <__cxa_atexit@plt+0x787b58> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r9] │ │ │ │ - strex r6, r7, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 793a88 <__cxa_atexit@plt+0x787ae4> │ │ │ │ - ldr r7, [pc, #124] @ 793b1c <__cxa_atexit@plt+0x787b78> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r7, r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 784f50 <__cxa_atexit@plt+0x778fac> │ │ │ │ + ldr r8, [pc, #124] @ 784f6c <__cxa_atexit@plt+0x778fc8> │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + ldr r2, [r1, #6] │ │ │ │ + add r8, pc, r8 │ │ │ │ + tst lr, #3 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, r1, r3} │ │ │ │ + beq 784f28 <__cxa_atexit@plt+0x778f84> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ + b 7853f0 <__cxa_atexit@plt+0x77944c> │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, sl, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + mov r7, r0 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - b 793ae0 <__cxa_atexit@plt+0x787b3c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r9] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 793a80 <__cxa_atexit@plt+0x787adc> │ │ │ │ - cmpeq fp, r4, lsl #4 │ │ │ │ - cmpeq fp, ip, ror #2 │ │ │ │ - cmpeq fp, r4, asr #23 │ │ │ │ - cmpeq fp, r8, lsl #3 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 793b88 <__cxa_atexit@plt+0x787be4> │ │ │ │ - ldr r2, [pc, #80] @ 793ba0 <__cxa_atexit@plt+0x787bfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 793ba4 <__cxa_atexit@plt+0x787c00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 793ba8 <__cxa_atexit@plt+0x787c04> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r8, [fp, #-12] │ │ │ │ - cmpeq fp, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 793c08 <__cxa_atexit@plt+0x787c64> │ │ │ │ - ldr r7, [pc, #80] @ 793c20 <__cxa_atexit@plt+0x787c7c> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 793c24 <__cxa_atexit@plt+0x787c80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 784fa8 <__cxa_atexit@plt+0x779004> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 784fb0 <__cxa_atexit@plt+0x77900c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 793c28 <__cxa_atexit@plt+0x787c84> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r8, asr r0 │ │ │ │ - cmpeq fp, ip, ror #31 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + cmpeq ip, r0, lsl #10 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 785028 <__cxa_atexit@plt+0x779084> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 793c6c <__cxa_atexit@plt+0x787cc8> │ │ │ │ - ldr lr, [pc, #44] @ 793c74 <__cxa_atexit@plt+0x787cd0> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 793c78 <__cxa_atexit@plt+0x787cd4> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 785004 <__cxa_atexit@plt+0x779060> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 78500c <__cxa_atexit@plt+0x779068> │ │ │ │ + add r9, r7, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + add sl, r7, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + b 785028 <__cxa_atexit@plt+0x779084> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, r0, asr #16 │ │ │ │ + ldrheq r6, [ip, #-72] @ 0xffffffb8 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 793cb8 <__cxa_atexit@plt+0x787d14> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 793cc4 <__cxa_atexit@plt+0x787d20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 7850d0 <__cxa_atexit@plt+0x77912c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 7850b0 <__cxa_atexit@plt+0x77910c> │ │ │ │ + add r2, r8, sl, lsl #2 │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr lr, [r2, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #156] @ 785100 <__cxa_atexit@plt+0x77915c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r7, r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 7850e8 <__cxa_atexit@plt+0x779144> │ │ │ │ + ldr r8, [pc, #124] @ 785104 <__cxa_atexit@plt+0x779160> │ │ │ │ + ldr r0, [r1, #2] │ │ │ │ + ldr r2, [r1, #6] │ │ │ │ + add r8, pc, r8 │ │ │ │ + tst lr, #3 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, r1, r3} │ │ │ │ + beq 7850c0 <__cxa_atexit@plt+0x77911c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ + b 7853f0 <__cxa_atexit@plt+0x77944c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r8, lsr pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, lr │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, ip, asr r3 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78521c <__cxa_atexit@plt+0x779278> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 793d08 <__cxa_atexit@plt+0x787d64> │ │ │ │ - ldr lr, [pc, #44] @ 793d10 <__cxa_atexit@plt+0x787d6c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 793d14 <__cxa_atexit@plt+0x787d70> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 785158 <__cxa_atexit@plt+0x7791b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 785160 <__cxa_atexit@plt+0x7791bc> │ │ │ │ + add r9, r7, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + add sl, r7, #1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + b 78521c <__cxa_atexit@plt+0x779278> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, r4, lsr #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq ip, r4, ror #6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7851e0 <__cxa_atexit@plt+0x77923c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 793d54 <__cxa_atexit@plt+0x787db0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 793d60 <__cxa_atexit@plt+0x787dbc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 7851e8 <__cxa_atexit@plt+0x779244> │ │ │ │ + ldr r2, [pc, #100] @ 7851fc <__cxa_atexit@plt+0x779258> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr sl, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr lr, [r7, #24] │ │ │ │ + ldr r3, [r7, #28] │ │ │ │ + ldr r7, [r7, #32] │ │ │ │ + ldr r0, [pc, #64] @ 785200 <__cxa_atexit@plt+0x77925c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + str r7, [r9, #24] │ │ │ │ + mov r7, lr │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str sl, [r9, #16] │ │ │ │ + str r3, [r9, #20] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r6, r9 │ │ │ │ + b 7851f0 <__cxa_atexit@plt+0x77924c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0x015b7e9c │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq ip, r0, lsl #6 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7852dc <__cxa_atexit@plt+0x779338> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 7852c4 <__cxa_atexit@plt+0x779320> │ │ │ │ + add r1, r8, sl, lsl #2 │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr lr, [pc, #192] @ 785304 <__cxa_atexit@plt+0x779360> │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + tst r1, #3 │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r7, r8, r9, sl} │ │ │ │ + beq 7852cc <__cxa_atexit@plt+0x779328> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r0, [sp] │ │ │ │ + add r0, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r0 │ │ │ │ + bcc 7852ec <__cxa_atexit@plt+0x779348> │ │ │ │ + ldr r2, [pc, #132] @ 785308 <__cxa_atexit@plt+0x779364> │ │ │ │ + ldr r3, [r1, #3] │ │ │ │ + ldr r1, [r1, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr lr, [r5], #4 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str ip, [r6, #24] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andeq r0, r0, r7, lsl #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 785378 <__cxa_atexit@plt+0x7793d4> │ │ │ │ + ldr r3, [pc, #84] @ 785384 <__cxa_atexit@plt+0x7793e0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + add r5, r5, #32 │ │ │ │ + str r0, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #16] │ │ │ │ + str lr, [r9, #20] │ │ │ │ + str sl, [r9, #24] │ │ │ │ + str ip, [r9, #28] │ │ │ │ + str r3, [r9, #32] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7853d8 <__cxa_atexit@plt+0x779434> │ │ │ │ + ldr r2, [pc, #56] @ 7853e4 <__cxa_atexit@plt+0x779440> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r0, r1, r7, r9} │ │ │ │ + beq 7853cc <__cxa_atexit@plt+0x779428> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7853f0 <__cxa_atexit@plt+0x77944c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr sl, [r6, #16]! │ │ │ │ + str r6, [sp, #4] │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + sub r6, r6, #12 │ │ │ │ str r6, [sp] │ │ │ │ - sub r6, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 79404c <__cxa_atexit@plt+0x7880a8> │ │ │ │ - mov lr, #15 │ │ │ │ - mov r1, #0 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - b 793db8 <__cxa_atexit@plt+0x787e14> │ │ │ │ - str r2, [r5] │ │ │ │ - add sl, sl, #4 │ │ │ │ - mov r5, r3 │ │ │ │ - sub r6, r3, #56 @ 0x38 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 794050 <__cxa_atexit@plt+0x7880ac> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ - and r0, r3, #3 │ │ │ │ + ldr lr, [pc, #732] @ 7856f4 <__cxa_atexit@plt+0x779750> │ │ │ │ + add lr, pc, lr │ │ │ │ + and r0, r9, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 793e38 <__cxa_atexit@plt+0x787e94> │ │ │ │ + beq 7854e8 <__cxa_atexit@plt+0x779544> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 793f2c <__cxa_atexit@plt+0x787f88> │ │ │ │ - bic r0, r3, #3 │ │ │ │ + bne 7855f4 <__cxa_atexit@plt+0x779650> │ │ │ │ + bic r0, r9, #3 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #3 │ │ │ │ - bne 793ef0 <__cxa_atexit@plt+0x787f4c> │ │ │ │ - and r6, lr, r8, lsr sl │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - add r2, r4, r6, lsl #2 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stmda r5, {r3, r4, r6, r7} │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - ldr r0, [pc, #708] @ 7940d0 <__cxa_atexit@plt+0x78812c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r3, #-20]! @ 0xffffffec │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - beq 794034 <__cxa_atexit@plt+0x788090> │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #676] @ 7940d4 <__cxa_atexit@plt+0x788130> │ │ │ │ + bne 7855a4 <__cxa_atexit@plt+0x779600> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc 785650 <__cxa_atexit@plt+0x7796ac> │ │ │ │ + ldr r2, [r9, #1] │ │ │ │ + ldr r0, [pc, #676] @ 785700 <__cxa_atexit@plt+0x77975c> │ │ │ │ + mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - b 793da0 <__cxa_atexit@plt+0x787dfc> │ │ │ │ - and r1, lr, r8, lsr sl │ │ │ │ - ldr r6, [r3, #6] │ │ │ │ - mov fp, #1 │ │ │ │ - mvn r0, #0 │ │ │ │ - add r0, r0, fp, lsl r1 │ │ │ │ - ldr r2, [pc, #604] @ 7940b0 <__cxa_atexit@plt+0x78810c> │ │ │ │ - and r0, r6, r0 │ │ │ │ - and ip, r2, r0, lsr #1 │ │ │ │ - sub r0, r0, ip │ │ │ │ - ldr ip, [pc, #592] @ 7940b4 <__cxa_atexit@plt+0x788110> │ │ │ │ - ldr lr, [r3, #2] │ │ │ │ - and r2, ip, r0, lsr #2 │ │ │ │ - and r0, r0, ip │ │ │ │ - add r0, r0, r2 │ │ │ │ - ldr r2, [pc, #580] @ 7940bc <__cxa_atexit@plt+0x788118> │ │ │ │ - add r0, r0, r0, lsr #4 │ │ │ │ - and r0, r0, r2 │ │ │ │ - ldr r2, [pc, #564] @ 7940b8 <__cxa_atexit@plt+0x788114> │ │ │ │ - tst r6, fp, lsl r1 │ │ │ │ - mul r0, r0, r2 │ │ │ │ - mov r2, #1 │ │ │ │ - lsr r0, r0, #24 │ │ │ │ - beq 793f74 <__cxa_atexit@plt+0x787fd0> │ │ │ │ - add r2, lr, r0, lsl #2 │ │ │ │ - mov r1, #0 │ │ │ │ - sub r4, r5, #16 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - stm r4, {r3, r6, lr} │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - ldr r6, [pc, #520] @ 7940c4 <__cxa_atexit@plt+0x788120> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r2, #3 │ │ │ │ - str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ - beq 794018 <__cxa_atexit@plt+0x788074> │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #488] @ 7940c8 <__cxa_atexit@plt+0x788124> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov lr, #15 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + add r0, r1, #32 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr ip, [r2, #4] │ │ │ │ + cmp r8, r0 │ │ │ │ + bcc 7856a4 <__cxa_atexit@plt+0x779700> │ │ │ │ + cmp ip, #1 │ │ │ │ + blt 7855e8 <__cxa_atexit@plt+0x779644> │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + ldr r6, [pc, #620] @ 785704 <__cxa_atexit@plt+0x779760> │ │ │ │ + cmp fp, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - b 793da0 <__cxa_atexit@plt+0x787dfc> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ - cmp r0, #4 │ │ │ │ - bne 793ff4 <__cxa_atexit@plt+0x788050> │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - sub lr, r5, #20 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r4, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - mov r7, fp │ │ │ │ - stm lr, {r0, r8, sl} │ │ │ │ - b 7940e4 <__cxa_atexit@plt+0x788140> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - ldr r7, [r1, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - stmda r5, {r3, r4} │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79406c <__cxa_atexit@plt+0x7880c8> │ │ │ │ - ldr r7, [pc, #384] @ 7940d8 <__cxa_atexit@plt+0x788134> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r4, [r2, #12] │ │ │ │ - mov r4, r1 │ │ │ │ - stmib r2, {r7, r9} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r8, [r2, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r7, r9 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - lsl r1, r2, r1 │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r0, r2, r4} │ │ │ │ - ldr r2, [sp] │ │ │ │ - ldr r0, [r9, #804] @ 0x324 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - add r6, r2, #16 │ │ │ │ + str r6, [r3, #12]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + bhi 7856cc <__cxa_atexit@plt+0x779728> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, r0 │ │ │ │ + tst r9, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bne 785418 <__cxa_atexit@plt+0x779474> │ │ │ │ + b 785640 <__cxa_atexit@plt+0x77969c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r0, r6 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - bcc 79408c <__cxa_atexit@plt+0x7880e8> │ │ │ │ - ldr r0, [pc, #288] @ 7940dc <__cxa_atexit@plt+0x788138> │ │ │ │ - ldr r1, [pc, #288] @ 7940e0 <__cxa_atexit@plt+0x78813c> │ │ │ │ + bcc 785650 <__cxa_atexit@plt+0x7796ac> │ │ │ │ + mov r8, lr │ │ │ │ + ldr lr, [r9, #2] │ │ │ │ + ldr r2, [pc, #496] @ 7856f8 <__cxa_atexit@plt+0x779754> │ │ │ │ + mov r1, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + add r2, r1, #32 │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr ip, [lr, #4] │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 785660 <__cxa_atexit@plt+0x7796bc> │ │ │ │ + cmp ip, #1 │ │ │ │ + blt 7855e8 <__cxa_atexit@plt+0x779644> │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r9, [lr, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #440] @ 7856fc <__cxa_atexit@plt+0x779758> │ │ │ │ + cmp fp, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r4, [r2, #12] │ │ │ │ - str r8, [r2, #16] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [lr, #4] │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str r7, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r4, r9 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - stmda r5, {r3, r6} │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r4, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - mov r8, fp │ │ │ │ - b 7949e0 <__cxa_atexit@plt+0x788a3c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - sub r5, r5, #32 │ │ │ │ - mov r7, r2 │ │ │ │ + str r0, [r3, #12]! │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ + bhi 78568c <__cxa_atexit@plt+0x7796e8> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + mov lr, r8 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bne 785418 <__cxa_atexit@plt+0x779474> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - sub r5, r5, #28 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 785604 <__cxa_atexit@plt+0x779660> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc 7856e4 <__cxa_atexit@plt+0x779740> │ │ │ │ + ldr r7, [pc, #324] @ 78570c <__cxa_atexit@plt+0x779768> │ │ │ │ + ldr r8, [r9, #1] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + ldr r9, [r8, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + b 78521c <__cxa_atexit@plt+0x779278> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r8, r6 │ │ │ │ + bcc 7856ec <__cxa_atexit@plt+0x779748> │ │ │ │ + ldr r7, [pc, #240] @ 785708 <__cxa_atexit@plt+0x779764> │ │ │ │ + ldr r8, [r9, #1] │ │ │ │ + ldr r0, [r9, #5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str ip, [r5, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ - mov r5, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 7940c0 <__cxa_atexit@plt+0x78811c> │ │ │ │ - mov r4, r1 │ │ │ │ - mov r2, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r1, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #56] @ 7940cc <__cxa_atexit@plt+0x788128> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r4, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ mov r7, #0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r9, #828] @ 0x33c │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r1, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x000011b8 │ │ │ │ - ldrdeq r1, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr #26 │ │ │ │ - andeq r0, r0, r0, lsr r9 │ │ │ │ - andeq r0, r0, r4, asr r9 │ │ │ │ - cmpeq fp, ip, ror ip │ │ │ │ - muleq r0, r0, lr │ │ │ │ - cmpeq fp, r0, lsl ip │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r3, #24]! │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ + stmib r5, {r2, ip} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r2 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r1 │ │ │ │ + mov r7, #12 │ │ │ │ + b 785654 <__cxa_atexit@plt+0x7796b0> │ │ │ │ + mov r7, #20 │ │ │ │ + b 785654 <__cxa_atexit@plt+0x7796b0> │ │ │ │ + @ instruction: 0xffffffd4 │ │ │ │ + @ instruction: 0xfffff980 │ │ │ │ + @ instruction: 0xfffff8e0 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + @ instruction: 0xfffffc48 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 794180 <__cxa_atexit@plt+0x7881dc> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r2, [r7, #5] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - bne 794144 <__cxa_atexit@plt+0x7881a0> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldr r6, [r7, #4] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r6, [r5, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, fp │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 7941b8 <__cxa_atexit@plt+0x788214> │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - mov r1, #15 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - and r1, r1, r2, lsr sl │ │ │ │ - mov r0, #1 │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - lsl r8, r0, r1 │ │ │ │ - ldr r1, [pc, #48] @ 79419c <__cxa_atexit@plt+0x7881f8> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - stmib r9, {r0, r7} │ │ │ │ - mov r7, lr │ │ │ │ - b 7932c8 <__cxa_atexit@plt+0x787324> │ │ │ │ - ldr r3, [pc, #16] @ 794198 <__cxa_atexit@plt+0x7881f4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrheq r7, [fp, #-172] @ 0xffffff54 │ │ │ │ - andeq r0, r0, r8, lsl #22 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 7940e4 <__cxa_atexit@plt+0x788140> │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - ldr r0, [r2, #4]! │ │ │ │ - cmp r1, r0 │ │ │ │ - bge 79423c <__cxa_atexit@plt+0x788298> │ │ │ │ - add r7, r7, r1, lsl #2 │ │ │ │ - ldr r1, [pc, #220] @ 7942c0 <__cxa_atexit@plt+0x78831c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78578c <__cxa_atexit@plt+0x7797e8> │ │ │ │ + ldr r1, [pc, #132] @ 7857bc <__cxa_atexit@plt+0x779818> │ │ │ │ mov r3, r5 │ │ │ │ + str r8, [r2, #12] │ │ │ │ + ldr r7, [r3], #-16 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r9} │ │ │ │ + sub r2, r6, #6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7857a4 <__cxa_atexit@plt+0x779800> │ │ │ │ + ldr r1, [pc, #100] @ 7857c0 <__cxa_atexit@plt+0x77981c> │ │ │ │ + stmda r5, {r2, sl} │ │ │ │ + ldr r2, [r6, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq 794298 <__cxa_atexit@plt+0x7882f4> │ │ │ │ - ldr lr, [pc, #180] @ 7942c4 <__cxa_atexit@plt+0x788320> │ │ │ │ - ldr r1, [pc, #180] @ 7942c8 <__cxa_atexit@plt+0x788324> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r8, [r5, #56] @ 0x38 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - bcc 7942a4 <__cxa_atexit@plt+0x788300> │ │ │ │ - ldr r2, [pc, #112] @ 7942d0 <__cxa_atexit@plt+0x78832c> │ │ │ │ - ldr lr, [pc, #112] @ 7942d4 <__cxa_atexit@plt+0x788330> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r2, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #4]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + beq 785780 <__cxa_atexit@plt+0x7797dc> │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - str r0, [r2, #12] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + b 7853f0 <__cxa_atexit@plt+0x77944c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #32] @ 7942cc <__cxa_atexit@plt+0x788328> │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #48] @ 7857c4 <__cxa_atexit@plt+0x779820> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - cmpeq fp, ip, lsl r3 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - andeq r1, r0, r8, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + smlaltteq sl, fp, r0, sp │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 785834 <__cxa_atexit@plt+0x779890> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 785810 <__cxa_atexit@plt+0x77986c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 785818 <__cxa_atexit@plt+0x779874> │ │ │ │ + sub sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 785834 <__cxa_atexit@plt+0x779890> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015c5c98 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r7, [r5, #32] │ │ │ │ - bcc 794334 <__cxa_atexit@plt+0x788390> │ │ │ │ - ldr r2, [pc, #72] @ 79434c <__cxa_atexit@plt+0x7883a8> │ │ │ │ - ldr r1, [pc, #72] @ 794350 <__cxa_atexit@plt+0x7883ac> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7858d8 <__cxa_atexit@plt+0x779934> │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 7858bc <__cxa_atexit@plt+0x779918> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + ldr r6, [pc, #172] @ 785904 <__cxa_atexit@plt+0x779960> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r6, r8, r9, sl} │ │ │ │ + beq 7858c8 <__cxa_atexit@plt+0x779924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7858f4 <__cxa_atexit@plt+0x779950> │ │ │ │ + ldr r0, [pc, #132] @ 78590c <__cxa_atexit@plt+0x779968> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 794354 <__cxa_atexit@plt+0x7883b0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93e04 <__cxa_atexit@plt+0x1a87e60> │ │ │ │ - @ instruction: 0xfffff9c0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 79438c <__cxa_atexit@plt+0x7883e8> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #116] @ 794420 <__cxa_atexit@plt+0x78847c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - bne 7943c4 <__cxa_atexit@plt+0x788420> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 794400 <__cxa_atexit@plt+0x78845c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #60] @ 794428 <__cxa_atexit@plt+0x788484> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 794424 <__cxa_atexit@plt+0x788480> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 785908 <__cxa_atexit@plt+0x779964> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, ip, ror r8 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r7, [fp, #-112] @ 0xffffff90 │ │ │ │ - andeq r0, r0, sl, ror #8 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x014bac98 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 794468 <__cxa_atexit@plt+0x7884c4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 785968 <__cxa_atexit@plt+0x7799c4> │ │ │ │ + ldr r3, [pc, #64] @ 785974 <__cxa_atexit@plt+0x7799d0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #12] @ 79446c <__cxa_atexit@plt+0x7884c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbeq r7, [fp, #-4] │ │ │ │ - andeq r0, r0, fp, asr #17 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - and r7, r7, #3 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7944bc <__cxa_atexit@plt+0x788518> │ │ │ │ - ldr r7, [pc, #60] @ 7944d0 <__cxa_atexit@plt+0x78852c> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7859bc <__cxa_atexit@plt+0x779a18> │ │ │ │ + ldr r7, [pc, #52] @ 7859d0 <__cxa_atexit@plt+0x779a2c> │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7941b8 <__cxa_atexit@plt+0x788214> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r7, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - ldr r7, [r3, #24] │ │ │ │ - cmp r1, r2 │ │ │ │ - bne 794510 <__cxa_atexit@plt+0x78856c> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 794530 <__cxa_atexit@plt+0x78858c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 7859b0 <__cxa_atexit@plt+0x779a0c> │ │ │ │ + mov r7, sl │ │ │ │ + b 7859e0 <__cxa_atexit@plt+0x779a3c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #120] @ 794590 <__cxa_atexit@plt+0x7885ec> │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 7859d4 <__cxa_atexit@plt+0x779a30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 79456c <__cxa_atexit@plt+0x7885c8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #60] @ 794594 <__cxa_atexit@plt+0x7885f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79458c <__cxa_atexit@plt+0x7885e8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq fp, r4, lsl #13 │ │ │ │ - andeq r0, r0, r6, asr #1 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strheq sl, [fp, #-184] @ 0xffffff48 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #16 │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 79467c <__cxa_atexit@plt+0x7886d8> │ │ │ │ - mov r9, r5 │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r3, [r9, #4]! │ │ │ │ - ldr r2, [r9, #8] │ │ │ │ - ldr r1, [r9, #20] │ │ │ │ - ldr lr, [pc, #260] @ 7946d0 <__cxa_atexit@plt+0x78872c> │ │ │ │ - ldr r0, [pc, #260] @ 7946d4 <__cxa_atexit@plt+0x788730> │ │ │ │ - add r2, r7, r2, lsl #2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #8]! │ │ │ │ + str r7, [sp] │ │ │ │ + ldr ip, [r7, #-4] │ │ │ │ + ldr lr, [pc, #400] @ 785b90 <__cxa_atexit@plt+0x779bec> │ │ │ │ + mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - add r8, r2, #8 │ │ │ │ - str r3, [sl, #8] │ │ │ │ + and r0, sl, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 785a80 <__cxa_atexit@plt+0x779adc> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 785af8 <__cxa_atexit@plt+0x779b54> │ │ │ │ + bic r0, sl, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ - str r1, [sl, #12] │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 79468c <__cxa_atexit@plt+0x7886e8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, sl, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7945fc <__cxa_atexit@plt+0x788658> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #192] @ 7946d8 <__cxa_atexit@plt+0x788734> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r7] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 79463c <__cxa_atexit@plt+0x788698> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - mov r6, ip │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 785b08 <__cxa_atexit@plt+0x779b64> │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7946ac <__cxa_atexit@plt+0x788708> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #124] @ 7946e0 <__cxa_atexit@plt+0x78873c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #5 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + cmp r2, r6 │ │ │ │ + sub r1, r7, #1 │ │ │ │ + bcc 785b70 <__cxa_atexit@plt+0x779bcc> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 785af8 <__cxa_atexit@plt+0x779b54> │ │ │ │ + add r2, r0, r1, lsl #2 │ │ │ │ + ldr sl, [r2, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #308] @ 785b9c <__cxa_atexit@plt+0x779bf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b 785ac8 <__cxa_atexit@plt+0x779b24> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + sub r9, r1, #1 │ │ │ │ + bcc 785b60 <__cxa_atexit@plt+0x779bbc> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 785af8 <__cxa_atexit@plt+0x779b54> │ │ │ │ + add r1, r0, r9, lsl #2 │ │ │ │ + ldr sl, [r1, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #220] @ 785b94 <__cxa_atexit@plt+0x779bf0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #12 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 785b44 <__cxa_atexit@plt+0x779ba0> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst sl, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str ip, [r5, #4] │ │ │ │ + bne 785a04 <__cxa_atexit@plt+0x779a60> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 785b2c <__cxa_atexit@plt+0x779b88> │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, ip │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 785834 <__cxa_atexit@plt+0x779890> │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr sl, [sl, #5] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r7, [pc, #84] @ 785ba0 <__cxa_atexit@plt+0x779bfc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, ip │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7945f4 <__cxa_atexit@plt+0x788650> │ │ │ │ - ldr r7, [pc, #40] @ 7946dc <__cxa_atexit@plt+0x788738> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 785b98 <__cxa_atexit@plt+0x779bf4> │ │ │ │ + stm r5, {r0, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r9] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - cmpeq fp, ip, asr r0 │ │ │ │ - cmpeq fp, r4, lsl r6 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, r8, ror r5 │ │ │ │ - andeq r0, r0, r5, lsr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 794724 <__cxa_atexit@plt+0x788780> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #36] @ 79473c <__cxa_atexit@plt+0x788798> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + b 785b7c <__cxa_atexit@plt+0x779bd8> │ │ │ │ + ldr r7, [pc, #44] @ 785ba4 <__cxa_atexit@plt+0x779c00> │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str ip, [r5, #-4]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 794740 <__cxa_atexit@plt+0x78879c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, ip, asr #4 │ │ │ │ + cmpeq fp, r0, lsr #20 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + cmpeq fp, r0, lsr sl │ │ │ │ + cmpeq fp, ip, lsl #20 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 785c14 <__cxa_atexit@plt+0x779c70> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 785bf0 <__cxa_atexit@plt+0x779c4c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 785bf8 <__cxa_atexit@plt+0x779c54> │ │ │ │ + sub sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 785c14 <__cxa_atexit@plt+0x779c70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r5, [ip, #-136] @ 0xffffff78 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 785ca8 <__cxa_atexit@plt+0x779d04> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 785c8c <__cxa_atexit@plt+0x779ce8> │ │ │ │ + ldr r1, [pc, #172] @ 785ce8 <__cxa_atexit@plt+0x779d44> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 785cc8 <__cxa_atexit@plt+0x779d24> │ │ │ │ + ldr r1, [pc, #120] @ 785cec <__cxa_atexit@plt+0x779d48> │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, asr #9 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r7, ror #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #36] @ 79477c <__cxa_atexit@plt+0x7887d8> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add sl, r2, #4 │ │ │ │ - mov r7, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7947a4 <__cxa_atexit@plt+0x788800> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 785c9c <__cxa_atexit@plt+0x779cf8> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7859e0 <__cxa_atexit@plt+0x779a3c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #80 @ 0x50 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 794878 <__cxa_atexit@plt+0x7888d4> │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r2, [pc, #220] @ 7948ac <__cxa_atexit@plt+0x788908> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ - ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ - stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ - ldm ip, {r0, r1, r2, r8, fp, lr} │ │ │ │ - stm r3, {r0, r1, r2, r8, fp, lr} │ │ │ │ - ldr r3, [pc, #152] @ 7948b0 <__cxa_atexit@plt+0x78890c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - ldr r3, [r3] │ │ │ │ - add sl, sl, r2, lsl #2 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 79489c <__cxa_atexit@plt+0x7888f8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 79483c <__cxa_atexit@plt+0x788898> │ │ │ │ - ldr r7, [pc, #96] @ 7948b4 <__cxa_atexit@plt+0x788910> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #84] @ 7948b8 <__cxa_atexit@plt+0x788914> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #68] @ 785cf4 <__cxa_atexit@plt+0x779d50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7948bc <__cxa_atexit@plt+0x788918> │ │ │ │ + ldr r2, [pc, #32] @ 785cf0 <__cxa_atexit@plt+0x779d4c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 79482c <__cxa_atexit@plt+0x788888> │ │ │ │ - cmpeq fp, r0, asr r4 │ │ │ │ - cmpeq fp, ip, lsl lr │ │ │ │ - cmpeq fp, r4, lsl #7 │ │ │ │ - cmpeq fp, r8, asr #7 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7949a4 <__cxa_atexit@plt+0x788a00> │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r3, [pc, #220] @ 7949cc <__cxa_atexit@plt+0x788a28> │ │ │ │ - mov r9, r1 │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldmib r5, {r2, r6} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, r2, #8 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r7, [r9, #4] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldm r8!, {r0, r1, r2, fp, lr} │ │ │ │ - add ip, r9, #8 │ │ │ │ - mov r7, ip │ │ │ │ - stmia r7!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm r8!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r7!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ - stm r7, {r0, r1, r2, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r7, [pc, #140] @ 7949d0 <__cxa_atexit@plt+0x788a2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r7] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r6, #0 │ │ │ │ - add r7, ip, r7, lsl #2 │ │ │ │ - bne 7949bc <__cxa_atexit@plt+0x788a18> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 794968 <__cxa_atexit@plt+0x7889c4> │ │ │ │ - ldr r7, [pc, #84] @ 7949d4 <__cxa_atexit@plt+0x788a30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ - str r9, [r3, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #68] @ 7949d8 <__cxa_atexit@plt+0x788a34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 7949dc <__cxa_atexit@plt+0x788a38> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + smlaltbeq sl, fp, ip, r8 │ │ │ │ + ldrdeq sl, [fp, #-128] @ 0xffffff80 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 785d64 <__cxa_atexit@plt+0x779dc0> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 785d40 <__cxa_atexit@plt+0x779d9c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 785d48 <__cxa_atexit@plt+0x779da4> │ │ │ │ + sub sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 785d64 <__cxa_atexit@plt+0x779dc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, ror #14 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 785df8 <__cxa_atexit@plt+0x779e54> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 785ddc <__cxa_atexit@plt+0x779e38> │ │ │ │ + ldr r1, [pc, #172] @ 785e38 <__cxa_atexit@plt+0x779e94> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 785e18 <__cxa_atexit@plt+0x779e74> │ │ │ │ + ldr r1, [pc, #120] @ 785e3c <__cxa_atexit@plt+0x779e98> │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 794958 <__cxa_atexit@plt+0x7889b4> │ │ │ │ - cmpeq fp, r0, lsr r3 │ │ │ │ - ldrsheq r6, [fp, #-192] @ 0xffffff40 │ │ │ │ - cmpeq fp, r8, asr r2 │ │ │ │ - @ instruction: 0x015b7298 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 794a7c <__cxa_atexit@plt+0x788ad8> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r1, [r2, #9] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - cmp r1, r9 │ │ │ │ - bne 794a40 <__cxa_atexit@plt+0x788a9c> │ │ │ │ - ldr r3, [pc, #136] @ 794a9c <__cxa_atexit@plt+0x788af8> │ │ │ │ - ldr r1, [pc, #136] @ 794aa0 <__cxa_atexit@plt+0x788afc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r2, [pc, #96] @ 794aa8 <__cxa_atexit@plt+0x788b04> │ │ │ │ - ldr r0, [pc, #96] @ 794aac <__cxa_atexit@plt+0x788b08> │ │ │ │ - mov r7, r5 │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r8, [r7, #12]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 79395c <__cxa_atexit@plt+0x7879b8> │ │ │ │ - ldr r7, [pc, #32] @ 794aa4 <__cxa_atexit@plt+0x788b00> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 785dec <__cxa_atexit@plt+0x779e48> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7859e0 <__cxa_atexit@plt+0x779a3c> │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmpeq fp, r8, lsl fp │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #5 │ │ │ │ - @ instruction: 0xffffeefc │ │ │ │ - andeq r0, r0, r7, lsl #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r8, fp │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 785e44 <__cxa_atexit@plt+0x779ea0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 785e40 <__cxa_atexit@plt+0x779e9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 7949e0 <__cxa_atexit@plt+0x788a3c> │ │ │ │ - andeq r0, r0, r7, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mov sl, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 794afc <__cxa_atexit@plt+0x788b58> │ │ │ │ - ldr r6, [pc, #272] @ 794bfc <__cxa_atexit@plt+0x788c58> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, sl │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r9, sl, #52 @ 0x34 │ │ │ │ - cmp r6, r9 │ │ │ │ - bcc 794bc0 <__cxa_atexit@plt+0x788c1c> │ │ │ │ - ldr r7, [pc, #212] @ 794be8 <__cxa_atexit@plt+0x788c44> │ │ │ │ - mov r6, sl │ │ │ │ - sub r0, r9, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str r7, [r6, #16]! │ │ │ │ - mov r7, #2 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r7, [pc, #168] @ 794bec <__cxa_atexit@plt+0x788c48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmdb r6, {r1, r8} │ │ │ │ - str r7, [r6, #-12] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r0, [r7, #12]! │ │ │ │ - ldr r3, [pc, #136] @ 794bf0 <__cxa_atexit@plt+0x788c4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 794bd0 <__cxa_atexit@plt+0x788c2c> │ │ │ │ - sub r3, r9, #19 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 794b80 <__cxa_atexit@plt+0x788bdc> │ │ │ │ - ldr r7, [pc, #92] @ 794bf4 <__cxa_atexit@plt+0x788c50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r6, [sl, #48] @ 0x30 │ │ │ │ - str lr, [sl, #52] @ 0x34 │ │ │ │ - str r7, [sl, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #76] @ 794bf8 <__cxa_atexit@plt+0x788c54> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [sl, #16] │ │ │ │ - sub r7, r9, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r8, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, r8 │ │ │ │ - b 794b74 <__cxa_atexit@plt+0x788bd0> │ │ │ │ - cmpeq fp, ip, lsl #2 │ │ │ │ - @ instruction: 0x015b709c │ │ │ │ - cmpeq fp, ip, asr #21 │ │ │ │ - cmpeq fp, r4, asr #32 │ │ │ │ - cmpeq fp, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 794c20 <__cxa_atexit@plt+0x788c7c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + cmpeq fp, ip, asr r7 │ │ │ │ + smlalbbeq sl, fp, r4, r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 785e8c <__cxa_atexit@plt+0x779ee8> │ │ │ │ + ldr r7, [pc, #52] @ 785ea0 <__cxa_atexit@plt+0x779efc> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 785e80 <__cxa_atexit@plt+0x779edc> │ │ │ │ + mov r7, sl │ │ │ │ + b 7859e0 <__cxa_atexit@plt+0x779a3c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 794c6c <__cxa_atexit@plt+0x788cc8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr lr, [pc, #72] @ 794c90 <__cxa_atexit@plt+0x788cec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ + ldr r7, [pc, #16] @ 785ea4 <__cxa_atexit@plt+0x779f00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb6c │ │ │ │ + smlaltteq sl, fp, r8, r6 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 785f14 <__cxa_atexit@plt+0x779f70> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 785ef0 <__cxa_atexit@plt+0x779f4c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 785ef8 <__cxa_atexit@plt+0x779f54> │ │ │ │ + sub sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 785f14 <__cxa_atexit@plt+0x779f70> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r5, [ip, #-88] @ 0xffffffa8 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 785fb0 <__cxa_atexit@plt+0x77a00c> │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 785f94 <__cxa_atexit@plt+0x779ff0> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + ldr r6, [pc, #164] @ 785fdc <__cxa_atexit@plt+0x77a038> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r6, r8, r9, sl} │ │ │ │ + beq 785fa0 <__cxa_atexit@plt+0x779ffc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 785fcc <__cxa_atexit@plt+0x77a028> │ │ │ │ + ldr r1, [pc, #124] @ 785fe4 <__cxa_atexit@plt+0x77a040> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + str sl, [r3, #20] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 794c8c <__cxa_atexit@plt+0x788ce8> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 785fe0 <__cxa_atexit@plt+0x77a03c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq fp, ip, lsl #31 │ │ │ │ - andeq r0, r0, r5, ror #2 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrdeq sl, [fp, #-84] @ 0xffffffac │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 794ce0 <__cxa_atexit@plt+0x788d3c> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 794cf8 <__cxa_atexit@plt+0x788d54> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 794cfc <__cxa_atexit@plt+0x788d58> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78603c <__cxa_atexit@plt+0x77a098> │ │ │ │ + ldr r3, [pc, #60] @ 786048 <__cxa_atexit@plt+0x77a0a4> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r8, lsl #30 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r1, [r8, #20] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 794d40 <__cxa_atexit@plt+0x788d9c> │ │ │ │ - ldr r2, [pc, #44] @ 794d58 <__cxa_atexit@plt+0x788db4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 786090 <__cxa_atexit@plt+0x77a0ec> │ │ │ │ + ldr r7, [pc, #52] @ 7860a4 <__cxa_atexit@plt+0x77a100> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 786084 <__cxa_atexit@plt+0x77a0e0> │ │ │ │ + mov r7, sl │ │ │ │ + b 7860b4 <__cxa_atexit@plt+0x77a110> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 794d5c <__cxa_atexit@plt+0x788db8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r4, lsr #29 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 794da0 <__cxa_atexit@plt+0x788dfc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 794db8 <__cxa_atexit@plt+0x788e14> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r7, [pc, #16] @ 7860a8 <__cxa_atexit@plt+0x77a104> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 794dbc <__cxa_atexit@plt+0x788e18> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r0, asr #28 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r8, lsr #29 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strdeq sl, [fp, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r5 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - bcc 794e28 <__cxa_atexit@plt+0x788e84> │ │ │ │ - ldr lr, [pc, #88] @ 794e40 <__cxa_atexit@plt+0x788e9c> │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r8, [pc, #84] @ 794e44 <__cxa_atexit@plt+0x788ea0> │ │ │ │ + ldr r8, [r7, #8]! │ │ │ │ + str r7, [sp] │ │ │ │ + ldr ip, [r7, #-4] │ │ │ │ + ldr lr, [pc, #396] @ 786260 <__cxa_atexit@plt+0x77a2bc> │ │ │ │ + mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 794e48 <__cxa_atexit@plt+0x788ea4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, r0, ror #27 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r6, lsr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 794e80 <__cxa_atexit@plt+0x788edc> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r6, lsr #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 794eb8 <__cxa_atexit@plt+0x788f14> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - ldr r2, [r3, #-8] │ │ │ │ - ldr r0, [pc, #204] @ 794fa8 <__cxa_atexit@plt+0x789004> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 794f2c <__cxa_atexit@plt+0x788f88> │ │ │ │ + and r0, sl, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 786154 <__cxa_atexit@plt+0x77a1b0> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7861cc <__cxa_atexit@plt+0x77a228> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7861dc <__cxa_atexit@plt+0x77a238> │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + cmp r2, r6 │ │ │ │ + sub r1, r7, #1 │ │ │ │ + bcc 786240 <__cxa_atexit@plt+0x77a29c> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 7861cc <__cxa_atexit@plt+0x77a228> │ │ │ │ + add r2, r0, r1, lsl #2 │ │ │ │ + ldr sl, [r2, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #304] @ 78626c <__cxa_atexit@plt+0x77a2c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b 78619c <__cxa_atexit@plt+0x77a1f8> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 794f68 <__cxa_atexit@plt+0x788fc4> │ │ │ │ - ldr r7, [pc, #164] @ 794fb8 <__cxa_atexit@plt+0x789014> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + sub r9, r1, #1 │ │ │ │ + bcc 786230 <__cxa_atexit@plt+0x77a28c> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 7861cc <__cxa_atexit@plt+0x77a228> │ │ │ │ + add r1, r0, r9, lsl #2 │ │ │ │ + ldr sl, [r1, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #216] @ 786264 <__cxa_atexit@plt+0x77a2c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #12 │ │ │ │ + str ip, [r3, #8] │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 786214 <__cxa_atexit@plt+0x77a270> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst sl, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str ip, [r5, #4] │ │ │ │ + bne 7860d8 <__cxa_atexit@plt+0x77a134> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 794f88 <__cxa_atexit@plt+0x788fe4> │ │ │ │ - ldr r3, [pc, #104] @ 794fb4 <__cxa_atexit@plt+0x789010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 786200 <__cxa_atexit@plt+0x77a25c> │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, ip │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 785f14 <__cxa_atexit@plt+0x779f70> │ │ │ │ + ldr r9, [sl, #5] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #84] @ 786270 <__cxa_atexit@plt+0x77a2cc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r8, ip │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 794fb0 <__cxa_atexit@plt+0x78900c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #48] @ 786268 <__cxa_atexit@plt+0x77a2c4> │ │ │ │ + stm r5, {r0, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 794f9c <__cxa_atexit@plt+0x788ff8> │ │ │ │ - ldr r6, [pc, #28] @ 794fac <__cxa_atexit@plt+0x789008> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + b 78624c <__cxa_atexit@plt+0x77a2a8> │ │ │ │ + ldr r7, [pc, #44] @ 786274 <__cxa_atexit@plt+0x77a2d0> │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str ip, [r5, #-4]! │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, r8, asr #4 │ │ │ │ + cmpeq fp, r4, ror #6 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + hvceq 47668 @ 0xba34 │ │ │ │ + cmpeq fp, r0, asr r3 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7862e4 <__cxa_atexit@plt+0x77a340> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7862c0 <__cxa_atexit@plt+0x77a31c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 7862c8 <__cxa_atexit@plt+0x77a324> │ │ │ │ + sub sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r8, asr #26 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq fp, r4, lsl #25 │ │ │ │ - cmpeq fp, r4, asr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 794ff8 <__cxa_atexit@plt+0x789054> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 795010 <__cxa_atexit@plt+0x78906c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + b 7862e4 <__cxa_atexit@plt+0x77a340> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 795014 <__cxa_atexit@plt+0x789070> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, ip, ror #23 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmpeq ip, r8, ror #3 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 79505c <__cxa_atexit@plt+0x7890b8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 795074 <__cxa_atexit@plt+0x7890d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 795078 <__cxa_atexit@plt+0x7890d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, ip, lsl #23 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #36] @ 7950b4 <__cxa_atexit@plt+0x789110> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add sl, r2, #4 │ │ │ │ - mov r7, r3 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 786378 <__cxa_atexit@plt+0x77a3d4> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78635c <__cxa_atexit@plt+0x77a3b8> │ │ │ │ + ldr r1, [pc, #172] @ 7863b8 <__cxa_atexit@plt+0x77a414> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 7950dc <__cxa_atexit@plt+0x789138> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #32] @ 795108 <__cxa_atexit@plt+0x789164> │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 786398 <__cxa_atexit@plt+0x77a3f4> │ │ │ │ + ldr r1, [pc, #120] @ 7863bc <__cxa_atexit@plt+0x77a418> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 78636c <__cxa_atexit@plt+0x77a3c8> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7860b4 <__cxa_atexit@plt+0x77a110> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79518c <__cxa_atexit@plt+0x7891e8> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [pc, #124] @ 7951b8 <__cxa_atexit@plt+0x789214> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 795198 <__cxa_atexit@plt+0x7891f4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 795158 <__cxa_atexit@plt+0x7891b4> │ │ │ │ - ldr r3, [pc, #76] @ 7951bc <__cxa_atexit@plt+0x789218> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 7951c0 <__cxa_atexit@plt+0x78921c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #68] @ 7863c4 <__cxa_atexit@plt+0x77a420> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 795150 <__cxa_atexit@plt+0x7891ac> │ │ │ │ - ldrsheq r6, [fp, #-64] @ 0xffffffc0 │ │ │ │ - ldrheq r6, [fp, #-172] @ 0xffffff54 │ │ │ │ - cmpeq fp, r0, asr sl │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc 795210 <__cxa_atexit@plt+0x78926c> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 795228 <__cxa_atexit@plt+0x789284> │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 7863c0 <__cxa_atexit@plt+0x77a41c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + strdeq sl, [fp, #-16] │ │ │ │ + cmpeq fp, r4, lsl r2 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 786434 <__cxa_atexit@plt+0x77a490> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 786410 <__cxa_atexit@plt+0x77a46c> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 786418 <__cxa_atexit@plt+0x77a474> │ │ │ │ + sub sl, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 79522c <__cxa_atexit@plt+0x789288> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsbeq r6, [fp, #-152] @ 0xffffff68 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 786434 <__cxa_atexit@plt+0x77a490> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015c5098 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 795270 <__cxa_atexit@plt+0x7892cc> │ │ │ │ - ldr r2, [pc, #48] @ 795280 <__cxa_atexit@plt+0x7892dc> │ │ │ │ - ldr r1, [pc, #48] @ 795284 <__cxa_atexit@plt+0x7892e0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7864c8 <__cxa_atexit@plt+0x77a524> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 7864ac <__cxa_atexit@plt+0x77a508> │ │ │ │ + ldr r1, [pc, #172] @ 786508 <__cxa_atexit@plt+0x77a564> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 7864e8 <__cxa_atexit@plt+0x77a544> │ │ │ │ + ldr r1, [pc, #120] @ 78650c <__cxa_atexit@plt+0x77a568> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 7864bc <__cxa_atexit@plt+0x77a518> │ │ │ │ + mov r5, r2 │ │ │ │ + b 7860b4 <__cxa_atexit@plt+0x77a110> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 786514 <__cxa_atexit@plt+0x77a570> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 786510 <__cxa_atexit@plt+0x77a56c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r2, r8, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 795288 <__cxa_atexit@plt+0x7892e4> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + smlaltbeq sl, fp, r0, r0 │ │ │ │ + smlalbteq sl, fp, r8, r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78655c <__cxa_atexit@plt+0x77a5b8> │ │ │ │ + ldr r7, [pc, #52] @ 786570 <__cxa_atexit@plt+0x77a5cc> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 786550 <__cxa_atexit@plt+0x77a5ac> │ │ │ │ + mov r7, sl │ │ │ │ + b 7860b4 <__cxa_atexit@plt+0x77a110> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 786574 <__cxa_atexit@plt+0x77a5d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x015b6290 │ │ │ │ - cmpeq sl, r0, asr #18 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + cmpeq fp, ip, lsr #32 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7865b8 <__cxa_atexit@plt+0x77a614> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 7865c0 <__cxa_atexit@plt+0x77a61c> │ │ │ │ + sub r9, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7865d0 <__cxa_atexit@plt+0x77a62c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r4, [ip, #-224] @ 0xffffff20 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7952fc <__cxa_atexit@plt+0x789358> │ │ │ │ - ldr r2, [pc, #88] @ 795308 <__cxa_atexit@plt+0x789364> │ │ │ │ - ldr r8, [pc, #88] @ 79530c <__cxa_atexit@plt+0x789368> │ │ │ │ - ldr lr, [pc, #88] @ 795310 <__cxa_atexit@plt+0x78936c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - str r1, [r5, #4] │ │ │ │ - mov r1, r3 │ │ │ │ + bcc 78666c <__cxa_atexit@plt+0x77a6c8> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 786654 <__cxa_atexit@plt+0x77a6b0> │ │ │ │ + ldr lr, [pc, #156] @ 786690 <__cxa_atexit@plt+0x77a6ec> │ │ │ │ + add r1, r8, r9, lsl #2 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r1, #12]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stm lr, {r0, r2, r9} │ │ │ │ - str r3, [r3, #28] │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 78667c <__cxa_atexit@plt+0x77a6d8> │ │ │ │ + ldr lr, [pc, #96] @ 786694 <__cxa_atexit@plt+0x77a6f0> │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r3} │ │ │ │ + beq 786660 <__cxa_atexit@plt+0x77a6bc> │ │ │ │ + mov r5, r8 │ │ │ │ + b 786aa8 <__cxa_atexit@plt+0x77ab04> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffe004 │ │ │ │ - @ instruction: 0xffffea98 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #60] @ 795364 <__cxa_atexit@plt+0x7893c0> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 79535c <__cxa_atexit@plt+0x7893b8> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 793d7c <__cxa_atexit@plt+0x787dd8> │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7953c4 <__cxa_atexit@plt+0x789420> │ │ │ │ + bhi 7866d0 <__cxa_atexit@plt+0x77a72c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7953cc <__cxa_atexit@plt+0x789428> │ │ │ │ + ldr r1, [pc, #24] @ 7866d8 <__cxa_atexit@plt+0x77a734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, ror #1 │ │ │ │ + ldrsbeq r4, [ip, #-216] @ 0xffffff28 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78671c <__cxa_atexit@plt+0x77a778> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 786724 <__cxa_atexit@plt+0x77a780> │ │ │ │ + sub r9, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 786734 <__cxa_atexit@plt+0x77a790> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, lsl #27 │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7867d0 <__cxa_atexit@plt+0x77a82c> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 7867b8 <__cxa_atexit@plt+0x77a814> │ │ │ │ + ldr lr, [pc, #156] @ 7867f4 <__cxa_atexit@plt+0x77a850> │ │ │ │ + add r1, r8, r9, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 7867e0 <__cxa_atexit@plt+0x77a83c> │ │ │ │ + ldr lr, [pc, #96] @ 7867f8 <__cxa_atexit@plt+0x77a854> │ │ │ │ + ldr r0, [r2, #2] │ │ │ │ + ldr r1, [r2, #6] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r3} │ │ │ │ + beq 7867c4 <__cxa_atexit@plt+0x77a820> │ │ │ │ + mov r5, r8 │ │ │ │ + b 786aa8 <__cxa_atexit@plt+0x77ab04> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78683c <__cxa_atexit@plt+0x77a898> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 786844 <__cxa_atexit@plt+0x77a8a0> │ │ │ │ + sub r9, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7868e4 <__cxa_atexit@plt+0x77a940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, ip, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7868b4 <__cxa_atexit@plt+0x77a910> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7868bc <__cxa_atexit@plt+0x77a918> │ │ │ │ + ldr lr, [pc, #84] @ 7868d0 <__cxa_atexit@plt+0x77a92c> │ │ │ │ + ldr r1, [pc, #84] @ 7868d4 <__cxa_atexit@plt+0x77a930> │ │ │ │ + add r9, r7, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r3, [r7, #24] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + add lr, r8, #12 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r6, r8 │ │ │ │ + b 7868c4 <__cxa_atexit@plt+0x77a920> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + cmpeq ip, r0, lsl ip │ │ │ │ + andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7869a0 <__cxa_atexit@plt+0x77a9fc> │ │ │ │ + cmn r9, #1 │ │ │ │ + beq 786988 <__cxa_atexit@plt+0x77a9e4> │ │ │ │ + add r1, r8, r9, lsl #2 │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr ip, [r7, #5] │ │ │ │ + ldr lr, [pc, #180] @ 7869c0 <__cxa_atexit@plt+0x77aa1c> │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + tst r1, #3 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + beq 786990 <__cxa_atexit@plt+0x77a9ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 7869a8 <__cxa_atexit@plt+0x77aa04> │ │ │ │ + ldr r2, [r1, #3] │ │ │ │ + ldr r3, [r1, #7] │ │ │ │ + ldr r1, [pc, #108] @ 7869c4 <__cxa_atexit@plt+0x77aa20> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, ip │ │ │ │ + mov r9, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r1 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r6, lsl #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 786a2c <__cxa_atexit@plt+0x77aa88> │ │ │ │ + ldr r3, [pc, #76] @ 786a38 <__cxa_atexit@plt+0x77aa94> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r3, r5, #16 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + add r5, r5, #28 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + str lr, [r8, #20] │ │ │ │ + str sl, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 786a90 <__cxa_atexit@plt+0x77aaec> │ │ │ │ + ldr r2, [pc, #60] @ 786a9c <__cxa_atexit@plt+0x77aaf8> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r7, r8} │ │ │ │ + beq 786a84 <__cxa_atexit@plt+0x77aae0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 786aa8 <__cxa_atexit@plt+0x77ab04> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr lr, [pc, #656] @ 786d4c <__cxa_atexit@plt+0x77ada8> │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add lr, pc, lr │ │ │ │ + and r0, r1, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 786b84 <__cxa_atexit@plt+0x77abe0> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 786c74 <__cxa_atexit@plt+0x77acd0> │ │ │ │ + bic r0, r1, #3 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 786c2c <__cxa_atexit@plt+0x77ac88> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 786ccc <__cxa_atexit@plt+0x77ad28> │ │ │ │ + ldr r8, [r1, #1] │ │ │ │ + ldr r0, [pc, #596] @ 786d58 <__cxa_atexit@plt+0x77adb4> │ │ │ │ + add r2, r3, #32 │ │ │ │ + cmp ip, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + sub r9, r1, #1 │ │ │ │ + bcc 786d08 <__cxa_atexit@plt+0x77ad64> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 786c68 <__cxa_atexit@plt+0x77acc4> │ │ │ │ + add r1, r8, r9, lsl #2 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr r6, [pc, #540] @ 786d5c <__cxa_atexit@plt+0x77adb8> │ │ │ │ + cmp fp, r5 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 786d24 <__cxa_atexit@plt+0x77ad80> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r6, [r7, #6] │ │ │ │ + tst r1, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r0, r6, r7} │ │ │ │ + bne 786ac0 <__cxa_atexit@plt+0x77ab1c> │ │ │ │ + b 786cbc <__cxa_atexit@plt+0x77ad18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79541c <__cxa_atexit@plt+0x789478> │ │ │ │ - ldr r2, [pc, #52] @ 79542c <__cxa_atexit@plt+0x789488> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bcc 786ccc <__cxa_atexit@plt+0x77ad28> │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + ldr r0, [pc, #432] @ 786d50 <__cxa_atexit@plt+0x77adac> │ │ │ │ + add ip, r3, #32 │ │ │ │ + cmp r2, ip │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ + sub r0, r6, #1 │ │ │ │ + sub r9, r1, #1 │ │ │ │ + bcc 786cdc <__cxa_atexit@plt+0x77ad38> │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 786c68 <__cxa_atexit@plt+0x77acc4> │ │ │ │ + add r1, r8, r9, lsl #2 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r1, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #376] @ 786d54 <__cxa_atexit@plt+0x77adb0> │ │ │ │ + cmp fp, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r2, [r3, #12]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 786cf8 <__cxa_atexit@plt+0x77ad54> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov sl, r3 │ │ │ │ + mov r3, ip │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + tst r1, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r0, r2, r7} │ │ │ │ + bne 786ac0 <__cxa_atexit@plt+0x77ab1c> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldmib r5, {r2, r7} │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 786c84 <__cxa_atexit@plt+0x77ace0> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 786d3c <__cxa_atexit@plt+0x77ad98> │ │ │ │ + ldr r0, [pc, #280] @ 786d64 <__cxa_atexit@plt+0x77adc0> │ │ │ │ + ldr r8, [r1, #1] │ │ │ │ + add r5, r5, #20 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r2, r7} │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + sub r9, r3, #1 │ │ │ │ + b 7868e4 <__cxa_atexit@plt+0x77a940> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 786d44 <__cxa_atexit@plt+0x77ada0> │ │ │ │ + ldr lr, [pc, #200] @ 786d60 <__cxa_atexit@plt+0x77adbc> │ │ │ │ + ldr r9, [r1, #5] │ │ │ │ + ldr r0, [r1, #1] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, ip │ │ │ │ + b 786d30 <__cxa_atexit@plt+0x77ad8c> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + mov r7, #12 │ │ │ │ + b 786cd0 <__cxa_atexit@plt+0x77ad2c> │ │ │ │ + mov r7, #20 │ │ │ │ + b 786cd0 <__cxa_atexit@plt+0x77ad2c> │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + @ instruction: 0xfffffa24 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7954a8 <__cxa_atexit@plt+0x789504> │ │ │ │ - ldr lr, [pc, #124] @ 7954d4 <__cxa_atexit@plt+0x789530> │ │ │ │ - ldm r5, {r1, r3} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - sub r0, r6, #7 │ │ │ │ - cmp fp, r2 │ │ │ │ - stm r5, {r0, r1} │ │ │ │ - bhi 7954c0 <__cxa_atexit@plt+0x78951c> │ │ │ │ - ldr lr, [pc, #92] @ 7954e0 <__cxa_atexit@plt+0x78953c> │ │ │ │ - ldr r0, [pc, #92] @ 7954e4 <__cxa_atexit@plt+0x789540> │ │ │ │ - sub sl, r5, #20 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r9 │ │ │ │ - stm sl, {r0, r1, lr} │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #44] @ 7954dc <__cxa_atexit@plt+0x789538> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 786ddc <__cxa_atexit@plt+0x77ae38> │ │ │ │ + ldr r1, [pc, #124] @ 786e0c <__cxa_atexit@plt+0x77ae68> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3], #-16 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r2, {r1, r8, r9} │ │ │ │ + sub r2, r6, #6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 786df4 <__cxa_atexit@plt+0x77ae50> │ │ │ │ + ldr r1, [pc, #96] @ 786e10 <__cxa_atexit@plt+0x77ae6c> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stmda r5, {r2, sl} │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r6, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + beq 786dd0 <__cxa_atexit@plt+0x77ae2c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 786aa8 <__cxa_atexit@plt+0x77ab04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 786e14 <__cxa_atexit@plt+0x77ae70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7954d8 <__cxa_atexit@plt+0x789534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r9, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - smlaltteq r8, sl, ip, r6 │ │ │ │ - cmpeq sl, r8, lsl #14 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - cmpeq fp, r8, asr r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 795508 <__cxa_atexit@plt+0x789564> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - mov ip, r9 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + strheq r9, [fp, #-124] @ 0xffffff84 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 795674 <__cxa_atexit@plt+0x7896d0> │ │ │ │ - mov r0, #15 │ │ │ │ - stm sp, {r3, r4, fp} │ │ │ │ - ldmib r5, {r4, fp} │ │ │ │ - and r0, r0, fp, lsr sl │ │ │ │ - mov r9, #1 │ │ │ │ - mvn r2, #0 │ │ │ │ - add r2, r2, r9, lsl r0 │ │ │ │ - ldr lr, [pc, #372] @ 7956b0 <__cxa_atexit@plt+0x78970c> │ │ │ │ - and r2, r2, r8 │ │ │ │ - and r1, lr, r2, lsr #1 │ │ │ │ - ldr r3, [pc, #364] @ 7956b4 <__cxa_atexit@plt+0x789710> │ │ │ │ - sub r2, r2, r1 │ │ │ │ - and r1, r3, r2, lsr #2 │ │ │ │ - and r3, r2, r3 │ │ │ │ - add r3, r3, r1 │ │ │ │ - ldr r2, [pc, #348] @ 7956b8 <__cxa_atexit@plt+0x789714> │ │ │ │ - add r3, r3, r3, lsr #4 │ │ │ │ - ldr r1, [pc, #344] @ 7956bc <__cxa_atexit@plt+0x789718> │ │ │ │ - and r3, r3, r2 │ │ │ │ - tst r8, r9, lsl r0 │ │ │ │ - mul r3, r3, r1 │ │ │ │ - lsr r2, r3, #24 │ │ │ │ - beq 7955e4 <__cxa_atexit@plt+0x789640> │ │ │ │ - add r3, ip, r2, lsl #2 │ │ │ │ - ldr lr, [pc, #320] @ 7956c0 <__cxa_atexit@plt+0x78971c> │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - mov r0, r5 │ │ │ │ + bhi 786e50 <__cxa_atexit@plt+0x77aeac> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 786e58 <__cxa_atexit@plt+0x77aeb4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 786f04 <__cxa_atexit@plt+0x77af60> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r8, asr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 786ed8 <__cxa_atexit@plt+0x77af34> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 786ef0 <__cxa_atexit@plt+0x77af4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 786ee4 <__cxa_atexit@plt+0x77af40> │ │ │ │ + ldr r2, [pc, #88] @ 786ef4 <__cxa_atexit@plt+0x77af50> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 786ec8 <__cxa_atexit@plt+0x77af24> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 787480 <__cxa_atexit@plt+0x77b4dc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r4, lsl r6 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 786fe0 <__cxa_atexit@plt+0x77b03c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 786fe8 <__cxa_atexit@plt+0x77b044> │ │ │ │ + add r3, r7, #7 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 786f84 <__cxa_atexit@plt+0x77afe0> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 786ffc <__cxa_atexit@plt+0x77b058> │ │ │ │ + ldr lr, [pc, #180] @ 78700c <__cxa_atexit@plt+0x77b068> │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ - add r3, sl, #4 │ │ │ │ - tst r1, #3 │ │ │ │ - str r7, [r0, #28] │ │ │ │ - stmib r0, {r8, ip} │ │ │ │ - str r4, [r0, #12] │ │ │ │ - str r2, [r0, #16] │ │ │ │ - str r3, [r0, #20] │ │ │ │ - beq 79565c <__cxa_atexit@plt+0x7896b8> │ │ │ │ - ldr r2, [pc, #260] @ 7956c4 <__cxa_atexit@plt+0x789720> │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 786fd0 <__cxa_atexit@plt+0x77b02c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 787480 <__cxa_atexit@plt+0x77b4dc> │ │ │ │ + ldr sl, [pc, #132] @ 787010 <__cxa_atexit@plt+0x77b06c> │ │ │ │ + ldr r3, [pc, #132] @ 787014 <__cxa_atexit@plt+0x77b070> │ │ │ │ + ldr ip, [pc, #132] @ 787018 <__cxa_atexit@plt+0x77b074> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r9, r6 │ │ │ │ + b 786ff0 <__cxa_atexit@plt+0x77b04c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, ip, lsl r5 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x015c4598 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787054 <__cxa_atexit@plt+0x77b0b0> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 78705c <__cxa_atexit@plt+0x77b0b8> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 787108 <__cxa_atexit@plt+0x77b164> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r4, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7870dc <__cxa_atexit@plt+0x77b138> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 7870f4 <__cxa_atexit@plt+0x77b150> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7870e8 <__cxa_atexit@plt+0x77b144> │ │ │ │ + ldr r2, [pc, #88] @ 7870f8 <__cxa_atexit@plt+0x77b154> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + tst r8, #3 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r9, r4 │ │ │ │ - ldmib sp, {r4, fp} │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - lsl r7, r9, r0 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ - ldr r7, [r1, #804] @ 0x324 │ │ │ │ - mov r3, #0 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r4, [r5, #-16] │ │ │ │ - bcc 795688 <__cxa_atexit@plt+0x7896e4> │ │ │ │ - ldr r7, [pc, #176] @ 7956cc <__cxa_atexit@plt+0x789728> │ │ │ │ - sub r8, r2, #9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str fp, [r6, #16] │ │ │ │ - ldr r7, [ip, #4] │ │ │ │ - ldr r6, [pc, #144] @ 7956d0 <__cxa_atexit@plt+0x78972c> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r7, r7, #1 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r0 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r2 │ │ │ │ + beq 7870cc <__cxa_atexit@plt+0x77b128> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 787480 <__cxa_atexit@plt+0x77b4dc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7956c8 <__cxa_atexit@plt+0x789724> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r1, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r4, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, lsl #8 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrheq r6, [fp, #-84] @ 0xffffffac │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r1, r0, r8, lsl #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq ip, r0, lsl r4 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7871e4 <__cxa_atexit@plt+0x77b240> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 79573c <__cxa_atexit@plt+0x789798> │ │ │ │ - ldr lr, [pc, #88] @ 795754 <__cxa_atexit@plt+0x7897b0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - ldr r2, [pc, #72] @ 795758 <__cxa_atexit@plt+0x7897b4> │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 7871ec <__cxa_atexit@plt+0x77b248> │ │ │ │ + add r3, r7, #7 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 787188 <__cxa_atexit@plt+0x77b1e4> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 787200 <__cxa_atexit@plt+0x77b25c> │ │ │ │ + ldr lr, [pc, #180] @ 787210 <__cxa_atexit@plt+0x77b26c> │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 79575c <__cxa_atexit@plt+0x7897b8> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 7871d4 <__cxa_atexit@plt+0x77b230> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 787480 <__cxa_atexit@plt+0x77b4dc> │ │ │ │ + ldr sl, [pc, #132] @ 787214 <__cxa_atexit@plt+0x77b270> │ │ │ │ + ldr r3, [pc, #132] @ 787218 <__cxa_atexit@plt+0x77b274> │ │ │ │ + ldr ip, [pc, #132] @ 78721c <__cxa_atexit@plt+0x77b278> │ │ │ │ + add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, r0, asr #9 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r1, r0, r8, asr #31 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r9, r6 │ │ │ │ + b 7871f4 <__cxa_atexit@plt+0x77b250> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x015c4394 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787258 <__cxa_atexit@plt+0x77b2b4> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 787260 <__cxa_atexit@plt+0x77b2bc> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 787300 <__cxa_atexit@plt+0x77b35c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r0, asr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7872c8 <__cxa_atexit@plt+0x77b324> │ │ │ │ + ldr lr, [pc, #80] @ 7872d0 <__cxa_atexit@plt+0x77b32c> │ │ │ │ + ldr r0, [pc, #80] @ 7872d4 <__cxa_atexit@plt+0x77b330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 7872b8 <__cxa_atexit@plt+0x77b314> │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + mov r7, r1 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + cmpeq ip, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 795794 <__cxa_atexit@plt+0x7897f0> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, #0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7873cc <__cxa_atexit@plt+0x77b428> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 7873d4 <__cxa_atexit@plt+0x77b430> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #28] @ 7957c8 <__cxa_atexit@plt+0x789824> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 787370 <__cxa_atexit@plt+0x77b3cc> │ │ │ │ + ldr r3, [pc, #156] @ 7873e8 <__cxa_atexit@plt+0x77b444> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r0, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, ror #13 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + beq 7873bc <__cxa_atexit@plt+0x77b418> │ │ │ │ + ldr r8, [r0, #3] │ │ │ │ + ldr r9, [r0, #7] │ │ │ │ + mov r7, r1 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr sl, [pc, #116] @ 7873ec <__cxa_atexit@plt+0x77b448> │ │ │ │ + ldr r3, [pc, #116] @ 7873f0 <__cxa_atexit@plt+0x77b44c> │ │ │ │ + ldr ip, [pc, #116] @ 7873f4 <__cxa_atexit@plt+0x77b450> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r9, r6 │ │ │ │ + b 7873dc <__cxa_atexit@plt+0x77b438> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + cmpeq ip, ip, lsr #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - ldr r2, [r3, #-16] │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r0, [pc, #204] @ 7958b8 <__cxa_atexit@plt+0x789914> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 79583c <__cxa_atexit@plt+0x789898> │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 787468 <__cxa_atexit@plt+0x77b4c4> │ │ │ │ + ldr r2, [pc, #60] @ 787474 <__cxa_atexit@plt+0x77b4d0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + beq 78745c <__cxa_atexit@plt+0x77b4b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 787480 <__cxa_atexit@plt+0x77b4dc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 787514 <__cxa_atexit@plt+0x77b570> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7875c4 <__cxa_atexit@plt+0x77b620> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 78756c <__cxa_atexit@plt+0x77b5c8> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 7875cc <__cxa_atexit@plt+0x77b628> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7875c4 <__cxa_atexit@plt+0x77b620> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r1, [r5, #12] │ │ │ │ cmp r7, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 795878 <__cxa_atexit@plt+0x7898d4> │ │ │ │ - ldr r7, [pc, #164] @ 7958c8 <__cxa_atexit@plt+0x789924> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + bcc 7875ec <__cxa_atexit@plt+0x77b648> │ │ │ │ + ldr r7, [pc, #328] @ 78762c <__cxa_atexit@plt+0x77b688> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bcc 795898 <__cxa_atexit@plt+0x7898f4> │ │ │ │ - ldr r3, [pc, #104] @ 7958c4 <__cxa_atexit@plt+0x789920> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + b 787300 <__cxa_atexit@plt+0x77b35c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7875c4 <__cxa_atexit@plt+0x77b620> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + bcc 7875e0 <__cxa_atexit@plt+0x77b63c> │ │ │ │ + ldr r7, [pc, #224] @ 787624 <__cxa_atexit@plt+0x77b680> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add lr, r6, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7958c0 <__cxa_atexit@plt+0x78991c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r8, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 786f04 <__cxa_atexit@plt+0x77af60> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7875c4 <__cxa_atexit@plt+0x77b620> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + bcc 7875f8 <__cxa_atexit@plt+0x77b654> │ │ │ │ + ldr r7, [pc, #140] @ 787628 <__cxa_atexit@plt+0x77b684> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add lr, r6, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7958ac <__cxa_atexit@plt+0x789908> │ │ │ │ - ldr r6, [pc, #28] @ 7958bc <__cxa_atexit@plt+0x789918> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 787108 <__cxa_atexit@plt+0x77b164> │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #48] @ 787618 <__cxa_atexit@plt+0x77b674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 787600 <__cxa_atexit@plt+0x77b65c> │ │ │ │ + ldr r7, [pc, #44] @ 787620 <__cxa_atexit@plt+0x77b67c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 787600 <__cxa_atexit@plt+0x77b65c> │ │ │ │ + ldr r7, [pc, #28] @ 78761c <__cxa_atexit@plt+0x77b678> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, lsr r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq fp, r4, ror r3 │ │ │ │ - ldrheq r6, [fp, #-52] @ 0xffffffcc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + @ instruction: 0xfffffb60 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 795908 <__cxa_atexit@plt+0x789964> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 795920 <__cxa_atexit@plt+0x78997c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 795924 <__cxa_atexit@plt+0x789980> │ │ │ │ - mov r2, #8 │ │ │ │ + bcc 787684 <__cxa_atexit@plt+0x77b6e0> │ │ │ │ + ldr lr, [pc, #68] @ 78769c <__cxa_atexit@plt+0x77b6f8> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + b 787300 <__cxa_atexit@plt+0x77b35c> │ │ │ │ + ldr r3, [pc, #20] @ 7876a0 <__cxa_atexit@plt+0x77b6fc> │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsbeq r6, [fp, #-44] @ 0xffffffd4 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffc9c │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 79596c <__cxa_atexit@plt+0x7899c8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 795984 <__cxa_atexit@plt+0x7899e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc 787700 <__cxa_atexit@plt+0x77b75c> │ │ │ │ + ldr lr, [pc, #76] @ 787718 <__cxa_atexit@plt+0x77b774> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 795988 <__cxa_atexit@plt+0x7899e4> │ │ │ │ - mov r2, #12 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 787108 <__cxa_atexit@plt+0x77b164> │ │ │ │ + ldr r3, [pc, #20] @ 78771c <__cxa_atexit@plt+0x77b778> │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, ip, ror r2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r1, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 7959c4 <__cxa_atexit@plt+0x789a20> │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0xfffffa18 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7959e8 <__cxa_atexit@plt+0x789a44> │ │ │ │ - str r7, [r5, #32] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78777c <__cxa_atexit@plt+0x77b7d8> │ │ │ │ + ldr lr, [pc, #76] @ 787794 <__cxa_atexit@plt+0x77b7f0> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 786f04 <__cxa_atexit@plt+0x77af60> │ │ │ │ + ldr r3, [pc, #20] @ 787798 <__cxa_atexit@plt+0x77b7f4> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffff798 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 795a78 <__cxa_atexit@plt+0x789ad4> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r2, [pc, #140] @ 795aac <__cxa_atexit@plt+0x789b08> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 795a84 <__cxa_atexit@plt+0x789ae0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 795a3c <__cxa_atexit@plt+0x789a98> │ │ │ │ - ldr r3, [pc, #92] @ 795ab0 <__cxa_atexit@plt+0x789b0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r7, [pc, #80] @ 795ab4 <__cxa_atexit@plt+0x789b10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + bcc 787814 <__cxa_atexit@plt+0x77b870> │ │ │ │ + ldr r3, [pc, #116] @ 787838 <__cxa_atexit@plt+0x77b894> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r3, r5, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78782c <__cxa_atexit@plt+0x77b888> │ │ │ │ + ldr r2, [pc, #92] @ 78783c <__cxa_atexit@plt+0x77b898> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + beq 787804 <__cxa_atexit@plt+0x77b860> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 787480 <__cxa_atexit@plt+0x77b4dc> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 787840 <__cxa_atexit@plt+0x77b89c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - str r1, [sp] │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr r1, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 795a34 <__cxa_atexit@plt+0x789a90> │ │ │ │ - cmpeq fp, ip, lsl #24 │ │ │ │ - ldrsbeq r6, [fp, #-24] @ 0xffffffe8 │ │ │ │ - cmpeq fp, ip, ror #2 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 795ae0 <__cxa_atexit@plt+0x789b3c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r6, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + smlalbbeq r8, fp, r8, sp │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - str r9, [sp, #36] @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - str fp, [sp, #32] │ │ │ │ - bhi 795c60 <__cxa_atexit@plt+0x789cbc> │ │ │ │ - str r7, [sp, #12] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str sl, [sp, #20] │ │ │ │ - str r4, [sp, #24] │ │ │ │ - str r7, [sp, #28] │ │ │ │ - str r6, [sp, #16] │ │ │ │ - add r6, r6, #32 │ │ │ │ - mov r2, #15 │ │ │ │ - mov r1, #1 │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str r5, [sp, #8] │ │ │ │ - ldr r7, [sp, #28] │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 795c40 <__cxa_atexit@plt+0x789c9c> │ │ │ │ - ldr r4, [sp, #36] @ 0x24 │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - and lr, r2, r4, lsr r8 │ │ │ │ - and fp, r2, r0, lsr r8 │ │ │ │ - ldr ip, [r5] │ │ │ │ - lsl r4, r1, lr │ │ │ │ - lsl sl, r1, fp │ │ │ │ - cmp r4, r1, lsl fp │ │ │ │ - bne 795b98 <__cxa_atexit@plt+0x789bf4> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #328] @ 795ca4 <__cxa_atexit@plt+0x789d00> │ │ │ │ - mov r9, r3 │ │ │ │ - add r8, r8, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - str ip, [r3], #-8 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r9 │ │ │ │ - cmp r7, r3 │ │ │ │ - bls 795b20 <__cxa_atexit@plt+0x789b7c> │ │ │ │ - add sl, sp, #12 │ │ │ │ - mov r5, r9 │ │ │ │ - ldm sl, {r3, r6, sl} │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - b 795c64 <__cxa_atexit@plt+0x789cc0> │ │ │ │ - ldr r0, [pc, #244] @ 795c94 <__cxa_atexit@plt+0x789cf0> │ │ │ │ - cmp lr, fp │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [sp, #16] │ │ │ │ - str r0, [r8, #20]! │ │ │ │ - mov r0, #2 │ │ │ │ - str r0, [r8, #4] │ │ │ │ - ldr r0, [sp, #36] @ 0x24 │ │ │ │ - mov r1, r8 │ │ │ │ - mov r9, r8 │ │ │ │ - str r0, [r8, #-4] │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str ip, [r8, #-8] │ │ │ │ - str r0, [r8, #-12] │ │ │ │ - sub r0, r6, #25 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - str r0, [r9, #8]! │ │ │ │ - ldr r0, [pc, #176] @ 795c98 <__cxa_atexit@plt+0x789cf4> │ │ │ │ - movcc r9, r1 │ │ │ │ + bhi 78787c <__cxa_atexit@plt+0x77b8d8> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 787884 <__cxa_atexit@plt+0x77b8e0> │ │ │ │ + add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #168] @ 795c9c <__cxa_atexit@plt+0x789cf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r8, #-16] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 795c80 <__cxa_atexit@plt+0x789cdc> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldrex r6, [r9] │ │ │ │ - strex r6, r7, [r9] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne 795c0c <__cxa_atexit@plt+0x789c68> │ │ │ │ - ldr r7, [pc, #124] @ 795ca0 <__cxa_atexit@plt+0x789cfc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r7, [r8] │ │ │ │ - orr r7, sl, r4 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 787934 <__cxa_atexit@plt+0x77b990> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - ldr sl, [sp, #20] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - b 795c64 <__cxa_atexit@plt+0x789cc0> │ │ │ │ + cmpeq ip, ip, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [sp, #36] @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp, #32] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r7, sl} │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 787908 <__cxa_atexit@plt+0x77b964> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ 787920 <__cxa_atexit@plt+0x77b97c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787914 <__cxa_atexit@plt+0x77b970> │ │ │ │ + ldr lr, [pc, #92] @ 787924 <__cxa_atexit@plt+0x77b980> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + beq 7878f8 <__cxa_atexit@plt+0x77b954> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 788230 <__cxa_atexit@plt+0x77c28c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r9] │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov r3, r6 │ │ │ │ - b 795c04 <__cxa_atexit@plt+0x789c60> │ │ │ │ - cmpeq fp, r0, lsl #1 │ │ │ │ - cmpeq fp, r8, ror #31 │ │ │ │ - cmpeq fp, r0, asr #20 │ │ │ │ - cmpeq fp, r4 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 795d0c <__cxa_atexit@plt+0x789d68> │ │ │ │ - ldr r2, [pc, #80] @ 795d24 <__cxa_atexit@plt+0x789d80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #60] @ 795d28 <__cxa_atexit@plt+0x789d84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 795d2c <__cxa_atexit@plt+0x789d88> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r8, asr pc │ │ │ │ - cmpeq fp, r4, ror #29 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq ip, r8, ror #23 │ │ │ │ + andeq r0, r0, ip, asr r9 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 787a14 <__cxa_atexit@plt+0x77ba70> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 795d8c <__cxa_atexit@plt+0x789de8> │ │ │ │ - ldr r7, [pc, #80] @ 795da4 <__cxa_atexit@plt+0x789e00> │ │ │ │ - mov lr, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r8, #16]! │ │ │ │ - ldr r3, [pc, #64] @ 795da8 <__cxa_atexit@plt+0x789e04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - str r3, [r8, #-12] │ │ │ │ - sub r3, r6, #18 │ │ │ │ - str lr, [r8, #4] │ │ │ │ - str r3, [r8, #8] │ │ │ │ - str r2, [r8, #-8] │ │ │ │ - str r1, [r8, #-4] │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 787a1c <__cxa_atexit@plt+0x77ba78> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + add r3, r3, r8, lsl #2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mov sl, #0 │ │ │ │ + cmp r8, r2 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 7879b8 <__cxa_atexit@plt+0x77ba14> │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 787a30 <__cxa_atexit@plt+0x77ba8c> │ │ │ │ + ldr lr, [pc, #180] @ 787a40 <__cxa_atexit@plt+0x77ba9c> │ │ │ │ + add r7, r0, #3 │ │ │ │ + tst r3, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 787a04 <__cxa_atexit@plt+0x77ba60> │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 788230 <__cxa_atexit@plt+0x77c28c> │ │ │ │ + ldr sl, [pc, #132] @ 787a44 <__cxa_atexit@plt+0x77baa0> │ │ │ │ + ldr r2, [pc, #132] @ 787a48 <__cxa_atexit@plt+0x77baa4> │ │ │ │ + ldr ip, [pc, #132] @ 787a4c <__cxa_atexit@plt+0x77baa8> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 795dac <__cxa_atexit@plt+0x789e08> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r5, [fp, #-228] @ 0xffffff1c │ │ │ │ - cmpeq fp, r8, ror #28 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - str r6, [sp] │ │ │ │ - sub r6, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r6 │ │ │ │ - str r4, [sp, #4] │ │ │ │ - bhi 796094 <__cxa_atexit@plt+0x78a0f0> │ │ │ │ - ldr r1, [r5] │ │ │ │ - mov lr, #15 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - b 795e00 <__cxa_atexit@plt+0x789e5c> │ │ │ │ - sub r6, r5, #64 @ 0x40 │ │ │ │ - add r1, r1, #4 │ │ │ │ + mov r9, r6 │ │ │ │ + b 787a24 <__cxa_atexit@plt+0x77ba80> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r1 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + cmpeq ip, r4, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787a84 <__cxa_atexit@plt+0x77bae0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 787a8c <__cxa_atexit@plt+0x77bae8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 796098 <__cxa_atexit@plt+0x78a0f4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 795e90 <__cxa_atexit@plt+0x789eec> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 795f84 <__cxa_atexit@plt+0x789fe0> │ │ │ │ - bic r6, r3, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r2, [r6, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 795f50 <__cxa_atexit@plt+0x789fac> │ │ │ │ - and r6, lr, r8, lsr r1 │ │ │ │ - ldr r4, [r3, #1] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, r4, r6, lsl #2 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add r0, r1, #4 │ │ │ │ - stm ip, {r3, r4, r6} │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r4, [pc, #688] @ 796118 <__cxa_atexit@plt+0x78a174> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r2, #3 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - beq 79607c <__cxa_atexit@plt+0x78a0d8> │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #660] @ 79611c <__cxa_atexit@plt+0x78a178> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - b 795dec <__cxa_atexit@plt+0x789e48> │ │ │ │ - and r0, lr, r8, lsr r1 │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - mov fp, #1 │ │ │ │ - mvn r6, #0 │ │ │ │ - add r6, r6, fp, lsl r0 │ │ │ │ - ldr r4, [pc, #588] @ 7960f8 <__cxa_atexit@plt+0x78a154> │ │ │ │ - and r6, r2, r6 │ │ │ │ - and r4, r4, r6, lsr #1 │ │ │ │ - ldr lr, [pc, #580] @ 7960fc <__cxa_atexit@plt+0x78a158> │ │ │ │ - sub r6, r6, r4 │ │ │ │ - and r4, lr, r6, lsr #2 │ │ │ │ - and r6, r6, lr │ │ │ │ - add r6, r6, r4 │ │ │ │ - ldr r4, [pc, #568] @ 796104 <__cxa_atexit@plt+0x78a160> │ │ │ │ - add r6, r6, r6, lsr #4 │ │ │ │ - and r6, r6, r4 │ │ │ │ - ldr r4, [pc, #552] @ 796100 <__cxa_atexit@plt+0x78a15c> │ │ │ │ - ldr ip, [r3, #2] │ │ │ │ - tst r2, fp, lsl r0 │ │ │ │ - mul r6, r6, r4 │ │ │ │ - mov r4, #1 │ │ │ │ - lsr lr, r6, #24 │ │ │ │ - beq 795fc8 <__cxa_atexit@plt+0x78a024> │ │ │ │ - add r0, ip, lr, lsl #2 │ │ │ │ - sub r4, r5, #16 │ │ │ │ - ldr r2, [r0, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add r0, r1, #4 │ │ │ │ - stm r4, {r3, ip, lr} │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - stmda r5, {r0, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r6, [pc, #492] @ 79610c <__cxa_atexit@plt+0x78a168> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r2, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - beq 796068 <__cxa_atexit@plt+0x78a0c4> │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #464] @ 796110 <__cxa_atexit@plt+0x78a16c> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov lr, #15 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - b 795dec <__cxa_atexit@plt+0x789e48> │ │ │ │ - ldmib r7, {r4, r6} │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 796044 <__cxa_atexit@plt+0x78a0a0> │ │ │ │ - str r4, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r6, [r5, #28] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r7, r8, sl} │ │ │ │ - mov r7, fp │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 79612c <__cxa_atexit@plt+0x78a188> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7960b4 <__cxa_atexit@plt+0x78a110> │ │ │ │ - ldr r7, [pc, #368] @ 796120 <__cxa_atexit@plt+0x78a17c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r8, [r6, #16] │ │ │ │ - stmib r6, {r7, r9, sl} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - lsl r0, r4, r0 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r1, #0 │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - ldr r1, [sp] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - add r2, r1, #16 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - cmp r7, r2 │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 7960d4 <__cxa_atexit@plt+0x78a130> │ │ │ │ - ldr r7, [pc, #276] @ 796124 <__cxa_atexit@plt+0x78a180> │ │ │ │ - ldr r6, [pc, #276] @ 796128 <__cxa_atexit@plt+0x78a184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - stmib r1, {r6, r9, sl} │ │ │ │ - ldr r6, [ip, #4] │ │ │ │ - sub r8, r2, #9 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r7, r6, #1 │ │ │ │ + cmpeq ip, r4, lsr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787ac4 <__cxa_atexit@plt+0x77bb20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 787acc <__cxa_atexit@plt+0x77bb28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r6, [r5, #24] │ │ │ │ - ldr r6, [sp] │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 796394 <__cxa_atexit@plt+0x78a3f0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - b 796088 <__cxa_atexit@plt+0x78a0e4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq ip, r4, ror #19 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787b08 <__cxa_atexit@plt+0x77bb64> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 787b10 <__cxa_atexit@plt+0x77bb6c> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 787bc0 <__cxa_atexit@plt+0x77bc1c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r8, [r3, #-12]! │ │ │ │ + cmpeq ip, r0, lsr #19 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 787b94 <__cxa_atexit@plt+0x77bbf0> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ 787bac <__cxa_atexit@plt+0x77bc08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787ba0 <__cxa_atexit@plt+0x77bbfc> │ │ │ │ + ldr lr, [pc, #92] @ 787bb0 <__cxa_atexit@plt+0x77bc0c> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + beq 787b84 <__cxa_atexit@plt+0x77bbe0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 788230 <__cxa_atexit@plt+0x77c28c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r3, {r9, sl} │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 796108 <__cxa_atexit@plt+0x78a164> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r6, r2 │ │ │ │ + cmpeq ip, ip, asr r9 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 787ca0 <__cxa_atexit@plt+0x77bcfc> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 787ca8 <__cxa_atexit@plt+0x77bd04> │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + add r3, r3, r8, lsl #2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mov sl, #0 │ │ │ │ + cmp r8, r2 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 787c44 <__cxa_atexit@plt+0x77bca0> │ │ │ │ + sub r8, r5, #20 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 787cbc <__cxa_atexit@plt+0x77bd18> │ │ │ │ + ldr lr, [pc, #180] @ 787ccc <__cxa_atexit@plt+0x77bd28> │ │ │ │ + add r7, r0, #3 │ │ │ │ + tst r3, #3 │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 787c90 <__cxa_atexit@plt+0x77bcec> │ │ │ │ + mov r5, r8 │ │ │ │ mov r7, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #56] @ 796114 <__cxa_atexit@plt+0x78a170> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - andeq r0, r0, ip, lsr #19 │ │ │ │ - andeq r0, r0, r4, ror sl │ │ │ │ - andeq r0, r0, ip, lsl #21 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, asr r4 │ │ │ │ - andeq r0, r0, r4, ror r4 │ │ │ │ - cmpeq fp, r4, lsr #24 │ │ │ │ - andeq r0, r0, r8, asr r7 │ │ │ │ - ldrheq r5, [fp, #-188] @ 0xffffff44 │ │ │ │ - mov r3, r5 │ │ │ │ - mov lr, r7 │ │ │ │ - ldr r7, [r3, #20]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 796210 <__cxa_atexit@plt+0x78a26c> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - cmp r0, r1 │ │ │ │ - bne 7961c4 <__cxa_atexit@plt+0x78a220> │ │ │ │ - ldr r6, [pc, #224] @ 79624c <__cxa_atexit@plt+0x78a2a8> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r2, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - stm r5, {r3, r6} │ │ │ │ - mov r6, r5 │ │ │ │ - sub r7, r5, #44 @ 0x2c │ │ │ │ - str fp, [r6, #-4]! │ │ │ │ - cmp lr, r7 │ │ │ │ - bhi 79622c <__cxa_atexit@plt+0x78a288> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str fp, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ + b 788230 <__cxa_atexit@plt+0x77c28c> │ │ │ │ + ldr sl, [pc, #132] @ 787cd0 <__cxa_atexit@plt+0x77bd2c> │ │ │ │ + ldr r2, [pc, #132] @ 787cd4 <__cxa_atexit@plt+0x77bd30> │ │ │ │ + ldr ip, [pc, #132] @ 787cd8 <__cxa_atexit@plt+0x77bd34> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r9 │ │ │ │ - mov r7, lr │ │ │ │ - b 75dc80 <__cxa_atexit@plt+0x751cdc> │ │ │ │ - ldr ip, [r5, #24] │ │ │ │ - mov r2, #15 │ │ │ │ - str lr, [sp] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - and r1, r2, r1, lsr ip │ │ │ │ - mov r2, #1 │ │ │ │ - lsl r8, r2, r1 │ │ │ │ - ldr r1, [pc, #112] @ 796258 <__cxa_atexit@plt+0x78a2b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str fp, [r5, #20] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - stmib r9, {r2, r7} │ │ │ │ - str sl, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, lr │ │ │ │ - mov sl, ip │ │ │ │ - b 795508 <__cxa_atexit@plt+0x789564> │ │ │ │ - ldr r3, [pc, #60] @ 796254 <__cxa_atexit@plt+0x78a2b0> │ │ │ │ - mov fp, lr │ │ │ │ - mov r2, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #28] @ 796250 <__cxa_atexit@plt+0x78a2ac> │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r9, r6 │ │ │ │ + b 787cb0 <__cxa_atexit@plt+0x77bd0c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq sl, ip, lsl r7 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, r4, asr #20 │ │ │ │ - andeq r0, r0, r8, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 79612c <__cxa_atexit@plt+0x78a188> │ │ │ │ - andeq r0, r0, r6, ror #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7962b0 <__cxa_atexit@plt+0x78a30c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #28] @ 7962bc <__cxa_atexit@plt+0x78a318> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #12 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + ldrsbeq r3, [ip, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787d14 <__cxa_atexit@plt+0x77bd70> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 787d1c <__cxa_atexit@plt+0x77bd78> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 787fb4 <__cxa_atexit@plt+0x77c010> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015c3794 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787d54 <__cxa_atexit@plt+0x77bdb0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 787d5c <__cxa_atexit@plt+0x77bdb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, ip, lsr r9 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7962f4 <__cxa_atexit@plt+0x78a350> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 796318 <__cxa_atexit@plt+0x78a374> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [pc, #80] @ 79638c <__cxa_atexit@plt+0x78a3e8> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 79637c <__cxa_atexit@plt+0x78a3d8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 796358 <__cxa_atexit@plt+0x78a3b4> │ │ │ │ - ldr r3, [pc, #32] @ 796390 <__cxa_atexit@plt+0x78a3ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r8] │ │ │ │ + cmpeq ip, r4, asr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787d94 <__cxa_atexit@plt+0x77bdf0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 787d9c <__cxa_atexit@plt+0x77bdf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 796350 <__cxa_atexit@plt+0x78a3ac> │ │ │ │ - ldrsheq r5, [fp, #-32] @ 0xffffffe0 │ │ │ │ - ldrheq r5, [fp, #-140] @ 0xffffff74 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + cmpeq ip, r4, lsl r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 787e6c <__cxa_atexit@plt+0x77bec8> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r1, #20] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ + ldr r9, [pc, #184] @ 787e8c <__cxa_atexit@plt+0x77bee8> │ │ │ │ + str r8, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr sl, [pc, #180] @ 787e90 <__cxa_atexit@plt+0x77beec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + tst r7, #3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + beq 787e60 <__cxa_atexit@plt+0x77bebc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 796438 <__cxa_atexit@plt+0x78a494> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr sl, [r1, #12]! │ │ │ │ - ldr r9, [r1, #-8] │ │ │ │ - cmp r0, r9 │ │ │ │ - bne 796400 <__cxa_atexit@plt+0x78a45c> │ │ │ │ - ldr r2, [pc, #132] @ 796454 <__cxa_atexit@plt+0x78a4b0> │ │ │ │ - ldr r1, [pc, #132] @ 796458 <__cxa_atexit@plt+0x78a4b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - ldr r8, [r5, #40] @ 0x28 │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r7, r3 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr ip, [pc, #88] @ 796460 <__cxa_atexit@plt+0x78a4bc> │ │ │ │ - ldr lr, [pc, #88] @ 796464 <__cxa_atexit@plt+0x78a4c0> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r3, r5, #16 │ │ │ │ - str lr, [r6, #4]! │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 787e78 <__cxa_atexit@plt+0x77bed4> │ │ │ │ + ldr ip, [pc, #128] @ 787e94 <__cxa_atexit@plt+0x77bef0> │ │ │ │ + ldr sl, [pc, #128] @ 787e98 <__cxa_atexit@plt+0x77bef4> │ │ │ │ add ip, pc, ip │ │ │ │ - stm r3, {r0, r7, ip} │ │ │ │ - mov r7, r6 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 795ae0 <__cxa_atexit@plt+0x789b3c> │ │ │ │ - ldr r6, [pc, #28] @ 79645c <__cxa_atexit@plt+0x78a4b8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, ip, asr r1 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff6c8 │ │ │ │ - andeq r0, r0, r7, asr #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 796394 <__cxa_atexit@plt+0x78a3f0> │ │ │ │ - andeq r0, r0, r7, asr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7964c8 <__cxa_atexit@plt+0x78a524> │ │ │ │ - ldr r6, [pc, #276] @ 7965c0 <__cxa_atexit@plt+0x78a61c> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - mov r8, r1 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r1, [pc, #92] @ 787e9c <__cxa_atexit@plt+0x77bef8> │ │ │ │ + mov r2, r6 │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #16]! │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ - ldr r6, [r4, #804] @ 0x324 │ │ │ │ - add r8, r9, #52 @ 0x34 │ │ │ │ - cmp r6, r8 │ │ │ │ - bcc 796584 <__cxa_atexit@plt+0x78a5e0> │ │ │ │ - ldr r7, [pc, #204] @ 7965ac <__cxa_atexit@plt+0x78a608> │ │ │ │ - mov sl, r9 │ │ │ │ - sub r0, r8, #47 @ 0x2f │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr ip, [r5, #8] │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ - str r7, [sl, #16]! │ │ │ │ - ldr lr, [pc, #180] @ 7965b0 <__cxa_atexit@plt+0x78a60c> │ │ │ │ - mov r7, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [sl, #4] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r6, [sl, #-8] │ │ │ │ - mov r6, sl │ │ │ │ - str lr, [sl, #16] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - str r2, [sl, #24] │ │ │ │ - str lr, [sl, #-12] │ │ │ │ - str r3, [sl, #-4] │ │ │ │ - str r0, [r6, #12]! │ │ │ │ - ldr r7, [pc, #132] @ 7965b4 <__cxa_atexit@plt+0x78a610> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r7, [r7] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 796594 <__cxa_atexit@plt+0x78a5f0> │ │ │ │ - sub r3, r8, #19 │ │ │ │ - mov r7, #0 │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - ldrex r7, [r6] │ │ │ │ - strex r7, r3, [r6] │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 796548 <__cxa_atexit@plt+0x78a5a4> │ │ │ │ - ldr r7, [pc, #88] @ 7965b8 <__cxa_atexit@plt+0x78a614> │ │ │ │ - add lr, r9, #44 @ 0x2c │ │ │ │ - mov r6, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm lr, {r7, sl, ip} │ │ │ │ - ldr r7, [pc, #72] @ 7965bc <__cxa_atexit@plt+0x78a618> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r9, #16] │ │ │ │ - sub r7, r8, #5 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r9 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r7, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov ip, r7 │ │ │ │ - b 79653c <__cxa_atexit@plt+0x78a598> │ │ │ │ - cmpeq fp, r0, asr #14 │ │ │ │ - cmpeq fp, r0, ror #13 │ │ │ │ - cmpeq fp, r4, lsl #2 │ │ │ │ - cmpeq fp, r4, ror r6 │ │ │ │ - ldrheq r5, [fp, #-104] @ 0xffffff98 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r6, ror #14 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + ldrheq r3, [ip, #-100] @ 0xffffff9c │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmpeq ip, r8, lsl r7 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79660c <__cxa_atexit@plt+0x78a668> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr lr, [pc, #44] @ 796618 <__cxa_atexit@plt+0x78a674> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 787f10 <__cxa_atexit@plt+0x77bf6c> │ │ │ │ + ldr lr, [pc, #88] @ 787f1c <__cxa_atexit@plt+0x77bf78> │ │ │ │ + ldr r9, [pc, #88] @ 787f20 <__cxa_atexit@plt+0x77bf7c> │ │ │ │ + ldr r0, [pc, #88] @ 787f24 <__cxa_atexit@plt+0x77bf80> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r9, [r1, #4]! │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str ip, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r8, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 79665c <__cxa_atexit@plt+0x78a6b8> │ │ │ │ - ldr r2, [pc, #44] @ 796674 <__cxa_atexit@plt+0x78a6d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + cmpeq ip, r0, ror #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787f5c <__cxa_atexit@plt+0x77bfb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 787f64 <__cxa_atexit@plt+0x77bfc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 796678 <__cxa_atexit@plt+0x78a6d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r8, lsl #11 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7966bc <__cxa_atexit@plt+0x78a718> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7966d4 <__cxa_atexit@plt+0x78a730> │ │ │ │ + cmpeq ip, ip, asr #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 787f9c <__cxa_atexit@plt+0x77bff8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 787fa4 <__cxa_atexit@plt+0x77c000> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7966d8 <__cxa_atexit@plt+0x78a734> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r4, lsr #10 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r1, r0, r8, asr #14 │ │ │ │ + cmpeq ip, ip, lsl #10 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7880e4 <__cxa_atexit@plt+0x77c140> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r0, ip │ │ │ │ + bcc 7880ec <__cxa_atexit@plt+0x77c148> │ │ │ │ + ldr r7, [r3, #15] │ │ │ │ + ldr r0, [r3, #19] │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r9, [r3, #11] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + cmp r2, r0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + bne 788088 <__cxa_atexit@plt+0x77c0e4> │ │ │ │ + ldr r0, [pc, #272] @ 78811c <__cxa_atexit@plt+0x77c178> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3, #-12]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + beq 7880d8 <__cxa_atexit@plt+0x77c134> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 788108 <__cxa_atexit@plt+0x77c164> │ │ │ │ + ldr r0, [pc, #236] @ 78812c <__cxa_atexit@plt+0x77c188> │ │ │ │ + ldr ip, [pc, #236] @ 788130 <__cxa_atexit@plt+0x77c18c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + ldr r0, [pc, #200] @ 788134 <__cxa_atexit@plt+0x77c190> │ │ │ │ + mov r1, r6 │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #16]! │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr lr, [pc, #144] @ 788120 <__cxa_atexit@plt+0x77c17c> │ │ │ │ + ldr r0, [pc, #144] @ 788124 <__cxa_atexit@plt+0x77c180> │ │ │ │ + ldr r1, [pc, #144] @ 788128 <__cxa_atexit@plt+0x77c184> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + mov r0, r6 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r5, {r0, r6} │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r3 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, lr │ │ │ │ + bx r0 │ │ │ │ + mov ip, r6 │ │ │ │ + b 7880f4 <__cxa_atexit@plt+0x77c150> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r2 │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + @ instruction: 0x015c3494 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + cmpeq ip, ip, ror #9 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - bcc 796744 <__cxa_atexit@plt+0x78a7a0> │ │ │ │ - ldr lr, [pc, #88] @ 79675c <__cxa_atexit@plt+0x78a7b8> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r8, [pc, #84] @ 796760 <__cxa_atexit@plt+0x78a7bc> │ │ │ │ + bcc 7881a8 <__cxa_atexit@plt+0x77c204> │ │ │ │ + ldr lr, [pc, #88] @ 7881b4 <__cxa_atexit@plt+0x77c210> │ │ │ │ + ldr r9, [pc, #88] @ 7881b8 <__cxa_atexit@plt+0x77c214> │ │ │ │ + ldr r0, [pc, #88] @ 7881bc <__cxa_atexit@plt+0x77c218> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r0, [r0, #4] │ │ │ │ - sub r8, r6, #9 │ │ │ │ - str lr, [r5] │ │ │ │ - add r7, r0, #1 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #24] @ 796764 <__cxa_atexit@plt+0x78a7c0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, r4, asr #9 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r7, lsr #31 │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r9, [r1, #4]! │ │ │ │ + mov r3, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str ip, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str sl, [r1, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + cmpeq ip, r8, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 788218 <__cxa_atexit@plt+0x77c274> │ │ │ │ + ldr lr, [pc, #64] @ 788224 <__cxa_atexit@plt+0x77c280> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + tst r8, #3 │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r2, r7} │ │ │ │ + beq 78820c <__cxa_atexit@plt+0x77c268> │ │ │ │ + mov r7, r8 │ │ │ │ + b 788230 <__cxa_atexit@plt+0x77c28c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 79679c <__cxa_atexit@plt+0x78a7f8> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r9, [r5, #24] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7882cc <__cxa_atexit@plt+0x77c328> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 78837c <__cxa_atexit@plt+0x77c3d8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 788324 <__cxa_atexit@plt+0x77c380> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 788384 <__cxa_atexit@plt+0x77c3e0> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78837c <__cxa_atexit@plt+0x77c3d8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + cmp r7, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + bcc 788408 <__cxa_atexit@plt+0x77c464> │ │ │ │ + ldr lr, [pc, #452] @ 788458 <__cxa_atexit@plt+0x77c4b4> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7967d4 <__cxa_atexit@plt+0x78a830> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r2, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add sl, r8, #1 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r7, ror #23 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r3, #24]! │ │ │ │ - ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r3, #-12] │ │ │ │ - ldr r0, [pc, #204] @ 7968c4 <__cxa_atexit@plt+0x78a920> │ │ │ │ - orr r7, r2, r7 │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - cmp r7, r2 │ │ │ │ - str r0, [r1] │ │ │ │ - bne 796848 <__cxa_atexit@plt+0x78a8a4> │ │ │ │ + b 787fb4 <__cxa_atexit@plt+0x77c010> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78837c <__cxa_atexit@plt+0x77c3d8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - add r2, r6, #8 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r3, [r5, #8] │ │ │ │ cmp r7, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 796884 <__cxa_atexit@plt+0x78a8e0> │ │ │ │ - ldr r7, [pc, #164] @ 7968d4 <__cxa_atexit@plt+0x78a930> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + bcc 7883ec <__cxa_atexit@plt+0x77c448> │ │ │ │ + ldr r7, [pc, #328] @ 788444 <__cxa_atexit@plt+0x77c4a0> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + add lr, r6, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - cmp r0, r2 │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bcc 7968a4 <__cxa_atexit@plt+0x78a900> │ │ │ │ - ldr r3, [pc, #104] @ 7968d0 <__cxa_atexit@plt+0x78a92c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - sub r7, r2, #6 │ │ │ │ + mov r8, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 787934 <__cxa_atexit@plt+0x77b990> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78837c <__cxa_atexit@plt+0x77c3d8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + bcc 788418 <__cxa_atexit@plt+0x77c474> │ │ │ │ + ldr r7, [pc, #256] @ 788454 <__cxa_atexit@plt+0x77c4b0> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + add lr, r6, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7968cc <__cxa_atexit@plt+0x78a928> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r8, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 787bc0 <__cxa_atexit@plt+0x77bc1c> │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #32 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 7883f8 <__cxa_atexit@plt+0x77c454> │ │ │ │ + ldr lr, [pc, #172] @ 788448 <__cxa_atexit@plt+0x77c4a4> │ │ │ │ + ldr r9, [pc, #172] @ 78844c <__cxa_atexit@plt+0x77c4a8> │ │ │ │ + ldr sl, [pc, #172] @ 788450 <__cxa_atexit@plt+0x77c4ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + mov r1, r6 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r6, ip │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str sl, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r7, [pc, #68] @ 788438 <__cxa_atexit@plt+0x77c494> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 788420 <__cxa_atexit@plt+0x77c47c> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #48] @ 788440 <__cxa_atexit@plt+0x77c49c> │ │ │ │ + mov r6, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - b 7968b8 <__cxa_atexit@plt+0x78a914> │ │ │ │ - ldr r6, [pc, #28] @ 7968c8 <__cxa_atexit@plt+0x78a924> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ + b 788424 <__cxa_atexit@plt+0x77c480> │ │ │ │ + ldr r7, [pc, #28] @ 78843c <__cxa_atexit@plt+0x77c498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, ip, lsr #8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq fp, r8, ror #6 │ │ │ │ - cmpeq fp, r8, lsr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffff62c │ │ │ │ + @ instruction: 0xfffff6f0 │ │ │ │ + @ instruction: 0xfffff6ac │ │ │ │ + cmpeq ip, r8, lsl #3 │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 796914 <__cxa_atexit@plt+0x78a970> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 79692c <__cxa_atexit@plt+0x78a988> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 796930 <__cxa_atexit@plt+0x78a98c> │ │ │ │ - mov r2, #8 │ │ │ │ + bcc 7884b8 <__cxa_atexit@plt+0x77c514> │ │ │ │ + ldr lr, [pc, #76] @ 7884d0 <__cxa_atexit@plt+0x77c52c> │ │ │ │ + add r8, r5, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r7, [r3, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + mov r8, #0 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 787fb4 <__cxa_atexit@plt+0x77c010> │ │ │ │ + ldr r3, [pc, #20] @ 7884d4 <__cxa_atexit@plt+0x77c530> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsbeq r5, [fp, #-32] @ 0xffffffe0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 796978 <__cxa_atexit@plt+0x78a9d4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #48] @ 796990 <__cxa_atexit@plt+0x78a9ec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 788534 <__cxa_atexit@plt+0x77c590> │ │ │ │ + ldr lr, [pc, #76] @ 78854c <__cxa_atexit@plt+0x77c5a8> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 796994 <__cxa_atexit@plt+0x78a9f0> │ │ │ │ - mov r2, #12 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 787bc0 <__cxa_atexit@plt+0x77bc1c> │ │ │ │ + ldr r3, [pc, #20] @ 788550 <__cxa_atexit@plt+0x77c5ac> │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r0, ror r2 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7969cc <__cxa_atexit@plt+0x78aa28> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7969f0 <__cxa_atexit@plt+0x78aa4c> │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r2, [pc, #80] @ 796a64 <__cxa_atexit@plt+0x78aac0> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 796a54 <__cxa_atexit@plt+0x78aab0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 796a30 <__cxa_atexit@plt+0x78aa8c> │ │ │ │ - ldr r3, [pc, #32] @ 796a68 <__cxa_atexit@plt+0x78aac4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - str r3, [r8] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 796a28 <__cxa_atexit@plt+0x78aa84> │ │ │ │ - cmpeq fp, r8, lsl ip │ │ │ │ - cmpeq fp, r4, ror #3 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0xfffff69c │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 796ab8 <__cxa_atexit@plt+0x78ab14> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 796ad0 <__cxa_atexit@plt+0x78ab2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc 7885b0 <__cxa_atexit@plt+0x77c60c> │ │ │ │ + ldr lr, [pc, #76] @ 7885c8 <__cxa_atexit@plt+0x77c624> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 796ad4 <__cxa_atexit@plt+0x78ab30> │ │ │ │ - mov r2, #16 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 787934 <__cxa_atexit@plt+0x77b990> │ │ │ │ + ldr r3, [pc, #20] @ 7885cc <__cxa_atexit@plt+0x77c628> │ │ │ │ + mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq fp, r0, lsr r1 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffff394 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78864c <__cxa_atexit@plt+0x77c6a8> │ │ │ │ + ldr r1, [pc, #124] @ 788674 <__cxa_atexit@plt+0x77c6d0> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2], #-16 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r7, {r1, r8, r9, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 788664 <__cxa_atexit@plt+0x77c6c0> │ │ │ │ + ldr lr, [pc, #96] @ 788678 <__cxa_atexit@plt+0x77c6d4> │ │ │ │ + ldmdb r6, {r0, r1} │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, sl} │ │ │ │ + str r7, [r5] │ │ │ │ + beq 78863c <__cxa_atexit@plt+0x77c698> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 788230 <__cxa_atexit@plt+0x77c28c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 78867c <__cxa_atexit@plt+0x77c6d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + cmpeq fp, r4, asr pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 796b18 <__cxa_atexit@plt+0x78ab74> │ │ │ │ - ldr r2, [pc, #48] @ 796b28 <__cxa_atexit@plt+0x78ab84> │ │ │ │ - ldr r1, [pc, #48] @ 796b2c <__cxa_atexit@plt+0x78ab88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r2, r8, sl} │ │ │ │ + bhi 7886b8 <__cxa_atexit@plt+0x77c714> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 7886c0 <__cxa_atexit@plt+0x77c71c> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 796b30 <__cxa_atexit@plt+0x78ab8c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 788758 <__cxa_atexit@plt+0x77c7b4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r2, [ip, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 788724 <__cxa_atexit@plt+0x77c780> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 788740 <__cxa_atexit@plt+0x77c79c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78872c <__cxa_atexit@plt+0x77c788> │ │ │ │ + ldr r7, [pc, #68] @ 788744 <__cxa_atexit@plt+0x77c7a0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 788718 <__cxa_atexit@plt+0x77c774> │ │ │ │ + mov r7, r9 │ │ │ │ + b 788cb0 <__cxa_atexit@plt+0x77cd0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 788748 <__cxa_atexit@plt+0x77c7a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, r8, ror #19 │ │ │ │ - smlaltbeq r7, sl, r0, r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 796b9c <__cxa_atexit@plt+0x78abf8> │ │ │ │ - ldr lr, [pc, #80] @ 796ba8 <__cxa_atexit@plt+0x78ac04> │ │ │ │ - ldr r9, [pc, #80] @ 796bac <__cxa_atexit@plt+0x78ac08> │ │ │ │ - ldr r8, [pc, #80] @ 796bb0 <__cxa_atexit@plt+0x78ac0c> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ + ldrheq r2, [ip, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r8, lsr #11 │ │ │ │ + hvceq 47080 @ 0xb7e8 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 788810 <__cxa_atexit@plt+0x77c86c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 788818 <__cxa_atexit@plt+0x77c874> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + bne 7887b8 <__cxa_atexit@plt+0x77c814> │ │ │ │ + ldr r7, [pc, #140] @ 78882c <__cxa_atexit@plt+0x77c888> │ │ │ │ + tst r0, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 788804 <__cxa_atexit@plt+0x77c860> │ │ │ │ + mov r7, r0 │ │ │ │ + b 788cb0 <__cxa_atexit@plt+0x77cd0c> │ │ │ │ + ldr r9, [pc, #112] @ 788830 <__cxa_atexit@plt+0x77c88c> │ │ │ │ + ldr r3, [pc, #112] @ 788834 <__cxa_atexit@plt+0x77c890> │ │ │ │ + ldr sl, [pc, #112] @ 788838 <__cxa_atexit@plt+0x77c894> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - mov r2, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmib r5, {r1, r7} │ │ │ │ - str r8, [r2, #8]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0xffffe9a0 │ │ │ │ - @ instruction: 0xfffff250 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 796c10 <__cxa_atexit@plt+0x78ac6c> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #16] │ │ │ │ - beq 796c08 <__cxa_atexit@plt+0x78ac64> │ │ │ │ - ldr r2, [pc, #48] @ 796c14 <__cxa_atexit@plt+0x78ac70> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r1 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov lr, r6 │ │ │ │ + b 788820 <__cxa_atexit@plt+0x77c87c> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 796c4c <__cxa_atexit@plt+0x78aca8> │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - mov r1, #0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, r8, lsl #10 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmpeq ip, r4, ror #26 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 788874 <__cxa_atexit@plt+0x77c8d0> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 78887c <__cxa_atexit@plt+0x77c8d8> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 788914 <__cxa_atexit@plt+0x77c970> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 796c80 <__cxa_atexit@plt+0x78acdc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + cmpeq ip, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub ip, r5, #32 │ │ │ │ - cmp fp, ip │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - bhi 796ed4 <__cxa_atexit@plt+0x78af30> │ │ │ │ - mov r0, #15 │ │ │ │ - mov lr, #1 │ │ │ │ - b 796cb4 <__cxa_atexit@plt+0x78ad10> │ │ │ │ - str r1, [r5] │ │ │ │ - sub ip, r2, #32 │ │ │ │ - add sl, sl, #4 │ │ │ │ - mov r5, r2 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 796ed8 <__cxa_atexit@plt+0x78af34> │ │ │ │ - ldr r2, [r5] │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 796d34 <__cxa_atexit@plt+0x78ad90> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 796e28 <__cxa_atexit@plt+0x78ae84> │ │ │ │ - bic r6, r2, #3 │ │ │ │ - ldr r6, [r6] │ │ │ │ - ldrh r6, [r6, #-2] │ │ │ │ - cmp r6, #3 │ │ │ │ - bne 796de4 <__cxa_atexit@plt+0x78ae40> │ │ │ │ - and r6, r0, r8, lsr sl │ │ │ │ - ldr r4, [r2, #1] │ │ │ │ - add r3, r4, r6, lsl #2 │ │ │ │ - ldr r1, [r3, #8] │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - stmda r5, {r2, r4, r6, r7} │ │ │ │ - ldr r2, [pc, #528] @ 796f18 <__cxa_atexit@plt+0x78af74> │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - tst r1, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r2, r5 │ │ │ │ - str sl, [r2, #-20]! @ 0xffffffec │ │ │ │ - beq 796ebc <__cxa_atexit@plt+0x78af18> │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #496] @ 796f1c <__cxa_atexit@plt+0x78af78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - b 796c9c <__cxa_atexit@plt+0x78acf8> │ │ │ │ - ldr r6, [r2, #6] │ │ │ │ - and r1, r0, r8, lsr sl │ │ │ │ - tst r6, lr, lsl r1 │ │ │ │ - beq 796e9c <__cxa_atexit@plt+0x78aef8> │ │ │ │ - lsl r1, lr, r1 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - ldr r4, [pc, #416] @ 796ef4 <__cxa_atexit@plt+0x78af50> │ │ │ │ - and r1, r6, r1 │ │ │ │ - and lr, r4, r1, lsr #1 │ │ │ │ - ldr r4, [pc, #408] @ 796ef8 <__cxa_atexit@plt+0x78af54> │ │ │ │ - sub r1, r1, lr │ │ │ │ - and r0, r4, r1, lsr #2 │ │ │ │ - and r1, r1, r4 │ │ │ │ - add r1, r1, r0 │ │ │ │ - ldr r4, [pc, #396] @ 796f00 <__cxa_atexit@plt+0x78af5c> │ │ │ │ - add r1, r1, r1, lsr #4 │ │ │ │ - and r1, r1, r4 │ │ │ │ - ldr r4, [pc, #380] @ 796efc <__cxa_atexit@plt+0x78af58> │ │ │ │ - ldr r0, [r2, #2] │ │ │ │ - mov r3, #0 │ │ │ │ - mul r1, r1, r4 │ │ │ │ - lsr r4, r1, #24 │ │ │ │ - add r1, r0, r4, lsl #2 │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r3, [pc, #360] @ 796f08 <__cxa_atexit@plt+0x78af64> │ │ │ │ - tst r1, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [ip] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r2, r5 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - stmda r5, {r0, r4, r7} │ │ │ │ - str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ - beq 796eac <__cxa_atexit@plt+0x78af08> │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r6, [pc, #312] @ 796f0c <__cxa_atexit@plt+0x78af68> │ │ │ │ - mov r0, #15 │ │ │ │ - mov lr, #1 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - b 796c9c <__cxa_atexit@plt+0x78acf8> │ │ │ │ - ldmib r7, {r0, r1} │ │ │ │ - cmp r6, #4 │ │ │ │ - bne 796e40 <__cxa_atexit@plt+0x78ae9c> │ │ │ │ - ldr r7, [r2, #5] │ │ │ │ - cmp r8, r7 │ │ │ │ - bne 796e9c <__cxa_atexit@plt+0x78aef8> │ │ │ │ - ldr r7, [pc, #284] @ 796f20 <__cxa_atexit@plt+0x78af7c> │ │ │ │ - mov sl, r9 │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7888e0 <__cxa_atexit@plt+0x77c93c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 7888fc <__cxa_atexit@plt+0x77c958> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7888e8 <__cxa_atexit@plt+0x77c944> │ │ │ │ + ldr r7, [pc, #68] @ 788900 <__cxa_atexit@plt+0x77c95c> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r7, [r2, #1] │ │ │ │ - stmda r5, {r2, r7, r8} │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r0 │ │ │ │ - b 75e214 <__cxa_atexit@plt+0x752270> │ │ │ │ - ldr r7, [pc, #212] @ 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 7888d4 <__cxa_atexit@plt+0x77c930> │ │ │ │ + mov r7, r9 │ │ │ │ + b 788cb0 <__cxa_atexit@plt+0x77cd0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [r2, #9] │ │ │ │ - cmp r6, r8 │ │ │ │ - bne 796e9c <__cxa_atexit@plt+0x78aef8> │ │ │ │ - ldr r6, [pc, #188] @ 796f10 <__cxa_atexit@plt+0x78af6c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r6, [pc, #180] @ 796f14 <__cxa_atexit@plt+0x78af70> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp] │ │ │ │ - str r6, [ip] │ │ │ │ - ldr r6, [r2, #1] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r6, [r2, #5] │ │ │ │ - str r0, [r5] │ │ │ │ - mov r8, r1 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r5, ip │ │ │ │ - b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, ip │ │ │ │ - b 796ec8 <__cxa_atexit@plt+0x78af24> │ │ │ │ - sub r5, r5, #28 │ │ │ │ - ldr r0, [r1] │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #20] @ 788904 <__cxa_atexit@plt+0x77c960> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ + ldrsheq r2, [ip, #-180] @ 0xffffff4c │ │ │ │ + andeq r0, r0, ip, ror #7 │ │ │ │ + strheq r7, [fp, #-204] @ 0xffffff34 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7889cc <__cxa_atexit@plt+0x77ca28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 7889d4 <__cxa_atexit@plt+0x77ca30> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + bne 788974 <__cxa_atexit@plt+0x77c9d0> │ │ │ │ + ldr r7, [pc, #140] @ 7889e8 <__cxa_atexit@plt+0x77ca44> │ │ │ │ + tst r0, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 7889c0 <__cxa_atexit@plt+0x77ca1c> │ │ │ │ + mov r7, r0 │ │ │ │ + b 788cb0 <__cxa_atexit@plt+0x77cd0c> │ │ │ │ + ldr r9, [pc, #112] @ 7889ec <__cxa_atexit@plt+0x77ca48> │ │ │ │ + ldr r3, [pc, #112] @ 7889f0 <__cxa_atexit@plt+0x77ca4c> │ │ │ │ + ldr sl, [pc, #112] @ 7889f4 <__cxa_atexit@plt+0x77ca50> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r1 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov lr, r6 │ │ │ │ + b 7889dc <__cxa_atexit@plt+0x77ca38> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ - tsteq r1, r1, lsl #2 │ │ │ │ - svceq 0x000f0f0f │ │ │ │ - cmpeq fp, r8, lsl #28 │ │ │ │ - andeq r0, r0, r4, asr r6 │ │ │ │ - andeq r0, r0, r8, asr r6 │ │ │ │ - andeq r0, r0, r0, ror #8 │ │ │ │ - ldrsbeq r4, [fp, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r0, r8, lsl #6 │ │ │ │ - andeq r0, r0, r8, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 796f48 <__cxa_atexit@plt+0x78afa4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmpeq ip, r8, lsr #23 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 788a30 <__cxa_atexit@plt+0x77ca8c> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 788a38 <__cxa_atexit@plt+0x77ca94> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 788b0c <__cxa_atexit@plt+0x77cb68> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 796f84 <__cxa_atexit@plt+0x78afe0> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 796fac <__cxa_atexit@plt+0x78b008> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ + cmpeq ip, r8, ror sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 788ab8 <__cxa_atexit@plt+0x77cb14> │ │ │ │ + ldr r0, [pc, #104] @ 788ac4 <__cxa_atexit@plt+0x77cb20> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r0, [pc, #84] @ 788ac8 <__cxa_atexit@plt+0x77cb24> │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 788aac <__cxa_atexit@plt+0x77cb08> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [pc, #52] @ 788acc <__cxa_atexit@plt+0x77cb28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 796fa8 <__cxa_atexit@plt+0x78b004> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, ip, ror #24 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 796ff4 <__cxa_atexit@plt+0x78b050> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 79700c <__cxa_atexit@plt+0x78b068> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 797010 <__cxa_atexit@plt+0x78b06c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldrsheq r4, [fp, #-184] @ 0xffffff48 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r7, ror #8 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmpeq ip, r0, lsr #20 │ │ │ │ + @ instruction: 0x015c2a9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #36] @ 79704c <__cxa_atexit@plt+0x78b0a8> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add sl, r2, #4 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #8] @ 788afc <__cxa_atexit@plt+0x77cb58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + cmpeq ip, r0, asr #20 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + mov r2, r8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 788be8 <__cxa_atexit@plt+0x77cc44> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 788bf0 <__cxa_atexit@plt+0x77cc4c> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + add r0, r0, r2, lsl #2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + cmp r2, r3 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + bne 788b90 <__cxa_atexit@plt+0x77cbec> │ │ │ │ + ldr r1, [pc, #176] @ 788c08 <__cxa_atexit@plt+0x77cc64> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 796c80 <__cxa_atexit@plt+0x78acdc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 797074 <__cxa_atexit@plt+0x78b0d0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + str r1, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + beq 788bd8 <__cxa_atexit@plt+0x77cc34> │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + ldr r2, [r0, #7] │ │ │ │ + ldr r3, [pc, #144] @ 788c0c <__cxa_atexit@plt+0x77cc68> │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + mov r5, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r9, [pc, #120] @ 788c10 <__cxa_atexit@plt+0x77cc6c> │ │ │ │ + ldr r3, [pc, #120] @ 788c14 <__cxa_atexit@plt+0x77cc70> │ │ │ │ + ldr sl, [pc, #120] @ 788c18 <__cxa_atexit@plt+0x77cc74> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r1, r6 │ │ │ │ + b 788bf8 <__cxa_atexit@plt+0x77cc54> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #80 @ 0x50 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 797148 <__cxa_atexit@plt+0x78b1a4> │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr r2, [pc, #220] @ 79717c <__cxa_atexit@plt+0x78b1d8> │ │ │ │ - mov r9, r6 │ │ │ │ - mov r3, #16 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add ip, r1, #8 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ - add sl, r9, #8 │ │ │ │ - mov r3, sl │ │ │ │ - stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ - ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ - stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ - ldm ip, {r0, r1, r2, r8, fp, lr} │ │ │ │ - stm r3, {r0, r1, r2, r8, fp, lr} │ │ │ │ - ldr r3, [pc, #152] @ 797180 <__cxa_atexit@plt+0x78b1dc> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrheq r2, [ip, #-148] @ 0xffffff6c │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + cmpeq ip, ip, lsl #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #8] @ 788c48 <__cxa_atexit@plt+0x77cca4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldrsheq r2, [ip, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 788c90 <__cxa_atexit@plt+0x77ccec> │ │ │ │ + ldr r7, [pc, #52] @ 788ca0 <__cxa_atexit@plt+0x77ccfc> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 788c84 <__cxa_atexit@plt+0x77cce0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 788cb0 <__cxa_atexit@plt+0x77cd0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 788ca4 <__cxa_atexit@plt+0x77cd00> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r8, lsl r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 788d3c <__cxa_atexit@plt+0x77cd98> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 788dec <__cxa_atexit@plt+0x77ce48> │ │ │ │ + bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ - add sl, sl, r2, lsl #2 │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 788d94 <__cxa_atexit@plt+0x77cdf0> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 788df4 <__cxa_atexit@plt+0x77ce50> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 79716c <__cxa_atexit@plt+0x78b1c8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r7, [sl] │ │ │ │ + beq 788dec <__cxa_atexit@plt+0x77ce48> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + cmp r7, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + bcc 788e20 <__cxa_atexit@plt+0x77ce7c> │ │ │ │ + ldr r7, [pc, #336] @ 788e68 <__cxa_atexit@plt+0x77cec4> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, #0 │ │ │ │ + b 788b0c <__cxa_atexit@plt+0x77cb68> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 79710c <__cxa_atexit@plt+0x78b168> │ │ │ │ - ldr r7, [pc, #96] @ 797184 <__cxa_atexit@plt+0x78b1e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r9, [r6, #80] @ 0x50 │ │ │ │ - str r7, [r6, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #84] @ 797188 <__cxa_atexit@plt+0x78b1e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 79718c <__cxa_atexit@plt+0x78b1e8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, #80 @ 0x50 │ │ │ │ + beq 788dec <__cxa_atexit@plt+0x77ce48> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + cmp r7, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + bcc 788e14 <__cxa_atexit@plt+0x77ce70> │ │ │ │ + ldr r7, [pc, #240] @ 788e60 <__cxa_atexit@plt+0x77cebc> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, #0 │ │ │ │ + b 788758 <__cxa_atexit@plt+0x77c7b4> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 788dec <__cxa_atexit@plt+0x77ce48> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + cmp r7, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + bcc 788e2c <__cxa_atexit@plt+0x77ce88> │ │ │ │ + ldr r7, [pc, #156] @ 788e64 <__cxa_atexit@plt+0x77cec0> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, #0 │ │ │ │ + b 788914 <__cxa_atexit@plt+0x77c970> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r3, [pc, #72] @ 788e54 <__cxa_atexit@plt+0x77ceb0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r7, [pc, #52] @ 788e50 <__cxa_atexit@plt+0x77ceac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 788e34 <__cxa_atexit@plt+0x77ce90> │ │ │ │ + ldr r7, [pc, #52] @ 788e5c <__cxa_atexit@plt+0x77ceb8> │ │ │ │ add r7, pc, r7 │ │ │ │ + b 788e34 <__cxa_atexit@plt+0x77ce90> │ │ │ │ + ldr r7, [pc, #36] @ 788e58 <__cxa_atexit@plt+0x77ceb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, #0 │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7970fc <__cxa_atexit@plt+0x78b158> │ │ │ │ - cmpeq fp, r0, lsl #23 │ │ │ │ - cmpeq fp, ip, asr #10 │ │ │ │ - ldrheq r4, [fp, #-164] @ 0xffffff5c │ │ │ │ - ldrsheq r4, [fp, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + cmpeq ip, r8, lsr #14 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffff9dc │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #80 @ 0x50 │ │ │ │ - cmp r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 797274 <__cxa_atexit@plt+0x78b2d0> │ │ │ │ - str r6, [sp, #16] │ │ │ │ - str fp, [sp, #20] │ │ │ │ - ldr r3, [pc, #220] @ 79729c <__cxa_atexit@plt+0x78b2f8> │ │ │ │ - mov r9, r1 │ │ │ │ - mov r7, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldmib r5, {r2, r6} │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, r2, #8 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r7, [r9, #4] │ │ │ │ - str r4, [sp, #12] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldm r8!, {r0, r1, r2, fp, lr} │ │ │ │ - add ip, r9, #8 │ │ │ │ - mov r7, ip │ │ │ │ - stmia r7!, {r0, r1, r2, fp, lr} │ │ │ │ - ldm r8!, {r0, r1, r2, r4, r6} │ │ │ │ - stmia r7!, {r0, r1, r2, r4, r6} │ │ │ │ - ldm r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ - stm r7, {r0, r1, r2, r3, r4, r6} │ │ │ │ - ldr r4, [sp, #12] │ │ │ │ - ldr r7, [pc, #140] @ 7972a0 <__cxa_atexit@plt+0x78b2fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [r7] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - cmp r6, #0 │ │ │ │ - add r7, ip, r7, lsl #2 │ │ │ │ - bne 79728c <__cxa_atexit@plt+0x78b2e8> │ │ │ │ - mov r6, #0 │ │ │ │ - mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - ldr r6, [sp, #16] │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 797238 <__cxa_atexit@plt+0x78b294> │ │ │ │ - ldr r7, [pc, #84] @ 7972a4 <__cxa_atexit@plt+0x78b300> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ - str r9, [r3, #80] @ 0x50 │ │ │ │ - ldr r7, [pc, #68] @ 7972a8 <__cxa_atexit@plt+0x78b304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 7972ac <__cxa_atexit@plt+0x78b308> │ │ │ │ - mov r2, #80 @ 0x50 │ │ │ │ + bcc 788ebc <__cxa_atexit@plt+0x77cf18> │ │ │ │ + ldr r2, [pc, #64] @ 788ed4 <__cxa_atexit@plt+0x77cf30> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 788b0c <__cxa_atexit@plt+0x77cb68> │ │ │ │ + ldr r3, [pc, #20] @ 788ed8 <__cxa_atexit@plt+0x77cf34> │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 797228 <__cxa_atexit@plt+0x78b284> │ │ │ │ - cmpeq fp, r0, ror #20 │ │ │ │ - cmpeq fp, r0, lsr #8 │ │ │ │ - cmpeq fp, r8, lsl #19 │ │ │ │ - cmpeq fp, r8, asr #19 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7972dc <__cxa_atexit@plt+0x78b338> │ │ │ │ - ldr r3, [pc, #32] @ 7972ec <__cxa_atexit@plt+0x78b348> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r5, lsr #4 │ │ │ │ + @ instruction: 0xfffffc54 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 797314 <__cxa_atexit@plt+0x78b370> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 797360 <__cxa_atexit@plt+0x78b3bc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr lr, [pc, #72] @ 797384 <__cxa_atexit@plt+0x78b3e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 797380 <__cxa_atexit@plt+0x78b3dc> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, #0 │ │ │ │ + bcc 788f2c <__cxa_atexit@plt+0x77cf88> │ │ │ │ + ldr r2, [pc, #64] @ 788f44 <__cxa_atexit@plt+0x77cfa0> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 788914 <__cxa_atexit@plt+0x77c970> │ │ │ │ + ldr r3, [pc, #20] @ 788f48 <__cxa_atexit@plt+0x77cfa4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - @ instruction: 0x015b4898 │ │ │ │ - andeq r0, r0, r5, lsr #3 │ │ │ │ + @ instruction: 0xfffff9ec │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 7973d4 <__cxa_atexit@plt+0x78b430> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 7973ec <__cxa_atexit@plt+0x78b448> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ 7973f0 <__cxa_atexit@plt+0x78b44c> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 788f9c <__cxa_atexit@plt+0x77cff8> │ │ │ │ + ldr r2, [pc, #64] @ 788fb4 <__cxa_atexit@plt+0x77d010> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 788758 <__cxa_atexit@plt+0x77c7b4> │ │ │ │ + ldr r3, [pc, #20] @ 788fb8 <__cxa_atexit@plt+0x77d014> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - cmpeq fp, r4, lsl r8 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r0, r8, ror #20 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r1, [pc, #36] @ 79742c <__cxa_atexit@plt+0x78b488> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add sl, r2, #4 │ │ │ │ - mov r7, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b 796c80 <__cxa_atexit@plt+0x78acdc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 797454 <__cxa_atexit@plt+0x78b4b0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 789000 <__cxa_atexit@plt+0x77d05c> │ │ │ │ + ldr r7, [pc, #52] @ 789010 <__cxa_atexit@plt+0x77d06c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 788ff4 <__cxa_atexit@plt+0x77d050> │ │ │ │ + mov r7, r9 │ │ │ │ + b 788cb0 <__cxa_atexit@plt+0x77cd0c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [pc, #32] @ 797480 <__cxa_atexit@plt+0x78b4dc> │ │ │ │ - add r3, r5, #4 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - ldr r9, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 789014 <__cxa_atexit@plt+0x77d070> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + smlaltbeq r7, fp, r8, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 789050 <__cxa_atexit@plt+0x77d0ac> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 789058 <__cxa_atexit@plt+0x77d0b4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - mov r8, #0 │ │ │ │ - b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 797504 <__cxa_atexit@plt+0x78b560> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [pc, #124] @ 797530 <__cxa_atexit@plt+0x78b58c> │ │ │ │ - add r3, r7, r3, lsl #2 │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 797510 <__cxa_atexit@plt+0x78b56c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r9] │ │ │ │ - strex r3, sl, [r9] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7974d0 <__cxa_atexit@plt+0x78b52c> │ │ │ │ - ldr r3, [pc, #76] @ 797534 <__cxa_atexit@plt+0x78b590> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 797538 <__cxa_atexit@plt+0x78b594> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r8, {r3, r7, lr} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + b 789104 <__cxa_atexit@plt+0x77d160> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r9] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, lr │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - mov lr, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7974c8 <__cxa_atexit@plt+0x78b524> │ │ │ │ - cmpeq fp, r8, ror r1 │ │ │ │ - cmpeq fp, r4, asr #14 │ │ │ │ - ldrsbeq r4, [fp, #-104] @ 0xffffff98 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + cmpeq ip, r8, asr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7890d8 <__cxa_atexit@plt+0x77d134> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 7890f0 <__cxa_atexit@plt+0x77d14c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79757c <__cxa_atexit@plt+0x78b5d8> │ │ │ │ - ldr r2, [pc, #48] @ 79758c <__cxa_atexit@plt+0x78b5e8> │ │ │ │ - ldr r1, [pc, #48] @ 797590 <__cxa_atexit@plt+0x78b5ec> │ │ │ │ + bhi 7890e4 <__cxa_atexit@plt+0x77d140> │ │ │ │ + ldr r2, [pc, #88] @ 7890f4 <__cxa_atexit@plt+0x77d150> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r2, r8, sl} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 7890c8 <__cxa_atexit@plt+0x77d124> │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #16] @ 797594 <__cxa_atexit@plt+0x78b5f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 789678 <__cxa_atexit@plt+0x77d6d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, r4, lsl #31 │ │ │ │ - cmpeq sl, r0, asr #12 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq ip, r4, lsl r4 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7891e0 <__cxa_atexit@plt+0x77d23c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7975e8 <__cxa_atexit@plt+0x78b644> │ │ │ │ - ldr lr, [pc, #56] @ 7975f4 <__cxa_atexit@plt+0x78b650> │ │ │ │ - ldr r8, [pc, #56] @ 7975f8 <__cxa_atexit@plt+0x78b654> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldmib r5, {r1, r7} │ │ │ │ - str r8, [r3, #4]! │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 7891e8 <__cxa_atexit@plt+0x77d244> │ │ │ │ + add r3, r7, #7 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 789184 <__cxa_atexit@plt+0x77d1e0> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7891fc <__cxa_atexit@plt+0x77d258> │ │ │ │ + ldr lr, [pc, #180] @ 78920c <__cxa_atexit@plt+0x77d268> │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0xfffff6b4 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #60] @ 79764c <__cxa_atexit@plt+0x78b6a8> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 797644 <__cxa_atexit@plt+0x78b6a0> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 7891d0 <__cxa_atexit@plt+0x77d22c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 789678 <__cxa_atexit@plt+0x77d6d4> │ │ │ │ + ldr sl, [pc, #132] @ 789210 <__cxa_atexit@plt+0x77d26c> │ │ │ │ + ldr r3, [pc, #132] @ 789214 <__cxa_atexit@plt+0x77d270> │ │ │ │ + ldr ip, [pc, #132] @ 789218 <__cxa_atexit@plt+0x77d274> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - mov sl, #0 │ │ │ │ - b 796c80 <__cxa_atexit@plt+0x78acdc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 796c80 <__cxa_atexit@plt+0x78acdc> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + b 7891f0 <__cxa_atexit@plt+0x77d24c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r4, lsl r5 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x015c2398 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7976a8 <__cxa_atexit@plt+0x78b704> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7976b0 <__cxa_atexit@plt+0x78b70c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 789254 <__cxa_atexit@plt+0x77d2b0> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 78925c <__cxa_atexit@plt+0x77d2b8> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + b 789308 <__cxa_atexit@plt+0x77d364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsl #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7976f8 <__cxa_atexit@plt+0x78b754> │ │ │ │ - ldr r2, [pc, #44] @ 797708 <__cxa_atexit@plt+0x78b764> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #12] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 797770 <__cxa_atexit@plt+0x78b7cc> │ │ │ │ - ldr r2, [pc, #100] @ 797798 <__cxa_atexit@plt+0x78b7f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, sl} │ │ │ │ - sub r3, r5, #20 │ │ │ │ - sub sl, r6, #3 │ │ │ │ + cmpeq ip, r4, asr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7892dc <__cxa_atexit@plt+0x77d338> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 7892f4 <__cxa_atexit@plt+0x77d350> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 797788 <__cxa_atexit@plt+0x78b7e4> │ │ │ │ - ldr r2, [pc, #84] @ 7977a4 <__cxa_atexit@plt+0x78b800> │ │ │ │ - ldr r1, [pc, #84] @ 7977a8 <__cxa_atexit@plt+0x78b804> │ │ │ │ + bhi 7892e8 <__cxa_atexit@plt+0x77d344> │ │ │ │ + ldr r2, [pc, #88] @ 7892f8 <__cxa_atexit@plt+0x77d354> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r0, r2, r8, sl} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 7892cc <__cxa_atexit@plt+0x77d328> │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #40] @ 7977a0 <__cxa_atexit@plt+0x78b7fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 789678 <__cxa_atexit@plt+0x77d6d4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 79779c <__cxa_atexit@plt+0x78b7f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, r4, lsr r4 │ │ │ │ - cmpeq sl, ip, asr #8 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - @ instruction: 0x015b3d90 │ │ │ │ - mov r3, r5 │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7977e4 <__cxa_atexit@plt+0x78b840> │ │ │ │ - ldr r7, [pc, #44] @ 7977f8 <__cxa_atexit@plt+0x78b854> │ │ │ │ - add lr, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - str r8, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #16] @ 7977fc <__cxa_atexit@plt+0x78b858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffe3178 │ │ │ │ - mrseq r6, (UNDEF: 122) │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ + cmpeq ip, r0, lsl r2 │ │ │ │ + andeq r0, r0, ip, asr #7 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - smlaltteq r6, sl, r0, r2 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + sub r1, r5, #12 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 7893e4 <__cxa_atexit@plt+0x77d440> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 7893ec <__cxa_atexit@plt+0x77d448> │ │ │ │ + add r3, r7, #7 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + add r2, r2, r8, lsl #2 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 789388 <__cxa_atexit@plt+0x77d3e4> │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 797840 <__cxa_atexit@plt+0x78b89c> │ │ │ │ - ldr r3, [pc, #40] @ 797854 <__cxa_atexit@plt+0x78b8b0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - stm r5, {r9, sl} │ │ │ │ + bhi 789400 <__cxa_atexit@plt+0x77d45c> │ │ │ │ + ldr lr, [pc, #180] @ 789410 <__cxa_atexit@plt+0x77d46c> │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + beq 7893d4 <__cxa_atexit@plt+0x77d430> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 789678 <__cxa_atexit@plt+0x77d6d4> │ │ │ │ + ldr sl, [pc, #132] @ 789414 <__cxa_atexit@plt+0x77d470> │ │ │ │ + ldr r3, [pc, #132] @ 789418 <__cxa_atexit@plt+0x77d474> │ │ │ │ + ldr ip, [pc, #132] @ 78941c <__cxa_atexit@plt+0x77d478> │ │ │ │ + add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #16] @ 797858 <__cxa_atexit@plt+0x78b8b4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r9, r6 │ │ │ │ + b 7893f4 <__cxa_atexit@plt+0x77d450> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffe3114 │ │ │ │ - smlaltbeq r6, sl, r4, r2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7978c8 <__cxa_atexit@plt+0x78b924> │ │ │ │ - ldr lr, [pc, #112] @ 7978e8 <__cxa_atexit@plt+0x78b944> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r8, [pc, #96] @ 7978ec <__cxa_atexit@plt+0x78b948> │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r2 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0x015c2194 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bhi 7978d0 <__cxa_atexit@plt+0x78b92c> │ │ │ │ - str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, #0 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - b 7795a8 <__cxa_atexit@plt+0x76d604> │ │ │ │ + bhi 789458 <__cxa_atexit@plt+0x77d4b4> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 789460 <__cxa_atexit@plt+0x77d4bc> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 7894fc <__cxa_atexit@plt+0x77d558> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7978f0 <__cxa_atexit@plt+0x78b94c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r9, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmpeq fp, r0, lsl #24 │ │ │ │ - strdeq r6, [sl, #-24] @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 797950 <__cxa_atexit@plt+0x78b9ac> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 797938 <__cxa_atexit@plt+0x78b994> │ │ │ │ - ldr r7, [pc, #64] @ 797968 <__cxa_atexit@plt+0x78b9c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 797970 <__cxa_atexit@plt+0x78b9cc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 79796c <__cxa_atexit@plt+0x78b9c8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, r0, lsr #23 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, r8, lsl #23 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7979d0 <__cxa_atexit@plt+0x78ba2c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7979b8 <__cxa_atexit@plt+0x78ba14> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #60] @ 7979e8 <__cxa_atexit@plt+0x78ba44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7979f0 <__cxa_atexit@plt+0x78ba4c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7979ec <__cxa_atexit@plt+0x78ba48> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq fp, ip, lsl fp │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmpeq fp, r8, lsl #22 │ │ │ │ + cmpeq ip, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 797a28 <__cxa_atexit@plt+0x78ba84> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + bhi 7894c4 <__cxa_atexit@plt+0x77d520> │ │ │ │ + ldr lr, [pc, #76] @ 7894cc <__cxa_atexit@plt+0x77d528> │ │ │ │ + ldr r0, [pc, #76] @ 7894d0 <__cxa_atexit@plt+0x77d52c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 797a30 <__cxa_atexit@plt+0x78ba8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 7894b4 <__cxa_atexit@plt+0x77d510> │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + mov r7, r1 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsl #21 │ │ │ │ - cmpeq sl, r8, lsl #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq ip, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7895c4 <__cxa_atexit@plt+0x77d620> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #32 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 7895cc <__cxa_atexit@plt+0x77d628> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov sl, #0 │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ + bne 789568 <__cxa_atexit@plt+0x77d5c4> │ │ │ │ + ldr r3, [pc, #152] @ 7895e0 <__cxa_atexit@plt+0x77d63c> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r0, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r1, [r7, #4] │ │ │ │ + beq 7895b4 <__cxa_atexit@plt+0x77d610> │ │ │ │ + ldr r8, [r0, #7] │ │ │ │ + mov r7, r1 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr sl, [pc, #116] @ 7895e4 <__cxa_atexit@plt+0x77d640> │ │ │ │ + ldr r3, [pc, #116] @ 7895e8 <__cxa_atexit@plt+0x77d644> │ │ │ │ + ldr ip, [pc, #116] @ 7895ec <__cxa_atexit@plt+0x77d648> │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, lr │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r9, r6 │ │ │ │ + b 7895d4 <__cxa_atexit@plt+0x77d630> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + ldrheq r1, [ip, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 797a94 <__cxa_atexit@plt+0x78baf0> │ │ │ │ - add r9, r7, #7 │ │ │ │ - ldr lr, [pc, #64] @ 797aa0 <__cxa_atexit@plt+0x78bafc> │ │ │ │ + bhi 789660 <__cxa_atexit@plt+0x77d6bc> │ │ │ │ + ldr r2, [pc, #60] @ 78966c <__cxa_atexit@plt+0x77d6c8> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldm r9, {r0, r2, r9} │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r0, r2, r7, r9} │ │ │ │ - beq 797a88 <__cxa_atexit@plt+0x78bae4> │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + beq 789654 <__cxa_atexit@plt+0x77d6b0> │ │ │ │ mov r7, r8 │ │ │ │ - b 797ab0 <__cxa_atexit@plt+0x78bb0c> │ │ │ │ + b 789678 <__cxa_atexit@plt+0x77d6d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - swpbeq r6, ip, [sl] │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 797b2c <__cxa_atexit@plt+0x78bb88> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - ldr r9, [r3, #-8] │ │ │ │ - ldr lr, [r2, #-12]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - add r1, r6, #20 │ │ │ │ - cmp r0, r1 │ │ │ │ - str sl, [r3] │ │ │ │ - bcc 797b94 <__cxa_atexit@plt+0x78bbf0> │ │ │ │ - ldr r0, [pc, #236] @ 797be4 <__cxa_atexit@plt+0x78bc40> │ │ │ │ - ldr r2, [pc, #236] @ 797be8 <__cxa_atexit@plt+0x78bc44> │ │ │ │ - mov r5, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #8]! │ │ │ │ - str r5, [r3] │ │ │ │ + beq 78970c <__cxa_atexit@plt+0x77d768> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7897bc <__cxa_atexit@plt+0x77d818> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 789764 <__cxa_atexit@plt+0x77d7c0> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 7897c4 <__cxa_atexit@plt+0x77d820> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7897bc <__cxa_atexit@plt+0x77d818> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + bcc 7897e4 <__cxa_atexit@plt+0x77d840> │ │ │ │ + ldr r7, [pc, #328] @ 789824 <__cxa_atexit@plt+0x77d880> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r3, r3, #1 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r6, #4] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ - b 763280 <__cxa_atexit@plt+0x7572dc> │ │ │ │ - ldr r3, [pc, #164] @ 797bd8 <__cxa_atexit@plt+0x78bc34> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ands r2, r7, #3 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 7894fc <__cxa_atexit@plt+0x77d558> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7897bc <__cxa_atexit@plt+0x77d818> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ str r3, [r5] │ │ │ │ - beq 797b80 <__cxa_atexit@plt+0x78bbdc> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 797b88 <__cxa_atexit@plt+0x78bbe4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #8]! │ │ │ │ - mov r2, r1 │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r1, #12] │ │ │ │ - bhi 797bbc <__cxa_atexit@plt+0x78bc18> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 797be0 <__cxa_atexit@plt+0x78bc3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bcc 7897d8 <__cxa_atexit@plt+0x77d834> │ │ │ │ + ldr r7, [pc, #224] @ 78981c <__cxa_atexit@plt+0x77d878> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add lr, r6, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 797bdc <__cxa_atexit@plt+0x78bc38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add lr, r5, #8 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 789104 <__cxa_atexit@plt+0x77d160> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 7897bc <__cxa_atexit@plt+0x77d818> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + bcc 7897f0 <__cxa_atexit@plt+0x77d84c> │ │ │ │ + ldr r7, [pc, #140] @ 789820 <__cxa_atexit@plt+0x77d87c> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add lr, r6, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - hvceq 42492 @ 0xa5fc │ │ │ │ - cmpeq sl, r4, asr lr │ │ │ │ - @ instruction: 0xfffcadcc │ │ │ │ - @ instruction: 0xfffcb770 │ │ │ │ - cmpeq sl, r4, asr pc │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 797c38 <__cxa_atexit@plt+0x78bc94> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr sl, [r1, #8]! │ │ │ │ - mov r2, r1 │ │ │ │ - ldr r8, [r1, #-4] │ │ │ │ - ldr r9, [r2, #8]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r1, #12] │ │ │ │ - bhi 797c44 <__cxa_atexit@plt+0x78bca0> │ │ │ │ - mov r5, #0 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 77e348 <__cxa_atexit@plt+0x7723a4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r2, #15 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + b 789308 <__cxa_atexit@plt+0x77d364> │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #5] │ │ │ │ + add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 797c60 <__cxa_atexit@plt+0x78bcbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add lr, r5, #8 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #48] @ 789810 <__cxa_atexit@plt+0x77d86c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - strdeq r5, [sl, #-228] @ 0xffffff1c │ │ │ │ - ldrdeq r5, [sl, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 797c9c <__cxa_atexit@plt+0x78bcf8> │ │ │ │ - ldr r7, [pc, #36] @ 797cac <__cxa_atexit@plt+0x78bd08> │ │ │ │ + b 7897f8 <__cxa_atexit@plt+0x77d854> │ │ │ │ + ldr r7, [pc, #44] @ 789818 <__cxa_atexit@plt+0x77d874> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 797cb0 <__cxa_atexit@plt+0x78bd0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 7897f8 <__cxa_atexit@plt+0x77d854> │ │ │ │ + ldr r7, [pc, #28] @ 789814 <__cxa_atexit@plt+0x77d870> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq sl, r0, lsr pc │ │ │ │ - smlalbbeq r5, sl, ip, lr │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 797d10 <__cxa_atexit@plt+0x78bd6c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 797d08 <__cxa_atexit@plt+0x78bd64> │ │ │ │ - ldr r2, [pc, #44] @ 797d14 <__cxa_atexit@plt+0x78bd70> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #24] @ 797d18 <__cxa_atexit@plt+0x78bd74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq fp, r8, ror #15 │ │ │ │ - cmpeq sl, r4, lsr #28 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 797d50 <__cxa_atexit@plt+0x78bdac> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffffb68 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78987c <__cxa_atexit@plt+0x77d8d8> │ │ │ │ + ldr lr, [pc, #68] @ 789894 <__cxa_atexit@plt+0x77d8f0> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + b 7894fc <__cxa_atexit@plt+0x77d558> │ │ │ │ + ldr r3, [pc, #20] @ 789898 <__cxa_atexit@plt+0x77d8f4> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #12] @ 797d54 <__cxa_atexit@plt+0x78bdb0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, r0, lsr #15 │ │ │ │ - smlaltteq r5, sl, r8, sp │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 797df8 <__cxa_atexit@plt+0x78be54> │ │ │ │ - ldr r2, [pc, #132] @ 797e04 <__cxa_atexit@plt+0x78be60> │ │ │ │ - ldr lr, [pc, #132] @ 797e08 <__cxa_atexit@plt+0x78be64> │ │ │ │ - ldr r8, [pc, #132] @ 797e0c <__cxa_atexit@plt+0x78be68> │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r0, [pc, #128] @ 797e10 <__cxa_atexit@plt+0x78be6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7898f8 <__cxa_atexit@plt+0x77d954> │ │ │ │ + ldr lr, [pc, #76] @ 789910 <__cxa_atexit@plt+0x77d96c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - str r2, [r1, #4]! │ │ │ │ - mov r3, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - str r8, [r3, #24]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 789308 <__cxa_atexit@plt+0x77d364> │ │ │ │ + ldr r3, [pc, #20] @ 789914 <__cxa_atexit@plt+0x77d970> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 789974 <__cxa_atexit@plt+0x77d9d0> │ │ │ │ + ldr lr, [pc, #76] @ 78998c <__cxa_atexit@plt+0x77d9e8> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldmdb r5, {r2, ip} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r3, r1, #32 │ │ │ │ - stm r3, {r1, r9, lr} │ │ │ │ - sub r3, r6, #19 │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str r0, [r1, #12] │ │ │ │ - str ip, [r1, #16] │ │ │ │ - str sl, [r1, #20] │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ - str ip, [r1, #52] @ 0x34 │ │ │ │ - str r1, [r1, #56] @ 0x38 │ │ │ │ - str sl, [r1, #60] @ 0x3c │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffad0 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0x015b3798 │ │ │ │ - andeq r0, r2, lr │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #15 │ │ │ │ + mov r8, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 789104 <__cxa_atexit@plt+0x77d160> │ │ │ │ + ldr r3, [pc, #20] @ 789990 <__cxa_atexit@plt+0x77d9ec> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffff7a0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 797e4c <__cxa_atexit@plt+0x78bea8> │ │ │ │ - ldr r3, [pc, #40] @ 797e64 <__cxa_atexit@plt+0x78bec0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ + bcc 789a0c <__cxa_atexit@plt+0x77da68> │ │ │ │ + ldr r3, [pc, #116] @ 789a30 <__cxa_atexit@plt+0x77da8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 789a24 <__cxa_atexit@plt+0x77da80> │ │ │ │ + ldr r2, [pc, #92] @ 789a34 <__cxa_atexit@plt+0x77da90> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r6, #-4] │ │ │ │ + tst sl, #3 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + beq 7899fc <__cxa_atexit@plt+0x77da58> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 789678 <__cxa_atexit@plt+0x77d6d4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 797e68 <__cxa_atexit@plt+0x78bec4> │ │ │ │ + ldr r7, [pc, #36] @ 789a38 <__cxa_atexit@plt+0x77da94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015b3d90 │ │ │ │ - smlalbbeq r5, sl, r8, sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + strheq r6, [fp, #-184] @ 0xffffff48 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 789b08 <__cxa_atexit@plt+0x77db64> │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 797ea4 <__cxa_atexit@plt+0x78bf00> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #24] @ 797eac <__cxa_atexit@plt+0x78bf08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 789aa8 <__cxa_atexit@plt+0x77db04> │ │ │ │ + ldr lr, [pc, #80] @ 789ab0 <__cxa_atexit@plt+0x77db0c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #60] @ 789ab4 <__cxa_atexit@plt+0x77db10> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + b 789b08 <__cxa_atexit@plt+0x77db64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, lsl #12 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 797ef8 <__cxa_atexit@plt+0x78bf54> │ │ │ │ - ldr r2, [pc, #48] @ 797f08 <__cxa_atexit@plt+0x78bf64> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r7, [r3, #20] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq ip, ip, lsl sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 789ae4 <__cxa_atexit@plt+0x77db40> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 797f70 <__cxa_atexit@plt+0x78bfcc> │ │ │ │ - ldr r2, [pc, #84] @ 797f80 <__cxa_atexit@plt+0x78bfdc> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 789bbc <__cxa_atexit@plt+0x77dc18> │ │ │ │ ldr r7, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ + cmp r7, sl │ │ │ │ + bge 789b9c <__cxa_atexit@plt+0x77dbf8> │ │ │ │ + add r7, r9, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 789be8 <__cxa_atexit@plt+0x77dc44> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - beq 797f64 <__cxa_atexit@plt+0x78bfc0> │ │ │ │ - ldr r3, [pc, #52] @ 797f84 <__cxa_atexit@plt+0x78bfe0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 797fb4 <__cxa_atexit@plt+0x78c010> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 797f88 <__cxa_atexit@plt+0x78bfe4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x014a5c98 │ │ │ │ - hvceq 42432 @ 0xa5c0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 797fb0 <__cxa_atexit@plt+0x78c00c> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 797fb4 <__cxa_atexit@plt+0x78c010> │ │ │ │ - cmpeq sl, r8, asr #24 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 798070 <__cxa_atexit@plt+0x78c0cc> │ │ │ │ - ldr r7, [pc, #228] @ 7980b4 <__cxa_atexit@plt+0x78c110> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - beq 798084 <__cxa_atexit@plt+0x78c0e0> │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 789bb0 <__cxa_atexit@plt+0x77dc0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov ip, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 798090 <__cxa_atexit@plt+0x78c0ec> │ │ │ │ - ldr sl, [pc, #176] @ 7980b8 <__cxa_atexit@plt+0x78c114> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #168] @ 7980bc <__cxa_atexit@plt+0x78c118> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [ip, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [r5] │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 789bd4 <__cxa_atexit@plt+0x77dc30> │ │ │ │ + ldr lr, [pc, #148] @ 789bf0 <__cxa_atexit@plt+0x77dc4c> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldm r5, {r1, r3} │ │ │ │ add lr, pc, lr │ │ │ │ - str sl, [ip, #4] │ │ │ │ - stmda r5, {r0, r3, lr} │ │ │ │ - sub r3, r5, #32 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7980a0 <__cxa_atexit@plt+0x78c0fc> │ │ │ │ - ldr r2, [pc, #112] @ 7980c4 <__cxa_atexit@plt+0x78c120> │ │ │ │ - ldr r0, [pc, #112] @ 7980c8 <__cxa_atexit@plt+0x78c124> │ │ │ │ - sub lr, r5, #32 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r2, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r3, #20]! │ │ │ │ - mov r5, r3 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #128] @ 789bf4 <__cxa_atexit@plt+0x77dc50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r8, r6, #16 │ │ │ │ + stm r8, {r3, r7, sl} │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 7980c0 <__cxa_atexit@plt+0x78c11c> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 789bec <__cxa_atexit@plt+0x77dc48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - cmpeq sl, r4, lsl fp │ │ │ │ - @ instruction: 0xffffeadc │ │ │ │ - cmpeq fp, r4, lsl #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq fp, ip, lsl #20 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + cmpeq ip, r4, asr r9 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79815c <__cxa_atexit@plt+0x78c1b8> │ │ │ │ - ldr sl, [pc, #140] @ 79817c <__cxa_atexit@plt+0x78c1d8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr lr, [pc, #132] @ 798180 <__cxa_atexit@plt+0x78c1dc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stm r5, {r2, lr} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp fp, r3 │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - bhi 798168 <__cxa_atexit@plt+0x78c1c4> │ │ │ │ - ldr r2, [pc, #72] @ 798188 <__cxa_atexit@plt+0x78c1e4> │ │ │ │ - ldr r0, [pc, #72] @ 79818c <__cxa_atexit@plt+0x78c1e8> │ │ │ │ - sub lr, r5, #28 │ │ │ │ + bcc 789c64 <__cxa_atexit@plt+0x77dcc0> │ │ │ │ + ldr r2, [pc, #84] @ 789c70 <__cxa_atexit@plt+0x77dccc> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r2, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - mov r3, #8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #68] @ 789c74 <__cxa_atexit@plt+0x77dcd0> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #16 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 798184 <__cxa_atexit@plt+0x78c1e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmpeq sl, ip, asr #20 │ │ │ │ - @ instruction: 0xffffe9f0 │ │ │ │ - @ instruction: 0x015b3398 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 7981c8 <__cxa_atexit@plt+0x78c224> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7981c0 <__cxa_atexit@plt+0x78c21c> │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 797fb4 <__cxa_atexit@plt+0x78c010> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 797fb4 <__cxa_atexit@plt+0x78c010> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0x015c1894 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79821c <__cxa_atexit@plt+0x78c278> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 798224 <__cxa_atexit@plt+0x78c280> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 789cf0 <__cxa_atexit@plt+0x77dd4c> │ │ │ │ + ldr lr, [pc, #100] @ 789cfc <__cxa_atexit@plt+0x77dd58> │ │ │ │ + ldr r0, [pc, #100] @ 789d00 <__cxa_atexit@plt+0x77dd5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 789cdc <__cxa_atexit@plt+0x77dd38> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 789ce8 <__cxa_atexit@plt+0x77dd44> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + mov r7, r1 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, lsl #5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 798270 <__cxa_atexit@plt+0x78c2cc> │ │ │ │ - ldr r2, [pc, #48] @ 798280 <__cxa_atexit@plt+0x78c2dc> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + ldrsheq r1, [ip, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 789d30 <__cxa_atexit@plt+0x77dd8c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7982e8 <__cxa_atexit@plt+0x78c344> │ │ │ │ - ldr r2, [pc, #84] @ 7982f8 <__cxa_atexit@plt+0x78c354> │ │ │ │ - ldr r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - str r8, [r5] │ │ │ │ - beq 7982dc <__cxa_atexit@plt+0x78c338> │ │ │ │ - ldr r3, [pc, #52] @ 7982fc <__cxa_atexit@plt+0x78c358> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, fp │ │ │ │ - b 79832c <__cxa_atexit@plt+0x78c388> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 789d80 <__cxa_atexit@plt+0x77dddc> │ │ │ │ + ldr r7, [pc, #52] @ 789d94 <__cxa_atexit@plt+0x77ddf0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 789d74 <__cxa_atexit@plt+0x77ddd0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 789da4 <__cxa_atexit@plt+0x77de00> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 798300 <__cxa_atexit@plt+0x78c35c> │ │ │ │ + ldr r7, [pc, #16] @ 789d98 <__cxa_atexit@plt+0x77ddf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sl, r0, lsr #18 │ │ │ │ - strdeq r5, [sl, #-140] @ 0xffffff74 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, ip, asr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 798328 <__cxa_atexit@plt+0x78c384> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 79832c <__cxa_atexit@plt+0x78c388> │ │ │ │ - ldrdeq r5, [sl, #-128] @ 0xffffff80 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7983e8 <__cxa_atexit@plt+0x78c444> │ │ │ │ - ldr r7, [pc, #228] @ 79842c <__cxa_atexit@plt+0x78c488> │ │ │ │ - mov r3, r5 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #4]! │ │ │ │ + str r7, [sp] │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r7, [pc, #516] @ 789fc8 <__cxa_atexit@plt+0x77e024> │ │ │ │ + mov lr, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - beq 7983fc <__cxa_atexit@plt+0x78c458> │ │ │ │ + and r0, r9, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 789e48 <__cxa_atexit@plt+0x77dea4> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 789ec4 <__cxa_atexit@plt+0x77df20> │ │ │ │ + bic r0, r9, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 789ed8 <__cxa_atexit@plt+0x77df34> │ │ │ │ + ldr r1, [r9, #1] │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r9, [r4, #804] @ 0x324 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r9, r6 │ │ │ │ + str lr, [r4] │ │ │ │ + bcc 789f90 <__cxa_atexit@plt+0x77dfec> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 789f3c <__cxa_atexit@plt+0x77df98> │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r4, [pc, #424] @ 789fd4 <__cxa_atexit@plt+0x77e030> │ │ │ │ + cmp fp, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + mov r4, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + b 789e90 <__cxa_atexit@plt+0x77deec> │ │ │ │ + ldr sl, [r9, #2] │ │ │ │ + ldr r2, [sp] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov ip, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r3, #28 │ │ │ │ + ldr r0, [sl, #4] │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 798408 <__cxa_atexit@plt+0x78c464> │ │ │ │ - ldr sl, [pc, #176] @ 798430 <__cxa_atexit@plt+0x78c48c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [pc, #168] @ 798434 <__cxa_atexit@plt+0x78c490> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r2, [ip, #8] │ │ │ │ - mov r2, r5 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [r5] │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [ip, #4] │ │ │ │ - stmda r5, {r0, r3, lr} │ │ │ │ - sub r3, r5, #32 │ │ │ │ - str r1, [r2, #-12]! │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 798418 <__cxa_atexit@plt+0x78c474> │ │ │ │ - ldr r2, [pc, #112] @ 79843c <__cxa_atexit@plt+0x78c498> │ │ │ │ - ldr r0, [pc, #112] @ 798440 <__cxa_atexit@plt+0x78c49c> │ │ │ │ - sub lr, r5, #32 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r2, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r3, #20]! │ │ │ │ - mov r5, r3 │ │ │ │ + str lr, [r2] │ │ │ │ + bcc 789f6c <__cxa_atexit@plt+0x77dfc8> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 789ec4 <__cxa_atexit@plt+0x77df20> │ │ │ │ + ldr r9, [sl, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #332] @ 789fcc <__cxa_atexit@plt+0x77e028> │ │ │ │ + cmp fp, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r8, sl, ip} │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + bhi 789f54 <__cxa_atexit@plt+0x77dfb0> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov ip, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + bne 789dc8 <__cxa_atexit@plt+0x77de24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + bic r7, ip, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #24] @ 798438 <__cxa_atexit@plt+0x78c494> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x014a579c │ │ │ │ - @ instruction: 0xffffe764 │ │ │ │ - cmpeq fp, ip, lsl #2 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7984d4 <__cxa_atexit@plt+0x78c530> │ │ │ │ - ldr sl, [pc, #140] @ 7984f4 <__cxa_atexit@plt+0x78c550> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldr lr, [pc, #132] @ 7984f8 <__cxa_atexit@plt+0x78c554> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - stm r5, {r2, lr} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - sub sl, r6, #1 │ │ │ │ - cmp fp, r3 │ │ │ │ - str ip, [r5, #-4] │ │ │ │ - bhi 7984e0 <__cxa_atexit@plt+0x78c53c> │ │ │ │ - ldr r2, [pc, #72] @ 798500 <__cxa_atexit@plt+0x78c55c> │ │ │ │ - ldr r0, [pc, #72] @ 798504 <__cxa_atexit@plt+0x78c560> │ │ │ │ - sub lr, r5, #28 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r2, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r7, [pc, #20] @ 7984fc <__cxa_atexit@plt+0x78c558> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 789efc <__cxa_atexit@plt+0x77df58> │ │ │ │ + ldr r9, [r9, #1] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, #0 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr sl, [r9, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + b 789b08 <__cxa_atexit@plt+0x77db64> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 789fb8 <__cxa_atexit@plt+0x77e014> │ │ │ │ + ldr r7, [pc, #204] @ 789fe0 <__cxa_atexit@plt+0x77e03c> │ │ │ │ + ldr lr, [pc, #204] @ 789fe4 <__cxa_atexit@plt+0x77e040> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r9, #5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r1, r8, ip, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r5, [sl, #-100] @ 0xffffff9c │ │ │ │ - @ instruction: 0xffffe678 │ │ │ │ - cmpeq fp, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 798540 <__cxa_atexit@plt+0x78c59c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 798538 <__cxa_atexit@plt+0x78c594> │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 79832c <__cxa_atexit@plt+0x78c388> │ │ │ │ + bic r7, ip, #3 │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r4, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 79832c <__cxa_atexit@plt+0x78c388> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7985bc <__cxa_atexit@plt+0x78c618> │ │ │ │ - ldr r3, [pc, #80] @ 7985cc <__cxa_atexit@plt+0x78c628> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 7985ac <__cxa_atexit@plt+0x78c608> │ │ │ │ - ldr r7, [pc, #56] @ 7985d0 <__cxa_atexit@plt+0x78c62c> │ │ │ │ + ldr r7, [pc, #124] @ 789fd8 <__cxa_atexit@plt+0x77e034> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7985d4 <__cxa_atexit@plt+0x78c630> │ │ │ │ + ldr r7, [pc, #92] @ 789fd0 <__cxa_atexit@plt+0x77e02c> │ │ │ │ + str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq sl, r0, asr r6 │ │ │ │ - cmpeq sl, ip, lsr #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7985fc <__cxa_atexit@plt+0x78c658> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r3, #1 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - strdeq r5, [sl, #-92] @ 0xffffffa4 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 798698 <__cxa_atexit@plt+0x78c6f4> │ │ │ │ - ldr r7, [pc, #176] @ 7986cc <__cxa_atexit@plt+0x78c728> │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [pc, #68] @ 789fdc <__cxa_atexit@plt+0x77e038> │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r2, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - beq 7986ac <__cxa_atexit@plt+0x78c708> │ │ │ │ - ldr r3, [pc, #144] @ 7986d0 <__cxa_atexit@plt+0x78c72c> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - sub r3, r5, #28 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + mov r4, r2 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r2, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, r4, asr #5 │ │ │ │ + cmpeq fp, r4, ror #12 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + hvceq 46696 @ 0xb668 │ │ │ │ + cmpeq fp, ip, lsr r6 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + cmpeq ip, ip, lsr #11 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78a04c <__cxa_atexit@plt+0x77e0a8> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7986b8 <__cxa_atexit@plt+0x78c714> │ │ │ │ - ldr r2, [pc, #100] @ 7986d8 <__cxa_atexit@plt+0x78c734> │ │ │ │ - ldr r1, [pc, #100] @ 7986dc <__cxa_atexit@plt+0x78c738> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r3, #16]! │ │ │ │ + bhi 78a02c <__cxa_atexit@plt+0x77e088> │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 78a04c <__cxa_atexit@plt+0x77e0a8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78a0ec <__cxa_atexit@plt+0x77e148> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r2, sl │ │ │ │ + bge 78a0cc <__cxa_atexit@plt+0x77e128> │ │ │ │ + ldr lr, [pc, #180] @ 78a12c <__cxa_atexit@plt+0x77e188> │ │ │ │ + add r7, r9, r2, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78a10c <__cxa_atexit@plt+0x77e168> │ │ │ │ + ldr r1, [pc, #124] @ 78a130 <__cxa_atexit@plt+0x77e18c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + beq 78a0e0 <__cxa_atexit@plt+0x77e13c> │ │ │ │ + mov r5, r2 │ │ │ │ + b 789da4 <__cxa_atexit@plt+0x77de00> │ │ │ │ + bic r7, r1, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7986d4 <__cxa_atexit@plt+0x78c730> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrdeq r5, [sl, #-76] @ 0xffffffb4 │ │ │ │ - @ instruction: 0xffff9cb4 │ │ │ │ - cmpeq fp, r8, ror #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 79875c <__cxa_atexit@plt+0x78c7b8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - sub r3, r5, #24 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 798748 <__cxa_atexit@plt+0x78c7a4> │ │ │ │ - ldr r2, [pc, #60] @ 798760 <__cxa_atexit@plt+0x78c7bc> │ │ │ │ - ldr r1, [pc, #60] @ 798764 <__cxa_atexit@plt+0x78c7c0> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r2, r8, sl} │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str sl, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #24] @ 798768 <__cxa_atexit@plt+0x78c7c4> │ │ │ │ + ldr r7, [pc, #68] @ 78a138 <__cxa_atexit@plt+0x77e194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffff9c04 │ │ │ │ - ldrheq r2, [fp, #-216] @ 0xffffff28 │ │ │ │ - cmpeq sl, ip, asr #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 7987a4 <__cxa_atexit@plt+0x78c800> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r2, [pc, #32] @ 78a134 <__cxa_atexit@plt+0x77e190> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79879c <__cxa_atexit@plt+0x78c7f8> │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, fp │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79882c <__cxa_atexit@plt+0x78c888> │ │ │ │ - ldr r3, [pc, #80] @ 79883c <__cxa_atexit@plt+0x78c898> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 79881c <__cxa_atexit@plt+0x78c878> │ │ │ │ - ldr r7, [pc, #56] @ 798840 <__cxa_atexit@plt+0x78c89c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + smlalbteq r6, fp, r0, r4 │ │ │ │ + smlaltteq r6, fp, r4, r4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78a1a0 <__cxa_atexit@plt+0x77e1fc> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78a180 <__cxa_atexit@plt+0x77e1dc> │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 798844 <__cxa_atexit@plt+0x78c8a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 78a1a0 <__cxa_atexit@plt+0x77e1fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - smlaltteq r5, sl, r0, r3 │ │ │ │ - strheq r5, [sl, #-60] @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78a240 <__cxa_atexit@plt+0x77e29c> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r2, sl │ │ │ │ + bge 78a220 <__cxa_atexit@plt+0x77e27c> │ │ │ │ + ldr lr, [pc, #180] @ 78a280 <__cxa_atexit@plt+0x77e2dc> │ │ │ │ + add r7, r9, r2, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7988a4 <__cxa_atexit@plt+0x78c900> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7988b0 <__cxa_atexit@plt+0x78c90c> │ │ │ │ - ldr r1, [pc, #72] @ 7988c0 <__cxa_atexit@plt+0x78c91c> │ │ │ │ - ldr r0, [pc, #72] @ 7988c4 <__cxa_atexit@plt+0x78c920> │ │ │ │ - sub r8, r6, #7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78a260 <__cxa_atexit@plt+0x77e2bc> │ │ │ │ + ldr r1, [pc, #124] @ 78a284 <__cxa_atexit@plt+0x77e2e0> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + beq 78a234 <__cxa_atexit@plt+0x77e290> │ │ │ │ mov r5, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 789da4 <__cxa_atexit@plt+0x77de00> │ │ │ │ + bic r7, r1, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - cmpeq fp, r4, lsl ip │ │ │ │ - cmpeq sl, r4, lsr #6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 798954 <__cxa_atexit@plt+0x78c9b0> │ │ │ │ - ldr lr, [pc, #112] @ 798960 <__cxa_atexit@plt+0x78c9bc> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - add lr, r3, #16 │ │ │ │ - tst sl, #3 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - beq 79893c <__cxa_atexit@plt+0x78c998> │ │ │ │ - ldr r2, [pc, #64] @ 798964 <__cxa_atexit@plt+0x78c9c0> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - str sl, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 79894c <__cxa_atexit@plt+0x78c9a8> │ │ │ │ - b 7989ac <__cxa_atexit@plt+0x78ca08> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78a28c <__cxa_atexit@plt+0x77e2e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - smlalbbeq r5, sl, r8, r2 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 79899c <__cxa_atexit@plt+0x78c9f8> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 798994 <__cxa_atexit@plt+0x78c9f0> │ │ │ │ - b 7989ac <__cxa_atexit@plt+0x78ca08> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, r0, asr r2 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #1 │ │ │ │ - bne 798a28 <__cxa_atexit@plt+0x78ca84> │ │ │ │ - ldr r6, [pc, #176] @ 798a74 <__cxa_atexit@plt+0x78cad0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, r5, #4 │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r6, [r3] │ │ │ │ - beq 798a38 <__cxa_atexit@plt+0x78ca94> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 798a64 <__cxa_atexit@plt+0x78cac0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 798a48 <__cxa_atexit@plt+0x78caa4> │ │ │ │ - ldr r3, [pc, #124] @ 798a78 <__cxa_atexit@plt+0x78cad4> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #32 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #32 │ │ │ │ - mov r6, r9 │ │ │ │ - b 142e07c <__cxa_atexit@plt+0x14220d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #44] @ 798a7c <__cxa_atexit@plt+0x78cad8> │ │ │ │ - ldr r8, [pc, #44] @ 798a80 <__cxa_atexit@plt+0x78cadc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #12]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - teqeq r3, r8, asr #26 │ │ │ │ - smlalbbeq r4, sl, r8, pc @ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 798b00 <__cxa_atexit@plt+0x78cb5c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 798ae4 <__cxa_atexit@plt+0x78cb40> │ │ │ │ - ldr r3, [pc, #84] @ 798b0c <__cxa_atexit@plt+0x78cb68> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #28 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r6, [pc, #36] @ 798b10 <__cxa_atexit@plt+0x78cb6c> │ │ │ │ - ldr r8, [pc, #36] @ 798b14 <__cxa_atexit@plt+0x78cb70> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - teqeq r3, ip, lsr #25 │ │ │ │ - strdeq r4, [sl, #-228] @ 0xffffff1c │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub ip, r5, #12 │ │ │ │ - mov r3, sl │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 798c34 <__cxa_atexit@plt+0x78cc90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #56 @ 0x38 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 798c3c <__cxa_atexit@plt+0x78cc98> │ │ │ │ - ldr r0, [pc, #240] @ 798c5c <__cxa_atexit@plt+0x78ccb8> │ │ │ │ - mov sl, fp │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #228] @ 798c60 <__cxa_atexit@plt+0x78ccbc> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - sub r3, r6, #43 @ 0x2b │ │ │ │ - add r1, lr, #25 │ │ │ │ - add r7, lr, #241 @ 0xf1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - sub lr, r6, #51 @ 0x33 │ │ │ │ - str lr, [r2, #36] @ 0x24 │ │ │ │ - str r1, [r2, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #188] @ 798c64 <__cxa_atexit@plt+0x78ccc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #180] @ 798c68 <__cxa_atexit@plt+0x78ccc4> │ │ │ │ - str r3, [r2, #52] @ 0x34 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #164] @ 798c6c <__cxa_atexit@plt+0x78ccc8> │ │ │ │ - sub r3, r6, #10 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - mov r0, #81 @ 0x51 │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - ldr r0, [pc, #140] @ 798c70 <__cxa_atexit@plt+0x78cccc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ldr r0, [pc, #132] @ 798c74 <__cxa_atexit@plt+0x78ccd0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #16] │ │ │ │ - ldr r0, [pc, #124] @ 798c78 <__cxa_atexit@plt+0x78ccd4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #20] │ │ │ │ - ldr r0, [pc, #116] @ 798c7c <__cxa_atexit@plt+0x78ccd8> │ │ │ │ - str lr, [r2, #28] │ │ │ │ - str r7, [r2, #32] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #96] @ 798c80 <__cxa_atexit@plt+0x78ccdc> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r7, fp │ │ │ │ - mov r5, ip │ │ │ │ - mov fp, sl │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 798c44 <__cxa_atexit@plt+0x78cca0> │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 798c58 <__cxa_atexit@plt+0x78ccb4> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 78a288 <__cxa_atexit@plt+0x77e2e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalbteq r4, sl, r4, pc @ │ │ │ │ - ldrheq r3, [fp, #-12] │ │ │ │ - cmpeq fp, r8, ror #19 │ │ │ │ - cmpeq fp, r8, lsr #23 │ │ │ │ - cmpeq sl, r4, lsr #6 │ │ │ │ - cmpeq fp, r8, asr r9 │ │ │ │ - cmpeq fp, r0, asr r0 │ │ │ │ - cmpeq sl, r4, asr #6 │ │ │ │ - cmpeq sl, r4, lsr #6 │ │ │ │ - strdeq r4, [sl, #-44] @ 0xffffffd4 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - hvceq 42236 @ 0xa4fc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 798ca4 <__cxa_atexit@plt+0x78cd00> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq sl, r8, asr #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 798cfc <__cxa_atexit@plt+0x78cd58> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 798d08 <__cxa_atexit@plt+0x78cd64> │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #13 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 798d7c <__cxa_atexit@plt+0x78cdd8> │ │ │ │ - ldr r3, [pc, #124] @ 798da4 <__cxa_atexit@plt+0x78ce00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + cmpeq fp, ip, ror #6 │ │ │ │ + @ instruction: 0x014b6394 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78a2f4 <__cxa_atexit@plt+0x77e350> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 798d84 <__cxa_atexit@plt+0x78cde0> │ │ │ │ - ldr r7, [pc, #100] @ 798da8 <__cxa_atexit@plt+0x78ce04> │ │ │ │ - ldr r2, [pc, #100] @ 798dac <__cxa_atexit@plt+0x78ce08> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - beq 798d6c <__cxa_atexit@plt+0x78cdc8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 73fd50 <__cxa_atexit@plt+0x733dac> │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 78a2d4 <__cxa_atexit@plt+0x77e330> │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 78a2f4 <__cxa_atexit@plt+0x77e350> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 798db0 <__cxa_atexit@plt+0x78ce0c> │ │ │ │ - ldr r5, [pc, #36] @ 798db4 <__cxa_atexit@plt+0x78ce10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmpeq fp, r0, ror r7 │ │ │ │ - @ instruction: 0xfffa7000 │ │ │ │ - cmpeq fp, r8, ror #14 │ │ │ │ - cmpeq sl, r8, lsr #2 │ │ │ │ - cmpeq fp, r4, lsr #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 798e24 <__cxa_atexit@plt+0x78ce80> │ │ │ │ - ldr r3, [pc, #80] @ 798e34 <__cxa_atexit@plt+0x78ce90> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 798e14 <__cxa_atexit@plt+0x78ce70> │ │ │ │ - ldr r7, [pc, #56] @ 798e38 <__cxa_atexit@plt+0x78ce94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 798e3c <__cxa_atexit@plt+0x78ce98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - smlaltteq r4, sl, r8, sp │ │ │ │ - smlalbteq r4, sl, r4, sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78a394 <__cxa_atexit@plt+0x77e3f0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r2, sl │ │ │ │ + bge 78a374 <__cxa_atexit@plt+0x77e3d0> │ │ │ │ + ldr lr, [pc, #180] @ 78a3d4 <__cxa_atexit@plt+0x77e430> │ │ │ │ + add r7, r9, r2, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 798e9c <__cxa_atexit@plt+0x78cef8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 798ea8 <__cxa_atexit@plt+0x78cf04> │ │ │ │ - ldr r1, [pc, #72] @ 798eb8 <__cxa_atexit@plt+0x78cf14> │ │ │ │ - ldr r0, [pc, #72] @ 798ebc <__cxa_atexit@plt+0x78cf18> │ │ │ │ - sub r8, r6, #7 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78a3b4 <__cxa_atexit@plt+0x77e410> │ │ │ │ + ldr r1, [pc, #124] @ 78a3d8 <__cxa_atexit@plt+0x77e434> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - stmib r3, {r1, r5} │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + beq 78a388 <__cxa_atexit@plt+0x77e3e4> │ │ │ │ mov r5, r2 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 789da4 <__cxa_atexit@plt+0x77de00> │ │ │ │ + bic r7, r1, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - cmpeq fp, ip, lsl r6 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 798f20 <__cxa_atexit@plt+0x78cf7c> │ │ │ │ - ldr lr, [pc, #72] @ 798f30 <__cxa_atexit@plt+0x78cf8c> │ │ │ │ - add r2, r7, #1 │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, #60] @ 798f34 <__cxa_atexit@plt+0x78cf90> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #20 │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - mov r9, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r7, [r9, #12]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r7, [pc, #68] @ 78a3e0 <__cxa_atexit@plt+0x77e43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 798f64 <__cxa_atexit@plt+0x78cfc0> │ │ │ │ - ldr r2, [pc, #28] @ 798f74 <__cxa_atexit@plt+0x78cfd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r7, [pc, #12] @ 798f78 <__cxa_atexit@plt+0x78cfd4> │ │ │ │ + ldr r2, [pc, #32] @ 78a3dc <__cxa_atexit@plt+0x77e438> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r4, [sl, #-196] @ 0xffffff3c │ │ │ │ - strheq r4, [sl, #-196] @ 0xffffff3c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 798f9c <__cxa_atexit@plt+0x78cff8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 14b3e3c <__cxa_atexit@plt+0x14a7e98> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 798fe0 <__cxa_atexit@plt+0x78d03c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr lr, [pc, #36] @ 798fec <__cxa_atexit@plt+0x78d048> │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffffa3c │ │ │ │ + cmpeq fp, r8, lsl r2 │ │ │ │ + cmpeq fp, r4, asr #4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78a448 <__cxa_atexit@plt+0x77e4a4> │ │ │ │ + andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79903c <__cxa_atexit@plt+0x78d098> │ │ │ │ + bhi 78a428 <__cxa_atexit@plt+0x77e484> │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 799044 <__cxa_atexit@plt+0x78d0a0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 78a448 <__cxa_atexit@plt+0x77e4a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, ror #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 799090 <__cxa_atexit@plt+0x78d0ec> │ │ │ │ - ldr r2, [pc, #48] @ 7990a0 <__cxa_atexit@plt+0x78d0fc> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78a4e8 <__cxa_atexit@plt+0x77e544> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r2, sl │ │ │ │ + bge 78a4c8 <__cxa_atexit@plt+0x77e524> │ │ │ │ + ldr lr, [pc, #180] @ 78a528 <__cxa_atexit@plt+0x77e584> │ │ │ │ + add r7, r9, r2, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x014a4b94 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, r8 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 799140 <__cxa_atexit@plt+0x78d19c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799148 <__cxa_atexit@plt+0x78d1a4> │ │ │ │ - str ip, [sp] │ │ │ │ - ldr r1, [pc, #152] @ 79917c <__cxa_atexit@plt+0x78d1d8> │ │ │ │ - ldm r5, {r0, lr} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78a508 <__cxa_atexit@plt+0x77e564> │ │ │ │ + ldr r1, [pc, #124] @ 78a52c <__cxa_atexit@plt+0x77e588> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr ip, [pc, #140] @ 799180 <__cxa_atexit@plt+0x78d1dc> │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #12] │ │ │ │ - ldr r2, [pc, #124] @ 799184 <__cxa_atexit@plt+0x78d1e0> │ │ │ │ - sub r3, r6, #1 │ │ │ │ - sub r1, r6, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 799164 <__cxa_atexit@plt+0x78d1c0> │ │ │ │ - ldr r3, [pc, #100] @ 799190 <__cxa_atexit@plt+0x78d1ec> │ │ │ │ - ldr r8, [sp] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + beq 78a4dc <__cxa_atexit@plt+0x77e538> │ │ │ │ mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 799150 <__cxa_atexit@plt+0x78d1ac> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 79918c <__cxa_atexit@plt+0x78d1e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 789da4 <__cxa_atexit@plt+0x77de00> │ │ │ │ + bic r7, r1, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 799188 <__cxa_atexit@plt+0x78d1e4> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmpeq fp, r0, lsr #8 │ │ │ │ - smlalbteq r4, sl, ip, sl │ │ │ │ - strdeq r4, [sl, #-164] @ 0xffffff5c │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 799200 <__cxa_atexit@plt+0x78d25c> │ │ │ │ - ldm r5, {r3, sl} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr lr, [pc, #96] @ 799218 <__cxa_atexit@plt+0x78d274> │ │ │ │ - ldr r8, [pc, #96] @ 79921c <__cxa_atexit@plt+0x78d278> │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - ldr r0, [r5, #-16] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r7, #8] │ │ │ │ - str sl, [r7, #12] │ │ │ │ - str r9, [r7, #16] │ │ │ │ - add r3, r7, #20 │ │ │ │ - str r2, [r7, #32] │ │ │ │ - str r8, [r7, #36] @ 0x24 │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - ldr lr, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stm r3, {r0, r1, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #24] @ 799220 <__cxa_atexit@plt+0x78d27c> │ │ │ │ + ldr r7, [pc, #68] @ 78a534 <__cxa_atexit@plt+0x77e590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - cmpeq sl, ip, asr #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r2, [pc, #32] @ 78a530 <__cxa_atexit@plt+0x77e58c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + smlalbteq r6, fp, r4, r0 │ │ │ │ + strdeq r6, [fp, #-4] │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78a604 <__cxa_atexit@plt+0x77e660> │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 799270 <__cxa_atexit@plt+0x78d2cc> │ │ │ │ + bhi 78a5a4 <__cxa_atexit@plt+0x77e600> │ │ │ │ + ldr lr, [pc, #80] @ 78a5ac <__cxa_atexit@plt+0x77e608> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 799278 <__cxa_atexit@plt+0x78d2d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #60] @ 78a5b0 <__cxa_atexit@plt+0x77e60c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr sl, [r7, #24] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 78a604 <__cxa_atexit@plt+0x77e660> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, lsr r2 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq ip, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7992c8 <__cxa_atexit@plt+0x78d324> │ │ │ │ - ldr r2, [pc, #52] @ 7992d8 <__cxa_atexit@plt+0x78d334> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78a5e0 <__cxa_atexit@plt+0x77e63c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmpeq sl, r0, ror #18 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - mov r2, r6 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7993ac <__cxa_atexit@plt+0x78d408> │ │ │ │ + bhi 78a6b8 <__cxa_atexit@plt+0x77e714> │ │ │ │ + ldr r7, [r5] │ │ │ │ + cmp r7, sl │ │ │ │ + bge 78a698 <__cxa_atexit@plt+0x77e6f4> │ │ │ │ + add r7, r9, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 78a6e4 <__cxa_atexit@plt+0x77e740> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 78a6ac <__cxa_atexit@plt+0x77e708> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7993b8 <__cxa_atexit@plt+0x78d414> │ │ │ │ - str r3, [sp] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #196] @ 7993dc <__cxa_atexit@plt+0x78d438> │ │ │ │ - sub lr, r6, #15 │ │ │ │ - sub r0, r6, #5 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - ldr r1, [r7, #32] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr r9, [pc, #144] @ 7993e0 <__cxa_atexit@plt+0x78d43c> │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #136] @ 7993e4 <__cxa_atexit@plt+0x78d440> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #116] @ 7993e8 <__cxa_atexit@plt+0x78d444> │ │ │ │ - str r8, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r2, r5, #32 │ │ │ │ - cmp fp, r2 │ │ │ │ - str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ - bhi 7993c8 <__cxa_atexit@plt+0x78d424> │ │ │ │ - ldr r3, [pc, #88] @ 7993f0 <__cxa_atexit@plt+0x78d44c> │ │ │ │ - str sl, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldmib sp, {r8, r9} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 78a6d0 <__cxa_atexit@plt+0x77e72c> │ │ │ │ + ldr lr, [pc, #148] @ 78a6ec <__cxa_atexit@plt+0x77e748> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldm r5, {r1, r3} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #128] @ 78a6f0 <__cxa_atexit@plt+0x77e74c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r8, r6, #16 │ │ │ │ + stm r8, {r3, r7, sl} │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7993ec <__cxa_atexit@plt+0x78d448> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldm sp, {r5, r8, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, ror r1 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - ldrsbeq r2, [fp, #-20] @ 0xffffffec │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - cmpeq sl, ip, ror #16 │ │ │ │ - @ instruction: 0xfffffbe4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - cmpeq sl, r8, lsr #16 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 799478 <__cxa_atexit@plt+0x78d4d4> │ │ │ │ - ldr ip, [pc, #92] @ 799498 <__cxa_atexit@plt+0x78d4f4> │ │ │ │ - ldm r5, {r1, r2, r3, lr} │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r7, #4]! │ │ │ │ - add ip, r7, #8 │ │ │ │ - stm ip, {r8, r9, sl} │ │ │ │ - str r1, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r2, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r3, [pc, #52] @ 79949c <__cxa_atexit@plt+0x78d4f8> │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7994a0 <__cxa_atexit@plt+0x78d4fc> │ │ │ │ + ldr r7, [pc, #40] @ 78a6e8 <__cxa_atexit@plt+0x77e744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrdeq r4, [sl, #-116] @ 0xffffff8c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7994f4 <__cxa_atexit@plt+0x78d550> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7994fc <__cxa_atexit@plt+0x78d558> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrheq r1, [fp, #-244] @ 0xffffff0c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq fp, r8, lsr #30 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + cmpeq ip, r8, asr lr │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 799560 <__cxa_atexit@plt+0x78d5bc> │ │ │ │ - ldr r2, [pc, #72] @ 799570 <__cxa_atexit@plt+0x78d5cc> │ │ │ │ - ldr r1, [pc, #72] @ 799574 <__cxa_atexit@plt+0x78d5d0> │ │ │ │ + bcc 78a760 <__cxa_atexit@plt+0x77e7bc> │ │ │ │ + ldr r2, [pc, #84] @ 78a76c <__cxa_atexit@plt+0x77e7c8> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r7, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + ldr lr, [pc, #68] @ 78a770 <__cxa_atexit@plt+0x77e7cc> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #16 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stm r1, {r0, r8, r9} │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + bx ip │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - cmpeq fp, r4, asr r0 │ │ │ │ - smlalbteq r4, sl, r0, r6 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0x015c0d98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, r9 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 799628 <__cxa_atexit@plt+0x78d684> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799630 <__cxa_atexit@plt+0x78d68c> │ │ │ │ - str r8, [sp, #4] │ │ │ │ - str ip, [sp] │ │ │ │ - ldr ip, [pc, #172] @ 799668 <__cxa_atexit@plt+0x78d6c4> │ │ │ │ - ldm r5, {r1, lr} │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r8, [pc, #164] @ 79966c <__cxa_atexit@plt+0x78d6c8> │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r3, r6, #10 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str ip, [r2, #12]! │ │ │ │ - ldr ip, [pc, #148] @ 799670 <__cxa_atexit@plt+0x78d6cc> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #-8] │ │ │ │ - ldr r1, [pc, #132] @ 799674 <__cxa_atexit@plt+0x78d6d0> │ │ │ │ - add r8, r8, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r5, {r0, r8} │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79964c <__cxa_atexit@plt+0x78d6a8> │ │ │ │ - ldr r3, [pc, #112] @ 799680 <__cxa_atexit@plt+0x78d6dc> │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr r9, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78a878 <__cxa_atexit@plt+0x77e8d4> │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 78a7e0 <__cxa_atexit@plt+0x77e83c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 78a804 <__cxa_atexit@plt+0x77e860> │ │ │ │ + bic r3, r9, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 78a818 <__cxa_atexit@plt+0x77e874> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 78a83c <__cxa_atexit@plt+0x77e898> │ │ │ │ + ldr r9, [r9, #1] │ │ │ │ + ldr r3, [pc, #244] @ 78a8bc <__cxa_atexit@plt+0x77e918> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r9, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + b 78a604 <__cxa_atexit@plt+0x77e660> │ │ │ │ + ldr r9, [r9, #2] │ │ │ │ + ldr r3, [pc, #196] @ 78a8b0 <__cxa_atexit@plt+0x77e90c> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r9, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + b 78a2f4 <__cxa_atexit@plt+0x77e350> │ │ │ │ + ldr r7, [pc, #160] @ 78a8ac <__cxa_atexit@plt+0x77e908> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r9, #1] │ │ │ │ + ldr r3, [pc, #148] @ 78a8b8 <__cxa_atexit@plt+0x77e914> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr sl, [r9, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + b 78a448 <__cxa_atexit@plt+0x77e4a4> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 78a888 <__cxa_atexit@plt+0x77e8e4> │ │ │ │ + ldr r7, [pc, #104] @ 78a8c4 <__cxa_atexit@plt+0x77e920> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r9, #5] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b 799638 <__cxa_atexit@plt+0x78d694> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ 79967c <__cxa_atexit@plt+0x78d6d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 799678 <__cxa_atexit@plt+0x78d6d4> │ │ │ │ - mov r5, r9 │ │ │ │ + ldr r7, [pc, #64] @ 78a8c0 <__cxa_atexit@plt+0x77e91c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr r9, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - cmpeq fp, r8, ror #29 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - cmpeq fp, r0, lsl r2 │ │ │ │ - smlaltteq r4, sl, r0, r5 │ │ │ │ - cmpeq sl, ip, lsl r6 │ │ │ │ - @ instruction: 0xfffff96c │ │ │ │ - mov ip, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [ip, #8]! │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 799738 <__cxa_atexit@plt+0x78d794> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799740 <__cxa_atexit@plt+0x78d79c> │ │ │ │ - str r7, [sp, #4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - add lr, r5, #16 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r3, [pc, #168] @ 799770 <__cxa_atexit@plt+0x78d7cc> │ │ │ │ - cmp fp, r5 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - sub r3, r6, #14 │ │ │ │ - ldr r7, [pc, #144] @ 799774 <__cxa_atexit@plt+0x78d7d0> │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r3, [pc, #140] @ 799778 <__cxa_atexit@plt+0x78d7d4> │ │ │ │ + ldr r7, [pc, #36] @ 78a8b4 <__cxa_atexit@plt+0x77e910> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #8] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq ip, r0, asr #25 │ │ │ │ + ldrsbeq r0, [ip, #-204] @ 0xffffff34 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmpeq ip, r4, lsr #25 │ │ │ │ + cmpeq ip, r0, lsl #26 │ │ │ │ + hvceq 46544 @ 0xb5d0 │ │ │ │ + cmpeq ip, ip, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78a904 <__cxa_atexit@plt+0x77e960> │ │ │ │ + ldr r2, [pc, #44] @ 78a91c <__cxa_atexit@plt+0x77e978> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 78a920 <__cxa_atexit@plt+0x77e97c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r5, #28] │ │ │ │ - bhi 799758 <__cxa_atexit@plt+0x78d7b4> │ │ │ │ - ldr r7, [pc, #100] @ 799784 <__cxa_atexit@plt+0x78d7e0> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsbeq r0, [ip, #-184] @ 0xffffff48 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + smlalbteq r5, fp, r8, ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78a978 <__cxa_atexit@plt+0x77e9d4> │ │ │ │ + ldr r3, [pc, #64] @ 78a988 <__cxa_atexit@plt+0x77e9e4> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq 78a968 <__cxa_atexit@plt+0x77e9c4> │ │ │ │ + ldr r7, [pc, #44] @ 78a98c <__cxa_atexit@plt+0x77e9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + b 78a780 <__cxa_atexit@plt+0x77e7dc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [sp] │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 799748 <__cxa_atexit@plt+0x78d7a4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 799780 <__cxa_atexit@plt+0x78d7dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79977c <__cxa_atexit@plt+0x78d7d8> │ │ │ │ + ldr r7, [pc, #16] @ 78a990 <__cxa_atexit@plt+0x77e9ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ add r7, pc, r7 │ │ │ │ - ldm sp, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrdeq r4, [sl, #-76] @ 0xffffffb4 │ │ │ │ - cmpeq sl, r8, lsl r5 │ │ │ │ - @ instruction: 0xfffff864 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + smlalbbeq r5, fp, r0, ip │ │ │ │ + cmpeq fp, ip, asr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 78a9b8 <__cxa_atexit@plt+0x77ea14> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 78a780 <__cxa_atexit@plt+0x77e7dc> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmpeq fp, r4, lsr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78a9e0 <__cxa_atexit@plt+0x77ea3c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #16] @ 78a9f8 <__cxa_atexit@plt+0x77ea54> │ │ │ │ + ldr r8, [pc, #16] @ 78a9fc <__cxa_atexit@plt+0x77ea58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + teqeq r4, r7 @ │ │ │ │ + strdeq r5, [fp, #-176] @ 0xffffff50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78aad8 <__cxa_atexit@plt+0x77eb34> │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7997d4 <__cxa_atexit@plt+0x78d830> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7997dc <__cxa_atexit@plt+0x78d838> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi 78aa78 <__cxa_atexit@plt+0x77ead4> │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldr lr, [pc, #64] @ 78aa80 <__cxa_atexit@plt+0x77eadc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #52] @ 78aa84 <__cxa_atexit@plt+0x77eae0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub sl, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 78aad8 <__cxa_atexit@plt+0x77eb34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [fp, #-196] @ 0xffffff3c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq ip, r4, asr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78aab4 <__cxa_atexit@plt+0x77eb10> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 799848 <__cxa_atexit@plt+0x78d8a4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 799854 <__cxa_atexit@plt+0x78d8b0> │ │ │ │ - ldr r2, [pc, #84] @ 799864 <__cxa_atexit@plt+0x78d8c0> │ │ │ │ - ldr r1, [pc, #84] @ 799868 <__cxa_atexit@plt+0x78d8c4> │ │ │ │ + bhi 78ab88 <__cxa_atexit@plt+0x77ebe4> │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78ab6c <__cxa_atexit@plt+0x77ebc8> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 78abb4 <__cxa_atexit@plt+0x77ec10> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 78ab7c <__cxa_atexit@plt+0x77ebd8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 78aba0 <__cxa_atexit@plt+0x77ebfc> │ │ │ │ + ldr r1, [pc, #148] @ 78abbc <__cxa_atexit@plt+0x77ec18> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 78abc0 <__cxa_atexit@plt+0x77ec1c> │ │ │ │ + add lr, r6, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str r2, [r8, #4]! │ │ │ │ - str r5, [r8, #8] │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r8, #12] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmpeq fp, r0, lsl #25 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 78abb8 <__cxa_atexit@plt+0x77ec14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + hvceq 46500 @ 0xb5a4 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + cmpeq ip, r0, lsl #19 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7998c0 <__cxa_atexit@plt+0x78d91c> │ │ │ │ - ldr r2, [pc, #60] @ 7998d0 <__cxa_atexit@plt+0x78d92c> │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ + bcc 78ac2c <__cxa_atexit@plt+0x77ec88> │ │ │ │ + ldr r2, [pc, #80] @ 78ac38 <__cxa_atexit@plt+0x77ec94> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5], #4 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - str sl, [r3, #12] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + ldr r8, [pc, #52] @ 78ac3c <__cxa_atexit@plt+0x77ec98> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - cmpeq sl, ip, asr r3 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + cmpeq ip, r0, asr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 799988 <__cxa_atexit@plt+0x78d9e4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799990 <__cxa_atexit@plt+0x78d9ec> │ │ │ │ - stm sp, {r3, r8, r9} │ │ │ │ - ldr r8, [pc, #172] @ 7999c4 <__cxa_atexit@plt+0x78da20> │ │ │ │ - ldr r0, [pc, #172] @ 7999c8 <__cxa_atexit@plt+0x78da24> │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 78acb8 <__cxa_atexit@plt+0x77ed14> │ │ │ │ + ldr lr, [pc, #100] @ 78acc4 <__cxa_atexit@plt+0x77ed20> │ │ │ │ + ldr r0, [pc, #100] @ 78acc8 <__cxa_atexit@plt+0x77ed24> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldm r5, {r1, r3, lr} │ │ │ │ - str r0, [r5] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldr r9, [pc, #152] @ 7999cc <__cxa_atexit@plt+0x78da28> │ │ │ │ - str r8, [r2, #12]! │ │ │ │ - sub r0, r6, #14 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldr r9, [r2, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ - str r9, [r2, #-8] │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7999b0 <__cxa_atexit@plt+0x78da0c> │ │ │ │ - ldr r3, [pc, #100] @ 7999d8 <__cxa_atexit@plt+0x78da34> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - ldmib sp, {r8, r9} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 799998 <__cxa_atexit@plt+0x78d9f4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 7999d4 <__cxa_atexit@plt+0x78da30> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7999d0 <__cxa_atexit@plt+0x78da2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldm sp, {r5, r8, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - cmpeq fp, r4, ror #29 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - smlalbbeq r4, sl, r4, r2 │ │ │ │ - smlalbteq r4, sl, r4, r2 │ │ │ │ - @ instruction: 0xfffff608 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 799a00 <__cxa_atexit@plt+0x78da5c> │ │ │ │ - ldr r2, [pc, #32] @ 799a10 <__cxa_atexit@plt+0x78da6c> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ - ldr r7, [pc, #12] @ 799a14 <__cxa_atexit@plt+0x78da70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, r8, ror #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 799ac4 <__cxa_atexit@plt+0x78db20> │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [pc, #136] @ 799acc <__cxa_atexit@plt+0x78db28> │ │ │ │ - str lr, [r0, #-8]! │ │ │ │ - mov r2, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq 799a94 <__cxa_atexit@plt+0x78daf0> │ │ │ │ - ldr sl, [pc, #108] @ 799ad0 <__cxa_atexit@plt+0x78db2c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r2] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - str sl, [r1] │ │ │ │ - beq 799aa4 <__cxa_atexit@plt+0x78db00> │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r9} │ │ │ │ + beq 78aca4 <__cxa_atexit@plt+0x77ed00> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 799abc <__cxa_atexit@plt+0x78db18> │ │ │ │ + bne 78acb0 <__cxa_atexit@plt+0x77ed0c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r1 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 799ad4 <__cxa_atexit@plt+0x78db30> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - mov r8, lr │ │ │ │ - b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmpeq ip, r0, lsr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78acf8 <__cxa_atexit@plt+0x77ed54> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78ad48 <__cxa_atexit@plt+0x77eda4> │ │ │ │ + ldr r7, [pc, #52] @ 78ad5c <__cxa_atexit@plt+0x77edb8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 78ad3c <__cxa_atexit@plt+0x77ed98> │ │ │ │ + mov r7, sl │ │ │ │ + b 78ad6c <__cxa_atexit@plt+0x77edc8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78ad60 <__cxa_atexit@plt+0x77edbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq fp, r8, lsr sl │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strheq r5, [fp, #-136] @ 0xffffff78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 799b40 <__cxa_atexit@plt+0x78db9c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 799b1c <__cxa_atexit@plt+0x78db78> │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr ip, [r7, #8]! │ │ │ │ + str r7, [sp] │ │ │ │ + ldr r8, [r7, #-4] │ │ │ │ + ldr lr, [pc, #456] @ 78af54 <__cxa_atexit@plt+0x77efb0> │ │ │ │ + mov r2, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + and r0, sl, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 78ae0c <__cxa_atexit@plt+0x77ee68> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 78ae88 <__cxa_atexit@plt+0x77eee4> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 78ae9c <__cxa_atexit@plt+0x77eef8> │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + cmp r2, r6 │ │ │ │ + sub r1, r7, #1 │ │ │ │ + bcc 78af24 <__cxa_atexit@plt+0x77ef80> │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 78ae88 <__cxa_atexit@plt+0x77eee4> │ │ │ │ + add r2, r0, r1, lsl #2 │ │ │ │ + ldr sl, [r2, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #364] @ 78af60 <__cxa_atexit@plt+0x77efbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + b 78ae58 <__cxa_atexit@plt+0x77eeb4> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r1, [r0, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + sub r9, r1, #1 │ │ │ │ + bcc 78af14 <__cxa_atexit@plt+0x77ef70> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 799b34 <__cxa_atexit@plt+0x78db90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + beq 78ae88 <__cxa_atexit@plt+0x77eee4> │ │ │ │ + add r1, r0, r9, lsl #2 │ │ │ │ + ldr sl, [r1, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #276] @ 78af58 <__cxa_atexit@plt+0x77efb4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78aefc <__cxa_atexit@plt+0x77ef58> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov ip, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst sl, #3 │ │ │ │ + str lr, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + bne 78ad90 <__cxa_atexit@plt+0x77edec> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 799b44 <__cxa_atexit@plt+0x78dba0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + bic r7, ip, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, r4, asr #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 799b78 <__cxa_atexit@plt+0x78dbd4> │ │ │ │ - ldr r3, [pc, #32] @ 799b84 <__cxa_atexit@plt+0x78dbe0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ - cmpeq fp, r4, lsl #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 799bf4 <__cxa_atexit@plt+0x78dc50> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799c00 <__cxa_atexit@plt+0x78dc5c> │ │ │ │ - ldr r1, [pc, #84] @ 799c10 <__cxa_atexit@plt+0x78dc6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ 799c14 <__cxa_atexit@plt+0x78dc70> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - ldr r1, [pc, #56] @ 799c18 <__cxa_atexit@plt+0x78dc74> │ │ │ │ - mov r8, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 78aebc <__cxa_atexit@plt+0x77ef18> │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [r9, #4] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 78aad8 <__cxa_atexit@plt+0x77eb34> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78af44 <__cxa_atexit@plt+0x77efa0> │ │ │ │ + ldr r7, [pc, #152] @ 78af6c <__cxa_atexit@plt+0x77efc8> │ │ │ │ + ldr lr, [pc, #152] @ 78af70 <__cxa_atexit@plt+0x77efcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [sl, #5] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r1, r8, ip, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #96] @ 78af64 <__cxa_atexit@plt+0x77efc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 78af5c <__cxa_atexit@plt+0x77efb8> │ │ │ │ + stm r5, {r0, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 78af30 <__cxa_atexit@plt+0x77ef8c> │ │ │ │ + ldr r7, [pc, #60] @ 78af68 <__cxa_atexit@plt+0x77efc4> │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, asr #19 │ │ │ │ - cmpeq fp, r0, ror r9 │ │ │ │ - cmpeq fp, r4, lsl #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 799c50 <__cxa_atexit@plt+0x78dcac> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, sl │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + andeq r0, r0, r4, lsl #5 │ │ │ │ + strdeq r5, [fp, #-104] @ 0xffffff98 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + cmpeq fp, r4, lsl #14 │ │ │ │ + smlaltteq r5, fp, r4, r6 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + cmpeq ip, ip, ror #11 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78afd4 <__cxa_atexit@plt+0x77f030> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78afb0 <__cxa_atexit@plt+0x77f00c> │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 799c58 <__cxa_atexit@plt+0x78dcb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 78afd4 <__cxa_atexit@plt+0x77f030> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, asr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 799cdc <__cxa_atexit@plt+0x78dd38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799ce8 <__cxa_atexit@plt+0x78dd44> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 799cf8 <__cxa_atexit@plt+0x78dd54> │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 799cfc <__cxa_atexit@plt+0x78dd58> │ │ │ │ - ldr r2, [pc, #72] @ 799d00 <__cxa_atexit@plt+0x78dd5c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 799d04 <__cxa_atexit@plt+0x78dd60> │ │ │ │ - add r5, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78b06c <__cxa_atexit@plt+0x77f0c8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78b04c <__cxa_atexit@plt+0x77f0a8> │ │ │ │ + ldr r1, [pc, #176] @ 78b0ac <__cxa_atexit@plt+0x77f108> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78b08c <__cxa_atexit@plt+0x77f0e8> │ │ │ │ + ldr r1, [pc, #124] @ 78b0b0 <__cxa_atexit@plt+0x77f10c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 78b060 <__cxa_atexit@plt+0x77f0bc> │ │ │ │ + mov r5, r2 │ │ │ │ + b 78ad6c <__cxa_atexit@plt+0x77edc8> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78b0b8 <__cxa_atexit@plt+0x77f114> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, lsl #16 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmpeq fp, ip, lsr #16 │ │ │ │ - cmpeq fp, ip, ror #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 799d3c <__cxa_atexit@plt+0x78dd98> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 799d44 <__cxa_atexit@plt+0x78dda0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #32] @ 78b0b4 <__cxa_atexit@plt+0x77f110> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + hvceq 46420 @ 0xb554 │ │ │ │ + @ instruction: 0x014b5598 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78b11c <__cxa_atexit@plt+0x77f178> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78b0f8 <__cxa_atexit@plt+0x77f154> │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 78b11c <__cxa_atexit@plt+0x77f178> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, ror #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78b1b4 <__cxa_atexit@plt+0x77f210> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78b194 <__cxa_atexit@plt+0x77f1f0> │ │ │ │ + ldr r1, [pc, #176] @ 78b1f4 <__cxa_atexit@plt+0x77f250> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 799dc8 <__cxa_atexit@plt+0x78de24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799dd4 <__cxa_atexit@plt+0x78de30> │ │ │ │ - ldr lr, [pc, #104] @ 799de4 <__cxa_atexit@plt+0x78de40> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 799de8 <__cxa_atexit@plt+0x78de44> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 799dec <__cxa_atexit@plt+0x78de48> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 799df0 <__cxa_atexit@plt+0x78de4c> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78b1d4 <__cxa_atexit@plt+0x77f230> │ │ │ │ + ldr r1, [pc, #124] @ 78b1f8 <__cxa_atexit@plt+0x77f254> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 78b1a8 <__cxa_atexit@plt+0x77f204> │ │ │ │ mov r5, r2 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 78ad6c <__cxa_atexit@plt+0x77edc8> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78b200 <__cxa_atexit@plt+0x77f25c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmpeq fp, r8, asr r7 │ │ │ │ - cmpeq fp, ip, lsr r7 │ │ │ │ - cmpeq fp, ip, lsl #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r2, [pc, #32] @ 78b1fc <__cxa_atexit@plt+0x77f258> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + cmpeq fp, ip, lsr #8 │ │ │ │ + cmpeq fp, r4, asr r4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78b264 <__cxa_atexit@plt+0x77f2c0> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 799e2c <__cxa_atexit@plt+0x78de88> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78b240 <__cxa_atexit@plt+0x77f29c> │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 799e34 <__cxa_atexit@plt+0x78de90> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 78b264 <__cxa_atexit@plt+0x77f2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, ror r6 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 799ec8 <__cxa_atexit@plt+0x78df24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 799ed4 <__cxa_atexit@plt+0x78df30> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 799ee4 <__cxa_atexit@plt+0x78df40> │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 799ee8 <__cxa_atexit@plt+0x78df44> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #76] @ 799eec <__cxa_atexit@plt+0x78df48> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #64] @ 799ef0 <__cxa_atexit@plt+0x78df4c> │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78b2fc <__cxa_atexit@plt+0x77f358> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78b2dc <__cxa_atexit@plt+0x77f338> │ │ │ │ + ldr r1, [pc, #176] @ 78b33c <__cxa_atexit@plt+0x77f398> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str r2, [r3, #16] │ │ │ │ - stmdb r3, {r0, r8, lr} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78b31c <__cxa_atexit@plt+0x77f378> │ │ │ │ + ldr r1, [pc, #124] @ 78b340 <__cxa_atexit@plt+0x77f39c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 78b2f0 <__cxa_atexit@plt+0x77f34c> │ │ │ │ + mov r5, r2 │ │ │ │ + b 78ad6c <__cxa_atexit@plt+0x77edc8> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78b348 <__cxa_atexit@plt+0x77f3a4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, lsr #12 │ │ │ │ - cmpeq fp, r0, lsr #13 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub sl, r5, #24 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 799fd8 <__cxa_atexit@plt+0x78e034> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - ldr r9, [r7, #19] │ │ │ │ - ldr lr, [pc, #212] @ 799ffc <__cxa_atexit@plt+0x78e058> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r0, [r7, #-12]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r1, [r7, #8] │ │ │ │ - str lr, [r7, #-12] │ │ │ │ - stmdb r7, {r9, ip} │ │ │ │ - beq 799fc8 <__cxa_atexit@plt+0x78e024> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str fp, [sp] │ │ │ │ - add fp, r6, #52 @ 0x34 │ │ │ │ - cmp r2, fp │ │ │ │ - bcc 799fe0 <__cxa_atexit@plt+0x78e03c> │ │ │ │ - ldr r2, [pc, #156] @ 79a000 <__cxa_atexit@plt+0x78e05c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #140] @ 79a004 <__cxa_atexit@plt+0x78e060> │ │ │ │ + ldr r2, [pc, #32] @ 78b344 <__cxa_atexit@plt+0x77f3a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #48] @ 0x30 │ │ │ │ - str sl, [r6, #8] │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - ldr r3, [pc, #96] @ 79a008 <__cxa_atexit@plt+0x78e064> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #24]! │ │ │ │ - str r6, [r5, #-8] │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1599fa4 <__cxa_atexit@plt+0x158e000> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r8 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + smlaltteq r5, fp, r4, r2 │ │ │ │ + cmpeq fp, r0, lsl r3 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78b3ac <__cxa_atexit@plt+0x77f408> │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78b388 <__cxa_atexit@plt+0x77f3e4> │ │ │ │ + ldr r3, [r7, #16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + sub sl, r7, #1 │ │ │ │ + b 78b3ac <__cxa_atexit@plt+0x77f408> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, fp │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrsbeq r1, [fp, #-80] @ 0xffffffb0 │ │ │ │ - @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79a094 <__cxa_atexit@plt+0x78e0f0> │ │ │ │ - ldr lr, [pc, #112] @ 79a0a0 <__cxa_atexit@plt+0x78e0fc> │ │ │ │ - ldr r8, [pc, #112] @ 79a0a4 <__cxa_atexit@plt+0x78e100> │ │ │ │ - ldr r9, [pc, #112] @ 79a0a8 <__cxa_atexit@plt+0x78e104> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - str r9, [r5] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - mov r0, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - str lr, [r0, #24]! │ │ │ │ - ldmdb r5, {r8, lr} │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - b 1599fa4 <__cxa_atexit@plt+0x158e000> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - ldrsheq r1, [fp, #-68] @ 0xffffffbc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78b444 <__cxa_atexit@plt+0x77f4a0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78b424 <__cxa_atexit@plt+0x77f480> │ │ │ │ + ldr r1, [pc, #176] @ 78b484 <__cxa_atexit@plt+0x77f4e0> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 79a128 <__cxa_atexit@plt+0x78e184> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a134 <__cxa_atexit@plt+0x78e190> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr fp, [r7, #9] │ │ │ │ - ldr ip, [pc, #84] @ 79a144 <__cxa_atexit@plt+0x78e1a0> │ │ │ │ - sub lr, r6, #19 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r5, [pc, #68] @ 79a148 <__cxa_atexit@plt+0x78e1a4> │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r5, [r3, #4] │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + bhi 78b464 <__cxa_atexit@plt+0x77f4c0> │ │ │ │ + ldr r1, [pc, #124] @ 78b488 <__cxa_atexit@plt+0x77f4e4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 78b438 <__cxa_atexit@plt+0x77f494> │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 78ad6c <__cxa_atexit@plt+0x77edc8> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78b490 <__cxa_atexit@plt+0x77f4ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, asr #8 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - strdeq r3, [sl, #-160] @ 0xffffff60 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r2, [pc, #32] @ 78b48c <__cxa_atexit@plt+0x77f4e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + @ instruction: 0x014b519c │ │ │ │ + smlalbteq r5, fp, ip, r1 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78b554 <__cxa_atexit@plt+0x77f5b0> │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a234 <__cxa_atexit@plt+0x78e290> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a240 <__cxa_atexit@plt+0x78e29c> │ │ │ │ - str r3, [sp] │ │ │ │ + bhi 78b4f4 <__cxa_atexit@plt+0x77f550> │ │ │ │ + add r9, r7, #8 │ │ │ │ + ldr lr, [pc, #64] @ 78b4fc <__cxa_atexit@plt+0x77f558> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #228] @ 79a26c <__cxa_atexit@plt+0x78e2c8> │ │ │ │ - sub r9, r6, #19 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr lr, [r7, #36] @ 0x24 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - ldr r8, [pc, #168] @ 79a270 <__cxa_atexit@plt+0x78e2cc> │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #160] @ 79a274 <__cxa_atexit@plt+0x78e2d0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #140] @ 79a278 <__cxa_atexit@plt+0x78e2d4> │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str ip, [r2, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - sub r2, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - bhi 79a250 <__cxa_atexit@plt+0x78e2ac> │ │ │ │ - ldr r3, [pc, #104] @ 79a280 <__cxa_atexit@plt+0x78e2dc> │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldm r9, {r1, r8, r9} │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #52] @ 78b500 <__cxa_atexit@plt+0x77f55c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + sub sl, r2, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 78b554 <__cxa_atexit@plt+0x77f5b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79a27c <__cxa_atexit@plt+0x78e2d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm sp, {r5, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, lsl #6 │ │ │ │ - @ instruction: 0xfffff9bc │ │ │ │ - cmpeq fp, r8, asr r3 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - smlaltteq r3, sl, r0, r9 │ │ │ │ - @ instruction: 0xffffed64 │ │ │ │ - @ instruction: 0xfffff740 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - smlaltbeq r3, sl, ip, r9 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmppeq fp, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78b530 <__cxa_atexit@plt+0x77f58c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a2c4 <__cxa_atexit@plt+0x78e320> │ │ │ │ - ldr r1, [pc, #44] @ 79a2dc <__cxa_atexit@plt+0x78e338> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + bhi 78b604 <__cxa_atexit@plt+0x77f660> │ │ │ │ + cmn sl, #1 │ │ │ │ + beq 78b5e8 <__cxa_atexit@plt+0x77f644> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 78b630 <__cxa_atexit@plt+0x77f68c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 78b5f8 <__cxa_atexit@plt+0x77f654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 78b61c <__cxa_atexit@plt+0x77f678> │ │ │ │ + ldr r1, [pc, #148] @ 78b638 <__cxa_atexit@plt+0x77f694> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9, sl} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 78b63c <__cxa_atexit@plt+0x77f698> │ │ │ │ + add lr, r6, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm lr, {r7, r8, r9} │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ - ldr r7, [pc, #20] @ 79a2e0 <__cxa_atexit@plt+0x78e33c> │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 78b634 <__cxa_atexit@plt+0x77f690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - smlaltbeq r3, sl, r0, r9 │ │ │ │ - cmpeq sl, r8, asr r9 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq fp, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + cmppeq fp, r4, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79a374 <__cxa_atexit@plt+0x78e3d0> │ │ │ │ - ldr r2, [pc, #116] @ 79a380 <__cxa_atexit@plt+0x78e3dc> │ │ │ │ - ldr lr, [pc, #116] @ 79a384 <__cxa_atexit@plt+0x78e3e0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r1, [pc, #112] @ 79a388 <__cxa_atexit@plt+0x78e3e4> │ │ │ │ + bcc 78b6a8 <__cxa_atexit@plt+0x77f704> │ │ │ │ + ldr r2, [pc, #80] @ 78b6b4 <__cxa_atexit@plt+0x77f710> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r2, r6, #47 @ 0x2f │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl, ip} │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - mov r8, r7 │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - stm lr, {r1, sl, ip} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + ldr r8, [pc, #52] @ 78b6b8 <__cxa_atexit@plt+0x77f714> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffff704 │ │ │ │ - cmpeq fp, r4, lsl r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79a3bc <__cxa_atexit@plt+0x78e418> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 79a3c4 <__cxa_atexit@plt+0x78e420> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + cmppeq fp, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78b7bc <__cxa_atexit@plt+0x77f818> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 78b728 <__cxa_atexit@plt+0x77f784> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 78b748 <__cxa_atexit@plt+0x77f7a4> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldrh r7, [r7, #-2] │ │ │ │ + cmp r7, #3 │ │ │ │ + beq 78b760 <__cxa_atexit@plt+0x77f7bc> │ │ │ │ + cmp r7, #4 │ │ │ │ + bne 78b780 <__cxa_atexit@plt+0x77f7dc> │ │ │ │ + ldr r9, [r9, #1] │ │ │ │ + ldr r7, [pc, #236] @ 78b800 <__cxa_atexit@plt+0x77f85c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub sl, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + b 78b554 <__cxa_atexit@plt+0x77f5b0> │ │ │ │ + ldr r9, [r9, #2] │ │ │ │ + ldr r7, [pc, #192] @ 78b7f4 <__cxa_atexit@plt+0x77f850> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub sl, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + b 78b264 <__cxa_atexit@plt+0x77f2c0> │ │ │ │ + ldr r7, [pc, #160] @ 78b7f0 <__cxa_atexit@plt+0x77f84c> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r9, #1] │ │ │ │ + ldr r7, [pc, #144] @ 78b7fc <__cxa_atexit@plt+0x77f858> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub sl, r3, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + b 78b3ac <__cxa_atexit@plt+0x77f408> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + str r9, [r5] │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 78b7d0 <__cxa_atexit@plt+0x77f82c> │ │ │ │ + ldr r7, [pc, #108] @ 78b808 <__cxa_atexit@plt+0x77f864> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r5, [r9, #5] │ │ │ │ + ldr r0, [r2] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 78b804 <__cxa_atexit@plt+0x77f860> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 78b7f8 <__cxa_atexit@plt+0x77f854> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmppeq fp, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x015bfd98 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmppeq fp, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ + ldrheq pc, [fp, #-216] @ 0xffffff28 @ │ │ │ │ + cmpeq fp, ip, asr lr │ │ │ │ + cmppeq fp, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78b848 <__cxa_atexit@plt+0x77f8a4> │ │ │ │ + ldr r2, [pc, #44] @ 78b860 <__cxa_atexit@plt+0x77f8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, ror #1 │ │ │ │ + ldr r3, [pc, #20] @ 78b864 <__cxa_atexit@plt+0x77f8c0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0x015bfc94 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + smlalbbeq r4, fp, r4, sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78b8bc <__cxa_atexit@plt+0x77f918> │ │ │ │ + ldr r3, [pc, #64] @ 78b8cc <__cxa_atexit@plt+0x77f928> │ │ │ │ + str r8, [r5, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + beq 78b8ac <__cxa_atexit@plt+0x77f908> │ │ │ │ + ldr r7, [pc, #44] @ 78b8d0 <__cxa_atexit@plt+0x77f92c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 78b6c8 <__cxa_atexit@plt+0x77f724> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78b8d4 <__cxa_atexit@plt+0x77f930> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq fp, r4, ror #26 │ │ │ │ + cmpeq fp, r8, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 78b8fc <__cxa_atexit@plt+0x77f958> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 78b6c8 <__cxa_atexit@plt+0x77f724> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + strdeq r4, [fp, #-192] @ 0xffffff40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78b924 <__cxa_atexit@plt+0x77f980> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r3, [pc, #16] @ 78b93c <__cxa_atexit@plt+0x77f998> │ │ │ │ + ldr r8, [pc, #16] @ 78b940 <__cxa_atexit@plt+0x77f99c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + teqeq r4, fp, asr #11 │ │ │ │ + smlaltbeq r4, fp, ip, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a3fc <__cxa_atexit@plt+0x78e458> │ │ │ │ + bhi 78b990 <__cxa_atexit@plt+0x77f9ec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 79a404 <__cxa_atexit@plt+0x78e460> │ │ │ │ + ldr r1, [pc, #24] @ 78b998 <__cxa_atexit@plt+0x77f9f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, ip, lsr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmppeq fp, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79a46c <__cxa_atexit@plt+0x78e4c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a478 <__cxa_atexit@plt+0x78e4d4> │ │ │ │ - ldr lr, [pc, #76] @ 79a488 <__cxa_atexit@plt+0x78e4e4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 79a48c <__cxa_atexit@plt+0x78e4e8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x015b109c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a4c8 <__cxa_atexit@plt+0x78e524> │ │ │ │ + bhi 78b9d0 <__cxa_atexit@plt+0x77fa2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 79a4d0 <__cxa_atexit@plt+0x78e52c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 78b9d8 <__cxa_atexit@plt+0x77fa34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 79a568 <__cxa_atexit@plt+0x78e5c4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a574 <__cxa_atexit@plt+0x78e5d0> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr ip, [pc, #104] @ 79a584 <__cxa_atexit@plt+0x78e5e0> │ │ │ │ - sub r0, r6, #27 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r3, #16]! │ │ │ │ - ldr r2, [pc, #92] @ 79a588 <__cxa_atexit@plt+0x78e5e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r0, [pc, #76] @ 79a58c <__cxa_atexit@plt+0x78e5e8> │ │ │ │ - str fp, [r3, #12] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r8, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + ldrsbeq pc, [fp, #-168] @ 0xffffff58 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78ba10 <__cxa_atexit@plt+0x77fa6c> │ │ │ │ + ldr r7, [pc, #36] @ 78ba20 <__cxa_atexit@plt+0x77fa7c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r7, sl │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #12] @ 78ba24 <__cxa_atexit@plt+0x77fa80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq fp, r8, lsl ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 78ba5c <__cxa_atexit@plt+0x77fab8> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq 78ba54 <__cxa_atexit@plt+0x77fab0> │ │ │ │ + b 78ba68 <__cxa_atexit@plt+0x77fac4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - cmpeq fp, r8 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79a5f8 <__cxa_atexit@plt+0x78e654> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a604 <__cxa_atexit@plt+0x78e660> │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr lr, [pc, #72] @ 79a614 <__cxa_atexit@plt+0x78e670> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - ldr r5, [pc, #52] @ 79a618 <__cxa_atexit@plt+0x78e674> │ │ │ │ - str r1, [r3, #20] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r3, {r5, r8, sl, ip} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 78babc <__cxa_atexit@plt+0x77fb18> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 78bb5c <__cxa_atexit@plt+0x77fbb8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 78baec <__cxa_atexit@plt+0x77fb48> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 78bb68 <__cxa_atexit@plt+0x77fbc4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 78bbf0 <__cxa_atexit@plt+0x77fc4c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + blt 78bb5c <__cxa_atexit@plt+0x77fbb8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [pc, #240] @ 78bbd8 <__cxa_atexit@plt+0x77fc34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 78bb18 <__cxa_atexit@plt+0x77fb74> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r2, #1 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + blt 78bb5c <__cxa_atexit@plt+0x77fbb8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [pc, #200] @ 78bbe0 <__cxa_atexit@plt+0x77fc3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-16]! │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + bhi 78bbb4 <__cxa_atexit@plt+0x77fc10> │ │ │ │ + ldr r7, [pc, #156] @ 78bbe4 <__cxa_atexit@plt+0x77fc40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r7, sl │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 78bbc8 <__cxa_atexit@plt+0x77fc24> │ │ │ │ + ldr r2, [pc, #104] @ 78bbe8 <__cxa_atexit@plt+0x77fc44> │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + ldr r0, [pc, #100] @ 78bbec <__cxa_atexit@plt+0x77fc48> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ + ldr r7, [pc, #32] @ 78bbdc <__cxa_atexit@plt+0x77fc38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, lsr r3 │ │ │ │ + hvceq 46240 @ 0xb4a0 │ │ │ │ + andeq r0, r0, r8, asr r2 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + cmppeq fp, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp r7, r2 │ │ │ │ + bge 78bc90 <__cxa_atexit@plt+0x77fcec> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #160] @ 78bcbc <__cxa_atexit@plt+0x77fd18> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + mov r1, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r1, #24] │ │ │ │ + beq 78bc9c <__cxa_atexit@plt+0x77fcf8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #16 │ │ │ │ + cmp r0, sl │ │ │ │ + bcc 78bca8 <__cxa_atexit@plt+0x77fd04> │ │ │ │ + ldr r9, [pc, #112] @ 78bcc0 <__cxa_atexit@plt+0x77fd1c> │ │ │ │ + ldr lr, [pc, #112] @ 78bcc4 <__cxa_atexit@plt+0x77fd20> │ │ │ │ + ldr r0, [pc, #112] @ 78bcc8 <__cxa_atexit@plt+0x77fd24> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + add r8, r5, #24 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + stmib r5, {r3, r6, lr} │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + add r6, r1, #1 │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ + mov r6, sl │ │ │ │ + b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, sl │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + ldrsbeq pc, [fp, #-132] @ 0xffffff7c @ │ │ │ │ + andeq r0, r0, r6, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78bd34 <__cxa_atexit@plt+0x77fd90> │ │ │ │ + ldr lr, [pc, #80] @ 78bd40 <__cxa_atexit@plt+0x77fd9c> │ │ │ │ + ldr r1, [pc, #80] @ 78bd44 <__cxa_atexit@plt+0x77fda0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmda r5, {r1, r3, lr} │ │ │ │ + add r3, r9, #1 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r3, [pc, #28] @ 78bd48 <__cxa_atexit@plt+0x77fda4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1599ce4 <__cxa_atexit@plt+0x158dd40> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + cmppeq fp, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r6, lsr #9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, fp │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 78bbf0 <__cxa_atexit@plt+0x77fc4c> │ │ │ │ + andeq r0, r0, r6, lsr #9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str sl, [r5, #24] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 78bdf0 <__cxa_atexit@plt+0x77fe4c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [pc, #104] @ 78be10 <__cxa_atexit@plt+0x77fe6c> │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 78bdfc <__cxa_atexit@plt+0x77fe58> │ │ │ │ + ldr r7, [pc, #60] @ 78be18 <__cxa_atexit@plt+0x77fe74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r7, sl │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, ror #30 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - cmpeq sl, ip, lsl r6 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov ip, sl │ │ │ │ - mov sl, r9 │ │ │ │ - sub r9, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 79a6c0 <__cxa_atexit@plt+0x78e71c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a6c8 <__cxa_atexit@plt+0x78e724> │ │ │ │ - str sl, [sp] │ │ │ │ - ldr sl, [pc, #164] @ 79a704 <__cxa_atexit@plt+0x78e760> │ │ │ │ - ldm r5, {r0, r1, lr} │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r2, #4]! │ │ │ │ - sub r3, r6, #5 │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr sl, [pc, #144] @ 79a708 <__cxa_atexit@plt+0x78e764> │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 79a70c <__cxa_atexit@plt+0x78e768> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - bhi 79a6e8 <__cxa_atexit@plt+0x78e744> │ │ │ │ - ldr r3, [pc, #108] @ 79a718 <__cxa_atexit@plt+0x78e774> │ │ │ │ - ldr r9, [sp] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 79a6d0 <__cxa_atexit@plt+0x78e72c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ 79a714 <__cxa_atexit@plt+0x78e770> │ │ │ │ + ldr r7, [pc, #16] @ 78be14 <__cxa_atexit@plt+0x77fe70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79a710 <__cxa_atexit@plt+0x78e76c> │ │ │ │ - mov r5, r9 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmpeq fp, r8, lsr #16 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + andeq r0, r0, r6, lsr #9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str sl, [r5, #24] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 78bea0 <__cxa_atexit@plt+0x77fefc> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r3, r3, r7, lsl #2 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [pc, #104] @ 78bec0 <__cxa_atexit@plt+0x77ff1c> │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r2, [r5] │ │ │ │ + bhi 78beac <__cxa_atexit@plt+0x77ff08> │ │ │ │ + ldr r7, [pc, #60] @ 78bec8 <__cxa_atexit@plt+0x77ff24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + mov r7, sl │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78bec4 <__cxa_atexit@plt+0x77ff20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, ip │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmpeq fp, r4, lsr #29 │ │ │ │ - cmpeq sl, r8, asr #10 │ │ │ │ - @ instruction: 0x014a359c │ │ │ │ - @ instruction: 0xffffe8d0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + hvceq 46200 @ 0xb478 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a740 <__cxa_atexit@plt+0x78e79c> │ │ │ │ - ldr r2, [pc, #32] @ 79a750 <__cxa_atexit@plt+0x78e7ac> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + bhi 78bef8 <__cxa_atexit@plt+0x77ff54> │ │ │ │ + ldr r2, [pc, #28] @ 78bf08 <__cxa_atexit@plt+0x77ff64> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ - ldr r7, [pc, #12] @ 79a754 <__cxa_atexit@plt+0x78e7b0> │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r7, [pc, #12] @ 78bf0c <__cxa_atexit@plt+0x77ff68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r9 │ │ │ │ - cmpeq sl, r8, lsr r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 79a804 <__cxa_atexit@plt+0x78e860> │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [pc, #136] @ 79a80c <__cxa_atexit@plt+0x78e868> │ │ │ │ - str lr, [r0, #-8]! │ │ │ │ - mov r2, r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq fp, r4, lsr r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 78bf30 <__cxa_atexit@plt+0x77ff8c> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78bf68 <__cxa_atexit@plt+0x77ffc4> │ │ │ │ + ldr r7, [pc, #36] @ 78bf7c <__cxa_atexit@plt+0x77ffd8> │ │ │ │ + str r8, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r9} │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #16] @ 78bf80 <__cxa_atexit@plt+0x77ffdc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq 79a7d4 <__cxa_atexit@plt+0x78e830> │ │ │ │ - ldr sl, [pc, #108] @ 79a810 <__cxa_atexit@plt+0x78e86c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r2] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str sl, [r1] │ │ │ │ - beq 79a7e4 <__cxa_atexit@plt+0x78e840> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 79a7fc <__cxa_atexit@plt+0x78e858> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + strheq r4, [fp, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78bfc8 <__cxa_atexit@plt+0x780024> │ │ │ │ + ldr r7, [pc, #52] @ 78bfd8 <__cxa_atexit@plt+0x780034> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 78bfbc <__cxa_atexit@plt+0x780018> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 79a814 <__cxa_atexit@plt+0x78e870> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - mov r8, lr │ │ │ │ - b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ + ldr r7, [pc, #12] @ 78bfdc <__cxa_atexit@plt+0x780038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - ldrsheq r0, [fp, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r8, ror #12 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 79a880 <__cxa_atexit@plt+0x78e8dc> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ + ldr r2, [pc, #384] @ 78c170 <__cxa_atexit@plt+0x7801cc> │ │ │ │ + ldr r0, [pc, #384] @ 78c174 <__cxa_atexit@plt+0x7801d0> │ │ │ │ + ldr lr, [pc, #384] @ 78c178 <__cxa_atexit@plt+0x7801d4> │ │ │ │ + ldr sl, [pc, #384] @ 78c17c <__cxa_atexit@plt+0x7801d8> │ │ │ │ + mov r9, r7 │ │ │ │ + mov r3, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + sub ip, r5, #4 │ │ │ │ + and r1, r9, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 79a85c <__cxa_atexit@plt+0x78e8b8> │ │ │ │ + beq 78c07c <__cxa_atexit@plt+0x7800d8> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 78c138 <__cxa_atexit@plt+0x780194> │ │ │ │ + bic r1, r9, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 78c104 <__cxa_atexit@plt+0x780160> │ │ │ │ + ldr r7, [r9, #1] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 78c138 <__cxa_atexit@plt+0x780194> │ │ │ │ + subs r1, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + bne 78c0d4 <__cxa_atexit@plt+0x780130> │ │ │ │ + str lr, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + bne 78c0b8 <__cxa_atexit@plt+0x780114> │ │ │ │ + b 78c0f8 <__cxa_atexit@plt+0x780154> │ │ │ │ + ldr r7, [r9, #2] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ cmp r1, #0 │ │ │ │ - bne 79a874 <__cxa_atexit@plt+0x78e8d0> │ │ │ │ + beq 78c138 <__cxa_atexit@plt+0x780194> │ │ │ │ + subs r1, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + bne 78c0c4 <__cxa_atexit@plt+0x780120> │ │ │ │ + str r2, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 78c0f8 <__cxa_atexit@plt+0x780154> │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r0, [r5] │ │ │ │ + b 78c014 <__cxa_atexit@plt+0x780070> │ │ │ │ + ldr r1, [pc, #184] @ 78c184 <__cxa_atexit@plt+0x7801e0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + b 78c0d8 <__cxa_atexit@plt+0x780134> │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 78c15c <__cxa_atexit@plt+0x7801b8> │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + bne 78c010 <__cxa_atexit@plt+0x78006c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, #4 │ │ │ │ + bne 78c14c <__cxa_atexit@plt+0x7801a8> │ │ │ │ + ldr r3, [r9, #1] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq 78c138 <__cxa_atexit@plt+0x780194> │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, fp │ │ │ │ + b 78c18c <__cxa_atexit@plt+0x7801e8> │ │ │ │ + ldr r7, [pc, #64] @ 78c180 <__cxa_atexit@plt+0x7801dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r9, #5] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [pc, #36] @ 78c188 <__cxa_atexit@plt+0x7801e4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror #7 │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + andeq r0, r0, r4, lsr #5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmppeq fp, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, ip, asr #6 │ │ │ │ + ldrdeq r4, [fp, #-64] @ 0xffffffc0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, r7, r2, lsl #2 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + cmp r2, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + bne 78c1e0 <__cxa_atexit@plt+0x78023c> │ │ │ │ + ldr r2, [pc, #104] @ 78c228 <__cxa_atexit@plt+0x780284> │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + beq 78c214 <__cxa_atexit@plt+0x780270> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r2, [pc, #56] @ 78c220 <__cxa_atexit@plt+0x78027c> │ │ │ │ + mov r3, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + beq 78c214 <__cxa_atexit@plt+0x780270> │ │ │ │ + ldr r2, [pc, #36] @ 78c224 <__cxa_atexit@plt+0x780280> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 79a884 <__cxa_atexit@plt+0x78e8e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, r4, lsl #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79a8b8 <__cxa_atexit@plt+0x78e914> │ │ │ │ - ldr r3, [pc, #32] @ 79a8c4 <__cxa_atexit@plt+0x78e920> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1599f34 <__cxa_atexit@plt+0x158df90> │ │ │ │ - cmpeq fp, r4, asr #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ + ldr r3, [pc, #16] @ 78c268 <__cxa_atexit@plt+0x7802c4> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78c294 <__cxa_atexit@plt+0x7802f0> │ │ │ │ + ldr r7, [pc, #32] @ 78c2a8 <__cxa_atexit@plt+0x780304> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 78c18c <__cxa_atexit@plt+0x7801e8> │ │ │ │ + cmppeq fp, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 78c2d8 <__cxa_atexit@plt+0x780334> │ │ │ │ + tst r7, #3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 78c2d0 <__cxa_atexit@plt+0x78032c> │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78c304 <__cxa_atexit@plt+0x780360> │ │ │ │ + ldr r7, [pc, #232] @ 78c3e0 <__cxa_atexit@plt+0x78043c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [r7, #8]! │ │ │ │ + ldr r2, [r7, #-4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r1, r1, r2, lsl #2 │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + cmp r2, r3 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + bne 78c368 <__cxa_atexit@plt+0x7803c4> │ │ │ │ + ldr r3, [pc, #152] @ 78c3d8 <__cxa_atexit@plt+0x780434> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 78c3a0 <__cxa_atexit@plt+0x7803fc> │ │ │ │ + ldr r3, [pc, #136] @ 78c3dc <__cxa_atexit@plt+0x780438> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r7, [pc, #92] @ 78c3cc <__cxa_atexit@plt+0x780428> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-20 @ 0xffffffec │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a934 <__cxa_atexit@plt+0x78e990> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79a940 <__cxa_atexit@plt+0x78e99c> │ │ │ │ - ldr r1, [pc, #84] @ 79a950 <__cxa_atexit@plt+0x78e9ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - add r0, r1, #1 │ │ │ │ - ldr r1, [pc, #72] @ 79a954 <__cxa_atexit@plt+0x78e9b0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r0, r6, #7 │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - ldr r1, [pc, #56] @ 79a958 <__cxa_atexit@plt+0x78e9b4> │ │ │ │ - mov r8, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi 78c3bc <__cxa_atexit@plt+0x780418> │ │ │ │ + ldr r7, [pc, #72] @ 78c3d0 <__cxa_atexit@plt+0x78042c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 78c3b0 <__cxa_atexit@plt+0x78040c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78c3d4 <__cxa_atexit@plt+0x780430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, lsl #25 │ │ │ │ - cmpeq fp, r0, lsr ip │ │ │ │ - cmpeq fp, r4, asr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + hvceq 46116 @ 0xb424 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + cmppeq fp, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 78c410 <__cxa_atexit@plt+0x78046c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 78c408 <__cxa_atexit@plt+0x780464> │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78c43c <__cxa_atexit@plt+0x780498> │ │ │ │ + ldr r7, [pc, #232] @ 78c518 <__cxa_atexit@plt+0x780574> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, r5 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r3, [r7, #8]! │ │ │ │ + ldr r2, [r7, #-4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + add r1, r1, r2, lsl #2 │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + ldr r9, [r1, #8] │ │ │ │ + cmp r2, r3 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + bne 78c4a0 <__cxa_atexit@plt+0x7804fc> │ │ │ │ + ldr r3, [pc, #152] @ 78c510 <__cxa_atexit@plt+0x78056c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 78c4d8 <__cxa_atexit@plt+0x780534> │ │ │ │ + ldr r3, [pc, #136] @ 78c514 <__cxa_atexit@plt+0x780570> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r7, [pc, #92] @ 78c504 <__cxa_atexit@plt+0x780560> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3], #-20 @ 0xffffffec │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79a990 <__cxa_atexit@plt+0x78e9ec> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 79a998 <__cxa_atexit@plt+0x78e9f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 78c4f4 <__cxa_atexit@plt+0x780550> │ │ │ │ + ldr r7, [pc, #72] @ 78c508 <__cxa_atexit@plt+0x780564> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 78c4e8 <__cxa_atexit@plt+0x780544> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r8, lsl fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 79aa24 <__cxa_atexit@plt+0x78ea80> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79aa30 <__cxa_atexit@plt+0x78ea8c> │ │ │ │ - ldr lr, [pc, #116] @ 79aa40 <__cxa_atexit@plt+0x78ea9c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 79aa44 <__cxa_atexit@plt+0x78eaa0> │ │ │ │ - sub r2, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 79aa48 <__cxa_atexit@plt+0x78eaa4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 79aa4c <__cxa_atexit@plt+0x78eaa8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 79aa50 <__cxa_atexit@plt+0x78eaac> │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 78c50c <__cxa_atexit@plt+0x780568> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrheq r0, [fp, #-172] @ 0xffffff54 │ │ │ │ - ldrsheq r0, [fp, #-160] @ 0xffffff60 │ │ │ │ - cmpeq fp, r4, ror fp │ │ │ │ - cmpeq fp, r4, lsr #22 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffb20 │ │ │ │ + cmpeq fp, ip, lsr r1 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + ldrheq pc, [fp, #-0] @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79aa88 <__cxa_atexit@plt+0x78eae4> │ │ │ │ + bhi 78c55c <__cxa_atexit@plt+0x7805b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 79aa90 <__cxa_atexit@plt+0x78eaec> │ │ │ │ + ldr r1, [pc, #36] @ 78c564 <__cxa_atexit@plt+0x7805c0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 78c568 <__cxa_atexit@plt+0x7805c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsr #20 │ │ │ │ + cmpeq fp, r8, asr pc │ │ │ │ + cmpeq fp, r0, lsr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79ab14 <__cxa_atexit@plt+0x78eb70> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79ab20 <__cxa_atexit@plt+0x78eb7c> │ │ │ │ - ldr lr, [pc, #104] @ 79ab30 <__cxa_atexit@plt+0x78eb8c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 79ab34 <__cxa_atexit@plt+0x78eb90> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 79ab38 <__cxa_atexit@plt+0x78eb94> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 79ab3c <__cxa_atexit@plt+0x78eb98> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78c5b8 <__cxa_atexit@plt+0x780614> │ │ │ │ + ldr r7, [pc, #52] @ 78c5c8 <__cxa_atexit@plt+0x780624> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + beq 78c5ac <__cxa_atexit@plt+0x780608> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78bfe8 <__cxa_atexit@plt+0x780044> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 78c5cc <__cxa_atexit@plt+0x780628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + hvceq 46088 @ 0xb408 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78c620 <__cxa_atexit@plt+0x78067c> │ │ │ │ + ldr r3, [pc, #64] @ 78c638 <__cxa_atexit@plt+0x780694> │ │ │ │ + ldr r2, [pc, #64] @ 78c63c <__cxa_atexit@plt+0x780698> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 78c640 <__cxa_atexit@plt+0x78069c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmpeq fp, ip, lsl #20 │ │ │ │ - ldrsheq r0, [fp, #-144] @ 0xffffff70 │ │ │ │ - cmpeq fp, r0, asr #20 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmpeq fp, r0, lsl r0 │ │ │ │ + smlaltbeq r3, fp, ip, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79ab78 <__cxa_atexit@plt+0x78ebd4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 79ab80 <__cxa_atexit@plt+0x78ebdc> │ │ │ │ + bhi 78c684 <__cxa_atexit@plt+0x7806e0> │ │ │ │ + ldr r2, [pc, #40] @ 78c68c <__cxa_atexit@plt+0x7806e8> │ │ │ │ + ldr r8, [pc, #40] @ 78c690 <__cxa_atexit@plt+0x7806ec> │ │ │ │ + ldr r1, [pc, #40] @ 78c694 <__cxa_atexit@plt+0x7806f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsr r9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + teqeq r4, r7, lsr #17 │ │ │ │ + cmpeq fp, r4, lsr #28 │ │ │ │ + cmpeq fp, r8, asr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 79ac14 <__cxa_atexit@plt+0x78ec70> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79ac20 <__cxa_atexit@plt+0x78ec7c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 79ac30 <__cxa_atexit@plt+0x78ec8c> │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #84] @ 79ac34 <__cxa_atexit@plt+0x78ec90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #76] @ 79ac38 <__cxa_atexit@plt+0x78ec94> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr r0, [pc, #64] @ 79ac3c <__cxa_atexit@plt+0x78ec98> │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - stmdb r3, {r0, r8, lr} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78c6e8 <__cxa_atexit@plt+0x780744> │ │ │ │ + ldr r7, [pc, #32] @ 78c6f8 <__cxa_atexit@plt+0x780754> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [fp, #-140] @ 0xffffff74 │ │ │ │ - cmpeq fp, r4, asr r9 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79ac74 <__cxa_atexit@plt+0x78ecd0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 79ac7c <__cxa_atexit@plt+0x78ecd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq fp, r4, lsr r8 │ │ │ │ + ldrsheq lr, [fp, #-208] @ 0xffffff30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79ad10 <__cxa_atexit@plt+0x78ed6c> │ │ │ │ - ldr lr, [pc, #120] @ 79ad1c <__cxa_atexit@plt+0x78ed78> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78c758 <__cxa_atexit@plt+0x7807b4> │ │ │ │ + ldr r2, [pc, #88] @ 78c778 <__cxa_atexit@plt+0x7807d4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r3, #8 │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 79acf8 <__cxa_atexit@plt+0x78ed54> │ │ │ │ - ldr r2, [pc, #68] @ 79ad20 <__cxa_atexit@plt+0x78ed7c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq 79ad08 <__cxa_atexit@plt+0x78ed64> │ │ │ │ - b 79ad64 <__cxa_atexit@plt+0x78edc0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + bhi 78c764 <__cxa_atexit@plt+0x7807c0> │ │ │ │ + ldr r3, [pc, #56] @ 78c780 <__cxa_atexit@plt+0x7807dc> │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r5, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78c77c <__cxa_atexit@plt+0x7807d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + smlalbteq r3, fp, r4, lr │ │ │ │ + @ instruction: 0xfffff7c4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 79ad58 <__cxa_atexit@plt+0x78edb4> │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 79ad50 <__cxa_atexit@plt+0x78edac> │ │ │ │ - b 79ad64 <__cxa_atexit@plt+0x78edc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + and r2, r7, #3 │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r3, r7, #2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [r3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78c7d4 <__cxa_atexit@plt+0x780830> │ │ │ │ + ldr r5, [pc, #28] @ 78c7e4 <__cxa_atexit@plt+0x780840> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1504bc8 <__cxa_atexit@plt+0x14f8c24> │ │ │ │ + ldr r7, [pc, #12] @ 78c7e8 <__cxa_atexit@plt+0x780844> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq fp, r4, ror #28 │ │ │ │ + cmpeq fp, r4, lsl #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldr r1, [r3, #-12] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 79ade0 <__cxa_atexit@plt+0x78ee3c> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 79ae4c <__cxa_atexit@plt+0x78eea8> │ │ │ │ - ldr r2, [pc, #224] @ 79ae78 <__cxa_atexit@plt+0x78eed4> │ │ │ │ - ldr r0, [pc, #224] @ 79ae7c <__cxa_atexit@plt+0x78eed8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r0, [r5, #20]! │ │ │ │ - sub r0, r3, #7 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r2, [pc, #200] @ 79ae80 <__cxa_atexit@plt+0x78eedc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #196] @ 79ae84 <__cxa_atexit@plt+0x78eee0> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - mov r6, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - add ip, r6, #48 @ 0x30 │ │ │ │ - cmp r2, ip │ │ │ │ - bcc 79ae5c <__cxa_atexit@plt+0x78eeb8> │ │ │ │ - ldr r2, [pc, #120] @ 79ae6c <__cxa_atexit@plt+0x78eec8> │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78c84c <__cxa_atexit@plt+0x7808a8> │ │ │ │ + ldr r2, [pc, #68] @ 78c858 <__cxa_atexit@plt+0x7808b4> │ │ │ │ + ldr lr, [pc, #68] @ 78c85c <__cxa_atexit@plt+0x7808b8> │ │ │ │ + ldr r1, [pc, #68] @ 78c860 <__cxa_atexit@plt+0x7808bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r2, r6, #32 │ │ │ │ - stm r2, {r1, r9, sl, lr} │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [pc, #76] @ 79ae70 <__cxa_atexit@plt+0x78eecc> │ │ │ │ - mov r2, r6 │ │ │ │ - add lr, r5, #16 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #20]! │ │ │ │ - ldr r1, [pc, #60] @ 79ae74 <__cxa_atexit@plt+0x78eed0> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - mov r6, ip │ │ │ │ - b 1599fa4 <__cxa_atexit@plt+0x158e000> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - ldrsheq r0, [fp, #-100] @ 0xffffff9c │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - cmpeq fp, r8, asr #14 │ │ │ │ - cmpeq fp, r8, lsr #14 │ │ │ │ - cmpeq fp, r8, ror r7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + smlalbbeq r3, fp, ip, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78c8a4 <__cxa_atexit@plt+0x780900> │ │ │ │ + ldr r2, [pc, #40] @ 78c8ac <__cxa_atexit@plt+0x780908> │ │ │ │ + ldr r8, [pc, #40] @ 78c8b0 <__cxa_atexit@plt+0x78090c> │ │ │ │ + ldr r1, [pc, #40] @ 78c8b4 <__cxa_atexit@plt+0x780910> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + teqeq r4, r0, lsr #13 │ │ │ │ + cmpeq fp, r4, lsl #24 │ │ │ │ + cmpeq fp, r8, lsr sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1618344 <__cxa_atexit@plt+0x160c3a0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79af04 <__cxa_atexit@plt+0x78ef60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79af10 <__cxa_atexit@plt+0x78ef6c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr fp, [r7, #9] │ │ │ │ - ldr ip, [pc, #84] @ 79af20 <__cxa_atexit@plt+0x78ef7c> │ │ │ │ - sub lr, r6, #19 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - stmdb r5, {r9, lr} │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - ldr r5, [pc, #68] @ 79af24 <__cxa_atexit@plt+0x78ef80> │ │ │ │ - str fp, [r3, #24] │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r5, [r3, #4] │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78c908 <__cxa_atexit@plt+0x780964> │ │ │ │ + ldr r7, [pc, #32] @ 78c918 <__cxa_atexit@plt+0x780974> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, ror #12 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - cmpeq sl, r4, lsl sp │ │ │ │ + ldrsbeq lr, [fp, #-176] @ 0xffffff50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #28 │ │ │ │ - mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov sl, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79b010 <__cxa_atexit@plt+0x78f06c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79b01c <__cxa_atexit@plt+0x78f078> │ │ │ │ - str r3, [sp] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #228] @ 79b048 <__cxa_atexit@plt+0x78f0a4> │ │ │ │ - sub r9, r6, #19 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r7, #24] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r7, #28] │ │ │ │ - ldr lr, [r7, #36] @ 0x24 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - ldr r8, [pc, #168] @ 79b04c <__cxa_atexit@plt+0x78f0a8> │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #160] @ 79b050 <__cxa_atexit@plt+0x78f0ac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #140] @ 79b054 <__cxa_atexit@plt+0x78f0b0> │ │ │ │ - str r1, [r2, #16] │ │ │ │ - str ip, [r2, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #12] │ │ │ │ - str sl, [r2, #24] │ │ │ │ - sub r2, r5, #36 @ 0x24 │ │ │ │ + bhi 78c978 <__cxa_atexit@plt+0x7809d4> │ │ │ │ + ldr r2, [pc, #88] @ 78c998 <__cxa_atexit@plt+0x7809f4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - bhi 79b02c <__cxa_atexit@plt+0x78f088> │ │ │ │ - ldr r3, [pc, #104] @ 79b05c <__cxa_atexit@plt+0x78f0b8> │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + bhi 78c984 <__cxa_atexit@plt+0x7809e0> │ │ │ │ + ldr r3, [pc, #56] @ 78c9a0 <__cxa_atexit@plt+0x7809fc> │ │ │ │ + sub lr, r5, #24 │ │ │ │ mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + b 1599b14 <__cxa_atexit@plt+0x158db70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79b058 <__cxa_atexit@plt+0x78f0b4> │ │ │ │ + ldr r7, [pc, #16] @ 78c99c <__cxa_atexit@plt+0x7809f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #8] │ │ │ │ - ldr r9, [sp, #12] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldm sp, {r5, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r0, lsr r5 │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - cmpeq fp, ip, ror r5 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - cmpeq sl, r4, lsl #24 │ │ │ │ - @ instruction: 0xffffdf88 │ │ │ │ - @ instruction: 0xfffff6a4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - ldrdeq r2, [sl, #-176] @ 0xffffff50 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + smlaltbeq r3, fp, r4, ip │ │ │ │ + @ instruction: 0xfffff5a4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + add r3, r5, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + addeq r3, r7, #2 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [r3] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79b0a0 <__cxa_atexit@plt+0x78f0fc> │ │ │ │ - ldr r1, [pc, #44] @ 79b0b8 <__cxa_atexit@plt+0x78f114> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9, sl} │ │ │ │ + bhi 78c9f4 <__cxa_atexit@plt+0x780a50> │ │ │ │ + ldr r5, [pc, #28] @ 78ca04 <__cxa_atexit@plt+0x780a60> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ - ldr r7, [pc, #20] @ 79b0bc <__cxa_atexit@plt+0x78f118> │ │ │ │ + b 15002d8 <__cxa_atexit@plt+0x14f4334> │ │ │ │ + ldr r7, [pc, #12] @ 78ca08 <__cxa_atexit@plt+0x780a64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq r2, [sl, #-180] @ 0xffffff4c │ │ │ │ - hvceq 41660 @ 0xa2bc │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq fp, r4, asr ip │ │ │ │ + smlaltteq r3, fp, r4, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79b150 <__cxa_atexit@plt+0x78f1ac> │ │ │ │ - ldr r2, [pc, #116] @ 79b15c <__cxa_atexit@plt+0x78f1b8> │ │ │ │ - ldr lr, [pc, #116] @ 79b160 <__cxa_atexit@plt+0x78f1bc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r1, [pc, #112] @ 79b164 <__cxa_atexit@plt+0x78f1c0> │ │ │ │ + bcc 78ca6c <__cxa_atexit@plt+0x780ac8> │ │ │ │ + ldr r2, [pc, #68] @ 78ca78 <__cxa_atexit@plt+0x780ad4> │ │ │ │ + ldr lr, [pc, #68] @ 78ca7c <__cxa_atexit@plt+0x780ad8> │ │ │ │ + ldr r1, [pc, #68] @ 78ca80 <__cxa_atexit@plt+0x780adc> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #11 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r2, r6, #47 @ 0x2f │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, sl, ip} │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - mov r8, r7 │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - add lr, r3, #24 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - stm lr, {r1, sl, ip} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffff668 │ │ │ │ - cmpeq fp, r8, lsr r4 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r3, #4]! │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79b21c <__cxa_atexit@plt+0x78f278> │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78caec <__cxa_atexit@plt+0x780b48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 79b224 <__cxa_atexit@plt+0x78f280> │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - ldr r1, [pc, #180] @ 79b254 <__cxa_atexit@plt+0x78f2b0> │ │ │ │ - ldr r0, [pc, #180] @ 79b258 <__cxa_atexit@plt+0x78f2b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - ldr ip, [r5, #16] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - ldr r1, [pc, #140] @ 79b25c <__cxa_atexit@plt+0x78f2b8> │ │ │ │ - str lr, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - sub r1, r6, #5 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - ldr r1, [pc, #120] @ 79b260 <__cxa_atexit@plt+0x78f2bc> │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str ip, [r2, #20] │ │ │ │ + bcc 78caf4 <__cxa_atexit@plt+0x780b50> │ │ │ │ + ldr r1, [pc, #68] @ 78cb10 <__cxa_atexit@plt+0x780b6c> │ │ │ │ + ldr lr, [pc, #68] @ 78cb14 <__cxa_atexit@plt+0x780b70> │ │ │ │ + sub r0, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #12] │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bhi 79b23c <__cxa_atexit@plt+0x78f298> │ │ │ │ - ldr r3, [pc, #96] @ 79b26c <__cxa_atexit@plt+0x78f2c8> │ │ │ │ - ldr r9, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, sl} │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 79b22c <__cxa_atexit@plt+0x78f288> │ │ │ │ - mov r7, #20 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + b 1531a48 <__cxa_atexit@plt+0x1525aa4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 78cafc <__cxa_atexit@plt+0x780b58> │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 79b268 <__cxa_atexit@plt+0x78f2c4> │ │ │ │ + ldr r7, [pc, #8] @ 78cb0c <__cxa_atexit@plt+0x780b68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79b264 <__cxa_atexit@plt+0x78f2c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ + cmpeq fp, ip, asr fp │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #16] @ 78cb3c <__cxa_atexit@plt+0x780b98> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, r8, lsl #7 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsl #8 │ │ │ │ - strdeq r2, [sl, #-152] @ 0xffffff68 │ │ │ │ - cmpeq sl, r0, ror #20 │ │ │ │ - @ instruction: 0xffffdd74 │ │ │ │ + add r7, r7, #3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + cmpeq fp, r4, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79b2c0 <__cxa_atexit@plt+0x78f31c> │ │ │ │ - ldr r7, [pc, #56] @ 79b2d0 <__cxa_atexit@plt+0x78f32c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #52] @ 79b2d4 <__cxa_atexit@plt+0x78f330> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #44] @ 79b2d8 <__cxa_atexit@plt+0x78f334> │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r1, r2, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78cba8 <__cxa_atexit@plt+0x780c04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 78cbb0 <__cxa_atexit@plt+0x780c0c> │ │ │ │ + ldr r1, [pc, #68] @ 78cbcc <__cxa_atexit@plt+0x780c28> │ │ │ │ + ldr lr, [pc, #68] @ 78cbd0 <__cxa_atexit@plt+0x780c2c> │ │ │ │ + sub r0, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4] │ │ │ │ + b 1530c60 <__cxa_atexit@plt+0x1524cbc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 78cbb8 <__cxa_atexit@plt+0x780c14> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 78cbc8 <__cxa_atexit@plt+0x780c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, lsr r2 │ │ │ │ - cmpeq fp, r4, asr #5 │ │ │ │ - cmpeq fp, ip, ror #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + smlaltbeq r3, fp, ip, sl │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #16] @ 78cbf8 <__cxa_atexit@plt+0x780c54> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + cmpeq fp, r8, asr #20 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78cc68 <__cxa_atexit@plt+0x780cc4> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79b314 <__cxa_atexit@plt+0x78f370> │ │ │ │ + bhi 78cc44 <__cxa_atexit@plt+0x780ca0> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 79b31c <__cxa_atexit@plt+0x78f378> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 78cc4c <__cxa_atexit@plt+0x780ca8> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015b0194 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #32 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79b398 <__cxa_atexit@plt+0x78f3f4> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r2, [pc, #80] @ 79b3a4 <__cxa_atexit@plt+0x78f400> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #64] @ 79b3a8 <__cxa_atexit@plt+0x78f404> │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - sub r1, r3, #32 │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - beq 79b38c <__cxa_atexit@plt+0x78f3e8> │ │ │ │ - mov r7, r2 │ │ │ │ - b 79b3b4 <__cxa_atexit@plt+0x78f410> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 78cc68 <__cxa_atexit@plt+0x780cc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, r4, asr #2 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 79b45c <__cxa_atexit@plt+0x78f4b8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + cmpeq fp, r4, ror #16 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78cd18 <__cxa_atexit@plt+0x780d74> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 78ccfc <__cxa_atexit@plt+0x780d58> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + ldr r2, [pc, #188] @ 78cd44 <__cxa_atexit@plt+0x780da0> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - beq 79b430 <__cxa_atexit@plt+0x78f48c> │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + beq 78cd0c <__cxa_atexit@plt+0x780d68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 79b44c <__cxa_atexit@plt+0x78f4a8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 79b438 <__cxa_atexit@plt+0x78f494> │ │ │ │ - ldr r7, [pc, #104] @ 79b460 <__cxa_atexit@plt+0x78f4bc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #80] @ 79b464 <__cxa_atexit@plt+0x78f4c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - ldrheq r0, [fp, #-4] │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 79b4e4 <__cxa_atexit@plt+0x78f540> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne 79b4d0 <__cxa_atexit@plt+0x78f52c> │ │ │ │ - ldr r7, [pc, #92] @ 79b4f4 <__cxa_atexit@plt+0x78f550> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #68] @ 79b4f8 <__cxa_atexit@plt+0x78f554> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - stm r2, {r1, r7, lr} │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 78cd30 <__cxa_atexit@plt+0x780d8c> │ │ │ │ + ldr r1, [pc, #148] @ 78cd4c <__cxa_atexit@plt+0x780da8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r1, [pc, #124] @ 78cd50 <__cxa_atexit@plt+0x780dac> │ │ │ │ + add lr, r6, #12 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm lr, {r5, r9, sl} │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - cmpeq fp, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79b578 <__cxa_atexit@plt+0x78f5d4> │ │ │ │ - ldr r1, [pc, #124] @ 79b598 <__cxa_atexit@plt+0x78f5f4> │ │ │ │ - ldr r7, [pc, #124] @ 79b59c <__cxa_atexit@plt+0x78f5f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79b56c <__cxa_atexit@plt+0x78f5c8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 79b584 <__cxa_atexit@plt+0x78f5e0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #72] @ 79b5a0 <__cxa_atexit@plt+0x78f5fc> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #40] @ 78cd48 <__cxa_atexit@plt+0x780da4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmppeq sl, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ - cmppeq sl, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmpeq fp, ip, asr #18 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq fp, ip, lsr #17 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79b5e0 <__cxa_atexit@plt+0x78f63c> │ │ │ │ - ldr r2, [pc, #36] @ 79b5ec <__cxa_atexit@plt+0x78f648> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 78cdb8 <__cxa_atexit@plt+0x780e14> │ │ │ │ + ldr r2, [pc, #76] @ 78cdc4 <__cxa_atexit@plt+0x780e20> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r7} │ │ │ │ + ldr r8, [pc, #48] @ 78cdc8 <__cxa_atexit@plt+0x780e24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bx ip │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmppeq sl, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79b6ac <__cxa_atexit@plt+0x78f708> │ │ │ │ - ldr r2, [pc, #188] @ 79b6cc <__cxa_atexit@plt+0x78f728> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r7, [r7, #5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r9, #3 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - beq 79b69c <__cxa_atexit@plt+0x78f6f8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 79b6b4 <__cxa_atexit@plt+0x78f710> │ │ │ │ - ldr r3, [pc, #140] @ 79b6d0 <__cxa_atexit@plt+0x78f72c> │ │ │ │ - ldr ip, [pc, #140] @ 79b6d4 <__cxa_atexit@plt+0x78f730> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr lr, [r9, #3] │ │ │ │ - ldr r9, [r9, #7] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add r3, r6, #16 │ │ │ │ - stm r3, {r1, r9, lr} │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #96] @ 79b6d8 <__cxa_atexit@plt+0x78f734> │ │ │ │ - mov r1, r6 │ │ │ │ - str lr, [r6, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #32]! │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmpeq fp, ip, ror #15 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78ce10 <__cxa_atexit@plt+0x780e6c> │ │ │ │ + ldr r7, [pc, #52] @ 78ce24 <__cxa_atexit@plt+0x780e80> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 78ce04 <__cxa_atexit@plt+0x780e60> │ │ │ │ + mov r7, r8 │ │ │ │ + b 78ce34 <__cxa_atexit@plt+0x780e90> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78ce28 <__cxa_atexit@plt+0x780e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - ldrsbeq r0, [fp, #-64] @ 0xffffffc0 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r8, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r5 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r2, [sl, #4]! │ │ │ │ + ldr lr, [pc, #408] @ 78cfe0 <__cxa_atexit@plt+0x78103c> │ │ │ │ + ldr ip, [pc, #408] @ 78cfe4 <__cxa_atexit@plt+0x781040> │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79b768 <__cxa_atexit@plt+0x78f7c4> │ │ │ │ - ldr lr, [pc, #116] @ 79b774 <__cxa_atexit@plt+0x78f7d0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr lr, [pc, #84] @ 79b778 <__cxa_atexit@plt+0x78f7d4> │ │ │ │ - ldr sl, [pc, #84] @ 79b77c <__cxa_atexit@plt+0x78f7d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str lr, [r0, #32]! │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ + mov r9, #0 │ │ │ │ + add ip, pc, ip │ │ │ │ + and r0, r8, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 78ceb8 <__cxa_atexit@plt+0x780f14> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 78cf20 <__cxa_atexit@plt+0x780f7c> │ │ │ │ + bic r0, r8, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 78cf34 <__cxa_atexit@plt+0x780f90> │ │ │ │ + ldr r1, [r8, #1] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78cfa8 <__cxa_atexit@plt+0x781004> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 78cf20 <__cxa_atexit@plt+0x780f7c> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + ldr r7, [pc, #316] @ 78cfec <__cxa_atexit@plt+0x781048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + b 78cee4 <__cxa_atexit@plt+0x780f40> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78cf9c <__cxa_atexit@plt+0x780ff8> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 78cf20 <__cxa_atexit@plt+0x780f7c> │ │ │ │ + ldr r8, [r1, #8] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + bhi 78cf84 <__cxa_atexit@plt+0x780fe0> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r2, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + tst r8, #3 │ │ │ │ + str ip, [r5] │ │ │ │ + bne 78ce58 <__cxa_atexit@plt+0x780eb4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 78cf54 <__cxa_atexit@plt+0x780fb0> │ │ │ │ + ldr r8, [r8, #1] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r3 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r8, #4] │ │ │ │ + b 78cc68 <__cxa_atexit@plt+0x780cc4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78cfd0 <__cxa_atexit@plt+0x78102c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r8, #5] │ │ │ │ + ldr r1, [pc, #132] @ 78cff8 <__cxa_atexit@plt+0x781054> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #100] @ 78cff0 <__cxa_atexit@plt+0x78104c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78cfe8 <__cxa_atexit@plt+0x781044> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 78cfb0 <__cxa_atexit@plt+0x78100c> │ │ │ │ + ldr r7, [pc, #68] @ 78cff4 <__cxa_atexit@plt+0x781050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffc1c │ │ │ │ - @ instruction: 0xfffffdd8 │ │ │ │ - ldrsheq r0, [fp, #-48] @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + @ instruction: 0xffffffd8 │ │ │ │ + ldrdeq r3, [fp, #-108] @ 0xffffff94 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + smlaltteq r3, fp, r4, r6 │ │ │ │ + smlalbteq r3, fp, ip, r6 │ │ │ │ + cmpeq fp, r0, lsl r6 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78d068 <__cxa_atexit@plt+0x7810c4> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79b7b0 <__cxa_atexit@plt+0x78f80c> │ │ │ │ - ldr r8, [pc, #28] @ 79b7b8 <__cxa_atexit@plt+0x78f814> │ │ │ │ - ldr r2, [pc, #28] @ 79b7bc <__cxa_atexit@plt+0x78f818> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 78d044 <__cxa_atexit@plt+0x7810a0> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 78d04c <__cxa_atexit@plt+0x7810a8> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + b 78d068 <__cxa_atexit@plt+0x7810c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r3, ip │ │ │ │ - ldrsheq pc, [sl, #-196] @ 0xffffff3c @ │ │ │ │ + cmpeq fp, r4, ror #8 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79b7f0 <__cxa_atexit@plt+0x78f84c> │ │ │ │ - ldr r8, [pc, #28] @ 79b7f8 <__cxa_atexit@plt+0x78f854> │ │ │ │ - ldr r2, [pc, #28] @ 79b7fc <__cxa_atexit@plt+0x78f858> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r3, r1 │ │ │ │ - ldrheq pc, [sl, #-196] @ 0xffffff3c @ │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79b830 <__cxa_atexit@plt+0x78f88c> │ │ │ │ - ldr r8, [pc, #28] @ 79b838 <__cxa_atexit@plt+0x78f894> │ │ │ │ - ldr r2, [pc, #28] @ 79b83c <__cxa_atexit@plt+0x78f898> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78d0f8 <__cxa_atexit@plt+0x781154> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 78d0d8 <__cxa_atexit@plt+0x781134> │ │ │ │ + ldr r1, [pc, #168] @ 78d138 <__cxa_atexit@plt+0x781194> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 78d118 <__cxa_atexit@plt+0x781174> │ │ │ │ + ldr r1, [pc, #120] @ 78d13c <__cxa_atexit@plt+0x781198> │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 78d0ec <__cxa_atexit@plt+0x781148> │ │ │ │ + mov r5, r2 │ │ │ │ + b 78ce34 <__cxa_atexit@plt+0x780e90> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - cmppeq sl, r4, ror ip @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78d144 <__cxa_atexit@plt+0x7811a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 78d140 <__cxa_atexit@plt+0x78119c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + cmpeq fp, r0, asr r5 │ │ │ │ + hvceq 45908 @ 0xb354 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78d1b4 <__cxa_atexit@plt+0x781210> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79b870 <__cxa_atexit@plt+0x78f8cc> │ │ │ │ - ldr r8, [pc, #28] @ 79b878 <__cxa_atexit@plt+0x78f8d4> │ │ │ │ - ldr r2, [pc, #28] @ 79b87c <__cxa_atexit@plt+0x78f8d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + bhi 78d190 <__cxa_atexit@plt+0x7811ec> │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r0, [pc, #28] @ 78d198 <__cxa_atexit@plt+0x7811f4> │ │ │ │ + add sl, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + b 78d1b4 <__cxa_atexit@plt+0x781210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r3, r5, lsr #31 │ │ │ │ - cmppeq sl, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff8d0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + cmpeq fp, r8, lsl r3 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov ip, r8 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 79b948 <__cxa_atexit@plt+0x78f9a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79b950 <__cxa_atexit@plt+0x78f9ac> │ │ │ │ - str r9, [sp] │ │ │ │ - ldr r0, [pc, #196] @ 79b98c <__cxa_atexit@plt+0x78f9e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r0, [pc, #176] @ 79b990 <__cxa_atexit@plt+0x78f9ec> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - ldr r0, [pc, #160] @ 79b994 <__cxa_atexit@plt+0x78f9f0> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r6, #5 │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [pc, #140] @ 79b998 <__cxa_atexit@plt+0x78f9f4> │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r1, [r2, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78d244 <__cxa_atexit@plt+0x7812a0> │ │ │ │ + ldr r2, [r5] │ │ │ │ + cmp sl, r9 │ │ │ │ + bge 78d224 <__cxa_atexit@plt+0x781280> │ │ │ │ + ldr r1, [pc, #168] @ 78d284 <__cxa_atexit@plt+0x7812e0> │ │ │ │ + add r7, r8, sl, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add lr, r3, #12 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ + sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - bhi 79b970 <__cxa_atexit@plt+0x78f9cc> │ │ │ │ - ldr r3, [pc, #116] @ 79b9a4 <__cxa_atexit@plt+0x78fa00> │ │ │ │ - ldr r9, [sp] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + bhi 78d264 <__cxa_atexit@plt+0x7812c0> │ │ │ │ + ldr r1, [pc, #120] @ 78d288 <__cxa_atexit@plt+0x7812e4> │ │ │ │ + tst r7, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 78d238 <__cxa_atexit@plt+0x781294> │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, ip │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - mov r6, r2 │ │ │ │ - b 79b958 <__cxa_atexit@plt+0x78f9b4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ 79b9a0 <__cxa_atexit@plt+0x78f9fc> │ │ │ │ + b 78ce34 <__cxa_atexit@plt+0x780e90> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #68] @ 78d290 <__cxa_atexit@plt+0x7812ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str ip, [r5, #-12]! │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79b99c <__cxa_atexit@plt+0x78f9f8> │ │ │ │ + ldr r2, [pc, #32] @ 78d28c <__cxa_atexit@plt+0x7812e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r9, [sp] │ │ │ │ - mov r5, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ - bx r0 │ │ │ │ - cmppeq sl, r8, ror #24 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff998 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - smlalbteq r2, sl, r0, r2 │ │ │ │ - cmpeq sl, r0, lsr r3 │ │ │ │ - @ instruction: 0xffffd64c │ │ │ │ - ldrdeq r2, [sl, #-44] @ 0xffffffd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #280] @ 79bad4 <__cxa_atexit@plt+0x78fb30> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 79b9e0 <__cxa_atexit@plt+0x78fa3c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79b9e8 <__cxa_atexit@plt+0x78fa44> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 79bac4 <__cxa_atexit@plt+0x78fb20> │ │ │ │ - ldr r2, [pc, #216] @ 79bad8 <__cxa_atexit@plt+0x78fb34> │ │ │ │ - ldr r3, [pc, #216] @ 79badc <__cxa_atexit@plt+0x78fb38> │ │ │ │ - sub r1, r9, #83 @ 0x53 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r2, [pc, #204] @ 79bae0 <__cxa_atexit@plt+0x78fb3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - sub r2, r9, #51 @ 0x33 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #176] @ 79bae4 <__cxa_atexit@plt+0x78fb40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #168] @ 79bae8 <__cxa_atexit@plt+0x78fb44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #164] @ 79baec <__cxa_atexit@plt+0x78fb48> │ │ │ │ - add r0, r2, #89 @ 0x59 │ │ │ │ - add r8, r0, #512 @ 0x200 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #152] @ 79baf0 <__cxa_atexit@plt+0x78fb4c> │ │ │ │ - mov r0, #360 @ 0x168 │ │ │ │ - add r2, r2, #25 │ │ │ │ - add ip, r2, #512 @ 0x200 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r3, [r0, #56]! @ 0x38 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #116] @ 79baf4 <__cxa_atexit@plt+0x78fb50> │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #8]! │ │ │ │ - ldr r2, [pc, #104] @ 79baf8 <__cxa_atexit@plt+0x78fb54> │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - sub r8, r9, #10 │ │ │ │ - mov r6, r9 │ │ │ │ - b 15086e4 <__cxa_atexit@plt+0x14fc740> │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - cmpeq fp, r4, lsl r2 │ │ │ │ - cmppeq sl, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ - cmppeq sl, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - cmpeq fp, r4, ror #3 │ │ │ │ - cmppeq sl, r0, asr #21 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - smlalbbeq r2, sl, r8, r1 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + cmpeq fp, r4, lsl #8 │ │ │ │ + cmpeq fp, ip, lsr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79bb20 <__cxa_atexit@plt+0x78fb7c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 79bbfc <__cxa_atexit@plt+0x78fc58> │ │ │ │ - ldr r2, [pc, #212] @ 79bc0c <__cxa_atexit@plt+0x78fc68> │ │ │ │ - ldr r3, [pc, #212] @ 79bc10 <__cxa_atexit@plt+0x78fc6c> │ │ │ │ - sub r1, r9, #83 @ 0x53 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r2, [pc, #200] @ 79bc14 <__cxa_atexit@plt+0x78fc70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78d2e8 <__cxa_atexit@plt+0x781344> │ │ │ │ + ldr r7, [pc, #80] @ 78d308 <__cxa_atexit@plt+0x781364> │ │ │ │ + ldr r2, [pc, #80] @ 78d30c <__cxa_atexit@plt+0x781368> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - sub r2, r9, #51 @ 0x33 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #172] @ 79bc18 <__cxa_atexit@plt+0x78fc74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #164] @ 79bc1c <__cxa_atexit@plt+0x78fc78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #160] @ 79bc20 <__cxa_atexit@plt+0x78fc7c> │ │ │ │ - add r0, r2, #89 @ 0x59 │ │ │ │ - add r8, r0, #512 @ 0x200 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #148] @ 79bc24 <__cxa_atexit@plt+0x78fc80> │ │ │ │ - mov r0, #360 @ 0x168 │ │ │ │ - add r2, r2, #25 │ │ │ │ - add ip, r2, #512 @ 0x200 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - mov r0, r6 │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r3, [r0, #56]! @ 0x38 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - ldr r3, [pc, #112] @ 79bc28 <__cxa_atexit@plt+0x78fc84> │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #8]! │ │ │ │ - ldr r2, [pc, #100] @ 79bc2c <__cxa_atexit@plt+0x78fc88> │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r6, #52] @ 0x34 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str ip, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - sub r8, r9, #10 │ │ │ │ - mov r6, r9 │ │ │ │ - b 15086e4 <__cxa_atexit@plt+0x14fc740> │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - ldrsbeq r0, [fp, #-12] │ │ │ │ - cmppeq sl, r4, ror #23 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [sl, #-144] @ 0xffffff70 @ │ │ │ │ - cmpeq fp, ip, lsr #1 │ │ │ │ - cmppeq sl, r8, lsl #19 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - @ instruction: 0xfffffc34 │ │ │ │ - cmpeq sl, r8, asr #32 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79bc84 <__cxa_atexit@plt+0x78fce0> │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79bc8c <__cxa_atexit@plt+0x78fce8> │ │ │ │ - ldr r2, [pc, #56] @ 79bca8 <__cxa_atexit@plt+0x78fd04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub r2, r5, #28 │ │ │ │ - mov r5, r3 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 78d2dc <__cxa_atexit@plt+0x781338> │ │ │ │ + mov r7, r8 │ │ │ │ + b 78ce34 <__cxa_atexit@plt+0x780e90> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79bca4 <__cxa_atexit@plt+0x78fd00> │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ 78d310 <__cxa_atexit@plt+0x78136c> │ │ │ │ + ldr r5, [pc, #32] @ 78d314 <__cxa_atexit@plt+0x781370> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlaltteq r1, sl, r8, pc @ │ │ │ │ - @ instruction: 0xfffff458 │ │ │ │ - strheq r1, [sl, #-252] @ 0xffffff04 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79bd00 <__cxa_atexit@plt+0x78fd5c> │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - stmdb r5, {r3, r8, r9, sl} │ │ │ │ - sub r3, r5, #32 │ │ │ │ + @ instruction: 0xfffffb70 │ │ │ │ + ldrsheq lr, [fp, #-20] @ 0xffffffec │ │ │ │ + smlalbbeq r3, fp, r4, r3 │ │ │ │ + cmpeq fp, r0, asr #3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79bd08 <__cxa_atexit@plt+0x78fd64> │ │ │ │ - ldr r2, [pc, #56] @ 79bd24 <__cxa_atexit@plt+0x78fd80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub r2, r5, #28 │ │ │ │ + bhi 78d350 <__cxa_atexit@plt+0x7813ac> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 78d358 <__cxa_atexit@plt+0x7813b4> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - b 1599eb4 <__cxa_atexit@plt+0x158df10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 78d3f0 <__cxa_atexit@plt+0x78144c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79bd20 <__cxa_atexit@plt+0x78fd7c> │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + cmpeq fp, r8, asr r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78d3bc <__cxa_atexit@plt+0x781418> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 78d3d8 <__cxa_atexit@plt+0x781434> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78d3c4 <__cxa_atexit@plt+0x781420> │ │ │ │ + ldr r7, [pc, #68] @ 78d3dc <__cxa_atexit@plt+0x781438> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 78d3b0 <__cxa_atexit@plt+0x78140c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78d83c <__cxa_atexit@plt+0x781898> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 78d3e0 <__cxa_atexit@plt+0x78143c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, asr pc │ │ │ │ - @ instruction: 0xffffe600 │ │ │ │ - cmpeq sl, r8, asr #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79bdf0 <__cxa_atexit@plt+0x78fe4c> │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - stmdb r5, {r0, r2, r9} │ │ │ │ - bhi 79be00 <__cxa_atexit@plt+0x78fe5c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r6, [sp] │ │ │ │ - add r6, r1, #24 │ │ │ │ - cmp lr, r6 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - bcc 79be08 <__cxa_atexit@plt+0x78fe64> │ │ │ │ - str ip, [sp, #4] │ │ │ │ - ldr ip, [pc, #176] @ 79be40 <__cxa_atexit@plt+0x78fe9c> │ │ │ │ - ldr r3, [pc, #176] @ 79be44 <__cxa_atexit@plt+0x78fea0> │ │ │ │ - ldr sl, [pc, #176] @ 79be48 <__cxa_atexit@plt+0x78fea4> │ │ │ │ - sub lr, r6, #5 │ │ │ │ + cmpeq fp, r8, lsl r1 │ │ │ │ + muleq r0, ip, r4 │ │ │ │ + strheq r3, [fp, #-36] @ 0xffffffdc │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78d4a8 <__cxa_atexit@plt+0x781504> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 78d4b0 <__cxa_atexit@plt+0x78150c> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + bne 78d450 <__cxa_atexit@plt+0x7814ac> │ │ │ │ + ldr r7, [pc, #140] @ 78d4c4 <__cxa_atexit@plt+0x781520> │ │ │ │ + tst r0, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 78d49c <__cxa_atexit@plt+0x7814f8> │ │ │ │ + mov r7, r0 │ │ │ │ + b 78d83c <__cxa_atexit@plt+0x781898> │ │ │ │ + ldr r9, [pc, #112] @ 78d4c8 <__cxa_atexit@plt+0x781524> │ │ │ │ + ldr r3, [pc, #112] @ 78d4cc <__cxa_atexit@plt+0x781528> │ │ │ │ + ldr sl, [pc, #112] @ 78d4d0 <__cxa_atexit@plt+0x78152c> │ │ │ │ + add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - sub r3, r5, #16 │ │ │ │ - stm r3, {r0, sl, lr} │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r2, [r1, #8] │ │ │ │ - str ip, [r1, #12] │ │ │ │ - str r9, [r1, #16] │ │ │ │ - str r2, [r1, #20] │ │ │ │ - bhi 79be2c <__cxa_atexit@plt+0x78fe88> │ │ │ │ - ldr r2, [pc, #124] @ 79be54 <__cxa_atexit@plt+0x78feb0> │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r1 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov lr, r6 │ │ │ │ + b 78d4b8 <__cxa_atexit@plt+0x781514> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 79be14 <__cxa_atexit@plt+0x78fe70> │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 79be50 <__cxa_atexit@plt+0x78feac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmpeq fp, ip, asr #1 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78d50c <__cxa_atexit@plt+0x781568> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 78d514 <__cxa_atexit@plt+0x781570> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 78d5ac <__cxa_atexit@plt+0x781608> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x015bdf9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78d578 <__cxa_atexit@plt+0x7815d4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #88] @ 78d594 <__cxa_atexit@plt+0x7815f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78d580 <__cxa_atexit@plt+0x7815dc> │ │ │ │ + ldr r7, [pc, #68] @ 78d598 <__cxa_atexit@plt+0x7815f4> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, ip │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 78d56c <__cxa_atexit@plt+0x7815c8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78d83c <__cxa_atexit@plt+0x781898> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79be4c <__cxa_atexit@plt+0x78fea8> │ │ │ │ + ldr r7, [pc, #20] @ 78d59c <__cxa_atexit@plt+0x7815f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldm sp, {r5, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe7f8 │ │ │ │ - @ instruction: 0xffffe5f4 │ │ │ │ - @ instruction: 0x015af790 │ │ │ │ - cmpeq sl, r8, lsl #28 │ │ │ │ - cmpeq sl, r8, asr lr │ │ │ │ - @ instruction: 0xffffd1a8 │ │ │ │ - cmpeq sl, r4, lsr lr │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - mov ip, sl │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r8 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 79bf34 <__cxa_atexit@plt+0x78ff90> │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldr r3, [r7, #13] │ │ │ │ - sub r9, r5, #24 │ │ │ │ - ldm lr, {r8, sl, lr} │ │ │ │ - cmp fp, r9 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, ip} │ │ │ │ - bhi 79bf4c <__cxa_atexit@plt+0x78ffa8> │ │ │ │ - str lr, [sp, #4] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #20 │ │ │ │ - cmp lr, r6 │ │ │ │ - bcc 79bf54 <__cxa_atexit@plt+0x78ffb0> │ │ │ │ - str sl, [sp] │ │ │ │ - ldr lr, [pc, #204] @ 79bf90 <__cxa_atexit@plt+0x78ffec> │ │ │ │ - ldr sl, [pc, #204] @ 79bf94 <__cxa_atexit@plt+0x78fff0> │ │ │ │ - str r2, [r0, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - add sl, pc, sl │ │ │ │ - str lr, [r0, #12] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str sl, [r0, #4] │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r3, [pc, #176] @ 79bf98 <__cxa_atexit@plt+0x78fff4> │ │ │ │ - sub r1, r6, #5 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stm lr, {r1, r2, ip} │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [pc, #152] @ 79bf9c <__cxa_atexit@plt+0x78fff8> │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - bhi 79bf78 <__cxa_atexit@plt+0x78ffd4> │ │ │ │ - ldr r3, [pc, #140] @ 79bfa8 <__cxa_atexit@plt+0x790004> │ │ │ │ - ldr r9, [sp] │ │ │ │ + cmpeq fp, ip, asr pc │ │ │ │ + andeq r0, r0, r0, ror #5 │ │ │ │ + strdeq r3, [fp, #-8] │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78d664 <__cxa_atexit@plt+0x7816c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 78d66c <__cxa_atexit@plt+0x7816c8> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + cmp r8, r3 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + bne 78d60c <__cxa_atexit@plt+0x781668> │ │ │ │ + ldr r7, [pc, #140] @ 78d680 <__cxa_atexit@plt+0x7816dc> │ │ │ │ + tst r0, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 78d658 <__cxa_atexit@plt+0x7816b4> │ │ │ │ + mov r7, r0 │ │ │ │ + b 78d83c <__cxa_atexit@plt+0x781898> │ │ │ │ + ldr r9, [pc, #112] @ 78d684 <__cxa_atexit@plt+0x7816e0> │ │ │ │ + ldr r3, [pc, #112] @ 78d688 <__cxa_atexit@plt+0x7816e4> │ │ │ │ + ldr sl, [pc, #112] @ 78d68c <__cxa_atexit@plt+0x7816e8> │ │ │ │ + add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r0 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r6, r0 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r0, [r6, #28] │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + stmdb r5, {r0, r6} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, ip │ │ │ │ - bx r3 │ │ │ │ - mov r6, r0 │ │ │ │ - b 79bf60 <__cxa_atexit@plt+0x78ffbc> │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ 79bfa4 <__cxa_atexit@plt+0x790000> │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov lr, r6 │ │ │ │ + b 78d674 <__cxa_atexit@plt+0x7816d0> │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {sl, lr} │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79bfa0 <__cxa_atexit@plt+0x78fffc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldm sp, {r9, sl} │ │ │ │ + andeq r0, r0, r0, asr #4 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmpeq fp, r0, lsl pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78d6c8 <__cxa_atexit@plt+0x781724> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [pc, #28] @ 78d6d0 <__cxa_atexit@plt+0x78172c> │ │ │ │ + add r8, r1, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 78d6e0 <__cxa_atexit@plt+0x78173c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff72c │ │ │ │ - @ instruction: 0xfffff3a8 │ │ │ │ - cmppeq sl, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - strheq r1, [sl, #-204] @ 0xffffff34 │ │ │ │ - cmpeq sl, r8, lsr #26 │ │ │ │ - @ instruction: 0xffffd064 │ │ │ │ - smlaltbeq r1, sl, ip, ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #12 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 79c08c <__cxa_atexit@plt+0x7900e8> │ │ │ │ - ldr r0, [r7, #14] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ - sub r6, r5, #24 │ │ │ │ - cmp fp, r6 │ │ │ │ - stmdb r5, {r0, r3, r9} │ │ │ │ - bhi 79c09c <__cxa_atexit@plt+0x7900f8> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r6, [sp] │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp lr, r6 │ │ │ │ - str sl, [sp, #8] │ │ │ │ - bcc 79c0a4 <__cxa_atexit@plt+0x790100> │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr lr, [pc, #208] @ 79c0e4 <__cxa_atexit@plt+0x790140> │ │ │ │ - mov ip, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #200] @ 79c0e8 <__cxa_atexit@plt+0x790144> │ │ │ │ - add r2, lr, #1 │ │ │ │ - sub lr, r6, #10 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #188] @ 79c0ec <__cxa_atexit@plt+0x790148> │ │ │ │ - str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r1, #12]! │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r3, [r1, #4] │ │ │ │ - ldr r3, [pc, #152] @ 79c0f0 <__cxa_atexit@plt+0x79014c> │ │ │ │ - sub r0, r5, #32 │ │ │ │ - cmp fp, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #-8] │ │ │ │ - bhi 79c0c8 <__cxa_atexit@plt+0x790124> │ │ │ │ - ldr r3, [pc, #140] @ 79c0fc <__cxa_atexit@plt+0x790158> │ │ │ │ - ldr r9, [sp, #4] │ │ │ │ - mov r8, ip │ │ │ │ + cmpeq fp, r0, ror #27 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78d798 <__cxa_atexit@plt+0x7817f4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 78d7a0 <__cxa_atexit@plt+0x7817fc> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mov r9, #0 │ │ │ │ + cmp r8, r1 │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + bne 78d740 <__cxa_atexit@plt+0x78179c> │ │ │ │ + ldr r3, [pc, #140] @ 78d7b4 <__cxa_atexit@plt+0x781810> │ │ │ │ + mov r7, r5 │ │ │ │ + tst r0, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r0 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + beq 78d788 <__cxa_atexit@plt+0x7817e4> │ │ │ │ + ldr r7, [r0, #7] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r1, [pc, #112] @ 78d7b8 <__cxa_atexit@plt+0x781814> │ │ │ │ + ldr r9, [pc, #112] @ 78d7bc <__cxa_atexit@plt+0x781818> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r0, [pc, #84] @ 78d7c0 <__cxa_atexit@plt+0x78181c> │ │ │ │ + mov r8, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r0, [r1, #16]! │ │ │ │ + stmdb r5, {r1, r6} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r3, r6 │ │ │ │ + b 78d7a8 <__cxa_atexit@plt+0x781804> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r1 │ │ │ │ - b 79c0b0 <__cxa_atexit@plt+0x79010c> │ │ │ │ - ldr sl, [sp, #8] │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ 79c0f8 <__cxa_atexit@plt+0x790154> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq fp, r4, ror #27 │ │ │ │ + ldrsbeq sp, [fp, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78d81c <__cxa_atexit@plt+0x781878> │ │ │ │ + ldr r7, [pc, #52] @ 78d82c <__cxa_atexit@plt+0x781888> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 78d810 <__cxa_atexit@plt+0x78186c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78d83c <__cxa_atexit@plt+0x781898> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79c0f4 <__cxa_atexit@plt+0x790150> │ │ │ │ + ldr r7, [pc, #12] @ 78d830 <__cxa_atexit@plt+0x78188c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, ip │ │ │ │ - ldmib sp, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmppeq sl, r0, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [sl, #-124] @ 0xffffff84 @ │ │ │ │ - @ instruction: 0xffffd4d0 │ │ │ │ - @ instruction: 0xffffd44c │ │ │ │ - cmpeq sl, ip, ror #22 │ │ │ │ - smlaltbeq r1, sl, r4, fp │ │ │ │ - @ instruction: 0xffffcf0c │ │ │ │ - cmpeq sl, r0, ror #22 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - mov ip, sl │ │ │ │ - mov r9, r8 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 79c1e4 <__cxa_atexit@plt+0x790240> │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - sub r6, r5, #20 │ │ │ │ - ldmib r7, {r8, sl} │ │ │ │ - cmp fp, r6 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - stmdb r5, {r0, ip} │ │ │ │ - bhi 79c1fc <__cxa_atexit@plt+0x790258> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r6, [sp] │ │ │ │ - add r6, r1, #20 │ │ │ │ - cmp lr, r6 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - bcc 79c204 <__cxa_atexit@plt+0x790260> │ │ │ │ - ldr r2, [pc, #220] @ 79c24c <__cxa_atexit@plt+0x7902a8> │ │ │ │ - mov lr, r8 │ │ │ │ - ldr r8, [pc, #216] @ 79c250 <__cxa_atexit@plt+0x7902ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r3, r6, #14 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r3, [r5] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r0, ror #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 78d8c8 <__cxa_atexit@plt+0x781924> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 78d978 <__cxa_atexit@plt+0x7819d4> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 78d920 <__cxa_atexit@plt+0x78197c> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 78d980 <__cxa_atexit@plt+0x7819dc> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78d978 <__cxa_atexit@plt+0x7819d4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + cmp r7, r1 │ │ │ │ str r0, [r5] │ │ │ │ - ldr r0, [pc, #184] @ 79c254 <__cxa_atexit@plt+0x7902b0> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #12]! │ │ │ │ - sub r0, r5, #28 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r1, #4] │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r2, [r1, #-8] │ │ │ │ - bhi 79c22c <__cxa_atexit@plt+0x790288> │ │ │ │ - ldr r3, [pc, #152] @ 79c260 <__cxa_atexit@plt+0x7902bc> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - mov r8, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r9, sl │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + bcc 78d998 <__cxa_atexit@plt+0x7819f4> │ │ │ │ + ldr r7, [pc, #312] @ 78d9dc <__cxa_atexit@plt+0x781a38> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ - mov r9, r0 │ │ │ │ - mov sl, ip │ │ │ │ - bx r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 78d6e0 <__cxa_atexit@plt+0x78173c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78d978 <__cxa_atexit@plt+0x7819d4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + cmp r7, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + bcc 78d98c <__cxa_atexit@plt+0x7819e8> │ │ │ │ + ldr r7, [pc, #216] @ 78d9d4 <__cxa_atexit@plt+0x781a30> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r1, #11 │ │ │ │ mov r6, r1 │ │ │ │ - b 79c210 <__cxa_atexit@plt+0x79026c> │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #68] @ 79c25c <__cxa_atexit@plt+0x7902b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r8, #0 │ │ │ │ + b 78d3f0 <__cxa_atexit@plt+0x78144c> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 78d978 <__cxa_atexit@plt+0x7819d4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #16 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + cmp r7, r1 │ │ │ │ + str r0, [r5] │ │ │ │ + bcc 78d9a4 <__cxa_atexit@plt+0x781a00> │ │ │ │ + ldr r7, [pc, #132] @ 78d9d8 <__cxa_atexit@plt+0x781a34> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + str r0, [r6, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r3, [r6, #16] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r1, #11 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, #0 │ │ │ │ + b 78d5ac <__cxa_atexit@plt+0x781608> │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r7, [pc, #52] @ 78d9c8 <__cxa_atexit@plt+0x781a24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 78d9ac <__cxa_atexit@plt+0x781a08> │ │ │ │ + ldr r7, [pc, #48] @ 78d9d0 <__cxa_atexit@plt+0x781a2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 78d9ac <__cxa_atexit@plt+0x781a08> │ │ │ │ + ldr r7, [pc, #32] @ 78d9cc <__cxa_atexit@plt+0x781a28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffae8 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78da30 <__cxa_atexit@plt+0x781a8c> │ │ │ │ + ldr r2, [pc, #64] @ 78da48 <__cxa_atexit@plt+0x781aa4> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 78d6e0 <__cxa_atexit@plt+0x78173c> │ │ │ │ + ldr r3, [pc, #20] @ 78da4c <__cxa_atexit@plt+0x781aa8> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78daa0 <__cxa_atexit@plt+0x781afc> │ │ │ │ + ldr r2, [pc, #64] @ 78dab8 <__cxa_atexit@plt+0x781b14> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 78d5ac <__cxa_atexit@plt+0x781608> │ │ │ │ + ldr r3, [pc, #20] @ 78dabc <__cxa_atexit@plt+0x781b18> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 78db10 <__cxa_atexit@plt+0x781b6c> │ │ │ │ + ldr r2, [pc, #64] @ 78db28 <__cxa_atexit@plt+0x781b84> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + b 78d3f0 <__cxa_atexit@plt+0x78144c> │ │ │ │ + ldr r3, [pc, #20] @ 78db2c <__cxa_atexit@plt+0x781b88> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78db74 <__cxa_atexit@plt+0x781bd0> │ │ │ │ + ldr r7, [pc, #52] @ 78db84 <__cxa_atexit@plt+0x781be0> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + beq 78db68 <__cxa_atexit@plt+0x781bc4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 78d83c <__cxa_atexit@plt+0x781898> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79c258 <__cxa_atexit@plt+0x7902b4> │ │ │ │ - mov r9, sl │ │ │ │ + ldr r7, [pc, #12] @ 78db88 <__cxa_atexit@plt+0x781be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr sl, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffd618 │ │ │ │ - cmppeq sl, r8, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffd6d4 │ │ │ │ - cmpeq sl, r0, lsl #20 │ │ │ │ - cmpeq sl, ip, asr #20 │ │ │ │ - @ instruction: 0xffffcdb4 │ │ │ │ - smlaltteq r1, sl, ip, r9 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + cmpeq fp, r8, lsl #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79c2e4 <__cxa_atexit@plt+0x790340> │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldr r7, [r7, #13] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - cmp r2, r3 │ │ │ │ - stmdb r5, {r7, r8, r9, sl} │ │ │ │ - bcc 79c2ec <__cxa_atexit@plt+0x790348> │ │ │ │ - ldr ip, [pc, #108] @ 79c314 <__cxa_atexit@plt+0x790370> │ │ │ │ - ldr r2, [r5] │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - add ip, r6, #8 │ │ │ │ - stm ip, {r0, r1, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - ldr r7, [pc, #72] @ 79c318 <__cxa_atexit@plt+0x790374> │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 78dc3c <__cxa_atexit@plt+0x781c98> │ │ │ │ + ldr r7, [sl, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + cmp r7, #1 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + blt 78dc1c <__cxa_atexit@plt+0x781c78> │ │ │ │ + ldr r1, [pc, #124] @ 78dc4c <__cxa_atexit@plt+0x781ca8> │ │ │ │ + ldr r7, [sl, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r2, #20] │ │ │ │ + beq 78dc30 <__cxa_atexit@plt+0x781c8c> │ │ │ │ + ldr r2, [pc, #92] @ 78dc50 <__cxa_atexit@plt+0x781cac> │ │ │ │ + str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [pc, #88] @ 78dc54 <__cxa_atexit@plt+0x781cb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [pc, #52] @ 78dc58 <__cxa_atexit@plt+0x781cb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79c310 <__cxa_atexit@plt+0x79036c> │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 78dc5c <__cxa_atexit@plt+0x781cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq fp, r4, lsr r9 │ │ │ │ + cmpeq fp, r8, lsr #17 │ │ │ │ + @ instruction: 0x014b2a94 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 78dc94 <__cxa_atexit@plt+0x781cf0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + ldr r3, [pc, #12] @ 78dc98 <__cxa_atexit@plt+0x781cf4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmpeq fp, r8, lsr #17 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78dcf0 <__cxa_atexit@plt+0x781d4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 78dd78 <__cxa_atexit@plt+0x781dd4> │ │ │ │ + ldr lr, [pc, #204] @ 78dd98 <__cxa_atexit@plt+0x781df4> │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #196] @ 78dd9c <__cxa_atexit@plt+0x781df8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + stmib r6, {r1, r2, lr} │ │ │ │ mov r6, r3 │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r0, ror #18 │ │ │ │ - @ instruction: 0xffffd038 │ │ │ │ - @ instruction: 0xffffd128 │ │ │ │ - cmpeq sl, ip, lsr #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 79c3d4 <__cxa_atexit@plt+0x790430> │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r1, [r7, #14] │ │ │ │ - sub ip, r5, #20 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, ip │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 78dd5c <__cxa_atexit@plt+0x781db8> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #112] @ 78dd88 <__cxa_atexit@plt+0x781de4> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + beq 78dd70 <__cxa_atexit@plt+0x781dcc> │ │ │ │ + ldr r2, [pc, #80] @ 78dd8c <__cxa_atexit@plt+0x781de8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - bhi 79c3e8 <__cxa_atexit@plt+0x790444> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 79c3f0 <__cxa_atexit@plt+0x79044c> │ │ │ │ - ldr r0, [pc, #160] @ 79c420 <__cxa_atexit@plt+0x79047c> │ │ │ │ - ldr lr, [pc, #160] @ 79c424 <__cxa_atexit@plt+0x790480> │ │ │ │ - str r3, [r2, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #136] @ 79c428 <__cxa_atexit@plt+0x790484> │ │ │ │ - sub r3, r6, #11 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - sub r2, r6, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79c40c <__cxa_atexit@plt+0x790468> │ │ │ │ - ldr r2, [pc, #112] @ 79c434 <__cxa_atexit@plt+0x790490> │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ - mov r5, r3 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r0 │ │ │ │ - bx r1 │ │ │ │ - mov r6, r2 │ │ │ │ - b 79c3f8 <__cxa_atexit@plt+0x790454> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #48] @ 79c430 <__cxa_atexit@plt+0x79048c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #60] @ 78dd90 <__cxa_atexit@plt+0x781dec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [pc, #48] @ 78dd94 <__cxa_atexit@plt+0x781df0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + cmpeq fp, r0, ror #15 │ │ │ │ + cmpeq fp, r8, ror #14 │ │ │ │ + ldrsheq sp, [fp, #-120] @ 0xffffff88 │ │ │ │ + cmpeq fp, ip, asr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #28] @ 78ddd0 <__cxa_atexit@plt+0x781e2c> │ │ │ │ + cmp r8, r9 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #20] @ 78ddd4 <__cxa_atexit@plt+0x781e30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79c42c <__cxa_atexit@plt+0x790488> │ │ │ │ + cmpeq fp, r8, lsr #14 │ │ │ │ + cmpeq fp, r0, asr #15 │ │ │ │ + smlaltteq r2, fp, r4, fp │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78de0c <__cxa_atexit@plt+0x781e68> │ │ │ │ + ldr r3, [pc, #32] @ 78de1c <__cxa_atexit@plt+0x781e78> │ │ │ │ + str r8, [r5] │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + ldr r7, [pc, #12] @ 78de20 <__cxa_atexit@plt+0x781e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffccc8 │ │ │ │ - @ instruction: 0xffffcc6c │ │ │ │ - cmppeq sl, r4, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, r8, lsr #16 │ │ │ │ - cmpeq sl, ip, asr #16 │ │ │ │ - @ instruction: 0xffffcbbc │ │ │ │ - cmpeq sl, ip, lsr #8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + smlalbteq r2, fp, r0, fp │ │ │ │ + @ instruction: 0x014b2b9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 78de48 <__cxa_atexit@plt+0x781ea4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + hvceq 45748 @ 0xb2b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 78de84 <__cxa_atexit@plt+0x781ee0> │ │ │ │ + ldr r2, [pc, #36] @ 78de88 <__cxa_atexit@plt+0x781ee4> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #24] @ 78de8c <__cxa_atexit@plt+0x781ee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + smlaltbeq r2, fp, r0, r9 │ │ │ │ + cmpeq fp, ip, lsr r6 │ │ │ │ + cmpeq fp, r4, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 78deb4 <__cxa_atexit@plt+0x781f10> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + strdeq r2, [fp, #-172] @ 0xffffff54 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + smlaltteq r2, fp, ip, sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78df0c <__cxa_atexit@plt+0x781f68> │ │ │ │ + ldr r3, [pc, #32] @ 78df14 <__cxa_atexit@plt+0x781f70> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 78df18 <__cxa_atexit@plt+0x781f74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x015bd594 │ │ │ │ + smlaltbeq r2, fp, r4, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 78df54 <__cxa_atexit@plt+0x781fb0> │ │ │ │ + ldr r2, [pc, #36] @ 78df58 <__cxa_atexit@plt+0x781fb4> │ │ │ │ + str r7, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #24] @ 78df5c <__cxa_atexit@plt+0x781fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrdeq r2, [fp, #-128] @ 0xffffff80 │ │ │ │ + cmpeq fp, ip, ror #10 │ │ │ │ + cmpeq fp, r4, asr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 1916f7c <__cxa_atexit@plt+0x190afd8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78dfb0 <__cxa_atexit@plt+0x78200c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 78dfb8 <__cxa_atexit@plt+0x782014> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq sp, [fp, #-72] @ 0xffffffb8 │ │ │ │ + cmpeq fp, r8, lsl sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79c4a8 <__cxa_atexit@plt+0x790504> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #28 │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - cmp r0, r1 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - bcc 79c4b0 <__cxa_atexit@plt+0x79050c> │ │ │ │ - ldr r7, [pc, #92] @ 79c4d8 <__cxa_atexit@plt+0x790534> │ │ │ │ - ldr r2, [pc, #92] @ 79c4dc <__cxa_atexit@plt+0x790538> │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78dffc <__cxa_atexit@plt+0x782058> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r1, [pc, #32] @ 78e004 <__cxa_atexit@plt+0x782060> │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmdb r5, {r0, r8} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 191b5c0 <__cxa_atexit@plt+0x190f61c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78e068 <__cxa_atexit@plt+0x7820c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 78e07c <__cxa_atexit@plt+0x7820d8> │ │ │ │ + ldr r7, [pc, #92] @ 78e090 <__cxa_atexit@plt+0x7820ec> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - add lr, r6, #8 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 78e094 <__cxa_atexit@plt+0x7820f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 78e08c <__cxa_atexit@plt+0x7820e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79c4d4 <__cxa_atexit@plt+0x790530> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - smlaltbeq r1, sl, ip, r3 │ │ │ │ - @ instruction: 0xfffc0d64 │ │ │ │ - @ instruction: 0xfffc0de8 │ │ │ │ - cmpeq sl, r0, ror #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, ip, asr r4 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmpeq fp, ip, ror r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79c540 <__cxa_atexit@plt+0x79059c> │ │ │ │ - ldr r7, [pc, #64] @ 79c558 <__cxa_atexit@plt+0x7905b4> │ │ │ │ - ldr r2, [pc, #64] @ 79c55c <__cxa_atexit@plt+0x7905b8> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78e0e8 <__cxa_atexit@plt+0x782144> │ │ │ │ + ldr r3, [pc, #64] @ 78e100 <__cxa_atexit@plt+0x78215c> │ │ │ │ + ldr r2, [pc, #64] @ 78e104 <__cxa_atexit@plt+0x782160> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add lr, r7, #12 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r7, [r7, #24] │ │ │ │ sub r7, r6, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r8, [r3, #8] │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79c560 <__cxa_atexit@plt+0x7905bc> │ │ │ │ + ldr r7, [pc, #24] @ 78e108 <__cxa_atexit@plt+0x782164> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffc0a0c │ │ │ │ - @ instruction: 0xfffc0aec │ │ │ │ - strdeq r1, [sl, #-44] @ 0xffffffd4 │ │ │ │ - cmpeq sl, r0, lsr ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - ldr r7, [pc, #12] @ 79c588 <__cxa_atexit@plt+0x7905e4> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + strdeq r2, [fp, #-132] @ 0xffffff7c │ │ │ │ + ldrdeq r2, [fp, #-132] @ 0xffffff7c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r6, #4] │ │ │ │ + add r6, r7, #28 │ │ │ │ + add r5, r5, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78e16c <__cxa_atexit@plt+0x7821c8> │ │ │ │ + ldr r3, [pc, #64] @ 78e184 <__cxa_atexit@plt+0x7821e0> │ │ │ │ + ldr r2, [pc, #64] @ 78e188 <__cxa_atexit@plt+0x7821e4> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r0, lsr #24 │ │ │ │ - cmpeq sl, r4, lsr ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - ldr r7, [pc, #12] @ 79c5b0 <__cxa_atexit@plt+0x79060c> │ │ │ │ - ldr r0, [pc, #12] @ 79c5b4 <__cxa_atexit@plt+0x790610> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r4, lsr #24 │ │ │ │ - cmpeq sl, r0, lsr #24 │ │ │ │ - cmpeq sl, r8, asr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 79c6dc <__cxa_atexit@plt+0x790738> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #296] @ 79c70c <__cxa_atexit@plt+0x790768> │ │ │ │ - sub ip, r5, #24 │ │ │ │ - cmp fp, ip │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - bhi 79c6e4 <__cxa_atexit@plt+0x790740> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #56 @ 0x38 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 79c6ec <__cxa_atexit@plt+0x790748> │ │ │ │ - ldr r0, [pc, #260] @ 79c714 <__cxa_atexit@plt+0x790770> │ │ │ │ - sub r2, r3, #43 @ 0x2b │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #252] @ 79c718 <__cxa_atexit@plt+0x790774> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str fp, [sp] │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - add r1, lr, #25 │ │ │ │ - mov fp, r4 │ │ │ │ - add r4, lr, #241 @ 0xf1 │ │ │ │ - add r1, r1, #256 @ 0x100 │ │ │ │ - sub lr, r3, #51 @ 0x33 │ │ │ │ - ldr sl, [pc, #216] @ 79c71c <__cxa_atexit@plt+0x790778> │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #208] @ 79c720 <__cxa_atexit@plt+0x79077c> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #196] @ 79c724 <__cxa_atexit@plt+0x790780> │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - ldr r0, [pc, #180] @ 79c728 <__cxa_atexit@plt+0x790784> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r0, #81 @ 0x51 │ │ │ │ - orr r0, r0, #256 @ 0x100 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [pc, #160] @ 79c72c <__cxa_atexit@plt+0x790788> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r0, [pc, #152] @ 79c730 <__cxa_atexit@plt+0x79078c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #144] @ 79c734 <__cxa_atexit@plt+0x790790> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - ldr r0, [pc, #136] @ 79c738 <__cxa_atexit@plt+0x790794> │ │ │ │ - str r4, [r6, #32] │ │ │ │ - mov r4, fp │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - sub r6, r3, #10 │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, r3 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add lr, r7, #12 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 79c6f4 <__cxa_atexit@plt+0x790750> │ │ │ │ - mov r7, #56 @ 0x38 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 79c710 <__cxa_atexit@plt+0x79076c> │ │ │ │ + ldr r7, [pc, #24] @ 78e18c <__cxa_atexit@plt+0x7821e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, lsr #29 │ │ │ │ - cmpeq sl, r4, lsl r5 │ │ │ │ - cmppeq sl, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, r8, asr #30 │ │ │ │ - @ instruction: 0xffffc63c │ │ │ │ - ldrsheq pc, [sl, #-12] @ │ │ │ │ - hvceq 41096 @ 0xa088 │ │ │ │ - ldrheq lr, [sl, #-224] @ 0xffffff20 │ │ │ │ - cmppeq sl, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x014a089c │ │ │ │ - hvceq 41100 @ 0xa08c │ │ │ │ - cmpeq sl, r4, asr r8 │ │ │ │ - cmpeq sl, r0, lsl #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + hvceq 45696 @ 0xb280 │ │ │ │ + cmpeq fp, ip, ror #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79c794 <__cxa_atexit@plt+0x7907f0> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #72] @ 79c7b0 <__cxa_atexit@plt+0x79080c> │ │ │ │ + bhi 78e1d4 <__cxa_atexit@plt+0x782230> │ │ │ │ + ldr r2, [pc, #44] @ 78e1dc <__cxa_atexit@plt+0x782238> │ │ │ │ + ldr r1, [pc, #44] @ 78e1e0 <__cxa_atexit@plt+0x78223c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - bhi 79c79c <__cxa_atexit@plt+0x7907f8> │ │ │ │ - ldr r3, [pc, #52] @ 79c7b8 <__cxa_atexit@plt+0x790814> │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - b 14993f8 <__cxa_atexit@plt+0x148d454> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79c7b4 <__cxa_atexit@plt+0x790810> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r5, [pc, #28] @ 78e1e4 <__cxa_atexit@plt+0x782240> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 191a5f8 <__cxa_atexit@plt+0x190e654> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r0, lsr sp │ │ │ │ - @ instruction: 0x014a1498 │ │ │ │ - @ instruction: 0xffffc7fc │ │ │ │ - hvceq 41220 @ 0xa104 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ + cmpeq fp, r0, ror #12 │ │ │ │ + ldrsbeq sp, [fp, #-44] @ 0xffffffd4 │ │ │ │ + ldrsheq sp, [fp, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79c814 <__cxa_atexit@plt+0x790870> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r1, [pc, #72] @ 79c830 <__cxa_atexit@plt+0x79088c> │ │ │ │ + bhi 78e220 <__cxa_atexit@plt+0x78227c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 78e228 <__cxa_atexit@plt+0x782284> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - bhi 79c81c <__cxa_atexit@plt+0x790878> │ │ │ │ - ldr r3, [pc, #52] @ 79c838 <__cxa_atexit@plt+0x790894> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r8, r9 │ │ │ │ - b 141a230 <__cxa_atexit@plt+0x140e28c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79c834 <__cxa_atexit@plt+0x790890> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmpeq fp, r8, lsl #5 │ │ │ │ + smlaltbeq r2, fp, r8, r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78e26c <__cxa_atexit@plt+0x7822c8> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr lr, [pc, #32] @ 78e274 <__cxa_atexit@plt+0x7822d0> │ │ │ │ + ldm r9, {r0, r1, r2, r9} │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r0, r1, r8} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + b 191b5c0 <__cxa_atexit@plt+0x190f61c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78e2e0 <__cxa_atexit@plt+0x78233c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 78e2f4 <__cxa_atexit@plt+0x782350> │ │ │ │ + ldr r7, [pc, #100] @ 78e308 <__cxa_atexit@plt+0x782364> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr lr, [pc, #76] @ 78e30c <__cxa_atexit@plt+0x782368> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [sl, #-192] @ 0xffffff40 │ │ │ │ - cmpeq sl, ip │ │ │ │ - @ instruction: 0xfffc0678 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #28] @ 78e304 <__cxa_atexit@plt+0x782360> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r4, ror #3 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmpeq fp, r8, lsl #4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #344 @ 0x158 │ │ │ │ - cmp r3, ip │ │ │ │ - bcc 79ca78 <__cxa_atexit@plt+0x790ad4> │ │ │ │ - ldr r2, [pc, #564] @ 79ca94 <__cxa_atexit@plt+0x790af0> │ │ │ │ - ldr lr, [pc, #564] @ 79ca98 <__cxa_atexit@plt+0x790af4> │ │ │ │ - str fp, [sp] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr fp, [pc, #556] @ 79ca9c <__cxa_atexit@plt+0x790af8> │ │ │ │ - ldr r7, [pc, #556] @ 79caa0 <__cxa_atexit@plt+0x790afc> │ │ │ │ - mvn r3, #276 @ 0x114 │ │ │ │ - str r2, [r6, #104]! @ 0x68 │ │ │ │ - sub r0, ip, #42 @ 0x2a │ │ │ │ - add lr, pc, lr │ │ │ │ - add r3, ip, r3 │ │ │ │ - mvn r2, #336 @ 0x150 │ │ │ │ - mvn r1, #316 @ 0x13c │ │ │ │ - str lr, [r6, #-100] @ 0xffffff9c │ │ │ │ - str r3, [r6, #228] @ 0xe4 │ │ │ │ - sub r3, ip, #2 │ │ │ │ - sub r0, r0, #256 @ 0x100 │ │ │ │ - add lr, r6, #232 @ 0xe8 │ │ │ │ - add r2, ip, r2 │ │ │ │ - add r1, ip, r1 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - sub r3, r3, #256 @ 0x100 │ │ │ │ - ldr r2, [pc, #492] @ 79caa4 <__cxa_atexit@plt+0x790b00> │ │ │ │ - str r3, [r6, #224] @ 0xe0 │ │ │ │ - sub r3, ip, #217 @ 0xd9 │ │ │ │ - str r3, [r6, #216] @ 0xd8 │ │ │ │ - sub r3, ip, #198 @ 0xc6 │ │ │ │ - str r3, [r6, #212] @ 0xd4 │ │ │ │ - sub r3, ip, #179 @ 0xb3 │ │ │ │ - str r3, [r6, #208] @ 0xd0 │ │ │ │ - sub r3, ip, #159 @ 0x9f │ │ │ │ - str r3, [r6, #204] @ 0xcc │ │ │ │ - sub r3, ip, #147 @ 0x93 │ │ │ │ - str r3, [r6, #200] @ 0xc8 │ │ │ │ - sub r3, ip, #139 @ 0x8b │ │ │ │ - str r3, [r6, #196] @ 0xc4 │ │ │ │ - ldr r3, [pc, #440] @ 79caa8 <__cxa_atexit@plt+0x790b04> │ │ │ │ - add fp, pc, fp │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #180] @ 0xb4 │ │ │ │ - ldr r3, [pc, #420] @ 79caac <__cxa_atexit@plt+0x790b08> │ │ │ │ - str fp, [r6, #100] @ 0x64 │ │ │ │ - ldr lr, [pc, #416] @ 79cab0 <__cxa_atexit@plt+0x790b0c> │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - ldr r1, [pc, #412] @ 79cab4 <__cxa_atexit@plt+0x790b10> │ │ │ │ - ldr r0, [pc, #412] @ 79cab8 <__cxa_atexit@plt+0x790b14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ - ldr r0, [pc, #396] @ 79cabc <__cxa_atexit@plt+0x790b18> │ │ │ │ - ldr r7, [pc, #396] @ 79cac0 <__cxa_atexit@plt+0x790b1c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #60] @ 0x3c │ │ │ │ - ldr fp, [pc, #380] @ 79cac4 <__cxa_atexit@plt+0x790b20> │ │ │ │ - ldr r7, [pc, #380] @ 79cac8 <__cxa_atexit@plt+0x790b24> │ │ │ │ - str r2, [r6, #20] │ │ │ │ - add fp, pc, fp │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #364] @ 79cacc <__cxa_atexit@plt+0x790b28> │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r6, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r5] │ │ │ │ - str lr, [r6, #-40] @ 0xffffffd8 │ │ │ │ - sub lr, r6, #80 @ 0x50 │ │ │ │ - str fp, [r7, #108]! @ 0x6c │ │ │ │ - str r7, [r6, #192] @ 0xc0 │ │ │ │ - str sl, [r6, #-88] @ 0xffffffa8 │ │ │ │ - str sl, [r6, #172] @ 0xac │ │ │ │ - str sl, [r6, #148] @ 0x94 │ │ │ │ - str sl, [r6, #124] @ 0x7c │ │ │ │ - str sl, [r6, #72] @ 0x48 │ │ │ │ - str sl, [r6, #52] @ 0x34 │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str sl, [r6, #-8] │ │ │ │ - str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r6, #-48] @ 0xffffffd0 │ │ │ │ - str r1, [r6, #-60] @ 0xffffffc4 │ │ │ │ - str sl, [r6, #-68] @ 0xffffffbc │ │ │ │ - str r9, [r6, #-92] @ 0xffffffa4 │ │ │ │ - str r9, [r6, #168] @ 0xa8 │ │ │ │ - str r9, [r6, #144] @ 0x90 │ │ │ │ - str r9, [r6, #120] @ 0x78 │ │ │ │ - str r9, [r6, #88] @ 0x58 │ │ │ │ - str r9, [r6, #68] @ 0x44 │ │ │ │ - str r9, [r6, #48] @ 0x30 │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r9, [r6, #-12] │ │ │ │ - str r9, [r6, #-32] @ 0xffffffe0 │ │ │ │ - str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ - str r8, [r6, #-96] @ 0xffffffa0 │ │ │ │ - str r3, [r6, #176] @ 0xb0 │ │ │ │ - str r8, [r6, #164] @ 0xa4 │ │ │ │ - str r3, [r6, #152] @ 0x98 │ │ │ │ - str r8, [r6, #140] @ 0x8c │ │ │ │ - str r3, [r6, #128] @ 0x80 │ │ │ │ - str r8, [r6, #116] @ 0x74 │ │ │ │ - str r8, [r6, #84] @ 0x54 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - str r3, [r6, #56] @ 0x38 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - str r3, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - stmib r6, {r8, r9} │ │ │ │ - str r3, [r6, #-4] │ │ │ │ - str r8, [r6, #-16] │ │ │ │ - str r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ - str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ - str r8, [r6, #-56] @ 0xffffffc8 │ │ │ │ - str r3, [r6, #-64] @ 0xffffffc0 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str r3, [r6, #-84] @ 0xffffffac │ │ │ │ - ldr r3, [pc, #140] @ 79cad0 <__cxa_atexit@plt+0x790b2c> │ │ │ │ mov r7, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78e364 <__cxa_atexit@plt+0x7823c0> │ │ │ │ + ldr r3, [pc, #68] @ 78e37c <__cxa_atexit@plt+0x7823d8> │ │ │ │ + ldr r2, [pc, #68] @ 78e380 <__cxa_atexit@plt+0x7823dc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #132]! @ 0x84 │ │ │ │ - str r7, [r6, #188] @ 0xbc │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r2, [r7, #156]! @ 0x9c │ │ │ │ - str r7, [r6, #184] @ 0xb8 │ │ │ │ - str r6, [r6, #220] @ 0xdc │ │ │ │ - sub r7, ip, #59 @ 0x3b │ │ │ │ - mov r6, ip │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r7, [r7, #24] │ │ │ │ + str r3, [r7, #20] │ │ │ │ + sub r7, r6, #15 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 79cad4 <__cxa_atexit@plt+0x790b30> │ │ │ │ + ldr r7, [pc, #24] @ 78e384 <__cxa_atexit@plt+0x7823e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #344 @ 0x158 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff8a4 │ │ │ │ - @ instruction: 0xfffff3bc │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0xfffffc7c │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - cmppeq sl, r4, lsr #4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff69c │ │ │ │ - @ instruction: 0xfffff544 │ │ │ │ - @ instruction: 0xfffff400 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffff380 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - cmpeq sl, ip, lsl r2 │ │ │ │ - cmpeq sl, r8, lsl #4 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79cb28 <__cxa_atexit@plt+0x790b84> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr lr, [pc, #44] @ 79cb30 <__cxa_atexit@plt+0x790b8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #40] @ 79cb34 <__cxa_atexit@plt+0x790b90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1356a18 <__cxa_atexit@plt+0x134aa74> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015ae994 │ │ │ │ - cmpeq sl, r8, lsr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79cbac <__cxa_atexit@plt+0x790c08> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #100] @ 79cbc4 <__cxa_atexit@plt+0x790c20> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79cbb8 <__cxa_atexit@plt+0x790c14> │ │ │ │ - ldr r3, [pc, #80] @ 79cbc8 <__cxa_atexit@plt+0x790c24> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0x014b269c │ │ │ │ + andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78e3cc <__cxa_atexit@plt+0x782428> │ │ │ │ + ldr r7, [pc, #52] @ 78e3e0 <__cxa_atexit@plt+0x78243c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 79cba0 <__cxa_atexit@plt+0x790bfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 78e3c0 <__cxa_atexit@plt+0x78241c> │ │ │ │ mov r7, r8 │ │ │ │ - b 79ccdc <__cxa_atexit@plt+0x790d38> │ │ │ │ + b 78e3f0 <__cxa_atexit@plt+0x78244c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78e3e4 <__cxa_atexit@plt+0x782440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r8, lsr r9 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79cc48 <__cxa_atexit@plt+0x790ca4> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #116] @ 79cc64 <__cxa_atexit@plt+0x790cc0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79cc50 <__cxa_atexit@plt+0x790cac> │ │ │ │ - ldr r3, [pc, #96] @ 79cc68 <__cxa_atexit@plt+0x790cc4> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 79cc38 <__cxa_atexit@plt+0x790c94> │ │ │ │ - ldr r7, [pc, #72] @ 79cc6c <__cxa_atexit@plt+0x790cc8> │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r4, lsl r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 78e4f4 <__cxa_atexit@plt+0x782550> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stm sp, {r3, r7, fp} │ │ │ │ + ldr r4, [pc, #284] @ 78e530 <__cxa_atexit@plt+0x78258c> │ │ │ │ + ldr sl, [pc, #284] @ 78e534 <__cxa_atexit@plt+0x782590> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r8, #16 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + add fp, r9, #8 │ │ │ │ + str r8, [r9, #4] │ │ │ │ + add r8, r0, #8 │ │ │ │ + mov r2, fp │ │ │ │ + ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ + stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ + ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ + stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ + ldm r8, {r0, r1, r3, sl, ip, lr} │ │ │ │ + stm r2, {r0, r1, r3, sl, ip, lr} │ │ │ │ + tst r7, #3 │ │ │ │ + stm r5, {r4, r9} │ │ │ │ + beq 78e4e0 <__cxa_atexit@plt+0x78253c> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + add r8, r6, #80 @ 0x50 │ │ │ │ + cmp r4, r8 │ │ │ │ + bcc 78e508 <__cxa_atexit@plt+0x782564> │ │ │ │ + ldr r4, [pc, #188] @ 78e538 <__cxa_atexit@plt+0x782594> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r4, [r4] │ │ │ │ + add r7, fp, r7, lsl #2 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 78e520 <__cxa_atexit@plt+0x78257c> │ │ │ │ + mov r4, #0 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + ldrex r4, [r7] │ │ │ │ + strex r4, sl, [r7] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 78e4a0 <__cxa_atexit@plt+0x7824fc> │ │ │ │ + ldr r7, [pc, #132] @ 78e53c <__cxa_atexit@plt+0x782598> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #120] @ 78e540 <__cxa_atexit@plt+0x78259c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79cc70 <__cxa_atexit@plt+0x790ccc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r6, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, lsr #17 │ │ │ │ - @ instruction: 0xffffb9cc │ │ │ │ - smlalbteq r0, sl, r4, pc @ │ │ │ │ - @ instruction: 0x014a0f94 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r7, #72 @ 0x48 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78e494 <__cxa_atexit@plt+0x7824f0> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + cmpeq fp, r4, asr #16 │ │ │ │ + ldrheq sp, [fp, #-24] @ 0xffffffe8 │ │ │ │ + cmpeq fp, ip, lsl r4 │ │ │ │ + cmpeq fp, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79ccc8 <__cxa_atexit@plt+0x790d24> │ │ │ │ - ldr r3, [pc, #60] @ 79ccd0 <__cxa_atexit@plt+0x790d2c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78e5c0 <__cxa_atexit@plt+0x78261c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r3, [pc, #108] @ 78e5dc <__cxa_atexit@plt+0x782638> │ │ │ │ + add r7, r9, r7, lsl #2 │ │ │ │ + add r7, r7, #8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78e5cc <__cxa_atexit@plt+0x782628> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, sl, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78e58c <__cxa_atexit@plt+0x7825e8> │ │ │ │ + ldr r7, [pc, #60] @ 78e5e0 <__cxa_atexit@plt+0x78263c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r9] │ │ │ │ + ldr r7, [pc, #48] @ 78e5e4 <__cxa_atexit@plt+0x782640> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r8, {r7, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78e584 <__cxa_atexit@plt+0x7825e0> │ │ │ │ + ldrheq sp, [fp, #-12] │ │ │ │ + cmpeq fp, r8, asr #13 │ │ │ │ + cmpeq fp, r0, lsr #6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78e62c <__cxa_atexit@plt+0x782688> │ │ │ │ + ldr r7, [pc, #52] @ 78e640 <__cxa_atexit@plt+0x78269c> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 79ccbc <__cxa_atexit@plt+0x790d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 78e620 <__cxa_atexit@plt+0x78267c> │ │ │ │ mov r7, r8 │ │ │ │ - b 79ccdc <__cxa_atexit@plt+0x790d38> │ │ │ │ + b 78e650 <__cxa_atexit@plt+0x7826ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78e644 <__cxa_atexit@plt+0x7826a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + strheq r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79cd94 <__cxa_atexit@plt+0x790df0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r3, #6] │ │ │ │ - ldr r3, [pc, #204] @ 79cdc8 <__cxa_atexit@plt+0x790e24> │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 78e754 <__cxa_atexit@plt+0x7827b0> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stm sp, {r3, r7, fp} │ │ │ │ + ldr r4, [pc, #284] @ 78e790 <__cxa_atexit@plt+0x7827ec> │ │ │ │ + ldr sl, [pc, #284] @ 78e794 <__cxa_atexit@plt+0x7827f0> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r8, #16 │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str sl, [r9, #4]! │ │ │ │ + add fp, r9, #8 │ │ │ │ + str r8, [r9, #4] │ │ │ │ + add r8, r0, #8 │ │ │ │ + mov r2, fp │ │ │ │ + ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ + stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ + ldm r8!, {r0, r1, r3, sl, ip} │ │ │ │ + stmia r2!, {r0, r1, r3, sl, ip} │ │ │ │ + ldm r8, {r0, r1, r3, sl, ip, lr} │ │ │ │ + stm r2, {r0, r1, r3, sl, ip, lr} │ │ │ │ tst r7, #3 │ │ │ │ - beq 79cda8 <__cxa_atexit@plt+0x790e04> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #60 @ 0x3c │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 79cdb4 <__cxa_atexit@plt+0x790e10> │ │ │ │ - ldr r8, [pc, #168] @ 79cdd0 <__cxa_atexit@plt+0x790e2c> │ │ │ │ - ldr lr, [pc, #168] @ 79cdd4 <__cxa_atexit@plt+0x790e30> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - ldr r8, [pc, #136] @ 79cdd8 <__cxa_atexit@plt+0x790e34> │ │ │ │ - sub r0, r3, #19 │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr ip, [pc, #120] @ 79cddc <__cxa_atexit@plt+0x790e38> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r2, r7, sl, ip} │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 79cdcc <__cxa_atexit@plt+0x790e28> │ │ │ │ + stm r5, {r4, r9} │ │ │ │ + beq 78e740 <__cxa_atexit@plt+0x78279c> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + add r8, r6, #80 @ 0x50 │ │ │ │ + cmp r4, r8 │ │ │ │ + bcc 78e768 <__cxa_atexit@plt+0x7827c4> │ │ │ │ + ldr r4, [pc, #188] @ 78e798 <__cxa_atexit@plt+0x7827f4> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r4, [r4] │ │ │ │ + add r7, fp, r7, lsl #2 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 78e780 <__cxa_atexit@plt+0x7827dc> │ │ │ │ + mov r4, #0 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + ldrex r4, [r7] │ │ │ │ + strex r4, sl, [r7] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 78e700 <__cxa_atexit@plt+0x78275c> │ │ │ │ + ldr r7, [pc, #132] @ 78e79c <__cxa_atexit@plt+0x7827f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r9, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #120] @ 78e7a0 <__cxa_atexit@plt+0x7827fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r6, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #60 @ 0x3c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, #72 @ 0x48 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq sl, ip, lsl r7 │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - cmpeq sl, r8, lsr #16 │ │ │ │ - ldrsbeq lr, [sl, #-120] @ 0xffffff88 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79ce68 <__cxa_atexit@plt+0x790ec4> │ │ │ │ - ldr lr, [pc, #112] @ 79ce74 <__cxa_atexit@plt+0x790ed0> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldmib r5, {r0, r2, r7} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #88] @ 79ce78 <__cxa_atexit@plt+0x790ed4> │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr sl, [pc, #80] @ 79ce7c <__cxa_atexit@plt+0x790ed8> │ │ │ │ - sub r0, r6, #19 │ │ │ │ - mov r1, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #64] @ 79ce80 <__cxa_atexit@plt+0x790edc> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r2, r7, r9, ip} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - add lr, r3, #40 @ 0x28 │ │ │ │ - stm lr, {r1, r8, sl} │ │ │ │ - str r3, [r3, #56] @ 0x38 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - cmpeq sl, ip, asr #14 │ │ │ │ - ldrsheq lr, [sl, #-108] @ 0xffffff94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79cec0 <__cxa_atexit@plt+0x790f1c> │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr lr, [pc, #32] @ 79cec8 <__cxa_atexit@plt+0x790f24> │ │ │ │ - ldm sl, {r0, r1, r2, sl} │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r5, {r0, r1, r2, r9} │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ - b 15a04e8 <__cxa_atexit@plt+0x1594544> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78e6f4 <__cxa_atexit@plt+0x782750> │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + cmpeq fp, r4, ror #11 │ │ │ │ + cmpeq fp, r8, asr pc │ │ │ │ + ldrheq sp, [fp, #-28] @ 0xffffffe4 │ │ │ │ + cmpeq fp, r4, asr #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79cf00 <__cxa_atexit@plt+0x790f5c> │ │ │ │ - ldr r3, [pc, #48] @ 79cf18 <__cxa_atexit@plt+0x790f74> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 79cf1c <__cxa_atexit@plt+0x790f78> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78e820 <__cxa_atexit@plt+0x78287c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + ldr r3, [pc, #108] @ 78e83c <__cxa_atexit@plt+0x782898> │ │ │ │ + add r7, r9, r7, lsl #2 │ │ │ │ + add r7, r7, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ - ldr r7, [pc, #12] @ 79cf14 <__cxa_atexit@plt+0x790f70> │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78e82c <__cxa_atexit@plt+0x782888> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, sl, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78e7ec <__cxa_atexit@plt+0x782848> │ │ │ │ + ldr r7, [pc, #60] @ 78e840 <__cxa_atexit@plt+0x78289c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r9] │ │ │ │ + ldr r7, [pc, #48] @ 78e844 <__cxa_atexit@plt+0x7828a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r8, {r7, r9} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [sl, #-80] @ 0xffffffb0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq sl, ip, lsl #17 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79cf88 <__cxa_atexit@plt+0x790fe4> │ │ │ │ - ldr r8, [pc, #80] @ 79cf94 <__cxa_atexit@plt+0x790ff0> │ │ │ │ - ldr r1, [pc, #80] @ 79cf98 <__cxa_atexit@plt+0x790ff4> │ │ │ │ - ldr lr, [pc, #80] @ 79cf9c <__cxa_atexit@plt+0x790ff8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r1, [r5, #12]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - b 18e821c <__cxa_atexit@plt+0x18dc278> │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sl, r0, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79cff0 <__cxa_atexit@plt+0x79104c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #48] @ 79cffc <__cxa_atexit@plt+0x791058> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78e7e4 <__cxa_atexit@plt+0x782840> │ │ │ │ + cmpeq fp, ip, asr lr │ │ │ │ + cmpeq fp, r8, ror #8 │ │ │ │ + cmpeq fp, r0, asr #1 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78e8d8 <__cxa_atexit@plt+0x782934> │ │ │ │ + ldr r7, [pc, #128] @ 78e8ec <__cxa_atexit@plt+0x782948> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 78e8c0 <__cxa_atexit@plt+0x78291c> │ │ │ │ + ldr r2, [pc, #112] @ 78e8f0 <__cxa_atexit@plt+0x78294c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ tst r8, #3 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - beq 79cfe4 <__cxa_atexit@plt+0x791040> │ │ │ │ - mov r7, r8 │ │ │ │ - b 79ccdc <__cxa_atexit@plt+0x790d38> │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + beq 78e8cc <__cxa_atexit@plt+0x782928> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [pc, #84] @ 78e8f4 <__cxa_atexit@plt+0x782950> │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + mov r7, sl │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 78e8f8 <__cxa_atexit@plt+0x782954> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - smlaltteq r0, sl, r0, ip │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #24 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 79d08c <__cxa_atexit@plt+0x7910e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79d098 <__cxa_atexit@plt+0x7910f4> │ │ │ │ - ldr r8, [pc, #116] @ 79d0a8 <__cxa_atexit@plt+0x791104> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 79d0ac <__cxa_atexit@plt+0x791108> │ │ │ │ - add lr, r7, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldm lr, {r9, sl, lr} │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #80] @ 79d0b0 <__cxa_atexit@plt+0x79110c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r8, [pc, #72] @ 79d0b4 <__cxa_atexit@plt+0x791110> │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, ip │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq fp, r0, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #72] @ 78e954 <__cxa_atexit@plt+0x7829b0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78e94c <__cxa_atexit@plt+0x7829a8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [pc, #44] @ 78e958 <__cxa_atexit@plt+0x7829b4> │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #32] @ 78e994 <__cxa_atexit@plt+0x7829f0> │ │ │ │ + add r2, r7, r2, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78ea68 <__cxa_atexit@plt+0x782ac4> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldr r2, [pc, #192] @ 78ea84 <__cxa_atexit@plt+0x782ae0> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r0, #8 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, lr} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, lr} │ │ │ │ + ldm ip, {r0, r1, r2, r4, fp, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, fp, lr} │ │ │ │ + ldr r4, [pc, #124] @ 78ea88 <__cxa_atexit@plt+0x782ae4> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + ldr r4, [r4] │ │ │ │ + add sl, sl, r3, lsl #2 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 78ea74 <__cxa_atexit@plt+0x782ad0> │ │ │ │ + mov r4, #0 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 78ea2c <__cxa_atexit@plt+0x782a88> │ │ │ │ + ldr r7, [pc, #72] @ 78ea8c <__cxa_atexit@plt+0x782ae8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #60] @ 78ea90 <__cxa_atexit@plt+0x782aec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78ea20 <__cxa_atexit@plt+0x782a7c> │ │ │ │ + @ instruction: 0x015bd29c │ │ │ │ + cmpeq fp, r8, lsr #24 │ │ │ │ + @ instruction: 0x015bce90 │ │ │ │ + cmpeq fp, r8, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78ead4 <__cxa_atexit@plt+0x782b30> │ │ │ │ + ldr lr, [pc, #44] @ 78eadc <__cxa_atexit@plt+0x782b38> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 78eae0 <__cxa_atexit@plt+0x782b3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, r4, asr r4 │ │ │ │ - @ instruction: 0xfffffa80 │ │ │ │ - teqeq r3, r6 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq ip, [fp, #-152] @ 0xffffff68 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79d104 <__cxa_atexit@plt+0x791160> │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - ldr lr, [pc, #48] @ 79d110 <__cxa_atexit@plt+0x79116c> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + bcc 78eb20 <__cxa_atexit@plt+0x782b7c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 78eb2c <__cxa_atexit@plt+0x782b88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, ip, lsl r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78eb70 <__cxa_atexit@plt+0x782bcc> │ │ │ │ + ldr lr, [pc, #44] @ 78eb78 <__cxa_atexit@plt+0x782bd4> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 78eb7c <__cxa_atexit@plt+0x782bd8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #14 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq fp, ip, lsr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78ebbc <__cxa_atexit@plt+0x782c18> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 78ebc8 <__cxa_atexit@plt+0x782c24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ + cmpeq fp, r0, lsl #1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79d170 <__cxa_atexit@plt+0x7911cc> │ │ │ │ - ldr r7, [pc, #76] @ 79d188 <__cxa_atexit@plt+0x7911e4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r7, [pc, #44] @ 79d18c <__cxa_atexit@plt+0x7911e8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #24] @ 79d190 <__cxa_atexit@plt+0x7911ec> │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78ec1c <__cxa_atexit@plt+0x782c78> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r7, #-20]! @ 0xffffffec │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r7, [pc, #8] @ 78ec2c <__cxa_atexit@plt+0x782c88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - cmpeq sl, r0, ror #21 │ │ │ │ - hvceq 41140 @ 0xa0b4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldrdeq r1, [fp, #-228] @ 0xffffff1c │ │ │ │ + mov r2, r5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [r2, #16]! │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 78ecb0 <__cxa_atexit@plt+0x782d0c> │ │ │ │ + add r7, r8, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #220] @ 78ed38 <__cxa_atexit@plt+0x782d94> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79d1d8 <__cxa_atexit@plt+0x791234> │ │ │ │ - ldr r2, [pc, #48] @ 79d1e4 <__cxa_atexit@plt+0x791240> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5] │ │ │ │ + beq 78ed0c <__cxa_atexit@plt+0x782d68> │ │ │ │ + ldr r3, [pc, #184] @ 78ed3c <__cxa_atexit@plt+0x782d98> │ │ │ │ + ldr r2, [pc, #184] @ 78ed40 <__cxa_atexit@plt+0x782d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 79d1e8 <__cxa_atexit@plt+0x791244> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #32] @ 79d1ec <__cxa_atexit@plt+0x791248> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r8, [r5, #44] @ 0x2c │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r8, [r5, #20] │ │ │ │ + add r1, r5, #24 │ │ │ │ + ldr r5, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r5, r3 │ │ │ │ + bcc 78ed18 <__cxa_atexit@plt+0x782d74> │ │ │ │ + ldr r5, [pc, #112] @ 78ed48 <__cxa_atexit@plt+0x782da4> │ │ │ │ + ldr r0, [pc, #112] @ 78ed4c <__cxa_atexit@plt+0x782da8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [r8, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r5, [r1] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r7, r5, #1 │ │ │ │ + str r9, [r6, #8] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r4, ror #5 │ │ │ │ - cmpeq sl, r8, lsr #7 │ │ │ │ - ldrheq lr, [sl, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 18e821c <__cxa_atexit@plt+0x18dc278> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 18f68a8 <__cxa_atexit@plt+0x18ea904> │ │ │ │ - smlalbteq r0, sl, ip, sl │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79d304 <__cxa_atexit@plt+0x791360> │ │ │ │ + ldr r6, [pc, #36] @ 78ed44 <__cxa_atexit@plt+0x782da0> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r1] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93e30 <__cxa_atexit@plt+0x1a87e8c> │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + cmpeq fp, r8, lsr #17 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + str r9, [r2, #-8]! │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 79d310 <__cxa_atexit@plt+0x79136c> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldr r0, [pc, #236] @ 79d344 <__cxa_atexit@plt+0x7913a0> │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr ip, [r7, #24] │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ - ldr r7, [pc, #200] @ 79d348 <__cxa_atexit@plt+0x7913a4> │ │ │ │ + str r8, [r2, #4] │ │ │ │ + bcc 78edb0 <__cxa_atexit@plt+0x782e0c> │ │ │ │ + ldr r1, [pc, #72] @ 78edc8 <__cxa_atexit@plt+0x782e24> │ │ │ │ + ldr r0, [pc, #72] @ 78edcc <__cxa_atexit@plt+0x782e28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r8, #4] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r7, r1, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 78edd0 <__cxa_atexit@plt+0x782e2c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93e30 <__cxa_atexit@plt+0x1a87e8c> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 78ee00 <__cxa_atexit@plt+0x782e5c> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3, r9} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #8] @ 78ee24 <__cxa_atexit@plt+0x782e80> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, r0, asr lr │ │ │ │ + andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 78ee64 <__cxa_atexit@plt+0x782ec0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r3, [pc, #12] @ 78ee68 <__cxa_atexit@plt+0x782ec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq ip, [fp, #-104] @ 0xffffff98 │ │ │ │ + andeq r0, r0, r8, lsl #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78eeb8 <__cxa_atexit@plt+0x782f14> │ │ │ │ + ldr r7, [pc, #64] @ 78eed0 <__cxa_atexit@plt+0x782f2c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr fp, [pc, #192] @ 79d34c <__cxa_atexit@plt+0x7913a8> │ │ │ │ - ldr r7, [pc, #192] @ 79d350 <__cxa_atexit@plt+0x7913ac> │ │ │ │ - add fp, pc, fp │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r2, [pc, #152] @ 79d354 <__cxa_atexit@plt+0x7913b0> │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [r3, #28] │ │ │ │ + ldr r9, [r3, #12] │ │ │ │ + ldr r1, [r3, #16] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + add r3, r2, #1 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #28] @ 78ef00 <__cxa_atexit@plt+0x782f5c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - bcc 79d320 <__cxa_atexit@plt+0x79137c> │ │ │ │ - ldr r1, [pc, #132] @ 79d35c <__cxa_atexit@plt+0x7913b8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #32]! │ │ │ │ - str lr, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - str r0, [r8, #20] │ │ │ │ - str r7, [r8, #24] │ │ │ │ - ldr r7, [pc, #104] @ 79d360 <__cxa_atexit@plt+0x7913bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78ef88 <__cxa_atexit@plt+0x782fe4> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [pc, #112] @ 78efa4 <__cxa_atexit@plt+0x783000> │ │ │ │ + ldr r0, [pc, #112] @ 78efa8 <__cxa_atexit@plt+0x783004> │ │ │ │ + add r2, r7, r2, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + add r9, r2, #8 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 78ef94 <__cxa_atexit@plt+0x782ff0> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, r8, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78ef64 <__cxa_atexit@plt+0x782fc0> │ │ │ │ + ldr r3, [pc, #48] @ 78efac <__cxa_atexit@plt+0x783008> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78ef5c <__cxa_atexit@plt+0x782fb8> │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + ldrsheq ip, [fp, #-100] @ 0xffffff9c │ │ │ │ + ldrsheq ip, [fp, #-192] @ 0xffffff40 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78f010 <__cxa_atexit@plt+0x78306c> │ │ │ │ + ldr r2, [pc, #80] @ 78f020 <__cxa_atexit@plt+0x78307c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + beq 78f004 <__cxa_atexit@plt+0x783060> │ │ │ │ + ldr r2, [pc, #56] @ 78f024 <__cxa_atexit@plt+0x783080> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 79d358 <__cxa_atexit@plt+0x7913b4> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r7, [pc, #16] @ 78f028 <__cxa_atexit@plt+0x783084> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, lr │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r1 │ │ │ │ - cmpeq sl, ip, lsr r2 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmpeq sl, r4, asr r2 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - smlalbteq r0, sl, r0, r9 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - cmpeq sl, r0, asr r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79d398 <__cxa_atexit@plt+0x7913f4> │ │ │ │ - ldr r3, [pc, #28] @ 79d3a8 <__cxa_atexit@plt+0x791404> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + smlaltteq r1, fp, r4, sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 78f050 <__cxa_atexit@plt+0x7830ac> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + ldr r1, [pc, #96] @ 78f0d0 <__cxa_atexit@plt+0x78312c> │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldmib r3, {r7, r8} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r1, r3, #40 @ 0x28 │ │ │ │ + cmp fp, r1 │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + bhi 78f0bc <__cxa_atexit@plt+0x783118> │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, #0 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str sl, [r7, #-12]! │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r7, [pc, #16] @ 78f0d4 <__cxa_atexit@plt+0x783130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq fp, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79d3e0 <__cxa_atexit@plt+0x79143c> │ │ │ │ - ldr r2, [pc, #28] @ 79d3ec <__cxa_atexit@plt+0x791448> │ │ │ │ + bcc 78f10c <__cxa_atexit@plt+0x783168> │ │ │ │ + ldr r2, [pc, #28] @ 78f118 <__cxa_atexit@plt+0x783174> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq lr, [sl, #-56] @ 0xffffffc8 │ │ │ │ - strdeq r0, [sl, #-136] @ 0xffffff78 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + ldrsbeq ip, [fp, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78f15c <__cxa_atexit@plt+0x7831b8> │ │ │ │ + ldr lr, [pc, #44] @ 78f164 <__cxa_atexit@plt+0x7831c0> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 78f168 <__cxa_atexit@plt+0x7831c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq fp, r0, asr r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78f1a8 <__cxa_atexit@plt+0x783204> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 78f1b4 <__cxa_atexit@plt+0x783210> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + @ instruction: 0x015bca94 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79d450 <__cxa_atexit@plt+0x7914ac> │ │ │ │ - ldr ip, [pc, #76] @ 79d468 <__cxa_atexit@plt+0x7914c4> │ │ │ │ - ldr lr, [pc, #76] @ 79d46c <__cxa_atexit@plt+0x7914c8> │ │ │ │ - ldm r5, {r1, r2, r3} │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r7, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add ip, r7, #8 │ │ │ │ - str r3, [r7, #20] │ │ │ │ - add r3, r7, #24 │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - sub r7, r6, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78f268 <__cxa_atexit@plt+0x7832c4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmda r5, {r1, r8} │ │ │ │ + blt 78f254 <__cxa_atexit@plt+0x7832b0> │ │ │ │ + ldr r1, [pc, #120] @ 78f278 <__cxa_atexit@plt+0x7832d4> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r2, #8] │ │ │ │ + beq 78f25c <__cxa_atexit@plt+0x7832b8> │ │ │ │ + ldr lr, [pc, #88] @ 78f27c <__cxa_atexit@plt+0x7832d8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ 78f280 <__cxa_atexit@plt+0x7832dc> │ │ │ │ add lr, pc, lr │ │ │ │ - stm ip, {r8, r9, sl} │ │ │ │ - stm r3, {r1, r2, lr} │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5] │ │ │ │ + str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79d470 <__cxa_atexit@plt+0x7914cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 78f284 <__cxa_atexit@plt+0x7832e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - smlaltbeq r0, sl, r4, r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmpeq fp, r0, lsl #6 │ │ │ │ + @ instruction: 0x014b1890 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 78f2c4 <__cxa_atexit@plt+0x783320> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r3, [pc, #12] @ 78f2c8 <__cxa_atexit@plt+0x783324> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq fp, r8, ror r2 │ │ │ │ + andeq r0, r0, r7, lsl #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 78f310 <__cxa_atexit@plt+0x78336c> │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [pc, #184] @ 78f3a8 <__cxa_atexit@plt+0x783404> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bge 78f388 <__cxa_atexit@plt+0x7833e4> │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + ldr r1, [pc, #104] @ 78f39c <__cxa_atexit@plt+0x7833f8> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79d4a4 <__cxa_atexit@plt+0x791500> │ │ │ │ - ldr r3, [pc, #24] @ 79d4b0 <__cxa_atexit@plt+0x79150c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 78f390 <__cxa_atexit@plt+0x7833ec> │ │ │ │ + ldr r3, [pc, #64] @ 78f3a0 <__cxa_atexit@plt+0x7833fc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r3, [pc, #36] @ 78f3a4 <__cxa_atexit@plt+0x783400> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + ldrheq ip, [fp, #-20] @ 0xffffffec │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 78f3d4 <__cxa_atexit@plt+0x783430> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #24] @ 78f3f4 <__cxa_atexit@plt+0x783450> │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78f47c <__cxa_atexit@plt+0x7834d8> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr lr, [pc, #112] @ 78f498 <__cxa_atexit@plt+0x7834f4> │ │ │ │ + ldr r0, [pc, #112] @ 78f49c <__cxa_atexit@plt+0x7834f8> │ │ │ │ + add r2, r7, r2, lsl #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + add r9, r2, #8 │ │ │ │ + str r3, [r8, #8] │ │ │ │ + ldr r0, [r0] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 78f488 <__cxa_atexit@plt+0x7834e4> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, r8, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78f458 <__cxa_atexit@plt+0x7834b4> │ │ │ │ + ldr r3, [pc, #48] @ 78f4a0 <__cxa_atexit@plt+0x7834fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r3, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 78f450 <__cxa_atexit@plt+0x7834ac> │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + cmpeq fp, r0, lsl #4 │ │ │ │ + ldrsheq ip, [fp, #-124] @ 0xffffff84 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78f508 <__cxa_atexit@plt+0x783564> │ │ │ │ + ldr r2, [pc, #84] @ 78f518 <__cxa_atexit@plt+0x783574> │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + beq 78f4fc <__cxa_atexit@plt+0x783558> │ │ │ │ + ldr r2, [pc, #56] @ 78f51c <__cxa_atexit@plt+0x783578> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 78f520 <__cxa_atexit@plt+0x78357c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strdeq r1, [fp, #-84] @ 0xffffffac │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 78f548 <__cxa_atexit@plt+0x7835a4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 78f574 <__cxa_atexit@plt+0x7835d0> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov sl, r7 │ │ │ │ + b 78f1c4 <__cxa_atexit@plt+0x783220> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79d4e8 <__cxa_atexit@plt+0x791544> │ │ │ │ - ldr r2, [pc, #28] @ 79d4f4 <__cxa_atexit@plt+0x791550> │ │ │ │ + bcc 78f5ac <__cxa_atexit@plt+0x783608> │ │ │ │ + ldr r2, [pc, #28] @ 78f5b8 <__cxa_atexit@plt+0x783614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq lr, [sl, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 18f69e0 <__cxa_atexit@plt+0x18eaa3c> │ │ │ │ - smlaltteq r0, sl, r8, r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79d59c <__cxa_atexit@plt+0x7915f8> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - cmp r3, r1 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - bcc 79d5a4 <__cxa_atexit@plt+0x791600> │ │ │ │ - ldr r3, [pc, #104] @ 79d5cc <__cxa_atexit@plt+0x791628> │ │ │ │ - ldr ip, [pc, #104] @ 79d5d0 <__cxa_atexit@plt+0x79162c> │ │ │ │ + cmpeq fp, r8, lsr r3 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 78f5dc <__cxa_atexit@plt+0x783638> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78f64c <__cxa_atexit@plt+0x7836a8> │ │ │ │ ldr r2, [r5] │ │ │ │ + stmdb r5, {r7, r8, r9, sl} │ │ │ │ + cmp sl, r2 │ │ │ │ + bge 78f638 <__cxa_atexit@plt+0x783694> │ │ │ │ + add r2, r9, sl, lsl #2 │ │ │ │ + ldr r1, [pc, #88] @ 78f65c <__cxa_atexit@plt+0x7836b8> │ │ │ │ + ldmib r7, {r8, sl} │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str sl, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 78f640 <__cxa_atexit@plt+0x78369c> │ │ │ │ + ldr r3, [pc, #52] @ 78f660 <__cxa_atexit@plt+0x7836bc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str lr, [r6, #8] │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r0, r7, ip} │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r1, #3 │ │ │ │ - mov r6, r1 │ │ │ │ - bx r2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 78db98 <__cxa_atexit@plt+0x781bf4> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79d5c8 <__cxa_atexit@plt+0x791624> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, lr │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r3 │ │ │ │ - cmpeq sl, r0, asr r7 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq sl, r0, lsr r7 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 79d6a0 <__cxa_atexit@plt+0x7916fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79d6ac <__cxa_atexit@plt+0x791708> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #176] @ 79d6bc <__cxa_atexit@plt+0x791718> │ │ │ │ - sub r0, r6, #34 @ 0x22 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr lr, [r7, #16] │ │ │ │ - ldr sl, [r7, #20] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #132] @ 79d6c0 <__cxa_atexit@plt+0x79171c> │ │ │ │ - ldr r2, [pc, #132] @ 79d6c4 <__cxa_atexit@plt+0x791720> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 79d6c8 <__cxa_atexit@plt+0x791724> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #129 @ 0x81 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #104] @ 79d6cc <__cxa_atexit@plt+0x791728> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r7, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 78f688 <__cxa_atexit@plt+0x7836e4> │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 78db98 <__cxa_atexit@plt+0x781bf4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r9, r5, #12 │ │ │ │ + mov ip, r6 │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldm r9, {r6, r8, r9} │ │ │ │ + ldr r2, [pc, #220] @ 78f788 <__cxa_atexit@plt+0x7837e4> │ │ │ │ + add r3, sl, r8, lsl #2 │ │ │ │ + mov lr, fp │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r0, [pc, #92] @ 79d6d0 <__cxa_atexit@plt+0x79172c> │ │ │ │ - str sl, [r3, #16] │ │ │ │ - mov r5, ip │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r0, [pc, #76] @ 79d6d4 <__cxa_atexit@plt+0x791730> │ │ │ │ - str r8, [r3, #28] │ │ │ │ - sub r8, r6, #19 │ │ │ │ + add fp, r3, #8 │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 78f770 <__cxa_atexit@plt+0x7837cc> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [fp] │ │ │ │ + strex r3, r7, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78f6cc <__cxa_atexit@plt+0x783728> │ │ │ │ + ldr r3, [pc, #168] @ 78f78c <__cxa_atexit@plt+0x7837e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r3, [sl] │ │ │ │ + add r3, r8, #1 │ │ │ │ + cmp r3, r9 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + bge 78f754 <__cxa_atexit@plt+0x7837b0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r0, r6, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #124] @ 78f790 <__cxa_atexit@plt+0x7837ec> │ │ │ │ + mov r3, #0 │ │ │ │ + ldmib r7, {r8, sl} │ │ │ │ + ldr r7, [r0, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + stmda r5, {r8, sl} │ │ │ │ + beq 78f75c <__cxa_atexit@plt+0x7837b8> │ │ │ │ + ldr r0, [pc, #84] @ 78f794 <__cxa_atexit@plt+0x7837f0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5] │ │ │ │ + b 78db98 <__cxa_atexit@plt+0x781bf4> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + b 78f764 <__cxa_atexit@plt+0x7837c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r4, lsl #29 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - cmpeq sl, r0, asr #2 │ │ │ │ - cmpeq sl, r4, lsl pc │ │ │ │ - ldrsbeq sp, [sl, #-224] @ 0xffffff20 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - cmpeq sl, r8, lsr #12 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ + ldr r1, [fp] │ │ │ │ + mov r0, r4 │ │ │ │ + stm sp, {ip, lr} │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldm sp, {ip, lr} │ │ │ │ + b 78f6c4 <__cxa_atexit@plt+0x783720> │ │ │ │ + cmpeq fp, r0, lsl #31 │ │ │ │ + cmpeq fp, r4, lsl #11 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmpeq fp, r8, ror #6 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79d738 <__cxa_atexit@plt+0x791794> │ │ │ │ - ldr r7, [pc, #76] @ 79d750 <__cxa_atexit@plt+0x7917ac> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 78f7ec <__cxa_atexit@plt+0x783848> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #52] @ 78f7fc <__cxa_atexit@plt+0x783858> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r7, [pc, #44] @ 79d754 <__cxa_atexit@plt+0x7917b0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #24] @ 79d758 <__cxa_atexit@plt+0x7917b4> │ │ │ │ + str r7, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmda r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #28] @ 78f800 <__cxa_atexit@plt+0x78385c> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #16] @ 78f804 <__cxa_atexit@plt+0x783860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - cmpeq sl, ip, asr r0 │ │ │ │ - ldrdeq r0, [sl, #-84] @ 0xffffffac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79d7a0 <__cxa_atexit@plt+0x7917fc> │ │ │ │ - ldr r2, [pc, #48] @ 79d7ac <__cxa_atexit@plt+0x791808> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x015bc494 │ │ │ │ + cmpeq fp, r0, lsr #6 │ │ │ │ + strdeq r1, [fp, #-44] @ 0xffffffd4 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78f86c <__cxa_atexit@plt+0x7838c8> │ │ │ │ + ldr r3, [pc, #72] @ 78f87c <__cxa_atexit@plt+0x7838d8> │ │ │ │ + ldr lr, [pc, #72] @ 78f880 <__cxa_atexit@plt+0x7838dc> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r8, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + b 78f5dc <__cxa_atexit@plt+0x783638> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + smlalbbeq r1, fp, r0, r2 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr r2, [pc, #172] @ 78f958 <__cxa_atexit@plt+0x7839b4> │ │ │ │ + cmp r0, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #40] @ 79d7b0 <__cxa_atexit@plt+0x79180c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #129 @ 0x81 │ │ │ │ - ldr r3, [pc, #32] @ 79d7b4 <__cxa_atexit@plt+0x791810> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [lr, #-4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r7] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + blt 78f920 <__cxa_atexit@plt+0x78397c> │ │ │ │ + ldr r0, [pc, #144] @ 78f95c <__cxa_atexit@plt+0x7839b8> │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r8, #0 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #0 │ │ │ │ + add r2, r7, r2, lsl #2 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r0, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 78f94c <__cxa_atexit@plt+0x7839a8> │ │ │ │ + cmp r2, #2 │ │ │ │ + ldrne r2, [r5] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + addne r2, r2, #1 │ │ │ │ + strne r2, [r5] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp r2, r1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + blt 78f8d8 <__cxa_atexit@plt+0x783934> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [pc, #52] @ 78f960 <__cxa_atexit@plt+0x7839bc> │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r8, [pc, #36] @ 78f964 <__cxa_atexit@plt+0x7839c0> │ │ │ │ + add r7, r3, r0 │ │ │ │ + mov r5, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, lsl sp │ │ │ │ - cmpeq sl, r0, ror #27 │ │ │ │ - ldrsheq sp, [sl, #-240] @ 0xffffff10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 18e821c <__cxa_atexit@plt+0x18dc278> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 18f68a8 <__cxa_atexit@plt+0x18ea904> │ │ │ │ - cmpeq sl, ip, lsr #10 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79d8c0 <__cxa_atexit@plt+0x79191c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79d8cc <__cxa_atexit@plt+0x791928> │ │ │ │ - stm sp, {r3, fp} │ │ │ │ - ldr ip, [pc, #224] @ 79d900 <__cxa_atexit@plt+0x79195c> │ │ │ │ - ldr r0, [pc, #224] @ 79d904 <__cxa_atexit@plt+0x791960> │ │ │ │ - mov r3, r8 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr fp, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #24] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - ldr ip, [pc, #176] @ 79d908 <__cxa_atexit@plt+0x791964> │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - ldr r6, [pc, #148] @ 79d90c <__cxa_atexit@plt+0x791968> │ │ │ │ - str r2, [r3, #24] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #20] │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79d8dc <__cxa_atexit@plt+0x791938> │ │ │ │ - ldr r3, [pc, #128] @ 79d914 <__cxa_atexit@plt+0x791970> │ │ │ │ + ldrheq ip, [fp, #-60] @ 0xffffffc4 │ │ │ │ + andeq r0, r0, r0, lsl #10 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r4, lsr r3 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 78f998 <__cxa_atexit@plt+0x7839f4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #32]! │ │ │ │ - str fp, [r8, #8] │ │ │ │ - str r9, [r8, #12] │ │ │ │ - str sl, [r8, #16] │ │ │ │ - str r7, [r8, #20] │ │ │ │ - str r0, [r8, #24] │ │ │ │ - ldr r7, [pc, #100] @ 79d918 <__cxa_atexit@plt+0x791974> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r7, asr #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 78f9dc <__cxa_atexit@plt+0x783a38> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r2, [pc, #56] @ 78f9fc <__cxa_atexit@plt+0x783a58> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78f9f4 <__cxa_atexit@plt+0x783a50> │ │ │ │ + b 78fa0c <__cxa_atexit@plt+0x783a68> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [pc, #20] @ 78fa00 <__cxa_atexit@plt+0x783a5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 79d910 <__cxa_atexit@plt+0x79196c> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r8, fp │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq fp, r0, lsl #5 │ │ │ │ + andeq r0, r0, r8, lsr #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, r6 │ │ │ │ + mov lr, fp │ │ │ │ + mov r6, #0 │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 78fad0 <__cxa_atexit@plt+0x783b2c> │ │ │ │ + ldmib r5, {r7, r8, sl} │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + add r3, r8, sl, lsl #2 │ │ │ │ + add r0, r0, r7, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr fp, [r0, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #212] @ 78fb1c <__cxa_atexit@plt+0x783b78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r0] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 78fab8 <__cxa_atexit@plt+0x783b14> │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, fp, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 78fa58 <__cxa_atexit@plt+0x783ab4> │ │ │ │ + ldr r0, [pc, #176] @ 78fb20 <__cxa_atexit@plt+0x783b7c> │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r1, sl, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r8] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + cmp r7, r0 │ │ │ │ + bge 78fafc <__cxa_atexit@plt+0x783b58> │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + add r7, r0, r7, lsl #2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #124] @ 78fb24 <__cxa_atexit@plt+0x783b80> │ │ │ │ + tst r7, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + bne 78fa18 <__cxa_atexit@plt+0x783a74> │ │ │ │ + b 78faf4 <__cxa_atexit@plt+0x783b50> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + stm sp, {ip, lr} │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldm sp, {ip, lr} │ │ │ │ + b 78fa54 <__cxa_atexit@plt+0x783ab0> │ │ │ │ + ldr r0, [pc, #84] @ 78fb2c <__cxa_atexit@plt+0x783b88> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5] │ │ │ │ + beq 78faf4 <__cxa_atexit@plt+0x783b50> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 78fb38 <__cxa_atexit@plt+0x783b94> │ │ │ │ + ldr r0, [r7] │ │ │ │ + b 78fb10 <__cxa_atexit@plt+0x783b6c> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [pc, #28] @ 78fb28 <__cxa_atexit@plt+0x783b84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - cmpeq sl, ip, ror #24 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ + cmpeq fp, ip, ror #23 │ │ │ │ + ldrsheq ip, [fp, #-16] │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq sl, r0, lsr #8 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - ldrsbeq sp, [sl, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + cmpeq fp, r0, ror #2 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, lsr #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [pc, #140] @ 78fbd4 <__cxa_atexit@plt+0x783c30> │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79d950 <__cxa_atexit@plt+0x7919ac> │ │ │ │ - ldr r3, [pc, #28] @ 79d960 <__cxa_atexit@plt+0x7919bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78fbc8 <__cxa_atexit@plt+0x783c24> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + add r3, r1, r3, lsl #2 │ │ │ │ + ldr r1, [pc, #88] @ 78fbd8 <__cxa_atexit@plt+0x783c34> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r2, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78fbc8 <__cxa_atexit@plt+0x783c24> │ │ │ │ + ldr r3, [pc, #40] @ 78fbdc <__cxa_atexit@plt+0x783c38> │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 18ec86c <__cxa_atexit@plt+0x18e08c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r1, r0, r9, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [pc, #92] @ 78fc54 <__cxa_atexit@plt+0x783cb0> │ │ │ │ + add r3, r2, r3, lsl #2 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + beq 78fc48 <__cxa_atexit@plt+0x783ca4> │ │ │ │ + ldr r2, [pc, #36] @ 78fc58 <__cxa_atexit@plt+0x783cb4> │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r4, r0, fp, lsl #11 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 78fc84 <__cxa_atexit@plt+0x783ce0> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r2, r0, sl, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ + mov ip, fp │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79d998 <__cxa_atexit@plt+0x7919f4> │ │ │ │ - ldr r2, [pc, #28] @ 79d9a4 <__cxa_atexit@plt+0x791a00> │ │ │ │ + bcc 78fd90 <__cxa_atexit@plt+0x783dec> │ │ │ │ + ldr r2, [pc, #264] @ 78fdb8 <__cxa_atexit@plt+0x783e14> │ │ │ │ + mov r8, r5 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr lr, [pc, #252] @ 78fdbc <__cxa_atexit@plt+0x783e18> │ │ │ │ + cmp r2, #0 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r8, #8]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr sl, [r8, #8] │ │ │ │ + ldr fp, [r8, #4] │ │ │ │ + add r0, sl, r0, lsl #2 │ │ │ │ + ldr r9, [r8, #12] │ │ │ │ + ldr r1, [r8, #-4] │ │ │ │ + add r7, r0, #8 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bne 78fda0 <__cxa_atexit@plt+0x783dfc> │ │ │ │ + sub r3, r6, #7 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 78fcfc <__cxa_atexit@plt+0x783d58> │ │ │ │ + str r9, [r5, #20] │ │ │ │ + ldr r7, [pc, #168] @ 78fdc0 <__cxa_atexit@plt+0x783e1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + str r7, [sl] │ │ │ │ + add r7, fp, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bge 78fd64 <__cxa_atexit@plt+0x783dc0> │ │ │ │ + ldr r3, [r5, #40] @ 0x28 │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #128] @ 78fdc4 <__cxa_atexit@plt+0x783e20> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 78fd80 <__cxa_atexit@plt+0x783ddc> │ │ │ │ + mov r5, r8 │ │ │ │ + mov fp, ip │ │ │ │ + b 78fa0c <__cxa_atexit@plt+0x783a68> │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + mov fp, ip │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [pc, #80] @ 78fdc8 <__cxa_atexit@plt+0x783e24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + mov fp, ip │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, lsl #28 │ │ │ │ - cmpeq sl, r8, ror #6 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79da04 <__cxa_atexit@plt+0x791a60> │ │ │ │ - ldr r3, [pc, #72] @ 79da1c <__cxa_atexit@plt+0x791a78> │ │ │ │ - ldr lr, [pc, #72] @ 79da20 <__cxa_atexit@plt+0x791a7c> │ │ │ │ - ldm r5, {r1, r2} │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + str ip, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 78fcf0 <__cxa_atexit@plt+0x783d4c> │ │ │ │ + cmpeq fp, r0, lsl #19 │ │ │ │ + cmpeq fp, r8, ror #30 │ │ │ │ + cmpeq fp, r0, asr pc │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + ldrsheq fp, [fp, #-228] @ 0xffffff1c │ │ │ │ + cmpeq fp, r8, lsr sp │ │ │ │ + andeq r1, r0, r9, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + ldrne r7, [r5, #16] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + addne r7, r7, #1 │ │ │ │ + strne r7, [r5, #16] │ │ │ │ + add r7, r3, #1 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + bge 78fe60 <__cxa_atexit@plt+0x783ebc> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [pc, #132] @ 78fe94 <__cxa_atexit@plt+0x783ef0> │ │ │ │ + mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r3, r7, #8 │ │ │ │ - stm r3, {r8, r9, sl} │ │ │ │ - add r3, r7, #20 │ │ │ │ - str r7, [r7, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r3, {r1, r2, lr} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79da24 <__cxa_atexit@plt+0x791a80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + add r7, r1, r7, lsl #2 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 78fe8c <__cxa_atexit@plt+0x783ee8> │ │ │ │ + cmp r1, #2 │ │ │ │ + ldrne r7, [r5, #16] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + addne r7, r7, #1 │ │ │ │ + strne r7, [r5, #16] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r0 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + blt 78fe14 <__cxa_atexit@plt+0x783e70> │ │ │ │ + ldr r7, [pc, #48] @ 78fe98 <__cxa_atexit@plt+0x783ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r8, [pc, #24] @ 78fe9c <__cxa_atexit@plt+0x783ef8> │ │ │ │ + add r7, r7, r3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - cmpeq sl, r0, lsl r3 │ │ │ │ - strdeq r0, [sl, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + ldrsheq fp, [fp, #-212] @ 0xffffff2c │ │ │ │ + cmpeq fp, ip, ror #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78ff5c <__cxa_atexit@plt+0x783fb8> │ │ │ │ + ldr r7, [pc, #188] @ 78ff80 <__cxa_atexit@plt+0x783fdc> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r6 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r3] │ │ │ │ - bcc 79da94 <__cxa_atexit@plt+0x791af0> │ │ │ │ - ldr r3, [pc, #72] @ 79dab0 <__cxa_atexit@plt+0x791b0c> │ │ │ │ - ldr lr, [pc, #72] @ 79dab4 <__cxa_atexit@plt+0x791b10> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r3, r7, #8 │ │ │ │ - stm r3, {r8, r9, sl} │ │ │ │ - add r3, r7, #20 │ │ │ │ - str r7, [r7, #32] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r3, {r1, r2, lr} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79dab8 <__cxa_atexit@plt+0x791b14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - hvceq 41004 @ 0xa02c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79db38 <__cxa_atexit@plt+0x791b94> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #116] @ 79db54 <__cxa_atexit@plt+0x791bb0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79db40 <__cxa_atexit@plt+0x791b9c> │ │ │ │ - ldr r3, [pc, #96] @ 79db58 <__cxa_atexit@plt+0x791bb4> │ │ │ │ - mov r7, r5 │ │ │ │ tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 79db28 <__cxa_atexit@plt+0x791b84> │ │ │ │ - ldr r7, [pc, #72] @ 79db5c <__cxa_atexit@plt+0x791bb8> │ │ │ │ + str r9, [r3, #-4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 78ff40 <__cxa_atexit@plt+0x783f9c> │ │ │ │ + ldr r1, [pc, #164] @ 78ff84 <__cxa_atexit@plt+0x783fe0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr sl, [sl, #3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5] │ │ │ │ + beq 78ff50 <__cxa_atexit@plt+0x783fac> │ │ │ │ + ldr r2, [pc, #136] @ 78ff88 <__cxa_atexit@plt+0x783fe4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78ff6c <__cxa_atexit@plt+0x783fc8> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [pc, #116] @ 78ff94 <__cxa_atexit@plt+0x783ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r8, [pc, #92] @ 78ff98 <__cxa_atexit@plt+0x783ff4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79db60 <__cxa_atexit@plt+0x791bbc> │ │ │ │ + ldr r7, [pc, #44] @ 78ff90 <__cxa_atexit@plt+0x783fec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 78ff8c <__cxa_atexit@plt+0x783fe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrheq sp, [sl, #-152] @ 0xffffff68 │ │ │ │ - @ instruction: 0xffffaadc │ │ │ │ - ldrdeq r0, [sl, #-4] │ │ │ │ - smlaltbeq r0, sl, r4, r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x014b0b9c │ │ │ │ + strheq r0, [fp, #-184] @ 0xffffff48 │ │ │ │ + @ instruction: 0xfffff8f0 │ │ │ │ + cmpeq fp, r0, asr #26 │ │ │ │ + hvceq 45236 @ 0xb0b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79dbb0 <__cxa_atexit@plt+0x791c0c> │ │ │ │ - ldr r2, [pc, #52] @ 79dbc0 <__cxa_atexit@plt+0x791c1c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 79003c <__cxa_atexit@plt+0x784098> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #12] │ │ │ │ + beq 790020 <__cxa_atexit@plt+0x78407c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #108] @ 790040 <__cxa_atexit@plt+0x78409c> │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #16] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - hvceq 40976 @ 0xa010 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + str r2, [r3, #4] │ │ │ │ + sub r2, r3, #44 @ 0x2c │ │ │ │ + cmp fp, r2 │ │ │ │ + str r7, [r3] │ │ │ │ + bhi 790028 <__cxa_atexit@plt+0x784084> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #76] @ 790048 <__cxa_atexit@plt+0x7840a4> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79dbfc <__cxa_atexit@plt+0x791c58> │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r3 │ │ │ │ - b 181bc58 <__cxa_atexit@plt+0x180fcb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #52] @ 79004c <__cxa_atexit@plt+0x7840a8> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 790044 <__cxa_atexit@plt+0x7840a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r4, lsr r1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r9, r5, #32 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 79dcd0 <__cxa_atexit@plt+0x791d2c> │ │ │ │ - ldr lr, [pc, #168] @ 79dcd8 <__cxa_atexit@plt+0x791d34> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + smlaltteq r0, fp, r0, sl │ │ │ │ + @ instruction: 0xfffff810 │ │ │ │ + cmpeq fp, r0, ror #24 │ │ │ │ + smlalbteq r0, fp, r0, sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - add lr, r3, #16 │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + ldr r2, [pc, #96] @ 7900cc <__cxa_atexit@plt+0x784128> │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - stm lr, {r1, r7, sl} │ │ │ │ - beq 79dcac <__cxa_atexit@plt+0x791d08> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 79dcbc <__cxa_atexit@plt+0x791d18> │ │ │ │ - ldr r7, [pc, #84] @ 79dcdc <__cxa_atexit@plt+0x791d38> │ │ │ │ - ldr r5, [r8, #1] │ │ │ │ - ldr r1, [pc, #80] @ 79dce0 <__cxa_atexit@plt+0x791d3c> │ │ │ │ + sub r2, r3, #44 @ 0x2c │ │ │ │ + cmp fp, r2 │ │ │ │ + str r7, [r3] │ │ │ │ + bhi 7900b8 <__cxa_atexit@plt+0x784114> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [pc, #60] @ 7900d0 <__cxa_atexit@plt+0x78412c> │ │ │ │ + mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r9] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r1 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #36] @ 7900d4 <__cxa_atexit@plt+0x784130> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79dce4 <__cxa_atexit@plt+0x791d40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #24] @ 7900d8 <__cxa_atexit@plt+0x784134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - teqeq r3, pc, ror fp │ │ │ │ - cmpeq sl, r8, lsl #31 │ │ │ │ - qdaddeq r0, ip, sl │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 79dd28 <__cxa_atexit@plt+0x791d84> │ │ │ │ - ldr r3, [pc, #48] @ 79dd40 <__cxa_atexit@plt+0x791d9c> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r8, [pc, #44] @ 79dd44 <__cxa_atexit@plt+0x791da0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r7, [pc, #12] @ 79dd3c <__cxa_atexit@plt+0x791d98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffff778 │ │ │ │ + cmpeq fp, r8, asr #23 │ │ │ │ + cmpeq fp, r0, asr sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 790110 <__cxa_atexit@plt+0x78416c> │ │ │ │ + ldr r2, [pc, #40] @ 790128 <__cxa_atexit@plt+0x784184> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, lsl pc │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - teqeq r3, r7 @ │ │ │ │ - strdeq pc, [r9, #-252] @ 0xffffff04 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 79dd6c <__cxa_atexit@plt+0x791dc8> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #20] @ 79012c <__cxa_atexit@plt+0x784188> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 15a04e8 <__cxa_atexit@plt+0x1594544> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq pc, [r9, #-244] @ 0xffffff0c │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79de00 <__cxa_atexit@plt+0x791e5c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsbeq fp, [fp, #-116] @ 0xffffff8c │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #64 @ 0x40 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7901d4 <__cxa_atexit@plt+0x784230> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 79de14 <__cxa_atexit@plt+0x791e70> │ │ │ │ - ldr r8, [pc, #136] @ 79de28 <__cxa_atexit@plt+0x791e84> │ │ │ │ - ldr lr, [pc, #136] @ 79de2c <__cxa_atexit@plt+0x791e88> │ │ │ │ - ldr r9, [r5, #16]! │ │ │ │ - ldr r1, [pc, #132] @ 79de30 <__cxa_atexit@plt+0x791e8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ble 790174 <__cxa_atexit@plt+0x7841d0> │ │ │ │ + ldr r7, [pc, #136] @ 7901f0 <__cxa_atexit@plt+0x78424c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r2, [pc, #96] @ 7901e4 <__cxa_atexit@plt+0x784240> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + cmp r1, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + blt 7901c4 <__cxa_atexit@plt+0x784220> │ │ │ │ + ldr r2, [pc, #60] @ 7901e8 <__cxa_atexit@plt+0x784244> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7901cc <__cxa_atexit@plt+0x784228> │ │ │ │ + b 7901fc <__cxa_atexit@plt+0x784258> │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7901ec <__cxa_atexit@plt+0x784248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, ip, asr r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq fp, r8, asr #18 │ │ │ │ + cmpeq fp, r8, lsl r4 │ │ │ │ + andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + mov r3, #0 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + cmp r0, #1 │ │ │ │ + stmda r5, {r0, r1} │ │ │ │ + blt 790280 <__cxa_atexit@plt+0x7842dc> │ │ │ │ + ldr r1, [pc, #112] @ 7902a0 <__cxa_atexit@plt+0x7842fc> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-20]! @ 0xffffffec │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + beq 790294 <__cxa_atexit@plt+0x7842f0> │ │ │ │ + ldr lr, [pc, #80] @ 7902a4 <__cxa_atexit@plt+0x784300> │ │ │ │ + ldr r1, [pc, #80] @ 7902a8 <__cxa_atexit@plt+0x784304> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr ip, [r5, #-8] │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r3, #23 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - str r8, [r6, #4] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ - ldr r7, [pc, #28] @ 79de24 <__cxa_atexit@plt+0x791e80> │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [pc, #36] @ 7902ac <__cxa_atexit@plt+0x784308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r4, asr #28 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmpeq sl, r0, lsl #15 │ │ │ │ - cmppeq r9, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79deb4 <__cxa_atexit@plt+0x791f10> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79debc <__cxa_atexit@plt+0x791f18> │ │ │ │ - ldr r1, [pc, #100] @ 79ded0 <__cxa_atexit@plt+0x791f2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr lr, [pc, #92] @ 79ded4 <__cxa_atexit@plt+0x791f30> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - ldr sl, [r7, #16] │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - ldr r0, [pc, #68] @ 79ded8 <__cxa_atexit@plt+0x791f34> │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - add r2, lr, #209 @ 0xd1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r1, ip} │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - b 190fecc <__cxa_atexit@plt+0x1903f28> │ │ │ │ - mov r6, r3 │ │ │ │ - b 79dec4 <__cxa_atexit@plt+0x791f20> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, lsr #12 │ │ │ │ - ldrsheq sp, [sl, #-96] @ 0xffffffa0 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrsbeq fp, [fp, #-40] @ 0xffffffd8 │ │ │ │ + ldrsheq fp, [fp, #-40] @ 0xffffffd8 │ │ │ │ + andeq r6, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 7902ec <__cxa_atexit@plt+0x784348> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r3, [pc, #12] @ 7902f0 <__cxa_atexit@plt+0x78434c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq fp, r0, asr r2 │ │ │ │ + andeq ip, r0, sp, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 790324 <__cxa_atexit@plt+0x784380> │ │ │ │ + ldr r8, [r5, #24]! │ │ │ │ + ldr r3, [pc, #188] @ 7903d0 <__cxa_atexit@plt+0x78442c> │ │ │ │ + ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bge 7903a0 <__cxa_atexit@plt+0x7843fc> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r1, [pc, #112] @ 7903c0 <__cxa_atexit@plt+0x78441c> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + beq 7903b4 <__cxa_atexit@plt+0x784410> │ │ │ │ + ldr r3, [pc, #76] @ 7903c4 <__cxa_atexit@plt+0x784420> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r3, [pc, #48] @ 7903c8 <__cxa_atexit@plt+0x784424> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r7, [pc, #36] @ 7903cc <__cxa_atexit@plt+0x784428> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #56]! @ 0x38 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x015bb19c │ │ │ │ + ldrsbeq fp, [fp, #-24] @ 0xffffffe8 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r7, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 79042c <__cxa_atexit@plt+0x784488> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp r7, r3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bge 790440 <__cxa_atexit@plt+0x78449c> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #64] @ 790454 <__cxa_atexit@plt+0x7844b0> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 79044c <__cxa_atexit@plt+0x7844a8> │ │ │ │ + b 7901fc <__cxa_atexit@plt+0x784258> │ │ │ │ + ldr r7, [pc, #36] @ 790458 <__cxa_atexit@plt+0x7844b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #32 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmppeq r9, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + cmpeq fp, ip, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 18f25f0 <__cxa_atexit@plt+0x18e664c> │ │ │ │ - cmppeq r9, r0, asr lr @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79e004 <__cxa_atexit@plt+0x792060> │ │ │ │ - ldr r2, [pc, #240] @ 79e024 <__cxa_atexit@plt+0x792080> │ │ │ │ - add lr, r7, #2 │ │ │ │ - ldr r7, [r7, #14] │ │ │ │ - ldm lr, {r1, sl, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7904d0 <__cxa_atexit@plt+0x78452c> │ │ │ │ + ldr r3, [pc, #124] @ 7904f8 <__cxa_atexit@plt+0x784554> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - beq 79dfe0 <__cxa_atexit@plt+0x79203c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #52 @ 0x34 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 79e00c <__cxa_atexit@plt+0x792068> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - cmp r0, #11 │ │ │ │ - bge 79dff0 <__cxa_atexit@plt+0x79204c> │ │ │ │ - ldr r0, [pc, #164] @ 79e028 <__cxa_atexit@plt+0x792084> │ │ │ │ - ldr r3, [r5] │ │ │ │ - sub ip, r2, #19 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r8, [pc, #148] @ 79e02c <__cxa_atexit@plt+0x792088> │ │ │ │ - sub r0, r2, #11 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - add r0, r6, #8 │ │ │ │ - str ip, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #44] @ 0x2c │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - ldr r7, [pc, #112] @ 79e030 <__cxa_atexit@plt+0x79208c> │ │ │ │ - str r6, [r6, #32] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - ldr r7, [pc, #100] @ 79e034 <__cxa_atexit@plt+0x792090> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 79e038 <__cxa_atexit@plt+0x792094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 7904c0 <__cxa_atexit@plt+0x78451c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7904e0 <__cxa_atexit@plt+0x78453c> │ │ │ │ + ldr r7, [pc, #96] @ 790500 <__cxa_atexit@plt+0x78455c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add r2, r2, #4 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - cmpeq sl, ip, ror #15 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmpeq sl, r4, asr ip │ │ │ │ - cmppeq r9, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 79e0ec <__cxa_atexit@plt+0x792148> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #11 │ │ │ │ - bge 79e0d8 <__cxa_atexit@plt+0x792134> │ │ │ │ - ldr r7, [pc, #144] @ 79e0fc <__cxa_atexit@plt+0x792158> │ │ │ │ - ldr lr, [pc, #144] @ 79e100 <__cxa_atexit@plt+0x79215c> │ │ │ │ - ldr r8, [pc, #144] @ 79e104 <__cxa_atexit@plt+0x792160> │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 7904fc <__cxa_atexit@plt+0x784558> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r2, [pc, #132] @ 79e108 <__cxa_atexit@plt+0x792164> │ │ │ │ - sub r7, r3, #11 │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add r0, r6, #40 @ 0x28 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r0, {r1, r2, r7} │ │ │ │ - ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #44] @ 79e10c <__cxa_atexit@plt+0x792168> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - ldrsheq sp, [sl, #-104] @ 0xffffff98 │ │ │ │ - cmpeq sl, ip, ror #22 │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79e164 <__cxa_atexit@plt+0x7921c0> │ │ │ │ - ldr lr, [pc, #68] @ 79e17c <__cxa_atexit@plt+0x7921d8> │ │ │ │ - ldm r5, {r0, r2} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r8, r9} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r1 │ │ │ │ - b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ - ldr r7, [pc, #20] @ 79e180 <__cxa_atexit@plt+0x7921dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - cmppeq r9, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [r9, #-176] @ 0xffffff50 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 79e210 <__cxa_atexit@plt+0x79226c> │ │ │ │ - ldr r0, [pc, #156] @ 79e240 <__cxa_atexit@plt+0x79229c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r7, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - ldr r0, [pc, #140] @ 79e244 <__cxa_atexit@plt+0x7922a0> │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r5, {r0, r7} │ │ │ │ - ldr r0, [pc, #124] @ 79e248 <__cxa_atexit@plt+0x7922a4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - add sl, r0, #1 │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - bcc 79e218 <__cxa_atexit@plt+0x792274> │ │ │ │ - ldr r1, [pc, #88] @ 79e250 <__cxa_atexit@plt+0x7922ac> │ │ │ │ - add lr, r6, #8 │ │ │ │ - stm lr, {r0, r3, r8, ip} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - sub r8, r2, #14 │ │ │ │ - mov r6, r2 │ │ │ │ - b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 79e24c <__cxa_atexit@plt+0x7922a8> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, ip │ │ │ │ - mov sl, r0 │ │ │ │ - mov r1, #20 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - bx r3 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrsbeq sp, [sl, #-40] @ 0xffffffd8 │ │ │ │ - ldrheq sp, [sl, #-88] @ 0xffffffa8 │ │ │ │ - cmppeq r9, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffd1c │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmpeq fp, r0, asr r6 │ │ │ │ + cmpeq fp, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79e288 <__cxa_atexit@plt+0x7922e4> │ │ │ │ - ldr r2, [pc, #28] @ 79e294 <__cxa_atexit@plt+0x7922f0> │ │ │ │ + bcc 790540 <__cxa_atexit@plt+0x78459c> │ │ │ │ + ldr r2, [pc, #36] @ 79054c <__cxa_atexit@plt+0x7845a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #4 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, lsl r5 │ │ │ │ - ldrdeq pc, [r9, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79e2f8 <__cxa_atexit@plt+0x792354> │ │ │ │ - ldr r7, [pc, #76] @ 79e310 <__cxa_atexit@plt+0x79236c> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - ldr r7, [pc, #44] @ 79e314 <__cxa_atexit@plt+0x792370> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #24] @ 79e318 <__cxa_atexit@plt+0x792374> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x015ad49c │ │ │ │ - smlalbbeq pc, r9, r4, sl @ │ │ │ │ - cmppeq r9, r4, asr sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r6, sl, lsl r0 │ │ │ │ + ldrsheq sl, [fp, #-252] @ 0xffffff04 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 79e3a0 <__cxa_atexit@plt+0x7923fc> │ │ │ │ - mov r0, r1 │ │ │ │ - str fp, [sp] │ │ │ │ - mov fp, r9 │ │ │ │ - ldm r1, {r3, r9} │ │ │ │ - ldr r2, [r0, #8]! │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - ldr ip, [pc, #124] @ 79e3d8 <__cxa_atexit@plt+0x792434> │ │ │ │ - stmda r1, {r3, r9} │ │ │ │ - str r2, [r1, #4] │ │ │ │ - add r1, r6, #20 │ │ │ │ - add ip, pc, ip │ │ │ │ - cmp lr, r1 │ │ │ │ - str ip, [r0] │ │ │ │ - bcc 79e3b4 <__cxa_atexit@plt+0x792410> │ │ │ │ - ldr r5, [pc, #104] @ 79e3e4 <__cxa_atexit@plt+0x792440> │ │ │ │ - add lr, r6, #12 │ │ │ │ - stm lr, {r3, r8, fp} │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r5, sl} │ │ │ │ - sub r8, r1, #14 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov sl, r2 │ │ │ │ - b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ - ldr r7, [pc, #56] @ 79e3e0 <__cxa_atexit@plt+0x79243c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79e3dc <__cxa_atexit@plt+0x792438> │ │ │ │ - mov r9, fp │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79058c <__cxa_atexit@plt+0x7845e8> │ │ │ │ + ldr r2, [pc, #44] @ 79059c <__cxa_atexit@plt+0x7845f8> │ │ │ │ + ldr r1, [pc, #44] @ 7905a0 <__cxa_atexit@plt+0x7845fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7ffa74 <__cxa_atexit@plt+0x7f3ad0> │ │ │ │ + ldr r7, [pc, #16] @ 7905a4 <__cxa_atexit@plt+0x784600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaltbeq pc, r9, ip, r9 @ │ │ │ │ - smlaltteq pc, r9, r4, r9 @ │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmpeq fp, r0, ror pc │ │ │ │ + smlaltbeq r0, fp, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79e41c <__cxa_atexit@plt+0x792478> │ │ │ │ - ldr r2, [pc, #28] @ 79e428 <__cxa_atexit@plt+0x792484> │ │ │ │ + bcc 7905e0 <__cxa_atexit@plt+0x78463c> │ │ │ │ + ldr r2, [pc, #32] @ 7905ec <__cxa_atexit@plt+0x784648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, ip, ror r3 │ │ │ │ - cmppeq r9, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 79e4dc <__cxa_atexit@plt+0x792538> │ │ │ │ - mov r1, r5 │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r2, [r7, #14] │ │ │ │ - str ip, [r1, #-4]! │ │ │ │ - sub r0, r1, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r0 │ │ │ │ - stmdb r1, {r2, r3} │ │ │ │ - bhi 79e4ec <__cxa_atexit@plt+0x792548> │ │ │ │ - stm sp, {r0, r8, fp} │ │ │ │ - ldr r0, [pc, #176] @ 79e530 <__cxa_atexit@plt+0x79258c> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov fp, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r0, r6, #20 │ │ │ │ - mov sl, r9 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp lr, r0 │ │ │ │ - stm r8, {r2, r3, ip} │ │ │ │ - bcc 79e500 <__cxa_atexit@plt+0x79255c> │ │ │ │ - ldr r5, [pc, #144] @ 79e53c <__cxa_atexit@plt+0x792598> │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r5, fp} │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - sub r8, r0, #14 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, ip │ │ │ │ - b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 79e538 <__cxa_atexit@plt+0x792594> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #44] @ 79e534 <__cxa_atexit@plt+0x792590> │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, fp │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - cmppeq r9, r4, asr r8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0149f898 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0x015bb590 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79e57c <__cxa_atexit@plt+0x7925d8> │ │ │ │ - ldr r2, [pc, #44] @ 79e594 <__cxa_atexit@plt+0x7925f0> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79062c <__cxa_atexit@plt+0x784688> │ │ │ │ + ldr r2, [pc, #44] @ 79063c <__cxa_atexit@plt+0x784698> │ │ │ │ + ldr r1, [pc, #44] @ 790640 <__cxa_atexit@plt+0x78469c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9, sl} │ │ │ │ - sub r8, r6, #14 │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ - ldr r7, [pc, #20] @ 79e598 <__cxa_atexit@plt+0x7925f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r3 │ │ │ │ + b 7ffa74 <__cxa_atexit@plt+0x7f3ad0> │ │ │ │ + ldr r7, [pc, #16] @ 790644 <__cxa_atexit@plt+0x7846a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - cmppeq r9, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ - smlaltteq pc, r9, ip, r7 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 79e64c <__cxa_atexit@plt+0x7926a8> │ │ │ │ - mov r1, r5 │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r2, [r7, #14] │ │ │ │ - str ip, [r1, #-4]! │ │ │ │ - sub r0, r1, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r0 │ │ │ │ - stmdb r1, {r2, r3} │ │ │ │ - bhi 79e65c <__cxa_atexit@plt+0x7926b8> │ │ │ │ - stm sp, {r0, r8, fp} │ │ │ │ - ldr r0, [pc, #176] @ 79e6a0 <__cxa_atexit@plt+0x7926fc> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov fp, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r0, r6, #20 │ │ │ │ - mov sl, r9 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp lr, r0 │ │ │ │ - stm r8, {r2, r3, ip} │ │ │ │ - bcc 79e670 <__cxa_atexit@plt+0x7926cc> │ │ │ │ - ldr r5, [pc, #144] @ 79e6ac <__cxa_atexit@plt+0x792708> │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r5, fp} │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - sub r8, r0, #14 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, ip │ │ │ │ - b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 79e6a8 <__cxa_atexit@plt+0x792704> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #44] @ 79e6a4 <__cxa_atexit@plt+0x792700> │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, fp │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - smlaltteq pc, r9, r4, r6 @ │ │ │ │ - cmppeq r9, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff8f8 │ │ │ │ - smlaltteq pc, r9, r4, r6 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + ldrsbeq sl, [fp, #-224] @ 0xffffff20 │ │ │ │ + cmpeq fp, r4, lsl #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 79066c <__cxa_atexit@plt+0x7846c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 79e748 <__cxa_atexit@plt+0x7927a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 79e754 <__cxa_atexit@plt+0x7927b0> │ │ │ │ - ldr lr, [pc, #128] @ 79e764 <__cxa_atexit@plt+0x7927c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ 79e768 <__cxa_atexit@plt+0x7927c4> │ │ │ │ - add r8, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r8, {r1, r2, r8} │ │ │ │ - ldr r0, [pc, #100] @ 79e76c <__cxa_atexit@plt+0x7927c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #88] @ 79e770 <__cxa_atexit@plt+0x7927cc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #129 @ 0x81 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #76] @ 79e774 <__cxa_atexit@plt+0x7927d0> │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7906b4 <__cxa_atexit@plt+0x784710> │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #32] @ 7906c0 <__cxa_atexit@plt+0x78471c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - stm lr, {r1, r2, r8} │ │ │ │ - sub r8, r6, #14 │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sl, r4, lsr #27 │ │ │ │ - cmpeq sl, ip, ror r0 │ │ │ │ - cmpeq sl, r0, asr lr │ │ │ │ - cmpeq sl, ip, lsl #28 │ │ │ │ - cmppeq r9, r8, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r0, lsl #11 │ │ │ │ + cmpeq fp, ip, lsr r4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79e7cc <__cxa_atexit@plt+0x792828> │ │ │ │ - ldr r7, [pc, #64] @ 79e7e4 <__cxa_atexit@plt+0x792840> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - ldr r7, [pc, #40] @ 79e7e8 <__cxa_atexit@plt+0x792844> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #24] @ 79e7ec <__cxa_atexit@plt+0x792848> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - cmpeq sl, r8, asr #31 │ │ │ │ - ldrdeq pc, [r9, #-80] @ 0xffffffb0 │ │ │ │ - smlaltbeq pc, r9, r4, r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79e854 <__cxa_atexit@plt+0x7928b0> │ │ │ │ - ldr r2, [pc, #108] @ 79e87c <__cxa_atexit@plt+0x7928d8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - add r2, r6, #20 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp r0, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bcc 79e85c <__cxa_atexit@plt+0x7928b8> │ │ │ │ - ldr r3, [pc, #68] @ 79e884 <__cxa_atexit@plt+0x7928e0> │ │ │ │ - str r1, [r6, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r6, {r3, r8, r9, sl} │ │ │ │ - sub r8, r2, #14 │ │ │ │ - mov r6, r2 │ │ │ │ - b 181cc14 <__cxa_atexit@plt+0x1810c70> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79e880 <__cxa_atexit@plt+0x7928dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r4, lsl #25 │ │ │ │ - cmppeq r9, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - cmppeq r9, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov ip, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 79e938 <__cxa_atexit@plt+0x792994> │ │ │ │ - mov r1, r5 │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r2, [r7, #14] │ │ │ │ - str ip, [r1, #-4]! │ │ │ │ - sub r0, r1, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r0 │ │ │ │ - stmdb r1, {r2, r3} │ │ │ │ - bhi 79e948 <__cxa_atexit@plt+0x7929a4> │ │ │ │ - stm sp, {r0, r8, fp} │ │ │ │ - ldr r0, [pc, #176] @ 79e98c <__cxa_atexit@plt+0x7929e8> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - mov fp, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r0, r6, #20 │ │ │ │ - mov sl, r9 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp lr, r0 │ │ │ │ - stm r8, {r2, r3, ip} │ │ │ │ - bcc 79e95c <__cxa_atexit@plt+0x7929b8> │ │ │ │ - ldr r5, [pc, #144] @ 79e998 <__cxa_atexit@plt+0x7929f4> │ │ │ │ - str sl, [r6, #20] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r5, fp} │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - sub r8, r0, #14 │ │ │ │ - str r5, [r6, #16] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r9, r3 │ │ │ │ - mov sl, ip │ │ │ │ - b 180c908 <__cxa_atexit@plt+0x1800964> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 79e994 <__cxa_atexit@plt+0x7929f0> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #44] @ 79e990 <__cxa_atexit@plt+0x7929ec> │ │ │ │ - mov r9, sl │ │ │ │ - mov sl, fp │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - ldr r5, [sp] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r0 │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffffb08 │ │ │ │ - strdeq pc, [r9, #-56] @ 0xffffffc8 │ │ │ │ - cmppeq r9, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff60c │ │ │ │ - cmppeq r9, r8, lsl #8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79ea14 <__cxa_atexit@plt+0x792a70> │ │ │ │ - ldr r6, [pc, #124] @ 79ea3c <__cxa_atexit@plt+0x792a98> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - add r6, r3, #24 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bcc 79ea20 <__cxa_atexit@plt+0x792a7c> │ │ │ │ - ldr r7, [pc, #84] @ 79ea44 <__cxa_atexit@plt+0x792aa0> │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79070c <__cxa_atexit@plt+0x784768> │ │ │ │ + ldr r7, [pc, #52] @ 79071c <__cxa_atexit@plt+0x784778> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r1, [r3, #20] │ │ │ │ - ldr r7, [pc, #64] @ 79ea48 <__cxa_atexit@plt+0x792aa4> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 790700 <__cxa_atexit@plt+0x78475c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 790730 <__cxa_atexit@plt+0x78478c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79ea40 <__cxa_atexit@plt+0x792a9c> │ │ │ │ + ldr r7, [pc, #12] @ 790720 <__cxa_atexit@plt+0x78477c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq ip, [sl, #-164] @ 0xffffff5c │ │ │ │ - hvceq 40760 @ 0x9f38 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - cmpeq sl, r0, lsl #27 │ │ │ │ - cmppeq r9, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq fp, r8, lsr #8 │ │ │ │ + smlaltteq r0, fp, r0, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 79eabc <__cxa_atexit@plt+0x792b18> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - cmp r0, r6 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - bcc 79eac8 <__cxa_atexit@plt+0x792b24> │ │ │ │ - ldr r1, [pc, #88] @ 79eaec <__cxa_atexit@plt+0x792b48> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #200] @ 790800 <__cxa_atexit@plt+0x78485c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + beq 7907e8 <__cxa_atexit@plt+0x784844> │ │ │ │ + ldr r1, [pc, #172] @ 790804 <__cxa_atexit@plt+0x784860> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r8, [r3, #24] │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #64] @ 79eaf0 <__cxa_atexit@plt+0x792b4c> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79eae8 <__cxa_atexit@plt+0x792b44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + beq 7907e8 <__cxa_atexit@plt+0x784844> │ │ │ │ + ldr r1, [pc, #144] @ 790808 <__cxa_atexit@plt+0x784864> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + beq 7907e8 <__cxa_atexit@plt+0x784844> │ │ │ │ + ldr r1, [pc, #88] @ 7907f0 <__cxa_atexit@plt+0x78484c> │ │ │ │ + orr r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #80] @ 7907f4 <__cxa_atexit@plt+0x784850> │ │ │ │ + sub r2, r3, r2 │ │ │ │ + and r0, r1, r2, lsr #2 │ │ │ │ + and r1, r2, r1 │ │ │ │ + add r0, r1, r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #80] @ 79080c <__cxa_atexit@plt+0x784868> │ │ │ │ + ldr r8, [pc, #60] @ 7907fc <__cxa_atexit@plt+0x784858> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 7907f8 <__cxa_atexit@plt+0x784854> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r0, r0, r8 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #52] @ 790810 <__cxa_atexit@plt+0x78486c> │ │ │ │ + mul r2, r0, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq pc, [r9, #-32] @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0xfffff6f8 │ │ │ │ - ldrsbeq ip, [sl, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #108 @ 0x6c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79eb9c <__cxa_atexit@plt+0x792bf8> │ │ │ │ - ldr r3, [pc, #152] @ 79ebb4 <__cxa_atexit@plt+0x792c10> │ │ │ │ - ldr r2, [pc, #152] @ 79ebb8 <__cxa_atexit@plt+0x792c14> │ │ │ │ - ldr ip, [pc, #152] @ 79ebbc <__cxa_atexit@plt+0x792c18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r3, r7, #52 @ 0x34 │ │ │ │ - stm r3, {r8, r9, sl} │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + andeq r0, r0, r4, asr r2 │ │ │ │ + @ instruction: 0x015bb49c │ │ │ │ + strdeq r0, [fp, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #172] @ 7908d4 <__cxa_atexit@plt+0x784930> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r7, #64 @ 0x40 │ │ │ │ - stm r3, {r0, r2, r8, r9, sl} │ │ │ │ - add r2, r7, #8 │ │ │ │ - add ip, pc, ip │ │ │ │ - stm r2, {r8, r9, sl} │ │ │ │ - add r2, r7, #28 │ │ │ │ - stm r2, {r8, r9, sl} │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ - str r0, [r7, #20] │ │ │ │ - str ip, [r7, #24] │ │ │ │ - ldr r3, [pc, #88] @ 79ebc0 <__cxa_atexit@plt+0x792c1c> │ │ │ │ - mov r2, r7 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #44]! @ 0x2c │ │ │ │ - ldr r0, [pc, #72] @ 79ebc4 <__cxa_atexit@plt+0x792c20> │ │ │ │ - add r3, r7, #88 @ 0x58 │ │ │ │ - sub lr, r6, #78 @ 0x4e │ │ │ │ - sub r1, r6, #35 @ 0x23 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r7, #104] @ 0x68 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79ebc8 <__cxa_atexit@plt+0x792c24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #108 @ 0x6c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + beq 7908bc <__cxa_atexit@plt+0x784918> │ │ │ │ + ldr r2, [pc, #144] @ 7908d8 <__cxa_atexit@plt+0x784934> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + beq 7908bc <__cxa_atexit@plt+0x784918> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [pc, #88] @ 7908c4 <__cxa_atexit@plt+0x784920> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #76] @ 7908c8 <__cxa_atexit@plt+0x784924> │ │ │ │ + sub r2, r3, r2 │ │ │ │ + and r0, r1, r2, lsr #2 │ │ │ │ + and r1, r2, r1 │ │ │ │ + add r0, r1, r0 │ │ │ │ + ldr r1, [pc, #76] @ 7908dc <__cxa_atexit@plt+0x784938> │ │ │ │ + ldr r8, [pc, #60] @ 7908d0 <__cxa_atexit@plt+0x78492c> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 7908cc <__cxa_atexit@plt+0x784928> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r0, r0, r8 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #48] @ 7908e0 <__cxa_atexit@plt+0x78493c> │ │ │ │ + mul r2, r0, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - cmpeq sl, r8, asr #29 │ │ │ │ - cmppeq r9, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, ip, asr #2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 79ec3c <__cxa_atexit@plt+0x792c98> │ │ │ │ - add sl, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #36 @ 0x24 │ │ │ │ - ldm sl, {r2, r3, sl} │ │ │ │ - cmp r7, r0 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - bcc 79ec44 <__cxa_atexit@plt+0x792ca0> │ │ │ │ - ldr r7, [pc, #100] @ 79ec70 <__cxa_atexit@plt+0x792ccc> │ │ │ │ - ldr lr, [pc, #100] @ 79ec74 <__cxa_atexit@plt+0x792cd0> │ │ │ │ - ldr r1, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r6, #8 │ │ │ │ - stm r7, {r2, r3, sl} │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r0, #3 │ │ │ │ - mov r6, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r8, r9, lr} │ │ │ │ - bx r1 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + cmpeq fp, r8, asr #7 │ │ │ │ + cmpeq fp, r0, lsr #4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ 790988 <__cxa_atexit@plt+0x7849e4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 790970 <__cxa_atexit@plt+0x7849cc> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #88] @ 790978 <__cxa_atexit@plt+0x7849d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #76] @ 79097c <__cxa_atexit@plt+0x7849d8> │ │ │ │ + sub r2, r3, r2 │ │ │ │ + and r0, r1, r2, lsr #2 │ │ │ │ + and r1, r2, r1 │ │ │ │ + add r0, r1, r0 │ │ │ │ + ldr r1, [pc, #72] @ 79098c <__cxa_atexit@plt+0x7849e8> │ │ │ │ + ldr r8, [pc, #60] @ 790984 <__cxa_atexit@plt+0x7849e0> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 790980 <__cxa_atexit@plt+0x7849dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r0, r0, r8 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #44] @ 790990 <__cxa_atexit@plt+0x7849ec> │ │ │ │ + mul r2, r0, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79ec6c <__cxa_atexit@plt+0x792cc8> │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r0 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx ip │ │ │ │ - smlalbteq pc, r9, ip, r0 @ │ │ │ │ - @ instruction: 0xffffebdc │ │ │ │ - @ instruction: 0xffffecf0 │ │ │ │ - smlalbbeq pc, r9, r0, r0 @ │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 79ecec <__cxa_atexit@plt+0x792d48> │ │ │ │ - add lr, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmpeq fp, r4, lsl r3 │ │ │ │ + hvceq 45072 @ 0xb010 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #80] @ 790a00 <__cxa_atexit@plt+0x784a5c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #68] @ 790a04 <__cxa_atexit@plt+0x784a60> │ │ │ │ + sub r2, r3, r2 │ │ │ │ + and r0, r1, r2, lsr #2 │ │ │ │ + and r1, r2, r1 │ │ │ │ + add r0, r1, r0 │ │ │ │ + ldr r1, [pc, #60] @ 790a10 <__cxa_atexit@plt+0x784a6c> │ │ │ │ + ldr r8, [pc, #52] @ 790a0c <__cxa_atexit@plt+0x784a68> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + ldr lr, [pc, #40] @ 790a08 <__cxa_atexit@plt+0x784a64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + and r0, r0, r8 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + ldr r8, [pc, #32] @ 790a14 <__cxa_atexit@plt+0x784a70> │ │ │ │ + mul r2, r0, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, r4, lsl #5 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r3, #0 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r8, fp │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + b 790a40 <__cxa_atexit@plt+0x784a9c> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + str r8, [sp, #16] │ │ │ │ + cmp sl, #0 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + beq 790bd0 <__cxa_atexit@plt+0x784c2c> │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ldm r5, {r6, r8} │ │ │ │ + b 790a80 <__cxa_atexit@plt+0x784adc> │ │ │ │ + eor r7, fp, sl │ │ │ │ + cmp fp, sl │ │ │ │ + mov sl, r7 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 790bd0 <__cxa_atexit@plt+0x784c2c> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + rsb r1, sl, #0 │ │ │ │ + and fp, sl, r1 │ │ │ │ + and r7, fp, r7 │ │ │ │ + tst r7, r2 │ │ │ │ + bne 790c14 <__cxa_atexit@plt+0x784c70> │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + add r7, r9, r4, lsl #2 │ │ │ │ + add r7, r7, #8 │ │ │ │ + tst r2, fp │ │ │ │ + str r8, [sp, #28] │ │ │ │ + beq 790b28 <__cxa_atexit@plt+0x784b84> │ │ │ │ + add r0, r3, r6, lsl #2 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r8, [r0, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #420] @ 790c80 <__cxa_atexit@plt+0x784cdc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 790b88 <__cxa_atexit@plt+0x784be4> │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r8, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 790aec <__cxa_atexit@plt+0x784b48> │ │ │ │ + ldr r0, [pc, #384] @ 790c84 <__cxa_atexit@plt+0x784ce0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r8, [sp, #28] │ │ │ │ + add r4, r4, #1 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r0, [r9] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + b 790a68 <__cxa_atexit@plt+0x784ac4> │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + ldr r8, [r0, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #332] @ 790c8c <__cxa_atexit@plt+0x784ce8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 790bac <__cxa_atexit@plt+0x784c08> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r8, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 790b50 <__cxa_atexit@plt+0x784bac> │ │ │ │ + ldr r0, [pc, #296] @ 790c90 <__cxa_atexit@plt+0x784cec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r8, [sp, #28] │ │ │ │ + str r0, [r9] │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + add r8, r8, #1 │ │ │ │ + b 790a68 <__cxa_atexit@plt+0x784ac4> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, ip │ │ │ │ + str ip, [sp, #8] │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + b 790ae8 <__cxa_atexit@plt+0x784b44> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, ip │ │ │ │ + str ip, [sp, #8] │ │ │ │ + mov r4, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mov lr, r4 │ │ │ │ + b 790b4c <__cxa_atexit@plt+0x784ba8> │ │ │ │ + ldr r7, [ip, #804] @ 0x324 │ │ │ │ + add r3, lr, #8 │ │ │ │ cmp r7, r3 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 79ecf4 <__cxa_atexit@plt+0x792d50> │ │ │ │ - ldr r7, [pc, #108] @ 79ed24 <__cxa_atexit@plt+0x792d80> │ │ │ │ - ldr ip, [pc, #108] @ 79ed28 <__cxa_atexit@plt+0x792d84> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r6, #8 │ │ │ │ - stm r7, {r1, r2, lr} │ │ │ │ - str sl, [r6, #20] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #3 │ │ │ │ + bcc 790c58 <__cxa_atexit@plt+0x784cb4> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, ip │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #164] @ 790c98 <__cxa_atexit@plt+0x784cf4> │ │ │ │ mov r6, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - stm lr, {r8, r9, ip} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #152] @ 790c9c <__cxa_atexit@plt+0x784cf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + stmib lr, {r1, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79ed20 <__cxa_atexit@plt+0x792d7c> │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [pc, #120] @ 790c94 <__cxa_atexit@plt+0x784cf0> │ │ │ │ + add r3, r3, r6, lsl #2 │ │ │ │ + add r0, r0, r8, lsl #2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r4, ip │ │ │ │ + str fp, [r5, #4] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, lr │ │ │ │ + str sl, [r5, #16] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r7, [pc, #40] @ 790c88 <__cxa_atexit@plt+0x784ce4> │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r6, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, lr │ │ │ │ - bx ip │ │ │ │ - strdeq lr, [r9, #-252] @ 0xffffff04 │ │ │ │ - @ instruction: 0xffffe568 │ │ │ │ - @ instruction: 0xffffe688 │ │ │ │ - smlaltteq lr, r9, r4, pc @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r0, r5, #8 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, asr fp │ │ │ │ + cmpeq fp, r4, ror #2 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrsheq sl, [fp, #-164] @ 0xffffff5c │ │ │ │ + cmpeq fp, r0, lsl #2 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmpeq fp, r4, ror r0 │ │ │ │ + ldrsbeq sl, [fp, #-192] @ 0xffffff40 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 79ed98 <__cxa_atexit@plt+0x792df4> │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - cmp r7, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - bcc 79eda4 <__cxa_atexit@plt+0x792e00> │ │ │ │ - ldr r7, [pc, #92] @ 79edcc <__cxa_atexit@plt+0x792e28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - stm lr, {r1, r2, sl} │ │ │ │ - str r9, [r3, #24] │ │ │ │ - ldr r7, [pc, #68] @ 79edd0 <__cxa_atexit@plt+0x792e2c> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 790ce4 <__cxa_atexit@plt+0x784d40> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #48] @ 790cfc <__cxa_atexit@plt+0x784d58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 790d00 <__cxa_atexit@plt+0x784d5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79edc8 <__cxa_atexit@plt+0x792e24> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r3 │ │ │ │ - cmpeq r9, r4, ror #30 │ │ │ │ - @ instruction: 0xffffe86c │ │ │ │ - ldrsheq ip, [sl, #-156] @ 0xffffff64 │ │ │ │ - cmpeq r9, r4, lsl pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r0, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r0 │ │ │ │ - bhi 79ee40 <__cxa_atexit@plt+0x792e9c> │ │ │ │ - add sl, r7, #2 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - cmp r7, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - bcc 79ee4c <__cxa_atexit@plt+0x792ea8> │ │ │ │ - ldr r7, [pc, #92] @ 79ee74 <__cxa_atexit@plt+0x792ed0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - stm lr, {r1, r2, sl} │ │ │ │ - str r9, [r3, #24] │ │ │ │ - ldr r7, [pc, #68] @ 79ee78 <__cxa_atexit@plt+0x792ed4> │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r3, [pc, #24] @ 790d04 <__cxa_atexit@plt+0x784d60> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, lsr #31 │ │ │ │ + ldrsheq sl, [fp, #-188] @ 0xffffff44 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r6, r0, fp, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + mov ip, r6 │ │ │ │ + add r3, r8, fp, lsl #2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldr r3, [pc, #144] @ 790dd8 <__cxa_atexit@plt+0x784e34> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 790da8 <__cxa_atexit@plt+0x784e04> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r7, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 790d5c <__cxa_atexit@plt+0x784db8> │ │ │ │ + ldr r3, [pc, #104] @ 790ddc <__cxa_atexit@plt+0x784e38> │ │ │ │ + bic r1, r6, r1 │ │ │ │ + mov r6, ip │ │ │ │ + add r0, fp, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r3, [r8] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r8, lr │ │ │ │ + str r1, [r9, #16] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r9, #12] │ │ │ │ + str r0, [r9, #20] │ │ │ │ + b 790a40 <__cxa_atexit@plt+0x784a9c> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + add r3, sp, #8 │ │ │ │ + stm r3, {r4, ip, lr} │ │ │ │ + mov r4, r2 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add lr, sp, #8 │ │ │ │ + mov r2, r4 │ │ │ │ + ldm lr, {r4, ip, lr} │ │ │ │ + b 790d54 <__cxa_atexit@plt+0x784db0> │ │ │ │ + cmpeq fp, ip, ror #17 │ │ │ │ + cmpeq fp, r8, ror #29 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 790e4c <__cxa_atexit@plt+0x784ea8> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mvn r2, r7 │ │ │ │ + tst r3, r2 │ │ │ │ + bne 790e38 <__cxa_atexit@plt+0x784e94> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + rsb r0, r7, #0 │ │ │ │ + mov lr, #0 │ │ │ │ + and r3, r7, r3 │ │ │ │ + and r0, r7, r0 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + mov r7, fp │ │ │ │ + b 790fb0 <__cxa_atexit@plt+0x78500c> │ │ │ │ + ldr r7, [pc, #32] @ 790e60 <__cxa_atexit@plt+0x784ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79ee70 <__cxa_atexit@plt+0x792ecc> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r3 │ │ │ │ - @ instruction: 0x0149ee94 │ │ │ │ - @ instruction: 0xffffe1f0 │ │ │ │ - cmpeq sl, r0, lsl lr │ │ │ │ - cmpeq r9, ip, lsr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79ef44 <__cxa_atexit@plt+0x792fa0> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #108 @ 0x6c │ │ │ │ - ldm sl, {r3, r9, sl} │ │ │ │ - cmp r7, r1 │ │ │ │ - str r8, [r2] │ │ │ │ - bcc 79ef4c <__cxa_atexit@plt+0x792fa8> │ │ │ │ - ldr r7, [pc, #184] @ 79ef74 <__cxa_atexit@plt+0x792fd0> │ │ │ │ - ldr r2, [pc, #184] @ 79ef78 <__cxa_atexit@plt+0x792fd4> │ │ │ │ - ldr r0, [pc, #184] @ 79ef7c <__cxa_atexit@plt+0x792fd8> │ │ │ │ + ldr r7, [pc, #8] @ 790e5c <__cxa_atexit@plt+0x784eb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr lr, [pc, #180] @ 79ef80 <__cxa_atexit@plt+0x792fdc> │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - sub r7, r1, #78 @ 0x4e │ │ │ │ - str r7, [r6, #100] @ 0x64 │ │ │ │ - sub r7, r1, #35 @ 0x23 │ │ │ │ - str r7, [r6, #92] @ 0x5c │ │ │ │ - ldr r7, [pc, #160] @ 79ef84 <__cxa_atexit@plt+0x792fe0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #84] @ 0x54 │ │ │ │ - str r8, [r6, #64] @ 0x40 │ │ │ │ - str r7, [r6, #88] @ 0x58 │ │ │ │ - add r7, r6, #52 @ 0x34 │ │ │ │ - stm r7, {r3, r9, sl} │ │ │ │ - add r7, r6, #68 @ 0x44 │ │ │ │ - stm r7, {r2, r3, r9, sl} │ │ │ │ - add r2, r6, #8 │ │ │ │ - stm r2, {r3, r9, sl} │ │ │ │ - add r2, r6, #24 │ │ │ │ - stm r2, {r0, r3, r9, sl} │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str lr, [r0, #44]! @ 0x2c │ │ │ │ - str r0, [r6, #96] @ 0x60 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r6, [r6, #104] @ 0x68 │ │ │ │ - sub r7, r1, #15 │ │ │ │ - mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + strdeq pc, [sl, #-192] @ 0xffffff40 │ │ │ │ + cmpeq fp, r0, asr #14 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 790eac <__cxa_atexit@plt+0x784f08> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #40] @ 790eb8 <__cxa_atexit@plt+0x784f14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79ef70 <__cxa_atexit@plt+0x792fcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #108 @ 0x6c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r4, asr lr │ │ │ │ - @ instruction: 0xfffff934 │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - @ instruction: 0xfffff9ac │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - cmpeq sl, r0, ror #22 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #104 @ 0x68 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79f03c <__cxa_atexit@plt+0x793098> │ │ │ │ - ldr r2, [pc, #164] @ 79f054 <__cxa_atexit@plt+0x7930b0> │ │ │ │ - ldr r3, [pc, #164] @ 79f058 <__cxa_atexit@plt+0x7930b4> │ │ │ │ - ldr r1, [pc, #164] @ 79f05c <__cxa_atexit@plt+0x7930b8> │ │ │ │ - sub lr, r6, #97 @ 0x61 │ │ │ │ - sub ip, r6, #81 @ 0x51 │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmpeq fp, r8, lsl #12 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 790f04 <__cxa_atexit@plt+0x784f60> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #40] @ 790f10 <__cxa_atexit@plt+0x784f6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str lr, [r7, #104] @ 0x68 │ │ │ │ - sub lr, r6, #35 @ 0x23 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str ip, [r7, #100] @ 0x64 │ │ │ │ - sub r0, r6, #66 @ 0x42 │ │ │ │ - sub ip, r6, #50 @ 0x32 │ │ │ │ - str lr, [r7, #88] @ 0x58 │ │ │ │ - add lr, r7, #36 @ 0x24 │ │ │ │ - stm lr, {r2, r8, r9, sl} │ │ │ │ - str r3, [r7, #68] @ 0x44 │ │ │ │ - str r8, [r7, #72] @ 0x48 │ │ │ │ - str r9, [r7, #76] @ 0x4c │ │ │ │ - str sl, [r7, #80] @ 0x50 │ │ │ │ - str r1, [r7, #84] @ 0x54 │ │ │ │ - str ip, [r7, #92] @ 0x5c │ │ │ │ - str r0, [r7, #96] @ 0x60 │ │ │ │ - ldr r3, [pc, #84] @ 79f060 <__cxa_atexit@plt+0x7930bc> │ │ │ │ - add lr, r7, #52 @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #72] @ 79f064 <__cxa_atexit@plt+0x7930c0> │ │ │ │ - add lr, r7, #20 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #60] @ 79f068 <__cxa_atexit@plt+0x7930c4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 79f06c <__cxa_atexit@plt+0x7930c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #104 @ 0x68 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sl, ip, lsl #25 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - hvceq 40668 @ 0x9edc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r9 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - sub r7, r5, #24 │ │ │ │ + ldrheq sl, [fp, #-80] @ 0xffffffb0 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r0, r5, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 79f0dc <__cxa_atexit@plt+0x793138> │ │ │ │ - ldr r3, [pc, #80] @ 79f0ec <__cxa_atexit@plt+0x793148> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 79f0cc <__cxa_atexit@plt+0x793128> │ │ │ │ - ldr r7, [pc, #56] @ 79f0f0 <__cxa_atexit@plt+0x79314c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + bhi 790f90 <__cxa_atexit@plt+0x784fec> │ │ │ │ + ldr r7, [r5] │ │ │ │ + mvn r3, r7 │ │ │ │ + tst r9, r3 │ │ │ │ + bne 790f7c <__cxa_atexit@plt+0x784fd8> │ │ │ │ + str r8, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + rsb r3, r7, #0 │ │ │ │ + and r3, r7, r3 │ │ │ │ + and r1, r7, r9 │ │ │ │ + str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ + mov r2, #0 │ │ │ │ str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + b 790fb0 <__cxa_atexit@plt+0x78500c> │ │ │ │ + ldr r7, [pc, #40] @ 790fac <__cxa_atexit@plt+0x785008> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79f0f4 <__cxa_atexit@plt+0x793150> │ │ │ │ + ldr r7, [pc, #16] @ 790fa8 <__cxa_atexit@plt+0x785004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff9538 │ │ │ │ - cmpeq r9, r0, lsr fp │ │ │ │ - cmpeq r9, ip, lsl #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79f164 <__cxa_atexit@plt+0x7931c0> │ │ │ │ - ldr r3, [pc, #80] @ 79f174 <__cxa_atexit@plt+0x7931d0> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ + smlaltbeq pc, sl, r8, fp @ │ │ │ │ + ldrsheq sl, [fp, #-92] @ 0xffffffa4 │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + mov fp, r7 │ │ │ │ + cmp r3, r6 │ │ │ │ + bhi 790ffc <__cxa_atexit@plt+0x785058> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ands r7, r2, r3 │ │ │ │ + bne 791014 <__cxa_atexit@plt+0x785070> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + tst r7, r3 │ │ │ │ + ldrne r7, [r5, #20] │ │ │ │ + addne r7, r7, #1 │ │ │ │ + strne r7, [r5, #20] │ │ │ │ + lsl r7, r3, #1 │ │ │ │ + cmp r6, r3, lsl #1 │ │ │ │ + mov r3, r7 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + bcs 790fcc <__cxa_atexit@plt+0x785028> │ │ │ │ + ldr r7, [pc, #152] @ 79109c <__cxa_atexit@plt+0x7850f8> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #32 │ │ │ │ + sub ip, r5, #4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79107c <__cxa_atexit@plt+0x7850d8> │ │ │ │ + ldr sl, [pc, #112] @ 7910a0 <__cxa_atexit@plt+0x7850fc> │ │ │ │ + ldr r8, [pc, #112] @ 7910a4 <__cxa_atexit@plt+0x785100> │ │ │ │ + ldr lr, [pc, #112] @ 7910a8 <__cxa_atexit@plt+0x785104> │ │ │ │ + ldr r7, [r5] │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r9, #4]! │ │ │ │ + mov r8, r9 │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r5, ip │ │ │ │ + str r3, [r9, #8] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r0, [r9, #24] │ │ │ │ + str r1, [r9, #28] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r5, [pc, #20] @ 791098 <__cxa_atexit@plt+0x7850f4> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [ip] │ │ │ │ + mov r5, ip │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + ldrsbeq sl, [fp, #-72] @ 0xffffffb8 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + andeq r1, r0, r9, lsl #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 791118 <__cxa_atexit@plt+0x785174> │ │ │ │ + ldr r3, [pc, #96] @ 791130 <__cxa_atexit@plt+0x78518c> │ │ │ │ + ldr lr, [pc, #96] @ 791134 <__cxa_atexit@plt+0x785190> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 79f154 <__cxa_atexit@plt+0x7931b0> │ │ │ │ - ldr r7, [pc, #56] @ 79f178 <__cxa_atexit@plt+0x7931d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r3, [r5, #36] @ 0x24 │ │ │ │ + ldr lr, [pc, #60] @ 791138 <__cxa_atexit@plt+0x785194> │ │ │ │ + mov r8, r9 │ │ │ │ + str r3, [r9, #8] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + str r0, [r9, #28] │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r3, [pc, #28] @ 79113c <__cxa_atexit@plt+0x785198> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r1, r0, r9, lsl #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 791184 <__cxa_atexit@plt+0x7851e0> │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + lsl r2, r2, #1 │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 79f17c <__cxa_atexit@plt+0x7931d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 790fb0 <__cxa_atexit@plt+0x78500c> │ │ │ │ + ldr r7, [pc, #12] @ 791198 <__cxa_atexit@plt+0x7851f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff94b0 │ │ │ │ - smlaltbeq lr, r9, r8, sl │ │ │ │ - smlalbbeq lr, r9, r4, sl │ │ │ │ + ldrsheq sl, [fp, #-52] @ 0xffffffcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 79f1f0 <__cxa_atexit@plt+0x79324c> │ │ │ │ - ldr r3, [pc, #96] @ 79f208 <__cxa_atexit@plt+0x793264> │ │ │ │ - ldr lr, [pc, #96] @ 79f20c <__cxa_atexit@plt+0x793268> │ │ │ │ - ldr ip, [pc, #96] @ 79f210 <__cxa_atexit@plt+0x79326c> │ │ │ │ - ldr sl, [pc, #96] @ 79f214 <__cxa_atexit@plt+0x793270> │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 791270 <__cxa_atexit@plt+0x7852cc> │ │ │ │ + ldr r3, [pc, #236] @ 7912a8 <__cxa_atexit@plt+0x785304> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - stmib r7, {r3, r8, r9, ip} │ │ │ │ - add r3, r7, #20 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 791250 <__cxa_atexit@plt+0x7852ac> │ │ │ │ + ldr r3, [pc, #220] @ 7912ac <__cxa_atexit@plt+0x785308> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 791260 <__cxa_atexit@plt+0x7852bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 791280 <__cxa_atexit@plt+0x7852dc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r1, [pc, #152] @ 791298 <__cxa_atexit@plt+0x7852f4> │ │ │ │ + ldr r0, [pc, #160] @ 7912a4 <__cxa_atexit@plt+0x785300> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + and r7, r7, r2 │ │ │ │ + and r2, r1, r7, lsr #1 │ │ │ │ + ldr r1, [pc, #136] @ 79129c <__cxa_atexit@plt+0x7852f8> │ │ │ │ + sub r7, r7, r2 │ │ │ │ + and r2, r1, r7, lsr #2 │ │ │ │ + and r1, r7, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #116] @ 7912a0 <__cxa_atexit@plt+0x7852fc> │ │ │ │ + ldr r2, [pc, #132] @ 7912b4 <__cxa_atexit@plt+0x785310> │ │ │ │ + and r0, r1, r0 │ │ │ │ + mul r7, r0, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ - sub r2, r6, #34 @ 0x22 │ │ │ │ - sub r1, r6, #23 │ │ │ │ - stm r3, {r8, r9, sl} │ │ │ │ - add r3, lr, #1 │ │ │ │ - str r1, [r7, #32] │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - sub r7, r6, #11 │ │ │ │ + lsr r7, r7, #24 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 79f218 <__cxa_atexit@plt+0x793274> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - cmpeq r9, ip, lsl #26 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmpeq sl, r8, asr r9 │ │ │ │ - smlaltteq lr, r9, r4, fp │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79f298 <__cxa_atexit@plt+0x7932f4> │ │ │ │ - ldr r7, [pc, #148] @ 79f2d0 <__cxa_atexit@plt+0x79332c> │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - ldr r9, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - bhi 79f2a8 <__cxa_atexit@plt+0x793304> │ │ │ │ - ldr r7, [pc, #120] @ 79f2d4 <__cxa_atexit@plt+0x793330> │ │ │ │ - ldr r2, [pc, #120] @ 79f2d8 <__cxa_atexit@plt+0x793334> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - beq 79f288 <__cxa_atexit@plt+0x7932e4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 792d74 <__cxa_atexit@plt+0x786dd0> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 79f2e4 <__cxa_atexit@plt+0x793340> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 79f2dc <__cxa_atexit@plt+0x793338> │ │ │ │ - ldr r5, [pc, #44] @ 79f2e0 <__cxa_atexit@plt+0x79333c> │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, r5, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xffff3b0c │ │ │ │ - cmpeq sl, r0, asr r2 │ │ │ │ - strdeq lr, [r9, #-136] @ 0xffffff78 │ │ │ │ - ldrsheq ip, [sl, #-28] @ 0xffffffe4 │ │ │ │ - cmpeq r9, r4, asr #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov sl, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79f344 <__cxa_atexit@plt+0x7933a0> │ │ │ │ - ldr r7, [pc, #72] @ 79f358 <__cxa_atexit@plt+0x7933b4> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stm r5, {r7, r8, r9} │ │ │ │ - beq 79f338 <__cxa_atexit@plt+0x793394> │ │ │ │ - ldr r7, [pc, #56] @ 79f35c <__cxa_atexit@plt+0x7933b8> │ │ │ │ - str sl, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 798600 <__cxa_atexit@plt+0x78c65c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 79f360 <__cxa_atexit@plt+0x7933bc> │ │ │ │ + ldr r7, [pc, #56] @ 7912b0 <__cxa_atexit@plt+0x78530c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff92c8 │ │ │ │ - smlalbteq lr, r9, r0, r8 │ │ │ │ - smlaltbeq lr, r9, r0, r8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #32 │ │ │ │ - mov r3, r9 │ │ │ │ - mov ip, r8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 79f3f0 <__cxa_atexit@plt+0x79344c> │ │ │ │ - ldr lr, [pc, #140] @ 79f418 <__cxa_atexit@plt+0x793474> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r2, [r7, #13] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub r2, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - bhi 79f400 <__cxa_atexit@plt+0x79345c> │ │ │ │ - ldr r2, [pc, #84] @ 79f420 <__cxa_atexit@plt+0x79347c> │ │ │ │ - ldr r1, [pc, #84] @ 79f424 <__cxa_atexit@plt+0x793480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 79f41c <__cxa_atexit@plt+0x793478> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strdeq lr, [r9, #-96] @ 0xffffffa0 │ │ │ │ - @ instruction: 0xfffdbb24 │ │ │ │ - cmpeq sl, r4, lsl r1 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + ldrdeq pc, [sl, #-128] @ 0xffffff80 │ │ │ │ + cmpeq fp, ip, ror #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79f458 <__cxa_atexit@plt+0x7934b4> │ │ │ │ - ldr r2, [pc, #112] @ 79f4b4 <__cxa_atexit@plt+0x793510> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr sl, [r2, #20]! │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - str r3, [r2] │ │ │ │ - str r1, [r5, #24] │ │ │ │ - bhi 79f49c <__cxa_atexit@plt+0x7934f8> │ │ │ │ - ldr r3, [pc, #56] @ 79f4b8 <__cxa_atexit@plt+0x793514> │ │ │ │ - ldr r2, [pc, #56] @ 79f4bc <__cxa_atexit@plt+0x793518> │ │ │ │ - add lr, r5, #8 │ │ │ │ + ldr r3, [pc, #172] @ 791374 <__cxa_atexit@plt+0x7853d0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 79134c <__cxa_atexit@plt+0x7853a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 791354 <__cxa_atexit@plt+0x7853b0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r1, [pc, #104] @ 791364 <__cxa_atexit@plt+0x7853c0> │ │ │ │ + ldr r0, [pc, #112] @ 791370 <__cxa_atexit@plt+0x7853cc> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + and r7, r7, r2 │ │ │ │ + and r2, r1, r7, lsr #1 │ │ │ │ + ldr r1, [pc, #88] @ 791368 <__cxa_atexit@plt+0x7853c4> │ │ │ │ + sub r7, r7, r2 │ │ │ │ + and r2, r1, r7, lsr #2 │ │ │ │ + and r1, r7, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #68] @ 79136c <__cxa_atexit@plt+0x7853c8> │ │ │ │ + ldr r2, [pc, #76] @ 791378 <__cxa_atexit@plt+0x7853d4> │ │ │ │ + and r0, r1, r0 │ │ │ │ + mul r7, r0, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - stm r5, {r2, sl} │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #12] @ 79f4b0 <__cxa_atexit@plt+0x79350c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + lsr r7, r7, #24 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r9, #-104] @ 0xffffff98 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffff2ea8 │ │ │ │ - cmpeq sl, ip, asr r0 │ │ │ │ - andeq r0, r0, r6, lsl #9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79f51c <__cxa_atexit@plt+0x793578> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r3, #20]! │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - str r1, [r3] │ │ │ │ - bhi 79f52c <__cxa_atexit@plt+0x793588> │ │ │ │ - ldr r3, [pc, #68] @ 79f544 <__cxa_atexit@plt+0x7935a0> │ │ │ │ - ldr r2, [pc, #68] @ 79f548 <__cxa_atexit@plt+0x7935a4> │ │ │ │ - add lr, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - stm r5, {r2, sl} │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 79f540 <__cxa_atexit@plt+0x79359c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + ldrsheq sl, [fp, #-16] │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7913f4 <__cxa_atexit@plt+0x785450> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 791400 <__cxa_atexit@plt+0x78545c> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + and r7, r7, r2 │ │ │ │ + and r2, r1, r7, lsr #1 │ │ │ │ + ldr r1, [pc, #72] @ 791404 <__cxa_atexit@plt+0x785460> │ │ │ │ + sub r7, r7, r2 │ │ │ │ + and r2, r1, r7, lsr #2 │ │ │ │ + and r1, r7, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r8, [pc, #60] @ 79140c <__cxa_atexit@plt+0x785468> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 791408 <__cxa_atexit@plt+0x785464> │ │ │ │ + ldr r2, [pc, #52] @ 791410 <__cxa_atexit@plt+0x78546c> │ │ │ │ + and r1, r1, r8 │ │ │ │ + mul r7, r1, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + lsr r7, r7, #24 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r8, ror #12 │ │ │ │ - @ instruction: 0xffff2e28 │ │ │ │ - ldrsbeq fp, [sl, #-252] @ 0xffffff04 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + cmpeq fp, r0, asr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 79f5c0 <__cxa_atexit@plt+0x79361c> │ │ │ │ - ldr r2, [pc, #92] @ 79f5cc <__cxa_atexit@plt+0x793628> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - beq 79f5a8 <__cxa_atexit@plt+0x793604> │ │ │ │ - ldr r7, [pc, #64] @ 79f5d0 <__cxa_atexit@plt+0x79362c> │ │ │ │ + bhi 791458 <__cxa_atexit@plt+0x7854b4> │ │ │ │ + ldr r7, [pc, #52] @ 79146c <__cxa_atexit@plt+0x7854c8> │ │ │ │ tst r9, #3 │ │ │ │ - str r8, [r3, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-16] │ │ │ │ - beq 79f5b4 <__cxa_atexit@plt+0x793610> │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 79144c <__cxa_atexit@plt+0x7854a8> │ │ │ │ mov r7, r9 │ │ │ │ - b 79f614 <__cxa_atexit@plt+0x793670> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 79147c <__cxa_atexit@plt+0x7854d8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 791470 <__cxa_atexit@plt+0x7854cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 79f608 <__cxa_atexit@plt+0x793664> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - beq 79f600 <__cxa_atexit@plt+0x79365c> │ │ │ │ - b 79f614 <__cxa_atexit@plt+0x793670> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + strdeq pc, [sl, #-96] @ 0xffffffa0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 79f68c <__cxa_atexit@plt+0x7936e8> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 79f700 <__cxa_atexit@plt+0x79375c> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 79f6b8 <__cxa_atexit@plt+0x793714> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 79f70c <__cxa_atexit@plt+0x793768> │ │ │ │ - ldr r7, [r7, #1] │ │ │ │ - mov r2, #0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - cmp r1, #1 │ │ │ │ - str r1, [r5] │ │ │ │ - blt 79f700 <__cxa_atexit@plt+0x79375c> │ │ │ │ - ldr r1, [pc, #344] @ 79f7c8 <__cxa_atexit@plt+0x793824> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #156] @ 791520 <__cxa_atexit@plt+0x78557c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - beq 79f784 <__cxa_atexit@plt+0x7937e0> │ │ │ │ - b 79f7dc <__cxa_atexit@plt+0x793838> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - mov r1, #0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - blt 79f700 <__cxa_atexit@plt+0x79375c> │ │ │ │ - ldr r0, [pc, #260] @ 79f7b8 <__cxa_atexit@plt+0x793814> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 79f6e0 <__cxa_atexit@plt+0x79373c> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - mov r1, #0 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - blt 79f700 <__cxa_atexit@plt+0x79375c> │ │ │ │ - ldr r0, [pc, #228] @ 79f7c4 <__cxa_atexit@plt+0x793820> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - mov r8, r3 │ │ │ │ - mov r2, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - b 79f558 <__cxa_atexit@plt+0x7935b4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r3 │ │ │ │ + beq 7914e4 <__cxa_atexit@plt+0x785540> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 791510 <__cxa_atexit@plt+0x78556c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + bne 7914ec <__cxa_atexit@plt+0x785548> │ │ │ │ + ldr r7, [pc, #92] @ 791524 <__cxa_atexit@plt+0x785580> │ │ │ │ + add r2, r6, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub ip, r5, #16 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 79f78c <__cxa_atexit@plt+0x7937e8> │ │ │ │ - ldr lr, [pc, #144] @ 79f7bc <__cxa_atexit@plt+0x793818> │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r1, [r7, #13] │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - sub r3, r5, #52 @ 0x34 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 79f7a0 <__cxa_atexit@plt+0x7937fc> │ │ │ │ - ldr r3, [pc, #100] @ 79f7cc <__cxa_atexit@plt+0x793828> │ │ │ │ - ldr r1, [pc, #100] @ 79f7d0 <__cxa_atexit@plt+0x79382c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ - stmib r5, {r2, r3, r8} │ │ │ │ - mov r8, r9 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79f7c0 <__cxa_atexit@plt+0x79381c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, ip │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - cmpeq r9, r0, asr r3 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - @ instruction: 0xfffdb788 │ │ │ │ - cmpeq sl, r8, ror sp │ │ │ │ - andeq r0, r0, r5, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #196] @ 79f8a8 <__cxa_atexit@plt+0x793904> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - ldr r3, [r1, #3] │ │ │ │ - ldr sl, [r1, #7] │ │ │ │ - add r1, r0, #1 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - sub r1, r5, #32 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r1 │ │ │ │ - str lr, [r5] │ │ │ │ - bhi 79f880 <__cxa_atexit@plt+0x7938dc> │ │ │ │ - ldr lr, [pc, #144] @ 79f8ac <__cxa_atexit@plt+0x793908> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r2, [r7, #13] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ - sub r2, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r9, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - bhi 79f890 <__cxa_atexit@plt+0x7938ec> │ │ │ │ - ldr r2, [pc, #88] @ 79f8b4 <__cxa_atexit@plt+0x793910> │ │ │ │ - ldr r1, [pc, #88] @ 79f8b8 <__cxa_atexit@plt+0x793914> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-52]! @ 0xffffffcc │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 79f8b0 <__cxa_atexit@plt+0x79390c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - cmpeq r9, r0, ror #4 │ │ │ │ - @ instruction: 0xfffdb694 │ │ │ │ - cmpeq sl, r4, lsl #25 │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r3, r2 │ │ │ │ - bge 79f910 <__cxa_atexit@plt+0x79396c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r1, #0 │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #52] @ 79f924 <__cxa_atexit@plt+0x793980> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 79f918 <__cxa_atexit@plt+0x793974> │ │ │ │ - mov r7, r3 │ │ │ │ - b 79f7dc <__cxa_atexit@plt+0x793838> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 79f97c <__cxa_atexit@plt+0x7939d8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 79f988 <__cxa_atexit@plt+0x7939e4> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - b 79f558 <__cxa_atexit@plt+0x7935b4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #52] @ 791528 <__cxa_atexit@plt+0x785584> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmpeq fp, r8, asr r7 │ │ │ │ + cmpeq fp, r8, lsr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 79f9e0 <__cxa_atexit@plt+0x793a3c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 79f9ec <__cxa_atexit@plt+0x793a48> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - b 79f558 <__cxa_atexit@plt+0x7935b4> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 79fa80 <__cxa_atexit@plt+0x793adc> │ │ │ │ - ldr r1, [pc, #160] @ 79fab8 <__cxa_atexit@plt+0x793b14> │ │ │ │ - ldr lr, [pc, #160] @ 79fabc <__cxa_atexit@plt+0x793b18> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #21 │ │ │ │ - stmib r3, {r1, r8, r9, sl} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - sub r3, r6, #2 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 79fa98 <__cxa_atexit@plt+0x793af4> │ │ │ │ - ldr r1, [pc, #108] @ 79fac0 <__cxa_atexit@plt+0x793b1c> │ │ │ │ - ldr r0, [pc, #108] @ 79fac4 <__cxa_atexit@plt+0x793b20> │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 79fa78 <__cxa_atexit@plt+0x793ad4> │ │ │ │ - b 79f614 <__cxa_atexit@plt+0x793670> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 79facc <__cxa_atexit@plt+0x793b28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 79fac8 <__cxa_atexit@plt+0x793b24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7915a4 <__cxa_atexit@plt+0x785600> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + bne 791584 <__cxa_atexit@plt+0x7855e0> │ │ │ │ + ldr r7, [pc, #72] @ 7915b0 <__cxa_atexit@plt+0x78560c> │ │ │ │ + add r2, r3, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff948 │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - smlalbbeq lr, r9, ip, r1 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - cmpeq r9, r0, asr #2 │ │ │ │ - cmpeq r9, ip, asr r3 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79fb08 <__cxa_atexit@plt+0x793b64> │ │ │ │ - ldr r2, [pc, #40] @ 79fb18 <__cxa_atexit@plt+0x793b74> │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - mov r5, r7 │ │ │ │ - mov sl, r3 │ │ │ │ - b 792460 <__cxa_atexit@plt+0x7864bc> │ │ │ │ - ldr r7, [pc, #12] @ 79fb1c <__cxa_atexit@plt+0x793b78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #40] @ 7915b4 <__cxa_atexit@plt+0x785610> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r9, #-4] │ │ │ │ - ldrdeq lr, [r9, #-44] @ 0xffffffd4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrheq sl, [fp, #-104] @ 0xffffff98 │ │ │ │ + @ instruction: 0x015ba690 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 79fb40 <__cxa_atexit@plt+0x793b9c> │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - cmpeq r9, r0, lsr lr │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 79fb5c <__cxa_atexit@plt+0x793bb8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 79fb6c <__cxa_atexit@plt+0x793bc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 79fc18 <__cxa_atexit@plt+0x793c74> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r2, r3 │ │ │ │ - bne 79fba4 <__cxa_atexit@plt+0x793c00> │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - tst r3, r2, lsl #1 │ │ │ │ - mov r2, r1 │ │ │ │ - beq 79fb90 <__cxa_atexit@plt+0x793bec> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r2, r2, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #296] @ 79fce0 <__cxa_atexit@plt+0x793d3c> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + stm sp, {r4, r6} │ │ │ │ + bhi 7917f0 <__cxa_atexit@plt+0x78584c> │ │ │ │ + ldr lr, [pc, #588] @ 79183c <__cxa_atexit@plt+0x785898> │ │ │ │ + ldr r0, [pc, #572] @ 791830 <__cxa_atexit@plt+0x78588c> │ │ │ │ + mov r4, #0 │ │ │ │ + add lr, pc, lr │ │ │ │ + b 791610 <__cxa_atexit@plt+0x78566c> │ │ │ │ + lsr r9, r9, #4 │ │ │ │ + mov r5, r3 │ │ │ │ + sub r3, r3, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7917f0 <__cxa_atexit@plt+0x78584c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and ip, r7, #3 │ │ │ │ + cmp ip, #2 │ │ │ │ + beq 791694 <__cxa_atexit@plt+0x7856f0> │ │ │ │ + cmp ip, #3 │ │ │ │ + bne 791780 <__cxa_atexit@plt+0x7857dc> │ │ │ │ + bic r1, r7, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r3, [r1, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 791728 <__cxa_atexit@plt+0x785784> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + and r2, r9, #15 │ │ │ │ + add r3, r1, r2, lsl #2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr r6, [pc, #504] @ 791850 <__cxa_atexit@plt+0x7858ac> │ │ │ │ mov r3, r5 │ │ │ │ + tst r7, #3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #-20]! @ 0xffffffec │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + beq 79176c <__cxa_atexit@plt+0x7857c8> │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #456] @ 791854 <__cxa_atexit@plt+0x7858b0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - sub r2, r3, #28 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79fcd4 <__cxa_atexit@plt+0x793d30> │ │ │ │ - ldr r3, [pc, #256] @ 79fce4 <__cxa_atexit@plt+0x793d40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 79fc78 <__cxa_atexit@plt+0x793cd4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a05a4 <__cxa_atexit@plt+0x794600> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 79fc84 <__cxa_atexit@plt+0x793ce0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 79fc98 <__cxa_atexit@plt+0x793cf4> │ │ │ │ - ldr r2, [pc, #184] @ 79fcf0 <__cxa_atexit@plt+0x793d4c> │ │ │ │ - mov r3, #0 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + b 7915fc <__cxa_atexit@plt+0x785658> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r6, [r7, #6] │ │ │ │ + and r7, r9, #15 │ │ │ │ + mvn r1, #0 │ │ │ │ + bic r7, r6, r1, lsl r7 │ │ │ │ + mov r1, #85 @ 0x55 │ │ │ │ + orr r1, r1, #5376 @ 0x1500 │ │ │ │ + and r1, r1, r7, lsr #1 │ │ │ │ + sub r1, r7, r1 │ │ │ │ + and r7, r0, r1, lsr #2 │ │ │ │ + and r1, r1, r0 │ │ │ │ + add r1, r1, r7 │ │ │ │ + ldr r7, [pc, #364] @ 791838 <__cxa_atexit@plt+0x785894> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + and r1, r1, r7 │ │ │ │ + ldr r7, [pc, #348] @ 791834 <__cxa_atexit@plt+0x785890> │ │ │ │ + mul r1, r1, r7 │ │ │ │ + lsr r1, r1, #24 │ │ │ │ + add r7, r2, r1, lsl #2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + str lr, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 79fcac <__cxa_atexit@plt+0x793d08> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 79fcb8 <__cxa_atexit@plt+0x793d14> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 79176c <__cxa_atexit@plt+0x7857c8> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r2, [pc, #300] @ 791844 <__cxa_atexit@plt+0x7858a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r3] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + b 7915fc <__cxa_atexit@plt+0x785658> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 791798 <__cxa_atexit@plt+0x7857f4> │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 791780 <__cxa_atexit@plt+0x7857dc> │ │ │ │ + ldr r6, [pc, #280] @ 791858 <__cxa_atexit@plt+0x7858b4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r3, [r7, #1] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + mov r8, #0 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 79fcec <__cxa_atexit@plt+0x793d48> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #184] @ 791840 <__cxa_atexit@plt+0x78589c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 79fce8 <__cxa_atexit@plt+0x793d44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2, #-4]! │ │ │ │ + add r3, r1, #16 │ │ │ │ + cmp r6, r3 │ │ │ │ + str sl, [r2, #8] │ │ │ │ + bcc 791810 <__cxa_atexit@plt+0x78586c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r6, [r5] │ │ │ │ + ldr r0, [r2, #8]! │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r5, [pc, #136] @ 79185c <__cxa_atexit@plt+0x7858b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r6, [r1, #12] │ │ │ │ + str r7, [r1, #16] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + stmib r1, {r5, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 79fcf4 <__cxa_atexit@plt+0x793d50> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + ldr r7, [pc, #80] @ 791848 <__cxa_atexit@plt+0x7858a4> │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x000009b4 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq r9, r8, asr pc │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ + ldr r6, [pc, #52] @ 79184c <__cxa_atexit@plt+0x7858a8> │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, asr #9 │ │ │ │ + ldrsheq sl, [fp, #-64] @ 0xffffffc0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmppeq sl, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq fp, ip, asr #8 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 79fd24 <__cxa_atexit@plt+0x793d80> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7918fc <__cxa_atexit@plt+0x785958> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [pc, #132] @ 791918 <__cxa_atexit@plt+0x785974> │ │ │ │ + add r1, r7, r1, lsl #2 │ │ │ │ + add sl, r1, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldr r3, [pc, #116] @ 79191c <__cxa_atexit@plt+0x785978> │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + stmib r8, {r3, lr} │ │ │ │ + bne 791908 <__cxa_atexit@plt+0x785964> │ │ │ │ + sub r3, r6, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [sl] │ │ │ │ + strex r2, r3, [sl] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7918c4 <__cxa_atexit@plt+0x785920> │ │ │ │ + ldr r3, [pc, #68] @ 791920 <__cxa_atexit@plt+0x78597c> │ │ │ │ + add lr, r8, #16 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #52] @ 791924 <__cxa_atexit@plt+0x785980> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stm lr, {r3, r7, r9} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 79fd3c <__cxa_atexit@plt+0x793d98> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 7918b8 <__cxa_atexit@plt+0x785914> │ │ │ │ + @ instruction: 0x015b9d98 │ │ │ │ + cmpeq fp, r0, lsl #7 │ │ │ │ + cmpeq fp, ip, lsl #7 │ │ │ │ + cmpeq fp, r8, lsr r3 │ │ │ │ + andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79fd8c <__cxa_atexit@plt+0x793de8> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #40] @ 79fd98 <__cxa_atexit@plt+0x793df4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 79fd9c <__cxa_atexit@plt+0x793df8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldmib r5, {r3, sl} │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r1, [pc, #16] @ 791954 <__cxa_atexit@plt+0x7859b0> │ │ │ │ + lsr r9, r3, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 791a24 <__cxa_atexit@plt+0x785a80> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #188] @ 791a40 <__cxa_atexit@plt+0x785a9c> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #124] @ 791a44 <__cxa_atexit@plt+0x785aa0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 791a30 <__cxa_atexit@plt+0x785a8c> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 7919e8 <__cxa_atexit@plt+0x785a44> │ │ │ │ + ldr r7, [pc, #72] @ 791a48 <__cxa_atexit@plt+0x785aa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #60] @ 791a4c <__cxa_atexit@plt+0x785aa8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq fp, [sl, #-236] @ 0xffffff14 │ │ │ │ - cmpeq sl, r4, asr lr │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 7919dc <__cxa_atexit@plt+0x785a38> │ │ │ │ + ldrsbeq sl, [fp, #-44] @ 0xffffffd4 │ │ │ │ + cmpeq fp, ip, ror #24 │ │ │ │ + cmpeq fp, r4, lsr #4 │ │ │ │ + cmpeq fp, ip, asr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79fe18 <__cxa_atexit@plt+0x793e74> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 79fe24 <__cxa_atexit@plt+0x793e80> │ │ │ │ - cmp r2, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - bne 79fdf8 <__cxa_atexit@plt+0x793e54> │ │ │ │ - ldr r1, [pc, #72] @ 79fe28 <__cxa_atexit@plt+0x793e84> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 791a9c <__cxa_atexit@plt+0x785af8> │ │ │ │ + ldr lr, [pc, #60] @ 791ab4 <__cxa_atexit@plt+0x785b10> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #36] @ 79fe2c <__cxa_atexit@plt+0x793e88> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + ldr r3, [pc, #20] @ 791ab8 <__cxa_atexit@plt+0x785b14> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r8, lsr #3 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r7, lsr #21 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldmib r5, {r3, sl} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r1, [pc, #16] @ 791ae8 <__cxa_atexit@plt+0x785b44> │ │ │ │ + lsr r9, r3, #4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 791b18 <__cxa_atexit@plt+0x785b74> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 791b9c <__cxa_atexit@plt+0x785bf8> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 791bc8 <__cxa_atexit@plt+0x785c24> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 791ba8 <__cxa_atexit@plt+0x785c04> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 791b68 <__cxa_atexit@plt+0x785bc4> │ │ │ │ + ldr r3, [pc, #76] @ 791bcc <__cxa_atexit@plt+0x785c28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 791bd0 <__cxa_atexit@plt+0x785c2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, ip, asr lr │ │ │ │ - ldrsheq fp, [sl, #-212] @ 0xffffff2c │ │ │ │ - cmpeq sl, r8, asr #27 │ │ │ │ - cmpeq r9, r4, lsr fp │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 79fe78 <__cxa_atexit@plt+0x793ed4> │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - add r3, r9, #1 │ │ │ │ - bic r0, r1, sl │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - b 79fef4 <__cxa_atexit@plt+0x793f50> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - ldr r3, [pc, #156] @ 79ff30 <__cxa_atexit@plt+0x793f8c> │ │ │ │ - add r0, fp, r6, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 79ff04 <__cxa_atexit@plt+0x793f60> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 79feb0 <__cxa_atexit@plt+0x793f0c> │ │ │ │ - ldr r0, [pc, #108] @ 79ff34 <__cxa_atexit@plt+0x793f90> │ │ │ │ - add r3, r9, #1 │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r1, r5, #24 │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 79fb6c <__cxa_atexit@plt+0x793bc8> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r8] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - add lr, sp, #8 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - b 79fea8 <__cxa_atexit@plt+0x793f04> │ │ │ │ - @ instruction: 0x015ab79c │ │ │ │ - cmpeq sl, r8, asr sp │ │ │ │ - cmpeq r9, r8, lsr #20 │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79ff8c <__cxa_atexit@plt+0x793fe8> │ │ │ │ - ldr r1, [pc, #56] @ 79ff94 <__cxa_atexit@plt+0x793ff0> │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #24] @ 79ff98 <__cxa_atexit@plt+0x793ff4> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 791b60 <__cxa_atexit@plt+0x785bbc> │ │ │ │ + cmpeq fp, r0, ror #21 │ │ │ │ + cmpeq fp, ip, ror #1 │ │ │ │ + cmpeq fp, ip, lsl #1 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 791c78 <__cxa_atexit@plt+0x785cd4> │ │ │ │ + ldr r7, [pc, #112] @ 791c8c <__cxa_atexit@plt+0x785ce8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 791c60 <__cxa_atexit@plt+0x785cbc> │ │ │ │ + ldr r7, [pc, #96] @ 791c90 <__cxa_atexit@plt+0x785cec> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + beq 791c6c <__cxa_atexit@plt+0x785cc8> │ │ │ │ + ldr r7, [pc, #72] @ 791c94 <__cxa_atexit@plt+0x785cf0> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 791c98 <__cxa_atexit@plt+0x785cf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + smlaltteq lr, sl, r4, lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 791ce8 <__cxa_atexit@plt+0x785d44> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 791ce0 <__cxa_atexit@plt+0x785d3c> │ │ │ │ + ldr r3, [pc, #32] @ 791cec <__cxa_atexit@plt+0x785d48> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrheq fp, [sl, #-196] @ 0xffffff3c │ │ │ │ - smlalbteq sp, r9, r8, r9 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a0018 <__cxa_atexit@plt+0x794074> │ │ │ │ - ldr lr, [pc, #116] @ 7a0038 <__cxa_atexit@plt+0x794094> │ │ │ │ - ldr r8, [pc, #116] @ 7a003c <__cxa_atexit@plt+0x794098> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov ip, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7a0024 <__cxa_atexit@plt+0x794080> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 79fb6c <__cxa_atexit@plt+0x793bc8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 791d14 <__cxa_atexit@plt+0x785d70> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #52] @ 791d5c <__cxa_atexit@plt+0x785db8> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r3, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + beq 791d50 <__cxa_atexit@plt+0x785dac> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ + ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7915d8 <__cxa_atexit@plt+0x785634> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a0078 <__cxa_atexit@plt+0x7940d4> │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + hvceq 44756 @ 0xaed4 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r3, r5 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 7a00a0 <__cxa_atexit@plt+0x7940fc> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a00ac <__cxa_atexit@plt+0x794108> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7a024c <__cxa_atexit@plt+0x7942a8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7a0168 <__cxa_atexit@plt+0x7941c4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #428] @ 7a028c <__cxa_atexit@plt+0x7942e8> │ │ │ │ - add r3, r3, r0, lsl #2 │ │ │ │ - ldmib r7, {r8, r9} │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r2, [r3, #-16]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r2, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 7a01e4 <__cxa_atexit@plt+0x794240> │ │ │ │ - ldr r3, [pc, #368] @ 7a0290 <__cxa_atexit@plt+0x7942ec> │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - sub r3, r5, #48 @ 0x30 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #28 │ │ │ │ + mov r0, r5 │ │ │ │ + str r6, [sp, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - bhi 7a0264 <__cxa_atexit@plt+0x7942c0> │ │ │ │ - ldr r3, [pc, #352] @ 7a02a8 <__cxa_atexit@plt+0x794304> │ │ │ │ - ldr r2, [pc, #352] @ 7a02ac <__cxa_atexit@plt+0x794308> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r3, r8, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a01f0 <__cxa_atexit@plt+0x79424c> │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a0204 <__cxa_atexit@plt+0x794260> │ │ │ │ - ldr r2, [pc, #276] @ 7a02a4 <__cxa_atexit@plt+0x794300> │ │ │ │ + str r4, [sp] │ │ │ │ + bhi 792014 <__cxa_atexit@plt+0x786070> │ │ │ │ + ldr r7, [r0] │ │ │ │ + mov lr, #0 │ │ │ │ + b 791dd0 <__cxa_atexit@plt+0x785e2c> │ │ │ │ + lsr r9, r9, #4 │ │ │ │ + sub r3, r0, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 792014 <__cxa_atexit@plt+0x786070> │ │ │ │ + and r5, r7, #3 │ │ │ │ + cmp r5, #2 │ │ │ │ + beq 791e4c <__cxa_atexit@plt+0x785ea8> │ │ │ │ + cmp r5, #3 │ │ │ │ + bne 791f30 <__cxa_atexit@plt+0x785f8c> │ │ │ │ + bic r5, r7, #3 │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldrh r3, [r5, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 791ef4 <__cxa_atexit@plt+0x785f50> │ │ │ │ + ldr r5, [r7, #1] │ │ │ │ + and r4, r9, #15 │ │ │ │ + add r7, r5, r4, lsl #2 │ │ │ │ + mov r3, r0 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str sl, [r0, #-12] │ │ │ │ + str r5, [r0, #-8] │ │ │ │ + stmda r0, {r4, r8} │ │ │ │ + ldr r1, [pc, #576] @ 792064 <__cxa_atexit@plt+0x7860c0> │ │ │ │ + str r9, [r3, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7a01e4 <__cxa_atexit@plt+0x794240> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #-20] @ 0xffffffec │ │ │ │ + beq 791f64 <__cxa_atexit@plt+0x785fc0> │ │ │ │ + str r7, [r0, #-16] │ │ │ │ + ldr r1, [pc, #552] @ 792068 <__cxa_atexit@plt+0x7860c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #-12] │ │ │ │ + mov r0, r3 │ │ │ │ + b 791dc0 <__cxa_atexit@plt+0x785e1c> │ │ │ │ + ldr r5, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + and r7, r9, #15 │ │ │ │ + mov r1, #1 │ │ │ │ + mvn r4, #0 │ │ │ │ + add lr, r4, r1, lsl r7 │ │ │ │ + ldr r2, [pc, #468] @ 792040 <__cxa_atexit@plt+0x78609c> │ │ │ │ + and r4, ip, lr │ │ │ │ + and r2, r2, r4, lsr #1 │ │ │ │ + ldr r6, [pc, #460] @ 792044 <__cxa_atexit@plt+0x7860a0> │ │ │ │ + sub r4, r4, r2 │ │ │ │ + and r2, r6, r4, lsr #2 │ │ │ │ + and r4, r4, r6 │ │ │ │ + add r4, r4, r2 │ │ │ │ + ldr r6, [pc, #444] @ 792048 <__cxa_atexit@plt+0x7860a4> │ │ │ │ + add r4, r4, r4, lsr #4 │ │ │ │ + and r4, r4, r6 │ │ │ │ + ldr r6, [pc, #436] @ 79204c <__cxa_atexit@plt+0x7860a8> │ │ │ │ + mov lr, #0 │ │ │ │ + lsl r1, r1, r7 │ │ │ │ + mul r4, r4, r6 │ │ │ │ + lsr r4, r4, #24 │ │ │ │ + add r2, r5, r4, lsl #2 │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r6, [pc, #412] @ 792054 <__cxa_atexit@plt+0x7860b0> │ │ │ │ + tst r7, #3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + str r5, [r0, #-12] │ │ │ │ + mov r5, r0 │ │ │ │ + str sl, [r0, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str ip, [r0, #-16] │ │ │ │ + stmda r0, {r1, r4, r8} │ │ │ │ + beq 791f50 <__cxa_atexit@plt+0x785fac> │ │ │ │ + str r7, [r0, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #368] @ 792058 <__cxa_atexit@plt+0x7860b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #-20] @ 0xffffffec │ │ │ │ + mov r0, r5 │ │ │ │ + b 791dc0 <__cxa_atexit@plt+0x785e1c> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne 791f30 <__cxa_atexit@plt+0x785f8c> │ │ │ │ + ldr r4, [r7, #1] │ │ │ │ + ldr r3, [r7, #5] │ │ │ │ + ldr r7, [r4, #4] │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 791f74 <__cxa_atexit@plt+0x785fd0> │ │ │ │ + sub r5, r0, #4 │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 791fa0 <__cxa_atexit@plt+0x785ffc> │ │ │ │ + ldr r6, [pc, #316] @ 792060 <__cxa_atexit@plt+0x7860bc> │ │ │ │ + ldr r7, [r4, #8] │ │ │ │ + mov r2, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 791fb0 <__cxa_atexit@plt+0x78600c> │ │ │ │ + ldr r7, [pc, #280] @ 792050 <__cxa_atexit@plt+0x7860ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r0, #4]! │ │ │ │ + ldr r4, [sp] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r5, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + sub r5, r0, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #248] @ 792074 <__cxa_atexit@plt+0x7860d0> │ │ │ │ + stmda r0, {r3, r4, r7, r8} │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r0, #-16]! │ │ │ │ + ldr r8, [pc, #236] @ 792078 <__cxa_atexit@plt+0x7860d4> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r6, [pc, #196] @ 79206c <__cxa_atexit@plt+0x7860c8> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r4, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r6, [r0, #-4] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r0] │ │ │ │ + beq 79200c <__cxa_atexit@plt+0x786068> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a0278 <__cxa_atexit@plt+0x7942d4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 792030 <__cxa_atexit@plt+0x78608c> │ │ │ │ + ldr r5, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [pc, #228] @ 7a02b4 <__cxa_atexit@plt+0x794310> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ + ldr ip, [r0, #4]! │ │ │ │ + ldr r1, [pc, #132] @ 792070 <__cxa_atexit@plt+0x7860cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r3, [r6, #16] │ │ │ │ sub r7, r2, #9 │ │ │ │ + mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #168] @ 7a02a0 <__cxa_atexit@plt+0x7942fc> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7a0238 <__cxa_atexit@plt+0x794294> │ │ │ │ - ldr r3, [pc, #132] @ 7a0298 <__cxa_atexit@plt+0x7942f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #124] @ 7a029c <__cxa_atexit@plt+0x7942f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #112] @ 7a02b0 <__cxa_atexit@plt+0x79430c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7a0294 <__cxa_atexit@plt+0x7942f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #64] @ 79205c <__cxa_atexit@plt+0x7860b8> │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r8, [r0, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ + stmib r0, {r9, sl} │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + b 791f44 <__cxa_atexit@plt+0x785fa0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, lsl #5 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - smlalbbeq sp, r9, ip, r8 │ │ │ │ - cmpeq sl, r8, lsl sl │ │ │ │ - ldrheq fp, [sl, #-156] @ 0xffffff64 │ │ │ │ - smlaltteq sp, r9, ip, r9 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xfffdada8 │ │ │ │ - @ instruction: 0x015ab398 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, r4, lsl #20 │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + cmpeq fp, r0, asr #26 │ │ │ │ + andeq r0, r0, r4, ror r5 │ │ │ │ + andeq r0, r0, ip, ror r5 │ │ │ │ + cmpeq sl, ip, asr #22 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r0, ror #7 │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmpeq fp, r4, lsr ip │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + cmpeq fp, r8, ror #25 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a0304 <__cxa_atexit@plt+0x794360> │ │ │ │ - ldr lr, [pc, #52] @ 7a0310 <__cxa_atexit@plt+0x79436c> │ │ │ │ + bcc 7920c8 <__cxa_atexit@plt+0x786124> │ │ │ │ + ldr lr, [pc, #52] @ 7920d4 <__cxa_atexit@plt+0x786130> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r3, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #9 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq fp, [sl, #-136] @ 0xffffff78 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + cmpeq fp, r0, lsl #23 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a0360 <__cxa_atexit@plt+0x7943bc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ + bcc 792124 <__cxa_atexit@plt+0x786180> │ │ │ │ + ldr lr, [pc, #52] @ 792130 <__cxa_atexit@plt+0x78618c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7a036c <__cxa_atexit@plt+0x7943c8> │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r4, lsr #22 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 792164 <__cxa_atexit@plt+0x7861c0> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 7921a0 <__cxa_atexit@plt+0x7861fc> │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mvn r3, sl │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, r2, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, sl, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7921f0 <__cxa_atexit@plt+0x78624c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #40] @ 7921fc <__cxa_atexit@plt+0x786258> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a0370 <__cxa_atexit@plt+0x7943cc> │ │ │ │ + ldr r1, [pc, #32] @ 792200 <__cxa_atexit@plt+0x78625c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r8, ror #17 │ │ │ │ - cmpeq sl, ip, lsl #17 │ │ │ │ - andeq r3, r0, r9, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ 7a03e8 <__cxa_atexit@plt+0x794444> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + @ instruction: 0x015b9a98 │ │ │ │ + cmpeq fp, r8, asr #20 │ │ │ │ + cmpeq sl, r4, ror #18 │ │ │ │ + andeq r0, r0, r5, lsr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r2, [pc, #24] @ 792234 <__cxa_atexit@plt+0x786290> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + lsr r9, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r3, {r0, r2} │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bhi 7a03d4 <__cxa_atexit@plt+0x794430> │ │ │ │ - ldr r3, [pc, #52] @ 7a03ec <__cxa_atexit@plt+0x794448> │ │ │ │ - str sl, [r5, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + smlalbteq lr, sl, ip, r8 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #1 │ │ │ │ + bne 792280 <__cxa_atexit@plt+0x7862dc> │ │ │ │ + ldr r3, [pc, #64] @ 7922a4 <__cxa_atexit@plt+0x786300> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #40] @ 7a03f0 <__cxa_atexit@plt+0x79444c> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - ldr r7, [pc, #24] @ 7a03f4 <__cxa_atexit@plt+0x794450> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #48] @ 7922a8 <__cxa_atexit@plt+0x786304> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r1, [pc, #24] @ 7922a0 <__cxa_atexit@plt+0x7862fc> │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffdab38 │ │ │ │ - cmpeq sl, ip, lsl r1 │ │ │ │ - cmpeq r9, ip, lsl r7 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq fp, r0, lsl #20 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r7, [r5], #-8 │ │ │ │ - b 7a0414 <__cxa_atexit@plt+0x794470> │ │ │ │ - andeq r3, r0, r9, asr #16 │ │ │ │ + ldr r3, [pc, #32] @ 7922dc <__cxa_atexit@plt+0x786338> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 792318 <__cxa_atexit@plt+0x786374> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mvn r3, sl │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, r2, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, sl, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a04f0 <__cxa_atexit@plt+0x79454c> │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a04d8 <__cxa_atexit@plt+0x794534> │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [r5, #36] @ 0x24 │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - str r7, [sp] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [pc, #192] @ 7a0518 <__cxa_atexit@plt+0x794574> │ │ │ │ - add lr, r7, r8, lsl #2 │ │ │ │ - add r9, lr, #8 │ │ │ │ + bcc 792374 <__cxa_atexit@plt+0x7863d0> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + mvn r2, r1, lsl r2 │ │ │ │ + ldr r1, [pc, #44] @ 792380 <__cxa_atexit@plt+0x7863dc> │ │ │ │ + uxth r2, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr ip, [r1] │ │ │ │ - ldr r1, [pc, #168] @ 7a051c <__cxa_atexit@plt+0x794578> │ │ │ │ - cmp ip, #0 │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #32] @ 792384 <__cxa_atexit@plt+0x7863e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - bne 7a0508 <__cxa_atexit@plt+0x794564> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r9] │ │ │ │ - strex r2, r3, [r9] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r4, lsl r9 │ │ │ │ + ldrheq r9, [fp, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 792400 <__cxa_atexit@plt+0x78645c> │ │ │ │ + ldmib r5, {r3, r9} │ │ │ │ + ldr r2, [pc, #108] @ 79241c <__cxa_atexit@plt+0x786478> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7a0490 <__cxa_atexit@plt+0x7944ec> │ │ │ │ - ldr r3, [pc, #120] @ 7a0520 <__cxa_atexit@plt+0x79457c> │ │ │ │ - add r2, sl, #1 │ │ │ │ + bne 79240c <__cxa_atexit@plt+0x786468> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r9, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7923cc <__cxa_atexit@plt+0x786428> │ │ │ │ + ldr r3, [pc, #60] @ 792420 <__cxa_atexit@plt+0x78647c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [sp] │ │ │ │ - str r7, [r5, #24] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r3, [r7] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - add r3, r8, #1 │ │ │ │ - str r3, [r5, #32] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str r7, [r5, #36] @ 0x24 │ │ │ │ - mov r3, r6 │ │ │ │ - b 7a04e0 <__cxa_atexit@plt+0x79453c> │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a00ac <__cxa_atexit@plt+0x794108> │ │ │ │ - ldr r3, [pc, #44] @ 7a0524 <__cxa_atexit@plt+0x794580> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldr r1, [r9] │ │ │ │ + ldr r3, [pc, #48] @ 792424 <__cxa_atexit@plt+0x786480> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ mov r0, r4 │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a0484 <__cxa_atexit@plt+0x7944e0> │ │ │ │ - ldrsbeq fp, [sl, #-20] @ 0xffffffec │ │ │ │ - cmpeq sl, r8, ror #14 │ │ │ │ - cmpeq sl, ip, ror r7 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - cmpeq r9, r8, lsr r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a058c <__cxa_atexit@plt+0x7945e8> │ │ │ │ - ldr r3, [pc, #72] @ 7a0594 <__cxa_atexit@plt+0x7945f0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r8, #3 │ │ │ │ + b 7923c4 <__cxa_atexit@plt+0x786420> │ │ │ │ + cmpeq fp, ip, ror r2 │ │ │ │ + cmpeq fp, r8, lsl #17 │ │ │ │ + cmpeq fp, r0, lsr r8 │ │ │ │ + cmpeq sl, r0, asr #14 │ │ │ │ + andeq r0, r0, r7, lsr #29 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4]! │ │ │ │ + ldr r2, [pc, #24] @ 792458 <__cxa_atexit@plt+0x7864b4> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + lsr r9, r3, #4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 7a0580 <__cxa_atexit@plt+0x7945dc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a05a4 <__cxa_atexit@plt+0x794600> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - smlalbteq sp, r9, ip, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + smlaltbeq lr, sl, r8, r6 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7a0610 <__cxa_atexit@plt+0x79466c> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #1 │ │ │ │ + beq 7924cc <__cxa_atexit@plt+0x786528> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 7a0630 <__cxa_atexit@plt+0x79468c> │ │ │ │ - bic r2, r7, #3 │ │ │ │ + bne 7924b8 <__cxa_atexit@plt+0x786514> │ │ │ │ + bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7a0644 <__cxa_atexit@plt+0x7946a0> │ │ │ │ cmp r2, #4 │ │ │ │ - bne 7a0688 <__cxa_atexit@plt+0x7946e4> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [pc, #332] @ 7a0734 <__cxa_atexit@plt+0x794790> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #304] @ 7a0738 <__cxa_atexit@plt+0x794794> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a06e8 <__cxa_atexit@plt+0x794744> │ │ │ │ - ldr r2, [pc, #248] @ 7a0720 <__cxa_atexit@plt+0x79477c> │ │ │ │ - str r9, [r5, #12] │ │ │ │ + beq 7924f4 <__cxa_atexit@plt+0x786550> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 7924b8 <__cxa_atexit@plt+0x786514> │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + cmp r9, #1 │ │ │ │ + beq 792500 <__cxa_atexit@plt+0x78655c> │ │ │ │ + ldr r2, [pc, #180] @ 792568 <__cxa_atexit@plt+0x7865c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 7a0664 <__cxa_atexit@plt+0x7946c0> │ │ │ │ - ldr r7, [pc, #228] @ 7a071c <__cxa_atexit@plt+0x794778> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 792548 <__cxa_atexit@plt+0x7865a4> │ │ │ │ + ldr r2, [pc, #152] @ 792558 <__cxa_atexit@plt+0x7865b4> │ │ │ │ + str r3, [r5, #20] │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 79254c <__cxa_atexit@plt+0x7865a8> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + cmp r7, #1 │ │ │ │ + beq 79250c <__cxa_atexit@plt+0x786568> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 792520 <__cxa_atexit@plt+0x78657c> │ │ │ │ + mov r7, #2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7926e0 <__cxa_atexit@plt+0x78673c> │ │ │ │ + ldr r9, [r7, #4] │ │ │ │ + cmp r9, #1 │ │ │ │ + bne 792540 <__cxa_atexit@plt+0x78659c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #80] @ 792564 <__cxa_atexit@plt+0x7865c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a06f0 <__cxa_atexit@plt+0x79474c> │ │ │ │ - ldr r2, [pc, #216] @ 7a0730 <__cxa_atexit@plt+0x79478c> │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - ldr r3, [r3, #2] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r8, [pc, #160] @ 7a0724 <__cxa_atexit@plt+0x794780> │ │ │ │ + ldr r3, [pc, #52] @ 79255c <__cxa_atexit@plt+0x7865b8> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [pc, #36] @ 792560 <__cxa_atexit@plt+0x7865bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [pc, #148] @ 7a0728 <__cxa_atexit@plt+0x794784> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr sl, [r7, #5] │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr r0, [r7, #9] │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r3, {r2, lr} │ │ │ │ - sub r2, r3, #36 @ 0x24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - bhi 7a0708 <__cxa_atexit@plt+0x794764> │ │ │ │ - ldr r3, [pc, #112] @ 7a073c <__cxa_atexit@plt+0x794798> │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8, sl} │ │ │ │ - ldr r3, [pc, #100] @ 7a0740 <__cxa_atexit@plt+0x79479c> │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r2, [pc, #36] @ 79256c <__cxa_atexit@plt+0x7865c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + mov r8, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + muleq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0, asr r6 │ │ │ │ + cmpeq fp, r0, asr #14 │ │ │ │ + cmpeq fp, r4, ror #14 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7925f0 <__cxa_atexit@plt+0x78664c> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 79261c <__cxa_atexit@plt+0x786678> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7925fc <__cxa_atexit@plt+0x786658> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7925bc <__cxa_atexit@plt+0x786618> │ │ │ │ + ldr r3, [pc, #76] @ 792620 <__cxa_atexit@plt+0x78667c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 8b292c <__cxa_atexit@plt+0x8a6988> │ │ │ │ - add r5, r5, #20 │ │ │ │ - b 7a06fc <__cxa_atexit@plt+0x794758> │ │ │ │ - mov r9, #255 @ 0xff │ │ │ │ - add r5, r5, #20 │ │ │ │ - orr r9, r9, #65280 @ 0xff00 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7a072c <__cxa_atexit@plt+0x794788> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 792624 <__cxa_atexit@plt+0x786680> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - smlaltbeq sp, r9, ip, r5 │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - ldrheq fp, [sl, #-88] @ 0xffffffa8 │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - smlaltteq sp, r9, r8, r3 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - cmpeq sl, r0, lsr r6 │ │ │ │ - @ instruction: 0xfffda824 │ │ │ │ - cmpeq sl, r8, lsl #28 │ │ │ │ - andeq r0, r0, r6, lsr #8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 7925b4 <__cxa_atexit@plt+0x786610> │ │ │ │ + cmpeq fp, ip, lsl #1 │ │ │ │ + @ instruction: 0x015b9698 │ │ │ │ + cmpeq fp, r8, lsr r6 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a07d4 <__cxa_atexit@plt+0x794830> │ │ │ │ - ldr r8, [pc, #136] @ 7a07f0 <__cxa_atexit@plt+0x79484c> │ │ │ │ - ldr lr, [pc, #136] @ 7a07f4 <__cxa_atexit@plt+0x794850> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r7, #4]! │ │ │ │ - ldr ip, [r5, #20] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str sl, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r8, [r5, #24] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r7] │ │ │ │ - bhi 7a07e0 <__cxa_atexit@plt+0x79483c> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a00ac <__cxa_atexit@plt+0x794108> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7926a8 <__cxa_atexit@plt+0x786704> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 7926d4 <__cxa_atexit@plt+0x786730> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7926b4 <__cxa_atexit@plt+0x786710> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 792674 <__cxa_atexit@plt+0x7866d0> │ │ │ │ + ldr r3, [pc, #76] @ 7926d8 <__cxa_atexit@plt+0x786734> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 7926dc <__cxa_atexit@plt+0x786738> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 79266c <__cxa_atexit@plt+0x7866c8> │ │ │ │ + ldrsbeq r8, [fp, #-244] @ 0xffffff0c │ │ │ │ + cmpeq fp, r0, ror #11 │ │ │ │ + cmpeq fp, r0, lsl #11 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7927ac <__cxa_atexit@plt+0x786808> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 792738 <__cxa_atexit@plt+0x786794> │ │ │ │ + cmp r3, #1 │ │ │ │ + bne 792760 <__cxa_atexit@plt+0x7867bc> │ │ │ │ + ldr r6, [pc, #192] @ 7927d8 <__cxa_atexit@plt+0x786834> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7927a0 <__cxa_atexit@plt+0x7867fc> │ │ │ │ + mov r6, r9 │ │ │ │ + b 792808 <__cxa_atexit@plt+0x786864> │ │ │ │ + ldr r6, [pc, #148] @ 7927d4 <__cxa_atexit@plt+0x786830> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7927a0 <__cxa_atexit@plt+0x7867fc> │ │ │ │ + mov r6, r9 │ │ │ │ + b 79297c <__cxa_atexit@plt+0x7869d8> │ │ │ │ + ldr r2, [pc, #96] @ 7927c8 <__cxa_atexit@plt+0x786824> │ │ │ │ + ldr r1, [pc, #96] @ 7927cc <__cxa_atexit@plt+0x786828> │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, #1 │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + ldr r1, [pc, #72] @ 7927d0 <__cxa_atexit@plt+0x78682c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + stmib r9, {r0, r1} │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [pc, #40] @ 7927dc <__cxa_atexit@plt+0x786838> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + ldrsheq r9, [fp, #-64] @ 0xffffffc0 │ │ │ │ + ldrsheq r9, [fp, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsr r2 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmpeq sl, r4, lsr #6 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7926e0 <__cxa_atexit@plt+0x78673c> │ │ │ │ + cmpeq sl, r8, lsl #6 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + cmpne r3, #4 │ │ │ │ + bne 792828 <__cxa_atexit@plt+0x786884> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ + add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7a0874 <__cxa_atexit@plt+0x7948d0> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a0860 <__cxa_atexit@plt+0x7948bc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #84] @ 7a0890 <__cxa_atexit@plt+0x7948ec> │ │ │ │ + bcc 7928c0 <__cxa_atexit@plt+0x78691c> │ │ │ │ + ldr r7, [pc, #180] @ 7928f4 <__cxa_atexit@plt+0x786950> │ │ │ │ + mov r8, r6 │ │ │ │ + mov r1, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r2, [pc, #164] @ 7928f8 <__cxa_atexit@plt+0x786954> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + ldr r2, [pc, #156] @ 7928fc <__cxa_atexit@plt+0x786958> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7928d0 <__cxa_atexit@plt+0x78692c> │ │ │ │ str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr lr, [pc, #132] @ 792904 <__cxa_atexit@plt+0x786960> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + bic r2, r2, r7 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + ldr r2, [pc, #92] @ 792908 <__cxa_atexit@plt+0x786964> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + str r2, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7a0898 <__cxa_atexit@plt+0x7948f4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #40] @ 792900 <__cxa_atexit@plt+0x78695c> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ + mov sl, #1 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + b 1a95868 <__cxa_atexit@plt+0x1a898c4> │ │ │ │ + cmpeq fp, r0, lsr #8 │ │ │ │ + cmpeq fp, r8, lsr #8 │ │ │ │ + ldrsbeq r8, [fp, #-212] @ 0xffffff2c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0x015b939c │ │ │ │ + cmpeq fp, r0, asr #7 │ │ │ │ + andeq r0, r0, r5, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 792964 <__cxa_atexit@plt+0x7869c0> │ │ │ │ + bic r7, r7, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1] │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + ldr r0, [pc, #36] @ 792968 <__cxa_atexit@plt+0x7869c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1] │ │ │ │ + str r3, [r1, #8] │ │ │ │ + ldr r3, [pc, #24] @ 79296c <__cxa_atexit@plt+0x7869c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + bx ip │ │ │ │ + cmpeq fp, r4, lsr r3 │ │ │ │ + cmpeq fp, r8, lsr #6 │ │ │ │ + cmpeq fp, r8, asr #5 │ │ │ │ + @ instruction: 0x014ae194 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #2 │ │ │ │ + cmpne r3, #4 │ │ │ │ + bne 79299c <__cxa_atexit@plt+0x7869f8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 7a0894 <__cxa_atexit@plt+0x7948f0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 792a34 <__cxa_atexit@plt+0x786a90> │ │ │ │ + ldr r7, [pc, #180] @ 792a68 <__cxa_atexit@plt+0x786ac4> │ │ │ │ + mov r8, r6 │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4]! │ │ │ │ + ldr r2, [pc, #164] @ 792a6c <__cxa_atexit@plt+0x786ac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + ldr r2, [pc, #156] @ 792a70 <__cxa_atexit@plt+0x786acc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r8, #4] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 792a44 <__cxa_atexit@plt+0x786aa0> │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr lr, [pc, #132] @ 792a78 <__cxa_atexit@plt+0x786ad4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + bic r2, r2, r7 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r2, [pc, #92] @ 792a7c <__cxa_atexit@plt+0x786ad8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + str r2, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x015ab398 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - hvceq 40252 @ 0x9d3c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #40] @ 792a74 <__cxa_atexit@plt+0x786ad0> │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, #8 │ │ │ │ + mov sl, #1 │ │ │ │ + str r8, [r5, #20] │ │ │ │ + b 1a95868 <__cxa_atexit@plt+0x1a898c4> │ │ │ │ + cmpeq fp, ip, lsr #5 │ │ │ │ + ldrheq r9, [fp, #-36] @ 0xffffffdc │ │ │ │ + cmpeq fp, r0, ror #24 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq fp, r8, lsr #4 │ │ │ │ + cmpeq fp, ip, asr #4 │ │ │ │ + andeq r0, r0, r5, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #52] @ 792ad8 <__cxa_atexit@plt+0x786b34> │ │ │ │ + bic r7, r7, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1] │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + ldr r0, [pc, #36] @ 792adc <__cxa_atexit@plt+0x786b38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1] │ │ │ │ + str r3, [r1, #8] │ │ │ │ + ldr r3, [pc, #24] @ 792ae0 <__cxa_atexit@plt+0x786b3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmda r6, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r3, [r6, #-8] │ │ │ │ + bx ip │ │ │ │ + cmpeq fp, r0, asr #3 │ │ │ │ + ldrheq r9, [fp, #-20] @ 0xffffffec │ │ │ │ + cmpeq fp, r4, asr r1 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 792b14 <__cxa_atexit@plt+0x786b70> │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + rsb r3, sl, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, sl, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a0904 <__cxa_atexit@plt+0x794960> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a08ec <__cxa_atexit@plt+0x794948> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #64] @ 7a091c <__cxa_atexit@plt+0x794978> │ │ │ │ + bcc 792b68 <__cxa_atexit@plt+0x786bc4> │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [pc, #40] @ 792b74 <__cxa_atexit@plt+0x786bd0> │ │ │ │ + bic r7, r7, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r2, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ + str r0, [r1] │ │ │ │ + ldr r0, [pc, #28] @ 792b78 <__cxa_atexit@plt+0x786bd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #48] @ 7a0924 <__cxa_atexit@plt+0x794980> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r6, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7a0920 <__cxa_atexit@plt+0x79497c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, ip, lsl r1 │ │ │ │ + cmpeq fp, r0, asr #1 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 792bac <__cxa_atexit@plt+0x786c08> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 792be8 <__cxa_atexit@plt+0x786c44> │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ + mvn r3, sl │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, r2, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add r8, sl, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 792c40 <__cxa_atexit@plt+0x786c9c> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r0, [pc, #44] @ 792c4c <__cxa_atexit@plt+0x786ca8> │ │ │ │ + bic r2, r2, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r7] │ │ │ │ + ldr r0, [pc, #32] @ 792c50 <__cxa_atexit@plt+0x786cac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq fp, [sl, #-40] @ 0xffffffd8 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - smlaltteq sp, r9, ip, r2 │ │ │ │ - cmpeq r9, r8, lsr r0 │ │ │ │ + cmpeq fp, r8, asr #32 │ │ │ │ + cmpeq fp, ip, ror #31 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 792cd4 <__cxa_atexit@plt+0x786d30> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 792d00 <__cxa_atexit@plt+0x786d5c> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 792ce0 <__cxa_atexit@plt+0x786d3c> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 792ca0 <__cxa_atexit@plt+0x786cfc> │ │ │ │ + ldr r3, [pc, #76] @ 792d04 <__cxa_atexit@plt+0x786d60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 792d08 <__cxa_atexit@plt+0x786d64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 792c98 <__cxa_atexit@plt+0x786cf4> │ │ │ │ + cmpeq fp, r8, lsr #19 │ │ │ │ + ldrheq r8, [fp, #-244] @ 0xffffff0c │ │ │ │ + cmpeq fp, r4, asr pc │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + cmpeq sl, r8, asr #28 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ + cmpeq sl, ip, lsr lr │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7a099c <__cxa_atexit@plt+0x7949f8> │ │ │ │ - ldr r2, [pc, #96] @ 7a09b0 <__cxa_atexit@plt+0x794a0c> │ │ │ │ - ldr r7, [r3] │ │ │ │ - stmdb r3, {r9, sl} │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r8, [r3] │ │ │ │ - beq 7a0988 <__cxa_atexit@plt+0x7949e4> │ │ │ │ - ldr r2, [pc, #68] @ 7a09b4 <__cxa_atexit@plt+0x794a10> │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq 7a0990 <__cxa_atexit@plt+0x7949ec> │ │ │ │ - mov r7, sl │ │ │ │ - b 7a0a04 <__cxa_atexit@plt+0x794a60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + bhi 792db4 <__cxa_atexit@plt+0x786e10> │ │ │ │ + ldr r7, [pc, #112] @ 792dc8 <__cxa_atexit@plt+0x786e24> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 792d9c <__cxa_atexit@plt+0x786df8> │ │ │ │ + ldr r7, [pc, #96] @ 792dcc <__cxa_atexit@plt+0x786e28> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + beq 792da8 <__cxa_atexit@plt+0x786e04> │ │ │ │ + ldr r7, [pc, #72] @ 792dd0 <__cxa_atexit@plt+0x786e2c> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ mov r7, sl │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7a09b8 <__cxa_atexit@plt+0x794a14> │ │ │ │ + ldr r7, [pc, #24] @ 792dd4 <__cxa_atexit@plt+0x786e30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r9, r8, asr #8 │ │ │ │ - smlaltbeq ip, r9, r8, pc @ │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strheq sp, [sl, #-220] @ 0xffffff24 │ │ │ │ + @ instruction: 0x014add98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7a09f4 <__cxa_atexit@plt+0x794a50> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r3, [pc, #60] @ 792e28 <__cxa_atexit@plt+0x786e84> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - beq 7a09ec <__cxa_atexit@plt+0x794a48> │ │ │ │ - b 7a0a04 <__cxa_atexit@plt+0x794a60> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 792e20 <__cxa_atexit@plt+0x786e7c> │ │ │ │ + ldr r3, [pc, #32] @ 792e2c <__cxa_atexit@plt+0x786e88> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq r9, ip, ror #30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmpeq sl, r0, asr #26 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 7a0a24 <__cxa_atexit@plt+0x794a80> │ │ │ │ - ldr r7, [pc, #204] @ 7a0ae4 <__cxa_atexit@plt+0x794b40> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #20] @ 792e58 <__cxa_atexit@plt+0x786eb4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmpeq sl, r4, lsl sp │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #52] @ 792ea8 <__cxa_atexit@plt+0x786f04> │ │ │ │ + ldr r3, [r2, #12]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r3, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r7, [r2] │ │ │ │ + beq 792e9c <__cxa_atexit@plt+0x786ef8> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r7 │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a0abc <__cxa_atexit@plt+0x794b18> │ │ │ │ - ldr lr, [pc, #152] @ 7a0ad8 <__cxa_atexit@plt+0x794b34> │ │ │ │ - ldr r9, [pc, #152] @ 7a0adc <__cxa_atexit@plt+0x794b38> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldmib r5, {r0, r8} │ │ │ │ - sub r2, r6, #22 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - str r7, [r1, #24] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - cmp fp, r7 │ │ │ │ - stmib r1, {r9, sl, lr} │ │ │ │ - str r3, [r1, #16] │ │ │ │ - str r0, [r1, #20] │ │ │ │ - str r2, [r1, #28] │ │ │ │ - bhi 7a0ac8 <__cxa_atexit@plt+0x794b24> │ │ │ │ - ldr r7, [r6, #-12] │ │ │ │ - ldr r3, [r6, #-8] │ │ │ │ - ldr r1, [r6, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 7a0ae0 <__cxa_atexit@plt+0x794b3c> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + smlalbteq sp, sl, r4, ip │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ + b 791d9c <__cxa_atexit@plt+0x785df8> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 792f68 <__cxa_atexit@plt+0x786fc4> │ │ │ │ + ldr r3, [pc, #168] @ 792f90 <__cxa_atexit@plt+0x786fec> │ │ │ │ tst r8, #3 │ │ │ │ - beq 7a0ab0 <__cxa_atexit@plt+0x794b0c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a05a4 <__cxa_atexit@plt+0x794600> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 792f48 <__cxa_atexit@plt+0x786fa4> │ │ │ │ + ldr r3, [pc, #152] @ 792f94 <__cxa_atexit@plt+0x786ff0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 792f58 <__cxa_atexit@plt+0x786fb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 792f78 <__cxa_atexit@plt+0x786fd4> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r1, #15 │ │ │ │ + and r7, r1, r2, lsr r7 │ │ │ │ + ldr r2, [pc, #104] @ 792f9c <__cxa_atexit@plt+0x786ff8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffad4 │ │ │ │ - @ instruction: 0xfffff4e8 │ │ │ │ - @ instruction: 0xfffffb0c │ │ │ │ - smlalbteq sp, r9, ip, r1 │ │ │ │ - ldrdeq ip, [r9, #-252] @ 0xffffff04 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a0b4c <__cxa_atexit@plt+0x794ba8> │ │ │ │ - ldr r3, [pc, #108] @ 7a0b80 <__cxa_atexit@plt+0x794bdc> │ │ │ │ - ldr r2, [pc, #108] @ 7a0b84 <__cxa_atexit@plt+0x794be0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 7a0b5c <__cxa_atexit@plt+0x794bb8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 7a0b6c <__cxa_atexit@plt+0x794bc8> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r9, [r9, #6] │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - sub r7, r7, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - bls 7a0b1c <__cxa_atexit@plt+0x794b78> │ │ │ │ - ldr r7, [pc, #52] @ 7a0b88 <__cxa_atexit@plt+0x794be4> │ │ │ │ + ldr r7, [pc, #40] @ 792f98 <__cxa_atexit@plt+0x786ff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - sub r5, r5, #8 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7a0b8c <__cxa_atexit@plt+0x794be8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffd8848 │ │ │ │ - @ instruction: 0xfffd8920 │ │ │ │ - hvceq 40176 @ 0x9cf0 │ │ │ │ - cmpeq sl, r4, asr #1 │ │ │ │ - strdeq ip, [r9, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + cmpeq sl, r4, lsl ip │ │ │ │ + ldrsheq r8, [fp, #-80] @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - cmpeq r9, r0, asr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a0c48 <__cxa_atexit@plt+0x794ca4> │ │ │ │ - ldr r2, [pc, #156] @ 7a0c70 <__cxa_atexit@plt+0x794ccc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 793018 <__cxa_atexit@plt+0x787074> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 793000 <__cxa_atexit@plt+0x78705c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 793008 <__cxa_atexit@plt+0x787064> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r1, #15 │ │ │ │ + and r7, r1, r2, lsr r7 │ │ │ │ + ldr r2, [pc, #48] @ 79301c <__cxa_atexit@plt+0x787078> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7a0c54 <__cxa_atexit@plt+0x794cb0> │ │ │ │ - ldr ip, [pc, #128] @ 7a0c78 <__cxa_atexit@plt+0x794cd4> │ │ │ │ - ldr r2, [pc, #128] @ 7a0c7c <__cxa_atexit@plt+0x794cd8> │ │ │ │ - ldr sl, [pc, #128] @ 7a0c80 <__cxa_atexit@plt+0x794cdc> │ │ │ │ - ldr lr, [pc, #128] @ 7a0c84 <__cxa_atexit@plt+0x794ce0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r0, r3, #39 @ 0x27 │ │ │ │ - sub r1, r3, #31 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - sub r7, r3, #18 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - add sl, pc, sl │ │ │ │ - add r0, r6, #16 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - stmib r6, {r2, r8, ip} │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7a0c74 <__cxa_atexit@plt+0x794cd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r4, asr #17 │ │ │ │ - smlalbteq sp, r9, r4, r1 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - cmpeq sl, ip, lsl #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a0d14 <__cxa_atexit@plt+0x794d70> │ │ │ │ - ldr r3, [pc, #124] @ 7a0d2c <__cxa_atexit@plt+0x794d88> │ │ │ │ - ldr r2, [pc, #124] @ 7a0d30 <__cxa_atexit@plt+0x794d8c> │ │ │ │ - ldr lr, [pc, #124] @ 7a0d34 <__cxa_atexit@plt+0x794d90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr sl, [pc, #120] @ 7a0d38 <__cxa_atexit@plt+0x794d94> │ │ │ │ - str r3, [r7, #24]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr ip, [pc, #112] @ 7a0d3c <__cxa_atexit@plt+0x794d98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - sub r3, r6, #51 @ 0x33 │ │ │ │ - sub r1, r6, #38 @ 0x26 │ │ │ │ - add r2, r2, #1 │ │ │ │ - str sl, [r7, #-20] @ 0xffffffec │ │ │ │ - sub sl, r7, #16 │ │ │ │ - stm sl, {r8, r9, lr} │ │ │ │ - add lr, r7, #8 │ │ │ │ - str r8, [r7, #-4] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - stm lr, {r8, r9, ip} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7a0d40 <__cxa_atexit@plt+0x794d9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - cmpeq r9, ip, lsl pc │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmpeq sl, r8, asr #18 │ │ │ │ - smlaltteq sp, r9, r4, r0 │ │ │ │ - strheq sp, [r9, #-8] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmpeq fp, r8, lsr r5 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7a0d94 <__cxa_atexit@plt+0x794df0> │ │ │ │ - ldr r7, [pc, #52] @ 7a0dac <__cxa_atexit@plt+0x794e08> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 7a0db0 <__cxa_atexit@plt+0x794e0c> │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #24] @ 7a0db4 <__cxa_atexit@plt+0x794e10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - cmpeq sl, r4, asr #29 │ │ │ │ - swpbeq sp, r0, [r9] │ │ │ │ - strdeq ip, [r9, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 77906c <__cxa_atexit@plt+0x76d0c8> │ │ │ │ - strheq ip, [r9, #-192] @ 0xffffff40 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - cmpeq r9, r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a0e74 <__cxa_atexit@plt+0x794ed0> │ │ │ │ - ldr ip, [pc, #104] @ 7a0e8c <__cxa_atexit@plt+0x794ee8> │ │ │ │ - ldr r2, [pc, #104] @ 7a0e90 <__cxa_atexit@plt+0x794eec> │ │ │ │ - ldr sl, [pc, #104] @ 7a0e94 <__cxa_atexit@plt+0x794ef0> │ │ │ │ - sub lr, r6, #18 │ │ │ │ - sub r1, r6, #39 @ 0x27 │ │ │ │ - sub r3, r6, #31 │ │ │ │ - str lr, [r7, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, r7, #16 │ │ │ │ - add ip, pc, ip │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r7, #40] @ 0x28 │ │ │ │ - str r1, [r7, #44] @ 0x2c │ │ │ │ - stmib r7, {r2, r8, ip} │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - str r8, [r7, #28] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #48] @ 7a0e98 <__cxa_atexit@plt+0x794ef4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 793064 <__cxa_atexit@plt+0x7870c0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r1, #15 │ │ │ │ + and r7, r1, r2, lsr r7 │ │ │ │ + ldr r2, [pc, #24] @ 793070 <__cxa_atexit@plt+0x7870cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7a0e9c <__cxa_atexit@plt+0x794ef8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - ldrheq sl, [sl, #-116] @ 0xffffff8c │ │ │ │ - smlaltbeq ip, r9, r8, pc @ │ │ │ │ - cmpeq r9, r4, asr pc │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, ip, asr #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r8, [pc, #4] @ 7a0eb8 <__cxa_atexit@plt+0x794f14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1a64b58 <__cxa_atexit@plt+0x1a58bb4> │ │ │ │ - teqeq r2, ip, ror #18 │ │ │ │ - cmpeq r9, r4, asr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a0f7c <__cxa_atexit@plt+0x794fd8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79311c <__cxa_atexit@plt+0x787178> │ │ │ │ + ldr r3, [pc, #176] @ 793144 <__cxa_atexit@plt+0x7871a0> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + beq 7930fc <__cxa_atexit@plt+0x787158> │ │ │ │ + ldr r3, [pc, #160] @ 793148 <__cxa_atexit@plt+0x7871a4> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + beq 79310c <__cxa_atexit@plt+0x787168> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7a0f84 <__cxa_atexit@plt+0x794fe0> │ │ │ │ - ldr r2, [pc, #200] @ 7a0fb8 <__cxa_atexit@plt+0x795014> │ │ │ │ - ldr r0, [pc, #200] @ 7a0fbc <__cxa_atexit@plt+0x795018> │ │ │ │ - mov r9, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r3, r9, #60 @ 0x3c │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 7a0f9c <__cxa_atexit@plt+0x794ff8> │ │ │ │ - ldr r7, [pc, #168] @ 7a0fc4 <__cxa_atexit@plt+0x795020> │ │ │ │ - ldr r2, [pc, #168] @ 7a0fc8 <__cxa_atexit@plt+0x795024> │ │ │ │ - ldr lr, [pc, #168] @ 7a0fcc <__cxa_atexit@plt+0x795028> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, #164] @ 7a0fd0 <__cxa_atexit@plt+0x79502c> │ │ │ │ - str r7, [r6, #32]! │ │ │ │ - ldr sl, [pc, #160] @ 7a0fd4 <__cxa_atexit@plt+0x795030> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - sub r7, r3, #51 @ 0x33 │ │ │ │ - sub r1, r3, #38 @ 0x26 │ │ │ │ - add r2, r2, #1 │ │ │ │ - sub ip, r6, #20 │ │ │ │ - stm ip, {r0, r8, r9, lr} │ │ │ │ - add lr, r6, #8 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r8, [r6, #-4] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ - mov r2, r6 │ │ │ │ - b 7a0f8c <__cxa_atexit@plt+0x794fe8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7a0fc0 <__cxa_atexit@plt+0x79501c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #56 @ 0x38 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 79312c <__cxa_atexit@plt+0x787188> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + mov r1, #15 │ │ │ │ + and r7, r1, r2, lsr r7 │ │ │ │ + mov r2, #1 │ │ │ │ + lsl r7, r2, r7 │ │ │ │ + ldr r2, [pc, #104] @ 793150 <__cxa_atexit@plt+0x7871ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - @ instruction: 0x015aa59c │ │ │ │ - cmpeq r9, r8, asr lr │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - strheq ip, [r9, #-196] @ 0xffffff3c │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - cmpeq sl, r0, ror #13 │ │ │ │ - cmpeq r9, r4, lsr #28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7a1020 <__cxa_atexit@plt+0x79507c> │ │ │ │ - ldr r7, [pc, #52] @ 7a1038 <__cxa_atexit@plt+0x795094> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 7a103c <__cxa_atexit@plt+0x795098> │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #24] @ 7a1040 <__cxa_atexit@plt+0x79509c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - cmpeq sl, r8, lsr ip │ │ │ │ - cmpeq r9, r4, lsl #28 │ │ │ │ - smlaltteq ip, r9, r4, sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7a1088 <__cxa_atexit@plt+0x7950e4> │ │ │ │ - ldr r7, [pc, #52] @ 7a10a4 <__cxa_atexit@plt+0x795100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r9, #4]! │ │ │ │ - str r8, [r9, #8] │ │ │ │ - ldr r7, [pc, #40] @ 7a10a8 <__cxa_atexit@plt+0x795104> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #28] @ 7a10ac <__cxa_atexit@plt+0x795108> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - ldrsbeq sl, [sl, #-176] @ 0xffffff50 │ │ │ │ - @ instruction: 0x0149cd9c │ │ │ │ - ldrdeq ip, [r9, #-152] @ 0xffffff68 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a1140 <__cxa_atexit@plt+0x79519c> │ │ │ │ - ldr r7, [pc, #124] @ 7a1150 <__cxa_atexit@plt+0x7951ac> │ │ │ │ - mov r3, r5 │ │ │ │ - ands r1, r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7a1128 <__cxa_atexit@plt+0x795184> │ │ │ │ - ldr r7, [pc, #100] @ 7a1154 <__cxa_atexit@plt+0x7951b0> │ │ │ │ - str r9, [r3] │ │ │ │ - cmp r1, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r2] │ │ │ │ - bne 7a1138 <__cxa_atexit@plt+0x795194> │ │ │ │ - ldr r5, [pc, #76] @ 7a1158 <__cxa_atexit@plt+0x7951b4> │ │ │ │ - ldr sl, [r9, #2] │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - str r1, [r3] │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7a115c <__cxa_atexit@plt+0x7951b8> │ │ │ │ + ldr r7, [pc, #40] @ 79314c <__cxa_atexit@plt+0x7871a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq ip, [r9, #-160] @ 0xffffff60 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq ip, [r9, #-200] @ 0xffffff38 │ │ │ │ - cmpeq r9, ip, lsr #18 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + cmpeq sl, r4, ror #20 │ │ │ │ + cmpeq fp, r4, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #72] @ 7a11c0 <__cxa_atexit@plt+0x79521c> │ │ │ │ - mov r2, r5 │ │ │ │ - and r1, r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - cmp r1, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 7a11b8 <__cxa_atexit@plt+0x795214> │ │ │ │ - ldr r1, [pc, #40] @ 7a11c4 <__cxa_atexit@plt+0x795220> │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r8, ror #20 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalbteq ip, r9, r4, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 7a1230 <__cxa_atexit@plt+0x79528c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ands r2, r3, #3 │ │ │ │ - beq 7a121c <__cxa_atexit@plt+0x795278> │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bne 7a1228 <__cxa_atexit@plt+0x795284> │ │ │ │ - ldr r2, [pc, #48] @ 7a1234 <__cxa_atexit@plt+0x795290> │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r9, r4, asr r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ 7931d4 <__cxa_atexit@plt+0x787230> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bne 7a1280 <__cxa_atexit@plt+0x7952dc> │ │ │ │ - ldr r2, [pc, #32] @ 7a1288 <__cxa_atexit@plt+0x7952e4> │ │ │ │ - ldr sl, [r3, #2] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 778c04 <__cxa_atexit@plt+0x76cc60> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a12ac <__cxa_atexit@plt+0x795308> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r3, r5 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 7a12d4 <__cxa_atexit@plt+0x795330> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a12e0 <__cxa_atexit@plt+0x79533c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7a1448 <__cxa_atexit@plt+0x7954a4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7a1354 <__cxa_atexit@plt+0x7953b0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #352] @ 7a1474 <__cxa_atexit@plt+0x7954d0> │ │ │ │ - add r3, r3, r0, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq 7a13d0 <__cxa_atexit@plt+0x79542c> │ │ │ │ - ldr r1, [pc, #308] @ 7a1478 <__cxa_atexit@plt+0x7954d4> │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a13e0 <__cxa_atexit@plt+0x79543c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a13f4 <__cxa_atexit@plt+0x795450> │ │ │ │ - ldr r2, [pc, #268] @ 7a1488 <__cxa_atexit@plt+0x7954e4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7a143c <__cxa_atexit@plt+0x795498> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a1460 <__cxa_atexit@plt+0x7954bc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [pc, #212] @ 7a1490 <__cxa_atexit@plt+0x7954ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 7a1484 <__cxa_atexit@plt+0x7954e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7a1428 <__cxa_atexit@plt+0x795484> │ │ │ │ - ldr r3, [pc, #120] @ 7a147c <__cxa_atexit@plt+0x7954d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #108] @ 7a1480 <__cxa_atexit@plt+0x7954dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 7931bc <__cxa_atexit@plt+0x787218> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7931c4 <__cxa_atexit@plt+0x787220> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + mov r1, #15 │ │ │ │ + and r7, r1, r2, lsr r7 │ │ │ │ + mov r2, #1 │ │ │ │ + lsl r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ 7931d8 <__cxa_atexit@plt+0x787234> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 7a148c <__cxa_atexit@plt+0x7954e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - cmpeq sl, r8, lsr #16 │ │ │ │ - cmpeq sl, r8, asr #15 │ │ │ │ - strdeq ip, [r9, #-124] @ 0xffffff84 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sl, r8, lsl r8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrheq r8, [fp, #-148] @ 0xffffff6c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a14e0 <__cxa_atexit@plt+0x79553c> │ │ │ │ - ldr lr, [pc, #52] @ 7a14ec <__cxa_atexit@plt+0x795548> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bcc 793228 <__cxa_atexit@plt+0x787284> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + mov r1, #15 │ │ │ │ + and r7, r1, r2, lsr r7 │ │ │ │ + mov r2, #1 │ │ │ │ + lsl r7, r2, r7 │ │ │ │ + ldr r2, [pc, #24] @ 793234 <__cxa_atexit@plt+0x787290> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, ip, lsl r7 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a153c <__cxa_atexit@plt+0x795598> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7a1548 <__cxa_atexit@plt+0x7955a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a154c <__cxa_atexit@plt+0x7955a8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, ip, lsl #14 │ │ │ │ - ldrheq sl, [sl, #-96] @ 0xffffffa0 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 7a1574 <__cxa_atexit@plt+0x7955d0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mov lr, fp │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a1608 <__cxa_atexit@plt+0x795664> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [pc, #152] @ 7a1644 <__cxa_atexit@plt+0x7956a0> │ │ │ │ - add r3, r7, r9, lsl #2 │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7a161c <__cxa_atexit@plt+0x795678> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, sl, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a15cc <__cxa_atexit@plt+0x795628> │ │ │ │ - ldr r3, [pc, #100] @ 7a1648 <__cxa_atexit@plt+0x7956a4> │ │ │ │ - add r2, r8, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r7] │ │ │ │ - add r3, r9, #1 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 7a1610 <__cxa_atexit@plt+0x79566c> │ │ │ │ - add r7, r8, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a12e0 <__cxa_atexit@plt+0x79533c> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 7a15c4 <__cxa_atexit@plt+0x795620> │ │ │ │ - cmpeq sl, r0, lsl #1 │ │ │ │ - cmpeq sl, r0, asr #12 │ │ │ │ - strdeq ip, [r9, #-124] @ 0xffffff84 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmpeq fp, r0, asr #18 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 793258 <__cxa_atexit@plt+0x7872b4> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a1694 <__cxa_atexit@plt+0x7956f0> │ │ │ │ - ldr r7, [pc, #52] @ 7a16a4 <__cxa_atexit@plt+0x795700> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a1688 <__cxa_atexit@plt+0x7956e4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a16b8 <__cxa_atexit@plt+0x795714> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a16a8 <__cxa_atexit@plt+0x795704> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smlaltbeq ip, r9, ip, r7 │ │ │ │ - smlaltbeq ip, r9, r0, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7a1714 <__cxa_atexit@plt+0x795770> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7a1738 <__cxa_atexit@plt+0x795794> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7a174c <__cxa_atexit@plt+0x7957a8> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7a1794 <__cxa_atexit@plt+0x7957f0> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [pc, #256] @ 7a17fc <__cxa_atexit@plt+0x795858> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - b 7a1784 <__cxa_atexit@plt+0x7957e0> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a17b0 <__cxa_atexit@plt+0x79580c> │ │ │ │ - ldr r1, [pc, #180] @ 7a17e4 <__cxa_atexit@plt+0x795840> │ │ │ │ - str sl, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7a1770 <__cxa_atexit@plt+0x7957cc> │ │ │ │ - ldr r7, [pc, #160] @ 7a17e0 <__cxa_atexit@plt+0x79583c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a17c0 <__cxa_atexit@plt+0x79581c> │ │ │ │ - ldr r1, [pc, #144] @ 7a17f4 <__cxa_atexit@plt+0x795850> │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, pc, r1 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + str r9, [sp, #28] │ │ │ │ + mov r9, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + mov r2, r8 │ │ │ │ + cmp fp, r6 │ │ │ │ + str fp, [sp, #24] │ │ │ │ + bhi 7933cc <__cxa_atexit@plt+0x787428> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str sl, [sp, #12] │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + str r9, [sp, #8] │ │ │ │ + add r9, r9, #32 │ │ │ │ + mov r8, #15 │ │ │ │ + mov r1, #1 │ │ │ │ + stm sp, {r2, r5} │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc 7933b8 <__cxa_atexit@plt+0x787414> │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + and lr, r8, r6, lsr r2 │ │ │ │ + and fp, r8, r0, lsr r2 │ │ │ │ + ldr r3, [r5] │ │ │ │ + lsl r4, r1, lr │ │ │ │ + lsl sl, r1, fp │ │ │ │ + cmp r4, r1, lsl fp │ │ │ │ + bne 793314 <__cxa_atexit@plt+0x787370> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #92] @ 7a17e8 <__cxa_atexit@plt+0x795844> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #84] @ 7a17f0 <__cxa_atexit@plt+0x79584c> │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #52] @ 7a17ec <__cxa_atexit@plt+0x795848> │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #312] @ 793410 <__cxa_atexit@plt+0x78746c> │ │ │ │ + mov r6, ip │ │ │ │ + add r2, r2, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7a17d4 <__cxa_atexit@plt+0x795830> │ │ │ │ - ldr r7, [pc, #48] @ 7a17f8 <__cxa_atexit@plt+0x795854> │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r5, r5, #8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + str r3, [r6], #-8 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, ip │ │ │ │ + cmp r7, r6 │ │ │ │ + bls 793298 <__cxa_atexit@plt+0x7872f4> │ │ │ │ + mov r5, ip │ │ │ │ + ldr r9, [sp, #8] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr sl, [sp, #12] │ │ │ │ + b 7933cc <__cxa_atexit@plt+0x787428> │ │ │ │ + ldr r0, [pc, #228] @ 793400 <__cxa_atexit@plt+0x78745c> │ │ │ │ + cmp lr, fp │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + str r0, [r8, #20]! │ │ │ │ + mov r0, #2 │ │ │ │ + str r0, [r8, #4] │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + str r3, [r8, #-8] │ │ │ │ + mov r1, r8 │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + mov r3, r8 │ │ │ │ + str r0, [r8, #-12] │ │ │ │ + sub r0, r9, #25 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r0, [r3, #8]! │ │ │ │ + ldr r0, [pc, #164] @ 793404 <__cxa_atexit@plt+0x787460> │ │ │ │ + movcc r3, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #156] @ 793408 <__cxa_atexit@plt+0x787464> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r8, #-16] │ │ │ │ + ldr r6, [r2] │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 7933e8 <__cxa_atexit@plt+0x787444> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldrex r6, [r3] │ │ │ │ + strex r6, r7, [r3] │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 793384 <__cxa_atexit@plt+0x7873e0> │ │ │ │ + ldr r7, [pc, #112] @ 79340c <__cxa_atexit@plt+0x787468> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r8] │ │ │ │ + orr r7, sl, r4 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr sl, [sp, #12] │ │ │ │ + ldm sp, {r2, r5} │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 793414 <__cxa_atexit@plt+0x787470> │ │ │ │ + ldr r6, [sp, #28] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - smlaltbeq ip, r9, r4, r4 │ │ │ │ - andeq r0, r0, r8, lsl r6 │ │ │ │ - cmpeq sl, ip, lsr #9 │ │ │ │ - @ instruction: 0x0149c698 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r0, ror #11 │ │ │ │ - smlalbbeq ip, r9, r4, r6 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + stmib r5, {r6, sl} │ │ │ │ + b 7933ac <__cxa_atexit@plt+0x787408> │ │ │ │ + ldr r1, [r3] │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 79337c <__cxa_atexit@plt+0x7873d8> │ │ │ │ + cmpeq fp, r8, asr #18 │ │ │ │ + ldrheq r8, [fp, #-140] @ 0xffffff74 │ │ │ │ + cmpeq fp, r8, asr #5 │ │ │ │ + ldrsbeq r8, [fp, #-128] @ 0xffffff80 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + strheq sp, [sl, #-116] @ 0xffffff8c │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a187c <__cxa_atexit@plt+0x7958d8> │ │ │ │ - ldr lr, [pc, #112] @ 7a1894 <__cxa_atexit@plt+0x7958f0> │ │ │ │ - ldr r8, [pc, #112] @ 7a1898 <__cxa_atexit@plt+0x7958f4> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - bhi 7a1888 <__cxa_atexit@plt+0x7958e4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a12e0 <__cxa_atexit@plt+0x79533c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 7a18d4 <__cxa_atexit@plt+0x795930> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79347c <__cxa_atexit@plt+0x7874d8> │ │ │ │ + ldr r2, [pc, #80] @ 793494 <__cxa_atexit@plt+0x7874f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - addne r7, pc, r7 │ │ │ │ - addne r7, r7, #1 │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #60] @ 793498 <__cxa_atexit@plt+0x7874f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, ip, lsl r3 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a18f8 <__cxa_atexit@plt+0x795954> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - cmpeq r9, r0, ror #10 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a1914 <__cxa_atexit@plt+0x795970> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7a1924 <__cxa_atexit@plt+0x795980> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r3, [pc, #24] @ 79349c <__cxa_atexit@plt+0x7874f8> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, lsr #16 │ │ │ │ + cmpeq fp, r0, asr #15 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7934fc <__cxa_atexit@plt+0x787558> │ │ │ │ + ldr r7, [pc, #80] @ 793514 <__cxa_atexit@plt+0x787570> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + ldr r3, [pc, #64] @ 793518 <__cxa_atexit@plt+0x787574> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 7a19b4 <__cxa_atexit@plt+0x795a10> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r2, r3 │ │ │ │ - bne 7a195c <__cxa_atexit@plt+0x7959b8> │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - tst r3, r2, lsl #1 │ │ │ │ - mov r2, r1 │ │ │ │ - beq 7a1948 <__cxa_atexit@plt+0x7959a4> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #276] @ 7a1a84 <__cxa_atexit@plt+0x795ae0> │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #24] @ 79351c <__cxa_atexit@plt+0x787578> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r4, lsr #15 │ │ │ │ + cmpeq fp, r4, asr #14 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r7, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a1a70 <__cxa_atexit@plt+0x795acc> │ │ │ │ - ldr r7, [pc, #236] @ 7a1a88 <__cxa_atexit@plt+0x795ae4> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7935c8 <__cxa_atexit@plt+0x787624> │ │ │ │ + ldr r7, [pc, #152] @ 7935dc <__cxa_atexit@plt+0x787638> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 7935a8 <__cxa_atexit@plt+0x787604> │ │ │ │ + ldr r7, [pc, #136] @ 7935e0 <__cxa_atexit@plt+0x78763c> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a1a14 <__cxa_atexit@plt+0x795a70> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a16b8 <__cxa_atexit@plt+0x795714> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a1a20 <__cxa_atexit@plt+0x795a7c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a1a34 <__cxa_atexit@plt+0x795a90> │ │ │ │ - ldr r2, [pc, #196] @ 7a1a98 <__cxa_atexit@plt+0x795af4> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + beq 7935b4 <__cxa_atexit@plt+0x787610> │ │ │ │ + ldr r2, [pc, #112] @ 7935e4 <__cxa_atexit@plt+0x787640> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r1, [r9, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 7a1a48 <__cxa_atexit@plt+0x795aa4> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7a1a54 <__cxa_atexit@plt+0x795ab0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 7935c0 <__cxa_atexit@plt+0x78761c> │ │ │ │ + ldr r2, [pc, #84] @ 7935e8 <__cxa_atexit@plt+0x787644> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + mov r7, sl │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 7a1a94 <__cxa_atexit@plt+0x795af0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 7a1a90 <__cxa_atexit@plt+0x795aec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 7a1a9c <__cxa_atexit@plt+0x795af8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r7, [pc, #20] @ 7a1a8c <__cxa_atexit@plt+0x795ae8> │ │ │ │ + ldr r7, [pc, #28] @ 7935ec <__cxa_atexit@plt+0x787648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - smlalbteq ip, r9, ip, r3 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - strheq ip, [r9, #-28] @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + strheq sp, [sl, #-92] @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 7a1acc <__cxa_atexit@plt+0x795b28> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a1ae4 <__cxa_atexit@plt+0x795b40> │ │ │ │ + ldr r3, [pc, #92] @ 79365c <__cxa_atexit@plt+0x7876b8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 793654 <__cxa_atexit@plt+0x7876b0> │ │ │ │ + ldr r3, [pc, #64] @ 793660 <__cxa_atexit@plt+0x7876bc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 793654 <__cxa_atexit@plt+0x7876b0> │ │ │ │ + ldr r3, [pc, #36] @ 793664 <__cxa_atexit@plt+0x7876c0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #60] @ 7936b4 <__cxa_atexit@plt+0x787710> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7936ac <__cxa_atexit@plt+0x787708> │ │ │ │ + ldr r3, [pc, #32] @ 7936b8 <__cxa_atexit@plt+0x787714> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 7936e0 <__cxa_atexit@plt+0x78773c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + ldr r2, [pc, #32] @ 793718 <__cxa_atexit@plt+0x787774> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + mov sl, r7 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 793258 <__cxa_atexit@plt+0x7872b4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a1b34 <__cxa_atexit@plt+0x795b90> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #40] @ 7a1b40 <__cxa_atexit@plt+0x795b9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a1b44 <__cxa_atexit@plt+0x795ba0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79375c <__cxa_atexit@plt+0x7877b8> │ │ │ │ + ldr r2, [pc, #44] @ 793774 <__cxa_atexit@plt+0x7877d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 793778 <__cxa_atexit@plt+0x7877d4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r4, lsl r1 │ │ │ │ - cmpeq sl, ip, lsr #1 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + ldrsbeq r8, [fp, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a1bc0 <__cxa_atexit@plt+0x795c1c> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 7a1bcc <__cxa_atexit@plt+0x795c28> │ │ │ │ - cmp r2, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7a1ba0 <__cxa_atexit@plt+0x795bfc> │ │ │ │ - ldr r1, [pc, #72] @ 7a1bd0 <__cxa_atexit@plt+0x795c2c> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #36] @ 7a1bd4 <__cxa_atexit@plt+0x795c30> │ │ │ │ + bcc 7937bc <__cxa_atexit@plt+0x787818> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7937d4 <__cxa_atexit@plt+0x787830> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 7937d8 <__cxa_atexit@plt+0x787834> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrheq sl, [sl, #-4] │ │ │ │ - cmpeq sl, ip, asr #32 │ │ │ │ - cmpeq sl, r0, lsr #32 │ │ │ │ - hvceq 39972 @ 0x9c24 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 7a1c20 <__cxa_atexit@plt+0x795c7c> │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - add r3, r9, #1 │ │ │ │ - bic r0, r1, sl │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - b 7a1c9c <__cxa_atexit@plt+0x795cf8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - ldr r3, [pc, #156] @ 7a1cd8 <__cxa_atexit@plt+0x795d34> │ │ │ │ - add r0, fp, r6, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a1cac <__cxa_atexit@plt+0x795d08> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a1c58 <__cxa_atexit@plt+0x795cb4> │ │ │ │ - ldr r0, [pc, #108] @ 7a1cdc <__cxa_atexit@plt+0x795d38> │ │ │ │ - add r3, r9, #1 │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r1, r5, #24 │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a1924 <__cxa_atexit@plt+0x795980> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - add lr, sp, #8 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - b 7a1c50 <__cxa_atexit@plt+0x795cac> │ │ │ │ - ldrsheq r9, [sl, #-148] @ 0xffffff6c │ │ │ │ - ldrheq r9, [sl, #-240] @ 0xffffff10 │ │ │ │ - andeq r0, r3, r6, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + cmpeq fp, r0, ror r4 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r7, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a1d28 <__cxa_atexit@plt+0x795d84> │ │ │ │ - ldr r2, [pc, #56] @ 7a1d38 <__cxa_atexit@plt+0x795d94> │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 7a1d3c <__cxa_atexit@plt+0x795d98> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 7a1d40 <__cxa_atexit@plt+0x795d9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, r8, lsl pc │ │ │ │ - cmpeq r9, r0, lsr #2 │ │ │ │ - cmpeq r9, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 79352c <__cxa_atexit@plt+0x787588> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a1dc0 <__cxa_atexit@plt+0x795e1c> │ │ │ │ - ldr lr, [pc, #116] @ 7a1de0 <__cxa_atexit@plt+0x795e3c> │ │ │ │ - ldr r8, [pc, #116] @ 7a1de4 <__cxa_atexit@plt+0x795e40> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov ip, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7a1dcc <__cxa_atexit@plt+0x795e28> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 7a1924 <__cxa_atexit@plt+0x795980> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r0, asr #32 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a1e48 <__cxa_atexit@plt+0x795ea4> │ │ │ │ - ldr r7, [pc, #52] @ 7a1e58 <__cxa_atexit@plt+0x795eb4> │ │ │ │ - tst r9, #3 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 79383c <__cxa_atexit@plt+0x787898> │ │ │ │ + ldm r5, {r2, r8, r9} │ │ │ │ + ldr r7, [pc, #72] @ 793854 <__cxa_atexit@plt+0x7878b0> │ │ │ │ + ldr r1, [pc, #72] @ 793858 <__cxa_atexit@plt+0x7878b4> │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a1e3c <__cxa_atexit@plt+0x795e98> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a16b8 <__cxa_atexit@plt+0x795714> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a1e5c <__cxa_atexit@plt+0x795eb8> │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #8]! │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r7, [pc, #24] @ 79385c <__cxa_atexit@plt+0x7878b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - strdeq fp, [r9, #-248] @ 0xffffff08 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, lsl #20 │ │ │ │ + cmpeq sl, r0, asr r3 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a1e80 <__cxa_atexit@plt+0x795edc> │ │ │ │ + b 793880 <__cxa_atexit@plt+0x7878dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + andeq r0, r0, r6, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r3, r5 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 7a1ea8 <__cxa_atexit@plt+0x795f04> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a1eb4 <__cxa_atexit@plt+0x795f10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7a2020 <__cxa_atexit@plt+0x79607c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7a1f2c <__cxa_atexit@plt+0x795f88> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #356] @ 7a204c <__cxa_atexit@plt+0x7960a8> │ │ │ │ - add r3, r3, r0, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq 7a1fa8 <__cxa_atexit@plt+0x796004> │ │ │ │ - ldr r1, [pc, #312] @ 7a2050 <__cxa_atexit@plt+0x7960ac> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a1fb8 <__cxa_atexit@plt+0x796014> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a1fcc <__cxa_atexit@plt+0x796028> │ │ │ │ - ldr r2, [pc, #268] @ 7a2060 <__cxa_atexit@plt+0x7960bc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + mov ip, r9 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7939f4 <__cxa_atexit@plt+0x787a50> │ │ │ │ + mov r0, #15 │ │ │ │ + stm sp, {r3, r4, fp} │ │ │ │ + ldmib r5, {r4, fp} │ │ │ │ + and r0, r0, fp, lsr sl │ │ │ │ + mov r9, #1 │ │ │ │ + mvn r2, #0 │ │ │ │ + add r2, r2, r9, lsl r0 │ │ │ │ + ldr lr, [pc, #380] @ 793a30 <__cxa_atexit@plt+0x787a8c> │ │ │ │ + and r2, r2, r8 │ │ │ │ + and r1, lr, r2, lsr #1 │ │ │ │ + ldr r3, [pc, #372] @ 793a34 <__cxa_atexit@plt+0x787a90> │ │ │ │ + sub r2, r2, r1 │ │ │ │ + and r1, r3, r2, lsr #2 │ │ │ │ + and r3, r2, r3 │ │ │ │ + add r3, r3, r1 │ │ │ │ + ldr r2, [pc, #356] @ 793a38 <__cxa_atexit@plt+0x787a94> │ │ │ │ + add r3, r3, r3, lsr #4 │ │ │ │ + ldr r1, [pc, #352] @ 793a3c <__cxa_atexit@plt+0x787a98> │ │ │ │ + and r3, r3, r2 │ │ │ │ + tst r8, r9, lsl r0 │ │ │ │ + mul r3, r3, r1 │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + beq 793964 <__cxa_atexit@plt+0x7879c0> │ │ │ │ + add r3, ip, r2, lsl #2 │ │ │ │ + ldr lr, [pc, #328] @ 793a40 <__cxa_atexit@plt+0x787a9c> │ │ │ │ mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7a2014 <__cxa_atexit@plt+0x796070> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r0, #28] │ │ │ │ + stmib r0, {r8, ip} │ │ │ │ + str sl, [r0, #12] │ │ │ │ + str r4, [r0, #16] │ │ │ │ + str r2, [r0, #20] │ │ │ │ + beq 7939dc <__cxa_atexit@plt+0x787a38> │ │ │ │ + ldr r2, [pc, #272] @ 793a44 <__cxa_atexit@plt+0x787aa0> │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + sub lr, r5, #32 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r0, sl, #4 │ │ │ │ + mov sl, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + lsl r7, r9, r0 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r1, #804] @ 0x324 │ │ │ │ + mov r3, #0 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a2038 <__cxa_atexit@plt+0x796094> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [pc, #212] @ 7a2068 <__cxa_atexit@plt+0x7960c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #9 │ │ │ │ - mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 7a205c <__cxa_atexit@plt+0x7960b8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + bcc 793a08 <__cxa_atexit@plt+0x787a64> │ │ │ │ + ldr r7, [pc, #176] @ 793a4c <__cxa_atexit@plt+0x787aa8> │ │ │ │ + sub r8, r2, #9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str fp, [r6, #16] │ │ │ │ + ldr r7, [ip, #4] │ │ │ │ + ldr r6, [pc, #144] @ 793a50 <__cxa_atexit@plt+0x787aac> │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7a2000 <__cxa_atexit@plt+0x79605c> │ │ │ │ - ldr r3, [pc, #120] @ 7a2054 <__cxa_atexit@plt+0x7960b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #108] @ 7a2058 <__cxa_atexit@plt+0x7960b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ + mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 7a2064 <__cxa_atexit@plt+0x7960c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r2, [r1] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 793a48 <__cxa_atexit@plt+0x787aa4> │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r6, [r1, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, r8, lsr r2 │ │ │ │ - cmpeq sl, r0, asr ip │ │ │ │ - ldrsheq r9, [sl, #-176] @ 0xffffff50 │ │ │ │ - cmpeq r9, r4, lsr #24 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sl, r0, asr #24 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl #8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq fp, r0, lsl #5 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r1, r0, r8, lsl #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a20b8 <__cxa_atexit@plt+0x796114> │ │ │ │ - ldr lr, [pc, #52] @ 7a20c4 <__cxa_atexit@plt+0x796120> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 793abc <__cxa_atexit@plt+0x787b18> │ │ │ │ + ldr lr, [pc, #88] @ 793ad4 <__cxa_atexit@plt+0x787b30> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r2, [pc, #72] @ 793ad8 <__cxa_atexit@plt+0x787b34> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r4, asr #22 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r0, [r8, #4] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + str lr, [r5] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #32] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 793adc <__cxa_atexit@plt+0x787b38> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq fp, ip, lsl #3 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r1, r0, r8, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a2114 <__cxa_atexit@plt+0x796170> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7a2120 <__cxa_atexit@plt+0x79617c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a2124 <__cxa_atexit@plt+0x796180> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r4, lsr fp │ │ │ │ - ldrsbeq r9, [sl, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + ldr r3, [pc, #36] @ 793b14 <__cxa_atexit@plt+0x787b70> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ 7a2150 <__cxa_atexit@plt+0x7961ac> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #28] @ 793b48 <__cxa_atexit@plt+0x787ba4> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - mov lr, fp │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a21e4 <__cxa_atexit@plt+0x796240> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ - ldr r2, [pc, #152] @ 7a2220 <__cxa_atexit@plt+0x79627c> │ │ │ │ - add r3, r7, r9, lsl #2 │ │ │ │ - add fp, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7a21f8 <__cxa_atexit@plt+0x796254> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, sl, [fp] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a21a8 <__cxa_atexit@plt+0x796204> │ │ │ │ - ldr r3, [pc, #100] @ 7a2224 <__cxa_atexit@plt+0x796280> │ │ │ │ - add r2, r8, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r7] │ │ │ │ - add r3, r9, #1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #20]! │ │ │ │ + ldr r2, [r3, #-16] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 793c38 <__cxa_atexit@plt+0x787c94> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 793bbc <__cxa_atexit@plt+0x787c18> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5, #20] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r0, [r5, #28] │ │ │ │ - b 7a21ec <__cxa_atexit@plt+0x796248> │ │ │ │ - add r7, r8, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a1eb4 <__cxa_atexit@plt+0x795f10> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #12] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 7a21a0 <__cxa_atexit@plt+0x7961fc> │ │ │ │ - cmpeq sl, r4, lsr #9 │ │ │ │ - cmpeq sl, r4, ror #20 │ │ │ │ - cmpeq r9, r0, asr #24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a2270 <__cxa_atexit@plt+0x7962cc> │ │ │ │ - ldr r7, [pc, #52] @ 7a2280 <__cxa_atexit@plt+0x7962dc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a2264 <__cxa_atexit@plt+0x7962c0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a2294 <__cxa_atexit@plt+0x7962f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 793bf8 <__cxa_atexit@plt+0x787c54> │ │ │ │ + ldr r7, [pc, #164] @ 793c48 <__cxa_atexit@plt+0x787ca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a2284 <__cxa_atexit@plt+0x7962e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 793c18 <__cxa_atexit@plt+0x787c74> │ │ │ │ + ldr r3, [pc, #104] @ 793c44 <__cxa_atexit@plt+0x787ca0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq fp, [r9, #-176] @ 0xffffff50 │ │ │ │ - smlaltteq fp, r9, r4, fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7a22f0 <__cxa_atexit@plt+0x79634c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7a2314 <__cxa_atexit@plt+0x796370> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7a2328 <__cxa_atexit@plt+0x796384> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7a2370 <__cxa_atexit@plt+0x7963cc> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [pc, #256] @ 7a23d8 <__cxa_atexit@plt+0x796434> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - b 7a2360 <__cxa_atexit@plt+0x7963bc> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a238c <__cxa_atexit@plt+0x7963e8> │ │ │ │ - ldr r1, [pc, #180] @ 7a23c0 <__cxa_atexit@plt+0x79641c> │ │ │ │ - str sl, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7a234c <__cxa_atexit@plt+0x7963a8> │ │ │ │ - ldr r7, [pc, #160] @ 7a23bc <__cxa_atexit@plt+0x796418> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #64] @ 793c40 <__cxa_atexit@plt+0x787c9c> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a239c <__cxa_atexit@plt+0x7963f8> │ │ │ │ - ldr r1, [pc, #144] @ 7a23d0 <__cxa_atexit@plt+0x79642c> │ │ │ │ + str r7, [r3] │ │ │ │ mov r7, #255 @ 0xff │ │ │ │ orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #92] @ 7a23c4 <__cxa_atexit@plt+0x796420> │ │ │ │ + b 793c2c <__cxa_atexit@plt+0x787c88> │ │ │ │ + ldr r6, [pc, #28] @ 793c3c <__cxa_atexit@plt+0x787c98> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [pc, #84] @ 7a23cc <__cxa_atexit@plt+0x796428> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #52] @ 7a23c8 <__cxa_atexit@plt+0x796424> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7a23b0 <__cxa_atexit@plt+0x79640c> │ │ │ │ - ldr r7, [pc, #48] @ 7a23d4 <__cxa_atexit@plt+0x796430> │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - smlalbteq fp, r9, r8, r8 │ │ │ │ - andeq r0, r0, r8, lsl r6 │ │ │ │ - ldrsbeq r9, [sl, #-128] @ 0xffffff80 │ │ │ │ - ldrdeq fp, [r9, #-172] @ 0xffffff54 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, ror #11 │ │ │ │ - smlalbteq fp, r9, r8, sl │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsheq r8, [fp, #-4] │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq fp, r0, asr #32 │ │ │ │ + cmpeq fp, r0, lsl #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a2458 <__cxa_atexit@plt+0x7964b4> │ │ │ │ - ldr lr, [pc, #112] @ 7a2470 <__cxa_atexit@plt+0x7964cc> │ │ │ │ - ldr r8, [pc, #112] @ 7a2474 <__cxa_atexit@plt+0x7964d0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - bhi 7a2464 <__cxa_atexit@plt+0x7964c0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a1eb4 <__cxa_atexit@plt+0x795f10> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 793c88 <__cxa_atexit@plt+0x787ce4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 793ca0 <__cxa_atexit@plt+0x787cfc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 793ca4 <__cxa_atexit@plt+0x787d00> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8, lsr #31 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 7a24b0 <__cxa_atexit@plt+0x79650c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 793cec <__cxa_atexit@plt+0x787d48> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - addne r7, pc, r7 │ │ │ │ - addne r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r0, asr #14 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a24d4 <__cxa_atexit@plt+0x796530> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - smlaltbeq fp, r9, r4, r9 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a24f0 <__cxa_atexit@plt+0x79654c> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7a2500 <__cxa_atexit@plt+0x79655c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r2, [pc, #48] @ 793d04 <__cxa_atexit@plt+0x787d60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #20] @ 793d08 <__cxa_atexit@plt+0x787d64> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8, asr #30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r1, r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #48] @ 793d4c <__cxa_atexit@plt+0x787da8> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 7a2590 <__cxa_atexit@plt+0x7965ec> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r2, r3 │ │ │ │ - bne 7a2538 <__cxa_atexit@plt+0x796594> │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - tst r3, r2, lsl #1 │ │ │ │ - mov r2, r1 │ │ │ │ - beq 7a2524 <__cxa_atexit@plt+0x796580> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #276] @ 7a2660 <__cxa_atexit@plt+0x7966bc> │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a264c <__cxa_atexit@plt+0x7966a8> │ │ │ │ - ldr r7, [pc, #236] @ 7a2664 <__cxa_atexit@plt+0x7966c0> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a25f0 <__cxa_atexit@plt+0x79664c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a2294 <__cxa_atexit@plt+0x7962f0> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a25fc <__cxa_atexit@plt+0x796658> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a2610 <__cxa_atexit@plt+0x79666c> │ │ │ │ - ldr r2, [pc, #196] @ 7a2674 <__cxa_atexit@plt+0x7966d0> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 7a2624 <__cxa_atexit@plt+0x796680> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7a2630 <__cxa_atexit@plt+0x79668c> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 7a2670 <__cxa_atexit@plt+0x7966cc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 7a266c <__cxa_atexit@plt+0x7966c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + add r7, r1, #4 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 793da0 <__cxa_atexit@plt+0x787dfc> │ │ │ │ + mov r7, #1 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 793dc4 <__cxa_atexit@plt+0x787e20> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [pc, #92] @ 793dec <__cxa_atexit@plt+0x787e48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 7a2678 <__cxa_atexit@plt+0x7966d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #60] @ 793de8 <__cxa_atexit@plt+0x787e44> │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r7, [pc, #20] @ 7a2668 <__cxa_atexit@plt+0x7966c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + ldr r7, [pc, #24] @ 793de4 <__cxa_atexit@plt+0x787e40> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - cmpeq r9, r0, lsl r8 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - smlaltteq fp, r9, r0, r5 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 7a26a8 <__cxa_atexit@plt+0x796704> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a26c0 <__cxa_atexit@plt+0x79671c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #1 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmpeq fp, ip, lsl #29 │ │ │ │ + andeq r1, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a2710 <__cxa_atexit@plt+0x79676c> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #40] @ 7a271c <__cxa_atexit@plt+0x796778> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a2720 <__cxa_atexit@plt+0x79677c> │ │ │ │ + str r7, [r5, #32] │ │ │ │ + bcc 793e30 <__cxa_atexit@plt+0x787e8c> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r1, [pc, #36] @ 793e48 <__cxa_atexit@plt+0x787ea4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r8, lsr r5 │ │ │ │ - ldrsbeq r9, [sl, #-64] @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + ldr r3, [pc, #20] @ 793e4c <__cxa_atexit@plt+0x787ea8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsheq r7, [fp, #-216] @ 0xffffff28 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a279c <__cxa_atexit@plt+0x7967f8> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 7a27a8 <__cxa_atexit@plt+0x796804> │ │ │ │ - cmp r2, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7a277c <__cxa_atexit@plt+0x7967d8> │ │ │ │ - ldr r1, [pc, #72] @ 7a27ac <__cxa_atexit@plt+0x796808> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #36] @ 7a27b0 <__cxa_atexit@plt+0x79680c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 793ed0 <__cxa_atexit@plt+0x787f2c> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + ldr r2, [pc, #124] @ 793efc <__cxa_atexit@plt+0x787f58> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 793edc <__cxa_atexit@plt+0x787f38> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 793e9c <__cxa_atexit@plt+0x787ef8> │ │ │ │ + ldr r3, [pc, #76] @ 793f00 <__cxa_atexit@plt+0x787f5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 793f04 <__cxa_atexit@plt+0x787f60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r9, [sl, #-72] @ 0xffffffb8 │ │ │ │ - cmpeq sl, r0, ror r4 │ │ │ │ - cmpeq sl, r4, asr #8 │ │ │ │ - strheq fp, [r9, #-104] @ 0xffffff98 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 7a27fc <__cxa_atexit@plt+0x796858> │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - add r3, r9, #1 │ │ │ │ - bic r0, r1, sl │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - b 7a2878 <__cxa_atexit@plt+0x7968d4> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - ldr r3, [pc, #156] @ 7a28b4 <__cxa_atexit@plt+0x796910> │ │ │ │ - add r0, fp, r6, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a2888 <__cxa_atexit@plt+0x7968e4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a2834 <__cxa_atexit@plt+0x796890> │ │ │ │ - ldr r0, [pc, #108] @ 7a28b8 <__cxa_atexit@plt+0x796914> │ │ │ │ - add r3, r9, #1 │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r1, r5, #24 │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a2500 <__cxa_atexit@plt+0x79655c> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r8] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - add lr, sp, #8 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - b 7a282c <__cxa_atexit@plt+0x796888> │ │ │ │ - cmpeq sl, r8, lsl lr │ │ │ │ - ldrsbeq r9, [sl, #-52] @ 0xffffffcc │ │ │ │ - andeq r0, r3, r6, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 793e94 <__cxa_atexit@plt+0x787ef0> │ │ │ │ + cmpeq fp, ip, lsr #15 │ │ │ │ + ldrheq r7, [fp, #-216] @ 0xffffff28 │ │ │ │ + cmpeq fp, r8, asr sp │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 793f30 <__cxa_atexit@plt+0x787f8c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + sub r3, r5, #8 │ │ │ │ + str r9, [sp, #36] @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a2904 <__cxa_atexit@plt+0x796960> │ │ │ │ - ldr r2, [pc, #56] @ 7a2914 <__cxa_atexit@plt+0x796970> │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 7a2918 <__cxa_atexit@plt+0x796974> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 7a291c <__cxa_atexit@plt+0x796978> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str fp, [sp, #32] │ │ │ │ + bhi 7940b0 <__cxa_atexit@plt+0x78810c> │ │ │ │ + str r7, [sp, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str sl, [sp, #20] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + str r7, [sp, #28] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov r2, #15 │ │ │ │ + mov r1, #1 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 794090 <__cxa_atexit@plt+0x7880ec> │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + and lr, r2, r4, lsr r8 │ │ │ │ + and fp, r2, r0, lsr r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + lsl r4, r1, lr │ │ │ │ + lsl sl, r1, fp │ │ │ │ + cmp r4, r1, lsl fp │ │ │ │ + bne 793fe8 <__cxa_atexit@plt+0x788044> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #328] @ 7940f4 <__cxa_atexit@plt+0x788150> │ │ │ │ + mov r9, r3 │ │ │ │ + add r8, r8, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str ip, [r3], #-8 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + cmp r7, r3 │ │ │ │ + bls 793f70 <__cxa_atexit@plt+0x787fcc> │ │ │ │ + add sl, sp, #12 │ │ │ │ + mov r5, r9 │ │ │ │ + ldm sl, {r3, r6, sl} │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + b 7940b4 <__cxa_atexit@plt+0x788110> │ │ │ │ + ldr r0, [pc, #244] @ 7940e4 <__cxa_atexit@plt+0x788140> │ │ │ │ + cmp lr, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + str r0, [r8, #20]! │ │ │ │ + mov r0, #2 │ │ │ │ + str r0, [r8, #4] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + str ip, [r8, #-8] │ │ │ │ + str r0, [r8, #-12] │ │ │ │ + sub r0, r6, #25 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r0, [r9, #8]! │ │ │ │ + ldr r0, [pc, #176] @ 7940e8 <__cxa_atexit@plt+0x788144> │ │ │ │ + movcc r9, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #168] @ 7940ec <__cxa_atexit@plt+0x788148> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r8, #-16] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7940d0 <__cxa_atexit@plt+0x78812c> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldrex r6, [r9] │ │ │ │ + strex r6, r7, [r9] │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79405c <__cxa_atexit@plt+0x7880b8> │ │ │ │ + ldr r7, [pc, #124] @ 7940f0 <__cxa_atexit@plt+0x78814c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + str r7, [r8] │ │ │ │ + orr r7, sl, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, ip, lsr r3 │ │ │ │ - cmpeq r9, r4, ror #10 │ │ │ │ - cmpeq r9, ip, asr #10 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr sl, [sp, #20] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + b 7940b4 <__cxa_atexit@plt+0x788110> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r9] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 794054 <__cxa_atexit@plt+0x7880b0> │ │ │ │ + cmpeq fp, r0, ror ip │ │ │ │ + cmpeq fp, r4, ror #23 │ │ │ │ + ldrsheq r7, [fp, #-80] @ 0xffffffb0 │ │ │ │ + ldrsheq r7, [fp, #-180] @ 0xffffff4c │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a299c <__cxa_atexit@plt+0x7969f8> │ │ │ │ - ldr lr, [pc, #116] @ 7a29bc <__cxa_atexit@plt+0x796a18> │ │ │ │ - ldr r8, [pc, #116] @ 7a29c0 <__cxa_atexit@plt+0x796a1c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79415c <__cxa_atexit@plt+0x7881b8> │ │ │ │ + ldr r2, [pc, #80] @ 794174 <__cxa_atexit@plt+0x7881d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + mov r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov ip, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7a29a8 <__cxa_atexit@plt+0x796a04> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 7a2500 <__cxa_atexit@plt+0x79655c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #60] @ 794178 <__cxa_atexit@plt+0x7881d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #24] @ 79417c <__cxa_atexit@plt+0x7881d8> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, asr #22 │ │ │ │ + cmpeq fp, r0, ror #21 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7941dc <__cxa_atexit@plt+0x788238> │ │ │ │ + ldr r7, [pc, #80] @ 7941f4 <__cxa_atexit@plt+0x788250> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + ldr r3, [pc, #64] @ 7941f8 <__cxa_atexit@plt+0x788254> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ bx r0 │ │ │ │ - smlalbbeq fp, r9, r4, r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a2a24 <__cxa_atexit@plt+0x796a80> │ │ │ │ - ldr r7, [pc, #52] @ 7a2a34 <__cxa_atexit@plt+0x796a90> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a2a18 <__cxa_atexit@plt+0x796a74> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a2294 <__cxa_atexit@plt+0x7962f0> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r3, [pc, #24] @ 7941fc <__cxa_atexit@plt+0x788258> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r4, asr #21 │ │ │ │ + cmpeq fp, r4, ror #20 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a2a38 <__cxa_atexit@plt+0x796a94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - cmpeq r9, ip, lsr r4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a2a5c <__cxa_atexit@plt+0x796ab8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r3, r5 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #32 │ │ │ │ + str r6, [sp] │ │ │ │ cmp fp, r2 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 7a2a84 <__cxa_atexit@plt+0x796ae0> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a2a90 <__cxa_atexit@plt+0x796aec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7a2c00 <__cxa_atexit@plt+0x796c5c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7a2b0c <__cxa_atexit@plt+0x796b68> │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 794504 <__cxa_atexit@plt+0x788560> │ │ │ │ + ldr ip, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ + mov lr, #0 │ │ │ │ + b 794268 <__cxa_atexit@plt+0x7882c4> │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r2, r1, #32 │ │ │ │ + mov r5, r1 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 794508 <__cxa_atexit@plt+0x788564> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #360] @ 7a2c2c <__cxa_atexit@plt+0x796c88> │ │ │ │ - add r3, r3, r0, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq 7a2b88 <__cxa_atexit@plt+0x796be4> │ │ │ │ - ldr r1, [pc, #316] @ 7a2c30 <__cxa_atexit@plt+0x796c8c> │ │ │ │ - ldr r0, [r3, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 7942fc <__cxa_atexit@plt+0x788358> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7943fc <__cxa_atexit@plt+0x788458> │ │ │ │ + bic r0, r3, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7943c8 <__cxa_atexit@plt+0x788424> │ │ │ │ + and r2, r6, r8, lsr ip │ │ │ │ + ldr r4, [r3, #1] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, r4, r2, lsl #2 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + tst r0, #3 │ │ │ │ + str r7, [r1, #28] │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str r4, [r1, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ + ldr r2, [pc, #688] @ 794584 <__cxa_atexit@plt+0x7885e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #-4] │ │ │ │ + beq 7944ec <__cxa_atexit@plt+0x788548> │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + add ip, r2, #4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #660] @ 794588 <__cxa_atexit@plt+0x7885e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + b 794254 <__cxa_atexit@plt+0x7882b0> │ │ │ │ + and r0, r6, r8, lsr ip │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + mov r4, #1 │ │ │ │ + mvn r1, #0 │ │ │ │ + add r1, r1, r4, lsl r0 │ │ │ │ + ldr r4, [pc, #588] @ 794564 <__cxa_atexit@plt+0x7885c0> │ │ │ │ + and r1, r6, r1 │ │ │ │ + and r4, r4, r1, lsr #1 │ │ │ │ + ldr lr, [pc, #580] @ 794568 <__cxa_atexit@plt+0x7885c4> │ │ │ │ + sub r1, r1, r4 │ │ │ │ + and r4, lr, r1, lsr #2 │ │ │ │ + and r1, r1, lr │ │ │ │ + add r1, r1, r4 │ │ │ │ + ldr r4, [pc, #568] @ 794570 <__cxa_atexit@plt+0x7885cc> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + and r1, r1, r4 │ │ │ │ + ldr r4, [pc, #552] @ 79456c <__cxa_atexit@plt+0x7885c8> │ │ │ │ + ldr ip, [r3, #2] │ │ │ │ + mov lr, #1 │ │ │ │ + mul r1, r1, r4 │ │ │ │ + lsr r4, r1, #24 │ │ │ │ + mov r1, #1 │ │ │ │ + tst r6, r1, lsl r0 │ │ │ │ + beq 794440 <__cxa_atexit@plt+0x78849c> │ │ │ │ + add r0, ip, r4, lsl #2 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #516] @ 794578 <__cxa_atexit@plt+0x7885d4> │ │ │ │ + tst r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a2b98 <__cxa_atexit@plt+0x796bf4> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a2bac <__cxa_atexit@plt+0x796c08> │ │ │ │ - ldr r2, [pc, #268] @ 7a2c40 <__cxa_atexit@plt+0x796c9c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r0, #0 │ │ │ │ + str r1, [r2] │ │ │ │ + mov r1, r5 │ │ │ │ + str r8, [r1, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r1, #32] │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str r6, [r1, #16] │ │ │ │ + str ip, [r1, #20] │ │ │ │ + str r4, [r1, #24] │ │ │ │ + beq 7944dc <__cxa_atexit@plt+0x788538> │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r6, #15 │ │ │ │ + add ip, r2, #4 │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r2, [pc, #444] @ 79457c <__cxa_atexit@plt+0x7885d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7a2bf4 <__cxa_atexit@plt+0x796c50> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + b 794254 <__cxa_atexit@plt+0x7882b0> │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 7944b8 <__cxa_atexit@plt+0x788514> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, fp │ │ │ │ + str r6, [r5, #24] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 794598 <__cxa_atexit@plt+0x7885f4> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a2c18 <__cxa_atexit@plt+0x796c74> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [pc, #212] @ 7a2c48 <__cxa_atexit@plt+0x796ca4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ + str r8, [r5, #4] │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 794524 <__cxa_atexit@plt+0x788580> │ │ │ │ + ldr r7, [pc, #356] @ 79458c <__cxa_atexit@plt+0x7885e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r7, r9, sl} │ │ │ │ sub r7, r2, #9 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 7a2c3c <__cxa_atexit@plt+0x796c98> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ + str r4, [r5, #-8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + lsl r7, lr, r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [sp] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r1, #16 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + bcc 794544 <__cxa_atexit@plt+0x7885a0> │ │ │ │ + ldr r7, [pc, #264] @ 794590 <__cxa_atexit@plt+0x7885ec> │ │ │ │ + ldr r6, [pc, #264] @ 794594 <__cxa_atexit@plt+0x7885f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7a2be0 <__cxa_atexit@plt+0x796c3c> │ │ │ │ - ldr r3, [pc, #120] @ 7a2c34 <__cxa_atexit@plt+0x796c90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #108] @ 7a2c38 <__cxa_atexit@plt+0x796c94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 7a2c44 <__cxa_atexit@plt+0x796ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r8, [r1, #16] │ │ │ │ + str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub r8, r2, #9 │ │ │ │ + stmib r1, {r6, r9, sl} │ │ │ │ + ldr r6, [ip, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + add r7, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 7949d0 <__cxa_atexit@plt+0x788a2c> │ │ │ │ + ldr r1, [r0] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7944f8 <__cxa_atexit@plt+0x788554> │ │ │ │ + sub r5, r5, #28 │ │ │ │ + ldr r1, [r0] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r1, #-12]! │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r1, {r9, sl} │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 794574 <__cxa_atexit@plt+0x7885d0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r0, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - cmpeq sl, r0, ror r0 │ │ │ │ - cmpeq sl, r0, lsl r0 │ │ │ │ - cmpeq r9, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sl, r0, rrx │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #52] @ 794580 <__cxa_atexit@plt+0x7885dc> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r0, asr ip │ │ │ │ + andeq r0, r0, r0, asr #25 │ │ │ │ + @ instruction: 0x00000cb8 │ │ │ │ + andeq r0, r0, r8, lsr #16 │ │ │ │ + andeq r0, r0, r8, ror #8 │ │ │ │ + andeq r0, r0, r8, lsl #9 │ │ │ │ + ldrsheq r7, [fp, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r0, ip, ror r9 │ │ │ │ + @ instruction: 0x015b7790 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r0, r7 │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a2c98 <__cxa_atexit@plt+0x796cf4> │ │ │ │ - ldr lr, [pc, #52] @ 7a2ca4 <__cxa_atexit@plt+0x796d00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc 794688 <__cxa_atexit@plt+0x7886e4> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldmib r5, {r2, fp} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 79463c <__cxa_atexit@plt+0x788698> │ │ │ │ + ldr r3, [pc, #236] @ 7946c0 <__cxa_atexit@plt+0x78871c> │ │ │ │ + ldr r2, [pc, #236] @ 7946c4 <__cxa_atexit@plt+0x788720> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #4] │ │ │ │ + add r2, r9, #8 │ │ │ │ + sub r9, r6, #5 │ │ │ │ + str fp, [r3, #-8]! │ │ │ │ + sub r6, r5, #48 @ 0x30 │ │ │ │ + cmp r0, r6 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bhi 7946a4 <__cxa_atexit@plt+0x788700> │ │ │ │ + str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r6, #0 │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str fp, [r5, #4] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r0 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + str r0, [sp] │ │ │ │ + mov r0, #15 │ │ │ │ + ldr lr, [r5] │ │ │ │ + and r0, r0, r1, lsr ip │ │ │ │ + mov r1, #1 │ │ │ │ + lsl r8, r1, r0 │ │ │ │ + ldr r0, [pc, #112] @ 7946d0 <__cxa_atexit@plt+0x78872c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str fp, [r5, #16] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + stmib r9, {r1, r7} │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, lr │ │ │ │ + mov sl, ip │ │ │ │ + b 793880 <__cxa_atexit@plt+0x7878dc> │ │ │ │ + ldr r3, [pc, #60] @ 7946cc <__cxa_atexit@plt+0x788728> │ │ │ │ + mov fp, r0 │ │ │ │ + mov r2, #12 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r4, ror #30 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r7, [pc, #28] @ 7946c8 <__cxa_atexit@plt+0x788724> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + cmpeq sl, r8, asr #8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq fp, ip, lsl #12 │ │ │ │ + andeq r0, r0, r7, asr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 794598 <__cxa_atexit@plt+0x7885f4> │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a2cf4 <__cxa_atexit@plt+0x796d50> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7a2d00 <__cxa_atexit@plt+0x796d5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a2d04 <__cxa_atexit@plt+0x796d60> │ │ │ │ + bcc 794728 <__cxa_atexit@plt+0x788784> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #28] @ 794734 <__cxa_atexit@plt+0x788790> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r4, asr pc │ │ │ │ - ldrsheq r8, [sl, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r0, lsl r5 │ │ │ │ + andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7a2d30 <__cxa_atexit@plt+0x796d8c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 794774 <__cxa_atexit@plt+0x7887d0> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r1, r1, #4 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a2df4 <__cxa_atexit@plt+0x796e50> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a2e08 <__cxa_atexit@plt+0x796e64> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r2, [pc, #176] @ 7a2e2c <__cxa_atexit@plt+0x796e88> │ │ │ │ - add r1, r9, sl, lsl #2 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 794798 <__cxa_atexit@plt+0x7887f4> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + bx r0 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #80 @ 0x50 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 79486c <__cxa_atexit@plt+0x7888c8> │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr r2, [pc, #216] @ 79489c <__cxa_atexit@plt+0x7888f8> │ │ │ │ + mov r9, r6 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldr lr, [pc, #164] @ 7a2e30 <__cxa_atexit@plt+0x796e8c> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r1, #8 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - bne 7a2e14 <__cxa_atexit@plt+0x796e70> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7a2db8 <__cxa_atexit@plt+0x796e14> │ │ │ │ - ldr r7, [pc, #100] @ 7a2e34 <__cxa_atexit@plt+0x796e90> │ │ │ │ - add r3, r8, #1 │ │ │ │ - add lr, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ + ldm ip!, {r0, r1, r2, r8, fp} │ │ │ │ + stmia r3!, {r0, r1, r2, r8, fp} │ │ │ │ + ldm ip, {r0, r1, r2, r8, fp, lr} │ │ │ │ + stm r3, {r0, r1, r2, r8, fp, lr} │ │ │ │ + ldr r3, [pc, #148] @ 7948a0 <__cxa_atexit@plt+0x7888fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r7, [r9] │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - stm lr, {r3, r7, ip} │ │ │ │ - b 7a2dfc <__cxa_atexit@plt+0x796e58> │ │ │ │ - add r7, r8, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a2a90 <__cxa_atexit@plt+0x796aec> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - str ip, [sp] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp] │ │ │ │ - b 7a2dac <__cxa_atexit@plt+0x796e08> │ │ │ │ - ldrheq r8, [sl, #-132] @ 0xffffff7c │ │ │ │ - cmpeq sl, r0, asr lr │ │ │ │ - cmpeq sl, r0, asr lr │ │ │ │ - qdaddeq fp, r0, r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a2e80 <__cxa_atexit@plt+0x796edc> │ │ │ │ - ldr r7, [pc, #52] @ 7a2e90 <__cxa_atexit@plt+0x796eec> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a2e74 <__cxa_atexit@plt+0x796ed0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a2ea4 <__cxa_atexit@plt+0x796f00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a2e94 <__cxa_atexit@plt+0x796ef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - mrseq fp, (UNDEF: 73) │ │ │ │ - strdeq sl, [r9, #-244] @ 0xffffff0c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7a2f00 <__cxa_atexit@plt+0x796f5c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7a2f24 <__cxa_atexit@plt+0x796f80> │ │ │ │ - bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7a2f38 <__cxa_atexit@plt+0x796f94> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7a2f80 <__cxa_atexit@plt+0x796fdc> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [pc, #264] @ 7a2ff0 <__cxa_atexit@plt+0x79704c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - b 7a2f70 <__cxa_atexit@plt+0x796fcc> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a2fa4 <__cxa_atexit@plt+0x797000> │ │ │ │ - ldr r1, [pc, #188] @ 7a2fd8 <__cxa_atexit@plt+0x797034> │ │ │ │ - str sl, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7a2f5c <__cxa_atexit@plt+0x796fb8> │ │ │ │ - ldr r7, [pc, #168] @ 7a2fd4 <__cxa_atexit@plt+0x797030> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + add sl, sl, r2, lsl #2 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79488c <__cxa_atexit@plt+0x7888e8> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r7, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 794830 <__cxa_atexit@plt+0x78888c> │ │ │ │ + ldr r7, [pc, #92] @ 7948a4 <__cxa_atexit@plt+0x788900> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #80] @ 0x50 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #80] @ 7948a8 <__cxa_atexit@plt+0x788904> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a2fb4 <__cxa_atexit@plt+0x797010> │ │ │ │ - ldr r1, [pc, #152] @ 7a2fe8 <__cxa_atexit@plt+0x797044> │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #100] @ 7a2fdc <__cxa_atexit@plt+0x797038> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - ldr r8, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r1, [pc, #80] @ 7a2fe4 <__cxa_atexit@plt+0x797040> │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #52] @ 7a2fe0 <__cxa_atexit@plt+0x79703c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7a2fc8 <__cxa_atexit@plt+0x797024> │ │ │ │ - ldr r7, [pc, #48] @ 7a2fec <__cxa_atexit@plt+0x797048> │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r5, r5, #8 │ │ │ │ + ldr r7, [pc, #56] @ 7948ac <__cxa_atexit@plt+0x788908> │ │ │ │ + mov r6, #80 @ 0x50 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq sl, [r9, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r0, r4, ror r6 │ │ │ │ - cmpeq sl, r0, asr #25 │ │ │ │ - smlaltteq sl, r9, r4, lr │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr r6 │ │ │ │ - ldrdeq sl, [r9, #-224] @ 0xffffff20 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 794820 <__cxa_atexit@plt+0x78887c> │ │ │ │ + @ instruction: 0x015b749c │ │ │ │ + cmpeq fp, r8, lsr #28 │ │ │ │ + ldrsbeq r7, [fp, #-60] @ 0xffffffc4 │ │ │ │ + cmpeq fp, r4, lsl r4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a3070 <__cxa_atexit@plt+0x7970cc> │ │ │ │ - ldr lr, [pc, #112] @ 7a3088 <__cxa_atexit@plt+0x7970e4> │ │ │ │ - ldr r8, [pc, #112] @ 7a308c <__cxa_atexit@plt+0x7970e8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 794994 <__cxa_atexit@plt+0x7889f0> │ │ │ │ + str r6, [sp, #16] │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr r3, [pc, #220] @ 7949bc <__cxa_atexit@plt+0x788a18> │ │ │ │ + mov r9, r1 │ │ │ │ + mov r7, #16 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldmib r5, {r2, r6} │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, r2, #8 │ │ │ │ + str r6, [sp, #4] │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str r7, [r9, #4] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldm r8!, {r0, r1, r2, fp, lr} │ │ │ │ + add ip, r9, #8 │ │ │ │ + mov r7, ip │ │ │ │ + stmia r7!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm r8!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ + stm r7, {r0, r1, r2, r3, r4, r6} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r7, [pc, #140] @ 7949c0 <__cxa_atexit@plt+0x788a1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [r7] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + cmp r6, #0 │ │ │ │ + add r7, ip, r7, lsl #2 │ │ │ │ + bne 7949ac <__cxa_atexit@plt+0x788a08> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, sl, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 794958 <__cxa_atexit@plt+0x7889b4> │ │ │ │ + ldr r7, [pc, #84] @ 7949c4 <__cxa_atexit@plt+0x788a20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + str r7, [r3, #76] @ 0x4c │ │ │ │ + str r9, [r3, #80] @ 0x50 │ │ │ │ + ldr r7, [pc, #68] @ 7949c8 <__cxa_atexit@plt+0x788a24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 7949cc <__cxa_atexit@plt+0x788a28> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 794948 <__cxa_atexit@plt+0x7889a4> │ │ │ │ + cmpeq fp, r0, lsl #7 │ │ │ │ + cmpeq fp, r0, lsl #26 │ │ │ │ + ldrheq r7, [fp, #-36] @ 0xffffffdc │ │ │ │ + cmpeq fp, r8, ror #5 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 794a74 <__cxa_atexit@plt+0x788ad0> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr sl, [r1, #8]! │ │ │ │ + cmp r0, r9 │ │ │ │ + bne 794a3c <__cxa_atexit@plt+0x788a98> │ │ │ │ + ldr r2, [pc, #132] @ 794a90 <__cxa_atexit@plt+0x788aec> │ │ │ │ + ldr r1, [pc, #132] @ 794a94 <__cxa_atexit@plt+0x788af0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + str r0, [r5, #36] @ 0x24 │ │ │ │ + stmib r5, {r0, sl} │ │ │ │ str r2, [r5, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - bhi 7a307c <__cxa_atexit@plt+0x7970d8> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a2a90 <__cxa_atexit@plt+0x796aec> │ │ │ │ - mov r3, #12 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr ip, [pc, #88] @ 794a9c <__cxa_atexit@plt+0x788af8> │ │ │ │ + ldr lr, [pc, #88] @ 794aa0 <__cxa_atexit@plt+0x788afc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r3, r5, #12 │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + add ip, pc, ip │ │ │ │ + stm r3, {r0, r7, ip} │ │ │ │ + mov r7, r6 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 793f30 <__cxa_atexit@plt+0x787f8c> │ │ │ │ + ldr r6, [pc, #28] @ 794a98 <__cxa_atexit@plt+0x788af4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffa30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmpeq fp, r0, lsr #22 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r2 │ │ │ │ + @ instruction: 0xfffff4dc │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 7949d0 <__cxa_atexit@plt+0x788a2c> │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a30f4 <__cxa_atexit@plt+0x797150> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 794af0 <__cxa_atexit@plt+0x788b4c> │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7a3108 <__cxa_atexit@plt+0x797164> │ │ │ │ - ldr lr, [pc, #80] @ 7a311c <__cxa_atexit@plt+0x797178> │ │ │ │ + bne 794bb0 <__cxa_atexit@plt+0x788c0c> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 794bf8 <__cxa_atexit@plt+0x788c54> │ │ │ │ + ldr r1, [pc, #304] @ 794c38 <__cxa_atexit@plt+0x788c94> │ │ │ │ + mov sl, r6 │ │ │ │ + mov r7, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + str r1, [sl, #16]! │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr lr, [pc, #276] @ 794c3c <__cxa_atexit@plt+0x788c98> │ │ │ │ + sub r1, r8, #47 @ 0x2f │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r6, #12] │ │ │ │ + str r7, [sl, #4] │ │ │ │ + mov r7, sl │ │ │ │ + str r1, [sl, #8] │ │ │ │ + str lr, [sl, #-12] │ │ │ │ + stmdb sl, {r0, r3} │ │ │ │ + str lr, [sl, #16] │ │ │ │ + str ip, [sl, #20] │ │ │ │ + str r2, [sl, #24] │ │ │ │ + str r1, [r7, #12]! │ │ │ │ + ldr r3, [pc, #232] @ 794c40 <__cxa_atexit@plt+0x788c9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 794c08 <__cxa_atexit@plt+0x788c64> │ │ │ │ + sub r3, r8, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 794b70 <__cxa_atexit@plt+0x788bcc> │ │ │ │ + ldr r7, [pc, #188] @ 794c44 <__cxa_atexit@plt+0x788ca0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #172] @ 794c48 <__cxa_atexit@plt+0x788ca4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r8, #5 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 794c18 <__cxa_atexit@plt+0x788c74> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr lr, [pc, #124] @ 794c50 <__cxa_atexit@plt+0x788cac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #16] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7a3118 <__cxa_atexit@plt+0x797174> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - smlaltteq sl, r9, r8, sl │ │ │ │ - cmpeq sl, r8, lsl #22 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a3140 <__cxa_atexit@plt+0x79719c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - cmpeq r9, r8, asr sp │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a315c <__cxa_atexit@plt+0x7971b8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7a316c <__cxa_atexit@plt+0x7971c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 7a31fc <__cxa_atexit@plt+0x797258> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r2, r3 │ │ │ │ - bne 7a31a4 <__cxa_atexit@plt+0x797200> │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - tst r3, r2, lsl #1 │ │ │ │ - mov r2, r1 │ │ │ │ - beq 7a3190 <__cxa_atexit@plt+0x7971ec> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #276] @ 7a32cc <__cxa_atexit@plt+0x797328> │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a32b8 <__cxa_atexit@plt+0x797314> │ │ │ │ - ldr r7, [pc, #236] @ 7a32d0 <__cxa_atexit@plt+0x79732c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a325c <__cxa_atexit@plt+0x7972b8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a2ea4 <__cxa_atexit@plt+0x796f00> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a3268 <__cxa_atexit@plt+0x7972c4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a327c <__cxa_atexit@plt+0x7972d8> │ │ │ │ - ldr r2, [pc, #196] @ 7a32e0 <__cxa_atexit@plt+0x79733c> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 7a3290 <__cxa_atexit@plt+0x7972ec> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7a329c <__cxa_atexit@plt+0x7972f8> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 7a32dc <__cxa_atexit@plt+0x797338> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 7a32d8 <__cxa_atexit@plt+0x797334> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 7a32e4 <__cxa_atexit@plt+0x797340> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r7, [pc, #20] @ 7a32d4 <__cxa_atexit@plt+0x797330> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 794b64 <__cxa_atexit@plt+0x788bc0> │ │ │ │ + ldr r7, [pc, #44] @ 794c4c <__cxa_atexit@plt+0x788ca8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - smlalbteq sl, r9, r4, fp │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - hvceq 39572 @ 0x9a94 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8, asr r1 │ │ │ │ + cmpeq fp, r0, lsl #2 │ │ │ │ + ldrsbeq r6, [fp, #-172] @ 0xffffff54 │ │ │ │ + cmpeq fp, r0, lsr #1 │ │ │ │ + ldrsbeq r7, [fp, #-0] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmpeq fp, ip, asr #32 │ │ │ │ + andeq r0, r0, r6, lsr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 7a3314 <__cxa_atexit@plt+0x797370> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a332c <__cxa_atexit@plt+0x797388> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + bcc 794c98 <__cxa_atexit@plt+0x788cf4> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r0, [pc, #36] @ 794cb0 <__cxa_atexit@plt+0x788d0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r2, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 794cb4 <__cxa_atexit@plt+0x788d10> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0x015b6f94 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a337c <__cxa_atexit@plt+0x7973d8> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #40] @ 7a3388 <__cxa_atexit@plt+0x7973e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a338c <__cxa_atexit@plt+0x7973e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 794cf8 <__cxa_atexit@plt+0x788d54> │ │ │ │ + ldr r2, [pc, #44] @ 794d10 <__cxa_atexit@plt+0x788d6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 794d14 <__cxa_atexit@plt+0x788d70> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, ip, asr #17 │ │ │ │ - cmpeq sl, r4, ror #16 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + cmpeq fp, r8, lsr pc │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a3408 <__cxa_atexit@plt+0x797464> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 7a3414 <__cxa_atexit@plt+0x797470> │ │ │ │ - cmp r2, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7a33e8 <__cxa_atexit@plt+0x797444> │ │ │ │ - ldr r1, [pc, #72] @ 7a3418 <__cxa_atexit@plt+0x797474> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #36] @ 7a341c <__cxa_atexit@plt+0x797478> │ │ │ │ + bcc 794d58 <__cxa_atexit@plt+0x788db4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 794d70 <__cxa_atexit@plt+0x788dcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 794d74 <__cxa_atexit@plt+0x788dd0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, ip, ror #16 │ │ │ │ - cmpeq sl, r4, lsl #16 │ │ │ │ - ldrsbeq r8, [sl, #-120] @ 0xffffff88 │ │ │ │ - cmpeq r9, ip, ror #20 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 7a3468 <__cxa_atexit@plt+0x7974c4> │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - add r3, r9, #1 │ │ │ │ - bic r0, r1, sl │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - b 7a34e4 <__cxa_atexit@plt+0x797540> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - ldr r3, [pc, #156] @ 7a3520 <__cxa_atexit@plt+0x79757c> │ │ │ │ - add r0, fp, r6, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a34f4 <__cxa_atexit@plt+0x797550> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a34a0 <__cxa_atexit@plt+0x7974fc> │ │ │ │ - ldr r0, [pc, #108] @ 7a3524 <__cxa_atexit@plt+0x797580> │ │ │ │ - add r3, r9, #1 │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r1, r5, #24 │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a316c <__cxa_atexit@plt+0x7971c8> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - add lr, sp, #8 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - b 7a3498 <__cxa_atexit@plt+0x7974f4> │ │ │ │ - cmpeq sl, ip, lsr #3 │ │ │ │ - cmpeq sl, r8, ror #14 │ │ │ │ - andeq r0, r3, r6, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a3570 <__cxa_atexit@plt+0x7975cc> │ │ │ │ - ldr r2, [pc, #56] @ 7a3580 <__cxa_atexit@plt+0x7975dc> │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 7a3584 <__cxa_atexit@plt+0x7975e0> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 7a3588 <__cxa_atexit@plt+0x7975e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq r8, [sl, #-96] @ 0xffffffa0 │ │ │ │ - cmpeq r9, r8, lsl r9 │ │ │ │ - cmpeq r9, r0, lsl #18 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldrsbeq r6, [fp, #-228] @ 0xffffff1c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r1, r0, r8, asr #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a3608 <__cxa_atexit@plt+0x797664> │ │ │ │ - ldr lr, [pc, #116] @ 7a3628 <__cxa_atexit@plt+0x797684> │ │ │ │ - ldr r8, [pc, #116] @ 7a362c <__cxa_atexit@plt+0x797688> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ + str r7, [r5, #24] │ │ │ │ + bcc 794de0 <__cxa_atexit@plt+0x788e3c> │ │ │ │ + ldr lr, [pc, #88] @ 794df8 <__cxa_atexit@plt+0x788e54> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [pc, #84] @ 794dfc <__cxa_atexit@plt+0x788e58> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + str lr, [r5] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #28] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 794e00 <__cxa_atexit@plt+0x788e5c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmpeq fp, r4, ror lr │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r7, lsr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 794e38 <__cxa_atexit@plt+0x788e94> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov ip, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7a3614 <__cxa_atexit@plt+0x797670> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 7a316c <__cxa_atexit@plt+0x7971c8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsr #23 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 794e70 <__cxa_atexit@plt+0x788ecc> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r2, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add sl, r8, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r8, lsr r8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a3690 <__cxa_atexit@plt+0x7976ec> │ │ │ │ - ldr r7, [pc, #52] @ 7a36a0 <__cxa_atexit@plt+0x7976fc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a3684 <__cxa_atexit@plt+0x7976e0> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a2ea4 <__cxa_atexit@plt+0x796f00> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a36a4 <__cxa_atexit@plt+0x797700> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff830 │ │ │ │ - strdeq sl, [r9, #-112] @ 0xffffff90 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a36c8 <__cxa_atexit@plt+0x797724> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ mov r3, r5 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 7a36f0 <__cxa_atexit@plt+0x79774c> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a36fc <__cxa_atexit@plt+0x797758> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ + ldr r1, [r3, #24]! │ │ │ │ + ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + ldr r0, [pc, #204] @ 794f60 <__cxa_atexit@plt+0x788fbc> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 794ee4 <__cxa_atexit@plt+0x788f40> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 7a3868 <__cxa_atexit@plt+0x7978c4> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7a3774 <__cxa_atexit@plt+0x7977d0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [pc, #356] @ 7a3894 <__cxa_atexit@plt+0x7978f0> │ │ │ │ - add r3, r3, r0, lsl #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - beq 7a37f0 <__cxa_atexit@plt+0x79784c> │ │ │ │ - ldr r1, [pc, #312] @ 7a3898 <__cxa_atexit@plt+0x7978f4> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r9, [r3, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a3800 <__cxa_atexit@plt+0x79785c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a3814 <__cxa_atexit@plt+0x797870> │ │ │ │ - ldr r2, [pc, #268] @ 7a38a8 <__cxa_atexit@plt+0x797904> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7a385c <__cxa_atexit@plt+0x7978b8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a3880 <__cxa_atexit@plt+0x7978dc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [pc, #212] @ 7a38b0 <__cxa_atexit@plt+0x79790c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #9 │ │ │ │ + str r1, [r5, #28] │ │ │ │ + bcc 794f20 <__cxa_atexit@plt+0x788f7c> │ │ │ │ + ldr r7, [pc, #164] @ 794f70 <__cxa_atexit@plt+0x788fcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 7a38a4 <__cxa_atexit@plt+0x797900> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7a3848 <__cxa_atexit@plt+0x7978a4> │ │ │ │ - ldr r3, [pc, #120] @ 7a389c <__cxa_atexit@plt+0x7978f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #108] @ 7a38a0 <__cxa_atexit@plt+0x7978fc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #28] │ │ │ │ + bcc 794f40 <__cxa_atexit@plt+0x788f9c> │ │ │ │ + ldr r3, [pc, #104] @ 794f6c <__cxa_atexit@plt+0x788fc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 7a38ac <__cxa_atexit@plt+0x797908> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #64] @ 794f68 <__cxa_atexit@plt+0x788fc4> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 794f54 <__cxa_atexit@plt+0x788fb0> │ │ │ │ + ldr r6, [pc, #28] @ 794f64 <__cxa_atexit@plt+0x788fc0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - cmpeq sl, r8, lsl #8 │ │ │ │ - cmpeq sl, r8, lsr #7 │ │ │ │ - ldrdeq sl, [r9, #-60] @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrsheq r8, [sl, #-56] @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsbeq r6, [fp, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq fp, r8, lsl sp │ │ │ │ + cmpeq fp, r8, asr sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a3900 <__cxa_atexit@plt+0x79795c> │ │ │ │ - ldr lr, [pc, #52] @ 7a390c <__cxa_atexit@plt+0x797968> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 794fb0 <__cxa_atexit@plt+0x78900c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 794fc8 <__cxa_atexit@plt+0x789024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq r8, [sl, #-44] @ 0xffffffd4 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r3, [pc, #20] @ 794fcc <__cxa_atexit@plt+0x789028> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r0, lsl #25 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a395c <__cxa_atexit@plt+0x7979b8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7a3968 <__cxa_atexit@plt+0x7979c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a396c <__cxa_atexit@plt+0x7979c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 795014 <__cxa_atexit@plt+0x789070> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 79502c <__cxa_atexit@plt+0x789088> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, ip, ror #5 │ │ │ │ - @ instruction: 0x015a8290 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7a3994 <__cxa_atexit@plt+0x7979f0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #20] @ 795030 <__cxa_atexit@plt+0x78908c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r0, lsr #24 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r1, r0, r9, lsr #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 795070 <__cxa_atexit@plt+0x7890cc> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r1, r1, #4 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a3a58 <__cxa_atexit@plt+0x797ab4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a3a6c <__cxa_atexit@plt+0x797ac8> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + cmp r7, r3 │ │ │ │ + bne 795098 <__cxa_atexit@plt+0x7890f4> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr ip, [r5, #28] │ │ │ │ - ldr r2, [pc, #176] @ 7a3a90 <__cxa_atexit@plt+0x797aec> │ │ │ │ - add r1, r9, sl, lsl #2 │ │ │ │ + ldr r1, [pc, #32] @ 7950c4 <__cxa_atexit@plt+0x789120> │ │ │ │ + add r3, r5, #4 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r9, [r2, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 795148 <__cxa_atexit@plt+0x7891a4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 795174 <__cxa_atexit@plt+0x7891d0> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ - ldr lr, [pc, #164] @ 7a3a94 <__cxa_atexit@plt+0x797af0> │ │ │ │ - cmp r2, #0 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r7, r1, #8 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - bne 7a3a78 <__cxa_atexit@plt+0x797ad4> │ │ │ │ - sub r3, r6, #7 │ │ │ │ - mov r2, #0 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r2, [r7] │ │ │ │ - strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7a3a1c <__cxa_atexit@plt+0x797a78> │ │ │ │ - ldr r7, [pc, #100] @ 7a3a98 <__cxa_atexit@plt+0x797af4> │ │ │ │ - add r3, r8, #1 │ │ │ │ - add lr, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r9, [r5, #16] │ │ │ │ - str r7, [r9] │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - stm lr, {r3, r7, ip} │ │ │ │ - b 7a3a60 <__cxa_atexit@plt+0x797abc> │ │ │ │ - add r7, r8, #1 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a36fc <__cxa_atexit@plt+0x797758> │ │ │ │ + bne 795154 <__cxa_atexit@plt+0x7891b0> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 795114 <__cxa_atexit@plt+0x789170> │ │ │ │ + ldr r3, [pc, #76] @ 795178 <__cxa_atexit@plt+0x7891d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 79517c <__cxa_atexit@plt+0x7891d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r1, [r7] │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ - str ip, [sp] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr ip, [sp] │ │ │ │ - b 7a3a10 <__cxa_atexit@plt+0x797a6c> │ │ │ │ - cmpeq sl, r0, asr ip │ │ │ │ - cmpeq sl, ip, ror #3 │ │ │ │ - cmpeq sl, ip, ror #3 │ │ │ │ - cmpeq r9, ip, lsl #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 79510c <__cxa_atexit@plt+0x789168> │ │ │ │ + cmpeq fp, r4, lsr r5 │ │ │ │ + cmpeq fp, r0, asr #22 │ │ │ │ + cmpeq fp, r0, ror #21 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 7951cc <__cxa_atexit@plt+0x789228> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 7951e4 <__cxa_atexit@plt+0x789240> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 7951e8 <__cxa_atexit@plt+0x789244> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r8, ror #20 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0xffffe5e8 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 79525c <__cxa_atexit@plt+0x7892b8> │ │ │ │ + ldr r7, [pc, #92] @ 79527c <__cxa_atexit@plt+0x7892d8> │ │ │ │ + ldr r1, [pc, #92] @ 795280 <__cxa_atexit@plt+0x7892dc> │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #8]! │ │ │ │ + str r8, [r2, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r2, [r2, #16] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r7, [pc, #32] @ 795284 <__cxa_atexit@plt+0x7892e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe654 │ │ │ │ + @ instruction: 0xffffeff8 │ │ │ │ + cmpeq sl, r0, lsr r9 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7a3ae4 <__cxa_atexit@plt+0x797b40> │ │ │ │ - ldr r7, [pc, #52] @ 7a3af4 <__cxa_atexit@plt+0x797b50> │ │ │ │ + bhi 7952e4 <__cxa_atexit@plt+0x789340> │ │ │ │ + ldr r3, [pc, #76] @ 7952f4 <__cxa_atexit@plt+0x789350> │ │ │ │ tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a3ad8 <__cxa_atexit@plt+0x797b34> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a3b08 <__cxa_atexit@plt+0x797b64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + beq 7952d4 <__cxa_atexit@plt+0x789330> │ │ │ │ + ldr r3, [pc, #60] @ 7952f8 <__cxa_atexit@plt+0x789354> │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a3af8 <__cxa_atexit@plt+0x797b54> │ │ │ │ + ldr r7, [pc, #16] @ 7952fc <__cxa_atexit@plt+0x789358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strheq sl, [r9, #-60] @ 0xffffffc4 │ │ │ │ - strheq sl, [r9, #-48] @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7a3b64 <__cxa_atexit@plt+0x797bc0> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7a3b88 <__cxa_atexit@plt+0x797be4> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7a3b9c <__cxa_atexit@plt+0x797bf8> │ │ │ │ - cmp r3, #4 │ │ │ │ - bne 7a3be4 <__cxa_atexit@plt+0x797c40> │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - ldr r7, [pc, #268] @ 7a3c58 <__cxa_atexit@plt+0x797cb4> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + strheq fp, [sl, #-128] @ 0xffffff80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 795324 <__cxa_atexit@plt+0x789380> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #148] @ 7953cc <__cxa_atexit@plt+0x789428> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + beq 7953a4 <__cxa_atexit@plt+0x789400> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7953ac <__cxa_atexit@plt+0x789408> │ │ │ │ + ldr r7, [pc, #100] @ 7953d4 <__cxa_atexit@plt+0x789430> │ │ │ │ + ldr r1, [pc, #100] @ 7953d8 <__cxa_atexit@plt+0x789434> │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12]! │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - b 7a3bd4 <__cxa_atexit@plt+0x797c30> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a3c0c <__cxa_atexit@plt+0x797c68> │ │ │ │ - ldr r1, [pc, #192] @ 7a3c40 <__cxa_atexit@plt+0x797c9c> │ │ │ │ - str sl, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7a3bc0 <__cxa_atexit@plt+0x797c1c> │ │ │ │ - ldr r7, [pc, #172] @ 7a3c3c <__cxa_atexit@plt+0x797c98> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str r1, [r7, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 7953d0 <__cxa_atexit@plt+0x78942c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ bx r0 │ │ │ │ - ldr r9, [r7, #1] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a3c1c <__cxa_atexit@plt+0x797c78> │ │ │ │ - ldr r1, [pc, #156] @ 7a3c50 <__cxa_atexit@plt+0x797cac> │ │ │ │ - mov r7, #255 @ 0xff │ │ │ │ - orr r7, r7, #65280 @ 0xff00 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + ldrdeq fp, [sl, #-124] @ 0xffffff84 │ │ │ │ + @ instruction: 0xffffe504 │ │ │ │ + @ instruction: 0xffffeea8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + cmp r1, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bcc 79543c <__cxa_atexit@plt+0x789498> │ │ │ │ + ldr r7, [pc, #76] @ 795458 <__cxa_atexit@plt+0x7894b4> │ │ │ │ + ldr r1, [pc, #76] @ 79545c <__cxa_atexit@plt+0x7894b8> │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r8, [pc, #104] @ 7a3c44 <__cxa_atexit@plt+0x797ca0> │ │ │ │ + str r1, [r7, #8]! │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r7, [pc, #28] @ 795460 <__cxa_atexit@plt+0x7894bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffe468 │ │ │ │ + @ instruction: 0xffffee0c │ │ │ │ + cmpeq sl, r0, asr r7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7954a4 <__cxa_atexit@plt+0x789500> │ │ │ │ + ldr r2, [pc, #48] @ 7954b4 <__cxa_atexit@plt+0x789510> │ │ │ │ + ldr r1, [pc, #48] @ 7954b8 <__cxa_atexit@plt+0x789514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r2, r8, sl} │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r9, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr r3, [pc, #84] @ 7a3c4c <__cxa_atexit@plt+0x797ca8> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #52] @ 7a3c48 <__cxa_atexit@plt+0x797ca4> │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 7ffa74 <__cxa_atexit@plt+0x7f3ad0> │ │ │ │ + ldr r7, [pc, #16] @ 7954bc <__cxa_atexit@plt+0x789518> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b 7a3c30 <__cxa_atexit@plt+0x797c8c> │ │ │ │ - ldr r7, [pc, #48] @ 7a3c54 <__cxa_atexit@plt+0x797cb0> │ │ │ │ - mov sl, #255 @ 0xff │ │ │ │ - add r5, r5, #8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmpeq fp, ip, asr r0 │ │ │ │ + strdeq fp, [sl, #-100] @ 0xffffff9c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 7954e4 <__cxa_atexit@plt+0x789540> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #148] @ 79558c <__cxa_atexit@plt+0x7895e8> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + beq 795564 <__cxa_atexit@plt+0x7895c0> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 79556c <__cxa_atexit@plt+0x7895c8> │ │ │ │ + ldr r7, [pc, #100] @ 795594 <__cxa_atexit@plt+0x7895f0> │ │ │ │ + ldr r1, [pc, #100] @ 795598 <__cxa_atexit@plt+0x7895f4> │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - orr sl, sl, #65280 @ 0xff00 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 795590 <__cxa_atexit@plt+0x7895ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r2 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ bx r0 │ │ │ │ - qdaddeq sl, r4, r9 │ │ │ │ - andeq r0, r0, r8, ror r6 │ │ │ │ - cmpeq sl, ip, asr r0 │ │ │ │ - @ instruction: 0x0149a29c │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, asr #12 │ │ │ │ - smlalbbeq sl, r9, r8, r2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmpeq sl, ip, lsl r6 │ │ │ │ + @ instruction: 0xffffe344 │ │ │ │ + @ instruction: 0xffffece8 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a3cd8 <__cxa_atexit@plt+0x797d34> │ │ │ │ - ldr lr, [pc, #112] @ 7a3cf0 <__cxa_atexit@plt+0x797d4c> │ │ │ │ - ldr r8, [pc, #112] @ 7a3cf4 <__cxa_atexit@plt+0x797d50> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - mov r7, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - stmib r3, {r0, r1} │ │ │ │ - bhi 7a3ce4 <__cxa_atexit@plt+0x797d40> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a36fc <__cxa_atexit@plt+0x797758> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r6, r6, #20 │ │ │ │ + ldmib r5, {r2, r8} │ │ │ │ + cmp r1, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bcc 7955fc <__cxa_atexit@plt+0x789658> │ │ │ │ + ldr r7, [pc, #76] @ 795618 <__cxa_atexit@plt+0x789674> │ │ │ │ + ldr r1, [pc, #76] @ 79561c <__cxa_atexit@plt+0x789678> │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ mov r7, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #8]! │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + b 794230 <__cxa_atexit@plt+0x78828c> │ │ │ │ + ldr r7, [pc, #28] @ 795620 <__cxa_atexit@plt+0x78967c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r2, r8, r9} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a3d5c <__cxa_atexit@plt+0x797db8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a3d70 <__cxa_atexit@plt+0x797dcc> │ │ │ │ - ldr lr, [pc, #80] @ 7a3d84 <__cxa_atexit@plt+0x797de0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #9 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7a3d80 <__cxa_atexit@plt+0x797ddc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + @ instruction: 0xffffe2a8 │ │ │ │ + @ instruction: 0xffffec4c │ │ │ │ + @ instruction: 0x014ab590 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 795680 <__cxa_atexit@plt+0x7896dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 795688 <__cxa_atexit@plt+0x7896e4> │ │ │ │ + ldm r5, {r8, r9} │ │ │ │ + ldr r7, [pc, #80] @ 7956a4 <__cxa_atexit@plt+0x789700> │ │ │ │ + ldr r5, [pc, #80] @ 7956a8 <__cxa_atexit@plt+0x789704> │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r3] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r2, [r2, #12] │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 795690 <__cxa_atexit@plt+0x7896ec> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 7956a0 <__cxa_atexit@plt+0x7896fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - smlalbbeq r9, r9, r0, lr @ │ │ │ │ - cmpeq sl, r0, lsr #29 │ │ │ │ + cmpeq sl, ip, lsl #10 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0, lsr #18 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a3da8 <__cxa_atexit@plt+0x797e04> │ │ │ │ + b 7956cc <__cxa_atexit@plt+0x789728> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - cmpeq r9, r0, lsl r1 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r6, lsr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + mov ip, r9 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a3dc4 <__cxa_atexit@plt+0x797e20> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7a3dd4 <__cxa_atexit@plt+0x797e30> │ │ │ │ + bhi 79583c <__cxa_atexit@plt+0x789898> │ │ │ │ + mov r0, #15 │ │ │ │ + stm sp, {r3, r4, fp} │ │ │ │ + ldmib r5, {r4, fp} │ │ │ │ + and r0, r0, fp, lsr sl │ │ │ │ + mov r9, #1 │ │ │ │ + mvn r2, #0 │ │ │ │ + add r2, r2, r9, lsl r0 │ │ │ │ + ldr lr, [pc, #376] @ 795878 <__cxa_atexit@plt+0x7898d4> │ │ │ │ + and r2, r2, r8 │ │ │ │ + and r1, lr, r2, lsr #1 │ │ │ │ + ldr r3, [pc, #368] @ 79587c <__cxa_atexit@plt+0x7898d8> │ │ │ │ + sub r2, r2, r1 │ │ │ │ + and r1, r3, r2, lsr #2 │ │ │ │ + and r3, r2, r3 │ │ │ │ + add r3, r3, r1 │ │ │ │ + ldr r2, [pc, #352] @ 795880 <__cxa_atexit@plt+0x7898dc> │ │ │ │ + add r3, r3, r3, lsr #4 │ │ │ │ + ldr r1, [pc, #348] @ 795884 <__cxa_atexit@plt+0x7898e0> │ │ │ │ + and r3, r3, r2 │ │ │ │ + tst r8, r9, lsl r0 │ │ │ │ + mul r3, r3, r1 │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + beq 7957ac <__cxa_atexit@plt+0x789808> │ │ │ │ + add r3, ip, r2, lsl #2 │ │ │ │ + ldr lr, [pc, #324] @ 795888 <__cxa_atexit@plt+0x7898e4> │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + mov r0, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r0, #-24]! @ 0xffffffe8 │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r0, #28] │ │ │ │ + stmib r0, {r8, ip} │ │ │ │ + str sl, [r0, #12] │ │ │ │ + str r4, [r0, #16] │ │ │ │ + str r2, [r0, #20] │ │ │ │ + beq 795824 <__cxa_atexit@plt+0x789880> │ │ │ │ + ldr r2, [pc, #268] @ 79588c <__cxa_atexit@plt+0x7898e8> │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub lr, r5, #32 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r0, sl, #4 │ │ │ │ + mov sl, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + lsl r7, r9, r0 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [r1, #804] @ 0x324 │ │ │ │ + mov r3, #0 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + bcc 795850 <__cxa_atexit@plt+0x7898ac> │ │ │ │ + ldr r7, [pc, #176] @ 795894 <__cxa_atexit@plt+0x7898f0> │ │ │ │ + sub r8, r2, #9 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str fp, [r6, #16] │ │ │ │ + ldr r7, [ip, #4] │ │ │ │ + ldr r6, [pc, #144] @ 795898 <__cxa_atexit@plt+0x7898f4> │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r4, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r2, [r1] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - cmp r7, r3 │ │ │ │ - bge 7a3e64 <__cxa_atexit@plt+0x797ec0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r2, r3 │ │ │ │ - bne 7a3e0c <__cxa_atexit@plt+0x797e68> │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - tst r3, r2, lsl #1 │ │ │ │ - mov r2, r1 │ │ │ │ - beq 7a3df8 <__cxa_atexit@plt+0x797e54> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r7, r2, r7, lsl #2 │ │ │ │ - ldr r2, [pc, #276] @ 7a3f34 <__cxa_atexit@plt+0x797f90> │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - sub r7, r3, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a3f20 <__cxa_atexit@plt+0x797f7c> │ │ │ │ - ldr r7, [pc, #236] @ 7a3f38 <__cxa_atexit@plt+0x797f94> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r7, [pc, #56] @ 795890 <__cxa_atexit@plt+0x7898ec> │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r6, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a3ec4 <__cxa_atexit@plt+0x797f20> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a3b08 <__cxa_atexit@plt+0x797b64> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a3ed0 <__cxa_atexit@plt+0x797f2c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a3ee4 <__cxa_atexit@plt+0x797f40> │ │ │ │ - ldr r2, [pc, #196] @ 7a3f48 <__cxa_atexit@plt+0x797fa4> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r6, [r1, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r4, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmpeq fp, r8, lsr r4 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + andeq r1, r0, r8, lsl #23 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 795904 <__cxa_atexit@plt+0x789960> │ │ │ │ + ldr lr, [pc, #88] @ 79591c <__cxa_atexit@plt+0x789978> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + ldr r2, [pc, #72] @ 795920 <__cxa_atexit@plt+0x78997c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r0, [r8, #4] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + str lr, [r5] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #32] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 795924 <__cxa_atexit@plt+0x789980> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq fp, r4, asr #6 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r1, r0, r8, asr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 79595c <__cxa_atexit@plt+0x7899b8> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r1, r0, r8, asr #23 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #28] @ 795990 <__cxa_atexit@plt+0x7899ec> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, ror #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 7a3ef8 <__cxa_atexit@plt+0x797f54> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7a3f04 <__cxa_atexit@plt+0x797f60> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r3, #20]! │ │ │ │ + ldr r2, [r3, #-16] │ │ │ │ + ldr r1, [r3, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 795a80 <__cxa_atexit@plt+0x789adc> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 795a04 <__cxa_atexit@plt+0x789a60> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 795a40 <__cxa_atexit@plt+0x789a9c> │ │ │ │ + ldr r7, [pc, #164] @ 795a90 <__cxa_atexit@plt+0x789aec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 795a60 <__cxa_atexit@plt+0x789abc> │ │ │ │ + ldr r3, [pc, #104] @ 795a8c <__cxa_atexit@plt+0x789ae8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 7a3f44 <__cxa_atexit@plt+0x797fa0> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [pc, #64] @ 795a88 <__cxa_atexit@plt+0x789ae4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 7a3f40 <__cxa_atexit@plt+0x797f9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #64] @ 7a3f4c <__cxa_atexit@plt+0x797fa8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r7, [pc, #20] @ 7a3f3c <__cxa_atexit@plt+0x797f98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 795a74 <__cxa_atexit@plt+0x789ad0> │ │ │ │ + ldr r6, [pc, #28] @ 795a84 <__cxa_atexit@plt+0x789ae0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r2 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - hvceq 39420 @ 0x99fc │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - cmpeq r9, ip, lsl #26 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, ip, lsr #5 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsheq r6, [fp, #-24] @ 0xffffffe8 │ │ │ │ + cmpeq fp, r8, lsr r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 7a3f7c <__cxa_atexit@plt+0x797fd8> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 795ad0 <__cxa_atexit@plt+0x789b2c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 795ae8 <__cxa_atexit@plt+0x789b44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a3f94 <__cxa_atexit@plt+0x797ff0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + ldr r3, [pc, #20] @ 795aec <__cxa_atexit@plt+0x789b48> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r0, ror #2 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a3fe4 <__cxa_atexit@plt+0x798040> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #40] @ 7a3ff0 <__cxa_atexit@plt+0x79804c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a3ff4 <__cxa_atexit@plt+0x798050> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 795b34 <__cxa_atexit@plt+0x789b90> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 795b4c <__cxa_atexit@plt+0x789ba8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r4, ror #24 │ │ │ │ - ldrsheq r7, [sl, #-188] @ 0xffffff44 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + ldr r3, [pc, #20] @ 795b50 <__cxa_atexit@plt+0x789bac> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r0, lsl #2 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r1, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r2, [pc, #44] @ 795b90 <__cxa_atexit@plt+0x789bec> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + add r7, r1, #4 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r1, r0, r8, lsr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 795bc0 <__cxa_atexit@plt+0x789c1c> │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a4070 <__cxa_atexit@plt+0x7980cc> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 7a407c <__cxa_atexit@plt+0x7980d8> │ │ │ │ - cmp r2, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7a4050 <__cxa_atexit@plt+0x7980ac> │ │ │ │ - ldr r1, [pc, #72] @ 7a4080 <__cxa_atexit@plt+0x7980dc> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #36] @ 7a4084 <__cxa_atexit@plt+0x7980e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 795c44 <__cxa_atexit@plt+0x789ca0> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + ldr r2, [pc, #124] @ 795c70 <__cxa_atexit@plt+0x789ccc> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 795c50 <__cxa_atexit@plt+0x789cac> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 795c10 <__cxa_atexit@plt+0x789c6c> │ │ │ │ + ldr r3, [pc, #76] @ 795c74 <__cxa_atexit@plt+0x789cd0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 795c78 <__cxa_atexit@plt+0x789cd4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r4, lsl #24 │ │ │ │ - @ instruction: 0x015a7b9c │ │ │ │ - cmpeq sl, r0, ror fp │ │ │ │ - cmpeq r9, r4, lsr #28 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 7a40d0 <__cxa_atexit@plt+0x79812c> │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - add r3, r9, #1 │ │ │ │ - bic r0, r1, sl │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - b 7a414c <__cxa_atexit@plt+0x7981a8> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - ldr r3, [pc, #156] @ 7a4188 <__cxa_atexit@plt+0x7981e4> │ │ │ │ - add r0, fp, r6, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a415c <__cxa_atexit@plt+0x7981b8> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a4108 <__cxa_atexit@plt+0x798164> │ │ │ │ - ldr r0, [pc, #108] @ 7a418c <__cxa_atexit@plt+0x7981e8> │ │ │ │ - add r3, r9, #1 │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r1, r5, #24 │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a3dd4 <__cxa_atexit@plt+0x797e30> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r8] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - add lr, sp, #8 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - b 7a4100 <__cxa_atexit@plt+0x79815c> │ │ │ │ - cmpeq sl, r4, asr #10 │ │ │ │ - cmpeq sl, r0, lsl #22 │ │ │ │ - andeq r0, r3, r6, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #20 │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 795c08 <__cxa_atexit@plt+0x789c64> │ │ │ │ + cmpeq fp, r8, lsr sl │ │ │ │ + cmpeq fp, r4, asr #32 │ │ │ │ + cmpeq fp, r4, ror #31 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 795ca4 <__cxa_atexit@plt+0x789d00> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + sub r3, r5, #8 │ │ │ │ + str r9, [sp, #36] @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a41d8 <__cxa_atexit@plt+0x798234> │ │ │ │ - ldr r2, [pc, #56] @ 7a41e8 <__cxa_atexit@plt+0x798244> │ │ │ │ - ldr r7, [r9, #4] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r8, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #28] @ 7a41ec <__cxa_atexit@plt+0x798248> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 7a41f0 <__cxa_atexit@plt+0x79824c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str fp, [sp, #32] │ │ │ │ + bhi 795e24 <__cxa_atexit@plt+0x789e80> │ │ │ │ + str r7, [sp, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str sl, [sp, #20] │ │ │ │ + str r4, [sp, #24] │ │ │ │ + str r7, [sp, #28] │ │ │ │ + str r6, [sp, #16] │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov r2, #15 │ │ │ │ + mov r1, #1 │ │ │ │ + str r8, [sp, #4] │ │ │ │ + str r5, [sp, #8] │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 795e04 <__cxa_atexit@plt+0x789e60> │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + and lr, r2, r4, lsr r8 │ │ │ │ + and fp, r2, r0, lsr r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + lsl r4, r1, lr │ │ │ │ + lsl sl, r1, fp │ │ │ │ + cmp r4, r1, lsl fp │ │ │ │ + bne 795d5c <__cxa_atexit@plt+0x789db8> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #328] @ 795e68 <__cxa_atexit@plt+0x789ec4> │ │ │ │ + mov r9, r3 │ │ │ │ + add r8, r8, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + str ip, [r3], #-8 │ │ │ │ + str sl, [r5, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + cmp r7, r3 │ │ │ │ + bls 795ce4 <__cxa_atexit@plt+0x789d40> │ │ │ │ + add sl, sp, #12 │ │ │ │ + mov r5, r9 │ │ │ │ + ldm sl, {r3, r6, sl} │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + b 795e28 <__cxa_atexit@plt+0x789e84> │ │ │ │ + ldr r0, [pc, #244] @ 795e58 <__cxa_atexit@plt+0x789eb4> │ │ │ │ + cmp lr, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [sp, #16] │ │ │ │ + str r0, [r8, #20]! │ │ │ │ + mov r0, #2 │ │ │ │ + str r0, [r8, #4] │ │ │ │ + ldr r0, [sp, #36] @ 0x24 │ │ │ │ + mov r1, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + str ip, [r8, #-8] │ │ │ │ + str r0, [r8, #-12] │ │ │ │ + sub r0, r6, #25 │ │ │ │ + str r0, [r1, #12]! │ │ │ │ + str r0, [r9, #8]! │ │ │ │ + ldr r0, [pc, #176] @ 795e5c <__cxa_atexit@plt+0x789eb8> │ │ │ │ + movcc r9, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #168] @ 795e60 <__cxa_atexit@plt+0x789ebc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r8, #-16] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 795e44 <__cxa_atexit@plt+0x789ea0> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldrex r6, [r9] │ │ │ │ + strex r6, r7, [r9] │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 795dd0 <__cxa_atexit@plt+0x789e2c> │ │ │ │ + ldr r7, [pc, #124] @ 795e64 <__cxa_atexit@plt+0x789ec0> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + str r7, [r8] │ │ │ │ + orr r7, sl, r4 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, r8, ror #20 │ │ │ │ - ldrdeq r9, [r9, #-192] @ 0xffffff40 │ │ │ │ - strheq r9, [r9, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr sl, [sp, #20] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + b 795e28 <__cxa_atexit@plt+0x789e84> │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [sp, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp, #32] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r7, sl} │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r9] │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 795dc8 <__cxa_atexit@plt+0x789e24> │ │ │ │ + ldrsheq r5, [fp, #-236] @ 0xffffff14 │ │ │ │ + cmpeq fp, r0, ror lr │ │ │ │ + cmpeq fp, ip, ror r8 │ │ │ │ + cmpeq fp, r0, lsl #29 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4270 <__cxa_atexit@plt+0x7982cc> │ │ │ │ - ldr lr, [pc, #116] @ 7a4290 <__cxa_atexit@plt+0x7982ec> │ │ │ │ - ldr r8, [pc, #116] @ 7a4294 <__cxa_atexit@plt+0x7982f0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 795ed0 <__cxa_atexit@plt+0x789f2c> │ │ │ │ + ldr r2, [pc, #80] @ 795ee8 <__cxa_atexit@plt+0x789f44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + mov r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov ip, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7a427c <__cxa_atexit@plt+0x7982d8> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 7a3dd4 <__cxa_atexit@plt+0x797e30> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #60] @ 795eec <__cxa_atexit@plt+0x789f48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #24] @ 795ef0 <__cxa_atexit@plt+0x789f4c> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrsbeq r5, [fp, #-212] @ 0xffffff2c │ │ │ │ + cmpeq fp, ip, ror #26 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 795f50 <__cxa_atexit@plt+0x789fac> │ │ │ │ + ldr r7, [pc, #80] @ 795f68 <__cxa_atexit@plt+0x789fc4> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + ldr r3, [pc, #64] @ 795f6c <__cxa_atexit@plt+0x789fc8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r9, #-176] @ 0xffffff50 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #24] @ 795f70 <__cxa_atexit@plt+0x789fcc> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, asr sp │ │ │ │ + ldrsheq r5, [fp, #-192] @ 0xffffff40 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a42f8 <__cxa_atexit@plt+0x798354> │ │ │ │ - ldr r7, [pc, #52] @ 7a4308 <__cxa_atexit@plt+0x798364> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq 7a42ec <__cxa_atexit@plt+0x798348> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a3b08 <__cxa_atexit@plt+0x797b64> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a430c <__cxa_atexit@plt+0x798368> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff82c │ │ │ │ - smlaltbeq r9, r9, r8, fp @ │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a4330 <__cxa_atexit@plt+0x79838c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r7, lsl #31 │ │ │ │ - cmpeq r9, r0, asr #12 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + mov r1, r5 │ │ │ │ + str r6, [sp] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a434c <__cxa_atexit@plt+0x7983a8> │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 796264 <__cxa_atexit@plt+0x78a2c0> │ │ │ │ + ldr r4, [r1] │ │ │ │ + ldr lr, [pc, #796] @ 7962cc <__cxa_atexit@plt+0x78a328> │ │ │ │ + mov r5, #15 │ │ │ │ + b 795fc0 <__cxa_atexit@plt+0x78a01c> │ │ │ │ + sub r3, r1, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 796264 <__cxa_atexit@plt+0x78a2c0> │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + and r0, r2, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 796058 <__cxa_atexit@plt+0x78a0b4> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 796154 <__cxa_atexit@plt+0x78a1b0> │ │ │ │ + bic r0, r2, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 796120 <__cxa_atexit@plt+0x78a17c> │ │ │ │ + and r4, r5, r8, lsr r4 │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + add r0, r2, r4, lsl #2 │ │ │ │ + ldr r3, [r0, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + mov r0, r1 │ │ │ │ + tst r3, #3 │ │ │ │ + str r8, [r0, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r0, #24] │ │ │ │ + str sl, [r0, #4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str r4, [r0, #16] │ │ │ │ + ldr r2, [pc, #700] @ 7962e8 <__cxa_atexit@plt+0x78a344> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #-4] │ │ │ │ + beq 79624c <__cxa_atexit@plt+0x78a2a8> │ │ │ │ + ldr r2, [r1] │ │ │ │ + str r3, [r1, #-16] │ │ │ │ + add r4, r2, #4 │ │ │ │ + str r4, [r1, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #672] @ 7962ec <__cxa_atexit@plt+0x78a348> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #-12] │ │ │ │ + mov r1, r0 │ │ │ │ + b 795fb4 <__cxa_atexit@plt+0x78a010> │ │ │ │ + mov r0, #15 │ │ │ │ + and r5, r0, r8, lsr r4 │ │ │ │ + ldr r6, [r2, #6] │ │ │ │ + mov r4, #1 │ │ │ │ + mvn r0, #0 │ │ │ │ + add r0, r0, r4, lsl r5 │ │ │ │ + ldr ip, [r2, #2] │ │ │ │ + ldr r2, [pc, #588] @ 7962c8 <__cxa_atexit@plt+0x78a324> │ │ │ │ + and r0, r6, r0 │ │ │ │ + and r2, r2, r0, lsr #1 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + and r2, lr, r0, lsr #2 │ │ │ │ + and r0, r0, lr │ │ │ │ + add r0, r0, r2 │ │ │ │ + ldr r2, [pc, #572] @ 7962d4 <__cxa_atexit@plt+0x78a330> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + and r0, r0, r2 │ │ │ │ + ldr r2, [pc, #556] @ 7962d0 <__cxa_atexit@plt+0x78a32c> │ │ │ │ + tst r6, r4, lsl r5 │ │ │ │ + mul r0, r0, r2 │ │ │ │ + mov r2, #1 │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + beq 79619c <__cxa_atexit@plt+0x78a1f8> │ │ │ │ + add r2, ip, r0, lsl #2 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r2, [r2, #8] │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr r4, [pc, #528] @ 7962dc <__cxa_atexit@plt+0x78a338> │ │ │ │ + mov r5, r1 │ │ │ │ + tst r2, #3 │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3] │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + beq 796234 <__cxa_atexit@plt+0x78a290> │ │ │ │ + ldr r0, [r1] │ │ │ │ + str r2, [r1, #-20] @ 0xffffffec │ │ │ │ + add r4, r0, #4 │ │ │ │ + str r4, [r1, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #464] @ 7962e0 <__cxa_atexit@plt+0x78a33c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r5, #15 │ │ │ │ + b 795fb4 <__cxa_atexit@plt+0x78a010> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 796210 <__cxa_atexit@plt+0x78a26c> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + str r8, [r1, #-16]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r7, [r1, #20] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b 7a435c <__cxa_atexit@plt+0x7983b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ + str sl, [r1, #4] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + b 7962fc <__cxa_atexit@plt+0x78a358> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r9, [r1, #-8] │ │ │ │ + stmda r1, {r2, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + str r8, [r1, #4] │ │ │ │ cmp r7, r3 │ │ │ │ - bge 7a4400 <__cxa_atexit@plt+0x79845c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - tst r2, r3 │ │ │ │ - bne 7a4394 <__cxa_atexit@plt+0x7983f0> │ │ │ │ - lsl r1, r2, #1 │ │ │ │ - tst r3, r2, lsl #1 │ │ │ │ - mov r2, r1 │ │ │ │ - beq 7a4380 <__cxa_atexit@plt+0x7983dc> │ │ │ │ - str r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r2, r2, r7, lsl #2 │ │ │ │ - ldr r1, [pc, #288] @ 7a44c8 <__cxa_atexit@plt+0x798524> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - sub r2, r3, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a44bc <__cxa_atexit@plt+0x798518> │ │ │ │ - ldr r3, [pc, #248] @ 7a44cc <__cxa_atexit@plt+0x798528> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 7a4460 <__cxa_atexit@plt+0x7984bc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a4c68 <__cxa_atexit@plt+0x798cc4> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a446c <__cxa_atexit@plt+0x7984c8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a4480 <__cxa_atexit@plt+0x7984dc> │ │ │ │ - ldr r2, [pc, #184] @ 7a44d8 <__cxa_atexit@plt+0x798534> │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 7a4494 <__cxa_atexit@plt+0x7984f0> │ │ │ │ - bic r2, r7, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #2 │ │ │ │ - cmpne r2, #4 │ │ │ │ - bne 7a44a0 <__cxa_atexit@plt+0x7984fc> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 796280 <__cxa_atexit@plt+0x78a2dc> │ │ │ │ + ldr r7, [pc, #368] @ 7962f0 <__cxa_atexit@plt+0x78a34c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r1, #8]! │ │ │ │ + str r8, [r6, #16] │ │ │ │ + mov r5, r1 │ │ │ │ + stmib r6, {r7, r9, sl} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 7a44d4 <__cxa_atexit@plt+0x798530> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + lsl r7, r2, r5 │ │ │ │ + mov r5, #0 │ │ │ │ + stmda r1, {r0, r5, sl} │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r3, r1 │ │ │ │ + str r7, [r1, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r5, #16 │ │ │ │ + str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r6, [r1, #-20] @ 0xffffffec │ │ │ │ + str ip, [r1, #-16] │ │ │ │ + str r8, [r1, #4] │ │ │ │ + bcc 7962a4 <__cxa_atexit@plt+0x78a300> │ │ │ │ + ldr r7, [pc, #276] @ 7962f4 <__cxa_atexit@plt+0x78a350> │ │ │ │ + ldr r6, [pc, #276] @ 7962f8 <__cxa_atexit@plt+0x78a354> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 7a44d0 <__cxa_atexit@plt+0x79852c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r8, [r5, #24] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r1, #-24] @ 0xffffffe8 │ │ │ │ + sub r8, r2, #9 │ │ │ │ + stmib r5, {r6, r9, sl} │ │ │ │ + ldr r6, [ip, #4] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 7a44dc <__cxa_atexit@plt+0x798538> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - mov r8, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r6, [r1, #4] │ │ │ │ + add r7, r6, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str sl, [r1, #-12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r1, #16] │ │ │ │ + str r9, [r1, #4] │ │ │ │ + str r2, [r1, #8] │ │ │ │ + b 7965ac <__cxa_atexit@plt+0x78a608> │ │ │ │ + ldr r0, [r2] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + sub r5, r1, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r1, #-12]! │ │ │ │ + mov r5, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmib r1, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror #4 │ │ │ │ - andeq r0, r0, r8, lsl #17 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - hvceq 39280 @ 0x9970 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r6, asr #7 │ │ │ │ + ldr r7, [pc, #80] @ 7962d8 <__cxa_atexit@plt+0x78a334> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #-12]! │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #56] @ 7962e4 <__cxa_atexit@plt+0x78a340> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #-28]! @ 0xffffffe4 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, asr #18 │ │ │ │ + andeq r0, r0, r0, ror #19 │ │ │ │ + andeq r0, r0, r0, ror #19 │ │ │ │ + andeq r0, r0, r4, asr #10 │ │ │ │ + andeq r0, r0, r0, asr r4 │ │ │ │ + andeq r0, r0, ip, ror #8 │ │ │ │ + cmpeq fp, r0, lsr #21 │ │ │ │ + andeq r0, r0, r0, lsr #13 │ │ │ │ + cmpeq fp, r8, lsr sl │ │ │ │ + mov r3, r5 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r3, #12]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7963a4 <__cxa_atexit@plt+0x78a400> │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldm r5, {r2, r8, ip} │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 796364 <__cxa_atexit@plt+0x78a3c0> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r3, [pc, #132] @ 7963bc <__cxa_atexit@plt+0x78a418> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + ldr r2, [pc, #120] @ 7963c0 <__cxa_atexit@plt+0x78a41c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r9, #12] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r7, r3, #1 │ │ │ │ + stmib r9, {r2, ip} │ │ │ │ + str r3, [r5, #20] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + mov r0, #15 │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + and r0, r0, r1, lsr sl │ │ │ │ + mov r1, #1 │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + lsl r8, r1, r0 │ │ │ │ + ldr r0, [pc, #56] @ 7963c8 <__cxa_atexit@plt+0x78a424> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + stmib r9, {r1, r7} │ │ │ │ + mov r7, lr │ │ │ │ + b 7956cc <__cxa_atexit@plt+0x789728> │ │ │ │ + ldr r3, [pc, #24] @ 7963c4 <__cxa_atexit@plt+0x78a420> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmpeq fp, r4, ror #17 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + ldrsbeq r5, [fp, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #2 │ │ │ │ - cmpne r7, #4 │ │ │ │ - bne 7a450c <__cxa_atexit@plt+0x798568> │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a4524 <__cxa_atexit@plt+0x798580> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, #1 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7962fc <__cxa_atexit@plt+0x78a358> │ │ │ │ + andeq r0, r0, r6, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 796418 <__cxa_atexit@plt+0x78a474> │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4574 <__cxa_atexit@plt+0x7985d0> │ │ │ │ + bcc 796464 <__cxa_atexit@plt+0x78a4c0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #40] @ 7a4580 <__cxa_atexit@plt+0x7985dc> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ 796470 <__cxa_atexit@plt+0x78a4cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a4584 <__cxa_atexit@plt+0x7985e0> │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #28] @ 796474 <__cxa_atexit@plt+0x78a4d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsbeq r7, [sl, #-100] @ 0xffffff9c │ │ │ │ - cmpeq sl, ip, ror #12 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ + cmpeq fp, r0, lsr #16 │ │ │ │ + ldrsbeq r5, [fp, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r0, r7, lsr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #36] @ 7964b0 <__cxa_atexit@plt+0x78a50c> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r1, r1, #4 │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 796580 <__cxa_atexit@plt+0x78a5dc> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #188] @ 79659c <__cxa_atexit@plt+0x78a5f8> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #124] @ 7965a0 <__cxa_atexit@plt+0x78a5fc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79658c <__cxa_atexit@plt+0x78a5e8> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 796544 <__cxa_atexit@plt+0x78a5a0> │ │ │ │ + ldr r7, [pc, #72] @ 7965a4 <__cxa_atexit@plt+0x78a600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #60] @ 7965a8 <__cxa_atexit@plt+0x78a604> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #80 @ 0x50 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 796538 <__cxa_atexit@plt+0x78a594> │ │ │ │ + cmpeq fp, r0, lsl #15 │ │ │ │ + cmpeq fp, r0, lsl r1 │ │ │ │ + cmpeq fp, r8, asr #13 │ │ │ │ + cmpeq fp, r0, lsl #14 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov lr, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov fp, r6 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7966c4 <__cxa_atexit@plt+0x78a720> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r7, [r2, #9] │ │ │ │ + ldr sl, [r3, #4]! │ │ │ │ + cmp r7, r9 │ │ │ │ + bne 79668c <__cxa_atexit@plt+0x78a6e8> │ │ │ │ + ldr r7, [r2, #1] │ │ │ │ + ldr r3, [r2, #5] │ │ │ │ + ldr r2, [pc, #264] @ 7966fc <__cxa_atexit@plt+0x78a758> │ │ │ │ + mov r8, fp │ │ │ │ + mov r0, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + sub r2, r6, #47 @ 0x2f │ │ │ │ + stmib r8, {r0, r2} │ │ │ │ + ldr r0, [pc, #240] @ 796700 <__cxa_atexit@plt+0x78a75c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + str r0, [r8, #-12] │ │ │ │ + str r3, [r8, #-4] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str sl, [r8, #20] │ │ │ │ + str r1, [r8, #24] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ + ldr r3, [pc, #204] @ 796704 <__cxa_atexit@plt+0x78a760> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7966e4 <__cxa_atexit@plt+0x78a740> │ │ │ │ + sub r3, r6, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 796650 <__cxa_atexit@plt+0x78a6ac> │ │ │ │ + ldr r7, [pc, #160] @ 796708 <__cxa_atexit@plt+0x78a764> │ │ │ │ + add r0, fp, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stm r0, {r7, r8, r9} │ │ │ │ + ldr r7, [pc, #148] @ 79670c <__cxa_atexit@plt+0x78a768> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r7, [fp, #16] │ │ │ │ + sub r7, r6, #5 │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #128] @ 796714 <__cxa_atexit@plt+0x78a770> │ │ │ │ + ldr r0, [pc, #128] @ 796718 <__cxa_atexit@plt+0x78a774> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [fp, #4]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r6, fp, #4 │ │ │ │ + mov r7, fp │ │ │ │ + mov r5, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 795ca4 <__cxa_atexit@plt+0x789d00> │ │ │ │ + ldr r7, [pc, #68] @ 796710 <__cxa_atexit@plt+0x78a76c> │ │ │ │ + mov fp, lr │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + mov sl, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, sl │ │ │ │ + b 796644 <__cxa_atexit@plt+0x78a6a0> │ │ │ │ + cmpeq fp, ip, ror #12 │ │ │ │ + cmpeq fp, ip, lsl r6 │ │ │ │ + ldrsheq r4, [fp, #-252] @ 0xffffff04 │ │ │ │ + ldrheq r5, [fp, #-92] @ 0xffffffa4 │ │ │ │ + ldrsheq r5, [fp, #-84] @ 0xffffffac │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + @ instruction: 0xfffff600 │ │ │ │ + andeq r0, r0, r5, lsl #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 7965ac <__cxa_atexit@plt+0x78a608> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4600 <__cxa_atexit@plt+0x79865c> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #88] @ 7a460c <__cxa_atexit@plt+0x798668> │ │ │ │ - cmp r2, #16 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7a45e0 <__cxa_atexit@plt+0x79863c> │ │ │ │ - ldr r1, [pc, #72] @ 7a4610 <__cxa_atexit@plt+0x79866c> │ │ │ │ - add r2, r3, #8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - mov r6, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 796774 <__cxa_atexit@plt+0x78a7d0> │ │ │ │ + ldr r2, [pc, #44] @ 79678c <__cxa_atexit@plt+0x78a7e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #36] @ 7a4614 <__cxa_atexit@plt+0x798670> │ │ │ │ + ldr r3, [pc, #20] @ 796790 <__cxa_atexit@plt+0x78a7ec> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrheq r5, [fp, #-76] @ 0xffffffb4 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7967d4 <__cxa_atexit@plt+0x78a830> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7967ec <__cxa_atexit@plt+0x78a848> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 7967f0 <__cxa_atexit@plt+0x78a84c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r4, ror r6 │ │ │ │ - cmpeq sl, ip, lsl #12 │ │ │ │ - cmpeq sl, r0, ror #11 │ │ │ │ - cmpeq r9, ip, asr #6 │ │ │ │ - andeq r1, r0, r8, lsl #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - mov lr, fp │ │ │ │ - mov r2, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #1 │ │ │ │ - bne 7a4660 <__cxa_atexit@plt+0x7986bc> │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - add r3, r9, #1 │ │ │ │ - bic r0, r1, sl │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - b 7a46dc <__cxa_atexit@plt+0x798738> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr ip, [r5, #32] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ - ldr r3, [pc, #156] @ 7a4718 <__cxa_atexit@plt+0x798774> │ │ │ │ - add r0, fp, r6, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a46ec <__cxa_atexit@plt+0x798748> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r8] │ │ │ │ - strex r3, r7, [r8] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a4698 <__cxa_atexit@plt+0x7986f4> │ │ │ │ - ldr r0, [pc, #108] @ 7a471c <__cxa_atexit@plt+0x798778> │ │ │ │ - add r3, r9, #1 │ │ │ │ - lsl r7, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r1, r5, #24 │ │ │ │ - str r0, [fp] │ │ │ │ - add r0, r6, #1 │ │ │ │ - ldr r6, [sp, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - stm r1, {r0, r7, ip} │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a435c <__cxa_atexit@plt+0x7983b8> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r0, r4 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - add lr, sp, #8 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - b 7a4690 <__cxa_atexit@plt+0x7986ec> │ │ │ │ - ldrheq r6, [sl, #-244] @ 0xffffff0c │ │ │ │ - cmpeq sl, r0, ror r5 │ │ │ │ - cmpeq r9, r0, asr #4 │ │ │ │ - andeq r0, r2, lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a4774 <__cxa_atexit@plt+0x7987d0> │ │ │ │ - ldr r1, [pc, #56] @ 7a477c <__cxa_atexit@plt+0x7987d8> │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r8, [pc, #24] @ 7a4780 <__cxa_atexit@plt+0x7987dc> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, ip, asr #9 │ │ │ │ - smlaltteq r9, r9, r0, r1 @ │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + cmpeq fp, r8, asr r4 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r1, r0, r8, asr #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4800 <__cxa_atexit@plt+0x79885c> │ │ │ │ - ldr lr, [pc, #116] @ 7a4820 <__cxa_atexit@plt+0x79887c> │ │ │ │ - ldr r8, [pc, #116] @ 7a4824 <__cxa_atexit@plt+0x798880> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - str r8, [r3, #4]! │ │ │ │ + str r7, [r5, #24] │ │ │ │ + bcc 79685c <__cxa_atexit@plt+0x78a8b8> │ │ │ │ + ldr lr, [pc, #88] @ 796874 <__cxa_atexit@plt+0x78a8d0> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [pc, #84] @ 796878 <__cxa_atexit@plt+0x78a8d4> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + str lr, [r5] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #28] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 79687c <__cxa_atexit@plt+0x78a8d8> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrsheq r5, [fp, #-56] @ 0xffffffc8 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r7, lsr #31 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7968b4 <__cxa_atexit@plt+0x78a910> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov ip, #1 │ │ │ │ - cmp fp, r2 │ │ │ │ - str sl, [r5] │ │ │ │ - stmib r5, {sl, ip} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - bhi 7a480c <__cxa_atexit@plt+0x798868> │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r1, r7, r9} │ │ │ │ - mov r7, fp │ │ │ │ - b 7a435c <__cxa_atexit@plt+0x7983b8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xfffffb74 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r7, lsr #23 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7968ec <__cxa_atexit@plt+0x78a948> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r2, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add sl, r8, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a4860 <__cxa_atexit@plt+0x7988bc> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ mov r3, r5 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - bhi 7a4888 <__cxa_atexit@plt+0x7988e4> │ │ │ │ - mov r7, fp │ │ │ │ - b 7a4894 <__cxa_atexit@plt+0x7988f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov fp, r7 │ │ │ │ + ldr r1, [r3, #24]! │ │ │ │ + ldr r7, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + ldr r0, [pc, #204] @ 7969dc <__cxa_atexit@plt+0x78aa38> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 796960 <__cxa_atexit@plt+0x78a9bc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 7a49f4 <__cxa_atexit@plt+0x798a50> │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - cmp r0, r3 │ │ │ │ - bge 7a4904 <__cxa_atexit@plt+0x798960> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #344] @ 7a4a20 <__cxa_atexit@plt+0x798a7c> │ │ │ │ - add r3, r3, r0, lsl #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - beq 7a4980 <__cxa_atexit@plt+0x7989dc> │ │ │ │ - ldr r5, [pc, #300] @ 7a4a24 <__cxa_atexit@plt+0x798a80> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #16]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq 7a498c <__cxa_atexit@plt+0x7989e8> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - cmp r8, #1 │ │ │ │ - bne 7a49a0 <__cxa_atexit@plt+0x7989fc> │ │ │ │ - ldr r2, [pc, #264] @ 7a4a34 <__cxa_atexit@plt+0x798a90> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - beq 7a49e8 <__cxa_atexit@plt+0x798a44> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a4a0c <__cxa_atexit@plt+0x798a68> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - ldr r0, [pc, #208] @ 7a4a3c <__cxa_atexit@plt+0x798a98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - stmib r6, {r0, r3, r7} │ │ │ │ - sub r7, r2, #9 │ │ │ │ + str r1, [r5, #28] │ │ │ │ + bcc 79699c <__cxa_atexit@plt+0x78a9f8> │ │ │ │ + ldr r7, [pc, #164] @ 7969ec <__cxa_atexit@plt+0x78aa48> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 7a4a30 <__cxa_atexit@plt+0x798a8c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmp r0, r8 │ │ │ │ - bne 7a49d4 <__cxa_atexit@plt+0x798a30> │ │ │ │ - ldr r3, [pc, #120] @ 7a4a28 <__cxa_atexit@plt+0x798a84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #108] @ 7a4a2c <__cxa_atexit@plt+0x798a88> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #24] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #28] │ │ │ │ + bcc 7969bc <__cxa_atexit@plt+0x78aa18> │ │ │ │ + ldr r3, [pc, #104] @ 7969e8 <__cxa_atexit@plt+0x78aa44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #5 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 7a4a38 <__cxa_atexit@plt+0x798a94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5], #4 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + ldr r7, [pc, #64] @ 7969e4 <__cxa_atexit@plt+0x78aa40> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 7969d0 <__cxa_atexit@plt+0x78aa2c> │ │ │ │ + ldr r6, [pc, #28] @ 7969e0 <__cxa_atexit@plt+0x78aa3c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - andeq r0, r0, ip, lsr #4 │ │ │ │ - cmpeq sl, ip, ror r2 │ │ │ │ - cmpeq sl, ip, lsl r2 │ │ │ │ - cmpeq r9, r0, asr r2 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sl, r8, ror #4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r4, asr r3 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x015b529c │ │ │ │ + ldrsbeq r5, [fp, #-44] @ 0xffffffd4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4a8c <__cxa_atexit@plt+0x798ae8> │ │ │ │ - ldr lr, [pc, #52] @ 7a4a98 <__cxa_atexit@plt+0x798af4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 796a2c <__cxa_atexit@plt+0x78aa88> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 796a44 <__cxa_atexit@plt+0x78aaa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, ror r1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r3, [pc, #20] @ 796a48 <__cxa_atexit@plt+0x78aaa4> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r4, lsl #4 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4ae8 <__cxa_atexit@plt+0x798b44> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 7a4af4 <__cxa_atexit@plt+0x798b50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r1, [pc, #32] @ 7a4af8 <__cxa_atexit@plt+0x798b54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 796a90 <__cxa_atexit@plt+0x78aaec> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 796aa8 <__cxa_atexit@plt+0x78ab04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmpeq sl, r0, ror #2 │ │ │ │ - cmpeq sl, r4, lsl #2 │ │ │ │ - andeq r0, r0, r7, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a4b1c <__cxa_atexit@plt+0x798b78> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 796aac <__cxa_atexit@plt+0x78ab08> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r4, lsr #3 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r8, lsr #26 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #36] @ 796ae8 <__cxa_atexit@plt+0x78ab44> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r1, r1, #4 │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r6, lsl #14 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mov lr, fp │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a4bb0 <__cxa_atexit@plt+0x798c0c> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 796b18 <__cxa_atexit@plt+0x78ab74> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 796b9c <__cxa_atexit@plt+0x78abf8> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ - ldr r2, [pc, #152] @ 7a4bec <__cxa_atexit@plt+0x798c48> │ │ │ │ - add r3, r9, sl, lsl #2 │ │ │ │ - add fp, r3, #8 │ │ │ │ + ldr r2, [pc, #124] @ 796bc8 <__cxa_atexit@plt+0x78ac24> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7a4bc4 <__cxa_atexit@plt+0x798c20> │ │ │ │ + bne 796ba8 <__cxa_atexit@plt+0x78ac04> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [fp] │ │ │ │ - strex r3, r7, [fp] │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a4b74 <__cxa_atexit@plt+0x798bd0> │ │ │ │ - ldr r7, [pc, #100] @ 7a4bf0 <__cxa_atexit@plt+0x798c4c> │ │ │ │ - add r3, r8, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r7, [r9] │ │ │ │ - add r7, sl, #1 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r5, #24] │ │ │ │ - b 7a4bb8 <__cxa_atexit@plt+0x798c14> │ │ │ │ - add r7, r8, #1 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, lr │ │ │ │ - b 7a4894 <__cxa_atexit@plt+0x7988f0> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [fp] │ │ │ │ - str r0, [sp, #8] │ │ │ │ + bne 796b68 <__cxa_atexit@plt+0x78abc4> │ │ │ │ + ldr r3, [pc, #76] @ 796bcc <__cxa_atexit@plt+0x78ac28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 796bd0 <__cxa_atexit@plt+0x78ac2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ - str lr, [sp, #12] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr lr, [sp, #12] │ │ │ │ - b 7a4b6c <__cxa_atexit@plt+0x798bc8> │ │ │ │ - ldrsbeq r6, [sl, #-168] @ 0xffffff58 │ │ │ │ - @ instruction: 0x015a7098 │ │ │ │ - cmpeq r9, ip, ror #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a4c50 <__cxa_atexit@plt+0x798cac> │ │ │ │ - ldr r3, [pc, #64] @ 7a4c58 <__cxa_atexit@plt+0x798cb4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 796b60 <__cxa_atexit@plt+0x78abbc> │ │ │ │ + cmpeq fp, r0, ror #21 │ │ │ │ + cmpeq fp, ip, ror #1 │ │ │ │ + cmpeq fp, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 796c20 <__cxa_atexit@plt+0x78ac7c> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 796c38 <__cxa_atexit@plt+0x78ac94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 796c3c <__cxa_atexit@plt+0x78ac98> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r4, lsl r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0xffffe9cc │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 796cac <__cxa_atexit@plt+0x78ad08> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 796cb4 <__cxa_atexit@plt+0x78ad10> │ │ │ │ + ldr r7, [pc, #88] @ 796cd8 <__cxa_atexit@plt+0x78ad34> │ │ │ │ + ldr r5, [pc, #88] @ 796cdc <__cxa_atexit@plt+0x78ad38> │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #8]! │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r3] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r2, [r2, #12] │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 796cbc <__cxa_atexit@plt+0x78ad18> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 796cd4 <__cxa_atexit@plt+0x78ad30> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r9, [sl, #-236] @ 0xffffff14 │ │ │ │ + @ instruction: 0xffffea40 │ │ │ │ + @ instruction: 0xfffff2f4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 796d3c <__cxa_atexit@plt+0x78ad98> │ │ │ │ + ldr r3, [pc, #76] @ 796d4c <__cxa_atexit@plt+0x78ada8> │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 7a4c44 <__cxa_atexit@plt+0x798ca0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a4c68 <__cxa_atexit@plt+0x798cc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + beq 796d2c <__cxa_atexit@plt+0x78ad88> │ │ │ │ + ldr r3, [pc, #60] @ 796d50 <__cxa_atexit@plt+0x78adac> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 796d54 <__cxa_atexit@plt+0x78adb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, r8, lsl #26 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmpeq sl, r4, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq 7a4cdc <__cxa_atexit@plt+0x798d38> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7a4d00 <__cxa_atexit@plt+0x798d5c> │ │ │ │ - bic r1, r2, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 7a4d14 <__cxa_atexit@plt+0x798d70> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 7a4d64 <__cxa_atexit@plt+0x798dc0> │ │ │ │ - ldr r1, [r2, #1] │ │ │ │ - ldr r2, [r2, #5] │ │ │ │ - ldr r7, [pc, #256] @ 7a4db4 <__cxa_atexit@plt+0x798e10> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 796d7c <__cxa_atexit@plt+0x78add8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #168] @ 796e38 <__cxa_atexit@plt+0x78ae94> │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #12] │ │ │ │ + beq 796e08 <__cxa_atexit@plt+0x78ae64> │ │ │ │ mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + cmp fp, r3 │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + bhi 796e10 <__cxa_atexit@plt+0x78ae6c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 796e18 <__cxa_atexit@plt+0x78ae74> │ │ │ │ + ldr r7, [pc, #104] @ 796e40 <__cxa_atexit@plt+0x78ae9c> │ │ │ │ + ldr r5, [pc, #104] @ 796e44 <__cxa_atexit@plt+0x78aea0> │ │ │ │ + mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r1, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r8, [pc, #228] @ 7a4db8 <__cxa_atexit@plt+0x798e14> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r6, [r6, #12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - ldr r9, [r2, #6] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a4d80 <__cxa_atexit@plt+0x798ddc> │ │ │ │ - ldr r1, [pc, #172] @ 7a4da4 <__cxa_atexit@plt+0x798e00> │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 7a4d38 <__cxa_atexit@plt+0x798d94> │ │ │ │ - ldr r7, [pc, #152] @ 7a4da0 <__cxa_atexit@plt+0x798dfc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ + mov r6, r2 │ │ │ │ + str r1, [r3] │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 796e20 <__cxa_atexit@plt+0x78ae7c> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 796e3c <__cxa_atexit@plt+0x78ae98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r2, #1] │ │ │ │ - sub r3, r5, #4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + hvceq 43480 @ 0xa9d8 │ │ │ │ + @ instruction: 0xffffe8e8 │ │ │ │ + @ instruction: 0xfffff19c │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a4d8c <__cxa_atexit@plt+0x798de8> │ │ │ │ - ldr r1, [pc, #132] @ 7a4db0 <__cxa_atexit@plt+0x798e0c> │ │ │ │ - mov r2, #255 @ 0xff │ │ │ │ - orr r2, r2, #65280 @ 0xff00 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r8, [pc, #80] @ 7a4da8 <__cxa_atexit@plt+0x798e04> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + bhi 796eb4 <__cxa_atexit@plt+0x78af10> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 796ebc <__cxa_atexit@plt+0x78af18> │ │ │ │ + ldr r7, [pc, #84] @ 796edc <__cxa_atexit@plt+0x78af38> │ │ │ │ + ldr r5, [pc, #84] @ 796ee0 <__cxa_atexit@plt+0x78af3c> │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ mov r7, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r1, [pc, #64] @ 7a4dac <__cxa_atexit@plt+0x798e08> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r8, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7, #8]! │ │ │ │ mov r5, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + str r1, [r3] │ │ │ │ + str r7, [r2, #4] │ │ │ │ + str r2, [r2, #12] │ │ │ │ + b 795f8c <__cxa_atexit@plt+0x789fe8> │ │ │ │ + mov r6, r2 │ │ │ │ + b 796ec4 <__cxa_atexit@plt+0x78af20> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 796ed8 <__cxa_atexit@plt+0x78af34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ + stm r5, {r8, r9} │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq r9, [sl, #-196] @ 0xffffff3c │ │ │ │ + @ instruction: 0xffffe838 │ │ │ │ + @ instruction: 0xfffff0ec │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r0, fp │ │ │ │ + sub fp, r5, #8 │ │ │ │ + mov ip, sl │ │ │ │ + mov lr, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r0, fp │ │ │ │ + str r0, [sp, #20] │ │ │ │ + bhi 79708c <__cxa_atexit@plt+0x78b0e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov r2, #15 │ │ │ │ + mov r0, #1 │ │ │ │ + mov r9, r5 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r3, r5} │ │ │ │ + str r6, [sp, #16] │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 79707c <__cxa_atexit@plt+0x78b0d8> │ │ │ │ + and r6, r2, lr, lsr r3 │ │ │ │ + ldr r7, [r9] │ │ │ │ + ldr r4, [r9, #4] │ │ │ │ + and r5, r2, ip, lsr r3 │ │ │ │ + lsl r6, r0, r6 │ │ │ │ + cmp r6, r0, lsl r5 │ │ │ │ + bne 796fb0 <__cxa_atexit@plt+0x78b00c> │ │ │ │ + ldr r5, [pc, #372] @ 7970e8 <__cxa_atexit@plt+0x78b144> │ │ │ │ + mov sl, fp │ │ │ │ + str r7, [fp], #-8 │ │ │ │ + str r6, [r9, #4] │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r4, [r9, #-4] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r5, [r9] │ │ │ │ + add r3, r3, #4 │ │ │ │ + mov r9, sl │ │ │ │ + cmp r4, fp │ │ │ │ + bls 796f48 <__cxa_atexit@plt+0x78afa4> │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + b 79708c <__cxa_atexit@plt+0x78b0e8> │ │ │ │ + lsl sl, r0, r5 │ │ │ │ + ldr r5, [pc, #280] @ 7970d4 <__cxa_atexit@plt+0x78b130> │ │ │ │ + cmp r6, sl │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r8, #4]! │ │ │ │ + add fp, r8, #12 │ │ │ │ + mov r5, #2 │ │ │ │ + str r5, [r8, #4] │ │ │ │ + bcs 79701c <__cxa_atexit@plt+0x78b078> │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + ldr r5, [pc, #252] @ 7970e0 <__cxa_atexit@plt+0x78b13c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r5, [r5] │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + bne 7970ac <__cxa_atexit@plt+0x78b108> │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldrex r7, [fp] │ │ │ │ + strex r7, r4, [fp] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 796ffc <__cxa_atexit@plt+0x78b058> │ │ │ │ + ldr r7, [pc, #208] @ 7970e4 <__cxa_atexit@plt+0x78b140> │ │ │ │ + mov r4, r5 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 797060 <__cxa_atexit@plt+0x78b0bc> │ │ │ │ + str r4, [r8, #8] │ │ │ │ + str r4, [r8, #12] │ │ │ │ + ldr r5, [pc, #172] @ 7970d8 <__cxa_atexit@plt+0x78b134> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r5, [r5] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 7970c0 <__cxa_atexit@plt+0x78b11c> │ │ │ │ + mov r5, #0 │ │ │ │ + mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ + ldrex r5, [fp] │ │ │ │ + strex r5, r7, [fp] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 797044 <__cxa_atexit@plt+0x78b0a0> │ │ │ │ + ldr r7, [pc, #128] @ 7970dc <__cxa_atexit@plt+0x78b138> │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r9, #8]! │ │ │ │ + str r7, [r8] │ │ │ │ + orr r7, r6, sl │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldmib sp, {r3, r5} │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ 7970ec <__cxa_atexit@plt+0x78b148> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, #255 @ 0xff │ │ │ │ - add r5, r5, #16 │ │ │ │ - orr r9, r9, #65280 @ 0xff00 │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str ip, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r9, #-236] @ 0xffffff14 │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - ldrsbeq r6, [sl, #-236] @ 0xffffff14 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - cmpeq sl, r4, ror #30 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + b 796ff4 <__cxa_atexit@plt+0x78b050> │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 79703c <__cxa_atexit@plt+0x78b098> │ │ │ │ + cmpeq fp, r8, lsr #25 │ │ │ │ + cmpeq fp, r8, lsl #12 │ │ │ │ + cmpeq fp, ip, lsl #24 │ │ │ │ + cmpeq fp, r0, asr r6 │ │ │ │ + cmpeq fp, r4, asr ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + cmpeq sl, r0, lsl fp │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a4e38 <__cxa_atexit@plt+0x798e94> │ │ │ │ - ldr r8, [pc, #112] @ 7a4e50 <__cxa_atexit@plt+0x798eac> │ │ │ │ - ldr lr, [pc, #112] @ 7a4e54 <__cxa_atexit@plt+0x798eb0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldmib r5, {r0, r9} │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ - stm r5, {r7, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 797154 <__cxa_atexit@plt+0x78b1b0> │ │ │ │ + ldr r2, [pc, #80] @ 79716c <__cxa_atexit@plt+0x78b1c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + mov r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bhi 7a4e44 <__cxa_atexit@plt+0x798ea0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - b 7a4894 <__cxa_atexit@plt+0x7988f0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 797170 <__cxa_atexit@plt+0x78b1cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #24] @ 797174 <__cxa_atexit@plt+0x78b1d0> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, asr fp │ │ │ │ + cmpeq fp, r8, ror #21 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a4e90 <__cxa_atexit@plt+0x798eec> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7971d4 <__cxa_atexit@plt+0x78b230> │ │ │ │ + ldr r7, [pc, #80] @ 7971ec <__cxa_atexit@plt+0x78b248> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + ldr r3, [pc, #64] @ 7971f0 <__cxa_atexit@plt+0x78b24c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a4ea4 <__cxa_atexit@plt+0x798f00> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #24] @ 7971f4 <__cxa_atexit@plt+0x78b250> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, ip, asr #21 │ │ │ │ + cmpeq fp, ip, ror #20 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 79735c <__cxa_atexit@plt+0x78b3b8> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 797238 <__cxa_atexit@plt+0x78b294> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 797240 <__cxa_atexit@plt+0x78b29c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, ip, asr #26 │ │ │ │ - strheq r8, [r9, #-168] @ 0xffffff58 │ │ │ │ + cmpeq fp, r0, ror r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7a4f40 <__cxa_atexit@plt+0x798f9c> │ │ │ │ - ldr r2, [pc, #144] @ 7a4f64 <__cxa_atexit@plt+0x798fc0> │ │ │ │ - ldr r1, [pc, #144] @ 7a4f68 <__cxa_atexit@plt+0x798fc4> │ │ │ │ - sub r0, r6, #18 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 797290 <__cxa_atexit@plt+0x78b2ec> │ │ │ │ + ldr r2, [pc, #52] @ 7972a0 <__cxa_atexit@plt+0x78b2fc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a4f58 <__cxa_atexit@plt+0x798fb4> │ │ │ │ - ldr r7, [pc, #96] @ 7a4f6c <__cxa_atexit@plt+0x798fc8> │ │ │ │ - ldr r3, [r6, #-8] │ │ │ │ - ldr r2, [r6, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - tst sl, #3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq 7a4f34 <__cxa_atexit@plt+0x798f90> │ │ │ │ - mov r7, sl │ │ │ │ - b 7a4c68 <__cxa_atexit@plt+0x798cc4> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7a4f70 <__cxa_atexit@plt+0x798fcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0xfffff84c │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - hvceq 39164 @ 0x98fc │ │ │ │ - strdeq r8, [r9, #-144] @ 0xffffff70 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a4fb0 <__cxa_atexit@plt+0x79900c> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7a4fb8 <__cxa_atexit@plt+0x799014> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7a5144 <__cxa_atexit@plt+0x7991a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r6, [sl, #-72] @ 0xffffffb8 │ │ │ │ - smlaltbeq r8, r9, r8, r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a5044 <__cxa_atexit@plt+0x7990a0> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #116] @ 7a505c <__cxa_atexit@plt+0x7990b8> │ │ │ │ + bhi 7972dc <__cxa_atexit@plt+0x78b338> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 7972e4 <__cxa_atexit@plt+0x78b340> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5050 <__cxa_atexit@plt+0x7990ac> │ │ │ │ - ldr lr, [pc, #96] @ 7a5060 <__cxa_atexit@plt+0x7990bc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7a5034 <__cxa_atexit@plt+0x799090> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a6334 <__cxa_atexit@plt+0x79a390> │ │ │ │ - ldr r0, [r8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [sl, #-64] @ 0xffffffc0 │ │ │ │ - andeq r1, r0, r4, lsr #6 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [pc, #84] @ 7a50d0 <__cxa_atexit@plt+0x79912c> │ │ │ │ - add r7, sl, r7, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a50c0 <__cxa_atexit@plt+0x79911c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a5098 <__cxa_atexit@plt+0x7990f4> │ │ │ │ - ldr r7, [pc, #36] @ 7a50d4 <__cxa_atexit@plt+0x799130> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a5090 <__cxa_atexit@plt+0x7990ec> │ │ │ │ - ldrheq r6, [sl, #-84] @ 0xffffffac │ │ │ │ - cmpeq sl, r4, ror fp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + cmpeq fp, ip, asr #3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a511c <__cxa_atexit@plt+0x799178> │ │ │ │ - ldr r7, [pc, #44] @ 7a512c <__cxa_atexit@plt+0x799188> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bcc 797330 <__cxa_atexit@plt+0x78b38c> │ │ │ │ + ldr r2, [pc, #48] @ 797340 <__cxa_atexit@plt+0x78b39c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7a5130 <__cxa_atexit@plt+0x79918c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, lsr #22 │ │ │ │ - cmpeq sl, r4, asr #15 │ │ │ │ - cmpeq r9, ip, lsr #16 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7a5218 <__cxa_atexit@plt+0x799274> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a5224 <__cxa_atexit@plt+0x799280> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7a51a0 <__cxa_atexit@plt+0x7991fc> │ │ │ │ - ldr r2, [pc, #184] @ 7a5234 <__cxa_atexit@plt+0x799290> │ │ │ │ - sub r6, r6, #34 @ 0x22 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #168] @ 7a5238 <__cxa_atexit@plt+0x799294> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smlalbteq r9, sl, r0, r7 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #28 │ │ │ │ + str r6, [sp] │ │ │ │ + cmp fp, r2 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 7975e4 <__cxa_atexit@plt+0x78b640> │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ mov ip, #0 │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [pc, #132] @ 7a523c <__cxa_atexit@plt+0x799298> │ │ │ │ - ldr r2, [pc, #132] @ 7a5240 <__cxa_atexit@plt+0x79929c> │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + b 797390 <__cxa_atexit@plt+0x78b3ec> │ │ │ │ + sub r2, r5, #28 │ │ │ │ + add sl, sl, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7975e4 <__cxa_atexit@plt+0x78b640> │ │ │ │ + and r4, r3, #3 │ │ │ │ + cmp r4, #2 │ │ │ │ + beq 797410 <__cxa_atexit@plt+0x78b46c> │ │ │ │ + cmp r4, #3 │ │ │ │ + bne 7974f4 <__cxa_atexit@plt+0x78b550> │ │ │ │ + bic r0, r3, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r2, [r0, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7974c8 <__cxa_atexit@plt+0x78b524> │ │ │ │ + and r0, r6, r8, lsr sl │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + add r2, r1, r0, lsl #2 │ │ │ │ + ldr r3, [r2, #8] │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr ip, [pc, #124] @ 7a5244 <__cxa_atexit@plt+0x7992a0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #108] @ 7a5248 <__cxa_atexit@plt+0x7992a4> │ │ │ │ - str r0, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r2, #32]! │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add r2, sl, #4 │ │ │ │ + stmda r5, {r0, r2, r7} │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r4, [pc, #632] @ 79765c <__cxa_atexit@plt+0x78b6b8> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r3, #3 │ │ │ │ + str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 7975cc <__cxa_atexit@plt+0x78b628> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [pc, #604] @ 797660 <__cxa_atexit@plt+0x78b6bc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 797380 <__cxa_atexit@plt+0x78b3dc> │ │ │ │ + and ip, r6, r8, lsr sl │ │ │ │ + ldr lr, [r3, #2] │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + mov r0, #1 │ │ │ │ + lsl r3, r0, ip │ │ │ │ + tst r6, r0, lsl ip │ │ │ │ + beq 797534 <__cxa_atexit@plt+0x78b590> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + ldr r0, [pc, #516] @ 79763c <__cxa_atexit@plt+0x78b698> │ │ │ │ + and r3, r6, r3 │ │ │ │ + and r1, r0, r3, lsr #1 │ │ │ │ + ldr r0, [pc, #508] @ 797640 <__cxa_atexit@plt+0x78b69c> │ │ │ │ + sub r1, r3, r1 │ │ │ │ + and r3, r0, r1, lsr #2 │ │ │ │ + and r1, r1, r0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + ldr r0, [pc, #496] @ 797648 <__cxa_atexit@plt+0x78b6a4> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + and r1, r1, r0 │ │ │ │ + ldr r0, [pc, #480] @ 797644 <__cxa_atexit@plt+0x78b6a0> │ │ │ │ + mov ip, #0 │ │ │ │ + mov r4, r5 │ │ │ │ + mul r1, r1, r0 │ │ │ │ + lsr r1, r1, #24 │ │ │ │ + add r3, lr, r1, lsl #2 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #460] @ 797650 <__cxa_atexit@plt+0x78b6ac> │ │ │ │ + tst r3, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2] │ │ │ │ + str r8, [r4, #-24]! @ 0xffffffe8 │ │ │ │ + add r0, sl, #4 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + beq 7975bc <__cxa_atexit@plt+0x78b618> │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [pc, #412] @ 797654 <__cxa_atexit@plt+0x78b6b0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r4 │ │ │ │ + mov r6, #15 │ │ │ │ + b 797380 <__cxa_atexit@plt+0x78b3dc> │ │ │ │ + ldmib r7, {r4, r6} │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 79759c <__cxa_atexit@plt+0x78b5f8> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r8, fp │ │ │ │ + b 797670 <__cxa_atexit@plt+0x78b6cc> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7975fc <__cxa_atexit@plt+0x78b658> │ │ │ │ + ldr r7, [pc, #328] @ 797664 <__cxa_atexit@plt+0x78b6c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r3, r7, r8} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r0, #12 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp r7, r2 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc 79761c <__cxa_atexit@plt+0x78b678> │ │ │ │ + ldr r7, [pc, #252] @ 797668 <__cxa_atexit@plt+0x78b6c4> │ │ │ │ + ldr r6, [pc, #252] @ 79766c <__cxa_atexit@plt+0x78b6c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r2, #5 │ │ │ │ + stmib r0, {r6, r9} │ │ │ │ + ldr r6, [lr, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + add r7, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r8, fp │ │ │ │ + b 797a00 <__cxa_atexit@plt+0x78ba5c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7975d8 <__cxa_atexit@plt+0x78b634> │ │ │ │ + sub r5, r5, #24 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmpeq sl, r8, asr r3 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq sl, r0, ror #6 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmpeq r9, r8, lsl r7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + ldr r7, [pc, #72] @ 79764c <__cxa_atexit@plt+0x78b6a8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #52] @ 797658 <__cxa_atexit@plt+0x78b6b4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, asr #20 │ │ │ │ + @ instruction: 0x00000ab0 │ │ │ │ + @ instruction: 0x00000ab4 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq fp, ip, lsl #14 │ │ │ │ + andeq r0, r0, ip, asr #14 │ │ │ │ + ldrheq r4, [fp, #-100] @ 0xffffff9c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a52b8 <__cxa_atexit@plt+0x799314> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a52c4 <__cxa_atexit@plt+0x799320> │ │ │ │ - ldr lr, [pc, #84] @ 7a52d4 <__cxa_atexit@plt+0x799330> │ │ │ │ - ldr r0, [pc, #84] @ 7a52d8 <__cxa_atexit@plt+0x799334> │ │ │ │ - mov r8, #0 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 797748 <__cxa_atexit@plt+0x78b7a4> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp r9, r2 │ │ │ │ + bne 797714 <__cxa_atexit@plt+0x78b770> │ │ │ │ + ldr lr, [pc, #208] @ 797774 <__cxa_atexit@plt+0x78b7d0> │ │ │ │ + ldr r1, [pc, #208] @ 797778 <__cxa_atexit@plt+0x78b7d4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [pc, #196] @ 79777c <__cxa_atexit@plt+0x78b7d8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - b 7a5144 <__cxa_atexit@plt+0x7991a0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sl, ip, lsl #4 │ │ │ │ - smlalbbeq r8, r9, r4, r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a531c <__cxa_atexit@plt+0x799378> │ │ │ │ - ldr r2, [pc, #36] @ 7a5324 <__cxa_atexit@plt+0x799380> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ 7a5328 <__cxa_atexit@plt+0x799384> │ │ │ │ - mov r5, r3 │ │ │ │ + sub r9, r6, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r3, {r2, r7, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 797760 <__cxa_atexit@plt+0x78b7bc> │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + ldr r7, [pc, #156] @ 797790 <__cxa_atexit@plt+0x78b7ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r8, [pc, #132] @ 797794 <__cxa_atexit@plt+0x78b7f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #108] @ 797788 <__cxa_atexit@plt+0x78b7e4> │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #100] @ 79778c <__cxa_atexit@plt+0x78b7e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + stmdb r3, {r1, sl} │ │ │ │ + mov sl, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r3, [pc, #52] @ 797784 <__cxa_atexit@plt+0x78b7e0> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 797780 <__cxa_atexit@plt+0x78b7dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, r4, lsr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a534c <__cxa_atexit@plt+0x7993a8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq fp, r0, lsl r2 │ │ │ │ + smlaltbeq r9, sl, r8, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldrsheq r4, [fp, #-76] @ 0xffffffb4 │ │ │ │ + @ instruction: 0xffff811c │ │ │ │ + cmpeq fp, ip, ror #10 │ │ │ │ + hvceq 43320 @ 0xa938 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strdeq r8, [r9, #-92] @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #20 │ │ │ │ + b 797670 <__cxa_atexit@plt+0x78b6cc> │ │ │ │ + andeq r0, r0, r5, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7a5400 <__cxa_atexit@plt+0x79945c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a540c <__cxa_atexit@plt+0x799468> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 7a541c <__cxa_atexit@plt+0x799478> │ │ │ │ - sub r2, r6, #3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7977f0 <__cxa_atexit@plt+0x78b84c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #28] @ 7977fc <__cxa_atexit@plt+0x78b858> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 7a5420 <__cxa_atexit@plt+0x79947c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #80] @ 7a5424 <__cxa_atexit@plt+0x799480> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 7a5428 <__cxa_atexit@plt+0x799484> │ │ │ │ - mov r5, sl │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r6, [sl, #-4] │ │ │ │ - cmpeq sl, ip, ror #2 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a549c <__cxa_atexit@plt+0x7994f8> │ │ │ │ - ldr r3, [pc, #112] @ 7a54bc <__cxa_atexit@plt+0x799518> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - beq 7a548c <__cxa_atexit@plt+0x7994e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7a54a4 <__cxa_atexit@plt+0x799500> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #68] @ 7a54c0 <__cxa_atexit@plt+0x79951c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, r4, asr r7 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + cmpeq fp, r8, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5504 <__cxa_atexit@plt+0x799560> │ │ │ │ - ldr r2, [pc, #40] @ 7a5510 <__cxa_atexit@plt+0x79956c> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 797840 <__cxa_atexit@plt+0x78b89c> │ │ │ │ + ldr r2, [pc, #44] @ 797858 <__cxa_atexit@plt+0x78b8b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r8, ror #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5548 <__cxa_atexit@plt+0x7995a4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7a5550 <__cxa_atexit@plt+0x7995ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r0, ror #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ + ldr r3, [pc, #20] @ 79785c <__cxa_atexit@plt+0x78b8b8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrsheq r4, [fp, #-48] @ 0xffffffd0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5598 <__cxa_atexit@plt+0x7995f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #32] @ 7a55a8 <__cxa_atexit@plt+0x799604> │ │ │ │ + bcc 7978a0 <__cxa_atexit@plt+0x78b8fc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7978b8 <__cxa_atexit@plt+0x78b914> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ 7978bc <__cxa_atexit@plt+0x78b918> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, ip, lsl #7 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmpeq sl, r0, asr r2 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #28] @ 7978f4 <__cxa_atexit@plt+0x78b950> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 79735c <__cxa_atexit@plt+0x78b3b8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7979c4 <__cxa_atexit@plt+0x78ba20> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #200] @ 7979ec <__cxa_atexit@plt+0x78ba48> │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, ip, asr #12 │ │ │ │ - strheq r8, [r9, #-56] @ 0xffffffc8 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a55e8 <__cxa_atexit@plt+0x799644> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7a55f0 <__cxa_atexit@plt+0x79964c> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7a577c <__cxa_atexit@plt+0x7997d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 7979f0 <__cxa_atexit@plt+0x78ba4c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 7979dc <__cxa_atexit@plt+0x78ba38> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 797988 <__cxa_atexit@plt+0x78b9e4> │ │ │ │ + ldr r7, [pc, #84] @ 7979f4 <__cxa_atexit@plt+0x78ba50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 7979f8 <__cxa_atexit@plt+0x78ba54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r0, asr #29 │ │ │ │ - hvceq 38960 @ 0x9830 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a567c <__cxa_atexit@plt+0x7996d8> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #116] @ 7a5694 <__cxa_atexit@plt+0x7996f0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5688 <__cxa_atexit@plt+0x7996e4> │ │ │ │ - ldr lr, [pc, #96] @ 7a5698 <__cxa_atexit@plt+0x7996f4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + ldr r3, [pc, #48] @ 7979fc <__cxa_atexit@plt+0x78ba58> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79797c <__cxa_atexit@plt+0x78b9d8> │ │ │ │ + cmpeq fp, ip, lsr r3 │ │ │ │ + cmpeq fp, ip, asr #25 │ │ │ │ + cmpeq fp, r4, lsl #5 │ │ │ │ + ldrheq r4, [fp, #-44] @ 0xffffffd4 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 797ad0 <__cxa_atexit@plt+0x78bb2c> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #9] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 797a9c <__cxa_atexit@plt+0x78baf8> │ │ │ │ + ldr lr, [pc, #204] @ 797b00 <__cxa_atexit@plt+0x78bb5c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [pc, #188] @ 797b04 <__cxa_atexit@plt+0x78bb60> │ │ │ │ + str r0, [r6, #8]! │ │ │ │ + sub r9, r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7a566c <__cxa_atexit@plt+0x7996c8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a6334 <__cxa_atexit@plt+0x79a390> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + cmp fp, r3 │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + bhi 797aec <__cxa_atexit@plt+0x78bb48> │ │ │ │ + str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r7, [pc, #108] @ 797b10 <__cxa_atexit@plt+0x78bb6c> │ │ │ │ + ldr r2, [pc, #108] @ 797b14 <__cxa_atexit@plt+0x78bb70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r6, [pc, #52] @ 797b0c <__cxa_atexit@plt+0x78bb68> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 797b08 <__cxa_atexit@plt+0x78bb64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, ror lr │ │ │ │ - andeq r0, r0, ip, ror #25 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [pc, #84] @ 7a5708 <__cxa_atexit@plt+0x799764> │ │ │ │ - add r7, sl, r7, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a56f8 <__cxa_atexit@plt+0x799754> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a56d0 <__cxa_atexit@plt+0x79972c> │ │ │ │ - ldr r7, [pc, #36] @ 7a570c <__cxa_atexit@plt+0x799768> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a56c8 <__cxa_atexit@plt+0x799724> │ │ │ │ - cmpeq sl, ip, ror pc │ │ │ │ - cmpeq sl, ip, lsr r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff7fc │ │ │ │ + mrseq r9, (UNDEF: 74) │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmpeq fp, ip, ror r1 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 797a00 <__cxa_atexit@plt+0x78ba5c> │ │ │ │ + andeq r0, r0, r5, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5754 <__cxa_atexit@plt+0x7997b0> │ │ │ │ - ldr r7, [pc, #44] @ 7a5764 <__cxa_atexit@plt+0x7997c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7a5768 <__cxa_atexit@plt+0x7997c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 797b6c <__cxa_atexit@plt+0x78bbc8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #28] @ 797b78 <__cxa_atexit@plt+0x78bbd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r6, [sl, #-68] @ 0xffffffbc │ │ │ │ - cmpeq sl, ip, lsl #3 │ │ │ │ - strdeq r8, [r9, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7a5850 <__cxa_atexit@plt+0x7998ac> │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, ip, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a585c <__cxa_atexit@plt+0x7998b8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7a57d8 <__cxa_atexit@plt+0x799834> │ │ │ │ - ldr r2, [pc, #184] @ 7a586c <__cxa_atexit@plt+0x7998c8> │ │ │ │ - sub r6, r6, #34 @ 0x22 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #168] @ 7a5870 <__cxa_atexit@plt+0x7998cc> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 797bbc <__cxa_atexit@plt+0x78bc18> │ │ │ │ + ldr r2, [pc, #44] @ 797bd4 <__cxa_atexit@plt+0x78bc30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov ip, #0 │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [pc, #132] @ 7a5874 <__cxa_atexit@plt+0x7998d0> │ │ │ │ - ldr r2, [pc, #132] @ 7a5878 <__cxa_atexit@plt+0x7998d4> │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr ip, [pc, #124] @ 7a587c <__cxa_atexit@plt+0x7998d8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #108] @ 7a5880 <__cxa_atexit@plt+0x7998dc> │ │ │ │ - str r0, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r2, #32]! │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmpeq sl, r0, lsr #26 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq sl, r8, lsr #26 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - smlaltteq r8, r9, r0, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ 797bd8 <__cxa_atexit@plt+0x78bc34> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a58f0 <__cxa_atexit@plt+0x79994c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a58fc <__cxa_atexit@plt+0x799958> │ │ │ │ - ldr lr, [pc, #84] @ 7a590c <__cxa_atexit@plt+0x799968> │ │ │ │ - ldr r0, [pc, #84] @ 7a5910 <__cxa_atexit@plt+0x79996c> │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - b 7a577c <__cxa_atexit@plt+0x7997d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - ldrsbeq r5, [sl, #-180] @ 0xffffff4c │ │ │ │ - cmpeq r9, ip, asr #32 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5954 <__cxa_atexit@plt+0x7999b0> │ │ │ │ - ldr r2, [pc, #36] @ 7a595c <__cxa_atexit@plt+0x7999b8> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ 7a5960 <__cxa_atexit@plt+0x7999bc> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 797c1c <__cxa_atexit@plt+0x78bc78> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 797c34 <__cxa_atexit@plt+0x78bc90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, ip, ror #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a5984 <__cxa_atexit@plt+0x7999e0> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 797c38 <__cxa_atexit@plt+0x78bc94> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - smlalbteq r7, r9, r4, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7a5a38 <__cxa_atexit@plt+0x799a94> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a5a44 <__cxa_atexit@plt+0x799aa0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 7a5a54 <__cxa_atexit@plt+0x799ab0> │ │ │ │ - sub r2, r6, #3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 797c94 <__cxa_atexit@plt+0x78bcf0> │ │ │ │ + ldr lr, [pc, #72] @ 797cac <__cxa_atexit@plt+0x78bd08> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 797cb0 <__cxa_atexit@plt+0x78bd0c> │ │ │ │ + sub r8, r6, #5 │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 7a5a58 <__cxa_atexit@plt+0x799ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #80] @ 7a5a5c <__cxa_atexit@plt+0x799ab8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 7a5a60 <__cxa_atexit@plt+0x799abc> │ │ │ │ - mov r5, sl │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 797cb4 <__cxa_atexit@plt+0x78bd10> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrheq r3, [fp, #-244] @ 0xffffff0c │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 797d28 <__cxa_atexit@plt+0x78bd84> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #72] @ 797d2c <__cxa_atexit@plt+0x78bd88> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #60] @ 797d34 <__cxa_atexit@plt+0x78bd90> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 797d30 <__cxa_atexit@plt+0x78bd8c> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #48] @ 797d38 <__cxa_atexit@plt+0x78bd94> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mul r3, r0, lr │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrheq r5, [sl, #-172] @ 0xffffff54 │ │ │ │ - cmpeq sl, r4, lsr fp │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a5ad4 <__cxa_atexit@plt+0x799b30> │ │ │ │ - ldr r3, [pc, #120] @ 7a5afc <__cxa_atexit@plt+0x799b58> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r8, #0 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r6, ror #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 797d6c <__cxa_atexit@plt+0x78bdc8> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7a5ac4 <__cxa_atexit@plt+0x799b20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a5ae4 <__cxa_atexit@plt+0x799b40> │ │ │ │ - ldr r7, [pc, #92] @ 7a5b04 <__cxa_atexit@plt+0x799b60> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 797e5c <__cxa_atexit@plt+0x78beb8> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 797de0 <__cxa_atexit@plt+0x78be3c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 797e1c <__cxa_atexit@plt+0x78be78> │ │ │ │ + ldr r7, [pc, #164] @ 797e6c <__cxa_atexit@plt+0x78bec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7a5b00 <__cxa_atexit@plt+0x799b5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 797e3c <__cxa_atexit@plt+0x78be98> │ │ │ │ + ldr r3, [pc, #104] @ 797e68 <__cxa_atexit@plt+0x78bec4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 797e64 <__cxa_atexit@plt+0x78bec0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfff986c4 │ │ │ │ - smlaltbeq r7, r9, r4, r3 │ │ │ │ - cmpeq sl, r0, lsr r1 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5b40 <__cxa_atexit@plt+0x799b9c> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7a5b48 <__cxa_atexit@plt+0x799ba4> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7a5ed4 <__cxa_atexit@plt+0x799f30> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r8, ror #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5b80 <__cxa_atexit@plt+0x799bdc> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7a5b88 <__cxa_atexit@plt+0x799be4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 797e50 <__cxa_atexit@plt+0x78beac> │ │ │ │ + ldr r6, [pc, #28] @ 797e60 <__cxa_atexit@plt+0x78bebc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r8, lsr #18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsbeq r3, [fp, #-228] @ 0xffffff1c │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq fp, ip, lsl lr │ │ │ │ + cmpeq fp, ip, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5bc8 <__cxa_atexit@plt+0x799c24> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 7a5bd8 <__cxa_atexit@plt+0x799c34> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 797eac <__cxa_atexit@plt+0x78bf08> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 797ec4 <__cxa_atexit@plt+0x78bf20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a5c90 <__cxa_atexit@plt+0x799cec> │ │ │ │ - ldr lr, [pc, #176] @ 7a5cb0 <__cxa_atexit@plt+0x799d0c> │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #164] @ 7a5cb4 <__cxa_atexit@plt+0x799d10> │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r2} │ │ │ │ - beq 7a5c88 <__cxa_atexit@plt+0x799ce4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 7a5ca0 <__cxa_atexit@plt+0x799cfc> │ │ │ │ - ldr sl, [pc, #116] @ 7a5cb8 <__cxa_atexit@plt+0x799d14> │ │ │ │ - ldr r9, [pc, #116] @ 7a5cbc <__cxa_atexit@plt+0x799d18> │ │ │ │ - sub lr, r2, #3 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r6, [r3, #-12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - ldr r3, [pc, #72] @ 7a5cc0 <__cxa_atexit@plt+0x799d1c> │ │ │ │ - str ip, [r6, #20] │ │ │ │ + ldr r3, [pc, #20] @ 797ec8 <__cxa_atexit@plt+0x78bf24> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r6, #16] │ │ │ │ - mov r6, r2 │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmpeq sl, r0, lsl #17 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - cmpeq sl, r4, ror #17 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r4, lsl #27 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5d2c <__cxa_atexit@plt+0x799d88> │ │ │ │ - ldr r9, [pc, #80] @ 7a5d38 <__cxa_atexit@plt+0x799d94> │ │ │ │ - ldr lr, [pc, #80] @ 7a5d3c <__cxa_atexit@plt+0x799d98> │ │ │ │ - sub r1, r6, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [pc, #48] @ 7a5d40 <__cxa_atexit@plt+0x799d9c> │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - cmpeq sl, r0, asr #16 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a5dd8 <__cxa_atexit@plt+0x799e34> │ │ │ │ - ldr r2, [pc, #140] @ 7a5df0 <__cxa_atexit@plt+0x799e4c> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - beq 7a5dc8 <__cxa_atexit@plt+0x799e24> │ │ │ │ - ldr r3, [pc, #112] @ 7a5df4 <__cxa_atexit@plt+0x799e50> │ │ │ │ - add r7, sl, r7, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a5de0 <__cxa_atexit@plt+0x799e3c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a5da0 <__cxa_atexit@plt+0x799dfc> │ │ │ │ - ldr r7, [pc, #64] @ 7a5df8 <__cxa_atexit@plt+0x799e54> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 797f10 <__cxa_atexit@plt+0x78bf6c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 797f28 <__cxa_atexit@plt+0x78bf84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a5d98 <__cxa_atexit@plt+0x799df4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmpeq sl, r8, lsr #17 │ │ │ │ - cmpeq sl, ip, ror #28 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 797f2c <__cxa_atexit@plt+0x78bf88> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r4, lsr #26 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + smlaltteq r8, sl, r0, fp │ │ │ │ + andeq r0, r0, r7, lsr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #28] @ 797f64 <__cxa_atexit@plt+0x78bfc0> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 79735c <__cxa_atexit@plt+0x78b3b8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7, r8} │ │ │ │ - ldr r2, [pc, #80] @ 7a5e64 <__cxa_atexit@plt+0x799ec0> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 797f94 <__cxa_atexit@plt+0x78bff0> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 798018 <__cxa_atexit@plt+0x78c074> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 798044 <__cxa_atexit@plt+0x78c0a0> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7a5e54 <__cxa_atexit@plt+0x799eb0> │ │ │ │ + bne 798024 <__cxa_atexit@plt+0x78c080> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a5e30 <__cxa_atexit@plt+0x799e8c> │ │ │ │ - ldr r3, [pc, #32] @ 7a5e68 <__cxa_atexit@plt+0x799ec4> │ │ │ │ - add r5, r5, #16 │ │ │ │ + bne 797fe4 <__cxa_atexit@plt+0x78c040> │ │ │ │ + ldr r3, [pc, #76] @ 798048 <__cxa_atexit@plt+0x78c0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r8] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [sl] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 79804c <__cxa_atexit@plt+0x78c0a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a5e28 <__cxa_atexit@plt+0x799e84> │ │ │ │ - cmpeq sl, r8, lsl r8 │ │ │ │ - ldrsbeq r5, [sl, #-220] @ 0xffffff24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 797fdc <__cxa_atexit@plt+0x78c038> │ │ │ │ + cmpeq fp, r4, ror #12 │ │ │ │ + cmpeq fp, r0, ror ip │ │ │ │ + cmpeq fp, r0, lsl ip │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5eb0 <__cxa_atexit@plt+0x799f0c> │ │ │ │ - ldr r7, [pc, #44] @ 7a5ec0 <__cxa_atexit@plt+0x799f1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7a5ec4 <__cxa_atexit@plt+0x799f20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 798094 <__cxa_atexit@plt+0x78c0f0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7980ac <__cxa_atexit@plt+0x78c108> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 7980b0 <__cxa_atexit@plt+0x78c10c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r4, lsr #23 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 798214 <__cxa_atexit@plt+0x78c270> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7980f4 <__cxa_atexit@plt+0x78c150> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 7980fc <__cxa_atexit@plt+0x78c158> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015a5d98 │ │ │ │ - cmpeq sl, r0, lsr sl │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 7a5fb0 <__cxa_atexit@plt+0x79a00c> │ │ │ │ + ldrheq r3, [fp, #-52] @ 0xffffffcc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a5fbc <__cxa_atexit@plt+0x79a018> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7a5f30 <__cxa_atexit@plt+0x799f8c> │ │ │ │ - ldr r2, [pc, #192] @ 7a5fcc <__cxa_atexit@plt+0x79a028> │ │ │ │ - sub r6, r6, #38 @ 0x26 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #176] @ 7a5fd0 <__cxa_atexit@plt+0x79a02c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r2, [pc, #144] @ 7a5fd4 <__cxa_atexit@plt+0x79a030> │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ + bcc 798148 <__cxa_atexit@plt+0x78c1a4> │ │ │ │ + ldr r2, [pc, #48] @ 798158 <__cxa_atexit@plt+0x78c1b4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #120] @ 7a5fd8 <__cxa_atexit@plt+0x79a034> │ │ │ │ - ldr r1, [pc, #120] @ 7a5fdc <__cxa_atexit@plt+0x79a038> │ │ │ │ - str r0, [r3, #32] │ │ │ │ - mov r0, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r2, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #72] @ 7a5fe0 <__cxa_atexit@plt+0x79a03c> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, ip │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmpeq sl, r8, asr #11 │ │ │ │ - @ instruction: 0xfffffbc4 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x015a5594 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a6054 <__cxa_atexit@plt+0x79a0b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a605c <__cxa_atexit@plt+0x79a0b8> │ │ │ │ - ldr lr, [pc, #88] @ 7a6070 <__cxa_atexit@plt+0x79a0cc> │ │ │ │ - ldr r0, [pc, #88] @ 7a6074 <__cxa_atexit@plt+0x79a0d0> │ │ │ │ - add r8, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 7a5ed4 <__cxa_atexit@plt+0x799f30> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a6064 <__cxa_atexit@plt+0x79a0c0> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - cmpeq sl, r4, ror r4 │ │ │ │ - smlaltteq r7, r9, r8, r8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a60b8 <__cxa_atexit@plt+0x79a114> │ │ │ │ - ldr r2, [pc, #36] @ 7a60c0 <__cxa_atexit@plt+0x79a11c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ 7a60c4 <__cxa_atexit@plt+0x79a120> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, r8, lsl #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a60e8 <__cxa_atexit@plt+0x79a144> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r0, ror #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7a61a4 <__cxa_atexit@plt+0x79a200> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a61b0 <__cxa_atexit@plt+0x79a20c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #132] @ 7a61c0 <__cxa_atexit@plt+0x79a21c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 798194 <__cxa_atexit@plt+0x78c1f0> │ │ │ │ + add sl, r7, #8 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [pc, #96] @ 7a61c4 <__cxa_atexit@plt+0x79a220> │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 79819c <__cxa_atexit@plt+0x78c1f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #88] @ 7a61c8 <__cxa_atexit@plt+0x79a224> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r1, [pc, #76] @ 7a61cc <__cxa_atexit@plt+0x79a228> │ │ │ │ - mov r5, lr │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, ip, asr r3 │ │ │ │ - ldrsbeq r5, [sl, #-48] @ 0xffffffd0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a6240 <__cxa_atexit@plt+0x79a29c> │ │ │ │ - ldr r3, [pc, #112] @ 7a6260 <__cxa_atexit@plt+0x79a2bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - beq 7a6230 <__cxa_atexit@plt+0x79a28c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7a6248 <__cxa_atexit@plt+0x79a2a4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #68] @ 7a6264 <__cxa_atexit@plt+0x79a2c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrheq r5, [sl, #-156] @ 0xffffff64 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq fp, r4, lsl r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a62a8 <__cxa_atexit@plt+0x79a304> │ │ │ │ - ldr r2, [pc, #40] @ 7a62b4 <__cxa_atexit@plt+0x79a310> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, asr r9 │ │ │ │ - smlaltbeq r7, r9, r8, r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a6318 <__cxa_atexit@plt+0x79a374> │ │ │ │ - ldr lr, [pc, #68] @ 7a6324 <__cxa_atexit@plt+0x79a380> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq 7a630c <__cxa_atexit@plt+0x79a368> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a6334 <__cxa_atexit@plt+0x79a390> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 7981e8 <__cxa_atexit@plt+0x78c244> │ │ │ │ + ldr r2, [pc, #48] @ 7981f8 <__cxa_atexit@plt+0x78c254> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, ip, lsr r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr lr, [r2, #12]! │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq sl, r8, lsl #18 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + str r6, [sp] │ │ │ │ + cmp fp, r3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 79848c <__cxa_atexit@plt+0x78c4e8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + b 798248 <__cxa_atexit@plt+0x78c2a4> │ │ │ │ + sub r3, r5, #28 │ │ │ │ + add r2, r2, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79848c <__cxa_atexit@plt+0x78c4e8> │ │ │ │ + and r1, sl, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - ldr r8, [r2, #-8] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - beq 7a63d8 <__cxa_atexit@plt+0x79a434> │ │ │ │ + beq 7982c8 <__cxa_atexit@plt+0x78c324> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 7a6430 <__cxa_atexit@plt+0x79a48c> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r2, [r1] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r9, #8]! │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7a6454 <__cxa_atexit@plt+0x79a4b0> │ │ │ │ - cmp r2, #4 │ │ │ │ - bne 7a64b0 <__cxa_atexit@plt+0x79a50c> │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7a6518 <__cxa_atexit@plt+0x79a574> │ │ │ │ - ldr r3, [pc, #452] @ 7a6558 <__cxa_atexit@plt+0x79a5b4> │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - ldr ip, [r7, #5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #436] @ 7a655c <__cxa_atexit@plt+0x79a5b8> │ │ │ │ - sub r0, r2, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - ldr r0, [pc, #400] @ 7a6560 <__cxa_atexit@plt+0x79a5bc> │ │ │ │ - str ip, [r6, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 7a649c <__cxa_atexit@plt+0x79a4f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7a6518 <__cxa_atexit@plt+0x79a574> │ │ │ │ - ldr r9, [pc, #336] @ 7a6540 <__cxa_atexit@plt+0x79a59c> │ │ │ │ - ldr sl, [pc, #336] @ 7a6544 <__cxa_atexit@plt+0x79a5a0> │ │ │ │ - sub r3, r2, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str sl, [r5, #8]! │ │ │ │ - stmib r5, {r3, r6} │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - stm r3, {r0, r1, lr} │ │ │ │ - ldr r0, [pc, #292] @ 7a6548 <__cxa_atexit@plt+0x79a5a4> │ │ │ │ - str ip, [r6, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - b 7a64a4 <__cxa_atexit@plt+0x79a500> │ │ │ │ - ldr r1, [pc, #256] @ 7a6538 <__cxa_atexit@plt+0x79a594> │ │ │ │ - ldr r0, [pc, #256] @ 7a653c <__cxa_atexit@plt+0x79a598> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - add r2, r6, #32 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7a6518 <__cxa_atexit@plt+0x79a574> │ │ │ │ - ldr sl, [pc, #228] @ 7a654c <__cxa_atexit@plt+0x79a5a8> │ │ │ │ - ldr ip, [pc, #228] @ 7a6550 <__cxa_atexit@plt+0x79a5ac> │ │ │ │ - sub r1, r2, #3 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r3, [r7, #1] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r6, #12 │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - stm r1, {r0, r3, lr} │ │ │ │ - ldr r0, [pc, #184] @ 7a6554 <__cxa_atexit@plt+0x79a5b0> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, lr │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7a6528 <__cxa_atexit@plt+0x79a584> │ │ │ │ - ldr ip, [pc, #160] @ 7a6564 <__cxa_atexit@plt+0x79a5c0> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - ldr r1, [r7, #5] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r2, [r7, #9] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr ip, [pc, #140] @ 7a6568 <__cxa_atexit@plt+0x79a5c4> │ │ │ │ - sub r0, r3, #7 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - ldr r0, [pc, #112] @ 7a656c <__cxa_atexit@plt+0x79a5c8> │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #16] │ │ │ │ - mov r5, r9 │ │ │ │ + bne 7983a4 <__cxa_atexit@plt+0x78c400> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r1, [r0, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 798380 <__cxa_atexit@plt+0x78c3dc> │ │ │ │ + and r0, r6, r8, lsr r2 │ │ │ │ + ldr r1, [sl, #1] │ │ │ │ + add r3, r1, r0, lsl #2 │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + add r3, r2, #4 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r7} │ │ │ │ + ldr r4, [pc, #616] @ 798504 <__cxa_atexit@plt+0x78c560> │ │ │ │ + mov r1, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r1, #-20]! @ 0xffffffec │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 798474 <__cxa_atexit@plt+0x78c4d0> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [pc, #588] @ 798508 <__cxa_atexit@plt+0x78c564> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 798238 <__cxa_atexit@plt+0x78c294> │ │ │ │ + and r0, r6, r8, lsr r2 │ │ │ │ + mov r4, #1 │ │ │ │ + ldr r6, [sl, #6] │ │ │ │ + ldr lr, [sl, #2] │ │ │ │ + lsl r1, r4, r0 │ │ │ │ + tst r6, r4, lsl r0 │ │ │ │ + beq 7983e4 <__cxa_atexit@plt+0x78c440> │ │ │ │ + sub r0, r1, #1 │ │ │ │ + ldr r1, [pc, #500] @ 7984e4 <__cxa_atexit@plt+0x78c540> │ │ │ │ + and r0, r6, r0 │ │ │ │ + and r1, r1, r0, lsr #1 │ │ │ │ + ldr r4, [pc, #492] @ 7984e8 <__cxa_atexit@plt+0x78c544> │ │ │ │ + sub r0, r0, r1 │ │ │ │ + and r1, r4, r0, lsr #2 │ │ │ │ + and r0, r0, r4 │ │ │ │ + add r0, r0, r1 │ │ │ │ + ldr r1, [pc, #480] @ 7984f0 <__cxa_atexit@plt+0x78c54c> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + and r0, r0, r1 │ │ │ │ + ldr r1, [pc, #464] @ 7984ec <__cxa_atexit@plt+0x78c548> │ │ │ │ + mul r0, r0, r1 │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + add r1, lr, r0, lsl #2 │ │ │ │ + ldr sl, [r1, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #452] @ 7984f8 <__cxa_atexit@plt+0x78c554> │ │ │ │ + add ip, r2, #4 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + mov r1, r5 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + tst sl, #3 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + beq 798464 <__cxa_atexit@plt+0x78c4c0> │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [pc, #400] @ 7984fc <__cxa_atexit@plt+0x78c558> │ │ │ │ + mov ip, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, #15 │ │ │ │ + b 798238 <__cxa_atexit@plt+0x78c294> │ │ │ │ + ldmib r7, {r4, r6} │ │ │ │ + cmp r1, #4 │ │ │ │ + bne 79844c <__cxa_atexit@plt+0x78c4a8> │ │ │ │ + str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r6, r8, r9, sl} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 798518 <__cxa_atexit@plt+0x78c574> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + str r8, [r5] │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7984a4 <__cxa_atexit@plt+0x78c500> │ │ │ │ + ldr r7, [pc, #320] @ 79850c <__cxa_atexit@plt+0x78c568> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r1, r7, r8} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r0, #12 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp r7, r2 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc 7984c4 <__cxa_atexit@plt+0x78c520> │ │ │ │ + ldr r7, [pc, #244] @ 798510 <__cxa_atexit@plt+0x78c56c> │ │ │ │ + ldr r6, [pc, #244] @ 798514 <__cxa_atexit@plt+0x78c570> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r2, #5 │ │ │ │ + stmib r0, {r6, r9} │ │ │ │ + ldr r6, [lr, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + add r7, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - mov r6, #28 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r6, r8, r9, sl} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 7988c4 <__cxa_atexit@plt+0x78c920> │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 798480 <__cxa_atexit@plt+0x78c4dc> │ │ │ │ + sub r5, r5, #24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #72] @ 7984f4 <__cxa_atexit@plt+0x78c550> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - smlaltbeq r7, r9, ip, r7 │ │ │ │ - cmpeq sl, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffef78 │ │ │ │ - cmpeq sl, r8, lsr r1 │ │ │ │ - @ instruction: 0xfffff00c │ │ │ │ - @ instruction: 0xfffff538 │ │ │ │ - cmpeq sl, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff5d0 │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - cmpeq sl, r8, lsl #3 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffff04c │ │ │ │ - cmpeq sl, r4, asr r0 │ │ │ │ - @ instruction: 0xfffff058 │ │ │ │ - strdeq r7, [r9, #-48] @ 0xffffffd0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a65a0 <__cxa_atexit@plt+0x79a5fc> │ │ │ │ - ldr r2, [pc, #28] @ 7a65b0 <__cxa_atexit@plt+0x79a60c> │ │ │ │ + ldr r7, [pc, #52] @ 798500 <__cxa_atexit@plt+0x78c55c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, ror #20 │ │ │ │ + andeq r0, r0, r8, asr #21 │ │ │ │ + andeq r0, r0, r4, asr #21 │ │ │ │ + andeq r0, r0, r8, lsr r6 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, r4, lsl #10 │ │ │ │ + cmpeq fp, ip, asr r8 │ │ │ │ + andeq r0, r0, r8, ror #14 │ │ │ │ + cmpeq fp, r4, lsl #16 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79860c <__cxa_atexit@plt+0x78c668> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldr sl, [r3, #-4] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 7985d0 <__cxa_atexit@plt+0x78c62c> │ │ │ │ + ldr r9, [pc, #232] @ 79863c <__cxa_atexit@plt+0x78c698> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r7, [pc, #220] @ 798640 <__cxa_atexit@plt+0x78c69c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub lr, r6, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + ldr r7, [pc, #188] @ 798644 <__cxa_atexit@plt+0x78c6a0> │ │ │ │ + sub r9, r6, #1 │ │ │ │ + str r2, [r1, #16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 798624 <__cxa_atexit@plt+0x78c680> │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + ldr r7, [pc, #172] @ 798658 <__cxa_atexit@plt+0x78c6b4> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + stmda r5, {r9, ip} │ │ │ │ + stmib r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #148] @ 79865c <__cxa_atexit@plt+0x78c6b8> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r2, [pc, #120] @ 798650 <__cxa_atexit@plt+0x78c6ac> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r6, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #92] @ 798654 <__cxa_atexit@plt+0x78c6b0> │ │ │ │ mov r5, r3 │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - ldr r7, [pc, #12] @ 7a65b4 <__cxa_atexit@plt+0x79a610> │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r3, [pc, #56] @ 79864c <__cxa_atexit@plt+0x78c6a8> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #28] @ 798648 <__cxa_atexit@plt+0x78c6a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r9, r8, lsr #18 │ │ │ │ - smlaltbeq r7, r9, ip, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + cmpeq fp, r8, ror #6 │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + smlaltteq r8, sl, r4, r4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + cmpeq fp, r8, lsr #12 │ │ │ │ + @ instruction: 0xffff7260 │ │ │ │ + ldrheq r3, [fp, #-96] @ 0xffffffa0 │ │ │ │ + strheq r8, [sl, #-64] @ 0xffffffc0 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 798518 <__cxa_atexit@plt+0x78c574> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a6644 <__cxa_atexit@plt+0x79a6a0> │ │ │ │ - ldr r1, [pc, #124] @ 7a665c <__cxa_atexit@plt+0x79a6b8> │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6650 <__cxa_atexit@plt+0x79a6ac> │ │ │ │ - ldr lr, [pc, #84] @ 7a6660 <__cxa_atexit@plt+0x79a6bc> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 7a6634 <__cxa_atexit@plt+0x79a690> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a6334 <__cxa_atexit@plt+0x79a390> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 7986b8 <__cxa_atexit@plt+0x78c714> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 7986c4 <__cxa_atexit@plt+0x78c720> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - cmpeq r9, r4, ror #16 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmpeq fp, r0, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6694 <__cxa_atexit@plt+0x79a6f0> │ │ │ │ - ldr r2, [pc, #28] @ 7a66a4 <__cxa_atexit@plt+0x79a700> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - ldr r7, [pc, #12] @ 7a66a8 <__cxa_atexit@plt+0x79a704> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r9, ip, lsr r8 │ │ │ │ - cmpeq r9, r0, lsr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a66f0 <__cxa_atexit@plt+0x79a74c> │ │ │ │ - ldr r3, [pc, #68] @ 7a6714 <__cxa_atexit@plt+0x79a770> │ │ │ │ - ldr r2, [pc, #68] @ 7a6718 <__cxa_atexit@plt+0x79a774> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 798708 <__cxa_atexit@plt+0x78c764> │ │ │ │ + ldr r2, [pc, #44] @ 798720 <__cxa_atexit@plt+0x78c77c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ 7a671c <__cxa_atexit@plt+0x79a778> │ │ │ │ - ldr r3, [pc, #32] @ 7a6720 <__cxa_atexit@plt+0x79a77c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0x015a4f90 │ │ │ │ - ldrdeq r7, [r9, #-112] @ 0xffffff90 │ │ │ │ - cmpeq sl, r0, ror #30 │ │ │ │ - smlaltbeq r7, r9, r4, r7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6754 <__cxa_atexit@plt+0x79a7b0> │ │ │ │ - ldr r2, [pc, #28] @ 7a6764 <__cxa_atexit@plt+0x79a7c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ - ldr r7, [pc, #12] @ 7a6768 <__cxa_atexit@plt+0x79a7c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalbbeq r7, r9, r4, r7 │ │ │ │ - cmpeq r9, r0, ror #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a67a0 <__cxa_atexit@plt+0x79a7fc> │ │ │ │ - ldr r3, [pc, #40] @ 7a67b8 <__cxa_atexit@plt+0x79a814> │ │ │ │ + ldr r3, [pc, #20] @ 798724 <__cxa_atexit@plt+0x78c780> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 7a67bc <__cxa_atexit@plt+0x79a818> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - cmpeq r9, r0, lsr #14 │ │ │ │ - cmpeq r9, r8, lsl #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov sl, r9 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6808 <__cxa_atexit@plt+0x79a864> │ │ │ │ - ldr r2, [pc, #60] @ 7a6824 <__cxa_atexit@plt+0x79a880> │ │ │ │ - ldr r1, [pc, #60] @ 7a6828 <__cxa_atexit@plt+0x79a884> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, lsr #10 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 798768 <__cxa_atexit@plt+0x78c7c4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 798780 <__cxa_atexit@plt+0x78c7dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r1, r1, #1 │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - ldr r7, [pc, #28] @ 7a682c <__cxa_atexit@plt+0x79a888> │ │ │ │ - ldr r3, [pc, #28] @ 7a6830 <__cxa_atexit@plt+0x79a88c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #1 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq sl, r8, ror lr │ │ │ │ - smlalbteq r7, r9, r0, r6 │ │ │ │ - cmpeq sl, r0, asr lr │ │ │ │ - cmpeq r9, r0, lsr r1 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6870 <__cxa_atexit@plt+0x79a8cc> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7a6878 <__cxa_atexit@plt+0x79a8d4> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7a6a04 <__cxa_atexit@plt+0x79aa60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #20] @ 798784 <__cxa_atexit@plt+0x78c7e0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r4, asr #9 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + smlalbbeq r8, sl, r8, r3 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 7987b8 <__cxa_atexit@plt+0x78c814> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 798214 <__cxa_atexit@plt+0x78c270> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 798888 <__cxa_atexit@plt+0x78c8e4> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #200] @ 7988b0 <__cxa_atexit@plt+0x78c90c> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 7988b4 <__cxa_atexit@plt+0x78c910> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 7988a0 <__cxa_atexit@plt+0x78c8fc> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79884c <__cxa_atexit@plt+0x78c8a8> │ │ │ │ + ldr r7, [pc, #84] @ 7988b8 <__cxa_atexit@plt+0x78c914> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 7988bc <__cxa_atexit@plt+0x78c918> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, lsr ip │ │ │ │ - smlaltteq r7, r9, r8, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a6904 <__cxa_atexit@plt+0x79a960> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #116] @ 7a691c <__cxa_atexit@plt+0x79a978> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ + ldr r3, [pc, #48] @ 7988c0 <__cxa_atexit@plt+0x78c91c> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 798840 <__cxa_atexit@plt+0x78c89c> │ │ │ │ + cmpeq fp, r8, ror r4 │ │ │ │ + cmpeq fp, r8, lsl #28 │ │ │ │ + cmpeq fp, r0, asr #7 │ │ │ │ + ldrsheq r3, [fp, #-56] @ 0xffffffc8 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 79899c <__cxa_atexit@plt+0x78c9f8> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r9, [r7, #9] │ │ │ │ + ldr r2, [r1, #8]! │ │ │ │ + cmp r9, r2 │ │ │ │ + bne 798964 <__cxa_atexit@plt+0x78c9c0> │ │ │ │ + ldr r9, [pc, #212] @ 7989cc <__cxa_atexit@plt+0x78ca28> │ │ │ │ + ldr lr, [pc, #212] @ 7989d0 <__cxa_atexit@plt+0x78ca2c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + sub r9, r3, #5 │ │ │ │ + str r0, [r6, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a6910 <__cxa_atexit@plt+0x79a96c> │ │ │ │ - ldr lr, [pc, #96] @ 7a6920 <__cxa_atexit@plt+0x79a97c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r6, #-4] │ │ │ │ + bhi 7989b8 <__cxa_atexit@plt+0x78ca14> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str sl, [r7, #-12]! │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr lr, [pc, #112] @ 7989dc <__cxa_atexit@plt+0x78ca38> │ │ │ │ + ldr r0, [pc, #112] @ 7989e0 <__cxa_atexit@plt+0x78ca3c> │ │ │ │ + mov sl, r2 │ │ │ │ add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7a68f4 <__cxa_atexit@plt+0x79a950> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a7c04 <__cxa_atexit@plt+0x79bc60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + stmib r6, {r0, r1, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r6, [pc, #52] @ 7989d8 <__cxa_atexit@plt+0x78ca34> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 7989d4 <__cxa_atexit@plt+0x78ca30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [sl, #-176] @ 0xffffff50 │ │ │ │ - andeq r1, r0, r4, lsr r3 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [pc, #84] @ 7a6990 <__cxa_atexit@plt+0x79a9ec> │ │ │ │ - add r7, sl, r7, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a6980 <__cxa_atexit@plt+0x79a9dc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a6958 <__cxa_atexit@plt+0x79a9b4> │ │ │ │ - ldr r7, [pc, #36] @ 7a6994 <__cxa_atexit@plt+0x79a9f0> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a6950 <__cxa_atexit@plt+0x79a9ac> │ │ │ │ - ldrsheq r4, [sl, #-196] @ 0xffffff3c │ │ │ │ - ldrheq r5, [sl, #-36] @ 0xffffffdc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + cmpeq sl, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrheq r3, [fp, #-32] @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 7988c4 <__cxa_atexit@plt+0x78c920> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a69dc <__cxa_atexit@plt+0x79aa38> │ │ │ │ - ldr r7, [pc, #44] @ 7a69ec <__cxa_atexit@plt+0x79aa48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7a69f0 <__cxa_atexit@plt+0x79aa4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 798a38 <__cxa_atexit@plt+0x78ca94> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 798a44 <__cxa_atexit@plt+0x78caa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, ip, ror #4 │ │ │ │ - cmpeq sl, r4, lsl #30 │ │ │ │ - cmpeq r9, ip, ror #30 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7a6ad8 <__cxa_atexit@plt+0x79ab34> │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r0, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a6ae4 <__cxa_atexit@plt+0x79ab40> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7a6a60 <__cxa_atexit@plt+0x79aabc> │ │ │ │ - ldr r2, [pc, #184] @ 7a6af4 <__cxa_atexit@plt+0x79ab50> │ │ │ │ - sub r6, r6, #34 @ 0x22 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #168] @ 7a6af8 <__cxa_atexit@plt+0x79ab54> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 798a88 <__cxa_atexit@plt+0x78cae4> │ │ │ │ + ldr r2, [pc, #44] @ 798aa0 <__cxa_atexit@plt+0x78cafc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov ip, #0 │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [pc, #132] @ 7a6afc <__cxa_atexit@plt+0x79ab58> │ │ │ │ - ldr r2, [pc, #132] @ 7a6b00 <__cxa_atexit@plt+0x79ab5c> │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr ip, [pc, #124] @ 7a6b04 <__cxa_atexit@plt+0x79ab60> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #108] @ 7a6b08 <__cxa_atexit@plt+0x79ab64> │ │ │ │ - str r0, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r2, #32]! │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 798aa4 <__cxa_atexit@plt+0x78cb00> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, lsr #3 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 798ae8 <__cxa_atexit@plt+0x78cb44> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 798b00 <__cxa_atexit@plt+0x78cb5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - @ instruction: 0x015a4a98 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq sl, r0, lsr #21 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmpeq r9, r8, asr lr │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ 798b04 <__cxa_atexit@plt+0x78cb60> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r4, asr #2 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r6, asr #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a6b78 <__cxa_atexit@plt+0x79abd4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a6b84 <__cxa_atexit@plt+0x79abe0> │ │ │ │ - ldr lr, [pc, #84] @ 7a6b94 <__cxa_atexit@plt+0x79abf0> │ │ │ │ - ldr r0, [pc, #84] @ 7a6b98 <__cxa_atexit@plt+0x79abf4> │ │ │ │ - mov r8, #0 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 798b60 <__cxa_atexit@plt+0x78cbbc> │ │ │ │ + ldr lr, [pc, #72] @ 798b78 <__cxa_atexit@plt+0x78cbd4> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 798b7c <__cxa_atexit@plt+0x78cbd8> │ │ │ │ + sub r8, r6, #5 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - b 7a6a04 <__cxa_atexit@plt+0x79aa60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sl, ip, asr #18 │ │ │ │ - smlalbteq r6, r9, r4, sp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6bdc <__cxa_atexit@plt+0x79ac38> │ │ │ │ - ldr r2, [pc, #36] @ 7a6be4 <__cxa_atexit@plt+0x79ac40> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ 7a6be8 <__cxa_atexit@plt+0x79ac44> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #20] │ │ │ │ b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, r4, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a6c0c <__cxa_atexit@plt+0x79ac68> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 798b80 <__cxa_atexit@plt+0x78cbdc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq fp, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 798bf4 <__cxa_atexit@plt+0x78cc50> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #72] @ 798bf8 <__cxa_atexit@plt+0x78cc54> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #60] @ 798c00 <__cxa_atexit@plt+0x78cc5c> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 798bfc <__cxa_atexit@plt+0x78cc58> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #48] @ 798c04 <__cxa_atexit@plt+0x78cc60> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mul r3, r0, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r6, ror #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 798c38 <__cxa_atexit@plt+0x78cc94> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 798d28 <__cxa_atexit@plt+0x78cd84> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 798cac <__cxa_atexit@plt+0x78cd08> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 798ce8 <__cxa_atexit@plt+0x78cd44> │ │ │ │ + ldr r7, [pc, #164] @ 798d38 <__cxa_atexit@plt+0x78cd94> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, ip, lsr sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #20 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 798d08 <__cxa_atexit@plt+0x78cd64> │ │ │ │ + ldr r3, [pc, #104] @ 798d34 <__cxa_atexit@plt+0x78cd90> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 798d30 <__cxa_atexit@plt+0x78cd8c> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 798d1c <__cxa_atexit@plt+0x78cd78> │ │ │ │ + ldr r6, [pc, #28] @ 798d2c <__cxa_atexit@plt+0x78cd88> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq fp, r0, asr pc │ │ │ │ + @ instruction: 0x015b2f90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7a6cc0 <__cxa_atexit@plt+0x79ad1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a6ccc <__cxa_atexit@plt+0x79ad28> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 7a6cdc <__cxa_atexit@plt+0x79ad38> │ │ │ │ - sub r2, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 7a6ce0 <__cxa_atexit@plt+0x79ad3c> │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 798d78 <__cxa_atexit@plt+0x78cdd4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 798d90 <__cxa_atexit@plt+0x78cdec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #80] @ 7a6ce4 <__cxa_atexit@plt+0x79ad40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 7a6ce8 <__cxa_atexit@plt+0x79ad44> │ │ │ │ - mov r5, sl │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r4, lsr r8 │ │ │ │ - cmpeq sl, ip, lsr #17 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a6d5c <__cxa_atexit@plt+0x79adb8> │ │ │ │ - ldr r3, [pc, #112] @ 7a6d7c <__cxa_atexit@plt+0x79add8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #20] @ 798d94 <__cxa_atexit@plt+0x78cdf0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - beq 7a6d4c <__cxa_atexit@plt+0x79ada8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7a6d64 <__cxa_atexit@plt+0x79adc0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #68] @ 7a6d80 <__cxa_atexit@plt+0x79addc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x015a4e94 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrheq r2, [fp, #-232] @ 0xffffff18 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a6dc4 <__cxa_atexit@plt+0x79ae20> │ │ │ │ - ldr r2, [pc, #40] @ 7a6dd0 <__cxa_atexit@plt+0x79ae2c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 798ddc <__cxa_atexit@plt+0x78ce38> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #48] @ 798df4 <__cxa_atexit@plt+0x78ce50> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 798df8 <__cxa_atexit@plt+0x78ce54> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8, asr lr │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmpeq sl, r4, lsl sp │ │ │ │ + andeq r0, r0, r7, lsr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 798e2c <__cxa_atexit@plt+0x78ce88> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 798214 <__cxa_atexit@plt+0x78c270> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 798e5c <__cxa_atexit@plt+0x78ceb8> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 798ee0 <__cxa_atexit@plt+0x78cf3c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 798f0c <__cxa_atexit@plt+0x78cf68> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 798eec <__cxa_atexit@plt+0x78cf48> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 798eac <__cxa_atexit@plt+0x78cf08> │ │ │ │ + ldr r3, [pc, #76] @ 798f10 <__cxa_atexit@plt+0x78cf6c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 798f14 <__cxa_atexit@plt+0x78cf70> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r8, lsr #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 798ea4 <__cxa_atexit@plt+0x78cf00> │ │ │ │ + @ instruction: 0x015b279c │ │ │ │ + cmpeq fp, r8, lsr #27 │ │ │ │ + cmpeq fp, r8, asr #26 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 798f5c <__cxa_atexit@plt+0x78cfb8> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 798f74 <__cxa_atexit@plt+0x78cfd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 798f78 <__cxa_atexit@plt+0x78cfd4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldrsbeq r2, [fp, #-204] @ 0xffffff34 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 799084 <__cxa_atexit@plt+0x78d0e0> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a6e0c <__cxa_atexit@plt+0x79ae68> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7a6e14 <__cxa_atexit@plt+0x79ae70> │ │ │ │ + bhi 798fbc <__cxa_atexit@plt+0x78d018> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 798fc4 <__cxa_atexit@plt+0x78d020> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015a469c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ + cmpeq fp, ip, ror #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 799000 <__cxa_atexit@plt+0x78d05c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 799008 <__cxa_atexit@plt+0x78d064> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, r8, lsr #9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a6e5c <__cxa_atexit@plt+0x79aeb8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bcc 799058 <__cxa_atexit@plt+0x78d0b4> │ │ │ │ + ldr r2, [pc, #52] @ 799068 <__cxa_atexit@plt+0x78d0c4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #32] @ 7a6e6c <__cxa_atexit@plt+0x79aec8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #9 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, lsl #27 │ │ │ │ - strdeq r6, [r9, #-164] @ 0xffffff5c │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6eac <__cxa_atexit@plt+0x79af08> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7a6eb4 <__cxa_atexit@plt+0x79af10> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7a7040 <__cxa_atexit@plt+0x79b09c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r4, [sl, #-92] @ 0xffffffa4 │ │ │ │ - smlaltbeq r6, r9, ip, sl │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r0, r5, lsr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a6f40 <__cxa_atexit@plt+0x79af9c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #116] @ 7a6f58 <__cxa_atexit@plt+0x79afb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a6f4c <__cxa_atexit@plt+0x79afa8> │ │ │ │ - ldr lr, [pc, #96] @ 7a6f5c <__cxa_atexit@plt+0x79afb8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + andeq r0, r0, fp │ │ │ │ + str r6, [sp] │ │ │ │ + sub r6, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r6 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 799310 <__cxa_atexit@plt+0x78d36c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ + mov lr, #0 │ │ │ │ + b 7990b4 <__cxa_atexit@plt+0x78d110> │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 799310 <__cxa_atexit@plt+0x78d36c> │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 799140 <__cxa_atexit@plt+0x78d19c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 799244 <__cxa_atexit@plt+0x78d2a0> │ │ │ │ + bic r1, r3, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r2, [r1, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 7991f8 <__cxa_atexit@plt+0x78d254> │ │ │ │ + and r1, r6, r8, lsr r4 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + add r4, r4, #4 │ │ │ │ + add r3, r2, r1, lsl #2 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + stmda r5, {r1, r4, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #624] @ 799384 <__cxa_atexit@plt+0x78d3e0> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r3, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + beq 79922c <__cxa_atexit@plt+0x78d288> │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #596] @ 799388 <__cxa_atexit@plt+0x78d3e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - beq 7a6f30 <__cxa_atexit@plt+0x79af8c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a7c04 <__cxa_atexit@plt+0x79bc60> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 7990a8 <__cxa_atexit@plt+0x78d104> │ │ │ │ + and ip, r6, r8, lsr r4 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + mov r0, #1 │ │ │ │ + lsl r3, r0, ip │ │ │ │ + tst r6, r0, lsl ip │ │ │ │ + beq 799288 <__cxa_atexit@plt+0x78d2e4> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + ldr r1, [pc, #508] @ 799364 <__cxa_atexit@plt+0x78d3c0> │ │ │ │ + and r3, r6, r3 │ │ │ │ + and r1, r1, r3, lsr #1 │ │ │ │ + ldr r0, [pc, #500] @ 799368 <__cxa_atexit@plt+0x78d3c4> │ │ │ │ + sub r1, r3, r1 │ │ │ │ + and r3, r0, r1, lsr #2 │ │ │ │ + and r1, r1, r0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + ldr r0, [pc, #488] @ 799370 <__cxa_atexit@plt+0x78d3cc> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + and r1, r1, r0 │ │ │ │ + ldr r0, [pc, #472] @ 79936c <__cxa_atexit@plt+0x78d3c8> │ │ │ │ + add r4, r4, #4 │ │ │ │ + mul r1, r1, r0 │ │ │ │ + lsr r1, r1, #24 │ │ │ │ + add r3, r2, r1, lsl #2 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + stmda r5, {r1, r4, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #432] @ 799378 <__cxa_atexit@plt+0x78d3d4> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r3, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + beq 79922c <__cxa_atexit@plt+0x78d288> │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #404] @ 79937c <__cxa_atexit@plt+0x78d3d8> │ │ │ │ + mov r6, #15 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 7990a8 <__cxa_atexit@plt+0x78d104> │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 7992ec <__cxa_atexit@plt+0x78d348> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 799398 <__cxa_atexit@plt+0x78d3f4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 799328 <__cxa_atexit@plt+0x78d384> │ │ │ │ + ldr r7, [pc, #284] @ 79938c <__cxa_atexit@plt+0x78d3e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r7, r9, sl} │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r2, r3, r7, sl} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + add r6, r0, #16 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp r7, r6 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + bcc 799348 <__cxa_atexit@plt+0x78d3a4> │ │ │ │ + ldr r7, [pc, #208] @ 799390 <__cxa_atexit@plt+0x78d3ec> │ │ │ │ + ldr r1, [pc, #208] @ 799394 <__cxa_atexit@plt+0x78d3f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r0, #16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r6, #9 │ │ │ │ + stmib r0, {r1, r9, sl} │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r7, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 799724 <__cxa_atexit@plt+0x78d780> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #68] @ 799374 <__cxa_atexit@plt+0x78d3d0> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #48] @ 799380 <__cxa_atexit@plt+0x78d3dc> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, asr #22 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andeq r0, r0, ip, lsr #23 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, ip, asr #9 │ │ │ │ + andeq r0, r0, ip, ror #9 │ │ │ │ + ldrheq r2, [fp, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r0, ip, lsl r8 │ │ │ │ + cmpeq fp, r8, asr r9 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r0, #16]! │ │ │ │ + add r1, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc 799478 <__cxa_atexit@plt+0x78d4d4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr sl, [r2, #12]! │ │ │ │ + ldmdb r2, {r3, lr} │ │ │ │ + cmp r9, r3 │ │ │ │ + bne 799440 <__cxa_atexit@plt+0x78d49c> │ │ │ │ + ldr r9, [pc, #212] @ 7994a8 <__cxa_atexit@plt+0x78d504> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [pc, #200] @ 7994ac <__cxa_atexit@plt+0x78d508> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + sub r9, r1, #9 │ │ │ │ + str ip, [r6, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + bhi 799494 <__cxa_atexit@plt+0x78d4f0> │ │ │ │ + mov r7, r5 │ │ │ │ + mov r1, #0 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r2, [pc, #112] @ 7994b8 <__cxa_atexit@plt+0x78d514> │ │ │ │ + ldr r7, [pc, #112] @ 7994bc <__cxa_atexit@plt+0x78d518> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + stmib r6, {r7, sl, lr} │ │ │ │ + sub r7, r1, #9 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r6, [pc, #52] @ 7994b4 <__cxa_atexit@plt+0x78d510> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 7994b0 <__cxa_atexit@plt+0x78d50c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrheq r4, [sl, #-84] @ 0xffffffac │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [pc, #84] @ 7a6fcc <__cxa_atexit@plt+0x79b028> │ │ │ │ - add r7, sl, r7, lsl #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a6fbc <__cxa_atexit@plt+0x79b018> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a6f94 <__cxa_atexit@plt+0x79aff0> │ │ │ │ - ldr r7, [pc, #36] @ 7a6fd0 <__cxa_atexit@plt+0x79b02c> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a6f8c <__cxa_atexit@plt+0x79afe8> │ │ │ │ - ldrheq r4, [sl, #-104] @ 0xffffff98 │ │ │ │ - cmpeq sl, r8, ror ip │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + cmpeq sl, r8, asr r6 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldrsbeq r2, [fp, #-112] @ 0xffffff90 │ │ │ │ + andeq r0, r0, r7, asr #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 799398 <__cxa_atexit@plt+0x78d3f4> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a7018 <__cxa_atexit@plt+0x79b074> │ │ │ │ - ldr r7, [pc, #44] @ 7a7028 <__cxa_atexit@plt+0x79b084> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7a702c <__cxa_atexit@plt+0x79b088> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 799514 <__cxa_atexit@plt+0x78d570> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 799520 <__cxa_atexit@plt+0x78d57c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r0, lsr ip │ │ │ │ - cmpeq sl, r8, asr #17 │ │ │ │ - cmpeq r9, r0, lsr r9 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7a7114 <__cxa_atexit@plt+0x79b170> │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r4, lsr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a7120 <__cxa_atexit@plt+0x79b17c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7a709c <__cxa_atexit@plt+0x79b0f8> │ │ │ │ - ldr r2, [pc, #184] @ 7a7130 <__cxa_atexit@plt+0x79b18c> │ │ │ │ - sub r6, r6, #34 @ 0x22 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #168] @ 7a7134 <__cxa_atexit@plt+0x79b190> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 799564 <__cxa_atexit@plt+0x78d5c0> │ │ │ │ + ldr r2, [pc, #44] @ 79957c <__cxa_atexit@plt+0x78d5d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov ip, #0 │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [pc, #132] @ 7a7138 <__cxa_atexit@plt+0x79b194> │ │ │ │ - ldr r2, [pc, #132] @ 7a713c <__cxa_atexit@plt+0x79b198> │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr ip, [pc, #124] @ 7a7140 <__cxa_atexit@plt+0x79b19c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #108] @ 7a7144 <__cxa_atexit@plt+0x79b1a0> │ │ │ │ - str r0, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r2, #32]! │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmpeq sl, ip, asr r4 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq sl, r4, ror #8 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmpeq r9, ip, lsl r8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ 799580 <__cxa_atexit@plt+0x78d5dc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, ip, asr #13 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a71b4 <__cxa_atexit@plt+0x79b210> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a71c0 <__cxa_atexit@plt+0x79b21c> │ │ │ │ - ldr lr, [pc, #84] @ 7a71d0 <__cxa_atexit@plt+0x79b22c> │ │ │ │ - ldr r0, [pc, #84] @ 7a71d4 <__cxa_atexit@plt+0x79b230> │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - b 7a7040 <__cxa_atexit@plt+0x79b09c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - cmpeq sl, r0, lsl r3 │ │ │ │ - smlalbbeq r6, r9, r8, r7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a7218 <__cxa_atexit@plt+0x79b274> │ │ │ │ - ldr r2, [pc, #36] @ 7a7220 <__cxa_atexit@plt+0x79b27c> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ 7a7224 <__cxa_atexit@plt+0x79b280> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7995c4 <__cxa_atexit@plt+0x78d620> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7995dc <__cxa_atexit@plt+0x78d638> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, r8, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a7248 <__cxa_atexit@plt+0x79b2a4> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #20] @ 7995e0 <__cxa_atexit@plt+0x78d63c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, ror #12 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r7, lsl #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ 799618 <__cxa_atexit@plt+0x78d674> │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 799084 <__cxa_atexit@plt+0x78d0e0> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r0, lsl #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub sl, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7a72fc <__cxa_atexit@plt+0x79b358> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a7308 <__cxa_atexit@plt+0x79b364> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #124] @ 7a7318 <__cxa_atexit@plt+0x79b374> │ │ │ │ - sub r2, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #88] @ 7a731c <__cxa_atexit@plt+0x79b378> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7996e8 <__cxa_atexit@plt+0x78d744> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #200] @ 799710 <__cxa_atexit@plt+0x78d76c> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #80] @ 7a7320 <__cxa_atexit@plt+0x79b37c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r2, [pc, #68] @ 7a7324 <__cxa_atexit@plt+0x79b380> │ │ │ │ - mov r5, sl │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 799714 <__cxa_atexit@plt+0x78d770> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 799700 <__cxa_atexit@plt+0x78d75c> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 7996ac <__cxa_atexit@plt+0x78d708> │ │ │ │ + ldr r7, [pc, #84] @ 799718 <__cxa_atexit@plt+0x78d774> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79971c <__cxa_atexit@plt+0x78d778> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [sl, #-24] @ 0xffffffe8 │ │ │ │ - cmpeq sl, r0, ror r2 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a7398 <__cxa_atexit@plt+0x79b3f4> │ │ │ │ - ldr r3, [pc, #120] @ 7a73c0 <__cxa_atexit@plt+0x79b41c> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #48] @ 799720 <__cxa_atexit@plt+0x78d77c> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7a7388 <__cxa_atexit@plt+0x79b3e4> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 7996a0 <__cxa_atexit@plt+0x78d6fc> │ │ │ │ + cmpeq fp, r8, lsl r6 │ │ │ │ + cmpeq fp, r8, lsr #31 │ │ │ │ + cmpeq fp, r0, ror #10 │ │ │ │ + @ instruction: 0x015b2598 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [r2, #16]! │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 7997cc <__cxa_atexit@plt+0x78d828> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r1, #9] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 799790 <__cxa_atexit@plt+0x78d7ec> │ │ │ │ + ldr lr, [pc, #144] @ 7997ec <__cxa_atexit@plt+0x78d848> │ │ │ │ + ldr r2, [pc, #144] @ 7997f0 <__cxa_atexit@plt+0x78d84c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r1, #1] │ │ │ │ + ldr r1, [r1, #5] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str sl, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + str r1, [r5, #32] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr lr, [pc, #96] @ 7997f8 <__cxa_atexit@plt+0x78d854> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr ip, [pc, #88] @ 7997fc <__cxa_atexit@plt+0x78d858> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r3, #9 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str ip, [r6, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r7, [pc, #32] @ 7997f4 <__cxa_atexit@plt+0x78d850> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrsbeq r1, [fp, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + cmpeq fp, r4, ror r4 │ │ │ │ + andeq r0, r0, r7, asr #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 799724 <__cxa_atexit@plt+0x78d780> │ │ │ │ + andeq r0, r0, r7, asr #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r9, r5, #20 │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79988c <__cxa_atexit@plt+0x78d8e8> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7a73a8 <__cxa_atexit@plt+0x79b404> │ │ │ │ - ldr r7, [pc, #92] @ 7a73c8 <__cxa_atexit@plt+0x79b424> │ │ │ │ + bcc 799944 <__cxa_atexit@plt+0x78d9a0> │ │ │ │ + ldr r2, [pc, #312] @ 799988 <__cxa_atexit@plt+0x78d9e4> │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #296] @ 79998c <__cxa_atexit@plt+0x78d9e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #1 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + add lr, r6, #28 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + stm lr, {r1, r6, r9} │ │ │ │ + sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r8, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc 799954 <__cxa_atexit@plt+0x78d9b0> │ │ │ │ + ldr r2, [pc, #212] @ 799974 <__cxa_atexit@plt+0x78d9d0> │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r8, #47 @ 0x2f │ │ │ │ + mov r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [sl, #16]! │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r7, [sl, #4] │ │ │ │ + str r3, [sl, #8] │ │ │ │ + ldr r7, [pc, #180] @ 799978 <__cxa_atexit@plt+0x78d9d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [sl, #-8] │ │ │ │ + str r0, [sl, #-4] │ │ │ │ + str r7, [sl, #-12] │ │ │ │ + str r7, [sl, #16] │ │ │ │ + mov r7, sl │ │ │ │ + str r2, [sl, #20] │ │ │ │ + str lr, [sl, #24] │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r3, [pc, #144] @ 79997c <__cxa_atexit@plt+0x78d9d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 799964 <__cxa_atexit@plt+0x78d9c0> │ │ │ │ + sub r3, r8, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 799904 <__cxa_atexit@plt+0x78d960> │ │ │ │ + ldr r7, [pc, #100] @ 799980 <__cxa_atexit@plt+0x78d9dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #84] @ 799984 <__cxa_atexit@plt+0x78d9e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r8, #5 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7a73c4 <__cxa_atexit@plt+0x79b420> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfff96e00 │ │ │ │ - smlaltteq r5, r9, r0, sl │ │ │ │ - cmpeq sl, ip, ror #16 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a7404 <__cxa_atexit@plt+0x79b460> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7a740c <__cxa_atexit@plt+0x79b468> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 7a77a4 <__cxa_atexit@plt+0x79b800> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r4, lsr #1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a7448 <__cxa_atexit@plt+0x79b4a4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #24] @ 7a7450 <__cxa_atexit@plt+0x79b4ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r0, rrx │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 7998f8 <__cxa_atexit@plt+0x78d954> │ │ │ │ + ldrheq r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ + cmpeq fp, r8, ror #6 │ │ │ │ + cmpeq fp, r8, asr #26 │ │ │ │ + cmpeq fp, ip, lsl #6 │ │ │ │ + cmpeq fp, ip, lsr r3 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + ldrheq r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a7490 <__cxa_atexit@plt+0x79b4ec> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 7a74a0 <__cxa_atexit@plt+0x79b4fc> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7999d0 <__cxa_atexit@plt+0x78da2c> │ │ │ │ + ldr r2, [pc, #44] @ 7999e8 <__cxa_atexit@plt+0x78da44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 7999ec <__cxa_atexit@plt+0x78da48> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, ror #4 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 799a30 <__cxa_atexit@plt+0x78da8c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 799a48 <__cxa_atexit@plt+0x78daa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, asr r7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a755c <__cxa_atexit@plt+0x79b5b8> │ │ │ │ - ldr lr, [pc, #180] @ 7a757c <__cxa_atexit@plt+0x79b5d8> │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r1, [r2, #12] │ │ │ │ - ldr r0, [pc, #168] @ 7a7580 <__cxa_atexit@plt+0x79b5dc> │ │ │ │ + ldr r3, [pc, #20] @ 799a4c <__cxa_atexit@plt+0x78daa8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrsheq r2, [fp, #-28] @ 0xffffffe4 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r7, asr #22 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 799ab8 <__cxa_atexit@plt+0x78db14> │ │ │ │ + ldr lr, [pc, #88] @ 799ad0 <__cxa_atexit@plt+0x78db2c> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [pc, #84] @ 799ad4 <__cxa_atexit@plt+0x78db30> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + str lr, [r5] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #24] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 799ad8 <__cxa_atexit@plt+0x78db34> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0x015b219c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r6, lsr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #84] @ 799b50 <__cxa_atexit@plt+0x78dbac> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #76] @ 799b54 <__cxa_atexit@plt+0x78dbb0> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #64] @ 799b5c <__cxa_atexit@plt+0x78dbb8> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #52] @ 799b58 <__cxa_atexit@plt+0x78dbb4> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #52] @ 799b60 <__cxa_atexit@plt+0x78dbbc> │ │ │ │ + str r9, [r5, #20] │ │ │ │ + mul r3, r0, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r6, lsr #11 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 799b98 <__cxa_atexit@plt+0x78dbf4> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + sub r3, r2, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add sl, r8, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + ldr r0, [pc, #204] @ 799c88 <__cxa_atexit@plt+0x78dce4> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r8, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r2} │ │ │ │ - beq 7a7554 <__cxa_atexit@plt+0x79b5b0> │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 799c0c <__cxa_atexit@plt+0x78dc68> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 799c48 <__cxa_atexit@plt+0x78dca4> │ │ │ │ + ldr r7, [pc, #164] @ 799c98 <__cxa_atexit@plt+0x78dcf4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #20] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 7a756c <__cxa_atexit@plt+0x79b5c8> │ │ │ │ - ldr sl, [pc, #120] @ 7a7584 <__cxa_atexit@plt+0x79b5e0> │ │ │ │ - ldr r9, [pc, #120] @ 7a7588 <__cxa_atexit@plt+0x79b5e4> │ │ │ │ - sub lr, r2, #3 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-16] │ │ │ │ - str r6, [r3, #-12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - ldr r3, [pc, #72] @ 7a758c <__cxa_atexit@plt+0x79b5e8> │ │ │ │ - str r0, [r6, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 799c68 <__cxa_atexit@plt+0x78dcc4> │ │ │ │ + ldr r3, [pc, #104] @ 799c94 <__cxa_atexit@plt+0x78dcf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + ldr r7, [pc, #64] @ 799c90 <__cxa_atexit@plt+0x78dcec> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 799c7c <__cxa_atexit@plt+0x78dcd8> │ │ │ │ + ldr r6, [pc, #28] @ 799c8c <__cxa_atexit@plt+0x78dce8> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrheq r3, [sl, #-248] @ 0xffffff08 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - cmpeq sl, ip, lsl r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsheq r1, [fp, #-240] @ 0xffffff10 │ │ │ │ + cmpeq fp, r0, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a75fc <__cxa_atexit@plt+0x79b658> │ │ │ │ - ldr r9, [pc, #84] @ 7a7608 <__cxa_atexit@plt+0x79b664> │ │ │ │ - ldr lr, [pc, #84] @ 7a760c <__cxa_atexit@plt+0x79b668> │ │ │ │ - sub r1, r6, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [pc, #52] @ 7a7610 <__cxa_atexit@plt+0x79b66c> │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r5, {r1, r3} │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - cmpeq sl, r4, ror pc │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a76a8 <__cxa_atexit@plt+0x79b704> │ │ │ │ - ldr r2, [pc, #140] @ 7a76c0 <__cxa_atexit@plt+0x79b71c> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - beq 7a7698 <__cxa_atexit@plt+0x79b6f4> │ │ │ │ - ldr r3, [pc, #112] @ 7a76c4 <__cxa_atexit@plt+0x79b720> │ │ │ │ - add r7, sl, r7, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a76b0 <__cxa_atexit@plt+0x79b70c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a7670 <__cxa_atexit@plt+0x79b6cc> │ │ │ │ - ldr r7, [pc, #64] @ 7a76c8 <__cxa_atexit@plt+0x79b724> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl] │ │ │ │ - mov r7, r9 │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 799cd8 <__cxa_atexit@plt+0x78dd34> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 799cf0 <__cxa_atexit@plt+0x78dd4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #20] @ 799cf4 <__cxa_atexit@plt+0x78dd50> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq fp, r8, asr pc │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 799d3c <__cxa_atexit@plt+0x78dd98> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 799d54 <__cxa_atexit@plt+0x78ddb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a7668 <__cxa_atexit@plt+0x79b6c4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrsbeq r3, [sl, #-248] @ 0xffffff08 │ │ │ │ - @ instruction: 0x015a459c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 799d58 <__cxa_atexit@plt+0x78ddb4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsheq r1, [fp, #-232] @ 0xffffff18 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7, r8} │ │ │ │ - ldr r2, [pc, #80] @ 7a7734 <__cxa_atexit@plt+0x79b790> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ + ldr r2, [pc, #36] @ 799d90 <__cxa_atexit@plt+0x78ddec> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 799084 <__cxa_atexit@plt+0x78d0e0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 799dc0 <__cxa_atexit@plt+0x78de1c> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 799e44 <__cxa_atexit@plt+0x78dea0> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r2, [pc, #124] @ 799e70 <__cxa_atexit@plt+0x78decc> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7a7724 <__cxa_atexit@plt+0x79b780> │ │ │ │ + bne 799e50 <__cxa_atexit@plt+0x78deac> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a7700 <__cxa_atexit@plt+0x79b75c> │ │ │ │ - ldr r3, [pc, #32] @ 7a7738 <__cxa_atexit@plt+0x79b794> │ │ │ │ - add r5, r5, #16 │ │ │ │ + bne 799e10 <__cxa_atexit@plt+0x78de6c> │ │ │ │ + ldr r3, [pc, #76] @ 799e74 <__cxa_atexit@plt+0x78ded0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r8] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [sl] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 799e78 <__cxa_atexit@plt+0x78ded4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a76f8 <__cxa_atexit@plt+0x79b754> │ │ │ │ - cmpeq sl, r8, asr #30 │ │ │ │ - cmpeq sl, ip, lsl #10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 799e08 <__cxa_atexit@plt+0x78de64> │ │ │ │ + cmpeq fp, r8, lsr r8 │ │ │ │ + cmpeq fp, r4, asr #28 │ │ │ │ + cmpeq fp, r4, ror #27 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a7780 <__cxa_atexit@plt+0x79b7dc> │ │ │ │ - ldr r7, [pc, #44] @ 7a7790 <__cxa_atexit@plt+0x79b7ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7a7794 <__cxa_atexit@plt+0x79b7f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 799ec8 <__cxa_atexit@plt+0x78df24> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 799ee0 <__cxa_atexit@plt+0x78df3c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 799ee4 <__cxa_atexit@plt+0x78df40> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, ip, ror #26 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 799f20 <__cxa_atexit@plt+0x78df7c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 799f28 <__cxa_atexit@plt+0x78df84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + cmpeq fp, r8, lsl #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 799f64 <__cxa_atexit@plt+0x78dfc0> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 799f6c <__cxa_atexit@plt+0x78dfc8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, asr #9 │ │ │ │ - cmpeq sl, r0, ror #2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 7a7880 <__cxa_atexit@plt+0x79b8dc> │ │ │ │ + cmpeq fp, r4, asr #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a788c <__cxa_atexit@plt+0x79b8e8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #19] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7a7800 <__cxa_atexit@plt+0x79b85c> │ │ │ │ - ldr r2, [pc, #192] @ 7a789c <__cxa_atexit@plt+0x79b8f8> │ │ │ │ - sub r6, r6, #38 @ 0x26 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #176] @ 7a78a0 <__cxa_atexit@plt+0x79b8fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r2, [pc, #144] @ 7a78a4 <__cxa_atexit@plt+0x79b900> │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ + bcc 799fb8 <__cxa_atexit@plt+0x78e014> │ │ │ │ + ldr r2, [pc, #48] @ 799fc8 <__cxa_atexit@plt+0x78e024> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #120] @ 7a78a8 <__cxa_atexit@plt+0x79b904> │ │ │ │ - ldr r1, [pc, #120] @ 7a78ac <__cxa_atexit@plt+0x79b908> │ │ │ │ - str r0, [r3, #32] │ │ │ │ - mov r0, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r2, #36]! @ 0x24 │ │ │ │ - ldr r1, [pc, #72] @ 7a78b0 <__cxa_atexit@plt+0x79b90c> │ │ │ │ - mov r8, sl │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, ip │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrsheq r3, [sl, #-200] @ 0xffffff38 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq sl, r4, asr #25 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a7924 <__cxa_atexit@plt+0x79b980> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a792c <__cxa_atexit@plt+0x79b988> │ │ │ │ - ldr lr, [pc, #88] @ 7a7940 <__cxa_atexit@plt+0x79b99c> │ │ │ │ - ldr r0, [pc, #88] @ 7a7944 <__cxa_atexit@plt+0x79b9a0> │ │ │ │ - add r8, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #19 │ │ │ │ - mov r8, #0 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 7a77a4 <__cxa_atexit@plt+0x79b800> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7a7934 <__cxa_atexit@plt+0x79b990> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - cmpeq sl, r4, lsr #23 │ │ │ │ - cmpeq r9, r8, lsl r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a7988 <__cxa_atexit@plt+0x79b9e4> │ │ │ │ - ldr r2, [pc, #36] @ 7a7990 <__cxa_atexit@plt+0x79b9ec> │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r8, [pc, #20] @ 7a7994 <__cxa_atexit@plt+0x79b9f0> │ │ │ │ + bhi 79a004 <__cxa_atexit@plt+0x78e060> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 79a00c <__cxa_atexit@plt+0x78e068> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrheq r4, [sl, #-40] @ 0xffffffd8 │ │ │ │ + cmpeq fp, r4, lsr #9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a79b8 <__cxa_atexit@plt+0x79ba14> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01495f90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #20 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 7a7a74 <__cxa_atexit@plt+0x79bad0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a7a80 <__cxa_atexit@plt+0x79badc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #132] @ 7a7a90 <__cxa_atexit@plt+0x79baec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - sub r1, r6, #3 │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr r1, [pc, #96] @ 7a7a94 <__cxa_atexit@plt+0x79baf0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #88] @ 7a7a98 <__cxa_atexit@plt+0x79baf4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - ldr r1, [pc, #76] @ 7a7a9c <__cxa_atexit@plt+0x79baf8> │ │ │ │ - mov r5, lr │ │ │ │ - str sl, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r8, [r3, #12] │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79a05c <__cxa_atexit@plt+0x78e0b8> │ │ │ │ + ldr r2, [pc, #52] @ 79a06c <__cxa_atexit@plt+0x78e0c8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, ip, lsl #21 │ │ │ │ - cmpeq sl, r0, lsl #22 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7a7b10 <__cxa_atexit@plt+0x79bb6c> │ │ │ │ - ldr r3, [pc, #112] @ 7a7b30 <__cxa_atexit@plt+0x79bb8c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - beq 7a7b00 <__cxa_atexit@plt+0x79bb5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7a7b18 <__cxa_atexit@plt+0x79bb74> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #68] @ 7a7b34 <__cxa_atexit@plt+0x79bb90> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79a0a8 <__cxa_atexit@plt+0x78e104> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #24] @ 79a0b0 <__cxa_atexit@plt+0x78e10c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #5 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2388 <__cxa_atexit@plt+0x1a963e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, ip, ror #1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + cmpeq fp, r0, lsl #8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a7b78 <__cxa_atexit@plt+0x79bbd4> │ │ │ │ - ldr r2, [pc, #40] @ 7a7b84 <__cxa_atexit@plt+0x79bbe0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, lsl #1 │ │ │ │ - ldrdeq r5, [r9, #-216] @ 0xffffff28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a7be8 <__cxa_atexit@plt+0x79bc44> │ │ │ │ - ldr lr, [pc, #68] @ 7a7bf4 <__cxa_atexit@plt+0x79bc50> │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r1, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - beq 7a7bdc <__cxa_atexit@plt+0x79bc38> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a7c04 <__cxa_atexit@plt+0x79bc60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + bcc 79a0fc <__cxa_atexit@plt+0x78e158> │ │ │ │ + ldr r2, [pc, #48] @ 79a10c <__cxa_atexit@plt+0x78e168> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r7, [r3, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, ip, ror #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr lr, [r3, #12]! │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r8, [r3, #-8] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - beq 7a7cb4 <__cxa_atexit@plt+0x79bd10> │ │ │ │ - cmp r1, #3 │ │ │ │ - bne 7a7d0c <__cxa_atexit@plt+0x79bd68> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r9, #8]! │ │ │ │ - add r3, r6, #32 │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 7a7d30 <__cxa_atexit@plt+0x79bd8c> │ │ │ │ - cmp r1, #4 │ │ │ │ - bne 7a7d7c <__cxa_atexit@plt+0x79bdd8> │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 7a7ddc <__cxa_atexit@plt+0x79be38> │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - str r0, [sp] │ │ │ │ - ldr ip, [pc, #424] @ 7a7e18 <__cxa_atexit@plt+0x79be74> │ │ │ │ - sub r0, r3, #3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr r1, [pc, #412] @ 7a7e1c <__cxa_atexit@plt+0x79be78> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - ldr r0, [pc, #380] @ 7a7e20 <__cxa_atexit@plt+0x79be7c> │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + smlaltbeq r6, sl, r4, sl │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + stm sp, {r4, r6} │ │ │ │ + sub r6, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 79a8dc <__cxa_atexit@plt+0x78e938> │ │ │ │ + mov lr, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + b 79a164 <__cxa_atexit@plt+0x78e1c0> │ │ │ │ + ldr r0, [pc, #2264] @ 79aa24 <__cxa_atexit@plt+0x78ea80> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - ldr r0, [sp] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - b 7a7dcc <__cxa_atexit@plt+0x79be28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7a7ddc <__cxa_atexit@plt+0x79be38> │ │ │ │ - ldr r9, [pc, #296] @ 7a7df4 <__cxa_atexit@plt+0x79be50> │ │ │ │ - ldr sl, [pc, #296] @ 7a7df8 <__cxa_atexit@plt+0x79be54> │ │ │ │ - sub r2, r3, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - str sl, [r5, #8]! │ │ │ │ - stmib r5, {r2, r6} │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - ldr r0, [pc, #252] @ 7a7dfc <__cxa_atexit@plt+0x79be58> │ │ │ │ - str ip, [r6, #28] │ │ │ │ + mov r5, r6 │ │ │ │ + add r8, r8, #4 │ │ │ │ + str r0, [r6] │ │ │ │ + sub r6, r6, #60 @ 0x3c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 79a8dc <__cxa_atexit@plt+0x78e938> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 79a44c <__cxa_atexit@plt+0x78e4a8> │ │ │ │ + and r6, r9, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 79a1e4 <__cxa_atexit@plt+0x78e240> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 79a454 <__cxa_atexit@plt+0x78e4b0> │ │ │ │ + bic r4, r9, #3 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldr fp, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr ip, [r7, #9] │ │ │ │ + ldrh lr, [r4, #-2] │ │ │ │ + ldr r5, [r7, #13] │ │ │ │ + ldr r0, [r9, #1] │ │ │ │ + cmp lr, #4 │ │ │ │ + beq 79a2cc <__cxa_atexit@plt+0x78e328> │ │ │ │ + cmp lr, #3 │ │ │ │ + beq 79a504 <__cxa_atexit@plt+0x78e560> │ │ │ │ + mov r6, r0 │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r4, [r9, #5] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldr r1, [r9, #9] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 79a6a0 <__cxa_atexit@plt+0x78e6fc> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 79a2f0 <__cxa_atexit@plt+0x78e34c> │ │ │ │ + b 79a62c <__cxa_atexit@plt+0x78e688> │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 79a204 <__cxa_atexit@plt+0x78e260> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 79a55c <__cxa_atexit@plt+0x78e5b8> │ │ │ │ + bic r6, sl, #3 │ │ │ │ + b 79a218 <__cxa_atexit@plt+0x78e274> │ │ │ │ + bic r6, sl, #3 │ │ │ │ + ldr r4, [r6] │ │ │ │ + ldrh r4, [r4, #-2] │ │ │ │ + cmp r4, #3 │ │ │ │ + beq 79a5c0 <__cxa_atexit@plt+0x78e61c> │ │ │ │ + ldr r6, [r6] │ │ │ │ + mov r2, #1 │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + mov r6, #9 │ │ │ │ + moveq r6, #5 │ │ │ │ + ldr r6, [r6, sl] │ │ │ │ + and r4, lr, r6, lsr r8 │ │ │ │ + lsl r6, r2, r4 │ │ │ │ + tst r1, r2, lsl r4 │ │ │ │ + beq 79a45c <__cxa_atexit@plt+0x78e4b8> │ │ │ │ + sub r6, r6, #1 │ │ │ │ + ldr r4, [pc, #1900] @ 79a9bc <__cxa_atexit@plt+0x78ea18> │ │ │ │ + and r6, r6, r1 │ │ │ │ + and r4, r4, r6, lsr #1 │ │ │ │ + ldr r3, [pc, #1904] @ 79a9cc <__cxa_atexit@plt+0x78ea28> │ │ │ │ + sub r6, r6, r4 │ │ │ │ + and r4, r3, r6, lsr #2 │ │ │ │ + and r6, r6, r3 │ │ │ │ + add r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1880] @ 79a9c8 <__cxa_atexit@plt+0x78ea24> │ │ │ │ + add r6, r6, r6, lsr #4 │ │ │ │ + and r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1864] @ 79a9c4 <__cxa_atexit@plt+0x78ea20> │ │ │ │ + add r3, r8, #4 │ │ │ │ + mul r6, r6, r4 │ │ │ │ + lsr r4, r6, #24 │ │ │ │ + add r6, r0, r4, lsl #2 │ │ │ │ + ldr r9, [r6, #8] │ │ │ │ + mov r6, r5 │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + str r7, [r6, #-24]! @ 0xffffffe8 │ │ │ │ + tst r9, #3 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + ldr r0, [pc, #1816] @ 79a9d0 <__cxa_atexit@plt+0x78ea2c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - b 7a7dd0 <__cxa_atexit@plt+0x79be2c> │ │ │ │ - ldr r1, [pc, #216] @ 7a7dec <__cxa_atexit@plt+0x79be48> │ │ │ │ - ldr r0, [pc, #216] @ 7a7df0 <__cxa_atexit@plt+0x79be4c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 7a7ddc <__cxa_atexit@plt+0x79be38> │ │ │ │ - ldr sl, [pc, #204] @ 7a7e0c <__cxa_atexit@plt+0x79be68> │ │ │ │ - ldr ip, [pc, #204] @ 7a7e10 <__cxa_atexit@plt+0x79be6c> │ │ │ │ - sub r1, r3, #3 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r7, #1] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r1, [r5, #12] │ │ │ │ - add r1, r6, #12 │ │ │ │ - str ip, [r5, #8] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - stm r1, {r0, r2, lr} │ │ │ │ - ldr r0, [pc, #160] @ 7a7e14 <__cxa_atexit@plt+0x79be70> │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + beq 79a46c <__cxa_atexit@plt+0x78e4c8> │ │ │ │ + ldr r0, [pc, #1804] @ 79a9d4 <__cxa_atexit@plt+0x78ea30> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #24] │ │ │ │ - b 7a7dcc <__cxa_atexit@plt+0x79be28> │ │ │ │ - cmp sl, r3 │ │ │ │ - bcc 7a7ddc <__cxa_atexit@plt+0x79be38> │ │ │ │ - ldr sl, [pc, #116] @ 7a7e00 <__cxa_atexit@plt+0x79be5c> │ │ │ │ - add ip, r7, #1 │ │ │ │ - sub r0, r3, #7 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldm ip, {r1, r8, ip} │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - ldr sl, [pc, #96] @ 7a7e04 <__cxa_atexit@plt+0x79be60> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + b 79a14c <__cxa_atexit@plt+0x78e1a8> │ │ │ │ + mov r4, r0 │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r1, [r9, #5] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #4 │ │ │ │ + beq 79a67c <__cxa_atexit@plt+0x78e6d8> │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 79a658 <__cxa_atexit@plt+0x78e6b4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79a31c <__cxa_atexit@plt+0x78e378> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + ldr r1, [sl, #6] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + cmp lr, #2 │ │ │ │ + beq 79a39c <__cxa_atexit@plt+0x78e3f8> │ │ │ │ + mov r2, #5 │ │ │ │ + cmp lr, #4 │ │ │ │ + beq 79a3a0 <__cxa_atexit@plt+0x78e3fc> │ │ │ │ + b 79a830 <__cxa_atexit@plt+0x78e88c> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 79a700 <__cxa_atexit@plt+0x78e75c> │ │ │ │ + ldr r4, [sl, #1] │ │ │ │ + cmp lr, #2 │ │ │ │ + bne 79a480 <__cxa_atexit@plt+0x78e4dc> │ │ │ │ + ldr r6, [r9, #9] │ │ │ │ + mov lr, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + and r3, lr, r6, lsr r8 │ │ │ │ + add r6, r4, r3, lsl #2 │ │ │ │ + add r2, r8, #4 │ │ │ │ + ldr sl, [r6, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + str r7, [r6, #-20]! @ 0xffffffec │ │ │ │ + stmib r6, {r4, r9} │ │ │ │ + str r3, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r6, [r5, #16] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - ldr r0, [pc, #68] @ 7a7e08 <__cxa_atexit@plt+0x79be64> │ │ │ │ - add r2, r6, #20 │ │ │ │ + ldr r0, [pc, #1640] @ 79a9f0 <__cxa_atexit@plt+0x78ea4c> │ │ │ │ add r0, pc, r0 │ │ │ │ - stm r2, {r0, r1, ip} │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r8, lr │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrdeq r5, [r9, #-224] @ 0xffffff20 │ │ │ │ - cmpeq sl, r8, asr #15 │ │ │ │ - @ instruction: 0xffffef5c │ │ │ │ - cmpeq sl, ip, asr r8 │ │ │ │ - @ instruction: 0xffffeff0 │ │ │ │ - @ instruction: 0xfffff044 │ │ │ │ - @ instruction: 0x015a3790 │ │ │ │ - @ instruction: 0xfffff058 │ │ │ │ - @ instruction: 0xfffff524 │ │ │ │ - cmpeq sl, r8, ror #15 │ │ │ │ - @ instruction: 0xfffff5bc │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - ldrheq r3, [sl, #-132] @ 0xffffff7c │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - cmpeq r9, ip, lsr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a7e54 <__cxa_atexit@plt+0x79beb0> │ │ │ │ - ldr r2, [pc, #28] @ 7a7e64 <__cxa_atexit@plt+0x79bec0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - ldr r7, [pc, #12] @ 7a7e68 <__cxa_atexit@plt+0x79bec4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + beq 79a758 <__cxa_atexit@plt+0x78e7b4> │ │ │ │ + ldr r0, [pc, #1628] @ 79a9f4 <__cxa_atexit@plt+0x78ea50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 79a14c <__cxa_atexit@plt+0x78e1a8> │ │ │ │ + mov r2, #9 │ │ │ │ + ldr r6, [r9, r2] │ │ │ │ + mov lr, #15 │ │ │ │ + mov r2, #1 │ │ │ │ + and r4, lr, r6, lsr r8 │ │ │ │ + lsl r6, r2, r4 │ │ │ │ + tst r1, r2, lsl r4 │ │ │ │ + beq 79a714 <__cxa_atexit@plt+0x78e770> │ │ │ │ + sub r6, r6, #1 │ │ │ │ + ldr r4, [pc, #1524] @ 79a9bc <__cxa_atexit@plt+0x78ea18> │ │ │ │ + and r6, r6, r1 │ │ │ │ + and r4, r4, r6, lsr #1 │ │ │ │ + ldr r3, [pc, #1528] @ 79a9cc <__cxa_atexit@plt+0x78ea28> │ │ │ │ + sub r6, r6, r4 │ │ │ │ + and r4, r3, r6, lsr #2 │ │ │ │ + and r6, r6, r3 │ │ │ │ + add r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1504] @ 79a9c8 <__cxa_atexit@plt+0x78ea24> │ │ │ │ + add r6, r6, r6, lsr #4 │ │ │ │ + and r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1488] @ 79a9c4 <__cxa_atexit@plt+0x78ea20> │ │ │ │ + mov ip, #0 │ │ │ │ + add r3, r8, #4 │ │ │ │ + mul r6, r6, r4 │ │ │ │ + lsr r4, r6, #24 │ │ │ │ + add r6, r0, r4, lsl #2 │ │ │ │ + ldr sl, [r6, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + tst sl, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + str r9, [r6, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [pc, #1516] @ 79aa20 <__cxa_atexit@plt+0x78ea7c> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + bne 79a144 <__cxa_atexit@plt+0x78e1a0> │ │ │ │ + sub r5, r2, #28 │ │ │ │ + b 79a75c <__cxa_atexit@plt+0x78e7b8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + b 79a474 <__cxa_atexit@plt+0x78e4d0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + b 79a760 <__cxa_atexit@plt+0x78e7bc> │ │ │ │ + ldr r7, [pc, #1396] @ 79a9d8 <__cxa_atexit@plt+0x78ea34> │ │ │ │ + mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ + b 79a724 <__cxa_atexit@plt+0x78e780> │ │ │ │ + sub r5, r5, #28 │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq r6, [r9, #-4] │ │ │ │ - strdeq r5, [r9, #-168] @ 0xffffff58 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a7ef8 <__cxa_atexit@plt+0x79bf54> │ │ │ │ - ldr r1, [pc, #124] @ 7a7f10 <__cxa_atexit@plt+0x79bf6c> │ │ │ │ - ldmib r5, {r0, r2, r8} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a7f04 <__cxa_atexit@plt+0x79bf60> │ │ │ │ - ldr lr, [pc, #84] @ 7a7f14 <__cxa_atexit@plt+0x79bf70> │ │ │ │ - ldmdb r6, {r0, r1} │ │ │ │ + cmp lr, #4 │ │ │ │ + bne 79a744 <__cxa_atexit@plt+0x78e7a0> │ │ │ │ + ldr r1, [r9, #5] │ │ │ │ + mov r7, #15 │ │ │ │ + mov r0, #0 │ │ │ │ + and r6, r7, r1, lsr r8 │ │ │ │ + add r7, r4, r6, lsl #2 │ │ │ │ + ldr r2, [r9, #1] │ │ │ │ + ldr lr, [pc, #1360] @ 79a9f8 <__cxa_atexit@plt+0x78ea54> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ add lr, pc, lr │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - stm r5, {r0, r2} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - beq 7a7ee8 <__cxa_atexit@plt+0x79bf44> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a7c04 <__cxa_atexit@plt+0x79bc60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcfc │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a7f54 <__cxa_atexit@plt+0x79bfb0> │ │ │ │ - ldr r3, [pc, #44] @ 7a7f6c <__cxa_atexit@plt+0x79bfc8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7a7f70 <__cxa_atexit@plt+0x79bfcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + add sl, r8, #4 │ │ │ │ + mov r0, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r0, #12 │ │ │ │ + str r5, [r0, #4] │ │ │ │ + str r4, [r0, #8] │ │ │ │ + stm lr, {r1, r2, r6, sl} │ │ │ │ + beq 79a8c8 <__cxa_atexit@plt+0x78e924> │ │ │ │ + ldr r6, [pc, #1308] @ 79a9fc <__cxa_atexit@plt+0x78ea58> │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 79735c <__cxa_atexit@plt+0x78b3b8> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 79a844 <__cxa_atexit@plt+0x78e8a0> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + bic r4, sl, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + ldr r2, [r7, #17] │ │ │ │ + ldr lr, [r7, #21] │ │ │ │ + bne 79a770 <__cxa_atexit@plt+0x78e7cc> │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 79a770 <__cxa_atexit@plt+0x78e7cc> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + b 79aec4 <__cxa_atexit@plt+0x78ef20> │ │ │ │ + ldr r4, [sl, #6] │ │ │ │ + ldr r2, [pc, #1108] @ 79a9bc <__cxa_atexit@plt+0x78ea18> │ │ │ │ + ldr r9, [pc, #1120] @ 79a9cc <__cxa_atexit@plt+0x78ea28> │ │ │ │ + orr r3, r4, r1 │ │ │ │ + and r2, r2, r3, lsr #1 │ │ │ │ + sub r2, r3, r2 │ │ │ │ + and r6, r9, r2, lsr #2 │ │ │ │ + and r2, r2, r9 │ │ │ │ + add r2, r2, r6 │ │ │ │ + ldr r6, [pc, #1088] @ 79a9c8 <__cxa_atexit@plt+0x78ea24> │ │ │ │ + add r2, r2, r2, lsr #4 │ │ │ │ + and r2, r2, r6 │ │ │ │ + ldr r6, [pc, #1072] @ 79a9c4 <__cxa_atexit@plt+0x78ea20> │ │ │ │ + ldr lr, [sl, #2] │ │ │ │ + ldr r9, [pc, #1088] @ 79a9dc <__cxa_atexit@plt+0x78ea38> │ │ │ │ + mul r2, r2, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + add r1, r5, #16 │ │ │ │ + stm r1, {r0, r4, lr} │ │ │ │ + str r3, [r5, #28] │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + b 79a61c <__cxa_atexit@plt+0x78e678> │ │ │ │ + orr r6, r1, #255 @ 0xff │ │ │ │ + ldr r4, [pc, #1008] @ 79a9bc <__cxa_atexit@plt+0x78ea18> │ │ │ │ + orr r6, r6, #65280 @ 0xff00 │ │ │ │ + and r4, r4, r6, lsr #1 │ │ │ │ + ldr r3, [pc, #1000] @ 79a9c0 <__cxa_atexit@plt+0x78ea1c> │ │ │ │ + sub r4, r6, r4 │ │ │ │ + and r2, r3, r4, lsr #2 │ │ │ │ + and r4, r4, r3 │ │ │ │ + add r4, r4, r2 │ │ │ │ + ldr r2, [pc, #988] @ 79a9c8 <__cxa_atexit@plt+0x78ea24> │ │ │ │ + add r4, r4, r4, lsr #4 │ │ │ │ + and r4, r4, r2 │ │ │ │ + ldr r2, [pc, #972] @ 79a9c4 <__cxa_atexit@plt+0x78ea20> │ │ │ │ + ldr r3, [pc, #996] @ 79a9e0 <__cxa_atexit@plt+0x78ea3c> │ │ │ │ + mul r4, r4, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sl, #1] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + lsr r7, r4, #24 │ │ │ │ + add lr, r5, #16 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + ldr r8, [pc, #960] @ 79a9e4 <__cxa_atexit@plt+0x78ea40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r4, [r5, #24] │ │ │ │ + ldm sp, {r4, r6, r7, r8} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str sl, [r5, #28] │ │ │ │ + b 79b884 <__cxa_atexit@plt+0x78f8e0> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r5, #16 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stm lr, {r1, r4, sl} │ │ │ │ + ldm sp, {r4, r6, r7, r8} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + b 79ac90 <__cxa_atexit@plt+0x78ecec> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r5, #16 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stm lr, {r1, r4, sl} │ │ │ │ + ldm sp, {r4, r6, r7, r8} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + b 79aa44 <__cxa_atexit@plt+0x78eaa0> │ │ │ │ + ldr r3, [sl, #9] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne 79a804 <__cxa_atexit@plt+0x78e860> │ │ │ │ + ldr lr, [pc, #888] @ 79aa2c <__cxa_atexit@plt+0x78ea88> │ │ │ │ + ldr r8, [pc, #888] @ 79aa30 <__cxa_atexit@plt+0x78ea8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ + ldr r3, [sl, #5] │ │ │ │ + str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + mov r8, r2 │ │ │ │ + str fp, [r5, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r4, [r5, #28] │ │ │ │ + ldm sp, {r4, r6, r7} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r8, [pc, #812] @ 79aa34 <__cxa_atexit@plt+0x78ea90> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldm sp, {r4, r6, r7} │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1411c20 <__cxa_atexit@plt+0x1405c7c> │ │ │ │ + ldr r7, [pc, #780] @ 79aa28 <__cxa_atexit@plt+0x78ea84> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r6, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r4, [pc, #668] @ 79a9e8 <__cxa_atexit@plt+0x78ea44> │ │ │ │ + ldr r8, [pc, #668] @ 79a9ec <__cxa_atexit@plt+0x78ea48> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 79a8fc <__cxa_atexit@plt+0x78e958> │ │ │ │ + sub r5, r1, #24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x015a3c90 │ │ │ │ - strheq r5, [r9, #-248] @ 0xffffff08 │ │ │ │ - andeq r0, r3, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a7fa4 <__cxa_atexit@plt+0x79c000> │ │ │ │ - ldr r3, [pc, #32] @ 7a7fb4 <__cxa_atexit@plt+0x79c010> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrh r4, [r4, #-2] │ │ │ │ + cmp r4, #3 │ │ │ │ + beq 79a8ec <__cxa_atexit@plt+0x78e948> │ │ │ │ + cmp r4, #4 │ │ │ │ + bne 79a910 <__cxa_atexit@plt+0x78e96c> │ │ │ │ + ldr r3, [sl, #5] │ │ │ │ + mov r7, #15 │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + and r4, r7, r3, lsr r8 │ │ │ │ + add r7, r0, r4, lsl #2 │ │ │ │ + ldr r6, [pc, #620] @ 79aa10 <__cxa_atexit@plt+0x78ea6c> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst sl, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r6, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + add r6, r8, #4 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r4, [r7, #20] │ │ │ │ + str r6, [r7, #24] │ │ │ │ + beq 79a998 <__cxa_atexit@plt+0x78e9f4> │ │ │ │ + ldr r4, [pc, #560] @ 79aa14 <__cxa_atexit@plt+0x78ea70> │ │ │ │ + str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r4, [sp] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 7a7fb8 <__cxa_atexit@plt+0x79c014> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 798214 <__cxa_atexit@plt+0x78c270> │ │ │ │ + ldr r7, [pc, #556] @ 79aa38 <__cxa_atexit@plt+0x78ea94> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + mov r9, r1 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov sl, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r4, [pc, #480] @ 79aa18 <__cxa_atexit@plt+0x78ea74> │ │ │ │ + ldr r8, [pc, #480] @ 79aa1c <__cxa_atexit@plt+0x78ea78> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 79a8fc <__cxa_atexit@plt+0x78e958> │ │ │ │ + ldr r4, [sl, #6] │ │ │ │ + ldr r2, [pc, #364] @ 79a9bc <__cxa_atexit@plt+0x78ea18> │ │ │ │ + ldr r1, [pc, #364] @ 79a9c0 <__cxa_atexit@plt+0x78ea1c> │ │ │ │ + orr r3, r4, #255 @ 0xff │ │ │ │ + orr r3, r3, #65280 @ 0xff00 │ │ │ │ + and r2, r2, r3, lsr #1 │ │ │ │ + sub r2, r3, r2 │ │ │ │ + mov r6, r0 │ │ │ │ + and r0, r1, r2, lsr #2 │ │ │ │ + and r2, r2, r1 │ │ │ │ + add r2, r2, r0 │ │ │ │ + ldr r0, [pc, #336] @ 79a9c8 <__cxa_atexit@plt+0x78ea24> │ │ │ │ + add r2, r2, r2, lsr #4 │ │ │ │ + and r2, r2, r0 │ │ │ │ + ldr r0, [pc, #320] @ 79a9c4 <__cxa_atexit@plt+0x78ea20> │ │ │ │ + ldr lr, [sl, #2] │ │ │ │ + ldr r1, [pc, #432] @ 79aa3c <__cxa_atexit@plt+0x78ea98> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + mul r2, r2, r0 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + stmib r5, {r0, r8} │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + ldr r8, [pc, #388] @ 79aa40 <__cxa_atexit@plt+0x78ea9c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r5, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - hvceq 38384 @ 0x95f0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r4, [pc, #276] @ 79aa08 <__cxa_atexit@plt+0x78ea64> │ │ │ │ + ldr r8, [pc, #276] @ 79aa0c <__cxa_atexit@plt+0x78ea68> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r4, [r5, #-8]! │ │ │ │ + ldm sp, {r4, r6, r7} │ │ │ │ + str ip, [r5, #4] │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r1, [sl, #9] │ │ │ │ + mov r7, #15 │ │ │ │ + mov r3, r0 │ │ │ │ + and r0, r7, r1, lsr r8 │ │ │ │ + add r7, r3, r0, lsl #2 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r2, [sl, #5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr r4, [pc, #192] @ 79aa00 <__cxa_atexit@plt+0x78ea5c> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r6, r5 │ │ │ │ + str r4, [r6, #-32]! @ 0xffffffe0 │ │ │ │ + add r4, r8, #4 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r4, [r6, #28] │ │ │ │ + beq 79a9a8 <__cxa_atexit@plt+0x78ea04> │ │ │ │ + ldr r6, [pc, #136] @ 79aa04 <__cxa_atexit@plt+0x78ea60> │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + mov r7, lr │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmib r5, {r4, r6} │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + mov r8, r1 │ │ │ │ + mov sl, r2 │ │ │ │ + b 799084 <__cxa_atexit@plt+0x78d0e0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + b 79a764 <__cxa_atexit@plt+0x78e7c0> │ │ │ │ + mov r5, r6 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #536870914 @ 0x20000002 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + andeq r2, r0, r8, asr #31 │ │ │ │ + andeq r2, r0, r4, ror #31 │ │ │ │ + andeq r2, r0, r4, lsr #23 │ │ │ │ + andeq r2, r0, r4, lsl r5 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + cmpeq fp, r8, asr r6 │ │ │ │ + andeq r1, r0, r4, ror #28 │ │ │ │ + teqeq r3, sp, lsr #16 │ │ │ │ + strdeq r2, [r0], -r0 │ │ │ │ + andeq r2, r0, ip, lsl #2 │ │ │ │ + andeq r1, r0, r0, lsl #29 │ │ │ │ + andeq r1, r0, r0, lsl #29 │ │ │ │ + andeq r1, r0, r8, lsr #17 │ │ │ │ + andeq r1, r0, r0, lsr #17 │ │ │ │ + andeq r1, r0, r0, ror #17 │ │ │ │ + teqeq r3, r2 @ │ │ │ │ + andeq r1, r0, r4, ror #17 │ │ │ │ + ldrdeq r1, [r0], -ip │ │ │ │ + andeq r1, r0, r0, asr #16 │ │ │ │ + teqeq r3, fp, asr r7 │ │ │ │ + andeq r1, r0, ip, lsr #22 │ │ │ │ + andeq r1, r0, r4, asr #28 │ │ │ │ + andeq r1, r0, ip, asr #11 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + cmpeq fp, r8, ror lr │ │ │ │ + teqeq r3, r9, lsr r8 │ │ │ │ + andeq r1, r0, ip, lsl r4 │ │ │ │ + andeq r0, r0, r8, lsl fp │ │ │ │ + cmpeq fp, r0, asr #7 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a8000 <__cxa_atexit@plt+0x79c05c> │ │ │ │ - ldr ip, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #32] @ 7a800c <__cxa_atexit@plt+0x79c068> │ │ │ │ + bcc 79ab1c <__cxa_atexit@plt+0x78eb78> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + cmp r9, sl │ │ │ │ + bne 79aaf4 <__cxa_atexit@plt+0x78eb50> │ │ │ │ + ldr lr, [pc, #204] @ 79ab48 <__cxa_atexit@plt+0x78eba4> │ │ │ │ + ldr r1, [pc, #204] @ 79ab4c <__cxa_atexit@plt+0x78eba8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [pc, #200] @ 79ab50 <__cxa_atexit@plt+0x78ebac> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r9, r6, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + stmib r3, {r0, r7, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #9 │ │ │ │ - bx ip │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r8, ror #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a8048 <__cxa_atexit@plt+0x79c0a4> │ │ │ │ - ldr r3, [pc, #40] @ 7a8060 <__cxa_atexit@plt+0x79c0bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7a8064 <__cxa_atexit@plt+0x79c0c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r0, lsr #23 │ │ │ │ - smlalbteq r5, r9, ip, lr │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a80a4 <__cxa_atexit@plt+0x79c100> │ │ │ │ - ldr r3, [pc, #44] @ 7a80bc <__cxa_atexit@plt+0x79c118> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #5 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7a80c0 <__cxa_atexit@plt+0x79c11c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, ip, asr #22 │ │ │ │ - hvceq 38372 @ 0x95e4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7a80f4 <__cxa_atexit@plt+0x79c150> │ │ │ │ - ldr r3, [pc, #32] @ 7a8104 <__cxa_atexit@plt+0x79c160> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + bhi 79ab34 <__cxa_atexit@plt+0x78eb90> │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + ldr r7, [pc, #144] @ 79ab60 <__cxa_atexit@plt+0x78ebbc> │ │ │ │ + mov r3, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #120] @ 79ab64 <__cxa_atexit@plt+0x78ebc0> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r6, [pc, #96] @ 79ab5c <__cxa_atexit@plt+0x78ebb8> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r3, [pc, #52] @ 79ab58 <__cxa_atexit@plt+0x78ebb4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #12] @ 7a8108 <__cxa_atexit@plt+0x79c164> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 79ab54 <__cxa_atexit@plt+0x78ebb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r9, ip, lsr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq fp, r0, asr #28 │ │ │ │ + ldrdeq r5, [sl, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffff4d3c │ │ │ │ + cmpeq fp, ip, lsl #3 │ │ │ │ + smlaltbeq r5, sl, r8, pc @ │ │ │ │ + andeq r0, r0, r7, lsl #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79aa44 <__cxa_atexit@plt+0x78eaa0> │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a8148 <__cxa_atexit@plt+0x79c1a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 7a8154 <__cxa_atexit@plt+0x79c1b0> │ │ │ │ + bcc 79abc0 <__cxa_atexit@plt+0x78ec1c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #28] @ 79abcc <__cxa_atexit@plt+0x78ec28> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r8, lsr #21 │ │ │ │ - teqeq r2, r3, lsl #14 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, sp, lsr r7 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, r8, ror r7 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, r1 @ │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, r2 @ │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, sl, lsr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r3, r2 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, r2, ror #16 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r4, r5 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, pc @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8288 <__cxa_atexit@plt+0x79c2e4> │ │ │ │ - ldr r3, [pc, #120] @ 7a82b0 <__cxa_atexit@plt+0x79c30c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7a8278 <__cxa_atexit@plt+0x79c2d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a8298 <__cxa_atexit@plt+0x79c2f4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #88] @ 7a82b8 <__cxa_atexit@plt+0x79c314> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7a82b4 <__cxa_atexit@plt+0x79c310> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01495c9c │ │ │ │ - cmpeq sl, r4, asr #5 │ │ │ │ + cmpeq fp, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a82f8 <__cxa_atexit@plt+0x79c354> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ 7a8304 <__cxa_atexit@plt+0x79c360> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79ac10 <__cxa_atexit@plt+0x78ec6c> │ │ │ │ + ldr r2, [pc, #44] @ 79ac28 <__cxa_atexit@plt+0x78ec84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, asr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a83a0 <__cxa_atexit@plt+0x79c3fc> │ │ │ │ - ldr r2, [pc, #136] @ 7a83b0 <__cxa_atexit@plt+0x79c40c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7a837c <__cxa_atexit@plt+0x79c3d8> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r1, #1 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - blt 7a838c <__cxa_atexit@plt+0x79c3e8> │ │ │ │ - ldr r5, [pc, #92] @ 7a83bc <__cxa_atexit@plt+0x79c418> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7a83b4 <__cxa_atexit@plt+0x79c410> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a83b8 <__cxa_atexit@plt+0x79c414> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmpeq sl, r8, lsl #2 │ │ │ │ - smlalbbeq r5, r9, r8, fp │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - blt 7a8400 <__cxa_atexit@plt+0x79c45c> │ │ │ │ - ldr r1, [pc, #40] @ 7a8414 <__cxa_atexit@plt+0x79c470> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #16] @ 7a8418 <__cxa_atexit@plt+0x79c474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x015a3094 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bge 7a8464 <__cxa_atexit@plt+0x79c4c0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #40] @ 7a8478 <__cxa_atexit@plt+0x79c4d4> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #16] @ 7a847c <__cxa_atexit@plt+0x79c4d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - cmpeq sl, r0, lsr r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8518 <__cxa_atexit@plt+0x79c574> │ │ │ │ - ldr r2, [pc, #136] @ 7a8528 <__cxa_atexit@plt+0x79c584> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7a84f4 <__cxa_atexit@plt+0x79c550> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r1, #1 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - blt 7a8504 <__cxa_atexit@plt+0x79c560> │ │ │ │ - ldr r5, [pc, #92] @ 7a8534 <__cxa_atexit@plt+0x79c590> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7a852c <__cxa_atexit@plt+0x79c588> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a8530 <__cxa_atexit@plt+0x79c58c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x015a2f90 │ │ │ │ - cmpeq r9, r0, lsl sl │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8580 <__cxa_atexit@plt+0x79c5dc> │ │ │ │ - ldr r3, [pc, #56] @ 7a8590 <__cxa_atexit@plt+0x79c5ec> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #20] @ 79ac2c <__cxa_atexit@plt+0x78ec88> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7a8570 <__cxa_atexit@plt+0x79c5cc> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a8594 <__cxa_atexit@plt+0x79c5f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r5, [r9, #-144] @ 0xffffff70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79ac70 <__cxa_atexit@plt+0x78eccc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79ac88 <__cxa_atexit@plt+0x78ece4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a85f4 <__cxa_atexit@plt+0x79c650> │ │ │ │ - ldr r3, [pc, #56] @ 7a8604 <__cxa_atexit@plt+0x79c660> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #20] @ 79ac8c <__cxa_atexit@plt+0x78ece8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7a85e4 <__cxa_atexit@plt+0x79c640> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrheq r0, [fp, #-252] @ 0xffffff04 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79ad60 <__cxa_atexit@plt+0x78edbc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r7, #9] │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + cmp r9, sl │ │ │ │ + bne 79ad38 <__cxa_atexit@plt+0x78ed94> │ │ │ │ + ldr r9, [pc, #196] @ 79ad8c <__cxa_atexit@plt+0x78ede8> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr lr, [pc, #192] @ 79ad90 <__cxa_atexit@plt+0x78edec> │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + bhi 79ad78 <__cxa_atexit@plt+0x78edd4> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, #0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str sl, [r7, #-16]! │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7a8608 <__cxa_atexit@plt+0x79c664> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, r0, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a86b8 <__cxa_atexit@plt+0x79c714> │ │ │ │ - ldr r3, [pc, #116] @ 7a86c8 <__cxa_atexit@plt+0x79c724> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r6, [pc, #92] @ 79ad9c <__cxa_atexit@plt+0x78edf8> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r3, [pc, #48] @ 79ad98 <__cxa_atexit@plt+0x78edf4> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 7a8698 <__cxa_atexit@plt+0x79c6f4> │ │ │ │ - ldr r2, [pc, #100] @ 7a86cc <__cxa_atexit@plt+0x79c728> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq 7a86a8 <__cxa_atexit@plt+0x79c704> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [pc, #76] @ 7a86d0 <__cxa_atexit@plt+0x79c72c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7a86d4 <__cxa_atexit@plt+0x79c730> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 79ad94 <__cxa_atexit@plt+0x78edf0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffff334 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + hvceq 42452 @ 0xa5d4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq sl, r0, lsr #29 │ │ │ │ - smlalbbeq r5, r9, r4, r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r7, lsl #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #60] @ 7a8724 <__cxa_atexit@plt+0x79c780> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a871c <__cxa_atexit@plt+0x79c778> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ 7a8728 <__cxa_atexit@plt+0x79c784> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, ip, lsl lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79ac90 <__cxa_atexit@plt+0x78ecec> │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #16] @ 7a8758 <__cxa_atexit@plt+0x79c7b4> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r2, [sl, #-220] @ 0xffffff24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a87cc <__cxa_atexit@plt+0x79c828> │ │ │ │ - ldr r3, [pc, #120] @ 7a87f4 <__cxa_atexit@plt+0x79c850> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7a87bc <__cxa_atexit@plt+0x79c818> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7a87dc <__cxa_atexit@plt+0x79c838> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #88] @ 7a87fc <__cxa_atexit@plt+0x79c858> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7a87f8 <__cxa_atexit@plt+0x79c854> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79adf4 <__cxa_atexit@plt+0x78ee50> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #28] @ 79ae00 <__cxa_atexit@plt+0x78ee5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - hvceq 38260 @ 0x9574 │ │ │ │ - cmpeq sl, r0, lsl #27 │ │ │ │ + cmpeq fp, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a883c <__cxa_atexit@plt+0x79c898> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ 7a8848 <__cxa_atexit@plt+0x79c8a4> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79ae44 <__cxa_atexit@plt+0x78eea0> │ │ │ │ + ldr r2, [pc, #44] @ 79ae5c <__cxa_atexit@plt+0x78eeb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrsheq r2, [sl, #-204] @ 0xffffff34 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a88a4 <__cxa_atexit@plt+0x79c900> │ │ │ │ - ldr r3, [pc, #72] @ 7a88b4 <__cxa_atexit@plt+0x79c910> │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 7a8894 <__cxa_atexit@plt+0x79c8f0> │ │ │ │ - ldr r3, [pc, #52] @ 7a88b8 <__cxa_atexit@plt+0x79c914> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - mov r8, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a88bc <__cxa_atexit@plt+0x79c918> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - smlaltbeq r5, r9, r0, r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7a88e0 <__cxa_atexit@plt+0x79c93c> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #20] @ 79ae60 <__cxa_atexit@plt+0x78eebc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, ip, ror #27 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a8918 <__cxa_atexit@plt+0x79c974> │ │ │ │ - ldr r2, [pc, #28] @ 7a8924 <__cxa_atexit@plt+0x79c980> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 79aea4 <__cxa_atexit@plt+0x78ef00> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79aebc <__cxa_atexit@plt+0x78ef18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r3, [pc, #20] @ 79aec0 <__cxa_atexit@plt+0x78ef1c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, lsl #27 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 79af70 <__cxa_atexit@plt+0x78efcc> │ │ │ │ + ldr r1, [pc, #172] @ 79af90 <__cxa_atexit@plt+0x78efec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r2, #1] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r1, #16 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + ldr r1, [pc, #144] @ 79af94 <__cxa_atexit@plt+0x78eff0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r3, r0, #4 │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r3, #255 @ 0xff │ │ │ │ + str r2, [r5, #32] │ │ │ │ + mov r2, #0 │ │ │ │ + orr r3, r3, #65280 @ 0xff00 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + b 79afb8 <__cxa_atexit@plt+0x78f014> │ │ │ │ + ldr r7, [pc, #32] @ 79af98 <__cxa_atexit@plt+0x78eff4> │ │ │ │ + mov fp, r8 │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r7, r2 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, asr r3 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a89a8 <__cxa_atexit@plt+0x79ca04> │ │ │ │ - ldr r7, [pc, #112] @ 7a89bc <__cxa_atexit@plt+0x79ca18> │ │ │ │ + cmpeq fp, r4, lsl #27 │ │ │ │ + cmpeq fp, r8, ror sp │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + cmpeq sl, ip, lsl ip │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79aec4 <__cxa_atexit@plt+0x78ef20> │ │ │ │ + mov ip, r4 │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ + mov lr, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + cmp r4, #0 │ │ │ │ + str r8, [sp, #16] │ │ │ │ + beq 79b0a4 <__cxa_atexit@plt+0x78f100> │ │ │ │ + ldr fp, [r1, #4] │ │ │ │ + ldr sl, [r1, #12] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ + rsb r0, r4, #0 │ │ │ │ + and r8, r4, r0 │ │ │ │ + mov r0, #255 @ 0xff │ │ │ │ + orr r0, r0, #65280 @ 0xff00 │ │ │ │ + tst r8, r0 │ │ │ │ + bne 79b0ec <__cxa_atexit@plt+0x78f148> │ │ │ │ + add r0, r2, sl, lsl #2 │ │ │ │ + ldr r5, [r1, #24] │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r2, [pc, #448] @ 79b1dc <__cxa_atexit@plt+0x78f238> │ │ │ │ + add r3, r5, fp, lsl #2 │ │ │ │ + add r6, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 79b080 <__cxa_atexit@plt+0x78f0dc> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r6] │ │ │ │ + strex r3, r9, [r6] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79b034 <__cxa_atexit@plt+0x78f090> │ │ │ │ + ldr r0, [pc, #404] @ 79b1e0 <__cxa_atexit@plt+0x78f23c> │ │ │ │ + add sl, sl, #1 │ │ │ │ + add fp, fp, #1 │ │ │ │ + cmp r8, r4 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [sp, #20] │ │ │ │ + str fp, [r1, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + eor r0, r8, r4 │ │ │ │ + mov r4, r0 │ │ │ │ + str r2, [r1, #8] │ │ │ │ + str sl, [r1, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ + bne 79afe4 <__cxa_atexit@plt+0x78f040> │ │ │ │ + b 79b0a4 <__cxa_atexit@plt+0x78f100> │ │ │ │ + stmib sp, {r1, lr} │ │ │ │ + ldr r1, [r6] │ │ │ │ + mov r0, ip │ │ │ │ + str ip, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + ldmib sp, {r1, lr} │ │ │ │ + b 79b030 <__cxa_atexit@plt+0x78f08c> │ │ │ │ + ldr r0, [ip, #804] @ 0x324 │ │ │ │ + add r3, lr, #8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 79b1a8 <__cxa_atexit@plt+0x78f204> │ │ │ │ + ldr r0, [r1, #36]! @ 0x24 │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r7, [r1, #-12] │ │ │ │ + ldr r1, [pc, #288] @ 79b1e8 <__cxa_atexit@plt+0x78f244> │ │ │ │ + mov r4, ip │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #272] @ 79b1ec <__cxa_atexit@plt+0x78f248> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + stmib lr, {r1, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ + add r7, r2, sl, lsl #2 │ │ │ │ + add r0, r0, r3, lsl #2 │ │ │ │ + ldr r2, [pc, #204] @ 79b1d0 <__cxa_atexit@plt+0x78f22c> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ + str r4, [r3, #28] │ │ │ │ + stmib r3, {r8, sl} │ │ │ │ + beq 79b170 <__cxa_atexit@plt+0x78f1cc> │ │ │ │ + ldr r7, [pc, #156] @ 79b1d4 <__cxa_atexit@plt+0x78f230> │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r1, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8} │ │ │ │ - beq 7a8990 <__cxa_atexit@plt+0x79c9ec> │ │ │ │ - ldr r7, [pc, #96] @ 7a89c0 <__cxa_atexit@plt+0x79ca1c> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - beq 7a899c <__cxa_atexit@plt+0x79c9f8> │ │ │ │ - ldr r1, [pc, #72] @ 7a89c4 <__cxa_atexit@plt+0x79ca20> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - mov r8, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ + str r7, [r1, #-12] │ │ │ │ + beq 79b18c <__cxa_atexit@plt+0x78f1e8> │ │ │ │ + ldr r0, [pc, #136] @ 79b1d8 <__cxa_atexit@plt+0x78f234> │ │ │ │ + ldr r8, [r1] │ │ │ │ + ldr r7, [r1, #20] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ ldr r0, [r9] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7a89c8 <__cxa_atexit@plt+0x79ca24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0149559c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 7a8a10 <__cxa_atexit@plt+0x79ca6c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a8a08 <__cxa_atexit@plt+0x79ca64> │ │ │ │ - ldr r2, [pc, #28] @ 7a8a14 <__cxa_atexit@plt+0x79ca70> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #20] @ 7a8a3c <__cxa_atexit@plt+0x79ca98> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a94754 <__cxa_atexit@plt+0x1a887b0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r5, [pc, #52] @ 79b1e4 <__cxa_atexit@plt+0x78f240> │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, #8 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r1, #20]! │ │ │ │ + str r6, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + cmpeq fp, r0, lsl r6 │ │ │ │ + cmpeq fp, r0, lsl ip │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x015b0b9c │ │ │ │ + cmpeq fp, r8, asr #22 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79b234 <__cxa_atexit@plt+0x78f290> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [pc, #48] @ 79b24c <__cxa_atexit@plt+0x78f2a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 79b250 <__cxa_atexit@plt+0x78f2ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8ad4 <__cxa_atexit@plt+0x79cb30> │ │ │ │ - ldr r3, [pc, #112] @ 7a8ae4 <__cxa_atexit@plt+0x79cb40> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r3, [pc, #24] @ 79b254 <__cxa_atexit@plt+0x78f2b0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 7a8ab4 <__cxa_atexit@plt+0x79cb10> │ │ │ │ - ldr r2, [pc, #96] @ 7a8ae8 <__cxa_atexit@plt+0x79cb44> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq 7a8ac4 <__cxa_atexit@plt+0x79cb20> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, asr sl │ │ │ │ + ldrsheq r0, [fp, #-156] @ 0xffffff64 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmpeq sl, r0, ror #18 │ │ │ │ + andeq r0, r0, fp, lsr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #56] @ 79b2a8 <__cxa_atexit@plt+0x78f304> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 79b29c <__cxa_atexit@plt+0x78f2f8> │ │ │ │ + ldr r3, [pc, #32] @ 79b2ac <__cxa_atexit@plt+0x78f308> │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq sl, r8, lsl #18 │ │ │ │ + andeq r0, r0, fp, lsr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 79b2dc <__cxa_atexit@plt+0x78f338> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + ldrdeq r5, [sl, #-136] @ 0xffffff78 │ │ │ │ + andeq r0, r0, fp, ror #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + add fp, r5, #20 │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + ldm fp, {r2, r6, fp} │ │ │ │ + ldr r3, [pc, #144] @ 79b3a0 <__cxa_atexit@plt+0x78f3fc> │ │ │ │ + add r0, sl, r9, lsl #2 │ │ │ │ + add r8, r0, #8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79b378 <__cxa_atexit@plt+0x78f3d4> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldrex r3, [r8] │ │ │ │ + strex r3, r7, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79b32c <__cxa_atexit@plt+0x78f388> │ │ │ │ + ldr r0, [pc, #96] @ 79b3a4 <__cxa_atexit@plt+0x78f400> │ │ │ │ + add r3, r2, #1 │ │ │ │ + add r2, r9, #1 │ │ │ │ + mov r8, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r0, [sl] │ │ │ │ + bic r0, fp, r1 │ │ │ │ + add r1, r6, #1 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r0, [r5, #28] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, ip │ │ │ │ + b 79afb8 <__cxa_atexit@plt+0x78f014> │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r8] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {r4, ip, lr} │ │ │ │ + mov r4, r2 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp] │ │ │ │ + mov r2, r4 │ │ │ │ + ldmib sp, {r4, ip, lr} │ │ │ │ + b 79b324 <__cxa_atexit@plt+0x78f380> │ │ │ │ + cmpeq fp, ip, lsl r3 │ │ │ │ + cmpeq fp, r8, lsl r9 │ │ │ │ + cmpeq sl, r0, lsl r8 │ │ │ │ + andeq r0, r0, r6, asr #10 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + mov r3, #0 │ │ │ │ + add r2, r2, #4 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 79b3e0 <__cxa_atexit@plt+0x78f43c> │ │ │ │ + str r8, [sp, #16] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + cmp r8, #0 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + beq 79b56c <__cxa_atexit@plt+0x78f5c8> │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ldm r5, {r6, r9} │ │ │ │ + b 79b420 <__cxa_atexit@plt+0x78f47c> │ │ │ │ + eor r7, fp, r8 │ │ │ │ + cmp fp, r8 │ │ │ │ + mov r8, r7 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 79b56c <__cxa_atexit@plt+0x78f5c8> │ │ │ │ + rsb r1, r8, #0 │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + and fp, r8, r1 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + uxth r2, fp │ │ │ │ + tst r7, r2 │ │ │ │ + bne 79b5b0 <__cxa_atexit@plt+0x78f60c> │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + add r7, sl, r4, lsl #2 │ │ │ │ + add r7, r7, #8 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r9, [sp, #28] │ │ │ │ + beq 79b4c4 <__cxa_atexit@plt+0x78f520> │ │ │ │ + add r0, r0, r6, lsl #2 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #548] @ 79b69c <__cxa_atexit@plt+0x78f6f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 79b524 <__cxa_atexit@plt+0x78f580> │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r9, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 79b488 <__cxa_atexit@plt+0x78f4e4> │ │ │ │ + ldr r0, [pc, #512] @ 79b6a0 <__cxa_atexit@plt+0x78f6fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r9, [sp, #28] │ │ │ │ + add r4, r4, #1 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r0, [sl] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + b 79b408 <__cxa_atexit@plt+0x78f464> │ │ │ │ + add r0, r3, r9, lsl #2 │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #460] @ 79b6a8 <__cxa_atexit@plt+0x78f704> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79b548 <__cxa_atexit@plt+0x78f5a4> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r9, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79b4ec <__cxa_atexit@plt+0x78f548> │ │ │ │ + ldr r0, [pc, #424] @ 79b6ac <__cxa_atexit@plt+0x78f708> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r9, [sp, #28] │ │ │ │ + str r0, [sl] │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + add r9, r9, #1 │ │ │ │ + b 79b408 <__cxa_atexit@plt+0x78f464> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ + str ip, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + b 79b484 <__cxa_atexit@plt+0x78f4e0> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, ip │ │ │ │ + mov r4, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mov lr, r4 │ │ │ │ + b 79b4e8 <__cxa_atexit@plt+0x78f544> │ │ │ │ + ldr r7, [ip, #804] @ 0x324 │ │ │ │ + add r3, lr, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 79b668 <__cxa_atexit@plt+0x78f6c4> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, ip │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #288] @ 79b6b0 <__cxa_atexit@plt+0x78f70c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #276] @ 79b6b4 <__cxa_atexit@plt+0x78f710> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + stmib lr, {r1, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ + add r7, r0, r6, lsl #2 │ │ │ │ + add r0, r3, r9, lsl #2 │ │ │ │ + ldr r2, [pc, #208] @ 79b690 <__cxa_atexit@plt+0x78f6ec> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr sl, [r0, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + beq 79b630 <__cxa_atexit@plt+0x78f68c> │ │ │ │ + ldr r7, [pc, #156] @ 79b694 <__cxa_atexit@plt+0x78f6f0> │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 79b64c <__cxa_atexit@plt+0x78f6a8> │ │ │ │ + ldr r0, [pc, #136] @ 79b698 <__cxa_atexit@plt+0x78f6f4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a8aec <__cxa_atexit@plt+0x79cb48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 79b6a4 <__cxa_atexit@plt+0x78f700> │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - hvceq 38216 @ 0x9548 │ │ │ │ + str r7, [r5, #32]! │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r6, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + ldrheq r0, [fp, #-28] @ 0xffffffe4 │ │ │ │ + cmpeq fp, r8, asr #15 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq fp, r8, asr r1 │ │ │ │ + cmpeq fp, r4, ror #14 │ │ │ │ + ldrsbeq r0, [fp, #-104] @ 0xffffff98 │ │ │ │ + cmpeq fp, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 7a8b38 <__cxa_atexit@plt+0x79cb94> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a8b30 <__cxa_atexit@plt+0x79cb8c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79b6fc <__cxa_atexit@plt+0x78f758> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 79b714 <__cxa_atexit@plt+0x78f770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 79b718 <__cxa_atexit@plt+0x78f774> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [pc, #24] @ 79b71c <__cxa_atexit@plt+0x78f778> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r8, lsl #11 │ │ │ │ + cmpeq fp, r4, lsr r5 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + @ instruction: 0x014a5498 │ │ │ │ + andeq r5, r0, ip, lsr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #56] @ 79b770 <__cxa_atexit@plt+0x78f7cc> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 79b764 <__cxa_atexit@plt+0x78f7c0> │ │ │ │ + ldr r3, [pc, #32] @ 79b774 <__cxa_atexit@plt+0x78f7d0> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8c24 <__cxa_atexit@plt+0x79cc80> │ │ │ │ - ldr r3, [pc, #192] @ 7a8c44 <__cxa_atexit@plt+0x79cca0> │ │ │ │ - tst r9, #3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq sl, r0, asr #8 │ │ │ │ + andeq r5, r0, ip, lsr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 79b7a4 <__cxa_atexit@plt+0x78f800> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 7a8c04 <__cxa_atexit@plt+0x79cc60> │ │ │ │ - ldr r2, [pc, #176] @ 7a8c48 <__cxa_atexit@plt+0x79cca4> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - beq 7a8c14 <__cxa_atexit@plt+0x79cc70> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - add r7, r8, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #144] @ 7a8c4c <__cxa_atexit@plt+0x79cca8> │ │ │ │ - add r7, r7, #8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmpeq sl, r0, lsl r4 │ │ │ │ + andeq r5, r0, ip, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + mov ip, r6 │ │ │ │ + add r3, r8, fp, lsl #2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldr r3, [pc, #144] @ 79b87c <__cxa_atexit@plt+0x78f8d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a8c34 <__cxa_atexit@plt+0x79cc90> │ │ │ │ + bne 79b84c <__cxa_atexit@plt+0x78f8a8> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, sl, [r7] │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r7, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a8bd4 <__cxa_atexit@plt+0x79cc30> │ │ │ │ - ldr r7, [pc, #100] @ 7a8c50 <__cxa_atexit@plt+0x79ccac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #92] @ 7a8c54 <__cxa_atexit@plt+0x79ccb0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bne 79b800 <__cxa_atexit@plt+0x78f85c> │ │ │ │ + ldr r3, [pc, #104] @ 79b880 <__cxa_atexit@plt+0x78f8dc> │ │ │ │ + bic r1, r6, r1 │ │ │ │ + mov r6, ip │ │ │ │ + add r0, fp, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r3, [r8] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r8, lr │ │ │ │ + str r1, [r9, #20] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r9, #16] │ │ │ │ + str r0, [r9, #24] │ │ │ │ + b 79b3e0 <__cxa_atexit@plt+0x78f43c> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + add r3, sp, #8 │ │ │ │ + stm r3, {r4, ip, lr} │ │ │ │ + mov r4, r2 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add lr, sp, #8 │ │ │ │ + mov r2, r4 │ │ │ │ + ldm lr, {r4, ip, lr} │ │ │ │ + b 79b7f8 <__cxa_atexit@plt+0x78f854> │ │ │ │ + cmppeq sl, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ + cmpeq fp, r4, asr #8 │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79b94c <__cxa_atexit@plt+0x78f9a8> │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 79b928 <__cxa_atexit@plt+0x78f984> │ │ │ │ + ldr r9, [pc, #192] @ 79b978 <__cxa_atexit@plt+0x78f9d4> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr lr, [pc, #188] @ 79b97c <__cxa_atexit@plt+0x78f9d8> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + sub r9, r6, #1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + bhi 79b964 <__cxa_atexit@plt+0x78f9c0> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + mov r7, r5 │ │ │ │ + mov r3, #0 │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str sl, [r7, #-16]! │ │ │ │ + ldr r3, [r1, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stm r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7a8c58 <__cxa_atexit@plt+0x79ccb4> │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + ldr r2, [pc, #84] @ 79b988 <__cxa_atexit@plt+0x78f9e4> │ │ │ │ + str r6, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 796f04 <__cxa_atexit@plt+0x78af60> │ │ │ │ + ldr r3, [pc, #48] @ 79b984 <__cxa_atexit@plt+0x78f9e0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 79b980 <__cxa_atexit@plt+0x78f9dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a8bcc <__cxa_atexit@plt+0x79cc28> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - cmpeq sl, r4, ror sl │ │ │ │ - cmpeq sl, ip, lsr r0 │ │ │ │ - cmpeq sl, r4, lsr #17 │ │ │ │ - cmpeq r9, ip, lsr #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xffffe6a4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + smlalbbeq r5, sl, r8, r1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r1, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ 7a8cf4 <__cxa_atexit@plt+0x79cd50> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a8cdc <__cxa_atexit@plt+0x79cd38> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r7, r8, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #104] @ 7a8cf8 <__cxa_atexit@plt+0x79cd54> │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a8ce4 <__cxa_atexit@plt+0x79cd40> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a8cac <__cxa_atexit@plt+0x79cd08> │ │ │ │ - ldr r7, [pc, #56] @ 7a8cfc <__cxa_atexit@plt+0x79cd58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #48] @ 7a8d00 <__cxa_atexit@plt+0x79cd5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r5, #32] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79b884 <__cxa_atexit@plt+0x78f8e0> │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79b9e0 <__cxa_atexit@plt+0x78fa3c> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #28] @ 79b9ec <__cxa_atexit@plt+0x78fa48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq fp, r8, asr r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79ba30 <__cxa_atexit@plt+0x78fa8c> │ │ │ │ + ldr r2, [pc, #44] @ 79ba48 <__cxa_atexit@plt+0x78faa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a8ca4 <__cxa_atexit@plt+0x79cd00> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmpeq sl, r0, lsr #19 │ │ │ │ - cmpeq sl, r4, ror #30 │ │ │ │ - cmpeq sl, ip, asr #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 79ba4c <__cxa_atexit@plt+0x78faa8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq fp, r0, lsl #4 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r3, r8} │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r7, r9, r3, lsl #2 │ │ │ │ - ldr r3, [pc, #88] @ 7a8d78 <__cxa_atexit@plt+0x79cdd4> │ │ │ │ - add r7, r7, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79ba90 <__cxa_atexit@plt+0x78faec> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79baa8 <__cxa_atexit@plt+0x78fb04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 79baac <__cxa_atexit@plt+0x78fb08> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + @ instruction: 0x015b019c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79bb28 <__cxa_atexit@plt+0x78fb84> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 79bbe0 <__cxa_atexit@plt+0x78fc3c> │ │ │ │ + ldr r1, [pc, #312] @ 79bc24 <__cxa_atexit@plt+0x78fc80> │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #296] @ 79bc28 <__cxa_atexit@plt+0x78fc84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + add lr, r6, #28 │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stm lr, {r2, r6, r9} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r8, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 79bbf0 <__cxa_atexit@plt+0x78fc4c> │ │ │ │ + ldr r1, [pc, #212] @ 79bc10 <__cxa_atexit@plt+0x78fc6c> │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r8, #47 @ 0x2f │ │ │ │ + mov r7, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [sl, #16]! │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str r7, [sl, #4] │ │ │ │ + str r3, [sl, #8] │ │ │ │ + ldr r7, [pc, #180] @ 79bc14 <__cxa_atexit@plt+0x78fc70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [sl, #-8] │ │ │ │ + str r0, [sl, #-4] │ │ │ │ + str r7, [sl, #-12] │ │ │ │ + str r7, [sl, #16] │ │ │ │ + mov r7, sl │ │ │ │ + str r1, [sl, #20] │ │ │ │ + str lr, [sl, #24] │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r3, [pc, #144] @ 79bc18 <__cxa_atexit@plt+0x78fc74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7a8d68 <__cxa_atexit@plt+0x79cdc4> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r8, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7a8d38 <__cxa_atexit@plt+0x79cd94> │ │ │ │ - ldr r7, [pc, #44] @ 7a8d7c <__cxa_atexit@plt+0x79cdd8> │ │ │ │ + bne 79bc00 <__cxa_atexit@plt+0x78fc5c> │ │ │ │ + sub r3, r8, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 79bba0 <__cxa_atexit@plt+0x78fbfc> │ │ │ │ + ldr r7, [pc, #100] @ 79bc1c <__cxa_atexit@plt+0x78fc78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r7, [r9] │ │ │ │ - ldr r7, [pc, #36] @ 7a8d80 <__cxa_atexit@plt+0x79cddc> │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #84] @ 79bc20 <__cxa_atexit@plt+0x78fc7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r8, #5 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r4 │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7a8d30 <__cxa_atexit@plt+0x79cd8c> │ │ │ │ - cmpeq sl, r0, lsl r9 │ │ │ │ - ldrsbeq r2, [sl, #-232] @ 0xffffff18 │ │ │ │ - cmpeq sl, r0, asr #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 79bb94 <__cxa_atexit@plt+0x78fbf0> │ │ │ │ + cmpeq fp, r0, lsr #2 │ │ │ │ + cmpeq fp, ip, asr #1 │ │ │ │ + cmppeq sl, ip, lsr #21 @ p-variant is OBSOLETE │ │ │ │ + cmpeq fp, r0, ror r0 │ │ │ │ + cmpeq fp, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffe3fc │ │ │ │ + cmpeq fp, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8e00 <__cxa_atexit@plt+0x79ce5c> │ │ │ │ - ldr r3, [pc, #108] @ 7a8e10 <__cxa_atexit@plt+0x79ce6c> │ │ │ │ - tst r9, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79bc6c <__cxa_atexit@plt+0x78fcc8> │ │ │ │ + ldr r2, [pc, #44] @ 79bc84 <__cxa_atexit@plt+0x78fce0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 79bc88 <__cxa_atexit@plt+0x78fce4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 7a8de0 <__cxa_atexit@plt+0x79ce3c> │ │ │ │ - ldr r2, [pc, #92] @ 7a8e14 <__cxa_atexit@plt+0x79ce70> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmppeq sl, r4, asr #31 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79bccc <__cxa_atexit@plt+0x78fd28> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79bce4 <__cxa_atexit@plt+0x78fd40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 79bce8 <__cxa_atexit@plt+0x78fd44> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmppeq sl, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #76] @ 79bd58 <__cxa_atexit@plt+0x78fdb4> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #68] @ 79bd5c <__cxa_atexit@plt+0x78fdb8> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #56] @ 79bd64 <__cxa_atexit@plt+0x78fdc0> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #44] @ 79bd60 <__cxa_atexit@plt+0x78fdbc> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #44] @ 79bd68 <__cxa_atexit@plt+0x78fdc4> │ │ │ │ + mov r8, #0 │ │ │ │ + mul r3, r0, lr │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq 7a8df0 <__cxa_atexit@plt+0x79ce4c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + stmda r5, {r2, r3, r9} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r6, lsr #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 79bd98 <__cxa_atexit@plt+0x78fdf4> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r0, [pc, #204] @ 79be88 <__cxa_atexit@plt+0x78fee4> │ │ │ │ + orr r7, r7, r2 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 79be0c <__cxa_atexit@plt+0x78fe68> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79be48 <__cxa_atexit@plt+0x78fea4> │ │ │ │ + ldr r7, [pc, #164] @ 79be98 <__cxa_atexit@plt+0x78fef4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79be68 <__cxa_atexit@plt+0x78fec4> │ │ │ │ + ldr r3, [pc, #104] @ 79be94 <__cxa_atexit@plt+0x78fef0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a8e18 <__cxa_atexit@plt+0x79ce74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #64] @ 79be90 <__cxa_atexit@plt+0x78feec> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq r9, r4, asr r1 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 79be7c <__cxa_atexit@plt+0x78fed8> │ │ │ │ + ldr r6, [pc, #28] @ 79be8c <__cxa_atexit@plt+0x78fee8> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmppeq sl, r4, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsheq pc, [sl, #-208] @ 0xffffff30 @ │ │ │ │ + cmppeq sl, r0, lsr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 7a8e64 <__cxa_atexit@plt+0x79cec0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a8e5c <__cxa_atexit@plt+0x79ceb8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79bed8 <__cxa_atexit@plt+0x78ff34> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 79bef0 <__cxa_atexit@plt+0x78ff4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #20] @ 79bef4 <__cxa_atexit@plt+0x78ff50> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmppeq sl, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a8f10 <__cxa_atexit@plt+0x79cf6c> │ │ │ │ - ldr r3, [pc, #112] @ 7a8f20 <__cxa_atexit@plt+0x79cf7c> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79bf3c <__cxa_atexit@plt+0x78ff98> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 79bf54 <__cxa_atexit@plt+0x78ffb0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 79bf58 <__cxa_atexit@plt+0x78ffb4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 7a8ef0 <__cxa_atexit@plt+0x79cf4c> │ │ │ │ - ldr r2, [pc, #96] @ 7a8f24 <__cxa_atexit@plt+0x79cf80> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsheq pc, [sl, #-200] @ 0xffffff38 @ │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmpeq sl, ip, asr ip │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #20] @ 79bf88 <__cxa_atexit@plt+0x78ffe4> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 79bfb8 <__cxa_atexit@plt+0x790014> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq 7a8f00 <__cxa_atexit@plt+0x79cf5c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c03c <__cxa_atexit@plt+0x790098> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [pc, #124] @ 79c068 <__cxa_atexit@plt+0x7900c4> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 79c048 <__cxa_atexit@plt+0x7900a4> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a8f28 <__cxa_atexit@plt+0x79cf84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79c008 <__cxa_atexit@plt+0x790064> │ │ │ │ + ldr r3, [pc, #76] @ 79c06c <__cxa_atexit@plt+0x7900c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 79c070 <__cxa_atexit@plt+0x7900cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq r9, r8, asr #32 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 79c000 <__cxa_atexit@plt+0x79005c> │ │ │ │ + cmppeq sl, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sl, r8, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 7a8f74 <__cxa_atexit@plt+0x79cfd0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + smlalbbeq r4, sl, r0, sl │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 79c0c0 <__cxa_atexit@plt+0x79011c> │ │ │ │ + mov sl, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a8f6c <__cxa_atexit@plt+0x79cfc8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 798214 <__cxa_atexit@plt+0x78c270> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c194 <__cxa_atexit@plt+0x7901f0> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #204] @ 79c1bc <__cxa_atexit@plt+0x790218> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79c1c0 <__cxa_atexit@plt+0x79021c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79c1ac <__cxa_atexit@plt+0x790208> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79c158 <__cxa_atexit@plt+0x7901b4> │ │ │ │ + ldr r7, [pc, #84] @ 79c1c4 <__cxa_atexit@plt+0x790220> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79c1c8 <__cxa_atexit@plt+0x790224> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r3, [pc, #48] @ 79c1cc <__cxa_atexit@plt+0x790228> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79c14c <__cxa_atexit@plt+0x7901a8> │ │ │ │ + cmppeq sl, r0, ror fp @ p-variant is OBSOLETE │ │ │ │ + ldrsheq pc, [sl, #-76] @ 0xffffffb4 @ │ │ │ │ + ldrheq pc, [sl, #-164] @ 0xffffff5c @ │ │ │ │ + cmppeq sl, ip, ror #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + ldrdeq r4, [sl, #-156] @ 0xffffff64 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 79c21c <__cxa_atexit@plt+0x790278> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a9038 <__cxa_atexit@plt+0x79d094> │ │ │ │ - ldr r2, [pc, #136] @ 7a9048 <__cxa_atexit@plt+0x79d0a4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + add sl, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7a9014 <__cxa_atexit@plt+0x79d070> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r1, #1 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - blt 7a9024 <__cxa_atexit@plt+0x79d080> │ │ │ │ - ldr r5, [pc, #92] @ 7a9054 <__cxa_atexit@plt+0x79d0b0> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7a904c <__cxa_atexit@plt+0x79d0a8> │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + mov r7, r3 │ │ │ │ + b 799084 <__cxa_atexit@plt+0x78d0e0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c2f0 <__cxa_atexit@plt+0x79034c> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #204] @ 79c318 <__cxa_atexit@plt+0x790374> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79c31c <__cxa_atexit@plt+0x790378> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79c308 <__cxa_atexit@plt+0x790364> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79c2b4 <__cxa_atexit@plt+0x790310> │ │ │ │ + ldr r7, [pc, #84] @ 79c320 <__cxa_atexit@plt+0x79037c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a9050 <__cxa_atexit@plt+0x79d0ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79c324 <__cxa_atexit@plt+0x790380> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmpeq sl, r0, ror r4 │ │ │ │ - cmpeq r9, r4, lsr #30 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #48] @ 79c328 <__cxa_atexit@plt+0x790384> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79c2a8 <__cxa_atexit@plt+0x790304> │ │ │ │ + cmppeq sl, r4, lsl sl @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x015af990 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + smlaltteq r4, sl, r4, r7 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #32] @ 79c360 <__cxa_atexit@plt+0x7903bc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 79735c <__cxa_atexit@plt+0x78b3b8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - mov r2, #0 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - cmp r7, #1 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - blt 7a9098 <__cxa_atexit@plt+0x79d0f4> │ │ │ │ - ldr r1, [pc, #40] @ 7a90ac <__cxa_atexit@plt+0x79d108> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #16] @ 7a90b0 <__cxa_atexit@plt+0x79d10c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c434 <__cxa_atexit@plt+0x790490> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #204] @ 79c45c <__cxa_atexit@plt+0x7904b8> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79c460 <__cxa_atexit@plt+0x7904bc> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79c44c <__cxa_atexit@plt+0x7904a8> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79c3f8 <__cxa_atexit@plt+0x790454> │ │ │ │ + ldr r7, [pc, #84] @ 79c464 <__cxa_atexit@plt+0x7904c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79c468 <__cxa_atexit@plt+0x7904c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsheq r2, [sl, #-60] @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r3, [pc, #48] @ 79c46c <__cxa_atexit@plt+0x7904c8> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79c3ec <__cxa_atexit@plt+0x790448> │ │ │ │ + ldrsbeq pc, [sl, #-128] @ 0xffffff80 @ │ │ │ │ + cmppeq sl, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmpeq sl, r8, asr #14 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #16] @ 79c49c <__cxa_atexit@plt+0x7904f8> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - bge 7a90fc <__cxa_atexit@plt+0x79d158> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #40] @ 7a9110 <__cxa_atexit@plt+0x79d16c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #16] @ 7a9114 <__cxa_atexit@plt+0x79d170> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79c570 <__cxa_atexit@plt+0x7905cc> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #204] @ 79c598 <__cxa_atexit@plt+0x7905f4> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79c59c <__cxa_atexit@plt+0x7905f8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79c588 <__cxa_atexit@plt+0x7905e4> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79c534 <__cxa_atexit@plt+0x790590> │ │ │ │ + ldr r7, [pc, #84] @ 79c5a0 <__cxa_atexit@plt+0x7905fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79c5a4 <__cxa_atexit@plt+0x790600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x015a2398 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a9180 <__cxa_atexit@plt+0x79d1dc> │ │ │ │ - ldr r3, [pc, #88] @ 7a9190 <__cxa_atexit@plt+0x79d1ec> │ │ │ │ - mov r7, r5 │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r8, r9} │ │ │ │ - beq 7a9170 <__cxa_atexit@plt+0x79d1cc> │ │ │ │ - ldr r7, [sl, #3] │ │ │ │ - ldr r3, [pc, #60] @ 7a9194 <__cxa_atexit@plt+0x79d1f0> │ │ │ │ + ldr r3, [pc, #48] @ 79c5a8 <__cxa_atexit@plt+0x790604> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, r9 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a9198 <__cxa_atexit@plt+0x79d1f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r4, [r9, #-208] @ 0xffffff30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #24] @ 7a91c8 <__cxa_atexit@plt+0x79d224> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79c528 <__cxa_atexit@plt+0x790584> │ │ │ │ + @ instruction: 0x015af794 │ │ │ │ + cmppeq sl, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq pc, [sl, #-104] @ 0xffffff98 @ │ │ │ │ + cmppeq sl, r0, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmpeq sl, r0, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ + strdeq r4, [sl, #-80] @ 0xffffffb0 │ │ │ │ + andeq r0, r0, r6, asr #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ mov r3, #0 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - cmp r7, #1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - blt 7a921c <__cxa_atexit@plt+0x79d278> │ │ │ │ - ldr r1, [pc, #40] @ 7a9228 <__cxa_atexit@plt+0x79d284> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - mov r3, #1 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, asr #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ + add r2, r2, #4 │ │ │ │ + mov r8, fp │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 79c600 <__cxa_atexit@plt+0x79065c> │ │ │ │ + str r8, [sp, #16] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + mov lr, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + cmp r8, #0 │ │ │ │ + str r7, [sp, #12] │ │ │ │ + beq 79c794 <__cxa_atexit@plt+0x7907f0> │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + ldm r5, {r6, r9} │ │ │ │ + b 79c640 <__cxa_atexit@plt+0x79069c> │ │ │ │ + eor r7, fp, r8 │ │ │ │ + cmp fp, r8 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 7a9280 <__cxa_atexit@plt+0x79d2dc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #40] @ 7a928c <__cxa_atexit@plt+0x79d2e8> │ │ │ │ - ldr r9, [r2, #8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 79c794 <__cxa_atexit@plt+0x7907f0> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + rsb r1, r8, #0 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + and fp, r8, r1 │ │ │ │ + mov r1, #255 @ 0xff │ │ │ │ + and r2, r7, fp │ │ │ │ + orr r1, r1, #65280 @ 0xff00 │ │ │ │ + tst r2, r1 │ │ │ │ + bne 79c7d8 <__cxa_atexit@plt+0x790834> │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + str r4, [sp, #24] │ │ │ │ + add r7, sl, r4, lsl #2 │ │ │ │ + add r7, r7, #8 │ │ │ │ + cmp r2, #0 │ │ │ │ + str r9, [sp, #28] │ │ │ │ + beq 79c6ec <__cxa_atexit@plt+0x790748> │ │ │ │ + add r0, r0, r6, lsl #2 │ │ │ │ + str r6, [sp, #20] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #548] @ 79c8c4 <__cxa_atexit@plt+0x790920> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r0] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 79c74c <__cxa_atexit@plt+0x7907a8> │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r7] │ │ │ │ + strex r0, r9, [r7] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 79c6b0 <__cxa_atexit@plt+0x79070c> │ │ │ │ + ldr r0, [pc, #512] @ 79c8c8 <__cxa_atexit@plt+0x790924> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r9, [sp, #28] │ │ │ │ + add r4, r4, #1 │ │ │ │ + add r6, r6, #1 │ │ │ │ + str r0, [sl] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + str r6, [r5] │ │ │ │ + b 79c628 <__cxa_atexit@plt+0x790684> │ │ │ │ + add r0, r3, r9, lsl #2 │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, r3, #1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r3, [r5, #20] │ │ │ │ - str r1, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #460] @ 79c8d0 <__cxa_atexit@plt+0x79092c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79c770 <__cxa_atexit@plt+0x7907cc> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r7] │ │ │ │ + strex r3, r9, [r7] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79c714 <__cxa_atexit@plt+0x790770> │ │ │ │ + ldr r0, [pc, #424] @ 79c8d4 <__cxa_atexit@plt+0x790930> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr r9, [sp, #28] │ │ │ │ + str r0, [sl] │ │ │ │ + add r4, r4, #1 │ │ │ │ + str r6, [r5] │ │ │ │ + str r4, [r5, #12] │ │ │ │ + add r9, r9, #1 │ │ │ │ + b 79c628 <__cxa_atexit@plt+0x790684> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ + str ip, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r1, #0 │ │ │ │ + b 79c6ac <__cxa_atexit@plt+0x790708> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, ip │ │ │ │ + mov r4, lr │ │ │ │ + str ip, [sp, #8] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr ip, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + mov lr, r4 │ │ │ │ + b 79c710 <__cxa_atexit@plt+0x79076c> │ │ │ │ + ldr r7, [ip, #804] @ 0x324 │ │ │ │ + add r3, lr, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 79c890 <__cxa_atexit@plt+0x7908ec> │ │ │ │ + ldr r0, [r5, #40]! @ 0x28 │ │ │ │ + mov r4, ip │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #288] @ 79c8d8 <__cxa_atexit@plt+0x790934> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + ldr r1, [pc, #276] @ 79c8dc <__cxa_atexit@plt+0x790938> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + stmib lr, {r1, r7} │ │ │ │ + sub r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a9300 <__cxa_atexit@plt+0x79d35c> │ │ │ │ - ldr r2, [pc, #96] @ 7a9310 <__cxa_atexit@plt+0x79d36c> │ │ │ │ + add r7, r0, r6, lsl #2 │ │ │ │ + add r0, r3, r9, lsl #2 │ │ │ │ + ldr r2, [pc, #208] @ 79c8b8 <__cxa_atexit@plt+0x790914> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr sl, [r0, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 7a92f0 <__cxa_atexit@plt+0x79d34c> │ │ │ │ - ldr r3, [sl, #3] │ │ │ │ - ldr r2, [pc, #68] @ 7a9314 <__cxa_atexit@plt+0x79d370> │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - sub r3, r1, #1 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + beq 79c858 <__cxa_atexit@plt+0x7908b4> │ │ │ │ + ldr r7, [pc, #156] @ 79c8bc <__cxa_atexit@plt+0x790918> │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 79c874 <__cxa_atexit@plt+0x7908d0> │ │ │ │ + ldr r0, [pc, #136] @ 79c8c0 <__cxa_atexit@plt+0x79091c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r4, ip │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a9318 <__cxa_atexit@plt+0x79d374> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #52] @ 79c8cc <__cxa_atexit@plt+0x790928> │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - hvceq 38084 @ 0x94c4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 7a934c <__cxa_atexit@plt+0x79d3a8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r3, r1, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - cmn r3, #1 │ │ │ │ - beq 7a9394 <__cxa_atexit@plt+0x79d3f0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #32] @ 7a93a0 <__cxa_atexit@plt+0x79d3fc> │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + str r7, [r5, #32]! │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + str r6, [ip, #828] @ 0x33c │ │ │ │ + mov r4, ip │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + muleq r0, r4, r1 │ │ │ │ + @ instruction: 0x015aef94 │ │ │ │ + cmppeq sl, r0, lsr #11 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmpeq sl, r0, lsr pc │ │ │ │ + cmppeq sl, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + ldrheq pc, [sl, #-64] @ 0xffffffc0 @ │ │ │ │ + cmppeq sl, ip, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r9, [r5] │ │ │ │ - sub r3, r7, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 7a93f0 <__cxa_atexit@plt+0x79d44c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r2, r2, r3, lsl #2 │ │ │ │ - ldr r1, [pc, #32] @ 7a93fc <__cxa_atexit@plt+0x79d458> │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a9510 <__cxa_atexit@plt+0x79d56c> │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a94b4 <__cxa_atexit@plt+0x79d510> │ │ │ │ - ldr r7, [pc, #192] @ 7a94ec <__cxa_atexit@plt+0x79d548> │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, r9, #28 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr lr, [r1, #12] │ │ │ │ - ldr sl, [r1, #16] │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - ldr r7, [r1, #24] │ │ │ │ - str r1, [r3, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r0, r7, #1 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr r1, [r1, #20] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r3, {r0, sl} │ │ │ │ - bcc 7a94c4 <__cxa_atexit@plt+0x79d520> │ │ │ │ - cmp r0, r1 │ │ │ │ - bge 7a94a4 <__cxa_atexit@plt+0x79d500> │ │ │ │ - add r2, lr, r0, lsl #2 │ │ │ │ - ldr ip, [pc, #124] @ 7a94f4 <__cxa_atexit@plt+0x79d550> │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mov r5, #0 │ │ │ │ - add ip, pc, ip │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - str ip, [r9, #4]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str sl, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r0, [r9, #24] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ + bcc 79c924 <__cxa_atexit@plt+0x790980> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 79c93c <__cxa_atexit@plt+0x790998> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 79c940 <__cxa_atexit@plt+0x79099c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 7a94f0 <__cxa_atexit@plt+0x79d54c> │ │ │ │ - mov r0, #28 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [pc, #24] @ 79c944 <__cxa_atexit@plt+0x7909a0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r4, rrx │ │ │ │ - smlaltbeq r4, r9, ip, sl │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7a9580 <__cxa_atexit@plt+0x79d5dc> │ │ │ │ - ldm r5, {r1, r7} │ │ │ │ - cmp r1, sl │ │ │ │ - bge 7a9574 <__cxa_atexit@plt+0x79d5d0> │ │ │ │ - ldr lr, [pc, #108] @ 7a95a4 <__cxa_atexit@plt+0x79d600> │ │ │ │ - add r2, r9, r1, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #24] @ 7a95a0 <__cxa_atexit@plt+0x79d5fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmppeq sl, r0, ror #6 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, ip, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + hvceq 42016 @ 0xa420 │ │ │ │ + andeq r3, r0, ip, lsr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #56] @ 79c998 <__cxa_atexit@plt+0x7909f4> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - strdeq r4, [r9, #-148] @ 0xffffff6c │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a9654 <__cxa_atexit@plt+0x79d6b0> │ │ │ │ - ldr r3, [pc, #196] @ 7a968c <__cxa_atexit@plt+0x79d6e8> │ │ │ │ tst sl, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 79c98c <__cxa_atexit@plt+0x7909e8> │ │ │ │ + ldr r3, [pc, #32] @ 79c99c <__cxa_atexit@plt+0x7909f8> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - beq 7a963c <__cxa_atexit@plt+0x79d698> │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 7a9664 <__cxa_atexit@plt+0x79d6c0> │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 7a964c <__cxa_atexit@plt+0x79d6a8> │ │ │ │ - ldr lr, [pc, #148] @ 7a9698 <__cxa_atexit@plt+0x79d6f4> │ │ │ │ - mov r7, #0 │ │ │ │ - ldr r3, [r1, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #56] @ 7a9694 <__cxa_atexit@plt+0x79d6f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7a9690 <__cxa_atexit@plt+0x79d6ec> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - bx r3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq r9, r8, lsl #18 │ │ │ │ - cmpeq r9, r8, lsr #18 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, #0 │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7a971c <__cxa_atexit@plt+0x79d778> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #1 │ │ │ │ - blt 7a970c <__cxa_atexit@plt+0x79d768> │ │ │ │ - ldr lr, [pc, #104] @ 7a9748 <__cxa_atexit@plt+0x79d7a4> │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r7, [r9, #8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmpeq sl, r8, lsl r2 │ │ │ │ + andeq r3, r0, ip, lsr #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 79c9cc <__cxa_atexit@plt+0x790a28> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + smlaltteq r4, sl, r8, r1 │ │ │ │ + andeq r3, r0, ip, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + mov ip, r6 │ │ │ │ + add r3, r8, fp, lsl #2 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldr r3, [pc, #144] @ 79caa4 <__cxa_atexit@plt+0x790b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79ca74 <__cxa_atexit@plt+0x790ad0> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r7, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79ca28 <__cxa_atexit@plt+0x790a84> │ │ │ │ + ldr r3, [pc, #104] @ 79caa8 <__cxa_atexit@plt+0x790b04> │ │ │ │ + bic r1, r6, r1 │ │ │ │ + mov r6, ip │ │ │ │ + add r0, fp, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ + str r3, [r8] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + mov r8, lr │ │ │ │ str r1, [r9, #20] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r9, #16] │ │ │ │ str r0, [r9, #24] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r3, [pc, #32] @ 7a9744 <__cxa_atexit@plt+0x79d7a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ + b 79c600 <__cxa_atexit@plt+0x79065c> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, r4 │ │ │ │ + add r3, sp, #8 │ │ │ │ + stm r3, {r4, ip, lr} │ │ │ │ + mov r4, r2 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add lr, sp, #8 │ │ │ │ + mov r2, r4 │ │ │ │ + ldm lr, {r4, ip, lr} │ │ │ │ + b 79ca20 <__cxa_atexit@plt+0x790a7c> │ │ │ │ + cmpeq sl, r0, lsr #24 │ │ │ │ + cmppeq sl, ip, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + cmpeq sl, ip, lsl #2 │ │ │ │ + andeq r0, r0, r7, asr #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r3, #0 │ │ │ │ + mov r8, fp │ │ │ │ + add r2, r2, #4 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + b 79cae4 <__cxa_atexit@plt+0x790b40> │ │ │ │ + str r8, [sp, #12] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + mov lr, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + cmp r8, #0 │ │ │ │ + str r7, [sp, #8] │ │ │ │ + beq 79cc74 <__cxa_atexit@plt+0x790cd0> │ │ │ │ + ldm r5, {r1, r2, r9} │ │ │ │ + b 79cb20 <__cxa_atexit@plt+0x790b7c> │ │ │ │ + eor r0, fp, r8 │ │ │ │ + cmp fp, r8 │ │ │ │ + mov r8, r0 │ │ │ │ + str r9, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + beq 79cc74 <__cxa_atexit@plt+0x790cd0> │ │ │ │ + add r6, r5, #28 │ │ │ │ + ldr r3, [r5, #40] @ 0x28 │ │ │ │ + rsb r0, r8, #0 │ │ │ │ + mov r7, r2 │ │ │ │ + ldm r6, {r2, r4, r6} │ │ │ │ + and fp, r8, r0 │ │ │ │ + and r0, fp, r6 │ │ │ │ + tst r0, r2 │ │ │ │ + bne 79ccf4 <__cxa_atexit@plt+0x790d50> │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ + str r1, [sp, #20] │ │ │ │ + add r0, r6, r1, lsl #2 │ │ │ │ + add sl, r0, #8 │ │ │ │ + tst r2, fp │ │ │ │ + beq 79cbc0 <__cxa_atexit@plt+0x790c1c> │ │ │ │ + add r4, r4, r7, lsl #2 │ │ │ │ + str r9, [sp, #16] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r9, [r4, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #616] @ 79cde0 <__cxa_atexit@plt+0x790e3c> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r4, [r1] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79cc20 <__cxa_atexit@plt+0x790c7c> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r9, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79cb8c <__cxa_atexit@plt+0x790be8> │ │ │ │ + ldr r0, [pc, #576] @ 79cde4 <__cxa_atexit@plt+0x790e40> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r9, [sp, #16] │ │ │ │ + str r0, [r6] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stm r5, {r1, r2} │ │ │ │ + b 79cb08 <__cxa_atexit@plt+0x790b64> │ │ │ │ + add r4, r3, r9, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #536] @ 79cdf0 <__cxa_atexit@plt+0x790e4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r3, [r1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79cc48 <__cxa_atexit@plt+0x790ca4> │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r3, [sl] │ │ │ │ + strex r3, r4, [sl] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79cbe8 <__cxa_atexit@plt+0x790c44> │ │ │ │ + ldr r0, [pc, #500] @ 79cdf4 <__cxa_atexit@plt+0x790e50> │ │ │ │ + mov r2, r7 │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r6] │ │ │ │ + add r1, r1, #1 │ │ │ │ str r1, [r5] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r2, #28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b 79cb08 <__cxa_atexit@plt+0x790b64> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ + mov r4, ip │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + mov r0, #0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov ip, r4 │ │ │ │ + b 79cb88 <__cxa_atexit@plt+0x790be4> │ │ │ │ + ldr r1, [sl] │ │ │ │ + mov r0, ip │ │ │ │ + str lr, [sp, #4] │ │ │ │ + str r9, [sp, #16] │ │ │ │ + mov r9, ip │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov ip, r9 │ │ │ │ + ldr lr, [sp, #4] │ │ │ │ + ldr r9, [sp, #16] │ │ │ │ + mov r0, #0 │ │ │ │ + b 79cbe4 <__cxa_atexit@plt+0x790c40> │ │ │ │ + ldr r0, [ip, #804] @ 0x324 │ │ │ │ + add r3, lr, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 79cdac <__cxa_atexit@plt+0x790e08> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ + ldr r4, [pc, #340] @ 79cde8 <__cxa_atexit@plt+0x790e44> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r7] │ │ │ │ + mov r4, #255 @ 0xff │ │ │ │ + orr r4, r4, #65280 @ 0xff00 │ │ │ │ + cmp r0, r4 │ │ │ │ + bne 79cccc <__cxa_atexit@plt+0x790d28> │ │ │ │ + ldr r0, [pc, #316] @ 79cdec <__cxa_atexit@plt+0x790e48> │ │ │ │ + add r6, lr, #8 │ │ │ │ + mov r4, ip │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stmib lr, {r0, r7} │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + sub r7, r3, #5 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r8, asr r8 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a97f0 <__cxa_atexit@plt+0x79d84c> │ │ │ │ - ldr r2, [pc, #148] @ 7a9800 <__cxa_atexit@plt+0x79d85c> │ │ │ │ + ldr r4, [pc, #296] @ 79cdfc <__cxa_atexit@plt+0x790e58> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r0, [lr, #12] │ │ │ │ + ldr r0, [r5, #48]! @ 0x30 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stmib lr, {r4, r7} │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r4, ip │ │ │ │ + bx r0 │ │ │ │ + add r7, r4, r7, lsl #2 │ │ │ │ + add r4, r3, r9, lsl #2 │ │ │ │ + ldr r2, [pc, #208] @ 79cdd4 <__cxa_atexit@plt+0x790e30> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldr sl, [r4, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7a97d4 <__cxa_atexit@plt+0x79d830> │ │ │ │ - mov r2, #0 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [pc, #112] @ 7a9804 <__cxa_atexit@plt+0x79d860> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - add r1, r1, #2 │ │ │ │ - cmp r0, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - blt 7a97e4 <__cxa_atexit@plt+0x79d840> │ │ │ │ - ldr r5, [pc, #84] @ 7a980c <__cxa_atexit@plt+0x79d868> │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r9, #3 │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + beq 79cd74 <__cxa_atexit@plt+0x790dd0> │ │ │ │ + ldr r7, [pc, #156] @ 79cdd8 <__cxa_atexit@plt+0x790e34> │ │ │ │ + tst sl, #3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 79cd90 <__cxa_atexit@plt+0x790dec> │ │ │ │ + ldr r0, [pc, #136] @ 79cddc <__cxa_atexit@plt+0x790e38> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ ldr r0, [r9] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r4, ip │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a9808 <__cxa_atexit@plt+0x79d864> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #68] @ 79cdf8 <__cxa_atexit@plt+0x790e54> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [ip, #828] @ 0x33c │ │ │ │ + str r0, [r5, #20]! │ │ │ │ + mov r4, ip │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrheq lr, [sl, #-168] @ 0xffffff58 │ │ │ │ + cmppeq sl, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq lr, [sl, #-248] @ 0xffffff08 │ │ │ │ + cmpeq sl, ip, ror #30 │ │ │ │ + cmpeq sl, ip, asr sl │ │ │ │ + cmppeq sl, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq sl, r4, asr #30 │ │ │ │ + andeq r0, r0, r6, asr #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79ce7c <__cxa_atexit@plt+0x790ed8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [pc, #104] @ 79ce94 <__cxa_atexit@plt+0x790ef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7] │ │ │ │ + mov r1, #255 @ 0xff │ │ │ │ + orr r1, r1, #65280 @ 0xff00 │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 79ce60 <__cxa_atexit@plt+0x790ebc> │ │ │ │ + ldr r1, [pc, #80] @ 79ce98 <__cxa_atexit@plt+0x790ef4> │ │ │ │ + add r2, r3, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #56] @ 79cea0 <__cxa_atexit@plt+0x790efc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 79ce9c <__cxa_atexit@plt+0x790ef8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r0, asr #28 │ │ │ │ + ldrsbeq lr, [sl, #-216] @ 0xffffff28 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + ldrheq lr, [sl, #-212] @ 0xffffff2c │ │ │ │ + cmpeq sl, r4, lsl sp │ │ │ │ + andeq r4, r5, lr, lsr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #56] @ 79cef4 <__cxa_atexit@plt+0x790f50> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 79cee8 <__cxa_atexit@plt+0x790f44> │ │ │ │ + ldr r3, [pc, #32] @ 79cef8 <__cxa_atexit@plt+0x790f54> │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq sl, ip, asr #26 │ │ │ │ - @ instruction: 0x01494790 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #72] @ 7a986c <__cxa_atexit@plt+0x79d8c8> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strheq r3, [sl, #-204] @ 0xffffff34 │ │ │ │ + andeq r4, r5, lr, lsr #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 79cf28 <__cxa_atexit@plt+0x790f84> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + smlalbbeq r3, sl, ip, ip │ │ │ │ + andeq r4, r5, lr, ror #31 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r5 │ │ │ │ + ldr sl, [r5, #12]! │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [r5, #24] │ │ │ │ + ldr r1, [pc, #176] @ 79d000 <__cxa_atexit@plt+0x79105c> │ │ │ │ + add r0, fp, sl, lsl #2 │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + add r8, r0, #8 │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + cmp r3, #0 │ │ │ │ + str r0, [sp, #20] │ │ │ │ + bne 79cfd0 <__cxa_atexit@plt+0x79102c> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r1, #1 │ │ │ │ - stmda r5, {r1, r2, r7} │ │ │ │ - blt 7a985c <__cxa_atexit@plt+0x79d8b8> │ │ │ │ - ldr r1, [pc, #40] @ 7a9870 <__cxa_atexit@plt+0x79d8cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldrheq r1, [sl, #-200] @ 0xffffff38 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ + ldrex r3, [r8] │ │ │ │ + strex r3, r7, [r8] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79cf84 <__cxa_atexit@plt+0x790fe0> │ │ │ │ + ldr r0, [pc, #104] @ 79d004 <__cxa_atexit@plt+0x791060> │ │ │ │ + bic r1, r6, r1 │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r2, #1 │ │ │ │ + add r2, sl, #1 │ │ │ │ + str r0, [fp] │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + str r2, [r9, #12] │ │ │ │ + str r3, [r9, #16] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r9, #20] │ │ │ │ + str r1, [r9, #24] │ │ │ │ + b 79cae4 <__cxa_atexit@plt+0x790b40> │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r8] │ │ │ │ + mov r0, r4 │ │ │ │ + add r3, sp, #8 │ │ │ │ + stm r3, {r4, ip, lr} │ │ │ │ + mov r4, r2 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add lr, sp, #8 │ │ │ │ + mov r2, r4 │ │ │ │ + ldm lr, {r4, ip, lr} │ │ │ │ + b 79cf7c <__cxa_atexit@plt+0x790fd8> │ │ │ │ + ldrsbeq lr, [sl, #-108] @ 0xffffff94 │ │ │ │ + cmpeq sl, r0, asr #25 │ │ │ │ + andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a98c8 <__cxa_atexit@plt+0x79d924> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r3, r7, #1 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - bge 7a98dc <__cxa_atexit@plt+0x79d938> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r3, r2, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #64] @ 7a98f4 <__cxa_atexit@plt+0x79d950> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - mov r1, #0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #76] @ 79d074 <__cxa_atexit@plt+0x7910d0> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #68] @ 79d078 <__cxa_atexit@plt+0x7910d4> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #56] @ 79d080 <__cxa_atexit@plt+0x7910dc> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #44] @ 79d07c <__cxa_atexit@plt+0x7910d8> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #44] @ 79d084 <__cxa_atexit@plt+0x7910e0> │ │ │ │ + mov r8, #0 │ │ │ │ + mul r3, r0, lr │ │ │ │ add r2, pc, r2 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r2, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r7, [pc, #32] @ 7a98f0 <__cxa_atexit@plt+0x79d94c> │ │ │ │ + mov sl, #0 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + stmda r5, {r2, r3, r9} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r6, lsr #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 79d0b4 <__cxa_atexit@plt+0x791110> │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #16]! │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + ldr r1, [r3, #-12] │ │ │ │ + ldr r0, [pc, #204] @ 79d1a4 <__cxa_atexit@plt+0x791200> │ │ │ │ + orr r7, r7, r2 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 79d128 <__cxa_atexit@plt+0x791184> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79d164 <__cxa_atexit@plt+0x7911c0> │ │ │ │ + ldr r7, [pc, #164] @ 79d1b4 <__cxa_atexit@plt+0x791210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrheq r1, [sl, #-192] @ 0xffffff40 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a9a18 <__cxa_atexit@plt+0x79da74> │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r9, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7a99b8 <__cxa_atexit@plt+0x79da14> │ │ │ │ - ldr r0, [pc, #208] @ 7a99f0 <__cxa_atexit@plt+0x79da4c> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - add r0, r2, #1 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - bcc 7a99c4 <__cxa_atexit@plt+0x79da20> │ │ │ │ - cmp r0, r8 │ │ │ │ - bge 7a99ac <__cxa_atexit@plt+0x79da08> │ │ │ │ - ldr r9, [pc, #148] @ 7a99f8 <__cxa_atexit@plt+0x79da54> │ │ │ │ - add r3, lr, r0, lsl #2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r9, [pc, #120] @ 7a99fc <__cxa_atexit@plt+0x79da58> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r6, [r6, #32] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79d184 <__cxa_atexit@plt+0x7911e0> │ │ │ │ + ldr r3, [pc, #104] @ 79d1b0 <__cxa_atexit@plt+0x79120c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - bx r3 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7a99f4 <__cxa_atexit@plt+0x79da50> │ │ │ │ - mov r1, #36 @ 0x24 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str lr, [r9, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #64] @ 79d1ac <__cxa_atexit@plt+0x791208> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r9 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 79d198 <__cxa_atexit@plt+0x7911f4> │ │ │ │ + ldr r6, [pc, #28] @ 79d1a8 <__cxa_atexit@plt+0x791204> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r0, [r9, #8] │ │ │ │ - bx r1 │ │ │ │ - cmpeq sl, r4, ror fp │ │ │ │ - strheq r4, [r9, #-84] @ 0xffffffac │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, r0, lsl #24 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, r8, lsl #23 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsbeq lr, [sl, #-164] @ 0xffffff5c │ │ │ │ + cmpeq sl, r4, lsl fp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7a9a90 <__cxa_atexit@plt+0x79daec> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 7a9a7c <__cxa_atexit@plt+0x79dad8> │ │ │ │ - ldr r1, [pc, #116] @ 7a9ab4 <__cxa_atexit@plt+0x79db10> │ │ │ │ - add r2, r8, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r1, [pc, #88] @ 7a9ab8 <__cxa_atexit@plt+0x79db14> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stm lr, {r7, r9, sl} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - add lr, r3, #24 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79d1f4 <__cxa_atexit@plt+0x791250> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 79d20c <__cxa_atexit@plt+0x791268> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7a9ab0 <__cxa_atexit@plt+0x79db0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r3, [pc, #20] @ 79d210 <__cxa_atexit@plt+0x79126c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, ip, lsr sl │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79d258 <__cxa_atexit@plt+0x7912b4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 79d270 <__cxa_atexit@plt+0x7912cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r9, #-64] @ 0xffffffc0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - cmpeq sl, r0, lsr #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a9b78 <__cxa_atexit@plt+0x79dbd4> │ │ │ │ - ldr r3, [pc, #212] @ 7a9bb0 <__cxa_atexit@plt+0x79dc0c> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #20] @ 79d274 <__cxa_atexit@plt+0x7912d0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrsbeq lr, [sl, #-156] @ 0xffffff64 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmpeq sl, r0, asr #18 │ │ │ │ + andeq r0, r0, r6, asr #12 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #16] @ 79d2a4 <__cxa_atexit@plt+0x791300> │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 79d2d4 <__cxa_atexit@plt+0x791330> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79d358 <__cxa_atexit@plt+0x7913b4> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 79d384 <__cxa_atexit@plt+0x7913e0> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 79d364 <__cxa_atexit@plt+0x7913c0> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79d324 <__cxa_atexit@plt+0x791380> │ │ │ │ + ldr r3, [pc, #76] @ 79d388 <__cxa_atexit@plt+0x7913e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ str r3, [r7] │ │ │ │ - beq 7a9b5c <__cxa_atexit@plt+0x79dbb8> │ │ │ │ - ldr r3, [pc, #196] @ 7a9bb4 <__cxa_atexit@plt+0x79dc10> │ │ │ │ + ldr r3, [pc, #64] @ 79d38c <__cxa_atexit@plt+0x7913e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - add r0, r3, #1 │ │ │ │ - str r0, [r7] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 79d31c <__cxa_atexit@plt+0x791378> │ │ │ │ + cmpeq sl, r4, lsr #6 │ │ │ │ + cmpeq sl, r0, lsr r9 │ │ │ │ + ldrsbeq lr, [sl, #-128] @ 0xffffff80 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 79d538 <__cxa_atexit@plt+0x791594> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7a9b88 <__cxa_atexit@plt+0x79dbe4> │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 7a9b6c <__cxa_atexit@plt+0x79dbc8> │ │ │ │ - ldr lr, [pc, #160] @ 7a9bc0 <__cxa_atexit@plt+0x79dc1c> │ │ │ │ - mov r8, #0 │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ + add r6, r3, #120 @ 0x78 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 79d540 <__cxa_atexit@plt+0x79159c> │ │ │ │ + stm sp, {r2, fp} │ │ │ │ + ldr r1, [pc, #400] @ 79d558 <__cxa_atexit@plt+0x7915b4> │ │ │ │ + ldr lr, [pc, #400] @ 79d55c <__cxa_atexit@plt+0x7915b8> │ │ │ │ + ldr r7, [pc, #400] @ 79d560 <__cxa_atexit@plt+0x7915bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [pc, #396] @ 79d564 <__cxa_atexit@plt+0x7915c0> │ │ │ │ + str r1, [r3, #60]! @ 0x3c │ │ │ │ add lr, pc, lr │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr lr, [pc, #136] @ 7a9bc4 <__cxa_atexit@plt+0x79dc20> │ │ │ │ + sub r1, r6, #74 @ 0x4a │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + ldr r1, [pc, #348] @ 79d568 <__cxa_atexit@plt+0x7915c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r2, r6, #107 @ 0x6b │ │ │ │ + sub ip, r6, #115 @ 0x73 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr lr, [pc, #332] @ 79d56c <__cxa_atexit@plt+0x7915c8> │ │ │ │ + add fp, pc, fp │ │ │ │ + add r8, r1, #1 │ │ │ │ + tst sl, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #12 │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r1, {r0, r2, r8, lr} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #316] @ 79d570 <__cxa_atexit@plt+0x7915cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [pc, #312] @ 79d574 <__cxa_atexit@plt+0x7915d0> │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + add r0, r1, #89 @ 0x59 │ │ │ │ + add r0, r0, #256 @ 0x100 │ │ │ │ + str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr lr, [pc, #284] @ 79d578 <__cxa_atexit@plt+0x7915d4> │ │ │ │ + ldr r0, [pc, #284] @ 79d57c <__cxa_atexit@plt+0x7915d8> │ │ │ │ + mov r2, #142 @ 0x8e │ │ │ │ + orr r2, r2, #1536 @ 0x600 │ │ │ │ + add r1, r1, #49 @ 0x31 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #268] @ 79d580 <__cxa_atexit@plt+0x7915dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r1, r1, #256 @ 0x100 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r3, #-52] @ 0xffffffcc │ │ │ │ + str r0, [r3, #-48] @ 0xffffffd0 │ │ │ │ + str r7, [r3, #-56] @ 0xffffffc8 │ │ │ │ + ldr r0, [pc, #240] @ 79d584 <__cxa_atexit@plt+0x7915e0> │ │ │ │ + sub r2, r3, #40 @ 0x28 │ │ │ │ + sub r7, r6, #21 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-44] @ 0xffffffd4 │ │ │ │ + ldr r0, [pc, #224] @ 79d588 <__cxa_atexit@plt+0x7915e4> │ │ │ │ + str r1, [r3, #-28] @ 0xffffffe4 │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r2, {r0, fp, ip} │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #24]! │ │ │ │ + str r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #200] @ 79d58c <__cxa_atexit@plt+0x7915e8> │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #12]! │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + beq 79d514 <__cxa_atexit@plt+0x791570> │ │ │ │ + ldr r2, [pc, #168] @ 79d590 <__cxa_atexit@plt+0x7915ec> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r3, #3 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str sl, [r5] │ │ │ │ + beq 79d528 <__cxa_atexit@plt+0x791584> │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, r3 │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r0, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7a9bbc <__cxa_atexit@plt+0x79dc18> │ │ │ │ + mov r6, r3 │ │ │ │ + b 79d548 <__cxa_atexit@plt+0x7915a4> │ │ │ │ + mov r7, #120 @ 0x78 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 79d594 <__cxa_atexit@plt+0x7915f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 7a9bb8 <__cxa_atexit@plt+0x79dc14> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - mov r6, #0 │ │ │ │ - stmib r5, {r2, r6} │ │ │ │ + @ instruction: 0xffff9f88 │ │ │ │ + @ instruction: 0xffffcd40 │ │ │ │ + hvceq 41668 @ 0xa2c4 │ │ │ │ + smlalbbeq r2, sl, ip, ip │ │ │ │ + cmpeq sl, r8, asr r8 │ │ │ │ + cmpeq sl, r4, lsr #6 │ │ │ │ + cmpeq sl, r4, lsr r1 │ │ │ │ + @ instruction: 0xffffbc0c │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + cmpeq sl, r8, lsl #16 │ │ │ │ + cmpeq sl, r4, lsr #1 │ │ │ │ + cmpeq sl, r8, lsr ip │ │ │ │ + cmpeq sl, r4, lsl ip │ │ │ │ + @ instruction: 0xffffad44 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + smlalbbeq r3, sl, r4, r6 │ │ │ │ + cmpeq sl, r0, lsr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r7, [pc, #48] @ 79d5e0 <__cxa_atexit@plt+0x79163c> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 79d5d4 <__cxa_atexit@plt+0x791630> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, #0 │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq sl, r8, asr #19 │ │ │ │ - smlaltteq r4, r9, r8, r3 │ │ │ │ - cmpeq r9, r0, lsl r4 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - cmpeq sl, r8, asr #20 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrdeq r3, [sl, #-84] @ 0xffffffac │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldmib r5, {r7, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, #0 │ │ │ │ + b 79a120 <__cxa_atexit@plt+0x78e17c> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #168] @ 7a9c84 <__cxa_atexit@plt+0x79dce0> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #1 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - cmp r0, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7a9c60 <__cxa_atexit@plt+0x79dcbc> │ │ │ │ - cmp r2, #1 │ │ │ │ - blt 7a9c4c <__cxa_atexit@plt+0x79dca8> │ │ │ │ - ldr r8, [pc, #128] @ 7a9c8c <__cxa_atexit@plt+0x79dce8> │ │ │ │ - mov lr, #0 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr r8, [pc, #104] @ 7a9c90 <__cxa_atexit@plt+0x79dcec> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r0, fp │ │ │ │ + sub fp, r5, #8 │ │ │ │ + mov ip, sl │ │ │ │ + mov lr, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp r0, fp │ │ │ │ + str r0, [sp, #20] │ │ │ │ + bhi 79d7ac <__cxa_atexit@plt+0x791808> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov r2, #15 │ │ │ │ + mov r0, #1 │ │ │ │ + mov r9, r5 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r3, r5} │ │ │ │ + str r6, [sp, #16] │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 79d79c <__cxa_atexit@plt+0x7917f8> │ │ │ │ + and r6, r2, lr, lsr r3 │ │ │ │ + ldr r7, [r9] │ │ │ │ + ldr r4, [r9, #4] │ │ │ │ + and r5, r2, ip, lsr r3 │ │ │ │ + lsl r6, r0, r6 │ │ │ │ + cmp r6, r0, lsl r5 │ │ │ │ + bne 79d6d0 <__cxa_atexit@plt+0x79172c> │ │ │ │ + ldr r5, [pc, #372] @ 79d808 <__cxa_atexit@plt+0x791864> │ │ │ │ + mov sl, fp │ │ │ │ + str r7, [fp], #-8 │ │ │ │ + str r6, [r9, #4] │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r4, [r9, #-4] │ │ │ │ + ldr r4, [sp, #20] │ │ │ │ + str r5, [r9] │ │ │ │ + add r3, r3, #4 │ │ │ │ + mov r9, sl │ │ │ │ + cmp r4, fp │ │ │ │ + bls 79d668 <__cxa_atexit@plt+0x7916c4> │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + b 79d7ac <__cxa_atexit@plt+0x791808> │ │ │ │ + lsl sl, r0, r5 │ │ │ │ + ldr r5, [pc, #280] @ 79d7f4 <__cxa_atexit@plt+0x791850> │ │ │ │ + cmp r6, sl │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r8, #4]! │ │ │ │ + add fp, r8, #12 │ │ │ │ + mov r5, #2 │ │ │ │ + str r5, [r8, #4] │ │ │ │ + bcs 79d73c <__cxa_atexit@plt+0x791798> │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + ldr r5, [pc, #252] @ 79d800 <__cxa_atexit@plt+0x79185c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r5, [r5] │ │ │ │ + cmp r5, #0 │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + bne 79d7cc <__cxa_atexit@plt+0x791828> │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldrex r7, [fp] │ │ │ │ + strex r7, r4, [fp] │ │ │ │ + cmp r7, #0 │ │ │ │ + bne 79d71c <__cxa_atexit@plt+0x791778> │ │ │ │ + ldr r7, [pc, #208] @ 79d804 <__cxa_atexit@plt+0x791860> │ │ │ │ + mov r4, r5 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + b 79d780 <__cxa_atexit@plt+0x7917dc> │ │ │ │ + str r4, [r8, #8] │ │ │ │ + str r4, [r8, #12] │ │ │ │ + ldr r5, [pc, #172] @ 79d7f8 <__cxa_atexit@plt+0x791854> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + ldr r5, [r5] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 79d7e0 <__cxa_atexit@plt+0x79183c> │ │ │ │ + mov r5, #0 │ │ │ │ + mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ + ldrex r5, [fp] │ │ │ │ + strex r5, r7, [fp] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne 79d764 <__cxa_atexit@plt+0x7917c0> │ │ │ │ + ldr r7, [pc, #128] @ 79d7fc <__cxa_atexit@plt+0x791858> │ │ │ │ + mov r4, r3 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r9, #8]! │ │ │ │ + str r7, [r8] │ │ │ │ + orr r7, r6, sl │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7a9c88 <__cxa_atexit@plt+0x79dce4> │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldmib sp, {r3, r5} │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ 79d80c <__cxa_atexit@plt+0x791868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str ip, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r1, [sl, #-140] @ 0xffffff74 │ │ │ │ - cmpeq r9, r0, lsr #6 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - cmpeq sl, ip, asr r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a9cc8 <__cxa_atexit@plt+0x79dd24> │ │ │ │ + mov r0, r5 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r5, [sp, #12] │ │ │ │ + b 79d714 <__cxa_atexit@plt+0x791770> │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + b 79d75c <__cxa_atexit@plt+0x7917b8> │ │ │ │ + cmpeq sl, r8, lsl #11 │ │ │ │ + cmpeq sl, r8, ror #29 │ │ │ │ + cmpeq sl, ip, ror #9 │ │ │ │ + cmpeq sl, r0, lsr pc │ │ │ │ + cmpeq sl, r4, lsr r5 │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + cmpeq sl, r4, lsr r4 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7a9cd0 <__cxa_atexit@plt+0x79dd2c> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79d874 <__cxa_atexit@plt+0x7918d0> │ │ │ │ + ldr r2, [pc, #80] @ 79d88c <__cxa_atexit@plt+0x7918e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #16]! │ │ │ │ + mov r2, #1 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #60] @ 79d890 <__cxa_atexit@plt+0x7918ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + sub r2, r6, #18 │ │ │ │ + str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r0, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ + ldr r3, [pc, #24] @ 79d894 <__cxa_atexit@plt+0x7918f0> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r0, lsr r4 │ │ │ │ + cmpeq sl, r8, asr #7 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79d8f4 <__cxa_atexit@plt+0x791950> │ │ │ │ + ldr r7, [pc, #80] @ 79d90c <__cxa_atexit@plt+0x791968> │ │ │ │ + mov lr, #1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r8, #16]! │ │ │ │ + ldr r3, [pc, #64] @ 79d910 <__cxa_atexit@plt+0x79196c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + sub r3, r6, #18 │ │ │ │ + str lr, [r8, #4] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r2, [r8, #-8] │ │ │ │ + str r1, [r8, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 79d914 <__cxa_atexit@plt+0x791970> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, ip, lsr #7 │ │ │ │ + cmpeq sl, ip, asr #6 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 79da78 <__cxa_atexit@plt+0x791ad4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a9d3c <__cxa_atexit@plt+0x79dd98> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7a9d48 <__cxa_atexit@plt+0x79dda4> │ │ │ │ - ldr r2, [pc, #68] @ 7a9d58 <__cxa_atexit@plt+0x79ddb4> │ │ │ │ - ldr r1, [pc, #68] @ 7a9d5c <__cxa_atexit@plt+0x79ddb8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #16] │ │ │ │ + bhi 79d958 <__cxa_atexit@plt+0x7919b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - str r5, [sl, #8] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 79d960 <__cxa_atexit@plt+0x7919bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 10d83e0 <__cxa_atexit@plt+0x10cc43c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + cmpeq sl, r0, asr fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79d9ac <__cxa_atexit@plt+0x791a08> │ │ │ │ + ldr r2, [pc, #48] @ 79d9bc <__cxa_atexit@plt+0x791a18> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmpeq sl, ip, ror r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7a9ddc <__cxa_atexit@plt+0x79de38> │ │ │ │ - ldr r1, [pc, #124] @ 7a9dfc <__cxa_atexit@plt+0x79de58> │ │ │ │ - ldr r7, [pc, #124] @ 7a9e00 <__cxa_atexit@plt+0x79de5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7a9dd0 <__cxa_atexit@plt+0x79de2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7a9de8 <__cxa_atexit@plt+0x79de44> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [pc, #68] @ 7a9e04 <__cxa_atexit@plt+0x79de60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a9cef4 <__cxa_atexit@plt+0x1a90f50> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 79d9f8 <__cxa_atexit@plt+0x791a54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 79da00 <__cxa_atexit@plt+0x791a5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sl, r0, lsl r7 │ │ │ │ - cmpeq sl, r8, lsl #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrheq sp, [sl, #-160] @ 0xffffff60 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7a9e44 <__cxa_atexit@plt+0x79dea0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ 7a9e50 <__cxa_atexit@plt+0x79deac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 79da4c <__cxa_atexit@plt+0x791aa8> │ │ │ │ + ldr r2, [pc, #48] @ 79da5c <__cxa_atexit@plt+0x791ab8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r8, lsl r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + smlaltbeq r3, sl, r4, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r2, r5, #28 │ │ │ │ + str r6, [sp] │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7a9edc <__cxa_atexit@plt+0x79df38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7a9ee8 <__cxa_atexit@plt+0x79df44> │ │ │ │ - ldr lr, [pc, #116] @ 7a9ef8 <__cxa_atexit@plt+0x79df54> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 7a9efc <__cxa_atexit@plt+0x79df58> │ │ │ │ - sub r1, r6, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 79dd00 <__cxa_atexit@plt+0x791d5c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + b 79daac <__cxa_atexit@plt+0x791b08> │ │ │ │ + sub r2, r5, #28 │ │ │ │ + add sl, sl, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 79dd00 <__cxa_atexit@plt+0x791d5c> │ │ │ │ + and r4, r3, #3 │ │ │ │ + cmp r4, #2 │ │ │ │ + beq 79db2c <__cxa_atexit@plt+0x791b88> │ │ │ │ + cmp r4, #3 │ │ │ │ + bne 79dc10 <__cxa_atexit@plt+0x791c6c> │ │ │ │ + bic r0, r3, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r2, [r0, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 79dbe4 <__cxa_atexit@plt+0x791c40> │ │ │ │ + and r0, r6, r8, lsr sl │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + add r2, r1, r0, lsl #2 │ │ │ │ + ldr r3, [r2, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + add r2, sl, #4 │ │ │ │ + stmda r5, {r0, r2, r7} │ │ │ │ + str r9, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #84] @ 7a9f00 <__cxa_atexit@plt+0x79df5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add r9, r3, #8 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - ldr lr, [pc, #68] @ 7a9f04 <__cxa_atexit@plt+0x79df60> │ │ │ │ - sub r5, r6, #9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #60] @ 7a9f08 <__cxa_atexit@plt+0x79df64> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r3, #24] │ │ │ │ + ldr r4, [pc, #632] @ 79dd78 <__cxa_atexit@plt+0x791dd4> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r3, #3 │ │ │ │ + str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 79dce8 <__cxa_atexit@plt+0x791d44> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [pc, #604] @ 79dd7c <__cxa_atexit@plt+0x791dd8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - stm r9, {r0, r1, r3, lr} │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - cmpeq sl, r4, lsl #12 │ │ │ │ - cmpeq sl, ip, lsr r6 │ │ │ │ - cmpeq sl, ip, asr sp │ │ │ │ - cmpeq sl, r8, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a9f3c <__cxa_atexit@plt+0x79df98> │ │ │ │ - ldr r8, [pc, #28] @ 7a9f44 <__cxa_atexit@plt+0x79dfa0> │ │ │ │ - ldr r2, [pc, #28] @ 7a9f48 <__cxa_atexit@plt+0x79dfa4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 79da9c <__cxa_atexit@plt+0x791af8> │ │ │ │ + and ip, r6, r8, lsr sl │ │ │ │ + ldr lr, [r3, #2] │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + mov r0, #1 │ │ │ │ + lsl r3, r0, ip │ │ │ │ + tst r6, r0, lsl ip │ │ │ │ + beq 79dc50 <__cxa_atexit@plt+0x791cac> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + ldr r0, [pc, #516] @ 79dd58 <__cxa_atexit@plt+0x791db4> │ │ │ │ + and r3, r6, r3 │ │ │ │ + and r1, r0, r3, lsr #1 │ │ │ │ + ldr r0, [pc, #508] @ 79dd5c <__cxa_atexit@plt+0x791db8> │ │ │ │ + sub r1, r3, r1 │ │ │ │ + and r3, r0, r1, lsr #2 │ │ │ │ + and r1, r1, r0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + ldr r0, [pc, #496] @ 79dd64 <__cxa_atexit@plt+0x791dc0> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + and r1, r1, r0 │ │ │ │ + ldr r0, [pc, #480] @ 79dd60 <__cxa_atexit@plt+0x791dbc> │ │ │ │ + mov ip, #0 │ │ │ │ + mov r4, r5 │ │ │ │ + mul r1, r1, r0 │ │ │ │ + lsr r1, r1, #24 │ │ │ │ + add r3, lr, r1, lsl #2 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #460] @ 79dd6c <__cxa_atexit@plt+0x791dc8> │ │ │ │ + tst r3, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2] │ │ │ │ + str r8, [r4, #-24]! @ 0xffffffe8 │ │ │ │ + add r0, sl, #4 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + beq 79dcd8 <__cxa_atexit@plt+0x791d34> │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [pc, #412] @ 79dd70 <__cxa_atexit@plt+0x791dcc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r4 │ │ │ │ + mov r6, #15 │ │ │ │ + b 79da9c <__cxa_atexit@plt+0x791af8> │ │ │ │ + ldmib r7, {r4, r6} │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 79dcb8 <__cxa_atexit@plt+0x791d14> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r8, fp │ │ │ │ + b 79dd8c <__cxa_atexit@plt+0x791de8> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, r8} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 79dd18 <__cxa_atexit@plt+0x791d74> │ │ │ │ + ldr r7, [pc, #328] @ 79dd80 <__cxa_atexit@plt+0x791ddc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + sub r7, r2, #5 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r9, lsr ip │ │ │ │ - cmpeq sl, r8, ror #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a9f7c <__cxa_atexit@plt+0x79dfd8> │ │ │ │ - ldr r8, [pc, #28] @ 7a9f84 <__cxa_atexit@plt+0x79dfe0> │ │ │ │ - ldr r2, [pc, #28] @ 7a9f88 <__cxa_atexit@plt+0x79dfe4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r3, r7, r8} │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r0, #12 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp r7, r2 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc 79dd38 <__cxa_atexit@plt+0x791d94> │ │ │ │ + ldr r7, [pc, #252] @ 79dd84 <__cxa_atexit@plt+0x791de0> │ │ │ │ + ldr r6, [pc, #252] @ 79dd88 <__cxa_atexit@plt+0x791de4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r2, #5 │ │ │ │ + stmib r0, {r6, r9} │ │ │ │ + ldr r6, [lr, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + add r7, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r8, fp │ │ │ │ + b 79e11c <__cxa_atexit@plt+0x792178> │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 79dcf4 <__cxa_atexit@plt+0x791d50> │ │ │ │ + sub r5, r5, #24 │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - teqeq r2, r5, lsl ip │ │ │ │ - cmpeq sl, r8, lsr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7a9fbc <__cxa_atexit@plt+0x79e018> │ │ │ │ - ldr r8, [pc, #28] @ 7a9fc4 <__cxa_atexit@plt+0x79e020> │ │ │ │ - ldr r2, [pc, #28] @ 7a9fc8 <__cxa_atexit@plt+0x79e024> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - teqeq r2, sl, lsl #24 │ │ │ │ - cmpeq sl, r8, ror #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ + ldr r7, [pc, #72] @ 79dd68 <__cxa_atexit@plt+0x791dc4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #52] @ 79dd74 <__cxa_atexit@plt+0x791dd0> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, asr #20 │ │ │ │ + @ instruction: 0x00000ab0 │ │ │ │ + @ instruction: 0x00000ab4 │ │ │ │ + andeq r0, r0, r4, lsl r6 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrsheq sp, [sl, #-240] @ 0xffffff10 │ │ │ │ + andeq r0, r0, ip, asr #14 │ │ │ │ + @ instruction: 0x015adf98 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7aa0a0 <__cxa_atexit@plt+0x79e0fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #60 @ 0x3c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7aa0a8 <__cxa_atexit@plt+0x79e104> │ │ │ │ - ldr r1, [pc, #188] @ 7aa0bc <__cxa_atexit@plt+0x79e118> │ │ │ │ - ldr r9, [pc, #188] @ 7aa0c0 <__cxa_atexit@plt+0x79e11c> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #184] @ 7aa0c4 <__cxa_atexit@plt+0x79e120> │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79de64 <__cxa_atexit@plt+0x791ec0> │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + cmp r9, r2 │ │ │ │ + bne 79de30 <__cxa_atexit@plt+0x791e8c> │ │ │ │ + ldr lr, [pc, #208] @ 79de90 <__cxa_atexit@plt+0x791eec> │ │ │ │ + ldr r1, [pc, #208] @ 79de94 <__cxa_atexit@plt+0x791ef0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r2, [pc, #196] @ 79de98 <__cxa_atexit@plt+0x791ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r9, r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr ip, [pc, #148] @ 7aa0c8 <__cxa_atexit@plt+0x79e124> │ │ │ │ - mov lr, r3 │ │ │ │ - sub r0, r6, #37 @ 0x25 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #132] @ 7aa0cc <__cxa_atexit@plt+0x79e128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [pc, #128] @ 7aa0d0 <__cxa_atexit@plt+0x79e12c> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #120] @ 7aa0d4 <__cxa_atexit@plt+0x79e130> │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [lr, #32]! │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [pc, #100] @ 7aa0d8 <__cxa_atexit@plt+0x79e134> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [pc, #84] @ 7aa0dc <__cxa_atexit@plt+0x79e138> │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #8]! │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 159a254 <__cxa_atexit@plt+0x158e2b0> │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r3, {r2, r7, lr} │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r3, #-4]! │ │ │ │ + sub r7, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 79de7c <__cxa_atexit@plt+0x791ed8> │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + ldr r7, [pc, #156] @ 79deac <__cxa_atexit@plt+0x791f08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r5, #12 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r8, [pc, #132] @ 79deb0 <__cxa_atexit@plt+0x791f0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r7, [pc, #108] @ 79dea4 <__cxa_atexit@plt+0x791f00> │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r1, [pc, #100] @ 79dea8 <__cxa_atexit@plt+0x791f04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r6, #9 │ │ │ │ mov r6, r3 │ │ │ │ - b 7aa0b0 <__cxa_atexit@plt+0x79e10c> │ │ │ │ - mov r5, #60 @ 0x3c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r3, {r1, sl} │ │ │ │ + mov sl, r2 │ │ │ │ + str r7, [r5] │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r3, [pc, #52] @ 79dea0 <__cxa_atexit@plt+0x791efc> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 79de9c <__cxa_atexit@plt+0x791ef8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - cmpeq sl, r4, lsl #9 │ │ │ │ - cmpeq sl, r4, asr #23 │ │ │ │ - cmpeq sl, r0, asr #23 │ │ │ │ - ldrheq r1, [sl, #-184] @ 0xffffff48 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - @ instruction: 0x015a1b9c │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + ldrsheq sp, [sl, #-164] @ 0xffffff5c │ │ │ │ + smlalbbeq r2, sl, ip, ip │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + cmpeq sl, r0, ror #27 │ │ │ │ + @ instruction: 0xffff1a00 │ │ │ │ + cmpeq sl, r0, asr lr │ │ │ │ + cmpeq sl, ip, asr ip │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79dd8c <__cxa_atexit@plt+0x791de8> │ │ │ │ + andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7aa0fc <__cxa_atexit@plt+0x79e158> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldrsheq r1, [sl, #-52] @ 0xffffffcc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa170 <__cxa_atexit@plt+0x79e1cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aa17c <__cxa_atexit@plt+0x79e1d8> │ │ │ │ - ldr r2, [pc, #92] @ 7aa18c <__cxa_atexit@plt+0x79e1e8> │ │ │ │ - ldr r1, [pc, #92] @ 7aa190 <__cxa_atexit@plt+0x79e1ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 79df0c <__cxa_atexit@plt+0x791f68> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #28] @ 79df18 <__cxa_atexit@plt+0x791f74> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [pc, #68] @ 7aa194 <__cxa_atexit@plt+0x79e1f0> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r5, [sl, #24] │ │ │ │ - str r5, [sl, #8] │ │ │ │ - str r0, [r9, #16]! │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [sl, #12] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sl, ip, lsr #26 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79df5c <__cxa_atexit@plt+0x791fb8> │ │ │ │ + ldr r2, [pc, #44] @ 79df74 <__cxa_atexit@plt+0x791fd0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - cmpeq sl, r0, ror #6 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7aa218 <__cxa_atexit@plt+0x79e274> │ │ │ │ + ldr r3, [pc, #20] @ 79df78 <__cxa_atexit@plt+0x791fd4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrsbeq sp, [sl, #-196] @ 0xffffff3c │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #40 @ 0x28 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aa220 <__cxa_atexit@plt+0x79e27c> │ │ │ │ - ldr r2, [pc, #104] @ 7aa234 <__cxa_atexit@plt+0x79e290> │ │ │ │ - ldr r1, [pc, #104] @ 7aa238 <__cxa_atexit@plt+0x79e294> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 79dfbc <__cxa_atexit@plt+0x792018> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79dfd4 <__cxa_atexit@plt+0x792030> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr lr, [pc, #76] @ 7aa23c <__cxa_atexit@plt+0x79e298> │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - mov r9, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #20]! │ │ │ │ - str r3, [sl, #28] │ │ │ │ - str r8, [sl, #32] │ │ │ │ - str r1, [sl, #36] @ 0x24 │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - b 123acc0 <__cxa_atexit@plt+0x122ed1c> │ │ │ │ - mov r6, sl │ │ │ │ - b 7aa228 <__cxa_atexit@plt+0x79e284> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb18 │ │ │ │ - cmpeq sl, r4, asr #5 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa270 <__cxa_atexit@plt+0x79e2cc> │ │ │ │ - ldr r2, [pc, #32] @ 7aa280 <__cxa_atexit@plt+0x79e2dc> │ │ │ │ + ldr r3, [pc, #20] @ 79dfd8 <__cxa_atexit@plt+0x792034> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r0, ror ip │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmpeq sl, r4, lsr fp │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #28] @ 79e010 <__cxa_atexit@plt+0x79206c> │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 7aa284 <__cxa_atexit@plt+0x79e2e0> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 79da78 <__cxa_atexit@plt+0x791ad4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79e0e0 <__cxa_atexit@plt+0x79213c> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #200] @ 79e108 <__cxa_atexit@plt+0x792164> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79e10c <__cxa_atexit@plt+0x792168> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79e0f8 <__cxa_atexit@plt+0x792154> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79e0a4 <__cxa_atexit@plt+0x792100> │ │ │ │ + ldr r7, [pc, #84] @ 79e110 <__cxa_atexit@plt+0x79216c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79e114 <__cxa_atexit@plt+0x792170> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #48] @ 79e118 <__cxa_atexit@plt+0x792174> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79e098 <__cxa_atexit@plt+0x7920f4> │ │ │ │ + cmpeq sl, r0, lsr #24 │ │ │ │ + ldrheq sp, [sl, #-80] @ 0xffffffb0 │ │ │ │ + cmpeq sl, r8, ror #22 │ │ │ │ + cmpeq sl, r0, lsr #23 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 79e1ec <__cxa_atexit@plt+0x792248> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r7, #9] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 79e1b8 <__cxa_atexit@plt+0x792214> │ │ │ │ + ldr lr, [pc, #204] @ 79e21c <__cxa_atexit@plt+0x792278> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r2, [pc, #188] @ 79e220 <__cxa_atexit@plt+0x79227c> │ │ │ │ + str r0, [r6, #8]! │ │ │ │ + sub r9, r3, #5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + mov r2, r5 │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + cmp fp, r3 │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + bhi 79e208 <__cxa_atexit@plt+0x792264> │ │ │ │ + str sl, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r7, [pc, #108] @ 79e22c <__cxa_atexit@plt+0x792288> │ │ │ │ + ldr r2, [pc, #108] @ 79e230 <__cxa_atexit@plt+0x79228c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r6, [pc, #52] @ 79e228 <__cxa_atexit@plt+0x792284> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 79e224 <__cxa_atexit@plt+0x792280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r9, ip, lsl sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff800 │ │ │ │ + smlaltteq r2, sl, r4, r8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmpeq sl, r0, ror #20 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79e11c <__cxa_atexit@plt+0x792178> │ │ │ │ + andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aa2f4 <__cxa_atexit@plt+0x79e350> │ │ │ │ - ldr r9, [pc, #84] @ 7aa300 <__cxa_atexit@plt+0x79e35c> │ │ │ │ - ldr r8, [pc, #84] @ 7aa304 <__cxa_atexit@plt+0x79e360> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 7aa308 <__cxa_atexit@plt+0x79e364> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r0, r6, #27 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - str lr, [r5] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - stm lr, {r1, r2, sl} │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r3, #32 │ │ │ │ + bcc 79e288 <__cxa_atexit@plt+0x7922e4> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #28] @ 79e294 <__cxa_atexit@plt+0x7922f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xfffff9e0 │ │ │ │ - cmpeq sl, r0, ror r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa340 <__cxa_atexit@plt+0x79e39c> │ │ │ │ + ldrheq sp, [sl, #-144] @ 0xffffff70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7aa348 <__cxa_atexit@plt+0x79e3a4> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79e2d8 <__cxa_atexit@plt+0x792334> │ │ │ │ + ldr r2, [pc, #44] @ 79e2f0 <__cxa_atexit@plt+0x79234c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 159a3b4 <__cxa_atexit@plt+0x158e410> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldrheq r1, [sl, #-24] @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa39c <__cxa_atexit@plt+0x79e3f8> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 7aa3b8 <__cxa_atexit@plt+0x79e414> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7aa3a4 <__cxa_atexit@plt+0x79e400> │ │ │ │ - ldr r3, [pc, #56] @ 7aa3c0 <__cxa_atexit@plt+0x79e41c> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r3, [pc, #20] @ 79e2f4 <__cxa_atexit@plt+0x792350> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - mov r8, r9 │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7aa3bc <__cxa_atexit@plt+0x79e418> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r8, lsr #2 │ │ │ │ - smlaltteq r3, r9, r4, fp │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa3f4 <__cxa_atexit@plt+0x79e450> │ │ │ │ - ldr r2, [pc, #32] @ 7aa404 <__cxa_atexit@plt+0x79e460> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 7aa408 <__cxa_atexit@plt+0x79e464> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r8, asr r9 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79e338 <__cxa_atexit@plt+0x792394> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79e350 <__cxa_atexit@plt+0x7923ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01493b9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r3, [pc, #20] @ 79e354 <__cxa_atexit@plt+0x7923b0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrsheq sp, [sl, #-132] @ 0xffffff7c │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aa478 <__cxa_atexit@plt+0x79e4d4> │ │ │ │ - ldr r9, [pc, #84] @ 7aa484 <__cxa_atexit@plt+0x79e4e0> │ │ │ │ - ldr r8, [pc, #84] @ 7aa488 <__cxa_atexit@plt+0x79e4e4> │ │ │ │ - ldr sl, [r5, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 7aa48c <__cxa_atexit@plt+0x79e4e8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r0, r6, #23 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 79e3b0 <__cxa_atexit@plt+0x79240c> │ │ │ │ + ldr lr, [pc, #72] @ 79e3c8 <__cxa_atexit@plt+0x792424> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 79e3cc <__cxa_atexit@plt+0x792428> │ │ │ │ + sub r8, r6, #5 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 159a2d4 <__cxa_atexit@plt+0x158e330> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - cmpeq sl, ip, ror #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa4cc <__cxa_atexit@plt+0x79e528> │ │ │ │ - ldr r2, [pc, #32] @ 7aa4dc <__cxa_atexit@plt+0x79e538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 7aa4e0 <__cxa_atexit@plt+0x79e53c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - smlalbteq r3, r9, r0, sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa520 <__cxa_atexit@plt+0x79e57c> │ │ │ │ - ldr r2, [pc, #32] @ 7aa530 <__cxa_atexit@plt+0x79e58c> │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 79e3d0 <__cxa_atexit@plt+0x79242c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x015ad898 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 79e444 <__cxa_atexit@plt+0x7924a0> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #72] @ 79e448 <__cxa_atexit@plt+0x7924a4> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #60] @ 79e450 <__cxa_atexit@plt+0x7924ac> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 79e44c <__cxa_atexit@plt+0x7924a8> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #48] @ 79e454 <__cxa_atexit@plt+0x7924b0> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mul r3, r0, lr │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1051f74 <__cxa_atexit@plt+0x1045fd0> │ │ │ │ - ldr r7, [pc, #12] @ 7aa534 <__cxa_atexit@plt+0x79e590> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - hvceq 37792 @ 0x93a0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7aa598 <__cxa_atexit@plt+0x79e5f4> │ │ │ │ - ldr r3, [pc, #80] @ 7aa5b0 <__cxa_atexit@plt+0x79e60c> │ │ │ │ - ldr r9, [pc, #80] @ 7aa5b4 <__cxa_atexit@plt+0x79e610> │ │ │ │ - ldr lr, [pc, #80] @ 7aa5b8 <__cxa_atexit@plt+0x79e614> │ │ │ │ + mov r8, #0 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r6, ror #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 79e488 <__cxa_atexit@plt+0x7924e4> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - sub r1, r6, #22 │ │ │ │ - sub r2, r6, #14 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str lr, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 79e578 <__cxa_atexit@plt+0x7925d4> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 79e4fc <__cxa_atexit@plt+0x792558> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79e538 <__cxa_atexit@plt+0x792594> │ │ │ │ + ldr r7, [pc, #164] @ 79e588 <__cxa_atexit@plt+0x7925e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7aa5bc <__cxa_atexit@plt+0x79e618> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79e558 <__cxa_atexit@plt+0x7925b4> │ │ │ │ + ldr r3, [pc, #104] @ 79e584 <__cxa_atexit@plt+0x7925e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - cmpeq sl, r8, lsr #13 │ │ │ │ - strdeq r3, [r9, #-152] @ 0xffffff68 │ │ │ │ + ldr r7, [pc, #64] @ 79e580 <__cxa_atexit@plt+0x7925dc> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 79e56c <__cxa_atexit@plt+0x7925c8> │ │ │ │ + ldr r6, [pc, #28] @ 79e57c <__cxa_atexit@plt+0x7925d8> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrheq sp, [sl, #-120] @ 0xffffff88 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq sl, r0, lsl #14 │ │ │ │ + cmpeq sl, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa5f0 <__cxa_atexit@plt+0x79e64c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7aa5f8 <__cxa_atexit@plt+0x79e654> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79e5c8 <__cxa_atexit@plt+0x792624> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 79e5e0 <__cxa_atexit@plt+0x79263c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [sl, #-232] @ 0xffffff18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ + ldr r3, [pc, #20] @ 79e5e4 <__cxa_atexit@plt+0x792640> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, r8, ror #12 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7aa660 <__cxa_atexit@plt+0x79e6bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7aa668 <__cxa_atexit@plt+0x79e6c4> │ │ │ │ - ldr lr, [pc, #84] @ 7aa684 <__cxa_atexit@plt+0x79e6e0> │ │ │ │ - ldr r0, [pc, #84] @ 7aa688 <__cxa_atexit@plt+0x79e6e4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #76] @ 7aa68c <__cxa_atexit@plt+0x79e6e8> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7aa670 <__cxa_atexit@plt+0x79e6cc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7aa680 <__cxa_atexit@plt+0x79e6dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79e62c <__cxa_atexit@plt+0x792688> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 79e644 <__cxa_atexit@plt+0x7926a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r8, lsr #18 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmpeq sl, r0, lsl #29 │ │ │ │ - ldrsheq r0, [sl, #-224] @ 0xffffff20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #20] @ 79e648 <__cxa_atexit@plt+0x7926a4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, r8, lsl #12 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + smlalbteq r2, sl, r4, r4 │ │ │ │ + andeq r0, r0, r7, lsr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #28] @ 79e680 <__cxa_atexit@plt+0x7926dc> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 79da78 <__cxa_atexit@plt+0x791ad4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aa6c0 <__cxa_atexit@plt+0x79e71c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7aa6c8 <__cxa_atexit@plt+0x79e724> │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 79e6b0 <__cxa_atexit@plt+0x79270c> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79e734 <__cxa_atexit@plt+0x792790> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 79e760 <__cxa_atexit@plt+0x7927bc> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 79e740 <__cxa_atexit@plt+0x79279c> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 79e700 <__cxa_atexit@plt+0x79275c> │ │ │ │ + ldr r3, [pc, #76] @ 79e764 <__cxa_atexit@plt+0x7927c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 79e768 <__cxa_atexit@plt+0x7927c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, ror #27 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 79e6f8 <__cxa_atexit@plt+0x792754> │ │ │ │ + cmpeq sl, r8, asr #30 │ │ │ │ + cmpeq sl, r4, asr r5 │ │ │ │ + ldrsheq sp, [sl, #-68] @ 0xffffffbc │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7aa738 <__cxa_atexit@plt+0x79e794> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7aa740 <__cxa_atexit@plt+0x79e79c> │ │ │ │ - ldr r9, [pc, #92] @ 7aa75c <__cxa_atexit@plt+0x79e7b8> │ │ │ │ - ldr lr, [pc, #92] @ 7aa760 <__cxa_atexit@plt+0x79e7bc> │ │ │ │ - ldr r0, [pc, #92] @ 7aa764 <__cxa_atexit@plt+0x79e7c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #80] @ 7aa768 <__cxa_atexit@plt+0x79e7c4> │ │ │ │ - add r0, r0, #1 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 79e7b0 <__cxa_atexit@plt+0x79280c> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79e7c8 <__cxa_atexit@plt+0x792824> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7aa748 <__cxa_atexit@plt+0x79e7a4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7aa758 <__cxa_atexit@plt+0x79e7b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r4, asr r8 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sl, r8, lsr #27 │ │ │ │ - cmpeq sl, r8, lsl lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 159c130 <__cxa_atexit@plt+0x159018c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 79e7cc <__cxa_atexit@plt+0x792828> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sl, r8, lsl #9 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 79e930 <__cxa_atexit@plt+0x79298c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7aa7b4 <__cxa_atexit@plt+0x79e810> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 7aa7bc <__cxa_atexit@plt+0x79e818> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 79e810 <__cxa_atexit@plt+0x79286c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 79e818 <__cxa_atexit@plt+0x792874> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 7a9ac8 <__cxa_atexit@plt+0x79db24> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [sl, #-196] @ 0xffffff3c │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0x015acc98 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7aa83c <__cxa_atexit@plt+0x79e898> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7aa848 <__cxa_atexit@plt+0x79e8a4> │ │ │ │ - ldr lr, [pc, #100] @ 7aa858 <__cxa_atexit@plt+0x79e8b4> │ │ │ │ - ldr sl, [pc, #100] @ 7aa85c <__cxa_atexit@plt+0x79e8b8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r0, [pc, #96] @ 7aa860 <__cxa_atexit@plt+0x79e8bc> │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr ip, [pc, #84] @ 7aa864 <__cxa_atexit@plt+0x79e8c0> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrheq r0, [sl, #-192] @ 0xffffff40 │ │ │ │ - cmpeq sl, r0, lsr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 159c130 <__cxa_atexit@plt+0x159018c> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aa8b4 <__cxa_atexit@plt+0x79e910> │ │ │ │ - ldr r2, [pc, #36] @ 7aa8cc <__cxa_atexit@plt+0x79e928> │ │ │ │ + bcc 79e864 <__cxa_atexit@plt+0x7928c0> │ │ │ │ + ldr r2, [pc, #48] @ 79e874 <__cxa_atexit@plt+0x7928d0> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #20] @ 7aa8d0 <__cxa_atexit@plt+0x79e92c> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - smlaltteq r3, r9, r8, r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79e8b0 <__cxa_atexit@plt+0x79290c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 79e8b8 <__cxa_atexit@plt+0x792914> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq ip, [sl, #-184] @ 0xffffff48 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7aa914 <__cxa_atexit@plt+0x79e970> │ │ │ │ - ldr r2, [pc, #36] @ 7aa92c <__cxa_atexit@plt+0x79e988> │ │ │ │ + bcc 79e904 <__cxa_atexit@plt+0x792960> │ │ │ │ + ldr r2, [pc, #48] @ 79e914 <__cxa_atexit@plt+0x792970> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #2 │ │ │ │ - b 18736ac <__cxa_atexit@plt+0x1867708> │ │ │ │ - ldr r7, [pc, #20] @ 7aa930 <__cxa_atexit@plt+0x79e98c> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - smlalbbeq r3, r9, r8, r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7aa9a0 <__cxa_atexit@plt+0x79e9fc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7aa9a8 <__cxa_atexit@plt+0x79ea04> │ │ │ │ - ldr lr, [pc, #84] @ 7aa9c4 <__cxa_atexit@plt+0x79ea20> │ │ │ │ - ldr r0, [pc, #84] @ 7aa9c8 <__cxa_atexit@plt+0x79ea24> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #76] @ 7aa9cc <__cxa_atexit@plt+0x79ea28> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7aa9b0 <__cxa_atexit@plt+0x79ea0c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7aa9c0 <__cxa_atexit@plt+0x79ea1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - smlaltteq r3, r9, r8, r5 │ │ │ │ - @ instruction: 0xfffffc50 │ │ │ │ - cmpeq sl, r0, asr #22 │ │ │ │ - ldrheq r0, [sl, #-176] @ 0xffffff50 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov lr, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7aaa5c <__cxa_atexit@plt+0x79eab8> │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi 7aaa6c <__cxa_atexit@plt+0x79eac8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 7aaa74 <__cxa_atexit@plt+0x79ead0> │ │ │ │ - ldr sl, [pc, #128] @ 7aaa9c <__cxa_atexit@plt+0x79eaf8> │ │ │ │ - ldr r9, [pc, #128] @ 7aaaa0 <__cxa_atexit@plt+0x79eafc> │ │ │ │ - ldr r2, [pc, #128] @ 7aaaa4 <__cxa_atexit@plt+0x79eb00> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #116] @ 7aaaa8 <__cxa_atexit@plt+0x79eb04> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + smlaltteq r2, sl, ip, r1 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #28 │ │ │ │ + str r6, [sp] │ │ │ │ + cmp fp, r3 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 79eba8 <__cxa_atexit@plt+0x792c04> │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + b 79e964 <__cxa_atexit@plt+0x7929c0> │ │ │ │ + sub r3, r5, #28 │ │ │ │ + add r2, r2, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79eba8 <__cxa_atexit@plt+0x792c04> │ │ │ │ + and r1, sl, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 79e9e4 <__cxa_atexit@plt+0x792a40> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 79eac0 <__cxa_atexit@plt+0x792b1c> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r1, [r0, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 79ea9c <__cxa_atexit@plt+0x792af8> │ │ │ │ + and r0, r6, r8, lsr r2 │ │ │ │ + ldr r1, [sl, #1] │ │ │ │ + add r3, r1, r0, lsl #2 │ │ │ │ + ldr sl, [r3, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + add r3, r2, #4 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + stmda r5, {r0, r3, r7} │ │ │ │ + ldr r4, [pc, #616] @ 79ec20 <__cxa_atexit@plt+0x792c7c> │ │ │ │ + mov r1, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r1, #-20]! @ 0xffffffec │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 79eb90 <__cxa_atexit@plt+0x792bec> │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r4, [pc, #588] @ 79ec24 <__cxa_atexit@plt+0x792c80> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-16] │ │ │ │ + mov r5, r1 │ │ │ │ + b 79e954 <__cxa_atexit@plt+0x7929b0> │ │ │ │ + and r0, r6, r8, lsr r2 │ │ │ │ + mov r4, #1 │ │ │ │ + ldr r6, [sl, #6] │ │ │ │ + ldr lr, [sl, #2] │ │ │ │ + lsl r1, r4, r0 │ │ │ │ + tst r6, r4, lsl r0 │ │ │ │ + beq 79eb00 <__cxa_atexit@plt+0x792b5c> │ │ │ │ + sub r0, r1, #1 │ │ │ │ + ldr r1, [pc, #500] @ 79ec00 <__cxa_atexit@plt+0x792c5c> │ │ │ │ + and r0, r6, r0 │ │ │ │ + and r1, r1, r0, lsr #1 │ │ │ │ + ldr r4, [pc, #492] @ 79ec04 <__cxa_atexit@plt+0x792c60> │ │ │ │ + sub r0, r0, r1 │ │ │ │ + and r1, r4, r0, lsr #2 │ │ │ │ + and r0, r0, r4 │ │ │ │ + add r0, r0, r1 │ │ │ │ + ldr r1, [pc, #480] @ 79ec0c <__cxa_atexit@plt+0x792c68> │ │ │ │ + add r0, r0, r0, lsr #4 │ │ │ │ + and r0, r0, r1 │ │ │ │ + ldr r1, [pc, #464] @ 79ec08 <__cxa_atexit@plt+0x792c64> │ │ │ │ + mul r0, r0, r1 │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + add r1, lr, r0, lsl #2 │ │ │ │ + ldr sl, [r1, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #452] @ 79ec14 <__cxa_atexit@plt+0x792c70> │ │ │ │ + add ip, r2, #4 │ │ │ │ + str r7, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3] │ │ │ │ + mov r1, r5 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + tst sl, #3 │ │ │ │ str r6, [r5, #-16] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r0, ip} │ │ │ │ + beq 79eb80 <__cxa_atexit@plt+0x792bdc> │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [pc, #400] @ 79ec18 <__cxa_atexit@plt+0x792c74> │ │ │ │ + mov ip, #0 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r1 │ │ │ │ + mov r6, #15 │ │ │ │ + b 79e954 <__cxa_atexit@plt+0x7929b0> │ │ │ │ + ldmib r7, {r4, r6} │ │ │ │ + cmp r1, #4 │ │ │ │ + bne 79eb68 <__cxa_atexit@plt+0x792bc4> │ │ │ │ + str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r6, r8, r9, sl} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 79ec34 <__cxa_atexit@plt+0x792c90> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + str r8, [r5] │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 79ebc0 <__cxa_atexit@plt+0x792c1c> │ │ │ │ + ldr r7, [pc, #320] @ 79ec28 <__cxa_atexit@plt+0x792c84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r8, [r6, #12] │ │ │ │ + stmib r6, {r7, r9} │ │ │ │ + sub r7, r3, #5 │ │ │ │ mov r6, r3 │ │ │ │ - b 18731cc <__cxa_atexit@plt+0x1867228> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, lr │ │ │ │ - bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 7aaa7c <__cxa_atexit@plt+0x79ead8> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 7aaa98 <__cxa_atexit@plt+0x79eaf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov sl, lr │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, ip, lsl r5 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - cmpeq sl, ip, lsl #21 │ │ │ │ - ldrsheq r0, [sl, #-172] @ 0xffffff54 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7aab24 <__cxa_atexit@plt+0x79eb80> │ │ │ │ - ldr sl, [pc, #104] @ 7aab3c <__cxa_atexit@plt+0x79eb98> │ │ │ │ - ldr r2, [pc, #104] @ 7aab40 <__cxa_atexit@plt+0x79eb9c> │ │ │ │ - ldr r9, [pc, #104] @ 7aab44 <__cxa_atexit@plt+0x79eba0> │ │ │ │ - ldr lr, [pc, #104] @ 7aab48 <__cxa_atexit@plt+0x79eba4> │ │ │ │ - sub r1, r6, #34 @ 0x22 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5] │ │ │ │ - sub r3, r6, #27 │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - sub r1, r6, #17 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r3, [r7, #36] @ 0x24 │ │ │ │ - stmib r7, {r2, r8, sl} │ │ │ │ - str r8, [r7, #16] │ │ │ │ - str r9, [r7, #20] │ │ │ │ - str r8, [r7, #24] │ │ │ │ - str lr, [r7, #28] │ │ │ │ - str r1, [r7, #32] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7aab4c <__cxa_atexit@plt+0x79eba8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0x015a0c90 │ │ │ │ - hvceq 37708 @ 0x934c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7aac58 <__cxa_atexit@plt+0x79ecb4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r1, r7 │ │ │ │ - mov r8, r6 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7aabfc <__cxa_atexit@plt+0x79ec58> │ │ │ │ - ldr r6, [pc, #184] @ 7aac34 <__cxa_atexit@plt+0x79ec90> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r1, #20] │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - str r6, [r2, #-8]! │ │ │ │ - ldr r3, [r1, #16] │ │ │ │ - ldr lr, [r1, #12] │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #24 │ │ │ │ - sub sl, r0, #1 │ │ │ │ - cmp r1, r6 │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - bcc 7aac0c <__cxa_atexit@plt+0x79ec68> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7aabec <__cxa_atexit@plt+0x79ec48> │ │ │ │ - add r0, lr, sl, lsl #2 │ │ │ │ - ldr r1, [pc, #120] @ 7aac3c <__cxa_atexit@plt+0x79ec98> │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov r5, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - mov r5, r2 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str lr, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - str sl, [r8, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 7aac38 <__cxa_atexit@plt+0x79ec94> │ │ │ │ - mov r0, #24 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r3 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, lsl r9 │ │ │ │ - @ instruction: 0x01493394 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r1, r7, r8} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7aacc4 <__cxa_atexit@plt+0x79ed20> │ │ │ │ - ldr r7, [r5] │ │ │ │ - cmn sl, #1 │ │ │ │ - beq 7aacb8 <__cxa_atexit@plt+0x79ed14> │ │ │ │ - ldr r1, [pc, #104] @ 7aace8 <__cxa_atexit@plt+0x79ed44> │ │ │ │ - add r2, r9, sl, lsl #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r0, #0 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r5, r5, #4 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - str sl, [r3, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #24] @ 7aace4 <__cxa_atexit@plt+0x79ed40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + add r2, r0, #12 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp r7, r2 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + bcc 79ebe0 <__cxa_atexit@plt+0x792c3c> │ │ │ │ + ldr r7, [pc, #244] @ 79ec2c <__cxa_atexit@plt+0x792c88> │ │ │ │ + ldr r6, [pc, #244] @ 79ec30 <__cxa_atexit@plt+0x792c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - smlaltteq r3, r9, r0, r2 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7aad98 <__cxa_atexit@plt+0x79edf4> │ │ │ │ - ldr r3, [pc, #196] @ 7aadd0 <__cxa_atexit@plt+0x79ee2c> │ │ │ │ - tst sl, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, r9} │ │ │ │ - beq 7aad80 <__cxa_atexit@plt+0x79eddc> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #24 │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - cmp r3, r1 │ │ │ │ - sub r0, r7, #1 │ │ │ │ - bcc 7aada8 <__cxa_atexit@plt+0x79ee04> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 7aad90 <__cxa_atexit@plt+0x79edec> │ │ │ │ - ldr lr, [pc, #152] @ 7aaddc <__cxa_atexit@plt+0x79ee38> │ │ │ │ - add r7, r2, r0, lsl #2 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r2, [r6, #12] │ │ │ │ - mov r2, r6 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r2, #5 │ │ │ │ + stmib r0, {r6, r9} │ │ │ │ + ldr r6, [lr, #4] │ │ │ │ + str r6, [r5] │ │ │ │ + add r7, r6, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r6, r8, r9, sl} │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 79efe0 <__cxa_atexit@plt+0x79303c> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 79eb9c <__cxa_atexit@plt+0x792bf8> │ │ │ │ + sub r5, r5, #24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #56] @ 7aadd8 <__cxa_atexit@plt+0x79ee34> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7aadd4 <__cxa_atexit@plt+0x79ee30> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r6, #24 │ │ │ │ - str r8, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #72] @ 79ec10 <__cxa_atexit@plt+0x792c6c> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - bx r3 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r3, [r9, #-20] @ 0xffffffec │ │ │ │ - cmpeq r9, r4, lsl r2 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #52] @ 79ec1c <__cxa_atexit@plt+0x792c78> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r8, ror #20 │ │ │ │ + andeq r0, r0, r8, asr #21 │ │ │ │ + andeq r0, r0, r4, asr #21 │ │ │ │ + andeq r0, r0, r8, lsr r6 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + andeq r0, r0, r4, lsl #10 │ │ │ │ + cmpeq sl, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, ror #14 │ │ │ │ + cmpeq sl, r8, ror #1 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ - add r6, r6, #24 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ cmp r3, r6 │ │ │ │ - sub r1, r0, #1 │ │ │ │ - bcc 7aae5c <__cxa_atexit@plt+0x79eeb8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7aae4c <__cxa_atexit@plt+0x79eea8> │ │ │ │ - add r0, r2, r1, lsl #2 │ │ │ │ - ldr lr, [pc, #100] @ 7aae88 <__cxa_atexit@plt+0x79eee4> │ │ │ │ - ldr r9, [r0, #8] │ │ │ │ - mov sl, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - str r1, [r8, #20] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r3, [pc, #32] @ 7aae84 <__cxa_atexit@plt+0x79eee0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r8, asr #2 │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7aaf60 <__cxa_atexit@plt+0x79efbc> │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr r1, [pc, #216] @ 7aaf8c <__cxa_atexit@plt+0x79efe8> │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7aaf6c <__cxa_atexit@plt+0x79efc8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #32 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc 7aaf74 <__cxa_atexit@plt+0x79efd0> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - add r3, r3, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [r3, #8] │ │ │ │ - mov ip, #0 │ │ │ │ - cmp r8, r2 │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - bne 7aaf10 <__cxa_atexit@plt+0x79ef6c> │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r9, [pc, #120] @ 7aaf90 <__cxa_atexit@plt+0x79efec> │ │ │ │ - ldr r2, [pc, #120] @ 7aaf94 <__cxa_atexit@plt+0x79eff0> │ │ │ │ - ldr ip, [pc, #120] @ 7aaf98 <__cxa_atexit@plt+0x79eff4> │ │ │ │ + bcc 79ed28 <__cxa_atexit@plt+0x792d84> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldr sl, [r3, #-4] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 79ecec <__cxa_atexit@plt+0x792d48> │ │ │ │ + ldr r9, [pc, #232] @ 79ed58 <__cxa_atexit@plt+0x792db4> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r7, [pc, #220] @ 79ed5c <__cxa_atexit@plt+0x792db8> │ │ │ │ add r9, pc, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r6, [r5, #-12] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r0, #16]! │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str ip, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, sl │ │ │ │ - mov r8, lr │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov sl, r6 │ │ │ │ - b 7aaf7c <__cxa_atexit@plt+0x79efd8> │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r0, ror #11 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - cmpeq sl, ip, lsl #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7aafd0 <__cxa_atexit@plt+0x79f02c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7aafd8 <__cxa_atexit@plt+0x79f034> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r0, [sl, #-72] @ 0xffffffb8 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7ab084 <__cxa_atexit@plt+0x79f0e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ab090 <__cxa_atexit@plt+0x79f0ec> │ │ │ │ - add r2, r7, #7 │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - add r1, r1, r8, lsl #2 │ │ │ │ - mov sl, #0 │ │ │ │ - ldr r1, [r1, #8] │ │ │ │ - cmp r8, r2 │ │ │ │ - mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ - bne 7ab03c <__cxa_atexit@plt+0x79f098> │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr sl, [pc, #92] @ 7ab0a0 <__cxa_atexit@plt+0x79f0fc> │ │ │ │ - ldr r2, [pc, #92] @ 7ab0a4 <__cxa_atexit@plt+0x79f100> │ │ │ │ - ldr ip, [pc, #92] @ 7ab0a8 <__cxa_atexit@plt+0x79f104> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [r3, #28] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r0, #16]! │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, lr │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - cmpeq sl, r0, ror #9 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub lr, r6, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + ldr r7, [pc, #188] @ 79ed60 <__cxa_atexit@plt+0x792dbc> │ │ │ │ + sub r9, r6, #1 │ │ │ │ + str r2, [r1, #16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7ab11c <__cxa_atexit@plt+0x79f178> │ │ │ │ - ldr r2, [pc, #96] @ 7ab12c <__cxa_atexit@plt+0x79f188> │ │ │ │ + bhi 79ed40 <__cxa_atexit@plt+0x792d9c> │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + ldr r7, [pc, #172] @ 79ed74 <__cxa_atexit@plt+0x792dd0> │ │ │ │ mov r3, r5 │ │ │ │ - tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + stmda r5, {r9, ip} │ │ │ │ + stmib r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #148] @ 79ed78 <__cxa_atexit@plt+0x792dd4> │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r2, [pc, #120] @ 79ed6c <__cxa_atexit@plt+0x792dc8> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + sub r7, r6, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 7ab104 <__cxa_atexit@plt+0x79f160> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r1, [r2, #4] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 7ab114 <__cxa_atexit@plt+0x79f170> │ │ │ │ - str r1, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3] │ │ │ │ - b 7ab168 <__cxa_atexit@plt+0x79f1c4> │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #92] @ 79ed70 <__cxa_atexit@plt+0x792dcc> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r7, sl │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - ldr r7, [pc, #12] @ 7ab130 <__cxa_atexit@plt+0x79f18c> │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r1, #-4] │ │ │ │ + str r7, [r1, #-8] │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r3, [pc, #56] @ 79ed68 <__cxa_atexit@plt+0x792dc4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #28] @ 79ed64 <__cxa_atexit@plt+0x792dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov sl, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x01492e94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + cmpeq sl, ip, asr #24 │ │ │ │ + @ instruction: 0xfffffc18 │ │ │ │ + smlalbteq r1, sl, r8, sp │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + cmpeq sl, ip, lsl #30 │ │ │ │ + @ instruction: 0xffff0b44 │ │ │ │ + @ instruction: 0x015acf94 │ │ │ │ + @ instruction: 0x014a1d94 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79ec34 <__cxa_atexit@plt+0x792c90> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 7ab15c <__cxa_atexit@plt+0x79f1b8> │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 7ab168 <__cxa_atexit@plt+0x79f1c4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1599b94 <__cxa_atexit@plt+0x158dbf0> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7ab258 <__cxa_atexit@plt+0x79f2b4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr lr, [pc, #276] @ 7ab2a0 <__cxa_atexit@plt+0x79f2fc> │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - sub fp, r7, #1 │ │ │ │ - ldr r0, [r2, #8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add lr, r6, #12 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stm lr, {r0, r8, fp} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - add lr, r2, #12 │ │ │ │ - cmp ip, r2 │ │ │ │ - bhi 7ab278 <__cxa_atexit@plt+0x79f2d4> │ │ │ │ - add r9, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r9 │ │ │ │ - bcc 7ab280 <__cxa_atexit@plt+0x79f2dc> │ │ │ │ - ldr r0, [r3, #-12] │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - mov r8, #0 │ │ │ │ - str r0, [sp] │ │ │ │ - ldr r0, [r3, #-4] │ │ │ │ - cmp fp, #0 │ │ │ │ - ldr r1, [r0, #8] │ │ │ │ - mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ - beq 7ab240 <__cxa_atexit@plt+0x79f29c> │ │ │ │ - ldr fp, [pc, #180] @ 7ab2a8 <__cxa_atexit@plt+0x79f304> │ │ │ │ - ldr r0, [pc, #180] @ 7ab2ac <__cxa_atexit@plt+0x79f308> │ │ │ │ - ldr r3, [pc, #180] @ 7ab2b0 <__cxa_atexit@plt+0x79f30c> │ │ │ │ - add fp, pc, fp │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #24]! │ │ │ │ - mov r0, r6 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - ldr r8, [sp] │ │ │ │ - str fp, [r0, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str sl, [r6, #28] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, ip │ │ │ │ - b 1599c04 <__cxa_atexit@plt+0x158dc60> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - mov r8, r1 │ │ │ │ - mov fp, ip │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r6, [pc, #68] @ 7ab2a4 <__cxa_atexit@plt+0x79f300> │ │ │ │ - mov fp, ip │ │ │ │ - mov r2, #20 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ - mov r9, r3 │ │ │ │ - b 7ab288 <__cxa_atexit@plt+0x79f2e4> │ │ │ │ - mov r0, #32 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - mov fp, ip │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79edd4 <__cxa_atexit@plt+0x792e30> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 79ede0 <__cxa_atexit@plt+0x792e3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - cmpeq sl, r0, lsr r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 7ab168 <__cxa_atexit@plt+0x79f1c4> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sl, r4, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ab35c <__cxa_atexit@plt+0x79f3b8> │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [sl, #4] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne 7ab334 <__cxa_atexit@plt+0x79f390> │ │ │ │ - mov r2, #0 │ │ │ │ - cmp r3, #0 │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - stmdb r5, {r2, r9, sl} │ │ │ │ - beq 7ab348 <__cxa_atexit@plt+0x79f3a4> │ │ │ │ - ldr r5, [pc, #104] @ 7ab378 <__cxa_atexit@plt+0x79f3d4> │ │ │ │ - ldr r3, [r9, #8] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r9, [sl, #8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - ldr r7, [pc, #52] @ 7ab370 <__cxa_atexit@plt+0x79f3cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7ab36c <__cxa_atexit@plt+0x79f3c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ab374 <__cxa_atexit@plt+0x79f3d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015a0190 │ │ │ │ - cmpeq sl, r4, asr #4 │ │ │ │ - cmpeq r9, r8, asr ip │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7ab3bc <__cxa_atexit@plt+0x79f418> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, r3, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bne 7ab3d0 <__cxa_atexit@plt+0x79f42c> │ │ │ │ - ldr r7, [pc, #84] @ 7ab404 <__cxa_atexit@plt+0x79f460> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7ab408 <__cxa_atexit@plt+0x79f464> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79ee24 <__cxa_atexit@plt+0x792e80> │ │ │ │ + ldr r2, [pc, #44] @ 79ee3c <__cxa_atexit@plt+0x792e98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #52] @ 7ab40c <__cxa_atexit@plt+0x79f468> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - add r3, r3, #2 │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r1, r3, lsl #2] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldr r9, [r0, r3, lsl #2] │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5] │ │ │ │ - b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ - cmpeq sl, r0, lsr r1 │ │ │ │ - ldrheq r0, [sl, #-28] @ 0xffffffe4 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ab480 <__cxa_atexit@plt+0x79f4dc> │ │ │ │ - ldr r3, [pc, #96] @ 7ab490 <__cxa_atexit@plt+0x79f4ec> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8, sl} │ │ │ │ - beq 7ab460 <__cxa_atexit@plt+0x79f4bc> │ │ │ │ - ldr r3, [pc, #80] @ 7ab494 <__cxa_atexit@plt+0x79f4f0> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ - tst sl, #3 │ │ │ │ + ldr r3, [pc, #20] @ 79ee40 <__cxa_atexit@plt+0x792e9c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - beq 7ab470 <__cxa_atexit@plt+0x79f4cc> │ │ │ │ - ldr sl, [sl, #3] │ │ │ │ - b 7ab2d4 <__cxa_atexit@plt+0x79f330> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ab498 <__cxa_atexit@plt+0x79f4f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - cmpeq r9, r8, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, ip, lsl #28 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 7ab4dc <__cxa_atexit@plt+0x79f538> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79ee84 <__cxa_atexit@plt+0x792ee0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79ee9c <__cxa_atexit@plt+0x792ef8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 79eea0 <__cxa_atexit@plt+0x792efc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq 7ab4d4 <__cxa_atexit@plt+0x79f530> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 7ab2d4 <__cxa_atexit@plt+0x79f330> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 7ab2d4 <__cxa_atexit@plt+0x79f330> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ab578 <__cxa_atexit@plt+0x79f5d4> │ │ │ │ - ldr r3, [pc, #112] @ 7ab588 <__cxa_atexit@plt+0x79f5e4> │ │ │ │ - tst r9, #3 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r8, lsr #27 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmpeq sl, ip, ror #24 │ │ │ │ + andeq r0, r0, r6, lsr #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 79eed4 <__cxa_atexit@plt+0x792f30> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 7ab558 <__cxa_atexit@plt+0x79f5b4> │ │ │ │ - ldr r2, [pc, #96] @ 7ab58c <__cxa_atexit@plt+0x79f5e8> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - beq 7ab568 <__cxa_atexit@plt+0x79f5c4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ab590 <__cxa_atexit@plt+0x79f5ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq r9, r4, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 7ab5dc <__cxa_atexit@plt+0x79f638> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7ab5d4 <__cxa_atexit@plt+0x79f630> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 79e930 <__cxa_atexit@plt+0x79298c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r7, r7, r3, lsl #2 │ │ │ │ - mov r3, #0 │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79efa4 <__cxa_atexit@plt+0x793000> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #200] @ 79efcc <__cxa_atexit@plt+0x793028> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79efd0 <__cxa_atexit@plt+0x79302c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79efbc <__cxa_atexit@plt+0x793018> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79ef68 <__cxa_atexit@plt+0x792fc4> │ │ │ │ + ldr r7, [pc, #84] @ 79efd4 <__cxa_atexit@plt+0x793030> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79efd8 <__cxa_atexit@plt+0x793034> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ab680 <__cxa_atexit@plt+0x79f6dc> │ │ │ │ - ldr r3, [pc, #128] @ 7ab6a8 <__cxa_atexit@plt+0x79f704> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #48] @ 79efdc <__cxa_atexit@plt+0x793038> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7ab670 <__cxa_atexit@plt+0x79f6cc> │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79ef5c <__cxa_atexit@plt+0x792fb8> │ │ │ │ + cmpeq sl, ip, asr sp │ │ │ │ + cmpeq sl, ip, ror #13 │ │ │ │ + cmpeq sl, r4, lsr #25 │ │ │ │ + ldrsbeq ip, [sl, #-204] @ 0xffffff34 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #12 │ │ │ │ + mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7ab690 <__cxa_atexit@plt+0x79f6ec> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [pc, #96] @ 7ab6b0 <__cxa_atexit@plt+0x79f70c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #84] @ 7ab6b4 <__cxa_atexit@plt+0x79f710> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bcc 79f0b8 <__cxa_atexit@plt+0x793114> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r9, [r7, #9] │ │ │ │ + ldr r2, [r1, #8]! │ │ │ │ + cmp r9, r2 │ │ │ │ + bne 79f080 <__cxa_atexit@plt+0x7930dc> │ │ │ │ + ldr r9, [pc, #212] @ 79f0e8 <__cxa_atexit@plt+0x793144> │ │ │ │ + ldr lr, [pc, #212] @ 79f0ec <__cxa_atexit@plt+0x793148> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr sl, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r8, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + sub r9, r3, #5 │ │ │ │ + str r0, [r6, #8]! │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r6, #-4] │ │ │ │ + bhi 79f0d4 <__cxa_atexit@plt+0x793130> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + mov r7, r5 │ │ │ │ + str sl, [r7, #-12]! │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + stmib r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7ab6ac <__cxa_atexit@plt+0x79f708> │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr lr, [pc, #112] @ 79f0f8 <__cxa_atexit@plt+0x793154> │ │ │ │ + ldr r0, [pc, #112] @ 79f0fc <__cxa_atexit@plt+0x793158> │ │ │ │ + mov sl, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + stmib r6, {r0, r1, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r6, [pc, #52] @ 79f0f4 <__cxa_atexit@plt+0x793150> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 79f0f0 <__cxa_atexit@plt+0x79314c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmpeq r9, r0, asr #18 │ │ │ │ - ldrsbeq r0, [sl, #-92] @ 0xffffffa4 │ │ │ │ - cmpeq sl, r4, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + cmpeq sl, r8, lsl sl │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x015acb94 │ │ │ │ + andeq r0, r0, r6, lsl #13 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79efe0 <__cxa_atexit@plt+0x79303c> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ab6fc <__cxa_atexit@plt+0x79f758> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #40] @ 7ab708 <__cxa_atexit@plt+0x79f764> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ab70c <__cxa_atexit@plt+0x79f768> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 79f154 <__cxa_atexit@plt+0x7931b0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 79f160 <__cxa_atexit@plt+0x7931bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, ip, asr #10 │ │ │ │ - cmpeq sl, r4, ror #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ab740 <__cxa_atexit@plt+0x79f79c> │ │ │ │ - ldr r5, [pc, #32] @ 7ab750 <__cxa_atexit@plt+0x79f7ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1aa163c <__cxa_atexit@plt+0x1a95698> │ │ │ │ - ldr r7, [pc, #12] @ 7ab754 <__cxa_atexit@plt+0x79f7b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalbbeq r2, r9, r4, r8 │ │ │ │ + cmpeq sl, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 7ab7c8 <__cxa_atexit@plt+0x79f824> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7ab7b0 <__cxa_atexit@plt+0x79f80c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7ab7b8 <__cxa_atexit@plt+0x79f814> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #60] @ 7ab7cc <__cxa_atexit@plt+0x79f828> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79f1a4 <__cxa_atexit@plt+0x793200> │ │ │ │ + ldr r2, [pc, #44] @ 79f1bc <__cxa_atexit@plt+0x793218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #48] @ 7ab7d0 <__cxa_atexit@plt+0x79f82c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x015a049c │ │ │ │ - cmpeq sl, r4, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r3, [pc, #20] @ 79f1c0 <__cxa_atexit@plt+0x79321c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, ip, lsl #21 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ab818 <__cxa_atexit@plt+0x79f874> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #40] @ 7ab824 <__cxa_atexit@plt+0x79f880> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ab828 <__cxa_atexit@plt+0x79f884> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 79f204 <__cxa_atexit@plt+0x793260> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79f21c <__cxa_atexit@plt+0x793278> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq sl, r0, lsr r4 │ │ │ │ - cmpeq sl, r8, asr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #20] @ 79f220 <__cxa_atexit@plt+0x79327c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r8, lsr #20 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r6, asr #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 79f27c <__cxa_atexit@plt+0x7932d8> │ │ │ │ + ldr lr, [pc, #72] @ 79f294 <__cxa_atexit@plt+0x7932f0> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 79f298 <__cxa_atexit@plt+0x7932f4> │ │ │ │ + sub r8, r6, #5 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #20] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r3, [pc, #24] @ 79f29c <__cxa_atexit@plt+0x7932f8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmpeq sl, ip, asr #19 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 79f310 <__cxa_atexit@plt+0x79336c> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #72] @ 79f314 <__cxa_atexit@plt+0x793370> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #60] @ 79f31c <__cxa_atexit@plt+0x793378> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #48] @ 79f318 <__cxa_atexit@plt+0x793374> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #48] @ 79f320 <__cxa_atexit@plt+0x79337c> │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mul r3, r0, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r6, ror #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 79f354 <__cxa_atexit@plt+0x7933b0> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add sl, r8, #1 │ │ │ │ + sub r2, r2, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #16]! │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + ldr r0, [pc, #204] @ 79f444 <__cxa_atexit@plt+0x7934a0> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 79f3c8 <__cxa_atexit@plt+0x793424> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r8 │ │ │ │ - add r8, r6, #24 │ │ │ │ - cmp r7, r8 │ │ │ │ - bcc 7ab8c8 <__cxa_atexit@plt+0x79f924> │ │ │ │ - ldr r7, [pc, #160] @ 7ab8f4 <__cxa_atexit@plt+0x79f950> │ │ │ │ - mov sl, r6 │ │ │ │ - mov r2, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [sl, #4]! │ │ │ │ - mov r7, sl │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r1, [r7, #12]! │ │ │ │ - ldr r3, [pc, #132] @ 7ab8f8 <__cxa_atexit@plt+0x79f954> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [sl, #4] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ab8e8 <__cxa_atexit@plt+0x79f944> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ab88c <__cxa_atexit@plt+0x79f8e8> │ │ │ │ - ldr r7, [pc, #88] @ 7ab8fc <__cxa_atexit@plt+0x79f958> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - ldr r7, [pc, #76] @ 7ab900 <__cxa_atexit@plt+0x79f95c> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79f404 <__cxa_atexit@plt+0x793460> │ │ │ │ + ldr r7, [pc, #164] @ 79f454 <__cxa_atexit@plt+0x7934b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7ab904 <__cxa_atexit@plt+0x79f960> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7ab884 <__cxa_atexit@plt+0x79f8e0> │ │ │ │ - cmpeq sl, ip, asr #7 │ │ │ │ - cmppeq r9, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ - cmpeq sl, r0, lsr r0 │ │ │ │ - cmpeq sl, r8, ror r3 │ │ │ │ - strdeq r2, [r9, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7ab958 <__cxa_atexit@plt+0x79f9b4> │ │ │ │ - ldr r3, [pc, #64] @ 7ab970 <__cxa_atexit@plt+0x79f9cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 7ab974 <__cxa_atexit@plt+0x79f9d0> │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ab978 <__cxa_atexit@plt+0x79f9d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [sl, #-44] @ 0xffffffd4 │ │ │ │ - @ instruction: 0x0159ff90 │ │ │ │ - hvceq 37472 @ 0x9260 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7ab9cc <__cxa_atexit@plt+0x79fa28> │ │ │ │ - ldr r3, [pc, #64] @ 7ab9e4 <__cxa_atexit@plt+0x79fa40> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + bcc 79f424 <__cxa_atexit@plt+0x793480> │ │ │ │ + ldr r3, [pc, #104] @ 79f450 <__cxa_atexit@plt+0x7934ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r2, [pc, #52] @ 7ab9e8 <__cxa_atexit@plt+0x79fa44> │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ab9ec <__cxa_atexit@plt+0x79fa48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, r8, lsl #5 │ │ │ │ - cmppeq r9, ip, lsl pc @ p-variant is OBSOLETE │ │ │ │ - cmpeq r9, r0, lsl #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7aba40 <__cxa_atexit@plt+0x79fa9c> │ │ │ │ - ldr r7, [pc, #64] @ 7aba54 <__cxa_atexit@plt+0x79fab0> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #64] @ 79f44c <__cxa_atexit@plt+0x7934a8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7aba34 <__cxa_atexit@plt+0x79fa90> │ │ │ │ - ldr r3, [pc, #48] @ 7aba58 <__cxa_atexit@plt+0x79fab4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7aba5c <__cxa_atexit@plt+0x79fab8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 79f438 <__cxa_atexit@plt+0x793494> │ │ │ │ + ldr r6, [pc, #28] @ 79f448 <__cxa_atexit@plt+0x7934a4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01492590 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7aba7c <__cxa_atexit@plt+0x79fad8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, ip, ror #17 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmpeq sl, r4, lsr r8 │ │ │ │ + cmpeq sl, r4, ror r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7abab4 <__cxa_atexit@plt+0x79fb10> │ │ │ │ - ldr r2, [pc, #28] @ 7abac0 <__cxa_atexit@plt+0x79fb1c> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79f494 <__cxa_atexit@plt+0x7934f0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 79f4ac <__cxa_atexit@plt+0x793508> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - ldrheq r0, [sl, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7abb14 <__cxa_atexit@plt+0x79fb70> │ │ │ │ - ldr r7, [pc, #64] @ 7abb28 <__cxa_atexit@plt+0x79fb84> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 7abb08 <__cxa_atexit@plt+0x79fb64> │ │ │ │ - ldr r3, [pc, #48] @ 7abb2c <__cxa_atexit@plt+0x79fb88> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ + ldr r3, [pc, #20] @ 79f4b0 <__cxa_atexit@plt+0x79350c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7abb30 <__cxa_atexit@plt+0x79fb8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - smlalbteq r2, r9, r0, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0x015ac79c │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7abb50 <__cxa_atexit@plt+0x79fbac> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79f4f8 <__cxa_atexit@plt+0x793554> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 79f510 <__cxa_atexit@plt+0x79356c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 79f514 <__cxa_atexit@plt+0x793570> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a952f4 <__cxa_atexit@plt+0x1a89350> │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, ip, lsr r7 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + strdeq r1, [sl, #-88] @ 0xffffffa8 │ │ │ │ + andeq r0, r0, r7, lsr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #24] @ 79f548 <__cxa_atexit@plt+0x7935a4> │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 79e930 <__cxa_atexit@plt+0x79298c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ 7abbec <__cxa_atexit@plt+0x79fc48> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 79f578 <__cxa_atexit@plt+0x7935d4> │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - beq 7abbd0 <__cxa_atexit@plt+0x79fc2c> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [pc, #112] @ 7abbf0 <__cxa_atexit@plt+0x79fc4c> │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79f5fc <__cxa_atexit@plt+0x793658> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r2, [pc, #124] @ 79f628 <__cxa_atexit@plt+0x793684> │ │ │ │ add r3, r7, r3, lsl #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 7abbdc <__cxa_atexit@plt+0x79fc38> │ │ │ │ + bne 79f608 <__cxa_atexit@plt+0x793664> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ ldrex r3, [r9] │ │ │ │ - strex r3, r8, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 7abba0 <__cxa_atexit@plt+0x79fbfc> │ │ │ │ - ldr r3, [pc, #60] @ 7abbf4 <__cxa_atexit@plt+0x79fc50> │ │ │ │ + bne 79f5c8 <__cxa_atexit@plt+0x793624> │ │ │ │ + ldr r3, [pc, #76] @ 79f62c <__cxa_atexit@plt+0x793688> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ str r3, [r7] │ │ │ │ - ldr r7, [pc, #52] @ 7abbf8 <__cxa_atexit@plt+0x79fc54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #64] @ 79f630 <__cxa_atexit@plt+0x79368c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7abb98 <__cxa_atexit@plt+0x79fbf4> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrheq pc, [r9, #-160] @ 0xffffff60 @ │ │ │ │ - cmpeq sl, r4, ror r0 │ │ │ │ - ldrsbeq pc, [r9, #-136] @ 0xffffff78 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 79f5c0 <__cxa_atexit@plt+0x79361c> │ │ │ │ + cmpeq sl, r0, lsl #1 │ │ │ │ + cmpeq sl, ip, lsl #13 │ │ │ │ + cmpeq sl, ip, lsr #12 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #92] @ 7abc70 <__cxa_atexit@plt+0x79fccc> │ │ │ │ - add r7, r8, r7, lsl #2 │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7abc60 <__cxa_atexit@plt+0x79fcbc> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r7] │ │ │ │ - strex r3, r9, [r7] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7abc30 <__cxa_atexit@plt+0x79fc8c> │ │ │ │ - ldr r7, [pc, #44] @ 7abc74 <__cxa_atexit@plt+0x79fcd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #36] @ 7abc78 <__cxa_atexit@plt+0x79fcd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7abc28 <__cxa_atexit@plt+0x79fc84> │ │ │ │ - cmppeq r9, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, r4, ror #31 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7abce8 <__cxa_atexit@plt+0x79fd44> │ │ │ │ - ldr r7, [pc, #92] @ 7abcfc <__cxa_atexit@plt+0x79fd58> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 7abcd0 <__cxa_atexit@plt+0x79fd2c> │ │ │ │ - ldr r7, [pc, #76] @ 7abd00 <__cxa_atexit@plt+0x79fd5c> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 7abcdc <__cxa_atexit@plt+0x79fd38> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7abd48 <__cxa_atexit@plt+0x79fda4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7abd04 <__cxa_atexit@plt+0x79fd60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 79f678 <__cxa_atexit@plt+0x7936d4> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79f690 <__cxa_atexit@plt+0x7936ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r2, [r9, #-32] @ 0xffffffe0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7abd3c <__cxa_atexit@plt+0x79fd98> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #20] @ 79f694 <__cxa_atexit@plt+0x7936f0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 7abd34 <__cxa_atexit@plt+0x79fd90> │ │ │ │ - b 7abd48 <__cxa_atexit@plt+0x79fda4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sl, r0, asr #11 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 79f79c <__cxa_atexit@plt+0x7937f8> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79f6d8 <__cxa_atexit@plt+0x793734> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 79f6e0 <__cxa_atexit@plt+0x79373c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 7abdd4 <__cxa_atexit@plt+0x79fe30> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq 7abdcc <__cxa_atexit@plt+0x79fe28> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #100] @ 7abdd8 <__cxa_atexit@plt+0x79fe34> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 7abdcc <__cxa_atexit@plt+0x79fe28> │ │ │ │ - ldr r2, [pc, #72] @ 7abddc <__cxa_atexit@plt+0x79fe38> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 7abdcc <__cxa_atexit@plt+0x79fe28> │ │ │ │ - ldr r2, [pc, #44] @ 7abde0 <__cxa_atexit@plt+0x79fe3c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ + ldrsbeq fp, [sl, #-208] @ 0xffffff30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79f71c <__cxa_atexit@plt+0x793778> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 79f724 <__cxa_atexit@plt+0x793780> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ 7abe58 <__cxa_atexit@plt+0x79feb4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 7abe50 <__cxa_atexit@plt+0x79feac> │ │ │ │ - ldr r2, [pc, #68] @ 7abe5c <__cxa_atexit@plt+0x79feb8> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 7abe50 <__cxa_atexit@plt+0x79feac> │ │ │ │ - ldr r2, [pc, #40] @ 7abe60 <__cxa_atexit@plt+0x79febc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ + cmpeq sl, ip, lsl #27 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 79f770 <__cxa_atexit@plt+0x7937cc> │ │ │ │ + ldr r2, [pc, #48] @ 79f780 <__cxa_atexit@plt+0x7937dc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 7abeb0 <__cxa_atexit@plt+0x79ff0c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 7abea8 <__cxa_atexit@plt+0x79ff04> │ │ │ │ - ldr r3, [pc, #32] @ 7abeb4 <__cxa_atexit@plt+0x79ff10> │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7abee0 <__cxa_atexit@plt+0x79ff3c> │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7abf00 <__cxa_atexit@plt+0x79ff5c> │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + str r6, [sp] │ │ │ │ + sub r6, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r6 │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bhi 79fa28 <__cxa_atexit@plt+0x793a84> │ │ │ │ + ldr r3, [r5] │ │ │ │ + mov r6, #15 │ │ │ │ + mov lr, #0 │ │ │ │ + b 79f7cc <__cxa_atexit@plt+0x793828> │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 79fa28 <__cxa_atexit@plt+0x793a84> │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 79f858 <__cxa_atexit@plt+0x7938b4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 79f95c <__cxa_atexit@plt+0x7939b8> │ │ │ │ + bic r1, r3, #3 │ │ │ │ + ldr r1, [r1] │ │ │ │ + ldrh r2, [r1, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 79f910 <__cxa_atexit@plt+0x79396c> │ │ │ │ + and r1, r6, r8, lsr r4 │ │ │ │ + ldr r2, [r3, #1] │ │ │ │ + add r4, r4, #4 │ │ │ │ + add r3, r2, r1, lsl #2 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + stmda r5, {r1, r4, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #624] @ 79fa9c <__cxa_atexit@plt+0x793af8> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r3, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + beq 79f944 <__cxa_atexit@plt+0x7939a0> │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [pc, #596] @ 79faa0 <__cxa_atexit@plt+0x793afc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 79f7c0 <__cxa_atexit@plt+0x79381c> │ │ │ │ + and ip, r6, r8, lsr r4 │ │ │ │ + ldr r2, [r3, #2] │ │ │ │ + ldr r6, [r3, #6] │ │ │ │ + mov r0, #1 │ │ │ │ + lsl r3, r0, ip │ │ │ │ + tst r6, r0, lsl ip │ │ │ │ + beq 79f9a0 <__cxa_atexit@plt+0x7939fc> │ │ │ │ + sub r3, r3, #1 │ │ │ │ + ldr r1, [pc, #508] @ 79fa7c <__cxa_atexit@plt+0x793ad8> │ │ │ │ + and r3, r6, r3 │ │ │ │ + and r1, r1, r3, lsr #1 │ │ │ │ + ldr r0, [pc, #500] @ 79fa80 <__cxa_atexit@plt+0x793adc> │ │ │ │ + sub r1, r3, r1 │ │ │ │ + and r3, r0, r1, lsr #2 │ │ │ │ + and r1, r1, r0 │ │ │ │ + add r1, r1, r3 │ │ │ │ + ldr r0, [pc, #488] @ 79fa88 <__cxa_atexit@plt+0x793ae4> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + and r1, r1, r0 │ │ │ │ + ldr r0, [pc, #472] @ 79fa84 <__cxa_atexit@plt+0x793ae0> │ │ │ │ + add r4, r4, #4 │ │ │ │ + mul r1, r1, r0 │ │ │ │ + lsr r1, r1, #24 │ │ │ │ + add r3, r2, r1, lsl #2 │ │ │ │ + ldr r3, [r3, #8] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + stmda r5, {r1, r4, r8} │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldr r0, [pc, #432] @ 79fa90 <__cxa_atexit@plt+0x793aec> │ │ │ │ + mov r2, r5 │ │ │ │ + tst r3, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + beq 79f944 <__cxa_atexit@plt+0x7939a0> │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #404] @ 79fa94 <__cxa_atexit@plt+0x793af0> │ │ │ │ + mov r6, #15 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, r2 │ │ │ │ + b 79f7c0 <__cxa_atexit@plt+0x79381c> │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ + cmp r2, #4 │ │ │ │ + bne 79fa04 <__cxa_atexit@plt+0x793a60> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 79fab0 <__cxa_atexit@plt+0x793b0c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r3, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 79fa40 <__cxa_atexit@plt+0x793a9c> │ │ │ │ + ldr r7, [pc, #284] @ 79faa4 <__cxa_atexit@plt+0x793b00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r8, [r6, #16] │ │ │ │ + stmib r6, {r7, r9, sl} │ │ │ │ + sub r7, r2, #9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmppeq r9, r8, lsr #11 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 7abc88 <__cxa_atexit@plt+0x79fce4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7abf80 <__cxa_atexit@plt+0x79ffdc> │ │ │ │ - ldr r7, [pc, #92] @ 7abf90 <__cxa_atexit@plt+0x79ffec> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r0, [sp] │ │ │ │ + mov r7, #0 │ │ │ │ + stmda r5, {r2, r3, r7, sl} │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + add r6, r0, #16 │ │ │ │ + str r9, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp r7, r6 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + bcc 79fa60 <__cxa_atexit@plt+0x793abc> │ │ │ │ + ldr r7, [pc, #208] @ 79faa8 <__cxa_atexit@plt+0x793b04> │ │ │ │ + ldr r1, [pc, #208] @ 79faac <__cxa_atexit@plt+0x793b08> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq 7abf70 <__cxa_atexit@plt+0x79ffcc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #64] @ 7abf94 <__cxa_atexit@plt+0x79fff0> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r7, r1, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r0, #16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r8, r6, #9 │ │ │ │ + stmib r0, {r1, r9, sl} │ │ │ │ + ldr r2, [r2, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + add r7, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + stmda r5, {r3, r4} │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + mov r8, fp │ │ │ │ + b 79fe3c <__cxa_atexit@plt+0x793e98> │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + ldr r6, [sp] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7abf98 <__cxa_atexit@plt+0x79fff4> │ │ │ │ + ldr r7, [pc, #68] @ 79fa8c <__cxa_atexit@plt+0x793ae8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #48] @ 79fa98 <__cxa_atexit@plt+0x793af4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r7, #0 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r4, asr #22 │ │ │ │ + andeq r0, r0, ip, lsl #23 │ │ │ │ + andeq r0, r0, r8, lsr #23 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr #9 │ │ │ │ + andeq r0, r0, ip, ror #9 │ │ │ │ + @ instruction: 0x015ac298 │ │ │ │ + andeq r0, r0, r8, lsl r8 │ │ │ │ + cmpeq sl, r0, asr #4 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + ldr r7, [r0, #16]! │ │ │ │ + add r1, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc 79fb90 <__cxa_atexit@plt+0x793bec> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r7, #5] │ │ │ │ + ldr sl, [r2, #12]! │ │ │ │ + ldmdb r2, {r3, lr} │ │ │ │ + cmp r9, r3 │ │ │ │ + bne 79fb58 <__cxa_atexit@plt+0x793bb4> │ │ │ │ + ldr r9, [pc, #212] @ 79fbc0 <__cxa_atexit@plt+0x793c1c> │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r7, [pc, #200] @ 79fbc4 <__cxa_atexit@plt+0x793c20> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + sub r9, r1, #9 │ │ │ │ + str ip, [r6, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r1, r5, #28 │ │ │ │ + cmp fp, r1 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + bhi 79fbac <__cxa_atexit@plt+0x793c08> │ │ │ │ + mov r7, r5 │ │ │ │ + mov r1, #0 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + str sl, [r7, #-8]! │ │ │ │ + ldr r3, [r0, #4] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 78ec30 <__cxa_atexit@plt+0x782c8c> │ │ │ │ + ldr r2, [pc, #112] @ 79fbd0 <__cxa_atexit@plt+0x793c2c> │ │ │ │ + ldr r7, [pc, #112] @ 79fbd4 <__cxa_atexit@plt+0x793c30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + stmib r6, {r7, sl, lr} │ │ │ │ + sub r7, r1, #9 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r1 │ │ │ │ + mov sl, r3 │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r6, [pc, #52] @ 79fbcc <__cxa_atexit@plt+0x793c28> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #20] @ 79fbc8 <__cxa_atexit@plt+0x793c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r9, r4, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #24] @ 7abfc8 <__cxa_atexit@plt+0x7a0024> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + cmpeq sl, r0, asr #30 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + ldrheq ip, [sl, #-8] │ │ │ │ + andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7abff4 <__cxa_atexit@plt+0x7a0050> │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r2, r7} │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3, r9} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79fab0 <__cxa_atexit@plt+0x793b0c> │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ac03c <__cxa_atexit@plt+0x7a0098> │ │ │ │ + bcc 79fc2c <__cxa_atexit@plt+0x793c88> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7ac048 <__cxa_atexit@plt+0x7a00a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ac04c <__cxa_atexit@plt+0x7a00a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 79fc38 <__cxa_atexit@plt+0x793c94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq r9, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, r4, lsr #17 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sl, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ac0bc <__cxa_atexit@plt+0x7a0118> │ │ │ │ - ldr r3, [pc, #92] @ 7ac0cc <__cxa_atexit@plt+0x7a0128> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - beq 7ac0ac <__cxa_atexit@plt+0x7a0108> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #64] @ 7ac0d0 <__cxa_atexit@plt+0x7a012c> │ │ │ │ - mov r8, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ac0d4 <__cxa_atexit@plt+0x7a0130> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r9, ip, lsr #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #28] @ 7ac108 <__cxa_atexit@plt+0x7a0164> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 7ac164 <__cxa_atexit@plt+0x7a01c0> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq 7ac15c <__cxa_atexit@plt+0x7a01b8> │ │ │ │ - ldr r3, [pc, #44] @ 7ac168 <__cxa_atexit@plt+0x7a01c4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7ac1a0 <__cxa_atexit@plt+0x7a01fc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 7ac1d0 <__cxa_atexit@plt+0x7a022c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ac218 <__cxa_atexit@plt+0x7a0274> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 7ac224 <__cxa_atexit@plt+0x7a0280> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ac228 <__cxa_atexit@plt+0x7a0284> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 79fc7c <__cxa_atexit@plt+0x793cd8> │ │ │ │ + ldr r2, [pc, #44] @ 79fc94 <__cxa_atexit@plt+0x793cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq r9, ip, lsr #20 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, r8, asr #13 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ac298 <__cxa_atexit@plt+0x7a02f4> │ │ │ │ - ldr r3, [pc, #92] @ 7ac2a8 <__cxa_atexit@plt+0x7a0304> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-12]! │ │ │ │ - stmib r7, {r9, sl} │ │ │ │ - beq 7ac288 <__cxa_atexit@plt+0x7a02e4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #64] @ 7ac2ac <__cxa_atexit@plt+0x7a0308> │ │ │ │ - mov r8, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r7, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ac2b0 <__cxa_atexit@plt+0x7a030c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r9, r4, asr sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #28] @ 7ac2e4 <__cxa_atexit@plt+0x7a0340> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 7ac340 <__cxa_atexit@plt+0x7a039c> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #8] │ │ │ │ - beq 7ac338 <__cxa_atexit@plt+0x7a0394> │ │ │ │ - ldr r3, [pc, #44] @ 7ac344 <__cxa_atexit@plt+0x7a03a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7ac37c <__cxa_atexit@plt+0x7a03d8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r3, [pc, #24] @ 7ac3ac <__cxa_atexit@plt+0x7a0408> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - add sl, r8, #1 │ │ │ │ - sub r2, r2, r8 │ │ │ │ + ldr r3, [pc, #20] @ 79fc98 <__cxa_atexit@plt+0x793cf4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + ldrheq fp, [sl, #-244] @ 0xffffff0c │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ac3f4 <__cxa_atexit@plt+0x7a0450> │ │ │ │ + bcc 79fcdc <__cxa_atexit@plt+0x793d38> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #36] @ 7ac400 <__cxa_atexit@plt+0x7a045c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ac404 <__cxa_atexit@plt+0x7a0460> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - cmppeq r9, r0, asr r8 @ p-variant is OBSOLETE │ │ │ │ - cmppeq r9, ip, ror #9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ac474 <__cxa_atexit@plt+0x7a04d0> │ │ │ │ - ldr r7, [pc, #92] @ 7ac488 <__cxa_atexit@plt+0x7a04e4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 7ac45c <__cxa_atexit@plt+0x7a04b8> │ │ │ │ - ldr r7, [pc, #76] @ 7ac48c <__cxa_atexit@plt+0x7a04e8> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - beq 7ac468 <__cxa_atexit@plt+0x7a04c4> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7ac4d4 <__cxa_atexit@plt+0x7a0530> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ac490 <__cxa_atexit@plt+0x7a04ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - hvceq 37304 @ 0x91b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7ac4c8 <__cxa_atexit@plt+0x7a0524> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 7ac4c0 <__cxa_atexit@plt+0x7a051c> │ │ │ │ - b 7ac4d4 <__cxa_atexit@plt+0x7a0530> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 7ac560 <__cxa_atexit@plt+0x7a05bc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq 7ac558 <__cxa_atexit@plt+0x7a05b4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #100] @ 7ac564 <__cxa_atexit@plt+0x7a05c0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 7ac558 <__cxa_atexit@plt+0x7a05b4> │ │ │ │ - ldr r2, [pc, #72] @ 7ac568 <__cxa_atexit@plt+0x7a05c4> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 7ac558 <__cxa_atexit@plt+0x7a05b4> │ │ │ │ - ldr r2, [pc, #44] @ 7ac56c <__cxa_atexit@plt+0x7a05c8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a958e0 <__cxa_atexit@plt+0x1a8993c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #96] @ 7ac5e4 <__cxa_atexit@plt+0x7a0640> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r3] │ │ │ │ - beq 7ac5dc <__cxa_atexit@plt+0x7a0638> │ │ │ │ - ldr r2, [pc, #68] @ 7ac5e8 <__cxa_atexit@plt+0x7a0644> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 7ac5dc <__cxa_atexit@plt+0x7a0638> │ │ │ │ - ldr r2, [pc, #40] @ 7ac5ec <__cxa_atexit@plt+0x7a0648> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldmib r5, {r7, r8} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a958e0 <__cxa_atexit@plt+0x1a8993c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 79fcf4 <__cxa_atexit@plt+0x793d50> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 7ac63c <__cxa_atexit@plt+0x7a0698> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + ldr r3, [pc, #20] @ 79fcf8 <__cxa_atexit@plt+0x793d54> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 7ac634 <__cxa_atexit@plt+0x7a0690> │ │ │ │ - ldr r3, [pc, #32] @ 7ac640 <__cxa_atexit@plt+0x7a069c> │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958e0 <__cxa_atexit@plt+0x1a8993c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r0, asr pc │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7ac66c <__cxa_atexit@plt+0x7a06c8> │ │ │ │ - ldr r9, [r5, #12]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r2, [pc, #36] @ 79fd30 <__cxa_atexit@plt+0x793d8c> │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ - ldmdb r5, {r7, r8} │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 1a958e0 <__cxa_atexit@plt+0x1a8993c> │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 79f79c <__cxa_atexit@plt+0x7937f8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7ac68c <__cxa_atexit@plt+0x7a06e8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #80 @ 0x50 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79fe00 <__cxa_atexit@plt+0x793e5c> │ │ │ │ + str r4, [sp, #12] │ │ │ │ + stmib sp, {r6, fp} │ │ │ │ + ldr r2, [pc, #200] @ 79fe28 <__cxa_atexit@plt+0x793e84> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldmib r5, {r1, r6} │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r6, [sp] │ │ │ │ + str r3, [r9, #4] │ │ │ │ + ldm ip!, {r0, r1, r2, fp, lr} │ │ │ │ + add sl, r9, #8 │ │ │ │ + mov r3, sl │ │ │ │ + stmia r3!, {r0, r1, r2, fp, lr} │ │ │ │ + ldm ip!, {r0, r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r0, r1, r2, r4, r6} │ │ │ │ + ldm ip, {r0, r1, r2, r4, r6, lr} │ │ │ │ + stm r3, {r0, r1, r2, r4, r6, lr} │ │ │ │ + ldr r6, [pc, #136] @ 79fe2c <__cxa_atexit@plt+0x793e88> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [r6] │ │ │ │ + add sl, sl, r4, lsl #2 │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 79fe18 <__cxa_atexit@plt+0x793e74> │ │ │ │ + mov r6, #0 │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldmib sp, {r6, fp} │ │ │ │ + ldrex r4, [sl] │ │ │ │ + strex r4, r7, [sl] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne 79fdc4 <__cxa_atexit@plt+0x793e20> │ │ │ │ + ldr r7, [pc, #84] @ 79fe30 <__cxa_atexit@plt+0x793e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r9, [r8, #80] @ 0x50 │ │ │ │ + str r7, [r8, #76] @ 0x4c │ │ │ │ + ldr r7, [pc, #72] @ 79fe34 <__cxa_atexit@plt+0x793e90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, ip, lsl lr │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 7ac414 <__cxa_atexit@plt+0x7a0470> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldr r3, [pc, #48] @ 79fe38 <__cxa_atexit@plt+0x793e94> │ │ │ │ + mov r2, #80 @ 0x50 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [sl] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 79fdb8 <__cxa_atexit@plt+0x793e14> │ │ │ │ + cmpeq sl, r0, lsl #30 │ │ │ │ + @ instruction: 0x015ab890 │ │ │ │ + cmpeq sl, r8, asr #28 │ │ │ │ + cmpeq sl, r0, lsl #29 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ac74c <__cxa_atexit@plt+0x7a07a8> │ │ │ │ - ldr r7, [pc, #156] @ 7ac760 <__cxa_atexit@plt+0x7a07bc> │ │ │ │ - mov r3, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str sl, [r3, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 7ac728 <__cxa_atexit@plt+0x7a0784> │ │ │ │ - ldr r1, [pc, #132] @ 7ac764 <__cxa_atexit@plt+0x7a07c0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - beq 7ac734 <__cxa_atexit@plt+0x7a0790> │ │ │ │ - ldr r2, [pc, #108] @ 7ac768 <__cxa_atexit@plt+0x7a07c4> │ │ │ │ - ldr r8, [r9, #3] │ │ │ │ - tst sl, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - beq 7ac740 <__cxa_atexit@plt+0x7a079c> │ │ │ │ - ldr r5, [pc, #84] @ 7ac76c <__cxa_atexit@plt+0x7a07c8> │ │ │ │ - ldr r9, [sl, #3] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a954c0 <__cxa_atexit@plt+0x1a8951c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7ac770 <__cxa_atexit@plt+0x7a07cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [r2, #16]! │ │ │ │ + add r3, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 79fee4 <__cxa_atexit@plt+0x793f40> │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r1, #9] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + cmp r9, sl │ │ │ │ + bne 79fea8 <__cxa_atexit@plt+0x793f04> │ │ │ │ + ldr lr, [pc, #144] @ 79ff04 <__cxa_atexit@plt+0x793f60> │ │ │ │ + ldr r2, [pc, #144] @ 79ff08 <__cxa_atexit@plt+0x793f64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r1, #1] │ │ │ │ + ldr r1, [r1, #5] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + str sl, [r5, #40] @ 0x28 │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + str r1, [r5, #32] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr lr, [pc, #96] @ 79ff10 <__cxa_atexit@plt+0x793f6c> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr ip, [pc, #88] @ 79ff14 <__cxa_atexit@plt+0x793f70> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r3, #9 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add lr, r6, #8 │ │ │ │ + str ip, [r6, #4] │ │ │ │ mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + stm lr, {r0, r1, sl} │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r7, [pc, #32] @ 79ff0c <__cxa_atexit@plt+0x793f68> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - smlaltbeq r1, r9, r8, r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + ldrheq fp, [sl, #-104] @ 0xffffff98 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, ip, ror #3 │ │ │ │ + cmpeq sl, ip, asr sp │ │ │ │ + andeq r0, r0, r7, asr #20 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 7ac7e0 <__cxa_atexit@plt+0x7a083c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - beq 7ac7d4 <__cxa_atexit@plt+0x7a0830> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [pc, #64] @ 7ac7e4 <__cxa_atexit@plt+0x7a0840> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r3, [r2, #8]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r2] │ │ │ │ - beq 7ac7d4 <__cxa_atexit@plt+0x7a0830> │ │ │ │ - ldr r5, [pc, #36] @ 7ac7e8 <__cxa_atexit@plt+0x7a0844> │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a954c0 <__cxa_atexit@plt+0x1a8951c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 79fe3c <__cxa_atexit@plt+0x793e98> │ │ │ │ + andeq r0, r0, r7, asr #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #60] @ 7ac83c <__cxa_atexit@plt+0x7a0898> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq 7ac834 <__cxa_atexit@plt+0x7a0890> │ │ │ │ - ldr r2, [pc, #32] @ 7ac840 <__cxa_atexit@plt+0x7a089c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + add r9, r5, #20 │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldm r9, {r0, r1, r9} │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 79ffa0 <__cxa_atexit@plt+0x793ffc> │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7a0058 <__cxa_atexit@plt+0x7940b4> │ │ │ │ + ldr r2, [pc, #308] @ 7a009c <__cxa_atexit@plt+0x7940f8> │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a954c0 <__cxa_atexit@plt+0x1a8951c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #292] @ 7a00a0 <__cxa_atexit@plt+0x7940fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + add lr, r6, #24 │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + stm lr, {r1, r6, r9} │ │ │ │ + sub r7, r3, #9 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + add r8, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r8 │ │ │ │ + bcc 7a0068 <__cxa_atexit@plt+0x7940c4> │ │ │ │ + ldr r2, [pc, #212] @ 7a0088 <__cxa_atexit@plt+0x7940e4> │ │ │ │ + mov sl, r6 │ │ │ │ + sub r3, r8, #47 @ 0x2f │ │ │ │ + mov r7, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [sl, #16]! │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r7, [sl, #4] │ │ │ │ + str r3, [sl, #8] │ │ │ │ + ldr r7, [pc, #180] @ 7a008c <__cxa_atexit@plt+0x7940e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [sl, #-8] │ │ │ │ + str r0, [sl, #-4] │ │ │ │ + str r7, [sl, #-12] │ │ │ │ + str r7, [sl, #16] │ │ │ │ + mov r7, sl │ │ │ │ + str r2, [sl, #20] │ │ │ │ + str lr, [sl, #24] │ │ │ │ + str r3, [r7, #12]! │ │ │ │ + ldr r3, [pc, #144] @ 7a0090 <__cxa_atexit@plt+0x7940ec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7a0078 <__cxa_atexit@plt+0x7940d4> │ │ │ │ + sub r3, r8, #19 │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r7] │ │ │ │ + strex r2, r3, [r7] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7a0018 <__cxa_atexit@plt+0x794074> │ │ │ │ + ldr r7, [pc, #100] @ 7a0094 <__cxa_atexit@plt+0x7940f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #84] @ 7a0098 <__cxa_atexit@plt+0x7940f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r8, #5 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7ac868 <__cxa_atexit@plt+0x7a08c4> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1a954c0 <__cxa_atexit@plt+0x1a8951c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r7] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + b 7a000c <__cxa_atexit@plt+0x794068> │ │ │ │ + cmpeq sl, r8, lsr #25 │ │ │ │ + cmpeq sl, r4, asr ip │ │ │ │ + cmpeq sl, r4, lsr r6 │ │ │ │ + ldrsheq fp, [sl, #-184] @ 0xffffff48 │ │ │ │ + cmpeq sl, r8, lsr #24 │ │ │ │ + @ instruction: 0xfffff738 │ │ │ │ + cmpeq sl, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ac8a0 <__cxa_atexit@plt+0x7a08fc> │ │ │ │ - ldr r2, [pc, #28] @ 7ac8ac <__cxa_atexit@plt+0x7a0908> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7a00e4 <__cxa_atexit@plt+0x794140> │ │ │ │ + ldr r2, [pc, #44] @ 7a00fc <__cxa_atexit@plt+0x794158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmppeq r9, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 7ac6ac <__cxa_atexit@plt+0x7a0708> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ac8f0 <__cxa_atexit@plt+0x7a094c> │ │ │ │ - ldr r8, [pc, #28] @ 7ac8f8 <__cxa_atexit@plt+0x7a0954> │ │ │ │ - ldr r2, [pc, #28] @ 7ac8fc <__cxa_atexit@plt+0x7a0958> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, pc, lsl #6 │ │ │ │ - ldrheq lr, [r9, #-180] @ 0xffffff4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ac930 <__cxa_atexit@plt+0x7a098c> │ │ │ │ - ldr r8, [pc, #28] @ 7ac938 <__cxa_atexit@plt+0x7a0994> │ │ │ │ - ldr r2, [pc, #28] @ 7ac93c <__cxa_atexit@plt+0x7a0998> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - cmpeq r9, r4, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ac970 <__cxa_atexit@plt+0x7a09cc> │ │ │ │ - ldr r8, [pc, #28] @ 7ac978 <__cxa_atexit@plt+0x7a09d4> │ │ │ │ - ldr r2, [pc, #28] @ 7ac97c <__cxa_atexit@plt+0x7a09d8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, ip, asr #5 │ │ │ │ - cmpeq r9, r4, lsr fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ac9b0 <__cxa_atexit@plt+0x7a0a0c> │ │ │ │ - ldr r8, [pc, #28] @ 7ac9b8 <__cxa_atexit@plt+0x7a0a14> │ │ │ │ - ldr r2, [pc, #28] @ 7ac9bc <__cxa_atexit@plt+0x7a0a18> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - teqeq r2, r1, asr #5 │ │ │ │ - ldrsheq lr, [r9, #-164] @ 0xffffff5c │ │ │ │ - cmpeq r9, r4, asr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 7aca20 <__cxa_atexit@plt+0x7a0a7c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 1a8eb14 <__cxa_atexit@plt+0x1a82b70> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7aca18 <__cxa_atexit@plt+0x7a0a74> │ │ │ │ - ldr r3, [pc, #52] @ 7aca28 <__cxa_atexit@plt+0x7a0a84> │ │ │ │ - ldr r8, [pc, #52] @ 7aca2c <__cxa_atexit@plt+0x7a0a88> │ │ │ │ - ldr r2, [pc, #52] @ 7aca30 <__cxa_atexit@plt+0x7a0a8c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - teqeq r2, r0, asr #3 │ │ │ │ - ldrheq lr, [r9, #-160] @ 0xffffff60 │ │ │ │ - ldrdeq r1, [r9, #-80] @ 0xffffffb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #88 @ 0x58 │ │ │ │ - cmp r2, r9 │ │ │ │ - bcc 7acb20 <__cxa_atexit@plt+0x7a0b7c> │ │ │ │ - ldr r2, [pc, #216] @ 7acb30 <__cxa_atexit@plt+0x7a0b8c> │ │ │ │ - ldr r8, [pc, #216] @ 7acb34 <__cxa_atexit@plt+0x7a0b90> │ │ │ │ - sub r1, r9, #83 @ 0x53 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #12]! │ │ │ │ - ldr r2, [pc, #204] @ 7acb38 <__cxa_atexit@plt+0x7a0b94> │ │ │ │ - mov r3, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ - sub r2, r9, #51 @ 0x33 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - ldr r2, [pc, #172] @ 7acb3c <__cxa_atexit@plt+0x7a0b98> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #164] @ 7acb40 <__cxa_atexit@plt+0x7a0b9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #160] @ 7acb44 <__cxa_atexit@plt+0x7a0ba0> │ │ │ │ - add r0, r2, #49 @ 0x31 │ │ │ │ - add ip, r0, #256 @ 0x100 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr lr, [pc, #148] @ 7acb48 <__cxa_atexit@plt+0x7a0ba4> │ │ │ │ - mov r0, #432 @ 0x1b0 │ │ │ │ - add r2, r2, #9 │ │ │ │ - add r2, r2, #256 @ 0x100 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r3, #56]! @ 0x38 │ │ │ │ - str r3, [r6, #68] @ 0x44 │ │ │ │ - str lr, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #116] @ 7acb4c <__cxa_atexit@plt+0x7a0ba8> │ │ │ │ - mov lr, r6 │ │ │ │ - mov r3, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [lr, #8]! │ │ │ │ - ldr r0, [pc, #100] @ 7acb50 <__cxa_atexit@plt+0x7a0bac> │ │ │ │ - str sl, [r6, #24] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #16]! │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str ip, [r6, #52] @ 0x34 │ │ │ │ - sub r8, r9, #10 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 16182a0 <__cxa_atexit@plt+0x160c2fc> │ │ │ │ - mov r6, #88 @ 0x58 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - ldrheq pc, [r9, #-24] @ 0xffffffe8 @ │ │ │ │ - cmpeq r9, r0, asr #25 │ │ │ │ - cmpeq r9, ip, asr #21 │ │ │ │ - cmppeq r9, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - cmpeq r9, r4, ror #20 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - strheq r1, [r9, #-72] @ 0xffffffb8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7acbb8 <__cxa_atexit@plt+0x7a0c14> │ │ │ │ - ldr r3, [pc, #88] @ 7acbd0 <__cxa_atexit@plt+0x7a0c2c> │ │ │ │ - ldr r2, [pc, #88] @ 7acbd4 <__cxa_atexit@plt+0x7a0c30> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #20] @ 7a0100 <__cxa_atexit@plt+0x79415c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - beq 7acba8 <__cxa_atexit@plt+0x7a0c04> │ │ │ │ - ldr r2, [pc, #64] @ 7acbd8 <__cxa_atexit@plt+0x7a0c34> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - mov r8, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7acbdc <__cxa_atexit@plt+0x7a0c38> │ │ │ │ - ldr r9, [pc, #28] @ 7acbe0 <__cxa_atexit@plt+0x7a0c3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01491498 │ │ │ │ - @ instruction: 0xffffbd3c │ │ │ │ - @ instruction: 0xffffbd48 │ │ │ │ - smlalbbeq r1, r9, r8, r3 │ │ │ │ - cmpeq r9, ip, asr #8 │ │ │ │ - andeq r0, r4, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub ip, r5, #12 │ │ │ │ - mov r3, r9 │ │ │ │ - mov lr, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 7acce4 <__cxa_atexit@plt+0x7a0d40> │ │ │ │ - and r0, r8, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - bne 7accc8 <__cxa_atexit@plt+0x7a0d24> │ │ │ │ - ldr r1, [pc, #220] @ 7accfc <__cxa_atexit@plt+0x7a0d58> │ │ │ │ - mov r2, #0 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r5, #-8] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r0, r8, sl, lsl #2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r3, [r1] │ │ │ │ - add r6, r0, #8 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7acc94 <__cxa_atexit@plt+0x7a0cf0> │ │ │ │ - mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r6] │ │ │ │ - strex r3, r9, [r6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7acc4c <__cxa_atexit@plt+0x7a0ca8> │ │ │ │ - ldr r0, [pc, #160] @ 7acd04 <__cxa_atexit@plt+0x7a0d60> │ │ │ │ - add sl, sl, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r0, [r8] │ │ │ │ - ldr r0, [pc, #144] @ 7acd08 <__cxa_atexit@plt+0x7a0d64> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 7accd4 <__cxa_atexit@plt+0x7a0d30> │ │ │ │ - cmp r0, #2 │ │ │ │ - str r7, [ip] │ │ │ │ - beq 7acc28 <__cxa_atexit@plt+0x7a0c84> │ │ │ │ - b 7accc8 <__cxa_atexit@plt+0x7a0d24> │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, r4 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str lr, [sp] │ │ │ │ - mov fp, ip │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [pc, #76] @ 7acd00 <__cxa_atexit@plt+0x7a0d5c> │ │ │ │ - mov ip, fp │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - b 7acc48 <__cxa_atexit@plt+0x7a0ca4> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, ip │ │ │ │ - mov r6, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7acd0c <__cxa_atexit@plt+0x7a0d68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, ip, lsl #20 │ │ │ │ - cmpeq r9, r8, ror r9 │ │ │ │ - cmpeq r9, r0, asr #31 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - cmpeq r9, ip, lsr r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, ip, asr #22 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 7acdcc <__cxa_atexit@plt+0x7a0e28> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r1, [pc, #168] @ 7acde4 <__cxa_atexit@plt+0x7a0e40> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r6, [pc, #164] @ 7acde8 <__cxa_atexit@plt+0x7a0e44> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr fp, [r7, #2] │ │ │ │ - add r3, r9, r8, lsl #2 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [r1] │ │ │ │ - add sl, r3, #8 │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7acdac <__cxa_atexit@plt+0x7a0e08> │ │ │ │ - mov r0, #0 │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, fp, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7acd6c <__cxa_atexit@plt+0x7a0dc8> │ │ │ │ - add r8, r8, #1 │ │ │ │ - str r6, [r9] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - ldr r0, [pc, #96] @ 7acdf0 <__cxa_atexit@plt+0x7a0e4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - beq 7acdd4 <__cxa_atexit@plt+0x7a0e30> │ │ │ │ - cmp r0, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7acd44 <__cxa_atexit@plt+0x7a0da0> │ │ │ │ - b 7acdcc <__cxa_atexit@plt+0x7a0e28> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [pc, #40] @ 7acdec <__cxa_atexit@plt+0x7a0e48> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 7acd64 <__cxa_atexit@plt+0x7a0dc0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a0144 <__cxa_atexit@plt+0x7941a0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - b 7acdd8 <__cxa_atexit@plt+0x7a0e34> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7a015c <__cxa_atexit@plt+0x7941b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldrsheq lr, [r9, #-136] @ 0xffffff78 │ │ │ │ - cmpeq r9, r4, ror #29 │ │ │ │ - cmpeq r9, r0, ror r8 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmpeq r9, r8, lsl r2 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ace34 <__cxa_atexit@plt+0x7a0e90> │ │ │ │ - ldr r2, [pc, #44] @ 7ace44 <__cxa_atexit@plt+0x7a0ea0> │ │ │ │ - ldr r3, [pc, #44] @ 7ace48 <__cxa_atexit@plt+0x7a0ea4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #20] @ 7a0160 <__cxa_atexit@plt+0x7941bc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ + cmpeq sl, r8, ror #21 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r7, asr #22 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 7a01cc <__cxa_atexit@plt+0x794228> │ │ │ │ + ldr lr, [pc, #88] @ 7a01e4 <__cxa_atexit@plt+0x794240> │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r8, [pc, #84] @ 7a01e8 <__cxa_atexit@plt+0x794244> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ + sub r8, r6, #9 │ │ │ │ + str lr, [r5] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r0, [r5, #24] │ │ │ │ b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 7ace4c <__cxa_atexit@plt+0x7a0ea8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r1, [r9, #-24] @ 0xffffffe8 │ │ │ │ - strdeq r1, [r9, #-20] @ 0xffffffec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #24] @ 7a01ec <__cxa_atexit@plt+0x794248> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmpeq sl, r8, lsl #21 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7ace78 <__cxa_atexit@plt+0x7a0ed4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ + ldmib r5, {r3, r7} │ │ │ │ + sub r2, r2, #1 │ │ │ │ + ldr r1, [pc, #84] @ 7a0264 <__cxa_atexit@plt+0x7942c0> │ │ │ │ + and r3, r2, r3 │ │ │ │ + and r2, r1, r3, lsr #1 │ │ │ │ + ldr r1, [pc, #76] @ 7a0268 <__cxa_atexit@plt+0x7942c4> │ │ │ │ + sub r3, r3, r2 │ │ │ │ + and r2, r1, r3, lsr #2 │ │ │ │ + and r1, r3, r1 │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r0, [pc, #64] @ 7a0270 <__cxa_atexit@plt+0x7942cc> │ │ │ │ + add r1, r1, r1, lsr #4 │ │ │ │ + ldr lr, [pc, #52] @ 7a026c <__cxa_atexit@plt+0x7942c8> │ │ │ │ + and r0, r1, r0 │ │ │ │ + ldr r2, [pc, #52] @ 7a0274 <__cxa_atexit@plt+0x7942d0> │ │ │ │ + str r9, [r5, #20] │ │ │ │ + mul r3, r0, lr │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, #0 │ │ │ │ mov sl, #0 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r6, lsr #11 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7a02ac <__cxa_atexit@plt+0x794308> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 7acbf0 <__cxa_atexit@plt+0x7a0c4c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + sub r3, r2, r8 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + add sl, r8, #1 │ │ │ │ + b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #8] @ 7ace9c <__cxa_atexit@plt+0x7a0ef8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0159ed98 │ │ │ │ - smlalbbeq r1, r9, r8, r1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7acf4c <__cxa_atexit@plt+0x7a0fa8> │ │ │ │ - ldr r7, [pc, #176] @ 7acf78 <__cxa_atexit@plt+0x7a0fd4> │ │ │ │ - mov r3, r1 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - beq 7acf34 <__cxa_atexit@plt+0x7a0f90> │ │ │ │ - ldr r7, [pc, #152] @ 7acf7c <__cxa_atexit@plt+0x7a0fd8> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7acf40 <__cxa_atexit@plt+0x7a0f9c> │ │ │ │ - ldr r7, [pc, #128] @ 7acf80 <__cxa_atexit@plt+0x7a0fdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-4] │ │ │ │ - sub r7, r1, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7acf60 <__cxa_atexit@plt+0x7a0fbc> │ │ │ │ - ldr r3, [pc, #116] @ 7acf8c <__cxa_atexit@plt+0x7a0fe8> │ │ │ │ - ldr r8, [pc, #116] @ 7acf90 <__cxa_atexit@plt+0x7a0fec> │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + ldr r2, [r3, #-8] │ │ │ │ + ldr r0, [pc, #204] @ 7a039c <__cxa_atexit@plt+0x7943f8> │ │ │ │ + orr r7, r2, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r0, [r1] │ │ │ │ + bne 7a0320 <__cxa_atexit@plt+0x79437c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 7a035c <__cxa_atexit@plt+0x7943b8> │ │ │ │ + ldr r7, [pc, #164] @ 7a03ac <__cxa_atexit@plt+0x794408> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + cmp r0, r2 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + bcc 7a037c <__cxa_atexit@plt+0x7943d8> │ │ │ │ + ldr r3, [pc, #104] @ 7a03a8 <__cxa_atexit@plt+0x794404> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7acf88 <__cxa_atexit@plt+0x7a0fe4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r7, [pc, #64] @ 7a03a4 <__cxa_atexit@plt+0x794400> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7acf84 <__cxa_atexit@plt+0x7a0fe0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3] │ │ │ │ + mov r7, #255 @ 0xff │ │ │ │ + orr r7, r7, #65280 @ 0xff00 │ │ │ │ + b 7a0390 <__cxa_atexit@plt+0x7943ec> │ │ │ │ + ldr r6, [pc, #28] @ 7a03a0 <__cxa_atexit@plt+0x7943fc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - smlalbteq r1, r9, r4, r0 │ │ │ │ - smlaltteq r1, r9, r0, r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - strdeq r1, [r9, #-4] │ │ │ │ - swpbeq r1, r8, [r9] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + @ instruction: 0x015ab994 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsbeq fp, [sl, #-140] @ 0xffffff74 │ │ │ │ + cmpeq sl, ip, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [pc, #116] @ 7ad020 <__cxa_atexit@plt+0x7a107c> │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r1] │ │ │ │ - beq 7acffc <__cxa_atexit@plt+0x7a1058> │ │ │ │ - ldr r7, [pc, #88] @ 7ad024 <__cxa_atexit@plt+0x7a1080> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bhi 7ad008 <__cxa_atexit@plt+0x7a1064> │ │ │ │ - ldr r7, [pc, #72] @ 7ad02c <__cxa_atexit@plt+0x7a1088> │ │ │ │ - ldr r8, [pc, #72] @ 7ad030 <__cxa_atexit@plt+0x7a108c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ad028 <__cxa_atexit@plt+0x7a1084> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq r9, ip, lsl r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - cmpeq r9, r8, lsr #32 │ │ │ │ - strdeq r0, [r9, #-248] @ 0xffffff08 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #76] @ 7ad09c <__cxa_atexit@plt+0x7a10f8> │ │ │ │ - ldr r2, [r1, #4]! │ │ │ │ - sub r3, r1, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi 7ad084 <__cxa_atexit@plt+0x7a10e0> │ │ │ │ - ldr r7, [pc, #52] @ 7ad0a0 <__cxa_atexit@plt+0x7a10fc> │ │ │ │ - ldr r8, [pc, #52] @ 7ad0a4 <__cxa_atexit@plt+0x7a1100> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #28] @ 7ad0a8 <__cxa_atexit@plt+0x7a1104> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - smlaltbeq r0, r9, r0, pc @ │ │ │ │ - smlaltbeq r0, r9, r0, pc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ad0e0 <__cxa_atexit@plt+0x7a113c> │ │ │ │ - ldr r2, [pc, #40] @ 7ad0f8 <__cxa_atexit@plt+0x7a1154> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7a03ec <__cxa_atexit@plt+0x794448> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #36] @ 7a0404 <__cxa_atexit@plt+0x794460> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7ad0fc <__cxa_atexit@plt+0x7a1158> │ │ │ │ + ldr r3, [pc, #20] @ 7a0408 <__cxa_atexit@plt+0x794464> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq r9, r4, lsl #16 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r4, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ad150 <__cxa_atexit@plt+0x7a11ac> │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bne 7ad148 <__cxa_atexit@plt+0x7a11a4> │ │ │ │ - ldr r2, [pc, #48] @ 7ad160 <__cxa_atexit@plt+0x7a11bc> │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7ad164 <__cxa_atexit@plt+0x7a11c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - smlaltteq r0, r9, r8, lr │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, r4, asr #16 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r8, #4]! │ │ │ │ - mov lr, fp │ │ │ │ - mov ip, r6 │ │ │ │ - ldmib r8, {r6, fp} │ │ │ │ - ldr r2, [pc, #184] @ 7ad248 <__cxa_atexit@plt+0x7a12a4> │ │ │ │ - add r3, r6, fp, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7ad230 <__cxa_atexit@plt+0x7a128c> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ad1ac <__cxa_atexit@plt+0x7a1208> │ │ │ │ - ldr r3, [pc, #136] @ 7ad24c <__cxa_atexit@plt+0x7a12a8> │ │ │ │ - ldr r2, [pc, #136] @ 7ad250 <__cxa_atexit@plt+0x7a12ac> │ │ │ │ - add r0, fp, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7a0450 <__cxa_atexit@plt+0x7944ac> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 7a0468 <__cxa_atexit@plt+0x7944c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - ands r0, r7, #3 │ │ │ │ - str r2, [r6] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 7ad214 <__cxa_atexit@plt+0x7a1270> │ │ │ │ - cmp r0, #2 │ │ │ │ - str r7, [r8] │ │ │ │ - bne 7ad220 <__cxa_atexit@plt+0x7a127c> │ │ │ │ - ldr r0, [pc, #92] @ 7ad254 <__cxa_atexit@plt+0x7a12b0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, lr │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - b 7ad224 <__cxa_atexit@plt+0x7a1280> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - b 7ad1a4 <__cxa_atexit@plt+0x7a1200> │ │ │ │ - @ instruction: 0x0159e49c │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmpeq r9, r8, asr sl │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r3, [pc, #20] @ 7a046c <__cxa_atexit@plt+0x7944c8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1a93d9c <__cxa_atexit@plt+0x1a87df8> │ │ │ │ + cmpeq sl, r4, ror #15 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 7ad290 <__cxa_atexit@plt+0x7a12ec> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #24] @ 7ad298 <__cxa_atexit@plt+0x7a12f4> │ │ │ │ + ldr r2, [pc, #36] @ 7a04a4 <__cxa_atexit@plt+0x794500> │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - hvceq 37072 @ 0x90d0 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ad2dc <__cxa_atexit@plt+0x7a1338> │ │ │ │ - ldr r2, [pc, #44] @ 7ad2ec <__cxa_atexit@plt+0x7a1348> │ │ │ │ - ldr r3, [pc, #44] @ 7ad2f0 <__cxa_atexit@plt+0x7a134c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #16] @ 7ad2f4 <__cxa_atexit@plt+0x7a1350> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r9, r0, asr sp │ │ │ │ - cmpeq r9, r0, ror #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + b 79f79c <__cxa_atexit@plt+0x7937f8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #128] @ 7ad38c <__cxa_atexit@plt+0x7a13e8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r3, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bhi 7ad378 <__cxa_atexit@plt+0x7a13d4> │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - bne 7ad360 <__cxa_atexit@plt+0x7a13bc> │ │ │ │ - ldr r2, [pc, #72] @ 7ad390 <__cxa_atexit@plt+0x7a13ec> │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #24] @ 7a04d4 <__cxa_atexit@plt+0x794530> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r9, [r3, #4] │ │ │ │ + mov r8, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r7, [pc, #48] @ 7ad398 <__cxa_atexit@plt+0x7a13f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ad394 <__cxa_atexit@plt+0x7a13f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov sl, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - strheq r0, [r9, #-204] @ 0xffffff34 │ │ │ │ - cmpeq r9, r4, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1a95730 <__cxa_atexit@plt+0x1a8978c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r3, [pc, #8] @ 7ad3bc <__cxa_atexit@plt+0x7a1418> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a0558 <__cxa_atexit@plt+0x7945b4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r2, [pc, #124] @ 7a0584 <__cxa_atexit@plt+0x7945e0> │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + add r9, r3, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 7a0564 <__cxa_atexit@plt+0x7945c0> │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + ldrex r3, [r9] │ │ │ │ + strex r3, sl, [r9] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 7a0524 <__cxa_atexit@plt+0x794580> │ │ │ │ + ldr r3, [pc, #76] @ 7a0588 <__cxa_atexit@plt+0x7945e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ str r3, [r7] │ │ │ │ + ldr r3, [pc, #64] @ 7a058c <__cxa_atexit@plt+0x7945e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r8, {r3, r7, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r8, ror r8 │ │ │ │ - hvceq 37068 @ 0x90cc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ad46c <__cxa_atexit@plt+0x7a14c8> │ │ │ │ - ldr r7, [pc, #176] @ 7ad498 <__cxa_atexit@plt+0x7a14f4> │ │ │ │ - mov r3, r1 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - beq 7ad454 <__cxa_atexit@plt+0x7a14b0> │ │ │ │ - ldr r7, [pc, #152] @ 7ad49c <__cxa_atexit@plt+0x7a14f8> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7ad460 <__cxa_atexit@plt+0x7a14bc> │ │ │ │ - ldr r7, [pc, #128] @ 7ad4a0 <__cxa_atexit@plt+0x7a14fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-4] │ │ │ │ - sub r7, r1, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ad480 <__cxa_atexit@plt+0x7a14dc> │ │ │ │ - ldr r3, [pc, #116] @ 7ad4ac <__cxa_atexit@plt+0x7a1508> │ │ │ │ - ldr r8, [pc, #116] @ 7ad4b0 <__cxa_atexit@plt+0x7a150c> │ │ │ │ - str r9, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7ad4a8 <__cxa_atexit@plt+0x7a1504> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7ad4a4 <__cxa_atexit@plt+0x7a1500> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - strheq r0, [r9, #-184] @ 0xffffff48 │ │ │ │ - ldrdeq r0, [r9, #-180] @ 0xffffff4c │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - ldrdeq r0, [r9, #-180] @ 0xffffff4c │ │ │ │ - smlalbbeq r0, r9, ip, fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r3, [pc, #116] @ 7ad540 <__cxa_atexit@plt+0x7a159c> │ │ │ │ - ldr r9, [r1, #4]! │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r1] │ │ │ │ - beq 7ad51c <__cxa_atexit@plt+0x7a1578> │ │ │ │ - ldr r7, [pc, #88] @ 7ad544 <__cxa_atexit@plt+0x7a15a0> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bhi 7ad528 <__cxa_atexit@plt+0x7a1584> │ │ │ │ - ldr r7, [pc, #72] @ 7ad54c <__cxa_atexit@plt+0x7a15a8> │ │ │ │ - ldr r8, [pc, #72] @ 7ad550 <__cxa_atexit@plt+0x7a15ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7ad548 <__cxa_atexit@plt+0x7a15a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq r9, r0, lsl fp │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - cmpeq r9, r8, lsl #22 │ │ │ │ - smlaltteq r0, r9, ip, sl │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #76] @ 7ad5bc <__cxa_atexit@plt+0x7a1618> │ │ │ │ - ldr r2, [r1, #4]! │ │ │ │ - sub r3, r1, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - bhi 7ad5a4 <__cxa_atexit@plt+0x7a1600> │ │ │ │ - ldr r7, [pc, #52] @ 7ad5c0 <__cxa_atexit@plt+0x7a161c> │ │ │ │ - ldr r8, [pc, #52] @ 7ad5c4 <__cxa_atexit@plt+0x7a1620> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r7, [pc, #28] @ 7ad5c8 <__cxa_atexit@plt+0x7a1624> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - smlalbbeq r0, r9, r0, sl │ │ │ │ - @ instruction: 0x01490a94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r1, [r9] │ │ │ │ + mov r0, r4 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 7a051c <__cxa_atexit@plt+0x794578> │ │ │ │ + cmpeq sl, r4, lsr #2 │ │ │ │ + cmpeq sl, r0, lsr r7 │ │ │ │ + ldrsbeq fp, [sl, #-96] @ 0xffffffa0 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ad600 <__cxa_atexit@plt+0x7a165c> │ │ │ │ - ldr r2, [pc, #40] @ 7ad618 <__cxa_atexit@plt+0x7a1674> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7ad61c <__cxa_atexit@plt+0x7a1678> │ │ │ │ - mov r2, #8 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 7a05dc <__cxa_atexit@plt+0x794638> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 7a05f4 <__cxa_atexit@plt+0x794650> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r7, r6, #9 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 7a05f8 <__cxa_atexit@plt+0x794654> │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - cmpeq r9, r4, ror #5 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, r3, lsl r0 │ │ │ │ + cmpeq sl, r8, asr r6 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ad658 <__cxa_atexit@plt+0x7a16b4> │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [pc, #28] @ 7ad660 <__cxa_atexit@plt+0x7a16bc> │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + bhi 7a0634 <__cxa_atexit@plt+0x794690> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7a063c <__cxa_atexit@plt+0x794698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 7ad7c4 <__cxa_atexit@plt+0x7a1820> │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r0, asr lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + cmpeq sl, r4, ror lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ad698 <__cxa_atexit@plt+0x7a16f4> │ │ │ │ + bhi 7a0678 <__cxa_atexit@plt+0x7946d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7ad6a0 <__cxa_atexit@plt+0x7a16fc> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7a0680 <__cxa_atexit@plt+0x7946dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r0, lsl lr │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ad6e0 <__cxa_atexit@plt+0x7a173c> │ │ │ │ - ldr r2, [pc, #36] @ 7ad6e8 <__cxa_atexit@plt+0x7a1744> │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - stm lr, {r2, r7, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1a92884 <__cxa_atexit@plt+0x1a868e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldmib r5, {r3, r7, r8} │ │ │ │ - ldr r2, [pc, #80] @ 7ad754 <__cxa_atexit@plt+0x7a17b0> │ │ │ │ - add r3, r8, r3, lsl #2 │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7ad744 <__cxa_atexit@plt+0x7a17a0> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r9, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ad720 <__cxa_atexit@plt+0x7a177c> │ │ │ │ - ldr r3, [pc, #32] @ 7ad758 <__cxa_atexit@plt+0x7a17b4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r8] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - b 7ad718 <__cxa_atexit@plt+0x7a1774> │ │ │ │ - cmpeq r9, r8, lsr #30 │ │ │ │ - cmpeq r9, ip, ror #9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + cmpeq sl, r0, lsr lr │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ad7a0 <__cxa_atexit@plt+0x7a17fc> │ │ │ │ - ldr r7, [pc, #44] @ 7ad7b0 <__cxa_atexit@plt+0x7a180c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bcc 7a06cc <__cxa_atexit@plt+0x794728> │ │ │ │ + ldr r2, [pc, #48] @ 7a06dc <__cxa_atexit@plt+0x794738> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r8] │ │ │ │ - ldr r7, [pc, #32] @ 7ad7b4 <__cxa_atexit@plt+0x7a1810> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmpeq r9, r8, lsr #9 │ │ │ │ - cmpeq r9, r0, asr #2 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub r1, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 7ad898 <__cxa_atexit@plt+0x7a18f4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7ad8a4 <__cxa_atexit@plt+0x7a1900> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - cmp r8, r0 │ │ │ │ - bne 7ad820 <__cxa_atexit@plt+0x7a187c> │ │ │ │ - ldr r2, [pc, #184] @ 7ad8b4 <__cxa_atexit@plt+0x7a1910> │ │ │ │ - sub r6, r6, #34 @ 0x22 │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #168] @ 7ad8b8 <__cxa_atexit@plt+0x7a1914> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r6, [r5, #4] │ │ │ │ - add r6, r3, #8 │ │ │ │ - b 159a4a4 <__cxa_atexit@plt+0x158e500> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - mov ip, #0 │ │ │ │ - add r0, r0, r8, lsl #2 │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r9, [pc, #132] @ 7ad8bc <__cxa_atexit@plt+0x7a1918> │ │ │ │ - ldr r2, [pc, #132] @ 7ad8c0 <__cxa_atexit@plt+0x7a191c> │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ - ldr ip, [pc, #124] @ 7ad8c4 <__cxa_atexit@plt+0x7a1920> │ │ │ │ - add r9, pc, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #108] @ 7ad8c8 <__cxa_atexit@plt+0x7a1924> │ │ │ │ - str r0, [r3, #24] │ │ │ │ - mov r0, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r2, #32]! │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str ip, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ - mov r5, r1 │ │ │ │ - mov r8, sl │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - b 159a584 <__cxa_atexit@plt+0x158e5e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrsbeq sp, [r9, #-200] @ 0xffffff38 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - cmpeq r9, r0, ror #25 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ad934 <__cxa_atexit@plt+0x7a1990> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ad940 <__cxa_atexit@plt+0x7a199c> │ │ │ │ - ldr lr, [pc, #84] @ 7ad950 <__cxa_atexit@plt+0x7a19ac> │ │ │ │ - ldr r0, [pc, #84] @ 7ad954 <__cxa_atexit@plt+0x7a19b0> │ │ │ │ - mov r8, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - mov r5, r2 │ │ │ │ - b 7ad7c4 <__cxa_atexit@plt+0x7a1820> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - @ instruction: 0x0159db90 │ │ │ │ - strheq r0, [r9, #-100] @ 0xffffff9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7ad99c <__cxa_atexit@plt+0x7a19f8> │ │ │ │ - ldr r1, [pc, #40] @ 7ad9a4 <__cxa_atexit@plt+0x7a1a00> │ │ │ │ - ldr r2, [pc, #40] @ 7ad9a8 <__cxa_atexit@plt+0x7a1a04> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 7a0718 <__cxa_atexit@plt+0x794774> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7a0720 <__cxa_atexit@plt+0x79477c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01490690 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ad9cc <__cxa_atexit@plt+0x7a1a28> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1aa1fd8 <__cxa_atexit@plt+0x1a96034> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, r4, lsr #12 │ │ │ │ + @ instruction: 0x015aad90 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ada8c <__cxa_atexit@plt+0x7a1ae8> │ │ │ │ - ldr r7, [pc, #164] @ 7adab4 <__cxa_atexit@plt+0x7a1b10> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8, r9} │ │ │ │ - beq 7ada80 <__cxa_atexit@plt+0x7a1adc> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 7adaa0 <__cxa_atexit@plt+0x7a1afc> │ │ │ │ - ldr r7, [pc, #136] @ 7adabc <__cxa_atexit@plt+0x7a1b18> │ │ │ │ - ldr ip, [pc, #136] @ 7adac0 <__cxa_atexit@plt+0x7a1b1c> │ │ │ │ - ldr r0, [sl, #3] │ │ │ │ - sub r1, r3, #3 │ │ │ │ - ldr lr, [pc, #128] @ 7adac4 <__cxa_atexit@plt+0x7a1b20> │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - str r6, [r2, #-4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - add r2, r6, #16 │ │ │ │ - str r1, [r6, #28] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7adab8 <__cxa_atexit@plt+0x7a1b14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strheq r0, [r9, #-92] @ 0xffffffa4 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - cmpeq r9, r8, asr #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7adb34 <__cxa_atexit@plt+0x7a1b90> │ │ │ │ - ldr lr, [pc, #80] @ 7adb40 <__cxa_atexit@plt+0x7a1b9c> │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [pc, #72] @ 7adb44 <__cxa_atexit@plt+0x7a1ba0> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r1, [r0, #4] │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - ldr r9, [pc, #52] @ 7adb48 <__cxa_atexit@plt+0x7a1ba4> │ │ │ │ - str lr, [r5] │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r0, r1, r9} │ │ │ │ - str r1, [r3, #28] │ │ │ │ - b 159a424 <__cxa_atexit@plt+0x158e480> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7adb68 <__cxa_atexit@plt+0x7a1bc4> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 159a6d4 <__cxa_atexit@plt+0x158e730> │ │ │ │ - ldrsbeq sp, [r9, #-148] @ 0xffffff6c │ │ │ │ - smlaltbeq r0, r9, r0, r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7adbdc <__cxa_atexit@plt+0x7a1c38> │ │ │ │ - ldr r3, [pc, #92] @ 7adbec <__cxa_atexit@plt+0x7a1c48> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 7adbcc <__cxa_atexit@plt+0x7a1c28> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #64] @ 7adbf0 <__cxa_atexit@plt+0x7a1c4c> │ │ │ │ - ldr r8, [pc, #64] @ 7adbf4 <__cxa_atexit@plt+0x7a1c50> │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - sub r7, r2, #1 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7adbf8 <__cxa_atexit@plt+0x7a1c54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq r9, r8, asr r4 │ │ │ │ - hvceq 36936 @ 0x9048 │ │ │ │ - cmpeq r9, r4, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #28] @ 7adc30 <__cxa_atexit@plt+0x7a1c8c> │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r8, [pc, #24] @ 7adc34 <__cxa_atexit@plt+0x7a1c90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - sub r7, r2, #1 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r0, [r9, #-52] @ 0xffffffcc │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 7adc90 <__cxa_atexit@plt+0x7a1cec> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r5, #12] │ │ │ │ - beq 7adc88 <__cxa_atexit@plt+0x7a1ce4> │ │ │ │ - ldr r3, [pc, #44] @ 7adc94 <__cxa_atexit@plt+0x7a1cf0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 7adccc <__cxa_atexit@plt+0x7a1d28> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r8, #0 │ │ │ │ - mov sl, #0 │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #32] @ 7add04 <__cxa_atexit@plt+0x7a1d60> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - mvn r1, sl │ │ │ │ - add r8, sl, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, r3, r1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 1a958a4 <__cxa_atexit@plt+0x1a89900> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7add4c <__cxa_atexit@plt+0x7a1da8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7add58 <__cxa_atexit@plt+0x7a1db4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7add5c <__cxa_atexit@plt+0x7a1db8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 7a076c <__cxa_atexit@plt+0x7947c8> │ │ │ │ + ldr r2, [pc, #48] @ 7a077c <__cxa_atexit@plt+0x7947d8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq sp, [r9, #-232] @ 0xffffff18 │ │ │ │ - @ instruction: 0x0159db94 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7addc0 <__cxa_atexit@plt+0x7a1e1c> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7add9c <__cxa_atexit@plt+0x7a1df8> │ │ │ │ + bhi 7a07b8 <__cxa_atexit@plt+0x794814> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 7adda4 <__cxa_atexit@plt+0x7a1e00> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 7a07c0 <__cxa_atexit@plt+0x79481c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ + b 1aa2100 <__cxa_atexit@plt+0x1a9615c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, ip, lsl #14 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + ldrsheq sl, [sl, #-192] @ 0xffffff40 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov ip, sl │ │ │ │ - mov r1, r9 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r0, r4 │ │ │ │ - cmp r2, r3 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - bcc 7adedc <__cxa_atexit@plt+0x7a1f38> │ │ │ │ - str r7, [sp, #16] │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r9, #0 │ │ │ │ - mov sl, r7 │ │ │ │ - cmp r2, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - movgt sl, r2 │ │ │ │ - add r4, r1, #8 │ │ │ │ - add r2, ip, #8 │ │ │ │ - str r4, [sp, #28] │ │ │ │ - str r2, [sp, #24] │ │ │ │ - cmp r7, sl │ │ │ │ - beq 7adec8 <__cxa_atexit@plt+0x7a1f24> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov fp, r3 │ │ │ │ - add r4, r2, r7, lsl #2 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ - ldr r3, [r2, r7, lsl #2] │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldr r2, [pc, #204] @ 7adf08 <__cxa_atexit@plt+0x7a1f64> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a080c <__cxa_atexit@plt+0x794868> │ │ │ │ + ldr r2, [pc, #48] @ 7a081c <__cxa_atexit@plt+0x794878> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #196] @ 7adf0c <__cxa_atexit@plt+0x7a1f68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str lr, [fp] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7ade9c <__cxa_atexit@plt+0x7a1ef8> │ │ │ │ - mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r4] │ │ │ │ - strex r3, r6, [r4] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ade60 <__cxa_atexit@plt+0x7a1ebc> │ │ │ │ - ldr r2, [pc, #152] @ 7adf10 <__cxa_atexit@plt+0x7a1f6c> │ │ │ │ - add r3, fp, #16 │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r6, [r0, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, fp │ │ │ │ - bcs 7ade14 <__cxa_atexit@plt+0x7a1e70> │ │ │ │ - b 7adedc <__cxa_atexit@plt+0x7a1f38> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - ldr r1, [r4] │ │ │ │ - str lr, [sp] │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r0, [sp, #8] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr lr, [sp] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - b 7ade5c <__cxa_atexit@plt+0x7a1eb8> │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #48] @ 7adf14 <__cxa_atexit@plt+0x7a1f70> │ │ │ │ - ldr r2, [r0, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r6, r3 │ │ │ │ - stmib r5, {r1, ip} │ │ │ │ - bx r2 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - cmpeq r9, ip, ror #15 │ │ │ │ - cmpeq r9, r8, lsr #27 │ │ │ │ - hvceq 36880 @ 0x9010 │ │ │ │ - strdeq r0, [r9, #-4] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7adf8c <__cxa_atexit@plt+0x7a1fe8> │ │ │ │ - ldr r7, [pc, #96] @ 7adf9c <__cxa_atexit@plt+0x7a1ff8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7adf7c <__cxa_atexit@plt+0x7a1fd8> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [pc, #68] @ 7adfa0 <__cxa_atexit@plt+0x7a1ffc> │ │ │ │ - ldr r8, [pc, #68] @ 7adfa4 <__cxa_atexit@plt+0x7a2000> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7adfa8 <__cxa_atexit@plt+0x7a2004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - smlaltbeq r0, r9, ip, r0 │ │ │ │ - ldrdeq r0, [r9, #-4] │ │ │ │ - cmpeq r9, r4, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 7adfe0 <__cxa_atexit@plt+0x7a203c> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r8, [pc, #24] @ 7adfe4 <__cxa_atexit@plt+0x7a2040> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq r9, r0, asr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str fp, [sp, #20] │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r3, [pc, #348] @ 7ae15c <__cxa_atexit@plt+0x7a21b8> │ │ │ │ - mov r0, r5 │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r0, #8]! │ │ │ │ - str r1, [sp, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r0] │ │ │ │ - add r3, r6, #16 │ │ │ │ - mov lr, r4 │ │ │ │ - cmp r1, r3 │ │ │ │ - str ip, [r5, #12] │ │ │ │ - str r2, [sp, #12] │ │ │ │ - bcc 7ae124 <__cxa_atexit@plt+0x7a2180> │ │ │ │ - str r0, [sp, #16] │ │ │ │ - add r0, ip, #8 │ │ │ │ - str r0, [sp, #28] │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - bic r8, r7, r7, asr #31 │ │ │ │ - add r4, r2, #8 │ │ │ │ - mov fp, #0 │ │ │ │ - mov r0, #0 │ │ │ │ - cmp fp, r8 │ │ │ │ - beq 7ae10c <__cxa_atexit@plt+0x7a2168> │ │ │ │ - ldr r2, [sp, #28] │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r3, [r4, fp, lsl #2] │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - add sl, r2, fp, lsl #2 │ │ │ │ - ldr r2, [pc, #224] @ 7ae160 <__cxa_atexit@plt+0x7a21bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #216] @ 7ae164 <__cxa_atexit@plt+0x7a21c0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r9] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7ae0e4 <__cxa_atexit@plt+0x7a2140> │ │ │ │ - mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - ldrex r3, [sl] │ │ │ │ - strex r3, r6, [sl] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ae0a4 <__cxa_atexit@plt+0x7a2100> │ │ │ │ - ldr r2, [pc, #172] @ 7ae168 <__cxa_atexit@plt+0x7a21c4> │ │ │ │ - add r3, r9, #16 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [ip] │ │ │ │ - ldr r6, [lr, #804] @ 0x324 │ │ │ │ - cmp r6, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bcs 7ae05c <__cxa_atexit@plt+0x7a20b8> │ │ │ │ - b 7ae128 <__cxa_atexit@plt+0x7a2184> │ │ │ │ - ldr r1, [sl] │ │ │ │ - mov r0, lr │ │ │ │ - str ip, [sp, #8] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr lr, [sp, #4] │ │ │ │ - ldr ip, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - b 7ae0a0 <__cxa_atexit@plt+0x7a20fc> │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - mov r4, lr │ │ │ │ - mov r7, ip │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ - ldr r7, [pc, #60] @ 7ae16c <__cxa_atexit@plt+0x7a21c8> │ │ │ │ - mov r0, #16 │ │ │ │ - str r0, [lr, #828] @ 0x33c │ │ │ │ - ldr r0, [lr, #-8] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r4, lr │ │ │ │ - mov r6, r3 │ │ │ │ - str ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - cmpeq r9, r8, lsr #11 │ │ │ │ - cmpeq r9, r4, ror #22 │ │ │ │ - cmppeq r8, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7ae1b4 <__cxa_atexit@plt+0x7a2210> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7ae1c0 <__cxa_atexit@plt+0x7a221c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ae1c4 <__cxa_atexit@plt+0x7a2220> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x014a0394 │ │ │ │ + andeq r0, r3, r3, lsl r0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + stm sp, {r4, r6} │ │ │ │ + sub r6, r5, #60 @ 0x3c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7a0fec <__cxa_atexit@plt+0x795048> │ │ │ │ + mov lr, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + b 7a0874 <__cxa_atexit@plt+0x7948d0> │ │ │ │ + ldr r0, [pc, #2264] @ 7a1134 <__cxa_atexit@plt+0x795190> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r5, r6 │ │ │ │ + add r8, r8, #4 │ │ │ │ + str r0, [r6] │ │ │ │ + sub r6, r6, #60 @ 0x3c │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7a0fec <__cxa_atexit@plt+0x795048> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #1 │ │ │ │ + beq 7a0b5c <__cxa_atexit@plt+0x794bb8> │ │ │ │ + and r6, r9, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 7a08f4 <__cxa_atexit@plt+0x794950> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 7a0b64 <__cxa_atexit@plt+0x794bc0> │ │ │ │ + bic r4, r9, #3 │ │ │ │ + str r5, [sp, #16] │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldr fp, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr ip, [r7, #9] │ │ │ │ + ldrh lr, [r4, #-2] │ │ │ │ + ldr r5, [r7, #13] │ │ │ │ + ldr r0, [r9, #1] │ │ │ │ + cmp lr, #4 │ │ │ │ + beq 7a09dc <__cxa_atexit@plt+0x794a38> │ │ │ │ + cmp lr, #3 │ │ │ │ + beq 7a0c14 <__cxa_atexit@plt+0x794c70> │ │ │ │ + mov r6, r0 │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r4, [r9, #5] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldr r1, [r9, #9] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 7a0db0 <__cxa_atexit@plt+0x794e0c> │ │ │ │ + cmp r0, #4 │ │ │ │ + bne 7a0a00 <__cxa_atexit@plt+0x794a5c> │ │ │ │ + b 7a0d3c <__cxa_atexit@plt+0x794d98> │ │ │ │ + ldr r0, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq 7a0914 <__cxa_atexit@plt+0x794970> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7a0c6c <__cxa_atexit@plt+0x794cc8> │ │ │ │ + bic r6, sl, #3 │ │ │ │ + b 7a0928 <__cxa_atexit@plt+0x794984> │ │ │ │ + bic r6, sl, #3 │ │ │ │ + ldr r4, [r6] │ │ │ │ + ldrh r4, [r4, #-2] │ │ │ │ + cmp r4, #3 │ │ │ │ + beq 7a0cd0 <__cxa_atexit@plt+0x794d2c> │ │ │ │ + ldr r6, [r6] │ │ │ │ + mov r2, #1 │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #4 │ │ │ │ + mov r6, #9 │ │ │ │ + moveq r6, #5 │ │ │ │ + ldr r6, [r6, sl] │ │ │ │ + and r4, lr, r6, lsr r8 │ │ │ │ + lsl r6, r2, r4 │ │ │ │ + tst r1, r2, lsl r4 │ │ │ │ + beq 7a0b6c <__cxa_atexit@plt+0x794bc8> │ │ │ │ + sub r6, r6, #1 │ │ │ │ + ldr r4, [pc, #1900] @ 7a10cc <__cxa_atexit@plt+0x795128> │ │ │ │ + and r6, r6, r1 │ │ │ │ + and r4, r4, r6, lsr #1 │ │ │ │ + ldr r3, [pc, #1904] @ 7a10dc <__cxa_atexit@plt+0x795138> │ │ │ │ + sub r6, r6, r4 │ │ │ │ + and r4, r3, r6, lsr #2 │ │ │ │ + and r6, r6, r3 │ │ │ │ + add r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1880] @ 7a10d8 <__cxa_atexit@plt+0x795134> │ │ │ │ + add r6, r6, r6, lsr #4 │ │ │ │ + and r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1864] @ 7a10d4 <__cxa_atexit@plt+0x795130> │ │ │ │ + add r3, r8, #4 │ │ │ │ + mul r6, r6, r4 │ │ │ │ + lsr r4, r6, #24 │ │ │ │ + add r6, r0, r4, lsl #2 │ │ │ │ + ldr r9, [r6, #8] │ │ │ │ + mov r6, r5 │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + str r7, [r6, #-24]! @ 0xffffffe8 │ │ │ │ + tst r9, #3 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + ldr r0, [pc, #1816] @ 7a10e0 <__cxa_atexit@plt+0x79513c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + beq 7a0b7c <__cxa_atexit@plt+0x794bd8> │ │ │ │ + ldr r0, [pc, #1804] @ 7a10e4 <__cxa_atexit@plt+0x795140> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 7a085c <__cxa_atexit@plt+0x7948b8> │ │ │ │ + mov r4, r0 │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr r1, [r9, #5] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #4 │ │ │ │ + beq 7a0d8c <__cxa_atexit@plt+0x794de8> │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 7a0d68 <__cxa_atexit@plt+0x794dc4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7a0a2c <__cxa_atexit@plt+0x794a88> │ │ │ │ + ldr r0, [sl, #2] │ │ │ │ + ldr r1, [sl, #6] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + cmp lr, #2 │ │ │ │ + beq 7a0aac <__cxa_atexit@plt+0x794b08> │ │ │ │ + mov r2, #5 │ │ │ │ + cmp lr, #4 │ │ │ │ + beq 7a0ab0 <__cxa_atexit@plt+0x794b0c> │ │ │ │ + b 7a0f40 <__cxa_atexit@plt+0x794f9c> │ │ │ │ + bic r0, sl, #3 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 7a0e10 <__cxa_atexit@plt+0x794e6c> │ │ │ │ + ldr r4, [sl, #1] │ │ │ │ + cmp lr, #2 │ │ │ │ + bne 7a0b90 <__cxa_atexit@plt+0x794bec> │ │ │ │ + ldr r6, [r9, #9] │ │ │ │ + mov lr, #15 │ │ │ │ + mov ip, #0 │ │ │ │ + and r3, lr, r6, lsr r8 │ │ │ │ + add r6, r4, r3, lsl #2 │ │ │ │ + add r2, r8, #4 │ │ │ │ + ldr sl, [r6, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + tst sl, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + str r7, [r6, #-20]! @ 0xffffffec │ │ │ │ + stmib r6, {r4, r9} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r0, [pc, #1640] @ 7a1100 <__cxa_atexit@plt+0x79515c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + beq 7a0e68 <__cxa_atexit@plt+0x794ec4> │ │ │ │ + ldr r0, [pc, #1628] @ 7a1104 <__cxa_atexit@plt+0x795160> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 7a085c <__cxa_atexit@plt+0x7948b8> │ │ │ │ + mov r2, #9 │ │ │ │ + ldr r6, [r9, r2] │ │ │ │ + mov lr, #15 │ │ │ │ + mov r2, #1 │ │ │ │ + and r4, lr, r6, lsr r8 │ │ │ │ + lsl r6, r2, r4 │ │ │ │ + tst r1, r2, lsl r4 │ │ │ │ + beq 7a0e24 <__cxa_atexit@plt+0x794e80> │ │ │ │ + sub r6, r6, #1 │ │ │ │ + ldr r4, [pc, #1524] @ 7a10cc <__cxa_atexit@plt+0x795128> │ │ │ │ + and r6, r6, r1 │ │ │ │ + and r4, r4, r6, lsr #1 │ │ │ │ + ldr r3, [pc, #1528] @ 7a10dc <__cxa_atexit@plt+0x795138> │ │ │ │ + sub r6, r6, r4 │ │ │ │ + and r4, r3, r6, lsr #2 │ │ │ │ + and r6, r6, r3 │ │ │ │ + add r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1504] @ 7a10d8 <__cxa_atexit@plt+0x795134> │ │ │ │ + add r6, r6, r6, lsr #4 │ │ │ │ + and r6, r6, r4 │ │ │ │ + ldr r4, [pc, #1488] @ 7a10d4 <__cxa_atexit@plt+0x795130> │ │ │ │ + mov ip, #0 │ │ │ │ + add r3, r8, #4 │ │ │ │ + mul r6, r6, r4 │ │ │ │ + lsr r4, r6, #24 │ │ │ │ + add r6, r0, r4, lsl #2 │ │ │ │ + ldr sl, [r6, #8] │ │ │ │ + mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + tst sl, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + str r9, [r6, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r4, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + ldr r0, [pc, #1516] @ 7a1130 <__cxa_atexit@plt+0x79518c> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + str r7, [r6, #-4] │ │ │ │ + bne 7a0854 <__cxa_atexit@plt+0x7948b0> │ │ │ │ + sub r5, r2, #28 │ │ │ │ + b 7a0e6c <__cxa_atexit@plt+0x794ec8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + b 7a0b84 <__cxa_atexit@plt+0x794be0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + b 7a0e70 <__cxa_atexit@plt+0x794ecc> │ │ │ │ + ldr r7, [pc, #1396] @ 7a10e8 <__cxa_atexit@plt+0x795144> │ │ │ │ + mov r8, sl │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 7a0e34 <__cxa_atexit@plt+0x794e90> │ │ │ │ + sub r5, r5, #28 │ │ │ │ + ldr r0, [r9] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - @ instruction: 0x0159da90 │ │ │ │ - cmpeq r9, ip, lsr #14 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7ae1e8 <__cxa_atexit@plt+0x7a2244> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - sub r3, r2, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - stmib r2, {r9, sl} │ │ │ │ - bhi 7ae244 <__cxa_atexit@plt+0x7a22a0> │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bge 7ae23c <__cxa_atexit@plt+0x7a2298> │ │ │ │ - add r7, sl, r2, lsl #2 │ │ │ │ - ldr r5, [pc, #64] @ 7ae25c <__cxa_atexit@plt+0x7a22b8> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - mov r1, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - str r5, [r3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ + cmp lr, #4 │ │ │ │ + bne 7a0e54 <__cxa_atexit@plt+0x794eb0> │ │ │ │ + ldr r1, [r9, #5] │ │ │ │ + mov r7, #15 │ │ │ │ + mov r0, #0 │ │ │ │ + and r6, r7, r1, lsr r8 │ │ │ │ + add r7, r4, r6, lsl #2 │ │ │ │ + ldr r2, [r9, #1] │ │ │ │ + ldr lr, [pc, #1360] @ 7a1108 <__cxa_atexit@plt+0x795164> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r8, #4 │ │ │ │ + mov r0, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r0, #12 │ │ │ │ + str r5, [r0, #4] │ │ │ │ + str r4, [r0, #8] │ │ │ │ + stm lr, {r1, r2, r6, sl} │ │ │ │ + beq 7a0fd8 <__cxa_atexit@plt+0x795034> │ │ │ │ + ldr r6, [pc, #1308] @ 7a110c <__cxa_atexit@plt+0x795168> │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b 79da78 <__cxa_atexit@plt+0x791ad4> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7a0f54 <__cxa_atexit@plt+0x794fb0> │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + bic r4, sl, #3 │ │ │ │ + cmp r3, #3 │ │ │ │ + ldr r2, [r7, #17] │ │ │ │ + ldr lr, [r7, #21] │ │ │ │ + bne 7a0e80 <__cxa_atexit@plt+0x794edc> │ │ │ │ + ldr r1, [r4] │ │ │ │ + ldrh r1, [r1, #-2] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 7a0e80 <__cxa_atexit@plt+0x794edc> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, fp │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + b 7a15d4 <__cxa_atexit@plt+0x795630> │ │ │ │ + ldr r4, [sl, #6] │ │ │ │ + ldr r2, [pc, #1108] @ 7a10cc <__cxa_atexit@plt+0x795128> │ │ │ │ + ldr r9, [pc, #1120] @ 7a10dc <__cxa_atexit@plt+0x795138> │ │ │ │ + orr r3, r4, r1 │ │ │ │ + and r2, r2, r3, lsr #1 │ │ │ │ + sub r2, r3, r2 │ │ │ │ + and r6, r9, r2, lsr #2 │ │ │ │ + and r2, r2, r9 │ │ │ │ + add r2, r2, r6 │ │ │ │ + ldr r6, [pc, #1088] @ 7a10d8 <__cxa_atexit@plt+0x795134> │ │ │ │ + add r2, r2, r2, lsr #4 │ │ │ │ + and r2, r2, r6 │ │ │ │ + ldr r6, [pc, #1072] @ 7a10d4 <__cxa_atexit@plt+0x795130> │ │ │ │ + ldr lr, [sl, #2] │ │ │ │ + ldr r9, [pc, #1088] @ 7a10ec <__cxa_atexit@plt+0x795148> │ │ │ │ + mul r2, r2, r6 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + str r1, [r5, #12] │ │ │ │ + add r1, r5, #16 │ │ │ │ + stm r1, {r0, r4, lr} │ │ │ │ + str r3, [r5, #28] │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + b 7a0d2c <__cxa_atexit@plt+0x794d88> │ │ │ │ + orr r6, r1, #255 @ 0xff │ │ │ │ + ldr r4, [pc, #1008] @ 7a10cc <__cxa_atexit@plt+0x795128> │ │ │ │ + orr r6, r6, #65280 @ 0xff00 │ │ │ │ + and r4, r4, r6, lsr #1 │ │ │ │ + ldr r3, [pc, #1000] @ 7a10d0 <__cxa_atexit@plt+0x79512c> │ │ │ │ + sub r4, r6, r4 │ │ │ │ + and r2, r3, r4, lsr #2 │ │ │ │ + and r4, r4, r3 │ │ │ │ + add r4, r4, r2 │ │ │ │ + ldr r2, [pc, #988] @ 7a10d8 <__cxa_atexit@plt+0x795134> │ │ │ │ + add r4, r4, r4, lsr #4 │ │ │ │ + and r4, r4, r2 │ │ │ │ + ldr r2, [pc, #972] @ 7a10d4 <__cxa_atexit@plt+0x795130> │ │ │ │ + ldr r3, [pc, #996] @ 7a10f0 <__cxa_atexit@plt+0x79514c> │ │ │ │ + mul r4, r4, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sl, #1] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + lsr r7, r4, #24 │ │ │ │ + add lr, r5, #16 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + stm lr, {r0, r2, r6} │ │ │ │ + ldr r8, [pc, #960] @ 7a10f4 <__cxa_atexit@plt+0x795150> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r2, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r4, [r5, #24] │ │ │ │ + ldm sp, {r4, r6, r7, r8} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str sl, [r5, #28] │ │ │ │ + b 7a1f94 <__cxa_atexit@plt+0x795ff0> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r5, #16 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stm lr, {r1, r4, sl} │ │ │ │ + ldm sp, {r4, r6, r7, r8} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + b 7a13a0 <__cxa_atexit@plt+0x7953fc> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + add lr, r5, #16 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + stm lr, {r1, r4, sl} │ │ │ │ + ldm sp, {r4, r6, r7, r8} │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + b 7a1154 <__cxa_atexit@plt+0x7951b0> │ │ │ │ + ldr r3, [sl, #9] │ │ │ │ + cmp r1, r3 │ │ │ │ + bne 7a0f14 <__cxa_atexit@plt+0x794f70> │ │ │ │ + ldr lr, [pc, #888] @ 7a113c <__cxa_atexit@plt+0x795198> │ │ │ │ + ldr r8, [pc, #888] @ 7a1140 <__cxa_atexit@plt+0x79519c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr r0, [sl, #1] │ │ │ │ + ldr r3, [sl, #5] │ │ │ │ + str r8, [r5, #-40]! @ 0xffffffd8 │ │ │ │ mov r8, r2 │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + str fp, [r5, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r4, [r5, #28] │ │ │ │ + ldm sp, {r4, r6, r7} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r3, [r5, #36] @ 0x24 │ │ │ │ + b 1a23ccc <__cxa_atexit@plt+0x1a17d28> │ │ │ │ + ldr r8, [pc, #812] @ 7a1144 <__cxa_atexit@plt+0x7951a0> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldm sp, {r4, r6, r7} │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1411c20 <__cxa_atexit@plt+0x1405c7c> │ │ │ │ + ldr r7, [pc, #780] @ 7a1138 <__cxa_atexit@plt+0x795194> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + mov r8, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r0, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r6, r7} │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r4, [pc, #668] @ 7a10f8 <__cxa_atexit@plt+0x795154> │ │ │ │ + ldr r8, [pc, #668] @ 7a10fc <__cxa_atexit@plt+0x795158> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 7a100c <__cxa_atexit@plt+0x795068> │ │ │ │ + sub r5, r1, #24 │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7ae258 <__cxa_atexit@plt+0x7a22b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r4, [r4] │ │ │ │ + ldrh r4, [r4, #-2] │ │ │ │ + cmp r4, #3 │ │ │ │ + beq 7a0ffc <__cxa_atexit@plt+0x795058> │ │ │ │ + cmp r4, #4 │ │ │ │ + bne 7a1020 <__cxa_atexit@plt+0x79507c> │ │ │ │ + ldr r3, [sl, #5] │ │ │ │ + mov r7, #15 │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + and r4, r7, r3, lsr r8 │ │ │ │ + add r7, r0, r4, lsl #2 │ │ │ │ + ldr r6, [pc, #620] @ 7a1120 <__cxa_atexit@plt+0x79517c> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + mov r7, #0 │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst sl, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r6, [r7, #-28]! @ 0xffffffe4 │ │ │ │ + add r6, r8, #4 │ │ │ │ + add lr, r7, #8 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r4, [r7, #20] │ │ │ │ + str r6, [r7, #24] │ │ │ │ + beq 7a10a8 <__cxa_atexit@plt+0x795104> │ │ │ │ + ldr r4, [pc, #560] @ 7a1124 <__cxa_atexit@plt+0x795180> │ │ │ │ + str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 79e930 <__cxa_atexit@plt+0x79298c> │ │ │ │ + ldr r7, [pc, #556] @ 7a1148 <__cxa_atexit@plt+0x7951a4> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + mov r9, r1 │ │ │ │ + str sl, [r5, #4] │ │ │ │ + mov sl, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r4, [pc, #480] @ 7a1128 <__cxa_atexit@plt+0x795184> │ │ │ │ + ldr r8, [pc, #480] @ 7a112c <__cxa_atexit@plt+0x795188> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 7a100c <__cxa_atexit@plt+0x795068> │ │ │ │ + ldr r4, [sl, #6] │ │ │ │ + ldr r2, [pc, #364] @ 7a10cc <__cxa_atexit@plt+0x795128> │ │ │ │ + ldr r1, [pc, #364] @ 7a10d0 <__cxa_atexit@plt+0x79512c> │ │ │ │ + orr r3, r4, #255 @ 0xff │ │ │ │ + orr r3, r3, #65280 @ 0xff00 │ │ │ │ + and r2, r2, r3, lsr #1 │ │ │ │ + sub r2, r3, r2 │ │ │ │ + mov r6, r0 │ │ │ │ + and r0, r1, r2, lsr #2 │ │ │ │ + and r2, r2, r1 │ │ │ │ + add r2, r2, r0 │ │ │ │ + ldr r0, [pc, #336] @ 7a10d8 <__cxa_atexit@plt+0x795134> │ │ │ │ + add r2, r2, r2, lsr #4 │ │ │ │ + and r2, r2, r0 │ │ │ │ + ldr r0, [pc, #320] @ 7a10d4 <__cxa_atexit@plt+0x795130> │ │ │ │ + ldr lr, [sl, #2] │ │ │ │ + ldr r1, [pc, #432] @ 7a114c <__cxa_atexit@plt+0x7951a8> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + mul r2, r2, r0 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + lsr r7, r2, #24 │ │ │ │ + stmib r5, {r0, r8} │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + ldr r8, [pc, #388] @ 7a1150 <__cxa_atexit@plt+0x7951ac> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r1, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + mov r5, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmppeq r8, r0, lsr #28 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r5, lsl #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, fp │ │ │ │ - mov r8, r7 │ │ │ │ - mov r2, r4 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [pc, #180] @ 7ae340 <__cxa_atexit@plt+0x7a239c> │ │ │ │ - add r0, r9, fp, lsl #2 │ │ │ │ - mov ip, r6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r6, r0, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ae328 <__cxa_atexit@plt+0x7a2384> │ │ │ │ - mov r3, #0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - ldrex r3, [r6] │ │ │ │ - strex r3, r8, [r6] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 7ae2ac <__cxa_atexit@plt+0x7a2308> │ │ │ │ - ldr r0, [pc, #128] @ 7ae344 <__cxa_atexit@plt+0x7a23a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - str r0, [r9] │ │ │ │ - add r0, fp, #1 │ │ │ │ - cmp r0, sl │ │ │ │ - str r4, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str sl, [r5, #20] │ │ │ │ - bge 7ae310 <__cxa_atexit@plt+0x7a236c> │ │ │ │ - add r1, r4, r0, lsl #2 │ │ │ │ - ldr r0, [pc, #88] @ 7ae348 <__cxa_atexit@plt+0x7a23a4> │ │ │ │ - ldr r8, [r1, #8] │ │ │ │ - mov r4, r2 │ │ │ │ - mov r6, ip │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r0, [r5] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov r4, r2 │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - mov fp, lr │ │ │ │ + ldr r4, [pc, #276] @ 7a1118 <__cxa_atexit@plt+0x795174> │ │ │ │ + ldr r8, [pc, #276] @ 7a111c <__cxa_atexit@plt+0x795178> │ │ │ │ + add r4, pc, r4 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + str r4, [r5, #-8]! │ │ │ │ + ldm sp, {r4, r6, r7} │ │ │ │ + str ip, [r5, #4] │ │ │ │ + b 19e9518 <__cxa_atexit@plt+0x19dd574> │ │ │ │ + ldr r1, [sl, #9] │ │ │ │ + mov r7, #15 │ │ │ │ + mov r3, r0 │ │ │ │ + and r0, r7, r1, lsr r8 │ │ │ │ + add r7, r3, r0, lsl #2 │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r9, [sl, #1] │ │ │ │ + ldr r2, [sl, #5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ + ldr r4, [pc, #192] @ 7a1110 <__cxa_atexit@plt+0x79516c> │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r6, r5 │ │ │ │ + str r4, [r6, #-32]! @ 0xffffffe0 │ │ │ │ + add r4, r8, #4 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r4, [r6, #28] │ │ │ │ + beq 7a10b8 <__cxa_atexit@plt+0x795114> │ │ │ │ + ldr r6, [pc, #136] @ 7a1114 <__cxa_atexit@plt+0x795170> │ │ │ │ + str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ + mov r7, lr │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmib r5, {r4, r6} │ │ │ │ + ldm sp, {r4, r6} │ │ │ │ + mov r8, r1 │ │ │ │ + mov sl, r2 │ │ │ │ + b 79f79c <__cxa_atexit@plt+0x7937f8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r7 │ │ │ │ + b 7a0e74 <__cxa_atexit@plt+0x794ed0> │ │ │ │ + mov r5, r6 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r0, r2 │ │ │ │ - stmib sp, {r2, ip, lr} │ │ │ │ - bl 1a88b30 <__cxa_atexit@plt+0x1a7cb8c> │ │ │ │ - ldmib sp, {r2, ip, lr} │ │ │ │ - b 7ae2a4 <__cxa_atexit@plt+0x7a2300> │ │ │ │ - cmpeq r9, r0, lsr #7 │ │ │ │ - cmpeq r9, r4, ror #18 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - smlalbteq pc, r8, r0, ip @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ae3c0 <__cxa_atexit@plt+0x7a241c> │ │ │ │ - ldr r7, [pc, #96] @ 7ae3d0 <__cxa_atexit@plt+0x7a242c> │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + teqcc r3, #536870914 @ 0x20000002 │ │ │ │ + tsteq r1, r1, lsl #2 │ │ │ │ + svceq 0x000f0f0f │ │ │ │ + teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ + @ instruction: 0x00002fbc │ │ │ │ + ldrdeq r2, [r0], -r8 │ │ │ │ + muleq r0, r8, fp │ │ │ │ + andeq r2, r0, r8, lsl #10 │ │ │ │ + andeq r1, r0, r4, asr #31 │ │ │ │ + cmpeq sl, r8, asr #30 │ │ │ │ + andeq r1, r0, r8, asr lr │ │ │ │ + teqeq r2, ip, ror r1 │ │ │ │ + andeq r2, r0, r4, ror #1 │ │ │ │ + andeq r2, r0, r0, lsl #2 │ │ │ │ + andeq r1, r0, r4, ror lr │ │ │ │ + andeq r1, r0, r4, ror lr │ │ │ │ + muleq r0, ip, r8 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + ldrdeq r1, [r0], -r4 │ │ │ │ + teqeq r2, r1, ror #31 │ │ │ │ + ldrdeq r1, [r0], -r8 │ │ │ │ + ldrdeq r1, [r0], -r0 │ │ │ │ + andeq r1, r0, r4, lsr r8 │ │ │ │ + teqeq r2, sl, lsr #1 │ │ │ │ + andeq r1, r0, r0, lsr #22 │ │ │ │ + andeq r1, r0, r8, lsr lr │ │ │ │ + andeq r1, r0, r0, asr #11 │ │ │ │ + strdeq r1, [r0], -ip │ │ │ │ + cmpeq sl, r8, ror #14 │ │ │ │ + teqeq r2, r8, lsl #3 │ │ │ │ + andeq r1, r0, r0, lsl r4 │ │ │ │ + andeq r0, r0, r8, lsl fp │ │ │ │ + ldrheq sl, [sl, #-192] @ 0xffffff40 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + mov fp, r8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a122c <__cxa_atexit@plt+0x795288> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r7, #5] │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + cmp r9, sl │ │ │ │ + bne 7a1204 <__cxa_atexit@plt+0x795260> │ │ │ │ + ldr lr, [pc, #204] @ 7a1258 <__cxa_atexit@plt+0x7952b4> │ │ │ │ + ldr r1, [pc, #204] @ 7a125c <__cxa_atexit@plt+0x7952b8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + ldr r0, [pc, #200] @ 7a1260 <__cxa_atexit@plt+0x7952bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r9, r6, #1 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + stmib r3, {r0, r7, lr} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + bhi 7a1244 <__cxa_atexit@plt+0x7952a0> │ │ │ │ + ldr r2, [r6, #-8] │ │ │ │ + ldr r7, [pc, #144] @ 7a1270 <__cxa_atexit@plt+0x7952cc> │ │ │ │ mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq 7ae3b0 <__cxa_atexit@plt+0x7a240c> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r1, [pc, #68] @ 7ae3d4 <__cxa_atexit@plt+0x7a2430> │ │ │ │ - ldr r8, [pc, #68] @ 7ae3d8 <__cxa_atexit@plt+0x7a2434> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + stm r5, {r2, r7, r8} │ │ │ │ + ldr r8, [pc, #120] @ 7a1274 <__cxa_atexit@plt+0x7952d0> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7ae3dc <__cxa_atexit@plt+0x7a2438> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ + ldr r6, [pc, #96] @ 7a126c <__cxa_atexit@plt+0x7952c8> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 79d624 <__cxa_atexit@plt+0x791680> │ │ │ │ + ldr r3, [pc, #52] @ 7a1268 <__cxa_atexit@plt+0x7952c4> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + ldr r7, [pc, #24] @ 7a1264 <__cxa_atexit@plt+0x7952c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - hvceq 36808 @ 0x8fc8 │ │ │ │ - smlaltbeq pc, r8, ip, ip @ │ │ │ │ - cmppeq r8, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffff634 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmpeq sl, r0, lsr r7 │ │ │ │ + smlalbteq pc, r9, r4, r8 @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffee62c │ │ │ │ + cmpeq sl, ip, ror sl │ │ │ │ + @ instruction: 0x0149f898 │ │ │ │ + andeq r0, r0, r7, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ 7ae414 <__cxa_atexit@plt+0x7a2470> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r8, [pc, #24] @ 7ae418 <__cxa_atexit@plt+0x7a2474> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmppeq r8, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + mov r8, fp │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 7a1154 <__cxa_atexit@plt+0x7951b0> │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #200] @ 7ae4f4 <__cxa_atexit@plt+0x7a2550> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3] │ │ │ │ - mov r0, r5 │ │ │ │ - mov r1, #0 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r5, #16 │ │ │ │ - str lr, [r0, #-12]! │ │ │ │ - cmp fp, r1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - bhi 7ae4cc <__cxa_atexit@plt+0x7a2528> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - cmp r0, #1 │ │ │ │ - blt 7ae494 <__cxa_atexit@plt+0x7a24f0> │ │ │ │ - ldr r0, [pc, #132] @ 7ae4fc <__cxa_atexit@plt+0x7a2558> │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, lr │ │ │ │ - mov r3, #0 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - str r0, [r1] │ │ │ │ - b 1aa1ed8 <__cxa_atexit@plt+0x1a95f34> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7ae4e0 <__cxa_atexit@plt+0x7a253c> │ │ │ │ - ldr r3, [pc, #84] @ 7ae500 <__cxa_atexit@plt+0x7a255c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a12d0 <__cxa_atexit@plt+0x79532c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - str r3, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 7ae504 <__cxa_atexit@plt+0x7a2560> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [pc, #28] @ 7a12dc <__cxa_atexit@plt+0x795338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7ae4f8 <__cxa_atexit@plt+0x7a2554> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0148fb98 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - cmpeq r9, r0, lsl #15 │ │ │ │ - cmpeq r9, r8, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1a93d84 <__cxa_atexit@plt+0x1a87de0> │ │ │ │ + cmpeq sl, r8, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7ae54c <__cxa_atexit@plt+0x7a25a8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ 7ae558 <__cxa_atexit@plt+0x7a25b4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r2, [pc, #28] @ 7ae55c <__cxa_atexit@plt+0x7a25b8> │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 7a1320 <__cxa_atexit@plt+0x79537c> │ │ │ │ + ldr r2, [pc, #44] @ 7a1338 <__cxa_atexit@plt+0x795394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 7a133c <__cxa_atexit@plt+0x795398> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ b 1a93930 <__cxa_atexit@plt+0x1a8798c> │ │ │ │ - ldrsheq sp, [r9, #-104] @ 0xffffff98 │ │ │ │ - @ instruction: 0x0159d394 │ │ │ │ - smlaltbeq pc, r8, ip, sl @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ae5d0 <__cxa_atexit@plt+0x7a262c> │ │ │ │ - ldr r3, [pc, #92] @ 7ae5e0 <__cxa_atexit@plt+0x7a263c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + cmpeq sl, r0, lsl r9 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a1380 <__cxa_atexit@plt+0x7953dc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #40] @ 7a1398 <__cxa_atexit@plt+0x7953f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 7a139c <__cxa_atexit@plt+0x7953f8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 7ae5c0 <__cxa_atexit@plt+0x7a261c> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [pc, #64] @ 7ae5e4 <__cxa_atexit@plt+0x7a2640> │ │ │ │ - ldr r8, [pc, #64] @ 7ae5e8 <__cxa_atexit@plt+0x7a2644> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1a95220 <__cxa_atexit@plt+0x1a8927c> │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes